--- /srv/rebuilderd/tmp/rebuilderdbZuw3N/inputs/qemu-system-ppc_10.2.2+ds-1_armhf.deb +++ /srv/rebuilderd/tmp/rebuilderdbZuw3N/out/qemu-system-ppc_10.2.2+ds-1_armhf.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2026-03-19 20:33:29.000000 debian-binary │ -rw-r--r-- 0 0 0 1416 2026-03-19 20:33:29.000000 control.tar.xz │ --rw-r--r-- 0 0 0 3386580 2026-03-19 20:33:29.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 3385788 2026-03-19 20:33:29.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-ppc │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x262235 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x8eb828 0x008eb828 0x008eb828 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x8eb840 0x008eb840 0x008eb840 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00019 0x00019 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux-armhf.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x8eb854 0x8eb854 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x8eb86c 0x8eb86c R E 0x10000 │ │ │ │ LOAD 0x8f9628 0x008f9628 0x008f9628 0x1cb020 0x220d94 RW 0x10000 │ │ │ │ DYNAMIC 0x9ea788 0x009ea788 0x009ea788 0x001c8 0x001c8 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x8eb834 0x008eb834 0x008eb834 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x8eb84c 0x008eb84c 0x008eb84c 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x8f9628 0x008f9628 0x008f9628 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x8f9628 0x008f9628 0x008f9628 0xf69d8 0xf69d8 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0008cc20 08cc20 0ad5be 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 0013a1de 13a1de 00c286 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 00146464 146464 000400 00 A 5 18 4 │ │ │ │ [ 8] .rel.dyn REL 00146864 146864 1107e0 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 00257044 257044 001e38 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 00258e7c 258e7c 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 00258e88 258e88 002f40 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 0025bdc8 25bdc8 4ebf08 00 AX 0 0 8 │ │ │ │ - [13] .fini PROGBITS 00747cd0 747cd0 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00747cd8 747cd8 1a3b50 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 008eb828 8eb828 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 008eb830 8eb830 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 008eb834 8eb834 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 0025bdc8 25bdc8 4ebf20 00 AX 0 0 8 │ │ │ │ + [13] .fini PROGBITS 00747ce8 747ce8 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00747cf0 747cf0 1a3b50 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 008eb840 8eb840 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 008eb848 8eb848 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 008eb84c 8eb84c 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 008f9628 8f9628 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 008f9628 8f9628 000d30 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 008fa358 8fa358 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 008fa360 8fa360 0f0428 00 WA 0 0 32 │ │ │ │ [22] .dynamic DYNAMIC 009ea788 9ea788 0001c8 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 009ea950 9ea950 00569c 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 009f0000 9f0000 0d4648 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -987,137 +987,137 @@ │ │ │ │ 983: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (8) │ │ │ │ 984: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 985: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (16) │ │ │ │ 986: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 987: 00b18e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 988: 0046d19d 20 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 989: 00ab5464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 990: 006242b9 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 990: 006242c9 132 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 991: 009f5b98 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 992: 0060653d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 992: 0060654d 32 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 993: 00b1928a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 994: 00501d31 1628 FUNC GLOBAL DEFAULT 12 ppc_hash32_xlate │ │ │ │ 995: 00abee24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 996: 00ac4730 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 997: 00abaaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_EVENT │ │ │ │ 998: 009fd0f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 999: 00b17784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1000: 006ad989 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1001: 005ffe0d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1002: 006fe841 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1000: 006ad999 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1001: 005ffe1d 356 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1002: 006fe851 176 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1003: 0050850d 116 FUNC GLOBAL DEFAULT 12 ppce500_set_mpic_proxy │ │ │ │ 1004: 00b18404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1005: 00b197b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1006: 00ab2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1007: 009bcb48 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1008: 00b18cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1009: 006aff95 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1009: 006affa5 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1010: 002866e1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1011: 00b199f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1012: 00b186a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1013: 00abee84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1014: 006ed66d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ - 1015: 006c8855 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ + 1014: 006ed67d 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1015: 006c8865 280 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo │ │ │ │ 1016: 0055413d 160 FUNC GLOBAL DEFAULT 12 helper_brinc │ │ │ │ 1017: 00aaf1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1018: 006e71a1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1018: 006e71b1 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1019: 00b17f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1020: 0039ac21 404 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1021: 006b6785 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1021: 006b6795 188 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1022: 00294861 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fds │ │ │ │ 1023: 00ab59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1024: 0071da9d 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1024: 0071daad 66 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1025: 00b17e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1026: 00b19596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1027: 00ac030c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1028: 00b178d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1029: 007095fd 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1029: 0070960d 444 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1030: 00abc600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1031: 00ac319c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1032: 006a9e0d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1032: 006a9e1d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1033: 009b9f5c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1034: 00ac1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1035: 00b183f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1036: 00b18bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1037: 00aae7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1038: 003d87e9 2684 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ 1039: 00b17a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_WRITE_DSTATE │ │ │ │ - 1040: 0062ab09 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ - 1041: 005b8e11 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ + 1040: 0062ab19 30 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1041: 005b8e21 112 FUNC GLOBAL DEFAULT 12 vfio_pci_config_register_vga │ │ │ │ 1042: 00b18f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_WRITE_DSTATE │ │ │ │ 1043: 00aba3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1044: 00b18660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1045: 00aaf4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1046: 00b17e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_WRITE_DSTATE │ │ │ │ 1047: 00abb4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1048: 00a13a84 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbre │ │ │ │ 1049: 0043bbe5 100 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1050: 00ab5514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1051: 00b18dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1052: 0069fd2d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1053: 006e5411 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1052: 0069fd3d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1053: 006e5421 84 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1054: 00b191be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1055: 00ab21fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_ISA_WRITE_EVENT │ │ │ │ 1056: 004795b1 16 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1057: 00b17eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1058: 00ab5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1059: 004406dd 164 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1060: 006ac811 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1060: 006ac821 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1061: 00b17c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1062: 00b1978c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1063: 002ca5ad 1164 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1064: 006f8401 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1064: 006f8411 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1065: 00b19746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1066: 00b18618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1067: 00506505 20 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbflush │ │ │ │ 1068: 00aae160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ 1069: 004e5831 64 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1070: 003a215d 244 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1071: 004e404d 48 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1072: 006d24c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1073: 005bf041 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1072: 006d24d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1073: 005bf051 140 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ 1074: 00a0b3f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxdsp │ │ │ │ - 1075: 00692b11 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1075: 00692b21 116 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1076: 00ab6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1077: 0063c7bd 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1077: 0063c7cd 656 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1078: 00ab0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ 1079: 004c50f1 408 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1080: 002983b9 142 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1081: 00b194d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1082: 0055505d 38 FUNC GLOBAL DEFAULT 12 helper_store_40x_dbcr0 │ │ │ │ 1083: 00af6700 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ 1084: 0044d315 236 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1085: 006f15a9 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1085: 006f15b9 100 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1086: 00aab170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1087: 00b1821e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1088: 006ea231 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1088: 006ea241 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1089: 00aba2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ 1090: 004f79dd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1091: 00b1911a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1092: 00b19d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1093: 00b1972a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1094: 006ca185 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1095: 006f9235 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1094: 006ca195 364 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1095: 006f9245 142 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1096: 00a0716c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dlmzb │ │ │ │ 1097: 00b18870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1098: 00691811 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1098: 00691821 632 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1099: 00b19622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1100: 0048a931 124 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1101: 00343b19 72 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1102: 00b178ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1103: 00ac0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1104: 004404f1 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1105: 00355ec9 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1106: 00ab1964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1107: 00aaf2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ - 1108: 00740201 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ + 1108: 00740211 192 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability │ │ │ │ 1109: 002eeb9d 112 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1110: 006262f9 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1110: 00626309 144 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1111: 0047b795 26 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1112: 0071b93d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1112: 0071b94d 190 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1113: 00aacff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1114: 00b18b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1115: 00b191d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1116: 00abcdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ 1117: 00453e79 356 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1118: 00b180a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1119: 00903a68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ @@ -1125,139 +1125,139 @@ │ │ │ │ 1121: 002b19b9 1368 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1122: 00b19c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1123: 00ab3468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1124: 00abe9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1125: 00263a51 48 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ 1126: 00a13ea4 132 OBJECT GLOBAL DEFAULT 24 helper_info_440_tlbsx │ │ │ │ 1127: 00553eb1 56 FUNC GLOBAL DEFAULT 12 helper_vsbox │ │ │ │ - 1128: 006e0aa1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1128: 006e0ab1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1129: 00a0ccb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsredp │ │ │ │ 1130: 00b18c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1131: 00ab10a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1132: 00ab5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1133: 00b18c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1134: 00b19450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1135: 00ac2e08 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1136: 00b18f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_DSTATE │ │ │ │ 1137: 009fedd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1138: 00b17fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1139: 0042d111 72 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1140: 00b17680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1141: 006e4659 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1141: 006e4669 176 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1142: 00ab0a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1143: 004b6eb9 100 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1144: 0070e015 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1145: 006d7b05 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1144: 0070e025 112 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1145: 006d7b15 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1146: 00aaf4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1147: 00545b99 148 FUNC GLOBAL DEFAULT 12 helper_XSCVUQQP │ │ │ │ 1148: 0033d849 152 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1149: 00712b95 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1150: 008c5f30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1149: 00712ba5 54 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1150: 008c5f48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1151: 00ac132c 136 OBJECT GLOBAL DEFAULT 24 target_ppc_trace_events │ │ │ │ 1152: 00b185ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1153: 00b191c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ 1154: 00550dc9 64 FUNC GLOBAL DEFAULT 12 helper_vexptefp │ │ │ │ - 1155: 006049a9 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1155: 006049b9 6 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1156: 00b19642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1157: 00ac3540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1158: 006ab4b9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1158: 006ab4c9 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1159: 002ea4e5 56 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1160: 006e5e75 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1161: 006a3859 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1160: 006e5e85 248 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1161: 006a3869 152 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1162: 00abd6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_IRQ_INFO_EVENT │ │ │ │ 1163: 00ac2220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ 1164: 004558d5 200 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1165: 00b17cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1166: 00b1983e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ 1167: 00543389 352 FUNC GLOBAL DEFAULT 12 helper_XVCMPNEDP │ │ │ │ 1168: 004dffd5 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1169: 00ab7ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_EVENT │ │ │ │ 1170: 00b175f5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ 1171: 00b19a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_SET_DSTATE │ │ │ │ - 1172: 006ef5a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1172: 006ef5b5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1173: 004b7301 2 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1174: 0042c61d 172 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1175: 0028a46d 240 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1176: 00289769 524 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ 1177: 0054fdad 164 FUNC GLOBAL DEFAULT 12 helper_VPMSUMD │ │ │ │ 1178: 004f4799 148 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1179: 006d737d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1179: 006d738d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1180: 009fbbd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1181: 005e8655 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1181: 005e8665 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1182: 00b1777a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1183: 0065c319 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1183: 0065c329 312 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1184: 00b196fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1185: 002e9305 88 FUNC GLOBAL DEFAULT 12 ptimer_set_count │ │ │ │ 1186: 003ef365 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1187: 00b1835a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1188: 00ac0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1189: 0031e191 192 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1190: 00ab005c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1191: 00ab11e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1192: 004fa819 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_le │ │ │ │ 1193: 00b176d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1194: 0069ce75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1195: 005cb70d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1196: 006f4565 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1194: 0069ce85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1195: 005cb71d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1196: 006f4575 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1197: 002f7465 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1198: 0069b8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1198: 0069b8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1199: 004b05dd 244 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1200: 00ab5404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1201: 00ac3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1202: 005e4e8d 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1202: 005e4e9d 48 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1203: 004619ed 124 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1204: 00b17bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1205: 0072aa45 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1205: 0072aa55 78 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1206: 00b198f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1207: 00ab2e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1208: 00395bb9 106 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1209: 00705621 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1209: 00705631 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1210: 00ab39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_EVENT │ │ │ │ 1211: 00abd2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ 1212: 004cfa59 268 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ - 1213: 006d13e9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ + 1213: 006d13f9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_comparison │ │ │ │ 1214: 00aab610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1215: 006d71ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1215: 006d71bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1216: 00abf144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1217: 00a03ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_comp │ │ │ │ 1218: 00b1798a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1219: 00aba278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1220: 0062aee5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ - 1221: 005b70d5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ + 1220: 0062aef5 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1221: 005b70e5 144 FUNC GLOBAL DEFAULT 12 vfio_pci_commit_kvm_msi_virq_batch │ │ │ │ 1222: 00ab55d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1223: 002c335d 120 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1224: 00b17bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1225: 00ac3b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1226: 00671745 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1226: 00671755 1050 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1227: 00ab0aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1228: 00ab94ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1229: 00b18486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_SEND_DSTATE │ │ │ │ 1230: 00b1953a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1231: 006c4c09 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1231: 006c4c19 228 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1232: 0050937d 180 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_init │ │ │ │ 1233: 0039ab79 80 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1234: 00aadbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1235: 002a1255 176 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1236: 00b17ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1237: 00ac1640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1238: 00b18db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1239: 0060ed35 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1239: 0060ed45 40 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1240: 00abf6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1241: 00ab16e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1242: 006da421 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1242: 006da431 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1243: 00b17f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1244: 00a156e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTN │ │ │ │ 1245: 003b2e49 148 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1246: 009bbc08 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1247: 00b17ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ 1248: 00ab8cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ - 1249: 006e8f35 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1249: 006e8f45 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1250: 00aadbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1251: 00ab1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1252: 005be455 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1252: 005be465 288 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1253: 0033a9c9 46 FUNC GLOBAL DEFAULT 12 pic_reset_common │ │ │ │ 1254: 00b18294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_READ_DSTATE │ │ │ │ 1255: 00290849 188 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1256: 00aabeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1257: 00b1914e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1258: 00ab28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1259: 00a152c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTX │ │ │ │ @@ -1275,257 +1275,257 @@ │ │ │ │ 1271: 00293131 132 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1272: 00b18d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1273: 00b18062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1274: 0040ee69 60 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1275: 004fa5c1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_le │ │ │ │ 1276: 00355e85 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ 1277: 0040414d 100 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_unregister_container │ │ │ │ - 1278: 0060a111 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1278: 0060a121 916 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ 1279: 002c7b6d 108 FUNC GLOBAL DEFAULT 12 acpi_build_tables_init │ │ │ │ - 1280: 0073e8f9 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1281: 00621885 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1282: 006bf325 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1280: 0073e909 132 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1281: 00621895 10 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1282: 006bf335 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1283: 009bc414 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1284: 00b175b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1285: 00b1996e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ 1286: 004e03bd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ 1287: 0054ea2d 192 FUNC GLOBAL DEFAULT 12 helper_VDIVESD │ │ │ │ 1288: 004579e9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1289: 00700ea9 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1289: 00700eb9 142 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1290: 00b17aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_DSTATE │ │ │ │ 1291: 00ab3488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1292: 004ff1a9 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1293: 0071e1c5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1293: 0071e1d5 160 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1294: 00b19658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ 1295: 004dc76d 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1296: 006245a1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1296: 006245b1 76 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1297: 00331925 500 FUNC GLOBAL DEFAULT 12 pci_ide_update_mode │ │ │ │ 1298: 0029064d 240 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1299: 00b195c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1300: 00394025 260 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1301: 00b1a32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ 1302: 0054eb8d 228 FUNC GLOBAL DEFAULT 12 helper_VDIVESQ │ │ │ │ - 1303: 006ba689 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1303: 006ba699 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1304: 00b17b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1305: 006d262d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1305: 006d263d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1306: 00b183ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1307: 005b31a1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1308: 006c0599 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1307: 005b31b1 560 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1308: 006c05a9 468 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1309: 004fb2fd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_be_mmu │ │ │ │ 1310: 004b52c1 64 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1311: 006c7019 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1311: 006c7029 142 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1312: 0047445d 40 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1313: 00ab9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1314: 00abc1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1315: 00b18f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_DSTATE │ │ │ │ 1316: 003d8795 84 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ 1317: 00aba818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_EVENT │ │ │ │ - 1318: 00591395 88 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ + 1318: 005913a9 88 FUNC GLOBAL DEFAULT 12 spr_write_e500_l2csr0 │ │ │ │ 1319: 0044dc21 140 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1320: 00ac2578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_SKEYS_EVENT │ │ │ │ 1321: 003333d5 20 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1322: 005527f9 72 FUNC GLOBAL DEFAULT 12 helper_VSUBUQM │ │ │ │ 1323: 00aae3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1324: 00ac45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1325: 00b18e90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1326: 00471ea1 136 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1327: 006b3be5 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1327: 006b3bf5 600 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1328: 00ab3048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1329: 00ac42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1330: 00aac740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1331: 00abcbe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_ATTACH_EVENT │ │ │ │ 1332: 00b185a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1333: 00b19194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1334: 00608395 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1335: 006e2ce9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1334: 006083a5 100 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1335: 006e2cf9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1336: 00aaf6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ 1337: 00453595 212 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_get_dirty │ │ │ │ - 1338: 008c5f90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1338: 008c5fa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1339: 00ab37f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1340: 009f9c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ 1341: 004cf995 196 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1342: 0048f9c1 46 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1343: 00b19fe4 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1344: 00409c25 150 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1345: 006e280d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1346: 005dc091 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1345: 006e281d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1346: 005dc0a1 4 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1347: 00aad4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ - 1348: 00623505 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ + 1348: 00623515 34 FUNC GLOBAL DEFAULT 12 blk_get_pwrite_zeroes_alignment │ │ │ │ 1349: 0055503d 16 FUNC GLOBAL DEFAULT 12 helper_store_pidr │ │ │ │ - 1350: 00736ea9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1351: 00732fa5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1350: 00736eb9 234 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1351: 00732fb5 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1352: 00b1918a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1353: 00ab9bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ - 1354: 0059bba5 1336 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ + 1354: 0059bbb5 1336 FUNC GLOBAL DEFAULT 12 decimal128ToString │ │ │ │ 1355: 00b190e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1356: 00b19bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1357: 006aa355 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1357: 006aa365 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1358: 00294519 8 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1359: 005cfb19 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1359: 005cfb29 112 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1360: 00b17fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1361: 00abe300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1362: 0031d849 30 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1363: 006fc931 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1363: 006fc941 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1364: 00b19d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_GET_DSTATE │ │ │ │ 1365: 00ab6d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1366: 00b17f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1367: 00b19284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1368: 00b184a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1369: 00b1841e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1370: 006e94e1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1370: 006e94f1 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1371: 00b19214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1372: 0054eaed 160 FUNC GLOBAL DEFAULT 12 helper_VDIVEUD │ │ │ │ 1373: 00ab29e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1374: 00b198ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ 1375: 004cbb55 148 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1376: 0072c371 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1376: 0072c381 66 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1377: 00b19c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1378: 005e34a5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1379: 00712d21 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1378: 005e34b5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1379: 00712d31 10 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1380: 00aab090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1381: 009f8108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1382: 00b196a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1383: 00610301 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1383: 00610311 84 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1384: 00aaf2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1385: 004fe481 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1386: 005df29d 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1386: 005df2ad 244 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1387: 0053d97d 54 FUNC GLOBAL DEFAULT 12 helper_efscmpeq │ │ │ │ 1388: 00b19856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1389: 00b19c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1390: 0054ec71 176 FUNC GLOBAL DEFAULT 12 helper_VDIVEUQ │ │ │ │ 1391: 00aafca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_CYCLE_EVENT │ │ │ │ 1392: 00b1886c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1393: 00aad2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1394: 009fbac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1395: 00b184b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1396: 005e8871 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1396: 005e8881 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1397: 00ab4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1398: 00b179d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1399: 00625ab5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1400: 0074327d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1401: 006bd6d5 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1399: 00625ac5 54 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1400: 0074328d 248 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1401: 006bd6e5 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1402: 00abeed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1403: 00aba418 368 OBJECT GLOBAL DEFAULT 24 hw_timer_trace_events │ │ │ │ 1404: 00b17a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_DOWN_READ_DSTATE │ │ │ │ 1405: 00b17f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1406: 00734cc1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1407: 0059d3a1 168 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ - 1408: 007134a9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1409: 0062aa1d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1406: 00734cd1 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1407: 0059d3b1 168 FUNC GLOBAL DEFAULT 12 decimal64FromString │ │ │ │ + 1408: 007134b9 104 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1409: 0062aa2d 88 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1410: 00329891 72 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1411: 009f06d8 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1412: 00abcd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ 1413: 00aad9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ - 1414: 006c3e1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1414: 006c3e2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1415: 004eeec1 196 FUNC GLOBAL DEFAULT 12 translator_ldq_end │ │ │ │ 1416: 0053bd29 130 FUNC GLOBAL DEFAULT 12 helper_FCTIDUZ │ │ │ │ 1417: 00ab0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1418: 0043bad5 24 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1419: 00440c51 92 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1420: 00ab6980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1421: 00b19632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1422: 00aafaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1423: 003e1bd5 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1424: 006dad7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1425: 006ef899 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1424: 006dad8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1425: 006ef8a9 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1426: 00abc120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1427: 00aac7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1428: 006edc31 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1428: 006edc41 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1429: 00af6034 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1430: 00b177ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1431: 00b18772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1432: 00592381 12 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ + 1432: 00592395 12 FUNC GLOBAL DEFAULT 12 decContextTestSavedStatus │ │ │ │ 1433: 004f7901 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1434: 004979ed 76 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1435: 00b19886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1436: 0042a9ed 160 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1437: 00b1867e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1438: 003a3da5 12 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1439: 00a17c00 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_hdecr │ │ │ │ 1440: 004fe641 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1441: 0065aa55 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1442: 006bd305 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1441: 0065aa65 344 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1442: 006bd315 132 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1443: 00ab827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1444: 00b181f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_WRITE_DSTATE │ │ │ │ 1445: 004fea75 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1446: 009bc0f4 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1447: 00b18f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_READ_DSTATE │ │ │ │ 1448: 00abef84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1449: 00abcc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1450: 00ab5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1451: 006dcfc1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1451: 006dcfd1 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1452: 00ac3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1453: 0062a5e5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1453: 0062a5f5 70 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1454: 00441aa1 300 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1455: 00716581 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1455: 00716591 156 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1456: 00abbb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1457: 006187ed 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1458: 006b45f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1457: 006187fd 58 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1458: 006b4605 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1459: 00b19d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ 1460: 004f65d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1461: 00b199e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1462: 00442b91 20 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1463: 00286791 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1464: 005eebd5 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ + 1464: 005eebe5 100 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_ref │ │ │ │ 1465: 00a13c94 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_hi │ │ │ │ - 1466: 006abb51 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1466: 006abb61 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1467: 00aab030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1468: 004b5e01 232 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ - 1469: 006e64bd 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ + 1469: 006e64cd 376 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties_members │ │ │ │ 1470: 00b18dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1471: 00b19240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1472: 00460871 136 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1473: 00b19c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1474: 009f9bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1475: 00355e45 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1476: 006a5ca5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1476: 006a5cb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1477: 002f00a5 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1478: 002d5881 116 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1479: 00470c5d 16 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1480: 00ab8ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1481: 0053d945 56 FUNC GLOBAL DEFAULT 12 helper_efscmpgt │ │ │ │ 1482: 00b19d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1483: 00b175e0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1484: 006aeb05 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1485: 006fa44d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1484: 006aeb15 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1485: 006fa45d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1486: 0029321d 12 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1487: 00b18be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1488: 00b1796a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1489: 00ab2ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1490: 00b19b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1491: 0046c199 140 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1492: 00b19bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1493: 00b1974e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1494: 00699e1d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1494: 00699e2d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1495: 00b176de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1496: 004741d1 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1497: 00ab7f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_STUFF_EVENT │ │ │ │ 1498: 00b186ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1499: 00ab10c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1500: 00aac6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1501: 00b17d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1502: 009a88ec 64 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1503: 006b6549 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1503: 006b6559 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1504: 00ab2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ 1505: 004e1a99 44 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1506: 006d37d1 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1506: 006d37e1 220 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1507: 00b19722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ 1508: 00403cad 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_unregister_device │ │ │ │ - 1509: 005ff76d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1509: 005ff77d 116 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ 1510: 009ea470 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto_bit64 │ │ │ │ - 1511: 00682319 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1511: 00682329 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ 1512: 00324109 76 FUNC GLOBAL DEFAULT 12 smbus_receive_byte │ │ │ │ 1513: 003259a5 124 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init_one │ │ │ │ 1514: 004cf33d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1515: 00708201 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1515: 00708211 140 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1516: 00ab9c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1517: 00ab10d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1518: 006f8c7d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1518: 006f8c8d 142 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1519: 00b18d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1520: 0070e235 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1520: 0070e245 4 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1521: 00ab15e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1522: 00aaf06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1523: 00286631 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1524: 0053c861 166 FUNC GLOBAL DEFAULT 12 helper_FRSQRTES │ │ │ │ 1525: 00391875 56 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ 1526: 004070bd 20 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1527: 00aac2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ @@ -1543,15 +1543,15 @@ │ │ │ │ 1539: 00b197bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1540: 003a1851 260 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1541: 002f8c49 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_update_mmio │ │ │ │ 1542: 002e9dc5 90 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1543: 0028ae29 10 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1544: 00b1933e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ 1545: 00a13c10 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_msr │ │ │ │ - 1546: 0070f2f5 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1546: 0070f305 296 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1547: 0038e7c9 186 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1548: 00a08f54 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINDP │ │ │ │ 1549: 00b19184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1550: 00b19c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1551: 00aaf3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1552: 003552ed 2 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1553: 00abc880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ @@ -1560,40 +1560,40 @@ │ │ │ │ 1556: 004e7fa9 152 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1557: 00b182f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1558: 00b19a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 1559: 00488045 36 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1560: 00441311 44 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1561: 00b186ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1562: 00b180ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ - 1563: 00741949 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ + 1563: 00741959 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapability │ │ │ │ 1564: 00ac1f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1565: 00b183cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1566: 005d6d11 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1567: 006c3f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1566: 005d6d21 96 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1567: 006c3f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1568: 00ac2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1569: 004e8845 156 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1570: 00707151 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ - 1571: 0073b859 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ + 1570: 00707161 184 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1571: 0073b869 704 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_encrypt_key │ │ │ │ 1572: 00aba8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_WRITE_EVENT │ │ │ │ 1573: 00abf394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1574: 00ab817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1575: 006f06b5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1575: 006f06c5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1576: 00357425 284 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1577: 00ab10b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ - 1578: 006b9fd5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1578: 006b9fe5 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1579: 005512b1 46 FUNC GLOBAL DEFAULT 12 helper_vslo │ │ │ │ 1580: 00b199bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1581: 00b1934c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1582: 00b18964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1583: 0062b5d9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1583: 0062b5e9 136 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1584: 00ab9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1585: 006e9dc9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ - 1586: 005e5945 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1585: 006e9dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx │ │ │ │ + 1586: 005e5955 264 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ 1587: 00551169 88 FUNC GLOBAL DEFAULT 12 helper_vslv │ │ │ │ - 1588: 0071d725 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1588: 0071d735 96 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1589: 00b18374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1590: 00441999 264 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1591: 00b191f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1592: 00b18cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_INVALID_CMD_DSTATE │ │ │ │ 1593: 00b19b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1594: 00b18a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_WRITE_DSTATE │ │ │ │ 1595: 00ab7f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_NEW_TABLE_EVENT │ │ │ │ @@ -1611,282 +1611,282 @@ │ │ │ │ 1607: 00b1908e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1608: 005061a9 488 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbivax │ │ │ │ 1609: 00abd018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_EVENT │ │ │ │ 1610: 00ab942c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1611: 00b19760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1612: 00aafa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1613: 00b186a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1614: 006f0439 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1614: 006f0449 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1615: 00b194fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1616: 009f84a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1617: 00abfa34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1618: 00abbbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ 1619: 0033f1a5 136 FUNC GLOBAL DEFAULT 12 isa_address_space │ │ │ │ - 1620: 005d2cad 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1620: 005d2cbd 208 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1621: 00abf124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1622: 00b180b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1623: 00436625 412 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1624: 006eeaa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1624: 006eeab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1625: 00b17be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1626: 00406d21 20 FUNC GLOBAL DEFAULT 12 vfio_migration_reset_bytes_transferred │ │ │ │ 1627: 00b17a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1628: 00b17d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1629: 006e1605 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1629: 006e1615 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1630: 0053ed0d 264 FUNC GLOBAL DEFAULT 12 helper_xsmulqp │ │ │ │ 1631: 00abac48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1632: 00736299 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1632: 007362a9 208 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1633: 002877c1 176 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1634: 00aaf9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1635: 00263a11 40 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1636: 00700855 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1636: 00700865 142 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1637: 00b18894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1638: 009a426c 64 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1639: 00624975 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1639: 00624985 76 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1640: 00b17ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_REDISTRIBUTE_DSTATE │ │ │ │ 1641: 00aab880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1642: 006c5b5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ - 1643: 005e50dd 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ + 1642: 006c5b6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1643: 005e50ed 22 FUNC GLOBAL DEFAULT 12 qio_net_listener_sioc │ │ │ │ 1644: 00b17f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1645: 00b17fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1646: 00b18aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_DSTATE │ │ │ │ 1647: 00aad974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_EVENT │ │ │ │ 1648: 00ac35dc 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ 1649: 0041ea19 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1650: 00ab7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_ADJUST_EVENT │ │ │ │ 1651: 00b1896e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1652: 006890bd 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1652: 006890cd 42 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ 1653: 004c7fd9 66 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1654: 00a177e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tsr │ │ │ │ 1655: 00b18c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1656: 00b17f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1657: 0069b039 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1657: 0069b049 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1658: 00b17980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1659: 00b17ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1660: 006d6975 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1660: 006d6985 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1661: 00a13d18 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbre_lo │ │ │ │ 1662: 0045f90d 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1663: 00b18b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_CONTINUE_DSTATE │ │ │ │ 1664: 00ab19e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1665: 00b17916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1666: 006daf89 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1666: 006daf99 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1667: 00b19210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1668: 00ac25e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1669: 00ab32b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1670: 002ebbf5 108 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1671: 00723ee1 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1672: 006ef4cd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1671: 00723ef1 212 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1672: 006ef4dd 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1673: 00b18228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1674: 00717b05 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1675: 006a73e5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1676: 006d3c6d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1677: 00605c15 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1674: 00717b15 148 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1675: 006a73f5 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1676: 006d3c7d 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1677: 00605c25 188 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1678: 004078f9 44 FUNC GLOBAL DEFAULT 12 vfio_load_config_after_iter │ │ │ │ 1679: 00ac0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1680: 002eed65 6 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1681: 00b17cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1682: 00b17cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1683: 00abd690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SET_IRQS_EVENT │ │ │ │ 1684: 003995fd 168 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1685: 00289ebd 220 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1686: 00357235 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ 1687: 002e9679 6 FUNC GLOBAL DEFAULT 12 ptimer_get_limit │ │ │ │ - 1688: 005dbb11 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1688: 005dbb21 116 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1689: 00b18262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1690: 00ab5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1691: 00b1986c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1692: 00284c1d 184 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1693: 006e0cf1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1694: 006db1f9 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1693: 006e0d01 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1694: 006db209 84 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1695: 00b18b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_STUFF_DSTATE │ │ │ │ 1696: 00aad398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1697: 00b19a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_INVAL_DSTATE │ │ │ │ 1698: 002c4989 160 FUNC GLOBAL DEFAULT 12 aml_scope │ │ │ │ 1699: 00aaadb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1700: 00ab20c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1701: 0069affd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1702: 005e396d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1701: 0069b00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1702: 005e397d 46 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1703: 00b1977a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ 1704: 00504599 372 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1705: 003df47d 100 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1706: 00b17eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1707: 00b181a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1708: 00ab916c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1709: 006742d1 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1709: 006742e1 196 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1710: 0029806d 134 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1711: 00903a18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1712: 0053d911 50 FUNC GLOBAL DEFAULT 12 helper_efscmplt │ │ │ │ 1713: 00b19588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1714: 00b180fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1715: 00ac3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_EVENT │ │ │ │ 1716: 00ab06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1717: 00734aa5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1718: 0064bccd 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1717: 00734ab5 272 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1718: 0064bcdd 1796 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ 1719: 00aba748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_EVENT │ │ │ │ - 1720: 006ec985 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1720: 006ec995 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1721: 0042eb79 84 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1722: 00b198ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1723: 00b19394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1724: 009b9a90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1725: 0061b881 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1725: 0061b891 152 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1726: 004b3601 132 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1727: 005d36a1 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1728: 006fde1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1729: 006bff85 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1727: 005d36b1 136 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1728: 006fde2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1729: 006bff95 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1730: 00ac2efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1731: 00ab29b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1732: 00abf514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1733: 00746de1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1733: 00746df1 162 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ 1734: 0044e785 96 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1735: 00aaff5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1736: 00734fdd 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1737: 0069ceed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1736: 00734fed 100 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1737: 0069cefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1738: 00ab8bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TRANSFER_DATA_EVENT │ │ │ │ 1739: 00263a81 16 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1740: 00abaaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_EVENT │ │ │ │ 1741: 00b19376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1742: 00a162bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQ │ │ │ │ 1743: 00551b91 322 FUNC GLOBAL DEFAULT 12 helper_XXEVAL │ │ │ │ 1744: 0042aa8d 796 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1745: 006c7b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1745: 006c7b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1746: 00282795 224 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1747: 00b17bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1748: 006b6675 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1749: 0060f441 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1748: 006b6685 272 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1749: 0060f451 616 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1750: 003771c5 144 FUNC GLOBAL DEFAULT 12 desc_ring_set_size │ │ │ │ 1751: 004faf7d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_le_mmu │ │ │ │ 1752: 00b19d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1753: 00ab2f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1754: 006e4a09 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1754: 006e4a19 536 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1755: 004eb3fd 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1756: 00abf894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ 1757: 004dd675 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1758: 00ab7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_EVENT │ │ │ │ 1759: 00aadc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1760: 00b18940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1761: 004a1761 232 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1762: 002f4fed 436 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1763: 00abcf88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1764: 002caca9 104 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_update │ │ │ │ 1765: 00ab56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1766: 006caa39 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1766: 006caa49 16 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1767: 00ae4d8c 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1768: 003e1b11 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1769: 003b331d 428 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1770: 0033efad 108 FUNC GLOBAL DEFAULT 12 isa_create_simple │ │ │ │ 1771: 00b176e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1772: 00b19dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_LIST_DSTATE │ │ │ │ 1773: 00293401 92 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ 1774: 00ac3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ 1775: 004070d1 18 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1776: 00ab822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1777: 00b19298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1778: 00ab219c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_WRITE_EVENT │ │ │ │ 1779: 00abbf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ 1780: 002cb009 14 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_reset │ │ │ │ - 1781: 006af73d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1781: 006af74d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1782: 00ab2ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1783: 00abad38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1784: 00b18e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1785: 009c3e58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1786: 003a4529 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1787: 005526c5 108 FUNC GLOBAL DEFAULT 12 helper_VADDCUQ │ │ │ │ 1788: 00282291 240 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1789: 00b18d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1790: 00aaabe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ 1791: 00a04a3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIWUZ │ │ │ │ - 1792: 006fef15 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1792: 006fef25 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1793: 0054fe51 208 FUNC GLOBAL DEFAULT 12 helper_vpkpx │ │ │ │ 1794: 00ab03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1795: 00323c05 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1796: 006bb2ed 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1797: 005cec39 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1796: 006bb2fd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1797: 005cec49 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1798: 004a1df1 176 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1799: 00aab560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ 1800: 004f23e1 28 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1801: 0053c389 124 FUNC GLOBAL DEFAULT 12 helper_FMSUBS │ │ │ │ 1802: 00a0c368 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsresp │ │ │ │ 1803: 00aadda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1804: 003defdd 156 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1805: 0062b929 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1805: 0062b939 240 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1806: 00aabb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1807: 0033ee11 252 FUNC GLOBAL DEFAULT 12 isa_register_portio_list │ │ │ │ 1808: 00b19742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1809: 004fe649 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ 1810: 00abaa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_HIT_EVENT │ │ │ │ - 1811: 006eb481 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1812: 006e7059 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1813: 0060fae5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1814: 0060c57d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1811: 006eb491 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1812: 006e7069 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1813: 0060faf5 6 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1814: 0060c58d 268 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1815: 00b1980c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1816: 0029e159 148 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1817: 00abdae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1818: 009fb5a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1819: 00ab20b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1820: 0074341d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1820: 0074342d 168 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1821: 00a02624 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIVS │ │ │ │ 1822: 00b18332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1823: 00263a91 244 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1824: 00b19764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1825: 00690591 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1825: 006905a1 104 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1826: 00b19c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1827: 0045ed21 108 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1828: 00b18464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_DSTATE │ │ │ │ 1829: 00ab5374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1830: 00b1999c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1831: 00ab64d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ 1832: 00a14d98 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIV │ │ │ │ - 1833: 008c5eb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1834: 006249c1 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1833: 008c5ed0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1834: 006249d1 156 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1835: 00ab1694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1836: 00b19c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_DSTATE │ │ │ │ 1837: 00ac18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1838: 0070e351 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1838: 0070e361 40 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1839: 00a02cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMUL │ │ │ │ 1840: 00aba058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1841: 00b17c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1842: 00ac1d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1843: 0028fe65 228 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ 1844: 004d7b49 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1845: 004879dd 920 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1846: 00b1968e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1847: 00b18676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1848: 004eb479 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1849: 00284cd5 184 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1850: 005438e9 304 FUNC GLOBAL DEFAULT 12 helper_XVCMPNESP │ │ │ │ 1851: 00b179b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1852: 00b18504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1853: 006daed5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1854: 0071da99 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1853: 006daee5 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1854: 0071daa9 4 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1855: 00b1815a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1856: 00ac2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1857: 006a5be5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1857: 006a5bf5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1858: 00aac8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1859: 00602731 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1859: 00602741 160 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1860: 00b1922e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1861: 00b18de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1862: 0069c425 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1863: 006acec5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1862: 0069c435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1863: 006aced5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1864: 00ab0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ 1865: 002f2c6d 116 FUNC GLOBAL DEFAULT 12 machine_default_cpu_type │ │ │ │ 1866: 004cb1e1 164 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ - 1867: 006d2b5d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1867: 006d2b6d 152 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1868: 00b19966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1869: 00aba248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1870: 00b184c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1871: 006a04f5 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1871: 006a0505 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1872: 00551db1 46 FUNC GLOBAL DEFAULT 12 helper_vsro │ │ │ │ - 1873: 00745ffd 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1873: 0074600d 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1874: 00ab8e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1875: 00b17604 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1876: 00b1949e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1877: 00b196c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1878: 009bceb0 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1879: 00ab1654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ 1880: 005511c1 78 FUNC GLOBAL DEFAULT 12 helper_vsrv │ │ │ │ - 1881: 00734891 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1881: 007348a1 26 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1882: 00b19a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1883: 004a8965 96 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1884: 0047c811 34 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1885: 00ab0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1886: 00b18eaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1887: 00b18908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1888: 00a0e048 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp │ │ │ │ @@ -1896,104 +1896,104 @@ │ │ │ │ 1892: 00abd1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1893: 00b19c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1894: 00b1976a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1895: 00ab227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_PARALLEL_EVENT │ │ │ │ 1896: 00b18298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1897: 00abd418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 1898: 004de58d 756 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1899: 006995ad 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1899: 006995bd 420 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1900: 00ab1d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1901: 009fb51c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1902: 00ac3dd0 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ 1903: 004f9819 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1904: 00ab3a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_EVENT │ │ │ │ 1905: 00abeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1906: 00b17fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1907: 00b198e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1908: 005cb751 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1909: 0060562d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1908: 005cb761 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1909: 0060563d 16 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1910: 00b175db 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1911: 0053f301 328 FUNC GLOBAL DEFAULT 12 helper_xsdivqp │ │ │ │ 1912: 00b17652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1913: 005146e1 106 FUNC GLOBAL DEFAULT 12 booke206_set_tlb │ │ │ │ 1914: 00b17c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1915: 00ab6e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ 1916: 00b18f2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_DSTATE │ │ │ │ - 1917: 005d0df5 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1917: 005d0e05 68 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ 1918: 004de881 556 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1919: 00b1767a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1920: 00ab903c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ 1921: 004f6b59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1922: 003c2b31 72 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1923: 005d5065 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1924: 00590675 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ - 1925: 006ade69 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1923: 005d5075 188 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1924: 00590689 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat │ │ │ │ + 1925: 006ade79 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1926: 00ac2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1927: 00b17fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1928: 00744fed 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1928: 00744ffd 352 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1929: 00b189b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1930: 00aacde0 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1931: 006dfa2d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1932: 006fca21 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1931: 006dfa3d 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1932: 006fca31 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1933: 00ac14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_PUT_VPA_EVENT │ │ │ │ 1934: 00abd3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 1935: 00428ee1 44 FUNC GLOBAL DEFAULT 12 xen_ram_alloc │ │ │ │ 1936: 00b18fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1937: 0034210d 10 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1938: 00a1733c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sdr1 │ │ │ │ 1939: 00282381 248 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1940: 00b199da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ 1941: 00a05510 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUBVLX │ │ │ │ - 1942: 0065accd 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1942: 0065acdd 384 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ 1943: 00b18a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_READ_DSTATE │ │ │ │ 1944: 004dee09 732 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1945: 00abcf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1946: 00ab7e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_CONFIGURED_EVENT │ │ │ │ 1947: 0054d3a1 236 FUNC GLOBAL DEFAULT 12 helper_vctsxs │ │ │ │ 1948: 00b175eb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1949: 00ab2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_ADDR_EVENT │ │ │ │ - 1950: 006d1625 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ + 1950: 006d1635 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_baseline │ │ │ │ 1951: 00b193d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1952: 00ac43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1953: 0062a74d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1954: 0072ea91 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1953: 0062a75d 84 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1954: 0072eaa1 32 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1955: 00aba8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_READ_EVENT │ │ │ │ 1956: 00b1910a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1957: 00ac2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1958: 009bcfb0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1959: 00abc920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1960: 0040e6dd 128 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1961: 00abb980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ 1962: 00ab7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_WRITE_EVENT │ │ │ │ - 1963: 0065318d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1964: 0065fdc1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1963: 0065319d 3220 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1964: 0065fdd1 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1965: 00b1907a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ 1966: 004edc11 1988 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1967: 004fe48d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1968: 006a5c39 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1969: 00622659 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1968: 006a5c49 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1969: 00622669 108 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1970: 004b29c9 34 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1971: 007285cd 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1972: 0069dfd1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1971: 007285dd 312 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1972: 0069dfe1 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ 1973: 00324315 158 FUNC GLOBAL DEFAULT 12 smbus_read_block │ │ │ │ - 1974: 007284bd 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1974: 007284cd 140 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1975: 00ab1da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1976: 00b19a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1977: 00333549 516 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1978: 0062175d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1978: 0062176d 80 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1979: 00a16448 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEXQ │ │ │ │ 1980: 00b19c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1981: 00b17f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1982: 00b1805a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1983: 004eb4f9 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ 1984: 004f9699 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ 1985: 0044ca3d 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1986: 0048a6c9 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ 1987: 00a019c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSB │ │ │ │ - 1988: 005d5b91 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1988: 005d5ba1 216 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1989: 00b19012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ 1990: 004df399 632 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1991: 002cb2a1 18 FUNC GLOBAL DEFAULT 12 acpi_send_gpe_event │ │ │ │ 1992: 00b18702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1993: 00aab6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1994: 003a272d 40 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1995: 00ac022c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ @@ -2008,66 +2008,66 @@ │ │ │ │ 2004: 00a01a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSH │ │ │ │ 2005: 00abd6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_INFO_EVENT │ │ │ │ 2006: 00aafd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_EVENT │ │ │ │ 2007: 004576b5 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 2008: 0032ae6d 64 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ 2009: 00a0e150 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp │ │ │ │ 2010: 009b2dd4 176 OBJECT GLOBAL DEFAULT 21 monitor_defs │ │ │ │ - 2011: 005d4c4d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 2011: 005d4c5d 236 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 2012: 00ac18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 2013: 00b19460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 2014: 00b19426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 2015: 00ab07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 2016: 002944f1 10 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ 2017: 004ce4b5 192 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 2018: 006f85bd 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 2019: 00623c39 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 2018: 006f85cd 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 2019: 00623c49 136 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ 2020: 00b18b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_DSTATE │ │ │ │ - 2021: 00738c35 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 2022: 006232d1 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 2021: 00738c45 324 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 2022: 006232e1 138 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 2023: 00abcd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 2024: 006f7171 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 2025: 0071ddb9 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 2024: 006f7181 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 2025: 0071ddc9 76 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 2026: 00541525 276 FUNC GLOBAL DEFAULT 12 helper_XSMADDQPO │ │ │ │ 2027: 00abf974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 2028: 00b19a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ 2029: 00a01acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOSW │ │ │ │ - 2030: 006d548d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 2030: 006d549d 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 2031: 00aae080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 2032: 00b17de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_DSTATE │ │ │ │ 2033: 003a1a09 8 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 2034: 0072cefd 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 2035: 0062f035 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 2034: 0072cf0d 244 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 2035: 0062f045 18 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 2036: 00b19932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 2037: 006f4691 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 2037: 006f46a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 2038: 00292dd5 140 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 2039: 00b19b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 2040: 00abfb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 2041: 005e320d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 2041: 005e321d 116 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 2042: 002a4f15 172 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 2043: 00ac4b94 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 2044: 00aad854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJECT_SLOT_EVENT │ │ │ │ 2045: 00aaec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 2046: 00b189b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 2047: 00b17f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 2048: 00b18394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 2049: 0062cf19 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 2049: 0062cf29 64 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 2050: 00ab5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 2051: 00b1a34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ 2052: 00b17e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_WRITE_DSTATE │ │ │ │ - 2053: 0072fded 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 2053: 0072fdfd 524 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 2054: 00a22564 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 2055: 00ab1cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 2056: 00ab8b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 2057: 009fb498 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 2058: 002932a9 180 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 2059: 006c6da9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 2060: 00731481 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 2059: 006c6db9 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 2060: 00731491 200 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ 2061: 004c5495 164 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 2062: 0060ed75 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 2062: 0060ed85 42 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 2063: 004e7039 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ 2064: 004f9ec5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 2065: 00b19c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 2066: 009c3ef8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 2067: 00b1879c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 2068: 00abb660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 2069: 00a14660 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgclr │ │ │ │ @@ -2075,106 +2075,106 @@ │ │ │ │ 2071: 00b190c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 2072: 00aba998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_VALUE_EVENT │ │ │ │ 2073: 0054f7c5 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_be_exp │ │ │ │ 2074: 00aadd28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_READ_EVENT │ │ │ │ 2075: 00b175e6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 2076: 0039e70d 180 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ 2077: 002c768d 232 FUNC GLOBAL DEFAULT 12 aml_acquire │ │ │ │ - 2078: 006c35bd 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 2079: 006a8c19 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 2078: 006c35cd 528 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 2079: 006a8c29 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 2080: 00b194e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 2081: 00ab5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 2082: 006bb65d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 2082: 006bb66d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 2083: 002c1a31 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 2084: 00abaa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_ENABLE_EVENT │ │ │ │ 2085: 00b17ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 2086: 00b18730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 2087: 00a01838 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUB │ │ │ │ 2088: 00ac35ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_ACCEL_STATS_EVENT │ │ │ │ 2089: 0046c689 196 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 2090: 002c5ff5 100 FUNC GLOBAL DEFAULT 12 aml_lgreater │ │ │ │ 2091: 00b17cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 2092: 00474735 220 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 2093: 009bc7bc 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 2094: 00b17ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ 2095: 00a018bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUH │ │ │ │ 2096: 00b17349 1 OBJECT GLOBAL DEFAULT 25 nvmm_allowed │ │ │ │ - 2097: 006d3a31 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 2097: 006d3a41 142 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 2098: 00abc070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 2099: 00af7024 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 2100: 002c1e95 172 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 2101: 00b17e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPFALLTHROUGH_DSTATE │ │ │ │ 2102: 00b17866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 2103: 002ee995 520 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 2104: 00aac178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 2105: 00b1a3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 2106: 00b19ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 2107: 006a5e9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 2107: 006a5ead 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 2108: 00b185c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 2109: 009bc0bc 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 2110: 00b1a346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 2111: 005d2315 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 2111: 005d2325 28 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 2112: 00b1771e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 2113: 00b19d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 2114: 0069c3e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 2114: 0069c3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 2115: 00b184c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 2116: 0071b289 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 2117: 0084e974 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 2116: 0071b299 114 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 2117: 0084e98c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 2118: 00b1a340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 2119: 003240c1 10 FUNC GLOBAL DEFAULT 12 smbus_vmstate_needed │ │ │ │ 2120: 0053dd55 56 FUNC GLOBAL DEFAULT 12 helper_efdctuidz │ │ │ │ 2121: 00b18f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_ENABLE_DSTATE │ │ │ │ 2122: 00b17ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 2123: 00ac1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 2124: 00a01940 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULOUW │ │ │ │ - 2125: 00697c39 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 2126: 00701f41 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 2127: 00716d35 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ - 2128: 0073c7a5 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ + 2125: 00697c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 2126: 00701f51 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 2127: 00716d45 6 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 2128: 0073c7b5 136 FUNC GLOBAL DEFAULT 12 clmul_8x4_packed │ │ │ │ 2129: 00ab5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 2130: 0060563d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 2131: 0073431d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ - 2132: 0059abdd 312 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ + 2130: 0060564d 152 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 2131: 0073432d 142 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 2132: 0059abed 312 FUNC GLOBAL DEFAULT 12 decNumberNextMinus │ │ │ │ 2133: 0028b401 6 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 2134: 00abf9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 2135: 00a04e5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_todouble │ │ │ │ 2136: 00ab09a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 2137: 0047d28d 34 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 2138: 009fbc54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 2139: 00abc590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ - 2140: 006fba21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ + 2140: 006fba31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_capabilities │ │ │ │ 2141: 00abdd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2142: 00b178bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2143: 0071df15 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2143: 0071df25 128 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2144: 00b186ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2145: 00ab1de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2146: 00ab6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2147: 004fe385 148 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2148: 006cd181 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ - 2149: 006234e9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2148: 006cd191 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_expansion_arg_members │ │ │ │ + 2149: 006234f9 26 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2150: 00ab43b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2151: 0027b1ed 4572 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2152: 00b18518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2153: 00b184b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2154: 00aadc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2155: 00abfa74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ 2156: 00372a71 10 FUNC GLOBAL DEFAULT 12 vhost_net_get_features_ex │ │ │ │ - 2157: 0070ae55 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2157: 0070ae65 392 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2158: 00ab88ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2159: 0062ad41 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2159: 0062ad51 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2160: 00b190d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2161: 004e70b9 120 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ 2162: 002cb245 90 FUNC GLOBAL DEFAULT 12 acpi_update_sci │ │ │ │ - 2163: 005fdb25 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2163: 005fdb35 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ 2164: 002c3f21 132 FUNC GLOBAL DEFAULT 12 build_append_int_noprefix │ │ │ │ - 2165: 0062465d 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2165: 0062466d 188 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2166: 0046a751 412 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2167: 00abf444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2168: 00b19c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2169: 0071f645 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2169: 0071f655 132 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2170: 00b18536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_DUMP_DSTATE │ │ │ │ 2171: 0045ed8d 144 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2172: 002b786d 468 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2173: 00ab2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_EVENT │ │ │ │ 2174: 002c6619 128 FUNC GLOBAL DEFAULT 12 aml_named_field │ │ │ │ 2175: 00ab7300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_READ_EVENT │ │ │ │ 2176: 00ac0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ @@ -2182,74 +2182,74 @@ │ │ │ │ 2178: 00b18530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TBD_DSTATE │ │ │ │ 2179: 00b17ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2180: 004b7d15 80 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2181: 0049ae7d 260 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ 2182: 004f8219 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2183: 00abdb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2184: 00ab940c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2185: 00746001 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2185: 00746011 4 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ 2186: 004f7f95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2187: 00ac3bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2188: 00286c59 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2189: 006dd5ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2189: 006dd5fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2190: 00500635 124 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2191: 00b18bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2192: 00b1798c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2193: 007023dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2193: 007023ed 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2194: 00b195ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2195: 00abbba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2196: 00720909 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2196: 00720919 92 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ 2197: 00a12248 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuiz │ │ │ │ - 2198: 006d5909 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2199: 006cb99d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2198: 006d5919 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2199: 006cb9ad 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2200: 00ab6d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2201: 00b177fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2202: 00b17a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2203: 00abf6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2204: 0070e409 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2204: 0070e419 142 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2205: 00ab9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2206: 00604a19 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2207: 00623fd1 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2208: 00604359 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2206: 00604a29 176 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2207: 00623fe1 176 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2208: 00604369 260 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2209: 00b183ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ - 2210: 006da7d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2210: 006da7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2211: 00b19a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_PUT_VPA_DSTATE │ │ │ │ 2212: 00aae3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ 2213: 00482f59 80 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2214: 00ab30c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2215: 00b19866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2216: 00ac0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2217: 00b18320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2218: 004b5ee9 116 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2219: 00b1842a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2220: 003b4489 248 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2221: 00b18e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2222: 00622e11 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2222: 00622e21 236 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2223: 003f9d55 372 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2224: 006ff115 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2224: 006ff125 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2225: 00b19904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2226: 006c013d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2226: 006c014d 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2227: 00aba368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2228: 0071724d 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2229: 006ed46d 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2230: 0069cd49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2231: 0073e635 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2228: 0071725d 108 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2229: 006ed47d 70 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2230: 0069cd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2231: 0073e645 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2232: 002cff01 1636 FUNC GLOBAL DEFAULT 12 OPLCreate │ │ │ │ 2233: 00ab5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ 2234: 005095cd 128 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_init │ │ │ │ - 2235: 006e8c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2235: 006e8c2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2236: 0032e121 58 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2237: 00b19862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2238: 002f478d 660 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2239: 00b18b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_ATTACH_DSTATE │ │ │ │ 2240: 00b1816c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ 2241: 00505c25 18 FUNC GLOBAL DEFAULT 12 helper_booke_setpid │ │ │ │ 2242: 004e078d 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2243: 00b19aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2244: 006cc64d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2244: 006cc65d 196 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2245: 00b17388 120 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2246: 00b1997a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ 2247: 004f6c2d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2248: 00ac3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ 2249: 0040f2c5 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2250: 00ab2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_READ_EVENT │ │ │ │ 2251: 00288141 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ @@ -2258,1286 +2258,1286 @@ │ │ │ │ 2254: 00ab37d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2255: 004602d1 200 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2256: 00b18da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ 2257: 004cc17d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2258: 00b181d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2259: 00ab4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ 2260: 0040f3ad 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2261: 005e3445 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2261: 005e3455 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2262: 00ae4fe0 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2263: 00ab1734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2264: 00aaeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2265: 009f0a9c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2266: 00b18c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2267: 006f8d0d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2267: 006f8d1d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ 2268: 004d6bb5 276 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2269: 006dea7d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2270: 008daa2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2269: 006dea8d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2270: 008daa44 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ 2271: 004f5d1d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2272: 002c6fe1 216 FUNC GLOBAL DEFAULT 12 aml_sleep │ │ │ │ 2273: 00a14b04 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUB │ │ │ │ 2274: 00ac2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2275: 004fe889 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2276: 00b1881e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2277: 0044057d 24 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2278: 00409809 102 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2279: 00b192a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2280: 00b17a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ 2281: 00ab7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_RESET_EVENT │ │ │ │ - 2282: 00619551 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2282: 00619561 12 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ 2283: 0040f339 116 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2284: 00b179d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2285: 00b18d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2286: 005d66cd 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2286: 005d66dd 604 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2287: 00b18418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2288: 00734dbd 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2289: 006ba965 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2288: 00734dcd 232 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2289: 006ba975 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2290: 00ab62d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2291: 00abee74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2292: 006ec8d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2292: 006ec8e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2293: 00ab5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2294: 00b19686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2295: 003a1b55 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2296: 00ab7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_LOAD_EVENT │ │ │ │ 2297: 00b19a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_PAPR_HCALL_DSTATE │ │ │ │ 2298: 00aaeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ - 2299: 0059a3dd 1560 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ - 2300: 006c7cfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ + 2299: 0059a3ed 1560 FUNC GLOBAL DEFAULT 12 decNumberSquareRoot │ │ │ │ + 2300: 006c7d0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FirmwareLog │ │ │ │ 2301: 004373c5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2302: 00aaeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2303: 00ac1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 2304: 006fc259 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ + 2304: 006fc269 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx_capabilities │ │ │ │ 2305: 00ab3bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DELAY_SET_SR_INT_EVENT │ │ │ │ 2306: 00b17a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2307: 005e8371 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2307: 005e8381 224 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2308: 00ac3550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2309: 00b19020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2310: 004e7131 144 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2311: 00abebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2312: 00631de1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2313: 0071d4e5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2312: 00631df1 152 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2313: 0071d4f5 140 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2314: 00abb700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2315: 00b1817c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2316: 005561e9 312 FUNC GLOBAL DEFAULT 12 helper_store_tbu40 │ │ │ │ 2317: 00b1924c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2318: 00b18bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2319: 006d5919 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2319: 006d5929 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2320: 00b17a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2321: 0071c941 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2322: 006ca7f5 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2323: 006d4f35 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2321: 0071c951 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2322: 006ca805 224 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2323: 006d4f45 84 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2324: 00b19c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2325: 00abf2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2326: 00abf374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2327: 00b17934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2328: 00ac21e4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2329: 00b18444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2330: 00b18954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2331: 00b19974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2332: 00ac3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2333: 00b1869a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2334: 006eea2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2335: 006e4f71 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2336: 006a30c5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2337: 00715265 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2338: 006bf0cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2334: 006eea3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2335: 006e4f81 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2336: 006a30d5 812 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2337: 00715275 78 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2338: 006bf0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2339: 00b18bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2340: 003ce9ed 652 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2341: 00b18830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2342: 00b19d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ 2343: 002c8631 816 FUNC GLOBAL DEFAULT 12 build_spcr │ │ │ │ 2344: 004c538d 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2345: 0041bdd9 304 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2346: 0047d38d 560 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ 2347: 002b52e9 144 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2348: 00621059 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2348: 00621069 256 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2349: 00902fdc 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2350: 00ab37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2351: 00ac0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ 2352: 0054c7f1 84 FUNC GLOBAL DEFAULT 12 helper_VADDSBS │ │ │ │ 2353: 0050250d 564 FUNC GLOBAL DEFAULT 12 mmu40x_get_physical_address │ │ │ │ - 2354: 00714571 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2354: 00714581 84 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2355: 00b1a2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2356: 003e2739 36 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2357: 00ab12d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2358: 002f2bdd 4 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2359: 00b1858a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2360: 00b17aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_IDX_DSTATE │ │ │ │ 2361: 00b18c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2362: 00619d81 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2362: 00619d91 72 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2363: 00aaf92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2364: 00b19c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2365: 00aaecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ 2366: 0028f875 100 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2367: 00698185 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2367: 00698195 142 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2368: 004e8f35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2369: 00703be1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2369: 00703bf1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2370: 00b1a34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2371: 00b19d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2372: 00442c09 116 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2373: 00b17e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2374: 0061c031 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2374: 0061c041 6 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2375: 0039b475 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2376: 00b1a31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ 2377: 004dd949 128 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2378: 00abb620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2379: 00473d49 16 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2380: 00b19e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2381: 00ac4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2382: 00b18f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_CLKSRC_UPDATE_DSTATE │ │ │ │ 2383: 00b19704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2384: 00abbd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ 2385: 004f8b69 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2386: 00b19698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ 2387: 002b49bd 156 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2388: 005cd06d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2389: 00621b3d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2388: 005cd07d 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2389: 00621b4d 28 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2390: 00b17e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2391: 00ac2fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2392: 00489c01 56 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2393: 0048fa21 64 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2394: 0073de65 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2394: 0073de75 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ 2395: 004d0571 432 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2396: 00b189d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2397: 00a12458 132 OBJECT GLOBAL DEFAULT 24 helper_info_sraw │ │ │ │ 2398: 00ab6350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2399: 00aaf9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ 2400: 00b19406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_REQUEST_DSTATE │ │ │ │ - 2401: 006ca181 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2401: 006ca191 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2402: 00443dc9 216 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2403: 0032f8d1 528 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2404: 00509079 196 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_purr │ │ │ │ 2405: 00ac32c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2406: 00b19034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2407: 00aba168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ 2408: 0044e04d 400 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2409: 0041b181 112 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ - 2410: 0069e215 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ + 2410: 0069e225 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo_members │ │ │ │ 2411: 00ab930c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2412: 00abedc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ 2413: 00ab7650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_EVENT │ │ │ │ - 2414: 00721195 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2414: 007211a5 4 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2415: 00ab3668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2416: 00ab6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2417: 00b188cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2418: 00b189a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2419: 00b17bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2420: 00686685 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2421: 006ba33d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2420: 00686695 420 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2421: 006ba34d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ 2422: 004ff109 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_translate_vaddr │ │ │ │ - 2423: 005e9501 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2423: 005e9511 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2424: 00b18ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_STOP_DSTATE │ │ │ │ 2425: 00ab0a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2426: 00b1894e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2427: 00aab940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ 2428: 00b1a2d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_arm_c │ │ │ │ - 2429: 006cb9ad 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2429: 006cb9bd 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2430: 00ac11bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2431: 006cd36d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ - 2432: 006d988d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2431: 006cd37d 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo │ │ │ │ + 2432: 006d989d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2433: 00b190a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2434: 005fdbc1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2434: 005fdbd1 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2435: 002eed6d 6 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2436: 00ab7d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_PARAM_EVENT │ │ │ │ 2437: 00b19952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_DSTATE │ │ │ │ 2438: 00b182bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2439: 006aaacd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2440: 006cce2d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ + 2439: 006aaadd 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2440: 006cce3d 184 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo_members │ │ │ │ 2441: 004e240d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2442: 003cb55d 604 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2443: 0028e565 92 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2444: 0037c979 80 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2445: 00a010ec 904 OBJECT GLOBAL DEFAULT 24 ppc_cpu_aliases │ │ │ │ 2446: 00b176be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2447: 00b17682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ 2448: 004f2155 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2449: 009f09ec 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2450: 007293b1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2450: 007293c1 256 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2451: 00b197c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2452: 009f0a0c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ 2453: 002b3e7d 68 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2454: 007000a5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2454: 007000b5 132 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2455: 009f0a4c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2456: 0047950d 86 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2457: 00abc140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2458: 00731549 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2458: 00731559 232 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2459: 00ab21cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_READ_EVENT │ │ │ │ 2460: 00ab8a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2461: 0044050d 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2462: 00ab6310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2463: 006a6209 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2463: 006a6219 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2464: 00abf8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2465: 004ffa05 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ 2466: 00ac3938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ - 2467: 0073a23d 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2467: 0073a24d 148 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ 2468: 004f8929 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2469: 0045fce1 764 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2470: 00ab4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2471: 006ecb29 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2471: 006ecb39 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2472: 00b17a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2473: 00b19566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2474: 0032ffc1 552 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ - 2475: 00610069 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2476: 00731729 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2475: 00610079 6 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2476: 00731739 244 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2477: 00508581 96 FUNC GLOBAL DEFAULT 12 cpu_ppc_get_tb │ │ │ │ 2478: 00ab3ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_RECEIVE_PACKET_CMD_EVENT │ │ │ │ 2479: 00ab5304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2480: 00649be1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2480: 00649bf1 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2481: 0033d521 96 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ 2482: 004cca71 528 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ 2483: 00457679 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ 2484: 00a16b80 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_write_CTRL │ │ │ │ - 2485: 005c2fb9 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2486: 006a9415 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2485: 005c2fc9 576 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2486: 006a9425 236 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2487: 00323809 4 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2488: 006cba79 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2488: 006cba89 16 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2489: 00b17600 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2490: 008c4318 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2490: 008c4330 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2491: 00b17a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2492: 00ab43e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2493: 00b197ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2494: 006a1e8d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2495: 005d4961 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2494: 006a1e9d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2495: 005d4971 70 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2496: 00abbce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ 2497: 004f4e3d 32 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2498: 00b18ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2499: 00b19476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ 2500: 0044af89 6 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2501: 00ac2598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 2502: 00abc810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2503: 004e4439 128 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_route_changes │ │ │ │ 2504: 00b180de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2505: 009fc494 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_be │ │ │ │ 2506: 00aad8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_REMOVE_EVT_EVENT │ │ │ │ 2507: 0053c405 118 FUNC GLOBAL DEFAULT 12 helper_FNMSUB │ │ │ │ 2508: 00b19900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2509: 00ac0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2510: 006e25f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2510: 006e2601 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2511: 0045e771 252 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2512: 00550e49 142 FUNC GLOBAL DEFAULT 12 helper_vextublx │ │ │ │ 2513: 00ac32f0 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2514: 003e256d 2 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2515: 00489dfd 184 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2516: 00b17f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2517: 00701185 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2518: 006f5b05 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2517: 00701195 232 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2518: 006f5b15 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2519: 0028f19d 300 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2520: 0042bac9 796 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2521: 0071e9cd 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2521: 0071e9dd 108 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2522: 00aad308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2523: 00ab6c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2524: 006f62f1 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2524: 006f6301 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2525: 00ab9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2526: 00b19812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2527: 00ab6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2528: 00aaddc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2529: 00b18808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2530: 00ac0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2531: 00b18114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2532: 00ac0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ 2533: 004dd9c9 168 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2534: 00b18ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2535: 00b1809a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2536: 006e7371 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2536: 006e7381 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ 2537: 00b19206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2538: 0043fb55 212 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2539: 006fa975 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2540: 006ebc69 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2539: 006fa985 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2540: 006ebc79 84 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2541: 00a0058c 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2542: 00b17bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2543: 00700b55 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2543: 00700b65 284 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2544: 00b18ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INTERPRET_DSTATE │ │ │ │ 2545: 00b1864a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2546: 006ad0a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2546: 006ad0b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2547: 00b19300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2548: 0061bced 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2549: 005efe0d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2548: 0061bcfd 256 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2549: 005efe1d 140 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2550: 00b18b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_TPM_EXECUTE_DSTATE │ │ │ │ 2551: 00b194d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2552: 00b19836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2553: 00619a85 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2554: 005cd429 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2553: 00619a95 104 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2554: 005cd439 200 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2555: 009bc07c 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2556: 00296595 84 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2557: 00ac45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ 2558: 004d63a9 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2559: 00605dc9 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2559: 00605dd9 232 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2560: 002a532d 2808 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2561: 00b18b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_INDIRECT_DSTATE │ │ │ │ 2562: 009bc8ec 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ 2563: 0039c0c1 232 FUNC GLOBAL DEFAULT 12 pci_ats_request_translation │ │ │ │ - 2564: 006e1dbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2565: 005e3005 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2564: 006e1dcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2565: 005e3015 92 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2566: 00546821 260 FUNC GLOBAL DEFAULT 12 helper_xvrspi │ │ │ │ 2567: 00ab987c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2568: 00ac09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2569: 0062f049 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2569: 0062f059 584 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2570: 003a2785 46 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2571: 00b199ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2572: 009c3de0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2573: 00ab9c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2574: 00aaec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2575: 006f985d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2576: 0071ef25 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2575: 006f986d 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2576: 0071ef35 176 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2577: 00ab05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2578: 00b18124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2579: 00af5df4 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2580: 009bccb0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2581: 003a2271 1136 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2582: 00abcc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2583: 009fd178 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2584: 00b196cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2585: 00b1992c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2586: 006f04c9 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2587: 0061a2d1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2586: 006f04d9 224 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2587: 0061a2e1 172 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2588: 00b187d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2589: 0026190d 136 FUNC GLOBAL DEFAULT 12 main │ │ │ │ - 2590: 005916e1 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ + 2590: 005916f5 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR2_ureg │ │ │ │ 2591: 0055084d 152 FUNC GLOBAL DEFAULT 12 helper_vrfim │ │ │ │ 2592: 00b184cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2593: 006d63a5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2593: 006d63b5 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2594: 005507b5 152 FUNC GLOBAL DEFAULT 12 helper_vrfin │ │ │ │ 2595: 00abfd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2596: 00aaf40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2597: 005508e5 152 FUNC GLOBAL DEFAULT 12 helper_vrfip │ │ │ │ 2598: 00b18118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2599: 00b19446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2600: 00ab4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2601: 009c3fc0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2602: 0045fccd 20 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2603: 009bd0f8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2604: 00aaaf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ 2605: 00b19d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2606: 006239a1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2606: 006239b1 136 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2607: 00b194be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2608: 00b19594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2609: 0029294d 136 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2610: 002c7c1d 584 FUNC GLOBAL DEFAULT 12 build_rsdp │ │ │ │ 2611: 0055097d 152 FUNC GLOBAL DEFAULT 12 helper_vrfiz │ │ │ │ 2612: 00b1836a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2613: 00287b41 176 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2614: 002c7e65 248 FUNC GLOBAL DEFAULT 12 build_rsdt │ │ │ │ 2615: 002c6759 184 FUNC GLOBAL DEFAULT 12 aml_field │ │ │ │ 2616: 00ac2508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ 2617: 00ab8bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_EVENT │ │ │ │ 2618: 00ac2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2619: 00b1885e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2620: 0028b469 48 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2621: 008c5e88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2621: 008c5ea0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ 2622: 004f7ead 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2623: 00abe290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2624: 005b7585 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2625: 006e226d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2624: 005b7595 896 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2625: 006e227d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2626: 00b18814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ 2627: 004d159d 584 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2628: 00ab9b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2629: 00aab620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2630: 00b18da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2631: 00b19050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2632: 00b198be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2633: 0041bf11 116 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ 2634: 00ab8c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 2635: 004dfca9 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2636: 00ab19a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2637: 0065c8f9 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2637: 0065c909 104 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2638: 00aafc38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_READ_EVENT │ │ │ │ 2639: 00ac1c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2640: 00b18598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2641: 0054c899 86 FUNC GLOBAL DEFAULT 12 helper_VADDSHS │ │ │ │ 2642: 0054c449 182 FUNC GLOBAL DEFAULT 12 helper_PDEPD │ │ │ │ 2643: 00337b55 232 FUNC GLOBAL DEFAULT 12 ps2_read_data │ │ │ │ 2644: 00b19454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2645: 00b1929c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2646: 003d5a09 132 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2647: 00b18aaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_WDT_DSTATE │ │ │ │ 2648: 00b17aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_DSTATE │ │ │ │ 2649: 00ab44f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2650: 006bbaa9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2650: 006bbab9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2651: 003250b1 18 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2652: 00b17858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2653: 002f72dd 180 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2654: 00b192ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ 2655: 004f7501 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2656: 006544b1 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2657: 0070ad75 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2656: 006544c1 1064 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2657: 0070ad85 104 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2658: 00b19d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2659: 00b194ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2660: 00aae8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2661: 0073decd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2661: 0073dedd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ 2662: 009ffbc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_be │ │ │ │ - 2663: 00684185 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2663: 00684195 372 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2664: 00ac130c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2665: 00b17b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ 2666: 00483b05 208 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2667: 00b17acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_LO_DSTATE │ │ │ │ 2668: 00b18d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ 2669: 009affe4 12 OBJECT GLOBAL DEFAULT 21 SpdmTransport_lookup │ │ │ │ 2670: 002cb41d 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_pre_plug_cb │ │ │ │ - 2671: 008da9e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2671: 008daa00 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2672: 00b181ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2673: 005462b1 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpi │ │ │ │ 2674: 00aaebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ 2675: 0044d265 176 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2676: 0040e1c1 504 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2677: 006cffb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ - 2678: 00591c39 144 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ + 2677: 006cffc1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2678: 00591c4d 144 FUNC GLOBAL DEFAULT 12 ppc_translate_code │ │ │ │ 2679: 0028b381 6 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2680: 005d39dd 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2680: 005d39ed 72 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2681: 00abf2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2682: 00ab2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2683: 006a2e79 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2683: 006a2e89 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2684: 00b19442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2685: 0042be85 520 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2686: 003a1ae1 20 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2687: 00ac4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2688: 0071dc25 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2688: 0071dc35 104 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ 2689: 00a173c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_40x_pit │ │ │ │ - 2690: 006fe219 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2690: 006fe229 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2691: 00aacb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2692: 0068317d 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2693: 0063b409 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2692: 0068318d 412 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2693: 0063b419 58 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2694: 003e175d 136 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2695: 00aac860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2696: 00ab6640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2697: 006b8bbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2697: 006b8bcd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2698: 009bc0d4 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ - 2699: 00740091 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ + 2699: 007400a1 16 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo_members │ │ │ │ 2700: 00abeae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2701: 0073ad0d 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ + 2701: 0073ad1d 284 FUNC GLOBAL DEFAULT 12 aesdec_IMC_genrev │ │ │ │ 2702: 002b29d9 100 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2703: 00b196d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2704: 00b196d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ 2705: 00b18478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_WRITE_DSTATE │ │ │ │ 2706: 004f4b15 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2707: 00abbde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2708: 00ab4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ - 2709: 0073fa9d 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ + 2709: 0073faad 142 FUNC GLOBAL DEFAULT 12 visit_type_GICCapabilityList │ │ │ │ 2710: 00ab5054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2711: 005ac649 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2711: 005ac659 384 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2712: 0043608d 204 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ 2713: 00459659 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2714: 0060e1a5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2714: 0060e1b5 644 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2715: 00b18aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TCR_DSTATE │ │ │ │ 2716: 009fda3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_be │ │ │ │ 2717: 00373625 22 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2718: 009fee58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2719: 006edabd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2719: 006edacd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2720: 009bc4c4 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2721: 00ab6b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2722: 00b194de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2723: 00741aed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ - 2724: 00685941 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2723: 00741afd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevAttestationReport │ │ │ │ + 2724: 00685951 184 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ 2725: 002b3f1d 116 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2726: 00b19332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GROUP_PUT_DSTATE │ │ │ │ 2727: 009bcf3c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2728: 00b1847e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DATA_DSTATE │ │ │ │ 2729: 00ab1a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2730: 00b17b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2731: 00b17d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2732: 00abf004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2733: 006db3c1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2733: 006db3d1 132 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2734: 00b1874e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2735: 00ac2374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2736: 00b16f58 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2737: 0031b7d9 388 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ 2738: 00abaa68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_EVENT │ │ │ │ - 2739: 006dee6d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2739: 006dee7d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2740: 00ac0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2741: 00ab7600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_WRITE_EVENT │ │ │ │ 2742: 00b18c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2743: 00b18e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2744: 00abed14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2745: 00595e09 136 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ + 2745: 00595e19 136 FUNC GLOBAL DEFAULT 12 decNumberToIntegralValue │ │ │ │ 2746: 00ac359c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_ACCEL_STATS_EVENT │ │ │ │ - 2747: 00702f91 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2748: 006e554d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2747: 00702fa1 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2748: 006e555d 84 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2749: 00b18fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2750: 00ab99fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ 2751: 005512e1 104 FUNC GLOBAL DEFAULT 12 helper_VINSBLX │ │ │ │ 2752: 00b18b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_DSTATE │ │ │ │ - 2753: 0073d7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2754: 006be2fd 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2753: 0073d7ed 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2754: 006be30d 16 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2755: 0043bb8d 88 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2756: 0062ad59 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2757: 0062b1c1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2758: 006f4529 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2756: 0062ad69 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2757: 0062b1d1 264 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2758: 006f4539 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2759: 00b19628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2760: 003e8079 146 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2761: 00b1977e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ - 2762: 006f4781 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2762: 006f4791 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2763: 003e016d 272 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2764: 0053c5b9 94 FUNC GLOBAL DEFAULT 12 helper_FSQRTS │ │ │ │ 2765: 0041cf1d 6 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2766: 00aaca30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2767: 00ab1d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2768: 00aaf3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2769: 00b18644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2770: 0071ed41 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2771: 00745189 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2772: 006f6eb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2773: 00736189 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2770: 0071ed51 68 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2771: 00745199 172 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2772: 006f6ec1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2773: 00736199 88 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ 2774: 00482df5 204 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2775: 00b191c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2776: 00ab4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2777: 00697a1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2777: 00697a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ 2778: 004d8fbd 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ 2779: 004f4c51 112 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2780: 00b17b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2781: 00aabfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2782: 009bc3fc 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2783: 0028a1cd 176 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2784: 00aaae10 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2785: 00b18606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2786: 00aba048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2787: 00b18eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2788: 00ac4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2789: 00ab81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2790: 006c827d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2790: 006c828d 142 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2791: 00ac368c 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2792: 00462231 184 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2793: 0070522d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2793: 0070523d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2794: 00b198bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2795: 006d271d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2795: 006d272d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2796: 0045e989 224 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2797: 00693595 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2797: 006935a5 36 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2798: 00550ff1 126 FUNC GLOBAL DEFAULT 12 helper_vextubrx │ │ │ │ 2799: 00abfc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2800: 002f2631 244 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ 2801: 00b18ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_EXCP_DSTATE │ │ │ │ - 2802: 0062b005 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2803: 00723345 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2802: 0062b015 20 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2803: 00723355 20 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2804: 00abec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2805: 009bd510 64 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2806: 0037c9d5 54 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2807: 004a5339 684 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2808: 00a12a04 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfci │ │ │ │ 2809: 00ab1934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2810: 0044133d 56 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2811: 00ab1084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITE_EVENT │ │ │ │ - 2812: 005af2a9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ + 2812: 005af2b9 228 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2813: 00aae694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2814: 00b18b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_DSTATE │ │ │ │ 2815: 00abede4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2816: 004e61e1 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2817: 00b18352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2818: 002c4c0d 104 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2819: 00aaac34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2820: 00ab7dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_EVENT │ │ │ │ 2821: 00aab080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2822: 0070e66d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ - 2823: 005cb789 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 2822: 0070e67d 84 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2823: 005cb799 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_irqfd_notifier_gsi │ │ │ │ 2824: 0053ffcd 206 FUNC GLOBAL DEFAULT 12 helper_xstdivdp │ │ │ │ 2825: 00b19224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2826: 00ac32b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2827: 00b18e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2828: 00ab0b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2829: 00ab4fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2830: 00b185f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2831: 00aaca80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2832: 00697e25 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2832: 00697e35 142 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2833: 00b176c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2834: 00b193aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 2835: 00b190b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2836: 00440afd 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2837: 00ac1bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2838: 00ab4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2839: 007083ad 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2839: 007083bd 112 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2840: 00ab8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_HVERSION_EVENT │ │ │ │ 2841: 00abd5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2842: 00aaceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2843: 00abce38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2844: 00b180a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2845: 0062a645 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2846: 0069b5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2845: 0062a655 180 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2846: 0069b5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2847: 00b17f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2848: 00b17af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2849: 0048abdd 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2850: 00b18bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ 2851: 002d0565 108 FUNC GLOBAL DEFAULT 12 OPLDestroy │ │ │ │ - 2852: 006e4ce5 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2853: 006eb5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2852: 006e4cf5 280 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2853: 006eb5bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2854: 00a12980 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfdi │ │ │ │ 2855: 00b182c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2856: 00b18f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_START_STOP_DSTATE │ │ │ │ 2857: 0028b559 48 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ 2858: 00b17834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_WATCH_DSTATE │ │ │ │ - 2859: 0062d26d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2860: 006c58c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2859: 0062d27d 196 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2860: 006c58d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2861: 0053c30d 124 FUNC GLOBAL DEFAULT 12 helper_FMSUB │ │ │ │ 2862: 00abc3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2863: 00713471 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2863: 00713481 54 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2864: 00ab1d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2865: 00b18c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TRANSFER_DATA_DSTATE │ │ │ │ 2866: 00293285 36 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2867: 002f7a8d 100 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2868: 00abb4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ 2869: 004f5041 104 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2870: 00aaf8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2871: 006e4595 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2871: 006e45a5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2872: 00abee04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2873: 00605465 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2873: 00605475 8 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2874: 00ab1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2875: 00b17c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2876: 006e9c41 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2877: 0072de39 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2876: 006e9c51 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2877: 0072de49 16 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2878: 004b72f9 4 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2879: 00b19c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2880: 00abc190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ 2881: 004491d5 60 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2882: 00aacea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2883: 008daa40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2883: 008daa58 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2884: 009f8ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2885: 00a039bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFIDUS │ │ │ │ 2886: 00b17f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ 2887: 009fefe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_be │ │ │ │ - 2888: 006859f9 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2888: 00685a09 208 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2889: 002a0e95 16 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2890: 002c6201 216 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ 2891: 0053c559 94 FUNC GLOBAL DEFAULT 12 helper_FSQRT │ │ │ │ - 2892: 0059b005 184 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ - 2893: 005a3e69 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2892: 0059b015 184 FUNC GLOBAL DEFAULT 12 decNumberAbs │ │ │ │ + 2893: 005a3e79 140 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2894: 0029701d 176 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2895: 00621685 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2895: 00621695 92 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ 2896: 004df819 936 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ 2897: 004f60dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2898: 00498375 152 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ 2899: 00482bc1 212 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ 2900: 00a0f800 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmaddfp │ │ │ │ - 2901: 0060cfe5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2901: 0060cff5 332 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2902: 00b198fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2903: 00ac12ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2904: 009f8294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2905: 00ab5214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ 2906: 004e3839 1352 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2907: 00718c11 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2907: 00718c21 288 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2908: 003e1c99 208 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2909: 00b1926a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2910: 006d4a09 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2910: 006d4a19 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2911: 00b18c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_READ_DSTATE │ │ │ │ 2912: 00274e05 70 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ - 2913: 006ccffd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ + 2913: 006cd00d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_baseline_arg_members │ │ │ │ 2914: 0039adb5 36 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2915: 00b177f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ - 2916: 005e4ebd 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ + 2916: 005e4ecd 136 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_aio_func │ │ │ │ 2917: 00a11a8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vexptefp │ │ │ │ 2918: 002837d1 276 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2919: 00b185ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2920: 00b18982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2921: 00602511 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2921: 00602521 14 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2922: 00ac1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2923: 00b198de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2924: 00b17dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2925: 00605749 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2925: 00605759 120 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2926: 00ab03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2927: 00ab3af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_READ_EVENT │ │ │ │ 2928: 00ac2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2929: 006c94a9 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ - 2930: 00594379 134 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ + 2929: 006c94b9 142 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2930: 00594389 134 FUNC GLOBAL DEFAULT 12 decNumberFromInt128 │ │ │ │ 2931: 003e0431 544 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ 2932: 00379ae9 8 FUNC GLOBAL DEFAULT 12 world_name │ │ │ │ - 2933: 006f9bd9 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ - 2934: 0059bb2d 120 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ + 2933: 006f9be9 556 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2934: 0059bb3d 120 FUNC GLOBAL DEFAULT 12 decimal128ToEngString │ │ │ │ 2935: 003d95e9 44 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2936: 00b18cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2937: 00ab2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2938: 00b19d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2939: 00b1922c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2940: 00ab93ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ 2941: 00538279 276 FUNC GLOBAL DEFAULT 12 helper_DTSTEXQ │ │ │ │ - 2942: 00721331 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2942: 00721341 148 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2943: 00b19cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2944: 00b182c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2945: 00ac20e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2946: 004ac651 4460 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2947: 00b1931e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2948: 00b196f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2949: 00ab1a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2950: 0061ba61 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2950: 0061ba71 218 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2951: 00b17c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2952: 00b192a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2953: 00ac2858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2954: 002a9d45 64 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2955: 006f0c1d 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2955: 006f0c2d 648 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2956: 00b17eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2957: 00ab897c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2958: 00ac4648 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2959: 00b18ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2960: 005e3d71 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2960: 005e3d81 52 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2961: 005560b1 312 FUNC GLOBAL DEFAULT 12 helper_store_vtb │ │ │ │ 2962: 00ab4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2963: 009c3d90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2964: 00b1851e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_IOV_DSTATE │ │ │ │ 2965: 00298291 70 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2966: 00b17c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2967: 00b17c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2968: 00abb580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2969: 00b18290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_SG_DSTATE │ │ │ │ - 2970: 0059b165 164 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ + 2970: 0059b175 164 FUNC GLOBAL DEFAULT 12 decNumberAdd │ │ │ │ 2971: 00b18632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2972: 009f6098 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2973: 00abef44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2974: 00b183d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2975: 00720c51 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2975: 00720c61 212 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ 2976: 004d1db1 40 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2977: 006d687d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2977: 006d688d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2978: 00b19542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2979: 00abc910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2980: 00ab8c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_EVENT │ │ │ │ 2981: 00398b79 100 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2982: 00aaba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2983: 006f160d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2983: 006f161d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2984: 00aac6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2985: 009f06e4 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2986: 00aba758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_NEXT_ALARM_EVENT │ │ │ │ 2987: 00b1761c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_arm_c │ │ │ │ 2988: 00abba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ 2989: 009fc518 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchq_le │ │ │ │ - 2990: 00740c21 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2990: 00740c31 68 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ 2991: 0050a2a5 48 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2992: 005b815d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2992: 005b816d 264 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2993: 00abd468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2994: 00ab69e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2995: 00ab3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2996: 006cfb99 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2996: 006cfba9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2997: 00b18c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2998: 009ae0d8 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ 2999: 004850d5 1452 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 3000: 00ab58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 3001: 006fc671 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ - 3002: 006a22e5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 3003: 00681a69 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 3001: 006fc681 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_inject │ │ │ │ + 3002: 006a22f5 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 3003: 00681a79 1076 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 3004: 00aac4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 3005: 00437a21 108 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 3006: 006fabad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ - 3007: 0070e5d5 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ + 3006: 006fabbd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 3007: 0070e5e5 76 FUNC GLOBAL DEFAULT 12 qdict_get_uint │ │ │ │ 3008: 0039940d 94 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 3009: 006f531d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 3009: 006f532d 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 3010: 00ab6b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 3011: 00699139 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 3012: 005cd5cd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 3013: 00695131 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 3011: 00699149 142 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 3012: 005cd5dd 100 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 3013: 00695141 48 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 3014: 00a0b15c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspic │ │ │ │ 3015: 00ab6380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 3016: 00ac3280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ - 3017: 006dde71 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ + 3017: 006dde81 1708 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions_members │ │ │ │ 3018: 004fb725 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_be_mmu │ │ │ │ 3019: 00aabb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 3020: 00ab989c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 3021: 00b18998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 3022: 00ab82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 3023: 006b8c35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 3023: 006b8c45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 3024: 00b17dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 3025: 00b199d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 3026: 00a0b0d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspim │ │ │ │ 3027: 00ac2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 3028: 00abbf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ 3029: 00527f9d 96 FUNC GLOBAL DEFAULT 12 ppc_store_lpcr │ │ │ │ - 3030: 006ec509 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 3031: 005dbcd1 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 3030: 006ec519 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 3031: 005dbce1 140 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 3032: 00aac750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 3033: 00712fa9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 3033: 00712fb9 34 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 3034: 00aba138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 3035: 00b186c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 3036: 00b19360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 3037: 00ac4208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 3038: 00abd6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_VERSION_EVENT │ │ │ │ 3039: 00a0b054 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspip │ │ │ │ 3040: 00481119 168 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 3041: 00716351 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 3042: 0072aa05 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 3041: 00716361 104 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 3042: 0072aa15 62 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 3043: 00ab8fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 3044: 00aadc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 3045: 00b17601 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 3046: 00aad1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ - 3047: 0073ec21 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ + 3047: 0073ec31 140 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo_members │ │ │ │ 3048: 00b184a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 3049: 006f4871 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 3049: 006f4881 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ 3050: 00b18538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SCB_COMMAND_DSTATE │ │ │ │ - 3051: 005d61e9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 3051: 005d61f9 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 3052: 00a0afd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspiz │ │ │ │ 3053: 00b1955a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 3054: 00ac1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_GET_EVENT │ │ │ │ 3055: 00ac2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 3056: 002ea011 76 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 3057: 00b17fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ 3058: 004f6189 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 3059: 007021a9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 3060: 0071eecd 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 3059: 007021b9 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 3060: 0071eedd 88 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 3061: 00b180e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 3062: 00abf774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 3063: 00399bd5 10 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 3064: 0060ee15 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 3064: 0060ee25 10 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 3065: 009fd1fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 3066: 005bef65 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 3066: 005bef75 6 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 3067: 00ab4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 3068: 00b188dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 3069: 00aaafa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 3070: 00abcff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 3071: 00264ae1 320 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 3072: 00b199a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 3073: 006a2191 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 3074: 00717a81 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 3075: 0060cb89 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 3073: 006a21a1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 3074: 00717a91 132 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 3075: 0060cb99 152 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 3076: 00b180a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 3077: 00b17efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 3078: 0072058d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 3078: 0072059d 480 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ 3079: 00b199c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_GEN_CODE_BUFFER_OVERFLOW_DSTATE │ │ │ │ 3080: 004eebc1 260 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ - 3081: 0073fb2d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ + 3081: 0073fb3d 132 FUNC GLOBAL DEFAULT 12 visit_type_SevState │ │ │ │ 3082: 00abf0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 3083: 006946f9 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 3084: 005e969d 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 3083: 00694709 192 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 3084: 005e96ad 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 3085: 00b1a35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 3086: 00b18db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 3087: 005e2ced 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 3087: 005e2cfd 100 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 3088: 00a08714 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBDP │ │ │ │ 3089: 00ab59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 3090: 007346a9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 3090: 007346b9 74 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 3091: 004b66bd 228 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 3092: 00b17338 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 3093: 00b17e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 3094: 006064f1 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 3094: 00606501 76 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 3095: 00b18fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 3096: 004e8eb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 3097: 00ab8d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 3098: 002aff65 228 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ 3099: 004cf4b5 484 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 3100: 00abfb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 3101: 00294fb1 168 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 3102: 00b17878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 3103: 006e2759 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 3103: 006e2769 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 3104: 00ab1c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 3105: 00a10b98 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdmul │ │ │ │ 3106: 00540645 236 FUNC GLOBAL DEFAULT 12 helper_XSNMADDDP │ │ │ │ 3107: 00b18ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 3108: 00a16868 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFIQ │ │ │ │ - 3109: 00706afd 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 3110: 006aba8d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 3109: 00706b0d 224 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 3110: 006aba9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ 3111: 004d6cc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 3112: 00ab5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ 3113: 00b17aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA_DSTATE │ │ │ │ - 3114: 006db169 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 3115: 006235fd 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 3116: 00702901 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 3114: 006db179 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 3115: 0062360d 12 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 3116: 00702911 156 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ 3117: 0051a289 604 FUNC GLOBAL DEFAULT 12 vof_claim │ │ │ │ - 3118: 006c5085 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 3118: 006c5095 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 3119: 00292ff5 76 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 3120: 0048df21 248 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 3121: 00ab6c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 3122: 00aafcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAST_EVENT │ │ │ │ 3123: 005002c5 156 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 3124: 00b189f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_READ_DSTATE │ │ │ │ 3125: 00b17d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 3126: 006a971d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 3127: 006fa2f5 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 3128: 00593ff1 98 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ - 3129: 006c7451 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 3126: 006a972d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 3127: 006fa305 152 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 3128: 00594001 98 FUNC GLOBAL DEFAULT 12 decNumberFromUInt32 │ │ │ │ + 3129: 006c7461 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 3130: 009099b0 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 3131: 00a0ec24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudum │ │ │ │ 3132: 00b19392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 3133: 0032d5dd 96 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 3134: 00ab2134 72 OBJECT GLOBAL DEFAULT 24 hw_isa_trace_events │ │ │ │ 3135: 00aae170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 3136: 00681e9d 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 3136: 00681ead 292 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 3137: 00b17d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 3138: 006f21f9 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 3139: 0069bb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 3140: 005d6ecd 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 3141: 00590919 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ - 3142: 00624429 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 3138: 006f2209 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 3139: 0069bb89 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 3140: 005d6edd 172 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 3141: 0059092d 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat │ │ │ │ + 3142: 00624439 376 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 3143: 00a0ea98 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkudus │ │ │ │ 3144: 009b9ee4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 3145: 00ab969c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 3146: 00b19ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3147: 0026457d 104 FUNC GLOBAL DEFAULT 12 target_arch │ │ │ │ 3148: 004980c1 164 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 3149: 00aaf96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 3150: 00abb630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 3151: 0044108d 252 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ - 3152: 00590e11 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ + 3152: 00590e25 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tcr │ │ │ │ 3153: 00461935 100 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 3154: 002a623d 58 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 3155: 00ab03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 3156: 00aaf17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 3157: 00b1a358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 3158: 009ffb3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgq_le │ │ │ │ 3159: 00b17946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 3160: 00b1777c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 3161: 0069b309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 3161: 0069b319 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ 3162: 00423f2d 224 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 3163: 00abbf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 3164: 00b19a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 3165: 00aac168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 3166: 00b194ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 3167: 00aacdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 3168: 00b19b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 3169: 0062b059 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 3169: 0062b069 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ 3170: 004544fd 1516 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 3171: 006a2f3d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 3172: 0063c295 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 3171: 006a2f4d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 3172: 0063c2a5 396 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 3173: 00aac9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 3174: 00b18bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 3175: 00ab4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 3176: 00ac3c90 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ 3177: 00ab47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_INCOMPLETE_EVENT │ │ │ │ - 3178: 006f030d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 3178: 006f031d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 3179: 0046515d 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 3180: 00b1920a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 3181: 00b18400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 3182: 00b18742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 3183: 00b19de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 3184: 00a2095c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 3185: 006e8069 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 3185: 006e8079 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 3186: 00ac191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 3187: 005e2f9d 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 3188: 006dbb41 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ - 3189: 006dd755 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 3187: 005e2fad 104 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 3188: 006dbb51 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfu_client_hangup │ │ │ │ + 3189: 006dd765 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 3190: 00abe2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 3191: 00ab4504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 3192: 0062160d 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 3192: 0062161d 96 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 3193: 00b19850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 3194: 009bc190 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 3195: 00ab14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 3196: 00b18d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 3197: 0027fc09 224 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 3198: 006ddb01 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 3198: 006ddb11 332 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 3199: 00ab09d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 3200: 0071aba9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 3200: 0071abb9 68 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 3201: 00293df9 352 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 3202: 006fc96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 3202: 006fc97d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ 3203: 009fdac0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchq_le │ │ │ │ - 3204: 006f4439 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 3204: 006f4449 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 3205: 009feedc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 3206: 004a2ecd 136 FUNC GLOBAL DEFAULT 12 net_client_set_link │ │ │ │ 3207: 0047535d 136 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 3208: 00b18c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 3209: 00b194a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 3210: 006992d5 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 3211: 005e99d1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 3210: 006992e5 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 3211: 005e99e1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 3212: 00b19584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 3213: 00ac26b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 3214: 00b19998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 3215: 00ab894c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 3216: 004131a9 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 3217: 00906fc8 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ 3218: 00ab7460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PCI_MAP_IRQ_EVENT │ │ │ │ 3219: 00ab7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_SET_TB_CLK_EVENT │ │ │ │ - 3220: 0071d041 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 3220: 0071d051 106 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 3221: 00b17ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 3222: 00ab5364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 3223: 006f28a9 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 3223: 006f28b9 588 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ 3224: 00af5e04 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 3225: 00470c4d 16 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 3226: 0039c361 76 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ 3227: 00b182ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 3228: 0068ab11 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 3228: 0068ab21 464 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 3229: 0047d269 34 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 3230: 00ab13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 3231: 00b19b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 3232: 0044c1a5 108 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 3233: 009a5f18 64 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 3234: 00542ef9 352 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQDP │ │ │ │ 3235: 0042cdc5 356 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 3236: 006e3701 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 3237: 006eb4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 3236: 006e3711 224 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 3237: 006eb509 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 3238: 002c1941 240 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 3239: 007247ed 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 3239: 007247fd 32 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 3240: 003963dd 244 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 3241: 00b19d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3242: 004cf42d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 3243: 00ab0ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ 3244: 0042d071 92 FUNC GLOBAL DEFAULT 12 audio_add_audiodev │ │ │ │ - 3245: 006cb8c1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 3245: 006cb8d1 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ 3246: 00ab78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_INIT_EVENT │ │ │ │ - 3247: 006a1d85 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 3248: 0068753d 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 3247: 006a1d95 132 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 3248: 0068754d 416 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ 3249: 003344e5 12 FUNC GLOBAL DEFAULT 12 adb_register_autopoll_callback │ │ │ │ 3250: 004f920d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ 3251: 004586e1 412 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ 3252: 004cbc5d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 3253: 00b17f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 3254: 0068fb7d 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 3254: 0068fb8d 96 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 3255: 0054f945 208 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_exp │ │ │ │ 3256: 00ac44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 3257: 006ac649 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 3258: 006c71bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 3259: 0072b831 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 3260: 005e44d1 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 3257: 006ac659 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 3258: 006c71cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 3259: 0072b841 468 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 3260: 005e44e1 196 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ 3261: 004d1ab9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 3262: 004b4211 184 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 3263: 0070f839 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 3263: 0070f849 6 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 3264: 00289731 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 3265: 00abd338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 3266: 00b1a342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 3267: 00b17dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 3268: 009bbd60 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 3269: 00b19a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ - 3270: 00594299 108 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ + 3270: 005942a9 108 FUNC GLOBAL DEFAULT 12 decNumberFromUInt64 │ │ │ │ 3271: 00b1a37a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 3272: 002eb001 100 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 3273: 00b1a2da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_i386_c │ │ │ │ 3274: 00ab7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_START_EVENT │ │ │ │ 3275: 00b178fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ 3276: 0053d5cd 94 FUNC GLOBAL DEFAULT 12 helper_evfsctuiz │ │ │ │ 3277: 004ca6f5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 3278: 00b19cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 3279: 00b1769c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 3280: 00ab2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 3281: 00ac019c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 3282: 005fe53d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 3282: 005fe54d 332 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 3283: 009f0198 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 3284: 0048a375 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 3285: 007131b1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 3285: 007131c1 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 3286: 003e222d 224 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 3287: 00284079 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 3288: 0072f645 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 3288: 0072f655 132 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 3289: 00b17d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 3290: 0073dcb9 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 3290: 0073dcc9 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 3291: 00ac27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 3292: 00b18304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 3293: 002cb3b5 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_plug_cb │ │ │ │ 3294: 00b19726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 3295: 003a1bad 288 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 3296: 00b178ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 3297: 0062c941 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 3297: 0062c951 632 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 3298: 00b19ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 3299: 004fdf75 284 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 3300: 00b186f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 3301: 00b18128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 3302: 00b18b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 3303: 00ac2f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 3304: 00ab80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_EVENT │ │ │ │ 3305: 00a0272c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADDS │ │ │ │ 3306: 00aab0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 3307: 00b18e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 3308: 006ff931 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 3309: 00690611 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 3310: 0064f8b5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 3308: 006ff941 124 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 3309: 00690621 32 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 3310: 0064f8c5 1444 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 3311: 0040e5c9 136 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 3312: 0046040d 58 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 3313: 00b175c1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 3314: 00621361 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 3315: 006dd845 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 3316: 0071d395 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3317: 006e1149 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 3314: 00621371 8 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 3315: 006dd855 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 3316: 0071d3a5 182 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3317: 006e1159 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3318: 00b18d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ 3319: 00a09920 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCMPO │ │ │ │ - 3320: 006d29d5 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3320: 006d29e5 200 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3321: 00b18b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_DSTATE │ │ │ │ 3322: 00aaed14 744 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3323: 002e687d 376 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3324: 00a16e14 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbl │ │ │ │ 3325: 00b17952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3326: 0071cff1 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3326: 0071d001 80 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ 3327: 00b18aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_STORE_DSTATE │ │ │ │ 3328: 00a0989c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCMPU │ │ │ │ - 3329: 006158d5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3330: 006f0475 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3329: 006158e5 108 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3330: 006f0485 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3331: 00b194f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3332: 00abb500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3333: 005445b9 196 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxds │ │ │ │ 3334: 00ab5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ 3335: 00487d75 720 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3336: 00b18994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3337: 00b19b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ 3338: 00a16e98 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_atbu │ │ │ │ - 3339: 006f1f69 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3339: 006f1f79 132 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ 3340: 004eda65 212 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3341: 006eec0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3342: 006cab15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3341: 006eec1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3342: 006cab25 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3343: 004b0769 152 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3344: 00b18206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3345: 00aaf80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3346: 0069b471 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3346: 0069b481 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3347: 002f53d1 96 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3348: 0054c949 102 FUNC GLOBAL DEFAULT 12 helper_VADDSWS │ │ │ │ 3349: 00ab11d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_REDISTRIBUTE_EVENT │ │ │ │ 3350: 00aacfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3351: 0071e139 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3351: 0071e149 140 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3352: 00ab6e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3353: 00b1893a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3354: 00b189aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3355: 00720ec1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3355: 00720ed1 372 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ 3356: 00455b8d 344 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3357: 009ff068 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orq_le │ │ │ │ 3358: 003a0bfd 308 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3359: 00aaea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3360: 005ace5d 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3360: 005ace6d 140 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3361: 00b18db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3362: 00ac2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ 3363: 0045527d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ 3364: 004f5371 112 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3365: 00ac4168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3366: 0069432d 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3366: 0069433d 108 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3367: 00ab7080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3368: 00b17ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3369: 009b0454 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3370: 00ab5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3371: 009f04b0 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ 3372: 004e2e91 296 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3373: 00b18502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ 3374: 004d6ee9 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i128_chk │ │ │ │ - 3375: 00690a39 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3375: 00690a49 46 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3376: 003df079 124 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3377: 00aadbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3378: 00aae864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3379: 00b1a34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3380: 00b18552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ 3381: 00b192aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_ATTACH_DSTATE │ │ │ │ - 3382: 0070e101 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3382: 0070e111 116 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ 3383: 00450221 300 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3384: 00b18300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3385: 00b18078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3386: 006c4415 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3386: 006c4425 276 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ 3387: 004cf39d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3388: 00ac11ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3389: 00ac08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3390: 00b18bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3391: 0039d885 70 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ 3392: 004a1b41 24 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hash_supported_types │ │ │ │ - 3393: 005dc095 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3393: 005dc0a5 166 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3394: 00b184c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3395: 005fd4dd 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3395: 005fd4ed 824 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3396: 00b183d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3397: 00323b29 120 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3398: 00474a8d 640 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3399: 00b178b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3400: 007299b5 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3400: 007299c5 384 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3401: 00ab46d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3402: 0072e63d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3403: 006f4de9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3402: 0072e64d 152 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3403: 006f4df9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3404: 00b190fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3405: 004a2f55 204 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3406: 00697bfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3406: 00697c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3407: 00b17fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3408: 006821ad 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3408: 006821bd 46 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3409: 00aae9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3410: 00b18f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_DSTATE │ │ │ │ 3411: 00ab4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3412: 00ac3c7c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3413: 00b1988a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3414: 00b180e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3415: 006caec5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3416: 005bdc99 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3415: 006caed5 196 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3416: 005bdca9 1236 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ 3417: 0039c011 176 FUNC GLOBAL DEFAULT 12 pci_pri_unregister_notifier │ │ │ │ - 3418: 006ffdfd 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3418: 006ffe0d 352 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3419: 00265425 12 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3420: 00abb7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ 3421: 004cdf25 88 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3422: 00b17a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_WRITE_DSTATE │ │ │ │ 3423: 00b1a3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3424: 00b1905e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3425: 006f5059 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3425: 006f5069 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3426: 00aab9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3427: 00b17ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3428: 00377535 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_credits │ │ │ │ 3429: 00908d08 64 OBJECT GLOBAL DEFAULT 21 vmstate_mos6522 │ │ │ │ 3430: 00abba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3431: 00595c1d 164 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ - 3432: 006dfaf1 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3431: 00595c2d 164 FUNC GLOBAL DEFAULT 12 decNumberRescale │ │ │ │ + 3432: 006dfb01 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3433: 002654d9 156 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3434: 00431ec5 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3435: 002f7881 324 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3436: 00aad834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_REQUEST_EVENT │ │ │ │ 3437: 0046d18d 16 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3438: 00594d99 572 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ - 3439: 006bc821 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3440: 005e4e59 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3441: 006a6641 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3438: 00594da9 572 FUNC GLOBAL DEFAULT 12 decNumberAnd │ │ │ │ + 3439: 006bc831 596 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3440: 005e4e69 52 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3441: 006a6651 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3442: 00b1936a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3443: 009fa9c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3444: 00ab9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3445: 00aae7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3446: 00b17d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3447: 009bd7d0 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3448: 007143dd 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3448: 007143ed 100 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3449: 004ad8e1 308 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3450: 00263c11 36 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3451: 004023c1 180 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ 3452: 00b18a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_CPU_DSTATE │ │ │ │ - 3453: 00713add 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3454: 006b4425 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3453: 00713aed 244 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3454: 006b4435 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3455: 009fa5a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3456: 003904a9 304 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ 3457: 004eed65 180 FUNC GLOBAL DEFAULT 12 translator_lduw_end │ │ │ │ - 3458: 0069af49 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3458: 0069af59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3459: 00481369 16 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3460: 00b1970e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3461: 00731451 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3461: 00731461 46 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3462: 00b197b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3463: 0047c7b5 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3464: 00abcdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3465: 00264479 62 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ 3466: 0053e819 264 FUNC GLOBAL DEFAULT 12 helper_xsaddqp │ │ │ │ - 3467: 005eb55d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3467: 005eb56d 476 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3468: 0039b35d 48 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3469: 0069bd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3469: 0069bda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3470: 00aac800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ 3471: 004f7aa5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3472: 005b83fd 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3472: 005b840d 148 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ 3473: 00a02ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsadd │ │ │ │ 3474: 005498c9 1022 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NN │ │ │ │ - 3475: 005e5805 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3476: 0086f690 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3475: 005e5815 318 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3476: 0086f6a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3477: 00b18fe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ 3478: 005494dd 1004 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2NP │ │ │ │ - 3479: 00699a91 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3479: 00699aa1 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3480: 00b1a370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3481: 00b17d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3482: 005d56dd 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3483: 005d08a1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ - 3484: 0086f688 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3482: 005d56ed 352 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3483: 005d08b1 64 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3484: 0086f6a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3485: 00aba7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IFR_EVENT │ │ │ │ - 3486: 005b6b81 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ + 3486: 005b6b91 136 FUNC GLOBAL DEFAULT 12 vfio_pci_add_kvm_msi_virq │ │ │ │ 3487: 00b195ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3488: 00ab39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_EVENT │ │ │ │ 3489: 00abdb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3490: 00aaeb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3491: 005e4cb5 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3491: 005e4cc5 168 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3492: 00ab4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3493: 00289601 280 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3494: 006ce719 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3494: 006ce729 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3495: 0045f04d 24 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3496: 004ea531 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3497: 00407e5d 40 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3498: 00ab954c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3499: 00b181ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3500: 007107d1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3500: 007107e1 6 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3501: 0041cf5d 22 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3502: 002ba7f9 114 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3503: 00b195fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3504: 00abf604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3505: 006a7811 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3505: 006a7821 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3506: 003dea91 24 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3507: 00462c49 252 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3508: 006e4c21 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3508: 006e4c31 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3509: 004a1a61 22 FUNC GLOBAL DEFAULT 12 qemu_has_tunnel │ │ │ │ 3510: 0047dde1 1676 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3511: 005d4d39 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3511: 005d4d49 116 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3512: 00b17658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3513: 00b07b94 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3514: 00b17d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3515: 006f9791 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3516: 005f6591 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3515: 006f97a1 188 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3516: 005f65a1 60 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3517: 00ab92fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ 3518: 004f4d31 216 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ 3519: 00a05f60 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NN │ │ │ │ - 3520: 006ec7b1 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3520: 006ec7c1 142 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3521: 00a05b40 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2NP │ │ │ │ 3522: 00a2796c 708 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3523: 0072430d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3523: 0072431d 6 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3524: 00b1789a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3525: 00b19230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3526: 0071e8f5 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3526: 0071e905 108 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3527: 00b198ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3528: 00ac0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3529: 002c8371 392 FUNC GLOBAL DEFAULT 12 build_srat_acpi_generic_port │ │ │ │ 3530: 00b18b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ 3531: 0028f811 100 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3532: 007254c9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3532: 007254d9 352 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3533: 00b1813a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3534: 00aae120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3535: 00b17746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3536: 00b18d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ 3537: 004c2965 72 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3538: 00b1902e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3539: 00b1961e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ @@ -3545,374 +3545,374 @@ │ │ │ │ 3541: 00b17ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3542: 00b18dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3543: 00a130b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipher │ │ │ │ 3544: 00b19a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3545: 00ac0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ 3546: 0044e23d 652 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ 3547: 004f5e89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3548: 00649c15 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3549: 0070ee71 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3548: 00649c25 152 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3549: 0070ee81 64 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3550: 00a22b08 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3551: 00b192cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3552: 009bccf8 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3553: 00abdf74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3554: 00b179a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3555: 00ac14f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_GET_EVENT │ │ │ │ 3556: 00abffc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3557: 00ac0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3558: 00b179a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3559: 00712dc1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3559: 00712dd1 192 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ 3560: 004dcb91 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3561: 00b18ff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3562: 00b18576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3563: 00ac0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3564: 00abbab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3565: 00b193a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3566: 002f8769 112 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3567: 005490f1 1004 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PN │ │ │ │ 3568: 00aabd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ 3569: 0037772d 4 FUNC GLOBAL DEFAULT 12 fp_port_get_learning │ │ │ │ 3570: 00548d15 988 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2PP │ │ │ │ - 3571: 0072abd1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3571: 0072abe1 4 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3572: 00ab9a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ 3573: 00445abd 912 FUNC GLOBAL DEFAULT 12 ram_block_attributes_state_change │ │ │ │ - 3574: 0060350d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3574: 0060351d 108 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3575: 00b17850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3576: 006723b5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3576: 006723c5 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3577: 002b560d 252 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3578: 00abd608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_INTX_EOI_EVENT │ │ │ │ 3579: 00aad664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_EVENT │ │ │ │ 3580: 00aaf36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3581: 00ab6cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3582: 004ea5b5 136 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ 3583: 0054d131 124 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp_dot │ │ │ │ - 3584: 0071504d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3585: 006cba89 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3584: 0071505d 462 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3585: 006cba99 204 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3586: 00b179be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3587: 00471f29 132 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3588: 005e994d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3588: 005e995d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3589: 00aae784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3590: 00b19cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3591: 005d0085 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3591: 005d0095 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ 3592: 004f4ea1 58 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3593: 0054e805 176 FUNC GLOBAL DEFAULT 12 helper_XXPERMX │ │ │ │ 3594: 00b1927a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ 3595: 004e34e5 176 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3596: 00735485 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3596: 00735495 216 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3597: 00292e61 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3598: 00abe280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3599: 004511e1 196 FUNC GLOBAL DEFAULT 12 cpu_destroy_address_spaces │ │ │ │ 3600: 00b19252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3601: 006b3e3d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3601: 006b3e4d 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3602: 00b179a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3603: 002f3725 184 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3604: 004284e9 96 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3605: 00b1855a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3606: 006b2295 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3606: 006b22a5 564 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3607: 003b0ae1 116 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3608: 007270dd 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3608: 007270ed 32 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3609: 00ab15d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3610: 006d2759 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3610: 006d2769 448 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3611: 00472055 176 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3612: 00ac2ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ 3613: 00a14558 132 OBJECT GLOBAL DEFAULT 24 helper_info_msgsnd │ │ │ │ - 3614: 0073f4d9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3614: 0073f4e9 236 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3615: 00b181c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3616: 0047a565 336 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3617: 00265575 112 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3618: 00b19892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3619: 0070eeb1 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3619: 0070eec1 96 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3620: 005005a1 148 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ 3621: 00b18ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_OPEN_DSTATE │ │ │ │ - 3622: 006ff3c5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3622: 006ff3d5 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3623: 0048b5dd 66 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3624: 002d05e1 70 FUNC GLOBAL DEFAULT 12 OPLWrite │ │ │ │ 3625: 00b1a2d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3626: 00b1a3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ - 3627: 006f74d1 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3627: 006f74e1 236 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3628: 009b9f08 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3629: 00a15b84 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSUBQ │ │ │ │ 3630: 00a05d50 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PN │ │ │ │ 3631: 00ac2134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3632: 009bbd98 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3633: 009bbc48 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3634: 00b18fec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3635: 00275805 224 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ 3636: 00a05828 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2PP │ │ │ │ - 3637: 006c4619 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3637: 006c4629 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3638: 00aae904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3639: 00aafe78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_READ_EVENT │ │ │ │ 3640: 00b1812e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3641: 00683e41 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3642: 006b2cc5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3641: 00683e51 412 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3642: 006b2cd5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3643: 00ac3ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3644: 00abc7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3645: 00906d24 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_pci │ │ │ │ 3646: 00b1915a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3647: 006e1f61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3647: 006e1f71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3648: 00b17a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3649: 003233ad 128 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ 3650: 0053dd19 58 FUNC GLOBAL DEFAULT 12 helper_efdctuiz │ │ │ │ - 3651: 0072d8ed 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3651: 0072d8fd 268 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ 3652: 004e0cbd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3653: 00b190bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3654: 00ac2ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3655: 00abe1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3656: 0069d371 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3656: 0069d381 192 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3657: 00ab3b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_ASSERT_EVENT │ │ │ │ 3658: 00437545 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3659: 00aabebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3660: 006ec9c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3660: 006ec9d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3661: 004e40b1 64 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3662: 00b1868c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ 3663: 004e0c61 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3664: 009bbdc4 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3665: 00b184ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3666: 00ab6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3667: 00ac2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ - 3668: 006db9c9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ + 3668: 006db9d9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_rtc_change │ │ │ │ 3669: 002c7a85 42 FUNC GLOBAL DEFAULT 12 acpi_data_push │ │ │ │ 3670: 00aaec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3671: 00abb9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3672: 00b17b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ - 3673: 0059c96d 200 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ + 3673: 0059c97d 200 FUNC GLOBAL DEFAULT 12 decimal32IsCanonical │ │ │ │ 3674: 00abad88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3675: 00b19bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3676: 00600219 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3676: 00600229 20 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ 3677: 004ef501 1456 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3678: 00ab5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3679: 0046a29d 692 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3680: 009bbe2c 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3681: 00ab7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_EVENT │ │ │ │ 3682: 00b1a37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3683: 00b199ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3684: 00abd298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3685: 00734681 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3685: 00734691 40 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3686: 00aabca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3687: 00508cb1 196 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_vtb │ │ │ │ 3688: 00b1846a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ADB_POLL_DSTATE │ │ │ │ 3689: 0049750d 184 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3690: 0053f639 236 FUNC GLOBAL DEFAULT 12 helper_xvredp │ │ │ │ 3691: 00b18c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3692: 005b8075 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ - 3693: 006e2c11 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ + 3692: 005b8085 232 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3693: 006e2c21 16 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues_members │ │ │ │ 3694: 00b196d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3695: 00b19378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ 3696: 00508a65 216 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbl │ │ │ │ 3697: 004f627d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3698: 00b19cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ 3699: 00abada8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ - 3700: 0073d685 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ + 3700: 0073d695 76 FUNC GLOBAL DEFAULT 12 qmp_xen_event_inject │ │ │ │ 3701: 00aaf4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3702: 0042a221 128 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3703: 00b19106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3704: 00b19170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3705: 00b19670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3706: 00abfb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3707: 00b19d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3708: 00508b3d 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_atbu │ │ │ │ 3709: 00b17b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3710: 00b17ecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3711: 006a8dd1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3711: 006a8de1 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3712: 00500a6d 688 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3713: 00394b81 88 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3714: 00b1953c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3715: 00b17c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3716: 00ac23a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3717: 00abf9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3718: 009fc59c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3719: 00ac227c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ 3720: 00541855 268 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQP │ │ │ │ - 3721: 006feb4d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3721: 006feb5d 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ 3722: 004385d5 156 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3723: 006c71f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3723: 006c7209 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3724: 00b1818c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3725: 00ab1ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3726: 006a0a45 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3726: 006a0a55 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3727: 00ab1224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3728: 006985e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3728: 006985f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3729: 00b1854e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3730: 00b18028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3731: 004ea63d 158 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ 3732: 0044d47d 26 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3733: 00ab4534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3734: 0035401d 208 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3735: 00ac346c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3736: 00ab15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3737: 009fb180 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3738: 00b195ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3739: 00b19ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3740: 00ab3168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3741: 00ac1bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3742: 006d226d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3742: 006d227d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3743: 0029059d 176 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3744: 00b184ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3745: 00aaf72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3746: 0037bec9 14 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ 3747: 004e5895 720 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3748: 00b17d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3749: 00aab0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3750: 00ab2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3751: 00aac198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3752: 00b181d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3753: 00297d91 16 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3754: 00b19ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3755: 0039e165 16 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3756: 0062433d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3756: 0062434d 236 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3757: 00b19216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3758: 00abc7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3759: 005cb6fd 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3759: 005cb70d 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3760: 00aada44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_HI_EVENT │ │ │ │ 3761: 00ab5074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3762: 00ab6430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3763: 00b17aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 3764: 00a20954 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3765: 00688621 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3765: 00688631 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3766: 0050cc71 34 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_register │ │ │ │ 3767: 00334329 124 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_mask │ │ │ │ 3768: 00ab893c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3769: 00ab2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ 3770: 004d78a1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3771: 00ac4654 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3772: 00b19118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3773: 00ab918c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3774: 005d3e8d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3775: 0062b661 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3776: 0072de1d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3774: 005d3e9d 276 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3775: 0062b671 360 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3776: 0072de2d 28 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3777: 00b18a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PRESENCE_READ_DSTATE │ │ │ │ 3778: 004b4501 104 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ 3779: 00a08504 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSSUBSP │ │ │ │ 3780: 004f4cc1 112 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3781: 00697b0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3781: 00697b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3782: 00aafa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3783: 00abf234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ 3784: 004f71a5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ 3785: 002b6289 36 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3786: 0032e4ed 64 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3787: 006e0b15 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3787: 006e0b25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3788: 00357279 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3789: 00ac01ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3790: 00ab1ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3791: 00abf8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3792: 00289745 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3793: 00ab8a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3794: 00ab52d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3795: 009bce0c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3796: 005409f9 236 FUNC GLOBAL DEFAULT 12 helper_XSNMADDSP │ │ │ │ 3797: 00b1969a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3798: 004fbf51 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_be_mmu │ │ │ │ 3799: 004ac4c5 220 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3800: 006d6b49 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3800: 006d6b59 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3801: 00292029 68 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3802: 00b190b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3803: 00b193d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3804: 004b72f5 4 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3805: 00b18580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3806: 00ab910c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3807: 00abd5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3808: 00ab1b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3809: 00aae330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3810: 00b18de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3811: 006d01bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3811: 006d01cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3812: 00b194fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ 3813: 00b1989a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3814: 00ab8b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3815: 00abe034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3816: 009fb0fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3817: 00aadb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3818: 00abb4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3819: 00abd178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3820: 009f0b6c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3821: 00b18354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3822: 009f0bec 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3823: 00ab1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3824: 009f0bfc 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3825: 00aaffdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3826: 006483f5 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3826: 00648405 2540 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3827: 003f9741 264 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3828: 006a8931 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3828: 006a8941 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ 3829: 00ac2568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_SKEYS_EVENT │ │ │ │ - 3830: 006c2d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3831: 005e9ab5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3832: 006c39d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ - 3833: 005af38d 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ + 3830: 006c2d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3831: 005e9ac5 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3832: 006c39e9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3833: 005af39d 140 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3834: 00482ccd 76 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3835: 00b18966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3836: 00b17ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_CLEAR_REMOVE_EVT_DSTATE │ │ │ │ 3837: 00aafb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3838: 00471fad 6 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3839: 009f9f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3840: 0061bfd5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3840: 0061bfe5 88 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3841: 004b534d 316 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3842: 00b19352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3843: 003df899 80 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ - 3844: 005eeb79 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ + 3844: 005eeb89 44 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_server │ │ │ │ 3845: 004085c9 380 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3846: 00ab2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ - 3847: 00594055 224 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ + 3847: 00594065 224 FUNC GLOBAL DEFAULT 12 decNumberToInt32 │ │ │ │ 3848: 00293879 68 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3849: 004a58f5 140 FUNC GLOBAL DEFAULT 12 net_stream_data_listen │ │ │ │ 3850: 00abb7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3851: 00686d1d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3851: 00686d2d 420 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3852: 00b178dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3853: 00ab4334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3854: 00619dc9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3854: 00619dd9 124 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3855: 00ac0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3856: 00aaafb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3857: 00ab4364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3858: 00744f9d 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3858: 00744fad 80 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3859: 00aacb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3860: 006ab615 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3860: 006ab625 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3861: 0047afad 248 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3862: 003960ad 136 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3863: 0070eca1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3863: 0070ecb1 86 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3864: 005085e1 188 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbl │ │ │ │ 3865: 0047c64d 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3866: 00ab9abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3867: 00b17c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3868: 00aafe88 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3869: 009ffcc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3870: 004b4431 208 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3871: 006f1a7d 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3871: 006f1a8d 108 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ 3872: 004e26a1 148 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ 3873: 00abf764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3874: 00472b45 22 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3875: 00b17802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3876: 0050869d 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_tbu │ │ │ │ 3877: 00b175f4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3878: 00b19bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ 3879: 00377809 14 FUNC GLOBAL DEFAULT 12 fp_port_check_world │ │ │ │ 3880: 009bce74 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3881: 00b18fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3882: 005cb211 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3882: 005cb221 132 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3883: 00ab7440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_MAP_IRQ_EVENT │ │ │ │ 3884: 00ab1f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3885: 00b196a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3886: 00b181cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3887: 00b18a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_READB_DSTATE │ │ │ │ - 3888: 00590e89 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ + 3888: 00590e9d 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_tsr │ │ │ │ 3889: 003a101d 6 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3890: 002839f1 256 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3891: 00b17a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_READ_DSTATE │ │ │ │ 3892: 00b18c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3893: 00abff00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ 3894: 00aba9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_EVENT │ │ │ │ 3895: 0041e829 106 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3896: 0053985d 472 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQQ │ │ │ │ 3897: 00413221 140 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3898: 00b1928c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3899: 00b1961a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3900: 00a0c578 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpic │ │ │ │ 3901: 009bbce8 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3902: 0071da8d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3902: 0071da9d 10 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3903: 00abdf54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3904: 00af6728 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3905: 0026388d 180 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3906: 00b17dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3907: 0072e345 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3907: 0072e355 46 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3908: 00aba688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_WRITE_EVENT │ │ │ │ 3909: 009fdb44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ 3910: 004f1fe1 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3911: 00a0c4f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpim │ │ │ │ 3912: 00355b0d 212 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3913: 00b1930e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3914: 004e91b5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ @@ -3920,119 +3920,119 @@ │ │ │ │ 3916: 00a0c470 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpip │ │ │ │ 3917: 00aadc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3918: 00b19256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3919: 002904e1 188 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3920: 004fccd5 716 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3921: 00b176ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3922: 00b19b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ - 3923: 006fcae1 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3924: 00734f25 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3923: 006fcaf1 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3924: 00734f35 72 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3925: 00ac0074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_BYTE_EVENT │ │ │ │ 3926: 0027a0b9 4404 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3927: 00b18e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_WRITE_BLOCK_DSTATE │ │ │ │ 3928: 005434e9 304 FUNC GLOBAL DEFAULT 12 helper_XVCMPEQSP │ │ │ │ 3929: 00b18d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ 3930: 00a0c3ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpiz │ │ │ │ - 3931: 006b001d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3931: 006b002d 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3932: 00abd578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3933: 00ab93ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3934: 002dcb95 580 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3935: 00b18760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3936: 006a633d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3936: 006a634d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3937: 0028b3b1 6 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3938: 00406d8d 768 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3939: 0072b629 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3939: 0072b639 496 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3940: 00ab5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3941: 00b1778a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3942: 00b18d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3943: 00ab2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3944: 00262969 16 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3945: 00b19c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3946: 00ab2014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3947: 006bc045 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3947: 006bc055 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3948: 00432c65 28 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3949: 00372fb5 22 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ 3950: 004540f1 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3951: 00357839 612 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3952: 009fb078 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3953: 00abdda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3954: 0048131d 76 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3955: 0073d3a1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3956: 005fa875 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3955: 0073d3b1 6 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3956: 005fa885 84 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3957: 00b18db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3958: 00b19396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_DSTATE │ │ │ │ 3959: 00285c5d 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3960: 006b90e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3960: 006b90f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3961: 00b17ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETED_DSTATE │ │ │ │ 3962: 00ab8f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3963: 00abb8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3964: 00b1797e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3965: 00ab4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3966: 00b193b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3967: 00b17a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3968: 00620b4d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3969: 00732cdd 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3970: 00629e1d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3968: 00620b5d 120 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3969: 00732ced 132 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3970: 00629e2d 92 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3971: 00b19ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3972: 0046519d 92 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3973: 00aad048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3974: 00ab66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3975: 00ab937c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_INVALID_CMD_EVENT │ │ │ │ 3976: 00a0e468 132 OBJECT GLOBAL DEFAULT 24 helper_info_vaddfp │ │ │ │ 3977: 003552a1 76 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ 3978: 004f7b51 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3979: 00ac02ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3980: 00b182e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3981: 009f710c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3982: 00b1865a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3983: 006f9549 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3983: 006f9559 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3984: 00b17c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3985: 00264411 104 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3986: 00ab968c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3987: 006cb7e5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3987: 006cb7f5 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3988: 00ac2144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3989: 006f0001 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3989: 006f0011 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3990: 00ac2344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3991: 00298c6d 272 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3992: 00ab50b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3993: 00ac4178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3994: 004e94b9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3995: 006b63e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3995: 006b63f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3996: 00ac12fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3997: 006e2849 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3997: 006e2859 248 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3998: 00abbfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3999: 00505eb9 224 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbre │ │ │ │ 4000: 00aadd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 4001: 00b182f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 4002: 00ab4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ 4003: 003241fd 74 FUNC GLOBAL DEFAULT 12 smbus_write_byte │ │ │ │ 4004: 00a083fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADDS │ │ │ │ - 4005: 006a5d81 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 4005: 006a5d91 284 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 4006: 00b18eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 4007: 00722d11 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 4007: 00722d21 16 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 4008: 00b17fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 4009: 00abfef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 4010: 006d61c1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 4010: 006d61d1 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 4011: 00abde84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 4012: 004e9235 126 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 4013: 004a1ac1 8 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 4014: 005bed81 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 4014: 005bed91 6 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 4015: 00ab9bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ 4016: 004ec1b5 340 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 4017: 006b6d45 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 4017: 006b6d55 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 4018: 00ac1690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 4019: 002cabe5 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_power_down │ │ │ │ - 4020: 0070cfc9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 4021: 006c54dd 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 4022: 005f09d5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 4020: 0070cfd9 76 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 4021: 006c54ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 4022: 005f09e5 112 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 4023: 00b18800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 4024: 00ab7640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_READ_EVENT │ │ │ │ 4025: 00abb8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 4026: 00440b91 140 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ - 4027: 005d00f9 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 4027: 005d0109 106 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 4028: 00285a7d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 4029: 00ac3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 4030: 00b185aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ 4031: 004576f1 504 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 4032: 00b17611 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 4033: 00b17f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 4034: 0046c2ed 252 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ @@ -4042,367 +4042,367 @@ │ │ │ │ 4038: 00ac0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 4039: 0047b1c1 220 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ 4040: 00ab3b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_DATA_EVENT │ │ │ │ 4041: 0045763d 60 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 4042: 00902874 64 OBJECT GLOBAL DEFAULT 21 vmstate_fdc │ │ │ │ 4043: 00b1941c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ 4044: 005428e5 220 FUNC GLOBAL DEFAULT 12 helper_XSMAXCDP │ │ │ │ - 4045: 007209a1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 4045: 007209b1 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ 4046: 00540cf5 284 FUNC GLOBAL DEFAULT 12 helper_xvmsubdp │ │ │ │ - 4047: 006db0a9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 4047: 006db0b9 192 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ 4048: 0053d62d 126 FUNC GLOBAL DEFAULT 12 helper_evfsctsf │ │ │ │ - 4049: 0072898d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 4049: 0072899d 100 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ 4050: 0053d4ad 94 FUNC GLOBAL DEFAULT 12 helper_evfsctsi │ │ │ │ 4051: 004579a9 64 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ - 4052: 006e8c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ + 4052: 006e8c69 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationTdx │ │ │ │ 4053: 004a87d5 90 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 4054: 00aac3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 4055: 006e2b81 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ - 4056: 006bd8e5 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 4055: 006e2b91 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValueList │ │ │ │ + 4056: 006bd8f5 16 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 4057: 00b17b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 4058: 00b1924a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 4059: 00b17df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 4060: 009bc238 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 4061: 00b1767c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 4062: 00b1904e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 4063: 00b17e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 4064: 00b19182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ 4065: 004f79c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ 4066: 004578e9 64 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 4067: 00b18d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ 4068: 0044a2a9 444 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 4069: 00aaf0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 4070: 009f7088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 4071: 0062ec15 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 4072: 0073f5c5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 4071: 0062ec25 152 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 4072: 0073f5d5 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 4073: 0033ed09 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_dma │ │ │ │ 4074: 00ac27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 4075: 00b17ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_HI_DSTATE │ │ │ │ - 4076: 005aef7d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ + 4076: 005aef8d 6 FUNC GLOBAL DEFAULT 12 vfio_listener_unregister │ │ │ │ 4077: 00ac18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 4078: 00abb5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 4079: 006dd7cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 4079: 006dd7dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 4080: 009ff0ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ 4081: 00457969 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 4082: 00505f99 528 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbsx │ │ │ │ 4083: 00b177c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 4084: 0032e15d 50 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 4085: 009bbef8 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 4086: 00b18ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_DSTATE │ │ │ │ 4087: 00ab8ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 4088: 006a83a9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 4088: 006a83b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 4089: 0046cf59 152 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 4090: 00ac06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 4091: 00294de9 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 4092: 006c3445 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 4092: 006c3455 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ 4093: 00b19a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_GET_DSTATE │ │ │ │ - 4094: 006d6fa1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 4094: 006d6fb1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 4095: 00aacf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 4096: 00b17da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 4097: 0069c67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 4097: 0069c68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 4098: 00ac1bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 4099: 00ac1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 4100: 0060d209 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 4100: 0060d219 38 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 4101: 00b192b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 4102: 00b19d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 4103: 00b17d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 4104: 00aba338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 4105: 00ac034c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 4106: 00b192f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 4107: 004e953d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 4108: 006fde59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 4108: 006fde69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 4109: 00ac0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 4110: 00b18948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 4111: 0069dd95 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 4112: 006ac405 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 4111: 0069dda5 132 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 4112: 006ac415 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 4113: 00abbe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 4114: 00698659 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 4114: 00698669 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 4115: 00ac226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 4116: 00b18744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 4117: 00abefa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 4118: 00b18712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 4119: 00ab3598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 4120: 0069d8d5 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 4120: 0069d8e5 142 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 4121: 009bc52c 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 4122: 003e2151 138 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 4123: 00abcbf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_RESET_HANDLER_EVENT │ │ │ │ 4124: 00b198ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ 4125: 00b17b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_WRITE_DSTATE │ │ │ │ - 4126: 00690ac9 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 4126: 00690ad9 416 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 4127: 00b191ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ 4128: 00a146e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHST │ │ │ │ - 4129: 006d03c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 4129: 006d03d9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 4130: 00abdaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 4131: 006bf361 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 4132: 006d7761 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 4133: 0084e6e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 4131: 006bf371 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 4132: 006d7771 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 4133: 0084e6fc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 4134: 00397609 170 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 4135: 0040eb89 736 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 4136: 00abfc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 4137: 006b8a91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 4137: 006b8aa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 4138: 00ac3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 4139: 007213f9 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 4139: 00721409 50 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 4140: 00440685 88 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 4141: 006d2105 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 4141: 006d2115 58 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 4142: 00ab3718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 4143: 009f79d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 4144: 00ab20d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 4145: 0046f8d5 984 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 4146: 006fff5d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 4146: 006fff6d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 4147: 00aad784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_EXPIRED_EVENT │ │ │ │ 4148: 00b19bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ 4149: 004e97e5 132 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 4150: 00473e25 172 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 4151: 005be941 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 4152: 0071e859 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 4151: 005be951 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 4152: 0071e869 40 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 4153: 00537165 280 FUNC GLOBAL DEFAULT 12 helper_DADD │ │ │ │ 4154: 0053d6ad 126 FUNC GLOBAL DEFAULT 12 helper_evfsctuf │ │ │ │ 4155: 00ab9cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 4156: 006b8301 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 4156: 006b8311 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 4157: 00b18854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 4158: 00ab3388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ 4159: 00444d5d 60 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 4160: 0053d50d 94 FUNC GLOBAL DEFAULT 12 helper_evfsctui │ │ │ │ 4161: 00b18e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 4162: 006eca75 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 4162: 006eca85 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 4163: 00b18dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 4164: 00af60c8 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 4165: 00b19a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 4166: 00b17d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 4167: 00436d95 344 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 4168: 007369b9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ - 4169: 00595e91 228 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ + 4168: 007369c9 44 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 4169: 00595ea1 228 FUNC GLOBAL DEFAULT 12 decNumberLogB │ │ │ │ 4170: 00ab8d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 4171: 00b17e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_DSTATE │ │ │ │ 4172: 00ab5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 4173: 00b17748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 4174: 002c789d 12 FUNC GLOBAL DEFAULT 12 aml_concatenate │ │ │ │ 4175: 002deadd 520 FUNC GLOBAL DEFAULT 12 fdctrl_read │ │ │ │ 4176: 0050535d 4 FUNC GLOBAL DEFAULT 12 helper_tlbia │ │ │ │ 4177: 00ac2194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 4178: 002f003d 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 4179: 00ac4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 4180: 009fc620 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 4181: 006e1ead 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 4182: 00718701 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 4181: 006e1ebd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 4182: 00718711 276 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 4183: 00b1836e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 4184: 004fa8fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchq_le_mmu │ │ │ │ 4185: 00ab8a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 4186: 00b18afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_PATH_DSTATE │ │ │ │ 4187: 00505361 356 FUNC GLOBAL DEFAULT 12 helper_tlbie │ │ │ │ 4188: 00b1a304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 4189: 00697f45 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 4189: 00697f55 142 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 4190: 0045bb19 156 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 4191: 0045f3fd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 4192: 00ab46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 4193: 00ab2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 4194: 00b19304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 4195: 006eb1d1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 4195: 006eb1e1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 4196: 00aaeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 4197: 00ab0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 4198: 007035a1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 4199: 0086f668 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 4198: 007035b1 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 4199: 0086f680 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 4200: 00aabf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 4201: 00ab9bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 4202: 00ac1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_READ_EVENT │ │ │ │ 4203: 0029345d 12 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 4204: 0072c0a1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 4204: 0072c0b1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ 4205: 002b5d05 4 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 4206: 00aadcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 4207: 0072a751 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 4208: 00684aa9 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 4209: 005d5415 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 4207: 0072a761 144 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 4208: 00684ab9 384 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 4209: 005d5425 72 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 4210: 0039b479 144 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 4211: 006af3b5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 4212: 0062fe35 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 4213: 0060dbbd 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 4211: 006af3c5 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 4212: 0062fe45 38 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 4213: 0060dbcd 10 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 4214: 00b1963a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 4215: 00731415 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 4216: 006211a9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 4215: 00731425 58 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 4216: 006211b9 86 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ 4217: 00555f71 4 FUNC GLOBAL DEFAULT 12 helper_load_decr │ │ │ │ - 4218: 006e75a9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 4219: 00701749 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 4218: 006e75b9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 4219: 00701759 132 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ 4220: 002c5081 100 FUNC GLOBAL DEFAULT 12 aml_lor │ │ │ │ - 4221: 0071db59 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 4221: 0071db69 204 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 4222: 00ac301c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 4223: 0049dacd 116 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 4224: 006e9185 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 4224: 006e9195 132 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 4225: 00abdf64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 4226: 006e12c1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 4226: 006e12d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 4227: 00b1761b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 4228: 00ae4d1c 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 4229: 003a0d31 6 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 4230: 00b19dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 4231: 00ab4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ 4232: 004c2961 4 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 4233: 00b1733c 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ 4234: 00438671 200 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 4235: 0070d8c9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 4235: 0070d8d9 10 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 4236: 009f7004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 4237: 00b193f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SET_IRQS_DSTATE │ │ │ │ 4238: 00b1882a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 4239: 00b17860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 4240: 0053bded 78 FUNC GLOBAL DEFAULT 12 helper_FCFIDS │ │ │ │ 4241: 00b17dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 4242: 00ac3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 4243: 0028bfc1 168 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 4244: 006cd78d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 4245: 0073a2d1 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 4244: 006cd79d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 4245: 0073a2e1 172 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 4246: 00554dad 268 FUNC GLOBAL DEFAULT 12 helper_spr_core_write_generic │ │ │ │ 4247: 0053be3d 64 FUNC GLOBAL DEFAULT 12 helper_FCFIDU │ │ │ │ 4248: 00ac2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 4249: 00745161 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 4249: 00745171 40 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 4250: 00ab6c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ 4251: 00544ed9 192 FUNC GLOBAL DEFAULT 12 helper_xscvdpuxws │ │ │ │ - 4252: 006b6585 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 4252: 006b6595 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 4253: 00ab53a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 4254: 00ab1be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ 4255: 00b193f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_UNMAP_DSTATE │ │ │ │ - 4256: 00621405 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 4256: 00621415 120 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 4257: 00429cbd 52 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 4258: 00435ff1 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 4259: 00738595 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 4259: 007385a5 240 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ 4260: 004e2651 12 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 4261: 00b18d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 4262: 0045f1e5 24 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 4263: 00b187d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 4264: 00b177d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 4265: 00b18e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 4266: 004fe8e5 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 4267: 00505c79 576 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbwe │ │ │ │ 4268: 009bc630 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 4269: 00ac1660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 4270: 00b19912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 4271: 00b19dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 4272: 0062a091 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 4272: 0062a0a1 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 4273: 00ab4444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 4274: 006f4619 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 4274: 006f4629 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 4275: 00abd328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 4276: 00aab000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 4277: 004046bd 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_mask │ │ │ │ 4278: 004e9869 132 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 4279: 005d2331 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 4279: 005d2341 56 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 4280: 00aafd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAKILL_EVENT │ │ │ │ - 4281: 00623419 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 4281: 00623429 96 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 4282: 00b186e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 4283: 00b19136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 4284: 006323a5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 4285: 006ecaed 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 4284: 006323b5 120 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 4285: 006ecafd 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 4286: 00ac2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4287: 00a09164 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINDP │ │ │ │ - 4288: 006de51d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ + 4288: 006de52d 192 FUNC GLOBAL DEFAULT 12 visit_type_NetDevPasstOptions │ │ │ │ 4289: 00ac194c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ 4290: 00555571 102 FUNC GLOBAL DEFAULT 12 helper_TW │ │ │ │ - 4291: 006b6495 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 4292: 006bfbdd 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 4293: 0071e705 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 4291: 006b64a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 4292: 006bfbed 532 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 4293: 0071e715 76 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 4294: 004fe0d9 412 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 4295: 00a16760 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAIQ │ │ │ │ 4296: 00ab0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 4297: 00544899 276 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxds │ │ │ │ 4298: 00b1830e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 4299: 006c8661 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 4300: 0062a179 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 4299: 006c8671 142 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 4300: 0062a189 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 4301: 0047d0e9 34 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ 4302: 004e31b9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 4303: 003a1761 240 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 4304: 00a110c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextublx │ │ │ │ - 4305: 0073f9e1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ + 4305: 0073f9f1 188 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability │ │ │ │ 4306: 00413201 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 4307: 008da9cc 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 4307: 008da9e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 4308: 00b17cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 4309: 002c2db5 224 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 4310: 00b19672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ 4311: 0044ce59 496 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ 4312: 0044d791 364 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 4313: 00ab4634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 4314: 00aab9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 4315: 00684779 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 4315: 00684789 392 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 4316: 00ab1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 4317: 00684901 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 4317: 00684911 424 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 4318: 00ab4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 4319: 002df1d1 728 FUNC GLOBAL DEFAULT 12 fdctrl_transfer_handler │ │ │ │ 4320: 00b185d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 4321: 00aaf7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 4322: 00b18ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 4323: 00aabd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 4324: 0072b23d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 4324: 0072b24d 232 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 4325: 00b19d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 4326: 004374c5 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 4327: 00b18166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 4328: 00a07718 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWMI │ │ │ │ 4329: 00b177be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 4330: 0072dd29 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 4331: 00620df1 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 4332: 006eb535 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 4330: 0072dd39 40 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 4331: 00620e01 92 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 4332: 006eb545 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 4333: 00aac3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 4334: 0059d7a9 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 4334: 0059d7b9 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 4335: 00b18152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 4336: 00b190ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 4337: 00b18526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RFD_UPDATE_DSTATE │ │ │ │ 4338: 00ab3198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 4339: 006908d9 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 4339: 006908e9 6 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 4340: 00b1941e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 4341: 00b17a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_POST_LOAD_DSTATE │ │ │ │ 4342: 00ac2f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 4343: 00465b09 82 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 4344: 00af6218 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 4345: 007089c1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 4346: 006cb11d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 4345: 007089d1 140 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 4346: 006cb12d 304 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ 4347: 004e30f9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ 4348: 004c29ad 130 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 4349: 00ab0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 4350: 005347b1 300 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register │ │ │ │ 4351: 00ab2004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 4352: 00b19dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 4353: 00b186fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 4354: 006837fd 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 4354: 0068380d 372 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 4355: 00aaf4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 4356: 006511c9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 4356: 006511d9 1728 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 4357: 009ffc44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 4358: 00b07b14 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 4359: 00ac2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 4360: 00b18758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 4361: 00ab1db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 4362: 00a0d5f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractd │ │ │ │ 4363: 00b19030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 4364: 0054e8b5 220 FUNC GLOBAL DEFAULT 12 helper_VDIVSQ │ │ │ │ 4365: 00ac3af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 4366: 005470a1 380 FUNC GLOBAL DEFAULT 12 helper_xsrqpi │ │ │ │ 4367: 00b1836c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 4368: 0069c209 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 4368: 0069c219 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 4369: 00aab4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 4370: 00ab06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ 4371: 00ab4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_FLUSH_QUEUE_EVENT │ │ │ │ - 4372: 00727699 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 4372: 007276a9 476 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 4373: 00ab8edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 4374: 00aac1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 4375: 006bb2fd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 4375: 006bb30d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 4376: 00ab5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 4377: 00ab28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 4378: 008daa0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 4378: 008daa24 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ 4379: 00a02288 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODSQ │ │ │ │ - 4380: 0069c6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 4380: 0069c705 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 4381: 00a07820 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLWNM │ │ │ │ 4382: 00ac1d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 4383: 006007f9 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 4383: 00600809 18 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 4384: 00ac22b8 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 4385: 005bf3d1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 4385: 005bf3e1 200 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 4386: 00b179c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 4387: 006f726d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 4387: 006f727d 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 4388: 003a0225 112 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 4389: 00ac4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 4390: 006cc795 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 4390: 006cc7a5 176 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ 4391: 00ac0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EVENT │ │ │ │ - 4392: 007100f1 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 4392: 00710101 80 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ 4393: 0040d40d 76 FUNC GLOBAL DEFAULT 12 vfio_user_request_msg │ │ │ │ 4394: 002f02b5 152 FUNC GLOBAL DEFAULT 12 qmp_dump_skeys │ │ │ │ - 4395: 006a8b4d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 4396: 005e06b1 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 4397: 006fa549 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 4395: 006a8b5d 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 4396: 005e06c1 148 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 4397: 006fa559 624 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ 4398: 004f51b1 240 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 4399: 00b1917c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ 4400: 0053f725 216 FUNC GLOBAL DEFAULT 12 helper_xvresp │ │ │ │ 4401: 009fdbc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 4402: 00ab8f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 4403: 00ab0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 4404: 00b17a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_DSTATE │ │ │ │ @@ -4416,54 +4416,54 @@ │ │ │ │ 4412: 009a43d4 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 4413: 00b19674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 4414: 00a06380 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2S │ │ │ │ 4415: 00ab6bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 4416: 00b1892e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 4417: 00b188c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 4418: 00abeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 4419: 006fd2bd 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 4419: 006fd2cd 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 4420: 00abd158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 4421: 00a00484 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 4422: 00473ed1 78 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ - 4423: 006c87c9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ + 4423: 006c87d9 140 FUNC GLOBAL DEFAULT 12 visit_type_QemuTargetInfo_members │ │ │ │ 4424: 00ab3a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_EVENT │ │ │ │ 4425: 00b18c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 4426: 00b175e2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_s390x_c │ │ │ │ 4427: 00abdb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 4428: 00ac2298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 4429: 00354b15 264 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 4430: 00a05fe4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNN │ │ │ │ 4431: 00b1969c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 4432: 00ab63c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 4433: 00a05bc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERNP │ │ │ │ 4434: 0033d581 120 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 4435: 00718219 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 4435: 00718229 240 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 4436: 00b196bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 4437: 006c1821 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 4437: 006c1831 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 4438: 00b17f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 4439: 00b17770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 4440: 00b1943a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ 4441: 00b18b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_GET_DSTATE │ │ │ │ - 4442: 006b0bd9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 4442: 006b0be9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ 4443: 00b1851a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_IOPORT_WRITE_DSTATE │ │ │ │ - 4444: 005e4c81 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 4444: 005e4c91 50 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ 4445: 0044c86d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 4446: 00b181d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 4447: 004e5e95 32 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 4448: 00abdd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ 4449: 004d70a9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 4450: 0045bbb5 140 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 4451: 0054e991 156 FUNC GLOBAL DEFAULT 12 helper_VDIVUQ │ │ │ │ 4452: 00af5e08 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 4453: 00b194e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 4454: 00b19bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 4455: 00b18b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 4456: 00ac0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 4457: 00717139 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 4458: 0068a9d9 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 4457: 00717149 148 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 4458: 0068a9e9 312 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 4459: 00ac3708 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 4460: 00b196b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 4461: 00b19906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 4462: 009f65c8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 4463: 00b17fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 4464: 00b187c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 4465: 00abb5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ @@ -4471,140 +4471,140 @@ │ │ │ │ 4467: 004f6e59 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 4468: 00a02204 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMODUQ │ │ │ │ 4469: 002c239d 248 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 4470: 00ab6420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 4471: 00abc0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 4472: 00291491 54 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 4473: 00292bdd 104 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 4474: 006e2ee1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 4475: 00703779 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 4474: 006e2ef1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 4475: 00703789 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 4476: 00aaf44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 4477: 00ac0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4478: 006f5441 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4479: 006c8159 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4478: 006f5451 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4479: 006c8169 100 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ 4480: 004cd18d 6 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4481: 00b181da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4482: 0073f169 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4482: 0073f179 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4483: 00ab8ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4484: 00b194b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4485: 0062606d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4485: 0062607d 6 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4486: 002c2eb9 24 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ 4487: 004f5f49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4488: 00619eed 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4488: 00619efd 204 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4489: 00275421 384 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4490: 00b19cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4491: 00b18af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIM_DSTATE │ │ │ │ 4492: 002c2099 160 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4493: 00ab99ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4494: 0069ceb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4494: 0069cec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4495: 00b1984c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4496: 00b177f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ 4497: 00a0f6f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_lmw │ │ │ │ 4498: 0033f085 288 FUNC GLOBAL DEFAULT 12 isa_vga_init │ │ │ │ 4499: 0044c35d 104 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4500: 00ac3788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4501: 0060fef5 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4501: 0060ff05 224 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4502: 00296e91 256 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ 4503: 004f98ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4504: 006bf1bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4504: 006bf1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4505: 00a059b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2SPP │ │ │ │ 4506: 004a8919 76 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4507: 00abc2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ - 4508: 006890e9 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ + 4508: 006890f9 92 FUNC GLOBAL DEFAULT 12 remove_listener_fd_in_watch │ │ │ │ 4509: 0048e469 72 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4510: 00297c81 272 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4511: 00496bc9 220 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4512: 006ec3c1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4512: 006ec3d1 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ 4513: 00501679 72 FUNC GLOBAL DEFAULT 12 ppc64_cpu_write_elf64_note │ │ │ │ - 4514: 00734cf5 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4514: 00734d05 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4515: 00abf624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4516: 004e71c1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4517: 00355ecd 4712 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4518: 00632d25 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4518: 00632d35 84 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ 4519: 0054853d 1012 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NN │ │ │ │ 4520: 00b19a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_EPR_DSTATE │ │ │ │ - 4521: 00603099 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4522: 00707c85 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4521: 006030a9 144 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4522: 00707c95 140 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ 4523: 00548155 998 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2NP │ │ │ │ - 4524: 006e487d 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4524: 006e488d 196 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4525: 0027c3c9 400 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4526: 00ab3378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4527: 0045eecd 188 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4528: 0029fab1 288 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4529: 00b19988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4530: 005cb6f9 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4530: 005cb709 4 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4531: 009b9ff8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4532: 00abe9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4533: 004b5635 16 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4534: 00ab30f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4535: 0062aa79 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4535: 0062aa89 30 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4536: 00a05dd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPN │ │ │ │ 4537: 00ac0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4538: 006eb625 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ - 4539: 0059769d 160 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ + 4538: 006eb635 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4539: 005976ad 160 FUNC GLOBAL DEFAULT 12 decNumberMultiply │ │ │ │ 4540: 00a058ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GERPP │ │ │ │ - 4541: 006c7c49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4541: 006c7c59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4542: 00abb810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4543: 00333a31 66 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4544: 0042f03d 8 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4545: 005d42d5 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4545: 005d42e5 152 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4546: 00b19cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4547: 006f7801 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4547: 006f7811 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4548: 00aabc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4549: 005d2bd1 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4549: 005d2be1 204 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4550: 004b560d 40 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ 4551: 004bdc35 36 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ - 4552: 005cb791 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 4552: 005cb7a1 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 4553: 00ab30d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ 4554: 002c9df5 40 FUNC GLOBAL DEFAULT 12 bios_linker_loader_can_write_pointer │ │ │ │ - 4555: 0069c6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4555: 0069c6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4556: 00b19482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4557: 00abf414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4558: 00293fe1 128 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4559: 005545dd 152 FUNC GLOBAL DEFAULT 12 helper_lswx │ │ │ │ 4560: 00ab5334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4561: 0069b1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4562: 006f3d3d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4561: 0069b1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4562: 006f3d4d 132 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4563: 00b19ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4564: 00b1887a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4565: 00ac2678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4566: 009fc074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4567: 00275211 6 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ 4568: 0040d715 388 FUNC GLOBAL DEFAULT 12 vfio_user_send_wait │ │ │ │ 4569: 004f6c19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4570: 00aaf9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4571: 006b65c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4571: 006b65d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4572: 00a0037c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4573: 00ab94bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4574: 002e96a9 124 FUNC GLOBAL DEFAULT 12 ptimer_transaction_commit │ │ │ │ 4575: 00aace68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4576: 00a122cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractub │ │ │ │ 4577: 009ff170 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ 4578: 00457929 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4579: 003df0f5 96 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4580: 006ca659 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4580: 006ca669 76 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4581: 00ab18d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4582: 00b182d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4583: 00682281 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4584: 0071f9b9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4583: 00682291 152 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4584: 0071f9c9 30 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4585: 00a123d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuh │ │ │ │ 4586: 004fad8d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_le_mmu │ │ │ │ 4587: 00b17c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4588: 00abd9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4589: 00282a41 228 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4590: 00aaac84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4591: 0048d30d 144 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4592: 00904d0c 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4593: 00b17d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4594: 00b18230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4595: 006b6639 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4595: 006b6649 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4596: 005537a1 340 FUNC GLOBAL DEFAULT 12 helper_bcds │ │ │ │ 4597: 00ab6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4598: 006dad9d 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4599: 006cb685 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4598: 006dadad 84 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4599: 006cb695 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4600: 00a10fb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextubrx │ │ │ │ 4601: 00a0de38 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghb │ │ │ │ 4602: 00ab0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4603: 00b19402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_VERSION_DSTATE │ │ │ │ 4604: 00ab21bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_IO_WRITE_EVENT │ │ │ │ 4605: 0042ebcd 500 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4606: 0047d221 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ @@ -4612,209 +4612,209 @@ │ │ │ │ 4608: 004e5f91 32 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4609: 009bc6c4 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4610: 00b18292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_WRITE_DSTATE │ │ │ │ 4611: 00a0ddb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghh │ │ │ │ 4612: 00a12350 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextractuw │ │ │ │ 4613: 00b195ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4614: 00aaaed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ - 4615: 006c7e65 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ + 4615: 006c7e75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfoList │ │ │ │ 4616: 00b1972c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4617: 00abe054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4618: 0040e3b9 94 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4619: 00547d6d 998 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PN │ │ │ │ 4620: 00aae874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4621: 006ca999 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4621: 006ca9a9 142 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4622: 00355205 70 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4623: 00ab5024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4624: 00540f2d 284 FUNC GLOBAL DEFAULT 12 helper_xvnmsubdp │ │ │ │ 4625: 00547995 982 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2PP │ │ │ │ 4626: 00b17a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ 4627: 004ca979 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4628: 00b176b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4629: 00718e0d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4629: 00718e1d 216 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4630: 00aac3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4631: 0069d815 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4631: 0069d825 192 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ 4632: 00a0f044 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstdivdp │ │ │ │ 4633: 00ab217c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_READ_EVENT │ │ │ │ 4634: 00a0dd30 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrghw │ │ │ │ - 4635: 0059b7f9 18 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ - 4636: 006a9031 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4635: 0059b809 18 FUNC GLOBAL DEFAULT 12 decNumberZero │ │ │ │ + 4636: 006a9041 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4637: 00abc930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4638: 005feced 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4638: 005fecfd 152 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ 4639: 004cf1ed 284 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4640: 006ecd11 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4641: 006061b5 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4642: 0062a52d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4643: 0073428d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4644: 006a0dc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4640: 006ecd21 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4641: 006061c5 196 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4642: 0062a53d 84 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4643: 0073429d 144 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4644: 006a0dd9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4645: 005442fd 296 FUNC GLOBAL DEFAULT 12 helper_XSCVQPDP │ │ │ │ 4646: 00b18efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CFG_DSTATE │ │ │ │ 4647: 00262a61 184 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4648: 00703291 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4648: 007032a1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4649: 00ab915c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4650: 00591dd1 8 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ + 4650: 00591de5 8 FUNC GLOBAL DEFAULT 12 decContextSaveStatus │ │ │ │ 4651: 00b18c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REQUEST_CANCELLED_DSTATE │ │ │ │ - 4652: 005d76b1 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4653: 006b11c5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4654: 005be8e1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4652: 005d76c1 64 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4653: 006b11d5 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4654: 005be8f1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4655: 0039abc9 14 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4656: 00b17790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4657: 002f81ad 168 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4658: 00ac4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4659: 0062fe8d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ - 4660: 0058fa95 696 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ + 4659: 0062fe9d 76 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4660: 0058faa9 696 FUNC GLOBAL DEFAULT 12 ppc_translate_init │ │ │ │ 4661: 00b1779e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4662: 0082d478 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4663: 006d81f9 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4664: 006ec841 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ - 4665: 005b6b01 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ + 4662: 0082d490 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4663: 006d8209 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4664: 006ec851 142 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4665: 005b6b11 4 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_enable │ │ │ │ 4666: 00ab13a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4667: 006f0775 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4667: 006f0785 108 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4668: 00aae7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4669: 00b18108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4670: 00441805 404 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4671: 00709585 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4671: 00709595 120 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4672: 003b1ef1 120 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4673: 00703315 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4674: 00725441 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4673: 00703325 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4674: 00725451 136 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ 4675: 00441045 72 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4676: 00b176cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4677: 00b182a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4678: 0047f6bd 476 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4679: 00465189 10 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4680: 006d5071 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4680: 006d5081 16 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4681: 00b19a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4682: 002e64e9 84 FUNC GLOBAL DEFAULT 12 isa_serial_set_iobase │ │ │ │ 4683: 00ab8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_FORWARD_READ_EVENT │ │ │ │ 4684: 00b192f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4685: 003d5b8d 208 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4686: 00af60d4 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4687: 00542a9d 244 FUNC GLOBAL DEFAULT 12 helper_XSMAXCQP │ │ │ │ 4688: 00abf794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4689: 00abbc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4690: 00aba9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_WRITEL_EVENT │ │ │ │ 4691: 0044352d 140 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4692: 00aae390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ 4693: 00407c51 280 FUNC GLOBAL DEFAULT 12 vfio_load_state_config_load_ready │ │ │ │ - 4694: 006f82d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4694: 006f82e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4695: 0046c225 12 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4696: 00aac278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4697: 00ab7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_START_EVENT │ │ │ │ 4698: 00b1930c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4699: 00b17c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4700: 00b17e56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_WRITE_DSTATE │ │ │ │ 4701: 00ab35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4702: 00ac10b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4703: 0060f6b5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4704: 006e1e71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ - 4705: 006e3e49 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4703: 0060f6c5 360 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4704: 006e1e81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValues │ │ │ │ + 4705: 006e3e59 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4706: 0026287d 38 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4707: 00aaf89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4708: 00b17ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4709: 006982a5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4709: 006982b5 144 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4710: 00aad864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 4711: 00b1800a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4712: 00640a1d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4712: 00640a2d 224 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4713: 003e35b9 148 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4714: 00b18680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4715: 006b0739 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4715: 006b0749 408 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4716: 0054009d 324 FUNC GLOBAL DEFAULT 12 helper_xvtdivdp │ │ │ │ 4717: 00b18416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4718: 00736699 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4718: 007366a9 720 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4719: 00aae0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4720: 0062e3f1 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4720: 0062e401 288 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4721: 002c62d9 160 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4722: 00a0f35c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsr │ │ │ │ 4723: 00b1884c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4724: 0039e089 220 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4725: 00712c79 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4726: 00600209 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4725: 00712c89 168 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4726: 00600219 16 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ 4727: 00ab4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4728: 00ab2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4729: 00460811 96 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4730: 00b19234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4731: 00abd268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4732: 00ab5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4733: 00727f81 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4733: 00727f91 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4734: 00b1897c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4735: 00b19096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4736: 0070f041 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4736: 0070f051 228 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4737: 002c9a45 480 FUNC GLOBAL DEFAULT 12 aml_i2c_serial_bus_device │ │ │ │ 4738: 00b188e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4739: 00274cc9 58 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4740: 00b1808c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4741: 00b079b8 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4742: 004fea85 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4743: 00b17d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4744: 0062ab29 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4745: 006823b1 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4746: 00697d05 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4744: 0062ab39 112 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4745: 006823c1 332 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4746: 00697d15 144 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ 4747: 00444d99 220 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ 4748: 004f4ac1 58 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4749: 00aba118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4750: 00b195ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4751: 0045c141 124 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4752: 00b184a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4753: 00b1951c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4754: 00407e85 10 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ 4755: 004ce0d9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4756: 006bf109 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4757: 00590159 104 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ - 4758: 0070f1ad 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4756: 006bf119 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4757: 0059016d 104 FUNC GLOBAL DEFAULT 12 spr_write_clear │ │ │ │ + 4758: 0070f1bd 4 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4759: 00ab6b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4760: 00aae854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ 4761: 00b17de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_DSTATE │ │ │ │ - 4762: 006226cd 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4762: 006226dd 10 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4763: 00ab2958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4764: 00b18d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4765: 006c75f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ - 4766: 006d0fd5 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ + 4765: 006c7605 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4766: 006d0fe5 580 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_firmware_log │ │ │ │ 4767: 00a22900 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ 4768: 003a2ce5 148 FUNC GLOBAL DEFAULT 12 pcie_pasid_init │ │ │ │ - 4769: 0062a2ad 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4770: 00605561 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4769: 0062a2bd 192 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4770: 00605571 52 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4771: 00b17c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4772: 00a0d364 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpsdz │ │ │ │ 4773: 00396a3d 42 FUNC GLOBAL DEFAULT 12 msix_is_pending │ │ │ │ 4774: 00b17c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4775: 00a0dcac 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglb │ │ │ │ 4776: 002f7ea5 84 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4777: 00a0f908 132 OBJECT GLOBAL DEFAULT 24 helper_info_lsw │ │ │ │ 4778: 002a5f39 240 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4779: 005e5a91 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4779: 005e5aa1 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4780: 0054113d 244 FUNC GLOBAL DEFAULT 12 helper_xvmsubsp │ │ │ │ 4781: 00295389 32 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4782: 006c13a1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4782: 006c13b1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4783: 00b1865e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4784: 00b179c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4785: 00604df1 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4785: 00604e01 452 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4786: 003b31e1 192 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4787: 003cb7f5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4788: 00b178c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4789: 0047cfbd 34 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4790: 00a0dc28 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglh │ │ │ │ 4791: 00ab4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4792: 006c7901 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4792: 006c7911 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4793: 00ab1814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4794: 00b186fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4795: 00aab640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4796: 005efd85 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4796: 005efd95 136 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4797: 00546da1 148 FUNC GLOBAL DEFAULT 12 helper_XVXSIGSP │ │ │ │ 4798: 00aba878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_READ_EVENT │ │ │ │ 4799: 00ab919c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4800: 006c7799 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4800: 006c77a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ 4801: 0045a1e9 124 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4802: 00b18ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4803: 00650931 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4803: 00650941 360 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ 4804: 004e1d49 254 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4805: 0054bbf5 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNN │ │ │ │ 4806: 0054b835 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERNP │ │ │ │ - 4807: 005b8e81 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ + 4807: 005b8e91 4172 FUNC GLOBAL DEFAULT 12 vfio_pci_config_setup │ │ │ │ 4808: 00b19318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4809: 006e9f91 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4809: 006e9fa1 84 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4810: 00ab6770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ 4811: 00a0dba4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vmrglw │ │ │ │ 4812: 0044c8e5 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4813: 00b183a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4814: 00abc110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4815: 00b17684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4816: 00b1849a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ @@ -4828,934 +4828,934 @@ │ │ │ │ 4824: 00b18010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4825: 00530f05 140 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_family_class │ │ │ │ 4826: 00497ca5 164 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4827: 003977f9 312 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4828: 00ab95fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4829: 00b1854c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4830: 00497aad 248 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4831: 005cfbe5 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4831: 005cfbf5 384 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4832: 00abeda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4833: 0072ca35 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4833: 0072ca45 140 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ 4834: 004e06fd 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4835: 006e2399 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4835: 006e23a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4836: 00ab929c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4837: 00b17cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4838: 00ab0bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4839: 00aad7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_EVENT │ │ │ │ 4840: 003d5889 128 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4841: 00b18718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4842: 00397709 124 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4843: 009fff5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4844: 006ecb65 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4845: 00732c19 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4846: 005a3d8d 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4844: 006ecb75 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4845: 00732c29 136 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4846: 005a3d9d 220 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4847: 00aac620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4848: 00b1974a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4849: 00ab1fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4850: 005d5d51 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4851: 0069ca3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4850: 005d5d61 128 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4851: 0069ca4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4852: 00467799 244 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4853: 00731e61 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4853: 00731e71 130 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4854: 009bcc48 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4855: 00b19d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4856: 00b17c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4857: 00649ae1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4857: 00649af1 10 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4858: 004b62c1 176 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4859: 00b1987c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4860: 00b19202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4861: 0028c071 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4862: 00903a90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4863: 006a8195 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4863: 006a81a5 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4864: 00abe044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4865: 00b19d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4866: 00ab0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4867: 00ab819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_WRITE_EVENT │ │ │ │ 4868: 009f7be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4869: 00ab8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4870: 00b19754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4871: 00b194ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4872: 00608641 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4873: 006e63f9 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4872: 00608651 116 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4873: 006e6409 196 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ 4874: 004f5ddd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4875: 0069fc89 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4875: 0069fc99 164 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4876: 00b1a326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4877: 00353c2d 532 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4878: 00354239 112 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4879: 00ac1e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ 4880: 0041e999 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4881: 00b17570 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4882: 005def09 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4883: 008da9e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4882: 005def19 228 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4883: 008da9f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4884: 0045f921 20 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4885: 00b19944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4886: 00ab3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4887: 00ab7610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_PHY_READ_EVENT │ │ │ │ 4888: 002a6ed1 52 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4889: 006b8671 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4889: 006b8681 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4890: 00b19a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_DSTATE │ │ │ │ 4891: 00b199c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4892: 005dbf79 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4892: 005dbf89 140 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4893: 00abae28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ 4894: 004f9d0d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4895: 00716a55 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4895: 00716a65 54 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4896: 00b17a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_INFO_DSTATE │ │ │ │ 4897: 00ac0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4898: 006fdcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4899: 006eb4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4898: 006fdcc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4899: 006eb4cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4900: 0054b475 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPN │ │ │ │ 4901: 009ff698 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4902: 005e2ad1 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4902: 005e2ae1 50 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4903: 00ab3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4904: 0054b0b5 960 FUNC GLOBAL DEFAULT 12 helper_XVF64GERPP │ │ │ │ 4905: 00abc940 664 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4906: 00abdde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4907: 008c5ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4907: 008c6008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4908: 00ab88dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4909: 00abeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4910: 00ab63a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4911: 00b1949a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4912: 006e6241 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4912: 006e6251 440 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4913: 00323ba1 100 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4914: 00292579 904 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4915: 00b18984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4916: 0072e3b1 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4916: 0072e3c1 46 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4917: 00b192d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4918: 00b17607 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_accelerator_c │ │ │ │ 4919: 009bcf28 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4920: 00b18308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4921: 00ac0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4922: 00b17aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_DSTATE │ │ │ │ 4923: 00aac308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4924: 00b18234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4925: 00b1976c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4926: 009bcc98 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4927: 006ab225 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4927: 006ab235 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ 4928: 00a0a478 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_clrbit │ │ │ │ - 4929: 005d3401 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4929: 005d3411 128 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4930: 00b1783c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4931: 00ab892c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4932: 00b18126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4933: 006c9039 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4933: 006c9049 192 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4934: 00ab9adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4935: 00ab1614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ 4936: 002cb2b5 240 FUNC GLOBAL DEFAULT 12 acpi_add_rom_blob │ │ │ │ 4937: 00aba658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_WRITE_EVENT │ │ │ │ - 4938: 0082dc58 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4939: 005c10e1 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4940: 006cf1c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4938: 0082dc70 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4939: 005c10f1 1800 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4940: 006cf1d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ 4941: 0044d441 60 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4942: 0069c029 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4942: 0069c039 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4943: 00b1791e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4944: 005be575 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4944: 005be585 124 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4945: 00508e59 36 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_decr │ │ │ │ 4946: 00b17a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4947: 00262ce1 66 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4948: 00aaf85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4949: 005ee82d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4949: 005ee83d 200 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ 4950: 00abd6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_REGION_RW_EVENT │ │ │ │ 4951: 0037702d 4 FUNC GLOBAL DEFAULT 12 desc_tlv_size │ │ │ │ - 4952: 006e3491 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4952: 006e34a1 192 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4953: 00abae38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4954: 00ab4684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4955: 00b18fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4956: 00b17664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4957: 005ca4d9 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4957: 005ca4e9 6 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4958: 00b17bfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4959: 005bef29 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4959: 005bef39 54 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4960: 00440225 12 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4961: 00b1894c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ 4962: 00a0fa10 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbi │ │ │ │ - 4963: 0062ad79 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4963: 0062ad89 188 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4964: 00aae744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4965: 00b17617 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4966: 005bf009 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4967: 006bda7d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4966: 005bf019 54 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4967: 006bda8d 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ 4968: 00aad704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_1_EVENT │ │ │ │ - 4969: 006f3f81 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4969: 006f3f91 142 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4970: 003e8e55 604 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4971: 00b1802e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4972: 00ac1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_NMI_EXCEPTION_EVENT │ │ │ │ 4973: 00b18986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4974: 002c68e5 116 FUNC GLOBAL DEFAULT 12 aml_create_dword_field │ │ │ │ 4975: 00ab1234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4976: 00aae984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ 4977: 00aad8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CPU_HAS_EVENTS_EVENT │ │ │ │ - 4978: 0069c281 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4979: 0062fc39 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4978: 0069c291 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4979: 0062fc49 144 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4980: 00b18716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4981: 009fb414 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ - 4982: 005901c1 2 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ + 4982: 005901d5 2 FUNC GLOBAL DEFAULT 12 spr_access_nop │ │ │ │ 4983: 00b17c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4984: 0069b6c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4985: 008daa48 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4986: 006c0445 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4984: 0069b6d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4985: 008daa60 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4986: 006c0455 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4987: 00b1828c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_EXECUTE_ACC_MODE_DSTATE │ │ │ │ 4988: 00b18376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4989: 00aaeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ 4990: 00459699 492 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ 4991: 004d63ad 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ 4992: 004fb085 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchq_le_mmu │ │ │ │ - 4993: 0071b2fd 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4994: 006a0c21 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4993: 0071b30d 1274 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4994: 006a0c31 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4995: 00b17f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4996: 00b19aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4997: 00b19a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4998: 00b19caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4999: 00a0905c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMINSP │ │ │ │ 5000: 009bc698 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 5001: 00a08798 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULDP │ │ │ │ 5002: 00b17824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ 5003: 00a08ed0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXDP │ │ │ │ - 5004: 0069b075 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 5004: 0069b085 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 5005: 00293d1d 220 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 5006: 005e50d9 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ - 5007: 006fdd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 5006: 005e50e9 4 FUNC GLOBAL DEFAULT 12 qio_net_listener_nsioc │ │ │ │ + 5007: 006fdd79 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 5008: 002910f5 76 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 5009: 0027c559 568 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 5010: 002f7391 104 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 5011: 00698f81 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 5012: 0073e97d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 5011: 00698f91 132 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 5012: 0073e98d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 5013: 003e23c1 154 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 5014: 0062fe11 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 5014: 0062fe21 34 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 5015: 0050bcc1 92 FUNC GLOBAL DEFAULT 12 ppc4xx_cpr_init │ │ │ │ 5016: 002a48b1 244 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 5017: 00b19d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 5018: 002999a5 1408 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ 5019: 00ac3804 84 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_i386_trace_events_trace_events │ │ │ │ 5020: 004540d9 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ 5021: 00aad5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_INFO_EVENT │ │ │ │ 5022: 0040cdfd 324 FUNC GLOBAL DEFAULT 12 vfio_user_wait_reqs │ │ │ │ 5023: 00ab7520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_WRITE_EVENT │ │ │ │ - 5024: 006e4945 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 5024: 006e4955 196 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 5025: 00293b31 116 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ - 5026: 0069d4bd 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 5026: 0069d4cd 280 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 5027: 00ab5244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 5028: 00abb930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 5029: 0045bfe9 344 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 5030: 00abb4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 5031: 00ab3428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 5032: 00b17b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 5033: 00b192d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 5034: 00aacd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_EVENT │ │ │ │ 5035: 00b18722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 5036: 00b194c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 5037: 00b195ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 5038: 00ab8ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 5039: 00aadc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 5040: 006cab79 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 5040: 006cab89 232 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 5041: 00b19046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 5042: 00b183aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 5043: 006cb059 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 5043: 006cb069 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 5044: 00ab012c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 5045: 008e7138 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ - 5046: 00719e21 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 5045: 008e7150 256 OBJECT GLOBAL DEFAULT 14 AES_sbox │ │ │ │ + 5046: 00719e31 164 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 5047: 0028b499 48 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 5048: 00abf724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 5049: 006a0acd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 5049: 006a0add 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 5050: 00aadd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCSPK_IO_WRITE_EVENT │ │ │ │ 5051: 00b176d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ 5052: 002e9589 148 FUNC GLOBAL DEFAULT 12 ptimer_set_freq │ │ │ │ - 5053: 006a38f1 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 5053: 006a3901 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 5054: 00abdc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ 5055: 00a08e4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINJDP │ │ │ │ - 5056: 006e6031 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 5056: 006e6041 332 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ 5057: 004cb0cd 124 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 5058: 00aac1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 5059: 00728009 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 5059: 00728019 120 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 5060: 00ab9c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 5061: 003299a9 16 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 5062: 00728081 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 5062: 00728091 104 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 5063: 00aae754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 5064: 0041c559 100 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 5065: 006d5345 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 5065: 006d5355 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ 5066: 004242e1 56 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 5067: 00b19386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 5068: 006c7a2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 5068: 006c7a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 5069: 00ab4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 5070: 00b1a3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 5071: 0027a085 50 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 5072: 00ab6a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 5073: 00ab7d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_WRITE_EVENT │ │ │ │ 5074: 0029747d 128 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 5075: 0070f841 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 5075: 0070f851 152 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 5076: 00aba6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_RESET_EVENT │ │ │ │ 5077: 00ab5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 5078: 00621e9d 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 5078: 00621ead 200 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 5079: 00a04304 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_comp │ │ │ │ 5080: 00b1a290 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ 5081: 00ac13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_PRINT_EVENT │ │ │ │ - 5082: 006d9c51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 5082: 006d9c61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 5083: 00abb450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 5084: 00290905 268 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 5085: 005cfe8d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ - 5086: 006aa2f1 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 5085: 005cfe9d 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq_child │ │ │ │ + 5086: 006aa301 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ 5087: 00404e45 56 FUNC GLOBAL DEFAULT 12 vfio_device_free_name │ │ │ │ - 5088: 0071d27d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 5089: 00693729 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 5088: 0071d28d 280 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 5089: 00693739 76 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 5090: 00ab81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 5091: 0060d329 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 5091: 0060d339 208 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 5092: 00af5974 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 5093: 00ab7030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 5094: 00b180b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 5095: 00aacb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 5096: 00aaf7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 5097: 00abd208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ 5098: 00449a31 66 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 5099: 00b18216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 5100: 006ff599 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 5100: 006ff5a9 476 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 5101: 00b17e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 5102: 009b9f98 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 5103: 007209cd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 5103: 007209dd 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 5104: 00b18dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 5105: 00ab89cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 5106: 00ababf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ 5107: 004cd23d 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 5108: 00abd974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ 5109: 0054d2c5 220 FUNC GLOBAL DEFAULT 12 helper_vctuxs │ │ │ │ 5110: 00b1981c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_DSTATE │ │ │ │ - 5111: 006ff889 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 5111: 006ff899 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 5112: 00ab14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 5113: 00abfb14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 5114: 00397519 200 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 5115: 009f0000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 5116: 00ab0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ 5117: 00a07610 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUB │ │ │ │ - 5118: 006baa29 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 5118: 006baa39 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 5119: 00b19cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 5120: 00b17778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ - 5121: 00594875 1316 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ + 5121: 00594885 1316 FUNC GLOBAL DEFAULT 12 decNumberFromString │ │ │ │ 5122: 00ac0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 5123: 0039ae31 28 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 5124: 00b18456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_DSTATE │ │ │ │ 5125: 0045ef89 112 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 5126: 00b17b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 5127: 00ab4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ 5128: 00a0758c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUH │ │ │ │ - 5129: 0062e511 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 5130: 007171cd 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 5129: 0062e521 200 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 5130: 007171dd 128 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 5131: 00ab9a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 5132: 00b19330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_DSTATE │ │ │ │ 5133: 00b18a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_POM_DSTATE │ │ │ │ 5134: 002edbd9 188 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 5135: 00abfbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 5136: 00b18968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ 5137: 00ab90cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 5138: 00ab9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 5139: 00b181ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_WRITE_DSTATE │ │ │ │ 5140: 00b19a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ 5141: 00b19830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_EVENT_DSTATE │ │ │ │ - 5142: 006c79b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ - 5143: 0059239d 8 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ + 5142: 006c79c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 5143: 005923b1 8 FUNC GLOBAL DEFAULT 12 decContextZeroStatus │ │ │ │ 5144: 00abc430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 5145: 00b187bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 5146: 00ab63d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ 5147: 004e0291 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 5148: 0029fec9 130 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 5149: 002c2c51 356 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 5150: 00288691 252 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 5151: 00b17760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 5152: 003798d5 224 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 5153: 00ac3b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ 5154: 004cd195 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 5155: 006d4e25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 5155: 006d4e35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ 5156: 00a07508 132 OBJECT GLOBAL DEFAULT 24 helper_info_VABSDUW │ │ │ │ - 5157: 006c8ba1 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 5158: 0069c2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 5157: 006c8bb1 132 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 5158: 0069c2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ 5159: 002c759d 240 FUNC GLOBAL DEFAULT 12 aml_mutex │ │ │ │ - 5160: 00685b81 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 5160: 00685b91 172 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 5161: 00b178b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 5162: 00b193a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 5163: 00aabbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 5164: 00b191a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 5165: 0062d5d9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 5165: 0062d5e9 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 5166: 00a09cbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADD │ │ │ │ 5167: 00ac199c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 5168: 00ab2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 5169: 00ab224c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_IDE_EVENT │ │ │ │ 5170: 00b17f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 5171: 00733d79 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 5172: 005ce5d9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 5171: 00733d89 84 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 5172: 005ce5e9 196 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 5173: 00b1963c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 5174: 006a03c1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 5174: 006a03d1 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 5175: 00b1862c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 5176: 00b18a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_ENABLE_DSTATE │ │ │ │ 5177: 00aad634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_LABEL_EVENT │ │ │ │ 5178: 00ab4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 5179: 00b182cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 5180: 00a082f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMADDS │ │ │ │ 5181: 00b19bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 5182: 0072b125 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 5182: 0072b135 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 5183: 00ab30e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 5184: 00b17fd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 5185: 0028cad1 124 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 5186: 00b19606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 5187: 00ab4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 5188: 006c4769 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 5188: 006c4779 120 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 5189: 00ab30a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ 5190: 0035ddd1 360 FUNC GLOBAL DEFAULT 12 e1000e_core_set_link_status │ │ │ │ 5191: 002e653d 76 FUNC GLOBAL DEFAULT 12 isa_serial_set_enabled │ │ │ │ 5192: 00448871 184 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 5193: 00b19c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 5194: 006ed3ad 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 5194: 006ed3bd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 5195: 00ab7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_LOAD_EVENT │ │ │ │ 5196: 009b9f8c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 5197: 00a0a1e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_check_status │ │ │ │ 5198: 009fe48c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 5199: 00604b89 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 5200: 00621739 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 5199: 00604b99 108 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 5200: 00621749 36 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ 5201: 004ce341 200 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ 5202: 0044afa5 14 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 5203: 0028903d 320 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 5204: 00ab3038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 5205: 00abf5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 5206: 005449ad 224 FUNC GLOBAL DEFAULT 12 helper_xvcvspsxws │ │ │ │ 5207: 00aaf14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 5208: 00b188d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 5209: 003573e1 68 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ 5210: 005036e5 3168 FUNC GLOBAL DEFAULT 12 ppc_xlate │ │ │ │ - 5211: 006a7359 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ - 5212: 00741ab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ + 5211: 006a7369 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 5212: 00741ac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCapability │ │ │ │ 5213: 00b19cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 5214: 00ab6f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 5215: 00b17c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 5216: 0054deb1 54 FUNC GLOBAL DEFAULT 12 helper_VMLADDUHM │ │ │ │ 5217: 00b18d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 5218: 00b19d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 5219: 0069b7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 5219: 0069b805 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 5220: 00ab9ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 5221: 00a0a790 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtdp │ │ │ │ 5222: 00b17eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 5223: 00abf174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 5224: 0070cddd 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 5225: 005bd849 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 5226: 006beeed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 5224: 0070cded 44 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 5225: 005bd859 34 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 5226: 006beefd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 5227: 002caa59 36 FUNC GLOBAL DEFAULT 12 acpi_table_next │ │ │ │ 5228: 0028e445 196 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 5229: 00b18566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 5230: 00551a69 136 FUNC GLOBAL DEFAULT 12 helper_XXEXTRACTUW │ │ │ │ 5231: 00b18910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 5232: 0069c7e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 5232: 0069c7f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 5233: 00ab5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 5234: 007326e1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 5234: 007326f1 18 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 5235: 00288bc5 280 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 5236: 00b1845a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_DSTATE │ │ │ │ 5237: 00ac0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_EVENT │ │ │ │ 5238: 00b1860a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 5239: 006cea49 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 5239: 006cea59 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ 5240: 004d7791 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 5241: 0072259d 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 5242: 0069a57d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 5243: 0071677d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 5244: 0069dcb9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 5245: 006c7db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ - 5246: 0064e5d9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 5241: 007225ad 92 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 5242: 0069a58d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 5243: 0071678d 728 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 5244: 0069dcc9 220 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 5245: 006c7dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelCompareInfo │ │ │ │ + 5246: 0064e5e9 144 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 5247: 00b191e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 5248: 00a05594 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDUHVLX │ │ │ │ 5249: 0053513d 192 FUNC GLOBAL DEFAULT 12 _spr_register │ │ │ │ 5250: 0041b5a1 284 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 5251: 0042ff9d 292 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 5252: 00b17cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ 5253: 004d1951 52 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 5254: 00b19b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 5255: 00abf5a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 5256: 00aaf8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 5257: 009b9ef0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 5258: 00477a11 40 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 5259: 00ab00dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 5260: 0069def5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 5260: 0069df05 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 5261: 00b18bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 5262: 00ab6260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ - 5263: 00731829 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 5264: 0071b229 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 5263: 00731839 36 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 5264: 0071b239 94 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 5265: 002f5215 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 5266: 009bd460 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 5267: 00b194f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 5268: 00abdd14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 5269: 00b17c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 5270: 0060f2d5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 5270: 0060f2e5 24 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 5271: 00ab1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 5272: 00b17f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 5273: 006d9e5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 5273: 006d9e6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 5274: 00abdcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 5275: 00ac28b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 5276: 00abed84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 5277: 00ab9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 5278: 00a0881c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVDP │ │ │ │ 5279: 002bb9fd 136 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 5280: 0062166d 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 5280: 0062167d 22 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 5281: 00ab5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ - 5282: 005983fd 168 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ + 5282: 0059840d 168 FUNC GLOBAL DEFAULT 12 decNumberRemainder │ │ │ │ 5283: 00ac07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 5284: 00abe9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ - 5285: 00591745 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ - 5286: 00591779 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ + 5285: 00591759 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0 │ │ │ │ + 5286: 0059178d 52 FUNC GLOBAL DEFAULT 12 spr_write_MMCR1 │ │ │ │ 5287: 002751a9 104 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 5288: 00aafcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVIRQ_EVENT │ │ │ │ 5289: 00354465 194 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 5290: 0059a2ed 240 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ - 5291: 006b7b61 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 5290: 0059a2fd 240 FUNC GLOBAL DEFAULT 12 decNumberLn │ │ │ │ + 5291: 006b7b71 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 5292: 00481379 12 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ 5293: 00aafdd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_READL_EVENT │ │ │ │ 5294: 00ab8d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_RESET_EVENT │ │ │ │ 5295: 004d18e1 54 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 5296: 006d5409 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 5296: 006d5419 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 5297: 00b17914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 5298: 0044cba5 436 FUNC GLOBAL DEFAULT 12 memory_translate_iotlb │ │ │ │ 5299: 004e80c1 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 5300: 006ec1dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 5300: 006ec1ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 5301: 004b4811 100 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 5302: 00402645 196 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 5303: 00ab4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 5304: 0073d40d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ + 5304: 0073d41d 72 FUNC GLOBAL DEFAULT 12 qmp_rtc_reset_reinjection │ │ │ │ 5305: 004cb64d 272 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 5306: 00abf314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 5307: 00263871 12 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 5308: 006def2d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 5308: 006def3d 396 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ 5309: 00447081 192 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 5310: 00abbc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 5311: 00b175d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ 5312: 005377e1 180 FUNC GLOBAL DEFAULT 12 helper_DDIVQ │ │ │ │ - 5313: 006c5075 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 5313: 006c5085 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 5314: 004e8969 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 5315: 00608739 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 5315: 00608749 136 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 5316: 004fe97d 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 5317: 002981bd 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ 5318: 00aba9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_ENABLE_EVENT │ │ │ │ - 5319: 0061a4b1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 5319: 0061a4c1 242 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 5320: 00abe0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 5321: 00263ed9 128 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 5322: 00541325 244 FUNC GLOBAL DEFAULT 12 helper_xvnmsubsp │ │ │ │ 5323: 00b1850a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 5324: 00552429 46 FUNC GLOBAL DEFAULT 12 helper_vctzb │ │ │ │ - 5325: 0069b381 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ + 5325: 0069b391 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChildList │ │ │ │ 5326: 00b18c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 5327: 00abd984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 5328: 006e5aa5 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 5328: 006e5ab5 132 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 5329: 00b18ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_DSTATE │ │ │ │ 5330: 00b194ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 5331: 005524c1 116 FUNC GLOBAL DEFAULT 12 helper_vctzd │ │ │ │ 5332: 00b179c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 5333: 00b17d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 5334: 00aaf42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 5335: 00527eb5 72 FUNC GLOBAL DEFAULT 12 ppc_store_vscr │ │ │ │ 5336: 00552459 46 FUNC GLOBAL DEFAULT 12 helper_vctzh │ │ │ │ 5337: 00355aa1 48 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ 5338: 0045405d 120 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 5339: 00ab9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ - 5340: 00598355 168 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ + 5340: 00598365 168 FUNC GLOBAL DEFAULT 12 decNumberRemainderNear │ │ │ │ 5341: 009b9f74 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 5342: 00b19532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ 5343: 004fb16d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_be_mmu │ │ │ │ - 5344: 00709479 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 5344: 00709489 268 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 5345: 00ac349c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 5346: 00b19992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 5347: 00b18086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 5348: 00b184d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ 5349: 00404b31 24 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_fd │ │ │ │ - 5350: 005fd439 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 5350: 005fd449 48 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 5351: 00abdca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 5352: 006a455d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 5352: 006a456d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 5353: 00ab74d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_OBIO_IRQ_EVENT │ │ │ │ 5354: 004a12c9 96 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 5355: 00aabe50 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 5356: 00ac2f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 5357: 006f582d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 5357: 006f583d 344 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 5358: 0042753d 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 5359: 002ebc61 520 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 5360: 00ab65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 5361: 006a3a45 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 5361: 006a3a55 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ 5362: 00ab21ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_SUPERIO_READ_EVENT │ │ │ │ 5363: 00552489 56 FUNC GLOBAL DEFAULT 12 helper_vctzw │ │ │ │ - 5364: 00712ec1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 5364: 00712ed1 60 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 5365: 00b18254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 5366: 00476f09 320 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ 5367: 004f6869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 5368: 0086f6bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 5368: 0086f6d4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ 5369: 00ab7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_STOP_EVENT │ │ │ │ - 5370: 006f8dcd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 5371: 006a74c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 5370: 006f8ddd 142 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 5371: 006a74d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 5372: 00ab52f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 5373: 007295e9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 5373: 007295f9 248 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 5374: 002dd0dd 228 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 5375: 0086f6b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 5376: 00718619 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 5375: 0086f6cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 5376: 00718629 72 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 5377: 00ac2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 5378: 00ab71f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 5379: 00abb800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 5380: 006a05dd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 5381: 0086f6ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 5380: 006a05ed 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 5381: 0086f6c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 5382: 00b1964c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ 5383: 002cb429 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_reset │ │ │ │ - 5384: 005e91e1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 5384: 005e91f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 5385: 00b188d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 5386: 002892bd 284 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 5387: 00b19888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 5388: 0065fd01 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 5388: 0065fd11 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 5389: 00496d65 152 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 5390: 004b473d 212 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 5391: 00ab3448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 5392: 00aadbc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 5393: 00509b35 74 FUNC GLOBAL DEFAULT 12 ppc_dcr_init │ │ │ │ 5394: 00b177cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ 5395: 00ab7d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_EVENT │ │ │ │ - 5396: 006c4039 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 5397: 006ff485 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 5398: 006fd511 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 5396: 006c4049 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 5397: 006ff495 132 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 5398: 006fd521 142 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 5399: 00b194ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 5400: 002b27c9 528 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 5401: 005e30f1 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 5401: 005e3101 86 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 5402: 00abd378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 5403: 00aabf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 5404: 002f2bd5 6 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 5405: 00aaaff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 5406: 00b1979e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 5407: 003a2e35 40 FUNC GLOBAL DEFAULT 12 pcie_pasid_enabled │ │ │ │ 5408: 0028c101 34 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 5409: 006cad95 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 5409: 006cada5 304 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 5410: 00b19946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 5411: 00655f95 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 5411: 00655fa5 660 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ 5412: 00546e35 74 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCDP │ │ │ │ 5413: 004f1fa5 60 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 5414: 009f0cbc 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 5415: 006e3d09 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 5415: 006e3d19 124 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 5416: 009f0d2c 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 5417: 00a040f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_comp │ │ │ │ 5418: 00b175bb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 5419: 009f0dbc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 5420: 00ab95ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ - 5421: 005eb941 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ + 5421: 005eb951 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_reload │ │ │ │ 5422: 00ab5584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 5423: 005fb8f1 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 5423: 005fb901 488 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 5424: 00b18c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 5425: 00555885 10 FUNC GLOBAL DEFAULT 12 helper_rfmci │ │ │ │ 5426: 00b196da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 5427: 00ab0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 5428: 00b1978a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 5429: 0069bbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ - 5430: 006d1a9d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ + 5429: 0069bc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 5430: 006d1aad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_definitions │ │ │ │ 5431: 00aad6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_IN_EVENT │ │ │ │ 5432: 00ac14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_SET_EVENT │ │ │ │ 5433: 00abfbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 5434: 004540e9 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 5435: 00b190f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 5436: 002cac35 116 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_init │ │ │ │ 5437: 00b175b3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 5438: 00abf274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 5439: 0043732d 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 5440: 00602521 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 5440: 00602531 160 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 5441: 00b1855e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 5442: 00740a4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ + 5442: 00740a5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_event_inject_arg_members │ │ │ │ 5443: 005401e1 188 FUNC GLOBAL DEFAULT 12 helper_xvtdivsp │ │ │ │ - 5444: 0059517d 572 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ + 5444: 0059518d 572 FUNC GLOBAL DEFAULT 12 decNumberOr │ │ │ │ 5445: 0044dd21 268 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 5446: 00ab8f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 5447: 00ac3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 5448: 00544d4d 204 FUNC GLOBAL DEFAULT 12 helper_XSCVQPSQZ │ │ │ │ 5449: 00ab0ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ 5450: 004f6435 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ 5451: 00372a89 42 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features_ex │ │ │ │ - 5452: 00659dc9 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 5452: 00659dd9 708 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 5453: 00ab6930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 5454: 00ac1dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 5455: 004cea39 324 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 5456: 007369e5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 5456: 007369f5 304 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 5457: 00ab04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 5458: 00733055 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 5458: 00733065 176 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 5459: 00b196ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 5460: 004eadf1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 5461: 00ab46c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 5462: 00a2290c 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 5463: 006e4ec1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 5464: 0059c0dd 168 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ - 5465: 00688385 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ - 5466: 005d6f79 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 5463: 006e4ed1 176 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 5464: 0059c0ed 168 FUNC GLOBAL DEFAULT 12 decimal128FromString │ │ │ │ + 5465: 00688395 140 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 5466: 005d6f89 68 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 5467: 00ac42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 5468: 00264625 32 FUNC GLOBAL DEFAULT 12 target_endian_mode │ │ │ │ - 5469: 0069c94d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 5469: 0069c95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ 5470: 00508c25 32 FUNC GLOBAL DEFAULT 12 cpu_ppc_decrease_tb_by_offset │ │ │ │ - 5471: 0065c5d5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 5471: 0065c5e5 488 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 5472: 00ac2230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 5473: 00ab4f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 5474: 006cc845 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 5475: 0062e909 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 5474: 006cc855 196 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 5475: 0062e919 94 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 5476: 00b19730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 5477: 00b19630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 5478: 00a27958 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ - 5479: 005af205 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ + 5479: 005af215 124 FUNC GLOBAL DEFAULT 12 vfio_address_space_put │ │ │ │ 5480: 00af5e24 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 5481: 00b19510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 5482: 00b17b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ 5483: 00aae7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 5484: 00aaf2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 5485: 00aab4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 5486: 00ab5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ 5487: 00abd348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_CLASS_CODE_EVENT │ │ │ │ - 5488: 006acf61 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 5488: 006acf71 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 5489: 00ab5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ 5490: 00454fb1 184 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 5491: 00b177ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 5492: 00b17910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 5493: 00b182ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 5494: 0071d9bd 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ - 5495: 0059993d 1640 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ + 5494: 0071d9cd 4 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 5495: 0059994d 1640 FUNC GLOBAL DEFAULT 12 decNumberPower │ │ │ │ 5496: 00b18bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 5497: 005cd591 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 5498: 006f7771 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ - 5499: 00595cc1 328 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ + 5497: 005cd5a1 60 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 5498: 006f7781 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 5499: 00595cd1 328 FUNC GLOBAL DEFAULT 12 decNumberToIntegralExact │ │ │ │ 5500: 00ab7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PARITY_READ_EVENT │ │ │ │ 5501: 00ab7118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ 5502: 0054ca19 70 FUNC GLOBAL DEFAULT 12 helper_VADDUBS │ │ │ │ - 5503: 00700361 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 5503: 00700371 336 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 5504: 00b19b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 5505: 0072c705 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 5505: 0072c715 468 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 5506: 009fa520 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 5507: 00ab7e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNPLUG_REQUEST_EVENT │ │ │ │ 5508: 004e40f1 48 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 5509: 00ab983c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 5510: 006a7b19 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 5510: 006a7b29 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 5511: 00ab6c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 5512: 00ac1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 5513: 0060ef7d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 5514: 0072dead 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 5513: 0060ef8d 272 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 5514: 0072debd 228 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 5515: 00ab58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 5516: 004e8e35 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 5517: 00b183ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 5518: 00ab57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 5519: 00b1803a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 5520: 00b18bac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 5521: 00ab955c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 5522: 00467d7d 136 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 5523: 00292d49 140 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ 5524: 004bd62d 228 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 5525: 00ac366c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 5526: 0047cfe1 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 5527: 006eb571 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 5528: 006c7415 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 5527: 006eb581 58 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 5528: 006c7425 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 5529: 00b182e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 5530: 00b187a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ 5531: 00b18f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_READ_DSTATE │ │ │ │ - 5532: 0073650d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 5532: 0073651d 68 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 5533: 00aae460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 5534: 00b18b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 5535: 002c2139 160 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 5536: 00716d69 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 5536: 00716d79 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ 5537: 00b181f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_READ_DSTATE │ │ │ │ - 5538: 006e35fd 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 5538: 006e360d 192 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 5539: 00ab7d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_FINDDEVICE_EVENT │ │ │ │ 5540: 009bcc1c 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 5541: 00b18402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 5542: 005ea281 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 5543: 00606a8d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 5542: 005ea291 6 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 5543: 00606a9d 240 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 5544: 00b17fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 5545: 00b19082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 5546: 00aabb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 5547: 00ac1f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 5548: 00473d59 48 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 5549: 00b198a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 5550: 004fcc7d 88 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ 5551: 00b18fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_IRQ_DSTATE │ │ │ │ - 5552: 0069cbe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 5552: 0069cbf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 5553: 00ab70a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_CONFLICT_EVENT │ │ │ │ 5554: 003a2d79 106 FUNC GLOBAL DEFAULT 12 pcie_pri_init │ │ │ │ 5555: 004eae6d 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 5556: 00473961 40 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 5557: 00b19e5c 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 5558: 00b17a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_RELOAD_DSTATE │ │ │ │ 5559: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 5560: 005e5aa5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 5560: 005e5ab5 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 5561: 00b19c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 5562: 00aae310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 5563: 006c4f0d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 5563: 006c4f1d 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 5564: 00b19a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_SET_DSTATE │ │ │ │ 5565: 00aab110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 5566: 009fb9c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 5567: 0073d3b9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 5567: 0073d3c9 4 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 5568: 004faac1 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_le_mmu │ │ │ │ 5569: 00b1948a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 5570: 0062627d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 5570: 0062628d 84 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 5571: 00b190a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 5572: 007434c5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 5572: 007434d5 4940 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 5573: 00b17856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 5574: 00689001 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 5575: 0070e715 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 5574: 00689011 188 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 5575: 0070e725 76 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 5576: 00b18f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_WRITE_DSTATE │ │ │ │ 5577: 00403c99 20 FUNC GLOBAL DEFAULT 12 vfio_cpr_pci_register_device │ │ │ │ 5578: 00ab00cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 5579: 0062aec5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 5579: 0062aed5 32 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 5580: 004a1045 308 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 5581: 00ac3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 5582: 009f2f48 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 5583: 00abdad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 5584: 00aae3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 5585: 0072fd41 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 5586: 00738535 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 5585: 0072fd51 172 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 5586: 00738545 96 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 5587: 00b18c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 5588: 00b18ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_DSTATE │ │ │ │ 5589: 00b19d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 5590: 006b0345 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 5590: 006b0355 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 5591: 00ab3a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_RESP_SIZE_EVENT │ │ │ │ 5592: 00aac188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 5593: 00aabb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 5594: 005f6df5 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 5594: 005f6e05 344 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 5595: 009a4404 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 5596: 00297c25 92 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 5597: 00692fe9 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 5597: 00692ff9 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 5598: 00b17d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 5599: 00b18516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 5600: 00b18a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_UPDATE_PIM_DSTATE │ │ │ │ 5601: 009fa49c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 5602: 00b17e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 5603: 00b1a322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 5604: 0031e549 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 5605: 006f71e9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 5605: 006f71f9 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 5606: 002821bd 212 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 5607: 00aab530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ - 5608: 0073b5cd 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ + 5608: 0073b5dd 652 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_genrev │ │ │ │ 5609: 00b18ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ 5610: 004edc0d 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 5611: 00b17e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 5612: 0053cb25 106 FUNC GLOBAL DEFAULT 12 helper_FMULS │ │ │ │ 5613: 00ab922c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 5614: 00ab69d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 5615: 00abea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 5616: 00abb840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 5617: 006f422d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ - 5618: 006b71dd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ - 5619: 005c2411 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ + 5617: 006f423d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_ghes_v2_error │ │ │ │ + 5618: 006b71ed 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 5619: 005c2421 64 FUNC GLOBAL DEFAULT 12 virtio_bh_io_new_guarded_full │ │ │ │ 5620: 0040df7d 104 FUNC GLOBAL DEFAULT 12 vfio_user_create_multi │ │ │ │ 5621: 004b4aed 288 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 5622: 00b19af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 5623: 00abde24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 5624: 003905d9 3632 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 5625: 006dac81 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 5625: 006dac91 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 5626: 004a5aed 212 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 5627: 00700021 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 5627: 00700031 132 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 5628: 009f941c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 5629: 00a164cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEXQ │ │ │ │ 5630: 00abd5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 5631: 00b1901a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 5632: 00ab5194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ 5633: 002e9425 120 FUNC GLOBAL DEFAULT 12 ptimer_stop │ │ │ │ - 5634: 006a84f1 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 5634: 006a8501 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 5635: 00ab5144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 5636: 00b1a33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 5637: 0053953d 400 FUNC GLOBAL DEFAULT 12 helper_DCTFIX │ │ │ │ 5638: 0033793d 54 FUNC GLOBAL DEFAULT 12 ps2_queue_noirq │ │ │ │ 5639: 00ab4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 5640: 00b18c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_DSTATE │ │ │ │ 5641: 00b18398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 5642: 002b18e5 212 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ 5643: 00b17e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_ABORT_DSTATE │ │ │ │ - 5644: 00735265 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 5644: 00735275 176 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 5645: 00b197f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 5646: 00b1959a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5647: 00b19b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 5648: 006cab25 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 5649: 006e5f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 5648: 006cab35 84 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 5649: 006e5f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 5650: 00556339 228 FUNC GLOBAL DEFAULT 12 helper_load_dcr │ │ │ │ 5651: 0042c4c1 26 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 5652: 0046cff1 156 FUNC GLOBAL DEFAULT 12 cpr_resave_fd │ │ │ │ 5653: 00aad248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 5654: 006ba1fd 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 5654: 006ba20d 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 5655: 00357191 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 5656: 006fd13d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 5656: 006fd14d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 5657: 00ab4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 5658: 00b19430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 5659: 00ab3118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 5660: 00b18524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_OUT_OF_RBDS_DSTATE │ │ │ │ 5661: 00b18cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 5662: 006e32f9 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 5662: 006e3309 408 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 5663: 00ab8d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 5664: 00b191d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 5665: 009fb93c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 5666: 00717b99 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 5666: 00717ba9 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 5667: 00b18e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 5668: 008daa04 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 5668: 008daa1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 5669: 00b18764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 5670: 00aaf78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ 5671: 00aacd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CHANGE_PROCESS_EVENT │ │ │ │ - 5672: 0060c30d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 5672: 0060c31d 336 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 5673: 00abe0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 5674: 005db155 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 5674: 005db165 8 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 5675: 00b1977c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 5676: 002835b9 268 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 5677: 006b924d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 5677: 006b925d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 5678: 0039ba1d 108 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 5679: 00ab17d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 5680: 00b194e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 5681: 00b178c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 5682: 00550a61 330 FUNC GLOBAL DEFAULT 12 helper_VRLDMI │ │ │ │ 5683: 00abbbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ 5684: 00b18efe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TIMER_ID_DSTATE │ │ │ │ - 5685: 006ef16d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 5685: 006ef17d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 5686: 00ac0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 5687: 00b18eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 5688: 00b19778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 5689: 00aae1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 5690: 00341ff1 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 5691: 006dabc1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5692: 005d471d 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 5691: 006dabd1 192 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5692: 005d472d 152 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5693: 00ab7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_WRITE_EVENT │ │ │ │ 5694: 00a0d2e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpswz │ │ │ │ 5695: 0026563d 4 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5696: 00b18214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5697: 00aba9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_SET_CTRL2_EVENT │ │ │ │ 5698: 003e8479 252 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5699: 004fa835 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_le_mmu │ │ │ │ 5700: 00ac28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5701: 004eaeed 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5702: 0040e971 316 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5703: 006f1935 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5703: 006f1945 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ 5704: 004e2da5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5705: 00ac027c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ 5706: 005455ad 144 FUNC GLOBAL DEFAULT 12 helper_xscvuxddp │ │ │ │ - 5707: 005d635d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5707: 005d636d 252 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ 5708: 00a165d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQQ │ │ │ │ - 5709: 006cbf6d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5709: 006cbf7d 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5710: 00b182d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5711: 006e8fd5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5712: 006eb75d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5713: 0073d2d9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5711: 006e8fe5 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5712: 006eb76d 84 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5713: 0073d2e9 192 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5714: 00ab1b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5715: 0046c155 66 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5716: 00aaf59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5717: 0073c945 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ - 5718: 00623851 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5717: 0073c955 190 FUNC GLOBAL DEFAULT 12 clmul_64_gen │ │ │ │ + 5718: 00623861 4 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5719: 004b5d91 112 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ 5720: 00a08588 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMULSP │ │ │ │ - 5721: 006d2d39 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5721: 006d2d49 16 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5722: 004febd9 252 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5723: 005ee691 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5723: 005ee6a1 14 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5724: 00b19582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_EXEC_DSTATE │ │ │ │ 5725: 00b192e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5726: 00b19a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_DSTATE │ │ │ │ 5727: 00b181e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_READ_DSTATE │ │ │ │ 5728: 00b18dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5729: 00b17ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_DSTATE │ │ │ │ 5730: 0042c41d 36 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5731: 0059b739 52 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ + 5731: 0059b749 52 FUNC GLOBAL DEFAULT 12 decNumberIsSubnormal │ │ │ │ 5732: 00550c2d 296 FUNC GLOBAL DEFAULT 12 helper_VRLDNM │ │ │ │ 5733: 00b18b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PRE_SAVE_DSTATE │ │ │ │ 5734: 00aba708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_WRITE_EVENT │ │ │ │ - 5735: 0071082d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5736: 006ae2cd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5735: 0071083d 52 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5736: 006ae2dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5737: 004b7ae1 172 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5738: 00a10568 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtvscr │ │ │ │ - 5739: 006cc9b5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ + 5739: 006cc9c5 196 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog │ │ │ │ 5740: 009fa418 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5741: 00718c0d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ - 5742: 0073fbb1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ + 5741: 00718c1d 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5742: 0073fbc1 132 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestType │ │ │ │ 5743: 00b1924e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5744: 00603129 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5745: 006e44e1 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5744: 00603139 180 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5745: 006e44f1 180 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5746: 004a3351 120 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ - 5747: 0059145d 128 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ + 5747: 00591471 128 FUNC GLOBAL DEFAULT 12 spr_write_booke_pid │ │ │ │ 5748: 00ab6750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ - 5749: 006c5a8d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5750: 005be831 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5749: 006c5a9d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5750: 005be841 28 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ 5751: 004e1079 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5752: 00b1946c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5753: 00abcf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5754: 00aaf2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5755: 00b19b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5756: 00b1780a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5757: 0053d449 100 FUNC GLOBAL DEFAULT 12 helper_evfscfsf │ │ │ │ @@ -5769,290 +5769,290 @@ │ │ │ │ 5765: 00ac0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5766: 0047b0a5 192 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5767: 00aafa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ 5768: 004c53f5 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5769: 00b19b70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5770: 009f65d8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5771: 00b19b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5772: 005cb5b9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5772: 005cb5c9 152 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ 5773: 00482fa9 184 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5774: 00489fc9 532 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ 5775: 004e1225 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5776: 00ab27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5777: 00b19ab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5778: 00b18d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5779: 005d29b9 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5779: 005d29c9 4 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ 5780: 00a147ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_POPCNTB │ │ │ │ 5781: 004e13f9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5782: 0028c125 34 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5783: 00ab228c 1164 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5784: 0039b62d 572 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ - 5785: 006fb265 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ + 5785: 006fb275 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_gic_capabilities │ │ │ │ 5786: 004a33f9 86 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5787: 0062d5dd 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5787: 0062d5ed 32 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5788: 00b18e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ 5789: 0045430d 340 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ 5790: 00b18f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_READING_COUNTER_DSTATE │ │ │ │ - 5791: 006fa7b9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5791: 006fa7c9 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5792: 00aba8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_WRITE_EVENT │ │ │ │ 5793: 002974fd 180 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5794: 0054caa9 68 FUNC GLOBAL DEFAULT 12 helper_VADDUHS │ │ │ │ 5795: 002f86ed 124 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5796: 0029bfb9 72 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5797: 0065c7ed 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5797: 0065c7fd 240 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5798: 0048ec91 68 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5799: 00b18962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5800: 00b1878a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5801: 006e97cd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5801: 006e97dd 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5802: 009fc6a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5803: 006efcc1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5803: 006efcd1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5804: 00ab56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5805: 009fb8b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5806: 006ba645 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5807: 005fe75d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5806: 006ba655 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5807: 005fe76d 248 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5808: 00a08b34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBDP │ │ │ │ 5809: 00b191b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5810: 00b1892a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5811: 00ac0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5812: 00ac21d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5813: 004a5981 364 FUNC GLOBAL DEFAULT 12 net_stream_data_client_connected │ │ │ │ - 5814: 0062d4dd 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5815: 0071313d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5814: 0062d4ed 216 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5815: 0071314d 78 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5816: 00b1915e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5817: 00299805 54 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5818: 00ab7e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_COMPLETE_EVENT │ │ │ │ 5819: 00b07a10 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5820: 00abc550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5821: 00abe104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5822: 00aac158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5823: 005d3519 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5823: 005d3529 4 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5824: 00b17613 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5825: 006fb815 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ - 5826: 0071e769 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5825: 006fb825 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_launch_measure │ │ │ │ + 5826: 0071e779 88 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ 5827: 002c5f39 88 FUNC GLOBAL DEFAULT 12 aml_lnot │ │ │ │ - 5828: 005fadc9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5828: 005fadd9 124 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5829: 0029222d 120 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5830: 006dad8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5830: 006dad9d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5831: 00ac26d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5832: 00b18336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5833: 00534a79 12 FUNC GLOBAL DEFAULT 12 ppc_gdb_arch_name │ │ │ │ 5834: 00b188ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5835: 00b19842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5836: 00b175d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5837: 00431799 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5838: 005b3c61 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5838: 005b3c71 62 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5839: 004e7905 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5840: 002ea4a5 62 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5841: 00ac0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5842: 00b17890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5843: 00ac0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5844: 00aaea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5845: 00b18d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5846: 007370ad 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5847: 0071819d 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5848: 0071e305 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5846: 007370bd 196 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5847: 007181ad 60 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5848: 0071e315 66 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5849: 00b17654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5850: 00aaf50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5851: 006af4cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5851: 006af4dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5852: 00b19618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5853: 00abc540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ 5854: 0053d3e5 100 FUNC GLOBAL DEFAULT 12 helper_evfscfuf │ │ │ │ - 5855: 00740421 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ - 5856: 00620de9 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5855: 00740431 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_sev_attestation_report_arg_members │ │ │ │ + 5856: 00620df9 8 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ 5857: 0053d3a9 60 FUNC GLOBAL DEFAULT 12 helper_evfscfui │ │ │ │ 5858: 00a02c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_FADD │ │ │ │ - 5859: 006fdda5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5859: 006fddb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5860: 00b185ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5861: 00abf854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5862: 00ab3578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5863: 002df71d 344 FUNC GLOBAL DEFAULT 12 fdctrl_realize_common │ │ │ │ 5864: 00b19346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5865: 004e5dfd 84 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ 5866: 00a11f30 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubdp │ │ │ │ - 5867: 0070ecf9 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5867: 0070ed09 54 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5868: 00a10040 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsf │ │ │ │ 5869: 00b174e4 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5870: 00a04d54 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception_err │ │ │ │ 5871: 00a10148 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsi │ │ │ │ 5872: 00b187ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5873: 009ba22c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5874: 0065fc01 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5875: 005be901 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5876: 00662e61 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5874: 0065fc11 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5875: 005be911 18 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5876: 00662e71 108 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5877: 00b18c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_WRITE_DSTATE │ │ │ │ 5878: 004b622d 24 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5879: 0054f44d 160 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_comp │ │ │ │ 5880: 00b187ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5881: 004b08a5 88 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5882: 00b177f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5883: 0041c929 100 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5884: 00b18798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5885: 00297da1 26 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5886: 006c4f1d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5886: 006c4f2d 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ 5887: 004f9a85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5888: 003e33d9 312 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5889: 00b19488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5890: 0037374d 364 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5891: 00ab6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5892: 00692b85 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5892: 00692b95 112 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5893: 009bbf3c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5894: 00b1a2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5895: 00b18eb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5896: 00321bf5 12 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5897: 00354f75 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5898: 00ab29f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5899: 00b17712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5900: 0040463d 128 FUNC GLOBAL DEFAULT 12 vfio_device_irq_unmask │ │ │ │ 5901: 004e61c5 26 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5902: 00b17335 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5903: 0047c3f1 172 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5904: 00aae0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5905: 0070cf65 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5905: 0070cf75 100 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5906: 00ab68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5907: 005c0b9d 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5907: 005c0bad 1348 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5908: 00277ba9 5028 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5909: 00b1962a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5910: 004afe45 140 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ - 5911: 008d1cfc 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ + 5911: 008d1d14 50 OBJECT GLOBAL DEFAULT 14 d2utable │ │ │ │ 5912: 00b19d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5913: 00b19b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5914: 00b179f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5915: 004ff1b1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5916: 006c1279 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5916: 006c1289 296 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5917: 002ba685 104 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5918: 00b19a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5919: 0061b7fd 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5919: 0061b80d 84 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5920: 00b19ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5921: 00551419 116 FUNC GLOBAL DEFAULT 12 helper_VINSDLX │ │ │ │ 5922: 0039be9d 212 FUNC GLOBAL DEFAULT 12 pci_pri_request_page │ │ │ │ 5923: 002c7f5d 248 FUNC GLOBAL DEFAULT 12 build_xsdt │ │ │ │ 5924: 00b18a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_WRITE_DSTATE │ │ │ │ 5925: 00ac10a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5926: 003e1599 190 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ 5927: 004f4419 148 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5928: 0062a3e5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5929: 00688ad5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ - 5930: 0069ba11 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5931: 00623a29 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5928: 0062a3f5 100 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5929: 00688ae5 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5930: 0069ba21 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5931: 00623a39 188 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ 5932: 00b18c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ - 5933: 00619e45 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5933: 00619e55 168 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5934: 00b18ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_READ_DSTATE │ │ │ │ 5935: 00ab7fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_STUFF_EVENT │ │ │ │ 5936: 00b18cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5937: 00ae4d88 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5938: 00ab1bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5939: 0070e3d1 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5939: 0070e3e1 56 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5940: 00abeba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5941: 00b19b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5942: 00a0a70c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtsqrtsp │ │ │ │ 5943: 00338055 1168 FUNC GLOBAL DEFAULT 12 ps2_write_mouse │ │ │ │ 5944: 00aba218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5945: 00ab96fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5946: 00b1959e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5947: 00a17864 132 OBJECT GLOBAL DEFAULT 24 helper_info_fixup_thrm │ │ │ │ 5948: 0045fc31 16 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5949: 00b18d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5950: 008c5ea0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5950: 008c5eb8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5951: 00b178d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5952: 00353af9 116 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5953: 00abdc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5954: 00b17ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ 5955: 004e2875 160 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ 5956: 00b18f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IFR_DSTATE │ │ │ │ - 5957: 005d7109 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5957: 005d7119 136 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5958: 00b17bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5959: 00abc5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ 5960: 004f4b2d 208 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5961: 00b19772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5962: 00a100c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctuf │ │ │ │ 5963: 00aaf95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5964: 00ab3ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ONE_SEC_TIMER_EVENT │ │ │ │ 5965: 002628a5 160 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5966: 00ac25a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5967: 0062e8c5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5967: 0062e8d5 68 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5968: 00a101cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctui │ │ │ │ 5969: 00b175e9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_c │ │ │ │ 5970: 0042c6c9 48 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5971: 00ac036c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5972: 009ffdd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5973: 0047c6b9 34 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5974: 006ba095 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5974: 006ba0a5 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5975: 00abdd74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5976: 0042a2a1 228 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5977: 0072912d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5977: 0072913d 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5978: 00b19270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5979: 00ab3518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5980: 00a0c704 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxddp │ │ │ │ 5981: 009fd304 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_be │ │ │ │ 5982: 0028857d 276 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5983: 00b19570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ 5984: 00aafc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_EVENT │ │ │ │ - 5985: 006ee4f1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5985: 006ee501 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ 5986: 004e1fcd 116 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5987: 00b19b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5988: 00b184ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5989: 00ab07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5990: 00abd258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5991: 00abdef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5992: 004ae241 756 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5993: 00ab945c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5994: 006ff279 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5994: 006ff289 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5995: 00af6710 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5996: 00b19a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_SET_DSTATE │ │ │ │ 5997: 00ac32d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5998: 005cd409 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5998: 005cd419 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5999: 00476c49 16 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 6000: 006c2ded 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 6000: 006c2dfd 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 6001: 003cb7d9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 6002: 00b18c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 6003: 006dda9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 6003: 006ddaad 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 6004: 00b197f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 6005: 003a010d 20 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 6006: 00b17bf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 6007: 0069b831 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 6007: 0069b841 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 6008: 0049b55d 152 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ 6009: 00a0860c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSDIVSP │ │ │ │ - 6010: 0072b819 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 6010: 0072b829 20 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ 6011: 004c6f09 156 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 6012: 00b19bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ 6013: 00b19d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 6014: 004f982d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 6015: 0048b065 92 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 6016: 006bb3d9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 6016: 006bb3e9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 6017: 00ab2b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ 6018: 004c2b0d 164 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 6019: 009b86d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 6020: 007311d1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 6020: 007311e1 108 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 6021: 00b17d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 6022: 00ac20a0 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 6023: 004fe8dd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 6024: 00abdf44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 6025: 009fdc4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 6026: 00ab4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 6027: 0072c0c5 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 6027: 0072c0d5 50 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 6028: 00aba2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 6029: 005d667d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 6029: 005d668d 80 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ 6030: 00b19a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_DSI_DSTATE │ │ │ │ - 6031: 0069de29 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 6031: 0069de39 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 6032: 00aafb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 6033: 009b92a8 220 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 6034: 00b18312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 6035: 005cc185 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 6035: 005cc195 38 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 6036: 00a0947c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTDP │ │ │ │ 6037: 00ab1fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 6038: 00b17b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 6039: 005cfb89 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 6040: 005d9f51 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 6039: 005cfb99 92 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 6040: 005d9f61 2412 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 6041: 00b19520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 6042: 00b1787e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 6043: 006ece9d 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 6043: 006ecead 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 6044: 00b18512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 6045: 0028bec1 88 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 6046: 0072dccd 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 6047: 006988c1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 6046: 0072dcdd 92 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 6047: 006988d1 188 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 6048: 00289a55 220 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 6049: 005500d1 228 FUNC GLOBAL DEFAULT 12 helper_vpkswss │ │ │ │ 6050: 00264c21 200 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 6051: 00b19cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 6052: 00b19d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_DSTATE │ │ │ │ 6053: 00b19752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ 6054: 004e10d9 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ @@ -6060,144 +6060,144 @@ │ │ │ │ 6056: 00aae300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 6057: 00b18f92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_DSTATE │ │ │ │ 6058: 004402c1 80 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 6059: 00abd5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 6060: 00b19414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 6061: 00ac15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_SET_EVENT │ │ │ │ 6062: 00b1944c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 6063: 00746151 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 6063: 00746161 344 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 6064: 00aab8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 6065: 00af5d20 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 6066: 004290d1 112 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 6067: 00b17836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 6068: 00ab5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 6069: 0064b3b9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 6069: 0064b3c9 282 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 6070: 00b177b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 6071: 006b5a05 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 6071: 006b5a15 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 6072: 00ac3a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 6073: 004e1269 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 6074: 00b18878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 6075: 006410c5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 6075: 006410d5 18 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 6076: 0032dfd9 80 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ 6077: 004e145d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 6078: 00b18f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_TIMEOUT_DSTATE │ │ │ │ 6079: 00b18142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ 6080: 004cbf69 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 6081: 00aabae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 6082: 00b191dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 6083: 00aaf84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ 6084: 00b18542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_QUEUE_FULL_DSTATE │ │ │ │ 6085: 004f905d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 6086: 00ab9c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 6087: 006d2141 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 6088: 0069c0dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 6087: 006d2151 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 6088: 0069c0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 6089: 00ac2164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 6090: 00b194ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 6091: 00694001 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 6091: 00694011 132 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ 6092: 00b18f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_WRITE_DSTATE │ │ │ │ - 6093: 006cd631 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 6094: 006b650d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 6093: 006cd641 348 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 6094: 006b651d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 6095: 00b181c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 6096: 00b199d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 6097: 006fceb5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 6097: 006fcec5 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 6098: 00b1a33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 6099: 004e76e5 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 6100: 004e7345 128 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 6101: 00b1a3b4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 6102: 00aba0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 6103: 00ac11dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 6104: 00ab71d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 6105: 00544425 196 FUNC GLOBAL DEFAULT 12 helper_xscvdpspn │ │ │ │ 6106: 00b185e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 6107: 006fc841 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 6108: 006bf5f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 6109: 006548d9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 6107: 006fc851 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 6108: 006bf605 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 6109: 006548e9 308 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 6110: 00ab6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 6111: 004e5871 34 FUNC GLOBAL DEFAULT 12 tcg_kick_vcpu_thread │ │ │ │ 6112: 00b19cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 6113: 00b19826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_WORD_DSTATE │ │ │ │ 6114: 00ab5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 6115: 00aba788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_IMSK_EVENT │ │ │ │ 6116: 00ac39b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 6117: 006a97e1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 6117: 006a97f1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 6118: 00b175c9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 6119: 00b19acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 6120: 009fe828 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 6121: 006d2919 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 6121: 006d2929 188 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 6122: 004a33c9 46 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 6123: 00b17dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 6124: 0069d5d5 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 6124: 0069d5e5 188 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 6125: 00ab9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 6126: 00b17636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 6127: 00b188f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 6128: 002b4ab9 56 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 6129: 00b1780e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 6130: 004b5231 84 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 6131: 00aaf11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 6132: 00546e81 118 FUNC GLOBAL DEFAULT 12 helper_XVTSTDCSP │ │ │ │ 6133: 003d5989 128 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 6134: 00ab2fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 6135: 008daa20 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 6136: 0073d3c1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 6135: 008daa38 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 6136: 0073d3d1 2 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 6137: 00ac1d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 6138: 00abd9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 6139: 00a0f674 132 OBJECT GLOBAL DEFAULT 24 helper_info_stmw │ │ │ │ 6140: 004b29ed 54 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 6141: 005501b5 212 FUNC GLOBAL DEFAULT 12 helper_vpkswus │ │ │ │ 6142: 009bbf4c 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 6143: 004b72ed 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 6144: 00399201 208 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ 6145: 00458529 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 6146: 006ba565 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 6146: 006ba575 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 6147: 00a09608 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGEDP │ │ │ │ 6148: 00b185d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 6149: 006f9675 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 6149: 006f9685 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 6150: 00b18ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 6151: 00aac960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 6152: 00ac1bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 6153: 002f85b5 156 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 6154: 00623f81 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 6154: 00623f91 80 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 6155: 0054ff21 228 FUNC GLOBAL DEFAULT 12 helper_vpkshss │ │ │ │ 6156: 0054f4ed 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_exp │ │ │ │ 6157: 00aba348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 6158: 0042c555 200 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 6159: 00497979 116 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 6160: 00aad654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_EVENT │ │ │ │ 6161: 00b183ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 6162: 004fe49d 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 6163: 005e56e1 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 6163: 005e56f1 4 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 6164: 002646e1 112 FUNC GLOBAL DEFAULT 12 target_arm │ │ │ │ 6165: 00b18fb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 6166: 0047c999 1104 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 6167: 00abf7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 6168: 00b1828e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HASH_ADDR_DSTATE │ │ │ │ 6169: 00b19b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 6170: 0073475d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 6171: 0060f08d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 6170: 0073476d 132 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 6171: 0060f09d 8 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 6172: 0044048d 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 6173: 006aceb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 6174: 006063ad 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 6173: 006acec5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 6174: 006063bd 96 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 6175: 00ab6a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 6176: 00b18158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 6177: 005eec39 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ - 6178: 006d8005 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 6177: 005eec49 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_unref │ │ │ │ + 6178: 006d8015 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 6179: 00aae240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 6180: 003a1095 194 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ 6181: 00aba958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_READ_EVENT │ │ │ │ 6182: 0046d0f5 120 FUNC GLOBAL DEFAULT 12 cpr_walk_fd │ │ │ │ - 6183: 005e3e91 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 6184: 005f6689 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 6183: 005e3ea1 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 6184: 005f6699 4 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ 6185: 004f822d 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 6186: 004b5091 344 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 6187: 00747cd8 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 6187: 00747cf0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 6188: 00b17544 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 6189: 0069792d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 6189: 0069793d 58 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 6190: 00b18074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 6191: 00b17c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 6192: 0071ca59 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 6192: 0071ca69 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 6193: 00b17f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 6194: 00b1907c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 6195: 009ff1f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 6196: 00b19ff0 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 6197: 004a31d1 224 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 6198: 00b17b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 6199: 0040e4b5 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ @@ -6206,15 +6206,15 @@ │ │ │ │ 6202: 00abe210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 6203: 00287661 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 6204: 00ab901c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ 6205: 009060ac 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 6206: 00abf944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ 6207: 00a0efc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpdp │ │ │ │ 6208: 00b181fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_IDE_DSTATE │ │ │ │ - 6209: 005fc79d 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 6209: 005fc7ad 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 6210: 00b17be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 6211: 00aaf79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 6212: 00265265 228 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 6213: 00ab79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_READ_EVENT │ │ │ │ 6214: 009f8084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 6215: 00ab1644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 6216: 00b19456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ @@ -6227,15 +6227,15 @@ │ │ │ │ 6223: 00aaf33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 6224: 00aba108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ 6225: 004d03cd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 6226: 003e17e5 86 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 6227: 004b7065 204 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 6228: 002f5651 160 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ 6229: 00552611 64 FUNC GLOBAL DEFAULT 12 helper_VADDUQM │ │ │ │ - 6230: 006afd79 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 6230: 006afd89 132 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 6231: 00ab93cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 6232: 002c5429 88 FUNC GLOBAL DEFAULT 12 aml_call0 │ │ │ │ 6233: 00abd3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 6234: 00aad2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 6235: 002c5481 96 FUNC GLOBAL DEFAULT 12 aml_call1 │ │ │ │ 6236: 00aabd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 6237: 002c54e1 108 FUNC GLOBAL DEFAULT 12 aml_call2 │ │ │ │ @@ -6244,23 +6244,23 @@ │ │ │ │ 6240: 004465b5 260 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 6241: 00b176ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 6242: 00b18242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 6243: 002c5645 136 FUNC GLOBAL DEFAULT 12 aml_call5 │ │ │ │ 6244: 002c56cd 144 FUNC GLOBAL DEFAULT 12 aml_call6 │ │ │ │ 6245: 00b17e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 6246: 00b18974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 6247: 00714ba9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 6247: 00714bb9 12 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ 6248: 00b1982a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_QWORD_DSTATE │ │ │ │ - 6249: 0060df2d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 6249: 0060df3d 274 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 6250: 0033eb6d 204 FUNC GLOBAL DEFAULT 12 isa_get_irq │ │ │ │ 6251: 003a3a61 22 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 6252: 0046e25d 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 6253: 00ac3088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 6254: 00ac08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 6255: 0069f525 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 6255: 0069f535 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 6256: 00b18e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 6257: 00b179b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 6258: 00ab3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 6259: 00ab06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 6260: 00a225c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 6261: 0049830d 104 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ 6262: 00550005 204 FUNC GLOBAL DEFAULT 12 helper_vpkshus │ │ │ │ @@ -6268,46 +6268,46 @@ │ │ │ │ 6264: 00b17348 1 OBJECT GLOBAL DEFAULT 25 hvf_allowed │ │ │ │ 6265: 00ac2394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 6266: 00ab3ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_ADB_AUTOPOLL_EVENT │ │ │ │ 6267: 00aade08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 6268: 002d5945 88 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 6269: 00aaf13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 6270: 0028b081 176 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 6271: 0073f1a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 6271: 0073f1b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 6272: 00ab4414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 6273: 00ac1fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 6274: 0071ec11 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 6275: 006e441d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 6274: 0071ec21 160 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 6275: 006e442d 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 6276: 00ab05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 6277: 006c6eb1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 6277: 006c6ec1 172 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 6278: 0054597d 84 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwdp │ │ │ │ 6279: 00abef74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 6280: 00abc650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 6281: 00702ec1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 6282: 005f06bd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 6283: 0069f911 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 6281: 00702ed1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 6282: 005f06cd 148 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 6283: 0069f921 692 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 6284: 00ab8a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 6285: 00b1a3b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ 6286: 004c2a31 220 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 6287: 00ab8a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 6288: 00691791 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 6288: 006917a1 128 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 6289: 00b19636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 6290: 006abc2d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 6290: 006abc3d 220 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 6291: 00ab17e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 6292: 00b18c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 6293: 003298d9 136 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 6294: 006a8cf5 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 6294: 006a8d05 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 6295: 00ab79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_WRITE_EVENT │ │ │ │ 6296: 0054c6a1 74 FUNC GLOBAL DEFAULT 12 helper_vminfp │ │ │ │ 6297: 0033a9f9 216 FUNC GLOBAL DEFAULT 12 i8259_init_chip │ │ │ │ 6298: 00ab5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 6299: 00ab7db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_H_REG_CRQ_EVENT │ │ │ │ 6300: 00ab4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 6301: 00abc3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 6302: 006c70b9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 6302: 006c70c9 200 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 6303: 00b185dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 6304: 00ab62b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 6305: 009fc728 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 6306: 00abeea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 6307: 00b18976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 6308: 00553ef5 4 FUNC GLOBAL DEFAULT 12 helper_vncipherlast │ │ │ │ 6309: 005357a5 300 FUNC GLOBAL DEFAULT 12 register_non_embedded_sprs │ │ │ │ @@ -6322,15 +6322,15 @@ │ │ │ │ 6318: 00b17fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 6319: 00ab5014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 6320: 002c78a9 88 FUNC GLOBAL DEFAULT 12 aml_object_type │ │ │ │ 6321: 00b19ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 6322: 00b17786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 6323: 00b1801a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 6324: 00ab0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 6325: 006bc435 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 6325: 006bc445 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 6326: 00b1857a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 6327: 009fbcd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 6328: 00aae420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 6329: 00b17dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 6330: 00b1802a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 6331: 009f9b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 6332: 00abf0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ @@ -6341,959 +6341,959 @@ │ │ │ │ 6337: 00ac1700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ 6338: 00496a3d 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ 6339: 0044d1c9 84 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 6340: 00abfba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 6341: 0053ba05 110 FUNC GLOBAL DEFAULT 12 helper_FCTIW │ │ │ │ 6342: 004b6fd1 148 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ 6343: 00ac37d8 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_arm_trace_events_trace_events │ │ │ │ - 6344: 00688945 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 6345: 006c793d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 6346: 006c5d7d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 6347: 0072c935 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 6344: 00688955 132 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 6345: 006c794d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 6346: 006c5d8d 142 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 6347: 0072c945 34 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 6348: 00aba038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 6349: 00ab6990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 6350: 00436eed 344 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 6351: 0070cf25 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 6351: 0070cf35 64 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 6352: 0046d49d 72 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 6353: 00500565 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 6354: 00b17aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 6355: 006e262d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 6355: 006e263d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 6356: 00b1850c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 6357: 00b19530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 6358: 00ab8a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 6359: 00ac0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 6360: 00623479 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 6360: 00623489 112 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ 6361: 00459599 64 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 6362: 00ac1d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 6363: 0060cd89 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 6363: 0060cd99 604 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 6364: 00aad058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 6365: 00399be1 388 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 6366: 00496a71 344 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 6367: 006a454d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 6368: 005dbd5d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 6367: 006a455d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 6368: 005dbd6d 166 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 6369: 00ac035c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 6370: 0060bab1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 6370: 0060bac1 380 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 6371: 00b1a2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 6372: 00ab2cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 6373: 005bc519 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 6373: 005bc529 18 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 6374: 00398981 84 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 6375: 002a0ded 22 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 6376: 00b18d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 6377: 00aba3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 6378: 00b19100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 6379: 00ab6ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 6380: 005dc005 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 6380: 005dc015 132 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 6381: 00abbe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 6382: 0047bbed 62 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 6383: 004b5f5d 88 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ 6384: 004e0fa9 110 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 6385: 00ac0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 6386: 00b197c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ 6387: 00ac0034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_FETCH_DATA_KIND_EVENT │ │ │ │ 6388: 004e265d 12 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 6389: 00ab1f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 6390: 00b17dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 6391: 00733dcd 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 6391: 00733ddd 6 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 6392: 00b17b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 6393: 006e20c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 6393: 006e20d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 6394: 00ab97bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 6395: 005ffc39 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 6395: 005ffc49 204 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 6396: 00abf5b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 6397: 00b17c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 6398: 00aaf38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 6399: 00abdc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 6400: 005aa29d 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 6400: 005aa2ad 120 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 6401: 002bbee5 112 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 6402: 00b18572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 6403: 00a22608 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 6404: 004a1c01 24 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 6405: 002cae95 28 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_reset │ │ │ │ 6406: 00aab4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 6407: 00aac318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 6408: 00abf674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 6409: 00b188a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 6410: 00b1942c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 6411: 0029962d 112 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 6412: 00aaaec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 6413: 00aaff6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 6414: 00b18df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 6415: 006bb901 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 6415: 006bb911 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 6416: 00b18d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 6417: 0028bf19 168 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 6418: 00b19362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 6419: 006f84b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ - 6420: 0073c899 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ + 6419: 006f84c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 6420: 0073c8a9 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_odd │ │ │ │ 6421: 00a07ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSHLX │ │ │ │ 6422: 003df4e1 100 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 6423: 00b18796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 6424: 006d3b25 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 6424: 006d3b35 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 6425: 002c5219 88 FUNC GLOBAL DEFAULT 12 aml_increment │ │ │ │ 6426: 00ab5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 6427: 00ac2528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 6428: 0047d31d 34 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 6429: 006f1fed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 6430: 00718b89 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 6429: 006f1ffd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 6430: 00718b99 112 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 6431: 00ab3688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 6432: 00b17e52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_WRITEL_DSTATE │ │ │ │ 6433: 00297f99 76 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ 6434: 00a0f884 132 OBJECT GLOBAL DEFAULT 24 helper_info_stsw │ │ │ │ - 6435: 0071755d 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 6435: 0071756d 1316 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 6436: 00545719 220 FUNC GLOBAL DEFAULT 12 helper_xscvuxdsp │ │ │ │ 6437: 00ab80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_SETUP_EVENT │ │ │ │ 6438: 00b1768a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 6439: 00436161 176 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 6440: 00b186da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 6441: 005ee821 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 6441: 005ee831 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 6442: 00abdbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 6443: 00abc620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 6444: 00aabb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 6445: 00abb790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 6446: 00b17cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 6447: 00aaf7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 6448: 00b17dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 6449: 00b19086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 6450: 006e17dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 6450: 006e17ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 6451: 009ba500 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 6452: 00b18bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ - 6453: 006e1df9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ + 6453: 006e1e09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValue │ │ │ │ 6454: 002c306d 212 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 6455: 00b183e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 6456: 005dbe05 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 6456: 005dbe15 100 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 6457: 004ffa1d 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 6458: 0070b655 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 6458: 0070b665 200 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 6459: 00abb690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 6460: 0061ab1d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 6460: 0061ab2d 92 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 6461: 00abb680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 6462: 0029fd0d 192 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ 6463: 004c7f51 136 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 6464: 005e8915 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 6464: 005e8925 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 6465: 002cd0e1 96 FUNC GLOBAL DEFAULT 12 audio_register_model │ │ │ │ 6466: 00538831 164 FUNC GLOBAL DEFAULT 12 helper_DQUA │ │ │ │ 6467: 009ffd4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 6468: 00b199fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 6469: 009bc4b0 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 6470: 0042a385 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ 6471: 009fd388 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchq_le │ │ │ │ - 6472: 00732205 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 6472: 00732215 536 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 6473: 00a178e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbflush │ │ │ │ 6474: 0047c4e5 34 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 6475: 00b18e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 6476: 00b1860e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 6477: 0063b345 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 6477: 0063b355 6 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 6478: 009ea668 32 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 6479: 00ab8b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 6480: 006fcf9d 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 6480: 006fcfad 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ 6481: 002c2555 140 FUNC GLOBAL DEFAULT 12 v9fs_co_futimens │ │ │ │ - 6482: 005d41e9 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 6483: 0069e539 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ - 6484: 0060f0dd 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 6485: 006a213d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ - 6486: 005af5d9 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 6487: 005cad2d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 6482: 005d41f9 236 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 6483: 0069e549 488 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 6484: 0060f0ed 92 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 6485: 006a214d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 6486: 005af5e9 704 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ + 6487: 005cad3d 76 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 6488: 004b5b79 108 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 6489: 008daa30 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 6489: 008daa48 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 6490: 00b177fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ 6491: 00450c95 78 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 6492: 004ac5a1 176 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ 6493: 0042404d 48 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 6494: 006b424d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 6495: 00621ced 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 6494: 006b425d 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 6495: 00621cfd 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 6496: 00331d0d 96 FUNC GLOBAL DEFAULT 12 bmdma_init │ │ │ │ 6497: 00b18a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_WRITE_DSTATE │ │ │ │ 6498: 00ab2c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 6499: 009fdcd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 6500: 00ab5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 6501: 00ac3c8c 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 6502: 00b1863e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 6503: 00abbb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 6504: 006f33a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 6504: 006f33b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 6505: 00291f95 8 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ 6506: 004dca1d 224 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 6507: 00686219 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 6507: 00686229 380 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 6508: 00b17344 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 6509: 00abae48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 6510: 004ea6dd 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ 6511: 00ab7690 536 OBJECT GLOBAL DEFAULT 24 hw_ppc_trace_events │ │ │ │ 6512: 004fbf35 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_be │ │ │ │ - 6513: 006abee5 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 6513: 006abef5 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ 6514: 0054cb31 74 FUNC GLOBAL DEFAULT 12 helper_VADDUWS │ │ │ │ 6515: 00ac1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_GET_EVENT │ │ │ │ - 6516: 005db0c9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 6516: 005db0d9 70 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 6517: 00ab1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ 6518: 00b193f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_WRMULTI_DSTATE │ │ │ │ - 6519: 006c1695 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 6520: 0073ff55 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ + 6519: 006c16a5 200 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 6520: 0073ff65 124 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo_members │ │ │ │ 6521: 00a0ee34 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivdp │ │ │ │ 6522: 00453e15 36 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 6523: 00b18898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 6524: 006dd971 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 6524: 006dd981 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 6525: 00aabe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 6526: 00ab7da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VIO_FREE_CRQ_EVENT │ │ │ │ 6527: 00440eed 6 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 6528: 009bcae8 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 6529: 004fa21d 166 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgq_le_mmu │ │ │ │ 6530: 00b17c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 6531: 00ab977c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 6532: 00b19898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 6533: 00a0bbac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwdp │ │ │ │ 6534: 00ab1784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 6535: 00a08924 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVSUBSP │ │ │ │ 6536: 00ab4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ 6537: 00a16c88 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_decr │ │ │ │ - 6538: 005fc89d 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 6538: 005fc8ad 300 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 6539: 00293549 388 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 6540: 0040e545 132 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 6541: 00b178a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 6542: 004b6d11 88 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 6543: 0045e591 80 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ 6544: 0044c881 100 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 6545: 0068f86d 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 6545: 0068f87d 92 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 6546: 00abf654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ 6547: 004e1019 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 6548: 00ac44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 6549: 00b18bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 6550: 00aafde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_WRITE_EVENT │ │ │ │ 6551: 0045ffdd 16 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 6552: 00ab1cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 6553: 00b19cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 6554: 00284371 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 6555: 00b17e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 6556: 006c336d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 6556: 006c337d 16 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 6557: 00b17b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 6558: 0028e9fd 196 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 6559: 00abf034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 6560: 009bbde0 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 6561: 00ab6cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 6562: 00abd598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 6563: 00647725 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 6563: 00647735 508 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 6564: 0047e90d 416 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 6565: 00aabc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 6566: 002f7a29 100 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 6567: 00aad0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ 6568: 004e11e1 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 6569: 00b18e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 6570: 009fabd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ 6571: 004e1395 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 6572: 00abdb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 6573: 006afe65 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 6573: 006afe75 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 6574: 00b199f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 6575: 00aae6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 6576: 006baaad 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 6576: 006baabd 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 6577: 0039aec5 36 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 6578: 00b1952c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 6579: 0062fb51 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 6579: 0062fb61 232 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ 6580: 00aad604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_EVENT │ │ │ │ - 6581: 00605611 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 6581: 00605621 26 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ 6582: 004bd269 124 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 6583: 00ab7ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_EVENT │ │ │ │ 6584: 002f8c39 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 6585: 006fdffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 6585: 006fe00d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 6586: 00b17754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 6587: 00aacbe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 6588: 003d937d 44 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 6589: 00b178be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 6590: 00b18296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 6591: 005dbe69 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 6591: 005dbe79 40 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 6592: 00b19218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ 6593: 00509b81 8 FUNC GLOBAL DEFAULT 12 ppc_cpu_pir │ │ │ │ 6594: 00a11d20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmsubsp │ │ │ │ 6595: 0045509d 116 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 6596: 00b180f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ 6597: 00abe114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 6598: 00abff50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ 6599: 002c519d 100 FUNC GLOBAL DEFAULT 12 aml_lless │ │ │ │ - 6600: 006aac5d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 6600: 006aac6d 164 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ 6601: 00b1995e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_DSTATE │ │ │ │ - 6602: 006a3f95 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 6602: 006a3fa5 196 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 6603: 00a02498 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEBX │ │ │ │ 6604: 00b18cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 6605: 00abcd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 6606: 00b19418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ 6607: 00b18b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_LSI_SET_DSTATE │ │ │ │ 6608: 00aafc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_EXEC_EVENT │ │ │ │ - 6609: 007193a9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 6609: 007193b9 164 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 6610: 00aab1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 6611: 00b1a312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 6612: 00aacc74 76 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 6613: 006db555 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 6613: 006db565 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 6614: 00aacda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 6615: 00b18594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 6616: 006bb059 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 6617: 007145c5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 6616: 006bb069 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 6617: 007145d5 272 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 6618: 00b18b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_GET_DSTATE │ │ │ │ 6619: 00aabd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 6620: 00470481 48 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 6621: 009bcdf4 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 6622: 00b196b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 6623: 006f5f79 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 6623: 006f5f89 252 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 6624: 00ab7060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 6625: 00296b09 124 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 6626: 00aab010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 6627: 003e0b89 304 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 6628: 002f87d9 78 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 6629: 00ab9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 6630: 00b19762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ 6631: 00a07cc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMMBM │ │ │ │ - 6632: 006e0e61 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 6632: 006e0e71 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 6633: 00ac27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 6634: 004a83f9 20 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 6635: 004b58fd 368 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 6636: 002ee6e5 144 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 6637: 00b19b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ 6638: 00abece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 6639: 006eb3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 6639: 006eb3dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 6640: 00b19646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 6641: 00ab8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 6642: 00365b61 220 FUNC GLOBAL DEFAULT 12 igb_core_vf_reset │ │ │ │ 6643: 00b18dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 6644: 00ab1824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 6645: 00aba148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 6646: 006886dd 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 6646: 006886ed 64 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 6647: 00b18838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 6648: 002ca2f1 348 FUNC GLOBAL DEFAULT 12 bios_linker_loader_write_pointer │ │ │ │ 6649: 004716b9 124 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ 6650: 004caafd 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 6651: 006b65fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ - 6652: 006f37b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ + 6651: 006b660d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 6652: 006f37c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_accelerators │ │ │ │ 6653: 00aba398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 6654: 00681191 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 6654: 006811a1 4 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 6655: 004fbd29 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_be_mmu │ │ │ │ 6656: 0043fa0d 116 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 6657: 0060f139 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 6657: 0060f149 100 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 6658: 0028e8bd 48 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 6659: 0069b2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 6659: 0069b2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ 6660: 00a0ba20 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpic │ │ │ │ - 6661: 0072a1dd 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 6661: 0072a1ed 184 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 6662: 00aacc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 6663: 002750c1 100 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 6664: 002ba435 84 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 6665: 00687cf9 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 6665: 00687d09 424 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 6666: 00b18f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_DSTATE │ │ │ │ 6667: 00b18112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ 6668: 004cd441 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 6669: 00ab30b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 6670: 00abeef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 6671: 00b19c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 6672: 00b17c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 6673: 00b196b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ 6674: 00ab48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_QUEUE_FULL_EVENT │ │ │ │ 6675: 00b18b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_STR_TRUNCATED_DSTATE │ │ │ │ 6676: 00a0b99c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpim │ │ │ │ - 6677: 005e2f45 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 6677: 005e2f55 10 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 6678: 004429cd 56 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 6679: 00a0b918 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpip │ │ │ │ 6680: 00b19cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 6681: 0072f61d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 6681: 0072f62d 38 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 6682: 00324195 104 FUNC GLOBAL DEFAULT 12 smbus_read_byte │ │ │ │ 6683: 009ff278 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 6684: 00ac2090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 6685: 00ac0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 6686: 00b187c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 6687: 0042c37d 160 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 6688: 00ac303c 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 6689: 00728d01 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 6689: 00728d11 1008 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 6690: 00ab8eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 6691: 0029978d 120 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 6692: 0035e595 6 FUNC GLOBAL DEFAULT 12 e1000e_core_reset │ │ │ │ - 6693: 006e2795 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ + 6693: 006e27a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TdxGuestProperties │ │ │ │ 6694: 00a0b894 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpiz │ │ │ │ 6695: 00b17ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_ENQUEUE_DSTATE │ │ │ │ 6696: 004a1b75 68 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 6697: 0086f670 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 6697: 0086f688 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 6698: 00abc030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 6699: 00aaf57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 6700: 00b1808a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 6701: 006fd065 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 6701: 006fd075 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 6702: 00ac2b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 6703: 00b18476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_TIMER_READ_DSTATE │ │ │ │ 6704: 00b186be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 6705: 00a0c1dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsxdsp │ │ │ │ 6706: 00b18a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_READ_DSTATE │ │ │ │ 6707: 00ab55c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 6708: 006dbea9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 6708: 006dbeb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 6709: 00b17fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 6710: 00b18a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_EXIT_DSTATE │ │ │ │ 6711: 00461a69 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 6712: 002f4b51 908 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 6713: 00430235 116 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ 6714: 004595d9 64 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 6715: 0037750d 40 FUNC GLOBAL DEFAULT 12 desc_ring_ret_credits │ │ │ │ 6716: 00ac21c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 6717: 00b19320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 6718: 00723bf9 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 6718: 00723c09 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 6719: 00498165 172 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 6720: 002f51e1 52 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 6721: 00ab5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 6722: 00abfc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 6723: 006c3045 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 6723: 006c3055 212 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 6724: 00b17f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 6725: 00b18be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 6726: 0070126d 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 6727: 00629c45 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 6728: 00693515 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 6729: 0071bb8d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 6730: 00714529 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 6726: 0070127d 184 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 6727: 00629c55 120 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 6728: 00693525 128 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 6729: 0071bb9d 2790 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 6730: 00714539 72 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 6731: 00ab2c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 6732: 00aab180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 6733: 0054ce15 80 FUNC GLOBAL DEFAULT 12 helper_vcfsx │ │ │ │ 6734: 00b1816e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 6735: 00b195a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 6736: 00aabb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 6737: 00b178f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 6738: 006ca6a5 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 6738: 006ca6b5 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 6739: 00b17d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ 6740: 00b18f32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_WRITE_IMSK_DSTATE │ │ │ │ 6741: 0055370d 146 FUNC GLOBAL DEFAULT 12 helper_bcdsetsgn │ │ │ │ - 6742: 00736671 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 6743: 00621a9d 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 6742: 00736681 38 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 6743: 00621aad 84 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 6744: 00500539 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 6745: 00b1787c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 6746: 00a142c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHADDSHS │ │ │ │ 6747: 00ab5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 6748: 00ac30d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 6749: 00274fd9 134 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 6750: 00a0fa94 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfd │ │ │ │ 6751: 00b17f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 6752: 00b18bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 6753: 006fe0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 6753: 006fe0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 6754: 009bcf70 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 6755: 002990a9 140 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 6756: 00aabd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 6757: 00700575 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 6757: 00700585 142 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 6758: 00432b4d 18 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 6759: 00abe2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 6760: 00ac1d9c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 6761: 00ac2040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 6762: 00b19e40 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 6763: 00b18384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 6764: 00540551 244 FUNC GLOBAL DEFAULT 12 helper_XSMSUBDP │ │ │ │ 6765: 00534ded 68 FUNC GLOBAL DEFAULT 12 hreg_swap_gpr_tgpr │ │ │ │ 6766: 00a093f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGTSP │ │ │ │ 6767: 0049a741 928 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 6768: 00aaf46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 6769: 00b17978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 6770: 00ac36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 6771: 005ea1cd 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 6771: 005ea1dd 180 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ 6772: 002e00b9 28 FUNC GLOBAL DEFAULT 12 cmos_get_fd_drive_type │ │ │ │ - 6773: 007218b1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 6773: 007218c1 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 6774: 00abce58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ 6775: 004cb551 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 6776: 00732c0d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 6776: 00732c1d 12 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 6777: 002e8c39 440 FUNC GLOBAL DEFAULT 12 platform_bus_link_device │ │ │ │ 6778: 00abe964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 6779: 00b180e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 6780: 00abfa04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 6781: 00a00718 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 6782: 00af5e10 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 6783: 005dd7d9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 6784: 005ee225 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 6783: 005dd7e9 308 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 6784: 005ee235 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 6785: 00b199a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 6786: 00ac3988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_EVENT │ │ │ │ 6787: 00ab6b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 6788: 00b18bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 6789: 00b189e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROM_AND_PCI_IDS_DSTATE │ │ │ │ 6790: 00ac1710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 6791: 00b19172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ 6792: 00aba588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_EVENT │ │ │ │ 6793: 00ab7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_MAP_EVENT │ │ │ │ - 6794: 006f1da9 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 6794: 006f1db9 84 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 6795: 00b187f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 6796: 00b17ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ 6797: 004cdd3d 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 6798: 0054db75 210 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2PP │ │ │ │ 6799: 00ab5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 6800: 007381a1 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 6800: 007381b1 300 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 6801: 00b182d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 6802: 00ab2fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 6803: 00291fd1 88 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 6804: 0027c791 312 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 6805: 00b18d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 6806: 00b1a380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 6807: 004e7329 10 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 6808: 002929d5 16 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 6809: 0073cb69 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 6809: 0073cb79 18 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 6810: 00b196e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 6811: 00b17f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ 6812: 004cd885 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 6813: 00b1967a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ - 6814: 0072dd9d 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 6814: 0072ddad 116 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 6815: 00b1839c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 6816: 0070e8bd 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 6816: 0070e8cd 24 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ 6817: 00ab7f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_CREATE_EVENT │ │ │ │ - 6818: 006be3d5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 6818: 006be3e5 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 6819: 0048f051 92 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 6820: 0054cdc5 80 FUNC GLOBAL DEFAULT 12 helper_vcfux │ │ │ │ 6821: 0053727d 292 FUNC GLOBAL DEFAULT 12 helper_DADDQ │ │ │ │ 6822: 00aac428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 6823: 00ab27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 6824: 0047785d 112 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 6825: 00b1816a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 6826: 00282e55 240 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ 6827: 004c4ddd 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 6828: 00b188ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 6829: 00b19ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 6830: 0069df05 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 6830: 0069df15 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 6831: 009b99f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 6832: 00b18060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 6833: 00b17830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_CALLBACK_DSTATE │ │ │ │ 6834: 00a0d154 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpexpqp │ │ │ │ 6835: 00b18324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 6836: 00432b61 16 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ 6837: 00537a6d 148 FUNC GLOBAL DEFAULT 12 helper_DCMPO │ │ │ │ 6838: 00a08690 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDDP │ │ │ │ - 6839: 00718bf9 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 6839: 00718c09 20 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 6840: 00b17992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 6841: 006d367d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 6842: 006b3095 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 6841: 006d368d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 6842: 006b30a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ 6843: 00aba948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_WRITE_EVENT │ │ │ │ 6844: 004f93bd 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 6845: 002c7901 316 FUNC GLOBAL DEFAULT 12 acpi_table_begin │ │ │ │ 6846: 00b1967c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ 6847: 00537895 236 FUNC GLOBAL DEFAULT 12 helper_DCMPU │ │ │ │ - 6848: 006911cd 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 6848: 006911dd 208 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 6849: 00b17720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 6850: 006c2b31 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 6850: 006c2b41 520 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 6851: 00b19c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 6852: 004b42c9 204 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 6853: 00aab6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 6854: 009051e8 64 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 6855: 00ab8e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 6856: 00a09584 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPGESP │ │ │ │ 6857: 00b1761e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 6858: 004041b1 164 FUNC GLOBAL DEFAULT 12 vfio_cpr_giommu_remap │ │ │ │ 6859: 00b19a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 6860: 00aac118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_UNWATCH_EVENT │ │ │ │ 6861: 00b19422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 6862: 006abff1 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 6862: 006ac001 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 6863: 00ac0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 6864: 00abb880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 6865: 00470c6d 76 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 6866: 00ab43a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 6867: 00b19612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ - 6868: 00596ef5 168 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ + 6868: 00596f05 168 FUNC GLOBAL DEFAULT 12 decNumberCompareSignal │ │ │ │ 6869: 0026411d 58 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 6870: 0069b7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 6871: 00620f11 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 6870: 0069b7c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 6871: 00620f21 128 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 6872: 002a9dc1 178 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 6873: 0072d015 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 6873: 0072d025 66 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 6874: 00500265 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 6875: 0069c5c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 6875: 0069c5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 6876: 00aad754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_WRITE_EVENT │ │ │ │ - 6877: 006ddd09 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 6877: 006ddd19 16 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 6878: 004e6e39 128 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 6879: 00a0251c 132 OBJECT GLOBAL DEFAULT 24 helper_info_STVEHX │ │ │ │ 6880: 004e72bd 108 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 6881: 006e25b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 6881: 006e25c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 6882: 00ab73d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_EVENT │ │ │ │ 6883: 00ac2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 6884: 00aad6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_IN_EVENT │ │ │ │ 6885: 009f9290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 6886: 006c81bd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 6886: 006c81cd 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 6887: 00474a19 116 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 6888: 006c09b1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 6888: 006c09c1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 6889: 00469a49 80 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 6890: 006daff9 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 6891: 00738d79 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 6892: 006059bd 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 6893: 0062dc0d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 6890: 006db009 176 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 6891: 00738d89 2352 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 6892: 006059cd 8 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 6893: 0062dc1d 216 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6894: 00b190ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6895: 00aad9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETED_EVENT │ │ │ │ 6896: 00b18284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ 6897: 004cde51 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6898: 009faff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6899: 00b18cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6900: 00ab999c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6901: 00ab5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6902: 0045f59d 16 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6903: 009f8a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6904: 0060022d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6904: 0060023d 20 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ 6905: 0044cb39 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6906: 003add29 1064 FUNC GLOBAL DEFAULT 12 m48t59_write │ │ │ │ 6907: 00aaad90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6908: 0045f809 212 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6909: 006074c9 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6909: 006074d9 68 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6910: 00ab65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6911: 005fec65 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6911: 005fec75 36 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6912: 003e1ef1 60 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6913: 0037b045 560 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6914: 009af390 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6915: 00b18c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6916: 00b18c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_FORWARD_READ_DSTATE │ │ │ │ 6917: 004a0291 112 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6918: 006ac1b1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6918: 006ac1c1 596 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6919: 00b18d64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6920: 00b19c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6921: 00b19656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6922: 00aac730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6923: 00344a35 752 FUNC GLOBAL DEFAULT 12 mos6522_write │ │ │ │ 6924: 00ab5164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6925: 00a00b38 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6926: 00b191ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6927: 0060f2a1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6927: 0060f2b1 52 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6928: 00abfd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6929: 00b198ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6930: 00b18412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6931: 002a9f09 98 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6932: 00abcfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6933: 00372dc5 372 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6934: 00aaced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6935: 00b18932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6936: 00438501 212 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6937: 00abc160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6938: 00af59e0 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6939: 00b1940e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6940: 005e89e5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6940: 005e89f5 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ 6941: 00aba918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_RESET_EVENT │ │ │ │ - 6942: 006cb3f9 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6942: 006cb409 196 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6943: 00b192fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ - 6944: 0073d3c5 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ + 6944: 0073d3d5 72 FUNC GLOBAL DEFAULT 12 qmp_query_gic_capabilities │ │ │ │ 6945: 0046c3e9 196 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6946: 003e0df1 176 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6947: 0071df95 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6948: 006a5ef1 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6947: 0071dfa5 124 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6948: 006a5f01 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6949: 00b1804e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6950: 00b1760f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6951: 0043f5a5 56 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6952: 0073d861 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6952: 0073d871 464 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ 6953: 004c4ea1 396 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6954: 0062264d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6954: 0062265d 10 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6955: 00b1a30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6956: 00b198aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6957: 006ebe79 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6958: 005d2369 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6957: 006ebe89 16 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6958: 005d2379 104 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6959: 00b17d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6960: 00ab57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6961: 00af71a0 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6962: 00b17a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6963: 003a283d 26 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6964: 004e6eb9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6965: 00b17f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6966: 00b18b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6967: 00545a65 148 FUNC GLOBAL DEFAULT 12 helper_xvcvuxwsp │ │ │ │ 6968: 00b18ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6969: 00432b71 20 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ 6970: 004cf6c5 220 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6971: 00ab81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6972: 00ac334c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6973: 006a066d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6973: 006a067d 68 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6974: 009bbdb0 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6975: 003e2841 1200 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6976: 00b17ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_SLOT_DSTATE │ │ │ │ 6977: 00b19994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6978: 00abc530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6979: 004fb069 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchq_le │ │ │ │ 6980: 002937b5 196 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6981: 009f0e0c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6982: 00b17ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6983: 009f0e6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6984: 00ac2210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6985: 00472839 108 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6986: 009f0e8c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6987: 00b18498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6988: 005e2abd 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6988: 005e2acd 20 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6989: 0040708d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6990: 00b18e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6991: 00abf504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6992: 0065c30d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6992: 0065c31d 10 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6993: 00aae1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ 6994: 004540d5 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6995: 006ae989 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6995: 006ae999 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6996: 00ab1bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6997: 00659749 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6997: 00659759 90 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6998: 00b19b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6999: 00463ee5 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 7000: 00ab51c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 7001: 00b1932a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 7002: 00ac1f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 7003: 00abc6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 7004: 00543f7d 220 FUNC GLOBAL DEFAULT 12 helper_xscvhpdp │ │ │ │ 7005: 0053d74d 16 FUNC GLOBAL DEFAULT 12 helper_efsmul │ │ │ │ 7006: 00ab4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 7007: 00442d91 116 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 7008: 005ceb8d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 7008: 005ceb9d 56 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 7009: 00abbd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 7010: 00aabda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 7011: 00ac3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 7012: 00b192e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 7013: 00b1767e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 7014: 00ac357c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACCELERATORS_EVENT │ │ │ │ 7015: 00539435 264 FUNC GLOBAL DEFAULT 12 helper_DCFFIXQQ │ │ │ │ 7016: 00b1937c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ 7017: 00a03cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_be_comp │ │ │ │ - 7018: 0069a945 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 7018: 0069a955 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 7019: 00aacbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 7020: 002caa7d 160 FUNC GLOBAL DEFAULT 12 acpi_get_slic_oem │ │ │ │ 7021: 0034c9d9 94 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 7022: 00ab823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 7023: 00372fa9 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 7024: 004e7239 130 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 7025: 00722dad 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 7025: 00722dbd 80 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 7026: 00b096b8 22600 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 7027: 00b193be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 7028: 0073cb51 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 7028: 0073cb61 24 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 7029: 00b19412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 7030: 00b1962e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 7031: 00455ce5 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_read │ │ │ │ 7032: 003b284d 1272 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 7033: 0073d3bd 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 7033: 0073d3cd 2 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 7034: 00abd248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 7035: 00b17906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 7036: 005556c1 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_breakpoint │ │ │ │ 7037: 00ab9a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 7038: 00ab7580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_MAP_EVENT │ │ │ │ 7039: 00ab2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 7040: 00714aa1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 7040: 00714ab1 260 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 7041: 00aba698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_READ_EVENT │ │ │ │ 7042: 00b17704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 7043: 00555c99 32 FUNC GLOBAL DEFAULT 12 helper_load_tbl │ │ │ │ 7044: 00abe230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 7045: 00534e31 42 FUNC GLOBAL DEFAULT 12 hreg_compute_hflags │ │ │ │ 7046: 00b1822e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ 7047: 004d7571 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 7048: 00699751 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 7048: 00699761 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ 7049: 004f8dd5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 7050: 004320b5 464 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 7051: 00b17846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 7052: 00b19552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 7053: 00b1926c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 7054: 00621159 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 7054: 00621169 80 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 7055: 004fd40d 104 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 7056: 009ffab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 7057: 00b19aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 7058: 002ccf91 236 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 7059: 0070d8c5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 7060: 006af861 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 7059: 0070d8d5 4 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 7060: 006af871 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 7061: 00555cb9 4 FUNC GLOBAL DEFAULT 12 helper_load_tbu │ │ │ │ 7062: 0031dd3d 372 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 7063: 0047c791 34 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 7064: 00b1814c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 7065: 00abbb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 7066: 00b19c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 7067: 00a157e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSPDPN │ │ │ │ 7068: 00ab993c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ - 7069: 006fc465 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ + 7069: 006fc475 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_event_list │ │ │ │ 7070: 00395cb9 62 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 7071: 006b8cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 7071: 006b8cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 7072: 00b17d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 7073: 0061a779 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 7073: 0061a789 280 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 7074: 00ab8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_EVENT │ │ │ │ 7075: 00ab1dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 7076: 00b1882c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 7077: 00a00928 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 7078: 00292a2d 164 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 7079: 004fb2e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_be │ │ │ │ 7080: 00b18d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 7081: 00ab5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 7082: 00b18ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 7083: 004e9a75 128 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 7084: 00b18164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 7085: 0039b105 496 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 7086: 006c766d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 7086: 006c767d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 7087: 00aaff4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 7088: 0062375d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 7088: 0062376d 164 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 7089: 00aad418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 7090: 00ab3218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ 7091: 004f4afd 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 7092: 006c0045 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 7092: 006c0055 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 7093: 00291189 216 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 7094: 006b7821 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 7094: 006b7831 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 7095: 00b1781e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 7096: 00aafce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMASEV_EVENT_EVENT │ │ │ │ 7097: 00b176c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 7098: 00ab6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 7099: 00abbda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 7100: 00b189d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_DSTATE │ │ │ │ 7101: 00b1794e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 7102: 005d4589 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 7102: 005d4599 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 7103: 00b17874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 7104: 009bbc30 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 7105: 00b17724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 7106: 00abcc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ 7107: 00a10ca0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdadd │ │ │ │ - 7108: 006a657d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 7108: 006a658d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 7109: 002c0d09 928 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 7110: 00a062fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8 │ │ │ │ 7111: 004e6f2d 140 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 7112: 005fec89 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 7112: 005fec99 32 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 7113: 00ac1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 7114: 00ab47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_OUT_OF_RBDS_EVENT │ │ │ │ 7115: 00463d41 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ 7116: 00ab7dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_EVENT │ │ │ │ 7117: 004cf86d 296 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 7118: 00ab0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ 7119: 00b18ef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_DSTATE │ │ │ │ - 7120: 005d4f9d 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 7120: 005d4fad 144 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 7121: 00b179c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 7122: 00b18e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 7123: 0073299d 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 7123: 007329ad 540 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 7124: 002f0035 6 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ 7125: 004bd35d 164 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 7126: 006db94d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 7126: 006db95d 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ 7127: 002b2555 152 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 7128: 009ffe54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 7129: 00629cbd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 7130: 007217ed 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 7129: 00629ccd 120 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 7130: 007217fd 196 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 7131: 004b7281 108 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 7132: 00b19534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 7133: 00ac13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_INVAL_EVENT │ │ │ │ 7134: 00ab1d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 7135: 006c7b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 7135: 006c7ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 7136: 00b19688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 7137: 004aff59 724 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 7138: 00abf8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 7139: 006a25c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 7139: 006a25d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 7140: 00abc0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 7141: 00b1896c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 7142: 0028ceb5 744 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 7143: 0071d93d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 7143: 0071d94d 128 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 7144: 00b180fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 7145: 002efc11 44 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ 7146: 00294a15 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_strides │ │ │ │ - 7147: 006bbc11 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 7147: 006bbc21 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 7148: 00aaf32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 7149: 009f773c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ 7150: 0035d8d9 132 FUNC GLOBAL DEFAULT 12 e1000e_start_recv │ │ │ │ - 7151: 00714995 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 7151: 007149a5 268 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 7152: 00ab0908 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 7153: 00740bed 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 7153: 00740bfd 52 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 7154: 00aaf24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 7155: 00aab480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 7156: 00a07e50 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERM │ │ │ │ 7157: 00b17fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ 7158: 00450205 26 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 7159: 00687ea1 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 7159: 00687eb1 460 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ 7160: 004cbf29 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 7161: 00712c6d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 7161: 00712c7d 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 7162: 00ab7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TCR_EVENT │ │ │ │ 7163: 00af6f60 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 7164: 00aadb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 7165: 003a3db1 4 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 7166: 0028b421 6 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 7167: 00abfc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 7168: 006bd28d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 7168: 006bd29d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 7169: 0028f511 160 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 7170: 00688a91 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 7170: 00688aa1 68 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 7171: 00b17c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 7172: 002a9d85 54 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 7173: 00ac3414 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 7174: 005fd995 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 7174: 005fd9a5 244 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ 7175: 00a17f18 132 OBJECT GLOBAL DEFAULT 24 helper_info_fscr_facility_check │ │ │ │ - 7176: 007181d9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 7176: 007181e9 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 7177: 004e8fb5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 7178: 005cbdd9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 7178: 005cbde9 40 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ 7179: 004f8b7d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 7180: 009fd40c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 7181: 006bb221 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 7182: 005e9571 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 7181: 006bb231 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 7182: 005e9581 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 7183: 00aae140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 7184: 009bc888 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ 7185: 004bd711 960 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 7186: 006a3551 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 7186: 006a3561 212 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 7187: 00365a41 54 FUNC GLOBAL DEFAULT 12 igb_receive_iov │ │ │ │ 7188: 00b196b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 7189: 004e9af5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 7190: 00689dfd 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 7190: 00689e0d 20 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 7191: 00b19916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 7192: 00405efd 564 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 7193: 00b19ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 7194: 002c4fa1 100 FUNC GLOBAL DEFAULT 12 aml_store │ │ │ │ 7195: 003a3f55 528 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 7196: 0069bfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 7196: 0069bfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 7197: 00aaf43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ - 7198: 005917ad 52 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ + 7198: 005917c1 52 FUNC GLOBAL DEFAULT 12 spr_write_PMC │ │ │ │ 7199: 00ab934c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 7200: 00402475 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 7201: 00abbae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 7202: 006986d1 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 7203: 0069e0ad 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 7202: 006986e1 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 7203: 0069e0bd 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 7204: 00ac14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_SET_EVENT │ │ │ │ 7205: 00b1855c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 7206: 004df611 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov_var │ │ │ │ 7207: 00b18240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 7208: 0049a309 576 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 7209: 006dda61 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 7209: 006dda71 58 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 7210: 00ab8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_RETRY_EVENT │ │ │ │ 7211: 00aba258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 7212: 0028e991 108 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 7213: 00729f51 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 7214: 008c3f80 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 7215: 0069cfa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 7213: 00729f61 256 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 7214: 008c3f98 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 7215: 0069cfb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 7216: 00b188b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 7217: 00b17c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 7218: 00b19b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 7219: 00aacd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 7220: 00ac2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ 7221: 00a0edb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvtdivsp │ │ │ │ - 7222: 005d5121 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 7222: 005d5131 204 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 7223: 00b17dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 7224: 00aaec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 7225: 002c92dd 608 FUNC GLOBAL DEFAULT 12 build_tpm2 │ │ │ │ 7226: 00b18510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 7227: 005d2c9d 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 7227: 005d2cad 8 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 7228: 0028afd1 176 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ 7229: 00a0b2e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxwsp │ │ │ │ - 7230: 006ea6e1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 7230: 006ea6f1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 7231: 0032380d 4 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 7232: 00aac850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 7233: 00b19b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 7234: 009f76b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ 7235: 00459939 628 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 7236: 00b18ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 7237: 00abc8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 7238: 0071e845 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 7239: 006e95e9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 7238: 0071e855 20 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 7239: 006e95f9 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 7240: 0033ef0d 80 FUNC GLOBAL DEFAULT 12 isa_new │ │ │ │ 7241: 00b17a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 7242: 00aae884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 7243: 00b18bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 7244: 00b196c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 7245: 002838e5 268 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 7246: 002d34cd 228 FUNC GLOBAL DEFAULT 12 gus_dma_transferdata │ │ │ │ 7247: 00b17a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 7248: 00b193da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 7249: 00ac367c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 7250: 00b192ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ 7251: 0042d3f1 92 FUNC GLOBAL DEFAULT 12 audio_be_get_id │ │ │ │ - 7252: 005d2879 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 7252: 005d2889 308 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 7253: 003e8df5 96 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ 7254: 00323179 72 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 7255: 006ab2d5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 7255: 006ab2e5 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 7256: 00aaeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 7257: 006ee615 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 7258: 006ff775 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 7257: 006ee625 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 7258: 006ff785 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 7259: 00b18052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 7260: 006c5b6d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 7260: 006c5b7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 7261: 0040cf41 68 FUNC GLOBAL DEFAULT 12 vfio_user_putfds │ │ │ │ 7262: 00abbc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ 7263: 00b18a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UPDATE_MAPPINGS_DSTATE │ │ │ │ - 7264: 005eff3d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 7265: 006eeae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 7264: 005eff4d 112 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 7265: 006eeaf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 7266: 002a17b5 50 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 7267: 0062ba61 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 7267: 0062ba71 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 7268: 00aaf1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 7269: 00b19734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 7270: 00704c71 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 7270: 00704c81 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 7271: 00b19800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 7272: 00abe984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 7273: 00aba7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_IMSK_EVENT │ │ │ │ 7274: 004e9035 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 7275: 00b18a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_WRITE_DSTATE │ │ │ │ 7276: 00b19788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 7277: 00ab8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DEVICE_REALIZE_EVENT │ │ │ │ 7278: 00b1851c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CA_INIT_DSTATE │ │ │ │ 7279: 0041514d 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ 7280: 004f650d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 7281: 0062186d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 7281: 0062187d 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 7282: 00abe8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 7283: 00aad468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 7284: 006a4425 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 7285: 006ad52d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 7284: 006a4435 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 7285: 006ad53d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 7286: 00347f45 136 FUNC GLOBAL DEFAULT 12 DBDMA_register_channel │ │ │ │ 7287: 00b175ef 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 7288: 00662ecd 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 7288: 00662edd 132 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 7289: 00b18e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 7290: 00ac317c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ 7291: 00b18a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_STATE_DSTATE │ │ │ │ 7292: 004d03bd 14 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 7293: 00abd068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 7294: 00ab28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 7295: 00ac0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ @@ -7301,124 +7301,124 @@ │ │ │ │ 7297: 00aaf1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 7298: 00abff30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 7299: 00291f9d 22 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 7300: 00530e91 116 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr_mask │ │ │ │ 7301: 0028b5b9 276 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 7302: 00aac9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 7303: 009f7df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 7304: 0061c78d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 7304: 0061c79d 176 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 7305: 00ab02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 7306: 00903b30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ 7307: 00555681 54 FUNC GLOBAL DEFAULT 12 helper_HASHCHKP │ │ │ │ - 7308: 00685ac9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 7308: 00685ad9 184 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ 7309: 00b18474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_SET_GPIO_DSTATE │ │ │ │ - 7310: 00621ddd 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 7310: 00621ded 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 7311: 00abb4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 7312: 00b19d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 7313: 00b17908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ 7314: 0054f655 192 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_exp │ │ │ │ - 7315: 00712d85 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 7315: 00712d95 8 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ 7316: 00b19bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_EXPANSION_DSTATE │ │ │ │ - 7317: 0069bd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 7317: 0069bd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 7318: 00476e5d 84 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 7319: 00aac6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 7320: 00ac1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 7321: 006ba1b9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 7322: 0065fd41 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 7323: 006edd8d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 7321: 006ba1c9 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 7322: 0065fd51 64 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 7323: 006edd9d 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 7324: 00ab1c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 7325: 00abd720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_HDR_EVENT │ │ │ │ 7326: 0048b7ed 208 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 7327: 00a0a160 132 OBJECT GLOBAL DEFAULT 24 helper_info_fpscr_setbit │ │ │ │ 7328: 00b17b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 7329: 00b17c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 7330: 005ee311 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 7330: 005ee321 240 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 7331: 00b19344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 7332: 006262ed 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 7333: 0063b34d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ - 7334: 0059ce99 648 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ + 7332: 006262fd 10 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 7333: 0063b35d 6 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 7334: 0059cea9 648 FUNC GLOBAL DEFAULT 12 decDigitsToDPD │ │ │ │ 7335: 002c6d8d 84 FUNC GLOBAL DEFAULT 12 aml_word_bus_number │ │ │ │ 7336: 0048e9c1 264 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ 7337: 0044ded9 58 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 7338: 00b17f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 7339: 00ab829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 7340: 0048f0bd 96 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 7341: 00b1783e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 7342: 002e9e21 132 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ 7343: 00502741 38 FUNC GLOBAL DEFAULT 12 booke206_tlb_to_page_size │ │ │ │ 7344: 00554489 146 FUNC GLOBAL DEFAULT 12 helper_lmw │ │ │ │ - 7345: 005e2b05 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 7345: 005e2b15 228 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ 7346: 00449a75 336 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ 7347: 004f7515 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ - 7348: 006c66c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 7348: 006c66d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 7349: 004b4569 144 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 7350: 00714775 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 7350: 00714785 8 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 7351: 00432285 64 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 7352: 00b18c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 7353: 0031c62d 688 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 7354: 00708b29 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 7354: 00708b39 228 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 7355: 00b1945a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 7356: 00ab2a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 7357: 00aab500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 7358: 00354fb5 492 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 7359: 00b17c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 7360: 006e0b69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 7360: 006e0b79 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ 7361: 00541639 268 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQP │ │ │ │ - 7362: 0060720d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 7362: 0060721d 280 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 7363: 00b18756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 7364: 004b5285 60 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 7365: 00b188f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 7366: 0040e8d5 156 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 7367: 00aab5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 7368: 006fded1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 7369: 0059b675 140 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ - 7370: 005d3c6d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 7368: 006fdee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 7369: 0059b685 140 FUNC GLOBAL DEFAULT 12 decNumberSetBCD │ │ │ │ + 7370: 005d3c7d 228 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 7371: 00ab6c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 7372: 0054262d 220 FUNC GLOBAL DEFAULT 12 helper_XSMINDP │ │ │ │ 7373: 00b17a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 7374: 00b1838c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 7375: 00aad028 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 7376: 003d5909 128 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 7377: 003a2b75 68 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 7378: 0028c269 288 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 7379: 00b1998c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 7380: 002ea65d 10 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 7381: 006c7631 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 7381: 006c7641 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 7382: 00ac43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 7383: 00b197ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 7384: 0068f9e9 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 7385: 005f65d1 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 7386: 006e2489 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 7384: 0068f9f9 54 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 7385: 005f65e1 184 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 7386: 006e2499 58 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 7387: 00ac0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 7388: 006952b5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 7388: 006952c5 328 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 7389: 00ac0014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_ADVANCE_CURRENT_ICOUNT_EVENT │ │ │ │ 7390: 00ac18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 7391: 006ab509 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 7392: 006810f1 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 7391: 006ab519 80 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 7392: 00681101 160 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 7393: 00442ba5 100 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 7394: 009f7634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 7395: 00623801 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 7396: 006e9a69 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 7395: 00623811 80 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 7396: 006e9a79 280 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ 7397: 00b17ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_READB_DSTATE │ │ │ │ - 7398: 00704459 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 7398: 00704469 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 7399: 00abc7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 7400: 00b184b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 7401: 00ab3508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 7402: 00b17c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 7403: 00b1733d 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 7404: 00ab4404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 7405: 0045fca5 20 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 7406: 002ba771 130 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 7407: 0061b9e5 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 7408: 00746afd 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 7407: 0061b9f5 18 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 7408: 00746b0d 740 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 7409: 00b19bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 7410: 00b18002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 7411: 00a124dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststeq │ │ │ │ 7412: 0029469d 184 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ - 7413: 00591b79 192 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ + 7413: 00591b8d 192 FUNC GLOBAL DEFAULT 12 ppc_fixup_cpu │ │ │ │ 7414: 003a3e05 18 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 7415: 003b0961 12 FUNC GLOBAL DEFAULT 12 rtc_reset_reinjection │ │ │ │ 7416: 002b5459 436 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 7417: 00abf6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 7418: 0047d0a1 34 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ 7419: 0049d2e9 54 FUNC GLOBAL DEFAULT 12 eth_fix_ip4_checksum │ │ │ │ 7420: 002e9f7d 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_note │ │ │ │ @@ -7426,149 +7426,149 @@ │ │ │ │ 7422: 00534481 316 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register │ │ │ │ 7423: 004fd395 66 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 7424: 0054ef31 152 FUNC GLOBAL DEFAULT 12 helper_VPERMR │ │ │ │ 7425: 00441189 40 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 7426: 00b17baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 7427: 00ab53e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 7428: 00abdd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 7429: 006cc711 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 7430: 0062cc3d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 7429: 006cc721 132 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 7430: 0062cc4d 188 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 7431: 00ab28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 7432: 00297fe5 134 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 7433: 00b19634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 7434: 00b18694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 7435: 00b19652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 7436: 006c0bb1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 7436: 006c0bc1 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 7437: 002e949d 112 FUNC GLOBAL DEFAULT 12 ptimer_set_period │ │ │ │ - 7438: 006d4da1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 7439: 007358b1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 7438: 006d4db1 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 7439: 007358c1 122 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 7440: 00abc210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 7441: 00b1852c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_RBD_DSTATE │ │ │ │ 7442: 00903ab8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 7443: 00b1887e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 7444: 004e6649 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 7445: 006bb145 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 7445: 006bb155 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ 7446: 00377255 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_size │ │ │ │ - 7447: 0060c8c1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 7447: 0060c8d1 572 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 7448: 009bbbd0 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 7449: 00b19df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 7450: 005cec9d 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 7450: 005cecad 144 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 7451: 004376cd 164 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 7452: 00622d99 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 7452: 00622da9 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 7453: 00ab2a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 7454: 00ab2e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 7455: 00aab850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 7456: 00540905 244 FUNC GLOBAL DEFAULT 12 helper_XSMSUBSP │ │ │ │ 7457: 00b189f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSAPIC_REG_WRITE_DSTATE │ │ │ │ 7458: 00abb610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 7459: 006ed33d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 7459: 006ed34d 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ 7460: 002cc629 2332 FUNC GLOBAL DEFAULT 12 tpm_build_ppi_acpi │ │ │ │ - 7461: 006befdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ - 7462: 0059c4b1 264 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ + 7461: 006befed 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 7462: 0059c4c1 264 FUNC GLOBAL DEFAULT 12 decimal32ToNumber │ │ │ │ 7463: 00402119 240 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 7464: 003e1a51 192 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 7465: 00b19432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 7466: 00ab32a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 7467: 005d3b39 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 7467: 005d3b49 48 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 7468: 00b1a2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 7469: 006e2669 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 7469: 006e2679 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 7470: 00abdf84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 7471: 00b18132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 7472: 003acc1d 116 FUNC GLOBAL DEFAULT 12 mv64361_get_pci_bus │ │ │ │ 7473: 00ab0ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ 7474: 004ee7c5 14 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 7475: 00684c29 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 7475: 00684c39 380 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 7476: 002efab1 352 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ 7477: 0044dba5 124 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 7478: 00ab4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 7479: 00b17be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 7480: 0042cb11 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 7481: 0072118d 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 7481: 0072119d 6 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 7482: 00ab1604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 7483: 00ab69c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 7484: 00b17bb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 7485: 00ab2848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 7486: 00ab2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 7487: 00a028b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXINSERTW │ │ │ │ 7488: 002641b9 260 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ 7489: 00a04388 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_be_exp │ │ │ │ - 7490: 005d6179 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 7490: 005d6189 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ 7491: 00abbc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ 7492: 004d7461 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ 7493: 004f8cfd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 7494: 00690491 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 7495: 00713c69 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 7494: 006904a1 120 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 7495: 00713c79 172 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ 7496: 003656b1 132 FUNC GLOBAL DEFAULT 12 igb_start_recv │ │ │ │ - 7497: 006510f9 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ - 7498: 006ef405 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 7497: 00651109 74 FUNC GLOBAL DEFAULT 12 qcow2_discard_cluster │ │ │ │ + 7498: 006ef415 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ 7499: 00abab08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_EVENT │ │ │ │ - 7500: 006b8f41 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 7500: 006b8f51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 7501: 00b184b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 7502: 00470c31 24 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ 7503: 00a02ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststgt │ │ │ │ - 7504: 00604821 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 7505: 006b64d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 7506: 005beed1 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 7504: 00604831 212 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 7505: 006b64e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 7506: 005beee1 88 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 7507: 0043167d 50 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 7508: 00aad7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_READ_EVENT │ │ │ │ 7509: 00ab7df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_POPULATE_DT_EVENT │ │ │ │ 7510: 0039b945 46 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 7511: 00b192c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 7512: 00ac10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 7513: 00b1911e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 7514: 00b18fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 7515: 00aaf16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 7516: 00b19536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 7517: 004421cd 60 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 7518: 0062ae4d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 7519: 00718561 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ - 7520: 0069c065 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 7518: 0062ae5d 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 7519: 00718571 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 7520: 0069c075 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 7521: 00440995 76 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 7522: 00aae210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 7523: 00508d75 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu40 │ │ │ │ 7524: 00ab5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 7525: 00ab4fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 7526: 00b17c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 7527: 00b19258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 7528: 00abb970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 7529: 00ac2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 7530: 00ab932c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 7531: 006a72d5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 7531: 006a72e5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ 7532: 002e3dc1 228 FUNC GLOBAL DEFAULT 12 parallel_hds_isa_init │ │ │ │ - 7533: 005d5eb9 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 7533: 005d5ec9 100 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 7534: 00b19d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 7535: 004e66c1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 7536: 004a1d1d 98 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ 7537: 004cc2fd 120 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 7538: 004132ad 484 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 7539: 00abd308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 7540: 0069cf29 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 7540: 0069cf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 7541: 00ab8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 7542: 005bd825 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 7542: 005bd835 4 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 7543: 004b4ccd 456 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 7544: 00b17e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 7545: 003b22b9 6 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 7546: 002f386d 172 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ 7547: 00a08480 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSADDSP │ │ │ │ - 7548: 0064c5e5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 7548: 0064c5f5 1792 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 7549: 00b18c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 7550: 00b1875e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 7551: 00b17e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_DSTATE │ │ │ │ 7552: 002ea2b9 192 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ 7553: 004e0985 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ 7554: 00482c95 56 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 7555: 00ab2868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 7556: 003a1af5 68 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 7557: 00a10250 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsf │ │ │ │ 7558: 0045b951 84 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 7559: 00431f19 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 7560: 0042adb1 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 7561: 00ac297c 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 7562: 00b18ec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 7563: 0070e861 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 7563: 0070e871 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 7564: 00441fc1 340 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 7565: 00a10358 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfsi │ │ │ │ 7566: 00abcd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 7567: 00451675 252 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_flag │ │ │ │ 7568: 004fa369 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgq_le │ │ │ │ 7569: 00abb650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 7570: 00ab4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ @@ -7586,16 +7586,16 @@ │ │ │ │ 7582: 00b1933c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 7583: 00b18df0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 7584: 002f0161 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 7585: 00264391 128 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 7586: 00ab3818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 7587: 00abc5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 7588: 0028b3c1 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 7589: 006c92e9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ - 7590: 006cd051 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ + 7589: 006c92f9 252 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 7590: 006cd061 108 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo_members │ │ │ │ 7591: 00aacdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 7592: 00505515 6 FUNC GLOBAL DEFAULT 12 helper_6xx_tlbd │ │ │ │ 7593: 00abddd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 7594: 004afed1 134 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 7595: 0054c1d5 84 FUNC GLOBAL DEFAULT 12 helper_DIVWEU │ │ │ │ 7596: 00b18a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_READ_DSTATE │ │ │ │ 7597: 00b175c5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ @@ -7607,539 +7607,539 @@ │ │ │ │ 7603: 00281e15 248 FUNC GLOBAL DEFAULT 12 float64_rem │ │ │ │ 7604: 00ac12cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 7605: 00ab0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 7606: 00ab9c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 7607: 0046c299 84 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 7608: 00ab6ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 7609: 002ba489 376 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 7610: 005ca4e5 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 7611: 006ee395 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 7610: 005ca4f5 64 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 7611: 006ee3a5 160 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 7612: 00abdba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 7613: 006ec949 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 7614: 006cb4bd 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 7613: 006ec959 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 7614: 006cb4cd 260 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 7615: 00b17a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_LABEL_DSTATE │ │ │ │ 7616: 002eb3b5 268 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 7617: 00b17f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 7618: 0053bb51 108 FUNC GLOBAL DEFAULT 12 helper_FCTIWUZ │ │ │ │ 7619: 00b19c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 7620: 00b17cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 7621: 00650fa1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 7621: 00650fb1 344 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 7622: 00509979 160 FUNC GLOBAL DEFAULT 12 ppc_dcr_read │ │ │ │ 7623: 00ab925c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 7624: 004607cd 68 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 7625: 006a9205 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 7626: 005ce4ed 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 7625: 006a9215 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 7626: 005ce4fd 92 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 7627: 002cad11 112 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_calc_overflow_time │ │ │ │ 7628: 00545de1 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpi │ │ │ │ 7629: 009f6efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 7630: 006a82a9 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 7631: 0073df51 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 7632: 006f0ea5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 7630: 006a82b9 256 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 7631: 0073df61 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 7632: 006f0eb5 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 7633: 005545b1 44 FUNC GLOBAL DEFAULT 12 helper_lsw │ │ │ │ 7634: 00ab015c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 7635: 004b6371 40 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 7636: 00ab5324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 7637: 0042fced 68 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 7638: 00b1820a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 7639: 00b18638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ - 7640: 005b9ecd 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ + 7640: 005b9edd 312 FUNC GLOBAL DEFAULT 12 vfio_pci_interrupt_setup │ │ │ │ 7641: 00b181e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_WRITE_DSTATE │ │ │ │ 7642: 002c4ef1 176 FUNC GLOBAL DEFAULT 12 aml_to_decimalstring │ │ │ │ 7643: 00296b85 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 7644: 006eed39 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 7644: 006eed49 4 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 7645: 00b17c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 7646: 006bf235 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 7646: 006bf245 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 7647: 00a102d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfuf │ │ │ │ 7648: 00b1785c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 7649: 006281ed 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 7649: 006281fd 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 7650: 00b19554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 7651: 0049ad89 244 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 7652: 00a103dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscfui │ │ │ │ 7653: 00ab8e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 7654: 007018a9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 7654: 007018b9 16 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 7655: 00b175d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 7656: 00432c81 68 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 7657: 00b19008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 7658: 00ab6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 7659: 005d6309 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 7659: 005d6319 84 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 7660: 0033f019 4 FUNC GLOBAL DEFAULT 12 isa_realize_and_unref │ │ │ │ 7661: 0048b201 512 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 7662: 0072dba5 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 7662: 0072dbb5 74 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 7663: 00abd368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 7664: 009fd490 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 7665: 004440cd 12 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 7666: 00ab89ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 7667: 0028b529 48 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 7668: 00aaebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ 7669: 0044de2d 172 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 7670: 005cb731 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 7671: 005cbdb1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 7670: 005cb741 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 7671: 005cbdc1 40 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 7672: 003df1b5 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 7673: 00aadb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 7674: 00b1819c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 7675: 00b186f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 7676: 00b19756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 7677: 006c8c25 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 7677: 006c8c35 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 7678: 00aacba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 7679: 006087c1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 7680: 00698e85 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 7679: 006087d1 224 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 7680: 00698e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 7681: 0042ef5d 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 7682: 00b17bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 7683: 00aadc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 7684: 00a148f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_CBCDTD │ │ │ │ 7685: 00abf074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ 7686: 00a0e0cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgefp_dot │ │ │ │ - 7687: 0071078d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 7687: 0071079d 66 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 7688: 00ab898c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 7689: 00aaddd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 7690: 00ab27e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ 7691: 004d6bb1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 7692: 0028ba09 276 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 7693: 00b19d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 7694: 00b19538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 7695: 00399155 172 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 7696: 00b189f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 7697: 00b19d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 7698: 004e673d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 7699: 0041b141 64 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ 7700: 004d0739 432 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 7701: 002ea7bd 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 7702: 006f6e21 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 7702: 006f6e31 142 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 7703: 00a0b4f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxds │ │ │ │ 7704: 00ab6df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ 7705: 00555865 10 FUNC GLOBAL DEFAULT 12 helper_40x_rfci │ │ │ │ 7706: 00405175 76 FUNC GLOBAL DEFAULT 12 vfio_device_attach │ │ │ │ - 7707: 006f8479 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 7707: 006f8489 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 7708: 00ac25b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 7709: 00aabdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 7710: 00aabaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 7711: 004fc3e9 48 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_notreached │ │ │ │ 7712: 00b18560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 7713: 00b196b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 7714: 0072ab8d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 7714: 0072ab9d 60 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 7715: 00b1829c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 7716: 00b19244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 7717: 00b18e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 7718: 00b19348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 7719: 0043fe61 116 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 7720: 005cb651 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 7721: 00714441 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 7722: 0073f979 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ - 7723: 00716245 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 7720: 005cb661 144 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 7721: 00714451 58 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 7722: 0073f989 104 FUNC GLOBAL DEFAULT 12 visit_type_GICCapability_members │ │ │ │ + 7723: 00716255 268 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 7724: 00abdd44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 7725: 002948ed 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 7726: 005d241d 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 7726: 005d242d 80 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 7727: 00b18314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 7728: 0039b0bd 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 7729: 00abd4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ 7730: 004f9f91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 7731: 00abbc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 7732: 00aba3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 7733: 0028b3a1 6 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 7734: 0042edc1 412 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 7735: 00ab3608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 7736: 005db3b5 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 7736: 005db3c5 328 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 7737: 009f6e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 7738: 0059f999 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 7738: 0059f9a9 172 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 7739: 009b9a40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 7740: 005e399d 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 7740: 005e39ad 96 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ 7741: 0044d0d5 76 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 7742: 00b18210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 7743: 00a14348 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMHRADDSHS │ │ │ │ 7744: 002f54b9 128 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 7745: 0060fced 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 7745: 0060fcfd 188 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 7746: 00a08bb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULDP │ │ │ │ 7747: 00473989 40 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 7748: 00a090e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXDP │ │ │ │ 7749: 00b18b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_DSTATE │ │ │ │ 7750: 00ab0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ 7751: 002b661d 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 7752: 00ac4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 7753: 00b1a3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 7754: 005fec55 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 7754: 005fec65 16 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 7755: 00b1a3b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 7756: 006235c1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 7756: 006235d1 42 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 7757: 00abcda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 7758: 00b198d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ 7759: 00a02f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efststlt │ │ │ │ - 7760: 0062eed5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 7761: 0071e8e5 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 7760: 0062eee5 128 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 7761: 0071e8f5 8 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 7762: 00ac1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 7763: 006bb069 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 7764: 0073e321 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 7763: 006bb079 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 7764: 0073e331 228 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ 7765: 002c3dcd 68 FUNC GLOBAL DEFAULT 12 crs_range_set_init │ │ │ │ - 7766: 0070841d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ - 7767: 006cc919 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ + 7766: 0070842d 112 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 7767: 006cc929 156 FUNC GLOBAL DEFAULT 12 visit_type_FirmwareLog_members │ │ │ │ 7768: 00b17962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 7769: 005d05cd 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 7770: 0063241d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ - 7771: 0059b40d 144 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ + 7769: 005d05dd 42 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 7770: 0063242d 280 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 7771: 0059b41d 144 FUNC GLOBAL DEFAULT 12 decNumberCopyAbs │ │ │ │ 7772: 00496ca5 192 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 7773: 00b19882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 7774: 00ab7360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_WRITE_EVENT │ │ │ │ 7775: 00b18ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_CLAIMED_DSTATE │ │ │ │ 7776: 00aacc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 7777: 00b1a316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 7778: 00ab4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 7779: 00287529 136 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 7780: 00413491 52 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 7781: 00abf084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 7782: 006f44ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 7783: 006dd8bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 7782: 006f44fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 7783: 006dd8cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 7784: 00291e05 98 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ 7785: 004ccde5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 7786: 00b17690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 7787: 00b17621 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 7788: 00b18b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_IBM_CONFIGURE_CONNECTOR_INVALID_DSTATE │ │ │ │ 7789: 00aaaf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 7790: 009bcfe4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 7791: 0062a62d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 7791: 0062a63d 22 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 7792: 004e75d5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ - 7793: 006fbc2d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ + 7793: 006fbc3d 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_sev_inject_launch_secret │ │ │ │ 7794: 00ac4308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 7795: 00552965 196 FUNC GLOBAL DEFAULT 12 helper_VSUBECUQ │ │ │ │ 7796: 00b19576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 7797: 00aadb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 7798: 005e3349 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 7798: 005e3359 116 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ 7799: 00aafe28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_WRITE_EVENT │ │ │ │ - 7800: 007382cd 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 7800: 007382dd 276 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ 7801: 003d97bd 88 FUNC GLOBAL DEFAULT 12 pit_set_gate │ │ │ │ - 7802: 0068f8c9 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 7802: 0068f8d9 264 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 7803: 002875b1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 7804: 00aaabc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 7805: 00ac1f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 7806: 00b17d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 7807: 00ac0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 7808: 00ac2ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 7809: 00b191ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 7810: 0054c655 74 FUNC GLOBAL DEFAULT 12 helper_vsubfp │ │ │ │ 7811: 00337c3d 792 FUNC GLOBAL DEFAULT 12 ps2_write_keyboard │ │ │ │ 7812: 0028e7e5 88 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 7813: 00b191c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 7814: 0064c3d1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 7814: 0064c3e1 532 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 7815: 00aaeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 7816: 00b18366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 7817: 00463bfd 60 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ 7818: 004512b9 316 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 7819: 004e7989 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 7820: 00502859 2044 FUNC GLOBAL DEFAULT 12 ppc_booke_xlate │ │ │ │ 7821: 00abd058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 7822: 00b18e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 7823: 0042d481 56 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 7824: 00aaccd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 7825: 00712d8d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 7825: 00712d9d 50 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 7826: 004fae95 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchq_le_mmu │ │ │ │ 7827: 00ab936c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 7828: 0065fc41 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 7828: 0065fc51 64 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ 7829: 0054e599 62 FUNC GLOBAL DEFAULT 12 helper_VMULOSB │ │ │ │ 7830: 002c7a3d 72 FUNC GLOBAL DEFAULT 12 acpi_table_end │ │ │ │ - 7831: 00746025 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 7831: 00746035 300 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 7832: 00aaac24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 7833: 00b181b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 7834: 00540bd1 292 FUNC GLOBAL DEFAULT 12 helper_xvmadddp │ │ │ │ 7835: 00aad188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 7836: 00ab58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 7837: 00ab980c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 7838: 009ba650 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ 7839: 0054e619 62 FUNC GLOBAL DEFAULT 12 helper_VMULOSH │ │ │ │ - 7840: 00712d2d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 7840: 00712d3d 88 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 7841: 00b18f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_SET_SCALER_DSTATE │ │ │ │ 7842: 004b568d 164 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 7843: 00b18b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 7844: 006b8acd 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 7844: 006b8add 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 7845: 00ab9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 7846: 00ab1ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 7847: 006b00a1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 7847: 006b00b1 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 7848: 0046d611 272 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 7849: 003da6ad 196 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 7850: 00b189ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 7851: 00b19780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 7852: 006eed3d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 7853: 006e617d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 7852: 006eed4d 172 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 7853: 006e618d 196 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 7854: 00b183a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 7855: 00692e65 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 7855: 00692e75 384 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 7856: 00b1989e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 7857: 00b19a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 7858: 005e5689 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 7858: 005e5699 70 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 7859: 00b19716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 7860: 0054e685 42 FUNC GLOBAL DEFAULT 12 helper_VMULOSW │ │ │ │ 7861: 00b19c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 7862: 005acdb9 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 7862: 005acdc9 164 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 7863: 00b18eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 7864: 00b18e24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 7865: 00aaebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 7866: 006a98e9 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 7866: 006a98f9 184 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 7867: 00290cc9 128 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 7868: 006c76e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 7868: 006c76f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 7869: 0049f941 284 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 7870: 0028c389 296 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 7871: 009f6df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 7872: 00b18f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_DSTATE │ │ │ │ 7873: 00abf294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 7874: 00b17ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 7875: 00ac09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 7876: 003a0aed 270 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 7877: 00b18f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_READ_DSTATE │ │ │ │ 7878: 00b19266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 7879: 00b18ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 7880: 006bddb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 7880: 006bddc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ 7881: 00508c45 108 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_vtb │ │ │ │ - 7882: 0069f00d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 7883: 0060fc3d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 7882: 0069f01d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 7883: 0060fc4d 176 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 7884: 009f95a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 7885: 00b17603 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 7886: 00b175da 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 7887: 003df619 96 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 7888: 00700711 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 7888: 00700721 128 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 7889: 009f9944 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 7890: 00676f21 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 7890: 00676f31 1676 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 7891: 00ab1244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 7892: 00ab0b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 7893: 00713591 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 7894: 0070faf5 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 7893: 007135a1 164 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 7894: 0070fb05 136 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 7895: 004970ed 504 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 7896: 00b19d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 7897: 00ab5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 7898: 00b195e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 7899: 00b17ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_DSTATE │ │ │ │ 7900: 00b19236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 7901: 00ab6a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 7902: 006be4e9 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 7903: 005fde39 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 7902: 006be4f9 268 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 7903: 005fde49 452 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 7904: 00ab9aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 7905: 006c2945 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 7905: 006c2955 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 7906: 00b17fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 7907: 00b18f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_ENABLE_DSTATE │ │ │ │ - 7908: 0059b701 54 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ + 7908: 0059b711 54 FUNC GLOBAL DEFAULT 12 decNumberIsNormal │ │ │ │ 7909: 0048daf9 500 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 7910: 006f189d 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 7910: 006f18ad 152 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 7911: 00274f6d 106 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ 7912: 00ac296c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_CPU_TOPOLOGY_EVENT │ │ │ │ - 7913: 005efe99 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 7913: 005efea9 164 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 7914: 0054e6ed 62 FUNC GLOBAL DEFAULT 12 helper_VMULOUB │ │ │ │ 7915: 00b18064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 7916: 007107d9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 7916: 007107e9 84 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 7917: 00abeb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 7918: 00aaae1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 7919: 00a1124c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhpx │ │ │ │ 7920: 00abadd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 7921: 009bc01c 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ 7922: 0054e76d 62 FUNC GLOBAL DEFAULT 12 helper_VMULOUH │ │ │ │ - 7923: 005e9b3d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 7924: 0071f9a1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 7923: 005e9b4d 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 7924: 0071f9b1 24 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 7925: 0028ae35 10 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ 7926: 004d0721 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 7927: 00ab67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 7928: 0028c149 288 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 7929: 006a2895 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 7929: 006a28a5 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 7930: 00aba868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_WRITE_EVENT │ │ │ │ 7931: 003b22c1 160 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 7932: 00abda64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 7933: 00b18b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_PARSE_VECTOR_DSTATE │ │ │ │ 7934: 00ac1730 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 7935: 005ce805 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 7935: 005ce815 36 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 7936: 003a3a2d 52 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 7937: 00b17c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 7938: 00b17cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ 7939: 00a0d25c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpudz │ │ │ │ - 7940: 008c6098 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 7940: 008c60b0 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 7941: 00b18b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_DSTATE │ │ │ │ 7942: 00283319 224 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 7943: 006e3551 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 7944: 0070dcf9 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 7945: 0073e155 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 7943: 006e3561 172 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 7944: 0070dd09 288 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 7945: 0073e165 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 7946: 00b1935c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ 7947: 004f67a5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 7948: 0054e7d9 42 FUNC GLOBAL DEFAULT 12 helper_VMULOUW │ │ │ │ 7949: 00abbca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ 7950: 00539019 280 FUNC GLOBAL DEFAULT 12 helper_DRSP │ │ │ │ - 7951: 006be01d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 7951: 006be02d 132 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ 7952: 00a10da8 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsmul │ │ │ │ 7953: 00b19dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 7954: 0072a909 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 7954: 0072a919 126 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 7955: 00443d9d 42 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 7956: 00b1776a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 7957: 00b17a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_WRITE_LABEL_DSTATE │ │ │ │ - 7958: 00591685 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ + 7958: 00591699 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR0_ureg │ │ │ │ 7959: 00ab8dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 7960: 00282f45 356 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 7961: 00538a35 188 FUNC GLOBAL DEFAULT 12 helper_DRRNDQ │ │ │ │ 7962: 00ac25c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 7963: 00b19056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 7964: 004fc9bd 120 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 7965: 00590269 100 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ - 7966: 006d3701 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 7965: 0059027d 100 FUNC GLOBAL DEFAULT 12 spr_read_decr │ │ │ │ + 7966: 006d3711 132 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 7967: 00ac20f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 7968: 006b2879 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 7969: 0071fa15 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ - 7970: 0073fd69 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ + 7968: 006b2889 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 7969: 0071fa25 10 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 7970: 0073fd79 16 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo_members │ │ │ │ 7971: 00b17c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 7972: 00460771 92 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 7973: 006e8245 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 7973: 006e8255 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 7974: 009bc614 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 7975: 00347f39 12 FUNC GLOBAL DEFAULT 12 DBDMA_kick │ │ │ │ 7976: 00b194c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 7977: 00ac3098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 7978: 003e1709 16 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 7979: 0053bdad 64 FUNC GLOBAL DEFAULT 12 helper_FCFID │ │ │ │ 7980: 00b184e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 7981: 0060008d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 7981: 0060009d 156 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 7982: 00b19192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ 7983: 00ac0094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_DWORD_EVENT │ │ │ │ - 7984: 0072d83d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 7984: 0072d84d 176 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ 7985: 00ab39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_EVENT │ │ │ │ - 7986: 00606055 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 7986: 00606065 188 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 7987: 00abd3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 7988: 00700791 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 7988: 007007a1 196 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 7989: 00ab1924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ 7990: 005016c1 72 FUNC GLOBAL DEFAULT 12 ppc32_cpu_write_elf32_note │ │ │ │ 7991: 00b19ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 7992: 002c1cb5 480 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 7993: 0069c731 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 7993: 0069c741 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ 7994: 00ab7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROP_EVENT │ │ │ │ - 7995: 0065a08d 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 7996: 006b3435 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 7995: 0065a09d 396 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 7996: 006b3445 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 7997: 00aac378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 7998: 006f4ea9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 7999: 00731349 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 7998: 006f4eb9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 7999: 00731359 26 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 8000: 00ac0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_EVENT │ │ │ │ 8001: 00b1902c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 8002: 00b18ac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_MSG_RECV_DSTATE │ │ │ │ 8003: 00a08c3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVDP │ │ │ │ 8004: 00b1829e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 8005: 00b176aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 8006: 00656dc9 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 8006: 00656dd9 76 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 8007: 0047c5e1 34 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 8008: 00b18942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 8009: 00abbf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 8010: 00b1979c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 8011: 00a0a580 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_check_status │ │ │ │ 8012: 00af6eec 8 OBJECT GLOBAL DEFAULT 25 cpr_state │ │ │ │ 8013: 00294d1d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 8014: 00b185c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 8015: 00aad724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_READ_EVENT │ │ │ │ 8016: 0048fa61 592 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 8017: 00396a11 44 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 8018: 00b17c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 8019: 006ec9fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 8019: 006eca0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 8020: 004e5d31 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 8021: 0028b7e1 276 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 8022: 00713399 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 8022: 007133a9 80 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 8023: 00aae180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ 8024: 004dd679 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ 8025: 00a11564 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsb │ │ │ │ - 8026: 008daa38 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 8026: 008daa50 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 8027: 00aaf62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 8028: 002c25e1 256 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 8029: 00b18382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 8030: 00abbe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 8031: 00ac2f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 8032: 00365a79 232 FUNC GLOBAL DEFAULT 12 igb_core_set_link_status │ │ │ │ 8033: 00abea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 8034: 0028b3f9 6 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 8035: 00689e11 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 8035: 00689e21 48 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 8036: 00a114e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsh │ │ │ │ 8037: 0048d89d 268 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 8038: 00b184ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ 8039: 004bd4fd 216 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 8040: 00590aa9 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ + 8040: 00590abd 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatl │ │ │ │ 8041: 004977f5 388 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 8042: 00b18c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 8043: 00ab71c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ 8044: 0054d1ad 128 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp │ │ │ │ - 8045: 006efe91 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 8045: 006efea1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 8046: 00b1991e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 8047: 00af5e00 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 8048: 006a14e1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 8048: 006a14f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 8049: 004772b5 96 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 8050: 0039ebb9 88 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 8051: 00b17862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 8052: 00b175fa 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 8053: 00b18dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ 8054: 004d6a61 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 8055: 00b18f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_INVALID_DSTATE │ │ │ │ 8056: 00aaf71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 8057: 00685c2d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 8058: 00590999 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ - 8059: 006a1bed 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 8057: 00685c3d 176 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 8058: 005909ad 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu │ │ │ │ + 8059: 006a1bfd 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 8060: 004ffa0d 16 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 8061: 00ac2ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 8062: 00a0feb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuidz │ │ │ │ 8063: 00440529 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 8064: 00a1145c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupkhsw │ │ │ │ 8065: 004fe541 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 8066: 00404ee1 168 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 8067: 00aaddb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 8068: 004b3925 208 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 8069: 00aacb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 8070: 00b191b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 8071: 004fb3d5 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_be_mmu │ │ │ │ 8072: 00b19340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 8073: 00b195f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 8074: 0071e0ad 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 8074: 0071e0bd 64 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 8075: 00aac650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 8076: 0046dc89 152 FUNC GLOBAL DEFAULT 12 cpr_exec_output │ │ │ │ 8077: 004e4395 164 FUNC GLOBAL DEFAULT 12 accel_irqchip_update_msi_route │ │ │ │ 8078: 00ab1dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 8079: 00b19262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 8080: 00712c71 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 8080: 00712c81 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 8081: 00b1a2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 8082: 00aadd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 8083: 00ac2518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_EXPANSION_EVENT │ │ │ │ - 8084: 005e9ba1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 8084: 005e9bb1 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 8085: 00ab5624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 8086: 005cc169 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 8086: 005cc179 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 8087: 009fd9b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 8088: 00323a69 192 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 8089: 0048a789 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 8090: 0040d899 980 FUNC GLOBAL DEFAULT 12 vfio_user_validate_version │ │ │ │ 8091: 0043f5fd 72 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 8092: 00af5978 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 8093: 00ab6970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 8094: 002a9cd5 10 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 8095: 002830a9 360 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 8096: 006dd881 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 8097: 006f4925 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 8098: 006bbab9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 8096: 006dd891 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 8097: 006f4935 420 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 8098: 006bbac9 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 8099: 00aac980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 8100: 0070da19 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 8100: 0070da29 72 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 8101: 00b19a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_SET_DSTATE │ │ │ │ 8102: 00b18642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 8103: 0048d451 992 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 8104: 006e8c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 8104: 006e8ca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 8105: 0028e95d 50 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 8106: 00ae4fd8 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 8107: 00ab2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 8108: 00b19b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 8109: 00b19ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 8110: 009a8f80 64 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 8111: 00b19d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 8112: 00aba1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 8113: 006bf145 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 8113: 006bf155 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 8114: 00ab20e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 8115: 00ab5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ 8116: 00a09e48 132 OBJECT GLOBAL DEFAULT 24 helper_info_raise_exception │ │ │ │ 8117: 00505525 38 FUNC GLOBAL DEFAULT 12 helper_store_40x_pid │ │ │ │ - 8118: 006311a5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 8118: 006311b5 644 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 8119: 00b18c3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 8120: 005c1931 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 8120: 005c1941 96 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 8121: 004fe661 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 8122: 0048aa11 312 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 8123: 0061955d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 8123: 0061956d 252 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 8124: 00aae100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 8125: 006f6631 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 8125: 006f6641 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 8126: 00ac1514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VPA_ADDR_GET_EVENT │ │ │ │ 8127: 00b18196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 8128: 00292f15 74 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 8129: 00abbeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ 8130: 00ab7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PATH_EVENT │ │ │ │ - 8131: 006d3785 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ - 8132: 00590a21 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ + 8131: 006d3795 76 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 8132: 00590a35 136 FUNC GLOBAL DEFAULT 12 spr_write_dbatu_h │ │ │ │ 8133: 00b19bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ - 8134: 005debe1 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ + 8134: 005debf1 120 FUNC GLOBAL DEFAULT 12 qio_channel_socket_set_send_buffer │ │ │ │ 8135: 004b3495 144 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 8136: 00b18a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_UNMAP_DSTATE │ │ │ │ 8137: 00b189c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 8138: 00ac4218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 8139: 00ab9a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 8140: 00ab972c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 8141: 00556325 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_pit │ │ │ │ @@ -8148,241 +8148,241 @@ │ │ │ │ 8144: 003cb7cd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 8145: 004e6831 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 8146: 00b199a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 8147: 00b18fea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 8148: 00b17e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 8149: 00403bed 72 FUNC GLOBAL DEFAULT 12 vfio_cpr_load_vector_fd │ │ │ │ 8150: 00b181ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 8151: 00732ca1 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 8151: 00732cb1 58 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 8152: 00b1820e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 8153: 00aab750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 8154: 0061028d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 8154: 0061029d 116 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 8155: 00294b59 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 8156: 00b175b2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 8157: 00294b99 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ 8158: 00ab221c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_READ_EVENT │ │ │ │ - 8159: 0062a041 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 8159: 0062a051 80 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 8160: 00ac228c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 8161: 00b179d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 8162: 00733ad1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 8162: 00733ae1 152 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 8163: 00b18012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 8164: 00621c5d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 8164: 00621c6d 76 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 8165: 004411b1 116 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 8166: 0048e4b1 272 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 8167: 00abf3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 8168: 00aae260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 8169: 006f46cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 8170: 005cd631 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 8171: 00700cfd 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 8169: 006f46dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 8170: 005cd641 248 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 8171: 00700d0d 232 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 8172: 00440cdd 84 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 8173: 00b17db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 8174: 00648de1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 8175: 006b5f95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 8176: 00615941 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 8174: 00648df1 112 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 8175: 006b5fa5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 8176: 00615951 596 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 8177: 00415595 152 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 8178: 0069bb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 8178: 0069bb4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ 8179: 00b18f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_DSTATE │ │ │ │ - 8180: 0086d3d4 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ + 8180: 0086d3ec 64 OBJECT GLOBAL DEFAULT 14 vmstate_memory_hotplug │ │ │ │ 8181: 004f92d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 8182: 00723c79 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 8182: 00723c89 616 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 8183: 00b19558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 8184: 00b17812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ - 8185: 005af5a9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ + 8185: 005af5b9 46 FUNC GLOBAL DEFAULT 12 vfio_container_devices_dirty_tracking_is_supported │ │ │ │ 8186: 00ab2cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 8187: 00b198b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 8188: 00ab1ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 8189: 00625ea5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 8190: 00647f35 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 8189: 00625eb5 88 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 8190: 00647f45 632 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 8191: 0045655d 212 FUNC GLOBAL DEFAULT 12 address_space_is_io │ │ │ │ 8192: 002b5379 128 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 8193: 00b176e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 8194: 00506529 264 FUNC GLOBAL DEFAULT 12 ppc_cpu_tlb_fill │ │ │ │ 8195: 00b19b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 8196: 00abbb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 8197: 0070020d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 8197: 0070021d 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 8198: 009fb390 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 8199: 005031a9 1340 FUNC GLOBAL DEFAULT 12 dump_mmu │ │ │ │ 8200: 00ab9cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 8201: 00716425 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 8202: 0072c3b5 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 8201: 00716435 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 8202: 0072c3c5 92 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ 8203: 002f8c45 2 FUNC GLOBAL DEFAULT 12 cxl_fmws_set_memmap │ │ │ │ - 8204: 00690c69 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 8204: 00690c79 852 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 8205: 00b18da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 8206: 0041cfdd 96 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 8207: 00ac1f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 8208: 009bcd6c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 8209: 0028b391 6 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 8210: 002c5a89 352 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 8211: 00b17974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 8212: 00b1a31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 8213: 005cb745 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 8213: 005cb755 4 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 8214: 00ab33a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 8215: 00b19bd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 8216: 00625e9d 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 8216: 00625ead 8 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ 8217: 0044e4c9 464 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 8218: 00ab959c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 8219: 00ab1b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 8220: 002e006d 76 FUNC GLOBAL DEFAULT 12 isa_fdc_set_enabled │ │ │ │ 8221: 00b178d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ 8222: 00b189e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_PCIR_OFFSET_DSTATE │ │ │ │ - 8223: 006f7415 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 8223: 006f7425 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 8224: 00b179ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 8225: 005564c9 2 FUNC GLOBAL DEFAULT 12 spr_noaccess │ │ │ │ 8226: 00b17716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 8227: 002c7545 88 FUNC GLOBAL DEFAULT 12 aml_sizeof │ │ │ │ 8228: 00b18d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 8229: 00ab6730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 8230: 00ab5274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 8231: 00abf754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 8232: 00b19098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 8233: 00abbc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 8234: 005cbf55 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 8234: 005cbf65 40 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 8235: 00ac3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 8236: 00b19600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 8237: 00b17f3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 8238: 00701985 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 8239: 005cfe49 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 8238: 00701995 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 8239: 005cfe59 68 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 8240: 004e68b9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 8241: 00b17f48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 8242: 006064e1 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 8242: 006064f1 14 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ 8243: 004ccffd 400 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 8244: 00539ca1 368 FUNC GLOBAL DEFAULT 12 helper_DENBCD │ │ │ │ 8245: 00ab824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 8246: 00276de9 3520 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 8247: 00b180e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 8248: 00b191fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ 8249: 00423b49 372 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 8250: 006f3c81 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 8250: 006f3c91 188 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 8251: 00b18cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 8252: 006d65d1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 8252: 006d65e1 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 8253: 00b18806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 8254: 006fe1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 8254: 006fe1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 8255: 00ab4f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 8256: 00b19b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ 8257: 004f5b9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 8258: 002ea51d 120 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 8259: 00b199ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 8260: 005b426d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 8260: 005b427d 344 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ 8261: 00ab4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_STATE_CHANGE_EVENT │ │ │ │ - 8262: 00694085 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 8262: 00694095 70 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 8263: 004fe8cd 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 8264: 00ac2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 8265: 004e8149 124 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 8266: 00b1823e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 8267: 00b17cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 8268: 00ac323c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ 8269: 00abaad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_EVENT │ │ │ │ 8270: 00264751 128 FUNC GLOBAL DEFAULT 12 target_aarch64 │ │ │ │ - 8271: 005fc811 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 8271: 005fc821 140 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 8272: 009bc338 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 8273: 00555f7d 308 FUNC GLOBAL DEFAULT 12 helper_store_hdecr │ │ │ │ 8274: 00abcc18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CPR_FIND_DEVICE_EVENT │ │ │ │ 8275: 003a2859 40 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 8276: 00b186e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 8277: 00b1871c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 8278: 00abe270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 8279: 00ab4574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 8280: 00b181a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 8281: 00b18c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DISCONNECT_DSTATE │ │ │ │ 8282: 004e89f1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 8283: 00ab7e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_OVEC_PARSE_VECTOR_EVENT │ │ │ │ 8284: 00b181de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 8285: 0084ec04 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 8286: 006e534d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 8287: 00651a39 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 8288: 006bee75 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 8285: 0084ec1c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 8286: 006e535d 196 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 8287: 00651a49 1388 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 8288: 006bee85 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 8289: 00ab1634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 8290: 002903c5 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ 8291: 004f9519 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 8292: 009fb30c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 8293: 00713a05 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 8293: 00713a15 216 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 8294: 004787d9 704 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 8295: 00685cdd 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 8295: 00685ced 208 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 8296: 00ac0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 8297: 00b19a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_FP_IGNORE_DSTATE │ │ │ │ 8298: 0032a581 64 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 8299: 00b194b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 8300: 00b190b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 8301: 006d5b1d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 8301: 006d5b2d 212 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 8302: 00ac1bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 8303: 006e2015 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 8303: 006e2025 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 8304: 00b18c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 8305: 006506b9 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 8305: 006506c9 104 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 8306: 00aae2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 8307: 00ab7e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_EVENT │ │ │ │ 8308: 00ab03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 8309: 00b1875a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 8310: 00a00694 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 8311: 00b1914c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 8312: 00b19cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ 8313: 004f456d 256 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 8314: 00b1866e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 8315: 006b6bfd 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 8315: 006b6c0d 136 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 8316: 00b18238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 8317: 0071319d 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 8317: 007131ad 16 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 8318: 00ab3628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 8319: 00ac1084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 8320: 006bab71 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 8320: 006bab81 164 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 8321: 00ac44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 8322: 00ab75e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRACKLE_SET_IRQ_EVENT │ │ │ │ 8323: 00abf104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 8324: 00b1856e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 8325: 00737171 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 8325: 00737181 118 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 8326: 00abc2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ 8327: 00b17ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_SIZE_LO_DSTATE │ │ │ │ 8328: 0035ddc5 12 FUNC GLOBAL DEFAULT 12 e1000e_receive_iov │ │ │ │ - 8329: 006c3281 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 8329: 006c3291 236 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ 8330: 0045838d 412 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 8331: 00b17c0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ 8332: 00b1907e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 8333: 00903ae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ - 8334: 00591741 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ + 8334: 00591755 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC56_ureg │ │ │ │ 8335: 00abf054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 8336: 0070287d 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 8337: 00729b39 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 8336: 0070288d 132 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 8337: 00729b49 260 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 8338: 00abb5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 8339: 00b18a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_WRITE_DSTATE │ │ │ │ 8340: 00ab2064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 8341: 00ab2938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ 8342: 0047fd89 408 FUNC GLOBAL DEFAULT 12 mark_postcopy_blocktime_begin │ │ │ │ - 8343: 006c4529 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 8343: 006c4539 132 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 8344: 004fc8e9 144 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 8345: 00abea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 8346: 0060fad5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 8346: 0060fae5 6 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ 8347: 0044c951 108 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 8348: 00540e11 284 FUNC GLOBAL DEFAULT 12 helper_xvnmadddp │ │ │ │ 8349: 00ac0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 8350: 0059088d 140 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ + 8350: 005908a1 140 FUNC GLOBAL DEFAULT 12 spr_write_ibatl_h │ │ │ │ 8351: 002c4149 116 FUNC GLOBAL DEFAULT 12 init_aml_allocator │ │ │ │ 8352: 00377789 74 FUNC GLOBAL DEFAULT 12 fp_port_eg │ │ │ │ 8353: 004f5ae1 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 8354: 0047f5ed 20 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 8355: 00aae844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 8356: 006ada91 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 8356: 006adaa1 788 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 8357: 003977f1 6 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 8358: 00291511 116 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 8359: 00b19702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 8360: 00298335 130 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 8361: 006c4d7d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 8361: 006c4d8d 208 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 8362: 00b17972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 8363: 00aac870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ 8364: 00b192f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 8365: 00ab45e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 8366: 00aac2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 8367: 00b1859e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 8368: 0084e82c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 8368: 0084e844 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 8369: 00b19828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_BYTE_DSTATE │ │ │ │ 8370: 0049b419 96 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 8371: 00ab2fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 8372: 00ac2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 8373: 00b19bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 8374: 00ac00d4 152 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 8375: 006f5985 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 8375: 006f5995 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 8376: 004e6941 124 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 8377: 00649aed 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 8377: 00649afd 192 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 8378: 00ab2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ 8379: 004cf0d5 148 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 8380: 00480c3d 18 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 8381: 00555c55 66 FUNC GLOBAL DEFAULT 12 helper_book3s_trace │ │ │ │ 8382: 00ac16b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 8383: 002f36dd 68 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 8384: 00b17bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ @@ -8391,34 +8391,34 @@ │ │ │ │ 8387: 009af288 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ 8388: 00262b19 128 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 8389: 00ab95bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 8390: 00469afd 120 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 8391: 00b1786c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 8392: 0028b409 6 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ 8393: 004bd401 128 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 8394: 005d4a31 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 8394: 005d4a41 140 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 8395: 00ab7480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_WRITE_EVENT │ │ │ │ 8396: 00ab29a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 8397: 00b18dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 8398: 00a06170 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4 │ │ │ │ 8399: 00b18646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 8400: 00ab50d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 8401: 0062626d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 8401: 0062627d 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 8402: 00b18e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 8403: 00497745 60 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 8404: 00294c59 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 8405: 00b1946a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 8406: 00b187d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 8407: 00abb8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 8408: 00aab020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 8409: 00ab1f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 8410: 005d7a09 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 8410: 005d7a19 228 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 8411: 00b18dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 8412: 006f1101 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 8413: 006baea1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 8412: 006f1111 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 8413: 006baeb1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 8414: 00abed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 8415: 0053ca4d 106 FUNC GLOBAL DEFAULT 12 helper_FSUBS │ │ │ │ 8416: 00b197aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ 8417: 004d7241 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 8418: 00b17732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 8419: 00470539 340 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 8420: 00aabf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ @@ -8427,139 +8427,139 @@ │ │ │ │ 8423: 00ab948c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 8424: 00b188fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 8425: 00b17614 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 8426: 0043175d 60 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 8427: 00a089a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMULSP │ │ │ │ 8428: 00a08fd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVMAXSP │ │ │ │ 8429: 00b18116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 8430: 0086f678 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 8431: 005e5599 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 8430: 0086f690 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 8431: 005e55a9 232 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 8432: 00b19b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 8433: 00abf7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 8434: 00274dbd 70 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 8435: 005e985d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 8435: 005e986d 136 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 8436: 00b17bf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 8437: 00ab12b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 8438: 00b18e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 8439: 00b18022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 8440: 0044286d 28 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 8441: 00b17c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 8442: 0047029d 320 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 8443: 00b18ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ 8444: 00b189cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_BIT_DSTATE │ │ │ │ 8445: 004e3219 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 8446: 00b17d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 8447: 006935cd 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 8447: 006935dd 44 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 8448: 00b19428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 8449: 006fc87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 8449: 006fc88d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 8450: 00b19840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 8451: 009fd280 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 8452: 00683fdd 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 8452: 00683fed 424 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 8453: 00b175c6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 8454: 003a1025 26 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 8455: 00708f55 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 8455: 00708f65 248 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 8456: 004302a9 144 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 8457: 002b9fe5 592 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ 8458: 004592d1 60 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 8459: 00ab7148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 8460: 00a02d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsdiv │ │ │ │ 8461: 00b17948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 8462: 006f5141 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 8462: 006f5151 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ 8463: 00b181f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_ISA_WRITE_DSTATE │ │ │ │ - 8464: 00651fa5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 8465: 0061bf95 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 8464: 00651fb5 152 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 8465: 0061bfa5 64 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 8466: 0042359d 76 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 8467: 00aad8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_CPU_EVENT │ │ │ │ 8468: 00b17b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 8469: 002f3721 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 8470: 003541c1 120 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 8471: 00b180ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 8472: 00441f75 76 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ 8473: 0044e1dd 96 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 8474: 00aad478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ 8475: 00324b41 144 FUNC GLOBAL DEFAULT 12 pm_smbus_init │ │ │ │ - 8476: 006905f9 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 8477: 00604541 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 8478: 0070cd05 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 8476: 00690609 24 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 8477: 00604551 560 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 8478: 0070cd15 216 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 8479: 00b19ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 8480: 00abb760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 8481: 0053da71 94 FUNC GLOBAL DEFAULT 12 helper_evfststeq │ │ │ │ 8482: 00b1783a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 8483: 00b191f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 8484: 009ba560 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 8485: 006fe6d5 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 8485: 006fe6e5 132 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 8486: 00265419 12 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 8487: 00ab7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_READB_EVENT │ │ │ │ 8488: 00b187fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 8489: 00b197e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ 8490: 004e3159 96 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 8491: 00aacc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 8492: 0069897d 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 8492: 0069898d 142 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 8493: 002c3141 192 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 8494: 0028a9c1 248 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 8495: 00aadce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 8496: 00b18a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_WRITE_DSTATE │ │ │ │ 8497: 005052d9 132 FUNC GLOBAL DEFAULT 12 helper_store_sr │ │ │ │ 8498: 00440791 100 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events_common │ │ │ │ 8499: 004608f9 132 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 8500: 00b17e72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 8501: 005ef849 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 8501: 005ef859 160 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 8502: 00ac039c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 8503: 00ab16f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 8504: 006b91d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 8504: 006b91e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 8505: 00ab1214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 8506: 005caf69 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 8507: 006b7441 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 8506: 005caf79 124 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 8507: 006b7451 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 8508: 00abdcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 8509: 00abf3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 8510: 00ab8b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 8511: 006c40ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 8512: 00614995 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 8511: 006c40fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 8512: 006149a5 148 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 8513: 004a4785 1800 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 8514: 00b0ef30 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 8515: 00b18fd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 8516: 006b020d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 8517: 0062ad49 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 8516: 006b021d 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 8517: 0062ad59 14 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 8518: 00b19bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 8519: 00aac820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 8520: 00b180d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 8521: 00b1826a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ 8522: 002b4a89 48 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 8523: 00b1960e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 8524: 00aac930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 8525: 002871a1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 8526: 006e9f0d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 8527: 00590595 112 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ - 8528: 00631d39 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 8526: 006e9f1d 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 8527: 005905a9 112 FUNC GLOBAL DEFAULT 12 spr_write_atbl │ │ │ │ + 8528: 00631d49 168 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 8529: 00ac0084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_QWORD_EVENT │ │ │ │ 8530: 00b196aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 8531: 00541049 244 FUNC GLOBAL DEFAULT 12 helper_xvmaddsp │ │ │ │ 8532: 009f8e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 8533: 00ac4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 8534: 00b1947a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ 8535: 002e8bbd 124 FUNC GLOBAL DEFAULT 12 platform_bus_get_mmio_addr │ │ │ │ - 8536: 005a3c3d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 8536: 005a3c4d 128 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 8537: 00b19766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 8538: 006a3c11 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 8538: 006a3c21 900 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 8539: 00b18ee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 8540: 00469801 72 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 8541: 006a2d75 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 8541: 006a2d85 260 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 8542: 00b181ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_IO_READ_DSTATE │ │ │ │ 8543: 00b17d8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 8544: 00abb4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 8545: 005e4d5d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 8545: 005e4d6d 252 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 8546: 00b180da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ - 8547: 00590605 112 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ + 8547: 00590619 112 FUNC GLOBAL DEFAULT 12 spr_write_atbu │ │ │ │ 8548: 00b1991a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 8549: 00297df9 416 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 8550: 00ab6be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 8551: 002f8365 68 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 8552: 00ab8acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 8553: 00741b65 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ - 8554: 0073cc15 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 8553: 00741b75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSectionList │ │ │ │ + 8554: 0073cc25 164 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 8555: 002e9b0d 400 FUNC GLOBAL DEFAULT 12 platform_bus_add_all_fdt_nodes │ │ │ │ 8556: 00b1880c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ 8557: 00486829 428 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 8558: 00ab3418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 8559: 00b178e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 8560: 00ab19b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 8561: 00b19c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ @@ -8567,252 +8567,252 @@ │ │ │ │ 8563: 00aafa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 8564: 009f8630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 8565: 00b1826c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 8566: 00abdfd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 8567: 00b1929a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 8568: 00aaf10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 8569: 009b9fbc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 8570: 0070904d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 8570: 0070905d 240 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 8571: 009f0e9c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 8572: 006c337d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 8572: 006c338d 200 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 8573: 00b17922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 8574: 009f0ebc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 8575: 0031dd25 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 8576: 009f0efc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 8577: 003a1955 172 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 8578: 0059b0bd 168 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ + 8578: 0059b0cd 168 FUNC GLOBAL DEFAULT 12 decNumberSubtract │ │ │ │ 8579: 00b18b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_WRITE_DSTATE │ │ │ │ - 8580: 006860a1 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 8580: 006860b1 376 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 8581: 00ac302c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 8582: 00719fd5 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 8583: 00591e2d 556 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ - 8584: 006bbe75 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 8582: 00719fe5 260 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 8583: 00591e41 556 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromString │ │ │ │ + 8584: 006bbe85 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 8585: 00aaad10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 8586: 00b176f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 8587: 0032d9b1 392 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ 8588: 00aba768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_OVERFLOW_EVENT │ │ │ │ - 8589: 0070e011 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 8589: 0070e021 4 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ 8590: 004d1d1d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 8591: 00abf544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 8592: 002e935d 200 FUNC GLOBAL DEFAULT 12 ptimer_run │ │ │ │ 8593: 00285869 204 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 8594: 006bd491 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 8594: 006bd4a1 316 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 8595: 005556c9 76 FUNC GLOBAL DEFAULT 12 powerpc_checkstop │ │ │ │ 8596: 00b17a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 8597: 00ac324c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 8598: 0060d919 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 8598: 0060d929 66 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ 8599: 004cb8ed 244 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 8600: 00b1a372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 8601: 0053dbfd 16 FUNC GLOBAL DEFAULT 12 helper_efdcfsid │ │ │ │ 8602: 003a2c1d 172 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 8603: 0060f095 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 8603: 0060f0a5 32 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ 8604: 0053da0d 100 FUNC GLOBAL DEFAULT 12 helper_evfststgt │ │ │ │ 8605: 00a11b94 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrefp │ │ │ │ - 8606: 0073cb7d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 8606: 0073cb8d 152 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 8607: 00a0b474 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspuxws │ │ │ │ 8608: 00544c81 204 FUNC GLOBAL DEFAULT 12 helper_XSCVQPUQZ │ │ │ │ 8609: 00ab6ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 8610: 0069ad69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 8610: 0069ad79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 8611: 00b17cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 8612: 0047c52d 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ 8613: 00a13664 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWE │ │ │ │ 8614: 00ab8cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ - 8615: 005e5681 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 8615: 005e5691 6 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 8616: 00abaa78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_EVENT │ │ │ │ 8617: 00ab927c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 8618: 003a1dd5 548 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 8619: 0069bac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 8619: 0069bad5 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 8620: 00333501 72 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 8621: 00abc460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 8622: 00b197c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 8623: 00b19d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 8624: 0073cad1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 8624: 0073cae1 104 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ 8625: 00b18b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_CONFIGURED_DSTATE │ │ │ │ - 8626: 007350f1 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 8626: 00735101 188 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 8627: 00ab1b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 8628: 00702c8d 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 8628: 00702c9d 368 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 8629: 00b18922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 8630: 00b199a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 8631: 00ab2c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 8632: 00ac2260 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 8633: 00ab97ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 8634: 00b17c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 8635: 004e8bd9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 8636: 00287251 172 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 8637: 006c7721 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 8638: 006b92c5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 8637: 006c7731 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 8638: 006b92d5 100 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 8639: 004b6c7d 16 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 8640: 0070d015 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 8640: 0070d025 1780 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 8641: 00293c5d 108 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 8642: 0070df39 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 8643: 0060d95d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 8642: 0070df49 80 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 8643: 0060d96d 136 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 8644: 00b19e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 8645: 00b17804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 8646: 00b182de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 8647: 00b1801c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 8648: 00ab13c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 8649: 00289b31 224 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 8650: 002f8f6d 1868 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 8651: 00b1919e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 8652: 002975e9 24 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 8653: 00b19474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 8654: 006e31c1 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 8654: 006e31d1 84 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 8655: 002c4d91 176 FUNC GLOBAL DEFAULT 12 aml_to_hexstring │ │ │ │ 8656: 00aab900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 8657: 00af6270 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 8658: 00abba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 8659: 006f6075 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 8659: 006f6085 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 8660: 0032a78d 272 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 8661: 00b18316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 8662: 0053f449 220 FUNC GLOBAL DEFAULT 12 helper_xsredp │ │ │ │ 8663: 00ac19ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 8664: 006bf469 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 8665: 00687209 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 8664: 006bf479 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 8665: 00687219 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 8666: 00443fdd 220 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 8667: 00b18c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ 8668: 004df6a5 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 8669: 005b18f5 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 8669: 005b1905 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 8670: 00329fa1 292 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 8671: 0072c18d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 8671: 0072c19d 10 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 8672: 00440595 32 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ 8673: 002b349d 104 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 8674: 0034ca39 460 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 8675: 00720965 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 8676: 006dd9ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 8677: 00698755 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 8675: 00720975 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 8676: 006dd9bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 8677: 00698765 132 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ 8678: 00abd6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_GET_REGION_INFO_EVENT │ │ │ │ - 8679: 006a8f6d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 8679: 006a8f7d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 8680: 00ac2c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 8681: 009bd10c 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ 8682: 00a04280 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_exp │ │ │ │ 8683: 004d6e61 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 8684: 00ab0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 8685: 00ac1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 8686: 0059ba1d 272 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ + 8686: 0059ba2d 272 FUNC GLOBAL DEFAULT 12 decimal128ToNumber │ │ │ │ 8687: 00aba0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_WRITE_BLOCK_EVENT │ │ │ │ 8688: 00abfa44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ 8689: 004ca609 32 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 8690: 00ab5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 8691: 0067200d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 8691: 0067201d 154 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 8692: 00b18b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_DSTATE │ │ │ │ 8693: 00ab0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 8694: 00693f39 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 8694: 00693f49 188 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 8695: 00b176d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 8696: 00a0e4ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsumsws │ │ │ │ 8697: 00ab2f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 8698: 00377729 2 FUNC GLOBAL DEFAULT 12 fp_port_set_macaddr │ │ │ │ 8699: 009fd61c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 8700: 006f4655 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 8700: 006f4665 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 8701: 003239b5 180 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 8702: 00b199be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ 8703: 004bdad1 164 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 8704: 00b184fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 8705: 00aabffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 8706: 002ef41d 136 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 8707: 00b17c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 8708: 002d2c09 70 FUNC GLOBAL DEFAULT 12 GUS_irqrequest │ │ │ │ 8709: 00b19178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ 8710: 0053be7d 78 FUNC GLOBAL DEFAULT 12 helper_FCFIDUS │ │ │ │ 8711: 00b196f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 8712: 00b18c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_WRITE_DSTATE │ │ │ │ 8713: 00ab5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 8714: 00440d31 60 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 8715: 0070913d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 8716: 006d5e11 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 8715: 0070914d 148 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 8716: 006d5e21 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 8717: 002977b9 8 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ 8718: 003b09fd 228 FUNC GLOBAL DEFAULT 12 mc146818_rtc_init │ │ │ │ - 8719: 007034c9 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 8719: 007034d9 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 8720: 00ab4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 8721: 00603845 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 8721: 00603855 168 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 8722: 00b188a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 8723: 0037bf15 508 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 8724: 00ac336c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ 8725: 00a09fd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_brinc │ │ │ │ - 8726: 0069e721 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 8726: 0069e731 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 8727: 009bd834 12 OBJECT GLOBAL DEFAULT 21 EvtchnPortType_lookup │ │ │ │ 8728: 0054c739 92 FUNC GLOBAL DEFAULT 12 helper_vmaddfp │ │ │ │ 8729: 00b187b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 8730: 00ac37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 8731: 00abce28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 8732: 00a08a2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVDIVSP │ │ │ │ 8733: 009fb834 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ 8734: 002caee9 288 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_init │ │ │ │ 8735: 004fc16d 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_be_mmu │ │ │ │ - 8736: 0062f549 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 8736: 0062f559 1544 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 8737: 00b18ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_WRITE_DSTATE │ │ │ │ 8738: 009fcee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ - 8739: 0059d121 640 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ + 8739: 0059d131 640 FUNC GLOBAL DEFAULT 12 decimal64FromNumber │ │ │ │ 8740: 00b19556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 8741: 006ddd19 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 8741: 006ddd29 200 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 8742: 004fd021 132 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 8743: 00b17744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 8744: 006ebf61 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 8744: 006ebf71 200 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 8745: 00b18c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 8746: 00ab2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 8747: 002f251d 64 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ 8748: 00ab7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_READ_EVENT │ │ │ │ - 8749: 008700e0 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 8749: 008700f8 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ 8750: 004cecfd 248 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 8751: 00ab0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 8752: 002c6535 228 FUNC GLOBAL DEFAULT 12 aml_operation_region │ │ │ │ 8753: 00b1963e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 8754: 00740749 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ - 8755: 006e7e31 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 8754: 00740759 132 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnPortType │ │ │ │ + 8755: 006e7e41 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 8756: 00475e5d 56 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 8757: 00b17c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 8758: 00ab6da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 8759: 009fba44 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 8760: 008daa08 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 8760: 008daa20 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 8761: 00ab66f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 8762: 00b1a362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 8763: 00ab4674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 8764: 00b19bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_SKEYS_DSTATE │ │ │ │ 8765: 00b18460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_REQUEST_DSTATE │ │ │ │ 8766: 00b175bc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 8767: 00b17e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_IOMEM_WRITE_CLR_DSTATE │ │ │ │ 8768: 00ac347c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 8769: 006da069 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 8770: 005be7fd 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 8769: 006da079 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 8770: 005be80d 28 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 8771: 00aaca90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 8772: 00ab1314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 8773: 004154b1 64 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 8774: 006bd651 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 8774: 006bd661 132 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 8775: 00abf2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 8776: 0060edbd 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 8776: 0060edcd 88 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 8777: 00abea24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 8778: 00b17dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 8779: 0071e7c1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 8779: 0071e7d1 40 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ 8780: 00aafc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_HEXDUMP_EVENT │ │ │ │ - 8781: 006d6441 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 8782: 006b2ab9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 8783: 006cd905 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 8781: 006d6451 104 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 8782: 006b2ac9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 8783: 006cd915 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 8784: 00ab5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 8785: 00aae8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 8786: 00abf384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 8787: 00b17fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 8788: 00ab8abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ - 8789: 00741b29 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ + 8789: 00741b39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEpcSection │ │ │ │ 8790: 002872fd 172 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ 8791: 004f86e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 8792: 00744e55 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 8792: 00744e65 180 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 8793: 00b1831e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 8794: 002dff79 72 FUNC GLOBAL DEFAULT 12 isa_fdc_init_drives │ │ │ │ 8795: 00ab9aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ 8796: 00b18aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROPLEN_DSTATE │ │ │ │ - 8797: 006182fd 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 8797: 0061830d 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ 8798: 004d1fb5 156 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 8799: 00553eed 4 FUNC GLOBAL DEFAULT 12 helper_vcipherlast │ │ │ │ 8800: 00b19502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 8801: 00b18dbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ 8802: 00486ad1 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 8803: 00603825 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 8803: 00603835 6 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 8804: 00b1792e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 8805: 00b178de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ 8806: 004e2311 84 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 8807: 006c7ea1 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 8807: 006c7eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 8808: 00aba898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_WRITE_EVENT │ │ │ │ 8809: 00abc1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 8810: 00b18184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 8811: 00aab8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 8812: 00a0bec4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxds │ │ │ │ 8813: 00b199b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 8814: 00b1898a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ @@ -8825,760 +8825,760 @@ │ │ │ │ 8821: 0047d189 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 8822: 00abb8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 8823: 00b19ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 8824: 00299fdd 228 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 8825: 00b18ae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PATH_DSTATE │ │ │ │ 8826: 00ac0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ 8827: 00a0ca1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvhpdp │ │ │ │ - 8828: 0060e429 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 8828: 0060e439 140 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 8829: 00b179de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ 8830: 00aba668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_READ_EVENT │ │ │ │ 8831: 00a16550 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIXQQ │ │ │ │ - 8832: 005f64fd 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 8832: 005f650d 148 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 8833: 00ab3228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ 8834: 004e29b5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 8835: 00aaba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 8836: 00b19956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_DSTATE │ │ │ │ 8837: 00b17cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 8838: 00b197ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 8839: 00abe310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ 8840: 00a11144 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsbox │ │ │ │ - 8841: 00649201 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 8842: 00605f15 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 8843: 006c4a65 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 8841: 00649211 240 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 8842: 00605f25 64 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 8843: 006c4a75 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ 8844: 004cd5a9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ - 8845: 006bdb01 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 8845: 006bdb11 132 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 8846: 00b1797a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ 8847: 00a13244 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipherlast │ │ │ │ - 8848: 006f9639 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 8849: 00736c39 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 8848: 006f9649 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 8849: 00736c49 624 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 8850: 004a1bb9 72 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ 8851: 00546925 224 FUNC GLOBAL DEFAULT 12 helper_xvrspic │ │ │ │ - 8852: 006c9cc9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 8853: 006f4ac9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 8852: 006c9cd9 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 8853: 006f4ad9 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 8854: 00ab225c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_FLOPPY_EVENT │ │ │ │ 8855: 00a15a7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTSQRT │ │ │ │ 8856: 00abe9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 8857: 007299ad 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 8857: 007299bd 6 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 8858: 0053d9b5 88 FUNC GLOBAL DEFAULT 12 helper_evfststlt │ │ │ │ 8859: 00ac333c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 8860: 00b1a3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 8861: 00b18432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 8862: 00b185ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 8863: 006f2cc5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 8863: 006f2cd5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 8864: 00b17ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 8865: 005c17e9 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 8865: 005c17f9 136 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 8866: 00a0d1d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvqpuwz │ │ │ │ 8867: 00b194c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ 8868: 004e2639 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 8869: 00546a05 260 FUNC GLOBAL DEFAULT 12 helper_xvrspim │ │ │ │ 8870: 00abd488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 8871: 00b18724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 8872: 0032c20d 194 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 8873: 00ac3640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 8874: 00546b09 260 FUNC GLOBAL DEFAULT 12 helper_xvrspip │ │ │ │ 8875: 004a1895 72 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 8876: 00294991 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 8877: 004a1245 132 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 8878: 00aafe38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LEDMA_MEMORY_READ_EVENT │ │ │ │ 8879: 00aab770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 8880: 008daa10 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 8880: 008daa28 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 8881: 00ab7198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_AND_PCI_IDS_EVENT │ │ │ │ 8882: 00ab2998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 8883: 00ac10d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 8884: 00b19bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 8885: 0053dff1 66 FUNC GLOBAL DEFAULT 12 helper_efdtsteq │ │ │ │ 8886: 00b186f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 8887: 00542295 54 FUNC GLOBAL DEFAULT 12 helper_xscmpodp │ │ │ │ 8888: 00546c0d 260 FUNC GLOBAL DEFAULT 12 helper_xvrspiz │ │ │ │ 8889: 00b181a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 8890: 00ab1b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 8891: 0047aed5 120 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 8892: 00abacf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ 8893: 00454f19 100 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 8894: 005ee215 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 8894: 005ee225 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 8895: 00aae2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ - 8896: 006f32e1 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ + 8896: 006f32f1 192 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo │ │ │ │ 8897: 00b17dae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 8898: 00541c89 156 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQDP │ │ │ │ 8899: 00aad984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_EN_IOPORT_READB_EVENT │ │ │ │ 8900: 00ab47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RBD_EVENT │ │ │ │ 8901: 0028d19d 2764 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 8902: 002ba601 130 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 8903: 00b19342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ 8904: 004e2041 136 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 8905: 009bc140 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 8906: 00b19c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 8907: 0060d1c5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 8907: 0060d1d5 68 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 8908: 00ab3178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 8909: 00b17daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 8910: 006d2321 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 8911: 006ef75d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 8910: 006d2331 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 8911: 006ef76d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 8912: 00298f05 420 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ 8913: 00a16130 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTQPQ │ │ │ │ - 8914: 006a8e3d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 8914: 006a8e4d 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 8915: 00293ba5 168 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 8916: 006c4165 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 8917: 006e87f9 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 8918: 006fdfc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 8916: 006c4175 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 8917: 006e8809 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 8918: 006fdfd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 8919: 00ac1e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 8920: 00ab0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 8921: 002e9681 40 FUNC GLOBAL DEFAULT 12 ptimer_transaction_begin │ │ │ │ 8922: 00abf214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 8923: 0073e1a9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 8923: 0073e1b9 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 8924: 002af455 52 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 8925: 0053e42d 220 FUNC GLOBAL DEFAULT 12 helper_XSSUBDP │ │ │ │ 8926: 00ab7670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_EVENT │ │ │ │ 8927: 00abaed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 8928: 00399125 48 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 8929: 002a6dcd 260 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 8930: 006f8311 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 8930: 006f8321 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 8931: 00295225 100 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ 8932: 004cce2d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ 8933: 00ab7500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_WRITE_EVENT │ │ │ │ - 8934: 0073c66d 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ + 8934: 0073c67d 96 FUNC GLOBAL DEFAULT 12 clmul_8x8_low │ │ │ │ 8935: 00a02e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_efssub │ │ │ │ - 8936: 00727d79 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 8936: 00727d89 74 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 8937: 004eaff5 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 8938: 0073d029 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 8938: 0073d039 136 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ 8939: 004497d9 62 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 8940: 0061bb81 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ - 8941: 006f3229 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ + 8940: 0061bb91 4 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 8941: 006f3239 184 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorInfo_members │ │ │ │ 8942: 00b19ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 8943: 00aba2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 8944: 00282009 224 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 8945: 004440b9 8 FUNC GLOBAL DEFAULT 12 set_exit_with_parent │ │ │ │ 8946: 0033d5f9 104 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 8947: 0028a06d 176 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ 8948: 004e0145 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 8949: 00b19aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 8950: 004b6f1d 168 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 8951: 004fc419 6 FUNC GLOBAL DEFAULT 12 cpu_pointer_wrap_uint32 │ │ │ │ 8952: 00b18e66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 8953: 009fa730 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 8954: 00abf064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 8955: 00620bc5 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 8955: 00620bd5 16 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 8956: 00aaf03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 8957: 0061c02d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 8957: 0061c03d 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 8958: 00b19a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 8959: 00b19aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 8960: 00aab920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 8961: 00b18274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 8962: 003447e9 588 FUNC GLOBAL DEFAULT 12 mos6522_read │ │ │ │ 8963: 00aac640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ 8964: 00ac0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_POINTER_EVENT_EVENT │ │ │ │ 8965: 00ab7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_CPU_EVENT │ │ │ │ 8966: 00550751 32 FUNC GLOBAL DEFAULT 12 helper_vpkudum │ │ │ │ - 8967: 006f88ed 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 8968: 006cbe31 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 8969: 006b641d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 8967: 006f88fd 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 8968: 006cbe41 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 8969: 006b642d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 8970: 00abfe44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 8971: 00b17672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 8972: 003a0295 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 8973: 0061bb3d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 8973: 0061bb4d 68 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 8974: 005505a1 164 FUNC GLOBAL DEFAULT 12 helper_vpkudus │ │ │ │ 8975: 00abcc98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 8976: 00ab07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 8977: 009fa310 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 8978: 006b779d 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 8978: 006b77ad 130 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 8979: 00ab2054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 8980: 0053dfad 68 FUNC GLOBAL DEFAULT 12 helper_efdtstgt │ │ │ │ 8981: 00ab1524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ - 8982: 0069e3e5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ + 8982: 0069e3f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockLimitsInfo │ │ │ │ 8983: 00ab0b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 8984: 00b17c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ 8985: 002e90b1 596 FUNC GLOBAL DEFAULT 12 ptimer_get_count │ │ │ │ 8986: 00b18f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_WRITE_DSTATE │ │ │ │ - 8987: 005e9ead 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 8987: 005e9ebd 76 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ 8988: 004d0731 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 8989: 007091d1 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 8990: 0070e985 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 8989: 007091e1 160 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 8990: 0070e995 114 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 8991: 00b18be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 8992: 0039ae4d 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ 8993: 004d1f69 36 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 8994: 006e39d5 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 8994: 006e39e5 332 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 8995: 003a327d 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 8996: 008da9d4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 8997: 0072da71 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 8996: 008da9ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 8997: 0072da81 54 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 8998: 00aacbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 8999: 002762e9 264 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 9000: 00a03ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRES │ │ │ │ 9001: 00b18042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 9002: 00b18148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 9003: 00aabdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 9004: 002856e1 200 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 9005: 00285ff1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 9006: 009bc758 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 9007: 005a3cbd 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 9007: 005a3ccd 208 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 9008: 00b18ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 9009: 006cefb9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 9010: 006ef095 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 9009: 006cefc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 9010: 006ef0a5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 9011: 00b19624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 9012: 00ac2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 9013: 00ab90ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 9014: 00b18b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_CAS_PVR_DSTATE │ │ │ │ 9015: 009f4dd4 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 9016: 00aafdb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_RAISE_EVENT │ │ │ │ 9017: 00ab7ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_EVENT │ │ │ │ 9018: 004300c1 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 9019: 00440231 144 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 9020: 006ca2f1 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 9020: 006ca301 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 9021: 00b1805e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 9022: 005f6c6d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 9022: 005f6c7d 380 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 9023: 00527f95 6 FUNC GLOBAL DEFAULT 12 ppc_store_msr │ │ │ │ 9024: 00b18036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ 9025: 004f7789 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 9026: 00701de9 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 9026: 00701df9 142 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 9027: 004eb071 126 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 9028: 006f4b85 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 9028: 006f4b95 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ 9029: 00903734 64 OBJECT GLOBAL DEFAULT 21 vmstate_ptimer │ │ │ │ 9030: 002c4069 224 FUNC GLOBAL DEFAULT 12 build_append_named_dword │ │ │ │ 9031: 004f8075 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 9032: 0070e085 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 9032: 0070e095 124 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 9033: 00489eb5 276 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 9034: 00ab935c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 9035: 0071fa21 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 9035: 0071fa31 24 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 9036: 00b18514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 9037: 00abccb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 9038: 0039326d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 9039: 00b18834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 9040: 00b184dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 9041: 00b1928e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 9042: 00472b2d 22 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 9043: 002c501d 100 FUNC GLOBAL DEFAULT 12 aml_land │ │ │ │ 9044: 00402209 236 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ 9045: 004e2e35 92 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 9046: 00aae090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 9047: 006f764d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 9047: 006f765d 100 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 9048: 0028a645 192 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 9049: 002e63ed 252 FUNC GLOBAL DEFAULT 12 serial_hds_isa_init │ │ │ │ 9050: 004a8549 40 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 9051: 005cb729 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 9051: 005cb739 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 9052: 00b182f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 9053: 00b17cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 9054: 00b197e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 9055: 00621d8d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 9055: 00621d9d 80 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 9056: 009fa6ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 9057: 00aadd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 9058: 00ac3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 9059: 005ca525 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 9059: 005ca535 6 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 9060: 00b19a16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_DSTATE │ │ │ │ 9061: 00ab46b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 9062: 005e96f9 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 9062: 005e9709 4 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 9063: 00431b1d 112 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 9064: 002c820d 356 FUNC GLOBAL DEFAULT 12 build_srat_pci_generic_initiator │ │ │ │ 9065: 00ab997c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 9066: 00b178da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 9067: 00ab0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 9068: 00b1761a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 9069: 00abc390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 9070: 0042fa81 620 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 9071: 00a213b0 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 9072: 00b17ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 9073: 006eadf5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 9073: 006eae05 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 9074: 002f52b5 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 9075: 00ab89dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 9076: 00ac0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 9077: 00ac3c88 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 9078: 005cbfd9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 9079: 006e0111 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 9078: 005cbfe9 16 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 9079: 006e0121 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 9080: 005096a1 132 FUNC GLOBAL DEFAULT 12 store_40x_pit │ │ │ │ 9081: 002c22dd 192 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 9082: 009fa28c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 9083: 00aaf8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 9084: 00b1936c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ 9085: 004d0729 8 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ 9086: 00a13d9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_hi │ │ │ │ 9087: 0039de9d 492 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ 9088: 00ab7fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PUT_EVENT │ │ │ │ - 9089: 00701bc9 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 9089: 00701bd9 348 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 9090: 00abcd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 9091: 009b9f68 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ 9092: 005082e9 96 FUNC GLOBAL DEFAULT 12 ppc40x_chip_reset │ │ │ │ 9093: 00ab78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_ENABLE_EVENT │ │ │ │ 9094: 0044ce05 84 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 9095: 00b18980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 9096: 00abf334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 9097: 00b18956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 9098: 002c3331 2 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 9099: 006d7c9d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 9100: 005ca491 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 9101: 005d5ac9 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 9099: 006d7cad 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 9100: 005ca4a1 72 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 9101: 005d5ad9 16 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 9102: 009bc220 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 9103: 007024a1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 9103: 007024b1 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ 9104: 00324155 62 FUNC GLOBAL DEFAULT 12 smbus_send_byte │ │ │ │ - 9105: 006da799 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 9106: 00712efd 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 9105: 006da7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 9106: 00712f0d 172 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 9107: 00b19934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 9108: 004e4121 64 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 9109: 00b198c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 9110: 00b19324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 9111: 006e5b29 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 9111: 006e5b39 196 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 9112: 00294951 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 9113: 0065a771 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 9113: 0065a781 324 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ 9114: 00b18528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_SHORT_FRAME_DSTATE │ │ │ │ 9115: 00530cc5 116 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_pvr │ │ │ │ - 9116: 006217ad 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 9116: 006217bd 84 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 9117: 00274ea9 78 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 9118: 00297469 16 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 9119: 003a2809 50 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 9120: 00b198a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 9121: 00399755 312 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ 9122: 00541231 244 FUNC GLOBAL DEFAULT 12 helper_xvnmaddsp │ │ │ │ - 9123: 006dfe39 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 9123: 006dfe49 144 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 9124: 00b17bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ 9125: 004e2505 124 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 9126: 006a7e99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 9127: 00688f41 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 9126: 006a7ea9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 9127: 00688f51 128 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 9128: 00ac34bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 9129: 006d23d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 9129: 006d23e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ 9130: 00455a65 296 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 9131: 002eb629 616 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 9132: 00b18952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ 9133: 00aba6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_RESET_EVENT │ │ │ │ - 9134: 00743375 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 9134: 00743385 168 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 9135: 004ead75 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 9136: 00b196f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 9137: 00aafb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 9138: 00ab9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 9139: 00aad378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 9140: 00b18222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 9141: 00b19a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_WRITE_DSTATE │ │ │ │ 9142: 00abe8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 9143: 00b189c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 9144: 00ab5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 9145: 005d0679 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 9145: 005d0689 42 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 9146: 00ab220c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APM_IO_WRITE_EVENT │ │ │ │ 9147: 00429bbd 156 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 9148: 0031e6c1 48 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 9149: 00292f61 146 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 9150: 00b184a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 9151: 00543a19 216 FUNC GLOBAL DEFAULT 12 helper_xscvspdp │ │ │ │ 9152: 00b18872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 9153: 00a0df40 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp │ │ │ │ 9154: 003933a9 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 9155: 00b193ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_INTX_EOI_DSTATE │ │ │ │ 9156: 00ab4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 9157: 00b17b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 9158: 00b17eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 9159: 0072c465 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 9159: 0072c475 22 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 9160: 00b17588 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 9161: 0033374d 524 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 9162: 00ab2f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 9163: 005be8f1 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 9163: 005be901 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 9164: 005429c1 220 FUNC GLOBAL DEFAULT 12 helper_XSMINCDP │ │ │ │ 9165: 0031da01 712 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ - 9166: 005b1809 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ + 9166: 005b1819 54 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 9167: 00b19018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 9168: 00b19158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 9169: 00aba678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_TIMER_START_STOP_EVENT │ │ │ │ 9170: 0042d4b9 136 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 9171: 006d4f89 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 9172: 006eef39 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 9171: 006d4f99 232 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 9172: 006eef49 132 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 9173: 009a9188 64 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 9174: 006c7c0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 9175: 006bf2e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 9174: 006c7c1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 9175: 006bf2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ 9176: 004e2fb9 320 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 9177: 00b17ae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 9178: 005bc52d 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 9179: 00684475 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 9178: 005bc53d 496 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 9179: 00684485 392 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 9180: 00b17c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 9181: 00b17ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 9182: 00b17968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 9183: 00ac09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 9184: 0048a2b5 192 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 9185: 00abc1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 9186: 005e8665 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 9187: 0071e881 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 9186: 005e8675 72 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 9187: 0071e891 92 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 9188: 00abdf34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 9189: 00729d81 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 9190: 006e2501 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 9189: 00729d91 408 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 9190: 006e2511 58 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 9191: 00ab1154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 9192: 00730b81 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 9192: 00730b91 300 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 9193: 00ab54d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 9194: 00ac37b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 9195: 004eb0f1 138 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 9196: 00b18df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 9197: 005d23d1 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 9197: 005d23e1 76 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 9198: 0048def5 44 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ 9199: 00a14768 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHK │ │ │ │ - 9200: 006bd0bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 9201: 00649415 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 9200: 006bd0cd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 9201: 00649425 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 9202: 00b18684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 9203: 00293469 60 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ - 9204: 00740431 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ + 9204: 00740441 84 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection_members │ │ │ │ 9205: 00a12560 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsiz │ │ │ │ 9206: 00b187ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 9207: 00b19728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 9208: 00a04598 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIM │ │ │ │ 9209: 00af60c0 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 9210: 00abf2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 9211: 00a0440c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIN │ │ │ │ - 9212: 006c0d31 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 9212: 006c0d41 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 9213: 00ab3358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 9214: 00ab6e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 9215: 004e6159 12 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 9216: 006b4d35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 9216: 006b4d45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 9217: 00b18e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ 9218: 00a04514 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIP │ │ │ │ - 9219: 00671e35 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 9219: 00671e45 48 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 9220: 00aaf75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 9221: 00b18a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_WRITE_DSTATE │ │ │ │ 9222: 00aaf88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 9223: 006af559 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 9223: 006af569 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 9224: 00297479 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 9225: 0086f65c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 9225: 0086f674 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 9226: 0028aba5 200 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 9227: 0073e009 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 9227: 0073e019 188 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 9228: 0038f15d 1648 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ 9229: 00537739 168 FUNC GLOBAL DEFAULT 12 helper_DDIV │ │ │ │ - 9230: 006fe345 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 9231: 0073e405 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 9230: 006fe355 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 9231: 0073e415 132 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 9232: 00342119 4 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 9233: 005d3849 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 9233: 005d3859 404 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 9234: 003a0d39 320 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 9235: 006a5cf5 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 9235: 006a5d05 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 9236: 00b179c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 9237: 002aeea9 56 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 9238: 0062b039 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 9238: 0062b049 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ 9239: 0053cab9 106 FUNC GLOBAL DEFAULT 12 helper_FMUL │ │ │ │ - 9240: 006c784d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 9240: 006c785d 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 9241: 009fa628 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 9242: 00329391 74 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 9243: 00341ff9 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ 9244: 00a04490 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRIZ │ │ │ │ - 9245: 00697a95 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 9245: 00697aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ 9246: 00b18b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_CREATE_DSTATE │ │ │ │ 9247: 004491a5 48 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 9248: 00aaeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 9249: 009bcf98 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 9250: 005d7631 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 9250: 005d7641 128 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 9251: 00b190ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 9252: 002cc61d 2 FUNC GLOBAL DEFAULT 12 build_ipmi_dev_aml │ │ │ │ 9253: 00ab9a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 9254: 006fa111 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 9254: 006fa121 292 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 9255: 003764f9 152 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 9256: 00aacf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 9257: 00b19452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 9258: 009fa208 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 9259: 003e0ea1 6 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 9260: 0053df6d 62 FUNC GLOBAL DEFAULT 12 helper_efdtstlt │ │ │ │ 9261: 00aac338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 9262: 0062bb41 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 9263: 0060f231 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 9262: 0062bb51 2 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 9263: 0060f241 112 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 9264: 00aabad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 9265: 00b178ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ 9266: 004f2161 152 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ 9267: 0041e609 144 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 9268: 00ab4f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 9269: 00abfa94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 9270: 005dd69d 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 9270: 005dd6ad 212 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 9271: 004a2df9 212 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 9272: 00b18990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 9273: 004b6245 124 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 9274: 00ac3bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 9275: 00b19ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 9276: 006e5689 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 9277: 006a774d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 9278: 0070828d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 9279: 006c41dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 9276: 006e5699 140 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 9277: 006a775d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 9278: 0070829d 288 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 9279: 006c41ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 9280: 00ab37c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 9281: 00ab1104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 9282: 006224e1 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 9283: 006834b9 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 9284: 006903a1 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 9282: 006224f1 16 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 9283: 006834c9 416 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 9284: 006903b1 240 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 9285: 00b18ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 9286: 00abd964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 9287: 00ac2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 9288: 006df179 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 9288: 006df189 656 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 9289: 00b1a302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 9290: 007365e9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 9290: 007365f9 54 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 9291: 00b18874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 9292: 00b17d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 9293: 004b5ca1 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 9294: 00b17d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 9295: 0071e7e9 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 9296: 0074601d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 9297: 00710225 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 9295: 0071e7f9 92 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 9296: 0074602d 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 9297: 00710235 120 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 9298: 004b022d 200 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 9299: 00731371 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 9299: 00731381 10 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ 9300: 004fee3d 136 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_vaddr │ │ │ │ - 9301: 006fe759 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 9301: 006fe769 232 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 9302: 00337fc9 140 FUNC GLOBAL DEFAULT 12 ps2_mouse_fake_event │ │ │ │ 9303: 00aacfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 9304: 00b19372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 9305: 00aafd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_FAULT_ABORT_EVENT │ │ │ │ 9306: 002f4edd 68 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 9307: 00b18fd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 9308: 00b179ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 9309: 00733ecd 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 9309: 00733edd 66 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 9310: 00265641 4 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 9311: 00b18496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 9312: 00b18630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 9313: 00b196ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 9314: 00ac2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ 9315: 004fa515 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orq_le_mmu │ │ │ │ - 9316: 006c0fbd 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ - 9317: 00604c71 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 9316: 006c0fcd 212 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 9317: 00604c81 108 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 9318: 003934e5 192 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 9319: 00a13e20 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbwe_lo │ │ │ │ 9320: 004a0149 204 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 9321: 006c6e2d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 9322: 006fdc01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 9321: 006c6e3d 132 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 9322: 006fdc11 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 9323: 00ac30c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 9324: 009bd038 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 9325: 00aad388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 9326: 00ac43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 9327: 00ab32c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 9328: 00a0f77c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vnmsubfp │ │ │ │ 9329: 00b19dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 9330: 00b19978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 9331: 00ab3478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 9332: 006d2489 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 9332: 006d2499 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 9333: 00b193e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 9334: 005d70a5 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 9334: 005d70b5 26 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ 9335: 004cd291 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 9336: 00ab75f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_EVENT │ │ │ │ 9337: 00b1a30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 9338: 00b198e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 9339: 006a0e8d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 9339: 006a0e9d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 9340: 00b19844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ 9341: 004cd519 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 9342: 009fd514 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 9343: 0072b82d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 9343: 0072b83d 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 9344: 00b18dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 9345: 0045bc41 112 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 9346: 004e73c5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ 9347: 00ab80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_EVENT │ │ │ │ - 9348: 006c4129 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 9349: 006c4b25 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 9348: 006c4139 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 9349: 006c4b35 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 9350: 00b1824c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ 9351: 00a0d784 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumb │ │ │ │ - 9352: 008da9c8 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 9352: 008da9e0 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 9353: 00453669 828 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_lebitmap │ │ │ │ 9354: 00b1867a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 9355: 00b19164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 9356: 0029480d 14 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 9357: 009c3db8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 9358: 0042ba29 160 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 9359: 00ab9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 9360: 00a0d700 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumh │ │ │ │ 9361: 00b190d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 9362: 0037c63d 826 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 9363: 0073f821 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 9363: 0073f831 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 9364: 00ab57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 9365: 00b17fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 9366: 004a34a5 70 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 9367: 009bcce4 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 9368: 00ab4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 9369: 00ab7d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_METHOD_EVENT │ │ │ │ 9370: 004e6165 32 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 9371: 00b19cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ 9372: 0051bcad 12 FUNC GLOBAL DEFAULT 12 target_info │ │ │ │ 9373: 00b19e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 9374: 004b7b8d 228 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 9375: 006a1ba1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 9375: 006a1bb1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ 9376: 004cd1e9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 9377: 00b19d62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 9378: 0084e594 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 9378: 0084e5ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 9379: 00ab7000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 9380: 00a001f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 9381: 007326f9 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ - 9382: 005eb739 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ + 9381: 00732709 42 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 9382: 005eb749 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_build_path │ │ │ │ 9383: 00aab820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 9384: 00461695 164 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 9385: 00a0d67c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpmsumw │ │ │ │ 9386: 00ab0ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 9387: 005d661d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 9388: 0060fadd 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 9387: 005d662d 96 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 9388: 0060faed 6 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 9389: 00abfa64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 9390: 00a0eca8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwum │ │ │ │ 9391: 00aaff7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 9392: 00b1908a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 9393: 005d4b7d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 9393: 005d4b8d 208 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 9394: 00b1a3bc 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 9395: 00a0eb1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuwus │ │ │ │ 9396: 004a85f5 42 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 9397: 006af0ed 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 9397: 006af0fd 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 9398: 002859fd 128 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 9399: 00b197b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 9400: 00596669 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ - 9401: 006a6ad5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 9400: 00596679 4 FUNC GLOBAL DEFAULT 12 decNumberNormalize │ │ │ │ + 9401: 006a6ae5 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ 9402: 00ac0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_EVENT │ │ │ │ - 9403: 006b1919 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 9403: 006b1929 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 9404: 00b17f04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 9405: 00a0f254 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdadd │ │ │ │ 9406: 00ab1c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 9407: 006ab929 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 9408: 0061b851 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 9407: 006ab939 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 9408: 0061b861 46 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 9409: 004fe81d 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 9410: 00ac07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 9411: 00aacd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 9412: 00334005 372 FUNC GLOBAL DEFAULT 12 adb_request │ │ │ │ 9413: 00b19a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_HALT_DSTATE │ │ │ │ 9414: 00b18fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 9415: 0073ca69 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 9415: 0073ca79 100 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 9416: 00abfb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 9417: 00b187cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 9418: 00b19d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 9419: 00694a79 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ - 9420: 0058fee9 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ + 9419: 00694a89 908 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 9420: 0058fefd 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic32 │ │ │ │ 9421: 00b17b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 9422: 006ae569 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 9422: 006ae579 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 9423: 004fa44d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andq_le_mmu │ │ │ │ 9424: 00b1a396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 9425: 0053f525 276 FUNC GLOBAL DEFAULT 12 helper_xsresp │ │ │ │ 9426: 00b18762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 9427: 006cc0d9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 9427: 006cc0e9 142 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 9428: 00b17dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 9429: 005cec49 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 9429: 005cec59 84 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 9430: 004e6a35 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 9431: 00ab5094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 9432: 00b19152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ 9433: 004e2581 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 9434: 00294da5 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 9435: 00ab19f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 9436: 00a172b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatl │ │ │ │ - 9437: 00740169 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ + 9437: 00740179 152 FUNC GLOBAL DEFAULT 12 visit_type_SevCapability_members │ │ │ │ 9438: 00b1844e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_DSTATE │ │ │ │ 9439: 0039bcd9 224 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 9440: 00b18b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 9441: 00ab0bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 9442: 00aad2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 9443: 00718a45 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 9443: 00718a55 324 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 9444: 00b1a334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 9445: 005bed75 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 9445: 005bed85 12 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ 9446: 00a17234 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dbatu │ │ │ │ - 9447: 0069a3ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 9447: 0069a3bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ 9448: 00b18776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 9449: 004b2a25 138 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 9450: 00b1912c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 9451: 00ab9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 9452: 00abd0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 9453: 004b3ad5 172 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 9454: 00abc200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 9455: 00b195c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 9456: 00aabe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 9457: 0073e835 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 9457: 0073e845 196 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 9458: 00b17cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 9459: 00b1762e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 9460: 00b18256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 9461: 00b1860c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 9462: 005e0745 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 9462: 005e0755 132 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 9463: 00aacf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 9464: 00b176b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 9465: 00b18280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 9466: 00372abd 40 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features_ex │ │ │ │ 9467: 00b18602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 9468: 007010ad 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 9468: 007010bd 132 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ 9469: 00a163c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCDQ │ │ │ │ 9470: 004d1985 52 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 9471: 0039de21 124 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 9472: 00ab21dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_WRITE_EVENT │ │ │ │ 9473: 0045f8dd 48 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 9474: 00b175cb 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 9475: 00b182a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ 9476: 004cda7d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 9477: 00a151b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DXEX │ │ │ │ 9478: 00ab7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_CMD_TIMER_EXPIRED_EVENT │ │ │ │ 9479: 00ab16b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 9480: 006934ad 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 9480: 006934bd 104 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 9481: 00ac193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ 9482: 00484935 176 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ 9483: 002c520d 12 FUNC GLOBAL DEFAULT 12 aml_subtract │ │ │ │ - 9484: 005cd1a5 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 9485: 005d76f1 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 9484: 005cd1b5 10 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 9485: 005d7701 460 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 9486: 00357399 72 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 9487: 00aade38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 9488: 00b18a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_MAP_DSTATE │ │ │ │ 9489: 00b18b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_INVALID_DSTATE │ │ │ │ 9490: 002dffc1 88 FUNC GLOBAL DEFAULT 12 isa_fdc_get_drive_type │ │ │ │ 9491: 00b17f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 9492: 00ab04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 9493: 00a0ed2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhum │ │ │ │ 9494: 0049d321 128 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ 9495: 00b17d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 9496: 006aebc5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 9497: 008700d8 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 9496: 006aebd5 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 9497: 008700f0 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 9498: 00a0eba0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkuhus │ │ │ │ 9499: 00291261 288 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 9500: 00aaf09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 9501: 00b17c4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ 9502: 0045a369 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 9503: 006a15a5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 9503: 006a15b5 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 9504: 00abea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 9505: 00b18e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ 9506: 004d1919 54 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 9507: 00ab8e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 9508: 00a0016c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 9509: 004e6aad 124 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 9510: 007225f9 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 9510: 00722609 152 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 9511: 00b18b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_OVEC_POPULATE_DT_DSTATE │ │ │ │ 9512: 00aafcc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAWFE_EVENT │ │ │ │ 9513: 00ab4624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 9514: 00abae18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 9515: 00ac3c94 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 9516: 00ab1d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 9517: 002d2eb9 1556 FUNC GLOBAL DEFAULT 12 gus_write │ │ │ │ 9518: 00b186d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 9519: 00b1a3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 9520: 00aada64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_EJECTING_INVALID_SLOT_EVENT │ │ │ │ 9521: 00ac0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 9522: 0069d431 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 9522: 0069d441 140 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 9523: 0039e7f1 176 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 9524: 00ab7340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_WRITE_EVENT │ │ │ │ 9525: 00aacdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 9526: 00b17ee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 9527: 00ab013c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 9528: 00aba088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 9529: 004b2999 20 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 9530: 00aaf8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 9531: 00b180c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 9532: 005cb709 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 9532: 005cb719 2 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ 9533: 004fb7d9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_be │ │ │ │ - 9534: 00702b49 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 9534: 00702b59 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 9535: 004eb381 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 9536: 00284941 184 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ 9537: 00542305 54 FUNC GLOBAL DEFAULT 12 helper_xscmpoqp │ │ │ │ 9538: 00a12a88 132 OBJECT GLOBAL DEFAULT 24 helper_info_40x_rfci │ │ │ │ - 9539: 0070ef11 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 9539: 0070ef21 94 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 9540: 00ab2ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 9541: 0027fac1 328 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 9542: 00aae4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 9543: 00ac0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 9544: 006a9a65 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 9544: 006a9a75 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 9545: 00aae6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 9546: 0073555d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 9546: 0073556d 120 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 9547: 00b19be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 9548: 003420e1 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 9549: 00abf9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 9550: 00541ec1 168 FUNC GLOBAL DEFAULT 12 helper_XSCMPEQQP │ │ │ │ 9551: 00355ad1 60 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ - 9552: 0058fdad 52 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ + 9552: 0058fdc1 52 FUNC GLOBAL DEFAULT 12 spr_write_generic32 │ │ │ │ 9553: 00abc2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 9554: 00b17e94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 9555: 0028c069 6 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 9556: 00624791 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 9556: 006247a1 116 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 9557: 00abb640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 9558: 0073cfed 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 9558: 0073cffd 56 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 9559: 00b18cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 9560: 00b19bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 9561: 00469c7d 96 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 9562: 002a5e25 172 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 9563: 00b184ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 9564: 00376591 184 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 9565: 00b19a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 9566: 00ab6280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 9567: 00b18f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_DSTATE │ │ │ │ 9568: 00b18b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_NEW_TABLE_DSTATE │ │ │ │ 9569: 002f3e2d 1604 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 9570: 004a34ed 400 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 9571: 0059620d 896 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ - 9572: 006d4c71 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ - 9573: 00593f5d 148 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ + 9571: 0059621d 896 FUNC GLOBAL DEFAULT 12 decNumberRotate │ │ │ │ + 9572: 006d4c81 132 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 9573: 00593f6d 148 FUNC GLOBAL DEFAULT 12 decNumberFromInt32 │ │ │ │ 9574: 00a0d910 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkpx │ │ │ │ 9575: 00a1523c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIEX │ │ │ │ 9576: 00ab1474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 9577: 00b1815e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 9578: 00b18ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 9579: 00ab6d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 9580: 00b1997e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ @@ -9595,20 +9595,20 @@ │ │ │ │ 9591: 00ab0a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 9592: 00b185e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 9593: 00b1a386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 9594: 00b1775e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 9595: 00abba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 9596: 003e245d 202 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 9597: 00abf574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 9598: 0064f2f9 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 9599: 00608925 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 9598: 0064f309 400 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 9599: 00608935 236 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ 9600: 00535101 60 FUNC GLOBAL DEFAULT 12 check_tlb_flush │ │ │ │ - 9601: 0073123d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 9601: 0073124d 268 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ 9602: 004c4ccd 164 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 9603: 006ad301 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 9603: 006ad311 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 9604: 00b18740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 9605: 0027f8d1 240 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 9606: 00abc4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ 9607: 002b26ed 220 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 9608: 00440655 20 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ 9609: 004fc381 52 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ 9610: 00b193fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_IRQ_INFO_DSTATE │ │ │ │ @@ -9619,40 +9619,40 @@ │ │ │ │ 9615: 00ac190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 9616: 009bce3c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 9617: 00ab2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ 9618: 00a17f9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dump_spr │ │ │ │ 9619: 00b17a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_DSTATE │ │ │ │ 9620: 00ac38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_EVENT │ │ │ │ 9621: 0045412d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 9622: 005e53d9 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 9623: 005cb73d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 9622: 005e53e9 232 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 9623: 005cb74d 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 9624: 00ac0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 9625: 00441bcd 468 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 9626: 002849f9 180 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 9627: 006e52a1 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 9628: 005e95e1 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 9627: 006e52b1 172 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 9628: 005e95f1 14 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 9629: 00b19890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 9630: 009f96b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 9631: 006f4475 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 9631: 006f4485 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 9632: 00b18328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 9633: 00b19d4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 9634: 006558c5 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 9635: 006a493d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 9634: 006558d5 788 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 9635: 006a494d 984 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ 9636: 004caa21 76 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 9637: 002e1c9d 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_blk │ │ │ │ 9638: 00ac32a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 9639: 00b180dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 9640: 006f47f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 9640: 006f4809 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 9641: 00b18a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_ENABLE_DSTATE │ │ │ │ 9642: 00b19cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ - 9643: 006f0385 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ + 9643: 006f0395 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutput │ │ │ │ 9644: 00ab6f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 9645: 0070dc91 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 9645: 0070dca1 104 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ 9646: 00b17a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_RMV_READ_DSTATE │ │ │ │ - 9647: 006ff835 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 9647: 006ff845 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 9648: 00ab45c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 9649: 002a4871 36 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 9650: 00b178c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 9651: 00b17aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 9652: 00b17a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_0_DSTATE │ │ │ │ 9653: 005373a1 280 FUNC GLOBAL DEFAULT 12 helper_DSUB │ │ │ │ 9654: 009f9314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ @@ -9661,109 +9661,109 @@ │ │ │ │ 9657: 009bd6c0 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 9658: 00b17f38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 9659: 00abf044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 9660: 004e6b29 142 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 9661: 00b19562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 9662: 00b192b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ 9663: 00ab7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_STORE_EVENT │ │ │ │ - 9664: 0073da31 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 9664: 0073da41 648 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 9665: 00b195b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ 9666: 004f2405 292 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 9667: 00ab5174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 9668: 00700129 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ - 9669: 0073fc89 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ + 9668: 00700139 228 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 9669: 0073fc99 224 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo │ │ │ │ 9670: 00a11fb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmadddp │ │ │ │ 9671: 00b1793e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 9672: 00b193ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 9673: 004b4875 104 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ 9674: 0053e509 300 FUNC GLOBAL DEFAULT 12 helper_XSSUBSP │ │ │ │ - 9675: 00623529 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 9675: 00623539 104 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 9676: 00abee34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ 9677: 004fb569 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorq_be │ │ │ │ - 9678: 00632e19 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 9678: 00632e29 168 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 9679: 00b19356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 9680: 00555891 58 FUNC GLOBAL DEFAULT 12 helper_msgclr │ │ │ │ 9681: 00443f65 58 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 9682: 00544141 236 FUNC GLOBAL DEFAULT 12 helper_xvcvhpsp │ │ │ │ 9683: 002c5f91 100 FUNC GLOBAL DEFAULT 12 aml_equal │ │ │ │ 9684: 00b19440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ 9685: 00341e45 420 FUNC GLOBAL DEFAULT 12 via_isa_set_irq │ │ │ │ 9686: 00aad734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_MEM_WRITE_EVENT │ │ │ │ - 9687: 005b30d9 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 9687: 005b30e9 140 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 9688: 00aab990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 9689: 00ab2e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ - 9690: 005cb785 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ + 9690: 005cb795 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_commit_routes │ │ │ │ 9691: 004e9cf9 130 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 9692: 009b9f2c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 9693: 0040eaad 48 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 9694: 006e5715 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 9695: 006cdf5d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 9694: 006e5725 280 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 9695: 006cdf6d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 9696: 00b18a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_GPT_READ_DSTATE │ │ │ │ 9697: 00aaea54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 9698: 005d2d7d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 9698: 005d2d8d 124 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 9699: 00a0461c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSP │ │ │ │ 9700: 00aacfa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 9701: 00ab3758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 9702: 003343a5 156 FUNC GLOBAL DEFAULT 12 adb_autopoll_block │ │ │ │ 9703: 00abfcd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 9704: 005d3e25 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 9705: 005c18d1 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 9704: 005d3e35 104 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 9705: 005c18e1 96 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 9706: 00aae7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ 9707: 004cab49 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 9708: 005d3d89 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 9708: 005d3d99 156 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 9709: 00b182e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 9710: 00b17814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 9711: 00b18120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 9712: 0046ff51 228 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 9713: 002a9f6d 94 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 9714: 00ab3108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ 9715: 00aba628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_EVENT │ │ │ │ - 9716: 006f83c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 9717: 006e0481 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 9716: 006f83d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 9717: 006e0491 452 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ 9718: 00b18f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_RESET_DSTATE │ │ │ │ 9719: 00b1760d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_hest_c │ │ │ │ - 9720: 0073cd45 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 9720: 0073cd55 360 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ 9721: 004f952d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 9722: 005ffab1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 9722: 005ffac1 196 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 9723: 00abf0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 9724: 007294d1 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 9724: 007294e1 280 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 9725: 00abbe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 9726: 006fd451 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 9727: 00594211 136 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ - 9728: 0069c2f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 9729: 007040b5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 9726: 006fd461 192 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 9727: 00594221 136 FUNC GLOBAL DEFAULT 12 decNumberFromInt64 │ │ │ │ + 9728: 0069c309 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 9729: 007040c5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 9730: 00ac01dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 9731: 00ac2d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 9732: 0045b9a5 6 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ 9733: 00ab7320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_EVENT │ │ │ │ - 9734: 0073181d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 9734: 0073182d 12 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 9735: 00b182c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 9736: 00b18f24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_STATUS_READ_DSTATE │ │ │ │ 9737: 00b17e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 9738: 006f1215 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 9738: 006f1225 344 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 9739: 003e37dd 380 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 9740: 00b198dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 9741: 0028bd45 276 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 9742: 003b3e55 260 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 9743: 0069f2a5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 9743: 0069f2b5 142 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ 9744: 00a0be40 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsxws │ │ │ │ - 9745: 006df981 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 9746: 007353f9 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 9745: 006df991 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 9746: 00735409 60 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 9747: 00b186a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 9748: 0050a0d9 198 FUNC GLOBAL DEFAULT 12 store_booke_tcr │ │ │ │ 9749: 004b7309 4 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible │ │ │ │ 9750: 00b1799e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 9751: 00714355 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 9751: 00714365 136 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 9752: 00aaae90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 9753: 00b19922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ - 9754: 0059adc9 572 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ + 9754: 0059add9 572 FUNC GLOBAL DEFAULT 12 decNumberFMA │ │ │ │ 9755: 00ac0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_EVENT │ │ │ │ 9756: 002d35b1 886 FUNC GLOBAL DEFAULT 12 gus_mixvoices │ │ │ │ 9757: 004462f9 96 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 9758: 00626c9d 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 9758: 00626cad 872 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 9759: 00b17d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 9760: 00abc060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 9761: 00ab2f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 9762: 00aac8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 9763: 00b1853a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ 9764: 004e003d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 9765: 00b17d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ @@ -9774,152 +9774,152 @@ │ │ │ │ 9770: 00b179e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 9771: 00ab3238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 9772: 00500119 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_hostcall_cb │ │ │ │ 9773: 0054c6ed 74 FUNC GLOBAL DEFAULT 12 helper_vmaxfp │ │ │ │ 9774: 009b9c20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 9775: 00ab1054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 9776: 00b1a2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 9777: 006dcba1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 9777: 006dcbb1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ 9778: 00ab8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_BAD_SELECTION_EVENT │ │ │ │ 9779: 0048638d 128 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 9780: 0082d898 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 9780: 0082d8b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 9781: 00aae9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 9782: 006cdb11 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 9782: 006cdb21 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ 9783: 004cdccd 112 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 9784: 0047fc71 48 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 9785: 0054c2bd 88 FUNC GLOBAL DEFAULT 12 helper_sraw │ │ │ │ 9786: 00b17db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 9787: 00293f59 136 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ 9788: 004e05ad 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 9789: 00b185e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 9790: 00545edd 224 FUNC GLOBAL DEFAULT 12 helper_xsrdpic │ │ │ │ 9791: 003a0121 144 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 9792: 00736205 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 9792: 00736215 60 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 9793: 00aac268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 9794: 00542b91 244 FUNC GLOBAL DEFAULT 12 helper_XSMINCQP │ │ │ │ 9795: 004e7659 140 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ 9796: 00b18f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_READ_DSTATE │ │ │ │ 9797: 00b17a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERFLOW_DSTATE │ │ │ │ - 9798: 006d3499 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 9799: 006c3f85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 9798: 006d34a9 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 9799: 006c3f95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 9800: 00b17d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 9801: 0086f694 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 9801: 0086f6ac 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 9802: 00b18248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 9803: 00545fbd 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpim │ │ │ │ 9804: 0037aaf9 1356 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 9805: 00abc770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 9806: 009fd598 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 9807: 002e3ea5 84 FUNC GLOBAL DEFAULT 12 isa_parallel_set_iobase │ │ │ │ 9808: 005460b9 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpip │ │ │ │ 9809: 00b17f34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 9810: 0054fa15 196 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVDM_le_comp │ │ │ │ 9811: 00abc180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 9812: 00460eb1 192 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 9813: 00b18138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 9814: 00b177de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ 9815: 0041e8c9 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 9816: 00736969 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 9816: 00736979 78 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ 9817: 005461b5 252 FUNC GLOBAL DEFAULT 12 helper_xsrdpiz │ │ │ │ 9818: 0032ca59 70 FUNC GLOBAL DEFAULT 12 ide_dma_buf_commit │ │ │ │ - 9819: 0069b129 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 9819: 0069b139 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 9820: 00b1988c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 9821: 00b19388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 9822: 00b18176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 9823: 0029033d 136 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 9824: 004b5cd9 34 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 9825: 00b19adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 9826: 005bd815 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 9826: 005bd825 14 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 9827: 00b19c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 9828: 00ab46a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 9829: 006fe255 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 9829: 006fe265 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ 9830: 005554f1 42 FUNC GLOBAL DEFAULT 12 raise_exception_err_ra │ │ │ │ - 9831: 006f4709 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 9831: 006f4719 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 9832: 00ab7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_STORE_TSR_EVENT │ │ │ │ 9833: 003b35a1 264 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 9834: 00a029c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVUQQP │ │ │ │ 9835: 00534ee9 480 FUNC GLOBAL DEFAULT 12 hreg_store_msr │ │ │ │ 9836: 002f5431 10 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 9837: 00b17aac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_DSTATE │ │ │ │ 9838: 004fecd5 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 9839: 005f6741 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 9839: 005f6751 996 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 9840: 0042d1a9 82 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 9841: 00b18616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 9842: 00b19a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 9843: 00500051 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 9844: 005bd1e1 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 9844: 005bd1f1 74 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 9845: 00abd168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 9846: 00aab9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 9847: 006f00b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 9847: 006f00c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 9848: 00abba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ 9849: 004ce191 224 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ 9850: 0054fad9 244 FUNC GLOBAL DEFAULT 12 helper_vbpermd │ │ │ │ 9851: 00aba7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_READ_EVENT │ │ │ │ - 9852: 006f7cfd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 9852: 006f7d0d 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 9853: 00b18e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 9854: 0072cbdd 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 9854: 0072cbed 272 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 9855: 00ac4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ 9856: 00b18f2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_NEXT_ALARM_DSTATE │ │ │ │ - 9857: 006bd8f5 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 9857: 006bd905 200 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 9858: 00b18804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 9859: 00b18e7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 9860: 0065a6a5 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 9861: 00744f09 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 9862: 00701685 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 9860: 0065a6b5 204 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 9861: 00744f19 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 9862: 00701695 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 9863: 00288091 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 9864: 002ba3b9 124 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 9865: 00b17c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 9866: 00a22a10 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 9867: 00b195f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ 9868: 004f82f5 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 9869: 00b175de 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 9870: 00b18d3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 9871: 00abfac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 9872: 00b17d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ 9873: 0054fbcd 154 FUNC GLOBAL DEFAULT 12 helper_vbpermq │ │ │ │ 9874: 00455069 50 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 9875: 00b1898e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 9876: 005bdbe9 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 9876: 005bdbf9 80 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 9877: 00b188aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 9878: 00b17ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 9879: 00ab9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 9880: 00b18d76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ 9881: 004e5b65 376 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 9882: 002c0c59 176 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 9883: 00b189ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ 9884: 0040eea5 108 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 9885: 00693ff5 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 9885: 00694005 10 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 9886: 00497e21 128 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 9887: 0071f9d9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 9887: 0071f9e9 46 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 9888: 00292ad1 268 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 9889: 00ac316c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 9890: 00649075 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 9890: 00649085 274 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 9891: 00b175c0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 9892: 00abc5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 9893: 00aafabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 9894: 0072bb55 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 9894: 0072bb65 104 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 9895: 00ab7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_STATE_EVENT │ │ │ │ 9896: 00b17ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 9897: 009097a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 9898: 00b19322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 9899: 00740359 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ - 9900: 00672545 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 9899: 00740369 200 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport │ │ │ │ + 9900: 00672555 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ 9901: 0040ef89 116 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 9902: 006ecf21 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 9902: 006ecf31 212 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 9903: 004615f9 156 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 9904: 00b18146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 9905: 00aad5e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_INVALID_REVISION_EVENT │ │ │ │ 9906: 00408389 200 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 9907: 00abc420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 9908: 006dd1a9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 9909: 005fdde1 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 9908: 006dd1b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 9909: 005fddf1 88 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 9910: 0053c295 118 FUNC GLOBAL DEFAULT 12 helper_FNMADDS │ │ │ │ 9911: 00ac0024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_EVENT_EVENT │ │ │ │ 9912: 0039b8ad 150 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 9913: 00ab6d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 9914: 006f6139 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 9914: 006f6149 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ 9915: 0040ef11 120 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 9916: 00aad6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_POST_LOAD_EVENT │ │ │ │ 9917: 009f7b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 9918: 004b4039 112 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 9919: 004ea229 160 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ 9920: 004edba9 100 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 9921: 00ab1264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_BLOCKED_EVENT │ │ │ │ @@ -9927,215 +9927,215 @@ │ │ │ │ 9923: 00abd388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 9924: 0047c599 34 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 9925: 003cb7c5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ 9926: 0044d90d 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 9927: 0046cdf9 176 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ 9928: 004cbbe9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 9929: 00b198c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 9930: 00626075 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 9930: 00626085 204 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 9931: 00b17b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 9932: 00553d5d 340 FUNC GLOBAL DEFAULT 12 helper_bcdutrunc │ │ │ │ 9933: 00b191ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 9934: 00abba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 9935: 00b1945c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 9936: 00714311 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 9936: 00714321 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 9937: 002c7b01 108 FUNC GLOBAL DEFAULT 12 acpi_add_table │ │ │ │ 9938: 00b18cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 9939: 00b18f0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_WRITE_DSTATE │ │ │ │ 9940: 00403bad 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_save_vector_fd │ │ │ │ 9941: 00b17742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 9942: 00b17710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 9943: 0073cacd 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 9943: 0073cadd 4 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 9944: 002644ed 80 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ 9945: 00330ef5 74 FUNC GLOBAL DEFAULT 12 macio_ide_init_drives │ │ │ │ 9946: 0044d91d 228 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 9947: 002a4895 28 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 9948: 005bf3a1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 9949: 006fcf8d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 9948: 005bf3b1 48 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 9949: 006fcf9d 16 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 9950: 00377985 38 FUNC GLOBAL DEFAULT 12 fp_port_free │ │ │ │ 9951: 00b1795e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 9952: 004e00a5 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub_var │ │ │ │ 9953: 00a0a2ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_tbegin │ │ │ │ 9954: 00abeee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 9955: 004b6e31 136 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 9956: 00ac33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ - 9957: 005b55a9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ + 9957: 005b55b9 180 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_eoi │ │ │ │ 9958: 00aabc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9959: 00ab828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 9960: 00b19bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ - 9961: 0071a331 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 9962: 00621201 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 9961: 0071a341 16 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 9962: 00621211 104 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 9963: 00ac4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 9964: 00275a05 140 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 9965: 0070dc05 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 9965: 0070dc15 140 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 9966: 00ac3c48 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 9967: 00ab6f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 9968: 00ab47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_UPDATE_EVENT │ │ │ │ 9969: 00b1a35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 9970: 00394461 316 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 9971: 006f9965 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 9971: 006f9975 276 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 9972: 002755a1 384 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 9973: 009c3e08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 9974: 00abc8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 9975: 00b19d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 9976: 00716d6d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 9976: 00716d7d 484 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 9977: 00290a11 264 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ 9978: 004cd2e5 132 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 9979: 00395c25 148 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ 9980: 004e04e9 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 9981: 0071d44d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 9982: 006a511d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 9981: 0071d45d 150 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 9982: 006a512d 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 9983: 00b1a310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 9984: 00620bd5 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 9984: 00620be5 160 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 9985: 004277f1 1232 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 9986: 00b079c0 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 9987: 00ac03bc 620 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 9988: 0072abc9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 9988: 0072abd9 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 9989: 00ab5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 9990: 00b19b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 9991: 00a224b8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 9992: 00a06bc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQPO │ │ │ │ 9993: 00b19c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 9994: 00ab4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 9995: 0053f7fd 212 FUNC GLOBAL DEFAULT 12 helper_xssqrtdp │ │ │ │ 9996: 00abc610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 9997: 003a4761 112 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ 9998: 00508e7d 36 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_hdecr │ │ │ │ 9999: 00424319 34 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 10000: 009f7ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 10001: 006a6101 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 10001: 006a6111 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 10002: 0045f7b5 64 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 10003: 00ac4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 10004: 00ab7400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_READ_EVENT │ │ │ │ 10005: 004fa9a9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchq_le │ │ │ │ 10006: 00b175cf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 10007: 005fd469 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 10008: 006ad581 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 10007: 005fd479 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 10008: 006ad591 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 10009: 00b185d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 10010: 00b19a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 10011: 00b1965a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ 10012: 004dd2b9 50 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 10013: 006048f5 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 10013: 00604905 180 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 10014: 002d583d 68 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 10015: 00b17e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 10016: 0071253d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 10017: 006fe291 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 10016: 0071254d 150 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 10017: 006fe2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 10018: 00b1a208 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 10019: 009bc320 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 10020: 00725629 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 10020: 00725639 228 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 10021: 0027c8c9 4432 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 10022: 00aabf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 10023: 006f5d7d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 10023: 006f5d8d 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 10024: 009f794c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 10025: 006ffbd5 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 10025: 006ffbe5 212 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 10026: 00b17610 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ 10027: 00a15d94 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRIQ │ │ │ │ 10028: 004f2529 1244 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 10029: 00723359 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 10029: 00723369 20 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ 10030: 00ab3bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_RECV_EVENT │ │ │ │ - 10031: 005e60ed 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 10031: 005e60fd 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 10032: 009f0000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 10033: 00b17cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 10034: 00abacb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 10035: 00b19a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 10036: 005b3c09 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 10037: 0069daa5 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 10036: 005b3c19 86 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 10037: 0069dab5 156 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 10038: 00275219 6 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 10039: 006da84d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 10039: 006da85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 10040: 00aabfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ 10041: 004f7dcd 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 10042: 0072a121 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 10042: 0072a131 188 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 10043: 00a01cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESB │ │ │ │ 10044: 00298165 88 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 10045: 0042c6f9 112 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_be │ │ │ │ 10046: 00ab912c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 10047: 006d5f19 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 10047: 006d5f29 132 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 10048: 00b18900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 10049: 005ce28d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 10049: 005ce29d 528 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 10050: 00ac2558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 10051: 00ab889c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 10052: 00abe184 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 10053: 00b19d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 10054: 00ab0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 10055: 002972e5 152 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 10056: 00a01d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESH │ │ │ │ 10057: 003a1041 84 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 10058: 009bcdd4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 10059: 005ceb65 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 10059: 005ceb75 38 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 10060: 00b18174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 10061: 00b18268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ 10062: 00b17e2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_CYCLE_DSTATE │ │ │ │ 10063: 00482ec1 16 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 10064: 006ee311 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 10064: 006ee321 132 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 10065: 00b18f42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_IRQ_ACK_DSTATE │ │ │ │ 10066: 0039abd9 72 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 10067: 00b189dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 10068: 0062a031 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 10068: 0062a041 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ 10069: 0033aad1 88 FUNC GLOBAL DEFAULT 12 pic_stat_update_irq │ │ │ │ - 10070: 007017dd 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 10070: 007017ed 204 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 10071: 003ae6a1 156 FUNC GLOBAL DEFAULT 12 m48t59_realize_common │ │ │ │ 10072: 00a01de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULESW │ │ │ │ 10073: 00aad328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 10074: 00b19afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 10075: 00ab998c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 10076: 006bd759 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 10076: 006bd769 132 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 10077: 00aaf8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ 10078: 00b19336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_DSTATE │ │ │ │ 10079: 004cf36d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 10080: 006a5ce5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 10081: 005b8bf5 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ - 10082: 005fe689 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 10080: 006a5cf5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 10081: 005b8c05 256 FUNC GLOBAL DEFAULT 12 vfio_pci_register_err_notifier │ │ │ │ + 10082: 005fe699 212 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 10083: 00b19466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 10084: 0069f1e1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 10084: 0069f1f1 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 10085: 00b18f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_WRITE_DSTATE │ │ │ │ 10086: 00463c39 64 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 10087: 00b185f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 10088: 00ab5134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ 10089: 00379a15 70 FUNC GLOBAL DEFAULT 12 world_alloc │ │ │ │ - 10090: 006e9311 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 10090: 006e9321 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 10091: 00b193dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 10092: 0054da65 272 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2S │ │ │ │ 10093: 00551ea5 288 FUNC GLOBAL DEFAULT 12 helper_vsum2sws │ │ │ │ 10094: 00ac322c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 10095: 00b1938a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 10096: 003f9be9 364 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 10097: 0069548d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 10097: 0069549d 152 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ 10098: 004ec9f9 148 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 10099: 004e5d99 36 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 10100: 00b18212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 10101: 00a0fb18 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpeq │ │ │ │ 10102: 00377279 252 FUNC GLOBAL DEFAULT 12 desc_ring_post_desc │ │ │ │ 10103: 005084c1 76 FUNC GLOBAL DEFAULT 12 ppce500_irq_init │ │ │ │ - 10104: 006cf98d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 10104: 006cf99d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 10105: 00abd358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 10106: 00b17650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 10107: 003b4059 398 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 10108: 00687a01 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 10108: 00687a11 376 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 10109: 00393639 632 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 10110: 006df4c9 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 10110: 006df4d9 268 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 10111: 009f78c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 10112: 00b17ec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 10113: 00b1790a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ 10114: 00554eb9 312 FUNC GLOBAL DEFAULT 12 helper_spr_write_CTRL │ │ │ │ - 10115: 0062a8b5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 10116: 0071855d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 10115: 0062a8c5 108 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 10116: 0071856d 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 10117: 00b18306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ 10118: 004f6269 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 10119: 004e8b51 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ 10120: 004d19b9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 10121: 007152b5 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 10122: 006c5901 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 10121: 007152c5 124 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 10122: 006c5911 132 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 10123: 00b1903e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 10124: 0062ac41 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 10124: 0062ac51 124 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 10125: 004fe5a1 100 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 10126: 008e8638 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ + 10126: 008e8650 256 OBJECT GLOBAL DEFAULT 14 AES_isbox │ │ │ │ 10127: 00b1902a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 10128: 002dcebd 300 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ 10129: 00a01b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUB │ │ │ │ - 10130: 0071177d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 10130: 0071178d 82 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 10131: 00ac1c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 10132: 00b18276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 10133: 0054f715 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_le_comp │ │ │ │ 10134: 003ec30d 488 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 10135: 00b18c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 10136: 00aba178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 10137: 00ab31f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ @@ -10145,446 +10145,446 @@ │ │ │ │ 10141: 002c5201 12 FUNC GLOBAL DEFAULT 12 aml_add │ │ │ │ 10142: 00a01bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUH │ │ │ │ 10143: 00b191f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 10144: 009f7a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 10145: 00ab03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 10146: 00495425 400 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 10147: 002943a9 212 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 10148: 006bc641 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 10148: 006bc651 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ 10149: 00542709 252 FUNC GLOBAL DEFAULT 12 helper_XVMINDP │ │ │ │ - 10150: 006c85dd 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 10151: 005e96f1 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 10152: 0069e0bd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 10150: 006c85ed 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 10151: 005e9701 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 10152: 0069e0cd 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 10153: 00ab92ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 10154: 005cb4d5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 10154: 005cb4e5 228 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 10155: 0039c245 156 FUNC GLOBAL DEFAULT 12 pci_iommu_unregister_iotlb_notifier │ │ │ │ 10156: 00ac4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 10157: 006c9d31 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 10157: 006c9d41 344 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 10158: 00ab2c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 10159: 00b1a33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 10160: 0060bc9d 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 10160: 0060bcad 1648 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 10161: 00372a85 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 10162: 00b198ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 10163: 007008e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 10163: 007008f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 10164: 00b18424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 10165: 00394645 200 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 10166: 00b1837a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 10167: 00aac790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 10168: 00b1956c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 10169: 0049b479 120 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 10170: 006935b9 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 10170: 006935c9 18 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ 10171: 004f7b65 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ 10172: 004542dd 6 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 10173: 00b18cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 10174: 00ab2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 10175: 009f8210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 10176: 00b17b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 10177: 0054cf29 86 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp │ │ │ │ 10178: 004405ed 88 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 10179: 00ab4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 10180: 00a01c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMULEUW │ │ │ │ 10181: 00ab67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 10182: 00aacf28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ - 10183: 006c9699 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 10183: 006c96a9 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 10184: 003e027d 296 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 10185: 00ab33e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 10186: 00b1770a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 10187: 00abc090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 10188: 00ab9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 10189: 00abd994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 10190: 00703dc5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 10190: 00703dd5 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 10191: 00ab8dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 10192: 00aabd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 10193: 00b1743c 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 10194: 00603579 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 10194: 00603589 146 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 10195: 00ac2638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 10196: 00ab1b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 10197: 00ab59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 10198: 00555871 6 FUNC GLOBAL DEFAULT 12 helper_rfci │ │ │ │ 10199: 009f0f3c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 10200: 009f0f5c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 10201: 00b18b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_DSTATE │ │ │ │ 10202: 009f0fcc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 10203: 00b17f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 10204: 00b17a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJ_WRITE_DSTATE │ │ │ │ 10205: 004a2c31 456 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 10206: 00650721 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 10207: 0069b291 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 10208: 006c152d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 10206: 00650731 184 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 10207: 0069b2a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 10208: 006c153d 164 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 10209: 00b196e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 10210: 007009fd 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 10210: 00700a0d 204 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ 10211: 00b189f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_WRITE_DSTATE │ │ │ │ - 10212: 00605051 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 10212: 00605061 160 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 10213: 00b17c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 10214: 00a030f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmpgt │ │ │ │ 10215: 004515e5 144 FUNC GLOBAL DEFAULT 12 physical_memory_range_includes_clean │ │ │ │ 10216: 00b19db8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_DSTATE │ │ │ │ 10217: 00463db5 116 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 10218: 00b18cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 10219: 006e01d5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 10219: 006e01e5 132 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 10220: 00b17f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 10221: 00b17c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 10222: 00b1892c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ - 10223: 0059023d 44 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ + 10223: 00590251 44 FUNC GLOBAL DEFAULT 12 spr_read_ureg │ │ │ │ 10224: 00ab1ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 10225: 00706fb9 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 10226: 006d64a9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 10225: 00706fc9 36 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 10226: 006d64b9 196 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 10227: 00b18950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 10228: 00ac09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 10229: 00262945 36 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 10230: 006b9b1d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 10230: 006b9b2d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ 10231: 00ab8bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REQUEST_CANCELLED_EVENT │ │ │ │ 10232: 004f6931 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 10233: 00661879 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 10233: 00661889 120 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ 10234: 004caaad 80 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 10235: 00294f2d 32 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 10236: 0039b869 68 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 10237: 00b18b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 10238: 006219e5 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 10238: 006219f5 34 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 10239: 002929e5 72 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 10240: 00aab5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ 10241: 004f735d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ - 10242: 0073d4e9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ + 10242: 0073d4f9 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_capabilities │ │ │ │ 10243: 00b191c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 10244: 00555879 10 FUNC GLOBAL DEFAULT 12 helper_rfdi │ │ │ │ 10245: 00b175d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 10246: 002938bd 436 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 10247: 00625aed 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 10247: 00625afd 68 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 10248: 00b18fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 10249: 009bc128 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 10250: 004e45bd 100 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10251: 00b18938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 10252: 00b17838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 10253: 00ab57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 10254: 00608a11 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 10254: 00608a21 1244 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 10255: 00b186ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 10256: 00a03b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTES │ │ │ │ 10257: 00b178d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 10258: 00ab62e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 10259: 00aacc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 10260: 0069d055 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 10260: 0069d065 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 10261: 00ab14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 10262: 00abfa54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ 10263: 0055188d 30 FUNC GLOBAL DEFAULT 12 helper_vextractub │ │ │ │ - 10264: 00737a5d 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 10264: 00737a6d 332 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 10265: 00ab8f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ 10266: 00b197fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 10267: 00b1839e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 10268: 00af60d8 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 10269: 00b1768c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 10270: 00af60b4 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 10271: 005518ad 30 FUNC GLOBAL DEFAULT 12 helper_vextractuh │ │ │ │ 10272: 009f7844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 10273: 006ed4b5 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 10273: 006ed4c5 104 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 10274: 00b180ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ 10275: 009fe174 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_be │ │ │ │ 10276: 004d1c39 104 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 10277: 00b19cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 10278: 007018b9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 10278: 007018c9 204 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 10279: 00b17a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 10280: 00aab890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 10281: 00b18a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PREP_SYSTEMIO_READ_DSTATE │ │ │ │ 10282: 009c3f70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 10283: 006c6a65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 10283: 006c6a75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 10284: 003a276d 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 10285: 00abf684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 10286: 004a36f9 76 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 10287: 00b185ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ 10288: 004e0a21 156 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ - 10289: 0071f995 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 10289: 0071f9a5 10 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ 10290: 004dfc51 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 10291: 00649061 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 10291: 00649071 18 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ 10292: 004cc815 348 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 10293: 0074181d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 10293: 0074182d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 10294: 00354399 78 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ 10295: 005518cd 26 FUNC GLOBAL DEFAULT 12 helper_vextractuw │ │ │ │ 10296: 004f7285 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 10297: 00b1882e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 10298: 006ae761 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 10298: 006ae771 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 10299: 0053cd0d 232 FUNC GLOBAL DEFAULT 12 helper_FTDIV │ │ │ │ 10300: 002a0f21 300 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 10301: 00709305 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 10301: 00709315 220 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 10302: 00aae8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ 10303: 002b3425 120 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ 10304: 00444ead 72 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 10305: 004e60f1 16 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 10306: 00b18d2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ - 10307: 0070d811 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 10307: 0070d821 50 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ 10308: 004c4a69 100 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 10309: 00b197ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 10310: 005992f1 240 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ + 10310: 00599301 240 FUNC GLOBAL DEFAULT 12 decNumberExp │ │ │ │ 10311: 00444ef5 114 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 10312: 00ac3b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 10313: 006c7181 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 10314: 008c7974 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 10313: 006c7191 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 10314: 008c798c 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 10315: 00ac37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 10316: 005fc9c9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 10316: 005fc9d9 1220 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 10317: 00b197ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 10318: 005fce8d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 10318: 005fce9d 1328 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 10319: 0040ae21 332 FUNC GLOBAL DEFAULT 12 vfio_user_get_device_info │ │ │ │ 10320: 009fe8ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_be │ │ │ │ 10321: 00ac1074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 10322: 00b192ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 10323: 005bf499 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 10323: 005bf4a9 74 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 10324: 00b1925c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 10325: 00ac1444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_EPR_EVENT │ │ │ │ 10326: 00b175ee 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 10327: 00b1775c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 10328: 00b18e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 10329: 0069ae95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 10329: 0069aea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 10330: 00b181e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_READ_DSTATE │ │ │ │ 10331: 00b1a2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 10332: 004ea915 140 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 10333: 00a088a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVADDSP │ │ │ │ 10334: 00aba208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 10335: 006c5889 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 10336: 006af265 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 10337: 008daa00 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 10335: 006c5899 58 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 10336: 006af275 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 10337: 008daa18 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 10338: 00b195d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 10339: 00aace88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 10340: 0069bc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 10340: 0069bc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 10341: 00b1784a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 10342: 006f0b5d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 10342: 006f0b6d 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ 10343: 004cb149 152 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 10344: 009a3480 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ 10345: 004f75e1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 10346: 00ab56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10347: 00ab80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_EVENT │ │ │ │ 10348: 00b18aa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_PIT_DSTATE │ │ │ │ - 10349: 006c748d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 10349: 006c749d 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 10350: 002f4471 796 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 10351: 00610071 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 10351: 00610081 436 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ 10352: 0035df39 384 FUNC GLOBAL DEFAULT 12 e1000e_core_write │ │ │ │ - 10353: 005bc915 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 10354: 00718f09 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 10353: 005bc925 24 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 10354: 00718f19 42 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 10355: 00abf584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 10356: 00ab4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ 10357: 004e0421 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 10358: 00ab65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 10359: 00b181e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_SUPERIO_WRITE_DSTATE │ │ │ │ 10360: 00ab1754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 10361: 006eaaa1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 10361: 006eaab1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ 10362: 009bcefc 12 OBJECT GLOBAL DEFAULT 21 Accelerator_lookup │ │ │ │ - 10363: 006e55a1 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 10363: 006e55b1 232 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ 10364: 00555995 38 FUNC GLOBAL DEFAULT 12 helper_book3s_msgclr │ │ │ │ - 10365: 006fe129 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 10366: 00715c49 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 10365: 006fe139 58 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 10366: 00715c59 8 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 10367: 00aba1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 10368: 00ab13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ 10369: 00a0bfcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtedp │ │ │ │ - 10370: 006bb9dd 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 10371: 006c9189 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 10372: 0062a231 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 10370: 006bb9ed 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 10371: 006c9199 16 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 10372: 0062a241 124 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 10373: 00b183f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 10374: 00708579 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 10375: 006a1935 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 10374: 00708589 152 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 10375: 006a1945 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 10376: 00ab974c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 10377: 009f6d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 10378: 00aad068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 10379: 00b197c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ - 10380: 008d1de4 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ + 10380: 008d1dfc 128 OBJECT GLOBAL DEFAULT 14 COMBMSD │ │ │ │ 10381: 00b18a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_WRITE_DSTATE │ │ │ │ 10382: 00b19c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 10383: 00a11984 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfim │ │ │ │ 10384: 004de2a9 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_var │ │ │ │ 10385: 00a11900 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfin │ │ │ │ 10386: 00aab740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 10387: 003dd645 190 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 10388: 00a1187c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfip │ │ │ │ - 10389: 00594fd5 424 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ + 10389: 00594fe5 424 FUNC GLOBAL DEFAULT 12 decNumberInvert │ │ │ │ 10390: 00ab3828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ 10391: 004cf311 42 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 10392: 009bc060 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 10393: 00ac1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 10394: 006b4995 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 10395: 006afbd5 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 10394: 006b49a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 10395: 006afbe5 152 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 10396: 00abe2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 10397: 00b18958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 10398: 00b19d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 10399: 00a11da4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvmaddsp │ │ │ │ 10400: 003d9909 392 FUNC GLOBAL DEFAULT 12 pit_get_next_transition_time │ │ │ │ 10401: 003e1659 176 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 10402: 00a117f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrfiz │ │ │ │ 10403: 00b19c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ - 10404: 0073d5f1 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ + 10404: 0073d601 76 FUNC GLOBAL DEFAULT 12 qmp_query_sgx_capabilities │ │ │ │ 10405: 004e5eb5 34 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 10406: 00ab5574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 10407: 00aabf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 10408: 00713025 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 10409: 00683c91 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 10408: 00713035 88 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 10409: 00683ca1 432 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 10410: 002c6de1 90 FUNC GLOBAL DEFAULT 12 aml_word_io │ │ │ │ 10411: 00b178ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 10412: 0060ba25 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 10412: 0060ba35 140 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 10413: 00b1883a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 10414: 0070ef7d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 10414: 0070ef8d 10 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ 10415: 004c57cd 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 10416: 0086f698 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 10416: 0086f6b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 10417: 00abbd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 10418: 00ab4644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 10419: 00295431 56 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 10420: 00b195aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 10421: 006a2f81 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 10421: 006a2f91 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 10422: 00abc500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ 10423: 0041e8c1 6 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 10424: 0039a311 32 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 10425: 00476605 372 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 10426: 00ab2044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 10427: 00a1355c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_dcr │ │ │ │ 10428: 00abdce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ 10429: 00b18f66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_WRITE_DSTATE │ │ │ │ - 10430: 00623609 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 10430: 00623619 12 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 10431: 0042c2b9 194 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 10432: 003b2115 228 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 10433: 003779ad 68 FUNC GLOBAL DEFAULT 12 fp_port_reset │ │ │ │ 10434: 00296c99 396 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 10435: 00a038b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_PDEPD │ │ │ │ 10436: 00abf154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 10437: 00b19768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ - 10438: 005e3b9d 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 10438: 005e3bad 468 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 10439: 00b192be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 10440: 006c9a39 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 10440: 006c9a49 300 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 10441: 003b41e9 176 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 10442: 00ab2a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 10443: 006f834d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 10443: 006f835d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ 10444: 004d131d 356 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 10445: 006b04c1 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 10445: 006b04d1 200 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 10446: 00a10460 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfs │ │ │ │ 10447: 00ab4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 10448: 004f7839 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 10449: 0062cee1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 10449: 0062cef1 50 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ 10450: 004d79b1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 10451: 003993cd 8 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ 10452: 004f44ad 192 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 10453: 005541dd 12 FUNC GLOBAL DEFAULT 12 helper_cntlsw32 │ │ │ │ 10454: 00b17e74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 10455: 004e6129 46 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ 10456: 00ab7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_OPEN_EVENT │ │ │ │ - 10457: 005ba9dd 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 10458: 0070fa2d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 10457: 005ba9ed 64 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 10458: 0070fa3d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ 10459: 00a03074 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscmplt │ │ │ │ - 10460: 006607a1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 10460: 006607b1 996 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 10461: 00ab03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 10462: 0069c605 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 10462: 0069c615 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 10463: 00282b25 292 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 10464: 009bc3d4 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 10465: 00b17b0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 10466: 00285319 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 10467: 00abf264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 10468: 00b19572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 10469: 0069ed85 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 10469: 0069ed95 308 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 10470: 00b18824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 10471: 0060fe21 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 10471: 0060fe31 212 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 10472: 00b194e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 10473: 00b191fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 10474: 006c5f85 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 10475: 00699059 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 10474: 006c5f95 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 10475: 00699069 224 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 10476: 00b1799c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 10477: 00b18494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 10478: 00ab8e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 10479: 00b17cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 10480: 00b19d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ 10481: 00b196e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 10482: 00ab6e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 10483: 005475b5 992 FUNC GLOBAL DEFAULT 12 helper_XVBF16GER2 │ │ │ │ 10484: 00ab33b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 10485: 006ff1d5 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 10486: 006262e1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 10485: 006ff1e5 164 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 10486: 006262f1 4 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 10487: 00355cb1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 10488: 00abe934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 10489: 00b189c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 10490: 00aab8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ 10491: 004ce409 172 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ 10492: 004f7ce5 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 10493: 00600401 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 10493: 00600411 668 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 10494: 00b182ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 10495: 00727d15 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 10495: 00727d25 36 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 10496: 00b175d9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 10497: 002986a9 128 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 10498: 00b1763a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_START_DSTATE │ │ │ │ 10499: 00b17db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 10500: 006df8bd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 10500: 006df8cd 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 10501: 00ab07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 10502: 00b196be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 10503: 00b17584 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 10504: 00b1821c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ 10505: 004f50a9 108 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 10506: 00ab6370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 10507: 006bdd7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 10507: 006bdd8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 10508: 009bd00c 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ 10509: 00459519 64 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 10510: 00b187c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 10511: 00656e15 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 10511: 00656e25 76 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 10512: 00b188ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 10513: 00abde74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 10514: 00b19036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 10515: 009bd0b8 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 10516: 0070504d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 10516: 0070505d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 10517: 00b19a68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 10518: 002dd311 608 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 10519: 00aae734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 10520: 00ab6940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 10521: 006a6185 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 10522: 006bccb1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 10521: 006a6195 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 10522: 006bccc1 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 10523: 00ab8f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 10524: 00b17f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 10525: 00aab490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 10526: 00b190b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 10527: 00b193b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 10528: 0050a001 216 FUNC GLOBAL DEFAULT 12 store_booke_tsr │ │ │ │ 10529: 00ab6410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 10530: 00b1913e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 10531: 00ac2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 10532: 006997b5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 10532: 006997c5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 10533: 00429779 72 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 10534: 0028e83d 126 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 10535: 00b19732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 10536: 00497ba5 128 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ 10537: 004f64f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 10538: 00ac1efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 10539: 00626211 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 10539: 00626221 14 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 10540: 00abc670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 10541: 00ab4494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 10542: 00b1801e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ 10543: 0045a165 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 10544: 0048d2d1 60 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 10545: 00ab957c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 10546: 00b18cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 10547: 004e5fb1 36 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 10548: 00aabfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 10549: 0069a1dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 10550: 006a9291 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 10549: 0069a1ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 10550: 006a92a1 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ 10551: 00b17e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESPDMA_MEMORY_READ_DSTATE │ │ │ │ - 10552: 00710305 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 10553: 0069d271 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 10552: 00710315 120 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 10553: 0069d281 256 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 10554: 0050dfad 12 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr_enable │ │ │ │ 10555: 00b18af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_RELEASE_DSTATE │ │ │ │ 10556: 002b9b2d 272 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ 10557: 00540469 232 FUNC GLOBAL DEFAULT 12 helper_XSMADDDP │ │ │ │ - 10558: 00718815 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 10558: 00718825 228 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ 10559: 004c5879 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 10560: 00ab8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_EVENT │ │ │ │ 10561: 00ab56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 10562: 0047b29d 104 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ 10563: 004407f5 116 FUNC GLOBAL DEFAULT 12 qemu_process_cpu_events │ │ │ │ 10564: 004c5b29 348 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 10565: 003379bd 104 FUNC GLOBAL DEFAULT 12 ps2_queue_2 │ │ │ │ 10566: 00b1774c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ 10567: 00337a25 134 FUNC GLOBAL DEFAULT 12 ps2_queue_3 │ │ │ │ - 10568: 006f72f1 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 10568: 006f7301 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 10569: 00ab1184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ 10570: 00337aad 166 FUNC GLOBAL DEFAULT 12 ps2_queue_4 │ │ │ │ 10571: 004e20c9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 10572: 00298e55 176 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 10573: 00b193f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 10574: 006fdf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 10574: 006fdf59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 10575: 004405b5 20 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 10576: 008e8738 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ - 10577: 006bb4a5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 10576: 008e8750 1024 OBJECT GLOBAL DEFAULT 14 AES_Td0 │ │ │ │ + 10577: 006bb4b5 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 10578: 0048b401 476 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 10579: 00621891 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 10579: 006218a1 84 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 10580: 009bcec4 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 10581: 00ac39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 10582: 00b1950e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 10583: 00b19fd8 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 10584: 00abc6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 10585: 002ea75d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 10586: 00ab80f8 100 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ @@ -10598,544 +10598,544 @@ │ │ │ │ 10594: 004c545d 56 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 10595: 009ff71c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_be │ │ │ │ 10596: 00296e5d 50 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 10597: 004972e5 148 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 10598: 00b17d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 10599: 00441da1 320 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 10600: 00b17b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 10601: 006eec49 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 10602: 006215a1 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 10601: 006eec59 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 10602: 006215b1 92 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 10603: 00aad078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 10604: 00abd448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 10605: 008c82c0 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 10605: 008c82d8 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 10606: 00ab2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 10607: 00abc1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 10608: 00287d71 128 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 10609: 00b1a028 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 10610: 0070ef89 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 10610: 0070ef99 24 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 10611: 00a13874 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSEL │ │ │ │ 10612: 00377031 196 FUNC GLOBAL DEFAULT 12 desc_get_buf │ │ │ │ - 10613: 005cb765 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ - 10614: 006c7361 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ + 10613: 005cb775 6 FUNC GLOBAL DEFAULT 12 mshv_irqchip_add_msi_route │ │ │ │ + 10614: 006c7371 58 FUNC GLOBAL DEFAULT 12 qapi_free_QemuTargetInfo │ │ │ │ 10615: 00b196c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 10616: 006abd71 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 10616: 006abd81 120 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 10617: 00ac1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_RFI_EVENT │ │ │ │ 10618: 00282c49 300 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 10619: 00abd2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 10620: 00b18024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 10621: 00aad458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ - 10622: 006d1ca9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ + 10622: 006d1cb9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_cpu_topology │ │ │ │ 10623: 00ac07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 10624: 00707c39 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 10625: 006d57c1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 10624: 00707c49 76 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 10625: 006d57d1 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ 10626: 00ab7590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_ISD_REMAP_EVENT │ │ │ │ - 10627: 00688411 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 10628: 005e3e21 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 10627: 00688421 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 10628: 005e3e31 112 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 10629: 00b18c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_ID_DSTATE │ │ │ │ - 10630: 008e7238 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ + 10630: 008e7250 1024 OBJECT GLOBAL DEFAULT 14 AES_Te0 │ │ │ │ 10631: 004a88d5 68 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 10632: 00b17b76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 10633: 004767a9 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_modes │ │ │ │ 10634: 00af60e8 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 10635: 00436159 8 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 10636: 00b178f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 10637: 002cab1d 132 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_get_sts │ │ │ │ 10638: 00ab2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ 10639: 00ac1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_HALT_EVENT │ │ │ │ - 10640: 006a9fa5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 10640: 006a9fb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 10641: 00af5864 4 OBJECT GLOBAL DEFAULT 25 isa_pic │ │ │ │ 10642: 00abbe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 10643: 00b17638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_EXEC_END_DSTATE │ │ │ │ 10644: 00ab6de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 10645: 0042ca41 206 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ 10646: 002c5005 12 FUNC GLOBAL DEFAULT 12 aml_and │ │ │ │ 10647: 005473b1 252 FUNC GLOBAL DEFAULT 12 helper_xssqrtqp │ │ │ │ 10648: 005386bd 180 FUNC GLOBAL DEFAULT 12 helper_DQUAI │ │ │ │ - 10649: 0065c451 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 10649: 0065c461 18 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 10650: 004b4a71 28 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 10651: 00ab7e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_RESET_EVENT │ │ │ │ 10652: 0031e6f1 192 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 10653: 009f0604 160 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 10654: 0072e7f1 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 10654: 0072e801 256 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 10655: 00abb5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 10656: 00b180ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 10657: 00b179cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 10658: 006afd21 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 10658: 006afd31 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 10659: 00ac3650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 10660: 005388d5 176 FUNC GLOBAL DEFAULT 12 helper_DQUAQ │ │ │ │ 10661: 00b17876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 10662: 005549f9 146 FUNC GLOBAL DEFAULT 12 helper_LVEBX │ │ │ │ 10663: 004e7a91 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 10664: 00a09c38 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUB │ │ │ │ 10665: 00abefd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 10666: 00698065 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 10666: 00698075 142 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 10667: 00b177c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 10668: 009bd76c 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 10669: 006e4085 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 10669: 006e4095 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 10670: 00b1785a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 10671: 00ac2588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FIRMWARE_LOG_EVENT │ │ │ │ 10672: 004b39f5 224 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 10673: 00b178a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 10674: 00ab7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_WRITE_EVENT │ │ │ │ 10675: 00ab7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_GETPROPLEN_EVENT │ │ │ │ 10676: 00abccd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 10677: 009b9f38 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 10678: 00b17f94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 10679: 00b19354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 10680: 004e67bd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 10681: 004e8321 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 10682: 00abec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 10683: 0048de35 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 10684: 0068fa71 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 10684: 0068fa81 140 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ 10685: 00ab74a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_WRITE_EVENT │ │ │ │ - 10686: 006be109 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 10686: 006be119 188 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 10687: 00506391 10 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx0 │ │ │ │ 10688: 00b19c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 10689: 0050639d 108 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx1 │ │ │ │ 10690: 00407d69 244 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ 10691: 00506409 250 FUNC GLOBAL DEFAULT 12 helper_booke206_tlbilx3 │ │ │ │ - 10692: 006de5dd 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 10692: 006de5ed 1184 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 10693: 009f4e18 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 10694: 00a04bc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRT │ │ │ │ 10695: 00a06cc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQPO │ │ │ │ 10696: 00ab821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 10697: 00469d3d 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 10698: 004e605d 136 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 10699: 00abfaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ 10700: 00424109 252 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ - 10701: 005b8825 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ + 10701: 005b8835 736 FUNC GLOBAL DEFAULT 12 vfio_pci_populate_device │ │ │ │ 10702: 00ab7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIMED_EVENT │ │ │ │ 10703: 00b17d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 10704: 006d5cd5 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 10704: 006d5ce5 84 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 10705: 00abd710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_READ_EVENT │ │ │ │ 10706: 002ed9c9 68 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 10707: 005d0a01 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 10708: 00702dfd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 10707: 005d0a11 128 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 10708: 00702e0d 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 10709: 00b18dfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 10710: 00b18f60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_WRITE_DSTATE │ │ │ │ 10711: 009f920c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 10712: 00abcde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 10713: 00aab4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 10714: 006a34cd 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 10714: 006a34dd 132 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 10715: 00aba638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_INVALID_HPET_CFG_EVENT │ │ │ │ 10716: 00403c35 60 FUNC GLOBAL DEFAULT 12 vfio_cpr_delete_vector_fd │ │ │ │ 10717: 00ab6f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 10718: 00aab700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 10719: 0053df3d 24 FUNC GLOBAL DEFAULT 12 helper_efdmul │ │ │ │ 10720: 00b19aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 10721: 0040dc6d 200 FUNC GLOBAL DEFAULT 12 vfio_user_send_async │ │ │ │ 10722: 00aaad20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_EVENT │ │ │ │ - 10723: 00680fb5 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 10724: 00716621 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 10723: 00680fc5 212 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 10724: 00716631 168 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 10725: 004fe659 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 10726: 006b79a1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 10727: 006caa29 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 10728: 006dda25 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 10729: 0060ffd5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 10726: 006b79b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 10727: 006caa39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 10728: 006dda35 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 10729: 0060ffe5 148 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 10730: 0033e485 108 FUNC GLOBAL DEFAULT 12 apm_init │ │ │ │ 10731: 00554931 200 FUNC GLOBAL DEFAULT 12 helper_lscbx │ │ │ │ 10732: 00aacaa0 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 10733: 0042d5a5 116 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 10734: 009f89cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 10735: 00a0ef3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpodp │ │ │ │ 10736: 00471735 1740 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 10737: 00aac9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 10738: 00b18d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 10739: 00abf1d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 10740: 0053f8d1 284 FUNC GLOBAL DEFAULT 12 helper_xssqrtsp │ │ │ │ 10741: 00b19908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 10742: 00ab38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 10743: 0063b391 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 10743: 0063b3a1 58 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 10744: 00aaecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 10745: 00323595 88 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 10746: 00537b95 300 FUNC GLOBAL DEFAULT 12 helper_DTSTDC │ │ │ │ 10747: 00aad238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 10748: 0047aa39 76 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 10749: 00b19980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 10750: 006eb5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 10750: 006eb5f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 10751: 00b19064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ 10752: 00537ded 444 FUNC GLOBAL DEFAULT 12 helper_DTSTDG │ │ │ │ 10753: 00b18c0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_DSTATE │ │ │ │ - 10754: 006889c9 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 10755: 005d502d 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 10756: 005fb01d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 10754: 006889d9 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 10755: 005d503d 54 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 10756: 005fb02d 2260 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 10757: 00abab38 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 10758: 00b196f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 10759: 00ab8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_CONTINUE_EVENT │ │ │ │ 10760: 00443f29 58 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 10761: 008daa14 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 10761: 008daa2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ 10762: 009fe1f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxq_le │ │ │ │ 10763: 004f9999 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 10764: 00ab99ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 10765: 00abd618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 10766: 00ab18c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 10767: 002f2be9 6 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 10768: 004b5a6d 224 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 10769: 006e0ab1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 10769: 006e0ac1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ 10770: 00b18534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_FLUSH_QUEUE_DSTATE │ │ │ │ - 10771: 006ff9ad 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 10771: 006ff9bd 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 10772: 0029969d 196 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 10773: 006bddf5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 10774: 0069cfdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 10775: 00606011 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 10773: 006bde05 58 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 10774: 0069cfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 10775: 00606021 68 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 10776: 00ac3be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 10777: 00396ca9 10 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 10778: 0072c959 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 10778: 0072c969 220 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 10779: 00b190d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 10780: 0069dfe1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 10780: 0069dff1 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 10781: 0054ddb1 26 FUNC GLOBAL DEFAULT 12 helper_vctzlsbb │ │ │ │ 10782: 009ba690 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 10783: 00aab510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 10784: 0070e23d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 10784: 0070e24d 274 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 10785: 00abfc84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ 10786: 00a0a370 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_local │ │ │ │ - 10787: 00711c15 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 10787: 00711c25 56 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 10788: 00abb540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 10789: 00ab92dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 10790: 00b190be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 10791: 006ae351 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 10791: 006ae361 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 10792: 00ab8b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 10793: 00b19134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 10794: 00a27c48 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 10795: 00ab5284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ 10796: 004e01d9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 10797: 005bd415 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 10797: 005bd425 324 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 10798: 004a3a31 200 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ 10799: 0044d42d 18 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 10800: 006056ed 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 10800: 006056fd 22 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ 10801: 009fe930 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminq_le │ │ │ │ 10802: 002b40a1 104 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 10803: 00b1831c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 10804: 002c3e3d 228 FUNC GLOBAL DEFAULT 12 crs_replace_with_free_ranges │ │ │ │ 10805: 0045e755 28 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 10806: 006bbf8d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 10807: 0069b77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 10806: 006bbf9d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 10807: 0069b78d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 10808: 00ab5044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ 10809: 004e01a9 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ 10810: 0054f245 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_exp │ │ │ │ - 10811: 00703a69 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 10811: 00703a79 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 10812: 00ab2fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 10813: 00680cd9 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 10813: 00680ce9 556 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 10814: 0049a0c9 576 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 10815: 00b19a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SPR_GET_DSTATE │ │ │ │ 10816: 00451571 40 FUNC GLOBAL DEFAULT 12 physical_memory_dirty_bits_cleared │ │ │ │ 10817: 00b18ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 10818: 0047c6dd 34 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 10819: 00ac25f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 10820: 006936e9 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 10820: 006936f9 62 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 10821: 0041d2f5 812 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 10822: 00b194f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 10823: 00abf644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 10824: 00a1334c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsldoi │ │ │ │ 10825: 00b179d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 10826: 002b9c3d 292 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ 10827: 00538165 276 FUNC GLOBAL DEFAULT 12 helper_DTSTEX │ │ │ │ - 10828: 0073e0c5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ - 10829: 005af47d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 10830: 00715be1 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 10828: 0073e0d5 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 10829: 005af48d 96 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ + 10830: 00715bf1 104 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ 10831: 00ab3a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_UNKNOWN_CMD_EVENT │ │ │ │ - 10832: 005bed89 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 10832: 005bed99 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 10833: 002914c9 10 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 10834: 00b175fe 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 10835: 006ace15 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 10835: 006ace25 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 10836: 0032c829 256 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ 10837: 004c6021 72 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 10838: 00abda54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 10839: 002c4c75 120 FUNC GLOBAL DEFAULT 12 aml_arg │ │ │ │ 10840: 009bbc88 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ 10841: 00b19a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_GET_DSTATE │ │ │ │ 10842: 0042400d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 10843: 007014a5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 10843: 007014b5 196 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 10844: 00a225e4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 10845: 005bfc99 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 10845: 005bfca9 1920 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 10846: 00b1820c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ 10847: 004fc34d 52 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 10848: 00b19be8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 10849: 006bf6fd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 10849: 006bf70d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 10850: 00ab7208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ 10851: 00b18f6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_READ_DSTATE │ │ │ │ - 10852: 0061b9f9 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 10852: 0061ba09 104 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 10853: 00b1861a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 10854: 00ab826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 10855: 006c77d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 10855: 006c77e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 10856: 00b195d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 10857: 006d85b9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 10858: 005d545d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 10857: 006d85c9 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 10858: 005d546d 164 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 10859: 00b199fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ 10860: 0044cabd 124 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 10861: 00ab2978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 10862: 00b19740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 10863: 00372fb1 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 10864: 009f752c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 10865: 0028af21 176 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 10866: 0041cf75 104 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 10867: 00ab57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 10868: 00b1791a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 10869: 0062fd65 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 10870: 005bdb71 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 10871: 00715015 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 10869: 0062fd75 170 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 10870: 005bdb81 118 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 10871: 00715025 56 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 10872: 002efdfd 424 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 10873: 00b18b54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_DSTATE │ │ │ │ 10874: 00b17aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 10875: 00463ee9 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 10876: 00abfcc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 10877: 00b19924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 10878: 00ac0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 10879: 00ab38c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 10880: 0071ee4d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 10880: 0071ee5d 128 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 10881: 00ac0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 10882: 006c8a45 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 10882: 006c8a55 16 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 10883: 00b183fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 10884: 00aae030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 10885: 005fd92d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 10885: 005fd93d 104 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ 10886: 002e3ef9 76 FUNC GLOBAL DEFAULT 12 isa_parallel_set_enabled │ │ │ │ - 10887: 00718489 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 10887: 00718499 148 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ 10888: 004e5cdd 64 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 10889: 00445e4d 212 FUNC GLOBAL DEFAULT 12 ram_block_attributes_create │ │ │ │ 10890: 00aaadf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 10891: 00489c39 452 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 10892: 005e88c1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 10892: 005e88d1 84 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 10893: 00355ec5 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 10894: 00b17880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 10895: 00b17cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 10896: 00abec44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ 10897: 0053e921 220 FUNC GLOBAL DEFAULT 12 helper_XSMULDP │ │ │ │ 10898: 00542805 224 FUNC GLOBAL DEFAULT 12 helper_XVMINSP │ │ │ │ - 10899: 005be821 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 10899: 005be831 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 10900: 00b17a6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_READ_DSTATE │ │ │ │ 10901: 002f83a9 116 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 10902: 00542375 220 FUNC GLOBAL DEFAULT 12 helper_XSMAXDP │ │ │ │ 10903: 00aad824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UP_READ_EVENT │ │ │ │ 10904: 00396ac9 140 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 10905: 00b18bd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 10906: 005e7de5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 10906: 005e7df5 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 10907: 00ab08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 10908: 0070f17d 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 10909: 006bb749 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 10908: 0070f18d 46 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 10909: 006bb759 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ 10910: 004f9759 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ 10911: 00b18a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_RESET_DSTATE │ │ │ │ - 10912: 00741895 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 10912: 007418a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 10913: 00b18628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 10914: 0047c49d 34 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ 10915: 0042402d 30 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 10916: 00ac3270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 10917: 00b185d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 10918: 0047c671 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 10919: 00abc720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 10920: 00b1876e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 10921: 00b190da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 10922: 00b175f7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ - 10923: 006f14e9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 10923: 006f14f9 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 10924: 002eed75 220 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 10925: 006b2e9d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 10925: 006b2ead 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ 10926: 004f87bd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ 10927: 00b17aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_STS_IOPORT_READB_DSTATE │ │ │ │ - 10928: 005c2579 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 10928: 005c2589 172 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 10929: 003bcb89 1796 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 10930: 00a0d88c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermd │ │ │ │ 10931: 00b1889e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 10932: 00aab570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 10933: 0043fed5 144 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 10934: 00b187f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 10935: 006c7e29 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ - 10936: 005bd8a1 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 10935: 006c7e39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuDefinitionInfo │ │ │ │ + 10936: 005bd8b1 192 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 10937: 00abf224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 10938: 00a02b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FDIV │ │ │ │ 10939: 00abd558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 10940: 002c1795 256 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 10941: 005e94c9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 10942: 00701569 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 10941: 005e94d9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 10942: 00701579 284 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 10943: 00ab5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ 10944: 004f69d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 10945: 00b18b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_FREE_CRQ_DSTATE │ │ │ │ 10946: 00b19132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 10947: 00b19834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_DSTATE │ │ │ │ 10948: 00abeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 10949: 00b1938e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 10950: 00b1792a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ 10951: 00a0a814 132 OBJECT GLOBAL DEFAULT 24 helper_info_xstsqrtdp │ │ │ │ - 10952: 0073f685 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 10952: 0073f695 142 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 10953: 00b178d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 10954: 006b4b65 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 10954: 006b4b75 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 10955: 00b19ada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 10956: 00a0d808 132 OBJECT GLOBAL DEFAULT 24 helper_info_vbpermq │ │ │ │ 10957: 00abfd04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 10958: 00728705 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 10958: 00728715 304 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 10959: 002c1fcd 204 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 10960: 00728549 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 10961: 0069e949 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 10960: 00728559 132 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 10961: 0069e959 196 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ 10962: 00554a8d 156 FUNC GLOBAL DEFAULT 12 helper_LVEHX │ │ │ │ - 10963: 006c79f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 10963: 006c7a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 10964: 009f74a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 10965: 00aabf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 10966: 002edba9 16 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 10967: 00b18696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 10968: 00b18186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ - 10969: 0073d49d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ + 10969: 0073d4ad 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_launch_measure │ │ │ │ 10970: 00a0c998 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvspdp │ │ │ │ 10971: 00b17bb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ 10972: 004cd369 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 10973: 006afdfd 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 10973: 006afe0d 104 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 10974: 00b195cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 10975: 00abc330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 10976: 00aba268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 10977: 008da9d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 10978: 0072b11d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 10977: 008da9f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 10978: 0072b12d 8 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 10979: 00b176fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 10980: 00ac3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 10981: 0029fdcd 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 10982: 00b1814a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ 10983: 00aafe58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_READ_EVENT │ │ │ │ - 10984: 00603755 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 10984: 00603765 208 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 10985: 00abf534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 10986: 00aaaef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 10987: 006c971d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 10987: 006c972d 336 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 10988: 00351965 196 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 10989: 00ab2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 10990: 006c01fd 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 10990: 006c020d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ 10991: 0044d121 84 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 10992: 00b195b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 10993: 0072a485 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 10993: 0072a495 12 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 10994: 00b18d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 10995: 006e41ad 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 10995: 006e41bd 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 10996: 00b18bee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 10997: 005e8541 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 10997: 005e8551 192 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 10998: 00b17cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 10999: 005e2f51 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 11000: 006f7a0d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 10999: 005e2f61 76 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 11000: 006f7a1d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 11001: 00b18a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_MAP_IRQ_DSTATE │ │ │ │ 11002: 00b18204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 11003: 00394abd 196 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 11004: 00ab1e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 11005: 009b9fec 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ 11006: 0044d8fd 14 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 11007: 00b1938c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 11008: 009b9ba8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 11009: 0039a8a9 708 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 11010: 00ac0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 11011: 00700ac9 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 11011: 00700ad9 140 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 11012: 00b18068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 11013: 005deb1d 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 11013: 005deb2d 196 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 11014: 00b19470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 11015: 00ab5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 11016: 00ab6eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 11017: 0054cd1d 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUB │ │ │ │ 11018: 00ac33b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ 11019: 002cb3b9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_plug_cb │ │ │ │ - 11020: 0060826d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 11020: 0060827d 296 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 11021: 002e950d 124 FUNC GLOBAL DEFAULT 12 ptimer_set_period_from_clock │ │ │ │ 11022: 00263b85 140 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 11023: 006bd5cd 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 11023: 006bd5dd 132 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 11024: 00b174e8 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 11025: 00ab4304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ 11026: 00b18c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11027: 006af67d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 11027: 006af68d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 11028: 0054cd55 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUH │ │ │ │ 11029: 00461739 228 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 11030: 00abd9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ 11031: 00ac3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_EVENT │ │ │ │ 11032: 00365f01 452 FUNC GLOBAL DEFAULT 12 igb_core_pci_realize │ │ │ │ - 11033: 006f0a1d 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 11034: 00695161 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 11035: 005b18ed 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ - 11036: 00744dd5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 11033: 006f0a2d 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 11034: 00695171 248 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 11035: 005b18fd 2 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_close │ │ │ │ + 11036: 00744de5 128 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 11037: 00aabba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 11038: 00b17e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_DSTATE │ │ │ │ 11039: 00440545 28 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 11040: 006bfdf1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 11040: 006bfe01 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 11041: 00b17574 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 11042: 00733f11 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 11042: 00733f21 280 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 11043: 00b17ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 11044: 00b17896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 11045: 002f96b9 32 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 11046: 00538985 176 FUNC GLOBAL DEFAULT 12 helper_DRRND │ │ │ │ - 11047: 00622c6d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 11047: 00622c7d 118 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 11048: 003d522d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 11049: 00abf564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 11050: 0054cd8d 56 FUNC GLOBAL DEFAULT 12 helper_VABSDUW │ │ │ │ 11051: 004fd3d9 48 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 11052: 00b185bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 11053: 00b19c54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 11054: 00aacbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 11055: 006d4eb1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 11055: 006d4ec1 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 11056: 00ab8adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 11057: 00ab2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 11058: 00b1808e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 11059: 00b1806a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 11060: 007332d1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 11060: 007332e1 496 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 11061: 0048f9f1 48 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 11062: 002c2845 356 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 11063: 004a2941 8 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 11064: 00abdcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 11065: 0039186d 6 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 11066: 00b19010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 11067: 009039c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 11068: 00ab51e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 11069: 009f691c 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 11070: 00ab2e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 11071: 006ece19 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 11071: 006ece29 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 11072: 0029947d 432 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ 11073: 002b46a1 120 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ 11074: 00543af1 256 FUNC GLOBAL DEFAULT 12 helper_xvcvspdp │ │ │ │ - 11075: 005e56dd 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 11076: 005d5c69 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 11075: 005e56ed 4 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 11076: 005d5c79 128 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 11077: 00aafb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 11078: 00701325 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 11078: 00701335 196 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 11079: 004fc065 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_be_mmu │ │ │ │ 11080: 004a0421 220 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 11081: 006af329 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 11081: 006af339 140 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 11082: 002ba89d 42 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 11083: 00abdc14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 11084: 00b186a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 11085: 00b18cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 11086: 00ac21a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 11087: 009ff7a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addq_le │ │ │ │ - 11088: 0065c4dd 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 11089: 005bdb1d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 11088: 0065c4ed 84 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 11089: 005bdb2d 84 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 11090: 00ac3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ 11091: 004cb59d 176 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 11092: 006049b1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 11092: 006049c1 102 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 11093: 0045cabd 136 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ 11094: 00b183b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_IGNORE_CMD_DSTATE │ │ │ │ - 11095: 00621b59 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 11096: 005cb755 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 11095: 00621b69 102 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 11096: 005cb765 4 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 11097: 00abecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 11098: 00262979 78 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 11099: 0071d185 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 11100: 0072d9f9 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 11099: 0071d195 10 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 11100: 0072da09 120 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 11101: 00a0b708 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrsqrtesp │ │ │ │ 11102: 009f7424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 11103: 00ab5494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 11104: 00b1a36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 11105: 00b17b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 11106: 00abc130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ 11107: 003ae28d 676 FUNC GLOBAL DEFAULT 12 m48t59_read │ │ │ │ 11108: 002b4021 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 11109: 0053d72d 16 FUNC GLOBAL DEFAULT 12 helper_efsadd │ │ │ │ 11110: 0032cba1 260 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 11111: 005c2e91 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 11111: 005c2ea1 160 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 11112: 00aaf55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 11113: 0064e3e5 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 11113: 0064e3f5 500 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 11114: 00ab1334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 11115: 00b197e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 11116: 00b18364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 11117: 00abcf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 11118: 005f6de9 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 11118: 005f6df9 6 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ 11119: 004cd739 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 11120: 00b17894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 11121: 00698a0d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 11121: 00698a1d 220 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 11122: 00ab98bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 11123: 002efc69 152 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 11124: 00ab4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_IOPORT_WRITE_EVENT │ │ │ │ 11125: 00abc220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ 11126: 00406d35 40 FUNC GLOBAL DEFAULT 12 vfio_migration_add_bytes_transferred │ │ │ │ - 11127: 005d05f9 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 11127: 005d0609 128 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 11128: 00546ef9 88 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCDP │ │ │ │ 11129: 00b17cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 11130: 00691309 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 11130: 00691319 36 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ 11131: 004d7ce1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 11132: 00ab5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 11133: 00555ce1 32 FUNC GLOBAL DEFAULT 12 helper_load_vtb │ │ │ │ 11134: 00b19724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 11135: 00b1887c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 11136: 00481385 320 FUNC GLOBAL DEFAULT 12 postcopy_incoming_setup │ │ │ │ 11137: 00aafc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_IOMEM_WRITE_CLR_EVENT │ │ │ │ @@ -11150,77 +11150,77 @@ │ │ │ │ 11146: 00b1949c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 11147: 00b18b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_POST_LOAD_DSTATE │ │ │ │ 11148: 00b18ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 11149: 0028c6e1 264 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 11150: 009f98c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 11151: 009b9b58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 11152: 00b17f6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 11153: 00659809 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 11153: 00659819 232 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 11154: 00ae4d74 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 11155: 009b9b30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 11156: 00b19ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 11157: 00ab895c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 11158: 00ab2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 11159: 0062d5b5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 11159: 0062d5c5 36 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 11160: 00b185a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 11161: 00b18f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_RELOAD_DSTATE │ │ │ │ 11162: 00abf914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 11163: 00527f35 44 FUNC GLOBAL DEFAULT 12 ppc_set_cr │ │ │ │ 11164: 00395e19 86 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 11165: 00aba228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 11166: 006fe5d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 11166: 006fe5e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 11167: 00aabc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 11168: 00b17752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 11169: 00a0e1d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp_dot │ │ │ │ 11170: 00b19590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 11171: 00659d31 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 11171: 00659d41 152 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 11172: 00aac840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 11173: 0043bb01 140 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 11174: 00b19d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 11175: 0048e5c1 72 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ 11176: 0053ee15 284 FUNC GLOBAL DEFAULT 12 helper_XSDIVDP │ │ │ │ - 11177: 005b18f1 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 11177: 005b1901 4 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 11178: 004b2561 960 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 11179: 00b18c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 11180: 00b19b4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 11181: 00b186f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 11182: 00abba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 11183: 006c18a5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 11184: 006accb5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 11183: 006c18b5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 11184: 006accc5 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 11185: 00b19b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ 11186: 00541419 268 FUNC GLOBAL DEFAULT 12 helper_XSMADDQP │ │ │ │ - 11187: 0069bca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 11187: 0069bcb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 11188: 00b1936e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 11189: 00ab3918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 11190: 002bb91d 82 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 11191: 0070d881 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 11191: 0070d891 58 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 11192: 00ac3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 11193: 00ab5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 11194: 00b1760e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 11195: 005b7acd 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ - 11196: 00741985 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ - 11197: 006c7fa9 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 11195: 005b7add 152 FUNC GLOBAL DEFAULT 12 vfio_pci_bars_exit │ │ │ │ + 11196: 00741995 58 FUNC GLOBAL DEFAULT 12 qapi_free_GICCapabilityList │ │ │ │ + 11197: 006c7fb9 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 11198: 00b1923a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 11199: 00abf634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 11200: 0041bf85 284 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 11201: 00b18168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 11202: 00abbd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 11203: 006e2e7d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 11204: 006a4dd9 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 11203: 006e2e8d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 11204: 006a4de9 836 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 11205: 002a6029 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 11206: 00aac348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 11207: 00395ef9 436 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 11208: 0070299d 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 11208: 007029ad 296 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 11209: 002977c1 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 11210: 002cb425 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_request_cb │ │ │ │ 11211: 00aaccc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_EVENT │ │ │ │ 11212: 00b17ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_DSTATE │ │ │ │ 11213: 00355cad 2 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ 11214: 00440a0d 24 FUNC GLOBAL DEFAULT 12 mutex_is_bql │ │ │ │ - 11215: 0060f0b5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 11215: 0060f0c5 38 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 11216: 0053db8d 94 FUNC GLOBAL DEFAULT 12 helper_evfscmpeq │ │ │ │ 11217: 00aae0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 11218: 00b18e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 11219: 00aac478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 11220: 00ab5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 11221: 00abe924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 11222: 00b188da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ @@ -11231,102 +11231,102 @@ │ │ │ │ 11227: 00abdee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ 11228: 002b642d 12 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 11229: 004a1859 4 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ 11230: 004ce8c1 376 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 11231: 005558cd 200 FUNC GLOBAL DEFAULT 12 helper_msgsnd │ │ │ │ 11232: 00aada24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_HI_EVENT │ │ │ │ 11233: 00b189ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 11234: 005d378d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 11234: 005d379d 52 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 11235: 00b19314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 11236: 0032dda5 564 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 11237: 0061087d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 11237: 0061088d 96 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ 11238: 004f70cd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 11239: 00ab2114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ 11240: 004f8ce9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ 11241: 00501579 212 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 11242: 00aaafc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 11243: 00ab70c0 72 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 11244: 004a19e1 80 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 11245: 006b915d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 11246: 00590959 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ - 11247: 0069c9c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 11245: 006b916d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 11246: 0059096d 64 FUNC GLOBAL DEFAULT 12 spr_read_dbat_h │ │ │ │ + 11247: 0069c9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 11248: 00b19560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 11249: 006c9265 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 11249: 006c9275 132 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 11250: 00b18d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 11251: 006ea3b1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 11251: 006ea3c1 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 11252: 004b5489 388 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 11253: 003e21dd 80 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 11254: 00abc5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 11255: 00700605 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 11255: 00700615 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 11256: 00544059 232 FUNC GLOBAL DEFAULT 12 helper_xvcvsphp │ │ │ │ 11257: 00b1856a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 11258: 00ab8dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 11259: 0045f6d1 72 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 11260: 00b19b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 11261: 006b74c5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 11261: 006b74d5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 11262: 00b17b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 11263: 00a179f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_eplc │ │ │ │ 11264: 00b19970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 11265: 009bc470 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 11266: 00b198cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 11267: 00ab56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 11268: 00a08168 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHSTP │ │ │ │ 11269: 003764a9 64 FUNC GLOBAL DEFAULT 12 rocker_find │ │ │ │ - 11270: 0071477d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 11270: 0071478d 232 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 11271: 004e6259 118 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 11272: 00aae0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 11273: 006ec269 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 11273: 006ec279 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 11274: 002629c9 152 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 11275: 00730cad 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 11275: 00730cbd 192 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 11276: 00b176e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 11277: 0054081d 232 FUNC GLOBAL DEFAULT 12 helper_XSMADDSP │ │ │ │ 11278: 00b17f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 11279: 00ab5ed4 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 11280: 00aab140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 11281: 006216e1 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 11282: 0070fa5d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 11281: 006216f1 88 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 11282: 0070fa6d 46 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 11283: 00b19d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 11284: 006bd861 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ - 11285: 006bf181 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 11284: 006bd871 132 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 11285: 006bf191 58 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 11286: 00294489 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 11287: 006ebcbd 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 11287: 006ebccd 228 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 11288: 00ab48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 11289: 00b185da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 11290: 00b18ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 11291: 005d29ad 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ - 11292: 0061ac85 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 11291: 005d29bd 10 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 11292: 0061ac95 124 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 11293: 00ab7350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_READ_EVENT │ │ │ │ 11294: 003958b5 68 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 11295: 00ab35c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 11296: 00abf2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 11297: 00b18a2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_SET_IRQ_DSTATE │ │ │ │ 11298: 00abcfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 11299: 00903c30 64 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 11300: 00ab3368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 11301: 00ab55b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 11302: 00b19bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 11303: 00ab0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 11304: 00a22530 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 11305: 006f47bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 11305: 006f47cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 11306: 00ab6780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 11307: 00abc800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 11308: 004b6065 84 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 11309: 00480c51 164 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 11310: 00b18cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 11311: 0069129d 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 11311: 006912ad 108 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 11312: 003a3151 300 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ - 11313: 0073d769 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ + 11313: 0073d779 40 FUNC GLOBAL DEFAULT 12 qmp_set_cpu_topology │ │ │ │ 11314: 0053db29 100 FUNC GLOBAL DEFAULT 12 helper_evfscmpgt │ │ │ │ 11315: 00b17984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 11316: 00aad994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_PC_DIMM_DELETE_FAILED_EVENT │ │ │ │ 11317: 003ae63d 98 FUNC GLOBAL DEFAULT 12 m48t59_reset_common │ │ │ │ 11318: 00ab1a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 11319: 00b195da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 11320: 00aaf3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 11321: 006a91b9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 11321: 006a91c9 76 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 11322: 00ab1994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 11323: 002c1ba5 272 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 11324: 00ab5614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 11325: 00b17646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 11326: 0047d029 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 11327: 004e7881 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 11328: 00ac2f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ @@ -11334,195 +11334,195 @@ │ │ │ │ 11330: 0028f795 124 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 11331: 00b18540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_SUSPENDED_DSTATE │ │ │ │ 11332: 00b197a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 11333: 00465131 42 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 11334: 0028b3a9 6 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 11335: 004b3df5 580 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ 11336: 009039a0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_virtio_gpu_output_list │ │ │ │ - 11337: 00735635 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 11337: 00735645 144 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 11338: 00b192b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 11339: 00aad368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ 11340: 00506e65 208 FUNC GLOBAL DEFAULT 12 ppc_set_irq │ │ │ │ - 11341: 0070eded 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 11341: 0070edfd 66 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ 11342: 00456965 540 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 11343: 00b18ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_DSTATE │ │ │ │ 11344: 0042d44d 52 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 11345: 00b18000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 11346: 00b1913c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ - 11347: 005af585 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ + 11347: 005af595 36 FUNC GLOBAL DEFAULT 12 vfio_container_dirty_tracking_is_started │ │ │ │ 11348: 00b190a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 11349: 00a0d0d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpoqp │ │ │ │ 11350: 002c5be9 348 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 11351: 002920b9 240 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 11352: 0062b051 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 11352: 0062b061 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 11353: 00ac2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 11354: 005457f5 156 FUNC GLOBAL DEFAULT 12 helper_xvcvsxddp │ │ │ │ 11355: 00b180ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 11356: 004a1ac9 120 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 11357: 006bf3e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 11357: 006bf3f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 11358: 00b175b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 11359: 00aadd38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 11360: 007188f9 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 11360: 00718909 92 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 11361: 00aafd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAGO_EVENT │ │ │ │ 11362: 00b17938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 11363: 006a2cb1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 11363: 006a2cc1 196 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 11364: 00b19b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11365: 0042249d 284 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 11366: 004e62d1 122 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 11367: 00b1a308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 11368: 00abd3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 11369: 00a02bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUB │ │ │ │ 11370: 00aaf00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 11371: 0072cac1 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 11371: 0072cad1 76 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 11372: 004678bd 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ 11373: 004f6e6d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ 11374: 004554cd 68 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 11375: 00b18b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 11376: 0047cf75 34 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 11377: 0031e5d5 140 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 11378: 005ce5a1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 11378: 005ce5b1 56 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 11379: 003e364d 400 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 11380: 005f4751 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 11380: 005f4761 232 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 11381: 00ab001c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 11382: 00b188b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 11383: 00ab1844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 11384: 00ac0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 11385: 009bbd84 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 11386: 00ac18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 11387: 003e07b9 76 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 11388: 005e9d6d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 11388: 005e9d7d 208 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 11389: 00b177a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 11390: 006a0f1d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 11390: 006a0f2d 1176 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 11391: 00aaf83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 11392: 00ab67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 11393: 005ce6ed 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 11393: 005ce6fd 192 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 11394: 00b17bfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 11395: 00abed74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ 11396: 004f89e9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 11397: 00b1774e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 11398: 00655425 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 11399: 00738191 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 11398: 00655435 78 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 11399: 007381a1 14 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 11400: 00b19c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 11401: 006a9ed1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 11401: 006a9ee1 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 11402: 00aab460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 11403: 002f51a1 64 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 11404: 002c1531 140 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ 11405: 00aad874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ - 11406: 0062cbdd 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 11406: 0062cbed 96 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 11407: 00b17d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 11408: 005e8969 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 11408: 005e8979 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 11409: 00b178f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 11410: 00b19c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 11411: 00ab938c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 11412: 00ab5414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 11413: 00ab995c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 11414: 005cb485 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 11414: 005cb495 80 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 11415: 00b17d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 11416: 00b1991c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 11417: 00ab3188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 11418: 0048b685 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ 11419: 004ec309 92 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 11420: 009f0008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ 11421: 004ec365 244 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 11422: 00b17656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 11423: 002effa5 76 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 11424: 00460f71 232 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 11425: 00b18014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 11426: 0037aad1 38 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 11427: 006c2d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 11427: 006c2d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ 11428: 00b18ab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_FIT_DSTATE │ │ │ │ - 11429: 006c86f1 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 11429: 006c8701 16 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 11430: 00b192c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 11431: 00476d55 244 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 11432: 00b17db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 11433: 00aaf5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ 11434: 00ac37e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 11435: 006ada0d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 11435: 006ada1d 132 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 11436: 00ab4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 11437: 00b184b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 11438: 002b0661 572 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 11439: 00b19a24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_GET_VPA_DSTATE │ │ │ │ 11440: 00b17bbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ 11441: 00b18f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_RESET_DSTATE │ │ │ │ - 11442: 00698cd5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 11443: 008c5fd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 11442: 00698ce5 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 11443: 008c5ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 11444: 00a061f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF16GER2 │ │ │ │ 11445: 00b19436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 11446: 00b19df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 11447: 005e2e4d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 11447: 005e2e5d 152 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ 11448: 0045887d 416 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 11449: 00610b55 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 11449: 00610b65 56 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 11450: 00b17b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 11451: 00654a0d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 11451: 00654a1d 540 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 11452: 00aae200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ 11453: 00aba6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_WRITE_EVENT │ │ │ │ - 11454: 005e50f5 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ - 11455: 006d26a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ - 11456: 0060d9e5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 11454: 005e5105 100 FUNC GLOBAL DEFAULT 12 qio_net_listener_get_local_address │ │ │ │ + 11455: 006d26b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 11456: 0060d9f5 112 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 11457: 00b18564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 11458: 0069c821 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 11459: 006c2775 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 11458: 0069c831 58 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 11459: 006c2785 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 11460: 0028eac1 1756 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 11461: 0072dbf1 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 11462: 006eb001 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 11461: 0072dc01 34 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 11462: 006eb011 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 11463: 0047c76d 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 11464: 006a0705 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 11464: 006a0715 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 11465: 0028a11d 176 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 11466: 003235ed 228 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 11467: 008c4320 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 11467: 008c4338 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ 11468: 003d9815 244 FUNC GLOBAL DEFAULT 12 pit_get_out │ │ │ │ - 11469: 005d47b5 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 11469: 005d47c5 260 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 11470: 00aacd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 11471: 003b09b5 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_get_cmos_data │ │ │ │ 11472: 0048eac9 84 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 11473: 00aba098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 11474: 005deafd 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 11475: 006dfc45 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 11474: 005deb0d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 11475: 006dfc55 304 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 11476: 00ac3380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 11477: 00b175b1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 11478: 0069c85d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 11479: 006c5b4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 11478: 0069c86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 11479: 006c5b5d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 11480: 00ab1e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 11481: 00ac34fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11482: 006055c1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 11482: 006055d1 4 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 11483: 00ac400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 11484: 00b175d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 11485: 00aad924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_WRITE_IDX_EVENT │ │ │ │ 11486: 00497d75 12 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 11487: 0047a451 216 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 11488: 00698c15 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 11489: 00721721 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 11490: 005ae6b9 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ - 11491: 006a3ad5 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 11488: 00698c25 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 11489: 00721731 204 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 11490: 005ae6c9 2060 FUNC GLOBAL DEFAULT 12 vfio_container_region_add │ │ │ │ + 11491: 006a3ae5 84 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 11492: 00abb430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 11493: 00ab4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 11494: 0053838d 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSF │ │ │ │ 11495: 00ac195c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 11496: 002f0041 100 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 11497: 00b18d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 11498: 00ab7168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 11499: 00735041 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 11499: 00735051 172 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 11500: 009c3e80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 11501: 002a9cf1 84 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 11502: 002aee71 56 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 11503: 00b17e1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ 11504: 00a0af4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvhpsp │ │ │ │ - 11505: 0060c689 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 11505: 0060c699 108 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ 11506: 0035e0b9 292 FUNC GLOBAL DEFAULT 12 e1000e_core_read │ │ │ │ - 11507: 00720821 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 11507: 00720831 18 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 11508: 00b18d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 11509: 0028fdb5 176 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 11510: 006c5a09 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 11510: 006c5a19 132 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 11511: 00ac2d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 11512: 00aafb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 11513: 0046d2f9 420 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 11514: 00b190fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 11515: 0072b12d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 11515: 0072b13d 62 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 11516: 00abb720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 11517: 0071a321 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 11517: 0071a331 16 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ 11518: 0049ce29 78 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 11519: 009fe27c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 11520: 00b19308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 11521: 00b1a3ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_i386_c │ │ │ │ 11522: 00ac08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ 11523: 004fefed 284 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_memory_hwaddr │ │ │ │ 11524: 004510c5 284 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ @@ -11535,136 +11535,136 @@ │ │ │ │ 11531: 00b198b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 11532: 002836c5 268 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 11533: 00aafa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 11534: 00b1a32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 11535: 00a0f98c 132 OBJECT GLOBAL DEFAULT 24 helper_info_icbiep │ │ │ │ 11536: 00b18434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 11537: 00b187f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 11538: 006dd8f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 11538: 006dd909 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ 11539: 004051c1 96 FUNC GLOBAL DEFAULT 12 vfio_device_detach │ │ │ │ - 11540: 00604d85 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 11541: 006b8ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 11540: 00604d95 4 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 11541: 006b8cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 11542: 009fbd5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_be │ │ │ │ 11543: 004dfdfd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add_var │ │ │ │ 11544: 00b19b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 11545: 00b18b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_UNREALIZE_DSTATE │ │ │ │ 11546: 00325aad 576 FUNC GLOBAL DEFAULT 12 spd_data_generate │ │ │ │ 11547: 009bc718 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 11548: 0070ee31 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 11549: 0062af39 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 11548: 0070ee41 64 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 11549: 0062af49 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 11550: 004ed825 34 FUNC GLOBAL DEFAULT 12 tcg_dump_stats │ │ │ │ 11551: 00406841 248 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 11552: 00b17cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 11553: 009fe9b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 11554: 0028a705 192 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 11555: 00b19fe8 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ 11556: 00b19bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_DSTATE │ │ │ │ - 11557: 00651889 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 11557: 00651899 432 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 11558: 004f4edd 252 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 11559: 005aa315 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ - 11560: 00700669 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 11559: 005aa325 184 FUNC GLOBAL DEFAULT 12 fw_cfg_acpi_dsdt_add │ │ │ │ + 11560: 00700679 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ 11561: 004539a5 1136 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 11562: 00610ae1 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 11562: 00610af1 114 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 11563: 0053dad1 88 FUNC GLOBAL DEFAULT 12 helper_evfscmplt │ │ │ │ 11564: 00b17afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 11565: 00ab12f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 11566: 00ab49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 11567: 00b19390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 11568: 005d2ca5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 11568: 005d2cb5 8 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ 11569: 0040effd 116 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ 11570: 00459619 64 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 11571: 0039f9c1 264 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 11572: 009bc3e8 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 11573: 00b1822a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ 11574: 004cffe1 228 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 11575: 005d6121 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 11575: 005d6131 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 11576: 00aab6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 11577: 0034211d 4 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 11578: 009ad39c 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpr_vfio_devices │ │ │ │ 11579: 00b1939e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 11580: 00b18d36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 11581: 0053e03d 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpeq │ │ │ │ 11582: 00ab4584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ 11583: 0040f0fd 132 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ 11584: 004590a1 500 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ - 11585: 00740485 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ + 11585: 00740495 228 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSection │ │ │ │ 11586: 00aaf69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 11587: 00b18a1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PCI_SET_IRQ_DSTATE │ │ │ │ 11588: 00ac3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 11589: 00ac1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ - 11590: 005b1879 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ + 11590: 005b1889 54 FUNC GLOBAL DEFAULT 12 vfio_get_iommu_type1_info_cap │ │ │ │ 11591: 00b19660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 11592: 00b19910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 11593: 00b17d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 11594: 00b196c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 11595: 0047d07d 34 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ 11596: 00b18a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_GET_CONFIG_REG_DSTATE │ │ │ │ 11597: 0040f071 140 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 11598: 0045f5bd 16 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 11599: 00298a6d 512 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ 11600: 004f2095 192 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 11601: 00ac33c0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ 11602: 00a17a74 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_set_epsc │ │ │ │ 11603: 004f6dad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ - 11604: 0072db15 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 11604: 0072db25 92 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 11605: 00aaf97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 11606: 00b1923c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 11607: 00b1a388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ - 11608: 0073bd45 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ + 11608: 0073bd55 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_encrypt │ │ │ │ 11609: 00ab6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ 11610: 0044c10d 152 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 11611: 007209f9 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 11612: 00688871 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 11611: 00720a09 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 11612: 00688881 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 11613: 0053e9fd 300 FUNC GLOBAL DEFAULT 12 helper_XSMULSP │ │ │ │ 11614: 00b19306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 11615: 004fd58d 268 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 11616: 00ac25d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 11617: 005cb76d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ - 11618: 006db6a5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 11617: 005cb77d 2 FUNC GLOBAL DEFAULT 12 mshv_irqchip_release_virq │ │ │ │ + 11618: 006db6b5 84 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 11619: 00ab8d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 11620: 00737829 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 11620: 00737839 564 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 11621: 00b17eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ - 11622: 00591071 80 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ + 11622: 00591085 80 FUNC GLOBAL DEFAULT 12 spr_write_pir │ │ │ │ 11623: 00b1795a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 11624: 00aae6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 11625: 0054c609 74 FUNC GLOBAL DEFAULT 12 helper_vaddfp │ │ │ │ 11626: 009bc20c 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 11627: 0045fff1 264 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 11628: 00abbb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 11629: 00b191e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 11630: 006ca53d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 11630: 006ca54d 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 11631: 00abbfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 11632: 00b19776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 11633: 00ac331c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 11634: 006bb211 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 11634: 006bb221 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 11635: 00b1897a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 11636: 00ab6af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 11637: 00ac1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 11638: 00730fc5 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 11638: 00730fd5 296 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 11639: 00ab1134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 11640: 006c2db1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 11640: 006c2dc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ 11641: 00555089 148 FUNC GLOBAL DEFAULT 12 helper_fixup_thrm │ │ │ │ - 11642: 006b78e5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 11642: 006b78f5 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 11643: 009f11b8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 11644: 0046d9f5 244 FUNC GLOBAL DEFAULT 12 cpr_exec_persist_state │ │ │ │ 11645: 00b18c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ 11646: 00b1760b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 11647: 006fe075 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 11647: 006fe085 58 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 11648: 00aae804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 11649: 002923b5 14 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 11650: 004e8c61 120 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 11651: 004a2431 292 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 11652: 00ab1404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 11653: 00aadff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 11654: 00536565 296 FUNC GLOBAL DEFAULT 12 register_usprgh_sprs │ │ │ │ 11655: 00b198fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 11656: 00aae4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 11657: 00441225 236 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ 11658: 004eca8d 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 11659: 005d3ac9 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 11659: 005d3ad9 112 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 11660: 00555f79 4 FUNC GLOBAL DEFAULT 12 helper_load_hdecr │ │ │ │ 11661: 00554b29 156 FUNC GLOBAL DEFAULT 12 helper_LVEWX │ │ │ │ 11662: 00b199ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 11663: 0054c315 42 FUNC GLOBAL DEFAULT 12 helper_POPCNTB │ │ │ │ 11664: 00ab4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 11665: 00aad348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 11666: 003242c1 82 FUNC GLOBAL DEFAULT 12 smbus_write_word │ │ │ │ @@ -11674,387 +11674,387 @@ │ │ │ │ 11670: 00aad8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA2_EVENT │ │ │ │ 11671: 0053e039 4 FUNC GLOBAL DEFAULT 12 helper_efdcmpgt │ │ │ │ 11672: 00aacf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 11673: 002873a9 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ 11674: 00ac24e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 11675: 004f6fed 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 11676: 00aae3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 11677: 0073e2cd 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 11677: 0073e2dd 84 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 11678: 00abb470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 11679: 00b17930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 11680: 0084e39c 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 11680: 0084e3b4 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 11681: 00ab1284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 11682: 0028ac6d 200 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ 11683: 004e0c09 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 11684: 00b18abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_LOAD_DSTATE │ │ │ │ 11685: 00aaabf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 11686: 00aad208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 11687: 00ab82dc 1456 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 11688: 005d0bed 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 11688: 005d0bfd 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 11689: 00b1875c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 11690: 00728b05 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ - 11691: 00595771 164 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ + 11690: 00728b15 508 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 11691: 00595781 164 FUNC GLOBAL DEFAULT 12 decNumberCopy │ │ │ │ 11692: 00ab6d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 11693: 0053e635 252 FUNC GLOBAL DEFAULT 12 helper_XVSUBDP │ │ │ │ 11694: 00b19090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 11695: 0028e5c1 104 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 11696: 009bd084 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 11697: 00ab5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 11698: 00b1980e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 11699: 00abc860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 11700: 0086f6c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 11700: 0086f6d8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 11701: 00b19a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 11702: 003a2889 472 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ 11703: 004d1ec1 168 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 11704: 006ec90d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 11704: 006ec91d 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 11705: 00b1939a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 11706: 0086f6b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 11707: 006e5881 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 11706: 0086f6d0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 11707: 006e5891 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ 11708: 004d00c5 360 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 11709: 00ab5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 11710: 0049ce79 204 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 11711: 00461405 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 11712: 00427e5d 468 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 11713: 00b178e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 11714: 00621879 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 11714: 00621889 10 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 11715: 00b19492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 11716: 00abb6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 11717: 00b18d80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ - 11718: 0059c8c9 164 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ + 11718: 0059c8d9 164 FUNC GLOBAL DEFAULT 12 decimal32FromString │ │ │ │ 11719: 00ab44d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 11720: 004a1879 28 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 11721: 00b17340 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 11722: 006a7f5d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 11722: 006a7f6d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 11723: 00504759 212 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_definitions │ │ │ │ 11724: 002ec171 58 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 11725: 00ac43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 11726: 00b19276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 11727: 00b190fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 11728: 005e964d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 11728: 005e965d 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ 11729: 0044d531 120 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 11730: 00708939 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ - 11731: 0073bb19 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ + 11730: 00708949 136 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 11731: 0073bb29 556 FUNC GLOBAL DEFAULT 12 QEMU_AES_set_decrypt_key │ │ │ │ 11732: 00abe174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 11733: 00ab18b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 11734: 0060cd1d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 11735: 006c9199 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 11734: 0060cd2d 108 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 11735: 006c91a9 204 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 11736: 00b189ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 11737: 00b18362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 11738: 00aaf54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 11739: 00628101 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 11739: 00628111 124 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 11740: 00b188b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 11741: 00b17b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 11742: 00abcf08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 11743: 00b17f3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ 11744: 00546f51 192 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCQP │ │ │ │ - 11745: 006a4375 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 11745: 006a4385 174 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 11746: 00a09374 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTDP │ │ │ │ 11747: 00292c95 100 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 11748: 0062a7a1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 11748: 0062a7b1 268 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 11749: 00b17a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ 11750: 00b18a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_SETUP_DSTATE │ │ │ │ 11751: 004ec6fd 280 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 11752: 00b177aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 11753: 00abbea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ 11754: 0026453d 32 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 11755: 0063be05 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 11755: 0063be15 916 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 11756: 00b19a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_RFI_DSTATE │ │ │ │ 11757: 0050554d 150 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_hi │ │ │ │ 11758: 00aaf25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 11759: 00ac34ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 11760: 006a376d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 11760: 006a377d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 11761: 00abecd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 11762: 00ab5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 11763: 00aae2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 11764: 006c739d 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 11765: 006aa721 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 11764: 006c73ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 11765: 006aa731 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 11766: 0054f1ad 152 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_comp │ │ │ │ 11767: 00b16f91 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 11768: 005555d9 56 FUNC GLOBAL DEFAULT 12 helper_HASHST │ │ │ │ 11769: 00b18ee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 11770: 00ac02cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 11771: 005c31f9 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 11771: 005c3209 388 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 11772: 00b195be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_DSTATE │ │ │ │ - 11773: 0073d63d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ + 11773: 0073d64d 72 FUNC GLOBAL DEFAULT 12 qmp_xen_event_list │ │ │ │ 11774: 0051a1a1 232 FUNC GLOBAL DEFAULT 12 vof_client_open_store │ │ │ │ 11775: 00abeaa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 11776: 00aba9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_EVENT │ │ │ │ 11777: 00b1837e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 11778: 009ff380 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_be │ │ │ │ 11779: 0037a509 26 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 11780: 006b4071 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 11780: 006b4081 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ 11781: 009e2248 64 OBJECT GLOBAL DEFAULT 21 vfio_cpr_pci_vmstate │ │ │ │ - 11782: 006a27c5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 11782: 006a27d5 208 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 11783: 00b18bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 11784: 00b18a02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_READ_DSTATE │ │ │ │ 11785: 009f100c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 11786: 009f106c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 11787: 009f107c 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 11788: 004ec539 340 FUNC GLOBAL DEFAULT 12 tb_flush__exclusive_or_serial │ │ │ │ 11789: 004fd525 104 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 11790: 005e50d1 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 11790: 005e50e1 6 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 11791: 00ab3648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 11792: 00b18100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 11793: 00b18f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_SET_ALARM_DSTATE │ │ │ │ 11794: 00abf1c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 11795: 00abf4c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 11796: 00ab4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 11797: 0046d4e5 40 FUNC GLOBAL DEFAULT 12 cpr_incoming_needed │ │ │ │ 11798: 00b17e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LEDMA_MEMORY_READ_DSTATE │ │ │ │ 11799: 00ab6f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 11800: 009ff824 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 11801: 0073f725 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ - 11802: 0073d39d 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 11803: 0069b741 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 11804: 005bd839 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 11805: 00705415 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 11806: 006a51e1 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 11801: 0073f735 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_inject_ghes_v2_error_arg_members │ │ │ │ + 11802: 0073d3ad 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 11803: 0069b751 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 11804: 005bd849 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 11805: 00705425 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 11806: 006a51f1 1696 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 11807: 00aad9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_EV_EVENT │ │ │ │ 11808: 00a0cc2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtdp │ │ │ │ 11809: 00b18bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 11810: 00621a09 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 11810: 00621a19 30 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 11811: 0053dc1d 16 FUNC GLOBAL DEFAULT 12 helper_efdcfuid │ │ │ │ 11812: 00b17b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 11813: 006a6809 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 11814: 00671f79 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 11815: 006c4ced 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 11813: 006a6819 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 11814: 00671f89 148 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 11815: 006c4cfd 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 11816: 00aad7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_SEL_WRITE_EVENT │ │ │ │ 11817: 00ab1324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 11818: 0072c459 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 11818: 0072c469 10 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 11819: 00287469 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 11820: 00aad258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 11821: 00b17e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 11822: 002931b5 104 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 11823: 00396515 492 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 11824: 00b198e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 11825: 009b006c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 11826: 002f2be1 6 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 11827: 00b177ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 11828: 00b1954e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 11829: 00b17698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 11830: 00547011 144 FUNC GLOBAL DEFAULT 12 helper_XSTSTDCSP │ │ │ │ 11831: 00aae400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ 11832: 00a16f1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbl │ │ │ │ - 11833: 00711bb5 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 11833: 00711bc5 96 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 11834: 00ac0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_FRAMEBUFFER_UPDATE_REQUEST_EVENT │ │ │ │ 11835: 00b19cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 11836: 00aac720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 11837: 00391975 30 FUNC GLOBAL DEFAULT 12 nvme_ns_atomic_configure_boundary │ │ │ │ 11838: 00b17ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ - 11839: 0073c735 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ + 11839: 0073c745 112 FUNC GLOBAL DEFAULT 12 clmul_8x4_odd │ │ │ │ 11840: 00b18eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 11841: 00746005 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 11841: 00746015 8 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 11842: 00abda34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 11843: 009f9398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 11844: 00aaf51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 11845: 00abc570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 11846: 00a16fa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu │ │ │ │ 11847: 009bbf68 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ 11848: 00a09500 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEDP │ │ │ │ - 11849: 006db6f9 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 11850: 00688491 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 11849: 006db709 228 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 11850: 006884a1 152 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 11851: 00aafd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPFALLTHROUGH_EVENT │ │ │ │ 11852: 00b17eda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 11853: 0082cf18 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 11854: 005e9795 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ - 11855: 00590f81 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ + 11853: 0082cf30 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 11854: 005e97a5 76 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 11855: 00590f95 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tcr │ │ │ │ 11856: 0045336d 18 FUNC GLOBAL DEFAULT 12 physical_memory_test_and_clear_dirty │ │ │ │ 11857: 00b1951e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 11858: 008daa34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 11859: 006bf4ed 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 11858: 008daa4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 11859: 006bf4fd 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 11860: 00b17efc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 11861: 00ac4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 11862: 005db179 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 11862: 005db189 300 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 11863: 00b17816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 11864: 00aba5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CFG_EVENT │ │ │ │ 11865: 002f8f31 58 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 11866: 006db331 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 11866: 006db341 142 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 11867: 0039988d 4 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ 11868: 004ee7fd 56 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 11869: 00ac31cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 11870: 006c3e95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 11870: 006c3ea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 11871: 0047f605 112 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ 11872: 00ab2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HASH_SG_EVENT │ │ │ │ - 11873: 005cf20d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 11873: 005cf21d 24 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 11874: 00b187be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 11875: 00b191fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ 11876: 00508475 76 FUNC GLOBAL DEFAULT 12 ppc40x_irq_init │ │ │ │ - 11877: 006e26e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 11877: 006e26f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 11878: 0047687d 84 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 11879: 00b0ef28 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 11880: 0053ef31 364 FUNC GLOBAL DEFAULT 12 helper_XSDIVSP │ │ │ │ 11881: 00b1781a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ 11882: 004e2669 56 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 11883: 00b19508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 11884: 004275d5 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 11885: 00a14978 132 OBJECT GLOBAL DEFAULT 24 helper_info_CMPB │ │ │ │ 11886: 00b193d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 11887: 00b1992a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 11888: 00542121 130 FUNC GLOBAL DEFAULT 12 helper_xscmpexpdp │ │ │ │ 11889: 00ac11cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 11890: 0060da55 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 11890: 0060da65 80 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 11891: 00b185c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 11892: 00ab09b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 11893: 00b18ee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 11894: 006b8e15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 11894: 006b8e25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 11895: 00abb5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 11896: 00b1844a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_SIZE_DSTATE │ │ │ │ 11897: 00ac3b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ 11898: 004dfbc1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm_var │ │ │ │ - 11899: 006238d9 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 11899: 006238e9 200 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 11900: 00ac2334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ 11901: 00a0e570 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum2sws │ │ │ │ 11902: 00264671 112 FUNC GLOBAL DEFAULT 12 target_base_arm │ │ │ │ 11903: 00376efd 132 FUNC GLOBAL DEFAULT 12 rocker_port_eg │ │ │ │ 11904: 0053e035 4 FUNC GLOBAL DEFAULT 12 helper_efdcmplt │ │ │ │ - 11905: 006b6f1d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 11905: 006b6f2d 224 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ 11906: 004d1e19 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 11907: 00b1756d 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ 11908: 005559bd 664 FUNC GLOBAL DEFAULT 12 helper_book3s_msgsnd │ │ │ │ 11909: 0053f9ed 236 FUNC GLOBAL DEFAULT 12 helper_xvsqrtdp │ │ │ │ - 11910: 0073f831 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 11910: 0073f841 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 11911: 00aae010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 11912: 00ac3440 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 11913: 00ab6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 11914: 00b1872e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 11915: 007038f1 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 11915: 00703901 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 11916: 00b1858e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 11917: 009b9fa4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 11918: 00ab5314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 11919: 00ab6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 11920: 004a1a31 22 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ 11921: 009052cc 64 OBJECT GLOBAL DEFAULT 21 pmsmb_vmstate │ │ │ │ - 11922: 0071d6d9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 11922: 0071d6e9 12 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 11923: 0032e101 30 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ 11924: 00550f69 136 FUNC GLOBAL DEFAULT 12 helper_vextuwlx │ │ │ │ - 11925: 006bee39 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 11925: 006bee49 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 11926: 00b17c2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 11927: 00abb920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ 11928: 00b19960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_EXT_KEY_EVENT_DSTATE │ │ │ │ - 11929: 006da971 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 11929: 006da981 140 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ 11930: 004c52bd 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 11931: 00b186b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ 11932: 004c7ea1 176 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 11933: 00b17e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAWFE_DSTATE │ │ │ │ 11934: 00abf884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_COMPLETE_EVENT │ │ │ │ 11935: 00b18162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 11936: 004728a5 376 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 11937: 00b18f50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_READ_DSTATE │ │ │ │ 11938: 00353a45 180 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 11939: 0069bdd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 11939: 0069bde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 11940: 00550bad 128 FUNC GLOBAL DEFAULT 12 helper_VRLWMI │ │ │ │ 11941: 005055e5 40 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbre_lo │ │ │ │ 11942: 00469a99 100 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 11943: 00ab9a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 11944: 00685245 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 11944: 00685255 400 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 11945: 00b1771a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 11946: 004feec5 296 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_hwaddr │ │ │ │ 11947: 00ab1c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 11948: 00461e69 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 11949: 00b1932c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 11950: 00aba9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_EVENT │ │ │ │ 11951: 004675ad 160 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 11952: 00b197d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 11953: 00ab3ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_ADB_POLL_EVENT │ │ │ │ 11954: 00ab2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 11955: 0045b9e1 312 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 11956: 00b17616 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 11957: 00683319 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 11957: 00683329 416 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 11958: 00b19116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 11959: 00b18636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 11960: 003771bd 6 FUNC GLOBAL DEFAULT 12 desc_ring_get_base_addr │ │ │ │ 11961: 00b19156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 11962: 00abd0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 11963: 00ac119c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 11964: 0071dd61 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 11964: 0071dd71 78 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 11965: 00b190aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 11966: 009fe300 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 11967: 00721165 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 11967: 00721175 38 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 11968: 002c9db1 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_cleanup │ │ │ │ 11969: 00286fa9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 11970: 00ac34ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 11971: 00b19274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 11972: 00b196de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 11973: 00b175fc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 11974: 00b17882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 11975: 002f80f5 184 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_name │ │ │ │ 11976: 003992d1 184 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 11977: 00ab6ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 11978: 00451599 4 FUNC GLOBAL DEFAULT 12 physical_memory_get_dirty_flag │ │ │ │ 11979: 00b19226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ 11980: 00a0e258 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpeqfp │ │ │ │ - 11981: 006e0259 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 11982: 0071d785 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 11981: 006e0269 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 11982: 0071d795 172 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ 11983: 0054f39d 176 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_le_exp │ │ │ │ 11984: 00a120bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbia │ │ │ │ - 11985: 006c23bd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 11985: 006c23cd 488 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 11986: 00b17e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_LOWER_DSTATE │ │ │ │ 11987: 00415231 400 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 11988: 00b17828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 11989: 00a09f50 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbie │ │ │ │ 11990: 00b1827a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ 11991: 004d1a85 52 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 11992: 006fcc51 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 11992: 006fcc61 236 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 11993: 00abac08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ 11994: 004e08dd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 11995: 0042bded 22 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 11996: 0029044d 148 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 11997: 00aae6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 11998: 005cb72d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 11999: 006c0df5 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 11998: 005cb73d 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 11999: 006c0e05 260 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 12000: 00b17adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 12001: 005be5f1 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 12001: 005be601 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 12002: 004b57a9 148 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 12003: 00abde94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 12004: 00550d55 114 FUNC GLOBAL DEFAULT 12 helper_VRLWNM │ │ │ │ 12005: 00ab963c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 12006: 009fbde0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgq_le │ │ │ │ 12007: 0054ed21 224 FUNC GLOBAL DEFAULT 12 helper_VMODSQ │ │ │ │ 12008: 00ab9b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ 12009: 004e0d61 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 12010: 0047af4d 94 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 12011: 0061be79 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 12012: 006bde31 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 12011: 0061be89 200 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 12012: 006bde41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 12013: 00ab0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 12014: 00290d49 132 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 12015: 00623bd1 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 12015: 00623be1 104 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 12016: 00b19ad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 12017: 00abfa84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 12018: 006eb661 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 12018: 006eb671 58 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 12019: 00b19294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 12020: 009fea38 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 12021: 0029ff4d 412 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 12022: 006f89ad 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 12022: 006f89bd 160 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 12023: 00abac98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 12024: 00a13a00 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbivax │ │ │ │ 12025: 00ab3848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 12026: 00ac2184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 12027: 004e0d05 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 12028: 00476e49 10 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 12029: 006ae905 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 12029: 006ae915 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 12030: 00b18ef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_COUNTER_WRITTEN_DSTATE │ │ │ │ 12031: 00ab4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 12032: 002e9fa9 16 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 12033: 00476c39 16 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 12034: 00b1870a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 12035: 00b18f02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_INVALID_DSTATE │ │ │ │ 12036: 00ab51a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 12037: 00ab5344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 12038: 00aaffbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 12039: 00b18cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 12040: 00aacc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 12041: 00b18682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 12042: 00b191d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 12043: 0047d1fd 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 12044: 006e2941 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 12045: 00720d25 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 12044: 006e2951 188 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 12045: 00720d35 208 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 12046: 00b18aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_DSTATE │ │ │ │ 12047: 00a10eb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsadd │ │ │ │ 12048: 00b1a384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 12049: 006b8ec9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 12049: 006b8ed9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 12050: 00ac0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 12051: 002a9ce1 14 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ 12052: 004d1ca1 124 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 12053: 00ab2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 12054: 00b19894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 12055: 00333a75 168 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 12056: 00abed34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ @@ -12062,123 +12062,123 @@ │ │ │ │ 12058: 002b8f05 10 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 12059: 00aad954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_WRITEB_EVENT │ │ │ │ 12060: 004b4fa1 40 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 12061: 00b19060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 12062: 00b1a328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 12063: 00398afd 124 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 12064: 00b18044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 12065: 005d7c51 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 12065: 005d7c61 588 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 12066: 00ac0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 12067: 00abb9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 12068: 0073e6b9 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 12068: 0073e6c9 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ 12069: 004240ad 92 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 12070: 006027d1 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 12070: 006027e1 156 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 12071: 00287051 168 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 12072: 0047a8a5 404 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 12073: 005d78bd 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 12073: 005d78cd 152 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 12074: 00545af9 80 FUNC GLOBAL DEFAULT 12 helper_xvcvsxdsp │ │ │ │ 12075: 00b17694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ 12076: 004540fd 8 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 12077: 002c1af1 180 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 12078: 0072c251 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 12079: 0069b525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 12078: 0072c261 160 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 12079: 0069b535 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 12080: 00ab0b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 12081: 00aaca20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 12082: 00ab2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 12083: 0028e8ed 50 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 12084: 00abcdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 12085: 006dfec9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 12085: 006dfed9 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 12086: 00ab1f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 12087: 00ab5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 12088: 00ab6dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ 12089: 004c5325 52 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 12090: 00abceb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 12091: 007183d1 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 12091: 007183e1 184 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 12092: 00b19068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 12093: 00274c61 104 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 12094: 00b17662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 12095: 00aae490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 12096: 00b190c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 12097: 00ab1ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ 12098: 004c62c5 4 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 12099: 0054ee01 156 FUNC GLOBAL DEFAULT 12 helper_VMODUQ │ │ │ │ 12100: 00355cf1 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 12101: 009bc0a8 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 12102: 00ac38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_EVENT │ │ │ │ 12103: 00b1962c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 12104: 0072abcd 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 12104: 0072abdd 4 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 12105: 00ac1e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 12106: 00ab33d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 12107: 0035e9c9 10 FUNC GLOBAL DEFAULT 12 igb_mmio_write │ │ │ │ 12108: 00b175f3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 12109: 0029985d 328 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 12110: 006c6155 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 12110: 006c6165 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 12111: 00b1877a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 12112: 00b17fce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 12113: 00b18cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ 12114: 004969e9 84 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 12115: 006c3be5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 12116: 00710415 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 12115: 006c3bf5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 12116: 00710425 144 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 12117: 003d5619 216 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 12118: 00b19212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 12119: 0059002d 300 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ + 12119: 00590041 300 FUNC GLOBAL DEFAULT 12 spr_write_CTRL │ │ │ │ 12120: 00aad684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_FIT_EVENT │ │ │ │ - 12121: 006c3fc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 12121: 006c3fd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ 12122: 00b17a6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REG_WRITE_DSTATE │ │ │ │ - 12123: 0069d9e5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 12124: 005d4b39 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 12123: 0069d9f5 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 12124: 005d4b49 68 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 12125: 00aafacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 12126: 0042d541 100 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 12127: 00ab1894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 12128: 0071f3c5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 12129: 006215fd 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 12128: 0071f3d5 128 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 12129: 0062160d 14 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ 12130: 004cc101 124 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 12131: 00b186c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 12132: 00b17c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 12133: 00b19072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 12134: 0072eb55 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 12134: 0072eb65 100 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 12135: 00903c78 64 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 12136: 00ab9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ 12137: 004cf699 42 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 12138: 003cb7e9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 12139: 00abf4e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ - 12140: 006d1ebd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ - 12141: 00590d99 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ + 12140: 006d1ecd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_s390x_cpu_polarization │ │ │ │ + 12141: 00590dad 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_sler │ │ │ │ 12142: 00b178ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 12143: 00ab906c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 12144: 005b33d1 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 12144: 005b33e1 110 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 12145: 00b18862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 12146: 00ac38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ 12147: 00aac670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 12148: 00ab5484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 12149: 006bb135 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 12149: 006bb145 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 12150: 0028b3b9 6 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ 12151: 004c44f5 1396 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 12152: 006e8991 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 12153: 006a9351 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 12154: 006bef65 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 12152: 006e89a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 12153: 006a9361 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 12154: 006bef75 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 12155: 00b18734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 12156: 006eecfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 12156: 006eed0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ 12157: 00483469 352 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 12158: 00abc0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 12159: 00b183ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 12160: 00b17886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ 12161: 00a10b14 132 OBJECT GLOBAL DEFAULT 24 helper_info_efddiv │ │ │ │ 12162: 00ac13d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_FP_IGNORE_EVENT │ │ │ │ 12163: 002cb3d5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_request_cb │ │ │ │ 12164: 005513b1 104 FUNC GLOBAL DEFAULT 12 helper_VINSWLX │ │ │ │ - 12165: 006a8a0d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 12165: 006a8a1d 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 12166: 00337f55 116 FUNC GLOBAL DEFAULT 12 ps2_keyboard_set_translation │ │ │ │ 12167: 00ab4554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 12168: 00abb9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 12169: 00b18afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_METHOD_DSTATE │ │ │ │ 12170: 00b19c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 12171: 00ab1ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 12172: 003a2251 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 12173: 005d246d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 12173: 005d247d 252 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 12174: 00b194d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ 12175: 0044d4b9 120 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 12176: 002c2f9d 208 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ 12177: 00aad814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_DOWN_READ_EVENT │ │ │ │ 12178: 00456bd5 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 12179: 002d58f5 80 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 12180: 00b184fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ @@ -12188,201 +12188,201 @@ │ │ │ │ 12184: 00486ad5 708 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 12185: 00a00a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 12186: 002ea111 120 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 12187: 00abdbc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 12188: 00b17de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 12189: 002870f9 168 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 12190: 0028c7e9 744 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 12191: 00697969 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 12192: 006e37e1 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 12191: 00697979 58 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 12192: 006e37f1 172 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 12193: 00ac2bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 12194: 0054df75 140 FUNC GLOBAL DEFAULT 12 helper_vmrghb │ │ │ │ 12195: 00ab4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 12196: 00b182ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 12197: 0073ccb9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 12197: 0073ccc9 140 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ 12198: 009e4160 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_spdm_trans │ │ │ │ - 12199: 006888c9 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 12199: 006888d9 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 12200: 00b199f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 12201: 006ad169 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 12201: 006ad179 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 12202: 0047b7fd 220 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 12203: 0064828d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 12203: 0064829d 360 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 12204: 002841f9 192 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 12205: 005510f1 120 FUNC GLOBAL DEFAULT 12 helper_vextuwrx │ │ │ │ 12206: 0054e055 84 FUNC GLOBAL DEFAULT 12 helper_vmrghh │ │ │ │ 12207: 00ab5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 12208: 00abeab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ 12209: 00a06a34 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBDP │ │ │ │ 12210: 00555f75 4 FUNC GLOBAL DEFAULT 12 helper_store_decr │ │ │ │ - 12211: 0071e751 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 12211: 0071e761 24 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 12212: 00b189b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 12213: 0070d9d1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 12214: 006e5035 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 12213: 0070d9e1 72 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 12214: 006e5045 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 12215: 004a5665 104 FUNC GLOBAL DEFAULT 12 net_stream_data_rs_finalize │ │ │ │ 12216: 00b193e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 12217: 00b1998a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 12218: 00b18392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 12219: 0041c9f5 116 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 12220: 005e2aa5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 12221: 007086f1 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 12222: 0069c551 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 12223: 00605595 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 12220: 005e2ab5 22 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 12221: 00708701 320 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 12222: 0069c561 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 12223: 006055a5 44 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ 12224: 004f9fa5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 12225: 0054e0c9 32 FUNC GLOBAL DEFAULT 12 helper_vmrghw │ │ │ │ 12226: 00aae250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12227: 0044d401 42 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ 12228: 004d1f8d 38 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 12229: 006e711d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 12229: 006e712d 132 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 12230: 004fa385 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addq_le_mmu │ │ │ │ 12231: 00b1886e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 12232: 00ab7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_WRITE_EVENT │ │ │ │ 12233: 00b1733a 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 12234: 00aae040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 12235: 00a0a058 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlsw32 │ │ │ │ 12236: 009ff404 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andq_le │ │ │ │ 12237: 00b192d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 12238: 00abfe34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 12239: 00b19102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 12240: 00ac3998 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 12241: 00b191e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 12242: 006e3ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 12242: 006e3ed5 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 12243: 00b1841c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 12244: 004975c5 164 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 12245: 0069eb35 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ - 12246: 005e5a55 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 12247: 006225c5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 12245: 0069eb45 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild_members │ │ │ │ + 12246: 005e5a65 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 12247: 006225d5 136 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 12248: 00285259 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 12249: 0032e029 216 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 12250: 0072dc49 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 12250: 0072dc59 132 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 12251: 00b19b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 12252: 00b193f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_DMA_MAP_DSTATE │ │ │ │ 12253: 00b185b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 12254: 003a1a11 44 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 12255: 006f2f85 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 12255: 006f2f95 84 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ 12256: 00b189fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_WRITE_DSTATE │ │ │ │ - 12257: 006024d9 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 12258: 006a7c61 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 12257: 006024e9 56 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 12258: 006a7c71 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 12259: 00abd458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 12260: 00ac1d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ 12261: 00aba988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_TIMER_READ_EVENT │ │ │ │ 12262: 00552841 128 FUNC GLOBAL DEFAULT 12 helper_VSUBEUQM │ │ │ │ - 12263: 005d3b69 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ - 12264: 0071706d 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ + 12263: 005d3b79 204 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 12264: 0071707d 204 FUNC GLOBAL DEFAULT 12 qemu_set_blocking │ │ │ │ 12265: 00ab2fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ 12266: 002c5375 100 FUNC GLOBAL DEFAULT 12 aml_notify │ │ │ │ 12267: 004dfd2d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 12268: 00b175f9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 12269: 004440c1 12 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 12270: 00b189bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 12271: 00b1969e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 12272: 009ff8a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ 12273: 00551349 104 FUNC GLOBAL DEFAULT 12 helper_VINSHLX │ │ │ │ 12274: 004d0bc5 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 12275: 00b176ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 12276: 00685f29 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 12276: 00685f39 376 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 12277: 00b194a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 12278: 00abc270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 12279: 002cd141 104 FUNC GLOBAL DEFAULT 12 audio_print_available_models │ │ │ │ 12280: 00b1a366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 12281: 00626221 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 12281: 00626231 40 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 12282: 00abfdf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ 12283: 00ab47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_SHORT_FRAME_EVENT │ │ │ │ 12284: 004cf7a1 204 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 12285: 00b17702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ 12286: 004cc971 256 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 12287: 0026387d 16 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 12288: 00342021 76 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ 12289: 00481d55 264 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ 12290: 004e3595 604 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 12291: 00402be1 110 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 12292: 00ab2ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 12293: 006f4745 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 12294: 0060fdc5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 12293: 006f4755 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 12294: 0060fdd5 92 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 12295: 00b17726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 12296: 00ac0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_ENCODINGS_EVENT │ │ │ │ 12297: 00b1982c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_DWORD_DSTATE │ │ │ │ 12298: 004380bd 212 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 12299: 003b1f75 416 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 12300: 00b1786a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 12301: 00737695 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 12302: 006262e5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 12301: 007376a5 272 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 12302: 006262f5 6 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 12303: 0033eb21 76 FUNC GLOBAL DEFAULT 12 isa_bus_get_irq │ │ │ │ 12304: 00abbbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ - 12305: 005901fd 20 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ + 12305: 00590211 20 FUNC GLOBAL DEFAULT 12 spr_write_lr │ │ │ │ 12306: 00abfcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 12307: 00b19786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 12308: 00ab9b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 12309: 00ab4f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 12310: 002c4a29 88 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 12311: 003b1dd1 192 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ 12312: 004e02f5 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 12313: 00b1891c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 12314: 00323c09 128 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 12315: 0071e011 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 12315: 0071e021 156 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 12316: 00b19cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 12317: 00b1990a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 12318: 00551071 126 FUNC GLOBAL DEFAULT 12 helper_vextuhrx │ │ │ │ - 12319: 0073b119 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ + 12319: 0073b129 272 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_gen │ │ │ │ 12320: 00285559 192 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 12321: 00b19e18 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 12322: 00b18836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 12323: 00ac318c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 12324: 009bc34c 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 12325: 002758f5 136 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 12326: 0062acbd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 12326: 0062accd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 12327: 00ac024c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 12328: 00b19b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 12329: 00abc8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 12330: 00b175c3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 12331: 005e9615 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 12332: 0069b615 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 12331: 005e9625 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 12332: 0069b625 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 12333: 00b19b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 12334: 00ab891c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 12335: 009bd80c 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 12336: 00a00820 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ 12337: 004d7819 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 12338: 006b6dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 12338: 006b6de9 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ 12339: 00ab74f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_CONFIG_READ_EVENT │ │ │ │ - 12340: 0061bf41 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 12340: 0061bf51 24 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 12341: 00b199d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 12342: 005556bd 2 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_excp_handler │ │ │ │ 12343: 0028b3e9 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 12344: 002e1af1 428 FUNC GLOBAL DEFAULT 12 pflash_cfi01_register │ │ │ │ 12345: 005548c1 78 FUNC GLOBAL DEFAULT 12 helper_icbi │ │ │ │ 12346: 0047d245 34 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 12347: 00a09aac 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGTQP │ │ │ │ 12348: 0053a8d5 216 FUNC GLOBAL DEFAULT 12 helper_CDTBCD │ │ │ │ 12349: 00ab4454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 12350: 005e8f5d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 12350: 005e8f6d 644 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 12351: 00ac0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ 12352: 00abebb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 12353: 00a174c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_dbcr0 │ │ │ │ 12354: 00b18dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 12355: 006bea95 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 12355: 006beaa5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 12356: 00288bb9 10 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 12357: 00b19dd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 12358: 004042c9 100 FUNC GLOBAL DEFAULT 12 vfio_cpr_group_get_device_fd │ │ │ │ 12359: 003ce775 516 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 12360: 0039add9 74 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 12361: 006ad669 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 12361: 006ad679 148 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 12362: 0048efa1 156 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 12363: 006ddaf1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 12363: 006ddb01 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 12364: 00ab0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ 12365: 00a125e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuiz │ │ │ │ - 12366: 006cfda5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 12367: 006c4219 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 12366: 006cfdb5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 12367: 006c4229 132 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 12368: 00467899 34 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 12369: 00ac2bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 12370: 00351569 50 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 12371: 0072e30d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 12371: 0072e31d 24 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 12372: 00ab78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_COMPUTE_EVENT │ │ │ │ 12373: 00b1810e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 12374: 00b1859c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 12375: 00a048b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIDU │ │ │ │ 12376: 00b1793c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 12377: 0073592d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 12377: 0073593d 72 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 12378: 00ac0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 12379: 00ab5294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 12380: 00aadfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 12381: 00b1757c 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 12382: 00ac1fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 12383: 00265135 304 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 12384: 00ab5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ @@ -12390,18 +12390,18 @@ │ │ │ │ 12386: 00abf0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 12387: 00abd4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 12388: 00b18438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 12389: 00ab4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 12390: 00b17bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 12391: 00ac06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 12392: 00b18dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 12393: 00699915 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ - 12394: 00717c99 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 12393: 00699925 380 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 12394: 00717ca9 72 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 12395: 00abee44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 12396: 005cb735 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 12396: 005cb745 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 12397: 00b1831a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 12398: 00b175dd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 12399: 0054dee9 140 FUNC GLOBAL DEFAULT 12 helper_vmrglb │ │ │ │ 12400: 00ab7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_ADU_XSCOM_READ_EVENT │ │ │ │ 12401: 00ab18e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 12402: 00ab2a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 12403: 00a14138 132 OBJECT GLOBAL DEFAULT 24 helper_info_check_tlb_flush_global │ │ │ │ @@ -12409,165 +12409,165 @@ │ │ │ │ 12405: 00aacee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 12406: 0054e001 84 FUNC GLOBAL DEFAULT 12 helper_vmrglh │ │ │ │ 12407: 00b185b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 12408: 0053e731 232 FUNC GLOBAL DEFAULT 12 helper_XVSUBSP │ │ │ │ 12409: 00b18fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 12410: 00291381 124 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 12411: 00407fb1 84 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 12412: 0072fcad 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 12413: 006beeb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 12412: 0072fcbd 76 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 12413: 006beec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 12414: 00ab5204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 12415: 00ab6fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 12416: 00b19b0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 12417: 00b17e4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I8257_UNREGISTERED_DMA_DSTATE │ │ │ │ 12418: 00ab5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 12419: 0035e9bd 10 FUNC GLOBAL DEFAULT 12 igb_mmio_read │ │ │ │ 12420: 00b19da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 12421: 00b19140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ 12422: 00b19fdc 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ 12423: 004d8ff1 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 12424: 00621269 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ - 12425: 00596c4d 512 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ + 12424: 00621279 172 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 12425: 00596c5d 512 FUNC GLOBAL DEFAULT 12 decNumberCompareTotalMag │ │ │ │ 12426: 00b187e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 12427: 0069cdfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 12428: 006a5945 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 12427: 0069ce0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 12428: 006a5955 672 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 12429: 00b19382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 12430: 0054e0a9 32 FUNC GLOBAL DEFAULT 12 helper_vmrglw │ │ │ │ 12431: 00b18846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 12432: 006054a5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 12432: 006054b5 188 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 12433: 00ab1d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 12434: 00649bad 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 12434: 00649bbd 50 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 12435: 00ac3634 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ 12436: 00a0d46c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtqp │ │ │ │ - 12437: 005e8881 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 12437: 005e8891 64 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 12438: 00ab7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_FIT_EVENT │ │ │ │ 12439: 00abda84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ 12440: 004d1481 284 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 12441: 00b18be0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 12442: 00b1782c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ 12443: 004cd8f1 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 12444: 003dd711 264 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 12445: 00b1944a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ - 12446: 0059b49d 148 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ + 12446: 0059b4ad 148 FUNC GLOBAL DEFAULT 12 decNumberCopyNegate │ │ │ │ 12447: 00b17d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 12448: 003921e5 6 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 12449: 00b19cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 12450: 00ac2668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 12451: 00377775 18 FUNC GLOBAL DEFAULT 12 fp_port_from_pport │ │ │ │ 12452: 00b18c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 12453: 00b18e28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 12454: 006a13b5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 12454: 006a13c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 12455: 00b1966c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 12456: 00600129 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 12457: 007243c1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 12456: 00600139 224 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 12457: 007243d1 6 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 12458: 00b19b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12459: 0041e941 86 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 12460: 00b17c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ 12461: 002b3329 20 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 12462: 00a11b10 132 OBJECT GLOBAL DEFAULT 24 helper_info_vrsqrtefp │ │ │ │ 12463: 00ab05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 12464: 00b18d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 12465: 0072c0f9 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 12465: 0072c109 148 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ 12466: 004f5e9d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 12467: 00b1934e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 12468: 006f8ec9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 12468: 006f8ed9 192 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ 12469: 00a09a28 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPGEQP │ │ │ │ - 12470: 005cf415 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 12470: 005cf425 72 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 12471: 00ab35b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 12472: 00ab7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_PIT_STOP_EVENT │ │ │ │ 12473: 00b178aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 12474: 0073727d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 12474: 0073728d 54 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 12475: 00b1895c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 12476: 00b182f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 12477: 0045e871 280 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 12478: 00688739 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 12478: 00688749 224 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ 12479: 00b18f82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_READL_DSTATE │ │ │ │ - 12480: 0072e77d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 12480: 0072e78d 116 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 12481: 00abac68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 12482: 006b3605 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 12482: 006b3615 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 12483: 00278f4d 4408 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 12484: 00abc4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 12485: 00aab870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 12486: 00b19c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 12487: 00b19954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_DSTATE │ │ │ │ 12488: 00ab50a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 12489: 006cd239 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ - 12490: 0073005d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 12489: 006cd249 308 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfo_members │ │ │ │ + 12490: 0073006d 416 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 12491: 00aaba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 12492: 005f6705 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 12492: 005f6715 60 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 12493: 00abded4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 12494: 00b18446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_DSTATE │ │ │ │ 12495: 00b18f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_WRITE_DSTATE │ │ │ │ 12496: 002966e9 624 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 12497: 006b0ec9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 12498: 007270fd 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 12497: 006b0ed9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 12498: 0072710d 84 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ 12499: 004ca5dd 10 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ 12500: 00455455 88 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 12501: 007093e1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 12501: 007093f1 152 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 12502: 00b19a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 12503: 0069be0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 12504: 00594505 800 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ - 12505: 0069cc95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ - 12506: 00591dd9 6 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ + 12503: 0069be1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 12504: 00594515 800 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt128 │ │ │ │ + 12505: 0069cca5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 12506: 00591ded 6 FUNC GLOBAL DEFAULT 12 decContextSetRounding │ │ │ │ 12507: 002913fd 104 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 12508: 00aad358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 12509: 00506521 6 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_global │ │ │ │ 12510: 0039ffed 120 FUNC GLOBAL DEFAULT 12 pcie_sriov_unregister_device │ │ │ │ 12511: 00b17644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 12512: 006f69cd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 12512: 006f69dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 12513: 00aaf53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 12514: 004ff5fd 2 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 12515: 006d5f9d 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 12515: 006d5fad 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 12516: 00b17a90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ 12517: 00ab14a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 12518: 00abd1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 12519: 0071aa11 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 12519: 0071aa21 200 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ 12520: 005421a5 238 FUNC GLOBAL DEFAULT 12 helper_xscmpexpqp │ │ │ │ - 12521: 005aca21 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 12521: 005aca31 668 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 12522: 00b1a364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 12523: 005daf19 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 12523: 005daf29 86 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 12524: 00b19936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 12525: 00b186dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ 12526: 00457a69 644 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 12527: 006f39c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 12527: 006f39d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 12528: 003dfce1 132 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ 12529: 00a0c914 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxds │ │ │ │ - 12530: 0072b5f9 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 12530: 0072b609 16 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 12531: 00ab50f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 12532: 006b9f15 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 12532: 006b9f25 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 12533: 00b19814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 12534: 00a22500 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 12535: 00ac2250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 12536: 006c41a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 12536: 006c41b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 12537: 0028b3d9 6 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 12538: 0070dba1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 12538: 0070dbb1 100 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 12539: 00a0c2e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssqrtsp │ │ │ │ 12540: 005463cd 256 FUNC GLOBAL DEFAULT 12 helper_xvrdpic │ │ │ │ 12541: 00b19042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 12542: 00b17964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 12543: 00b18092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 12544: 0037719d 4 FUNC GLOBAL DEFAULT 12 desc_get_ring │ │ │ │ 12545: 00b18570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ 12546: 00a05930 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI4GER8PP │ │ │ │ - 12547: 005bede9 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 12547: 005bedf9 104 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 12548: 009bd09c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 12549: 00ac0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ 12550: 004dd4f9 176 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ 12551: 00ab3b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_SET_GPIO_EVENT │ │ │ │ 12552: 0048477d 332 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 12553: 006f142d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 12553: 006f143d 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 12554: 005464cd 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpim │ │ │ │ 12555: 00b1947c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 12556: 003df6e5 268 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ 12557: 005465e9 284 FUNC GLOBAL DEFAULT 12 helper_xvrdpip │ │ │ │ - 12558: 0072de49 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 12559: 006f1ee5 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 12558: 0072de59 98 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 12559: 006f1ef5 132 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 12560: 004a1a49 22 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 12561: 00aaff9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 12562: 0068990d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 12562: 0068991d 148 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 12563: 00ab2be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 12564: 003babdd 92 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 12565: 00aab7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ 12566: 00b1871a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 12567: 00b175ba 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ 12568: 004ec6ed 16 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 12569: 00aaea44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ @@ -12582,627 +12582,627 @@ │ │ │ │ 12578: 00ab0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 12579: 00b19bf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 12580: 00555801 86 FUNC GLOBAL DEFAULT 12 helper_store_msr │ │ │ │ 12581: 00b188de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 12582: 00ab95dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ 12583: 00b1821a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 12584: 00b1960a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 12585: 0084e59c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 12585: 0084e5b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 12586: 00af5e28 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 12587: 009bc430 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 12588: 00b18fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 12589: 00b19d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 12590: 004e7a0d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 12591: 00ab4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 12592: 00b18f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_TIMER16_READ_IMSK_DSTATE │ │ │ │ 12593: 00b17bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 12594: 005eb8d1 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ - 12595: 00709271 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 12594: 005eb8e1 112 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_priority │ │ │ │ + 12595: 00709281 148 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 12596: 00ab1304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 12597: 004b4fc9 20 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ 12598: 00a14240 132 OBJECT GLOBAL DEFAULT 24 helper_info_TW │ │ │ │ - 12599: 006f1481 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 12599: 006f1491 104 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 12600: 0041c7d5 148 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 12601: 004e6bb9 116 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 12602: 006a9c79 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 12603: 0071e42d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 12602: 006a9c89 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 12603: 0071e43d 224 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 12604: 00ab2a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 12605: 00b18490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 12606: 003554f5 248 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 12607: 004e8295 140 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 12608: 00a10c1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdsub │ │ │ │ 12609: 00b17c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 12610: 006f94d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 12610: 006f94e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 12611: 00a12140 132 OBJECT GLOBAL DEFAULT 24 helper_info_compute_fprf_float64 │ │ │ │ 12612: 00b18480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_RECEIVE_DSTATE │ │ │ │ 12613: 00b17892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 12614: 006b6961 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 12614: 006b6971 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 12615: 00ac2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 12616: 00ac1e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 12617: 0072e375 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 12617: 0072e385 60 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 12618: 009bce20 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 12619: 00ab5064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ 12620: 0045a2b5 180 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ 12621: 004f8c3d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ - 12622: 0059161d 104 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ - 12623: 00590ff9 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ + 12622: 00591631 104 FUNC GLOBAL DEFAULT 12 spr_read_mas73 │ │ │ │ + 12623: 0059100d 120 FUNC GLOBAL DEFAULT 12 spr_write_booke_tsr │ │ │ │ 12624: 00325a21 140 FUNC GLOBAL DEFAULT 12 smbus_eeprom_init │ │ │ │ 12625: 00ac2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 12626: 00ab6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ 12627: 004048f9 20 FUNC GLOBAL DEFAULT 12 vfio_device_get_irq_info │ │ │ │ - 12628: 00734c8d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 12628: 00734c9d 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 12629: 00b1a39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 12630: 0053fad9 228 FUNC GLOBAL DEFAULT 12 helper_xvsqrtsp │ │ │ │ 12631: 00ab62c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 12632: 00b182a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 12633: 006fe4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 12633: 006fe4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 12634: 009f0488 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 12635: 0062e5d9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 12635: 0062e5e9 748 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 12636: 00324dbd 688 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 12637: 00ab11f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 12638: 00722791 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 12638: 007227a1 120 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 12639: 004e5efd 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 12640: 003e3d25 260 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 12641: 00b18ad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_READ_DSTATE │ │ │ │ 12642: 00b1a36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 12643: 006cb311 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 12644: 0084e1a0 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 12643: 006cb321 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 12644: 0084e1b8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ 12645: 00b19a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_SET_DSTATE │ │ │ │ - 12646: 00720df5 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 12646: 00720e05 116 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 12647: 00ac08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 12648: 009bbd38 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 12649: 00b194bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 12650: 00a06dd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQPO │ │ │ │ 12651: 00b182ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 12652: 00a0adc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfn │ │ │ │ 12653: 00aabab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 12654: 009bd7b4 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 12655: 00707b71 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 12655: 00707b81 200 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 12656: 00ab66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 12657: 005d51ed 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 12657: 005d51fd 228 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 12658: 00ab5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 12659: 006b6841 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 12659: 006b6851 68 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 12660: 00b18e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 12661: 00b19506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 12662: 006cbb55 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 12663: 005e99e5 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 12664: 0061aa59 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 12662: 006cbb65 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 12663: 005e99f5 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 12664: 0061aa69 196 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ 12665: 00a0ad3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfz │ │ │ │ 12666: 004cc0b9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ - 12667: 008d1ee4 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ + 12667: 008d1efc 2048 OBJECT GLOBAL DEFAULT 14 DPD2BIN │ │ │ │ 12668: 0049ac01 392 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 12669: 007211a1 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 12669: 007211b1 14 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 12670: 0028b3e1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ 12671: 004e0dd9 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 12672: 009fc410 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 12673: 00ac4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 12674: 00ac2240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 12675: 00b1830c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 12676: 00b1a0e8 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 12677: 006e9209 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 12677: 006e9219 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 12678: 00ab0ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 12679: 002b01a9 176 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 12680: 00b19128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 12681: 00b176ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 12682: 00ab5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 12683: 0069b705 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 12683: 0069b715 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 12684: 00b19126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 12685: 00b17b04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 12686: 006fdd2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 12686: 006fdd3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 12687: 004401f1 50 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 12688: 00ab1e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 12689: 00aacbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 12690: 006fde95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ - 12691: 0073fc35 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ + 12690: 006fdea5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 12691: 0073fc45 84 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestInfo_members │ │ │ │ 12692: 00b19b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 12693: 006ee2d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 12693: 006ee2e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 12694: 0053e041 220 FUNC GLOBAL DEFAULT 12 helper_XSADDDP │ │ │ │ 12695: 00b19044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 12696: 00b18704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 12697: 0060e619 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 12698: 006f2ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 12699: 0071648d 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 12697: 0060e629 76 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 12698: 006f2ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 12699: 0071649d 244 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 12700: 00b198f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 12701: 00ac3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 12702: 00b1968a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ 12703: 00a0ae44 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsetsgn │ │ │ │ - 12704: 00624081 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 12704: 00624091 568 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 12705: 00abfc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 12706: 00b18ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 12707: 0059d5e5 124 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ + 12707: 0059d5f5 124 FUNC GLOBAL DEFAULT 12 decimal64ToEngString │ │ │ │ 12708: 00ab899c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ 12709: 004f5dc9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ 12710: 004d1bd1 104 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 12711: 00abf7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 12712: 00a224d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 12713: 00ac06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 12714: 006f0169 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 12714: 006f0179 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 12715: 00ac0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 12716: 009fbe64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ 12717: 00b189a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 12718: 00b18c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 12719: 007173d5 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 12719: 007173e5 392 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 12720: 00497a39 116 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ 12721: 0045599d 200 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 12722: 00ac1680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 12723: 006fcbcd 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 12723: 006fcbdd 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 12724: 00ac314c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 12725: 0069ad2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 12726: 006598f1 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 12725: 0069ad3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 12726: 00659901 252 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 12727: 00ab816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ 12728: 00482d91 100 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 12729: 00ab9b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 12730: 006226d9 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 12730: 006226e9 62 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 12731: 00abaac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_EVENT │ │ │ │ 12732: 00ab0b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 12733: 009fa940 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 12734: 0028a27d 256 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ 12735: 00b19db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_DSTATE │ │ │ │ 12736: 00aad904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_CMD_DATA_EVENT │ │ │ │ - 12737: 0071cb25 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 12737: 0071cb35 76 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 12738: 00aabc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 12739: 00539a35 268 FUNC GLOBAL DEFAULT 12 helper_DDEDPD │ │ │ │ 12740: 004ee835 888 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ 12741: 004ec459 92 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 12742: 00284139 192 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ 12743: 008fa414 64 OBJECT GLOBAL DEFAULT 21 vmstate_cbinfo │ │ │ │ - 12744: 006ffa6d 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 12744: 006ffa7d 164 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 12745: 00b187c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 12746: 00b19c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 12747: 005eb855 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 12747: 005eb865 124 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 12748: 00ab6950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 12749: 00ab33c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 12750: 00b186ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 12751: 006b9289 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 12751: 006b9299 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 12752: 00495d41 1100 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 12753: 00ab38b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 12754: 00ab6f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 12755: 0028bc31 276 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 12756: 00abc020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 12757: 00b18720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 12758: 005cd089 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 12758: 005cd099 172 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 12759: 0047c701 34 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 12760: 006f45dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 12760: 006f45ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 12761: 00b1800e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 12762: 0053c1a5 118 FUNC GLOBAL DEFAULT 12 helper_FMADDS │ │ │ │ 12763: 00ab7de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_EVENT │ │ │ │ 12764: 00ac34cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 12765: 00b18f56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_READ_DSTATE │ │ │ │ - 12766: 0061974d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 12766: 0061975d 824 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 12767: 0046e2e9 16 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 12768: 00472105 128 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 12769: 00263d21 58 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 12770: 00b199cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 12771: 007022c1 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 12771: 007022d1 284 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 12772: 00ac320c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 12773: 00ac131c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 12774: 006dc0b5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 12775: 005c1bad 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 12774: 006dc0c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 12775: 005c1bbd 2096 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 12776: 00b19374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 12777: 00a08cc0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCDP │ │ │ │ 12778: 00b19130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 12779: 004a3451 84 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 12780: 00b18e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 12781: 00742b99 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 12781: 00742ba9 126 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 12782: 00476e55 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 12783: 0073eff5 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 12783: 0073f005 132 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 12784: 00b192a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 12785: 00ab8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_CAS_PVR_EVENT │ │ │ │ 12786: 00b18792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 12787: 006b6e99 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 12788: 00604bf5 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 12787: 006b6ea9 132 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 12788: 00604c05 122 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 12789: 00b17dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 12790: 006d07e1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 12790: 006d07f1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 12791: 004e5e71 34 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 12792: 004fca71 80 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ - 12793: 005917e1 708 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ + 12793: 005917f5 708 FUNC GLOBAL DEFAULT 12 create_ppc_opcodes │ │ │ │ 12794: 00b17a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_EJECT_SLOT_DSTATE │ │ │ │ 12795: 00abc560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 12796: 006261bd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 12796: 006261cd 84 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 12797: 00b17afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 12798: 006e8ba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 12798: 006e8bb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 12799: 00ab007c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ - 12800: 0073fe41 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ + 12800: 0073fe51 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SevInfo_base_members │ │ │ │ 12801: 00b196e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 12802: 00b1874a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ 12803: 004d055d 18 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 12804: 005ff769 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 12804: 005ff779 4 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 12805: 00500a35 32 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ 12806: 00539131 360 FUNC GLOBAL DEFAULT 12 helper_DRDPQ │ │ │ │ 12807: 003dadb1 368 FUNC GLOBAL DEFAULT 12 hmp_info_firmware_log │ │ │ │ - 12808: 007371e9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 12808: 007371f9 70 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ 12809: 004dcb39 86 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 12810: 006c74c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 12811: 006e3f89 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 12812: 006e8dd9 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 12810: 006c74d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 12811: 006e3f99 252 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 12812: 006e8de9 160 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 12813: 009fa8bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 12814: 00b19da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 12815: 00b19a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FP_GET_DSTATE │ │ │ │ 12816: 00a06e54 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBQP │ │ │ │ 12817: 00ab88ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 12818: 00aaf65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ - 12819: 006e253d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 12819: 006e254d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ 12820: 004f7cd1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 12821: 002cb3c1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_unplug_request_cb │ │ │ │ 12822: 00b19002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 12823: 004e92b5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 12824: 00732d61 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 12824: 00732d71 160 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 12825: 003976b5 84 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 12826: 00b19448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 12827: 00ac2174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 12828: 00aab150 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 12829: 00b19cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ 12830: 00a0b684 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspdp │ │ │ │ 12831: 00b18a0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_DSTATE │ │ │ │ - 12832: 006a7211 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 12832: 006a7221 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 12833: 00b19d9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 12834: 006b8ff5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 12834: 006b9005 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 12835: 002f4f21 204 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ 12836: 002c7775 172 FUNC GLOBAL DEFAULT 12 aml_release │ │ │ │ - 12837: 006a99a1 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ - 12838: 0059b80d 528 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ + 12837: 006a99b1 196 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 12838: 0059b81d 528 FUNC GLOBAL DEFAULT 12 decimal128FromNumber │ │ │ │ 12839: 00b1a382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 12840: 0028917d 320 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ 12841: 004ec4b5 132 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 12842: 006eac85 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 12842: 006eac95 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 12843: 00ac2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 12844: 00b19838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 12845: 00ac35e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 12846: 00aac00c 252 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 12847: 0069b165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 12847: 0069b175 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 12848: 00b17b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ - 12849: 005b8591 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ + 12849: 005b85a1 20 FUNC GLOBAL DEFAULT 12 vfio_pci_from_vfio_device │ │ │ │ 12850: 00aaad70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 12851: 00b19c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 12852: 00b19ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 12853: 00aaf0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 12854: 006c75b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 12854: 006c75c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 12855: 00ab949c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 12856: 00b1811c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 12857: 00b18634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 12858: 007343ad 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 12859: 0071e349 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 12858: 007343bd 38 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 12859: 0071e359 100 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 12860: 00aba598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_COUNTER_WRITE_WHILE_ENABLED_EVENT │ │ │ │ 12861: 0050823d 76 FUNC GLOBAL DEFAULT 12 ppc6xx_irq_init │ │ │ │ 12862: 00ab2918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 12863: 00ab99bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 12864: 00b18250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 12865: 0028c4b1 288 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 12866: 00b19dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 12867: 0047d341 76 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 12868: 00b1965c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 12869: 004b3525 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 12870: 00b17b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 12871: 005bef61 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 12871: 005bef71 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ 12872: 00b181fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_FLOPPY_DSTATE │ │ │ │ - 12873: 006bd7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 12873: 006bd7ed 132 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 12874: 002efff1 68 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 12875: 00ac1f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 12876: 004e69bd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 12877: 00b19af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ 12878: 002c9d6d 68 FUNC GLOBAL DEFAULT 12 bios_linker_loader_init │ │ │ │ - 12879: 00701e79 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 12879: 00701e89 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 12880: 002c50e5 172 FUNC GLOBAL DEFAULT 12 aml_shiftleft │ │ │ │ 12881: 00ab2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 12882: 00b17df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 12883: 00b18996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ 12884: 00b18a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_CONFIG_READ_DSTATE │ │ │ │ - 12885: 006fd7ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 12886: 006fdde1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ - 12887: 0073d535 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ + 12885: 006fd7bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 12886: 006fddf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 12887: 0073d545 40 FUNC GLOBAL DEFAULT 12 qmp_sev_inject_launch_secret │ │ │ │ 12888: 00b1952e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 12889: 00b19792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 12890: 005ca449 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 12890: 005ca459 72 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 12891: 00abf0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 12892: 002a0ea5 124 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 12893: 00a0bc30 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxddp │ │ │ │ 12894: 00aadc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 12895: 00ac43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 12896: 00b1948c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ 12897: 004e060d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 12898: 0071521d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 12898: 0071522d 70 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 12899: 00a0692c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMSUBSP │ │ │ │ 12900: 00395775 30 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 12901: 004e95c1 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 12902: 002879d1 184 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 12903: 00690351 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 12904: 006d5bf1 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 12905: 006fc9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 12903: 00690361 80 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 12904: 006d5c01 196 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 12905: 006fc9f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 12906: 00ab00ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 12907: 005f6b25 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 12907: 005f6b35 92 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 12908: 00b19626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ 12909: 00aba778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_INTERRUPT_COUNT_EVENT │ │ │ │ - 12910: 005e3505 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 12910: 005e3515 136 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 12911: 00ab921c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 12912: 009bbc68 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 12913: 00ab5594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 12914: 002f7f59 80 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 12915: 00b19122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 12916: 00b18a30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_IRQ_DSTATE │ │ │ │ 12917: 00354a0d 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 12918: 0069b3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 12918: 0069b3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ 12919: 0044df15 252 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 12920: 00aadc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 12921: 00b1825a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 12922: 00556321 4 FUNC GLOBAL DEFAULT 12 helper_load_40x_pit │ │ │ │ 12923: 00509b89 10 FUNC GLOBAL DEFAULT 12 ppc_cpu_tir │ │ │ │ 12924: 00b07b98 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ 12925: 00b18b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_FINALIZING_DSTATE │ │ │ │ - 12926: 0065fc81 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 12926: 0065fc91 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 12927: 00aad8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_EVENT │ │ │ │ 12928: 00b18fb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 12929: 00b191a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 12930: 0072d0d9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 12930: 0072d0e9 40 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 12931: 00437c01 268 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 12932: 00b1976e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 12933: 006c6cad 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 12933: 006c6cbd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 12934: 0046d16d 16 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 12935: 00b17fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 12936: 006f9ec5 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 12937: 006b5be1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 12936: 006f9ed5 396 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 12937: 006b5bf1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 12938: 00b17dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 12939: 009ffa34 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 12940: 006b954d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 12940: 006b955d 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 12941: 002c6eb1 66 FUNC GLOBAL DEFAULT 12 aml_qword_memory │ │ │ │ 12942: 004e5f6d 36 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 12943: 004a11fd 72 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 12944: 00b17d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 12945: 00b17fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 12946: 006c175d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 12946: 006c176d 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 12947: 003e1d69 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 12948: 0043bc49 14520 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 12949: 00b18936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 12950: 00b18920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 12951: 0028975d 10 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 12952: 006e9851 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 12952: 006e9861 208 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 12953: 0040d459 244 FUNC GLOBAL DEFAULT 12 vfio_user_flush_multi │ │ │ │ 12954: 009ff488 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 12955: 004fc259 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_be │ │ │ │ 12956: 00abeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 12957: 006c46d9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 12957: 006c46e9 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ 12958: 004f7a91 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 12959: 00aad964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_GPE_STS_IOPORT_READB_EVENT │ │ │ │ 12960: 00543ea1 220 FUNC GLOBAL DEFAULT 12 helper_xscvdphp │ │ │ │ 12961: 009fa838 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 12962: 00aab970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 12963: 00b19b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 12964: 00abedb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 12965: 00aabac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 12966: 00b18caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 12967: 005ce6e1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 12967: 005ce6f1 6 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 12968: 00abaa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_READL_EVENT │ │ │ │ 12969: 0049d7d9 756 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 12970: 005cb725 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 12970: 005cb735 2 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 12971: 00a12668 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsctsiz │ │ │ │ 12972: 00b18970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 12973: 00aaece4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 12974: 003b4355 52 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 12975: 007059c1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 12976: 0073f079 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 12975: 007059d1 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 12976: 0073f089 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 12977: 0037a189 812 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 12978: 004b5301 76 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ 12979: 003764e9 16 FUNC GLOBAL DEFAULT 12 rocker_get_world │ │ │ │ 12980: 00b1942e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ 12981: 004dfe39 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ - 12982: 0073c905 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ + 12982: 0073c915 62 FUNC GLOBAL DEFAULT 12 clmul_32 │ │ │ │ 12983: 004b5645 16 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 12984: 00ab48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 12985: 00734ea5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 12986: 005dae15 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 12987: 0071ddb1 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 12988: 005e9ef9 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 12985: 00734eb5 20 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 12986: 005dae25 168 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 12987: 0071ddc1 4 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 12988: 005e9f09 50 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 12989: 00aacce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 12990: 00292e9d 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 12991: 0086f674 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 12991: 0086f68c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ 12992: 0052bab1 1288 FUNC GLOBAL DEFAULT 12 ppc_cpu_dump_state │ │ │ │ - 12993: 00734049 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 12993: 00734059 84 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 12994: 00408dd1 172 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 12995: 006b6c85 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 12995: 006b6c95 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 12996: 00aaf90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 12997: 00442955 120 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 12998: 009bc2dc 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 12999: 007218b5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 12999: 007218c5 288 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 13000: 005358d1 192 FUNC GLOBAL DEFAULT 12 register_sdr1_sprs │ │ │ │ 13001: 0047d655 1932 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 13002: 00ab45d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 13003: 00b18c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 13004: 00b185fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 13005: 006d217d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 13005: 006d218d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 13006: 00294e2d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 13007: 0070e8d5 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 13007: 0070e8e5 176 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 13008: 0046764d 332 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 13009: 003420b9 40 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 13010: 00a072f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSB │ │ │ │ 13011: 0042d1fd 84 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 13012: 0062e3bd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 13012: 0062e3cd 50 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 13013: 009b9fe0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 13014: 0047a6b5 496 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 13015: 00b19328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 13016: 00b19e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 13017: 00b1823a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 13018: 00a0aec8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsphp │ │ │ │ 13019: 00abdd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 13020: 00500455 46 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 13021: 009bcfd0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 13022: 00a07274 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSH │ │ │ │ 13023: 00b1a39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 13024: 0062a6f9 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 13024: 0062a709 84 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ 13025: 00479c75 720 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 13026: 002ea5e5 120 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 13027: 00ab75b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_INTREG_EVENT │ │ │ │ 13028: 00b18692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 13029: 0073af99 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ - 13030: 007017cd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 13029: 0073afa9 384 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_genrev │ │ │ │ + 13030: 007017dd 16 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 13031: 004f4275 200 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 13032: 006c70a9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 13032: 006c70b9 16 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 13033: 00a00508 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 13034: 00275221 256 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 13035: 00733105 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 13035: 00733115 84 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 13036: 00b185cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 13037: 00b18008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_NOTIFY_DSTATE │ │ │ │ 13038: 00ab12c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 13039: 00ab6400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 13040: 00ac0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 13041: 00ab2e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 13042: 00b19cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 13043: 00b19478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 13044: 006ccad9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 13044: 006ccae9 172 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 13045: 00b187e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 13046: 00b1a324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 13047: 00a071f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGSW │ │ │ │ 13048: 00abbf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 13049: 00692951 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 13049: 00692961 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 13050: 00476b99 14 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 13051: 00683971 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 13051: 00683981 372 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 13052: 00ac1630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 13053: 006cc3b9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 13053: 006cc3c9 196 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 13054: 009bbd74 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 13055: 006e3c29 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 13055: 006e3c39 224 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 13056: 00ac3b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 13057: 006f98e1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 13058: 005d408d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 13057: 006f98f1 132 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 13058: 005d409d 200 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 13059: 00b1809c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 13060: 00aabeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 13061: 003a153d 150 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 13062: 006eb445 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 13063: 00735861 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 13062: 006eb455 58 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 13063: 00735871 80 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 13064: 004e98ed 132 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 13065: 009f7190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 13066: 002820e9 212 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 13067: 00b18a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_SET_IRQ_DSTATE │ │ │ │ 13068: 00b188e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 13069: 005fae45 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 13069: 005fae55 156 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ 13070: 002b66b5 46 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 13071: 00b18154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 13072: 00276631 1976 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ 13073: 00a145dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgclr │ │ │ │ - 13074: 006db869 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 13075: 00621cf1 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 13076: 0068871d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 13074: 006db879 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 13075: 00621d01 84 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 13076: 0068872d 10 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 13077: 00404521 160 FUNC GLOBAL DEFAULT 12 vfio_device_reset_handler │ │ │ │ 13078: 00abf6a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 13079: 002c6e3d 70 FUNC GLOBAL DEFAULT 12 aml_dword_io │ │ │ │ 13080: 0035dd51 116 FUNC GLOBAL DEFAULT 12 e1000e_receive │ │ │ │ 13081: 00b19b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 13082: 006e3121 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 13082: 006e3131 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 13083: 004a57d1 292 FUNC GLOBAL DEFAULT 12 net_stream_data_send │ │ │ │ 13084: 00abfde4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 13085: 0054d841 340 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4SPP │ │ │ │ 13086: 00a0a4fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfvscr │ │ │ │ 13087: 00ab5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 13088: 006eecc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 13088: 006eecd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 13089: 00ab6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ 13090: 00aabbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CQE_HANDLER_EVENT │ │ │ │ - 13091: 00621315 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 13091: 00621325 76 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ 13092: 00450ce5 48 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 13093: 00a15c8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDIVQ │ │ │ │ 13094: 00b187ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 13095: 00396135 180 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 13096: 004e6441 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 13097: 00b1979a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 13098: 00ab68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ - 13099: 00591cc9 14 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ + 13099: 00591cdd 14 FUNC GLOBAL DEFAULT 12 decContextClearStatus │ │ │ │ 13100: 00ab50c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 13101: 00b19644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 13102: 00a11774 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzb │ │ │ │ 13103: 0045ac01 384 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 13104: 006f9585 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 13104: 006f9595 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 13105: 00ab5124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 13106: 00a115e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzd │ │ │ │ 13107: 004e9135 126 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 13108: 00b19580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 13109: 00472ab9 116 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 13110: 009b9fd4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 13111: 00a116f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzh │ │ │ │ 13112: 00b18420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 13113: 002a1671 108 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ 13114: 00a07484 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUB │ │ │ │ 13115: 002b5d19 48 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 13116: 0070dfd1 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 13117: 006fbe15 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ - 13118: 006cc00d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 13116: 0070dfe1 62 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 13117: 006fbe25 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev_attestation_report │ │ │ │ + 13118: 006cc01d 204 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 13119: 00ab1ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 13120: 006b4f05 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 13121: 005e9e3d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 13120: 006b4f15 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 13121: 005e9e4d 112 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 13122: 00ab1674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 13123: 00a07400 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUH │ │ │ │ 13124: 003cb7d5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 13125: 005bee51 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 13125: 005bee61 4 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 13126: 00b179b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 13127: 00b18708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 13128: 0071aad9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 13128: 0071aae9 188 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 13129: 00aae450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 13130: 006e4149 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 13131: 005e4091 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 13130: 006e4159 100 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 13131: 005e40a1 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 13132: 009bd3e8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 13133: 0071caa5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 13133: 0071cab5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 13134: 00b1943c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ 13135: 00a06590 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4SPP │ │ │ │ 13136: 00a1166c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzw │ │ │ │ - 13137: 0060eda1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 13137: 0060edb1 26 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 13138: 0045f065 112 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 13139: 005e044d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 13140: 005e3b21 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 13139: 005e045d 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 13140: 005e3b31 124 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 13141: 002cb3dd 44 FUNC GLOBAL DEFAULT 12 build_cxl_osc_method │ │ │ │ 13142: 004b40a9 160 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 13143: 0069dc69 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 13143: 0069dc79 80 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 13144: 004e81c5 208 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 13145: 0029206d 76 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ 13146: 00a0737c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VAVGUW │ │ │ │ - 13147: 006d4acd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 13147: 006d4add 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 13148: 00ab6920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 13149: 00abb8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 13150: 0028b429 6 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 13151: 00328c1d 292 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 13152: 00ab1094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READ_EVENT │ │ │ │ 13153: 009fb7b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 13154: 006f4835 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 13154: 006f4845 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ 13155: 00ab7390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_WRITE_EVENT │ │ │ │ - 13156: 006f4011 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 13156: 006f4021 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 13157: 00b17ef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 13158: 00b183e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 13159: 007239d9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 13159: 007239e9 28 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 13160: 00293a71 192 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 13161: 004e8a6d 228 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 13162: 002f8051 164 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 13163: 002eafa9 86 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 13164: 006984e5 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 13164: 006984f5 132 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 13165: 002efd01 140 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 13166: 00432b85 96 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 13167: 005a991d 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 13167: 005a992d 112 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 13168: 009f77c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 13169: 00ac2658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 13170: 00a00ab4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 13171: 00b175e1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 13172: 00b19ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 13173: 00ab89fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 13174: 002ee2d9 164 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 13175: 006939cd 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 13175: 006939dd 104 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 13176: 00b197d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ 13177: 0044c699 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 13178: 005d752d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 13178: 005d753d 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 13179: 00aab4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 13180: 00443529 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 13181: 00aba5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_EVENT │ │ │ │ 13182: 002eb989 54 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 13183: 0028e795 78 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 13184: 005cd4f1 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 13184: 005cd501 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 13185: 00aae704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 13186: 009f6f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 13187: 00a00400 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 13188: 0047d2b1 34 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 13189: 00b1788e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 13190: 00b1778e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 13191: 009fc0f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_be │ │ │ │ 13192: 00402579 204 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 13193: 00ab8aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 13194: 006bc229 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 13194: 006bc239 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ 13195: 00b18a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_MAP_IRQ_DSTATE │ │ │ │ - 13196: 006fe471 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 13197: 00621f65 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 13196: 006fe481 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 13197: 00621f75 192 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 13198: 004e64c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 13199: 009fbee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 13200: 00a03ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_comp │ │ │ │ 13201: 00b17e2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_HEXDUMP_DSTATE │ │ │ │ 13202: 00aba5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TIMER_ID_EVENT │ │ │ │ 13203: 00b19a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 13204: 00ab1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ @@ -13212,63 +13212,63 @@ │ │ │ │ 13208: 00ab1ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 13209: 00aabe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 13210: 003d9b2d 118 FUNC GLOBAL DEFAULT 12 pit_reset_common │ │ │ │ 13211: 00aabefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 13212: 00377739 32 FUNC GLOBAL DEFAULT 12 fp_port_get_settings │ │ │ │ 13213: 00ab43f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 13214: 00b18912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 13215: 00738bf1 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 13215: 00738c01 66 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 13216: 00ab5424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 13217: 00b19bae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_DEFINITIONS_DSTATE │ │ │ │ 13218: 00b177d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 13219: 002cd1a9 128 FUNC GLOBAL DEFAULT 12 audio_set_model │ │ │ │ 13220: 0044d5c9 64 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 13221: 006d602d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 13221: 006d603d 404 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 13222: 00ab5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 13223: 00ab5634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 13224: 00496dfd 568 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 13225: 00b19480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 13226: 0037b275 72 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 13227: 004b6191 72 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 13228: 008c5f00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 13228: 008c5f18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 13229: 0028a7c5 260 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 13230: 009bc378 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 13231: 0042d171 54 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 13232: 0028e6a1 76 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 13233: 00b17a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_INFO_DSTATE │ │ │ │ 13234: 00ab90bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 13235: 004b33b1 228 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 13236: 00aaeb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 13237: 00b18d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 13238: 006bdcc1 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 13238: 006bdcd1 188 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 13239: 00aabb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 13240: 00b18468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_ONE_SEC_TIMER_DSTATE │ │ │ │ 13241: 00b19714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 13242: 00abcd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 13243: 00ab1804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 13244: 00b1761d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_i386_c │ │ │ │ 13245: 00b1a35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 13246: 00ab66e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 13247: 006bbb85 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 13247: 006bbb95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 13248: 00b17ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 13249: 0053c909 106 FUNC GLOBAL DEFAULT 12 helper_FADD │ │ │ │ 13250: 00ac09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 13251: 00aab5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 13252: 009fb72c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 13253: 00708145 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 13253: 00708155 188 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 13254: 00b1898c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 13255: 00b19370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 13256: 00b19de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 13257: 00aaf94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 13258: 0045fc15 28 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 13259: 00ab50e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 13260: 00744b55 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 13260: 00744b65 640 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 13261: 00ab5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 13262: 00b18cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 13263: 006fe2cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 13263: 006fe2dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 13264: 00ab5104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 13265: 00abac78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 13266: 00abce48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 13267: 00b17c12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 13268: 00ab7040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 13269: 00ab16a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 13270: 00b19c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ @@ -13277,405 +13277,405 @@ │ │ │ │ 13273: 00ac2b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ 13274: 00469711 232 FUNC GLOBAL DEFAULT 12 spdm_socket_receive │ │ │ │ 13275: 004ba8b5 10056 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 13276: 00504345 228 FUNC GLOBAL DEFAULT 12 ppc_cpu_get_phys_page_debug │ │ │ │ 13277: 00283bf5 196 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 13278: 0038fb71 1124 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ 13279: 004b0409 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_tunnel │ │ │ │ - 13280: 007326f5 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 13280: 00732705 4 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ 13281: 00262c21 192 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 13282: 00a017b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPRTYBQ │ │ │ │ 13283: 00a04724 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIWU │ │ │ │ 13284: 00abfdd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 13285: 00b1807e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 13286: 00b186fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 13287: 00ac1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SLB_GET_EVENT │ │ │ │ 13288: 009f75b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 13289: 00ac332c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 13290: 006c73d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 13290: 006c73e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 13291: 00ab5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ 13292: 00a049b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIWZ │ │ │ │ - 13293: 0068f861 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 13293: 0068f871 12 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 13294: 00abbd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 13295: 00b19de6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 13296: 00289ced 244 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 13297: 00698455 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 13297: 00698465 142 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ 13298: 00b18a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_MEM_VALID_DSTATE │ │ │ │ 13299: 00458a1d 400 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 13300: 00ab39c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMD_RESP_COMPLETE_EVENT │ │ │ │ 13301: 00b18cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 13302: 00b17af4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 13303: 0070e209 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 13303: 0070e219 44 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 13304: 00ab0be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ - 13305: 005e53cd 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ + 13305: 005e53dd 12 FUNC GLOBAL DEFAULT 12 qio_task_free │ │ │ │ 13306: 00ab4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 13307: 00b18180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 13308: 00ab6b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 13309: 00b19070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 13310: 00ac45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 13311: 00395149 42 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init │ │ │ │ 13312: 00b18d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 13313: 0060b9e1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 13313: 0060b9f1 66 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 13314: 00ac36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 13315: 002ec1ad 64 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 13316: 0029447d 12 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ 13317: 00a0650c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2 │ │ │ │ - 13318: 00730f55 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 13318: 00730f65 76 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 13319: 00ab3a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REPLY_EVENT │ │ │ │ 13320: 0039e3e1 408 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 13321: 00aae110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 13322: 00436435 496 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 13323: 00427749 168 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ 13324: 004f6fd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 13325: 002ea195 76 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 13326: 00aab790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 13327: 004e9d7d 130 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 13328: 0072e325 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 13328: 0072e335 24 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 13329: 00b1813e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 13330: 006be5f5 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 13330: 006be605 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 13331: 00a008a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 13332: 006d33e1 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 13332: 006d33f1 184 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ 13333: 00a141bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctn │ │ │ │ - 13334: 006e2fb1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ - 13335: 006cd431 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ + 13334: 006e2fc1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 13335: 006cd441 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuDefinitionInfoList │ │ │ │ 13336: 00ab3248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 13337: 006b729d 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 13337: 006b72ad 224 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 13338: 003a1dcd 6 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 13339: 002edfe9 384 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 13340: 006b98b9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 13341: 0069be85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 13340: 006b98c9 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 13341: 0069be95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ 13342: 00aba5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_TN_CMP_EVENT │ │ │ │ - 13343: 0071ecb1 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 13343: 0071ecc1 144 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 13344: 00ab3768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 13345: 00b19c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 13346: 0039b401 116 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 13347: 00b1794c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 13348: 006f7135 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 13348: 006f7145 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ 13349: 004c5d59 64 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 13350: 0070e589 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 13350: 0070e599 76 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 13351: 00a0acb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctz │ │ │ │ 13352: 00446371 118 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 13353: 004e6551 128 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 13354: 00aacfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 13355: 00a09dc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMADD │ │ │ │ 13356: 00abbed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 13357: 00a16340 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPDQ │ │ │ │ 13358: 00aab1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 13359: 00702f45 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 13359: 00702f55 76 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 13360: 0054c5b5 4 FUNC GLOBAL DEFAULT 12 helper_mtvscr │ │ │ │ 13361: 00b17780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 13362: 00b191b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 13363: 004e9759 138 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 13364: 006aa069 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 13364: 006aa079 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 13365: 002f77e9 152 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 13366: 009fab50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 13367: 00ab89ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 13368: 00abb750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 13369: 00a169f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPDP │ │ │ │ 13370: 00b18620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 13371: 006c7c85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 13372: 006e5db1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ - 13373: 0060d8bd 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 13371: 006c7c95 58 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 13372: 006e5dc1 196 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 13373: 0060d8cd 92 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 13374: 00b19706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 13375: 003b2e0d 60 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 13376: 009f60bc 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 13377: 00aacb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 13378: 0069c899 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 13378: 0069c8a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 13379: 0048ede5 196 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 13380: 00abfc64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 13381: 00544a8d 276 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxds │ │ │ │ 13382: 00b180fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 13383: 00abf594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 13384: 006a63c1 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 13384: 006a63d1 444 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 13385: 004a1ea1 62 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ 13386: 00ab3a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_EVENT │ │ │ │ - 13387: 0072c2f1 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 13387: 0072c301 128 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 13388: 00ab17f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 13389: 009fb6a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 13390: 00442a05 40 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 13391: 00abf094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 13392: 006c08ed 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 13392: 006c08fd 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 13393: 00ac4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 13394: 00a027b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMULS │ │ │ │ 13395: 00ab7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_WRITE_EVENT │ │ │ │ 13396: 00b19334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CONTAINER_DISCONNECT_DSTATE │ │ │ │ 13397: 00abb670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 13398: 003bc989 416 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 13399: 00aab060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 13400: 00b18e6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 13401: 00b17904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 13402: 006053f5 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 13402: 00605405 112 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 13403: 002921a9 132 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 13404: 006a789d 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 13404: 006a78ad 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 13405: 00b17f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 13406: 00b17ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 13407: 00b179a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ 13408: 004f92e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 13409: 00543dc1 224 FUNC GLOBAL DEFAULT 12 helper_xscvdpqp │ │ │ │ 13410: 004ea009 128 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 13411: 003a576d 2 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 13412: 0070addd 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 13412: 0070aded 120 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 13413: 0054de3d 114 FUNC GLOBAL DEFAULT 12 helper_VMHRADDSHS │ │ │ │ 13414: 002953f5 60 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ 13415: 00a09b30 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXCQP │ │ │ │ - 13416: 006eca39 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 13416: 006eca49 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 13417: 00b19fd4 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 13418: 00607431 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 13418: 00607441 152 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 13419: 00ac1f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ 13420: 00a0c890 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsxws │ │ │ │ 13421: 0053e11d 300 FUNC GLOBAL DEFAULT 12 helper_XSADDSP │ │ │ │ - 13422: 006d2231 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 13422: 006d2241 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 13423: 002cb415 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_init │ │ │ │ 13424: 004fe6a1 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 13425: 00ac0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 13426: 00ab5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 13427: 00b19b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 13428: 006e21b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 13428: 006e21c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ 13429: 004f490d 228 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 13430: 003df3ad 100 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 13431: 0039ec11 432 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 13432: 00b18fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13433: 0042d0cd 68 FUNC GLOBAL DEFAULT 12 audio_add_default_audiodev │ │ │ │ 13434: 00ab7fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_PUT_EVENT │ │ │ │ - 13435: 0069f6c1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 13436: 006ecab1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 13435: 0069f6d1 396 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 13436: 006ecac1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 13437: 00394ab9 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 13438: 00299761 42 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 13439: 00428eb5 44 FUNC GLOBAL DEFAULT 12 xen_hvm_modified_memory │ │ │ │ 13440: 00b199b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TB_FLUSH_DSTATE │ │ │ │ 13441: 00abf664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 13442: 00397931 160 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 13443: 003777d9 48 FUNC GLOBAL DEFAULT 12 fp_port_set_world │ │ │ │ 13444: 002c8961 636 FUNC GLOBAL DEFAULT 12 build_pptt │ │ │ │ 13445: 00b17e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 13446: 00480359 110 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 13447: 006873a5 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ - 13448: 006e21f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 13447: 006873b5 408 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 13448: 006e2205 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 13449: 004b06d1 152 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ - 13450: 0061a0a9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ + 13450: 0061a0b9 116 FUNC GLOBAL DEFAULT 12 nbd_set_socket_send_buffer │ │ │ │ 13451: 00ab3548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 13452: 009ff50c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ 13453: 002b4109 188 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 13454: 009faacc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ 13455: 004fa751 28 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchq_le │ │ │ │ 13456: 004f6cd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 13457: 004a8621 436 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 13458: 006a7695 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 13459: 006842f9 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ - 13460: 006e99e1 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ + 13458: 006a76a5 184 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 13459: 00684309 380 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 13460: 006e99f1 136 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationTdx_members │ │ │ │ 13461: 003a1a3d 76 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 13462: 00abec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 13463: 00b1833e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 13464: 00abd568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 13465: 00aba0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 13466: 004742b1 316 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 13467: 006b9475 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 13468: 006fee01 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 13467: 006b9485 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 13468: 006fee11 276 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ 13469: 00ab7ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_RESET_EVENT │ │ │ │ - 13470: 006e8cd1 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 13470: 006e8ce1 132 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 13471: 00ab1bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ 13472: 00b18c20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ 13473: 00ac0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_EVENT │ │ │ │ - 13474: 008d369c 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ + 13474: 008d36b4 2000 OBJECT GLOBAL DEFAULT 14 BIN2DPD │ │ │ │ 13475: 00b19dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_DSTATE │ │ │ │ - 13476: 006a3061 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 13476: 006a3071 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 13477: 00b18688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ 13478: 00aafe68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZIO_WRITE_EVENT │ │ │ │ - 13479: 006326a5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 13479: 006326b5 188 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 13480: 00263585 680 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 13481: 0028be69 88 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 13482: 002e9d51 22 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 13483: 006a0981 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 13483: 006a0991 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 13484: 00abae58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 13485: 00b189fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_READ_DSTATE │ │ │ │ 13486: 003240cd 60 FUNC GLOBAL DEFAULT 12 smbus_quick_command │ │ │ │ 13487: 00b19264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 13488: 00b184d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ 13489: 004e066d 144 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 13490: 005d6be9 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 13490: 005d6bf9 296 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 13491: 00b18a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BONITO_SPCICONF_SMALL_ACCESS_DSTATE │ │ │ │ 13492: 00b18b80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 13493: 00b198d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 13494: 00708611 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 13494: 00708621 112 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 13495: 00ab13b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 13496: 00b180d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 13497: 00b1a38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 13498: 00b1864e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 13499: 007239f5 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 13499: 00723a05 60 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 13500: 00ac2548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_EVENT │ │ │ │ 13501: 00b1985c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ 13502: 00a0a3f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_reset_fpstatus │ │ │ │ - 13503: 006c1c61 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 13504: 006d5cb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 13505: 0060daa5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 13503: 006c1c71 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 13504: 006d5cc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 13505: 0060dab5 120 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 13506: 00b18e7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 13507: 00431f4d 42 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 13508: 0069b921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 13508: 0069b931 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ 13509: 009b96a4 100 OBJECT GLOBAL DEFAULT 21 gdb_static_features │ │ │ │ 13510: 00abee14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 13511: 006f7f35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 13512: 005d0aed 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 13511: 006f7f45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 13512: 005d0afd 132 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 13513: 00ac2bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 13514: 00543ced 212 FUNC GLOBAL DEFAULT 12 helper_xscvdpsp │ │ │ │ 13515: 00b19da6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_GIC_CAPABILITIES_DSTATE │ │ │ │ 13516: 0028b389 6 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 13517: 00ab2aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ 13518: 0054422d 208 FUNC GLOBAL DEFAULT 12 helper_XVCVSPBF16 │ │ │ │ - 13519: 0060301d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 13519: 0060302d 124 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 13520: 009bbe08 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 13521: 00b18802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 13522: 009bbc1c 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 13523: 005d2e49 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 13523: 005d2e59 46 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 13524: 00aafd18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALPITER_EVENT │ │ │ │ 13525: 00ac3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 13526: 00b1951a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 13527: 0055451d 148 FUNC GLOBAL DEFAULT 12 helper_stmw │ │ │ │ 13528: 00aabd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 13529: 005e921d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 13530: 005ed949 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 13529: 005e922d 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 13530: 005ed959 700 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 13531: 00abdfe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 13532: 0062fe5d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 13533: 0070ef71 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 13532: 0062fe6d 46 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 13533: 0070ef81 10 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 13534: 00ac3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ 13535: 00a158f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVXSIGSP │ │ │ │ 13536: 00b1993c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_BLUE_DSTATE │ │ │ │ - 13537: 006f92c5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 13537: 006f92d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 13538: 00b17fac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 13539: 00555859 4 FUNC GLOBAL DEFAULT 12 helper_ppc_maybe_interrupt │ │ │ │ 13540: 00aadde8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 13541: 00ac1b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 13542: 00b19e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 13543: 002f7fa9 152 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 13544: 00718f35 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 13544: 00718f45 18 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ 13545: 004552f1 132 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ - 13546: 00590211 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ + 13546: 00590225 24 FUNC GLOBAL DEFAULT 12 spr_read_ctr │ │ │ │ 13547: 00b19a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 13548: 00ac1720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 13549: 00b188ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 13550: 009b9f50 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ 13551: 004d63a5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 13552: 00338e69 62 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 13553: 00ac3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 13554: 0060f19d 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 13554: 0060f1ad 92 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 13555: 00b19af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 13556: 00508fd1 168 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_hdecr │ │ │ │ 13557: 00b17b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ 13558: 00459bad 396 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 13559: 00ac038c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 13560: 00b19938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13561: 004ea2c9 160 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 13562: 007407cd 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ - 13563: 007213c5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 13564: 0070e6c1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 13562: 007407dd 304 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo_members │ │ │ │ + 13563: 007213d5 50 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 13564: 0070e6d1 84 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 13565: 00b1921c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 13566: 00b18fae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 13567: 006554a5 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 13567: 006554b5 1056 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 13568: 00abbcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 13569: 00b18396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ - 13570: 005ceae1 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ + 13570: 005ceaf1 92 FUNC GLOBAL DEFAULT 12 qdev_get_printable_name │ │ │ │ 13571: 00b193c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 13572: 0072b16d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 13573: 0073d1e5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 13574: 006a68f1 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 13575: 00708c0d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 13576: 0062b041 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 13572: 0072b17d 68 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 13573: 0073d1f5 244 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 13574: 006a6901 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 13575: 00708c1d 224 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 13576: 0062b051 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 13577: 00b193fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_REGION_RW_DSTATE │ │ │ │ 13578: 00abcc58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 13579: 009fe384 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 13580: 00aab9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 13581: 00ab6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 13582: 00293229 92 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 13583: 00b1763c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 13584: 00b177d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 13585: 006a1c7d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 13585: 006a1c8d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 13586: 00455dd1 236 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_write │ │ │ │ 13587: 00554831 142 FUNC GLOBAL DEFAULT 12 helper_dcbz │ │ │ │ - 13588: 0073efe5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 13588: 0073eff5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 13589: 00498009 184 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 13590: 002930ed 68 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 13591: 006c40b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 13591: 006c40c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 13592: 00ab4664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 13593: 00b18346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 13594: 00698ce5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 13594: 00698cf5 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 13595: 00a04cd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRSQRTE │ │ │ │ 13596: 00ac2648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 13597: 006d589d 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 13597: 006d58ad 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 13598: 00ab8b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ 13599: 0054c501 178 FUNC GLOBAL DEFAULT 12 helper_PEXTD │ │ │ │ - 13600: 0061bf59 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 13600: 0061bf69 58 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 13601: 009bbbe0 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 13602: 00b1883e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 13603: 009faa48 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 13604: 006ed51d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 13605: 006c4075 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 13604: 006ed52d 192 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 13605: 006c4085 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 13606: 00b18bf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 13607: 0047b305 120 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 13608: 00701a71 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 13608: 00701a81 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 13609: 004408f9 104 FUNC GLOBAL DEFAULT 12 generic_handle_interrupt │ │ │ │ 13610: 00aae9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 13611: 0084e6e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 13611: 0084e6f8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 13612: 00aadd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 13613: 00aad198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 13614: 00aad268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ 13615: 0053eb29 252 FUNC GLOBAL DEFAULT 12 helper_XVMULDP │ │ │ │ - 13616: 005e8739 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 13616: 005e8749 128 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 13617: 00ab5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ - 13618: 005b6b3d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ + 13618: 005b6b4d 68 FUNC GLOBAL DEFAULT 12 vfio_pci_msi_set_handler │ │ │ │ 13619: 00542451 252 FUNC GLOBAL DEFAULT 12 helper_XVMAXDP │ │ │ │ 13620: 0029335d 164 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 13621: 00abc250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 13622: 004e7b11 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 13623: 00abbdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 13624: 009feabc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 13625: 0054c341 262 FUNC GLOBAL DEFAULT 12 helper_CFUGED │ │ │ │ 13626: 00b18462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_ADB_NOBUS_DSTATE │ │ │ │ 13627: 00b19aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 13628: 006d329d 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 13628: 006d32ad 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 13629: 00ab2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 13630: 00ab78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_MAP_EVENT │ │ │ │ 13631: 00ab1974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ 13632: 004dff21 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 13633: 0060546d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 13634: 006ba0d9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 13633: 0060547d 56 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 13634: 006ba0e9 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 13635: 002cb421 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_unplug_cb │ │ │ │ 13636: 00461239 460 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 13637: 00b17798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 13638: 00338c39 164 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 13639: 00b18892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 13640: 00b17da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 13641: 00b17a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_MEM_READ_DSTATE │ │ │ │ 13642: 004e839d 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 13643: 0070d845 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 13643: 0070d855 60 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 13644: 00b19248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 13645: 0039ab6d 12 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ 13646: 00a0b36c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxdsp │ │ │ │ 13647: 00a07064 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVB │ │ │ │ - 13648: 006a04a1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 13648: 006a04b1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ 13649: 00a06ed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVD │ │ │ │ 13650: 00aafdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_MEM_WRITEL_EVENT │ │ │ │ - 13651: 00653f2d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 13651: 00653f3d 1412 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 13652: 0045f3cd 46 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 13653: 00b18020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ 13654: 00a06fe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXBLENDVH │ │ │ │ - 13655: 00660b85 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 13655: 00660b95 1472 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 13656: 00b17e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVIRQ_DSTATE │ │ │ │ 13657: 00ab4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 13658: 00ab1744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 13659: 00ab0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 13660: 00b18372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 13661: 00b1a3bc 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 13662: 006ea0c9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 13663: 00708ced 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 13662: 006ea0d9 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 13663: 00708cfd 224 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 13664: 00ab985c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 13665: 00abc080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 13666: 00abbc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 13667: 009f9188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ - 13668: 006f6759 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 13668: 006f6769 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 13669: 00ab5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 13670: 006938ad 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 13670: 006938bd 136 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 13671: 00ac4198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 13672: 00abbee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 13673: 00a138f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfi │ │ │ │ 13674: 00aaf5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 13675: 00aaeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 13676: 004a2251 208 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 13677: 00b18342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ @@ -13684,115 +13684,115 @@ │ │ │ │ 13680: 00ac2dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 13681: 004ca56d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 13682: 009fc17c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchq_le │ │ │ │ 13683: 003a1b71 26 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 13684: 00b19220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 13685: 009f8948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 13686: 00aac488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 13687: 005fe401 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 13687: 005fe411 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 13688: 00aac2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 13689: 00727d39 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 13689: 00727d49 62 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 13690: 00b189fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ELROY_PCI_CONFIG_DATA_READ_DSTATE │ │ │ │ 13691: 00abefc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 13692: 00b17fcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READ_DSTATE │ │ │ │ 13693: 00ab6d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 13694: 00623861 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 13694: 00623871 120 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 13695: 00ab1874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 13696: 003a3c8d 240 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 13697: 00b17f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 13698: 00ab5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 13699: 00abc4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 13700: 00aace58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 13701: 0070ebf1 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 13702: 00697bc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 13701: 0070ec01 176 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 13702: 00697bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 13703: 004052cd 154 FUNC GLOBAL DEFAULT 12 vfio_device_unprepare │ │ │ │ 13704: 00aab650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 13705: 00b18810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 13706: 00b184f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ 13707: 00a0c050 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtdp │ │ │ │ - 13708: 0072a7e1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 13708: 0072a7f1 260 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 13709: 002ea595 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 13710: 00720a25 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 13711: 006b0589 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 13710: 00720a35 160 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 13711: 006b0599 432 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 13712: 002eb4c1 360 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 13713: 00aab520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ 13714: 00ac3928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_EVENT │ │ │ │ - 13715: 006d1219 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ - 13716: 00698dad 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 13715: 006d1229 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_skeys │ │ │ │ + 13716: 00698dbd 16 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 13717: 00b19986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 13718: 00b1966a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 13719: 00b17782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 13720: 00ab1cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 13721: 00b19c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 13722: 00621941 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 13722: 00621951 88 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 13723: 00b193bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 13724: 005db9c1 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 13725: 0072cff1 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ - 13726: 0062ea25 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ + 13724: 005db9d1 168 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 13725: 0072d001 34 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 13726: 0062ea35 332 FUNC GLOBAL DEFAULT 12 bdrv_co_is_all_zeroes │ │ │ │ 13727: 00a132c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwlx │ │ │ │ 13728: 004ff7c9 56 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 13729: 00ab96ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 13730: 00379ba9 340 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 13731: 003ef259 268 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 13732: 00b18eac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 13733: 0048cdc5 1292 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 13734: 009bd474 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 13735: 0062a921 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 13735: 0062a931 148 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 13736: 00b18368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 13737: 00b1a332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 13738: 00ab6e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 13739: 00ac021c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 13740: 0069c989 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 13740: 0069c999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 13741: 0050470d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_expansion │ │ │ │ 13742: 00b18930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 13743: 006047c1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 13743: 006047d1 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 13744: 00abb830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 13745: 00aad008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 13746: 007468cd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 13747: 0073edc1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 13748: 008c6008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 13746: 007468dd 324 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 13747: 0073edd1 132 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 13748: 008c6020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ 13749: 00b1a3b9 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_arm_c │ │ │ │ - 13750: 00723ac5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 13750: 00723ad5 296 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 13751: 00ab9b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 13752: 00abce78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 13753: 00b17f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 13754: 00abf694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 13755: 00ac2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 13756: 00b18ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 13757: 006f0079 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 13757: 006f0089 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 13758: 0043798d 148 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 13759: 00b180aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 13760: 005db379 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 13760: 005db389 30 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 13761: 003a2bb9 100 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 13762: 0049ab51 28 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 13763: 00323811 248 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 13764: 005cfe2d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 13764: 005cfe3d 26 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 13765: 0042cf29 88 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 13766: 00b19d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 13767: 00b18cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 13768: 00596afd 168 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ - 13769: 006c809d 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 13768: 00596b0d 168 FUNC GLOBAL DEFAULT 12 decNumberMaxMag │ │ │ │ + 13769: 006c80ad 188 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 13770: 00aad288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 13771: 00b175be 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 13772: 009bcdb8 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 13773: 00aadfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 13774: 00b185fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 13775: 00ab4f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 13776: 00b19972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ 13777: 004e23b9 84 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 13778: 00b188ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 13779: 003998a1 16 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 13780: 00b192c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 13781: 00b1797c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_FILE_DMA_DSTATE │ │ │ │ 13782: 00ac3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ 13783: 00508ea1 112 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_purr │ │ │ │ - 13784: 006d5545 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 13784: 006d5555 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 13785: 00b17b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 13786: 007296e1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 13787: 006cf781 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 13786: 007296f1 136 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 13787: 006cf791 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 13788: 00ac0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 13789: 00aae050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 13790: 00aaba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 13791: 00b188a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 13792: 00b18b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 13793: 00ab7510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CONFIG_READ_EVENT │ │ │ │ 13794: 005521ad 156 FUNC GLOBAL DEFAULT 12 helper_vupkhpx │ │ │ │ @@ -13800,258 +13800,258 @@ │ │ │ │ 13796: 00b181b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 13797: 00ac1cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 13798: 00b1877c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ 13799: 003a2e5d 38 FUNC GLOBAL DEFAULT 12 pcie_ats_enabled │ │ │ │ 13800: 004d7709 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 13801: 00b18914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 13802: 00ab0af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 13803: 00708dcd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 13803: 00708ddd 148 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 13804: 00b19fed 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ 13805: 00554675 442 FUNC GLOBAL DEFAULT 12 helper_stsw │ │ │ │ - 13806: 0061a37d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 13806: 0061a38d 160 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 13807: 004fe905 22 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 13808: 00b188d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 13809: 00aab0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 13810: 00ab8d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ 13811: 0033b28d 224 FUNC GLOBAL DEFAULT 12 pic_read_irq │ │ │ │ 13812: 004977d1 28 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 13813: 00abc050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 13814: 00b1952a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 13815: 00b19186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 13816: 00744811 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 13816: 00744821 268 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 13817: 00291fcd 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 13818: 0065fb01 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 13818: 0065fb11 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 13819: 00aadfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ 13820: 00423a15 300 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 13821: 00b17888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ 13822: 0053d7ed 62 FUNC GLOBAL DEFAULT 12 helper_evfsmul │ │ │ │ - 13823: 005d7e9d 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 13823: 005d7ead 200 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 13824: 00a1103c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhlx │ │ │ │ 13825: 00ab4314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 13826: 00abda04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 13827: 00727875 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 13827: 00727885 612 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 13828: 00abd048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_QUERY_DIRTY_BITMAP_EVENT │ │ │ │ 13829: 0048e111 236 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ 13830: 00b18a06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_WRITE_DSTATE │ │ │ │ 13831: 00aad9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_SLOT_EVENT │ │ │ │ - 13832: 0073ee45 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 13833: 0070e379 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 13832: 0073ee55 212 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 13833: 0070e389 42 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ 13834: 004f784d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 13835: 00539299 200 FUNC GLOBAL DEFAULT 12 helper_DCFFIX │ │ │ │ 13836: 00ab4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 13837: 0037c1a9 1172 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 13838: 00b17fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 13839: 00474149 124 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 13840: 00b17ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 13841: 00b18a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRACKLE_SET_IRQ_DSTATE │ │ │ │ 13842: 00b1827e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 13843: 00b19684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 13844: 006f8389 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 13844: 006f8399 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 13845: 00b1923e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 13846: 00ab4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SCB_COMMAND_EVENT │ │ │ │ 13847: 00abfca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 13848: 00b17e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 13849: 00ab5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ - 13850: 00591155 100 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ + 13850: 00591169 100 FUNC GLOBAL DEFAULT 12 spr_write_excp_prefix │ │ │ │ 13851: 00b19268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 13852: 0060d261 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 13852: 0060d271 200 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 13853: 00b189ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ 13854: 00b17e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAST_DSTATE │ │ │ │ - 13855: 005cff35 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 13855: 005cff45 152 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 13856: 00b184bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 13857: 00ab3738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 13858: 00b1908c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 13859: 004a1fe9 140 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 13860: 006f1dfd 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 13860: 006f1e0d 232 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ 13861: 00456301 132 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 13862: 005d6a75 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 13862: 005d6a85 372 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 13863: 009fffe0 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 13864: 009ea498 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 13865: 0062a581 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ - 13866: 0069ec71 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ + 13865: 0062a591 100 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 13866: 0069ec81 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChildList │ │ │ │ 13867: 00b175f6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 13868: 00ab3318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 13869: 00abfbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 13870: 00b18472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_ASSERT_DSTATE │ │ │ │ 13871: 00b19666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 13872: 00ac16f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 13873: 004a3855 136 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 13874: 00605385 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 13875: 006dd719 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ - 13876: 00741a75 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ + 13874: 00605395 112 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 13875: 006dd729 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 13876: 00741a85 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevLaunchMeasureInfo │ │ │ │ 13877: 00b1954a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 13878: 00ab7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INSTANCE_TO_PACKAGE_EVENT │ │ │ │ 13879: 00ab65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 13880: 007405f9 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ - 13881: 006f55bd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 13882: 006a2959 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 13880: 00740609 144 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo_members │ │ │ │ + 13881: 006f55cd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 13882: 006a2969 856 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 13883: 005336cd 684 FUNC GLOBAL DEFAULT 12 ppc_cpu_exec_interrupt │ │ │ │ 13884: 009ff92c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 13885: 005e358d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 13885: 005e359d 148 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 13886: 00ab36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 13887: 00ab91bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 13888: 0053f09d 316 FUNC GLOBAL DEFAULT 12 helper_XVDIVDP │ │ │ │ 13889: 00aacfd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 13890: 004e4621 80 FUNC GLOBAL DEFAULT 12 accel_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 13891: 00ab944c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 13892: 006b9121 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 13893: 005e33bd 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 13894: 006d8d49 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ - 13895: 006f30b9 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ + 13892: 006b9131 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 13893: 005e33cd 136 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 13894: 006d8d59 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 13895: 006f30c9 132 FUNC GLOBAL DEFAULT 12 visit_type_Accelerator │ │ │ │ 13896: 00aac9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 13897: 00b1986e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 13898: 006233d9 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 13898: 006233e9 64 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 13899: 00904d3c 64 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 13900: 006b7581 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 13900: 006b7591 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 13901: 00b177a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 13902: 005d4abd 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 13902: 005d4acd 124 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ 13903: 004d63c5 2 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ 13904: 00ac15a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_SPR_GET_EVENT │ │ │ │ - 13905: 005cb701 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 13905: 005cb711 6 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 13906: 00b193a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 13907: 0059aaa5 312 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ - 13908: 005df541 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 13907: 0059aab5 312 FUNC GLOBAL DEFAULT 12 decNumberNextPlus │ │ │ │ + 13908: 005df551 504 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 13909: 00b18e5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 13910: 00622025 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 13911: 00707e01 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 13910: 00622035 172 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 13911: 00707e11 192 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ 13912: 00552249 124 FUNC GLOBAL DEFAULT 12 helper_vupkhsb │ │ │ │ - 13913: 00732edd 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 13913: 00732eed 200 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ 13914: 00488069 80 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 13915: 00ab06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 13916: 0071d9c5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 13916: 0071d9d5 172 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 13917: 005522c5 38 FUNC GLOBAL DEFAULT 12 helper_vupkhsh │ │ │ │ 13918: 00b18f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIT_IOPORT_WRITE_DSTATE │ │ │ │ 13919: 004a1fa1 6 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 13920: 00b182fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 13921: 002644b9 52 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 13922: 002f56f1 54 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 13923: 00338c15 34 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 13924: 00b198da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 13925: 0047a529 16 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 13926: 008da9f0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 13926: 008daa08 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 13927: 00b17bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 13928: 00473c3d 268 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 13929: 00537b01 148 FUNC GLOBAL DEFAULT 12 helper_DCMPOQ │ │ │ │ 13930: 00ab7090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_BIT_EVENT │ │ │ │ 13931: 0039a3d1 1140 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 13932: 006a26dd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 13933: 0060dd95 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 13932: 006a26ed 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 13933: 0060dda5 164 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 13934: 0047c2e9 264 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 13935: 00ab99dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 13936: 0070e805 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 13936: 0070e815 92 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 13937: 00b17ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 13938: 00b17920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ 13939: 00b17abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_EV_DSTATE │ │ │ │ - 13940: 005faae1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 13940: 005faaf1 224 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ 13941: 00457eed 344 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 13942: 00b17d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 13943: 006f1725 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 13943: 006f1735 232 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 13944: 00ab3098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 13945: 00b18ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 13946: 00ab44b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ 13947: 005522ed 26 FUNC GLOBAL DEFAULT 12 helper_vupkhsw │ │ │ │ 13948: 004d7ac1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 13949: 00abf994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 13950: 00ac1b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 13951: 006e4dfd 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 13951: 006e4e0d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 13952: 00ab1724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 13953: 00610355 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 13953: 00610365 208 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 13954: 00ab1834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 13955: 00ab8e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 13956: 00a22b58 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 13957: 00b19ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 13958: 00b1776e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 13959: 006ee435 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 13959: 006ee445 188 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 13960: 0040cfcd 436 FUNC GLOBAL DEFAULT 12 vfio_user_connect_dev │ │ │ │ 13961: 00ac3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 13962: 00ab1c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 13963: 004e7ca1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 13964: 006f5501 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 13964: 006f5511 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 13965: 00aacc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 13966: 006f96ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 13967: 006efb85 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 13968: 005bd561 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 13969: 00649489 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 13966: 006f96fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 13967: 006efb95 142 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 13968: 005bd571 320 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 13969: 00649499 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 13970: 00366131 6 FUNC GLOBAL DEFAULT 12 igb_core_reset │ │ │ │ 13971: 00b18190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 13972: 00716ffd 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 13972: 0071700d 112 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 13973: 00aaae2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 13974: 00688221 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 13974: 00688231 356 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 13975: 00292901 74 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 13976: 005e3aed 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 13977: 006d90ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 13976: 005e3afd 52 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 13977: 006d90fd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 13978: 00abce98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 13979: 005bd86d 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 13979: 005bd87d 50 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 13980: 00b1a344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 13981: 006036c9 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 13981: 006036d9 140 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 13982: 004e8539 124 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 13983: 006a758d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 13984: 006236c9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 13983: 006a759d 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 13984: 006236d9 148 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 13985: 00ab6960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 13986: 004b7131 232 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 13987: 0062093d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 13987: 0062094d 196 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 13988: 00ab88cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 13989: 00ab6b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 13990: 00b19884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 13991: 00b19040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 13992: 00ab920c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 13993: 00ab1ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 13994: 004409e1 6 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 13995: 002ee659 140 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 13996: 00ac3530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 13997: 005b3441 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 13998: 006a40ad 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 13997: 005b3451 118 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 13998: 006a40bd 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 13999: 009f8ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 14000: 00abde04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 14001: 00b17648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_BUG1717_WORKAROUND_DSTATE │ │ │ │ 14002: 0028b8f5 276 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 14003: 00abe084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 14004: 0046d17d 16 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 14005: 006ab559 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 14005: 006ab569 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ 14006: 009f6b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 14007: 00b192d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 14008: 00460449 102 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ 14009: 00a13454 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuwrx │ │ │ │ 14010: 00ac38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_EVENT │ │ │ │ - 14011: 006c5cc1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 14011: 006c5cd1 188 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 14012: 00abffd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 14013: 00a09710 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNEDP │ │ │ │ 14014: 003243b5 124 FUNC GLOBAL DEFAULT 12 smbus_write_block │ │ │ │ 14015: 00b1930a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 14016: 00ac3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 14017: 005e2be9 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 14017: 005e2bf9 260 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 14018: 00aadd08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 14019: 00b1973c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 14020: 00ab15b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 14021: 00b180b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 14022: 00ac1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 14023: 009f87bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 14024: 005b34b9 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 14024: 005b34c9 1776 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 14025: 009c3e30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 14026: 00b19ac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 14027: 00b18d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 14028: 00555715 76 FUNC GLOBAL DEFAULT 12 ppc_ldl_code │ │ │ │ 14029: 0045f0d5 256 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 14030: 0073d025 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 14030: 0073d035 4 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 14031: 00abf4d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 14032: 00b19cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 14033: 00aaf3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 14034: 00ab4654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 14035: 00328d91 168 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 14036: 00abbbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 14037: 00ac4188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 14038: 00b19b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 14039: 00730df5 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ - 14040: 0074669d 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 14039: 00730e05 348 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 14040: 007466ad 146 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 14041: 00a0cba8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtedp │ │ │ │ 14042: 00aad018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 14043: 002916d9 128 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 14044: 00b19052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 14045: 00abad18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 14046: 006fc9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 14046: 006fc9b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 14047: 00b1734b 1 OBJECT GLOBAL DEFAULT 25 mshv_allowed │ │ │ │ 14048: 00b18208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ 14049: 00ab7e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_UNREALIZE_EVENT │ │ │ │ 14050: 004e22bd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 14051: 00297211 212 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 14052: 00abce88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 14053: 00ab7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_GPT_READ_EVENT │ │ │ │ @@ -14068,22 +14068,22 @@ │ │ │ │ 14064: 00b1950a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 14065: 00aad1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 14066: 00b1a2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 14067: 00ab8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_CHECK_EVENT │ │ │ │ 14068: 00ac2ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 14069: 00ab9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ 14070: 00abaae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_EVENT │ │ │ │ - 14071: 00715331 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 14071: 00715341 8 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 14072: 00ab9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 14073: 00ab8dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 14074: 00b191b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 14075: 00b176fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ - 14076: 006f1d19 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ + 14076: 006f1d29 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutputList │ │ │ │ 14077: 00b18be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 14078: 007226f1 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 14078: 00722701 160 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 14079: 002bbea1 66 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 14080: 00b19cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 14081: 00a047a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTID │ │ │ │ 14082: 00b17eca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 14083: 00ac1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 14084: 00b1a32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 14085: 00ab88fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ @@ -14097,329 +14097,329 @@ │ │ │ │ 14093: 00abf824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 14094: 0047cde9 136 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 14095: 00aad674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_INFO_EVENT │ │ │ │ 14096: 009feb40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 14097: 00ab0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 14098: 00ab17b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 14099: 00b1a398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 14100: 007247b9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 14100: 007247c9 48 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 14101: 00b1886a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 14102: 00b178f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ 14103: 00457ced 92 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ 14104: 0028f77d 24 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 14105: 00b177a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 14106: 00ac016c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_ATTRIBUTES_STATE_CHANGE_EVENT │ │ │ │ 14107: 004a0215 124 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 14108: 00a046a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIW │ │ │ │ 14109: 0047b165 64 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 14110: 005915bd 96 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ - 14111: 00672385 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 14110: 005915d1 96 FUNC GLOBAL DEFAULT 12 spr_write_mas73 │ │ │ │ + 14111: 00672395 46 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 14112: 00b1788a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 14113: 00abda74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 14114: 00aab470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 14115: 00abbb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 14116: 006bef29 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 14116: 006bef39 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 14117: 00ac2698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 14118: 00283af1 260 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 14119: 006b0109 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 14119: 006b0119 260 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 14120: 00a10f34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vextuhrx │ │ │ │ - 14121: 007400a1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ + 14121: 007400b1 200 FUNC GLOBAL DEFAULT 12 visit_type_SevLaunchMeasureInfo │ │ │ │ 14122: 0042fd31 148 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 14123: 00b19484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 14124: 00285499 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 14125: 00b1762a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 14126: 00b17f8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 14127: 00b18d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 14128: 00732bb9 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 14128: 00732bc9 82 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 14129: 003b2399 144 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 14130: 00abe240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 14131: 009bbd18 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 14132: 002c575d 812 FUNC GLOBAL DEFAULT 12 aml_gpio_int │ │ │ │ 14133: 00b17942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 14134: 00b18dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 14135: 00b183e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 14136: 00ab3288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 14137: 006f3a01 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 14138: 0073d6d1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ - 14139: 00687b79 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 14140: 005fd431 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 14137: 006f3a11 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 14138: 0073d6e1 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_comparison │ │ │ │ + 14139: 00687b89 384 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 14140: 005fd441 8 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 14141: 00b17f0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 14142: 00b1919a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 14143: 00ab2b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 14144: 00722961 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 14144: 00722971 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 14145: 00286d09 168 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 14146: 00615cbd 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 14146: 00615ccd 136 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 14147: 00b19ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 14148: 00ab9c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 14149: 004b03a9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 14150: 00aaf08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 14151: 00abd2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 14152: 005d0b71 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 14152: 005d0b81 124 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 14153: 00ac330c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 14154: 00abc690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 14155: 007280e9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 14155: 007280f9 204 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 14156: 00b193b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 14157: 00b191bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 14158: 00b1981a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 14159: 00b194ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 14160: 00b18ff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ 14161: 004c5c85 52 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 14162: 00b19962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_DSTATE │ │ │ │ 14163: 00ab7570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REGION_ENABLE_EVENT │ │ │ │ 14164: 0038eb0d 70 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 14165: 006ebb1d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 14165: 006ebb2d 140 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 14166: 00b17f64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 14167: 005acee9 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 14167: 005acef9 108 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 14168: 0039459d 76 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 14169: 00ab890c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 14170: 00264605 32 FUNC GLOBAL DEFAULT 12 target_machine_typename │ │ │ │ 14171: 00b193c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14172: 004428ed 104 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 14173: 00b18ec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 14174: 0072ce11 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 14174: 0072ce21 180 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 14175: 00ab7420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_PIM_EVENT │ │ │ │ 14176: 009bc85c 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 14177: 006ff0b1 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 14177: 006ff0c1 100 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 14178: 0045ffed 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 14179: 0048ed85 96 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 14180: 00732e01 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 14180: 00732e11 220 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 14181: 00ac3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 14182: 009b1744 1572 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 14183: 007216cd 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 14183: 007216dd 84 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 14184: 00aaea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 14185: 004b72fd 4 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 14186: 0065c231 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 14186: 0065c241 212 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 14187: 00b19312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 14188: 00ac2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ 14189: 004ca5d1 10 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 14190: 00551685 256 FUNC GLOBAL DEFAULT 12 helper_VEXTDUWVLX │ │ │ │ 14191: 002923d1 332 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 14192: 00b19b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 14193: 00abccc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 14194: 004fe91d 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ 14195: 004fa209 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 14196: 00ac4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 14197: 00b19afe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 14198: 006e27d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ - 14199: 0059c185 164 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ + 14198: 006e27e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 14199: 0059c195 164 FUNC GLOBAL DEFAULT 12 decimal128IsCanonical │ │ │ │ 14200: 0053d24d 64 FUNC GLOBAL DEFAULT 12 helper_efsctsiz │ │ │ │ 14201: 004e5f21 44 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 14202: 00b19d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 14203: 006fa8e5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ - 14204: 00591109 76 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ + 14203: 006fa8f5 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 14204: 0059111d 76 FUNC GLOBAL DEFAULT 12 spr_write_spefscr │ │ │ │ 14205: 00ab1ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 14206: 00ab95cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 14207: 00554bc5 122 FUNC GLOBAL DEFAULT 12 helper_STVEBX │ │ │ │ 14208: 009b9efc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ 14209: 0041e555 180 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 14210: 00622a7d 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 14210: 00622a8d 236 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ 14211: 004c5359 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 14212: 00aae480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 14213: 00b1769a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 14214: 006b9c41 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 14214: 006b9c51 532 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 14215: 00b19774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 14216: 00b1997c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 14217: 00b18470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_IRQ_DEASSERT_DSTATE │ │ │ │ 14218: 00b19cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ 14219: 00537981 236 FUNC GLOBAL DEFAULT 12 helper_DCMPUQ │ │ │ │ - 14220: 006c1b1d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 14220: 006c1b2d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 14221: 00b19bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPU_MODEL_COMPARISON_DSTATE │ │ │ │ 14222: 00b1a280 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 14223: 006a1e09 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 14223: 006a1e19 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 14224: 00b198d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 14225: 006be219 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 14225: 006be229 228 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 14226: 00ab04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 14227: 00710569 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 14227: 00710579 548 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 14228: 00b18668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 14229: 0046c5a5 228 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 14230: 004e7e31 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 14231: 00abfc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 14232: 00abdd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 14233: 002645e5 32 FUNC GLOBAL DEFAULT 12 target_cpu_type │ │ │ │ 14234: 0047a175 88 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 14235: 00556329 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tcr │ │ │ │ 14236: 00b1916a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 14237: 00b1985e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 14238: 00ac2e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 14239: 0073fd79 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ + 14239: 0073fd89 200 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestInfo │ │ │ │ 14240: 00ab5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 14241: 00ac1f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ 14242: 004dcafd 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 14243: 0069aed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 14243: 0069aee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 14244: 00b17e0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 14245: 00b180e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 14246: 00b18d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 14247: 003971a9 600 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 14248: 00aadba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 14249: 002a4fc1 84 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 14250: 00b18882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 14251: 00b17ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 14252: 004b0541 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 14253: 00b17e04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 14254: 006ff339 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 14255: 00700f39 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 14254: 006ff349 140 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 14255: 00700f49 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 14256: 00abecc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 14257: 00b18d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 14258: 00b18d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 14259: 00395e71 100 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 14260: 00460399 114 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 14261: 004e86c9 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 14262: 00551785 264 FUNC GLOBAL DEFAULT 12 helper_VEXTDDVLX │ │ │ │ 14263: 00b18c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_BAD_SELECTION_DSTATE │ │ │ │ 14264: 00294a99 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 14265: 005e0845 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 14265: 005e0855 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 14266: 00abda24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 14267: 006bceed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 14268: 005cfd65 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 14267: 006bcefd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 14268: 005cfd75 104 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 14269: 00b17766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 14270: 00b179e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 14271: 0071f611 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 14272: 006c8dd9 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 14271: 0071f621 52 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 14272: 006c8de9 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 14273: 00b187ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 14274: 00372fa5 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 14275: 00b178a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 14276: 0028ad35 244 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 14277: 002ca5a9 4 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 14278: 00b1921e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 14279: 003333e9 156 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 14280: 00abbcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ 14281: 004d6fc9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 14282: 00620acd 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 14283: 006f90fd 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 14282: 00620add 64 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 14283: 006f910d 84 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 14284: 00ab8efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 14285: 0046fddd 328 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 14286: 00b17464 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 14287: 00741859 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 14288: 0071447d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 14287: 00741869 58 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 14288: 0071448d 172 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 14289: 00b195f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 14290: 00af5df0 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 14291: 0048fe0d 120 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 14292: 00b19464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ - 14293: 0059173d 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ + 14293: 00591751 2 FUNC GLOBAL DEFAULT 12 spr_write_PMC14_ureg │ │ │ │ 14294: 00b177b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 14295: 004fbaf9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_be │ │ │ │ 14296: 00ab5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 14297: 00b1789c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 14298: 006c25a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 14298: 006c25b5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 14299: 00ac0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 14300: 00625b31 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 14300: 00625b41 876 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 14301: 00b17988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 14302: 006c8cb1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 14302: 006c8cc1 296 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 14303: 00b199ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 14304: 00abef94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 14305: 004a56cd 260 FUNC GLOBAL DEFAULT 12 net_stream_data_receive │ │ │ │ 14306: 00abc400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 14307: 006a5fb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 14307: 006a5fc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ 14308: 00a111c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklpx │ │ │ │ - 14309: 0071a2a1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 14310: 006a23b9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 14309: 0071a2b1 128 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 14310: 006a23c9 132 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 14311: 00b19682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 14312: 00544ba1 224 FUNC GLOBAL DEFAULT 12 helper_xvcvspuxws │ │ │ │ 14313: 004fc979 68 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 14314: 0070de19 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 14314: 0070de29 104 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 14315: 00324249 120 FUNC GLOBAL DEFAULT 12 smbus_read_word │ │ │ │ 14316: 00b19154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 14317: 002c74ed 88 FUNC GLOBAL DEFAULT 12 aml_derefof │ │ │ │ 14318: 00500d1d 376 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 14319: 006c5b7d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 14319: 006c5b8d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ 14320: 004c5cb9 56 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ 14321: 0044d049 140 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 14322: 00b197be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 14323: 00aaf1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ - 14324: 006f35ad 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ + 14324: 006f35bd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_accel_stats │ │ │ │ 14325: 00396c35 32 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 14326: 004ff801 160 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ 14327: 004dcc01 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 14328: 00b19120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 14329: 00ab28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 14330: 006d67ed 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 14331: 0069cb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 14330: 006d67fd 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 14331: 0069cb79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 14332: 004e5d1d 18 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 14333: 00abe094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 14334: 00ab0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ 14335: 004f53e1 124 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 14336: 00b18330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ 14337: 0046de45 24 FUNC GLOBAL DEFAULT 12 cpr_exec_init │ │ │ │ - 14338: 006c4fe5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 14338: 006c4ff5 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 14339: 00aba3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 14340: 00ab9b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 14341: 00abf344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 14342: 004fb8e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_be │ │ │ │ 14343: 00b18ff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 14344: 009fd6a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_be │ │ │ │ 14345: 00b19d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 14346: 00abfda4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 14347: 0053ec25 232 FUNC GLOBAL DEFAULT 12 helper_XVMULSP │ │ │ │ 14348: 00b18f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_INVALID_DSTATE │ │ │ │ 14349: 0054254d 224 FUNC GLOBAL DEFAULT 12 helper_XVMAXSP │ │ │ │ - 14350: 00683659 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 14351: 005ea295 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 14350: 00683669 420 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 14351: 005ea2a5 50 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 14352: 00461059 480 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ 14353: 004f2049 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 14354: 00aafc68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DEBUG_EXEC_STALL_EVENT │ │ │ │ 14355: 00b19316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 14356: 00476b4d 22 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 14357: 0053deed 16 FUNC GLOBAL DEFAULT 12 helper_efscfd │ │ │ │ 14358: 00ac08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 14359: 009c3ed0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ - 14360: 00591281 108 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ + 14360: 00591295 108 FUNC GLOBAL DEFAULT 12 spr_read_thrm │ │ │ │ 14361: 009a4364 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 14362: 009082cc 64 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ 14363: 00ac3608 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_hest_trace_events_trace_events │ │ │ │ - 14364: 0072db71 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 14365: 007339bd 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 14364: 0072db81 52 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 14365: 007339cd 276 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 14366: 00ab1044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ 14367: 004d7df1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 14368: 00555cbd 32 FUNC GLOBAL DEFAULT 12 helper_load_atbl │ │ │ │ 14369: 00b191e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 14370: 007402c1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ - 14371: 006f5201 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 14372: 005fc729 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 14370: 007402d1 136 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_sev_inject_launch_secret_arg_members │ │ │ │ + 14371: 006f5211 284 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 14372: 005fc739 116 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 14373: 00abebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 14374: 00abc2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 14375: 005af15d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ + 14375: 005af16d 168 FUNC GLOBAL DEFAULT 12 vfio_address_space_get │ │ │ │ 14376: 004bdb75 192 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 14377: 00b18eb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 14378: 00abc8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 14379: 006a88ad 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 14379: 006a88bd 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ 14380: 004dd715 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ 14381: 00555cdd 4 FUNC GLOBAL DEFAULT 12 helper_load_atbu │ │ │ │ - 14382: 0065ae4d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 14383: 006e2411 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 14382: 0065ae5d 456 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 14383: 006e2421 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 14384: 00b178cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ 14385: 004e2645 12 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 14386: 009ff9b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 14387: 006d2579 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 14388: 00631cfd 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 14387: 006d2589 58 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 14388: 00631d0d 58 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 14389: 00b17e16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 14390: 00b17ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ 14391: 004f4e5d 68 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 14392: 002a17e9 144 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 14393: 00ab3058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ 14394: 00b18f76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_CTRL2_DSTATE │ │ │ │ - 14395: 005cc221 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 14396: 006a8829 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 14395: 005cc231 26 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 14396: 006a8839 132 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 14397: 0048ab85 88 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 14398: 003777d5 4 FUNC GLOBAL DEFAULT 12 fp_port_get_world │ │ │ │ 14399: 00a134d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dcr │ │ │ │ 14400: 00b18106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 14401: 00b196a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 14402: 00a057a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI8GER4PP │ │ │ │ 14403: 00b197a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 14404: 006f9b39 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 14404: 006f9b49 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 14405: 009bc49c 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ 14406: 00abd3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ - 14407: 006821dd 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 14408: 00704e41 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 14407: 006821ed 164 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 14408: 00704e51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 14409: 00ab2db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 14410: 00aab720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 14411: 003cb7c9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 14412: 00abf864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 14413: 009f500c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 14414: 005ef24d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 14414: 005ef25d 108 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 14415: 00b18426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 14416: 00ac02fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 14417: 0039b599 148 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 14418: 00b17e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 14419: 00aaf5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 14420: 003cb7dd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 14421: 009bd020 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ @@ -14427,149 +14427,149 @@ │ │ │ │ 14423: 00450d15 700 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 14424: 00aad438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 14425: 00ab66d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 14426: 00ab96dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 14427: 00aab950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 14428: 00a113d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsb │ │ │ │ 14429: 00b196ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 14430: 0069eeb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 14430: 0069eec9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 14431: 002c4201 376 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 14432: 00a11354 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsh │ │ │ │ 14433: 0047c835 44 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ 14434: 0044dab9 88 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 14435: 009fc200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 14436: 00b18adc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_AVAIL_DSTATE │ │ │ │ 14437: 00aaeb34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 14438: 00718569 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 14439: 00690509 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 14440: 005ce83d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 14438: 00718579 176 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 14439: 00690519 136 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 14440: 005ce84d 4 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 14441: 00ac28f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 14442: 0072c1f1 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 14443: 0062b021 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 14442: 0072c201 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 14443: 0062b031 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 14444: 004e63cd 116 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 14445: 006f6695 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 14445: 006f66a5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ 14446: 00a0b78c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvsqrtsp │ │ │ │ 14447: 00535991 1116 FUNC GLOBAL DEFAULT 12 register_low_BATs │ │ │ │ - 14448: 008daa28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 14449: 006ea929 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 14448: 008daa40 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 14449: 006ea939 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 14450: 00b184d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 14451: 00b195fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 14452: 00b19948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 14453: 00ab7050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 14454: 002b540d 20 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 14455: 00a112d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vupklsw │ │ │ │ 14456: 009fddd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_be │ │ │ │ 14457: 00b18e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 14458: 00abb6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 14459: 00b17b60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ 14460: 002c7821 124 FUNC GLOBAL DEFAULT 12 aml_alias │ │ │ │ - 14461: 005d4505 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 14462: 008c5ee8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 14461: 005d4515 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 14462: 008c5f00 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 14463: 00b18bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 14464: 0048ec49 72 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 14465: 005cd30d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 14465: 005cd31d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 14466: 00ab888c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 14467: 00b18eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 14468: 006deb3d 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 14468: 006deb4d 816 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 14469: 0046e2f9 196 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 14470: 00aabb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 14471: 009bcd0c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 14472: 006d2d49 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 14472: 006d2d59 200 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 14473: 00ac2908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 14474: 00ab78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405EP_CLOCKS_SETUP_EVENT │ │ │ │ 14475: 004fca35 60 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 14476: 00abaca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ 14477: 00b18f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_INVALID_HPET_CFG_DSTATE │ │ │ │ - 14478: 005db835 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 14478: 005db845 220 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 14479: 00431f79 136 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 14480: 006fdbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 14480: 006fdbd5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 14481: 00b17f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 14482: 009f4e08 16 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 14483: 00b18d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 14484: 0061830d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 14484: 0061831d 952 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 14485: 00b18386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 14486: 00abc450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 14487: 00b1a330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 14488: 00b175ce 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 14489: 00abae68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 14490: 00690631 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 14490: 00690641 156 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 14491: 00b18408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 14492: 00ab4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 14493: 00724791 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 14493: 007247a1 40 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 14494: 002cc2a9 884 FUNC GLOBAL DEFAULT 12 build_erst │ │ │ │ 14495: 00b19c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 14496: 00b19da4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 14497: 00442889 100 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 14498: 00736621 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 14498: 00736631 54 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 14499: 00b18840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 14500: 009fe510 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_be │ │ │ │ 14501: 00b1834e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 14502: 00b193a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 14503: 00ac1054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 14504: 007361f1 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 14504: 00736201 18 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 14505: 0031ac95 10 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 14506: 0054467d 272 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxds │ │ │ │ 14507: 0039432d 308 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 14508: 00736369 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 14509: 005dbe91 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 14508: 00736379 316 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 14509: 005dbea1 124 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 14510: 00aadfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 14511: 0061a11d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 14511: 0061a12d 74 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 14512: 00ab53b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 14513: 00b184c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 14514: 00abb6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 14515: 00440cad 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 14516: 00554c41 132 FUNC GLOBAL DEFAULT 12 helper_STVEHX │ │ │ │ 14517: 00ac41b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 14518: 00aaba40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 14519: 006dc459 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 14519: 006dc469 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 14520: 00294ed9 84 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 14521: 00ab88bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 14522: 00aae934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 14523: 004b60b9 216 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 14524: 00b184e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 14525: 0072a8e5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 14526: 006c6d25 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 14527: 006a8105 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 14525: 0072a8f5 34 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 14526: 006c6d35 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 14527: 006a8115 142 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 14528: 00ac1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 14529: 0040432d 204 FUNC GLOBAL DEFAULT 12 vfio_cpr_container_match │ │ │ │ 14530: 00a0ce3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcfsx │ │ │ │ 14531: 0045f2f9 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 14532: 0070f8d9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 14533: 0069ed01 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 14532: 0070f8e9 104 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 14533: 0069ed11 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 14534: 00abcc48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 14535: 0032b109 130 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ - 14536: 005b6b05 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ + 14536: 005b6b15 56 FUNC GLOBAL DEFAULT 12 vfio_pci_intx_set_handler │ │ │ │ 14537: 00abebf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 14538: 00b193d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 14539: 00b1876a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 14540: 00440d6d 192 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 14541: 00ab75c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_EVENT │ │ │ │ 14542: 00ac1e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 14543: 0045f1fd 28 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ - 14544: 005b7de5 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ + 14544: 005b7df5 656 FUNC GLOBAL DEFAULT 12 vfio_pci_add_capabilities │ │ │ │ 14545: 00440b01 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 14546: 0055148d 248 FUNC GLOBAL DEFAULT 12 helper_VEXTDUBVLX │ │ │ │ 14547: 00ab3458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 14548: 00b18732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 14549: 00aaf41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 14550: 00713415 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 14551: 0082dd6c 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 14550: 00713425 90 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 14551: 0082dd84 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 14552: 00abdec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ 14553: 004e2b95 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 14554: 009bd728 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 14555: 00b17b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 14556: 00b19a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 14557: 004a1d81 56 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 14558: 00b18dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 14559: 00b1828a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_HACE_HEXDUMP_DSTATE │ │ │ │ 14560: 003bc755 136 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 14561: 00b17dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 14562: 00ac42f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 14563: 00b17776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 14564: 005cd34d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 14564: 005cd35d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 14565: 0029fbd1 316 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 14566: 0028b3c9 6 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 14567: 005010d1 232 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 14568: 00b17faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 14569: 004ff215 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 14570: 00b188f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 14571: 00ab7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC40X_TIMERS_INIT_EVENT │ │ │ │ @@ -14578,64 +14578,64 @@ │ │ │ │ 14574: 004cb9e1 372 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 14575: 00b197ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 14576: 0039aee9 72 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 14577: 00b17678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 14578: 00b18858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 14579: 00abf614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ 14580: 00458bad 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 14581: 0073efd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 14581: 0073efe5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 14582: 00ac2ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 14583: 003e2571 118 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 14584: 009bc38c 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 14585: 0046e2d5 20 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 14586: 00ab16d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 14587: 00b19b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 14588: 00abc740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 14589: 002b1675 120 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 14590: 006f05a9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 14590: 006f05b9 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 14591: 0028b431 6 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 14592: 0073d3a9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 14592: 0073d3b9 2 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 14593: 00b1947e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 14594: 00b19b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 14595: 00b189f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 14596: 004600f9 74 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 14597: 006c78c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 14597: 006c78d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 14598: 00b17606 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 14599: 00b1773a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 14600: 0071f445 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 14600: 0071f455 220 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 14601: 00b1a350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 14602: 00ac07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 14603: 00a04c4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FRE │ │ │ │ 14604: 00b18768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 14605: 00af5de4 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 14606: 0028be61 6 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 14607: 00abc290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ 14608: 00551de1 196 FUNC GLOBAL DEFAULT 12 helper_vsumsws │ │ │ │ - 14609: 006b9735 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 14610: 006f5769 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 14609: 006b9745 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 14610: 006f5779 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 14611: 00ab89bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 14612: 00b196fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 14613: 005dbf0d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 14614: 006820b9 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 14613: 005dbf1d 64 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 14614: 006820c9 244 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ 14615: 00b17fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_ESB_DSTATE │ │ │ │ - 14616: 00604ac9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 14616: 00604ad9 190 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 14617: 00b1a300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 14618: 00abc730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 14619: 00b18db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 14620: 00b19286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 14621: 00282d75 224 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 14622: 006b547d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 14622: 006b548d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 14623: 00ac0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 14624: 00b17cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 14625: 00713d15 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 14625: 00713d25 332 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 14626: 00b195b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_DSTATE │ │ │ │ 14627: 00b16f5c 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 14628: 006fe9ad 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 14628: 006fe9bd 140 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 14629: 0031b95d 180 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 14630: 0082dd68 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 14630: 0082dd80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ 14631: 004cbd45 148 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 14632: 00aba738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_READ_EVENT │ │ │ │ 14633: 00ab0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 14634: 00ac2a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 14635: 002e9f61 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 14636: 00b18d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 14637: 0031deb5 732 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ @@ -14644,242 +14644,242 @@ │ │ │ │ 14640: 00b19c1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 14641: 00b18b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_CHANGE_MSI_DSTATE │ │ │ │ 14642: 002965e9 64 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 14643: 004b7cc5 78 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 14644: 00470895 244 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 14645: 00abbdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ 14646: 0053f1d9 296 FUNC GLOBAL DEFAULT 12 helper_XVDIVSP │ │ │ │ - 14647: 006eb69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 14647: 006eb6ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 14648: 00aaf18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 14649: 0073d3b5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 14650: 0064b031 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 14651: 006d68f9 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 14649: 0073d3c5 4 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 14650: 0064b041 256 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 14651: 006d6909 124 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 14652: 00a15344 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPO │ │ │ │ 14653: 00ab4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ 14654: 00377539 12 FUNC GLOBAL DEFAULT 12 desc_ring_set_consume │ │ │ │ - 14655: 006f02d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 14656: 00708681 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 14655: 006f02e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 14656: 00708691 112 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 14657: 00b1874c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14658: 00545cc1 144 FUNC GLOBAL DEFAULT 12 helper_xscvsdqp │ │ │ │ 14659: 00abe9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 14660: 00b186de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ 14661: 004e37f1 72 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 14662: 006caf89 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 14662: 006caf99 208 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 14663: 00500231 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 14664: 00a153c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPU │ │ │ │ 14665: 00abd0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 14666: 00abb520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 14667: 0073ca05 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 14667: 0073ca15 100 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 14668: 00b18b8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 14669: 00b17ff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ESCALATE_END_DSTATE │ │ │ │ 14670: 003215a1 1620 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 14671: 00a144d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_msgsnd │ │ │ │ 14672: 0054e199 168 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHM │ │ │ │ 14673: 00ab7550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_WRITE_EVENT │ │ │ │ 14674: 004b4a8d 76 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 14675: 00ab28a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 14676: 00b18832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 14677: 00b194e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 14678: 00431365 480 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ 14679: 0054e241 236 FUNC GLOBAL DEFAULT 12 helper_VMSUMSHS │ │ │ │ - 14680: 005d29d1 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 14680: 005d29e1 180 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 14681: 00503181 40 FUNC GLOBAL DEFAULT 12 ppc6xx_tlb_getnum │ │ │ │ 14682: 00b1900e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 14683: 00aaade0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 14684: 00ac020c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 14685: 00ab6e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 14686: 00b1992e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 14687: 00ac1e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 14688: 006a66f1 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 14688: 006a6701 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 14689: 00b182be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 14690: 00ab1534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 14691: 0072a3dd 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 14692: 005c2505 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 14691: 0072a3ed 100 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 14692: 005c2515 116 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 14693: 00289719 10 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 14694: 0048f0ad 16 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ 14695: 004f8aa9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 14696: 00b19968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 14697: 00aaba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 14698: 006eeb59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 14698: 006eeb69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 14699: 00b185ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 14700: 00b1849e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 14701: 004a30b5 284 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 14702: 00296e25 56 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 14703: 005cd3cd 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 14703: 005cd3dd 60 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 14704: 00b1868e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 14705: 005d2a85 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 14706: 006adfd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 14705: 005d2a95 160 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 14706: 006adfe5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 14707: 002a521d 128 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 14708: 0029fdd9 72 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 14709: 00ab4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ 14710: 004cedf5 328 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 14711: 00b196f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 14712: 006fa879 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 14712: 006fa889 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 14713: 00b19750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 14714: 00ab42e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_EVENT │ │ │ │ 14715: 00b189de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 14716: 00b1782e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 14717: 005cb6f1 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 14717: 005cb701 2 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 14718: 00ab1e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ 14719: 00ab7f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_XLATE_EVENT │ │ │ │ - 14720: 00699ffd 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 14721: 005e5a69 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 14720: 0069a00d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 14721: 005e5a79 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 14722: 00aaca60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ 14723: 00449919 140 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 14724: 00404c21 124 FUNC GLOBAL DEFAULT 12 vfio_device_has_region_cap │ │ │ │ 14725: 002eec0d 148 FUNC GLOBAL DEFAULT 12 hmp_info_accelerators │ │ │ │ 14726: 002e9855 56 FUNC GLOBAL DEFAULT 12 ptimer_free │ │ │ │ 14727: 00b177ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 14728: 0059d7ad 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 14729: 00723c11 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 14728: 0059d7bd 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 14729: 00723c21 104 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 14730: 00b199f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 14731: 00abe144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 14732: 006033f1 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 14732: 00603401 284 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 14733: 00ab09f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 14734: 00abc3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 14735: 00ac031c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 14736: 00abc100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 14737: 005e4f45 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 14737: 005e4f55 376 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 14738: 00b18fb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 14739: 00abcec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 14740: 005dba69 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 14740: 005dba79 168 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 14741: 00abf404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 14742: 002a0b89 612 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 14743: 00b174a0 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 14744: 005dbf4d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 14744: 005dbf5d 44 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ 14745: 004b04a5 156 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 14746: 0053df0d 24 FUNC GLOBAL DEFAULT 12 helper_efdadd │ │ │ │ 14747: 00ab950c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 14748: 00b19808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 14749: 0071d0ad 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 14749: 0071d0bd 106 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ 14750: 00a0968c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPNESP │ │ │ │ - 14751: 0069b0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 14751: 0069b0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 14752: 004430b9 184 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 14753: 00b17e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 14754: 002ea07d 148 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 14755: 00b1825e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 14756: 006481ad 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 14757: 00604cdd 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 14756: 006481bd 224 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 14757: 00604ced 166 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 14758: 00b1955e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ 14759: 004cf3fd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 14760: 003a021d 6 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 14761: 00377731 8 FUNC GLOBAL DEFAULT 12 fp_port_set_learning │ │ │ │ 14762: 0047d2f9 34 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 14763: 006b8d25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 14763: 006b8d35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 14764: 00b17ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 14765: 00ab5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 14766: 00aabf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ - 14767: 006f2f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ + 14767: 006f2f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorInfo │ │ │ │ 14768: 00aadb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 14769: 00b192a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ 14770: 0044ea71 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ 14771: 00a0c260 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsqrtesp │ │ │ │ - 14772: 005ff929 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 14772: 005ff939 196 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ 14773: 004fac89 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxq_le │ │ │ │ - 14774: 005e91f5 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 14774: 005e9205 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 14775: 00ac2d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 14776: 00ab36b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 14777: 006c5b3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 14778: 005e98e5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 14777: 006c5b4d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 14778: 005e98f5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 14779: 004b03d9 48 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 14780: 00b17d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ 14781: 0041e9a1 120 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ 14782: 00aba6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_TIMER_READ_EVENT │ │ │ │ - 14783: 0062a035 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 14784: 00723fb5 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 14783: 0062a045 10 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 14784: 00723fc5 120 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 14785: 009bc274 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 14786: 009bd560 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 14787: 00ab3158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 14788: 00aae430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 14789: 0086f680 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 14789: 0086f698 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 14790: 00a0cb24 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdphp │ │ │ │ 14791: 0054dc49 332 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2SPP │ │ │ │ 14792: 00ab9c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 14793: 0064f489 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 14793: 0064f499 8 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 14794: 00b18dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 14795: 006da631 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 14795: 006da641 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ 14796: 00506519 6 FUNC GLOBAL DEFAULT 12 helper_check_tlb_flush_local │ │ │ │ - 14797: 008da9c4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 14798: 0086f67c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 14797: 008da9dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 14798: 0086f694 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 14799: 00ab7138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 14800: 005cbf51 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 14801: 0072203d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 14802: 0069b255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 14800: 005cbf61 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 14801: 0072204d 1200 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 14802: 0069b265 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 14803: 00b1852a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 14804: 006245ed 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 14804: 006245fd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 14805: 00b19d54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 14806: 00b17956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 14807: 00712c75 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 14807: 00712c85 4 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 14808: 00b17660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 14809: 009f983c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 14810: 00ac39f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 14811: 00b07af0 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 14812: 00b189da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 14813: 00440f69 68 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 14814: 005fe129 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 14814: 005fe139 328 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 14815: 00b19058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 14816: 004faaa5 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminq_le │ │ │ │ 14817: 0042d251 116 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 14818: 00aada04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_FLAGS_EVENT │ │ │ │ 14819: 00b19a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 14820: 009fd724 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchq_le │ │ │ │ 14821: 00aaad50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 14822: 00ab2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 14823: 00ab5354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 14824: 004cc6a9 364 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i32 │ │ │ │ 14825: 00aaacf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 14826: 005daebd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 14826: 005daecd 92 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 14827: 004fe091 72 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 14828: 00b17d7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 14829: 00ab1774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 14830: 00b17d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ 14831: 004555e1 152 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 14832: 00b1843a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 14833: 00ab64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 14834: 006c7aa5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 14834: 006c7ab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 14835: 00ab4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 14836: 006ef9c1 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 14836: 006ef9d1 156 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 14837: 009fbf6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 14838: 00aafe18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_EVENT │ │ │ │ 14839: 00abdf24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 14840: 00ab66c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 14841: 0071e3ad 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 14841: 0071e3bd 128 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 14842: 00b18de4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 14843: 00b17a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UP_READ_DSTATE │ │ │ │ 14844: 00b18672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 14845: 00b19c00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 14846: 00333959 80 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 14847: 00b1984e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ 14848: 004f5b89 20 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 14849: 00ac0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 14850: 0084e598 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 14850: 0084e5b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 14851: 002f8c3d 2 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 14852: 00a0f1d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdsub │ │ │ │ 14853: 00b17792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 14854: 004b02f5 180 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 14855: 006f7b85 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 14855: 006f7b95 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 14856: 00ab909c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 14857: 006ed5dd 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 14857: 006ed5ed 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 14858: 004b48dd 120 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 14859: 0050455d 48 FUNC GLOBAL DEFAULT 12 hmp_info_tlb │ │ │ │ 14860: 00a24a3c 424 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 14861: 00ac1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 14862: 00b17a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_DSTATE │ │ │ │ 14863: 00b18c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_COMMAND_COMPLETE_DSTATE │ │ │ │ 14864: 00abef14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 14865: 00ab6ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 14866: 00b18fc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 14867: 004ca92d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 14868: 00698695 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 14868: 006986a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 14869: 00263c35 236 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 14870: 0028b589 48 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 14871: 006ca765 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 14872: 006eba5d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 14873: 0072aad9 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 14874: 005dc089 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 14871: 006ca775 142 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 14872: 006eba6d 192 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 14873: 0072aae9 36 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 14874: 005dc099 6 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 14875: 00abb770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 14876: 0046de39 12 FUNC GLOBAL DEFAULT 12 cpr_exec_unpreserve_fds │ │ │ │ 14877: 004d7fa1 160 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i128_chk │ │ │ │ 14878: 004fe891 58 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 14879: 00b18bde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 14880: 00ac1024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ 14881: 004c65c1 2376 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ @@ -14892,123 +14892,123 @@ │ │ │ │ 14888: 00abdc24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 14889: 00ab956c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 14890: 00ab908c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 14891: 009fc284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 14892: 00ac4648 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 14893: 00b193c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ 14894: 00abeac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_EXEC_EVENT │ │ │ │ - 14895: 006efa5d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 14895: 006efa6d 296 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ 14896: 003799c5 40 FUNC GLOBAL DEFAULT 12 world_ingress │ │ │ │ - 14897: 0065fcc1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 14898: 005c7515 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 14899: 005dd771 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 14897: 0065fcd1 64 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 14898: 005c7525 152 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 14899: 005dd781 104 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ 14900: 00a01730 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBCUQ │ │ │ │ - 14901: 005e2db5 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 14901: 005e2dc5 152 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 14902: 00ab35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ 14903: 00a06ab8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQPO │ │ │ │ 14904: 0031e495 106 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 14905: 009056c0 64 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 14906: 003941c1 364 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 14907: 00b18a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_SET_REQUEST_DSTATE │ │ │ │ 14908: 002923c5 10 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 14909: 009adbf8 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 14910: 003a1b8d 30 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 14911: 009fde5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxq_le │ │ │ │ 14912: 009bbd4c 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ 14913: 004cc429 108 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 14914: 00b18cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ 14915: 00ac1494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_GET_VPA_EVENT │ │ │ │ - 14916: 00720881 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 14916: 00720891 134 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 14917: 009bc2b8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 14918: 006c8b1d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 14918: 006c8b2d 132 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 14919: 00b192e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 14920: 00b18cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 14921: 00b17b16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 14922: 00b18cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 14923: 00b19710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ 14924: 00ab7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC405_GPIO_READ_EVENT │ │ │ │ - 14925: 00610c95 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 14925: 00610ca5 16 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 14926: 00b183dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 14927: 00b179fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 14928: 006cbe85 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 14929: 005bc4f5 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 14928: 006cbe95 232 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 14929: 005bc505 36 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 14930: 004d7351 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 14931: 00b17ba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 14932: 00ab82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 14933: 00720ac5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 14933: 00720ad5 138 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 14934: 00b179b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 14935: 00b1a336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 14936: 004b3b81 628 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 14937: 0072753d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 14937: 0072754d 156 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ 14938: 002b466d 52 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 14939: 00aaf67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ 14940: 0042c769 116 FUNC GLOBAL DEFAULT 12 AUD_backend_check │ │ │ │ - 14941: 006d796d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 14941: 006d797d 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 14942: 00abb480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 14943: 0065c7bd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 14943: 0065c7cd 46 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 14944: 00ab1f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 14945: 005ce8a1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 14945: 005ce8b1 124 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 14946: 00ac0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 14947: 00ac2eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 14948: 0039b2f5 104 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 14949: 0040af6d 188 FUNC GLOBAL DEFAULT 12 vfio_user_device_reset │ │ │ │ 14950: 009fcbcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_be │ │ │ │ 14951: 00aad2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 14952: 00b199de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ 14953: 004f8595 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 14954: 00b17f20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 14955: 00ab94cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 14956: 00ac1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 14957: 005001b5 122 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_discon_cb │ │ │ │ 14958: 00ab7f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_GET_EVENT │ │ │ │ - 14959: 0073cb39 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 14959: 0073cb49 22 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 14960: 00aabaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 14961: 005e97f5 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 14962: 0062cf15 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 14961: 005e9805 104 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 14962: 0062cf25 4 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 14963: 004d1015 776 FUNC GLOBAL DEFAULT 12 tcg_gen_addcio_i64 │ │ │ │ 14964: 00b17cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 14965: 009fe594 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminq_le │ │ │ │ 14966: 0035e4c5 208 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_uninit │ │ │ │ 14967: 00b18098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 14968: 00711c4d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 14968: 00711c5d 6 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 14969: 00b19578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 14970: 00ab44e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 14971: 00ab6dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ 14972: 0044c9bd 128 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ 14973: 00abaa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_SET_SCALER_EVENT │ │ │ │ 14974: 00ab7630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_WRITE_EVENT │ │ │ │ - 14975: 006e9565 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 14976: 007361e1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 14977: 00701a61 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 14975: 006e9575 132 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 14976: 007361f1 16 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 14977: 00701a71 16 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ 14978: 0044c3c5 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 14979: 005cc1d9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 14979: 005cc1e9 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 14980: 00aaeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 14981: 00906f88 64 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 14982: 00b19926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 14983: 00ab54c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 14984: 00ab71b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_ROM_MAGIC_EVENT │ │ │ │ 14985: 00ab009c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 14986: 0028170d 1560 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 14987: 00aad408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 14988: 006a5881 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 14988: 006a5891 196 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 14989: 00b196ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 14990: 006c3119 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 14990: 006c3129 188 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 14991: 004768d1 164 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 14992: 00b189d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 14993: 00b18556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 14994: 00aaea14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 14995: 006a8f01 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 14995: 006a8f11 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 14996: 00399891 14 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 14997: 004b45f9 172 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 14998: 00aab7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 14999: 00284d8d 204 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 15000: 009a373c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 15001: 00aade28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 15002: 00aab5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 15003: 00600339 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 15003: 00600349 200 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 15004: 00b195d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 15005: 00aaf6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ 15006: 002949d1 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_offsets │ │ │ │ 15007: 004cdc5d 112 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 15008: 00294061 220 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 15009: 00ac08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 15010: 0029251d 92 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ @@ -15016,121 +15016,121 @@ │ │ │ │ 15012: 0055632d 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_tsr │ │ │ │ 15013: 004fd8f9 236 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 15014: 00ab2e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 15015: 00ac0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 15016: 00b18774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 15017: 00b199aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ 15018: 0053a511 328 FUNC GLOBAL DEFAULT 12 helper_DSCLIQ │ │ │ │ - 15019: 006d3971 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 15020: 0065a2cd 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 15019: 006d3981 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 15020: 0065a2dd 224 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ 15021: 00b18452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CLEAR_TREQ_DSTATE │ │ │ │ 15022: 00ab2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_HEXDUMP_EVENT │ │ │ │ 15023: 004f6791 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ 15024: 004d6a6d 324 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ 15025: 00b18200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_PARALLEL_DSTATE │ │ │ │ - 15026: 00680f05 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 15026: 00680f15 64 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 15027: 00477119 412 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 15028: 00619bed 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 15028: 00619bfd 156 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 15029: 002f7ef9 96 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 15030: 003996a5 176 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 15031: 00b18960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 15032: 003a0065 168 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ 15033: 004f6aad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 15034: 00aac7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ 15035: 00ac1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_SET_EVENT │ │ │ │ - 15036: 0059d7b1 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 15036: 0059d7c1 2 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 15037: 009bcff8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 15038: 00abd528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 15039: 0069f17d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 15039: 0069f18d 100 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ 15040: 004cc541 360 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 15041: 00b18bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 15042: 00b182ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 15043: 00555611 54 FUNC GLOBAL DEFAULT 12 helper_HASHCHK │ │ │ │ 15044: 00b19de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 15045: 003e90b1 172 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ 15046: 00ac4538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_ADD_SQE_EVENT │ │ │ │ - 15047: 0062cf59 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 15048: 00671e65 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 15049: 006ccccd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 15047: 0062cf69 256 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 15048: 00671e75 120 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 15049: 006cccdd 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 15050: 00a22924 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 15051: 00b18ed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 15052: 00ab3028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 15053: 00a14d14 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIX │ │ │ │ 15054: 00b1885a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 15055: 00b19054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 15056: 0041bcbd 284 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 15057: 00abef04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 15058: 005e9209 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 15058: 005e9219 18 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 15059: 00aaac14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 15060: 00460145 396 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 15061: 00b17b5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 15062: 00aabd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 15063: 002f25d1 94 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 15064: 006b8c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 15064: 006b8c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 15065: 00abf734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 15066: 00b178c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 15067: 00abbe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 15068: 003a11e5 18 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ 15069: 004d0aa9 284 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 15070: 00701995 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 15070: 007019a5 204 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 15071: 00aaf93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 15072: 00aaf73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ 15073: 004f9ded 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 15074: 00b19b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 15075: 009ff590 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 15076: 005cf45d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 15076: 005cf46d 6 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 15077: 00aac8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 15078: 0048fd95 120 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 15079: 002f5265 80 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ 15080: 005088f5 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbl │ │ │ │ - 15081: 00623855 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 15081: 00623865 10 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 15082: 00b1a2d6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ 15083: 0035e59d 100 FUNC GLOBAL DEFAULT 12 e1000e_core_pre_save │ │ │ │ 15084: 00b18a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASTRO_CHIP_MEM_VALID_DSTATE │ │ │ │ - 15085: 0060cc21 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 15085: 0060cc31 120 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 15086: 00b177b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 15087: 00aabcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 15088: 00b183b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 15089: 00ac1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 15090: 005089ad 184 FUNC GLOBAL DEFAULT 12 cpu_ppc_load_atbu │ │ │ │ 15091: 002ef049 980 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 15092: 0039c2e1 128 FUNC GLOBAL DEFAULT 12 pci_iommu_get_iotlb_info │ │ │ │ 15093: 00b195a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 15094: 00b19700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 15095: 006ec111 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 15095: 006ec121 204 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 15096: 00ab1b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 15097: 006c7325 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 15097: 006c7335 58 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 15098: 00b17619 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 15099: 004ffd65 160 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 15100: 0029bf55 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 15101: 005cf959 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 15101: 005cf969 228 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 15102: 00b19b3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 15103: 00b19a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 15104: 00abea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 15105: 00b18622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 15106: 00b17c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ 15107: 00aaafe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 15108: 00b18e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ 15109: 00ab7d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_STR_TRUNCATED_EVENT │ │ │ │ - 15110: 00688b91 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 15110: 00688ba1 176 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 15111: 00b1927e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 15112: 0050913d 576 FUNC GLOBAL DEFAULT 12 cpu_ppc_clock_vm_state_change │ │ │ │ 15113: 00ac3bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 15114: 00ab4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 15115: 00ac2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 15116: 00b185c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 15117: 00b19da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 15118: 00ab2104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 15119: 00abc260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 15120: 00ab6320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 15121: 0033ef5d 80 FUNC GLOBAL DEFAULT 12 isa_try_new │ │ │ │ 15122: 005097e9 132 FUNC GLOBAL DEFAULT 12 store_40x_tcr │ │ │ │ 15123: 003a2755 24 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 15124: 00286231 160 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 15125: 006fe561 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 15125: 006fe571 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 15126: 00b18dc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 15127: 00b19c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 15128: 002b08e1 212 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 15129: 00284e59 200 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 15130: 00b19a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 15131: 00b193e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 15132: 0045f719 156 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ @@ -15141,30 +15141,30 @@ │ │ │ │ 15137: 004d7f25 124 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 15138: 00ab951c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 15139: 00abd1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 15140: 00ab988c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 15141: 00b18e82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 15142: 00b1764e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 15143: 00294eb9 32 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ - 15144: 006f1bad 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ + 15144: 006f1bbd 16 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput_members │ │ │ │ 15145: 00a002f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 15146: 00b17808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 15147: 00b18a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_CFG_RW_DSTATE │ │ │ │ 15148: 00ab1e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 15149: 00437771 360 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 15150: 006ab6d9 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 15150: 006ab6e9 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 15151: 00ab53f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 15152: 00b17b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 15153: 00ac4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 15154: 00354ce1 660 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 15155: 002b53f9 20 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 15156: 00ab4394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 15157: 002eecd5 144 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 15158: 00699809 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 15159: 0072cd9d 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 15158: 00699819 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 15159: 0072cdad 116 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ 15160: 004cae05 124 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 15161: 00b18a46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_ISD_REMAP_DSTATE │ │ │ │ 15162: 0054fc69 112 FUNC GLOBAL DEFAULT 12 helper_vpmsumb │ │ │ │ 15163: 00354aa5 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 15164: 00b186f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 15165: 00542c85 312 FUNC GLOBAL DEFAULT 12 helper_XSMAXJDP │ │ │ │ 15166: 00ab4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ @@ -15172,179 +15172,179 @@ │ │ │ │ 15168: 00aaea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 15169: 00b17b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 15170: 00abdc54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 15171: 00b183be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 15172: 002970fd 136 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 15173: 0054fcd9 112 FUNC GLOBAL DEFAULT 12 helper_vpmsumh │ │ │ │ 15174: 00b186d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 15175: 006ab83d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 15175: 006ab84d 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 15176: 00b1945e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 15177: 00701b3d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 15178: 005defed 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 15177: 00701b4d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 15178: 005deffd 296 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 15179: 00ac0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 15180: 0050014d 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 15181: 00abc040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 15182: 0069c155 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 15182: 0069c165 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 15183: 00ab5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 15184: 00b18860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 15185: 00ab3808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 15186: 005cea25 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 15186: 005cea35 120 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ 15187: 0053b4a5 40 FUNC GLOBAL DEFAULT 12 helper_fpscr_clrbit │ │ │ │ - 15188: 006e4941 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 15188: 006e4951 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 15189: 00ab0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 15190: 00b192d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 15191: 00af602c 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 15192: 00abda14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 15193: 0071eb69 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 15194: 00694399 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 15195: 0062afb1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 15193: 0071eb79 168 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 15194: 006943a9 376 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 15195: 0062afc1 84 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ 15196: 00449345 54 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 15197: 006c03a1 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 15197: 006c03b1 164 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 15198: 00287921 176 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 15199: 00b0ef49 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ 15200: 0054fd49 100 FUNC GLOBAL DEFAULT 12 helper_vpmsumw │ │ │ │ - 15201: 00732525 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 15201: 00732535 444 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 15202: 00554cc5 130 FUNC GLOBAL DEFAULT 12 helper_STVEWX │ │ │ │ 15203: 00a0d3e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpqp │ │ │ │ 15204: 005506cd 132 FUNC GLOBAL DEFAULT 12 helper_vpkuwum │ │ │ │ - 15205: 006f313d 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ + 15205: 006f314d 236 FUNC GLOBAL DEFAULT 12 visit_type_AcceleratorList │ │ │ │ 15206: 00ac0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_RGB_EVENT │ │ │ │ 15207: 00abebd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 15208: 0041c5bd 200 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 15209: 004e90b5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ - 15210: 007172b9 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ + 15210: 007172c9 128 FUNC GLOBAL DEFAULT 12 qemu_clear_cloexec │ │ │ │ 15211: 005504e1 192 FUNC GLOBAL DEFAULT 12 helper_vpkuwus │ │ │ │ 15212: 00b19bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 15213: 00b1830a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 15214: 002c8bdd 1792 FUNC GLOBAL DEFAULT 12 build_fadt │ │ │ │ 15215: 00b18a8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_ID_READ_DSTATE │ │ │ │ 15216: 00906294 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ 15217: 00b18a66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_SDRAM_INIT_DSTATE │ │ │ │ - 15218: 0071318d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 15218: 0071319d 16 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 15219: 00b17620 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 15220: 0049b1e1 340 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 15221: 003958f9 172 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 15222: 00abcd88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 15223: 006e36bd 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 15223: 006e36cd 68 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 15224: 00aab800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 15225: 00480ff5 36 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 15226: 0042c7dd 612 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 15227: 00abd944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 15228: 00b1966e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 15229: 00abe2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 15230: 00ab970c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 15231: 007133e9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 15231: 007133f9 44 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 15232: 00b17632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 15233: 00b184e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 15234: 0069c76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 15234: 0069c77d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 15235: 00497f45 196 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 15236: 006987d9 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 15236: 006987e9 232 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 15237: 0039331d 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ 15238: 004d1aed 112 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 15239: 005ffb75 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 15239: 005ffb85 196 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 15240: 00b19c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 15241: 00284725 184 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 15242: 00b1766e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 15243: 005c0b75 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 15244: 005db2a5 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 15243: 005c0b85 40 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 15244: 005db2b5 212 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 15245: 003e2685 180 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 15246: 003e2529 68 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 15247: 006d2501 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 15248: 0060de39 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 15249: 0071cb71 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 15247: 006d2511 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 15248: 0060de49 242 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 15249: 0071cb81 168 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 15250: 00aadca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 15251: 00ab47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ - 15252: 005f6b81 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 15253: 006c31d5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 15254: 00623e2d 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 15252: 005f6b91 136 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 15253: 006c31e5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 15254: 00623e3d 76 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 15255: 00ac293c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ 15256: 00437ea9 348 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 15257: 0041b1f1 62 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 15258: 00abee64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 15259: 005ea289 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 15259: 005ea299 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 15260: 00494b19 2316 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 15261: 00a00bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 15262: 00b1866c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 15263: 00ab2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 15264: 00b190a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 15265: 00b182e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 15266: 00734a29 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 15266: 00734a39 124 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 15267: 00289975 224 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 15268: 009bc50c 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 15269: 00b198f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 15270: 00ab97ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 15271: 00b19278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 15272: 007409bd 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ + 15272: 007409cd 142 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfoList │ │ │ │ 15273: 004cc231 204 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 15274: 0062ab99 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 15274: 0062aba9 168 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 15275: 00af5de8 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 15276: 00abfd24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 15277: 00ac00a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_WORD_EVENT │ │ │ │ 15278: 00b185e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 15279: 006b93e5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 15280: 0063c199 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 15281: 0072e6e9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 15279: 006b93f5 142 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 15280: 0063c1a9 252 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 15281: 0072e6f9 148 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 15282: 00abf1e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 15283: 00aab680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 15284: 006d3cfd 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 15285: 006fe0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 15284: 006d3d0d 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 15285: 006fe0c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 15286: 009fbff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 15287: 00b19032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 15288: 0062d5fd 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 15288: 0062d60d 504 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ 15289: 00539e11 428 FUNC GLOBAL DEFAULT 12 helper_DENBCDQ │ │ │ │ - 15290: 0071da71 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 15290: 0071da81 10 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 15291: 00ab982c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 15292: 00ac4438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 15293: 00460a89 1012 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 15294: 00a0caa0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpsp │ │ │ │ 15295: 00b18890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 15296: 00a00274 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 15297: 00b18d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 15298: 004e93b5 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 15299: 006f8a4d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 15299: 006f8a5d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ 15300: 00b18b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_PARAM_DSTATE │ │ │ │ - 15301: 006d5929 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 15301: 006d5939 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 15302: 0039470d 244 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_system_partition │ │ │ │ 15303: 002eb891 248 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 15304: 00b18bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ 15305: 00b1844c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_TOOBIG_DSTATE │ │ │ │ - 15306: 006ecd95 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 15306: 006ecda5 132 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 15307: 009fa100 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 15308: 00ab1c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 15309: 00440669 28 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 15310: 002c6ef5 236 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ 15311: 00550645 136 FUNC GLOBAL DEFAULT 12 helper_vpkuhum │ │ │ │ 15312: 004ce271 208 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 15313: 006dc9d1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 15313: 006dc9e1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ 15314: 002b62f1 48 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 15315: 00b19638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 15316: 006fd5a1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 15316: 006fd5b1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 15317: 00b185f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 15318: 00550421 192 FUNC GLOBAL DEFAULT 12 helper_vpkuhus │ │ │ │ 15319: 00b19302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ 15320: 003658d9 240 FUNC GLOBAL DEFAULT 12 igb_can_receive │ │ │ │ - 15321: 0070e761 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 15322: 00621009 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 15323: 00693e79 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 15321: 0070e771 164 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 15322: 00621019 80 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 15323: 00693e89 192 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 15324: 00440b25 108 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 15325: 00b179e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 15326: 002c4a81 160 FUNC GLOBAL DEFAULT 12 aml_debug │ │ │ │ 15327: 00b182a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 15328: 00ab6360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 15329: 0032a4d5 172 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 15330: 00b178e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 15331: 006c8701 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 15331: 006c8711 200 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 15332: 00393459 140 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 15333: 00509431 336 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_reset │ │ │ │ 15334: 00b175ff 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 15335: 00ab5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 15336: 00abe024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 15337: 00ab0a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 15338: 00621c11 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 15339: 005b3ca1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 15338: 00621c21 76 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 15339: 005b3cb1 196 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 15340: 00b17718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 15341: 004fe7b5 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 15342: 00546d11 144 FUNC GLOBAL DEFAULT 12 helper_xsrsp │ │ │ │ 15343: 002c649d 152 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ 15344: 004ca65d 76 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 15345: 00ab73e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_EVENT │ │ │ │ 15346: 002847dd 180 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ @@ -15356,57 +15356,57 @@ │ │ │ │ 15352: 00abfd94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 15353: 00ab1f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 15354: 00ac2f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 15355: 009a5dac 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ 15356: 00b19a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_SET_DSTATE │ │ │ │ 15357: 002b619d 152 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ 15358: 00a13b8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_tlbiva │ │ │ │ - 15359: 00713511 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 15360: 006eb7b1 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 15361: 006aa165 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 15359: 00713521 44 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 15360: 006eb7c1 224 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 15361: 006aa175 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 15362: 00b19168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 15363: 00abd4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 15364: 00ac2e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ 15365: 002c6b51 240 FUNC GLOBAL DEFAULT 12 aml_processor │ │ │ │ 15366: 00453e61 24 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 15367: 00b18056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 15368: 00ab98dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 15369: 004d7051 88 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i128_chk │ │ │ │ 15370: 00aace98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 15371: 00716d3d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 15371: 00716d4d 44 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 15372: 00b17822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 15373: 00b19ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 15374: 00abfa24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 15375: 00abbe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 15376: 005b3165 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 15376: 005b3175 56 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 15377: 00b18f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_READ_DSTATE │ │ │ │ 15378: 00b19066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 15379: 0042d619 172 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 15380: 006a3625 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 15380: 006a3635 196 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 15381: 00aaf47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 15382: 00b189e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_BAD_ROM_MAGIC_DSTATE │ │ │ │ 15383: 00544f99 256 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsxws │ │ │ │ 15384: 00b195b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 15385: 0048a5a1 296 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 15386: 00704289 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 15386: 00704299 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 15387: 00395081 200 FUNC GLOBAL DEFAULT 12 at24c_eeprom_init_rom │ │ │ │ 15388: 009a3ca4 64 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 15389: 00aaff3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 15390: 006bda41 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 15391: 007417a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 15392: 00590229 20 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ - 15393: 006fed75 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 15394: 006ac0ed 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 15390: 006bda51 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 15391: 007417b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 15392: 0059023d 20 FUNC GLOBAL DEFAULT 12 spr_write_ctr │ │ │ │ + 15393: 006fed85 140 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 15394: 006ac0fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 15395: 00b19b9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 15396: 00ac0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 15397: 00abde44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 15398: 00681089 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 15398: 00681099 104 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 15399: 009fa07c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ 15400: 00543bf1 252 FUNC GLOBAL DEFAULT 12 helper_xvcvdpsp │ │ │ │ - 15401: 0069c191 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 15401: 0069c1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 15402: 009f0010 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 15403: 00b18a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_IC_DSTATE │ │ │ │ 15404: 00aba1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 15405: 00b18ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 15406: 00275a91 140 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 15407: 009b9fc8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 15408: 00b189e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ @@ -15414,771 +15414,771 @@ │ │ │ │ 15410: 00ac1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ 15411: 0044dd01 6 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 15412: 00a009ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 15413: 00b192bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ 15414: 00aafd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMALD_EVENT │ │ │ │ 15415: 0044eb51 116 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ 15416: 009fcc50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchq_le │ │ │ │ - 15417: 006f9729 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 15417: 006f9739 104 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 15418: 00b19dd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ 15419: 00449781 88 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 15420: 00498279 148 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 15421: 00b18baa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 15422: 004a89c5 86 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 15423: 00b177b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 15424: 00606111 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 15424: 00606121 164 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 15425: 004fed41 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_write_register │ │ │ │ 15426: 00b18578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 15427: 00ac39d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 15428: 00610c75 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 15428: 00610c85 32 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 15429: 00ab4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 15430: 00b1833c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 15431: 006f4c41 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 15431: 006f4c51 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 15432: 00b17b22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ 15433: 004ce0a9 46 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 15434: 0082d698 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 15434: 0082d6b0 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 15435: 009b9f20 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 15436: 00281f0d 252 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 15437: 005be84d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 15437: 005be85d 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 15438: 00ab979c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ 15439: 00ab34a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_READ_EVENT │ │ │ │ - 15440: 006d9455 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 15440: 006d9465 508 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 15441: 0053e249 252 FUNC GLOBAL DEFAULT 12 helper_XVADDDP │ │ │ │ 15442: 0045bdd9 160 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 15443: 00ac02ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 15444: 005eb74d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 15444: 005eb75d 264 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 15445: 00b17d9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 15446: 00443171 488 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ 15447: 00450fd1 212 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 15448: 006ba441 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 15449: 006c8fbd 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 15448: 006ba451 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 15449: 006c8fcd 124 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 15450: 00ac1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 15451: 0041c0a1 1208 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 15452: 0060c45d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 15452: 0060c46d 288 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 15453: 00b1a320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 15454: 004e96c9 144 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 15455: 00b19a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 15456: 00b190c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 15457: 0069f335 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 15458: 006d9651 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 15457: 0069f345 496 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 15458: 006d9661 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 15459: 00b1981e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_EVENT_DSTATE │ │ │ │ 15460: 00ac31dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 15461: 00b19d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 15462: 006be30d 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 15463: 006c3ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 15462: 006be31d 200 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 15463: 006c3ee1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 15464: 0049b731 176 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ 15465: 00b1734a 1 OBJECT GLOBAL DEFAULT 25 whpx_allowed │ │ │ │ 15466: 00a05384 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSBS │ │ │ │ 15467: 0040473d 444 FUNC GLOBAL DEFAULT 12 vfio_device_irq_set_signaling │ │ │ │ - 15468: 00723c09 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 15469: 006725a1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 15468: 00723c19 8 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 15469: 006725b1 92 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 15470: 00aac248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 15471: 0065c1e1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 15472: 00610ca5 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 15471: 0065c1f1 80 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 15472: 00610cb5 96 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 15473: 003c9131 90 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 15474: 00ab6a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 15475: 006f95fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 15476: 006e4709 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 15475: 006f960d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 15476: 006e4719 196 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 15477: 009bc8d0 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 15478: 00b196ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 15479: 0049ffe9 144 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ 15480: 00a06824 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBDP │ │ │ │ - 15481: 0071a0d9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 15482: 0072fff9 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 15483: 006c64f5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 15481: 0071a0e9 76 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 15482: 00730009 100 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 15483: 006c6505 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 15484: 00b18fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 15485: 00b198b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 15486: 003df27d 124 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 15487: 00b19852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 15488: 005e06ad 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 15489: 0071ee19 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 15488: 005e06bd 4 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 15489: 0071ee29 50 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 15490: 00ab5254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 15491: 003935a5 148 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 15492: 00aae4f0 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 15493: 00440a25 68 FUNC GLOBAL DEFAULT 12 bql_update_status │ │ │ │ 15494: 00b17d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 15495: 00b18e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ 15496: 004cd6c1 120 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 15497: 00b17cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 15498: 00b19718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 15499: 00284891 176 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 15500: 005e3621 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 15500: 005e3631 100 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ 15501: 004f9c21 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 15502: 00abc780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 15503: 00497c25 128 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 15504: 00aac448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 15505: 006bb66d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 15505: 006bb67d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 15506: 00abddf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 15507: 00ab91ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 15508: 003df545 108 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 15509: 00694e05 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 15510: 0086f660 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 15511: 00602f05 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 15512: 005db049 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 15509: 00694e15 84 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 15510: 0086f678 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 15511: 00602f15 280 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 15512: 005db059 128 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 15513: 00aaae80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 15514: 007100b5 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 15515: 007146d5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 15516: 006d5609 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 15514: 007100c5 58 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 15515: 007146e5 160 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 15516: 006d5619 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 15517: 00b1881a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 15518: 002c5e5d 220 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 15519: 006a795d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 15520: 0069b59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 15519: 006a796d 196 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 15520: 0069b5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 15521: 00b184a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 15522: 005decdd 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ - 15523: 005db399 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 15522: 005deced 404 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 15523: 005db3a9 26 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 15524: 00509a19 176 FUNC GLOBAL DEFAULT 12 ppc_dcr_write │ │ │ │ 15525: 00aba2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 15526: 00b188e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 15527: 00615dcd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 15527: 00615ddd 140 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 15528: 002f7755 148 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 15529: 005d6d71 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 15529: 005d6d81 348 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 15530: 00ab5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 15531: 00b18582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 15532: 00abf5f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 15533: 00b177b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CQE_HANDLER_DSTATE │ │ │ │ 15534: 00b1900a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 15535: 00b1906c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 15536: 00ab1194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 15537: 00b18c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 15538: 00b19b3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 15539: 004a8831 162 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 15540: 00ab1f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 15541: 0060f355 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 15541: 0060f365 60 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 15542: 00b1989c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 15543: 00aaf74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 15544: 0072ebb9 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 15544: 0072ebc9 200 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 15545: 004f9a71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 15546: 00b1921a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 15547: 00b18f12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_WRITE_DSTATE │ │ │ │ 15548: 00aba0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RPMB_READ_BLOCK_EVENT │ │ │ │ 15549: 009fd7a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 15550: 00b19abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 15551: 00b18fee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 15552: 00ac0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ 15553: 004e4299 168 FUNC GLOBAL DEFAULT 12 qmp_x_accel_stats │ │ │ │ - 15554: 00650a99 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 15554: 00650aa9 584 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 15555: 00abe914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 15556: 00ac44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 15557: 00497669 60 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 15558: 008c5f18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 15558: 008c5f30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 15559: 009ff614 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 15560: 00b18f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_TIMER_EXPIRED_DSTATE │ │ │ │ 15561: 00533581 76 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_system_reset │ │ │ │ 15562: 0047c695 34 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 15563: 009f9ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 15564: 0072e6d5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 15564: 0072e6e5 20 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 15565: 00b1968c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ 15566: 004f7c25 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 15567: 00ab4604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 15568: 00b17f14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 15569: 00b1a374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 15570: 00aaca00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 15571: 004b7305 2 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 15572: 00aaec14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 15573: 0053a3dd 308 FUNC GLOBAL DEFAULT 12 helper_DSCLI │ │ │ │ 15574: 00abf424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 15575: 00ab7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_SETPROP_EVENT │ │ │ │ 15576: 00476ba9 40 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 15577: 00abfdc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 15578: 0071e265 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 15578: 0071e275 160 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 15579: 00b180c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 15580: 0072988d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 15581: 006c7f25 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 15580: 0072989d 288 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 15581: 006c7f35 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 15582: 00441ee1 148 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 15583: 006bdb85 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 15583: 006bdb95 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 15584: 0040e419 156 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 15585: 00ac2070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 15586: 006beca1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 15586: 006becb1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 15587: 003776c5 84 FUNC GLOBAL DEFAULT 12 fp_port_get_info │ │ │ │ 15588: 00ac23d4 276 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 15589: 009e42e0 2496 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 15590: 00b1870c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 15591: 009f04c4 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 15592: 00ab1b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 15593: 00b1910e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 15594: 00aae8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 15595: 00abf554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 15596: 00b1a3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 15597: 0060d131 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 15597: 0060d141 148 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 15598: 00b18bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 15599: 00ab3868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ - 15600: 006218e5 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 15600: 006218f5 92 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 15601: 00b19cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ 15602: 0028f695 84 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 15603: 00ab68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 15604: 00ac1094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 15605: 00b18224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 15606: 002639d1 64 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 15607: 0072ea5d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 15608: 00718565 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 15607: 0072ea6d 52 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 15608: 00718575 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 15609: 00b17f22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 15610: 006a4059 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 15610: 006a4069 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 15611: 00aac690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 15612: 00ab5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 15613: 00aab830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 15614: 00b19c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 15615: 0069fbc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 15615: 0069fbd5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 15616: 00263849 40 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 15617: 00700615 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 15617: 00700625 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 15618: 00b17a18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 15619: 006bb8f1 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 15619: 006bb901 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 15620: 004a1aa9 22 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 15621: 00b17a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ 15622: 004d74e9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 15623: 0038e57d 164 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 15624: 006e2141 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 15624: 006e2151 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 15625: 0037a589 1352 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 15626: 003cb7e5 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 15627: 0043f8f1 184 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 15628: 00b1800c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ 15629: 00377579 32 FUNC GLOBAL DEFAULT 12 desc_ring_free │ │ │ │ 15630: 00458f01 416 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 15631: 00b17728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 15632: 00b17696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 15633: 00abed64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 15634: 00ab0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 15635: 00497ea1 164 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 15636: 004a23b1 62 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 15637: 006e8621 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 15637: 006e8631 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 15638: 00ab32d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 15639: 00ab1144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 15640: 002a1305 234 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ - 15641: 0059238d 16 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ + 15641: 005923a1 16 FUNC GLOBAL DEFAULT 12 decContextTestStatus │ │ │ │ 15642: 00b1a3b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_s390x_c │ │ │ │ 15643: 00ac295c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_CPU_TOPOLOGY_EVENT │ │ │ │ 15644: 00ab1884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 15645: 007166c9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 15645: 007166d9 180 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 15646: 00ab3398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 15647: 00ab4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ 15648: 009fdee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 15649: 00af5df8 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 15650: 005c74c9 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 15650: 005c74d9 74 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 15651: 00aabcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 15652: 009b9ae0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 15653: 006acbb9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 15653: 006acbc9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 15654: 00abbfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ 15655: 004e44b9 124 FUNC GLOBAL DEFAULT 12 accel_irqchip_commit_routes │ │ │ │ 15656: 0044dd09 22 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 15657: 00ab0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 15658: 0069af0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 15659: 006d3ac1 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 15660: 00698569 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 15661: 00699529 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 15658: 0069af1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 15659: 006d3ad1 100 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 15660: 00698579 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 15661: 00699539 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 15662: 00b18714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 15663: 006b8dd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 15663: 006b8de9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ 15664: 0044c6fd 96 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 15665: 00b17ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 15666: 00500a55 24 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 15667: 00b17794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 15668: 006d5cc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 15668: 006d5cd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 15669: 00ac23c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 15670: 005bd7c5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 15670: 005bd7d5 16 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 15671: 0028878d 244 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 15672: 00440869 144 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ 15673: 004c2bb1 140 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 15674: 009f4e78 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 15675: 00b17cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 15676: 006d878d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 15676: 006d879d 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 15677: 00373031 1524 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 15678: 00b17d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 15679: 006f2431 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 15680: 006fa051 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 15681: 005e96ad 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 15679: 006f2441 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 15680: 006fa061 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 15681: 005e96bd 66 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 15682: 00b189ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 15683: 00b180d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 15684: 00b175f1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 15685: 00aae470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 15686: 00ac1044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 15687: 00396c55 82 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ 15688: 002c7bd9 68 FUNC GLOBAL DEFAULT 12 acpi_build_tables_cleanup │ │ │ │ - 15689: 0062a225 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 15690: 00590805 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ - 15691: 00672409 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 15692: 007057f1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 15689: 0062a235 12 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 15690: 00590819 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatl │ │ │ │ + 15691: 00672419 84 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 15692: 00705801 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 15693: 0033d8e1 68 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 15694: 00442e05 232 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 15695: 009fe618 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 15696: 006c544d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 15696: 006c545d 142 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 15697: 00ab6700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 15698: 0062aea1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 15698: 0062aeb1 36 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 15699: 00ac2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 15700: 00b18e5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 15701: 002f5731 54 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 15702: 00b19222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 15703: 00b17cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 15704: 002efd8d 112 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 15705: 00ac16d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 15706: 00b185b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 15707: 006e0b79 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 15707: 006e0b89 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 15708: 00b193b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 15709: 006e244d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 15709: 006e245d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 15710: 005000e5 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exception_cb │ │ │ │ - 15711: 005906f5 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ + 15711: 00590709 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu │ │ │ │ 15712: 00b179b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 15713: 0071d8d1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 15714: 005e3da5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 15713: 0071d8e1 108 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 15714: 005e3db5 124 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 15715: 004e6dc1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 15716: 003572c9 132 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ 15717: 004f66b1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 15718: 002ed8d5 84 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 15719: 00ac350c 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ 15720: 00538cb9 184 FUNC GLOBAL DEFAULT 12 helper_DRINTN │ │ │ │ 15721: 004e1f65 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 15722: 00b189a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 15723: 00b192c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 15724: 00b198fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 15725: 006ea59d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 15725: 006ea5ad 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 15726: 00ab7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_METHOD_EVENT │ │ │ │ 15727: 00b1869c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ 15728: 004540dd 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 15729: 0047a1cd 644 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 15730: 00590345 100 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ - 15731: 005be819 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 15730: 00590359 100 FUNC GLOBAL DEFAULT 12 spr_read_tbl │ │ │ │ + 15731: 005be829 6 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ 15732: 004861a9 484 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 15733: 00b195e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 15734: 004a3949 232 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 15735: 00ab226c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUPERIO_CREATE_SERIAL_EVENT │ │ │ │ - 15736: 00591de1 74 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ + 15736: 00591df5 74 FUNC GLOBAL DEFAULT 12 decContextSetStatus │ │ │ │ 15737: 00538af1 220 FUNC GLOBAL DEFAULT 12 helper_DRINTX │ │ │ │ 15738: 004e65d1 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 15739: 006d20c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 15740: 005faa79 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 15741: 006f0259 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 15739: 006d20d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 15740: 005faa89 104 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 15741: 006f0269 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 15742: 00aabe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ - 15743: 005903a9 100 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ + 15743: 005903bd 100 FUNC GLOBAL DEFAULT 12 spr_read_tbu │ │ │ │ 15744: 004e8db5 126 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 15745: 00b19798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 15746: 00719299 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 15747: 00734f6d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 15746: 007192a9 116 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 15747: 00734f7d 110 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 15748: 00b17f4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 15749: 009f962c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 15750: 00ab68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 15751: 00ab0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 15752: 006b20c1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 15752: 006b20d1 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 15753: 00ac06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 15754: 0062ae35 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 15754: 0062ae45 6 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 15755: 00b17dec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 15756: 00623591 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 15757: 005bd121 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 15758: 006d9a75 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 15759: 006a02fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 15756: 006235a1 48 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 15757: 005bd131 192 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 15758: 006d9a85 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 15759: 006a030d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 15760: 00aab7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ 15761: 00a05408 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSHS │ │ │ │ 15762: 00b18a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REGION_MAP_DSTATE │ │ │ │ 15763: 00288cdd 268 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 15764: 00b180f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 15765: 0045f219 56 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 15766: 002af6d5 348 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ 15767: 004ef35d 148 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 15768: 005e86ad 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 15769: 008c5f78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 15768: 005e86bd 140 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 15769: 008c5f90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 15770: 00aaadc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 15771: 00443491 152 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ 15772: 004f49f1 208 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 15773: 00abac58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 15774: 00b18b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MC146818_RTC_IOPORT_READ_DSTATE │ │ │ │ 15775: 00a228f4 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 15776: 00b17f5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 15777: 0064f80d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 15778: 0065fb41 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 15777: 0064f81d 168 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 15778: 0065fb51 64 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 15779: 004b5b4d 44 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 15780: 0069c4d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 15780: 0069c4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 15781: 00b19b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 15782: 00a0482c 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFID │ │ │ │ - 15783: 005ef2b9 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 15783: 005ef2c9 252 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 15784: 00ab94dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 15785: 00b1760a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ 15786: 00aaadd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 15787: 00b19b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 15788: 00b18a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_WRITE_DSTATE │ │ │ │ 15789: 0048b9d1 1440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 15790: 006fec05 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 15791: 0061a749 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 15790: 006fec15 176 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 15791: 0061a759 48 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 15792: 00aad098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 15793: 00a17d08 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_lpidr │ │ │ │ 15794: 0044d609 14 FUNC GLOBAL DEFAULT 12 memory_region_enable_lockless_io │ │ │ │ 15795: 00ab7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_AVAIL_EVENT │ │ │ │ 15796: 0047795d 62 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 15797: 00ab1954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 15798: 00b1890e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 15799: 00b181bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 15800: 00a16d0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbl │ │ │ │ 15801: 00b19424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 15802: 0059484d 38 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ - 15803: 00718d31 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 15804: 006e29fd 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ - 15805: 0062d331 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ - 15806: 005b7a49 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ + 15802: 0059485d 38 FUNC GLOBAL DEFAULT 12 decNumberToEngString │ │ │ │ + 15803: 00718d41 220 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 15804: 006e2a0d 196 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue_members │ │ │ │ + 15805: 0062d341 204 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 15806: 005b7a59 132 FUNC GLOBAL DEFAULT 12 vfio_pci_teardown_msi │ │ │ │ 15807: 0039d8cd 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 15808: 005cfed1 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 15809: 006025c1 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 15808: 005cfee1 100 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 15809: 006025d1 352 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 15810: 00ac025c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 15811: 00abc340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 15812: 00469dd5 148 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 15813: 00b18ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 15814: 00a16d90 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_tbu │ │ │ │ 15815: 00545199 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpsdz │ │ │ │ 15816: 00b1771c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 15817: 00b17c32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 15818: 00abb460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 15819: 00aac258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 15820: 00b17d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 15821: 002882a1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 15822: 006e7259 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 15822: 006e7269 54 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 15823: 00abd518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 15824: 002b00c9 224 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 15825: 0039d93d 112 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 15826: 005ceb3d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 15826: 005ceb4d 38 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 15827: 0048e609 200 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 15828: 00abadf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 15829: 006f48ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 15830: 006e1be5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 15829: 006f48bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 15830: 006e1bf5 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 15831: 00b18f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_TIMER_READ_DSTATE │ │ │ │ 15832: 00b19b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 15833: 007101c1 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 15833: 007101d1 100 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 15834: 004e7771 140 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 15835: 00aadcd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ 15836: 00a0d4f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpxp │ │ │ │ - 15837: 006ed0b5 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 15837: 006ed0c5 76 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 15838: 009f4df8 16 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 15839: 00aabf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ 15840: 00ab8bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_EVENT │ │ │ │ 15841: 00b18f84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_HIT_DSTATE │ │ │ │ - 15842: 005c19f1 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 15843: 005dc181 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 15842: 005c1a01 444 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 15843: 005dc191 128 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 15844: 00ac0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 15845: 002e9fd1 64 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 15846: 0037769d 40 FUNC GLOBAL DEFAULT 12 fp_port_get_link_up │ │ │ │ 15847: 00abf194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 15848: 0070211d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 15849: 0060526d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 15848: 0070212d 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 15849: 0060527d 280 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 15850: 00a17b7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_vtb │ │ │ │ 15851: 004fcac1 444 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 15852: 00ac2314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 15853: 007320b1 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 15853: 007320c1 340 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 15854: 00abcd58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 15855: 00b18c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 15856: 00abf164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 15857: 00ab3258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 15858: 00b19190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 15859: 0049f8b9 136 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 15860: 00629bcd 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 15860: 00629bdd 120 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 15861: 00b1a38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 15862: 006acc7d 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 15863: 006cf5a9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 15864: 0069ada5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 15865: 006c47e1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 15866: 006c19ad 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 15862: 006acc8d 54 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 15863: 006cf5b9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 15864: 0069adb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 15865: 006c47f1 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 15866: 006c19bd 172 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 15867: 0053a659 308 FUNC GLOBAL DEFAULT 12 helper_DSCRI │ │ │ │ 15868: 00a1796c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke_setpid │ │ │ │ 15869: 00aaecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 15870: 00b17c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 15871: 00b17e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAEND_DSTATE │ │ │ │ 15872: 00ab0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ 15873: 0044d619 376 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 15874: 002cb419 2 FUNC GLOBAL DEFAULT 12 acpi_pcihp_device_plug_cb │ │ │ │ 15875: 00abad08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 15876: 00abf484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 15877: 0039dc95 300 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 15878: 00620b0d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 15879: 00698efd 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 15878: 00620b1d 64 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 15879: 00698f0d 132 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ 15880: 00aad8b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_EVENT │ │ │ │ - 15881: 006da721 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 15881: 006da731 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 15882: 00b17ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 15883: 0071353d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 15883: 0071354d 84 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 15884: 00aab6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 15885: 005d0a81 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 15885: 005d0a91 108 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 15886: 00ab71e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ 15887: 00aafdf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESPDMA_MEMORY_READ_EVENT │ │ │ │ 15888: 00ac358c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_EVENT │ │ │ │ - 15889: 0060c879 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 15889: 0060c889 72 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 15890: 005335cd 256 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_fwnmi_machine_check │ │ │ │ 15891: 00405221 172 FUNC GLOBAL DEFAULT 12 vfio_device_prepare │ │ │ │ 15892: 002dcfe9 242 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 15893: 009bc558 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 15894: 00b19288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 15895: 00b18bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 15896: 00b175cc 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 15897: 00697d95 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 15897: 00697da5 144 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 15898: 0054e55d 58 FUNC GLOBAL DEFAULT 12 helper_VMULESB │ │ │ │ 15899: 002dd571 34 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 15900: 0042bde5 6 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 15901: 00b18340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 15902: 007104a5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 15902: 007104b5 52 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 15903: 00b18e08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 15904: 00ab6230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 15905: 00abb7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 15906: 002aeee1 58 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 15907: 006c1ba9 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 15907: 006c1bb9 184 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 15908: 00b17982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 15909: 006bd389 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 15909: 006bd399 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 15910: 00b18b18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_REALIZE_CHILD_DSTATE │ │ │ │ 15911: 00a0f0c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdutrunc │ │ │ │ 15912: 00aaaeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 15913: 00abed24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 15914: 0054e5d9 64 FUNC GLOBAL DEFAULT 12 helper_VMULESH │ │ │ │ 15915: 002f2ce1 2556 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 15916: 00469b79 72 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 15917: 006e235d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 15917: 006e236d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 15918: 00b179da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ - 15919: 005b1955 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ + 15919: 005b1965 4 FUNC GLOBAL DEFAULT 12 vfio_arch_wants_loading_config_after_iter │ │ │ │ 15920: 00509749 160 FUNC GLOBAL DEFAULT 12 store_40x_tsr │ │ │ │ 15921: 00b1a3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 15922: 00b1813c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 15923: 00ab4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 15924: 00abdfc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 15925: 002893d9 276 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 15926: 00abc630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 15927: 00ab54f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 15928: 002642bd 212 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 15929: 0069db41 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 15929: 0069db51 296 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 15930: 00b18144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 15931: 00ac0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 15932: 00b17ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 15933: 00b1884e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 15934: 009fef60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 15935: 00623b5d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 15935: 00623b6d 116 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 15936: 0028e629 120 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 15937: 0054e659 42 FUNC GLOBAL DEFAULT 12 helper_VMULESW │ │ │ │ 15938: 00b17355 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 15939: 00a22570 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 15940: 00b19b20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ 15941: 00b18a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_READ_DSTATE │ │ │ │ - 15942: 00735985 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 15942: 00735995 2052 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 15943: 00b184f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 15944: 005cb6ed 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 15944: 005cb6fd 2 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 15945: 00b188e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 15946: 003df5b1 104 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 15947: 00aacd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 15948: 00b18d52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ 15949: 004dc649 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 15950: 00ab8d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_WRITE_EVENT │ │ │ │ 15951: 00abb990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 15952: 00b1971e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 15953: 00b178f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 15954: 006a6b59 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 15954: 006a6b69 548 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 15955: 00ab7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_READ_EVENT │ │ │ │ 15956: 003237fd 6 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 15957: 0060e529 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 15957: 0060e539 240 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ 15958: 00376649 580 FUNC GLOBAL DEFAULT 12 rocker_event_link_changed │ │ │ │ - 15959: 006f869d 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 15959: 006f86ad 224 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 15960: 00ab00fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 15961: 0070daa9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 15961: 0070dab9 80 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 15962: 00b1775a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 15963: 00545c2d 148 FUNC GLOBAL DEFAULT 12 helper_XSCVSQQP │ │ │ │ 15964: 00469bc1 112 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ 15965: 00a168ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTNQ │ │ │ │ - 15966: 0069ade1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 15966: 0069adf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 15967: 00b18590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 15968: 004a8411 256 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 15969: 00b175ca 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 15970: 006b8f7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 15970: 006b8f8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 15971: 00abdd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 15972: 00b17b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCSPK_IO_READ_DSTATE │ │ │ │ 15973: 00b18f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SIFIVE_PWM_INTERRUPT_DSTATE │ │ │ │ 15974: 003d9a91 66 FUNC GLOBAL DEFAULT 12 pit_get_channel_info_common │ │ │ │ 15975: 009bcb00 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 15976: 00693a35 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 15977: 0073f375 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 15976: 00693a45 1092 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 15977: 0073f385 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 15978: 00b1897e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 15979: 00aada54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_ADDR_LO_EVENT │ │ │ │ 15980: 00b17b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 15981: 006ca8d5 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 15981: 006ca8e5 196 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 15982: 009bc17c 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 15983: 00ab8dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 15984: 00716f51 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 15984: 00716f61 172 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 15985: 009bc5ac 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 15986: 007025b1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 15987: 00604771 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 15986: 007025c1 280 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 15987: 00604781 80 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 15988: 00ab003c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 15989: 006fdc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 15990: 0073e519 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 15989: 006fdc89 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 15990: 0073e529 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 15991: 00b1925e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 15992: 0072cb0d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 15992: 0072cb1d 208 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 15993: 00ab96ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 15994: 00abd5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ 15995: 00b19608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 15996: 006e3215 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 15996: 006e3225 228 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 15997: 00b1776c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ 15998: 00459d39 140 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 15999: 00b19b12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 16000: 00b18302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ 16001: 00b17608 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_accelerator_c │ │ │ │ 16002: 004f8f71 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 16003: 00328d41 78 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ 16004: 004dd8a1 168 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ 16005: 00a069b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDDP │ │ │ │ - 16006: 006bfeb1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 16007: 005ea939 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 16008: 006058e5 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 16006: 006bfec1 212 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 16007: 005ea949 244 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 16008: 006058f5 192 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 16009: 00b19c10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 16010: 0054e6b1 58 FUNC GLOBAL DEFAULT 12 helper_VMULEUB │ │ │ │ 16011: 00ac1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 16012: 00b18c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_REG_READ_HVERSION_DSTATE │ │ │ │ 16013: 00ac2b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 16014: 00b17926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 16015: 00ac16a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 16016: 00ab4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 16017: 0069bf39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 16017: 0069bf49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ 16018: 0045a065 132 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 16019: 0054e72d 64 FUNC GLOBAL DEFAULT 12 helper_VMULEUH │ │ │ │ - 16020: 006ccfa9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ + 16020: 006ccfb9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_cpu_model_comparison_arg_members │ │ │ │ 16021: 004a18dd 260 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 16022: 009bd448 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 16023: 003a1159 140 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 16024: 002c61a9 88 FUNC GLOBAL DEFAULT 12 aml_while │ │ │ │ 16025: 00b17bca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 16026: 007293ad 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 16026: 007293bd 2 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 16027: 00480cf5 768 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 16028: 00b176d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 16029: 00ab4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 16030: 0062ae45 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 16030: 0062ae55 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 16031: 00aacf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 16032: 00377375 364 FUNC GLOBAL DEFAULT 12 desc_ring_set_head │ │ │ │ 16033: 00b175e4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 16034: 00ac2c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 16035: 00b179ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 16036: 009b9a18 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 16037: 00ab5474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 16038: 004fe495 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ 16039: 0053fdd9 260 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtedp │ │ │ │ - 16040: 00708a4d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 16040: 00708a5d 38 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 16041: 002c6811 212 FUNC GLOBAL DEFAULT 12 aml_create_field │ │ │ │ 16042: 00ab7020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ 16043: 0054e7ad 42 FUNC GLOBAL DEFAULT 12 helper_VMULEUW │ │ │ │ - 16044: 005cd1b1 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 16044: 005cd1c1 252 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 16045: 0039ae89 60 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 16046: 00ab29c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 16047: 004e9b75 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 16048: 0064cd3d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 16049: 0072525d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 16048: 0064cd4d 2940 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 16049: 0072526d 484 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 16050: 00aab860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 16051: 006bdea9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 16052: 0060a0e1 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 16053: 0062a9dd 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 16051: 006bdeb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 16052: 0060a0f1 48 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 16053: 0062a9ed 64 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ 16054: 004f8dc1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 16055: 009fd82c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ 16056: 00aadc88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 16057: 00abd730 532 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 16058: 006f00f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 16058: 006f0101 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 16059: 004378d9 180 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 16060: 006c1199 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 16060: 006c11a9 224 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 16061: 00ab8b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 16062: 00b19712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 16063: 00b1829a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 16064: 006ce375 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 16064: 006ce385 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 16065: 00ac0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 16066: 00aab1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 16067: 009bc04c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 16068: 00aaba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 16069: 004811d5 40 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 16070: 00ab223c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_READ_EVENT │ │ │ │ - 16071: 0065a3ad 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 16071: 0065a3bd 416 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 16072: 00b190de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 16073: 0047bcd1 92 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 16074: 00b19b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 16075: 003bac89 460 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 16076: 009b2860 64 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_cpu │ │ │ │ 16077: 00ab4614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 16078: 006ebdb1 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 16078: 006ebdc1 200 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 16079: 00b18c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 16080: 005bed5d 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 16080: 005bed6d 24 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 16081: 00ab4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 16082: 003e1511 136 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 16083: 00b190e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ 16084: 004cbdd9 336 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 16085: 00ac0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 16086: 00abdb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 16087: 006c775d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 16087: 006c776d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ 16088: 0033b391 304 FUNC GLOBAL DEFAULT 12 i8259_init │ │ │ │ - 16089: 0072ba99 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 16089: 0072baa9 72 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 16090: 00a081ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_HASHCHKP │ │ │ │ 16091: 00b1784e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 16092: 00b17f86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 16093: 00ab3878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 16094: 00ac2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 16095: 009fa184 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 16096: 00ab04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ 16097: 00b17a92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_DSTATE │ │ │ │ 16098: 004d73d9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 16099: 00ab1074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 16100: 00b19d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 16101: 008c6050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 16101: 008c6068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 16102: 00b19648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 16103: 0045f459 324 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 16104: 00b19680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 16105: 00b18554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 16106: 005fda89 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 16106: 005fda99 156 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 16107: 00b17e3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPITER_DSTATE │ │ │ │ 16108: 009b7eac 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 16109: 0047068d 520 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ - 16110: 00592059 452 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ + 16110: 0059206d 452 FUNC GLOBAL DEFAULT 12 decContextSetStatusFromStringQuiet │ │ │ │ 16111: 004e3f9d 176 FUNC GLOBAL DEFAULT 12 accel_init_ops_interfaces │ │ │ │ 16112: 0043763d 144 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 16113: 00406d11 16 FUNC GLOBAL DEFAULT 12 vfio_migration_bytes_transferred │ │ │ │ 16114: 00b177ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 16115: 006b16d9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 16115: 006b16e9 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 16116: 00b18ea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 16117: 005e40dd 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ - 16118: 0059540d 572 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ + 16117: 005e40ed 652 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 16118: 0059541d 572 FUNC GLOBAL DEFAULT 12 decNumberXor │ │ │ │ 16119: 00ab2f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 16120: 00b18414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 16121: 00ac0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 16122: 00b17884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 16123: 0043fa81 172 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 16124: 00ab820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 16125: 00b19b24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 16126: 0053d75d 16 FUNC GLOBAL DEFAULT 12 helper_efsdiv │ │ │ │ 16127: 0044c635 100 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 16128: 00ab006c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 16129: 0033b4c1 2 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ 16130: 00a06c44 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBQP │ │ │ │ - 16131: 00623625 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 16131: 00623635 164 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ 16132: 00456bf9 58 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 16133: 0060f1f9 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 16133: 0060f209 56 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 16134: 00ac41a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ 16135: 00533539 72 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_interrupt │ │ │ │ 16136: 00ab93bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 16137: 00490481 252 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 16138: 00b194d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 16139: 006a175d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 16139: 006a176d 276 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ 16140: 00a092f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQDP │ │ │ │ 16141: 00456e29 56 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 16142: 006da889 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 16142: 006da899 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 16143: 0000001c 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ 16144: 0040dd35 164 FUNC GLOBAL DEFAULT 12 vfio_user_send_reply │ │ │ │ 16145: 00aafe48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RC4030_WRITE_EVENT │ │ │ │ - 16146: 006fb025 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 16146: 006fb035 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 16147: 00b19c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 16148: 002af5cd 264 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 16149: 005cffcd 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 16149: 005cffdd 48 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 16150: 00298729 140 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 16151: 00b1919c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 16152: 00474671 196 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 16153: 0049fd39 48 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 16154: 00b194b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 16155: 00ab4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 16156: 006c4389 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 16157: 006ae185 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 16158: 0074491d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 16156: 006c4399 140 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 16157: 006ae195 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 16158: 0074492d 472 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 16159: 009fdf64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ 16160: 0044e7e5 96 FUNC GLOBAL DEFAULT 12 address_space_destroy_free │ │ │ │ - 16161: 0072c245 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 16161: 0072c255 12 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 16162: 00ab7310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSAPIC_REG_WRITE_EVENT │ │ │ │ 16163: 002ec269 132 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 16164: 00b178b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 16165: 00ab6ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 16166: 00b18eea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 16167: 00a060ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNN │ │ │ │ 16168: 00aae1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 16169: 00b17bb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 16170: 00b17d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ 16171: 00a05ccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERNP │ │ │ │ 16172: 00459349 464 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 16173: 006e6635 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ + 16173: 006e6645 196 FUNC GLOBAL DEFAULT 12 visit_type_TdxGuestProperties │ │ │ │ 16174: 004844e9 660 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 16175: 004fe9f5 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 16176: 00b17b74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 16177: 00abd954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 16178: 00b196ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 16179: 00b197ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 16180: 00b17898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ @@ -16212,264 +16212,264 @@ │ │ │ │ 16208: 00aba928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_TIMER_WRITE_EVENT │ │ │ │ 16209: 003e0ea9 272 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 16210: 00ab6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 16211: 00ab3b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_WRITE_EVENT │ │ │ │ 16212: 00ab00ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 16213: 00549cc9 818 FUNC GLOBAL DEFAULT 12 helper_XVF32GER │ │ │ │ 16214: 00b18ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 16215: 006c1465 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 16215: 006c1475 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 16216: 00b19486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 16217: 006e9921 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 16217: 006e9931 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 16218: 004811fd 58 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 16219: 00716429 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 16219: 00716439 100 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 16220: 00b19548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 16221: 009bbcfc 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 16222: 00b17a60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_IN_DSTATE │ │ │ │ 16223: 00394bd9 4 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ 16224: 00536249 524 FUNC GLOBAL DEFAULT 12 register_6xx_7xx_soft_tlb │ │ │ │ - 16225: 006bb4b5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 16226: 0069b561 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 16227: 005e8f2d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 16225: 006bb4c5 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 16226: 0069b571 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 16227: 005e8f3d 46 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ 16228: 00b17a56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_IN_DSTATE │ │ │ │ - 16229: 006b3265 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 16229: 006b3275 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 16230: 00b19384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ 16231: 004c8089 7760 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 16232: 00b19aba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 16233: 00a0671c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMSUBSP │ │ │ │ 16234: 00ab5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ 16235: 004d022d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 16236: 0060e041 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 16236: 0060e051 356 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 16237: 00ac0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 16238: 00619fb9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 16238: 00619fc9 152 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 16239: 002a1749 108 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 16240: 00b185b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 16241: 00b193cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 16242: 00ac4448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 16243: 006953fd 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 16243: 0069540d 144 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 16244: 00294755 184 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 16245: 00b18748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 16246: 005ef3e9 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 16246: 005ef3f9 320 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 16247: 00ab8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_EVENT │ │ │ │ 16248: 00b19cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 16249: 008c5e70 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 16249: 008c5e88 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 16250: 00aaf12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 16251: 00b175ea 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 16252: 0069e7e5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 16253: 005e97e1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 16252: 0069e7f5 356 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 16253: 005e97f1 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 16254: 00b19290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 16255: 00ab2c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 16256: 0045f945 52 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 16257: 004af685 72 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 16258: 00b19084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 16259: 00b18d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 16260: 00abeca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_TID_CPU_MAP_EVENT │ │ │ │ 16261: 003a1ff9 356 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 16262: 00ab9b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 16263: 00b17bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 16264: 004a2949 124 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 16265: 006b7d61 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 16265: 006b7d71 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 16266: 00ac3ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 16267: 00b17da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 16268: 00553ee9 4 FUNC GLOBAL DEFAULT 12 helper_vcipher │ │ │ │ 16269: 00b18650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 16270: 00ac0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 16271: 00b19518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 16272: 006c6ce9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 16272: 006c6cf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 16273: 00b19930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 16274: 00ac1650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 16275: 00a026a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSUBS │ │ │ │ 16276: 00b17f16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 16277: 00ac2060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 16278: 00aad2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 16279: 004463fd 148 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 16280: 006a6a11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 16280: 006a6a21 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 16281: 00b17fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 16282: 00b19dea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 16283: 00b17686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 16284: 00688fc1 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 16284: 00688fd1 64 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 16285: 00a05edc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPN │ │ │ │ 16286: 00b19410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 16287: 00a05abc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GERPP │ │ │ │ 16288: 00b19c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 16289: 00aafb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 16290: 00ab907c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 16291: 0054031d 198 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtdp │ │ │ │ 16292: 00abb780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 16293: 006492f1 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 16293: 00649301 292 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ 16294: 004f9135 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 16295: 00ab6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 16296: 00b19c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 16297: 00ab06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 16298: 00aacb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 16299: 006d5a59 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 16299: 006d5a69 196 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ 16300: 00b17a5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_OUT_DSTATE │ │ │ │ - 16301: 0071fee5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 16302: 006b0261 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 16301: 0071fef5 138 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 16302: 006b0271 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 16303: 00b17d4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 16304: 002dcdd9 228 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 16305: 00b18370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ 16306: 00b18a2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_PCI_SET_OBIO_IRQ_DSTATE │ │ │ │ - 16307: 005cb75d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 16307: 005cb76d 6 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 16308: 00b17d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 16309: 00714349 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 16310: 005d9569 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 16309: 00714359 10 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 16310: 005d9579 1620 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 16311: 00b1912a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 16312: 003a3d7d 38 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 16313: 002ed985 68 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 16314: 00504ff5 128 FUNC GLOBAL DEFAULT 12 helper_store_dbatl │ │ │ │ 16315: 00ab4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TBD_EVENT │ │ │ │ 16316: 00552731 198 FUNC GLOBAL DEFAULT 12 helper_VADDECUQ │ │ │ │ 16317: 00b175b0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 16318: 00b183a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 16319: 00aae954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 16320: 00623ec9 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 16320: 00623ed9 184 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 16321: 00ac3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_EVENT │ │ │ │ 16322: 003dfd65 196 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 16323: 005d351d 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 16324: 0060fbf5 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 16323: 005d352d 120 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 16324: 0060fc05 72 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 16325: 00b194ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ 16326: 00504df1 516 FUNC GLOBAL DEFAULT 12 helper_store_dbatu │ │ │ │ - 16327: 006ba521 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 16327: 006ba531 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 16328: 00abbf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 16329: 0041c8d5 82 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 16330: 00594135 220 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ + 16330: 00594145 220 FUNC GLOBAL DEFAULT 12 decNumberToUInt32 │ │ │ │ 16331: 004f8581 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 16332: 00440311 164 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 16333: 004fe485 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 16334: 002a16dd 108 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 16335: 004b5d35 92 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 16336: 002f5769 6 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 16337: 00293501 72 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 16338: 00af71ec 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 16339: 0069b8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 16340: 0084e19c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 16339: 0069b8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 16340: 0084e1b4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 16341: 00434801 2888 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 16342: 00b179ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 16343: 00b175ed 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 16344: 00469a09 64 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 16345: 00b17bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 16346: 009b9ed8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 16347: 00b199c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 16348: 00ab9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ 16349: 00534e5d 2 FUNC GLOBAL DEFAULT 12 hreg_update_pmu_hflags │ │ │ │ 16350: 00534e85 100 FUNC GLOBAL DEFAULT 12 cpu_interrupt_exittb │ │ │ │ - 16351: 005faee1 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 16351: 005faef1 204 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 16352: 00aba728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_CONTROL_WRITE_EVENT │ │ │ │ 16353: 00b19a2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_DTL_SET_DSTATE │ │ │ │ 16354: 00ac41d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 16355: 00355df1 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 16356: 00372ae5 70 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 16357: 00ac3734 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 16358: 00b19250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 16359: 00abff90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 16360: 00721199 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 16360: 007211a9 8 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 16361: 00b18ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_ADU_XSCOM_WRITE_DSTATE │ │ │ │ 16362: 00b176c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 16363: 00ab1624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 16364: 00a13034 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbd │ │ │ │ 16365: 00ab825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 16366: 00b186ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 16367: 00abf7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 16368: 0028c0bd 66 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 16369: 008da9d0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 16369: 008da9e8 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 16370: 00b1779a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 16371: 00534a85 552 FUNC GLOBAL DEFAULT 12 ppc_gdb_init │ │ │ │ 16372: 00b19aa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16373: 00a12fb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_6xx_tlbi │ │ │ │ - 16374: 0072f6c9 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 16374: 0072f6d9 192 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 16375: 00abd498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 16376: 00b198a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 16377: 006a1e9d 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 16377: 006a1ead 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 16378: 00b18d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 16379: 002655e5 88 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 16380: 00720179 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 16380: 00720189 252 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 16381: 00b18754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 16382: 00b18f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_WRITE_DSTATE │ │ │ │ 16383: 0045bcb1 172 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ - 16384: 0059c229 148 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ + 16384: 0059c239 148 FUNC GLOBAL DEFAULT 12 decimal128Canonical │ │ │ │ 16385: 00b185be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 16386: 00abf9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ 16387: 00b193fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_REGION_INFO_DSTATE │ │ │ │ 16388: 00498211 104 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 16389: 002efc3d 44 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ 16390: 004f8309 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 16391: 0040eadd 172 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ - 16392: 00596e4d 168 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ + 16392: 00596e5d 168 FUNC GLOBAL DEFAULT 12 decNumberCompareTotal │ │ │ │ 16393: 00b1900c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 16394: 00abed54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 16395: 00abef54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 16396: 00aba7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_READ_EVENT │ │ │ │ 16397: 009fa7b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 16398: 00b18906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 16399: 00b189b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 16400: 00b18e20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ 16401: 00455375 224 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 16402: 00686829 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 16402: 00686839 420 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ 16403: 005030f5 140 FUNC GLOBAL DEFAULT 12 ppc_store_sdr1 │ │ │ │ 16404: 00456b81 84 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 16405: 00a1754c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_sler │ │ │ │ 16406: 0053c6e9 206 FUNC GLOBAL DEFAULT 12 helper_FRES │ │ │ │ 16407: 00b1916e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 16408: 006f45a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 16408: 006f45b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 16409: 00b177a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ 16410: 00b193ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ 16411: 0044e011 8 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 16412: 008da9f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 16412: 008daa0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ 16413: 004c4acd 512 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 16414: 00b19cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 16415: 00b197dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 16416: 006abde9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 16416: 006abdf9 252 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 16417: 00ab7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_CTRL_READ_EVENT │ │ │ │ 16418: 00ac029c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 16419: 00ac321c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 16420: 00aab0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 16421: 006f2fd9 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 16422: 006d656d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 16421: 006f2fe9 224 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 16422: 006d657d 100 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 16423: 00aad1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 16424: 00480465 188 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ - 16425: 00590d09 144 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ + 16425: 00590d1d 144 FUNC GLOBAL DEFAULT 12 spr_write_40x_dbcr0 │ │ │ │ 16426: 00b196e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 16427: 00b1806e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 16428: 005b8cf5 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ - 16429: 00686395 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 16428: 005b8d05 284 FUNC GLOBAL DEFAULT 12 vfio_pci_register_req_notifier │ │ │ │ + 16429: 006863a5 380 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 16430: 00aab040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ 16431: 0029933d 320 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 16432: 006eebd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 16432: 006eebe1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 16433: 00b1840a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 16434: 00b17a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 16435: 00446491 224 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 16436: 00b19794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 16437: 00ac0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ 16438: 002b4499 240 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 16439: 00abd4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 16440: 00688819 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 16441: 0071e961 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 16440: 00688829 88 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 16441: 0071e971 108 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 16442: 00abd508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 16443: 0061bc29 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 16443: 0061bc39 140 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 16444: 00a167e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRINTXQ │ │ │ │ 16445: 00b1961c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 16446: 006c1155 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 16447: 006067bd 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ + 16446: 006c1165 68 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 16447: 006067cd 156 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context_locked │ │ │ │ 16448: 0033e9d9 320 FUNC GLOBAL DEFAULT 12 isa_bus_new │ │ │ │ 16449: 004f4e09 26 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 16450: 0043639d 152 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 16451: 00622259 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 16451: 00622269 312 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 16452: 00aaf6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 16453: 009f9080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 16454: 00a0cfc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvsdqp │ │ │ │ 16455: 00329961 70 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 16456: 00b181c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 16457: 00463c79 92 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 16458: 00ab4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ 16459: 00aba798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_TIMER16_WRITE_EVENT │ │ │ │ 16460: 004f5f5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 16461: 006acea5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 16461: 006aceb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 16462: 00476b65 52 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 16463: 0071050d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 16464: 006e2cf9 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 16463: 0071051d 52 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 16464: 006e2d09 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 16465: 00a07dcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHM │ │ │ │ 16466: 009f8840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 16467: 004fe775 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 16468: 00ac1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DCR_WRITE_EVENT │ │ │ │ 16469: 00aab760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 16470: 00b1810c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 16471: 00a14450 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMSHS │ │ │ │ @@ -16488,63 +16488,63 @@ │ │ │ │ 16484: 00b181a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 16485: 0053cdf5 128 FUNC GLOBAL DEFAULT 12 helper_FTSQRT │ │ │ │ 16486: 00ab0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 16487: 00aba618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_READING_COUNTER_EVENT │ │ │ │ 16488: 00abc760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 16489: 00aada34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_SIZE_LO_EVENT │ │ │ │ 16490: 00aac1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 16491: 006da8c5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 16491: 006da8d5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 16492: 0039baf5 180 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ - 16493: 006e1e35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ + 16493: 006e1e45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyValueList │ │ │ │ 16494: 00ab0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 16495: 006e59bd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 16495: 006e59cd 232 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 16496: 00ab6e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 16497: 00abbcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 16498: 006ef32d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 16498: 006ef33d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 16499: 00ab36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 16500: 00b18cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ 16501: 00b17a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_FEATURES_READ_DSTATE │ │ │ │ 16502: 00a0548c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBSWS │ │ │ │ - 16503: 005ff875 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 16503: 005ff885 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 16504: 00479b71 260 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 16505: 002c73d5 192 FUNC GLOBAL DEFAULT 12 aml_unicode │ │ │ │ 16506: 00aad6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_OUT_EVENT │ │ │ │ 16507: 003a01d5 72 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 16508: 00296f91 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 16509: 00aad694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_CLASS_INIT_OUT_EVENT │ │ │ │ 16510: 004e8cd9 220 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 16511: 006bd9bd 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 16512: 0062accd 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 16511: 006bd9cd 132 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 16512: 0062acdd 116 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 16513: 004e9335 126 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 16514: 00ac0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 16515: 00ab4344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ - 16516: 006c7d75 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ + 16516: 006c7d85 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelBaselineInfo │ │ │ │ 16517: 00b19964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_DSTATE │ │ │ │ 16518: 00aafa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 16519: 006d05d5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 16519: 006d05e5 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 16520: 0040e75d 264 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 16521: 0032cb19 136 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 16522: 00ab5034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 16523: 00470409 120 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 16524: 00b17e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 16525: 00aaca40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 16526: 0049fe1d 228 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 16527: 009fc308 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 16528: 00ac30b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 16529: 005edc11 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 16529: 005edc21 1540 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 16530: 00ac1eb8 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 16531: 00443ccd 22 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 16532: 00b17c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 16533: 006c7235 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 16534: 005d2569 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 16535: 0060286d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 16533: 006c7245 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 16534: 005d2579 320 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 16535: 0060287d 244 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 16536: 00abbd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 16537: 00b17609 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_accelerator_c │ │ │ │ 16538: 002a9ec1 72 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 16539: 0069c371 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 16539: 0069c381 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ 16540: 00a080e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBECUQ │ │ │ │ 16541: 004ca629 52 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 16542: 00aaf48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 16543: 00ac3520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ 16544: 0053d73d 16 FUNC GLOBAL DEFAULT 12 helper_efssub │ │ │ │ 16545: 004e0835 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 16546: 0055585d 6 FUNC GLOBAL DEFAULT 12 helper_rfi │ │ │ │ @@ -16556,15 +16556,15 @@ │ │ │ │ 16552: 00abfdb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ 16553: 004e0bc1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 16554: 00b187c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 16555: 00abdb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 16556: 00aad278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ 16557: 004cb285 176 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 16558: 00b18e18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 16559: 0070e499 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 16559: 0070e4a9 158 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 16560: 004461b5 324 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 16561: 00ac3948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_LAUNCH_MEASURE_EVENT │ │ │ │ 16562: 0033eb19 8 FUNC GLOBAL DEFAULT 12 isa_bus_register_input_irqs │ │ │ │ 16563: 00aaebe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 16564: 00ab34d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 16565: 005523c9 48 FUNC GLOBAL DEFAULT 12 helper_vclzb │ │ │ │ 16566: 00b19e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ @@ -16575,53 +16575,53 @@ │ │ │ │ 16571: 00abcee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 16572: 0053c095 150 FUNC GLOBAL DEFAULT 12 helper_FRIM │ │ │ │ 16573: 005523f9 48 FUNC GLOBAL DEFAULT 12 helper_vclzh │ │ │ │ 16574: 0053becd 150 FUNC GLOBAL DEFAULT 12 helper_FRIN │ │ │ │ 16575: 003a3db5 78 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 16576: 0053bffd 150 FUNC GLOBAL DEFAULT 12 helper_FRIP │ │ │ │ 16577: 00b1a394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 16578: 005dc281 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 16578: 005dc291 132 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 16579: 00aaf68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ 16580: 004d72c9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 16581: 00aac208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 16582: 0037363d 272 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 16583: 00b1863c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 16584: 005e2d51 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ - 16585: 005b17ed 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 16586: 0069de19 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 16584: 005e2d61 100 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 16585: 005b17fd 28 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ + 16586: 0069de29 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 16587: 00ac2dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 16588: 004e4341 84 FUNC GLOBAL DEFAULT 12 accel_irqchip_add_msi_route │ │ │ │ 16589: 002ec1ed 124 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 16590: 00497035 184 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 16591: 0071029d 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 16591: 007102ad 102 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 16592: 0053bf65 150 FUNC GLOBAL DEFAULT 12 helper_FRIZ │ │ │ │ 16593: 004e9645 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ - 16594: 005af419 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 16595: 006a8a79 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16594: 005af429 100 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ + 16595: 006a8a89 196 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 16596: 003515f1 110 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 16597: 00ab5224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 16598: 00b1998e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 16599: 00ab1944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 16600: 00aadd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ 16601: 00b18c06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_LEGACY_DRIVE_FOUND_DSTATE │ │ │ │ - 16602: 005e3f01 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 16602: 005e3f11 180 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 16603: 00b18178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 16604: 00af60c4 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 16605: 00b18e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 16606: 0039b38d 116 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 16607: 00ab2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 16608: 00a06d4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDQP │ │ │ │ 16609: 00aba128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 16610: 00b17f2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 16611: 00b19540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 16612: 006f1ae9 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 16612: 006f1af9 196 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 16613: 0039b075 72 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 16614: 005351fd 1448 FUNC GLOBAL DEFAULT 12 register_generic_sprs │ │ │ │ 16615: 004b61d9 84 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 16616: 005d4f95 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 16616: 005d4fa5 2 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 16617: 00ab7fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_INDIRECT_EVENT │ │ │ │ 16618: 00263d5d 380 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 16619: 00aaad80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 16620: 00abe330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 16621: 002c29a9 188 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ 16622: 004e14c1 768 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 16623: 0045f251 124 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ @@ -16630,35 +16630,35 @@ │ │ │ │ 16626: 00b18596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 16627: 00b17da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 16628: 00b186e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 16629: 00ab7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_INTERPRET_EVENT │ │ │ │ 16630: 00b18e14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ 16631: 004e2c35 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ 16632: 004499a5 4 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 16633: 005cad79 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 16633: 005cad89 6 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 16634: 00a00610 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 16635: 00b189a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 16636: 00ab1d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 16637: 00403b35 120 FUNC GLOBAL DEFAULT 12 vfio_cpr_reboot_notifier │ │ │ │ 16638: 00b18ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_INSTANCE_TO_PACKAGE_DSTATE │ │ │ │ 16639: 00b18e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 16640: 009fcd58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ 16641: 00abcbd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DETACH_EVENT │ │ │ │ - 16642: 0072d57d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 16642: 0072d58d 348 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 16643: 00b1843e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 16644: 00b178b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 16645: 00632d79 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 16645: 00632d89 158 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 16646: 00ab4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 16647: 00aaac94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 16648: 00b19bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_SKEYS_DSTATE │ │ │ │ 16649: 004e3279 136 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 16650: 00698dbd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 16650: 00698dcd 200 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 16651: 004deaad 780 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_var │ │ │ │ 16652: 00b199ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 16653: 00694511 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 16653: 00694521 144 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 16654: 0041b2cd 676 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 16655: 00554ff9 2 FUNC GLOBAL DEFAULT 12 helper_msr_facility_check │ │ │ │ 16656: 00a14c90 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMUL │ │ │ │ 16657: 00aaf07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 16658: 004a2075 476 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 16659: 00b177ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 16660: 00aac830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ @@ -16670,279 +16670,279 @@ │ │ │ │ 16666: 00a0aaa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmad │ │ │ │ 16667: 00b196d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 16668: 0039c5c9 148 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ 16669: 003659c9 120 FUNC GLOBAL DEFAULT 12 igb_receive │ │ │ │ 16670: 004cd5f1 208 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 16671: 00b1857c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 16672: 00ab2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 16673: 006a8041 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 16673: 006a8051 196 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ 16674: 0053b3b9 234 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float128 │ │ │ │ - 16675: 00688729 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 16676: 00733159 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 16675: 00688739 14 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 16676: 00733169 376 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 16677: 00aae2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 16678: 00ab0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ 16679: 00a170a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_atbu │ │ │ │ - 16680: 0086f6a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 16680: 0086f6bc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 16681: 00ab31d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ 16682: 0033ed55 188 FUNC GLOBAL DEFAULT 12 isa_register_ioport │ │ │ │ - 16683: 006b24c9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ - 16684: 005916b1 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ + 16683: 006b24d9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 16684: 005916c5 2 FUNC GLOBAL DEFAULT 12 spr_write_MMCR0_ureg │ │ │ │ 16685: 00b1799a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 16686: 0042ae49 50 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 16687: 00685dad 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 16688: 0086f69c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 16687: 00685dbd 208 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 16688: 0086f6b4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 16689: 003dd705 12 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 16690: 00b1914a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 16691: 00a225f0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 16692: 006e09dd 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 16692: 006e09ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 16693: 00abf434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 16694: 00aaf49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 16695: 00aabc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 16696: 00b197f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ 16697: 004ce575 196 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ 16698: 00a068a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSNMADDSP │ │ │ │ - 16699: 006a343d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 16699: 006a344d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 16700: 00a0ab2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vshasigmaw │ │ │ │ 16701: 00b18f58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_GPT_SET_FREQ_DSTATE │ │ │ │ 16702: 00b18e88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 16703: 006a2689 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 16704: 00708a85 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 16703: 006a2699 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 16704: 00708a95 14 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 16705: 00abb890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ 16706: 00b18a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_INTREG_DSTATE │ │ │ │ - 16707: 006a1479 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 16707: 006a1489 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 16708: 00b19a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_PRINT_DSTATE │ │ │ │ 16709: 00b18820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 16710: 00abd288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 16711: 00b17fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 16712: 00b180c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 16713: 00431809 788 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 16714: 00b1a2d7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_hest_c │ │ │ │ 16715: 00b17e26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DEBUG_EXEC_STALL_DSTATE │ │ │ │ - 16716: 00740689 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ + 16716: 00740699 192 FUNC GLOBAL DEFAULT 12 visit_type_SgxInfo │ │ │ │ 16717: 00b198e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 16718: 0042d2c5 164 FUNC GLOBAL DEFAULT 12 audio_be_by_name │ │ │ │ 16719: 00545279 228 FUNC GLOBAL DEFAULT 12 helper_xscvqpswz │ │ │ │ 16720: 00ac2de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 16721: 00b19abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 16722: 00aab1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 16723: 00a225fc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ 16724: 00454121 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 16725: 00b1a314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 16726: 00ac3968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SEV_EVENT │ │ │ │ 16727: 004e9971 132 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 16728: 0053fedd 240 FUNC GLOBAL DEFAULT 12 helper_xvrsqrtesp │ │ │ │ 16729: 00b175e8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 16730: 006e8e79 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 16731: 0073f12d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 16732: 006e970d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 16730: 006e8e89 188 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 16731: 0073f13d 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 16732: 006e971d 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 16733: 00b19494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 16734: 00ac31bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 16735: 00b1959c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 16736: 00b17f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 16737: 00aae000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 16738: 00b19bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FIRMWARE_LOG_DSTATE │ │ │ │ - 16739: 006ccd61 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ + 16739: 006ccd71 204 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo │ │ │ │ 16740: 002f8c41 2 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ 16741: 004f6f2d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 16742: 00b197d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 16743: 00abd9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 16744: 00ab008c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 16745: 00ab1064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 16746: 004a1329 228 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 16747: 00b17918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 16748: 00408cf1 84 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 16749: 006f43fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 16750: 0062d441 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 16749: 006f440d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 16750: 0062d451 156 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 16751: 00a0079c 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 16752: 00aba888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_TIMEOUT_EVENT │ │ │ │ 16753: 00aada14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_READ_PXM_EVENT │ │ │ │ 16754: 00b1784c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 16755: 00287df1 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 16756: 00ac0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 16757: 00b1904a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 16758: 00b18356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 16759: 00abb530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 16760: 00b175cd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 16761: 00b17958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 16762: 00b17602 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ 16763: 004f6d99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 16764: 005d4f99 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 16765: 005caee9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 16764: 005d4fa9 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 16765: 005caef9 128 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 16766: 009bbcbc 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 16767: 002ba871 42 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 16768: 00b18ab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_STORE_DSTATE │ │ │ │ 16769: 00abfed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 16770: 006da66d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 16771: 008daa44 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 16772: 0072a345 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 16770: 006da67d 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 16771: 008daa5c 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 16772: 0072a355 152 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 16773: 00ab20f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 16774: 006e1431 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 16774: 006e1441 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ 16775: 00ab7218 232 OBJECT GLOBAL DEFAULT 24 hw_pci_host_trace_events │ │ │ │ - 16776: 005e96fd 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 16776: 005e970d 152 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 16777: 00b182b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 16778: 00abd138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 16779: 00b17dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 16780: 00ab36f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 16781: 00b17ebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 16782: 006b6885 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 16782: 006b6895 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 16783: 00abc4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 16784: 0063c421 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 16784: 0063c431 924 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 16785: 00ab8d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 16786: 0047c861 120 FUNC GLOBAL DEFAULT 12 migrate_can_snapshot │ │ │ │ 16787: 00b17db6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 16788: 0039d8dd 94 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 16789: 0073f715 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ - 16790: 006f48e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 16789: 0073f725 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 16790: 006f48f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 16791: 00553685 136 FUNC GLOBAL DEFAULT 12 helper_bcdcpsgn │ │ │ │ 16792: 00b17626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 16793: 006eec85 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 16793: 006eec95 58 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ 16794: 00b18b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VIO_H_REG_CRQ_DSTATE │ │ │ │ - 16795: 006ef681 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 16796: 006a8d05 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 16795: 006ef691 16 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 16796: 006a8d15 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 16797: 00ab0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 16798: 00aabdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 16799: 0049b5f5 316 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 16800: 00b1970c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 16801: 00abf924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 16802: 00ac2030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ 16803: 00377259 32 FUNC GLOBAL DEFAULT 12 desc_ring_fetch_desc │ │ │ │ 16804: 004831b5 76 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 16805: 00aaabd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 16806: 00b18ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 16807: 00461495 204 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 16808: 00702059 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 16808: 00702069 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 16809: 00b17924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 16810: 00b188d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 16811: 00b17b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 16812: 00b19a50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 16813: 004e2211 88 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 16814: 00720e69 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 16814: 00720e79 86 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ 16815: 00539fbd 220 FUNC GLOBAL DEFAULT 12 helper_DXEX │ │ │ │ - 16816: 0072bcfd 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 16817: 00685865 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 16816: 0072bd0d 196 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 16817: 00685875 220 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 16818: 00ab21ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_PM_READ_EVENT │ │ │ │ 16819: 0046db15 200 FUNC GLOBAL DEFAULT 12 cpr_exec_unpersist_state │ │ │ │ 16820: 00b1973e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 16821: 00ab917c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 16822: 006fd37d 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 16822: 006fd38d 212 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 16823: 0047d1d9 34 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ 16824: 002cb3a5 2 FUNC GLOBAL DEFAULT 12 acpi_switch_to_modern_cphp │ │ │ │ - 16825: 008c6068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 16825: 008c6080 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 16826: 00a0926c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCMPEQSP │ │ │ │ 16827: 009bcedc 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 16828: 006d5699 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 16828: 006d56a9 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 16829: 00ab9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 16830: 00ab0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 16831: 00aba198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ 16832: 00456385 216 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 16833: 00b190a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 16834: 00706f11 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 16834: 00706f21 168 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 16835: 00ab2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ 16836: 004ccc81 212 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 16837: 00b1864c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 16838: 00ab2e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 16839: 00b18592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 16840: 0082d89c 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 16841: 006f01e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 16840: 0082d8b4 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 16841: 006f01f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 16842: 00294cdd 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ - 16843: 005bf4e5 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ + 16843: 005bf4f5 220 FUNC GLOBAL DEFAULT 12 virtio_set_features_ex │ │ │ │ 16844: 00aaae70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 16845: 004b6c8d 132 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 16846: 0048d9a9 336 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 16847: 00b199b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 16848: 00294ad9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 16849: 004fa6a5 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchq_le_mmu │ │ │ │ 16850: 00b18e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 16851: 00ab52a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 16852: 00ab90fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 16853: 00b17986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CHANGE_PROCESS_DSTATE │ │ │ │ 16854: 009fdd54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 16855: 00ac1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 16856: 006a1d01 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 16857: 006df5d5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 16856: 006a1d11 132 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 16857: 006df5e5 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 16858: 00b18e38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 16859: 004fe52d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 16860: 00b18d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 16861: 00b18ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 16862: 003df359 84 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 16863: 005b7031 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ - 16864: 0062b551 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 16863: 005b7041 84 FUNC GLOBAL DEFAULT 12 vfio_pci_msix_set_notifiers │ │ │ │ + 16864: 0062b561 136 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 16865: 00abb510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 16866: 00b17cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 16867: 00b177e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 16868: 005cb6f5 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 16868: 005cb705 4 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 16869: 00abd2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 16870: 00ac3430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 16871: 00ab2f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 16872: 00712fcd 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 16872: 00712fdd 88 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 16873: 00b183da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 16874: 00b17dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 16875: 00b19a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 16876: 0063279d 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 16876: 006327ad 1416 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 16877: 0028cb4d 162 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 16878: 00694185 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 16878: 00694195 424 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 16879: 00b17568 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ 16880: 004864c9 62 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 16881: 0069bfed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 16881: 0069bffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 16882: 00b17ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 16883: 0062e969 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 16883: 0062e979 188 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ 16884: 00b17c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 16885: 0048b00d 88 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 16886: 00b18812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ 16887: 0040402d 288 FUNC GLOBAL DEFAULT 12 vfio_legacy_cpr_register_container │ │ │ │ - 16888: 006d35f9 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 16889: 00718661 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 16888: 006d3609 132 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 16889: 00718671 64 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 16890: 00b1795c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 16891: 00a22558 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ 16892: 00537685 180 FUNC GLOBAL DEFAULT 12 helper_DMULQ │ │ │ │ - 16893: 005bc75d 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 16894: 006df695 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 16895: 0070d785 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 16893: 005bc76d 440 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 16894: 006df6a5 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 16895: 0070d795 140 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 16896: 00ab7620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_CFG_RW_EVENT │ │ │ │ 16897: 00ab6d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 16898: 00ab6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 16899: 00ab2084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 16900: 006ccac9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ - 16901: 006d2a9d 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 16902: 005b3d65 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 16900: 006ccad9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_skeys_arg_members │ │ │ │ + 16901: 006d2aad 192 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 16902: 005b3d75 964 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 16903: 00b1975c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 16904: 00b175b6 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 16905: 004a1a91 24 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 16906: 005fed85 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 16906: 005fed95 140 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 16907: 00abeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 16908: 004e7d21 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 16909: 00abfa14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 16910: 00ac2c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 16911: 00b1973a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_COMPLETE_DSTATE │ │ │ │ 16912: 00aabd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 16913: 00b19b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 16914: 00ab6a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 16915: 00ab38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ 16916: 0053a1bd 264 FUNC GLOBAL DEFAULT 12 helper_DIEX │ │ │ │ - 16917: 006f96b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 16917: 006f96c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 16918: 00b196a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 16919: 0053dce1 56 FUNC GLOBAL DEFAULT 12 helper_efdctsidz │ │ │ │ 16920: 003e0805 196 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 16921: 00ab8cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_COMMAND_COMPLETE_EVENT │ │ │ │ 16922: 00b183b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_READ_DSTATE │ │ │ │ 16923: 00b18ffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 16924: 004e85b5 120 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 16925: 00b176dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 16926: 00ab75a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_WRITE_INTREG_EVENT │ │ │ │ 16927: 00ac0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_PIXEL_FORMAT_EVENT │ │ │ │ 16928: 00b187e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 16929: 0062b02d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 16929: 0062b03d 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 16930: 0046a181 42 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 16931: 00b1768e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 16932: 00ac4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 16933: 00b18e22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 16934: 006e2c21 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ - 16935: 006cd4c1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 16934: 006e2c31 200 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValues │ │ │ │ + 16935: 006cd4d1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 16936: 00aac890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ - 16937: 0059cac9 976 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ + 16937: 0059cad9 976 FUNC GLOBAL DEFAULT 12 decimal64ToString │ │ │ │ 16938: 00ab9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 16939: 00aaf9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 16940: 00b19462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 16941: 00a08378 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUBS │ │ │ │ 16942: 00b1818a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 16943: 00b18094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 16944: 00b18af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_WRITE_DSTATE │ │ │ │ @@ -16951,263 +16951,263 @@ │ │ │ │ 16947: 00265489 80 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 16948: 00ab1c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 16949: 00b18afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_IHANDLE_CLOSE_DSTATE │ │ │ │ 16950: 003cb7ed 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 16951: 005403e5 132 FUNC GLOBAL DEFAULT 12 helper_xvtsqrtsp │ │ │ │ 16952: 003a2b29 74 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 16953: 003543e9 124 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 16954: 00728929 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 16954: 00728939 100 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 16955: 009bccc8 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 16956: 00427589 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 16957: 00b18260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 16958: 00b17f26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ 16959: 00483159 92 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 16960: 00b178e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 16961: 005ee409 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 16962: 006940cd 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 16963: 006b9b61 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 16964: 006dbcbd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 16961: 005ee419 236 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 16962: 006940dd 184 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 16963: 006b9b71 224 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 16964: 006dbccd 492 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 16965: 009f8f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 16966: 00b181dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 16967: 006c37cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 16967: 006c37dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 16968: 00aae3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 16969: 00ab8d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_REG_READ_EVENT │ │ │ │ 16970: 00b191ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 16971: 00aac2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 16972: 00386d99 128 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 16973: 00b19b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 16974: 00ab6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ 16975: 004d17e5 252 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 16976: 00b19c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 16977: 00b1766c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 16978: 00615d45 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 16978: 00615d55 136 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 16979: 0037781d 60 FUNC GLOBAL DEFAULT 12 fp_port_enable │ │ │ │ 16980: 00b177e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 16981: 009fc38c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 16982: 00663b51 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 16982: 00663b61 66 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 16983: 0042826d 344 FUNC GLOBAL DEFAULT 12 virtio_acpi_dsdt_add │ │ │ │ 16984: 00aae320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 16985: 00abbfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 16986: 003b1f69 12 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 16987: 00ab4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 16988: 009f8738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 16989: 00b196a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 16990: 00abae78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 16991: 00b17870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 16992: 006a7005 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 16992: 006a7015 68 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 16993: 0054551d 144 FUNC GLOBAL DEFAULT 12 helper_xscvsxddp │ │ │ │ 16994: 00abf2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 16995: 00a136e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DIVWEU │ │ │ │ 16996: 005534ed 408 FUNC GLOBAL DEFAULT 12 helper_bcdctsq │ │ │ │ 16997: 00287871 176 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ 16998: 004d71b9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 16999: 00b18e70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 17000: 005cd835 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 17001: 005c1991 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 17002: 0069cba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 17000: 005cd845 372 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 17001: 005c19a1 96 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 17002: 0069cbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ 17003: 0054a9d5 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNN │ │ │ │ - 17004: 006c7811 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 17005: 00663ab1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 17004: 006c7821 58 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 17005: 00663ac1 160 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 17006: 0054a68d 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERNP │ │ │ │ 17007: 00aba858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_TIMER_IRQ_EVENT │ │ │ │ 17008: 00b19180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 17009: 00286db1 168 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 17010: 0069bce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 17010: 0069bcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 17011: 00b17a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_ACPI_INDEX_WRITE_DSTATE │ │ │ │ 17012: 00508c05 32 FUNC GLOBAL DEFAULT 12 cpu_ppc_increase_tb_by_offset │ │ │ │ 17013: 00b18d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 17014: 00ac01fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 17015: 0068fbdd 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 17016: 0069bb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 17015: 0068fbed 1908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 17016: 0069bb11 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 17017: 00527efd 54 FUNC GLOBAL DEFAULT 12 ppc_get_vscr │ │ │ │ 17018: 00b19678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 17019: 00aab6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ 17020: 00b18f74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_SET_VALUE_DSTATE │ │ │ │ - 17021: 008c5fc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 17022: 0072328d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 17021: 008c5fd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 17022: 0072329d 92 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 17023: 002bb9d1 42 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 17024: 0032e52d 156 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 17025: 00a171b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatl │ │ │ │ 17026: 00ab7f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_QUERY_EVENT │ │ │ │ 17027: 00264ff9 260 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 17028: 0047f5dd 16 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 17029: 00b17c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 17030: 006d8ee1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 17030: 006d8ef1 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 17031: 00ac10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 17032: 0069cc1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 17032: 0069cc2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 17033: 00a10d24 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfsdiv │ │ │ │ 17034: 00b18080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 17035: 00553b7d 480 FUNC GLOBAL DEFAULT 12 helper_bcdtrunc │ │ │ │ 17036: 00b183d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 17037: 002ea49d 8 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ - 17038: 0086f6c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ + 17038: 0086f6e0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_0_len │ │ │ │ 17039: 003920fd 52 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 17040: 002f2bf1 8 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ 17041: 004554ad 16 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 17042: 00ab8e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 17043: 00ac3ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 17044: 0053c4f5 100 FUNC GLOBAL DEFAULT 12 helper_FRSP │ │ │ │ 17045: 00b19028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 17046: 00288a69 324 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 17047: 00a1712c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_ibatu │ │ │ │ 17048: 002f2c51 28 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 17049: 009bd140 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 17050: 006ed9fd 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 17050: 006eda0d 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 17051: 00406d5d 48 FUNC GLOBAL DEFAULT 12 vfio_migration_active │ │ │ │ 17052: 00b18c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 17053: 00395cf9 140 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 17054: 002afec1 164 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 17055: 00aab580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 17056: 002d05d1 16 FUNC GLOBAL DEFAULT 12 OPLSetTimerHandler │ │ │ │ 17057: 00b195f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 17058: 00aac780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 17059: 005431f1 408 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTDP │ │ │ │ 17060: 00b19a82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ 17061: 00aba838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_WRITE_EVENT │ │ │ │ - 17062: 006e50fd 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 17063: 008da9c0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 17062: 006e510d 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 17063: 008da9d8 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 17064: 00404c9d 424 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 17065: 006057c1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 17065: 006057d1 116 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 17066: 00ab8fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 17067: 006c72e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 17067: 006c72f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 17068: 00b18e1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 17069: 00b19512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 17070: 006f68d9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 17070: 006f68e9 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 17071: 004a1db9 54 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 17072: 00ac1014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TB_FLUSH_EVENT │ │ │ │ 17073: 00b17806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 17074: 00b183c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 17075: 00aaebc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 17076: 00ab4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 17077: 004b6fc5 12 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 17078: 00abf1b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 17079: 00abfe04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 17080: 00615b95 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 17080: 00615ba5 116 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 17081: 00b18dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 17082: 00b187ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 17083: 00ab07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 17084: 006ba841 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 17085: 0071da7d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 17086: 006978f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 17084: 006ba851 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 17085: 0071da8d 16 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 17086: 00697901 58 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 17087: 0048f03d 20 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 17088: 0059d7a5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 17089: 006f136d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 17088: 0059d7b5 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 17089: 006f137d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 17090: 00555649 56 FUNC GLOBAL DEFAULT 12 helper_HASHSTP │ │ │ │ 17091: 00b18500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 17092: 00abc750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 17093: 00ab3be4 1792 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 17094: 009b8550 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 17095: 00ac315c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 17096: 00a041fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVDM_le_comp │ │ │ │ 17097: 00b1916c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 17098: 0069f5e5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 17098: 0069f5f5 16 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 17099: 00ab7158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 17100: 00b19b8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 17101: 0062ba19 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ - 17102: 006e2ddd 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ + 17101: 0062ba29 72 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 17102: 006e2ded 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_get_arg_members │ │ │ │ 17103: 00ab002c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 17104: 006c567d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 17104: 006c568d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 17105: 00ac3bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 17106: 00a16c04 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_decr │ │ │ │ 17107: 00443fa1 60 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 17108: 00b17d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 17109: 00286e59 168 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 17110: 00ac1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 17111: 0054a345 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPN │ │ │ │ 17112: 002a5191 140 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 17113: 006b1ef1 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 17113: 006b1f01 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 17114: 00ab7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_WDT_EVENT │ │ │ │ 17115: 009f11b0 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ 17116: 00549ffd 840 FUNC GLOBAL DEFAULT 12 helper_XVF32GERPP │ │ │ │ 17117: 00379a5d 44 FUNC GLOBAL DEFAULT 12 world_free │ │ │ │ 17118: 00b1848c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 17119: 0071f521 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 17119: 0071f531 16 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 17120: 00b194c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ 17121: 00aafcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_CHAN_EXEC_UNDEF_EVENT │ │ │ │ - 17122: 005d2755 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 17123: 00701029 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 17124: 006ce8b1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 17122: 005d2765 292 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 17123: 00701039 132 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 17124: 006ce8c1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 17125: 00aae774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 17126: 003e12d1 576 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 17127: 008da9ec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 17127: 008daa04 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 17128: 00ac3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 17129: 00509725 36 FUNC GLOBAL DEFAULT 12 load_40x_pit │ │ │ │ 17130: 00abe250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 17131: 002758e5 6 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 17132: 00903a40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 17133: 00b199ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 17134: 0047d005 34 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ 17135: 0044db11 148 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 17136: 00b18a08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DINO_CHIP_READ_DSTATE │ │ │ │ 17137: 009fad60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 17138: 00ab3128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 17139: 00b1854a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 17140: 00ab45a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 17141: 00abbe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 17142: 005ff80d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 17142: 005ff81d 104 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 17143: 00440645 16 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 17144: 00ab7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_CHIPTOD_XSCOM_READ_EVENT │ │ │ │ 17145: 004eb585 160 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 17146: 0064686d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 17146: 0064687d 436 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 17147: 0039c401 456 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 17148: 00ac41f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 17149: 009bc1a8 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 17150: 006c6325 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 17150: 006c6335 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 17151: 00aad1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 17152: 00abb590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 17153: 00b17a72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_TIMER_EXPIRED_DSTATE │ │ │ │ 17154: 00ab1594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 17155: 006fd075 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ - 17156: 0059221d 12 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ + 17155: 006fd085 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 17156: 00592231 12 FUNC GLOBAL DEFAULT 12 decContextSetStatusQuiet │ │ │ │ 17157: 003b2edd 136 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 17158: 0068806d 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 17159: 006ee05d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 17158: 0068807d 388 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 17159: 006ee06d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 17160: 00ab0a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 17161: 0042f729 308 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 17162: 00ae4d80 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 17163: 00b19736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 17164: 006f180d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 17164: 006f181d 142 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 17165: 00b18726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 17166: 0071818d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 17166: 0071819d 16 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 17167: 00463b85 120 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 17168: 00b1a2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ 17169: 004fa14d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 17170: 00543059 408 FUNC GLOBAL DEFAULT 12 helper_XVCMPGEDP │ │ │ │ 17171: 00ac1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 17172: 006d1861 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ + 17172: 006d1871 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpu_model_expansion │ │ │ │ 17173: 004f5a2d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 17174: 00b178c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ 17175: 00482ee9 112 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 17176: 00b1806c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 17177: 007247e9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 17177: 007247f9 4 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 17178: 00b1957a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 17179: 00655bd9 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 17180: 00674ca9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 17179: 00655be9 152 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 17180: 00674cb9 14 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 17181: 00ac023c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ - 17182: 0069cd85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 17183: 005ea599 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 17182: 0069cd95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 17183: 005ea5a9 172 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 17184: 00ac39e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 17185: 00b17d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ 17186: 005541f1 170 FUNC GLOBAL DEFAULT 12 helper_dlmzb │ │ │ │ - 17187: 005d5e39 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 17187: 005d5e49 128 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 17188: 00aad218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 17189: 005d5ce9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 17189: 005d5cf9 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 17190: 00b188c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 17191: 009f6950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 17192: 006a6f41 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 17192: 006a6f51 196 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ 17193: 004d7bd1 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 17194: 005e5ab1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 17194: 005e5ac1 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 17195: 004febb5 34 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 17196: 00ac3c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 17197: 003d5519 256 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ 17198: 004581f5 408 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 17199: 00ab32f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 17200: 0036619d 300 FUNC GLOBAL DEFAULT 12 igb_core_post_load │ │ │ │ 17201: 002f0125 60 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 17202: 006993e1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 17202: 006993f1 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 17203: 002f0219 156 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 17204: 00b19e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 17205: 00b188c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ 17206: 004ee3d5 224 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 17207: 00b19d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 17208: 00ab9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 17209: 00ab58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ @@ -17215,173 +17215,173 @@ │ │ │ │ 17211: 00b17976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ 17212: 004499d1 94 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 17213: 00a0bf48 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpsp │ │ │ │ 17214: 00b18fa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_INVALID_DSTATE │ │ │ │ 17215: 00abb6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 17216: 00abcf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 17217: 00b18e34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 17218: 005ddbcd 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 17218: 005ddbdd 156 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 17219: 00396701 30 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 17220: 00446359 22 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 17221: 004fc049 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_be │ │ │ │ 17222: 00ab3268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 17223: 007027b9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 17223: 007027c9 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 17224: 00b19d7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 17225: 00abe8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 17226: 009facdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 17227: 00b184e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 17228: 00a0dfc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpgtfp_dot │ │ │ │ 17229: 00ab4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_COMPLETE_EVENT │ │ │ │ 17230: 00b1840c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 17231: 00554d95 24 FUNC GLOBAL DEFAULT 12 helper_store_dump_spr │ │ │ │ 17232: 00b18698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 17233: 006ec485 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 17234: 00722dfd 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 17233: 006ec495 132 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 17234: 00722e0d 424 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 17235: 009bcd34 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 17236: 00b17d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 17237: 00263a39 24 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 17238: 00b18652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 17239: 006a160d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 17240: 006c7271 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 17239: 006a161d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 17240: 006c7281 58 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 17241: 00407925 812 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 17242: 00aac9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 17243: 00297185 140 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 17244: 004b2ab1 62 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 17245: 005cbf7d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 17245: 005cbf8d 92 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 17246: 00b18c56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 17247: 0039bdb9 228 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 17248: 00abfb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 17249: 00ab924c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 17250: 00aab710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ 17251: 00ab1a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 17252: 00ab7e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_EVENT │ │ │ │ 17253: 002e4cf1 164 FUNC GLOBAL DEFAULT 12 parallel_mm_init │ │ │ │ 17254: 00abc490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 17255: 00600241 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 17255: 00600251 248 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 17256: 00b1879e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 17257: 0060dbcd 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 17257: 0060dbdd 456 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 17258: 00ac1064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ 17259: 004d6dd9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 17260: 00736241 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 17261: 006f003d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 17260: 00736251 84 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 17261: 006f004d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 17262: 00b18eec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 17263: 00ac0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 17264: 00b19468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 17265: 00717d19 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 17265: 00717d29 328 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 17266: 00ab3328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 17267: 0046dae9 44 FUNC GLOBAL DEFAULT 12 cpr_exec_has_state │ │ │ │ 17268: 00aaec04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 17269: 006ef245 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 17269: 006ef255 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 17270: 00286f01 168 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 17271: 00a1376c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_sr │ │ │ │ 17272: 00ac4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ - 17273: 006f8569 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 17273: 006f8579 84 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 17274: 00ac3a14 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 17275: 00b19dba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ 17276: 002c9f49 400 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_checksum │ │ │ │ 17277: 00b185a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 17278: 004b583d 190 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 17279: 00b17a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ - 17280: 0086e7a4 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ + 17280: 0086e7bc 408 OBJECT GLOBAL DEFAULT 14 fd_formats │ │ │ │ 17281: 00ac4458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 17282: 0072c199 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 17282: 0072c1a9 4 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 17283: 00aadb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 17284: 00b1842e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ 17285: 00ab4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RX_RFD_EVENT │ │ │ │ - 17286: 00626249 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 17287: 006f843d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 17286: 00626259 36 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 17287: 006f844d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 17288: 00b19198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 17289: 0071d6e5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 17290: 006fa235 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 17289: 0071d6f5 56 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 17290: 006fa245 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 17291: 00b19a32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_SLB_GET_DSTATE │ │ │ │ 17292: 00527e79 58 FUNC GLOBAL DEFAULT 12 cpu_write_xer │ │ │ │ - 17293: 0062ae3d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 17293: 0062ae4d 6 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 17294: 00a135e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_sr │ │ │ │ 17295: 00b1896a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 17296: 00b18978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 17297: 00ac0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 17298: 00b1964e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ 17299: 00a131c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcipher │ │ │ │ - 17300: 006b8d61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 17300: 006b8d71 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 17301: 00b1a306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 17302: 006dc5f1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 17302: 006dc601 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 17303: 00b195a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 17304: 00704a65 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 17304: 00704a75 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 17305: 00b1858c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 17306: 00abdd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 17307: 006e3951 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 17307: 006e3961 132 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ 17308: 004f52a1 104 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 17309: 00b18626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 17310: 007349bd 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 17310: 007349cd 108 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 17311: 00b18406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 17312: 00b19720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 17313: 00ab9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 17314: 003a2de5 38 FUNC GLOBAL DEFAULT 12 pcie_pri_get_req_alloc │ │ │ │ 17315: 00b198a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 17316: 00aab600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 17317: 006c72ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 17318: 005e56d1 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 17317: 006c72bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 17318: 005e56e1 12 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 17319: 0042fedd 192 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 17320: 002e9d45 10 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 17321: 006f3a79 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 17321: 006f3a89 520 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 17322: 003d5a8d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 17323: 00b187e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 17324: 00b199e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 17325: 00ac44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 17326: 00b18d2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 17327: 006b9485 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 17328: 00621369 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 17327: 006b9495 200 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 17328: 00621379 156 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 17329: 00473f21 516 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ 17330: 00aad794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_TIMER_RELOAD_EVENT │ │ │ │ - 17331: 00663b95 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 17331: 00663ba5 86 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ 17332: 004e2915 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 17333: 005d49a9 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 17333: 005d49b9 136 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 17334: 00b18448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_SEND_RESP_DSTATE │ │ │ │ 17335: 0031dd31 10 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 17336: 005d0d25 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 17336: 005d0d35 124 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 17337: 00ac12bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 17338: 002ba7f5 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 17339: 00b187dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 17340: 004fe531 14 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 17341: 0071cc19 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 17342: 005e8e5d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 17341: 0071cc29 244 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 17342: 005e8e6d 76 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 17343: 002dece5 232 FUNC GLOBAL DEFAULT 12 fdctrl_reset │ │ │ │ 17344: 00286841 176 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 17345: 00b17a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_CLASS_INIT_OUT_DSTATE │ │ │ │ 17346: 003e25e9 156 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 17347: 002a0e05 18 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 17348: 00b190ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 17349: 00ac3aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 17350: 00b1a3bc 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 17351: 00b18390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 17352: 00a0ff38 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsid │ │ │ │ 17353: 00abfe14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 17354: 0028060d 4352 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 17355: 005bd829 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 17356: 0070d905 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 17357: 006a8941 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 17355: 005bd839 14 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 17356: 0070d915 4 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 17357: 006a8951 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 17358: 00ab7530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_CLEAR_REQUEST_EVENT │ │ │ │ 17359: 00aad088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 17360: 00aabecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 17361: 002ed929 90 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 17362: 00606d41 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 17363: 006a67b5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 17362: 00606d51 224 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 17363: 006a67c5 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 17364: 00ab5384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 17365: 0067245d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 17365: 0067246d 228 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 17366: 00b175d4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 17367: 00ab48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 17368: 00b180bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 17369: 00aaac74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ 17370: 0053d28d 64 FUNC GLOBAL DEFAULT 12 helper_efsctuiz │ │ │ │ 17371: 004e0e11 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 17372: 009fac58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 17373: 0028e6ed 84 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 17374: 00ab0b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 17375: 00b197fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 17376: 0062a09d 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 17376: 0062a0ad 220 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 17377: 00b18c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 17378: 00b19208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 17379: 00a166dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRNDQ │ │ │ │ 17380: 00538e39 196 FUNC GLOBAL DEFAULT 12 helper_DCTDP │ │ │ │ 17381: 00b198ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ 17382: 00b18f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_COUNTER_INVALID_DSTATE │ │ │ │ 17383: 00454461 156 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ @@ -17390,64 +17390,64 @@ │ │ │ │ 17386: 00ab3658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 17387: 00b18172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ 17388: 004e1159 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 17389: 00b1881c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 17390: 00b19958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ 17391: 004e12cd 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 17392: 00aae1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 17393: 0068706d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 17393: 0068707d 412 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 17394: 00500181 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 17395: 00abcfe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 17396: 00ab5564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 17397: 00abd038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CONTAINER_DISCONNECT_EVENT │ │ │ │ 17398: 00aac700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 17399: 00328b99 132 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 17400: 00b19dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_DSTATE │ │ │ │ 17401: 00b183e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 17402: 00b184ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 17403: 00b19014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 17404: 00622391 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 17404: 006223a1 244 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 17405: 00ac3a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 17406: 00b18aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_STORE_TSR_DSTATE │ │ │ │ 17407: 0028a37d 240 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 17408: 00ac22f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 17409: 00ab8eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 17410: 00ab7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UNMAP_EVENT │ │ │ │ 17411: 00b18992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 17412: 009febc4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 17413: 005d0775 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 17413: 005d0785 92 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 17414: 00aada84 196 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 17415: 009c3f20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 17416: 00b1922a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 17417: 00abbd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 17418: 00b192fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 17419: 00b19094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 17420: 009bc8a0 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 17421: 00b18054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 17422: 00b17cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 17423: 00aba1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 17424: 00abe154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 17425: 0072a441 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 17425: 0072a451 66 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 17426: 00ab5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 17427: 00ab981c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 17428: 00aac940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 17429: 00b17c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 17430: 00489bdd 36 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 17431: 004e3f39 100 FUNC GLOBAL DEFAULT 12 accel_pre_resume │ │ │ │ 17432: 00a03fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_comp │ │ │ │ 17433: 00aab550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 17434: 0028e38d 184 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ 17435: 00482d69 40 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ 17436: 0053c619 206 FUNC GLOBAL DEFAULT 12 helper_FRE │ │ │ │ - 17437: 006b04b1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 17437: 006b04c1 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 17438: 00b19846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 17439: 00b17d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 17440: 00b17d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 17441: 00b18ece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 17442: 0070def5 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 17442: 0070df05 68 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 17443: 00b17622 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 17444: 00aafffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 17445: 00ab6270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 17446: 00463ef1 4 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 17447: 00b18cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 17448: 00b175d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 17449: 00509b95 140 FUNC GLOBAL DEFAULT 12 ppc_get_vcpu_by_pir │ │ │ │ @@ -17456,33 +17456,33 @@ │ │ │ │ 17452: 009f4fb8 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 17453: 00ab0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 17454: 00ab14e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 17455: 00ab2a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 17456: 00b17758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 17457: 00ab6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 17458: 00b19cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 17459: 005fdc5d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 17459: 005fdc6d 160 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 17460: 002f2bf9 88 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 17461: 005db7b5 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 17462: 005d2711 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 17461: 005db7c5 104 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 17462: 005d2721 66 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ 17463: 00264645 42 FUNC GLOBAL DEFAULT 12 target_big_endian │ │ │ │ - 17464: 006ac70d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 17464: 006ac71d 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ 17465: 00508f11 192 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_decr │ │ │ │ - 17466: 00620e4d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 17466: 00620e5d 120 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 17467: 00ab1fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 17468: 00ac3c80 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 17469: 00a10e2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfssub │ │ │ │ 17470: 00b181fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUPERIO_CREATE_SERIAL_DSTATE │ │ │ │ 17471: 00b178ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 17472: 005bef79 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 17472: 005bef89 144 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 17473: 00b19ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 17474: 002c21d9 260 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 17475: 006b8b45 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 17475: 006b8b55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ 17476: 0045f5ad 16 FUNC GLOBAL DEFAULT 12 qemu_force_shutdown_requested │ │ │ │ - 17477: 006fe3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 17477: 006fe409 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 17478: 00b19d66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 17479: 00a11e28 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubdp │ │ │ │ 17480: 002c2495 192 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 17481: 004ea4a9 134 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 17482: 00b1927c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 17483: 00b19d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 17484: 00b18082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ @@ -17498,111 +17498,111 @@ │ │ │ │ 17494: 0054e32d 176 FUNC GLOBAL DEFAULT 12 helper_VMSUMUBM │ │ │ │ 17495: 004b4395 156 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 17496: 00abee54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 17497: 00abe904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 17498: 00b1a378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 17499: 00b179ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ 17500: 0043f645 220 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 17501: 0072e3e1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 17501: 0072e3f1 604 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 17502: 00285619 200 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 17503: 006db445 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 17503: 006db455 272 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ 17504: 00449621 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 17505: 00ac127c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 17506: 00ac124c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 17507: 002c70b9 796 FUNC GLOBAL DEFAULT 12 aml_touuid │ │ │ │ 17508: 00ab55a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 17509: 00b19c2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 17510: 00288ef5 328 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 17511: 009c3f98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 17512: 00685559 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 17513: 0060249d 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 17512: 00685569 392 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 17513: 006024ad 60 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ 17514: 00554d49 52 FUNC GLOBAL DEFAULT 12 helper_tbegin │ │ │ │ - 17515: 006b1d01 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 17516: 006c9549 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 17515: 006b1d11 496 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 17516: 006c9559 204 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 17517: 00b18788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 17518: 00abff60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ 17519: 0050be1d 276 FUNC GLOBAL DEFAULT 12 ppc4xx_dma_init │ │ │ │ 17520: 004f75f5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 17521: 00b176da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 17522: 009f8000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 17523: 0069ca01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 17523: 0069ca11 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 17524: 00abb7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 17525: 0071f055 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 17525: 0071f065 68 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 17526: 00b18e8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 17527: 006b9199 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 17527: 006b91a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ 17528: 00b18e8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RPMB_READ_BLOCK_DSTATE │ │ │ │ 17529: 00456631 820 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 17530: 009f06a4 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 17531: 004fbe3d 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchq_be_mmu │ │ │ │ 17532: 009bc924 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 17533: 006b6b3d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 17533: 006b6b4d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 17534: 009fade4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 17535: 00b18338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 17536: 00aab7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 17537: 004fea7d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 17538: 00b17d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 17539: 00b19dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 17540: 00b188c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 17541: 0070daf9 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 17541: 0070db09 84 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 17542: 0054592d 78 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwdp │ │ │ │ 17543: 00443ea1 68 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 17544: 002c332d 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 17545: 0031e661 96 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 17546: 004e3ed5 100 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ 17547: 002b6195 8 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 17548: 0069c7a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 17549: 00735975 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 17548: 0069c7b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 17549: 00735985 14 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 17550: 00ab4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 17551: 00727ad9 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 17551: 00727ae9 572 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 17552: 00ac1d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 17553: 005d4f01 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 17553: 005d4f11 116 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 17554: 00b190e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 17555: 003e0aa5 8 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 17556: 002f750d 164 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 17557: 0034cc05 72 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 17558: 006dad11 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 17558: 006dad21 108 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 17559: 00ab5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 17560: 00ab4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 17561: 005d4df1 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 17561: 005d4e01 272 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 17562: 00ab4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ - 17563: 0059ad15 180 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ + 17563: 0059ad25 180 FUNC GLOBAL DEFAULT 12 decNumberMinus │ │ │ │ 17564: 00ac4578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ 17565: 00b18b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PUT_DSTATE │ │ │ │ 17566: 0044d5a9 20 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 17567: 00b17dd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 17568: 00609a3d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 17569: 006e9fe5 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 17568: 00609a4d 160 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 17569: 006e9ff5 228 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 17570: 00365c69 372 FUNC GLOBAL DEFAULT 12 igb_core_write │ │ │ │ 17571: 00ab4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ - 17572: 005904a5 120 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ + 17572: 005904b9 120 FUNC GLOBAL DEFAULT 12 spr_write_tbl │ │ │ │ 17573: 002cb3c9 2 FUNC GLOBAL DEFAULT 12 acpi_memory_ospm_status │ │ │ │ 17574: 00b1964a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 17575: 00288351 280 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ 17576: 00b18c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_REG_WRITE_DSTATE │ │ │ │ 17577: 00482ed1 20 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ 17578: 004f7f81 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 17579: 00aac8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 17580: 005e3281 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 17580: 005e3291 200 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 17581: 00abd278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 17582: 00aaf34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 17583: 0059051d 120 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ - 17584: 007130dd 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 17583: 00590531 120 FUNC GLOBAL DEFAULT 12 spr_write_tbu │ │ │ │ + 17584: 007130ed 94 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ 17585: 004ee4b5 172 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ 17586: 00a12b90 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtsteq │ │ │ │ - 17587: 00632535 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 17587: 00632545 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 17588: 00b1a2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 17589: 006f3ec1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 17589: 006f3ed1 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 17590: 00b18610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 17591: 00aac910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 17592: 00b180c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 17593: 00abf714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 17594: 00b19ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 17595: 00620ec5 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 17595: 00620ed5 76 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 17596: 00abf4f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 17597: 0069af85 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 17597: 0069af95 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 17598: 00b19d46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 17599: 004e7eb1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 17600: 00509581 76 FUNC GLOBAL DEFAULT 12 cpu_ppc_tb_free │ │ │ │ 17601: 00b18bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 17602: 00b180a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 17603: 00ac4b90 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 17604: 00b1970a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ @@ -17612,168 +17612,168 @@ │ │ │ │ 17608: 00b19112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 17609: 00aabcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 17610: 00b182c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 17611: 00abd4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 17612: 009f9524 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 17613: 0048fcb1 92 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 17614: 00b17f9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 17615: 0070d909 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 17616: 006dd6dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 17615: 0070d919 112 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 17616: 006dd6ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 17617: 00ab6c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 17618: 00abea74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 17619: 00b17ed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 17620: 00b177e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 17621: 004e8751 124 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ 17622: 004f7db9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 17623: 00b17810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 17624: 009fd8b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 17625: 00ac2ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 17626: 005fef31 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 17626: 005fef41 120 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ 17627: 00455511 90 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 17628: 00abd398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 17629: 00ab98ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ 17630: 00ab3938 140 OBJECT GLOBAL DEFAULT 24 hw_misc_macio_trace_events │ │ │ │ - 17631: 005bf315 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 17631: 005bf325 140 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 17632: 00b17e1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_DSTATE │ │ │ │ 17633: 002f543d 124 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 17634: 00ab1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ 17635: 004e0edd 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ 17636: 00b17e5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_SET_IRQ_RAISE_DSTATE │ │ │ │ - 17637: 005fbad9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 17637: 005fbae9 2996 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 17638: 00b18b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_AWAITING_QUIESCE_DSTATE │ │ │ │ 17639: 00b185f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 17640: 006f5eb5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 17640: 006f5ec5 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ 17641: 004e55b1 640 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 17642: 00aaf4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 17643: 009f8dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 17644: 00aae4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 17645: 00ab9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 17646: 00b18fa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ 17647: 00a0a268 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_fpscr │ │ │ │ 17648: 004e119d 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 17649: 00b17708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 17650: 00a1502c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DENBCD │ │ │ │ 17651: 004fea65 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ 17652: 004e1331 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 17653: 00ab3698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 17654: 0072e1cd 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 17654: 0072e1dd 320 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 17655: 00ac38a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 17656: 00aaf60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 17657: 00b19cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 17658: 00b194aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 17659: 00b1926e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 17660: 006afd25 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 17660: 006afd35 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ 17661: 00aad7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_RMV_READ_EVENT │ │ │ │ - 17662: 006f53dd 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 17662: 006f53ed 100 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 17663: 00ab44c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ 17664: 0045645d 78 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 17665: 004eee19 168 FUNC GLOBAL DEFAULT 12 translator_ldl_end │ │ │ │ 17666: 009f85ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 17667: 00b17dc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 17668: 00aaf91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 17669: 00ac2e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 17670: 004f887d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 17671: 00abaa98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_USER_EVENT │ │ │ │ 17672: 00ac28d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 17673: 006d2e11 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 17673: 006d2e21 1164 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ 17674: 0040cdd5 40 FUNC GLOBAL DEFAULT 12 vfio_user_getfds │ │ │ │ - 17675: 0073409d 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 17675: 007340ad 130 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 17676: 00abdf94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 17677: 006e5bed 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 17678: 0069c461 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 17677: 006e5bfd 64 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 17678: 0069c471 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 17679: 009bb7fc 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 17680: 00ab9bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 17681: 00b1899e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 17682: 00ab1d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 17683: 00291585 252 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 17684: 007030f9 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 17684: 00703109 212 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 17685: 004fb151 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchq_le │ │ │ │ 17686: 00ac0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 17687: 00abad98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 17688: 0069cab5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 17688: 0069cac5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 17689: 00b18770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 17690: 002c53d9 80 FUNC GLOBAL DEFAULT 12 aml_break │ │ │ │ 17691: 004fe651 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 17692: 00ab2c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 17693: 002cb409 6 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 17694: 00a10670 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstgt │ │ │ │ 17695: 00b18ec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 17696: 00b19b78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 17697: 00b19bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 17698: 00ab0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 17699: 00623615 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 17699: 00623625 14 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 17700: 00ab7128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 17701: 00698215 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 17701: 00698225 144 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 17702: 00ab7380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_MEM_VALID_EVENT │ │ │ │ 17703: 00b19ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 17704: 006dd3b5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 17704: 006dd3c5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 17705: 00440ef5 116 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 17706: 005e96a5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 17706: 005e96b5 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 17707: 00abad78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 17708: 00b18bd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 17709: 0054563d 220 FUNC GLOBAL DEFAULT 12 helper_xscvsxdsp │ │ │ │ 17710: 00aaf99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 17711: 00b19bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ - 17712: 00590bbd 112 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ + 17712: 00590bd1 112 FUNC GLOBAL DEFAULT 12 spr_write_sdr1 │ │ │ │ 17713: 00ac3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 17714: 00abedf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 17715: 00355259 72 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 17716: 00b18786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 17717: 00b17740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 17718: 00357135 92 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ 17719: 00aaf9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNMAP_BLOB_EVENT │ │ │ │ 17720: 00a0f5f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xssubqp │ │ │ │ - 17721: 006f3a3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 17721: 006f3a4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 17722: 002e961d 92 FUNC GLOBAL DEFAULT 12 ptimer_set_limit │ │ │ │ 17723: 00ab37a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 17724: 00290bd1 124 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ 17725: 00b18a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_CLEAR_IRQ_DSTATE │ │ │ │ 17726: 009fdfe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 17727: 004e4161 236 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ 17728: 00454ee5 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 17729: 0043fd2d 308 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 17730: 00abbbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 17731: 00712c39 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 17731: 00712c49 50 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 17732: 0054ddcd 110 FUNC GLOBAL DEFAULT 12 helper_VMHADDSHS │ │ │ │ 17733: 00b17f90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 17734: 00abcdc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 17735: 0042ef61 112 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 17736: 00b19232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 17737: 006d4cf5 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 17737: 006d4d05 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ 17738: 004e0359 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 17739: 0069c119 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 17740: 0060d239 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 17739: 0069c129 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 17740: 0060d249 38 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 17741: 00b19c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ 17742: 00353f89 148 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 17743: 00b19092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 17744: 005916b5 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ - 17745: 006d21b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 17746: 006a36e9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 17744: 005916c9 44 FUNC GLOBAL DEFAULT 12 spr_read_MMCR2_ureg │ │ │ │ + 17745: 006d21c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 17746: 006a36f9 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 17747: 00abf304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 17748: 00b199e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 17749: 00543781 360 FUNC GLOBAL DEFAULT 12 helper_XVCMPGTSP │ │ │ │ 17750: 00aac498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 17751: 006228dd 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 17751: 006228ed 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 17752: 0027597d 136 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 17753: 0054f2f5 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVHM_be_comp │ │ │ │ 17754: 00ab93fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 17755: 00408a55 668 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 17756: 006980f5 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 17756: 00698105 142 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 17757: 00aaada0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 17758: 00abddc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ 17759: 00b18532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TX_TFD_DSTATE │ │ │ │ - 17760: 006b7a9d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 17760: 006b7aad 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 17761: 00abecb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 17762: 00b17714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 17763: 005e5a7d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 17763: 005e5a8d 18 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 17764: 00b17efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 17765: 0047d5bd 152 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ - 17766: 00590b31 140 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ + 17766: 00590b45 140 FUNC GLOBAL DEFAULT 12 spr_write_dbatl_h │ │ │ │ 17767: 009fe720 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 17768: 006d22a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 17768: 006d22b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 17769: 00b17a96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_CPU_DSTATE │ │ │ │ 17770: 00b17b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 17771: 00b18bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 17772: 0047bb1d 156 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 17773: 00a11a08 132 OBJECT GLOBAL DEFAULT 24 helper_info_vlogefp │ │ │ │ 17774: 002982d9 74 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 17775: 0054e3dd 168 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHM │ │ │ │ @@ -17781,18 +17781,18 @@ │ │ │ │ 17777: 002f841d 408 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 17778: 00b18fc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 17779: 00a176d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pid │ │ │ │ 17780: 00aad804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_FEATURES_READ_EVENT │ │ │ │ 17781: 009fe0f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ 17782: 00906e60 48 OBJECT GLOBAL DEFAULT 21 pci_ide_cmd_le_ops │ │ │ │ 17783: 002b4335 98 FUNC GLOBAL DEFAULT 12 gdb_write_register │ │ │ │ - 17784: 006189a9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 17784: 006189b9 776 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 17785: 0054e485 216 FUNC GLOBAL DEFAULT 12 helper_VMSUMUHS │ │ │ │ 17786: 00ac121c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 17787: 007467e1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 17787: 007467f1 236 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 17788: 00abc580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 17789: 0039af31 324 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 17790: 00b184da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 17791: 00b18458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_STRING_DSTATE │ │ │ │ 17792: 00b18c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 17793: 00b176a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 17794: 00b18b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_QUERY_DSTATE │ │ │ │ @@ -17805,196 +17805,196 @@ │ │ │ │ 17801: 0035e1dd 744 FUNC GLOBAL DEFAULT 12 e1000e_core_pci_realize │ │ │ │ 17802: 00551585 256 FUNC GLOBAL DEFAULT 12 helper_VEXTDUHVLX │ │ │ │ 17803: 00a17444 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_pit │ │ │ │ 17804: 004f433d 220 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 17805: 00b17a3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_INVALID_REVISION_DSTATE │ │ │ │ 17806: 00abdc34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 17807: 00b19160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 17808: 006fdf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 17809: 006b8a55 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 17810: 00717ce1 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 17811: 006da5f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 17808: 006fdf1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 17809: 006b8a65 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 17810: 00717cf1 54 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 17811: 006da605 58 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 17812: 00abfb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 17813: 003993d5 54 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 17814: 00b18c40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 17815: 006a06b1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 17816: 0069c911 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 17815: 006a06c1 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 17816: 0069c921 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 17817: 00ab4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 17818: 00b183ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 17819: 006ca479 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 17820: 006be0a1 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 17819: 006ca489 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 17820: 006be0b1 104 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 17821: 002ea81d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 17822: 00b1873a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ 17823: 00b18ac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_START_DSTATE │ │ │ │ 17824: 00b19c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_DSTATE │ │ │ │ 17825: 00a08d44 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCDP │ │ │ │ - 17826: 005be96d 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 17826: 005be97d 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 17827: 004b7421 1384 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 17828: 00a0e780 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdss │ │ │ │ 17829: 0053d76d 62 FUNC GLOBAL DEFAULT 12 helper_evfsadd │ │ │ │ 17830: 00b19940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_DSTATE │ │ │ │ 17831: 00344d25 124 FUNC GLOBAL DEFAULT 12 hmp_info_via │ │ │ │ 17832: 00b178b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 17833: 00b1832a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 17834: 00abe2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 17835: 003a2a61 200 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 17836: 0062b7c9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ - 17837: 006bb9cd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 17836: 0062b7d9 80 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock_drained │ │ │ │ + 17837: 006bb9dd 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ 17838: 004c62c9 6 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 17839: 00b1769e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ 17840: 004c62d1 44 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 17841: 00b18b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 17842: 00ab98cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 17843: 003b1e91 96 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ 17844: 004c62fd 108 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 17845: 00285d11 184 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 17846: 00b19062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ 17847: 004c6369 112 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ 17848: 004c63d9 116 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 17849: 006c7cc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 17849: 006c7cd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 17850: 00b18a28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_WRITE_DSTATE │ │ │ │ 17851: 00b194b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ 17852: 004c644d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 17853: 00b186d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ 17854: 004c64c5 124 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ 17855: 004ca561 12 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 17856: 006c5b2d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 17856: 006c5b3d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ 17857: 004c6541 128 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 17858: 003a38b9 372 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ 17859: 004c801d 106 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 17860: 00ab1504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 17861: 00543619 360 FUNC GLOBAL DEFAULT 12 helper_XVCMPGESP │ │ │ │ 17862: 004805d1 288 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 17863: 0047b8d9 580 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 17864: 00a0bdbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxds │ │ │ │ 17865: 00ab6bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 17866: 0028a8c9 248 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 17867: 0048b8bd 120 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ 17868: 004f76cd 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 17869: 006e0709 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 17869: 006e0719 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 17870: 00b19b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ 17871: 004e0e71 54 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 17872: 00b176ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ 17873: 00334441 164 FUNC GLOBAL DEFAULT 12 adb_autopoll_unblock │ │ │ │ - 17874: 006059a5 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 17874: 006059b5 6 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 17875: 00b17be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ 17876: 004d63b1 16 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 17877: 00b17bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 17878: 004739e9 368 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 17879: 00437161 308 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 17880: 00b18134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 17881: 00323451 168 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 17882: 00abeff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 17883: 00b17e80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 17884: 0069ae1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 17884: 0069ae2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 17885: 004235e9 244 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 17886: 00b17928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 17887: 00abf1f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 17888: 00aacd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 17889: 00ac0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 17890: 006f0649 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 17891: 005dc13d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 17892: 00700de5 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 17893: 00713bd1 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 17890: 006f0659 108 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 17891: 005dc14d 68 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 17892: 00700df5 196 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 17893: 00713be1 152 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 17894: 00b17818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 17895: 00623ae5 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 17895: 00623af5 120 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 17896: 00b199c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 17897: 006e2231 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 17897: 006e2241 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 17898: 0039b975 168 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 17899: 00aacb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 17900: 00692c6d 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 17901: 0071a225 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 17902: 00713635 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 17900: 00692c7d 504 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 17901: 0071a235 124 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 17902: 00713645 252 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 17903: 00abe974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 17904: 00ab0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 17905: 00713861 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 17905: 00713871 200 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 17906: 009f5b1c 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 17907: 00abb910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 17908: 006c4979 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 17908: 006c4989 236 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ 17909: 004cdac5 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 17910: 004e9e01 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 17911: 00ab00bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ 17912: 003774e9 34 FUNC GLOBAL DEFAULT 12 desc_ring_set_ctrl │ │ │ │ - 17913: 00624805 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 17913: 00624815 116 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 17914: 00ab1484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 17915: 0069ba4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 17915: 0069ba5d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ 17916: 002b4589 228 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 17917: 00ac30e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 17918: 00b18236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 17919: 00b179ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 17920: 0053cc2d 154 FUNC GLOBAL DEFAULT 12 helper_FDIVS │ │ │ │ 17921: 00abf324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 17922: 00aaeb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 17923: 00a105ec 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdtstlt │ │ │ │ 17924: 002a4e89 138 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 17925: 002ea87d 96 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 17926: 006b52ad 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 17926: 006b52bd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 17927: 00ab7490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_DATA_READ_EVENT │ │ │ │ 17928: 00ab2898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 17929: 00342109 4 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 17930: 00abf6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 17931: 00b17b9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 17932: 00698335 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 17932: 00698345 142 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 17933: 0053ccc9 66 FUNC GLOBAL DEFAULT 12 helper_FSEL │ │ │ │ 17934: 00b18a9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_IRQ_SET_DSTATE │ │ │ │ 17935: 00289de1 220 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 17936: 003df155 96 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 17937: 005d9f3d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 17937: 005d9f4d 20 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 17938: 00b18310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 17939: 006bf271 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 17939: 006bf281 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 17940: 00a0e90c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpksdus │ │ │ │ 17941: 00b18004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ 17942: 004df755 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 17943: 009f731c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 17944: 00ab34b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_HANDLE_CMD_EVENT │ │ │ │ 17945: 0054d059 132 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp_dot │ │ │ │ 17946: 00b196ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 17947: 00377699 4 FUNC GLOBAL DEFAULT 12 fp_port_get_name │ │ │ │ 17948: 0048fe85 1424 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 17949: 00ab7e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_REALIZE_CHILD_EVENT │ │ │ │ 17950: 00285dc9 180 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 17951: 00ab9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 17952: 005accbd 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 17952: 005acccd 252 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ 17953: 00ab8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_RESIZE_HPT_COMMIT_EVENT │ │ │ │ - 17954: 00623165 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 17954: 00623175 74 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 17955: 00ac3560 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_accelerator_trace_events_trace_events │ │ │ │ 17956: 00b18568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 17957: 00b18ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_CMD_TIMER_STOP_DSTATE │ │ │ │ 17958: 00b18318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 17959: 0070e3a5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 17959: 0070e3b5 42 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 17960: 00b19770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 17961: 00ac3068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 17962: 00ac0054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_DWORD_EVENT │ │ │ │ 17963: 00b18072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 17964: 009f6cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 17965: 004fe605 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 17966: 005e532d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 17966: 005e533d 160 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ 17967: 004c5925 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ - 17968: 00741c19 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ - 17969: 0086f6c4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 17968: 00741c29 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfoList │ │ │ │ + 17969: 0086f6dc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 17970: 002ba6ed 126 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 17971: 00a06278 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF32GER │ │ │ │ 17972: 00b1765c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 17973: 00aacaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 17974: 006ccc49 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 17974: 006ccc59 132 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 17975: 00ac1d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 17976: 007294b1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 17977: 0072ad2d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 17976: 007294c1 30 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 17977: 0072ad3d 18 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 17978: 00b1804a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 17979: 00ac2718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 17980: 00711c55 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 17980: 00711c65 200 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 17981: 00b19364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 17982: 006fea39 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 17982: 006fea49 276 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 17983: 00b17940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 17984: 00b17c50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 17985: 0069befd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 17985: 0069bf0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 17986: 009bd048 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 17987: 00ab9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 17988: 005e3149 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 17989: 0062aa75 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 17988: 005e3159 196 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 17989: 0062aa85 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 17990: 00ac02dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 17991: 00ab2888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 17992: 00ab4324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 17993: 003989d5 100 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ 17994: 00457d99 340 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 17995: 00b1990e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 17996: 00b1811e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ @@ -18003,86 +18003,86 @@ │ │ │ │ 17999: 00ab8f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 18000: 00ab08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 18001: 0048a7e9 208 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 18002: 00ab986c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 18003: 00b176ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 18004: 00276551 224 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 18005: 004ea089 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 18006: 0073ef19 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 18007: 006da811 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 18006: 0073ef29 188 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 18007: 006da821 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 18008: 00b183bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 18009: 00708a95 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 18009: 00708aa5 148 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 18010: 00ac1de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 18011: 00b185a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 18012: 00b18e46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 18013: 009bc660 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ 18014: 0050244d 192 FUNC GLOBAL DEFAULT 12 ppcemb_tlb_search │ │ │ │ 18015: 00a070e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEVAL │ │ │ │ - 18016: 006aa419 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 18017: 00615c09 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 18018: 0063bd11 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 18016: 006aa429 448 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 18017: 00615c19 40 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 18018: 0063bd21 244 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 18019: 00aad3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 18020: 00287e99 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ 18021: 004dc8e1 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 18022: 00649a0d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 18023: 006df409 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 18022: 00649a1d 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 18023: 006df419 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 18024: 00ab12e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 18025: 009bc6ac 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 18026: 004fff55 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 18027: 00671b61 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 18028: 005d7519 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 18027: 00671b71 706 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 18028: 005d7529 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ 18029: 00a159f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_FTDIV │ │ │ │ - 18030: 005bd7d5 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 18030: 005bd7e5 62 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 18031: 00ab6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 18032: 009f7298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 18033: 00b1865c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 18034: 00b176b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 18035: 00abd108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 18036: 00b18136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 18037: 00aac238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 18038: 00ac2154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 18039: 003f69e9 24 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 18040: 00aadfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ 18041: 00453fdd 128 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ 18042: 0040490d 244 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info │ │ │ │ - 18043: 005cafe5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 18043: 005caff5 372 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 18044: 00b181b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 18045: 00b18ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 18046: 00b19c3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 18047: 0065fbc1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 18047: 0065fbd1 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 18048: 00abbef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 18049: 00437a8d 148 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 18050: 00ab6cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 18051: 00ab978c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 18052: 00a0abb0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdctsq │ │ │ │ 18053: 00b17ee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 18054: 0027f9c1 256 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 18055: 0064f5bd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 18056: 0072ba05 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 18055: 0064f5cd 244 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 18056: 0072ba15 60 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 18057: 009f6c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 18058: 00ab3638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 18059: 0047bc2d 164 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 18060: 0071d831 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 18060: 0071d841 92 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ 18061: 002c4b75 152 FUNC GLOBAL DEFAULT 12 aml_name │ │ │ │ - 18062: 0061a41d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 18062: 0061a42d 146 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ 18063: 00a0359c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBL │ │ │ │ - 18064: 006e66f9 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 18064: 006e6709 116 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 18065: 003969ad 100 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ 18066: 004f7271 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 18067: 00b19416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ 18068: 002b5d09 16 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 18069: 00b1779c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 18070: 00a07fdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDECUQ │ │ │ │ 18071: 00b19604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 18072: 00b17cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 18073: 00a03620 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIBR │ │ │ │ 18074: 00b1990c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 18075: 00ab0a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 18076: 00abd2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 18077: 006bf89d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 18077: 006bf8ad 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 18078: 0039fe09 484 FUNC GLOBAL DEFAULT 12 pcie_sriov_register_device │ │ │ │ 18079: 00341ff5 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 18080: 00b18038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 18081: 00ac2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 18082: 00b18c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 18083: 00ab3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 18084: 00b17f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ @@ -18090,393 +18090,393 @@ │ │ │ │ 18086: 00b1a2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 18087: 00aae9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 18088: 00ac018c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 18089: 00aac1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 18090: 00ab0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ 18091: 00a08270 132 OBJECT GLOBAL DEFAULT 24 helper_info_FMSUBS │ │ │ │ 18092: 00a05720 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMLADDUHM │ │ │ │ - 18093: 006c7979 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 18093: 006c7989 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ 18094: 00a0da18 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslo │ │ │ │ - 18095: 0059040d 76 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ + 18095: 00590421 76 FUNC GLOBAL DEFAULT 12 spr_read_atbl │ │ │ │ 18096: 004df7b9 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 18097: 0050a1d1 212 FUNC GLOBAL DEFAULT 12 ppc_booke_timers_init │ │ │ │ 18098: 00b183f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 18099: 002987b5 696 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 18100: 00b17842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 18101: 005444e9 6 FUNC GLOBAL DEFAULT 12 helper_XSCVSPDPN │ │ │ │ 18102: 0053a099 292 FUNC GLOBAL DEFAULT 12 helper_DXEXQ │ │ │ │ 18103: 00b183ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 18104: 00ab3b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_EVENT │ │ │ │ 18105: 00ab18a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 18106: 005af281 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 18107: 006c830d 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 18106: 005af291 38 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 18107: 006c831d 528 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 18108: 00285e7d 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ 18109: 002b4af1 2040 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 18110: 00a0da9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vslv │ │ │ │ 18111: 00ac1034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ 18112: 004f70b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 18113: 006aefb1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 18114: 006ef3f5 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ - 18115: 00590459 76 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ + 18113: 006aefc1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 18114: 006ef405 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 18115: 0059046d 76 FUNC GLOBAL DEFAULT 12 spr_read_atbu │ │ │ │ 18116: 003a1ccd 256 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 18117: 00ac1bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 18118: 009fd934 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 18119: 00aba908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_READ_EVENT │ │ │ │ 18120: 004b730d 44 FUNC GLOBAL DEFAULT 12 semihosting_arm_compatible_init │ │ │ │ 18121: 00b17ea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 18122: 0073f735 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 18122: 0073f745 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 18123: 00b177ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 18124: 00697a59 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 18124: 00697a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 18125: 00288881 244 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 18126: 006e2579 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 18126: 006e2589 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 18127: 003470dd 464 FUNC GLOBAL DEFAULT 12 macio_set_gpio │ │ │ │ 18128: 00abead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 18129: 00287f41 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 18130: 00b19e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 18131: 006bfa3d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 18131: 006bfa4d 140 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 18132: 00b18182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 18133: 00ac23b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 18134: 00b18270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 18135: 004ffcc5 160 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ 18136: 00373bc1 94 FUNC GLOBAL DEFAULT 12 etsec_update_irq │ │ │ │ - 18137: 006c7505 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18137: 006c7515 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 18138: 00551fc5 116 FUNC GLOBAL DEFAULT 12 helper_vsum4sbs │ │ │ │ 18139: 00395795 124 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 18140: 003eefa9 452 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 18141: 00b18df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 18142: 006ae629 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 18142: 006ae639 84 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 18143: 00b195c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 18144: 00b17b2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 18145: 00ab5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 18146: 00aae0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ 18147: 00a06068 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NN │ │ │ │ 18148: 00b17df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 18149: 00b182f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 18150: 006cacd1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 18150: 006cace1 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 18151: 00b1819a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 18152: 00a05c48 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2NP │ │ │ │ 18153: 00b17a0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 18154: 0054efc9 164 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_exp │ │ │ │ 18155: 00408451 376 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 18156: 00b17bc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 18157: 00b189a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 18158: 0031d869 372 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 18159: 00b19c14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 18160: 006c4e4d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 18160: 006c4e5d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 18161: 00ab5184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 18162: 00b17f40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ 18163: 005444f1 200 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxds │ │ │ │ - 18164: 006be465 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 18165: 006df751 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 18164: 006be475 132 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 18165: 006df761 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 18166: 00ab4524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 18167: 00aab840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 18168: 0039317d 176 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 18169: 006e8b69 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 18170: 00711e79 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 18169: 006e8b79 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 18170: 00711e89 1412 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 18171: 004ea369 160 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 18172: 005ce49d 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 18172: 005ce4ad 80 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 18173: 00ab64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 18174: 00721ffd 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 18174: 0072200d 64 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 18175: 0054d579 234 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8PP │ │ │ │ 18176: 00471e01 160 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 18177: 002c3201 76 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 18178: 00b19150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 18179: 00abc0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 18180: 00abfd54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 18181: 00ac03ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 18182: 00b19166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 18183: 00b19c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 18184: 00ab3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_CMDLEN_EVENT │ │ │ │ 18185: 00b181b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 18186: 00ab6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 18187: 00abfb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 18188: 006979e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 18188: 006979f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 18189: 00ab7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_TB_STORE_EVENT │ │ │ │ 18190: 004b0801 164 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ 18191: 003770f5 168 FUNC GLOBAL DEFAULT 12 desc_set_buf │ │ │ │ - 18192: 0068148d 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 18193: 006b7bf1 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 18192: 0068149d 268 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 18193: 006b7c01 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 18194: 009f7214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 18195: 00ac1ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 18196: 00ac1e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 18197: 00ab3728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 18198: 00ab2034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 18199: 00b18322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 18200: 005d08e1 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 18201: 0073ffd1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ + 18200: 005d08f1 164 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 18201: 0073ffe1 192 FUNC GLOBAL DEFAULT 12 visit_type_SevInfo │ │ │ │ 18202: 004e3301 180 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 18203: 003b9c35 308 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 18204: 00b181c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 18205: 00297769 78 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 18206: 00abd680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_WRMULTI_EVENT │ │ │ │ 18207: 009f6be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 18208: 00409871 948 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 18209: 0069bbb5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 18209: 0069bbc5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ 18210: 003799ed 40 FUNC GLOBAL DEFAULT 12 world_do_cmd │ │ │ │ - 18211: 005ff8cd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 18211: 005ff8dd 42 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 18212: 00ac3888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_EVENT_LIST_EVENT │ │ │ │ 18213: 00288de9 268 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 18214: 00b17eb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 18215: 00a11c18 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmsubsp │ │ │ │ 18216: 00b18a76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_UNMAP_DSTATE │ │ │ │ - 18217: 0070e539 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 18218: 0072a051 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 18217: 0070e549 4 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 18218: 0072a061 208 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 18219: 003cb7d1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 18220: 00ab5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 18221: 00abb9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 18222: 002c6379 80 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 18223: 009fe06c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 18224: 0082da44 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 18225: 00723a35 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 18224: 0082da5c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 18225: 00723a45 144 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 18226: 003771a1 4 FUNC GLOBAL DEFAULT 12 desc_ring_index │ │ │ │ 18227: 00abbdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 18228: 00aaf1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 18229: 003da975 1084 FUNC GLOBAL DEFAULT 12 qmp_query_firmware_log │ │ │ │ 18230: 00aae1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 18231: 00aba238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 18232: 00aafa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 18233: 00abe200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 18234: 00aba298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ 18235: 00a05e58 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PN │ │ │ │ 18236: 0054d22d 150 FUNC GLOBAL DEFAULT 12 helper_vcmpbfp_dot │ │ │ │ - 18237: 00746731 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 18237: 00746741 176 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 18238: 00ac1f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ 18239: 00a05a38 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2PP │ │ │ │ 18240: 00a0cd34 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctsxs │ │ │ │ - 18241: 006fe3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 18241: 006fe3cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 18242: 00428f39 44 FUNC GLOBAL DEFAULT 12 xen_invalidate_map_cache_entry │ │ │ │ 18243: 00abd428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 18244: 00ab961c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 18245: 00b194dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 18246: 00b176e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 18247: 00b17b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 18248: 009fcddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 18249: 006dd935 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 18250: 006a0b91 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 18249: 006dd945 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 18250: 006a0ba1 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 18251: 00ac0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 18252: 009bc39c 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 18253: 0053cb91 154 FUNC GLOBAL DEFAULT 12 helper_FDIV │ │ │ │ 18254: 00ab1d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 18255: 006c7a69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 18255: 006c7a79 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 18256: 009fe7a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 18257: 0032342d 10 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 18258: 006f7375 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 18258: 006f7385 160 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 18259: 00b184f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 18260: 005459d1 148 FUNC GLOBAL DEFAULT 12 helper_xvcvsxwsp │ │ │ │ 18261: 005385f1 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFIQ │ │ │ │ - 18262: 00592229 344 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ + 18262: 0059223d 344 FUNC GLOBAL DEFAULT 12 decContextStatusToString │ │ │ │ 18263: 00ab6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 18264: 005541e9 6 FUNC GLOBAL DEFAULT 12 helper_cntlzw32 │ │ │ │ 18265: 00287fe9 168 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 18266: 009f6074 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 18267: 00b188e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 18268: 00b178ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 18269: 006bb591 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 18269: 006bb5a1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 18270: 004b3529 216 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 18271: 00aad3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 18272: 00b18e7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 18273: 006994c5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 18273: 006994d5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 18274: 00b18bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 18275: 0060f6a9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 18276: 006f9b49 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 18275: 0060f6b9 12 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 18276: 006f9b59 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 18277: 005345bd 500 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_read_register_apple │ │ │ │ 18278: 00a09794 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCDP │ │ │ │ 18279: 00aaf15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 18280: 006bd2c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 18280: 006bd2d9 58 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ 18281: 002b41c5 98 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 18282: 00a16238 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCTFIXQ │ │ │ │ 18283: 00a0debc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vcmpbfp_dot │ │ │ │ - 18284: 00594825 38 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ + 18284: 00594835 38 FUNC GLOBAL DEFAULT 12 decNumberToString │ │ │ │ 18285: 00aaf5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 18286: 00abed94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 18287: 00446571 68 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 18288: 00aae9f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 18289: 00b176d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 18290: 00b1810a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 18291: 00a20958 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 18292: 00b17730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 18293: 00353e41 168 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 18294: 00b187f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 18295: 00737231 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 18295: 00737241 76 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 18296: 00ab9a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ 18297: 004e0ea9 52 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 18298: 0062bb45 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 18298: 0062bb55 120 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 18299: 00b18192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ 18300: 00541b7d 268 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQPO │ │ │ │ 18301: 002cb059 52 FUNC GLOBAL DEFAULT 12 acpi_gpe_reset │ │ │ │ - 18302: 00595f75 384 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ - 18303: 005d5f91 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 18304: 0059a9f5 176 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ - 18305: 0069ca79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 18302: 00595f85 384 FUNC GLOBAL DEFAULT 12 decNumberShift │ │ │ │ + 18303: 005d5fa1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 18304: 0059aa05 176 FUNC GLOBAL DEFAULT 12 decNumberPlus │ │ │ │ + 18305: 0069ca89 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 18306: 00b18f78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_PULSE_ENABLE_DSTATE │ │ │ │ 18307: 00ab95ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ 18308: 00ab7430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_SET_IRQ_EVENT │ │ │ │ - 18309: 0060655d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 18309: 0060656d 124 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 18310: 00b18fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 18311: 00ab1394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 18312: 007348ad 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 18312: 007348bd 68 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 18313: 00ab9cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 18314: 0071fa39 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 18314: 0071fa49 30 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ 18315: 004c5d99 648 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 18316: 00ac44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 18317: 00b194f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 18318: 00ab58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 18319: 00702ac5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 18319: 00702ad5 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 18320: 0047b1a5 28 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 18321: 006bac15 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 18321: 006bac25 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ 18322: 0028f62d 104 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 18323: 00b19310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 18324: 00b18334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 18325: 00b192ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 18326: 006b6ffd 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 18326: 006b700d 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 18327: 00431545 124 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 18328: 00aab100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 18329: 00abf5c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 18330: 00454111 14 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 18331: 00a02a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPSQZ │ │ │ │ 18332: 00aac710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 18333: 00b19c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 18334: 005ce91d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 18334: 005ce92d 264 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 18335: 0047b7b1 44 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 18336: 00b18934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ 18337: 004f89fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 18338: 00b182da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 18339: 00ac36e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 18340: 00b19868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 18341: 00aab130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 18342: 0074514d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 18343: 006b1349 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 18342: 0074515d 20 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 18343: 006b1359 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 18344: 00ab011c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 18345: 00abc170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 18346: 00b17e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALPEND_DSTATE │ │ │ │ 18347: 00aaf61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 18348: 00723bed 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 18348: 00723bfd 10 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ 18349: 00a036a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHL │ │ │ │ - 18350: 006230d1 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 18350: 006230e1 146 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 18351: 00b19602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 18352: 002894ed 276 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 18353: 0046a57d 312 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 18354: 0037688d 692 FUNC GLOBAL DEFAULT 12 rocker_event_mac_vlan_seen │ │ │ │ 18355: 00b1773e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 18356: 00b19024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 18357: 0048d39d 180 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 18358: 008daa3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 18358: 008daa54 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 18359: 00ac07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 18360: 00abcfb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ 18361: 00a03728 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSTRIHR │ │ │ │ 18362: 004cff7d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 18363: 0046fcb9 292 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 18364: 00b1a338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 18365: 006208ed 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 18365: 006208fd 80 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 18366: 00b17b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 18367: 00ab1164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 18368: 00698ec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 18368: 00698ed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ 18369: 00ab71a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_BAD_PCIR_OFFSET_EVENT │ │ │ │ - 18370: 006cbd6d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ - 18371: 00594401 260 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ + 18370: 006cbd7d 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 18371: 00594411 260 FUNC GLOBAL DEFAULT 12 decNumberIntegralToInt64 │ │ │ │ 18372: 00ab19c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 18373: 005d583d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 18373: 005d584d 124 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 18374: 00ab6290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 18375: 00b18678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 18376: 00a150b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAI │ │ │ │ 18377: 0048b935 156 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 18378: 007364a5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 18378: 007364b5 102 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 18379: 00a16028 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDCQ │ │ │ │ 18380: 00551211 160 FUNC GLOBAL DEFAULT 12 helper_vsldoi │ │ │ │ 18381: 00ac01cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 18382: 00abff20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 18383: 00af6030 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 18384: 00ab8aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 18385: 004e99f5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 18386: 005d62b1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 18387: 006c99b5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 18386: 005d62c1 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 18387: 006c99c5 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 18388: 00b18202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 18389: 003e09c5 86 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 18390: 0039f421 192 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ 18391: 00a0d994 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsro │ │ │ │ - 18392: 006f11c1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 18392: 006f11d1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 18393: 00b182b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 18394: 005eed41 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 18394: 005eed51 420 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 18395: 00abfbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 18396: 00a16658 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUAQ │ │ │ │ 18397: 009bc9d0 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 18398: 0072e33d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 18398: 0072e34d 8 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ 18399: 00a0230c 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEBX │ │ │ │ - 18400: 006fb609 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ - 18401: 0069d965 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 18400: 006fb619 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sev │ │ │ │ + 18401: 0069d975 128 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 18402: 009bd154 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 18403: 00a0db20 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsrv │ │ │ │ 18404: 00ab5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 18405: 00b17800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ 18406: 005422cd 54 FUNC GLOBAL DEFAULT 12 helper_xscmpudp │ │ │ │ - 18407: 00703c4d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 18407: 00703c5d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 18408: 00ac1554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FPSCR_GET_EVENT │ │ │ │ 18409: 00429b49 40 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 18410: 00a15554 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFI │ │ │ │ 18411: 00ab6ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ 18412: 00b18488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DELAY_SET_SR_INT_DSTATE │ │ │ │ - 18413: 00623dd9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 18414: 0069c515 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 18413: 00623de9 84 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 18414: 0069c525 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 18415: 002c52c9 172 FUNC GLOBAL DEFAULT 12 aml_index │ │ │ │ 18416: 00aaea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 18417: 00b192dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 18418: 006e3071 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 18418: 006e3081 176 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 18419: 00b1827c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 18420: 00b186b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 18421: 00ab4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 18422: 00b18de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 18423: 00a15fa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSFQ │ │ │ │ 18424: 00ab34f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 18425: 00b186b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 18426: 00357541 760 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 18427: 00745235 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 18428: 00624719 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 18429: 006853d5 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 18427: 00745245 184 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 18428: 00624729 120 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 18429: 006853e5 388 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 18430: 00abc280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 18431: 00aafa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ - 18432: 0070464d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 18432: 0070465d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ 18433: 004e27d5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 18434: 00b18220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 18435: 00b1a2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 18436: 006d5e95 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 18436: 006d5ea5 132 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ 18437: 004fa069 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 18438: 00552039 122 FUNC GLOBAL DEFAULT 12 helper_vsum4shs │ │ │ │ 18439: 00ab923c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 18440: 00abaea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 18441: 00b17a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 18442: 005db611 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 18442: 005db621 212 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 18443: 00ac31fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_GET_EVENT │ │ │ │ 18444: 00ab08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 18445: 00abb600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 18446: 006050f1 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 18446: 00605101 380 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 18447: 00263f59 232 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 18448: 00ab6db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 18449: 00b17b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 18450: 005e8ea9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 18451: 0069ab21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 18450: 005e8eb9 80 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 18451: 0069ab31 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 18452: 00b18034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ 18453: 004d6d51 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 18454: 0073241d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 18454: 0073242d 264 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 18455: 00b185d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 18456: 002ea1e1 104 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 18457: 00b182dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 18458: 00b17b38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ 18459: 004dc921 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ 18460: 00b18aa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_TIMERS_INIT_DSTATE │ │ │ │ 18461: 004fbbf9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_be │ │ │ │ - 18462: 00603999 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 18462: 006039a9 320 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 18463: 00abae08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 18464: 00aaf82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ 18465: 004e00e1 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 18466: 00b180ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 18467: 004e7b89 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 18468: 00a180a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_lscbx │ │ │ │ 18469: 00b18b72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 18470: 007408fd 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ - 18471: 005ff665 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 18470: 0074090d 192 FUNC GLOBAL DEFAULT 12 visit_type_EvtchnInfo │ │ │ │ + 18471: 005ff675 92 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 18472: 00b189c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 18473: 00ac0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 18474: 00ac0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ 18475: 0044c4d5 188 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 18476: 003e03a5 140 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 18477: 00b1859a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 18478: 00b18f1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_WRITE_DSTATE │ │ │ │ @@ -18484,161 +18484,161 @@ │ │ │ │ 18480: 00b17eba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 18481: 00aabfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 18482: 00b18a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_READ_DSTATE │ │ │ │ 18483: 00b1899c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 18484: 00b18778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 18485: 004e8415 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 18486: 00285f2d 196 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ - 18487: 006a4d15 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 18488: 00740c65 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 18487: 006a4d25 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 18488: 00740c75 108 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 18489: 00a09bb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMINCQP │ │ │ │ 18490: 00b1818e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 18491: 006e5039 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 18491: 006e5049 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 18492: 009bd7f4 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 18493: 006a9865 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 18494: 006a5cd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 18493: 006a9875 132 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 18494: 006a5ce5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 18495: 00b182fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 18496: 00b192da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ 18497: 002b5d49 856 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 18498: 00903b08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ 18499: 002cb019 64 FUNC GLOBAL DEFAULT 12 acpi_gpe_init │ │ │ │ 18500: 004cb3e9 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 18501: 003a3285 88 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ 18502: 004fb9e9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_be │ │ │ │ 18503: 002b6321 268 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 18504: 006fc04d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ - 18505: 00710179 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 18506: 00718309 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 18504: 006fc05d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_sgx │ │ │ │ + 18505: 00710189 70 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 18506: 00718319 200 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 18507: 00275321 256 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 18508: 00ab43c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 18509: 006e939d 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 18509: 006e93ad 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ 18510: 004f66c5 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 18511: 00abec94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ 18512: 00b18430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 18513: 009f9104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 18514: 004c5cf1 52 FUNC GLOBAL DEFAULT 12 tcg_constant_vaddr │ │ │ │ 18515: 00334179 228 FUNC GLOBAL DEFAULT 12 adb_poll │ │ │ │ 18516: 00b17ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 18517: 00b17f52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ - 18518: 0073ecad 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ + 18518: 0073ecbd 276 FUNC GLOBAL DEFAULT 12 visit_type_CpuPolarizationInfo │ │ │ │ 18519: 00ac0fc8 76 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 18520: 00b184f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ 18521: 004cfb65 440 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 18522: 006fca5d 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 18522: 006fca6d 132 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 18523: 00b18584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 18524: 00b18048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 18525: 00a04178 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_be_exp │ │ │ │ 18526: 00b18d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 18527: 002c14a1 144 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 18528: 00ac0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 18529: 0072f789 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 18530: 00715ae9 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 18531: 0071e50d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 18529: 0072f799 660 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 18530: 00715af9 196 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 18531: 0071e51d 104 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ 18532: 002caa39 6 FUNC GLOBAL DEFAULT 12 acpi_table_len │ │ │ │ - 18533: 00736551 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 18533: 00736561 72 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 18534: 00b19984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 18535: 003571e5 80 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 18536: 0069ccd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 18536: 0069cce1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 18537: 00ab13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 18538: 00551af1 160 FUNC GLOBAL DEFAULT 12 helper_XXINSERTW │ │ │ │ 18539: 009f88c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 18540: 006ae249 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 18541: 0073f2b1 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 18540: 006ae259 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 18541: 0073f2c1 196 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 18542: 00b19650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 18543: 006d895d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 18544: 0071e0ed 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 18543: 006d896d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 18544: 0071e0fd 76 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 18545: 00aaff1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 18546: 0040cf85 72 FUNC GLOBAL DEFAULT 12 vfio_user_disable_posted_writes │ │ │ │ 18547: 00b17e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 18548: 00b18150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 18549: 006ae67d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 18550: 00656439 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 18549: 006ae68d 228 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 18550: 00656449 198 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 18551: 00ac0044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_QWORD_EVENT │ │ │ │ 18552: 00b18bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 18553: 00aba8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_GPT_SET_FREQ_EVENT │ │ │ │ 18554: 00b19524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 18555: 004795c1 116 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 18556: 00abb8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 18557: 003d57b5 212 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 18558: 00636591 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 18558: 006365a1 360 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 18559: 00ab3b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_SEND_EVENT │ │ │ │ 18560: 00ab1414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 18561: 00b19d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 18562: 00b18aea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_SETPROP_DSTATE │ │ │ │ 18563: 004779a5 108 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 18564: 00b19748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 18565: 0073a37d 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 18566: 006befa1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 18567: 00631661 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 18565: 0073a38d 228 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 18566: 006befb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 18567: 00631671 1692 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 18568: 00ab222c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PC87312_IO_WRITE_EVENT │ │ │ │ 18569: 00abf844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 18570: 00aac128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_WATCH_EVENT │ │ │ │ 18571: 00b19e10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 18572: 00408005 900 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 18573: 00ac4bac 0x20068 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 18574: 00aba968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_TIMER_TICK_EVENT │ │ │ │ 18575: 00b1960c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 18576: 00b18944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 18577: 006f5a49 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 18578: 006c9fdd 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 18577: 006f5a59 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 18578: 006c9fed 420 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 18579: 00b17de0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 18580: 002eaf21 136 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 18581: 0069ea71 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 18581: 0069ea81 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 18582: 002c63c9 212 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 18583: 00284671 180 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 18584: 00a160ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDGQ │ │ │ │ 18585: 00b17abc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_WRITE_OST_STATUS_DSTATE │ │ │ │ 18586: 009c3d68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 18587: 00b18bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 18588: 00377819 4 FUNC GLOBAL DEFAULT 12 fp_port_enabled │ │ │ │ 18589: 0047c725 34 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 18590: 00aab8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ 18591: 00b18f5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_DUALTIMER_RESET_DSTATE │ │ │ │ - 18592: 0069ae59 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 18592: 0069ae69 58 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ 18593: 00b19d90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 18594: 0065a219 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 18595: 006d6705 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 18594: 0065a229 180 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 18595: 006d6715 232 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ 18596: 004f466d 300 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ 18597: 00a0c680 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxddp │ │ │ │ 18598: 004bd2e5 120 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 18599: 00722fa5 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 18599: 00722fb5 168 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 18600: 00ab75d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GT64120_READ_EVENT │ │ │ │ 18601: 00a0f2d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcpsgn │ │ │ │ 18602: 00b19758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 18603: 00b17cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 18604: 007396a9 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 18604: 007396b9 1372 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 18605: 00b1774a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 18606: 00ab35a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 18607: 005d6059 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 18607: 005d6069 88 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 18608: 00b18a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MV64361_REG_READ_DSTATE │ │ │ │ 18609: 00b18e58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 18610: 0061bb85 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 18610: 0061bb95 4 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 18611: 00ab3148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 18612: 00ab4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 18613: 00b19b08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18614: 00aafb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 18615: 0069cdc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 18615: 0069cdd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 18616: 003b3dfd 88 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 18617: 00ab1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 18618: 00ab1684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 18619: 00b17e50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_ENABLE_RAISE_DSTATE │ │ │ │ 18620: 00b19d6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACCELERATORS_DSTATE │ │ │ │ 18621: 00293c4d 14 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 18622: 00aad3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 18623: 00abb560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 18624: 00294a59 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_num_planes │ │ │ │ 18625: 004b379d 212 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ 18626: 004e2171 80 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 18627: 0071944d 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 18627: 0071945d 284 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 18628: 00ab59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ 18629: 004554bd 16 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 18630: 00b17864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 18631: 00abdbd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ 18632: 00a051f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUBS │ │ │ │ - 18633: 006fe381 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 18633: 006fe391 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 18634: 00abadc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 18635: 002ccf45 76 FUNC GLOBAL DEFAULT 12 qmp_inject_ghes_v2_error │ │ │ │ 18636: 00ac00c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_BYTE_EVENT │ │ │ │ 18637: 002f8651 156 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 18638: 00ac3978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RTC_RESET_REINJECTION_EVENT │ │ │ │ 18639: 0049bd3d 2660 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 18640: 00b190b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ @@ -18647,255 +18647,255 @@ │ │ │ │ 18643: 004ce765 300 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 18644: 00ac2708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 18645: 00b18bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 18646: 00ab8bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_TIMERS_INITIALIZED_EVENT │ │ │ │ 18647: 00b17868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18648: 00ab9f3c 252 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 18649: 00b17b4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 18650: 006cc169 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 18650: 006cc179 184 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 18651: 0050bdc1 92 FUNC GLOBAL DEFAULT 12 ppc4xx_ahb_init │ │ │ │ 18652: 00b194a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ - 18653: 0069eb89 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ + 18653: 0069eb99 232 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChild │ │ │ │ 18654: 002977c5 36 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 18655: 00ac3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 18656: 006a8765 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 18656: 006a8775 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 18657: 003b27d9 116 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 18658: 004a38dd 106 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 18659: 00b17fda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 18660: 006d0dc9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 18660: 006d0dd9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 18661: 00b07a08 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 18662: 00500711 116 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 18663: 00b18d84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 18664: 00ab8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_WRITE_EVENT │ │ │ │ 18665: 00b180c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 18666: 00b17d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 18667: 0041cf2d 24 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 18668: 00286ba9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 18669: 00abacc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 18670: 0065fe01 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 18670: 0065fe11 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 18671: 00291e69 68 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 18672: 00abbd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 18673: 0071accd 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 18674: 0082d334 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 18675: 0071cdb9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 18676: 006059c5 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 18673: 0071acdd 156 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 18674: 0082d34c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 18675: 0071cdc9 248 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 18676: 006059d5 412 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 18677: 00283d79 192 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 18678: 00b18918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 18679: 00481019 256 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 18680: 0072ea4d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 18680: 0072ea5d 16 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 18681: 00aba158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 18682: 00ab81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 18683: 0028b6cd 276 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 18684: 00286371 176 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 18685: 0037c9c9 10 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 18686: 00ab4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 18687: 00af6028 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ - 18688: 005b6c09 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ + 18688: 005b6c19 220 FUNC GLOBAL DEFAULT 12 vfio_pci_vector_init │ │ │ │ 18689: 00abf354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 18690: 00a02390 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEHX │ │ │ │ 18691: 00b17826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 18692: 00293041 94 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 18693: 0043f841 176 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 18694: 00ab2f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 18695: 0071ac71 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 18696: 005c23dd 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 18695: 0071ac81 92 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 18696: 005c23ed 50 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 18697: 00aba378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 18698: 00b191ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 18699: 00abf3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 18700: 0040e651 140 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 18701: 00aad884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_CPU_EVENT │ │ │ │ 18702: 00abb6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 18703: 00462075 200 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 18704: 00467c35 328 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ 18705: 00553295 600 FUNC GLOBAL DEFAULT 12 helper_bcdcfsq │ │ │ │ - 18706: 0062fcc9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 18706: 0062fcd9 154 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 18707: 00b17615 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 18708: 0053c9e1 106 FUNC GLOBAL DEFAULT 12 helper_FSUB │ │ │ │ 18709: 00b17d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 18710: 00ab9c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 18711: 004154f1 164 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 18712: 00437295 152 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ 18713: 00531ad9 6752 FUNC GLOBAL DEFAULT 12 powerpc_excp │ │ │ │ - 18714: 005ff7e1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 18714: 005ff7f1 44 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 18715: 00b19564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 18716: 00ab31c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 18717: 00aaddf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ 18718: 0045414d 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 18719: 006899e5 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 18719: 006899f5 192 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 18720: 002eef61 108 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 18721: 005fc68d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 18721: 005fc69d 156 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 18722: 0032a665 296 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 18723: 00b189d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 18724: 00435621 248 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 18725: 00463edd 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 18726: 00abc350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 18727: 006d6e31 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ - 18728: 005b1841 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 18729: 006f03c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 18727: 006d6e41 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 18728: 005b1851 54 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ + 18729: 006f03d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 18730: 00aacf48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ 18731: 009fc830 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_be │ │ │ │ - 18732: 006eeb1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 18733: 007419c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ - 18734: 006ac8d5 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 18732: 006eeb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 18733: 007419d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestInfo │ │ │ │ + 18734: 006ac8e5 740 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 18735: 0031e429 108 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 18736: 004e7551 130 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 18737: 00ab15f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 18738: 006ec595 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 18738: 006ec5a5 344 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 18739: 00553ef1 4 FUNC GLOBAL DEFAULT 12 helper_vncipher │ │ │ │ 18740: 00b19c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 18741: 003e183d 344 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 18742: 0032a945 328 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 18743: 009bc4e0 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 18744: 006dd6a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ - 18745: 005ac8fd 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 18744: 006dd6b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetDevPasstOptions │ │ │ │ + 18745: 005ac90d 152 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 18746: 00b1819e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 18747: 00b19858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 18748: 00abf204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 18749: 00b18130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 18750: 00ab9b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 18751: 00ab04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 18752: 009fce60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 18753: 00397401 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 18754: 00b192ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 18755: 00377719 16 FUNC GLOBAL DEFAULT 12 fp_port_get_macaddr │ │ │ │ 18756: 00294c9d 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 18757: 0069d019 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 18757: 0069d029 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 18758: 00b17c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 18759: 00abc820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 18760: 00ac0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 18761: 006e1f9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 18761: 006e1fad 58 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 18762: 00b17902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 18763: 004e77fd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 18764: 006f6c85 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 18765: 006824fd 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 18764: 006f6c95 216 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 18765: 0068250d 44 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 18766: 00aafafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 18767: 00ac0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 18768: 0070ed31 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 18768: 0070ed41 118 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 18769: 00ab991c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 18770: 00ab31e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 18771: 006fdcf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 18771: 006fdd01 58 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 18772: 004301c1 116 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ 18773: 00331c49 196 FUNC GLOBAL DEFAULT 12 pci_ide_create_devs │ │ │ │ - 18774: 0071f6c9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 18774: 0071f6d9 716 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ 18775: 00b1764a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_DSTATE │ │ │ │ 18776: 004f4e25 24 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 18777: 0073f44d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 18778: 006a2255 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 18777: 0073f45d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 18778: 006a2265 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 18779: 002c41bd 68 FUNC GLOBAL DEFAULT 12 free_aml_allocator │ │ │ │ 18780: 00ab7eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_EVENT │ │ │ │ 18781: 00b18d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 18782: 003b3cb1 332 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 18783: 00b190d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 18784: 00aaac54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_END_EVENT │ │ │ │ 18785: 00abc2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 18786: 00614a29 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 18786: 00614a39 64 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 18787: 009bc784 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ 18788: 00b18f9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_LIMIT_DSTATE │ │ │ │ - 18789: 0065c961 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 18789: 0065c971 144 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 18790: 00500785 148 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 18791: 0071cd0d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 18791: 0071cd1d 172 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 18792: 009f9ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 18793: 00a14ea0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRRND │ │ │ │ 18794: 00b19b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 18795: 00366139 100 FUNC GLOBAL DEFAULT 12 igb_core_pre_save │ │ │ │ 18796: 00ab4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_DUMP_EVENT │ │ │ │ 18797: 002c3fa5 196 FUNC GLOBAL DEFAULT 12 build_append_gas │ │ │ │ 18798: 00ab3008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 18799: 005e441d 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 18799: 005e442d 180 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 18800: 00b198a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 18801: 002d2c8d 88 FUNC GLOBAL DEFAULT 12 GUS_dmarequest │ │ │ │ 18802: 00b17d50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 18803: 002c1639 348 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 18804: 005e99bd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 18805: 00621801 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 18806: 005d48b9 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 18807: 006b9e55 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 18804: 005e99cd 18 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 18805: 00621811 108 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 18806: 005d48c9 168 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 18807: 006b9e65 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ 18808: 00a0bd38 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvdpuxws │ │ │ │ - 18809: 005e3061 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 18809: 005e3071 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 18810: 002f73f9 108 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 18811: 00b1796e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 18812: 00264e85 240 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 18813: 00b17bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 18814: 00b187f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 18815: 00aac8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ 18816: 00a09d40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FNMSUB │ │ │ │ 18817: 00538771 192 FUNC GLOBAL DEFAULT 12 helper_DQUAIQ │ │ │ │ - 18818: 006ba769 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 18819: 00621af1 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 18818: 006ba779 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 18819: 00621b01 76 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 18820: 00aac328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 18821: 006c0289 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 18821: 006c0299 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 18822: 00ab4fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 18823: 00ac300c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 18824: 006ef17d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 18824: 006ef18d 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 18825: 004315c1 188 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 18826: 00ac026c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 18827: 00b192f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ - 18828: 005af899 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ + 18828: 005af8a9 72 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 18829: 00ac3b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 18830: 005bd765 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 18830: 005bd775 96 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 18831: 00ac2928 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_s390x_trace_events_trace_events │ │ │ │ 18832: 00b17d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ 18833: 00ab74c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_SET_IRQ_EVENT │ │ │ │ - 18834: 005b319d 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 18835: 006bae1d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 18834: 005b31ad 4 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 18835: 006bae2d 132 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 18836: 00ab6d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 18837: 00abf494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 18838: 00703f3d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 18838: 00703f4d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 18839: 00ac11fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 18840: 00aad744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REG_READ_EVENT │ │ │ │ 18841: 00b17a44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_IO_PORT_DSTATE │ │ │ │ 18842: 00372fcd 98 FUNC GLOBAL DEFAULT 12 vhost_net_set_vring_enable │ │ │ │ 18843: 00ac1e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ 18844: 004dd5a9 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 18845: 00b197c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 18846: 00aac438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 18847: 0028b411 6 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 18848: 002c1895 172 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 18849: 006da6a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 18849: 006da6b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 18850: 003e1719 68 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 18851: 00ac2f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 18852: 005969ad 168 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ - 18853: 0072a491 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 18852: 005969bd 168 FUNC GLOBAL DEFAULT 12 decNumberMinMag │ │ │ │ + 18853: 0072a4a1 80 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ 18854: 00a0f14c 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdtrunc │ │ │ │ - 18855: 006b6a81 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 18856: 006cf3d1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 18855: 006b6a91 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 18856: 006cf3e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 18857: 00b17d32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 18858: 0071cae5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 18858: 0071caf5 64 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 18859: 00b17b9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 18860: 00b18f6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTICK_TIMER_TICK_DSTATE │ │ │ │ 18861: 00ac33a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 18862: 006ac4c9 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 18863: 0069c1cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 18864: 005b8b05 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ - 18865: 006d2bf5 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 18862: 006ac4d9 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 18863: 0069c1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 18864: 005b8b15 172 FUNC GLOBAL DEFAULT 12 vfio_pci_put_device │ │ │ │ + 18865: 006d2c05 192 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 18866: 00373fe1 48 FUNC GLOBAL DEFAULT 12 etsec_miim_link_status │ │ │ │ 18867: 00505c39 30 FUNC GLOBAL DEFAULT 12 helper_booke_set_eplc │ │ │ │ 18868: 003b2429 942 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 18869: 009bd714 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 18870: 005daf71 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 18870: 005daf81 84 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 18871: 00ab990c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 18872: 00476bd1 40 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 18873: 009fb204 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 18874: 0051a4e5 5512 FUNC GLOBAL DEFAULT 12 vof_client_call │ │ │ │ 18875: 003d93a9 96 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 18876: 00ac31ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_GET_EVENT │ │ │ │ 18877: 00b17fd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ 18878: 004f4bfd 60 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 18879: 00a0b1e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrspi │ │ │ │ 18880: 00ab8ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_DISCONNECT_EVENT │ │ │ │ 18881: 00ab1e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 18882: 00461561 152 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 18883: 005bea05 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 18883: 005bea15 428 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 18884: 0029bd2d 10 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 18885: 00b1805c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 18886: 0042c251 104 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 18887: 002a9e75 66 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 18888: 00aae2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 18889: 005d4481 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 18890: 006a846d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 18889: 005d4491 132 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 18890: 006a847d 132 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 18891: 00abe320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 18892: 00b198b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 18893: 009f9e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 18894: 00abc7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 18895: 002c6159 80 FUNC GLOBAL DEFAULT 12 aml_else │ │ │ │ 18896: 009bc870 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 18897: 0040d181 72 FUNC GLOBAL DEFAULT 12 vfio_user_set_handler │ │ │ │ @@ -18903,367 +18903,367 @@ │ │ │ │ 18899: 00b175ec 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ 18900: 0047c605 34 FUNC GLOBAL DEFAULT 12 migrate_multifd │ │ │ │ 18901: 0045f1d5 16 FUNC GLOBAL DEFAULT 12 runstate_get │ │ │ │ 18902: 00aac138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 18903: 0047fd05 132 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 18904: 004e60e5 12 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 18905: 00b187b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ - 18906: 005912ed 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ + 18906: 00591301 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr0 │ │ │ │ 18907: 00aae220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 18908: 00b191c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ - 18909: 00591341 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ + 18909: 00591355 84 FUNC GLOBAL DEFAULT 12 spr_write_e500_l1csr1 │ │ │ │ 18910: 00b17c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ 18911: 00b17e62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_WRITE_DSTATE │ │ │ │ - 18912: 00690fbd 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 18913: 0062acc5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 18912: 00690fcd 340 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 18913: 0062acd5 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 18914: 00b19afc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 18915: 00ab5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 18916: 00b19420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 18917: 00b19782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 18918: 00b18076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 18919: 003ef16d 236 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 18920: 003a3afd 96 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 18921: 00abfe24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 18922: 006ebf51 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 18922: 006ebf61 16 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ 18923: 004f93a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 18924: 00aae1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 18925: 00b19950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_XVP_DSTATE │ │ │ │ 18926: 003b9e65 228 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 18927: 0045e5e1 348 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 18928: 00aae974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 18929: 00ac13f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_DSI_EVENT │ │ │ │ 18930: 00ab05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 18931: 00ab6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ 18932: 00b192ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_DSTATE │ │ │ │ 18933: 00a0527c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUHS │ │ │ │ - 18934: 006e31b1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 18934: 006e31c1 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 18935: 00505af1 296 FUNC GLOBAL DEFAULT 12 helper_440_tlbre │ │ │ │ 18936: 00b1948e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 18937: 00619c89 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 18937: 00619c99 248 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ 18938: 0044e699 38 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 18939: 00b18520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_COMPLETE_DSTATE │ │ │ │ 18940: 00ab02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 18941: 00ac0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ 18942: 004fad71 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxq_le │ │ │ │ - 18943: 007163c9 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 18943: 007163d9 86 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 18944: 0045ea69 696 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 18945: 00372ab5 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 18946: 006f16d1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 18946: 006f16e1 84 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 18947: 009f8bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 18948: 00ab6f90 64 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 18949: 00620c75 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 18950: 00671e25 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 18951: 006b5651 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 18949: 00620c85 372 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 18950: 00671e35 14 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 18951: 006b5661 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 18952: 002eee51 164 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 18953: 00ac2d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 18954: 008c5fa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 18954: 008c5fc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 18955: 00ab6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 18956: 00ab6b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 18957: 0042c4dd 120 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 18958: 00b1834c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 18959: 00ab964c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 18960: 005e5abd 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 18960: 005e5acd 96 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 18961: 00467985 26 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 18962: 00b180ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 18963: 00ab8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCR710_PARITY_SENSE_CHANGED_EVENT │ │ │ │ 18964: 004e9e85 130 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 18965: 00aab590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 18966: 00b19db4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 18967: 009f839c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 18968: 0073e22d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 18969: 0062147d 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 18968: 0073e23d 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 18969: 0062148d 284 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ 18970: 004d7929 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 18971: 00a225cc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 18972: 004fbd0d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_be │ │ │ │ 18973: 003b1d05 204 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 18974: 00ab1364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 18975: 006e22e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 18975: 006e22f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ 18976: 00374011 844 FUNC GLOBAL DEFAULT 12 etsec_walk_tx_ring │ │ │ │ - 18977: 006bb815 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 18977: 006bb825 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ 18978: 0041e895 44 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ 18979: 0044cd59 172 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 18980: 00b182e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 18981: 00a0baa4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvrdpi │ │ │ │ - 18982: 0086d42c 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ + 18982: 0086d444 64 OBJECT GLOBAL DEFAULT 14 vmstate_acpi_pcihp_pci_status │ │ │ │ 18983: 003b096d 72 FUNC GLOBAL DEFAULT 12 mc146818rtc_set_cmos_data │ │ │ │ 18984: 00ab49b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 18985: 00abd118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 18986: 00ab5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 18987: 0054535d 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpudz │ │ │ │ 18988: 00b19dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 18989: 00681fc1 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 18989: 00681fd1 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 18990: 00ab6390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 18991: 004fab8d 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminq_le │ │ │ │ 18992: 00ac4418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 18993: 006c0a35 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 18994: 006ea7b9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 18993: 006c0a45 380 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 18994: 006ea7c9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 18995: 00ab7108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 18996: 007211b1 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 18996: 007211c1 384 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 18997: 00a0a688 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpspn │ │ │ │ 18998: 0041d03d 696 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 18999: 00b07b90 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 19000: 002c6e85 44 FUNC GLOBAL DEFAULT 12 aml_dword_memory │ │ │ │ 19001: 00b182d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 19002: 00aad1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 19003: 005fee11 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 19003: 005fee21 288 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 19004: 00b18b48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_STUFF_DSTATE │ │ │ │ 19005: 00ab4564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 19006: 00b17d5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 19007: 00b175d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 19008: 005d29bd 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 19009: 006afeb9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 19008: 005d29cd 10 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 19009: 006afec9 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 19010: 009bbf10 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 19011: 00438005 184 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 19012: 006c1929 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 19013: 007088b1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 19012: 006c1939 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 19013: 007088c1 136 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 19014: 00ac01bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ 19015: 00ab3aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_NOBUS_EVENT │ │ │ │ 19016: 00b19dbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_ATTESTATION_REPORT_DSTATE │ │ │ │ - 19017: 0061a205 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 19018: 00708e61 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 19019: 00724e95 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 19017: 0061a215 40 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 19018: 00708e71 244 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 19019: 00724ea5 208 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 19020: 0046e1c9 148 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 19021: 00b17d5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 19022: 002e1cad 224 FUNC GLOBAL DEFAULT 12 pflash_cfi01_legacy_drive │ │ │ │ 19023: 00b18de8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ 19024: 00505c19 12 FUNC GLOBAL DEFAULT 12 helper_440_tlbsx │ │ │ │ - 19025: 006b08d1 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 19025: 006b08e1 392 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 19026: 00396a69 46 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 19027: 00ab4fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 19028: 003e0941 132 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 19029: 006bdee5 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 19029: 006bdef5 236 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 19030: 009f6adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 19031: 00aad1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 19032: 005d06a5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 19032: 005d06b5 208 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 19033: 00b19228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 19034: 00736b15 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 19035: 006ddde1 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 19034: 00736b25 292 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 19035: 006dddf1 142 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 19036: 00a09818 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVTSTDCSP │ │ │ │ 19037: 00b18558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 19038: 00b18ed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 19039: 009f9de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 19040: 00b182ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 19041: 00b18b94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ 19042: 00ab7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_XSCOM_MBOX_WRITE_EVENT │ │ │ │ - 19043: 00632ec1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 19043: 00632ed1 146 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 19044: 00b196fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 19045: 00ab4694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 19046: 0062b031 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 19047: 006a432d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 19046: 0062b041 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 19047: 006a433d 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 19048: 00abdaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 19049: 0031e251 292 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ 19050: 0054233d 54 FUNC GLOBAL DEFAULT 12 helper_xscmpuqp │ │ │ │ 19051: 004560d1 560 FUNC GLOBAL DEFAULT 12 address_space_flush_icache_range │ │ │ │ - 19052: 005e39fd 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 19053: 00686ec1 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 19052: 005e3a0d 240 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 19053: 00686ed1 428 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 19054: 00b18ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 19055: 0071a19d 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 19055: 0071a1ad 136 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 19056: 00ac3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 19057: 00aaf35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 19058: 004b46a5 152 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 19059: 004e6101 38 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 19060: 00ab38d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 19061: 009bca1c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 19062: 00b199fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 19063: 00372f3d 104 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 19064: 0042f6a9 128 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 19065: 00b1835e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 19066: 005b863d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 19066: 005b864d 488 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 19067: 00b18dd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 19068: 00b18746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 19069: 006bf055 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 19069: 006bf065 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 19070: 00b18e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ 19071: 00a03bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_comp │ │ │ │ - 19072: 00602ac5 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 19072: 00602ad5 20 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 19073: 00b1985a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ 19074: 00481e5d 90 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 19075: 00b1788c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 19076: 00b1a2cc 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 19077: 00b18c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 19078: 003998b1 376 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 19079: 004ea109 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 19080: 00ac30a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 19081: 00b07b1c 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 19082: 00ab973c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 19083: 00717339 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 19083: 00717349 12 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 19084: 00aaf21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 19085: 005a0ee9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ - 19086: 0059c2bd 500 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ - 19087: 0059b7ed 12 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ + 19085: 005a0ef9 248 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 19086: 0059c2cd 500 FUNC GLOBAL DEFAULT 12 decimal32FromNumber │ │ │ │ + 19087: 0059b7fd 12 FUNC GLOBAL DEFAULT 12 decNumberVersion │ │ │ │ 19088: 00ab6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 19089: 00a03a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_FSQRTS │ │ │ │ 19090: 00b18904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 19091: 004b7c71 84 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 19092: 00b18c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ 19093: 00b18f96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_STOP_DSTATE │ │ │ │ - 19094: 006a607d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 19094: 006a608d 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 19095: 00b18d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 19096: 00b19444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 19097: 00407e91 288 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ 19098: 004f687d 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ 19099: 00544e19 192 FUNC GLOBAL DEFAULT 12 helper_xscvdpsxws │ │ │ │ - 19100: 005e0899 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 19100: 005e08a9 84 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 19101: 003a1a01 8 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 19102: 0042c441 128 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 19103: 00554911 32 FUNC GLOBAL DEFAULT 12 helper_icbiep │ │ │ │ 19104: 00428f0d 44 FUNC GLOBAL DEFAULT 12 xen_mr_is_memory │ │ │ │ 19105: 009f7d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ 19106: 005350c9 56 FUNC GLOBAL DEFAULT 12 store_40x_sler │ │ │ │ - 19107: 007346f5 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 19108: 00621bc1 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 19107: 00734705 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 19108: 00621bd1 80 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ 19109: 00454d9d 328 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 19110: 00abd6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_SEND_WRITE_EVENT │ │ │ │ 19111: 00af5e20 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 19112: 00b18cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 19113: 00abfe74 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 19114: 00b18360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 19115: 008c5ed0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 19116: 006e928d 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 19115: 008c5ee8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 19116: 006e929d 132 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 19117: 00ab3348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 19118: 00ab1c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ 19119: 004ccd55 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 19120: 0071dc8d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 19120: 0071dc9d 212 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 19121: 00b19bd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 19122: 006f0349 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 19122: 006f0359 58 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 19123: 0047fca1 100 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 19124: 00b18a7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_WRITE_DSTATE │ │ │ │ 19125: 00abc7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 19126: 00ac1574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VSCR_SET_EVENT │ │ │ │ 19127: 00ac3108 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 19128: 00b18ea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 19129: 009f6a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 19130: 00abc510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 19131: 00603651 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 19131: 00603661 120 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 19132: 00323439 22 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 19133: 00abc2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 19134: 00ab2024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 19135: 003e0a1d 92 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 19136: 00717b9d 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 19136: 00717bad 252 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 19137: 00ab3858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 19138: 005ff6c1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 19138: 005ff6d1 26 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 19139: 0045f9f1 548 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 19140: 00b19c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 19141: 00ac1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 19142: 00b187ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 19143: 00b1935e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 19144: 00b17ea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 19145: 002f74c9 68 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 19146: 00abfbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 19147: 008ca9a0 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 19147: 008ca9b8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 19148: 00391e41 94 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 19149: 00ab4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ - 19150: 00595649 144 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ + 19150: 00595659 144 FUNC GLOBAL DEFAULT 12 decNumberClass │ │ │ │ 19151: 00ab5554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 19152: 00353ee9 160 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 19153: 00b18aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC4XX_PIT_START_DSTATE │ │ │ │ 19154: 00b18e92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ 19155: 00555761 160 FUNC GLOBAL DEFAULT 12 ppc_cpu_do_unaligned_access │ │ │ │ 19156: 0054c5bd 76 FUNC GLOBAL DEFAULT 12 helper_VPRTYBQ │ │ │ │ 19157: 004e2a55 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 19158: 00379af1 184 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 19159: 0028b4c9 48 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 19160: 00b17ba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 19161: 009f5b44 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 19162: 00b1812c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 19163: 005db81d 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 19163: 005db82d 22 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 19164: 00b1903c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 19165: 00b187a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 19166: 006ff8dd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 19166: 006ff8ed 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ 19167: 00aaac64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_EXEC_START_EVENT │ │ │ │ - 19168: 005e0331 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 19169: 006ee591 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 19168: 005e0341 284 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 19169: 006ee5a1 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 19170: 003995a1 92 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 19171: 00b19c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 19172: 00abd628 56 OBJECT GLOBAL DEFAULT 24 hw_vfio_user_trace_events │ │ │ │ 19173: 00b193a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 19174: 004ffae5 200 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 19175: 00731365 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 19176: 005d5dd1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 19175: 00731375 10 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 19176: 005d5de1 104 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 19177: 002a9dbd 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 19178: 005ef0e5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 19179: 006be1c5 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 19178: 005ef0f5 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 19179: 006be1d5 84 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 19180: 00ac1fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ 19181: 004f601d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 19182: 0082dc5c 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 19183: 007246c1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 19182: 0082dc74 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 19183: 007246d1 208 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 19184: 00a0bb28 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwdp │ │ │ │ 19185: 00b186ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 19186: 00ab9cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 19187: 00697b49 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 19187: 00697b59 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 19188: 00aae4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 19189: 00ac09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 19190: 006c5e0d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 19190: 006c5e1d 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 19191: 00ac4468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 19192: 00472a1d 156 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 19193: 006b50dd 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 19193: 006b50ed 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 19194: 00b17af8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 19195: 00b18422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 19196: 00283e39 192 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 19197: 00ab994c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 19198: 00abdff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 19199: 0050592d 452 FUNC GLOBAL DEFAULT 12 helper_440_tlbwe │ │ │ │ 19200: 009f7ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 19201: 00b1811a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 19202: 00427cc1 412 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 19203: 0028cbf1 708 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 19204: 00b18848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 19205: 00469609 264 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 19206: 00aae020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ 19207: 00a01e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPMSUMD │ │ │ │ - 19208: 006d3559 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 19208: 006d3569 142 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 19209: 00ab6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 19210: 00ac2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 19211: 006bf019 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 19211: 006bf029 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 19212: 00b18050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 19213: 00b19528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 19214: 00b184de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 19215: 006ad8c5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 19215: 006ad8d5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 19216: 00ab3068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ 19217: 00505c59 30 FUNC GLOBAL DEFAULT 12 helper_booke_set_epsc │ │ │ │ 19218: 002b60a1 244 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 19219: 00aaf45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ 19220: 004f8151 200 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ 19221: 00539b41 352 FUNC GLOBAL DEFAULT 12 helper_DDEDPDQ │ │ │ │ - 19222: 0063cb5d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 19223: 006a7049 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 19222: 0063cb6d 976 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 19223: 006a7059 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 19224: 00ac3958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SEV_EVENT │ │ │ │ 19225: 00aac1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 19226: 00396b55 222 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 19227: 00aaac04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 19228: 004ea409 160 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 19229: 00b18844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 19230: 00abae98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 19231: 009fc8b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchq_le │ │ │ │ 19232: 00abc240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 19233: 006d43e5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 19234: 005b18f9 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 19233: 006d43f5 1572 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 19234: 005b1909 90 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 19235: 00b19a00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ 19236: 004edb39 112 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 19237: 00abc3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 19238: 00abc8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 19239: 00aad6f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_REALIZEFN_IN_EVENT │ │ │ │ 19240: 0049fd69 180 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 19241: 00abbf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 19242: 00abaee8 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 19243: 00ab54a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 19244: 00b19896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 19245: 002cb3d9 2 FUNC GLOBAL DEFAULT 12 nvdimm_acpi_plug_cb │ │ │ │ 19246: 00ac27b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 19247: 00286af9 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 19248: 00697ad1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 19248: 00697ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 19249: 004e407d 52 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 19250: 00b177ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 19251: 00440b05 32 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 19252: 005ffd05 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 19252: 005ffd15 264 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 19253: 00b1a2d8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 19254: 00b183c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 19255: 003660c5 108 FUNC GLOBAL DEFAULT 12 igb_core_pci_uninit │ │ │ │ 19256: 00283cb9 192 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 19257: 00b1a2d5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 19258: 00719ec5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 19258: 00719ed5 224 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 19259: 00abdeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 19260: 00aae6d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 19261: 00440961 52 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 19262: 00aae370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 19263: 00b17e8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 19264: 004eabd1 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ 19265: 0028f6e9 148 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ @@ -19272,159 +19272,159 @@ │ │ │ │ 19268: 00b17c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ 19269: 004ca771 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 19270: 00285b6d 240 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 19271: 00b197fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ 19272: 004cef3d 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 19273: 0054c2a1 28 FUNC GLOBAL DEFAULT 12 helper_CMPB │ │ │ │ 19274: 00ab9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 19275: 006bf1f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 19275: 006bf209 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 19276: 00abec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 19277: 00b1a354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 19278: 00a067a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDDP │ │ │ │ 19279: 00b177e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 19280: 007243c9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 19280: 007243d9 304 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 19281: 009f69d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 19282: 009bd7e0 12 OBJECT GLOBAL DEFAULT 21 S390CpuPolarization_lookup │ │ │ │ 19283: 00abfab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 19284: 00b183c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 19285: 00497dd9 72 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 19286: 00aaf70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 19287: 004ff305 116 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 19288: 00712e85 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 19288: 00712e95 60 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 19289: 004f57e9 200 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_be │ │ │ │ 19290: 00395811 164 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 19291: 00aac3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 19292: 00397c51 272 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 19293: 00b18aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC40X_SET_TB_CLK_DSTATE │ │ │ │ - 19294: 0073c6cd 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ + 19294: 0073c6dd 104 FUNC GLOBAL DEFAULT 12 clmul_8x4_even │ │ │ │ 19295: 0028295d 228 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 19296: 002f9731 76 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 19297: 00b176fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 19298: 00724db1 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 19298: 00724dc1 192 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 19299: 00b184f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 19300: 00ab1df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 19301: 0072ba41 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 19301: 0072ba51 88 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 19302: 00b19df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 19303: 006a4629 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 19303: 006a4639 788 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 19304: 00abdea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 19305: 0062b819 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 19305: 0062b829 272 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 19306: 0039946d 50 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 19307: 006460bd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 19307: 006460cd 258 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 19308: 00ab59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 19309: 004fea6d 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 19310: 0069c58d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 19310: 0069c59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 19311: 004cd3f9 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ 19312: 004ee7d5 40 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 19313: 009bbca0 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 19314: 00b17ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 19315: 009bc8b4 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 19316: 00b17c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 19317: 00b1794a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 19318: 00690a69 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 19319: 006c076d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 19318: 00690a79 50 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 19319: 006c077d 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 19320: 00ab0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 19321: 002d2c51 60 FUNC GLOBAL DEFAULT 12 GUS_irqclear │ │ │ │ 19322: 00b198f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 19323: 006876dd 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 19323: 006876ed 396 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 19324: 00b197d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 19325: 0041b6bd 1536 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 19326: 00b1778c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 19327: 00b18dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 19328: 00b19cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 19329: 00abace8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 19330: 006df811 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 19330: 006df821 172 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 19331: 002f01bd 92 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 19332: 00b1944e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 19333: 00b17f30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ 19334: 00502769 240 FUNC GLOBAL DEFAULT 12 ppcmas_tlb_check │ │ │ │ - 19335: 0060cc99 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 19335: 0060cca9 132 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 19336: 00b187fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ 19337: 00449819 256 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 19338: 00a02180 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESD │ │ │ │ 19339: 00aaac44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 19340: 00b19860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 19341: 00ab69a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 19342: 004743ed 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 19343: 00b175f2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 19344: 006d7589 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 19344: 006d7599 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ 19345: 00a0c158 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvuxdsp │ │ │ │ - 19346: 006ab779 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 19346: 006ab789 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 19347: 004fb4ad 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_be_mmu │ │ │ │ 19348: 009f7c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 19349: 0046d50d 260 FUNC GLOBAL DEFAULT 12 cpr_get_fd_param │ │ │ │ 19350: 00b18058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 19351: 004eac4d 128 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 19352: 0046c4ad 248 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 19353: 005ee4f5 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 19353: 005ee505 316 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 19354: 00a07c40 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUBM │ │ │ │ 19355: 00b18a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_READ_DSTATE │ │ │ │ 19356: 00abc410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 19357: 00a020fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVESQ │ │ │ │ 19358: 00b1956a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 19359: 00ab902c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 19360: 00b19a74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 19361: 004353b9 616 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 19362: 002eb241 372 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 19363: 00b18ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 19364: 00442115 116 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 19365: 005e8601 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 19365: 005e8611 82 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 19366: 002c5271 88 FUNC GLOBAL DEFAULT 12 aml_decrement │ │ │ │ 19367: 00b193c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 19368: 00b1872a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 19369: 00ab931c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 19370: 00a17af8 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_tbu40 │ │ │ │ 19371: 00b18e86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 19372: 004722c9 1284 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 19373: 0042eb3d 30 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ 19374: 004fc275 216 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ 19375: 0054f105 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_le_exp │ │ │ │ 19376: 00aba7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_RUN_EVENT │ │ │ │ - 19377: 0060f2ed 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 19378: 006e7bf1 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 19377: 0060f2fd 104 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 19378: 006e7c01 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 19379: 003e2cf1 1156 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ 19380: 0050560d 420 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_hi │ │ │ │ - 19381: 006c896d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 19381: 006c897d 16 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 19382: 00a016ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUQM │ │ │ │ 19383: 009bd744 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 19384: 00ab4464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 19385: 003797f9 220 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 19386: 004fd6d9 80 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 19387: 00abb940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ 19388: 004848c9 108 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 19389: 00ac1f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 19390: 00398cc1 156 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 19391: 00a22614 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 19392: 00aaf56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 19393: 006ef5b5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 19393: 006ef5c5 204 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 19394: 009bc360 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 19395: 00ac0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 19396: 008daa24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 19396: 008daa3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 19397: 00b1987e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 19398: 00b18550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 19399: 00ab46e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ 19400: 00abcf98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ - 19401: 006fdf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 19401: 006fdf95 58 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ 19402: 0054dd95 26 FUNC GLOBAL DEFAULT 12 helper_vclzlsbb │ │ │ │ 19403: 004bd24d 28 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 19404: 00ac192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 19405: 00abf954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 19406: 00ab9bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 19407: 0073f745 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 19408: 0064b131 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 19407: 0073f755 220 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 19408: 0064b141 648 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 19409: 00b19816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ 19410: 002b65f5 38 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 19411: 00b18fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_GET_OUT_DSTATE │ │ │ │ 19412: 00abc010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 19413: 00b1958e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ 19414: 004cdbb1 60 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 19415: 00abb570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 19416: 00abf7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 19417: 00b18e32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ 19418: 00403c71 40 FUNC GLOBAL DEFAULT 12 vfio_cpr_add_kvm_notifier │ │ │ │ - 19419: 006fe4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 19419: 006fe4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 19420: 00b190ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 19421: 00ac1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 19422: 00aad428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 19423: 00abb860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 19424: 0041c685 168 FUNC GLOBAL DEFAULT 12 vhost_get_features_ex │ │ │ │ 19425: 00ab82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 19426: 00ab45b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ @@ -19432,260 +19432,260 @@ │ │ │ │ 19428: 00423ef9 52 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 19429: 002cac0d 40 FUNC GLOBAL DEFAULT 12 acpi_pm1_evt_reset │ │ │ │ 19430: 0048b6e9 216 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 19431: 0049fb65 296 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 19432: 0032db39 448 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 19433: 00b17be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 19434: 004ac2f9 460 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 19435: 0073e489 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 19435: 0073e499 142 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 19436: 00ac06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 19437: 00b1971a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 19438: 006d25b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 19439: 00590c2d 100 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ - 19440: 00728835 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 19438: 006d25c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 19439: 00590c41 100 FUNC GLOBAL DEFAULT 12 spr_read_40x_pit │ │ │ │ + 19440: 00728845 244 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 19441: 00abf9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ 19442: 00a02078 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUD │ │ │ │ - 19443: 0061a169 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 19443: 0061a179 74 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ 19444: 00b179f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 19445: 00a02414 132 OBJECT GLOBAL DEFAULT 24 helper_info_LVEWX │ │ │ │ 19446: 00b18d68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 19447: 00aad4b8 300 OBJECT GLOBAL DEFAULT 24 hw_acpi_trace_events │ │ │ │ - 19448: 005edc05 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ + 19448: 005edc15 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_require_thread_safety │ │ │ │ 19449: 00a22518 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 19450: 00b19404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_SEND_WRITE_DSTATE │ │ │ │ 19451: 009bbf28 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 19452: 00abd088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 19453: 00435b3d 56 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 19454: 00355625 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 19455: 00ab92ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ 19456: 00aba5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_EVENT │ │ │ │ 19457: 004cd815 112 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ 19458: 00a01ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVEUQ │ │ │ │ 19459: 0048373d 652 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 19460: 00abadb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 19461: 006c9539 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 19461: 006c9549 16 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 19462: 00b17668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 19463: 0060c76d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 19464: 006b39a9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 19463: 0060c77d 268 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 19464: 006b39b9 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 19465: 0047c8d9 192 FUNC GLOBAL DEFAULT 12 migrate_rdma_caps_check │ │ │ │ 19466: 00294b19 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 19467: 006a7611 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 19467: 006a7621 132 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 19468: 0049d155 404 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ 19469: 0053c975 106 FUNC GLOBAL DEFAULT 12 helper_FADDS │ │ │ │ 19470: 004cd489 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 19471: 00abaa88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_MODE_COUNTER_EVENT │ │ │ │ 19472: 00b190ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 19473: 00700c71 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 19473: 00700c81 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 19474: 00497d49 44 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 19475: 00abc320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 19476: 00b17ffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 19477: 0053c7b9 166 FUNC GLOBAL DEFAULT 12 helper_FRSQRTE │ │ │ │ 19478: 00274ef9 114 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 19479: 00b197a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 19480: 00ab7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DCR_WRITE_EVENT │ │ │ │ 19481: 00ac43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 19482: 00b18380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 19483: 004fae79 28 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchq_le │ │ │ │ - 19484: 0073a539 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ + 19484: 0073a549 212 FUNC GLOBAL DEFAULT 12 aesenc_MC_gen │ │ │ │ 19485: 00aabb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ 19486: 004fa07d 188 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 19487: 0053cfb5 390 FUNC GLOBAL DEFAULT 12 helper_FCMPO │ │ │ │ 19488: 00a04b44 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCTIDUZ │ │ │ │ 19489: 00b1803c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 19490: 00ab0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 19491: 00ac11ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 19492: 00329cb9 200 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 19493: 0048dded 70 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 19494: 00ac0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ 19495: 00b18b56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_UPDATE_DT_FAILED_SIZE_DSTATE │ │ │ │ - 19496: 00739ddd 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 19496: 00739ded 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 19497: 003e0651 356 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 19498: 00aaea94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 19499: 00ac0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 19500: 00abc380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 19501: 0074190d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 19501: 0074191d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 19502: 0053ce75 320 FUNC GLOBAL DEFAULT 12 helper_FCMPU │ │ │ │ 19503: 00ab69f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 19504: 00ab5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 19505: 00ac2114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19506: 004eecc5 160 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 19507: 006dd629 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 19507: 006dd639 58 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 19508: 004eaccd 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 19509: 00a10a0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctzlsbb │ │ │ │ 19510: 0045fc41 100 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 19511: 00b18f1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_TIMER_RESET_DSTATE │ │ │ │ 19512: 00ab8e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 19513: 0071b9fd 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 19514: 006248ed 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 19515: 0072a709 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 19513: 0071ba0d 398 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 19514: 006248fd 136 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 19515: 0072a719 72 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 19516: 00ab5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 19517: 00b1772e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 19518: 00440445 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 19519: 006e2321 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 19519: 006e2331 58 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 19520: 0043f5dd 32 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 19521: 003771a5 22 FUNC GLOBAL DEFAULT 12 desc_ring_set_base_addr │ │ │ │ 19522: 00abf964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 19523: 0071fa09 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 19523: 0071fa19 10 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 19524: 00b19004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ - 19525: 008d26e4 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ + 19525: 008d26fc 4001 OBJECT GLOBAL DEFAULT 14 BIN2CHAR │ │ │ │ 19526: 002ee581 216 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 19527: 002985a9 164 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 19528: 007013e9 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 19529: 008da9dc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 19528: 007013f9 188 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 19529: 008da9f4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ 19530: 00b1850e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 19531: 00aae150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 19532: 00aae794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ 19533: 004e2dd5 48 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 19534: 006d2399 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 19535: 0069ba89 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 19536: 006ec039 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 19534: 006d23a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 19535: 0069ba99 58 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 19536: 006ec049 200 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 19537: 00428f91 44 FUNC GLOBAL DEFAULT 12 xen_map_cache │ │ │ │ 19538: 00aaad60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 19539: 00aad844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_UNPLUG_EVENT │ │ │ │ 19540: 00abcef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 19541: 00b19bce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 19542: 00474125 36 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 19543: 00ab4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 19544: 00ac032c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ 19545: 002cc621 4 FUNC GLOBAL DEFAULT 12 acpi_get_i386_pci_host │ │ │ │ - 19546: 007224ed 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 19546: 007224fd 128 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 19547: 00b194a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 19548: 00aac4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 19549: 009bd418 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 19550: 00442a2d 24 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 19551: 002f8305 96 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 19552: 00ab5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 19553: 005910c1 72 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ + 19553: 005910d5 72 FUNC GLOBAL DEFAULT 12 spr_read_spefscr │ │ │ │ 19554: 0045523d 64 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 19555: 006083f9 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 19555: 00608409 584 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 19556: 00b17900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 19557: 00b18d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 19558: 00ab0b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 19559: 00ab2a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 19560: 00ab90dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 19561: 0048f995 44 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 19562: 002825b9 252 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 19563: 00ac0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 19564: 00b18bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 19565: 0071abed 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 19565: 0071abfd 132 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ 19566: 004f2055 28 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 19567: 0045be79 204 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 19568: 005057b1 368 FUNC GLOBAL DEFAULT 12 helper_4xx_tlbwe_lo │ │ │ │ 19569: 00ab49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 19570: 00697fd5 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 19570: 00697fe5 144 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 19571: 0046cea9 176 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 19572: 00b17c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 19573: 00b17bf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 19574: 00aacabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 19575: 00aaf7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 19576: 009039f0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 19577: 00abf904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 19578: 00ab04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 19579: 00abdc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 19580: 0065a54d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 19580: 0065a55d 344 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 19581: 00ab1e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 19582: 00b18d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ 19583: 00458045 432 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 19584: 0049b53d 30 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 19585: 006a16d1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 19586: 0063b355 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 19585: 006a16e1 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 19586: 0063b365 60 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 19587: 002ef4a5 160 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 19588: 009b88fc 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 19589: 00708a75 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 19590: 0072570d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 19589: 00708a85 14 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 19590: 0072571d 292 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 19591: 003cb7b9 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ 19592: 00a17d8c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_pidr │ │ │ │ - 19593: 006e26a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 19593: 006e26b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 19594: 004ed21d 92 FUNC GLOBAL DEFAULT 12 qemu_tcg_mttcg_enabled │ │ │ │ 19595: 00a22830 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 19596: 00aaf20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 19597: 00262d25 42 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 19598: 00b1910c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 19599: 009bd0d8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 19600: 00b183ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 19601: 00aaeffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ 19602: 00444cf9 86 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ - 19603: 0069bd59 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 19603: 0069bd69 58 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 19604: 00ab05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ 19605: 002b65e5 14 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 19606: 00440561 28 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 19607: 00ab6cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 19608: 0071d119 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 19608: 0071d129 94 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 19609: 00abb900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 19610: 009a3440 64 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 19611: 00b18dfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 19612: 00ac0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 19613: 00ab2094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 19614: 005cc429 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 19614: 005cc439 128 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ 19615: 004cd9cd 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 19616: 00722809 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 19617: 006bde6d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 19616: 00722819 244 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 19617: 006bde7d 58 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 19618: 00abbd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 19619: 00432001 52 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 19620: 00ab6b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 19621: 00b18588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 19622: 00aaf19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 19623: 006c7889 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 19623: 006c7899 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 19624: 00b17a42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_DSM_MEM_ADDR_DSTATE │ │ │ │ 19625: 00b17dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 19626: 00b18d5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 19627: 00b17706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 19628: 0069cb2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ - 19629: 005aeecd 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ + 19628: 0069cb3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 19629: 005aeedd 176 FUNC GLOBAL DEFAULT 12 vfio_listener_register │ │ │ │ 19630: 00aab7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 19631: 00b17f98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 19632: 002842b9 184 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 19633: 00b1837c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 19634: 0040d649 204 FUNC GLOBAL DEFAULT 12 vfio_user_send_nowait │ │ │ │ 19635: 00ac0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_CUT_TEXT_EXT_EVENT │ │ │ │ 19636: 00ab5394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 19637: 004b665d 96 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 19638: 00b1933a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ - 19639: 0073ae29 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ + 19639: 0073ae39 368 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_gen │ │ │ │ 19640: 00a07d48 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHM │ │ │ │ 19641: 002c0b6d 6 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 19642: 009bce5c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 19643: 0062cea5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 19643: 0062ceb5 58 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 19644: 00aaae00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 19645: 00ac0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ 19646: 00ac14c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_DTL_SET_EVENT │ │ │ │ - 19647: 00697eb5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 19647: 00697ec5 142 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 19648: 00441375 140 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 19649: 00684da5 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 19649: 00684db5 376 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ 19650: 00a143cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VMSUMUHS │ │ │ │ - 19651: 0074632d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 19651: 0074633d 880 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 19652: 00abb490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 19653: 005f6f4d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 19653: 005f6f5d 176 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ 19654: 004cc495 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 19655: 00b19942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_DSTATE │ │ │ │ 19656: 002826b5 224 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ 19657: 00b17832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_NET_LISTENER_UNWATCH_DSTATE │ │ │ │ - 19658: 006224f1 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 19658: 00622501 102 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 19659: 00aafd98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I8257_UNREGISTERED_DMA_EVENT │ │ │ │ 19660: 0048ad91 152 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 19661: 00a2257c 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 19662: 00ab6c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 19663: 00656d29 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 19663: 00656d39 160 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 19664: 00ab2928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 19665: 006f8f89 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 19665: 006f8f99 372 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 19666: 002e9f35 44 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 19667: 00aba2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 19668: 00b175d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 19669: 00b17cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ 19670: 004d7c59 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 19671: 00731ee5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 19671: 00731ef5 192 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ 19672: 004f5309 104 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ 19673: 004d63c9 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 19674: 00a05300 132 OBJECT GLOBAL DEFAULT 24 helper_info_VSUBUWS │ │ │ │ 19675: 00ac348c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 19676: 00b195ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ 19677: 0045a265 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 19678: 00abe8f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 19679: 00b19d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 19680: 00739ce1 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 19680: 00739cf1 252 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 19681: 00b184d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ 19682: 004f6009 20 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 19683: 00ab2a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 19684: 003e1e2d 196 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 19685: 00ac3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 19686: 00b175df 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 19687: 00aad318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ @@ -19693,643 +19693,643 @@ │ │ │ │ 19689: 00b199a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 19690: 009bc3c4 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 19691: 00ab6f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 19692: 004e9bf5 128 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 19693: 00ac0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ 19694: 00b18f4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_TIMER_IRQ_DSTATE │ │ │ │ 19695: 00377549 48 FUNC GLOBAL DEFAULT 12 desc_ring_alloc │ │ │ │ - 19696: 006f44b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 19696: 006f44c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 19697: 00ab31b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 19698: 00a0f4e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsmulqp │ │ │ │ 19699: 004b29ad 28 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 19700: 008c5f60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 19700: 008c5f78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ 19701: 004f9cf9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 19702: 0084ec0c 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 19702: 0084ec24 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 19703: 00b176e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 19704: 00602ad9 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 19705: 0069c335 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 19704: 00602ae9 300 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 19705: 0069c345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 19706: 00ab0b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 19707: 002ee169 260 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 19708: 0084ec08 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 19708: 0084ec20 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 19709: 00b18664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 19710: 00abe340 1396 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 19711: 006c3ffd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 19711: 006c400d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 19712: 003805b1 832 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 19713: 00b18d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 19714: 0062ee55 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 19714: 0062ee65 128 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 19715: 00b19d8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 19716: 0048dea9 76 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 19717: 006b0421 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 19718: 00722cd1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 19717: 006b0431 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 19718: 00722ce1 64 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 19719: 0053fbbd 232 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtedp │ │ │ │ 19720: 00ab4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 19721: 00b192fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 19722: 007452ed 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 19722: 007452fd 102 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 19723: 002c0b75 228 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 19724: 006e2d89 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 19724: 006e2d99 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 19725: 00b1733f 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 19726: 00ac3d7c 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 19727: 0084eabc 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 19727: 0084ead4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 19728: 0048b621 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 19729: 00b19292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 19730: 00a04070 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVWM_le_exp │ │ │ │ 19731: 00aae764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ 19732: 004f5115 156 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 19733: 0047d2d5 34 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 19734: 00b19dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 19735: 00b186b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 19736: 005be16d 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 19736: 005be17d 140 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ 19737: 0033b36d 36 FUNC GLOBAL DEFAULT 12 pic_get_output │ │ │ │ - 19738: 007242dd 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 19739: 006d21f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 19738: 007242ed 48 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 19739: 006d2205 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 19740: 00294521 380 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 19741: 00ac4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ 19742: 004f9b49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 19743: 00b197da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 19744: 00683ae5 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 19744: 00683af5 428 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 19745: 00322b79 500 FUNC GLOBAL DEFAULT 12 i8257_dma_init │ │ │ │ 19746: 00ab3b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_WRITE_EVENT │ │ │ │ 19747: 0035186d 246 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 19748: 00abe2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 19749: 00ab010c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 19750: 00744b4d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 19750: 00744b5d 8 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 19751: 00ac41c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 19752: 00b18790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 19753: 0069b68d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 19753: 0069b69d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ 19754: 00abcc08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_GET_REGION_INFO_TYPE_EVENT │ │ │ │ 19755: 004f58b1 172 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgq_le │ │ │ │ - 19756: 007123fd 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 19756: 0071240d 320 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ 19757: 004f545d 180 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ 19758: 0044953d 228 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 19759: 006bbfe1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 19759: 006bbff1 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 19760: 00b19af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 19761: 00ac3c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 19762: 003516dd 244 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 19763: 00598541 168 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ - 19764: 006b8f05 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 19763: 00598551 168 FUNC GLOBAL DEFAULT 12 decNumberDivide │ │ │ │ + 19764: 006b8f15 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ 19765: 00483061 84 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 19766: 00b181f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PC87312_IO_WRITE_DSTATE │ │ │ │ 19767: 00aab690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 19768: 0047c749 34 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 19769: 00b17cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ 19770: 0053df55 24 FUNC GLOBAL DEFAULT 12 helper_efddiv │ │ │ │ - 19771: 0072c19d 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 19772: 006f883d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 19771: 0072c1ad 84 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 19772: 006f884d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 19773: 009b9c48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ 19774: 005374b9 292 FUNC GLOBAL DEFAULT 12 helper_DSUBQ │ │ │ │ - 19775: 006d4321 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 19775: 006d4331 196 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ 19776: 0039c1a9 156 FUNC GLOBAL DEFAULT 12 pci_iommu_register_iotlb_notifier │ │ │ │ - 19777: 006f8105 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 19778: 00688c41 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 19777: 006f8115 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 19778: 00688c51 116 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 19779: 00aaf58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 19780: 00622145 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 19780: 00622155 170 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 19781: 00b191de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 19782: 006c15d1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 19782: 006c15e1 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 19783: 00b17612 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 19784: 004ff1ad 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 19785: 00b1a190 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 19786: 00a0ac34 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcdcfsq │ │ │ │ 19787: 002eba61 404 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ 19788: 002b6669 74 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 19789: 00ac2cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 19790: 00b18b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 19791: 006b8e8d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 19791: 006b8e9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 19792: 00b18886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ 19793: 004d0e85 40 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 19794: 00ab48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 19795: 005d3595 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 19795: 005d35a5 180 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 19796: 00b193e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ 19797: 00b18f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SYSTMR_RUN_DSTATE │ │ │ │ - 19798: 00640bd5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 19798: 00640be5 1264 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 19799: 00b1903a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 19800: 00b18b00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_DSTATE │ │ │ │ 19801: 00b19ba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ 19802: 0051bba9 260 FUNC GLOBAL DEFAULT 12 vof_build_dt │ │ │ │ - 19803: 005e9ce5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 19803: 005e9cf5 18 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ 19804: 004f619d 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 19805: 006e5d0d 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 19805: 006e5d1d 164 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 19806: 00ac1620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 19807: 006b47c5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 19807: 006b47d5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 19808: 00ab6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 19809: 00b19654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 19810: 00283fb9 192 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 19811: 002c1151 160 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 19812: 00b18188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 19813: 00aaf1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 19814: 005db15d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 19814: 005db16d 28 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 19815: 00ab3708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 19816: 00b18350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 19817: 00ab946c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 19818: 003e31d5 400 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ 19819: 004d6735 100 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 19820: 00b18fde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 19821: 00ab7410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_UPDATE_POM_EVENT │ │ │ │ 19822: 00aaaea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 19823: 0069be49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 19823: 0069be59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 19824: 00b17b06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 19825: 006dc789 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 19825: 006dc799 584 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 19826: 004a0079 208 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 19827: 00b17628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 19828: 007207a9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 19828: 007207b9 118 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 19829: 00b199f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 19830: 00ab8f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 19831: 00b17676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 19832: 006d8b3d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 19832: 006d8b4d 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 19833: 00ac1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 19834: 00ac1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 19835: 005e95f1 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 19835: 005e9601 36 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 19836: 00296529 108 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 19837: 0068fa21 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 19838: 006f3dc1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 19837: 0068fa31 80 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 19838: 006f3dd1 256 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ 19839: 00a17e10 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_vtb │ │ │ │ 19840: 004d7131 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 19841: 00abd438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 19842: 00ab4ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 19843: 005fdffd 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 19844: 006d2669 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 19843: 005fe00d 300 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 19844: 006d2679 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 19845: 00b17b7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 19846: 009bcc64 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 19847: 006f5681 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 19847: 006f5691 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 19848: 004b0439 108 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 19849: 00ab63b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 19850: 00ab8b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 19851: 006e5101 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 19851: 006e5111 196 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ 19852: 00a01628 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDCUQ │ │ │ │ - 19853: 0071b7f9 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 19854: 006bf929 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 19853: 0071b809 324 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 19854: 006bf939 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 19855: 00b18d3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ 19856: 00448929 216 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 19857: 00b17f08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ 19858: 00b19a3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_FPSCR_GET_DSTATE │ │ │ │ 19859: 00abf364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_EVENT │ │ │ │ - 19860: 0069b219 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 19861: 005d70c1 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 19860: 0069b229 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 19861: 005d70d1 70 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 19862: 00b199dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 19863: 00ac4548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 19864: 00ab33f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 19865: 00b17852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 19866: 002d0645 212 FUNC GLOBAL DEFAULT 12 OPLTimerOver │ │ │ │ 19867: 009bbcd4 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 19868: 007462a9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 19868: 007462b9 130 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 19869: 00b17e84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 19870: 0045159d 70 FUNC GLOBAL DEFAULT 12 physical_memory_is_clean │ │ │ │ 19871: 00b1824e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 19872: 00287cb1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 19873: 00ac15c4 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 19874: 00ab5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 19875: 005d07d1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 19875: 005d07e1 208 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 19876: 00441741 38 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ 19877: 0041e699 152 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 19878: 0065c8e9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 19878: 0065c8f9 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 19879: 00b19d44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 19880: 00483201 212 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 19881: 00abbb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 19882: 00ac128c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 19883: 005df1ad 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 19883: 005df1bd 240 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ 19884: 009a54c0 48 OBJECT GLOBAL DEFAULT 21 m48t59_io_ops │ │ │ │ - 19885: 00651195 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 19885: 006511a5 52 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 19886: 0032b18d 52 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 19887: 00707d11 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 19887: 00707d21 240 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 19888: 0028e921 60 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 19889: 006ddc4d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 19889: 006ddc5d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 19890: 00abc6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ 19891: 00a06b3c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDQP │ │ │ │ - 19892: 006a4489 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 19892: 006a4499 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 19893: 00a0b264 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvuxwsp │ │ │ │ 19894: 00b18da8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 19895: 006325ed 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 19895: 006325fd 184 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 19896: 00b19586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 19897: 00aaecf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 19898: 006f095d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 19899: 006fcd3d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 19900: 00649cad 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 19898: 006f096d 192 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 19899: 006fcd4d 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 19900: 00649cbd 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 19901: 00b17b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 19902: 00ab896c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ 19903: 00aaf9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_MAP_BLOB_EVENT │ │ │ │ - 19904: 0068fafd 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 19904: 0068fb0d 128 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ 19905: 004ef3f1 224 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 19906: 00ab6fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 19907: 00701131 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 19907: 00701141 84 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 19908: 00abe944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 19909: 0054543d 224 FUNC GLOBAL DEFAULT 12 helper_xscvqpuwz │ │ │ │ 19910: 00ac45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 19911: 004a1671 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 19912: 00abf134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 19913: 0069d691 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 19914: 006eb891 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 19913: 0069d6a1 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 19914: 006eb8a1 460 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 19915: 00b17970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 19916: 005e87b9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 19917: 0072afc1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 19916: 005e87c9 112 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 19917: 0072afd1 184 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 19918: 00aaec64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 19919: 00b18ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 19920: 00b17c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 19921: 00ab904c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ 19922: 0033425d 108 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_enabled │ │ │ │ - 19923: 00741bdd 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ + 19923: 00741bed 58 FUNC GLOBAL DEFAULT 12 qapi_free_EvtchnInfo │ │ │ │ 19924: 0044dcad 84 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 19925: 006c1469 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 19925: 006c1479 196 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 19926: 00abd238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ - 19927: 005cb771 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ + 19927: 005cb781 18 FUNC GLOBAL DEFAULT 12 mshv_irqchip_update_msi_route │ │ │ │ 19928: 00ac126c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 19929: 006eeb95 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 19929: 006eeba5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 19930: 00aaf4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 19931: 00b177d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 19932: 0049b371 168 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 19933: 006a8575 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 19934: 00727151 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 19933: 006a8585 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 19934: 00727161 88 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 19935: 00b19848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 19936: 005be649 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 19937: 0072dfd1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 19936: 005be659 436 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 19937: 0072dfe1 84 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 19938: 0047d0c5 34 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 19939: 00b17ab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_GPE_EN_IOPORT_WRITEB_DSTATE │ │ │ │ 19940: 00ab2b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ - 19941: 006ed891 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 19941: 006ed8a1 364 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 19942: 00a1313c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vncipherlast │ │ │ │ 19943: 00377899 236 FUNC GLOBAL DEFAULT 12 fp_port_alloc │ │ │ │ 19944: 00b17eb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 19945: 00707a1d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 19945: 00707a2d 340 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 19946: 00abac28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 19947: 0047f899 984 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ - 19948: 00741ba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ + 19948: 00741bb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxInfo │ │ │ │ 19949: 00b18d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 19950: 006c0c75 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 19950: 006c0c85 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 19951: 009fc938 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 19952: 00461999 84 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 19953: 00ab6bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 19954: 00aac4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 19955: 00295381 6 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 19956: 0062ef55 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 19956: 0062ef65 224 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 19957: 00ac1e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 19958: 00299231 268 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 19959: 00aab070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 19960: 00a0e678 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4sbs │ │ │ │ 19961: 00aaf3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 19962: 00b18104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 19963: 00abfd84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 19964: 00abcc78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 19965: 00a0f464 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsdivqp │ │ │ │ 19966: 00b17f18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 19967: 0028973d 8 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 19968: 00ab6a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 19969: 007153dd 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 19970: 006f71ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 19969: 007153ed 1804 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 19970: 006f71bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ 19971: 00ab1274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_NOTIFY_EVENT │ │ │ │ 19972: 004499bd 18 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ 19973: 0053bca5 130 FUNC GLOBAL DEFAULT 12 helper_FCTIDU │ │ │ │ - 19974: 0074600d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 19974: 0074601d 14 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 19975: 004697f9 8 FUNC GLOBAL DEFAULT 12 spdm_socket_send │ │ │ │ 19976: 00b175b8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ 19977: 00b18a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CONFIG_WRITE_DSTATE │ │ │ │ - 19978: 005bef6d 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 19978: 005bef7d 10 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 19979: 00abcc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 19980: 00ac36d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 19981: 0053bc31 114 FUNC GLOBAL DEFAULT 12 helper_FCTIDZ │ │ │ │ 19982: 00a06698 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMADDSP │ │ │ │ 19983: 00ac2eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 19984: 00b185ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 19985: 00621ca9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 19986: 0069c245 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 19985: 00621cb9 68 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 19986: 0069c255 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 19987: 00ab5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 19988: 0047c575 34 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ 19989: 00527ffd 132 FUNC GLOBAL DEFAULT 12 ppc_store_fpscr │ │ │ │ - 19990: 006bbcc1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 19990: 006bbcd1 296 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ 19991: 004f1fe5 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 19992: 00ab5004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 19993: 0049cff1 356 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 19994: 004a3745 84 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 19995: 005d5645 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 19995: 005d5655 152 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ 19996: 004e2735 160 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 19997: 0072504d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 19997: 0072505d 144 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ 19998: 00b18c04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_SCSI_DEVICE_CREATED_DSTATE │ │ │ │ - 19999: 0071037d 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 20000: 00615c31 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 19999: 0071038d 152 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 20000: 00615c41 140 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ 20001: 004e0abd 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 20002: 006fa38d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 20002: 006fa39d 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 20003: 00a0c0d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvredp │ │ │ │ 20004: 00aac368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 20005: 00aad624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_WRITE_LABEL_EVENT │ │ │ │ 20006: 00ab4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 20007: 0028ff49 1012 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 20008: 0069b999 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 20008: 0069b9a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 20009: 00ab928c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ 20010: 005348dd 412 FUNC GLOBAL DEFAULT 12 ppc_cpu_gdb_write_register_apple │ │ │ │ - 20011: 006bc035 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 20012: 005be5f9 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 20011: 006bc045 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 20012: 005be609 80 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 20013: 002ea379 46 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 20014: 007002d1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 20014: 007002e1 142 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 20015: 003517d1 154 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 20016: 00abeb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 20017: 00b18a3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SABRE_CLEAR_REQUEST_DSTATE │ │ │ │ 20018: 004b4955 284 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 20019: 00b181f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APM_IO_READ_DSTATE │ │ │ │ 20020: 00b18b86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 20021: 00abc850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 20022: 004ff379 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ - 20023: 0073c82d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ + 20023: 0073c83d 106 FUNC GLOBAL DEFAULT 12 clmul_16x2_even │ │ │ │ 20024: 00ab3678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 20025: 00610d05 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 20025: 00610d15 128 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 20026: 00351661 122 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 20027: 00b19a0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_EXCP_ISI_DSTATE │ │ │ │ 20028: 0041ca69 1204 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 20029: 00ab6630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 20030: 00ab1794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 20031: 00aab630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 20032: 00b18252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 20033: 00b17da0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 20034: 006ef691 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 20034: 006ef6a1 204 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ 20035: 00ab7f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_DDW_REMOVE_EVENT │ │ │ │ - 20036: 006c51d9 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 20036: 006c51e9 436 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ 20037: 0054d751 240 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4PP │ │ │ │ - 20038: 005cbf49 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 20038: 005cbf59 6 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ 20039: 009a4b84 48 OBJECT GLOBAL DEFAULT 21 ppc440_pcix_host_conf_ops │ │ │ │ - 20040: 006dfb81 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 20040: 006dfb91 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 20041: 00b1982e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_WORD_DSTATE │ │ │ │ 20042: 003bbf7d 332 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 20043: 006a6279 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 20043: 006a6289 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ 20044: 004c53c1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 20045: 002bb971 52 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 20046: 00b190dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 20047: 00471fb5 160 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 20048: 0061a051 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 20048: 0061a061 88 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 20049: 00b194cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 20050: 00350c05 2404 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 20051: 00b18e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 20052: 004e7335 14 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 20053: 004b3685 212 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 20054: 00b17f0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 20055: 00af6724 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 20056: 00ab9afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 20057: 0028ae4d 212 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 20058: 007228fd 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 20058: 0072290d 66 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 20059: 00b199c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 20060: 00ab55e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ 20061: 00b19db2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_DSTATE │ │ │ │ 20062: 004ca209 50 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 20063: 00ab1b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ 20064: 004ca23d 56 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ 20065: 002c9c25 328 FUNC GLOBAL DEFAULT 12 aml_error_device │ │ │ │ - 20066: 006f877d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 20066: 006f878d 192 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 20067: 00b1957c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ 20068: 004ca275 60 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ 20069: 004ca339 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ 20070: 004ca379 68 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 20071: 00abc640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 20072: 00abfaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ 20073: 004ca3bd 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ - 20074: 006c7ded 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ + 20074: 006c7dfd 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelExpansionInfo │ │ │ │ 20075: 00b19790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 20076: 00abf3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ 20077: 004499a9 18 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 20078: 00b19196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 20079: 005ea291 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 20079: 005ea2a1 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 20080: 00abc6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 20081: 00b188be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 20082: 00abf984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 20083: 00ab9b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 20084: 006f6d5d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ - 20085: 007419fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ + 20084: 006f6d6d 196 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 20085: 00741a0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestInfo │ │ │ │ 20086: 00b17e64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RC4030_READ_DSTATE │ │ │ │ 20087: 002c2ed1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 20088: 006c2e71 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 20088: 006c2e81 336 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 20089: 00a0a0dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_cntlzw32 │ │ │ │ 20090: 00ab2988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 20091: 00b19c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ 20092: 004f2071 36 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 20093: 00ab7188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROM_CHECKSUM_CHANGE_EVENT │ │ │ │ 20094: 00abae88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 20095: 00684f1d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 20095: 00684f2d 408 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ 20096: 00486609 544 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 20097: 00b18ab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DECR_LOAD_DSTATE │ │ │ │ 20098: 00509fd5 42 FUNC GLOBAL DEFAULT 12 booke_set_tlb │ │ │ │ 20099: 00b17640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 20100: 006c5985 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 20101: 00604fb5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 20100: 006c5995 132 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 20101: 00604fc5 156 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 20102: 00ab9a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 20103: 00ab1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 20104: 00abc310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 20105: 006e0825 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 20105: 006e0835 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 20106: 00ab5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 20107: 00abff70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 20108: 00476bf9 64 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 20109: 00b19b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 20110: 002f8255 80 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 20111: 00a155d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDC │ │ │ │ 20112: 002ef8cd 152 FUNC GLOBAL DEFAULT 12 qmp_query_accelerators │ │ │ │ 20113: 00aade48 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 20114: 006ec101 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 20115: 005e0635 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 20114: 006ec111 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 20115: 005e0645 120 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 20116: 00abcf68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 20117: 0047d131 88 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 20118: 006ecba1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 20118: 006ecbb1 58 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ 20119: 00a1565c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTDG │ │ │ │ - 20120: 00624879 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 20120: 00624889 116 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 20121: 00abff40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 20122: 00ab5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 20123: 009bca04 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 20124: 0042adc9 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ 20125: 004c6069 604 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 20126: 00b181a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 20127: 00ab6c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 20128: 00ab9b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 20129: 0073a6e9 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ - 20130: 005b534d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 20129: 0073a6f9 368 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_gen │ │ │ │ + 20130: 005b535d 388 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 20131: 00b176bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ 20132: 00459295 60 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 20133: 00b1841a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ 20134: 00b1993e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_PIXEL_FORMAT_GREEN_DSTATE │ │ │ │ 20135: 004dc61d 42 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 20136: 00b18272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 20137: 004af6cd 192 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 20138: 0047b74d 72 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 20139: 003a47d1 140 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 20140: 00552111 156 FUNC GLOBAL DEFAULT 12 helper_vupklpx │ │ │ │ 20141: 0047c7d9 56 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 20142: 006e1fd9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 20142: 006e1fe9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 20143: 00b19a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VR_GET_DSTATE │ │ │ │ 20144: 00b18574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 20145: 00b183b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_OTP_PROG_DSTATE │ │ │ │ 20146: 00b175e5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ 20147: 00b18f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_TIMER_READ_DSTATE │ │ │ │ 20148: 00b17e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMASEV_EVENT_DSTATE │ │ │ │ - 20149: 005e95a9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 20150: 005fa8c9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 20151: 006f9151 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 20149: 005e95b9 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 20150: 005fa8d9 208 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 20151: 006f9161 228 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ 20152: 00b1846c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_READ_DSTATE │ │ │ │ 20153: 00530d39 344 FUNC GLOBAL DEFAULT 12 ppc_cpu_class_by_name │ │ │ │ - 20154: 00604de9 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 20154: 00604df9 8 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 20155: 00ab1374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ 20156: 004f9049 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 20157: 005cbfe9 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 20158: 007104d9 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 20157: 005cbff9 40 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 20158: 007104e9 52 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 20159: 00b1a2d1 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 20160: 002a5015 380 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 20161: 00ac3c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 20162: 00aacd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 20163: 00abffa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ 20164: 00aad894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_EVENT │ │ │ │ - 20165: 006c757d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 20165: 006c758d 58 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 20166: 00b195e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 20167: 0062ed81 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 20167: 0062ed91 210 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ 20168: 00b18544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 20169: 006b5821 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 20169: 006b5831 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ 20170: 002c84f9 312 FUNC GLOBAL DEFAULT 12 build_slit │ │ │ │ - 20171: 0071d9c1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 20172: 00714865 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 20171: 0071d9d1 4 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 20172: 00714875 304 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 20173: 0053df25 24 FUNC GLOBAL DEFAULT 12 helper_efdsub │ │ │ │ 20174: 00b190f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 20175: 00ab36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ 20176: 004f9dd9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 20177: 00b188ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 20178: 00b18586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 20179: 004a1179 132 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 20180: 00a1544c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEX │ │ │ │ 20181: 0046cd81 120 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 20182: 005ea28d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 20183: 005f4731 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 20182: 005ea29d 4 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 20183: 005f4741 30 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 20184: 00abf524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ 20185: 004f8e99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 20186: 003cec79 488 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 20187: 00abce68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 20188: 00abacd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 20189: 00ac4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 20190: 00ac120c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 20191: 0072b129 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 20192: 005cec29 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 20191: 0072b139 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 20192: 005cec39 16 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 20193: 00abddb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 20194: 00294495 90 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 20195: 00aaaee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 20196: 00a0eeb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpudp │ │ │ │ 20197: 00b198b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ 20198: 00ab7ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_TPM_EXECUTE_EVENT │ │ │ │ - 20199: 0062eb71 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 20199: 0062eb81 164 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 20200: 00b18e76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 20201: 00a0569c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VEXTDDVLX │ │ │ │ 20202: 00b1912e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 20203: 004a840d 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ 20204: 00449211 104 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ 20205: 002cf4f1 2576 FUNC GLOBAL DEFAULT 12 YM3812UpdateOne │ │ │ │ - 20206: 006e5969 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 20206: 006e5979 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 20207: 00aaad40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_EVENT │ │ │ │ 20208: 00aba978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTICK_RELOAD_EVENT │ │ │ │ 20209: 00b183fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 20210: 00b17950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 20211: 00b1975e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ 20212: 004ccd9d 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 20213: 00aac228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 20214: 00481239 86 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 20215: 00aba8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIT_IOPORT_READ_EVENT │ │ │ │ 20216: 00b180d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 20217: 00b17f10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 20218: 0069bf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 20218: 0069bf85 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 20219: 00284fa9 248 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 20220: 00620f91 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 20220: 00620fa1 120 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 20221: 00b187da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 20222: 00b1925a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 20223: 00ab49c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 20224: 00a0e5f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4shs │ │ │ │ 20225: 00b17d72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 20226: 00abc6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 20227: 00b17c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 20228: 00abf8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 20229: 0070eda9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 20229: 0070edb9 66 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ 20230: 004540ed 4 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 20231: 00442cb1 224 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 20232: 006dab11 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 20232: 006dab21 176 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 20233: 00ab7d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_PATH_EVENT │ │ │ │ 20234: 00ab7e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_ATTACH_EVENT │ │ │ │ 20235: 00b19598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 20236: 00b186b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 20237: 00b19110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 20238: 005feca9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 20238: 005fecb9 68 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 20239: 00b16fb0 148 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 20240: 00b189b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 20241: 00552d5d 296 FUNC GLOBAL DEFAULT 12 helper_bcdcfn │ │ │ │ 20242: 00542dbd 316 FUNC GLOBAL DEFAULT 12 helper_XSMINJDP │ │ │ │ 20243: 00aba1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 20244: 00aaf26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ 20245: 002cb3d1 2 FUNC GLOBAL DEFAULT 12 acpi_memory_unplug_cb │ │ │ │ - 20246: 00671edd 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 20246: 00671eed 156 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ 20247: 00552309 124 FUNC GLOBAL DEFAULT 12 helper_vupklsb │ │ │ │ - 20248: 006cedd5 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 20248: 006cede5 484 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 20249: 0041cf45 22 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 20250: 006e5c2d 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 20250: 006e5c3d 224 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 20251: 00ac0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 20252: 00abf6e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 20253: 006dadf1 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 20254: 005cd789 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 20253: 006dae01 228 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 20254: 005cd799 172 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 20255: 009b9f44 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 20256: 00ab19d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 20257: 00552385 38 FUNC GLOBAL DEFAULT 12 helper_vupklsh │ │ │ │ 20258: 0048a255 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 20259: 00552fad 352 FUNC GLOBAL DEFAULT 12 helper_bcdcfz │ │ │ │ 20260: 00ab5114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 20261: 00ab0a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 20262: 00b1993a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ 20263: 00a104e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpeq │ │ │ │ 20264: 004c9ed9 2 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 20265: 00453381 532 FUNC GLOBAL DEFAULT 12 physical_memory_snapshot_and_clear_dirty │ │ │ │ 20266: 00aab930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 20267: 00744af5 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 20267: 00744b05 76 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 20268: 00ab9cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 20269: 00336635 8 FUNC GLOBAL DEFAULT 12 i8042_isa_mouse_fake_event │ │ │ │ 20270: 0054ad1d 918 FUNC GLOBAL DEFAULT 12 helper_XVF64GER │ │ │ │ 20271: 00aaf04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 20272: 00ab7010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ 20273: 00482d19 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 20274: 00b191a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 20275: 00b1891a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ - 20276: 006f03fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ + 20276: 006f040d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtIOGPUOutputList │ │ │ │ 20277: 00abd408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ 20278: 005523ad 26 FUNC GLOBAL DEFAULT 12 helper_vupklsw │ │ │ │ 20279: 00b18f28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSE_COUNTER_CONTROL_READ_DSTATE │ │ │ │ - 20280: 006fe525 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 20280: 006fe535 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ 20281: 004cefed 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 20282: 00aab120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 20283: 00b1983c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 20284: 00620a51 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 20284: 00620a61 124 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ 20285: 009a1904 4500 OBJECT GLOBAL DEFAULT 21 eTSEC_registers_def │ │ │ │ - 20286: 0072cd1d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 20286: 0072cd2d 128 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 20287: 00b180f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 20288: 00b18b68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_RTAS_IBM_QUERY_INTERRUPT_SOURCE_NUMBER_DSTATE │ │ │ │ 20289: 0028b1fd 380 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 20290: 00ab8a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 20291: 00b17618 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 20292: 005fa999 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 20292: 005fa9a9 224 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 20293: 009a4590 64 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 20294: 00379cfd 1164 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 20295: 00b184ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 20296: 009f9ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 20297: 00727ef9 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 20297: 00727f09 136 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ 20298: 004f5c5d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ 20299: 004839c9 316 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 20300: 006d51d9 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 20300: 006d51e9 364 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 20301: 00264159 94 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ 20302: 00a12878 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbre │ │ │ │ 20303: 00457d49 80 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 20304: 00b178a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 20305: 00ab5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 20306: 003540ed 108 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 20307: 00ab79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PREP_SYSTEMIO_READ_EVENT │ │ │ │ - 20308: 0059b5d1 164 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ + 20308: 0059b5e1 164 FUNC GLOBAL DEFAULT 12 decNumberGetBCD │ │ │ │ 20309: 00ab64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 20310: 00323909 172 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ 20311: 0042407d 46 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 20312: 00ab5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 20313: 006cc47d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 20313: 006cc48d 464 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ 20314: 00ac294c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_S390X_CPU_POLARIZATION_EVENT │ │ │ │ - 20315: 0063ca4d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 20315: 0063ca5d 272 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 20316: 00ac1c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 20317: 00ab3568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 20318: 009c3f48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 20319: 002eb9c1 160 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 20320: 00b1999e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 20321: 004ffc41 132 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 20322: 006e08c1 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 20322: 006e08d1 284 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 20323: 00ac3ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 20324: 006ad469 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 20324: 006ad479 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 20325: 00b17f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 20326: 00262235 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 20327: 0031dccd 86 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 20328: 00b181ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_PM_READ_DSTATE │ │ │ │ 20329: 00b175c7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 20330: 00b17a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 20331: 00b1782a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ @@ -20344,333 +20344,333 @@ │ │ │ │ 20340: 00ab7ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_DRC_SET_ISOLATION_STATE_EVENT │ │ │ │ 20341: 00aaf01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ 20342: 00453e39 40 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 20343: 00ab939c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 20344: 00ac35cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 20345: 004fe709 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 20346: 00b19d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 20347: 00655475 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 20347: 00655485 46 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 20348: 0029983d 32 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 20349: 00b184c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ 20350: 0039fac9 832 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_from_user_created_vfs │ │ │ │ - 20351: 007125d5 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 20351: 007125e5 200 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 20352: 00b19bcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 20353: 00b18bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 20354: 00722941 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 20355: 006ed269 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 20354: 00722951 32 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 20355: 006ed279 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 20356: 009f4d28 24 OBJECT GLOBAL DEFAULT 24 vfio_user_device_io_ops_sock │ │ │ │ 20357: 002caa41 24 FUNC GLOBAL DEFAULT 12 acpi_table_first │ │ │ │ 20358: 003555ed 56 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 20359: 00ab1c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 20360: 006ba2dd 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 20360: 006ba2ed 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 20361: 00b177a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 20362: 006a7a21 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 20362: 006a7a31 248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 20363: 00aab1e0 640 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 20364: 00b19616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 20365: 0069d091 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 20365: 0069d0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 20366: 00b17788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 20367: 00b18194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 20368: 00b18e96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 20369: 00b18614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 20370: 0029666d 124 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 20371: 00649a51 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 20371: 00649a61 142 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 20372: 0029c001 60 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 20373: 00700969 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 20373: 00700979 132 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 20374: 00aafadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 20375: 004e6185 30 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 20376: 006c3f49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 20376: 006c3f59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 20377: 002dc951 580 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 20378: 00ab4374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 20379: 004739b1 56 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 20380: 00a10778 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmpgt │ │ │ │ 20381: 00b180ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 20382: 006cb709 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 20382: 006cb719 16 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ 20383: 004cef95 88 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 20384: 00473755 428 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 20385: 00b17738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 20386: 00ab94fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 20387: 005cf1c1 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 20387: 005cf1d1 76 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 20388: 00b17339 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 20389: 006f2af5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 20389: 006f2b05 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 20390: 00ac2ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 20391: 002850a1 244 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 20392: 00a1397c 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbsx │ │ │ │ 20393: 00b17f36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 20394: 00b19c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 20395: 00735435 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 20395: 00735445 80 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 20396: 00b17848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 20397: 00b196d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 20398: 006c55b1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 20398: 006c55c1 204 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 20399: 002d0629 26 FUNC GLOBAL DEFAULT 12 OPLRead │ │ │ │ 20400: 00aba358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 20401: 003e0d71 128 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ 20402: 004f743d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 20403: 00b17df8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 20404: 004fb231 176 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_be_mmu │ │ │ │ - 20405: 00595b81 156 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ + 20405: 00595b91 156 FUNC GLOBAL DEFAULT 12 decNumberQuantize │ │ │ │ 20406: 00556331 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tcr │ │ │ │ 20407: 00a26ee0 424 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 20408: 00b18fe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ 20409: 0050164d 44 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 20410: 002c9e1d 300 FUNC GLOBAL DEFAULT 12 bios_linker_loader_alloc │ │ │ │ 20411: 009f9a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 20412: 006c0ef9 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 20412: 006c0f09 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 20413: 00ab3528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 20414: 00b19500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 20415: 004fbc15 248 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchq_be_mmu │ │ │ │ 20416: 0049a011 100 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ 20417: 00a0506c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSBS │ │ │ │ - 20418: 00693935 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 20418: 00693945 152 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 20419: 00b19aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 20420: 00b18492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 20421: 00abbf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 20422: 006ed1d9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 20423: 00740349 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ - 20424: 006c9615 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 20422: 006ed1e9 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 20423: 00740359 16 FUNC GLOBAL DEFAULT 12 visit_type_SevAttestationReport_members │ │ │ │ + 20424: 006c9625 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 20425: 00b17eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 20426: 00b185b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 20427: 006b8129 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 20427: 006b8139 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 20428: 00b179a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 20429: 00649d71 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 20429: 00649d81 148 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ 20430: 00449455 232 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 20431: 009037c4 64 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 20432: 00b19a4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 20433: 00b17bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 20434: 00b18482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_RECEIVE_PACKET_CMD_DSTATE │ │ │ │ 20435: 00ac1114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 20436: 00aae290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 20437: 00ab6450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ 20438: 00ab7560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MV64361_REG_READ_EVENT │ │ │ │ - 20439: 0060f391 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 20439: 0060f3a1 176 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 20440: 0053fca5 308 FUNC GLOBAL DEFAULT 12 helper_xsrsqrtesp │ │ │ │ 20441: 00b19a20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_DCR_READ_DSTATE │ │ │ │ 20442: 00b19662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 20443: 00ab6c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 20444: 00ab0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 20445: 00622485 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 20445: 00622495 92 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 20446: 00abfce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ 20447: 00abfd64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 20448: 0047ff21 1080 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 20449: 009fc9bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 20450: 006fe1dd 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 20450: 006fe1ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 20451: 00b18686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 20452: 00b17bc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 20453: 00640afd 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 20453: 00640b0d 216 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ 20454: 0044937d 216 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 20455: 00b189be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ 20456: 002cd229 168 FUNC GLOBAL DEFAULT 12 audio_model_init │ │ │ │ - 20457: 005eaded 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 20457: 005eadfd 136 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 20458: 00b19690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 20459: 00b17960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 20460: 00b199d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 20461: 00b195d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 20462: 00535ded 1116 FUNC GLOBAL DEFAULT 12 register_high_BATs │ │ │ │ 20463: 00b1873c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ 20464: 004e5419 408 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 20465: 00aae724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 20466: 006235ed 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 20466: 006235fd 14 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 20467: 00275125 132 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 20468: 00ab6e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 20469: 0062b049 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 20469: 0062b059 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ 20470: 004fbb15 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_be_mmu │ │ │ │ - 20471: 006d235d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 20471: 006d236d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 20472: 00b18658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 20473: 00b17d34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 20474: 00ab94ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 20475: 00b176f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 20476: 00ab79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_SIZE_WRITE_EVENT │ │ │ │ 20477: 00b18916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 20478: 00b1815c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 20479: 00ab0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 20480: 0071d179 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 20480: 0071d189 10 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ 20481: 00abec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ - 20482: 006dd665 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 20482: 006dd675 58 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ 20483: 004ef4d1 48 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 20484: 0032f831 160 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 20485: 00b1918e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 20486: 0070c0f5 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 20486: 0070c105 208 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 20487: 004e5fd5 136 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 20488: 00b1842c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 20489: 006ae099 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 20490: 005c7441 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 20491: 0072fa1d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 20489: 006ae0a9 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 20490: 005c7451 136 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 20491: 0072fa2d 656 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 20492: 00b191b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 20493: 00b17d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 20494: 006cbffd 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 20494: 006cc00d 16 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ 20495: 004f5681 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 20496: 00abd228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 20497: 00b19ddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20498: 00293745 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 20499: 00ac037c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 20500: 006b8b81 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 20501: 006d4b59 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 20500: 006b8b91 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 20501: 006d4b69 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 20502: 00b18264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 20503: 00abc000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 20504: 00b17b36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ - 20505: 00715c51 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ + 20505: 00715c61 54 FUNC GLOBAL DEFAULT 12 aio_add_sqe │ │ │ │ 20506: 00b17642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 20507: 00b17c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 20508: 005e8451 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 20508: 005e8461 240 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 20509: 00b183e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ 20510: 00b19cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ - 20511: 006e1ee9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ + 20511: 006e1ef9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertiesValuesList │ │ │ │ 20512: 00ac01ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ 20513: 00aba8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_DUALTIMER_RESET_EVENT │ │ │ │ - 20514: 00734029 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 20515: 006caa49 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 20516: 006f021d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 20514: 00734039 32 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 20515: 006caa59 204 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 20516: 006f022d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 20517: 0054ce65 64 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZB │ │ │ │ 20518: 0090525c 64 OBJECT GLOBAL DEFAULT 21 vmstate_smbus_device │ │ │ │ 20519: 009bd058 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 20520: 006c6c71 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 20520: 006c6c81 58 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 20521: 00b1845c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DISPATCH_CMD_DSTATE │ │ │ │ 20522: 00b19db0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_LIST_DSTATE │ │ │ │ 20523: 00aabde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 20524: 00b18282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 20525: 006f8b0d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 20526: 006fd9b9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 20525: 006f8b1d 176 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 20526: 006fd9c9 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 20527: 004fa5dd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorq_le_mmu │ │ │ │ 20528: 00b19854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 20529: 00b18e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 20530: 00ac2538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_MODEL_BASELINE_EVENT │ │ │ │ 20531: 0054cea5 66 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZH │ │ │ │ 20532: 00ac0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 20533: 00af5e01 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 20534: 00aafa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 20535: 00b18c38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 20536: 00ac0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 20537: 00ac4720 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 20538: 004e61a5 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 20539: 005e2839 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 20539: 005e2849 212 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ 20540: 00a0ffbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuid │ │ │ │ - 20541: 0072de11 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 20542: 006a7159 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 20541: 0072de21 10 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 20542: 006a7169 184 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 20543: 00b1a392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_ADD_SQE_DSTATE │ │ │ │ 20544: 00b18d74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 20545: 00b18140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 20546: 006fc8f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 20547: 005c6ecd 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 20546: 006fc905 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 20547: 005c6edd 256 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 20548: 0054cee9 64 FUNC GLOBAL DEFAULT 12 helper_VCMPNEZW │ │ │ │ 20549: 00b179ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 20550: 006b8849 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 20550: 006b8859 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 20551: 00abc480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ 20552: 00b178fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 20553: 0061c83d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 20553: 0061c84d 1564 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 20554: 00b17d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 20555: 009f99c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 20556: 004a185d 26 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ 20557: 004f83d1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 20558: 0039edc1 856 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 20559: 0041b571 46 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 20560: 00abedd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 20561: 00ab0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 20562: 00718955 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 20562: 00718965 108 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 20563: 00b18f7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_EXTERNAL_CLOCK_DSTATE │ │ │ │ 20564: 0029377d 54 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 20565: 00abcea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ 20566: 00a127f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbwe │ │ │ │ - 20567: 006ef4dd 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ - 20568: 0070d709 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 20567: 006ef4ed 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 20568: 0070d719 124 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 20569: 00b19296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 20570: 00b19c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 20571: 00ab1aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 20572: 00abbfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 20573: 006c5b8d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 20573: 006c5b9d 308 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 20574: 00ab5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 20575: 00abe124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 20576: 00b176ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 20577: 00a03938 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFIDS │ │ │ │ 20578: 00b1901e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 20579: 00aad614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_READ_IO_PORT_EVENT │ │ │ │ 20580: 00379ae5 4 FUNC GLOBAL DEFAULT 12 world_type │ │ │ │ 20581: 00a04934 132 OBJECT GLOBAL DEFAULT 24 helper_info_FCFIDU │ │ │ │ 20582: 004b72f1 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 20583: 0084e6e8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 20584: 005d7aed 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 20583: 0084e700 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 20584: 005d7afd 356 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 20585: 00ab6a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 20586: 004b7a89 88 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 20587: 00b17b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 20588: 00465195 6 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 20589: 00b19aae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 20590: 00337975 70 FUNC GLOBAL DEFAULT 12 ps2_queue │ │ │ │ 20591: 00aac6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 20592: 00b1846e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_GPIO_WRITE_DSTATE │ │ │ │ 20593: 00aacd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 20594: 00437d0d 152 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 20595: 006b37d5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 20595: 006b37e5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 20596: 00abd9e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ - 20597: 006b6459 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 20597: 006b6469 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 20598: 00aaba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 20599: 00b19504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 20600: 00b195dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 20601: 005ce23d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 20601: 005ce24d 80 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 20602: 00ab79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_PRESENCE_READ_EVENT │ │ │ │ 20603: 0032aead 134 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ 20604: 004cadb9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 20605: 00b19d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 20606: 009bcacc 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 20607: 00abec34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 20608: 00338a65 432 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 20609: 002c1f41 140 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 20610: 00b188f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 20611: 00aaffcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 20612: 005ead3d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 20612: 005ead4d 176 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 20613: 00b17bd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 20614: 00b17d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 20615: 00720835 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 20615: 00720845 74 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 20616: 00ab3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ 20617: 00b195ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 20618: 0069fdf1 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 20618: 0069fe01 1292 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 20619: 00a161b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRDPQ │ │ │ │ 20620: 00b18624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 20621: 004e7f31 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 20622: 00ab43d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 20623: 002953a9 76 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 20624: 00b177d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 20625: 00b18946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 20626: 00ab5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ 20627: 00aad9d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_WRITE_OST_STATUS_EVENT │ │ │ │ 20628: 00a106f4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcmplt │ │ │ │ - 20629: 005bdc39 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 20629: 005bdc49 96 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 20630: 0053d2cd 80 FUNC GLOBAL DEFAULT 12 helper_efsctsf │ │ │ │ 20631: 00ab3bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_DATA_SEND_EVENT │ │ │ │ 20632: 0053d1cd 64 FUNC GLOBAL DEFAULT 12 helper_efsctsi │ │ │ │ 20633: 00b17bba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 20634: 002ea3a9 244 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 20635: 00435b75 20 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ 20636: 002b62ad 68 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 20637: 00b19358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 20638: 004e87cd 120 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 20639: 0060ee21 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 20639: 0060ee31 348 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 20640: 00a22918 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ 20641: 0054cbc5 52 FUNC GLOBAL DEFAULT 12 helper_VAVGSB │ │ │ │ 20642: 004573ed 58 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 20643: 00abe1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 20644: 00736659 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 20644: 00736669 22 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 20645: 00aaf31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 20646: 006af981 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 20646: 006af991 328 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 20647: 00ab34c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_IGNORE_CMD_EVENT │ │ │ │ 20648: 004153c1 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 20649: 006b7605 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 20649: 006b7615 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 20650: 0049a5d9 200 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 20651: 0065fe41 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 20651: 0065fe51 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 20652: 0054cc2d 52 FUNC GLOBAL DEFAULT 12 helper_VAVGSH │ │ │ │ 20653: 00ac22a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 20654: 00ab73f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC440_PCIX_REG_WRITE_EVENT │ │ │ │ 20655: 004283d5 276 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 20656: 0073a06d 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 20656: 0073a07d 280 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 20657: 00b1a134 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 20658: 009084a8 64 OBJECT GLOBAL DEFAULT 21 vmstate_apm │ │ │ │ 20659: 004403b5 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 20660: 002edbb9 32 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ 20661: 004f86fd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 20662: 00aae714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ 20663: 004f7915 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 20664: 00b17df6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 20665: 006f70bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 20665: 006f70cd 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 20666: 00b19dda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 20667: 002c32dd 80 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 20668: 003d5405 276 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 20669: 00abc700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 20670: 00abfe54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 20671: 00ab4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 20672: 00b18928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ @@ -20678,355 +20678,355 @@ │ │ │ │ 20674: 00aafc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XILINX_AXIDMA_LOADING_DESC_FAIL_EVENT │ │ │ │ 20675: 00ab78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC4XX_SDRAM_UNMAP_EVENT │ │ │ │ 20676: 0054cc95 68 FUNC GLOBAL DEFAULT 12 helper_VAVGSW │ │ │ │ 20677: 004e7449 130 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 20678: 00b195c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 20679: 002922a5 272 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ 20680: 009bd86c 12 OBJECT GLOBAL DEFAULT 21 SevState_lookup │ │ │ │ - 20681: 0072eb41 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 20681: 0072eb51 18 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 20682: 00292cf9 80 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 20683: 00b1835c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 20684: 006ccb85 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 20684: 006ccb95 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 20685: 00ab1ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 20686: 00b19cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 20687: 00abf804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 20688: 00622559 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 20688: 00622569 108 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 20689: 00ab6ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 20690: 00ac2c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 20691: 004dd7cd 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 20692: 004ffa01 2 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 20693: 00b183c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 20694: 009f8528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 20695: 004f9121 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 20696: 00b188a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 20697: 006bb825 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 20697: 006bb835 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 20698: 00ab2e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 20699: 006aa5d9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 20699: 006aa5e9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 20700: 00b186cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ 20701: 00a01f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVSQ │ │ │ │ 20702: 00a0d574 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrqpi │ │ │ │ 20703: 004f65ed 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 20704: 00b19c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 20705: 009bc160 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 20706: 00a050f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSHS │ │ │ │ 20707: 00b19692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 20708: 00aaeb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 20709: 00ab004c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 20710: 00341fed 2 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ 20711: 0054c5b9 4 FUNC GLOBAL DEFAULT 12 helper_mfvscr │ │ │ │ - 20712: 005d3ff9 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 20713: 005e9c11 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 20714: 006d92bd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 20712: 005d4009 146 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 20713: 005e9c21 100 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 20714: 006d92cd 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 20715: 00b1972e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 20716: 007009ed 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 20716: 007009fd 16 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 20717: 00552535 52 FUNC GLOBAL DEFAULT 12 helper_vpopcntb │ │ │ │ 20718: 00abfec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 20719: 00ab12a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ 20720: 005525d1 62 FUNC GLOBAL DEFAULT 12 helper_vpopcntd │ │ │ │ 20721: 004e2489 124 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 20722: 00aad338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ 20723: 004de541 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ 20724: 004dedb9 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 20725: 00b175f8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 20726: 006b9809 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 20726: 006b9819 176 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ 20727: 00a149fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_DADD │ │ │ │ - 20728: 00659a5d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 20728: 00659a6d 36 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ 20729: 004df0e5 692 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 20730: 00552569 52 FUNC GLOBAL DEFAULT 12 helper_vpopcnth │ │ │ │ 20731: 00b18a1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_SET_IRQ_DSTATE │ │ │ │ 20732: 00ac028c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 20733: 0053d31d 80 FUNC GLOBAL DEFAULT 12 helper_efsctuf │ │ │ │ 20734: 0035e601 956 FUNC GLOBAL DEFAULT 12 e1000e_core_post_load │ │ │ │ 20735: 0053d20d 64 FUNC GLOBAL DEFAULT 12 helper_efsctui │ │ │ │ 20736: 00ac402c 316 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ 20737: 00b18450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_CMD_DSTATE │ │ │ │ 20738: 00a0b810 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvresp │ │ │ │ 20739: 0054cbf9 52 FUNC GLOBAL DEFAULT 12 helper_VAVGUB │ │ │ │ - 20740: 0073e825 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 20740: 0073e835 16 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 20741: 00ab7178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 20742: 00651145 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 20742: 00651155 80 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 20743: 003e08c9 120 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 20744: 00b19458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 20745: 0055259d 52 FUNC GLOBAL DEFAULT 12 helper_vpopcntw │ │ │ │ 20746: 009a8da0 64 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 20747: 00ac3b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 20748: 00b183d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 20749: 00ac0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 20750: 0054cc61 52 FUNC GLOBAL DEFAULT 12 helper_VAVGUH │ │ │ │ 20751: 003d5b0d 128 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ 20752: 002c953d 1288 FUNC GLOBAL DEFAULT 12 build_crs │ │ │ │ 20753: 004cdd99 92 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 20754: 00396fa1 296 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 20755: 00b190f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 20756: 006a8225 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 20756: 006a8235 132 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 20757: 00aac398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ 20758: 00552651 114 FUNC GLOBAL DEFAULT 12 helper_VADDEUQM │ │ │ │ - 20759: 005df429 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 20759: 005df439 280 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 20760: 0028dc69 1828 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 20761: 0070fa8d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 20761: 0070fa9d 104 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 20762: 00ab07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 20763: 006e9075 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 20763: 006e9085 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 20764: 00ab5234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 20765: 00aba288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 20766: 00ab3b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_GPIO_IRQ_DEASSERT_EVENT │ │ │ │ 20767: 00abeb64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 20768: 005db4fd 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 20768: 005db50d 276 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 20769: 00abad48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 20770: 004b5731 120 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 20771: 00555545 42 FUNC GLOBAL DEFAULT 12 helper_raise_exception │ │ │ │ 20772: 00abbac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 20773: 00b19920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 20774: 0054ccd9 66 FUNC GLOBAL DEFAULT 12 helper_VAVGUW │ │ │ │ 20775: 00b19490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 20776: 002f82a5 96 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 20777: 00467e05 124 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 20778: 002f7209 212 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 20779: 003dfb69 376 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 20780: 00ab2eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 20781: 005cfdcd 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 20782: 00734bb5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 20781: 005cfddd 56 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 20782: 00734bc5 88 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 20783: 00b199e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 20784: 006f8bbd 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 20784: 006f8bcd 192 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 20785: 00b17e9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 20786: 0055551d 38 FUNC GLOBAL DEFAULT 12 helper_raise_exception_err │ │ │ │ 20787: 002a0e19 124 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 20788: 00292ed9 60 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 20789: 005528c1 164 FUNC GLOBAL DEFAULT 12 helper_VSUBCUQ │ │ │ │ 20790: 00b17ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 20791: 004a1849 16 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 20792: 00b17a98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_EJECTING_INVALID_CPU_DSTATE │ │ │ │ 20793: 00b17ba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 20794: 00abb820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 20795: 00ac1d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 20796: 004297c1 104 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 20797: 0039e579 404 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ - 20798: 006f1bbd 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ + 20798: 006f1bcd 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtIOGPUOutput │ │ │ │ 20799: 00b17722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 20800: 00285195 196 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 20801: 00ab0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 20802: 00b19c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ 20803: 00a01eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_VDIVUQ │ │ │ │ - 20804: 0073d399 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 20805: 005f7565 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 20804: 0073d3a9 2 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 20805: 005f7575 796 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 20806: 00b18ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 20807: 006a19f9 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 20808: 00697c75 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 20807: 006a1a09 424 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 20808: 00697c85 142 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 20809: 00b19990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 20810: 00ab4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CA_INIT_EVENT │ │ │ │ 20811: 00aabbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 20812: 005e5ab5 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 20813: 006c851d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 20814: 0072bae1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 20812: 005e5ac5 6 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 20813: 006c852d 192 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 20814: 0072baf1 116 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 20815: 00b18b90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ - 20816: 005953b9 82 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ + 20816: 005953c9 82 FUNC GLOBAL DEFAULT 12 decNumberSameQuantum │ │ │ │ 20817: 00ab5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 20818: 00607105 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 20818: 00607115 264 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 20819: 002c6c41 332 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 20820: 00aac388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 20821: 0046d08d 102 FUNC GLOBAL DEFAULT 12 cpr_open_fd │ │ │ │ 20822: 00b17b6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 20823: 00abe0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 20824: 005b18b1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 20824: 005b18c1 58 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 20825: 0049d431 936 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ 20826: 00b1847a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DATA_DSTATE │ │ │ │ 20827: 003303a1 236 FUNC GLOBAL DEFAULT 12 isa_ide_init │ │ │ │ 20828: 004ca6a9 76 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 20829: 0039ae25 10 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 20830: 006edcf1 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 20831: 00605eb1 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 20830: 006edd01 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 20831: 00605ec1 98 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 20832: 00b1733b 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ 20833: 00a07a30 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSBLX │ │ │ │ - 20834: 00672541 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 20834: 00672551 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 20835: 009bc67c 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 20836: 006f622d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 20836: 006f623d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 20837: 00aae440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 20838: 0051474d 3552 FUNC GLOBAL DEFAULT 12 ppce500_init │ │ │ │ 20839: 00b18084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 20840: 00ac26f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 20841: 005ee8f5 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 20841: 005ee905 644 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 20842: 004eaf79 122 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 20843: 00b19472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 20844: 00b19dc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_CAPABILITIES_DSTATE │ │ │ │ 20845: 00b188ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 20846: 00abd318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 20847: 00b17734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ - 20848: 008d1cd0 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ + 20848: 008d1ce8 10 OBJECT GLOBAL DEFAULT 14 DECSTICKYTAB │ │ │ │ 20849: 009bc94c 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ 20850: 0050dfb9 208 FUNC GLOBAL DEFAULT 12 ppc4xx_sdram_ddr2_enable │ │ │ │ 20851: 004f96ad 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 20852: 0039bc49 144 FUNC GLOBAL DEFAULT 12 pci_iommu_init_iotlb_notifier │ │ │ │ 20853: 00b19048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 20854: 009ace5c 64 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 20855: 006c9931 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 20855: 006c9941 132 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 20856: 0037b2c5 82 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 20857: 005d436d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 20857: 005d437d 276 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 20858: 004463e9 20 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 20859: 0028c079 66 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 20860: 00ab81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MC146818_RTC_IOPORT_READ_EVENT │ │ │ │ 20861: 00ab70b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_OTP_PROG_EVENT │ │ │ │ 20862: 004fc151 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_be │ │ │ │ 20863: 00ab3138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 20864: 00469849 48 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 20865: 00b19c52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 20866: 004dfbfd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 20867: 00b19b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ - 20868: 005914dd 112 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ + 20868: 005914f1 112 FUNC GLOBAL DEFAULT 12 spr_write_eplc │ │ │ │ 20869: 00b19076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 20870: 0049a075 84 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 20871: 00a0d04c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscmpuqp │ │ │ │ 20872: 00abc710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 20873: 00a154d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTSF │ │ │ │ 20874: 00500485 180 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 20875: 00627c79 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 20875: 00627c89 96 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ 20876: 0038eaf1 26 FUNC GLOBAL DEFAULT 12 nvme_atomic_configure_max_write_size │ │ │ │ - 20877: 005fd815 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 20878: 00602721 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 20877: 005fd825 278 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 20878: 00602731 16 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 20879: 00ab54b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 20880: 0061b919 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 20880: 0061b929 204 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 20881: 00ab3a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DEBUG_PROTOCOL_STRING_EVENT │ │ │ │ 20882: 00aae0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ - 20883: 0059d709 152 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ + 20883: 0059d719 152 FUNC GLOBAL DEFAULT 12 decimal64Canonical │ │ │ │ 20884: 00a208ac 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 20885: 005d0da1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 20885: 005d0db1 72 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 20886: 00b19d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 20887: 003ce979 116 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ 20888: 004c4d71 108 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 20889: 005c1871 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 20890: 00722d21 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ - 20891: 0058fd4d 44 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ + 20889: 005c1881 96 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 20890: 00722d31 140 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 20891: 0058fd61 44 FUNC GLOBAL DEFAULT 12 spr_read_generic │ │ │ │ 20892: 004fb709 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_be │ │ │ │ 20893: 005539f1 396 FUNC GLOBAL DEFAULT 12 helper_bcdsr │ │ │ │ 20894: 00aad7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_ACPI_INDEX_READ_EVENT │ │ │ │ 20895: 00298325 14 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 20896: 00b19bec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 20897: 00aac660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 20898: 00298241 80 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 20899: 00ac1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 20900: 00b1817a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 20901: 00b19e06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 20902: 00ab0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 20903: 005dc201 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 20903: 005dc211 128 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 20904: 00abd148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 20905: 0069bec1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 20905: 0069bed1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ 20906: 0053bae5 108 FUNC GLOBAL DEFAULT 12 helper_FCTIWU │ │ │ │ 20907: 00405101 116 FUNC GLOBAL DEFAULT 12 vfio_device_attach_by_iommu_type │ │ │ │ - 20908: 006d6621 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 20908: 006d6631 142 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 20909: 00abea04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 20910: 006df0b9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 20911: 007301fd 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 20910: 006df0c9 192 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 20911: 0073020d 1600 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 20912: 00b181be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 20913: 00b17c02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 20914: 00b17d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 20915: 00abfcf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 20916: 00aab0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 20917: 0061c0c9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 20918: 006e8d55 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 20919: 006ea675 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 20917: 0061c0d9 492 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 20918: 006e8d65 132 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 20919: 006ea685 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 20920: 00b175e7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 20921: 0053ba75 110 FUNC GLOBAL DEFAULT 12 helper_FCTIWZ │ │ │ │ 20922: 00b1931c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 20923: 006a39b5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 20923: 006a39c5 142 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 20924: 00b190ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 20925: 009bc5e4 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 20926: 00b17666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 20927: 00aba1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 20928: 00aad7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_PCI_EJ_WRITE_EVENT │ │ │ │ 20929: 00aac148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 20930: 00b19874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 20931: 006a9bb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 20931: 006a9bc5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 20932: 00b1a2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ 20933: 004fba05 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_be_mmu │ │ │ │ 20934: 004dfd95 104 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 20935: 00b18046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 20936: 00abf464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 20937: 0048dd91 92 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 20938: 004045c1 124 FUNC GLOBAL DEFAULT 12 vfio_device_irq_disable │ │ │ │ 20939: 00ac1454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_PAPR_HCALL_EVENT │ │ │ │ 20940: 00b18888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 20941: 00ab6a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 20942: 0033f22d 136 FUNC GLOBAL DEFAULT 12 isa_address_space_io │ │ │ │ 20943: 00aac970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ 20944: 00b19a58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 20945: 006b70bd 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 20945: 006b70cd 288 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 20946: 00b18690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 20947: 006c21a9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 20947: 006c21b9 532 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ 20948: 00b17e40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAKILL_DSTATE │ │ │ │ - 20949: 006b9979 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 20950: 0071f5a1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 20949: 006b9989 228 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 20950: 0071f5b1 112 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 20951: 004811c1 20 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ 20952: 004cb75d 400 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 20953: 0071c8e1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 20954: 006bb739 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 20955: 006da75d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 20953: 0071c8f1 96 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 20954: 006bb749 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 20955: 006da76d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 20956: 00aae270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 20957: 00aad498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 20958: 00a225d8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 20959: 00b18436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ - 20960: 008d1c30 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ + 20960: 008d1c48 160 OBJECT GLOBAL DEFAULT 14 DECPOWERS │ │ │ │ 20961: 00ab5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 20962: 00ab3ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_SET_INT_MASK_EVENT │ │ │ │ 20963: 00b18a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_DSTATE │ │ │ │ 20964: 00ab7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_MSG_RECV_EVENT │ │ │ │ 20965: 00ab92bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 20966: 006c48b1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 20966: 006c48c1 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 20967: 00b190d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 20968: 0045f2cd 44 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 20969: 00b17912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 20970: 002e9fb9 22 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 20971: 00ac07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 20972: 00b19708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 20973: 00552e85 296 FUNC GLOBAL DEFAULT 12 helper_bcdctn │ │ │ │ 20974: 00505169 356 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_one │ │ │ │ 20975: 00ab933c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 20976: 0042f649 96 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 20977: 0047d1ad 42 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 20978: 00699c11 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 20978: 00699c21 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 20979: 009a313c 64 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 20980: 00b17840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 20981: 0064cce5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 20981: 0064ccf5 88 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ 20982: 0055310d 392 FUNC GLOBAL DEFAULT 12 helper_bcdctz │ │ │ │ - 20983: 007215e1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 20983: 007215f1 236 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 20984: 0028e741 84 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ 20985: 0053c21d 118 FUNC GLOBAL DEFAULT 12 helper_FNMADD │ │ │ │ 20986: 002b6439 108 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ 20987: 004cdb75 60 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ 20988: 00907130 64 OBJECT GLOBAL DEFAULT 21 vmstate_adb_device │ │ │ │ - 20989: 006d4b69 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 20989: 006d4b79 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 20990: 00b17a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_REALIZEFN_OUT_DSTATE │ │ │ │ 20991: 00ab3618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 20992: 00373f05 218 FUNC GLOBAL DEFAULT 12 etsec_write_miim │ │ │ │ 20993: 003d8691 192 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 20994: 007232e9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ - 20995: 0073c1d9 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ + 20994: 007232f9 92 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 20995: 0073c1e9 1172 FUNC GLOBAL DEFAULT 12 QEMU_AES_decrypt │ │ │ │ 20996: 00b17605 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 20997: 00abd028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GROUP_PUT_EVENT │ │ │ │ 20998: 00aad228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 20999: 00aae7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 21000: 006bb581 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 21001: 006e22a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 21002: 006fe615 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 21003: 006f5bc9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 21004: 005fad65 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 21000: 006bb591 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 21001: 006e22b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 21002: 006fe625 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 21003: 006f5bd9 240 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 21004: 005fad75 100 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 21005: 00ac3290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 21006: 00374759 228 FUNC GLOBAL DEFAULT 12 etsec_rx_ring_write │ │ │ │ 21007: 004f5739 176 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 21008: 00ac1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 21009: 00734c59 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 21009: 00734c69 52 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 21010: 002caeb1 54 FUNC GLOBAL DEFAULT 12 acpi_pm1_cnt_update │ │ │ │ 21011: 005538f5 252 FUNC GLOBAL DEFAULT 12 helper_bcdus │ │ │ │ 21012: 00372f39 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 21013: 006d25f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 21013: 006d2601 58 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 21014: 00abd1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 21015: 006e0645 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 21015: 006e0655 196 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 21016: 002f2b8d 72 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ - 21017: 00590f01 128 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ + 21017: 00590f15 128 FUNC GLOBAL DEFAULT 12 spr_write_40x_pid │ │ │ │ 21018: 00ac19cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 21019: 006cc909 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 21019: 006cc919 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 21020: 003964d1 66 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 21021: 005b7085 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ + 21021: 005b7095 80 FUNC GLOBAL DEFAULT 12 vfio_pci_prepare_kvm_msi_virq_batch │ │ │ │ 21022: 002dedcd 1028 FUNC GLOBAL DEFAULT 12 fdctrl_write │ │ │ │ 21023: 00457019 56 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 21024: 00abbf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 21025: 0049fc8d 172 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 21026: 00b18d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 21027: 00ac1d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 21028: 00ab8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_REG_READ_ID_EVENT │ │ │ │ @@ -21039,41 +21039,41 @@ │ │ │ │ 21035: 00b1873e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 21036: 00ab3558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 21037: 00b19b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21038: 00b186c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 21039: 00b18b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_XLATE_DSTATE │ │ │ │ 21040: 00a15f20 132 OBJECT GLOBAL DEFAULT 24 helper_info_DTSTEXQ │ │ │ │ 21041: 00b17700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 21042: 006eeeb5 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ - 21043: 00590c91 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ + 21042: 006eeec5 132 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 21043: 00590ca5 120 FUNC GLOBAL DEFAULT 12 spr_write_40x_pit │ │ │ │ 21044: 00b18fe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 21045: 007231fd 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 21045: 0072320d 144 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 21046: 00ab8d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 21047: 006fe59d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 21047: 006fe5ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 21048: 00aaf81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 21049: 005cd729 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 21049: 005cd739 96 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 21050: 00b17634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 21051: 007250e5 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 21051: 007250f5 376 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 21052: 00b19614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 21053: 00ab6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ 21054: 002ca0d9 536 FUNC GLOBAL DEFAULT 12 bios_linker_loader_add_pointer │ │ │ │ 21055: 00541745 272 FUNC GLOBAL DEFAULT 12 helper_XSMSUBQPO │ │ │ │ - 21056: 00738101 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 21056: 00738111 88 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 21057: 00ac16c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 21058: 00abad28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 21059: 00554d7d 24 FUNC GLOBAL DEFAULT 12 helper_load_dump_spr │ │ │ │ 21060: 00ab81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 21061: 004b6399 64 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 21062: 00440781 16 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 21063: 006fef99 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 21064: 005b43c5 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 21063: 006fefa9 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 21064: 005b43d5 348 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 21065: 00ac27a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 21066: 00aac288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 21067: 009f11d8 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 21068: 006af03d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 21068: 006af04d 176 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 21069: 00ab947c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 21070: 002ee775 544 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 21071: 00aac7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 21072: 00b18d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 21073: 00ab965c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 21074: 00abc370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 21075: 009bc114 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ @@ -21081,257 +21081,257 @@ │ │ │ │ 21077: 002944fd 26 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 21078: 00ab98ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ 21079: 004f76b9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 21080: 00ab4594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 21081: 00b187b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 21082: 00abb870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 21083: 00b19574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 21084: 006b8e51 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 21084: 006b8e61 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 21085: 00295289 130 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 21086: 0069ce39 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 21086: 0069ce49 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 21087: 00b19142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 21088: 00b195de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 21089: 00b18f4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_READ_DSTATE │ │ │ │ 21090: 00ab1d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 21091: 00ab9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 21092: 00abfee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 21093: 00ac1c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 21094: 00a13fac 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx0 │ │ │ │ 21095: 00a14030 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx1 │ │ │ │ - 21096: 0073137d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 21096: 0073138d 8 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 21097: 00b19ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ 21098: 00a140b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_booke206_tlbilx3 │ │ │ │ - 21099: 006aab99 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 21099: 006aaba9 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 21100: 00ab91cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 21101: 004a29c5 228 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 21102: 00b1770c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ 21103: 004869d5 252 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 21104: 006f9a79 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 21104: 006f9a89 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 21105: 00b195c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 21106: 00b188b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ 21107: 004ceb7d 384 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 21108: 00b1890a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 21109: 006d514d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 21109: 006d515d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 21110: 00aab9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 21111: 00734441 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 21111: 00734451 132 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 21112: 00b198c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 21113: 00ab5644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 21114: 0073aae1 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ - 21115: 00656229 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 21116: 006d0bf9 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 21114: 0073aaf1 280 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_genrev │ │ │ │ + 21115: 00656239 528 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 21116: 006d0c09 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 21117: 00b17768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 21118: 00a13f28 132 OBJECT GLOBAL DEFAULT 24 helper_info_4xx_tlbsx │ │ │ │ - 21119: 006f2f0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ + 21119: 006f2f1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AcceleratorList │ │ │ │ 21120: 009bc90c 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 21121: 002844f1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 21122: 00b19b98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 21123: 00286a49 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 21124: 00ab62a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 21125: 00b19ad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 21126: 004fd4c1 100 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 21127: 00b19188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ - 21128: 0086f68c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 21129: 0072e0ad 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 21130: 00729769 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 21131: 006e7291 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 21132: 006b90a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 21133: 006c9e89 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 21128: 0086f6a4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 21129: 0072e0bd 288 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 21130: 00729779 292 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 21131: 006e72a1 208 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 21132: 006b90b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 21133: 006c9e99 196 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 21134: 00ac4318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 21135: 006e24c5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 21135: 006e24d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 21136: 00289725 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 21137: 00ab52c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 21138: 0086f684 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 21139: 0062d059 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 21138: 0086f69c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 21139: 0062d069 320 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 21140: 00377029 4 FUNC GLOBAL DEFAULT 12 desc_buf_size │ │ │ │ 21141: 00abc4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 21142: 00a12038 132 OBJECT GLOBAL DEFAULT 24 helper_info_lswx │ │ │ │ 21143: 0027da19 7864 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 21144: 00b18d48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 21145: 00b1894a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 21146: 00ab99cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 21147: 006cb7f5 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 21147: 006cb805 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 21148: 00aba388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 21149: 006e23d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 21150: 006a07ed 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 21149: 006e23e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 21150: 006a07fd 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 21151: 00b189c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 21152: 00abc830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 21153: 005f65cd 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 21153: 005f65dd 4 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 21154: 00500591 16 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 21155: 002eeef5 108 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 21156: 00abea34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ 21157: 00457235 440 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 21158: 00b176f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 21159: 00ac02bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 21160: 00aba2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 21161: 005cb711 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 21161: 005cb721 18 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 21162: 00396cd9 224 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 21163: 00625efd 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 21163: 00625f0d 368 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 21164: 00b17d58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 21165: 00274e4d 90 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 21166: 00b17ff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 21167: 00ac0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 21168: 00b18852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 21169: 00b19ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 21170: 006d7e35 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 21170: 006d7e45 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ 21171: 00455ebd 532 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 21172: 00b17a52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_READ_FIT_DSTATE │ │ │ │ 21173: 004a16e9 120 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 21174: 00b175b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 21175: 00ab5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ 21176: 00b1937a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 21177: 00ac0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 21178: 00ac3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 21179: 00ab0a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 21180: 005e08ed 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 21180: 005e08fd 116 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 21181: 004704b1 136 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 21182: 0053b641 16 FUNC GLOBAL DEFAULT 12 helper_reset_fpstatus │ │ │ │ 21183: 00b176a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 21184: 00b19928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 21185: 00724f65 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 21185: 00724f75 232 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 21186: 00aae360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 21187: 00ab6440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 21188: 00a0f3e0 132 OBJECT GLOBAL DEFAULT 24 helper_info_bcds │ │ │ │ 21189: 00ac1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 21190: 00ab93dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 21191: 004e5e51 32 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 21192: 00b188fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 21193: 00690a9d 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 21193: 00690aad 44 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 21194: 002e1ca5 6 FUNC GLOBAL DEFAULT 12 pflash_cfi01_get_memory │ │ │ │ 21195: 00a16afc 132 OBJECT GLOBAL DEFAULT 24 helper_info_spr_core_write_generic │ │ │ │ 21196: 00b18018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 21197: 00b17ac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_PXM_DSTATE │ │ │ │ 21198: 00298d7d 216 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 21199: 009b9ab8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ 21200: 00aac108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_NET_LISTENER_CALLBACK_EVENT │ │ │ │ 21201: 004e2119 88 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 21202: 00ab1f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ 21203: 004ec815 484 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 21204: 00abdc74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 21205: 006f6a91 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 21206: 0071d191 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 21205: 006f6aa1 132 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 21206: 0071d1a1 236 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 21207: 00294e71 72 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 21208: 0028b3f1 6 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 21209: 00442a45 208 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 21210: 00b179fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 21211: 00b19b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 21212: 004c502d 196 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 21213: 00ab2b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_HACE_WRITE_EVENT │ │ │ │ 21214: 0045f42d 44 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 21215: 00ab996c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 21216: 00ac2778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 21217: 00556335 4 FUNC GLOBAL DEFAULT 12 helper_store_booke_tsr │ │ │ │ 21218: 0044e845 556 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 21219: 00abc520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 21220: 00716421 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 21221: 005e5a4d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 21220: 00716431 4 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 21221: 005e5a5d 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 21222: 0045bd5d 124 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 21223: 00abf3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 21224: 006f0639 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 21224: 006f0649 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 21225: 00b17b34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 21226: 00b197a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 21227: 00ac2618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 21228: 00ab5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 21229: 00aae8d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ 21230: 004e2269 84 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 21231: 00733e49 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 21232: 005cf225 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ - 21233: 0059154d 112 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ + 21231: 00733e59 130 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 21232: 005cf235 84 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 21233: 00591561 112 FUNC GLOBAL DEFAULT 12 spr_write_epsc │ │ │ │ 21234: 004a1ee1 192 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ 21235: 00a10a90 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzlsbb │ │ │ │ 21236: 004510a5 30 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 21237: 00b17fbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 21238: 007416cd 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 21239: 0086fdb8 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 21238: 007416dd 216 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 21239: 0086fdd0 64 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 21240: 00b179f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 21241: 00617df1 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 21241: 00617e01 1292 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ 21242: 00b18a10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_PHB4_XIVE_NOTIFY_DSTATE │ │ │ │ - 21243: 005d7955 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 21243: 005d7965 180 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 21244: 00a22adc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 21245: 00b18b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_DSTATE │ │ │ │ 21246: 002c15bd 124 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 21247: 006a33f1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 21247: 006a3401 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ 21248: 004444cd 180 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 21249: 00610225 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 21249: 00610235 104 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 21250: 0047b7dd 32 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 21251: 00b19c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 21252: 0070da61 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 21252: 0070da71 72 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 21253: 009f7f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 21254: 009f10fc 64 OBJECT GLOBAL DEFAULT 24 hw_compat_10_0 │ │ │ │ 21255: 009f113c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_10_1 │ │ │ │ 21256: 00aae3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 21257: 00b1a30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 21258: 00443ce5 70 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ 21259: 004833f1 120 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 21260: 006fe651 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 21260: 006fe661 132 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 21261: 00b18506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ 21262: 00444665 224 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 21263: 00b1956e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ 21264: 0050838d 232 FUNC GLOBAL DEFAULT 12 store_40x_dbcr0 │ │ │ │ - 21265: 006d22e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 21265: 006d22f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 21266: 00b1790e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 21267: 0060d3f9 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 21267: 0060d409 140 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 21268: 00ac189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 21269: 00b19a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21270: 00b19d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 21271: 0072d6d9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 21271: 0072d6e9 168 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ 21272: 004f4c39 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 21273: 00695771 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 21273: 00695781 8576 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ 21274: 00444581 228 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 21275: 00ac2d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 21276: 00abccf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 21277: 00ab51d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 21278: 00b185ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 21279: 00b17c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 21280: 00abe8c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 21281: 00b175c8 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 21282: 006e9675 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 21283: 00744f19 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 21282: 006e9685 152 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 21283: 00744f29 132 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 21284: 00b19876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 21285: 006c45ad 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 21286: 006ffd6d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 21285: 006c45bd 108 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 21286: 006ffd7d 142 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 21287: 00443d2d 112 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 21288: 005cd2cd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 21289: 00605cd1 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 21290: 006f01a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 21291: 005ee631 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 21288: 005cd2dd 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 21289: 00605ce1 248 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 21290: 006f01b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 21291: 005ee641 96 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ 21292: 002c4ced 164 FUNC GLOBAL DEFAULT 12 aml_to_integer │ │ │ │ 21293: 002b5cfd 8 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 21294: 006b69a5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 21294: 006b69b5 220 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ 21295: 00b19022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 21296: 006e208d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 21296: 006e209d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ 21297: 00ab7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OCM_UPDATE_MAPPINGS_EVENT │ │ │ │ - 21298: 007031cd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 21298: 007031dd 196 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 21299: 00ab65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 21300: 00abc7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 21301: 0060faed 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 21301: 0060fafd 184 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 21302: 00abf8a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 21303: 009f4ff8 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 21304: 00379add 4 FUNC GLOBAL DEFAULT 12 world_private │ │ │ │ 21305: 004727cd 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ 21306: 00b1a2d2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_s390x_c │ │ │ │ - 21307: 006dff8d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 21307: 006dff9d 188 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 21308: 00ac4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDMON_IO_URING_CQE_HANDLER_EVENT │ │ │ │ 21309: 00b1787a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 21310: 00b18a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_DSTATE │ │ │ │ 21311: 00b19242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 21312: 007189c1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 21312: 007189d1 132 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 21313: 00481291 140 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 21314: 006b7f55 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 21315: 006881f1 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 21316: 006079b9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 21314: 006b7f65 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 21315: 00688201 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 21316: 006079c9 224 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 21317: 003a1b39 26 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 21318: 005d37c1 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 21318: 005d37d1 136 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 21319: 00354159 104 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 21320: 00b19138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 21321: 00b18e4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ 21322: 00a11eac 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmadddp │ │ │ │ - 21323: 0060382d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 21323: 0060383d 22 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 21324: 00b1a2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 21325: 004e5f4d 32 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 21326: 006b26a1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 21326: 006b26b1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 21327: 00906e30 48 OBJECT GLOBAL DEFAULT 21 pci_ide_data_le_ops │ │ │ │ 21328: 00b1861e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 21329: 009f7ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 21330: 003e1995 188 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 21331: 00b19bc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 21332: 00469cdd 96 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 21333: 00b17f54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ @@ -21340,273 +21340,273 @@ │ │ │ │ 21336: 00b18cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 21337: 00b17c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 21338: 00ab0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 21339: 00b18612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 21340: 00b175b7 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 21341: 00b183fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 21342: 00b195e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 21343: 006ef31d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 21343: 006ef32d 16 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 21344: 00abe0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 21345: 0053c12d 118 FUNC GLOBAL DEFAULT 12 helper_FMADD │ │ │ │ 21346: 00b19a14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_HANDLE_NMI_EXCEPTION_DSTATE │ │ │ │ 21347: 00b195a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 21348: 004f84bd 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 21349: 00ac2080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 21350: 00b19b14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 21351: 0049ab11 64 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 21352: 006a5cc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 21352: 006a5cd5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ 21353: 004fa431 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addq_le │ │ │ │ - 21354: 0072b609 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 21354: 0072b619 32 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 21355: 00aac920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 21356: 00399a29 156 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 21357: 00b1a39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 21358: 0039e175 460 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 21359: 004af571 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 21360: 0070e9f9 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 21360: 0070ea09 174 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 21361: 009bcc78 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 21362: 00262edd 1704 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ 21363: 00aafd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL330_DMAEND_EVENT │ │ │ │ - 21364: 006599ed 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 21364: 006599fd 112 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ 21365: 005520b5 90 FUNC GLOBAL DEFAULT 12 helper_vsum4ubs │ │ │ │ 21366: 0054c845 84 FUNC GLOBAL DEFAULT 12 helper_VSUBSBS │ │ │ │ - 21367: 006b9329 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 21367: 006b9339 188 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 21368: 00b17b1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ 21369: 00aad764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_READ_EVENT │ │ │ │ - 21370: 006c538d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 21370: 006c539d 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ 21371: 0044a1a9 256 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 21372: 004ffe81 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 21373: 00b191aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ - 21374: 005ae66d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ + 21374: 005ae67d 76 FUNC GLOBAL DEFAULT 12 vfio_find_ram_discard_listener │ │ │ │ 21375: 00aac3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 21376: 00b18c4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 21377: 00b195e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 21378: 00abda94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 21379: 00abf024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 21380: 004fa8e1 28 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchq_le │ │ │ │ 21381: 00abcd48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 21382: 00744b41 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 21382: 00744b51 12 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 21383: 00ac3908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 21384: 00aac4e8 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 21385: 00aacd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 21386: 00323805 4 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 21387: 00ab1254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 21388: 00abf9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ 21389: 00ab0a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 21390: 005d3649 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 21390: 005d3659 88 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 21391: 00b17b2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 21392: 00ac2ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 21393: 00b1913a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ 21394: 00abaab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_MEM_WRITEL_STATUS_START_EVENT │ │ │ │ - 21395: 0069b4e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 21395: 0069b4f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 21396: 0026455d 32 FUNC GLOBAL DEFAULT 12 target_long_bits │ │ │ │ 21397: 00abdf14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 21398: 00b18e9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 21399: 00a03830 132 OBJECT GLOBAL DEFAULT 24 helper_info_PEXTD │ │ │ │ 21400: 003a15d5 396 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 21401: 00aaca10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 21402: 006e51d5 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 21402: 006e51e5 204 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 21403: 00aba7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_WRITE_EVENT │ │ │ │ 21404: 00b19a9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 21405: 00ab5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 21406: 00b179f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 21407: 00b1941a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 21408: 005be229 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 21408: 005be239 484 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 21409: 0048a8b9 120 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 21410: 003339a9 134 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 21411: 00262831 76 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 21412: 00abb710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 21413: 00b17ac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_FLAGS_DSTATE │ │ │ │ 21414: 00ab4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 21415: 0060e4b5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 21415: 0060e4c5 116 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 21416: 00ac19bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ 21417: 004fb905 228 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminq_be_mmu │ │ │ │ - 21418: 005d0c89 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 21418: 005d0c99 156 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 21419: 00aaf5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 21420: 002c3299 68 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 21421: 00b184aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 21422: 00b19880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 21423: 00ab8bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_EVENT │ │ │ │ 21424: 00ab0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 21425: 00287711 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 21426: 00b18926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 21427: 00b17e54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPARC32_DMA_MEM_READL_DSTATE │ │ │ │ 21428: 00aba6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SIFIVE_PWM_INTERRUPT_EVENT │ │ │ │ 21429: 00abbff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 21430: 0072daa9 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 21431: 007348f1 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 21432: 006b9031 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 21430: 0072dab9 108 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 21431: 00734901 204 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 21432: 006b9041 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 21433: 00b17b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 21434: 00b187ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 21435: 00abc3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 21436: 0054cf81 124 FUNC GLOBAL DEFAULT 12 helper_vcmpeqfp_dot │ │ │ │ 21437: 00a05174 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDSWS │ │ │ │ 21438: 00aab910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 21439: 00abe134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 21440: 00b19200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 21441: 00610425 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 21441: 00610435 600 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 21442: 00abc660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 21443: 00b18d40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 21444: 00abd700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_RECV_REQUEST_EVENT │ │ │ │ 21445: 003a26e1 74 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 21446: 00a12c14 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststeq │ │ │ │ 21447: 00b1939c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 21448: 00abdfa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 21449: 00ac017c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 21450: 006e5465 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 21450: 006e5475 232 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 21451: 004fd699 62 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 21452: 0055641d 172 FUNC GLOBAL DEFAULT 12 helper_store_dcr │ │ │ │ 21453: 00b192ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_RESET_HANDLER_DSTATE │ │ │ │ 21454: 00ab958c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 21455: 00aaca70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 21456: 002ef965 332 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 21457: 00b18c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 21458: 006897ed 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 21458: 006897fd 136 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 21459: 00b182b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 21460: 00ab4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 21461: 0032caa1 120 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 21462: 00698ae9 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 21462: 00698af9 192 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 21463: 005540a5 152 FUNC GLOBAL DEFAULT 12 helper_vpermxor │ │ │ │ 21464: 00b18794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 21465: 00a0cdb8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vctuxs │ │ │ │ 21466: 009f7e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 21467: 00ab4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 21468: 00b181c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 21469: 005ce549 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 21469: 005ce559 88 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 21470: 00ac4558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ 21471: 004c44bd 56 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ 21472: 002b64a5 320 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 21473: 0029481d 68 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fds │ │ │ │ 21474: 00ab4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 21475: 00b19cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 21476: 00aaf98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ - 21477: 00741a39 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ + 21477: 00741a49 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevInfo │ │ │ │ 21478: 00aac6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 21479: 00b192e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 21480: 002834e9 208 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 21481: 00b18842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 21482: 006ea41d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 21482: 006ea42d 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 21483: 00ab92cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 21484: 00af60cc 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 21485: 008c28a8 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 21485: 008c28c0 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 21486: 00ac3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 21487: 005ef3b5 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 21488: 00602461 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 21487: 005ef3c5 50 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 21488: 00602471 60 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ 21489: 00456e61 440 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 21490: 0071f531 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 21490: 0071f541 112 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 21491: 00b1971c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 21492: 00ab98fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 21493: 006f4d01 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 21494: 006a90f5 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 21493: 006f4d11 232 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 21494: 006a9105 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 21495: 004741c5 10 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 21496: 00b180d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 21497: 00abb730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 21498: 00ab8f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 21499: 005cfa3d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 21500: 006c8efd 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 21501: 006e19ad 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 21499: 005cfa4d 220 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 21500: 006c8f0d 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 21501: 006e19bd 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 21502: 00b17ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 21503: 00aaaf30 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 21504: 00b19820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_FETCH_DATA_KIND_DSTATE │ │ │ │ 21505: 00aaf63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 21506: 006ffb11 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 21506: 006ffb21 196 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 21507: 00b19174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 21508: 00b19108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 21509: 00b18666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ 21510: 00377859 62 FUNC GLOBAL DEFAULT 12 fp_port_disable │ │ │ │ - 21511: 006baeb1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 21511: 006baec1 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 21512: 002cb08d 232 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_writeb │ │ │ │ 21513: 00ab1af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 21514: 006f852d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 21514: 006f853d 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 21515: 00b1781c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 21516: 00b1824a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 21517: 00469b75 4 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 21518: 00b17844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 21519: 0070df89 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 21519: 0070df99 72 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ 21520: 00aba608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_READ_INVALID_EVENT │ │ │ │ - 21521: 006fe309 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 21521: 006fe319 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 21522: 00b17772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 21523: 00abb550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 21524: 00b1954c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ - 21525: 0059b76d 128 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ + 21525: 0059b77d 128 FUNC GLOBAL DEFAULT 12 decNumberTrim │ │ │ │ 21526: 00aabc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 21527: 00aaca50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 21528: 00b17b64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ 21529: 004cbcd1 116 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 21530: 00b193e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 21531: 00b1888a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 21532: 00b1889a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ 21533: 004fb655 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchq_be_mmu │ │ │ │ 21534: 00a10880 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststgt │ │ │ │ 21535: 00a0f56c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsaddqp │ │ │ │ - 21536: 007341fd 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 21536: 0073420d 144 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 21537: 00a0293c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVQPUQZ │ │ │ │ 21538: 00b18654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 21539: 00ab5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 21540: 004803c9 156 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 21541: 0072e025 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 21541: 0072e035 136 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 21542: 00ab3298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 21543: 00ab4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 21544: 00b19b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 21545: 00b18cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 21546: 00b19d98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 21547: 00b17c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 21548: 006885a9 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 21548: 006885b9 120 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 21549: 004e5dbd 26 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ 21550: 00b18a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OCM_MAP_DSTATE │ │ │ │ - 21551: 006e9b81 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 21551: 006e9b91 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 21552: 0049ab6d 148 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 21553: 00abcf18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 21554: 002a9eb9 8 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 21555: 005ce6e9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 21555: 005ce6f9 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 21556: 0042d159 24 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 21557: 00b17cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 21558: 00aba0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 21559: 00291fb5 24 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 21560: 0047799d 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 21561: 005ed93d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 21561: 005ed94d 12 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ 21562: 00b18a26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UNIN_DATA_READ_DSTATE │ │ │ │ 21563: 0040f181 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 21564: 00b17b7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 21565: 00aabcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 21566: 00ab8f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ 21567: 00b192b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CPR_FIND_DEVICE_DSTATE │ │ │ │ - 21568: 005db911 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 21569: 006baf8d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 21568: 005db921 176 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 21569: 006baf9d 204 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ 21570: 004f6355 204 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 21571: 002b0259 132 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 21572: 00b19398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 21573: 00ab1464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 21574: 00abeec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 21575: 007250dd 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 21575: 007250ed 6 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ 21576: 0040f259 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 21577: 00ab6300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 21578: 00ab2788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 21579: 00ab17a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 21580: 0073d3ad 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 21580: 0073d3bd 6 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ 21581: 00508e3d 28 FUNC GLOBAL DEFAULT 12 ppc_decr_clear_on_delivery │ │ │ │ - 21582: 0071c675 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 21582: 0071c685 620 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 21583: 00ac2f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 21584: 002845b1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 21585: 0039d8d5 6 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 21586: 00b18d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 21587: 00294bd9 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 21588: 006e9101 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 21588: 006e9111 132 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 21589: 00abdb74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 21590: 008c6080 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 21590: 008c6098 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 21591: 00b18ace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_CTRL_WRITE_DSTATE │ │ │ │ 21592: 00ab3018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 21593: 00abac88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 21594: 00618cb1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 21594: 00618cc1 1216 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 21595: 00ab3438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ 21596: 00ab8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_NCR710_DEVICE_RESET_EVENT │ │ │ │ 21597: 0040f1ed 108 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 21598: 004fa2c5 164 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgq_le_mmu │ │ │ │ 21599: 003e0aad 220 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ 21600: 0044d499 30 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 21601: 0071269d 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 21601: 007126ad 304 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ 21602: 0045413d 14 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 21603: 00ab09e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 21604: 002d2ce5 466 FUNC GLOBAL DEFAULT 12 gus_read │ │ │ │ 21605: 00b1937e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 21606: 00b18006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_BLOCKED_DSTATE │ │ │ │ 21607: 00b19254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 21608: 00abf744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ @@ -21617,71 +21617,71 @@ │ │ │ │ 21613: 00a0c80c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxds │ │ │ │ 21614: 00ab8f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ 21615: 00262d51 124 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 21616: 00b195fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 21617: 00b176f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 21618: 00405001 160 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_create_and_realize │ │ │ │ 21619: 00b183de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 21620: 006a7bdd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 21620: 006a7bed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 21621: 00b18388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 21622: 00ab0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 21623: 00ab1f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 21624: 00ac2608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 21625: 002bbc85 68 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 21626: 002ba8c9 4 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 21627: 00ab48d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 21628: 002eefcd 124 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 21629: 006267a5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 21629: 006267b5 1272 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 21630: 00ab992c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 21631: 00ab18f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 21632: 006ebba9 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ - 21633: 005d29c9 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 21634: 0069b3f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 21632: 006ebbb9 192 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 21633: 005d29d9 8 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 21634: 0069b409 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 21635: 00ab975c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 21636: 00b18d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 21637: 00b199d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 21638: 002cb3a9 2 FUNC GLOBAL DEFAULT 12 legacy_acpi_cpu_hotplug_init │ │ │ │ 21639: 00ab4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 21640: 00b18e36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 21641: 00b178a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 21642: 0061bcb5 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 21642: 0061bcc5 56 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 21643: 00b19438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 21644: 00ab2d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 21645: 00323539 90 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 21646: 0054c8f1 88 FUNC GLOBAL DEFAULT 12 helper_VSUBSHS │ │ │ │ 21647: 00aaf27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ 21648: 0045a0e9 124 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 21649: 00b19124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 21650: 00b17ffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 21651: 00aab780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 21652: 00abe0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 21653: 00723a31 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 21654: 0060069d 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 21653: 00723a41 4 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 21654: 006006ad 32 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 21655: 00aafe08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_SET_IRQ_LOWER_EVENT │ │ │ │ 21656: 00531a75 100 FUNC GLOBAL DEFAULT 12 ppc_maybe_interrupt │ │ │ │ 21657: 00284431 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ - 21658: 00715f99 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ + 21658: 00715fa9 124 FUNC GLOBAL DEFAULT 12 fdmon_poll_downgrade │ │ │ │ 21659: 00ab2968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 21660: 00aac8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 21661: 00aaafd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ 21662: 004e2e05 48 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 21663: 00aacf78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 21664: 00ac28e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 21665: 00ab2a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 21666: 00ac1134 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 21667: 00ab91fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 21668: 00ab64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ - 21669: 00591cd9 218 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ + 21669: 00591ced 218 FUNC GLOBAL DEFAULT 12 decContextDefault │ │ │ │ 21670: 00b195a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 21671: 004a8a1d 8 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 21672: 004faca5 202 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxq_le_mmu │ │ │ │ 21673: 00aac6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 21674: 006fc8b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 21674: 006fc8c9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ 21675: 00b19400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_GET_INFO_DSTATE │ │ │ │ - 21676: 006856e1 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 21676: 006856f1 388 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 21677: 00b1866a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 21678: 0044af91 20 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 21679: 00ac3ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 21680: 009ffed8 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 21681: 00a16a78 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXPERMX │ │ │ │ 21682: 0053de25 98 FUNC GLOBAL DEFAULT 12 helper_efdctsf │ │ │ │ 21683: 00ac2758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ @@ -21693,22 +21693,22 @@ │ │ │ │ 21689: 003df2f9 96 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 21690: 00b1974c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 21691: 009bc73c 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 21692: 00ab9c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 21693: 00abce18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ 21694: 004cf3cd 48 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 21695: 0042fdc5 280 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ - 21696: 005956d9 152 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ + 21696: 005956e9 152 FUNC GLOBAL DEFAULT 12 decNumberClassToString │ │ │ │ 21697: 00287bf1 192 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ 21698: 002cd07d 100 FUNC GLOBAL DEFAULT 12 audio_register_model_with_cb │ │ │ │ - 21699: 0069bc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 21699: 0069bc79 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 21700: 00b17ed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 21701: 00b07b8c 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 21702: 00aae4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 21703: 006e3be5 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 21703: 006e3bf5 68 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 21704: 00ac2b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 21705: 00b18b2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_DR_INDICATOR_DSTATE │ │ │ │ 21706: 00379ae1 4 FUNC GLOBAL DEFAULT 12 world_rocker │ │ │ │ 21707: 00a0317c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsf │ │ │ │ 21708: 0038f7cd 576 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 21709: 00b1a368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 21710: 00b194b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ @@ -21722,36 +21722,36 @@ │ │ │ │ 21718: 00b19744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 21719: 0054721d 404 FUNC GLOBAL DEFAULT 12 helper_xsrqpxp │ │ │ │ 21720: 009f9d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 21721: 002ec131 62 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 21722: 00aba188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 21723: 00aaf87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ 21724: 00ac1424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_DEBUG_EXCEPTION_EVENT │ │ │ │ - 21725: 006ca3b5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 21725: 006ca3c5 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 21726: 00ab7470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_READ_EVENT │ │ │ │ 21727: 00b17756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 21728: 00b1790c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 21729: 00b19818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 21730: 00abd198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 21731: 00ac26e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 21732: 00b192b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 21733: 00ac2738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 21734: 00ab4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 21735: 009fb624 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 21736: 006b8d9d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 21737: 0071e8ed 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 21736: 006b8dad 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 21737: 0071e8fd 8 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 21738: 00b17ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 21739: 00621d45 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 21739: 00621d55 72 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 21740: 00ab6d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 21741: 00288bad 10 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 21742: 005bee55 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 21742: 005bee65 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 21743: 00b1940a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_HDR_DSTATE │ │ │ │ 21744: 00abfc44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 21745: 00b1733e 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ - 21746: 0073d791 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ + 21746: 0073d7a1 76 FUNC GLOBAL DEFAULT 12 qmp_query_s390x_cpu_polarization │ │ │ │ 21747: 00ac1e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 21748: 00ab4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_SUSPENDED_EVENT │ │ │ │ 21749: 00aab660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 21750: 00b19b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 21751: 00b1877e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 21752: 00abc300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 21753: 00377545 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_msix_vector │ │ │ │ @@ -21759,17 +21759,17 @@ │ │ │ │ 21755: 004eb17d 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 21756: 003774e1 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_head │ │ │ │ 21757: 00b1895a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 21758: 00aac218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 21759: 002c3d91 58 FUNC GLOBAL DEFAULT 12 crs_range_insert │ │ │ │ 21760: 00396a99 48 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 21761: 002e9ea5 116 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 21762: 0062c8bd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 21763: 006d09ed 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 21764: 006006bd 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 21762: 0062c8cd 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 21763: 006d09fd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 21764: 006006cd 96 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 21765: 00abf8e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 21766: 002c6af5 92 FUNC GLOBAL DEFAULT 12 aml_varpackage │ │ │ │ 21767: 00b18344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 21768: 00b19dde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 21769: 00a14870 132 OBJECT GLOBAL DEFAULT 24 helper_info_CDTBCD │ │ │ │ 21770: 0053de89 98 FUNC GLOBAL DEFAULT 12 helper_efdctuf │ │ │ │ 21771: 004aaadd 3732 FUNC GLOBAL DEFAULT 12 net_init_passt │ │ │ │ @@ -21777,32 +21777,32 @@ │ │ │ │ 21773: 00b17fca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITE_DSTATE │ │ │ │ 21774: 00b198ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 21775: 00ab4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 21776: 00b181aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 21777: 004fb585 180 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchq_be_mmu │ │ │ │ 21778: 00b17b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 21779: 00abb6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 21780: 0069c49d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 21780: 0069c4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ 21781: 00457051 424 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 21782: 00aabce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 21783: 00b18c24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_PARITY_SENSE_CHANGED_DSTATE │ │ │ │ 21784: 00a107fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfststlt │ │ │ │ 21785: 00aac990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 21786: 009f5bc0 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 21787: 006af211 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 21787: 006af221 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 21788: 00b18670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ - 21789: 0069b0ed 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ + 21789: 0069b0fd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLimitsInfo │ │ │ │ 21790: 00ac26a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 21791: 00b19498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 21792: 00b18f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_CTRL_OVERFLOW_INTERRUPT_DSTATE │ │ │ │ 21793: 00b19e48 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 21794: 006b0a59 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 21795: 007244f9 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 21796: 0073f2a1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ - 21797: 005eeba5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ + 21794: 006b0a69 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 21795: 00724509 456 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 21796: 0073f2b1 16 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 21797: 005eebb5 46 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_box_new_client │ │ │ │ 21798: 00b19a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 21799: 00aba5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_EVENT │ │ │ │ 21800: 00abfc94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 21801: 00a03200 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctuf │ │ │ │ 21802: 0053a2c5 280 FUNC GLOBAL DEFAULT 12 helper_DIEXQ │ │ │ │ 21803: 002b5421 56 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ 21804: 004dff51 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ @@ -21822,16 +21822,16 @@ │ │ │ │ 21818: 00b185c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 21819: 004e7d99 152 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 21820: 002f255d 116 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ 21821: 00ab7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_DECR_EXCP_EVENT │ │ │ │ 21822: 00538d71 200 FUNC GLOBAL DEFAULT 12 helper_DRINTNQ │ │ │ │ 21823: 00a06404 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVBF16GER2 │ │ │ │ 21824: 00a091e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQDP │ │ │ │ - 21825: 006af269 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 21826: 005d0089 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 21825: 006af279 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 21826: 005d0099 112 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 21827: 00b19d56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 21828: 00ab1294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 21829: 003a3a79 132 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 21830: 00ac4588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 21831: 009bc3b0 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 21832: 00abf454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ 21833: 004f6421 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ @@ -21842,121 +21842,121 @@ │ │ │ │ 21838: 00ab97dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 21839: 00b1920e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 21840: 00ac33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 21841: 004e862d 156 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 21842: 00298449 316 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 21843: 00290b19 184 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 21844: 00b1994c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 21845: 0086f664 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 21845: 0086f67c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 21846: 00428f65 44 FUNC GLOBAL DEFAULT 12 xen_ram_addr_from_mapcache │ │ │ │ 21847: 00b18f72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_TIMER_READ_DSTATE │ │ │ │ 21848: 004778cd 144 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 21849: 00b181d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 21850: 00b19ba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ 21851: 00444d51 12 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 21852: 00437b21 224 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 21853: 0033f01d 104 FUNC GLOBAL DEFAULT 12 isa_bus_from_device │ │ │ │ 21854: 003b34c9 216 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ 21855: 00459885 180 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 21856: 00ab4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 21857: 00b194d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ 21858: 004f7e99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 21859: 0072d099 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 21860: 008d1e64 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ + 21859: 0072d0a9 64 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 21860: 008d1e7c 128 OBJECT GLOBAL DEFAULT 14 COMBEXP │ │ │ │ 21861: 004f6b6d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 21862: 006845fd 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 21862: 0068460d 380 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 21863: 004b4ad9 20 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 21864: 00b18fa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_READL_DSTATE │ │ │ │ 21865: 00ac36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 21866: 0039f921 160 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ - 21867: 0073b349 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ + 21867: 0073b359 644 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_AK_IMC_gen │ │ │ │ 21868: 00b19a5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 21869: 004fb7f5 242 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_be_mmu │ │ │ │ 21870: 00ab9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 21871: 004a8511 56 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 21872: 00b18e60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 21873: 00b179e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 21874: 00aaae3c 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 21875: 005d5f1d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 21875: 005d5f2d 116 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 21876: 009f8ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 21877: 00ab3338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 21878: 00b1789e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 21879: 00aac9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 21880: 00437045 284 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 21881: 0045f339 148 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 21882: 00ab11c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_ENQUEUE_EVENT │ │ │ │ 21883: 00b182c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ - 21884: 0059ca35 148 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ + 21884: 0059ca45 148 FUNC GLOBAL DEFAULT 12 decimal32Canonical │ │ │ │ 21885: 00b192f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 21886: 00372a7d 6 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 21887: 009f86b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 21888: 006099dd 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 21888: 006099ed 94 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 21889: 00ab8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_UPDATE_DT_EVENT │ │ │ │ 21890: 00b19784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 21891: 00688209 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 21891: 00688219 22 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 21892: 00b17932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 21893: 00b186ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 21894: 006bc055 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 21894: 006bc065 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 21895: 00ab2124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 21896: 00b199e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 21897: 00ab0c04 1088 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 21898: 0069a74d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 21898: 0069a75d 504 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 21899: 002f5729 8 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ 21900: 004e25d1 102 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 21901: 0061a891 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 21901: 0061a8a1 264 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 21902: 00b1884a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 21903: 00b19a4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 21904: 004a3799 186 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 21905: 00b191d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 21906: 00ab56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 21907: 006be889 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 21908: 005c2f31 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ - 21909: 006cd0bd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ + 21907: 006be899 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 21908: 005c2f41 136 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 21909: 006cd0cd 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionInfo │ │ │ │ 21910: 00abff10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 21911: 0071ceb1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 21911: 0071cec1 320 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 21912: 00aaf05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 21913: 00aac770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ - 21914: 00596ba5 168 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ + 21914: 00596bb5 168 FUNC GLOBAL DEFAULT 12 decNumberMax │ │ │ │ 21915: 00b190f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ 21916: 004f9471 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ 21917: 0044c211 332 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 21918: 006e032d 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 21918: 006e033d 208 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 21919: 00aaf39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 21920: 00aaf86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 21921: 006f95c1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 21922: 0062335d 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 21921: 006f95d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 21922: 0062336d 122 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 21923: 00442eed 460 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 21924: 00b1792c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 21925: 00b17854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 21926: 00b19b28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 21927: 0062b019 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 21927: 0062b029 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 21928: 00abbc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ 21929: 0039bf71 160 FUNC GLOBAL DEFAULT 12 pci_pri_register_notifier │ │ │ │ - 21930: 005ee401 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 21930: 005ee411 6 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 21931: 00b1889c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 21932: 004fe975 6 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 21933: 002ee415 364 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 21934: 0062c741 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 21934: 0062c751 132 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 21935: 00aac4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 21936: 0045b8c9 136 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 21937: 0041bf09 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 21938: 00abc230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ 21939: 00454105 10 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 21940: 00b17ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 21941: 00ab6760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 21942: 00b191ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 21943: 005d2f19 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 21943: 005d2f29 424 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 21944: 00b176c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 21945: 0071930d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 21945: 0071931d 156 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 21946: 00b188a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 21947: 0048b7c1 42 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 21948: 00ab79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS6000MC_ID_READ_EVENT │ │ │ │ 21949: 002c6699 192 FUNC GLOBAL DEFAULT 12 aml_reserved_field │ │ │ │ 21950: 004a2321 144 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 21951: 007334c1 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 21951: 007334d1 640 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 21952: 00b17820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 21953: 00aacb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ 21954: 004dc739 50 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 21955: 00ab6ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 21956: 00ac3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 21957: 0049b159 134 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 21958: 00ab7330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ELROY_PCI_CONFIG_DATA_READ_EVENT │ │ │ │ @@ -21964,106 +21964,106 @@ │ │ │ │ 21960: 00abdac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 21961: 00abc150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 21962: 009f8b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 21963: 00b1920c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 21964: 00b190c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 21965: 00440a69 148 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 21966: 00aac760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 21967: 005fafad 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 21968: 0072d781 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 21969: 00718f49 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 21967: 005fafbd 112 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 21968: 0072d791 188 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 21969: 00718f59 124 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 21970: 00b19918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 21971: 00b18e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 21972: 00622fa1 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 21972: 00622fb1 182 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 21973: 002ba86d 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ 21974: 004f9c35 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 21975: 007161f9 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 21975: 00716209 76 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 21976: 009f8318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 21977: 00b198d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 21978: 006b737d 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 21978: 006b738d 196 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 21979: 00b19610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 21980: 005da8bd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 21980: 005da8cd 46 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 21981: 003a2881 8 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 21982: 00abcd68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 21983: 00ab55f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 21984: 0046ebf9 652 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 21985: 00b19b58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 21986: 004e74cd 130 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 21987: 00aaf22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 21988: 0070e621 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 21989: 00605f55 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 21990: 006f6b99 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 21988: 0070e631 76 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 21989: 00605f65 132 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 21990: 006f6ba9 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 21991: 00aacf58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ 21992: 00abced8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 21993: 003b2361 54 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 21994: 00aacef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 21995: 00ab5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 21996: 00abd188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 21997: 0032fae1 44 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ 21998: 00b1847c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_PACKET_SEND_DSTATE │ │ │ │ - 21999: 006c93e5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 21999: 006c93f5 196 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ 22000: 004ca8e1 76 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 22001: 00b17c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 22002: 00ac2688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 22003: 00b19864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ 22004: 00404255 116 FUNC GLOBAL DEFAULT 12 vfio_cpr_ram_discard_replay_populated │ │ │ │ - 22005: 0065abad 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 22006: 005f6c09 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 22005: 0065abbd 288 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 22006: 005f6c19 100 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 22007: 00b177bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 22008: 003a2cc9 26 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 22009: 005bc92d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 22010: 007117d1 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 22009: 005bc93d 72 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 22010: 007117e1 200 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 22011: 00a11c9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvnmaddsp │ │ │ │ 22012: 00b187d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 22013: 00299135 252 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 22014: 0073a859 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ - 22015: 005deb0d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 22016: 006e2051 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 22014: 0073a869 384 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_AK_genrev │ │ │ │ + 22015: 005deb1d 14 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 22016: 006e2061 58 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 22017: 00443359 228 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ 22018: 00a07694 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDMI │ │ │ │ 22019: 004f893d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 22020: 0070f941 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 22020: 0070f951 84 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 22021: 00b19ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 22022: 00b18096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 22023: 00abe014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 22024: 00ab976c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 22025: 00b1967e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 22026: 00b184ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 22027: 004a9b71 1312 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 22028: 004e3eb9 28 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 22029: 00aabbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 22030: 004fb3b9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_be │ │ │ │ - 22031: 0069d751 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 22031: 0069d761 196 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 22032: 0054f5ad 168 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVWM_be_comp │ │ │ │ 22033: 003df219 100 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 22034: 00b1848e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 22035: 00397785 106 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 22036: 00ab58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 22037: 002f79c5 100 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 22038: 00745ff5 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 22038: 00746005 8 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 22039: 00b1843c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 22040: 005e5aad 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 22040: 005e5abd 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 22041: 00b1911c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 22042: 0046d1b1 328 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 22043: 00500e95 572 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 22044: 006a1f69 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 22044: 006a1f79 468 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 22045: 00ab7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPBA_WRITEB_EVENT │ │ │ │ 22046: 00a2258c 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 22047: 00ab0bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 22048: 00b19810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 22049: 005cb759 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 22049: 005cb769 4 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 22050: 00ab35d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 22051: 00abbd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 22052: 00500361 244 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 22053: 0045f979 120 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 22054: 009bc308 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 22055: 009fca40 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 22056: 0071ddb5 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 22057: 005e2761 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 22058: 0073f1e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 22056: 0071ddc5 4 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 22057: 005e2771 216 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 22058: 0073f1f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 22059: 00b1796c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_INVALIDATE_CACHE_DSTATE │ │ │ │ 22060: 00b1893c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 22061: 00435349 112 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ 22062: 0044c591 164 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 22063: 00b17d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ 22064: 004fa139 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 22065: 002a529d 144 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ @@ -22074,557 +22074,557 @@ │ │ │ │ 22070: 00b17a4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_NVDIMM_LABEL_OVERSIZE_DSTATE │ │ │ │ 22071: 00b19006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 22072: 003959a5 104 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 22073: 00a0779c 132 OBJECT GLOBAL DEFAULT 24 helper_info_VRLDNM │ │ │ │ 22074: 00b1a390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDMON_IO_URING_CQE_HANDLER_DSTATE │ │ │ │ 22075: 00aac2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 22076: 00a09ecc 132 OBJECT GLOBAL DEFAULT 24 helper_info_book3s_trace │ │ │ │ - 22077: 005bcc55 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 22077: 005bcc65 1228 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 22078: 004404d5 28 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 22079: 00b17e02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 22080: 00275721 228 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 22081: 00ab1e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 22082: 00b18442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 22083: 00aabdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 22084: 004618d9 92 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 22085: 00ab2e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 22086: 004faba9 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxq_le_mmu │ │ │ │ 22087: 00ab9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 22088: 00b191cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 22089: 005e50bd 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 22089: 005e50cd 18 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 22090: 00a06488 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVF64GER │ │ │ │ 22091: 00ac0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 22092: 00730d6d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 22092: 00730d7d 136 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ 22093: 00554ff5 2 FUNC GLOBAL DEFAULT 12 helper_fscr_facility_check │ │ │ │ 22094: 004f98d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 22095: 00aab9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 22096: 004e7c21 128 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 22097: 00b19522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 22098: 007026c9 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 22098: 007026d9 240 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 22099: 00aace78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 22100: 00293cc9 84 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 22101: 006cac61 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 22101: 006cac71 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 22102: 00b19592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 22103: 00b197ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 22104: 00abcf38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 22105: 00b17e78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ 22106: 00459559 64 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 22107: 00b18daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 22108: 006afc6d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 22108: 006afc7d 180 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 22109: 0028fcdd 216 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 22110: 006da9fd 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 22110: 006daa0d 276 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 22111: 00b19dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SEV_DSTATE │ │ │ │ 22112: 004e84b1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 22113: 00b1a3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 22114: 0060d231 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 22115: 005bf0cd 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 22114: 0060d241 6 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 22115: 005bf0dd 584 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 22116: 00b177dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 22117: 00b17bb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 22118: 00b1849c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 22119: 006db7dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 22119: 006db7ed 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 22120: 00b1888e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 22121: 006eefcd 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 22121: 006eefdd 200 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 22122: 00abc680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 22123: 006efc15 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 22124: 006e7361 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 22123: 006efc25 172 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 22124: 006e7371 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 22125: 00abd538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 22126: 00ab67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ 22127: 004ca7bd 128 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 22128: 00710141 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 22128: 00710151 56 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 22129: 00b19a64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 22130: 006da245 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 22130: 006da255 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ 22131: 004cdbed 112 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 22132: 007006bd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 22132: 007006cd 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ 22133: 004e2cd5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 22134: 00ab80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_MSI_WRITE_EVENT │ │ │ │ 22135: 00b1934a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 22136: 00b18d3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 22137: 00abbad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 22138: 0041b231 156 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ 22139: 004e0f3d 106 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 22140: 00473b59 228 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 22141: 006f19f9 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 22142: 006b14cd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 22141: 006f1a09 132 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 22142: 006b14dd 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 22143: 00391c8d 436 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 22144: 00b18e12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 22145: 0049618d 508 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 22146: 007131ad 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 22146: 007131bd 4 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 22147: 00b18160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 22148: 00b1931a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 22149: 00a14fa8 132 OBJECT GLOBAL DEFAULT 24 helper_info_DDEDPD │ │ │ │ 22150: 00ab2ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 22151: 0065c305 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 22152: 006226c5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 22151: 0065c315 6 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 22152: 006226d5 6 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 22153: 00ac188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 22154: 006ea74d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 22155: 006cebe1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 22154: 006ea75d 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 22155: 006cebf1 500 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 22156: 00ab2e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ 22157: 00b1995c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_KEY_EVENT_DSTATE │ │ │ │ - 22158: 0070db4d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 22158: 0070db5d 84 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 22159: 00ac2200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 22160: 00b1885c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ 22161: 004cb081 76 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 22162: 00b176b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 22163: 009bcc30 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 22164: 00ab53c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 22165: 00b19aa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 22166: 0071c9a1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 22167: 006a1871 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 22166: 0071c9b1 108 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 22167: 006a1881 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 22168: 00b177f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 22169: 00ab65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 22170: 0027fce9 2340 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 22171: 00b17d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 22172: 0062ecad 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 22173: 008c6020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 22172: 0062ecbd 210 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 22173: 008c6038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 22174: 00ab6340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 22175: 0070f1b1 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 22176: 0062a029 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 22175: 0070f1c1 108 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 22176: 0062a039 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 22177: 00b1838e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 22178: 005fac51 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 22178: 005fac61 276 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 22179: 00b1986a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 22180: 006baf7d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 22181: 0065c465 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 22180: 006baf8d 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 22181: 0065c475 120 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 22182: 009ad414 64 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 22183: 00ac0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 22184: 006ee501 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 22184: 006ee511 142 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ 22185: 0039c3ad 84 FUNC GLOBAL DEFAULT 12 pci_setup_iommu_per_bus │ │ │ │ 22186: 00ac19fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 22187: 006d5d29 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 22187: 006d5d39 232 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 22188: 00b18f88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_RESTART_DSTATE │ │ │ │ 22189: 00aad3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 22190: 00b17de2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 22191: 00703665 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 22191: 00703675 276 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 22192: 00b18c3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 22193: 006ad23d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 22193: 006ad24d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 22194: 004a2555 160 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 22195: 00b18822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 22196: 00b18102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 22197: 00ac4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 22198: 00ac0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 22199: 00b1a3bc 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 22200: 00b180f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 22201: 002e97a9 172 FUNC GLOBAL DEFAULT 12 ptimer_init │ │ │ │ 22202: 00431b8d 824 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 22203: 0043f9a9 100 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 22204: 00b1965e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 22205: 005bebb1 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 22205: 005bebc1 428 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 22206: 004eb1f9 122 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 22207: 00b1772c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 22208: 0062aa99 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 22208: 0062aaa9 112 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 22209: 00ab9a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 22210: 00b18fc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 22211: 00b18dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 22212: 00647921 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 22213: 0073f385 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 22212: 00647931 1260 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 22213: 0073f395 200 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 22214: 00aab5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ 22215: 00456ded 58 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 22216: 00aab050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 22217: 00b18ef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 22218: 00404e7d 48 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 22219: 006ce169 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 22219: 006ce179 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ 22220: 004f1ff1 88 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 22221: 005d460d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 22221: 005d461d 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 22222: 00ab7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_CLAIM_EVENT │ │ │ │ 22223: 009b2e84 64 OBJECT GLOBAL DEFAULT 21 vmstate_ppc_timebase │ │ │ │ 22224: 00b18cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 22225: 00b19696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_POSTCOPY_PACKAGE_LOADED_DSTATE │ │ │ │ 22226: 00b193ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 22227: 00b193b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ 22228: 00509c21 16 FUNC GLOBAL DEFAULT 12 ppc_irq_reset │ │ │ │ - 22229: 0064ddbd 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 22229: 0064ddcd 1576 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ 22230: 0053a9ad 240 FUNC GLOBAL DEFAULT 12 helper_CBCDTD │ │ │ │ - 22231: 00740cd1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 22231: 00740ce1 8 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 22232: 004a23f1 64 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 22233: 00ab6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 22234: 003e230d 178 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 22235: 004283c5 16 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 22236: 00abefe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 22237: 00b19104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 22238: 00ab5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 22239: 00af5dfc 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 22240: 0048de81 38 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 22241: 00463e29 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 22242: 00ab6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ 22243: 004f239d 68 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 22244: 00b1958c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 22245: 002a6039 6 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 22246: 0069cd0d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 22246: 0069cd1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 22247: 00b18d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 22248: 00b18ed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 22249: 00ac2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 22250: 00274d05 82 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 22251: 00ab1174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ - 22252: 005901c5 16 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ + 22252: 005901d9 16 FUNC GLOBAL DEFAULT 12 spr_read_xer │ │ │ │ 22253: 0039dc35 94 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ 22254: 004cd3b1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 22255: 00b192ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 22256: 00ac0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 22257: 0060750d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 22258: 005ff9ed 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 22257: 0060751d 1012 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 22258: 005ff9fd 196 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 22259: 00abdbf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 22260: 00b188bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 22261: 005e9cf9 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 22261: 005e9d09 116 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 22262: 00b18eae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 22263: 00b18548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 22264: 00b179aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 22265: 0046de61 348 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 22266: 00717345 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 22266: 00717355 144 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ 22267: 004f60c9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 22268: 005dbb85 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 22268: 005dbb95 332 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 22269: 0043fd01 44 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ - 22270: 0059b209 516 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ + 22270: 0059b219 516 FUNC GLOBAL DEFAULT 12 decNumberNextToward │ │ │ │ 22271: 00b17623 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 22272: 00b18ae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_PACKAGE_TO_PATH_DSTATE │ │ │ │ 22273: 003234f9 62 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 22274: 0070e239 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 22274: 0070e249 4 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 22275: 00b17f7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 22276: 00596a55 168 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ - 22277: 0060ed5d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 22276: 00596a65 168 FUNC GLOBAL DEFAULT 12 decNumberMin │ │ │ │ + 22277: 0060ed6d 24 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 22278: 00ab1384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 22279: 009f049c 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 22280: 00b190e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 22281: 00b18170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 22282: 009bbdf4 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 22283: 00ac2768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ 22284: 004f7349 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 22285: 004a1b59 4 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 22286: 00288469 276 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 22287: 00b185de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 22288: 00b19dac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_EVENT_INJECT_DSTATE │ │ │ │ 22289: 00b17c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 22290: 005bf5c1 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 22290: 005bf5d1 104 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 22291: 00b18198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 22292: 00538bcd 236 FUNC GLOBAL DEFAULT 12 helper_DRINTXQ │ │ │ │ 22293: 00b19870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ 22294: 004cdf7d 136 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 22295: 002bb9a5 32 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 22296: 00ab45f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 22297: 00b19162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 22298: 004eb275 126 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 22299: 00ab6c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 22300: 00b18ef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_INVALID_TN_CMP_DSTATE │ │ │ │ 22301: 00b19806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ 22302: 004dc989 146 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 22303: 0061abed 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 22303: 0061abfd 152 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 22304: 00a02834 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXEXTRACTUW │ │ │ │ 22305: 00abf874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 22306: 00b18c4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 22307: 002bbcc9 472 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 22308: 00626141 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 22308: 00626151 124 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 22309: 00b177da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 22310: 009f818c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 22311: 006b9661 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 22311: 006b9671 212 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 22312: 00b18016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 22313: 00681599 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 22313: 006815a9 4 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 22314: 00b17ad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ 22315: 004cddf5 92 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 22316: 00aaf6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 22317: 0072aed9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 22317: 0072aee9 224 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ 22318: 004f813d 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 22319: 00605b61 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 22320: 006c90f9 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 22321: 0059b531 160 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ + 22319: 00605b71 180 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 22320: 006c9109 142 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 22321: 0059b541 160 FUNC GLOBAL DEFAULT 12 decNumberCopySign │ │ │ │ 22322: 00b18b66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_WRITE_DSTATE │ │ │ │ - 22323: 0072076d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 22324: 006a5cb5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 22323: 0072077d 58 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 22324: 006a5cc5 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 22325: 00b17aca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MHP_ACPI_READ_ADDR_HI_DSTATE │ │ │ │ 22326: 005518e9 54 FUNC GLOBAL DEFAULT 12 helper_vextractd │ │ │ │ 22327: 00b17774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 22328: 00b17c16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 22329: 00a079ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZB │ │ │ │ 22330: 00b192e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 22331: 00abf114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 22332: 00ac2748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 22333: 00ab27f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 22334: 003df8e9 436 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 22335: 00619aed 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 22335: 00619afd 256 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ 22336: 002b333d 232 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ 22337: 004f7191 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ 22338: 004f1e61 324 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 22339: 0028b131 204 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 22340: 005d6929 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 22340: 005d6939 332 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ 22341: 002c27ad 152 FUNC GLOBAL DEFAULT 12 v9fs_co_ftruncate │ │ │ │ 22342: 0053d195 54 FUNC GLOBAL DEFAULT 12 helper_efscfsf │ │ │ │ - 22343: 006c48a1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 22343: 006c48b1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ 22344: 00a07928 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZH │ │ │ │ 22345: 00ab3498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SBC_OTP_PROG_EVENT │ │ │ │ 22346: 0053d13d 14 FUNC GLOBAL DEFAULT 12 helper_efscfsi │ │ │ │ - 22347: 006e271d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 22347: 006e272d 58 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 22348: 00ac2f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 22349: 00ab1344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 22350: 0054d48d 236 FUNC GLOBAL DEFAULT 12 helper_XVI4GER8 │ │ │ │ 22351: 00abd1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 22352: 009fc7ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 22353: 00b19326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 22354: 00aaffec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 22355: 00445f21 88 FUNC GLOBAL DEFAULT 12 ram_block_attributes_destroy │ │ │ │ 22356: 00b18b46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_PCI_PUT_DSTATE │ │ │ │ 22357: 003a2e0d 40 FUNC GLOBAL DEFAULT 12 pcie_pri_enabled │ │ │ │ 22358: 004b6d69 200 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 22359: 00b18856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 22360: 006db24d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 22360: 006db25d 228 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 22361: 00555f69 4 FUNC GLOBAL DEFAULT 12 helper_store_atbl │ │ │ │ 22362: 00aabd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 22363: 00abf014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 22364: 00a078a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VCMPNEZW │ │ │ │ 22365: 0054c9b1 102 FUNC GLOBAL DEFAULT 12 helper_VSUBSWS │ │ │ │ 22366: 00553f71 306 FUNC GLOBAL DEFAULT 12 helper_vshasigmad │ │ │ │ 22367: 00ab1eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 22368: 00ab57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 22369: 00629e79 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 22370: 005d4dad 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 22369: 00629e89 432 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 22370: 005d4dbd 68 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 22371: 00abfb44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 22372: 00abdcb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 22373: 00b19d8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 22374: 00b19832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_PUT_BYTE_DSTATE │ │ │ │ - 22375: 005902cd 120 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ + 22375: 005902e1 120 FUNC GLOBAL DEFAULT 12 spr_write_decr │ │ │ │ 22376: 00555f6d 4 FUNC GLOBAL DEFAULT 12 helper_store_atbu │ │ │ │ 22377: 00abd5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ 22378: 004e21c1 80 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 22379: 009f06b8 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 22380: 00b19c46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 22381: 0040e4fd 72 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 22382: 00ac3b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ 22383: 00423b41 6 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 22384: 00ac2bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 22385: 006e47cd 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 22385: 006e47dd 176 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 22386: 00474485 492 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 22387: 00b19238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ 22388: 004c5d25 52 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 22389: 00b18088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 22390: 00b17fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 22391: 00b17fc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 22392: 00289f99 212 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 22393: 00738a8d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 22393: 00738a9d 356 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 22394: 004a1fa9 64 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 22395: 008daa1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 22395: 008daa34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 22396: 0039d739 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 22397: 0070eaa9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 22397: 0070eab9 328 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 22398: 00ac3c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ 22399: 00553ef9 120 FUNC GLOBAL DEFAULT 12 helper_vshasigmaw │ │ │ │ - 22400: 006fdc3d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 22400: 006fdc4d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ 22401: 00534e61 36 FUNC GLOBAL DEFAULT 12 ppc_get_tb_cpu_state │ │ │ │ 22402: 004ec189 44 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 22403: 00aaad30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_PARAMETERS_EVENT │ │ │ │ 22404: 00ab5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 22405: 00b177c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 22406: 00ab8a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 22407: 00ac2104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 22408: 00ab91dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 22409: 00b18af0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_METHOD_DSTATE │ │ │ │ 22410: 00aba718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSE_COUNTER_STATUS_READ_EVENT │ │ │ │ 22411: 00ac1df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 22412: 008c5f48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 22412: 008c5f60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ 22413: 004cd7a9 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 22414: 00b18090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ 22415: 00b18b26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_SET_ALLOCATION_STATE_FINALIZING_DSTATE │ │ │ │ - 22416: 00602a99 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 22416: 00602aa9 44 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 22417: 00ac1124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 22418: 00451771 480 FUNC GLOBAL DEFAULT 12 physical_memory_set_dirty_range │ │ │ │ 22419: 00b1955c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 22420: 00497d81 88 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ 22421: 004f9b5d 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 22422: 0039ba89 108 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 22423: 006ebda1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 22424: 0071851d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 22423: 006ebdb1 16 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 22424: 0071852d 64 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 22425: 00b18fbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 22426: 0070306d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 22426: 0070307d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 22427: 00ac4428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 22428: 0072df91 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 22428: 0072dfa1 64 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 22429: 00aac458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 22430: 0047d10d 34 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 22431: 0069ef7d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 22431: 0069ef8d 142 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 22432: 00b17fe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 22433: 006b906d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 22433: 006b907d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 22434: 00ac0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 22435: 00ab4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 22436: 006cb8d1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 22436: 006cb8e1 204 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 22437: 0042cbc5 178 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 22438: 00b1853c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 22439: 00442189 68 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 22440: 004976a5 160 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 22441: 0053d15d 54 FUNC GLOBAL DEFAULT 12 helper_efscfuf │ │ │ │ 22442: 00b18522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_INCOMPLETE_DSTATE │ │ │ │ 22443: 00ab6b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 22444: 00b17ae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 22445: 00b19000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 22446: 0053d14d 14 FUNC GLOBAL DEFAULT 12 helper_efscfui │ │ │ │ 22447: 00ab3b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CUDA_PACKET_RECEIVE_DATA_EVENT │ │ │ │ 22448: 00b19bdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ 22449: 00a099a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCMPEQQP │ │ │ │ - 22450: 0073a185 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 22450: 0073a195 184 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 22451: 00aaf76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 22452: 003774e5 4 FUNC GLOBAL DEFAULT 12 desc_ring_get_tail │ │ │ │ 22453: 00aaec54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ 22454: 004ca83d 124 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 22455: 00548931 996 FUNC GLOBAL DEFAULT 12 helper_XVF16GER2 │ │ │ │ 22456: 00b182b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 22457: 003ba261 74 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 22458: 004eb2f5 138 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 22459: 002c2b31 136 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ - 22460: 0086d394 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ + 22460: 0086d3ac 64 OBJECT GLOBAL DEFAULT 14 vmstate_cpu_hotplug │ │ │ │ 22461: 00b19b92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 22462: 00b18dcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 22463: 00552cbd 160 FUNC GLOBAL DEFAULT 12 helper_bcdsub │ │ │ │ 22464: 00ab1914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 22465: 006cb719 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 22465: 006cb729 204 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 22466: 00b1777e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 22467: 00b197a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 22468: 00b17ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ 22469: 00b19daa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_EVENT_INJECT_DSTATE │ │ │ │ - 22470: 00687869 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 22470: 00687879 408 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ 22471: 004eef85 132 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 22472: 005cd38d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 22472: 005cd39d 64 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 22473: 0040e865 92 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 22474: 0073f969 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 22474: 0073f979 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 22475: 00aafb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 22476: 006f75bd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 22476: 006f75cd 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 22477: 00ac41e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 22478: 0072c411 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 22478: 0072c421 70 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 22479: 00abaa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_GPTIMER_DISABLED_EVENT │ │ │ │ 22480: 0028a55d 232 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 22481: 0058fd79 52 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ - 22482: 00731385 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 22481: 0058fd8d 52 FUNC GLOBAL DEFAULT 12 spr_write_generic │ │ │ │ + 22482: 00731395 144 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 22483: 0050bb05 444 FUNC GLOBAL DEFAULT 12 ppc4xx_l2sram_init │ │ │ │ 22484: 00abb440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 22485: 00abf814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ 22486: 002cb3b1 2 FUNC GLOBAL DEFAULT 12 acpi_cpu_ospm_status │ │ │ │ - 22487: 005a3c09 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 22487: 005a3c19 52 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 22488: 00b1803e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 22489: 00b18b1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_DRC_RESET_DSTATE │ │ │ │ 22490: 0045fcb9 20 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 22491: 00b1888c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 22492: 00712e81 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 22492: 00712e91 4 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 22493: 00ac122c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 22494: 00ab1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 22495: 00ac0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 22496: 00b17b96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 22497: 00b1904c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 22498: 005dec59 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 22499: 005e8829 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 22498: 005dec69 132 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 22499: 005e8839 68 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 22500: 004ffe05 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 22501: 005cb74d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 22501: 005cb75d 4 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ 22502: 002c8055 440 FUNC GLOBAL DEFAULT 12 build_srat_memory │ │ │ │ - 22503: 006979a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 22503: 006979b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 22504: 0048fd0d 136 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 22505: 00b18fb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 22506: 00ac2124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 22507: 00ac0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 22508: 00b19c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 22509: 0073abf9 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ - 22510: 007214f9 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 22509: 0073ac09 276 FUNC GLOBAL DEFAULT 12 aesdec_IMC_gen │ │ │ │ + 22510: 00721509 116 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 22511: 00b1823c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 22512: 006f950d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 22512: 006f951d 58 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ 22513: 004f6ced 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ 22514: 004d7a39 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 22515: 00b19176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ - 22516: 005911b9 200 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ + 22516: 005911cd 200 FUNC GLOBAL DEFAULT 12 spr_write_excp_vector │ │ │ │ 22517: 00470f01 1976 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 22518: 0049d3a1 144 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 22519: 0062d3fd 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 22519: 0062d40d 68 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 22520: 00a0c788 132 OBJECT GLOBAL DEFAULT 24 helper_info_xscvdpuxws │ │ │ │ 22521: 00b1983a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 22522: 003e0cb9 184 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 22523: 004fa4f9 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andq_le │ │ │ │ 22524: 00a12ea8 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntb │ │ │ │ 22525: 00b19a6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 22526: 00b195f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 22527: 00aad488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 22528: 006e0fd9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 22528: 006e0fe9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 22529: 00a12f2c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntd │ │ │ │ 22530: 00abb850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 22531: 00b199b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 22532: 00b18e6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 22533: 00abfe64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 22534: 0062ad71 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 22534: 0062ad81 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 22535: 00438191 880 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 22536: 00a12da0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcnth │ │ │ │ 22537: 00ac4568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ 22538: 00b19d7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_GHES_V2_ERROR_DSTATE │ │ │ │ - 22539: 008daa18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 22540: 0060dbc9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 22539: 008daa30 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 22540: 0060dbd9 4 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 22541: 0048a9ad 100 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 22542: 00b17e6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 22543: 00ac36c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 22544: 00b18ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 22545: 006a3b29 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 22545: 006a3b39 232 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 22546: 00ab6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 22547: 00aba068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 22548: 002e9f19 26 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 22549: 00b17b5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 22550: 00ac2fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 22551: 00b192de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 22552: 00b197b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ 22553: 00b18880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_DSTATE │ │ │ │ - 22554: 00591db5 4 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ + 22554: 00591dc9 4 FUNC GLOBAL DEFAULT 12 decContextGetRounding │ │ │ │ 22555: 00b194a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 22556: 009fcac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 22557: 00a12770 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpopcntw │ │ │ │ 22558: 00aadc28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 22559: 00474241 112 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 22560: 00ab6f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 22561: 00b19b10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 22562: 0073a60d 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ + 22562: 0073a61d 220 FUNC GLOBAL DEFAULT 12 aesenc_MC_genrev │ │ │ │ 22563: 004f87a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 22564: 006850b5 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 22564: 006850c5 400 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 22565: 00abc8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 22566: 002c6959 116 FUNC GLOBAL DEFAULT 12 aml_create_qword_field │ │ │ │ 22567: 00a07f58 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDEUQM │ │ │ │ 22568: 00b17b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 22569: 00505075 244 FUNC GLOBAL DEFAULT 12 ppc_tlb_invalidate_all │ │ │ │ 22570: 00398ee9 132 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 22571: 004e5d45 84 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ 22572: 00ab3088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 22573: 0070cee5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 22573: 0070cef5 64 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 22574: 00479565 76 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 22575: 002862d1 160 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 22576: 00b198d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 22577: 00476779 48 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 22578: 006c986d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 22578: 006c987d 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 22579: 00ac2020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 22580: 00a0b600 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxds │ │ │ │ 22581: 00ab2818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 22582: 007226c5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 22582: 007226d5 42 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 22583: 00b1786e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 22584: 00aad644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_NVDIMM_LABEL_XFER_EXCEED_EVENT │ │ │ │ 22585: 00ab984c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 22586: 00ab8a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 22587: 00b18766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 22588: 00aac298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ - 22589: 005916e5 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ + 22589: 005916f9 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC14_ureg │ │ │ │ 22590: 00aba808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SYSTMR_IRQ_ACK_EVENT │ │ │ │ 22591: 0032c39d 208 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 22592: 00b175c4 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 22593: 0062a9b5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 22593: 0062a9c5 38 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 22594: 009a4464 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ 22595: 00a137f0 132 OBJECT GLOBAL DEFAULT 24 helper_info_ppc_maybe_interrupt │ │ │ │ 22596: 004f8c29 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 22597: 00ac033c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 22598: 00469d89 76 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 22599: 0060445d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 22600: 0071e8dd 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 22599: 0060446d 228 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 22600: 0071e8ed 8 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 22601: 009b9f14 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 22602: 00ac32e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ 22603: 004ce005 90 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 22604: 0069e4a9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 22604: 0069e4b9 142 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 22605: 00ab1bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 22606: 00290c4d 124 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 22607: 006f9e05 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 22608: 005cc1e1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 22607: 006f9e15 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 22608: 005cc1f1 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 22609: 00ab7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_RELEASE_EVENT │ │ │ │ 22610: 00ab4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 22611: 002eda0d 412 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 22612: 006ef7e9 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 22612: 006ef7f9 176 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ 22613: 004f5511 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 22614: 0059d7a1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 22614: 0059d7b1 2 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 22615: 00ab6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 22616: 006ae845 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 22616: 006ae855 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 22617: 00b176a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 22618: 00738159 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 22619: 00702525 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 22618: 00738169 54 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 22619: 00702535 140 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 22620: 00aad714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_PCI_BAR_0_EVENT │ │ │ │ 22621: 00ac0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_XVP_EVENT │ │ │ │ 22622: 00ab8a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 22623: 00b1929e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 22624: 00355a71 46 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 22625: 00aaf64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 22626: 00ac1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_VR_SET_EVENT │ │ │ │ @@ -22639,160 +22639,160 @@ │ │ │ │ 22635: 0028aab9 236 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 22636: 00b19cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 22637: 00b18040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ 22638: 004cb49d 180 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 22639: 00b1765a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 22640: 00ab5264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ 22641: 00b19824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REPLAY_GET_DWORD_DSTATE │ │ │ │ - 22642: 005e865d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 22642: 005e866d 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 22643: 00a0e2dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vminfp │ │ │ │ 22644: 002cb3ad 2 FUNC GLOBAL DEFAULT 12 cpu_hotplug_hw_init │ │ │ │ 22645: 00b19246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 22646: 00b17688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 22647: 00b185fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 22648: 005d2df9 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 22648: 005d2e09 80 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 22649: 00b19fec 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 22650: 006fe435 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 22650: 006fe445 58 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 22651: 0037b2bd 6 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 22652: 004e5ed9 36 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 22653: 00b18a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_RC_MSI_NOTIFY_DSTATE │ │ │ │ 22654: 0048eb1d 300 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 22655: 00ac2fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 22656: 006c7b1d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 22656: 006c7b2d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 22657: 00b18a12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC440_PCIX_REG_WRITE_DSTATE │ │ │ │ 22658: 00b18288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 22659: 00aabfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 22660: 006f6815 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 22660: 006f6825 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 22661: 00b186e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 22662: 0070f125 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 22663: 008da9fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 22662: 0070f135 86 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 22663: 008daa14 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 22664: 0053d8d9 54 FUNC GLOBAL DEFAULT 12 helper_efststeq │ │ │ │ 22665: 002936d9 108 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 22666: 00abb740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 22667: 00b1946e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 22668: 00ab51f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 22669: 002930a1 74 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 22670: 0065f9ed 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 22670: 0065f9fd 60 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 22671: 0046eb65 148 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 22672: 0053b1a5 166 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float16 │ │ │ │ 22673: 00af5e0c 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 22674: 00ac1610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 22675: 00b18818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 22676: 00abef24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 22677: 006b79b1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 22677: 006b79c1 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 22678: 002b089d 68 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 22679: 006ad7c1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 22680: 00735209 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 22679: 006ad7d1 260 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 22680: 00735219 92 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 22681: 00b17996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 22682: 0046181d 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 22683: 00aac418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 22684: 00ac28c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 22685: 008da9e4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 22685: 008da9fc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 22686: 00ab2b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 22687: 00ab4354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 22688: 002f3e19 20 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 22689: 00abaec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 22690: 006aa229 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 22691: 008c6038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 22690: 006aa239 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 22691: 008c6050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 22692: 00abcfc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 22693: 00aab4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 22694: 002853d9 192 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 22695: 00b19544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 22696: 00b19dc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_LAUNCH_MEASURE_DSTATE │ │ │ │ 22697: 00abc790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 22698: 005d2e79 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 22699: 00703361 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 22700: 00691111 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 22698: 005d2e89 160 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 22699: 00703371 220 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 22700: 00691121 188 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 22701: 00b1984a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 22702: 0070ce09 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 22702: 0070ce19 122 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ 22703: 0055504d 16 FUNC GLOBAL DEFAULT 12 helper_store_lpidr │ │ │ │ 22704: 00b18c1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_DEVICE_RESET_DSTATE │ │ │ │ - 22705: 006eb6d9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 22705: 006eb6e9 132 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 22706: 00ab31a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 22707: 00b17f3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 22708: 00aaf3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 22709: 009f11e8 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 22710: 00b188c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 22711: 00ac0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ - 22712: 0059077d 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ + 22712: 00590791 136 FUNC GLOBAL DEFAULT 12 spr_write_ibatu_h │ │ │ │ 22713: 00abc470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 22714: 00ab16c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 22715: 006a9501 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 22715: 006a9511 540 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ 22716: 00456c35 440 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 22717: 00b176b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 22718: 00a25220 424 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 22719: 00abd548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ 22720: 004ca8b9 40 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 22721: 00b183f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 22722: 00b19be6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 22723: 006055c5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 22723: 006055d5 76 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 22724: 00421dc1 316 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 22725: 00b18850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 22726: 009bd48c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 22727: 00b192c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 22728: 00ac0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 22729: 00ac2f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 22730: 00aaf30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 22731: 00396f2d 116 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 22732: 006a8b3d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 22732: 006a8b4d 16 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 22733: 00b17a7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_SEL_READ_DSTATE │ │ │ │ 22734: 00b1a352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 22735: 0049cf45 172 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 22736: 00479635 260 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 22737: 00659ca5 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 22738: 00733dd5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 22739: 0065a8b5 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 22737: 00659cb5 140 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 22738: 00733de5 116 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 22739: 0065a8c5 416 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ 22740: 0041cf25 6 FUNC GLOBAL DEFAULT 12 vhost_dev_force_stop │ │ │ │ - 22741: 005e9539 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 22741: 005e9549 56 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ 22742: 004c9edd 812 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 22743: 00718ee5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 22743: 00718ef5 36 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 22744: 00ab09c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 22745: 0038edc5 112 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 22746: 003551a1 100 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 22747: 006ab9ed 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 22747: 006ab9fd 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 22748: 00b19c2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 22749: 006086b5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 22749: 006086c5 132 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 22750: 00b181ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 22751: 0069ea0d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 22751: 0069ea1d 100 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 22752: 00a0fc20 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsf │ │ │ │ 22753: 0041c72d 166 FUNC GLOBAL DEFAULT 12 vhost_ack_features_ex │ │ │ │ 22754: 00a0fd28 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsi │ │ │ │ 22755: 0053b24d 168 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float32 │ │ │ │ 22756: 00b179dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ - 22757: 0073d55d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ + 22757: 0073d56d 76 FUNC GLOBAL DEFAULT 12 qmp_query_sev_attestation_report │ │ │ │ 22758: 00abc840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 22759: 00b17c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ 22760: 0053d8a1 56 FUNC GLOBAL DEFAULT 12 helper_efststgt │ │ │ │ - 22761: 00629ddd 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 22761: 00629ded 40 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 22762: 00ac42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ 22763: 004f6341 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 22764: 002b0049 128 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 22765: 005bc9d1 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 22765: 005bc9e1 644 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 22766: 00b18738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 22767: 00b18232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 22768: 00b17e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 22769: 00aafda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPARC32_DMA_ENABLE_LOWER_EVENT │ │ │ │ 22770: 00b19350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 22771: 00aba078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 22772: 00ac3898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SGX_CAPABILITIES_EVENT │ │ │ │ 22773: 00461f25 336 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ 22774: 00482ee5 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 22775: 006ef0a5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 22775: 006ef0b5 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 22776: 00b18706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 22777: 006a70cd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 22777: 006a70dd 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ 22778: 00541df9 200 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTDP │ │ │ │ 22779: 004ce891 48 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 22780: 00b1980a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ 22781: 0044c75d 272 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 22782: 00b19694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 22783: 002b1741 420 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 22784: 00b19a8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 22785: 00b1a360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ 22786: 00b18f8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_DISABLED_DSTATE │ │ │ │ - 22787: 0082e198 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 22787: 0082e1b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 22788: 009c3ea8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 22789: 00b179e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 22790: 00ab6b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 22791: 00337931 12 FUNC GLOBAL DEFAULT 12 ps2_queue_empty │ │ │ │ 22792: 00b183f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 22793: 00ab941c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 22794: 0042cf81 240 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ @@ -22800,67 +22800,67 @@ │ │ │ │ 22796: 00ab914c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 22797: 004fbe21 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_be │ │ │ │ 22798: 00abd078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 22799: 004679a1 660 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 22800: 002a5ed1 104 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 22801: 00ac4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 22802: 00b1857e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 22803: 00727dc5 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 22803: 00727dd5 74 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 22804: 00ab926c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 22805: 00abc900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ - 22806: 006ccd51 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ + 22806: 006ccd61 16 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelBaselineInfo_members │ │ │ │ 22807: 00b18454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_DEBUG_PROTOCOL_ERROR_DSTATE │ │ │ │ 22808: 00b1999a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 22809: 00b19144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 22810: 007186a1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 22810: 007186b1 96 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 22811: 00b17f7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 22812: 00ab1fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 22813: 00602961 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 22813: 00602971 312 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 22814: 00316035 784 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 22815: 00b188ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ 22816: 0045034d 280 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 22817: 0072ad41 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 22817: 0072ad51 408 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 22818: 00ab1864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 22819: 00b18972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 22820: 006c3e59 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 22820: 006c3e69 58 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 22821: 00abda44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 22822: 0073d0b1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 22822: 0073d0c1 4 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ 22823: 004f7429 20 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 22824: 00abf474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 22825: 0028e509 92 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 22826: 00b17670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 22827: 006bb3c9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 22827: 006bb3d9 16 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 22828: 005000b1 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_interrupt_cb │ │ │ │ 22829: 00b197d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 22830: 00aad0b8 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 22831: 00abc0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 22832: 00aada74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_INVALID_SLOT_SELECTED_EVENT │ │ │ │ 22833: 003930a1 220 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 22834: 00b180cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 22835: 006fe039 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 22836: 0070d8bd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 22835: 006fe049 58 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 22836: 0070d8cd 6 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 22837: 00b1878c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 22838: 00ab2df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 22839: 00b17998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 22840: 0046e3bd 120 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 22841: 006f656d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 22841: 006f657d 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ 22842: 004814c5 70 FUNC GLOBAL DEFAULT 12 postcopy_incoming_cleanup │ │ │ │ - 22843: 006c76a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 22844: 006899a1 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 22845: 006e3d85 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 22846: 006fade5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 22843: 006c76b9 58 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 22844: 006899b1 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 22845: 006e3d95 196 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 22846: 006fadf5 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 22847: 00b19a8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 22848: 00b19640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 22849: 00688529 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 22850: 0072dd51 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 22849: 00688539 128 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 22850: 0072dd61 76 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 22851: 00ab15c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 22852: 00b182d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 22853: 0070d8d5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 22853: 0070d8e5 46 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 22854: 00ac1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 22855: 007293a1 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 22855: 007293b1 10 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 22856: 00b17c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 22857: 00a0fca4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctuf │ │ │ │ 22858: 00b18218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 22859: 00aae964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 22860: 009a5728 64 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 22861: 00abbaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 22862: 00b17f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ @@ -22871,138 +22871,138 @@ │ │ │ │ 22867: 00b1975a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 22868: 00abc440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ 22869: 0053c47d 118 FUNC GLOBAL DEFAULT 12 helper_FNMSUBS │ │ │ │ 22870: 004d6f41 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 22871: 0047a539 44 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 22872: 00ab14d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 22873: 00ac0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ - 22874: 0069b345 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ + 22874: 0069b355 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevChild │ │ │ │ 22875: 00b079b0 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 22876: 00ac35bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 22877: 0039b509 144 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ 22878: 00b17e4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_FAULT_DSTATE │ │ │ │ 22879: 004ce061 70 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 22880: 0038ee35 808 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 22881: 006c7d39 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 22881: 006c7d49 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 22882: 00b182b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 22883: 00623e79 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 22884: 006ed101 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 22883: 00623e89 80 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 22884: 006ed111 216 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 22885: 00b189d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 22886: 00b184fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 22887: 00288975 244 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 22888: 00aad9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MHP_ACPI_CLEAR_INSERT_EVT_EVENT │ │ │ │ 22889: 00b199ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 22890: 0061a5a5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 22890: 0061a5b5 120 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 22891: 00aaab88 60 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 22892: 00ab1664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ 22893: 00555d01 308 FUNC GLOBAL DEFAULT 12 helper_store_tbl │ │ │ │ 22894: 00b181e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ICH9_CC_WRITE_DSTATE │ │ │ │ - 22895: 006acdcd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 22895: 006acddd 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ 22896: 004d1b5d 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 22897: 0069b4ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 22897: 0069b4bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 22898: 00ab0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 22899: 0072aa95 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 22899: 0072aaa5 68 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ 22900: 004542e5 40 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 22901: 005b85a5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ + 22901: 005b85b5 152 FUNC GLOBAL DEFAULT 12 vfio_sub_page_bar_update_mappings │ │ │ │ 22902: 00b18c22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_DEVICE_REALIZE_DSTATE │ │ │ │ - 22903: 00605fd9 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 22903: 00605fe9 54 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 22904: 00b191a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 22905: 00abff80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 22906: 00b176ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 22907: 00b1953e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 22908: 00b17bb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 22909: 006c429d 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 22909: 006c42ad 236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 22910: 0042ada9 8 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 22911: 00aba328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 22912: 00abf1a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ 22913: 00555e35 308 FUNC GLOBAL DEFAULT 12 helper_store_tbu │ │ │ │ - 22914: 006cb5c1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 22914: 006cb5d1 196 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 22915: 00541d25 210 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEDP │ │ │ │ 22916: 00275061 94 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 22917: 00b19ae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 22918: 00b19d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 22919: 00b186c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 22920: 006c7541 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 22920: 006c7551 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 22921: 004ff9d1 48 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 22922: 007275d9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 22922: 007275e9 192 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 22923: 00b19146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 22924: 00b1a2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 22925: 005cd9a9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 22925: 005cd9b9 168 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 22926: 004b63d9 212 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 22927: 0053b2f5 194 FUNC GLOBAL DEFAULT 12 helper_compute_fprf_float64 │ │ │ │ 22928: 00ab52e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 22929: 0028ae41 10 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 22930: 005d7599 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 22930: 005d75a9 152 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 22931: 00ab6f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 22932: 0072a9e5 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 22932: 0072a9f5 32 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 22933: 00b186aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ 22934: 00ac1544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_FP_GET_EVENT │ │ │ │ - 22935: 00631429 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 22935: 00631439 58 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 22936: 00b19b44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 22937: 00ac3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 22938: 00ab2d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 22939: 003f9f85 100 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 22940: 0084eac0 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 22940: 0084ead8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 22941: 00291f91 4 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 22942: 0084e978 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 22942: 0084e990 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 22943: 0029864d 92 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 22944: 005d6241 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 22944: 005d6251 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 22945: 00b19526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 22946: 0084e830 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 22946: 0084e848 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 22947: 00af60d0 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 22948: 00ab1714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 22949: 00b18fd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 22950: 006f266d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 22950: 006f267d 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 22951: 003cb7c1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 22952: 00ab8fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 22953: 00ab7070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 22954: 0073a9d9 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ - 22955: 005dafc5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 22954: 0073a9e9 264 FUNC GLOBAL DEFAULT 12 aesenc_SB_SR_MC_AK_gen │ │ │ │ + 22955: 005dafd5 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 22956: 00abeeb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 22957: 00abdb04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 22958: 00ab63e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 22959: 0053d82d 62 FUNC GLOBAL DEFAULT 12 helper_evfsdiv │ │ │ │ 22960: 0046d721 320 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ 22961: 004d7d69 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 22962: 0060db1d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 22962: 0060db2d 160 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 22963: 00b19aec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 22964: 00b189ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_OTP_PROG_CONFLICT_DSTATE │ │ │ │ 22965: 00b19dfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 22966: 00b193ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ 22967: 00ac1434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_HANDLE_WATCHDOG_EXPIRY_EVENT │ │ │ │ - 22968: 006f4021 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 22968: 006f4031 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 22969: 002c33d5 176 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 22970: 00abf3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 22971: 00399389 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 22972: 006f08a1 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 22972: 006f08b1 188 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 22973: 00b1770e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 22974: 0069b9d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 22974: 0069b9e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 22975: 0029530d 116 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 22976: 005d0055 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 22976: 005d0065 48 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 22977: 0047d04d 48 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 22978: 004a8b55 38 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ 22979: 00ab73c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_PHB4_XIVE_NOTIFY_ABT_EVENT │ │ │ │ - 22980: 006c897d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 22980: 006c898d 200 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 22981: 00ac3778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 22982: 00b18674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 22983: 005ffff9 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 22983: 00600009 148 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 22984: 0039322d 62 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 22985: 00aaf52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 22986: 00a0fe30 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdctsidz │ │ │ │ 22987: 00a121c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsctsiz │ │ │ │ 22988: 00395a0d 80 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 22989: 00ab2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 22990: 00461dad 188 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 22991: 00ab2828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 22992: 00abba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 22993: 00ac1ffc 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 22994: 00ab1764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 22995: 00ab6e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 22996: 007372b5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 22997: 00733741 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 22996: 007372c5 52 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 22997: 00733751 124 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 22998: 00395561 148 FUNC GLOBAL DEFAULT 12 pmac_format_nvram_partition │ │ │ │ 22999: 00ab2d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 23000: 00b1a36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 23001: 002cb3c5 2 FUNC GLOBAL DEFAULT 12 acpi_memory_hotplug_init │ │ │ │ 23002: 00abefb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 23003: 00ab97fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 23004: 00b183c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ @@ -23011,632 +23011,632 @@ │ │ │ │ 23007: 00b17e2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_EXEC_DSTATE │ │ │ │ 23008: 00b18bc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 23009: 00b18ede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 23010: 002970cd 46 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 23011: 00b18aee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_GETPROP_DSTATE │ │ │ │ 23012: 00ab1e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 23013: 00ac4498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 23014: 006e1f25 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 23014: 006e1f35 58 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 23015: 00b19d88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 23016: 006aec49 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 23016: 006aec59 300 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ 23017: 00ab7f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PRE_SAVE_EVENT │ │ │ │ 23018: 00aad934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_READ_FLAGS_EVENT │ │ │ │ - 23019: 005d60b1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 23020: 00729f19 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 23021: 00604d89 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 23019: 005d60c1 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 23020: 00729f29 56 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 23021: 00604d99 94 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 23022: 00365ddd 292 FUNC GLOBAL DEFAULT 12 igb_core_read │ │ │ │ 23023: 0048ed05 128 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 23024: 005fff7d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 23024: 005fff8d 124 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 23025: 00aaf0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 23026: 0046097d 192 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 23027: 006262d1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 23027: 006262e1 14 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ 23028: 00b18562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 23029: 00b18752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 23030: 00a000e8 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 23031: 00ab6ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 23032: 0031bfe9 320 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 23033: 00b19b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 23034: 00ab7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_SBE_REG_SET_HOST_DOORBELL_EVENT │ │ │ │ 23035: 005054c5 80 FUNC GLOBAL DEFAULT 12 helper_tlbiva │ │ │ │ - 23036: 006ccee5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ - 23037: 006fb471 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ + 23036: 006ccef5 196 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareInfo │ │ │ │ + 23037: 006fb481 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_rtc_reset_reinjection │ │ │ │ 23038: 004e3d81 120 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 23039: 0047c509 34 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 23040: 0053d86d 50 FUNC GLOBAL DEFAULT 12 helper_efststlt │ │ │ │ 23041: 002d3929 392 FUNC GLOBAL DEFAULT 12 gus_irqgen │ │ │ │ - 23042: 006b8bf9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 23043: 006a243d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 23044: 005ce7ad 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 23042: 006b8c09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 23043: 006a244d 392 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 23044: 005ce7bd 46 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 23045: 003552f1 240 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 23046: 00ab6bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 23047: 00ab9bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 23048: 00a17c84 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_hdecr │ │ │ │ 23049: 00ab52b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 23050: 00aae994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 23051: 00621a29 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 23052: 006c9c29 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 23053: 00605705 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 23051: 00621a39 116 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 23052: 006c9c39 160 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 23053: 00605715 66 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 23054: 00b187a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 23055: 00b18828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 23056: 005e3fb5 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ + 23056: 005e3fc5 52 FUNC GLOBAL DEFAULT 12 qio_channel_wait_cond │ │ │ │ 23057: 0044d21d 72 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 23058: 00b1832c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 23059: 00ab27c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ 23060: 004cb335 180 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ 23061: 004c5429 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 23062: 00b17624 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 23063: 0086f6b0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 23064: 006b6165 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 23065: 006985a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 23063: 0086f6c8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 23064: 006b6175 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 23065: 006985b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 23066: 00b17e30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_CHAN_EXEC_UNDEF_DSTATE │ │ │ │ 23067: 00b1958a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ 23068: 002df671 172 FUNC GLOBAL DEFAULT 12 fdctrl_init_drives │ │ │ │ - 23069: 0086f6a8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 23070: 00656501 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 23069: 0086f6c0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 23070: 00656511 440 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 23071: 00a14c0c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DQUA │ │ │ │ 23072: 00abac38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 23073: 00a22828 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 23074: 0069c8d5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 23075: 0086f6a0 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 23074: 0069c8e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 23075: 0086f6b8 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 23076: 00b19c18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 23077: 00b18648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 23078: 005cadb1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 23078: 005cadc1 58 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 23079: 00b18acc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_SBE_XSCOM_MBOX_READ_DSTATE │ │ │ │ 23080: 00ab11b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ESCALATE_END_EVENT │ │ │ │ 23081: 00ab4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 23082: 00b191ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 23083: 004ea9a1 128 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ - 23084: 00692a05 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ + 23084: 00692a15 268 FUNC GLOBAL DEFAULT 12 qmp_qom_list_get │ │ │ │ 23085: 00abe994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 23086: 00a037ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_CFUGED │ │ │ │ 23087: 00b17d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 23088: 00b19a40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VSCR_SET_DSTATE │ │ │ │ 23089: 00b17ec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 23090: 003a32dd 1500 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 23091: 00292c45 80 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 23092: 004fa9c5 224 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminq_le_mmu │ │ │ │ 23093: 00b1932e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_PUT_DSTATE │ │ │ │ 23094: 003994f1 176 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 23095: 00ab1704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 23096: 00b18656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 23097: 00b179fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 23098: 0065fb81 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 23098: 0065fb91 64 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 23099: 009fcb48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ 23100: 00ab8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_PCI_LSI_SET_EVENT │ │ │ │ - 23101: 00722691 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 23101: 007226a1 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 23102: 0040e8c1 18 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 23103: 006e388d 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 23104: 006c9b65 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 23103: 006e389d 196 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 23104: 006c9b75 196 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ 23105: 00b18f9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_TIMER_MEM_WRITEL_DSTATE │ │ │ │ 23106: 002b25ed 254 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 23107: 00649d21 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 23107: 00649d31 78 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 23108: 00b19d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 23109: 00b1a2d0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 23110: 00b18c44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 23111: 006c6f5d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 23111: 006c6f6d 188 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 23112: 004b4c0d 192 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 23113: 00436211 396 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 23114: 006f0f65 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 23114: 006f0f75 412 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ 23115: 0044eae1 112 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 23116: 00b17b4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 23117: 002ba76d 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 23118: 00ac13e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_EXCP_ISI_EVENT │ │ │ │ 23119: 00b19408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_USER_RECV_READ_DSTATE │ │ │ │ 23120: 00b1832e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 23121: 00b18b32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_REMOVE_DSTATE │ │ │ │ 23122: 004403fd 72 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ 23123: 004f55c9 184 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 23124: 00b187a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 23125: 00b18df4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 23126: 00b19b84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 23127: 003a27b5 84 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 23128: 00602c05 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 23128: 00602c15 768 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 23129: 00ab5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 23130: 00ac129c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 23131: 00ab6330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 23132: 00b18868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 23133: 00459dc5 10 FUNC GLOBAL DEFAULT 12 ram_block_is_pmem │ │ │ │ 23134: 00b1838a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 23135: 00b177c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 23136: 002c7ab1 80 FUNC GLOBAL DEFAULT 12 acpi_data_len │ │ │ │ 23137: 00b1807c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ 23138: 004f8641 168 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 23139: 00ac30f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 23140: 00b19bda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 23141: 006fcec5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 23141: 006fced5 200 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 23142: 00b19380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 23143: 009f03e8 160 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 23144: 00291df1 20 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 23145: 00b175c2 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 23146: 00ab6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 23147: 00ab5084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 23148: 006acd85 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 23148: 006acd95 70 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ 23149: 00454161 352 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ - 23150: 006bf571 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 23150: 006bf581 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 23151: 002cb411 4 FUNC GLOBAL DEFAULT 12 acpi_ghes_get_state │ │ │ │ 23152: 00ab0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 23153: 00ab68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 23154: 00b19996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 23155: 00b17fa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 23156: 00296629 68 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 23157: 00b17a38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 23158: 00b1988e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 23159: 00ac21b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 23160: 00b18d78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 23161: 004eaa21 132 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 23162: 009ff2fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ - 23163: 00743155 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 23164: 0069b95d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 23163: 00743165 296 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 23164: 0069b96d 58 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 23165: 0049b4f1 74 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 23166: 004b3759 68 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ 23167: 0048640d 188 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 23168: 00b176a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 23169: 00b18faa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 23170: 0042d369 136 FUNC GLOBAL DEFAULT 12 audio_be_set_dbus_server │ │ │ │ 23171: 00b19282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 23172: 00ab1e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 23173: 00b18c08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_NCR710_HANDLE_LEGACY_CMDLINE_DSTATE │ │ │ │ 23174: 00b18ad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_CHIPTOD_XSCOM_READ_DSTATE │ │ │ │ 23175: 00aac810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 23176: 00abf5d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 23177: 002f972d 2 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 23178: 00abe004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 23179: 0061a1b5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 23179: 0061a1c5 78 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 23180: 00b18f46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_TIMER_SET_COUNT_DSTATE │ │ │ │ 23181: 00a0a604 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrsp │ │ │ │ 23182: 00ab67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 23183: 004409e9 36 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 23184: 0071307d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 23185: 006bca75 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 23184: 0071308d 94 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 23185: 006bca85 572 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 23186: 00b19b40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 23187: 006c1a59 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 23187: 006c1a69 196 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 23188: 00b18c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 23189: 003df7f1 168 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 23190: 002bbc49 58 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 23191: 00a0e6fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsum4ubs │ │ │ │ 23192: 00ab0bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 23193: 003e275d 228 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 23194: 004ffff1 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ 23195: 00aba828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_SET_COUNT_EVENT │ │ │ │ 23196: 004f8f85 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 23197: 00b17c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 23198: 00291ead 228 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ 23199: 004ce639 300 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 23200: 006dd9e9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 23201: 006a4269 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 23200: 006dd9f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 23201: 006a4279 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 23202: 00282479 252 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 23203: 00abbe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 23204: 005052cd 12 FUNC GLOBAL DEFAULT 12 helper_load_sr │ │ │ │ 23205: 00ab5504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 23206: 006c55a1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 23206: 006c55b1 16 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 23207: 00ab5654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 23208: 00742b79 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 23208: 00742b89 32 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 23209: 00abeaf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 23210: 00a03f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_be_exp │ │ │ │ 23211: 00ac1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 23212: 00404f89 120 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 23213: 006aeef1 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 23213: 006aef01 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 23214: 00b187b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 23215: 004b5cfd 56 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 23216: 0047cf99 34 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ - 23217: 00591aa5 212 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ + 23217: 00591ab9 212 FUNC GLOBAL DEFAULT 12 destroy_ppc_opcodes │ │ │ │ 23218: 00ab54e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ 23219: 004cd561 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 23220: 00ac0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 23221: 00ab42f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 23222: 004b4179 152 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 23223: 009fcf68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_be │ │ │ │ 23224: 0035734d 76 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 23225: 00b196c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 23226: 006db615 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 23226: 006db625 142 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 23227: 0044343d 84 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 23228: 00ab3838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 23229: 00b17d94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 23230: 00b17dd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 23231: 0061a61d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 23231: 0061a62d 300 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 23232: 00ab6ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 23233: 00686511 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 23233: 00686521 372 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 23234: 00b18c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 23235: 00ab4c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 23236: 00724315 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 23236: 00724325 172 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 23237: 004087f1 612 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 23238: 00b17b02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 23239: 00656c89 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 23239: 00656c99 160 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 23240: 00b19114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 23241: 00b17bc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 23242: 005ff879 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 23242: 005ff889 84 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 23243: 00abf284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 23244: 003cb7bd 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 23245: 00a00064 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 23246: 00b17e42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMALD_DSTATE │ │ │ │ 23247: 00316ae1 320 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 23248: 007417e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 23249: 005caded 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 23248: 007417f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 23249: 005cadfd 252 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ 23250: 0035f8c9 10 FUNC GLOBAL DEFAULT 12 igb_vf_reset │ │ │ │ - 23251: 006e4271 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 23252: 005e9c75 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 23251: 006e4281 428 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 23252: 005e9c85 112 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 23253: 00ac401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 23254: 00b17e44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL330_DMAGO_DSTATE │ │ │ │ 23255: 0090300c 64 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 23256: 00b18032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 23257: 00aab960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 23258: 00b186c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 23259: 00abd478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 23260: 00734eb9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 23261: 00734729 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 23260: 00734ec9 108 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 23261: 00734739 50 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 23262: 00aabe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 23263: 00ab0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ 23264: 002cadfd 152 FUNC GLOBAL DEFAULT 12 acpi_pm_tmr_init │ │ │ │ 23265: 004a2aa9 392 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 23266: 0033ec39 80 FUNC GLOBAL DEFAULT 12 isa_connect_gpio_out │ │ │ │ 23267: 00ab4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 23268: 00b193de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 23269: 00b18c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 23270: 0059c5b9 120 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ - 23271: 00734c0d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 23272: 006e0b05 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 23270: 0059c5c9 120 FUNC GLOBAL DEFAULT 12 decimal32ToEngString │ │ │ │ + 23271: 00734c1d 76 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 23272: 006e0b15 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 23273: 00b18d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 23274: 00aae350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ 23275: 00540731 236 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBDP │ │ │ │ - 23276: 0073ea8d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ - 23277: 006f76b1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 23276: 0073ea9d 264 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_cpu_topology_arg_members │ │ │ │ + 23277: 006f76c1 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 23278: 00aae914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 23279: 0063b8a5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 23280: 005e0569 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 23279: 0063b8b5 452 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 23280: 005e0579 204 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 23281: 00abbb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 23282: 005db6e5 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 23282: 005db6f5 208 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 23283: 0045e73d 24 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 23284: 00408d45 140 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 23285: 00a133d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpermxor │ │ │ │ 23286: 00413151 88 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 23287: 006ea1ad 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 23287: 006ea1bd 132 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ 23288: 00509ac9 108 FUNC GLOBAL DEFAULT 12 ppc_dcr_register │ │ │ │ 23289: 00a14e1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCFFIX │ │ │ │ 23290: 004faf61 28 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchq_le │ │ │ │ 23291: 004f95d9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 23292: 0048ae29 484 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 23293: 005cebc5 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 23294: 006e77e5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ - 23295: 006c5151 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 23293: 005cebd5 100 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 23294: 006e77f5 568 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_get │ │ │ │ + 23295: 006c5161 136 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 23296: 004eab55 124 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 23297: 00541961 272 FUNC GLOBAL DEFAULT 12 helper_XSNMADDQPO │ │ │ │ 23298: 00aaf28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 23299: 00ab1854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 23300: 00ab1b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 23301: 005dc6d9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 23301: 005dc6e9 128 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 23302: 004eaaa5 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ 23303: 004f976d 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 23304: 00abde54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 23305: 00b17b82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 23306: 0051bb6d 60 FUNC GLOBAL DEFAULT 12 vof_cleanup │ │ │ │ 23307: 002f2725 1128 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ - 23308: 005af4dd 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 23309: 0069f84d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 23308: 005af4ed 168 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ + 23309: 0069f85d 196 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 23310: 00aaf37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 23311: 00b184e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 23312: 00ab6720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 23313: 00abab18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_IRQ_EVENT │ │ │ │ 23314: 00497781 80 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 23315: 006e7a1d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 23315: 006e7a2d 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 23316: 00abbb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 23317: 00436b89 524 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 23318: 00ac1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 23319: 0073d455 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ + 23319: 0073d465 72 FUNC GLOBAL DEFAULT 12 qmp_query_sev │ │ │ │ 23320: 0039d711 40 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 23321: 00aba3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 23322: 0047ce71 260 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 23323: 00ab3408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 23324: 00aad2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 23325: 00ab818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 23326: 006f6b15 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 23326: 006f6b25 132 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 23327: 004540e1 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd_offset │ │ │ │ 23328: 00b19016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 23329: 00b17b42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 23330: 002eb065 476 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 23331: 00abbe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ 23332: 00454159 6 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 23333: 0045b9ad 52 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 23334: 00b18b30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_IOMMU_DDW_RESET_DSTATE │ │ │ │ 23335: 00440cc5 24 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 23336: 00b18abe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_TB_ADJUST_DSTATE │ │ │ │ - 23337: 0070f995 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 23337: 0070f9a5 152 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 23338: 00abee94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 23339: 009fec48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_be │ │ │ │ 23340: 00b19c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 23341: 004b51e9 72 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 23342: 00b17fba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 23343: 0069c3ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 23343: 0069c3bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ 23344: 00ab7540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_SET_REQUEST_EVENT │ │ │ │ - 23345: 0070e53d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 23345: 0070e54d 76 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 23346: 00b17ebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ 23347: 004cdb0d 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 23348: 00ac19dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 23349: 005cb749 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ - 23350: 0058fde1 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ + 23349: 005cb759 4 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 23350: 0058fdf5 264 FUNC GLOBAL DEFAULT 12 spr_core_write_generic │ │ │ │ 23351: 003542a9 240 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 23352: 00b17a22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 23353: 006f64b1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 23353: 006f64c1 188 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 23354: 004a8a25 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 23355: 00b19872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 23356: 0054ee9d 148 FUNC GLOBAL DEFAULT 12 helper_VPERM │ │ │ │ 23357: 00b18cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 23358: 00b18640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 23359: 0061a22d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 23359: 0061a23d 164 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 23360: 00b18864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 23361: 00b1863a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 23362: 00b19c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 23363: 004fdf39 60 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 23364: 0070de81 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 23364: 0070de91 116 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 23365: 00b1994e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 23366: 00ab815c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ 23367: 00a15e18 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPOQ │ │ │ │ - 23368: 006eb409 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 23368: 006eb419 58 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 23369: 00b17872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ 23370: 004f99ad 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 23371: 006ad6fd 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 23371: 006ad70d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 23372: 00ab218c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ICH9_CC_WRITE_EVENT │ │ │ │ 23373: 002c4b21 84 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 23374: 00468439 132 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 23375: 006adda5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 23375: 006addb5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 23376: 0053d7ad 62 FUNC GLOBAL DEFAULT 12 helper_evfssub │ │ │ │ 23377: 00289c11 220 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 23378: 00b1a2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ 23379: 00ac37f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_GIC_CAPABILITIES_EVENT │ │ │ │ - 23380: 006d59ad 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 23381: 006c1f4d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 23382: 006d6285 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 23380: 006d59bd 172 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 23381: 006c1f5d 604 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 23382: 006d6295 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 23383: 00a02de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efsmul │ │ │ │ 23384: 0053dd8d 74 FUNC GLOBAL DEFAULT 12 helper_efdcfsf │ │ │ │ 23385: 00b18c42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 23386: 00ab4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 23387: 007343d5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 23388: 006ba3fd 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 23389: 0070848d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 23387: 007343e5 106 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 23388: 006ba40d 68 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 23389: 0070849d 236 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 23390: 004feb81 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 23391: 00ab10e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ 23392: 0053dbed 14 FUNC GLOBAL DEFAULT 12 helper_efdcfsi │ │ │ │ - 23393: 0086f6cc 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ + 23393: 0086f6e4 4 OBJECT GLOBAL DEFAULT 14 hw_compat_10_1_len │ │ │ │ 23394: 00a14f24 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLI │ │ │ │ - 23395: 006dc2c1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 23396: 0071d88d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 23397: 0069cc59 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 23398: 0072b1b1 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 23395: 006dc2d1 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 23396: 0071d89d 68 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 23397: 0069cc69 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 23398: 0072b1c1 140 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 23399: 00b17b6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 23400: 00aab0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 23401: 0064d8b9 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 23402: 006ee84d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 23401: 0064d8c9 1284 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 23402: 006ee85d 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 23403: 00ab1ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 23404: 00abb9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 23405: 0029c0cd 56 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 23406: 00470989 100 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ 23407: 00542049 214 FUNC GLOBAL DEFAULT 12 helper_XSCMPGTQP │ │ │ │ - 23408: 0082e19c 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 23408: 0082e1b4 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 23409: 0037435d 1020 FUNC GLOBAL DEFAULT 12 etsec_walk_rx_ring │ │ │ │ 23410: 00abc6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 23411: 006c7ae1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 23411: 006c7af1 58 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 23412: 00a0338c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsf │ │ │ │ 23413: 00b18cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ - 23414: 0073d5a9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ + 23414: 0073d5b9 72 FUNC GLOBAL DEFAULT 12 qmp_query_sgx │ │ │ │ 23415: 00282575 66 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 23416: 00ac187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 23417: 00a03494 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfsi │ │ │ │ 23418: 00b19366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 23419: 00b18508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 23420: 00b17764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 23421: 005fd3bd 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 23422: 006f84f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 23423: 0068f9d1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 23421: 005fd3cd 116 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 23422: 006f8501 58 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 23423: 0068f9e1 24 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 23424: 004e4535 136 FUNC GLOBAL DEFAULT 12 accel_irqchip_release_virq │ │ │ │ 23425: 00b194da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 23426: 00abc1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 23427: 0069f5f5 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 23428: 00746a11 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 23427: 0069f605 204 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 23428: 00746a21 236 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ 23429: 0044bcf5 424 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 23430: 00b18122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 23431: 0041c98d 104 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 23432: 005bd961 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 23432: 005bd971 28 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 23433: 00b17cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 23434: 00b18b6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_PCI_MSI_SETUP_DSTATE │ │ │ │ 23435: 0029bd39 540 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 23436: 00ab2074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 23437: 00ac0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ 23438: 00b18f06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_READ_DSTATE │ │ │ │ - 23439: 005e30a9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 23439: 005e30b9 72 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 23440: 00b19d92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 23441: 004a8a29 300 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 23442: 00b19620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 23443: 00ab63f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 23444: 00abde34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 23445: 00ab4544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 23446: 00aadd78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 23447: 004721f1 216 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 23448: 00b19c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 23449: 00aaf6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 23450: 008da9f8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 23450: 008daa10 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ 23451: 004496c9 184 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 23452: 00b17f00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 23453: 00b1a2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 23454: 004e424d 76 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 23455: 00ab4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_IOV_EVENT │ │ │ │ 23456: 00b1879a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ 23457: 002b4a59 48 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 23458: 00aaf77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 23459: 00b188d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ - 23460: 0073ea09 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ + 23460: 0073ea19 132 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuPolarization │ │ │ │ 23461: 00aaba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 23462: 00ac2b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 23463: 006cca79 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ - 23464: 0071d71d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 23463: 006cca89 80 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_firmware_log_arg_members │ │ │ │ + 23464: 0071d72d 6 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 23465: 00ac33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 23466: 00b17994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 23467: 00aba318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 23468: 0028b439 48 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 23469: 00b19204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 23470: 00ab8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_H_TPM_COMM_EVENT │ │ │ │ 23471: 00b18a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC_DCR_READ_DSTATE │ │ │ │ 23472: 00b177f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 23473: 00538efd 284 FUNC GLOBAL DEFAULT 12 helper_DCTQPQ │ │ │ │ 23474: 00440c1d 52 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 23475: 00ab51b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ 23476: 00ab5534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 23477: 00b18cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 23478: 0043f82d 20 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 23479: 006bf789 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 23479: 006bf799 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 23480: 00aab8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 23481: 004d6a69 2 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 23482: 00b17c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 23483: 006fcdf9 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 23483: 006fce09 188 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 23484: 00aaffac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 23485: 0053ddd9 74 FUNC GLOBAL DEFAULT 12 helper_efdcfuf │ │ │ │ 23486: 00abe954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 23487: 00b18902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 23488: 00b18d86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 23489: 00b17f44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 23490: 0053dc0d 14 FUNC GLOBAL DEFAULT 12 helper_efdcfui │ │ │ │ 23491: 00b19496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ 23492: 0044e6c1 196 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 23493: 00b17d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ - 23494: 00596f9d 156 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ + 23494: 00596fad 156 FUNC GLOBAL DEFAULT 12 decNumberCompare │ │ │ │ 23495: 00b18efa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HPET_RAM_WRITE_TN_CMP_DSTATE │ │ │ │ 23496: 00abd4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 23497: 00b18348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 23498: 00324ae9 88 FUNC GLOBAL DEFAULT 12 pm_smbus_vmstate_needed │ │ │ │ 23499: 00b191da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 23500: 00ac2050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 23501: 00477a61 304 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 23502: 002f00a9 124 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 23503: 00b179f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 23504: 006e0795 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 23504: 006e07a5 142 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 23505: 00ab59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 23506: 00b1807a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 23507: 00a0b57c 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvspsxws │ │ │ │ 23508: 00b19df2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 23509: 00b19d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 23510: 005006b1 24 FUNC GLOBAL DEFAULT 12 tcg_call_to_qemu_plugin_cb_flags │ │ │ │ 23511: 00ab17c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 23512: 00aac7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 23513: 00a03410 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfuf │ │ │ │ 23514: 00550a15 76 FUNC GLOBAL DEFAULT 12 helper_vrsqrtefp │ │ │ │ 23515: 00ab6250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 23516: 00b18266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 23517: 0073a461 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 23517: 0073a471 216 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 23518: 00a03518 132 OBJECT GLOBAL DEFAULT 24 helper_info_efscfui │ │ │ │ 23519: 00abbdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 23520: 00b18d42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 23521: 0029737d 236 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ 23522: 00541f69 224 FUNC GLOBAL DEFAULT 12 helper_XSCMPGEQP │ │ │ │ - 23523: 005cad81 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 23523: 005cad91 46 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 23524: 00ab4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 23525: 006f70f9 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 23525: 006f7109 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 23526: 00aaf8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 23527: 0028b379 6 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 23528: 0069b1a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 23528: 0069b1b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 23529: 0041c8c9 10 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 23530: 0072156d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 23530: 0072157d 116 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 23531: 00aae340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 23532: 00ac2da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 23533: 00b185a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 23534: 006c1d25 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 23534: 006c1d35 552 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 23535: 00b18286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ 23536: 00abd218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 23537: 00331c1d 42 FUNC GLOBAL DEFAULT 12 bmdma_status_writeb │ │ │ │ 23538: 00b184be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 23539: 00372b2d 664 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 23540: 00b19cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 23541: 0073f8cd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 23541: 0073f8dd 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 23542: 00aad298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 23543: 00b1915c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 23544: 00b187a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 23545: 0042970d 108 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 23546: 00ab5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 23547: 005d6fbd 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 23547: 005d6fcd 232 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 23548: 00b19ade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 23549: 0062a8ad 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 23549: 0062a8bd 6 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 23550: 003553e1 64 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 23551: 00b174a0 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 23552: 00b1826e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 23553: 0084e398 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 23554: 006b9211 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 23555: 00623d61 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 23556: 0070343d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 23553: 0084e3b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 23554: 006b9221 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 23555: 00623d71 120 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 23556: 0070344d 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 23557: 00ac2d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 23558: 00ac42e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 23559: 004fe971 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 23560: 00ab0a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 23561: 00ab3b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_TIMER_READ_EVENT │ │ │ │ 23562: 00b18662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 23563: 006dcd71 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 23563: 006dcd81 592 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 23564: 00abffe0 52 OBJECT GLOBAL DEFAULT 24 replay_trace_events │ │ │ │ - 23565: 005fabc1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ - 23566: 006869cd 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ - 23567: 005b1771 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 23568: 005cd2ad 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 23565: 005fabd1 144 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 23566: 006869dd 428 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 23567: 005b1781 122 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ + 23568: 005cd2bd 32 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 23569: 00aac408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ 23570: 00ab7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_PACKAGE_TO_PATH_EVENT │ │ │ │ - 23571: 00621999 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ - 23572: 006ab3f5 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 23573: 006e9d05 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 23574: 006f0295 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 23575: 0064f491 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 23571: 006219a9 76 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 23572: 006ab405 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 23573: 006e9d15 196 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 23574: 006f02a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 23575: 0064f4a1 300 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 23576: 002b16ed 84 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 23577: 0054478d 268 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxds │ │ │ │ 23578: 00b18af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VOF_FINDDEVICE_DSTATE │ │ │ │ 23579: 00b19272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 23580: 006a4195 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 23580: 006a41a5 212 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 23581: 00b18c36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ 23582: 00abd670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_MAP_EVENT │ │ │ │ - 23583: 006ee299 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 23583: 006ee2a9 58 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 23584: 00b19514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 23585: 004d6a65 2 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 23586: 00508755 216 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbl │ │ │ │ 23587: 00b190ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 23588: 00ac335c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 23589: 00b17796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 23590: 00b18a80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPBA_WRITEB_DSTATE │ │ │ │ 23591: 00ab1a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 23592: 00aaad00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 23593: 00a04ee0 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUBS │ │ │ │ 23594: 00abb950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 23595: 00704859 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 23595: 00704869 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 23596: 00b1812a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 23597: 0060fba5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 23597: 0060fbb5 76 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 23598: 00b19ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 23599: 00591711 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ - 23600: 005dce3d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 23599: 00591725 44 FUNC GLOBAL DEFAULT 12 spr_read_PMC56_ureg │ │ │ │ + 23600: 005dce4d 364 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 23601: 00ab3798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ 23602: 004f8ead 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 23603: 00b18278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 23604: 0047c5bd 34 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ 23605: 0045930d 60 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 23606: 00b176c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 23607: 002f7de1 196 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ 23608: 0050882d 200 FUNC GLOBAL DEFAULT 12 cpu_ppc_store_tbu │ │ │ │ - 23609: 00591db9 4 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ - 23610: 0069b651 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 23609: 00591dcd 4 FUNC GLOBAL DEFAULT 12 decContextGetStatus │ │ │ │ + 23610: 0069b661 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 23611: 009f1254 1024 OBJECT GLOBAL DEFAULT 24 qcode_to_adb_keycode │ │ │ │ 23612: 00abaeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ 23613: 003342c9 94 FUNC GLOBAL DEFAULT 12 adb_set_autopoll_rate_ms │ │ │ │ - 23614: 0071ab95 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 23615: 006ba905 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 23614: 0071aba5 18 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 23615: 006ba915 96 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 23616: 00b1762c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 23617: 006b5db5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 23617: 006b5dc5 480 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 23618: 00abf0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 23619: 005be915 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 23619: 005be925 44 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 23620: 00b191e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 23621: 00aade18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 23622: 006af7dd 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 23622: 006af7ed 132 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 23623: 002914d5 58 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 23624: 00b18d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ 23625: 004f83e5 196 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 23626: 00aac900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 23627: 006e03fd 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 23628: 00739f5d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 23627: 006e040d 132 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 23628: 00739f6d 122 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 23629: 00ab7680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PCIE_RC_INTX_SET_IRQ_EVENT │ │ │ │ 23630: 002e9d69 92 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 23631: 006c6895 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 23631: 006c68a5 464 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 23632: 0050986d 268 FUNC GLOBAL DEFAULT 12 ppc_40x_timers_init │ │ │ │ 23633: 005474ad 264 FUNC GLOBAL DEFAULT 12 helper_xssubqp │ │ │ │ 23634: 00b18c48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ 23635: 004e022d 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 23636: 004a1c19 102 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 23637: 00b17f62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 23638: 00aba0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ @@ -23650,449 +23650,449 @@ │ │ │ │ 23646: 00a15e9c 132 OBJECT GLOBAL DEFAULT 24 helper_info_DCMPUQ │ │ │ │ 23647: 009bc9e8 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 23648: 00b1895e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 23649: 0048a729 96 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 23650: 00b18736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 23651: 00b1996c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 23652: 00ab0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 23653: 005a998d 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 23653: 005a999d 2200 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 23654: 00b1905c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 23655: 00abf784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 23656: 007004b1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 23656: 007004c1 196 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 23657: 004e9c75 130 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 23658: 00b18eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 23659: 00ab0b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 23660: 00b18e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 23661: 004ea765 134 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 23662: 002ea05d 32 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ 23663: 0054d665 234 FUNC GLOBAL DEFAULT 12 helper_XVI8GER4 │ │ │ │ 23664: 0040dfe5 196 FUNC GLOBAL DEFAULT 12 vfio_user_add_multi │ │ │ │ - 23665: 005e8ef9 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 23665: 005e8f09 52 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 23666: 00abbc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 23667: 00aaf0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 23668: 00b179d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 23669: 0054f06d 152 FUNC GLOBAL DEFAULT 12 helper_XXGENPCVBM_be_comp │ │ │ │ 23670: 00a15134 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCRI │ │ │ │ - 23671: 00594305 114 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ + 23671: 00594315 114 FUNC GLOBAL DEFAULT 12 decNumberFromUInt128 │ │ │ │ 23672: 00abbaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ 23673: 009fcfec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchq_le │ │ │ │ - 23674: 0070f41d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 23674: 0070f42d 296 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 23675: 00b19078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ 23676: 002b3f91 144 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 23677: 00abe0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 23678: 00b178ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 23679: 003d56f1 196 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 23680: 00b1839a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 23681: 00aaf7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 23682: 009a9578 64 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 23683: 009b9b08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 23684: 00aadbb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 23685: 00aaea84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 23686: 006cbbe1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 23686: 006cbbf1 396 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 23687: 0042c08d 452 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 23688: 006fd1c9 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 23688: 006fd1d9 244 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 23689: 00ab9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 23690: 006aa69d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 23691: 006fe165 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 23692: 00715339 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 23690: 006aa6ad 132 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 23691: 006fe175 58 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 23692: 00715349 164 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ 23693: 00550e09 64 FUNC GLOBAL DEFAULT 12 helper_vlogefp │ │ │ │ - 23694: 006bdfd1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 23694: 006bdfe1 76 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 23695: 00490415 108 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 23696: 00b19cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 23697: 00b18cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 23698: 00b182fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 23699: 00ab4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ 23700: 00454f7d 52 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 23701: 00b17f5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 23702: 00b187aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 23703: 00b17a62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_PCI_BAR_1_DSTATE │ │ │ │ 23704: 00b17750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 23705: 006031dd 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 23705: 006031ed 532 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 23706: 004a32b1 160 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ - 23707: 005ce69d 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 23707: 005ce6ad 68 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 23708: 00ab5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ 23709: 00444745 484 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 23710: 00b18780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ 23711: 004f595d 208 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 23712: 0062c8a9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 23712: 0062c8b9 18 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ 23713: 0044ebc5 112 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 23714: 00b1899a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 23715: 004fea39 44 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 23716: 00b18466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PMU_CMD_SET_INT_MASK_DSTATE │ │ │ │ 23717: 00aac3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 23718: 00b187e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 23719: 00abc3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 23720: 006be6b5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 23720: 006be6c5 468 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ 23721: 00b195bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 23722: 005bd97d 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 23722: 005bd98d 182 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ 23723: 00444b19 480 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ 23724: 004542c1 26 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ 23725: 004cce75 392 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ 23726: 004d7e79 172 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 23727: 002868f1 176 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 23728: 00b191f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 23729: 00abfad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 23730: 00545d51 144 FUNC GLOBAL DEFAULT 12 helper_xscvudqp │ │ │ │ 23731: 00ac24f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPU_DEFINITIONS_EVENT │ │ │ │ 23732: 00294c19 64 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 23733: 00ac125c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 23734: 005fefa9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 23734: 005fefb9 136 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 23735: 00aba408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 23736: 00ac0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ 23737: 00b192a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DETACH_DSTATE │ │ │ │ - 23738: 00720975 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 23738: 00720985 44 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 23739: 00aab8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ 23740: 00444929 496 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 23741: 00b1909a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ 23742: 002c69cd 176 FUNC GLOBAL DEFAULT 12 aml_string │ │ │ │ 23743: 004f8869 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 23744: 00b1893e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ 23745: 004f228d 272 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 23746: 00b1891e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 23747: 00331b19 260 FUNC GLOBAL DEFAULT 12 bmdma_cmd_writeb │ │ │ │ 23748: 004e9f09 128 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 23749: 004ea7ed 136 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 23750: 004a3021 148 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ 23751: 004cd961 108 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 23752: 006f984d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 23753: 00618829 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 23752: 006f985d 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 23753: 00618839 384 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 23754: 00550289 222 FUNC GLOBAL DEFAULT 12 helper_vpksdss │ │ │ │ 23755: 00b18dce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 23756: 00b17a1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 23757: 00abd3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 23758: 00b07b18 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ 23759: 004564ad 176 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 23760: 00291141 72 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 23761: 00b19738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 23762: 009bc7a4 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 23763: 007142d9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 23763: 007142e9 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 23764: 0045ee1d 176 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 23765: 00aae924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 23766: 005d5fe9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 23767: 006dfd75 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 23766: 005d5ff9 112 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 23767: 006dfd85 196 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 23768: 0047f675 72 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 23769: 00a18020 132 OBJECT GLOBAL DEFAULT 24 helper_info_load_dump_spr │ │ │ │ 23770: 00abcce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 23771: 00427621 76 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 23772: 005bd559 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 23772: 005bd569 8 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ 23773: 004dd42d 120 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 23774: 00b17a5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_ERST_RESET_IN_DSTATE │ │ │ │ 23775: 00296959 116 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 23776: 0028bb1d 276 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 23777: 00699005 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 23777: 00699015 84 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 23778: 00b196dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 23779: 00a07ed4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VPERMR │ │ │ │ 23780: 00ab4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ 23781: 00b18710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 23782: 00ab2ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 23783: 006b1b25 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 23783: 006b1b35 476 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 23784: 00aaff8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 23785: 00b18244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ - 23786: 005906b5 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ + 23786: 005906c9 64 FUNC GLOBAL DEFAULT 12 spr_read_ibat_h │ │ │ │ 23787: 009f97b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 23788: 006e8415 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 23788: 006e8425 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 23789: 00b18988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 23790: 0046ee85 2640 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 23791: 00aaba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 23792: 009feccc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorq_le │ │ │ │ 23793: 00b17cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 23794: 00b19b3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ 23795: 004cf169 132 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 23796: 003f69d1 24 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 23797: 0028b4f9 48 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 23798: 00abed44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ 23799: 004caa6d 64 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 23800: 006aad01 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 23800: 006aad11 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 23801: 00b182ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ 23802: 004c5289 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 23803: 0026382d 28 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 23804: 00ac2fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 23805: 00ab69b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 23806: 00b197f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 23807: 00ab5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 23808: 0072a295 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 23808: 0072a2a5 176 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 23809: 00b17c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 23810: 0046c231 104 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 23811: 00285935 200 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 23812: 005db11d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 23812: 005db12d 56 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 23813: 00aab7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 23814: 006a7ce5 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 23814: 006a7cf5 436 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 23815: 004fcfa1 108 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 23816: 0032e6e5 1208 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 23817: 00b1867c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 23818: 0063b3cd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 23818: 0063b3dd 58 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 23819: 00b1761f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 23820: 006f5cb9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 23820: 006f5cc9 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 23821: 00aab980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 23822: 00441401 504 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 23823: 006f4f99 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 23823: 006f4fa9 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 23824: 00274d59 100 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ 23825: 00550369 182 FUNC GLOBAL DEFAULT 12 helper_vpksdus │ │ │ │ - 23826: 00718fc5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 23827: 00719135 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 23828: 005d4695 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 23826: 00718fd5 368 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 23827: 00719145 356 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 23828: 005d46a5 136 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 23829: 00ab44a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ 23830: 004dd3dd 80 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 23831: 005bd22d 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 23831: 005bd23d 488 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 23832: 00ac198c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ 23833: 00ac00b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_PUT_EVENT_EVENT │ │ │ │ - 23834: 00609f25 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 23835: 0071a341 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 23836: 00736599 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 23834: 00609f35 296 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 23835: 0071a351 1424 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 23836: 007365a9 80 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 23837: 00b187d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 23838: 00b17b7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 23839: 006c8e99 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 23839: 006c8ea9 100 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 23840: 00b198c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 23841: 009bc034 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 23842: 00b17692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 23843: 0069861d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 23844: 007163b9 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 23843: 0069862d 58 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 23844: 007163c9 16 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 23845: 00b1942a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 23846: 00b17edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 23847: 00ab38e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 23848: 00a06614 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVI16GER2PP │ │ │ │ 23849: 0050964d 82 FUNC GLOBAL DEFAULT 12 cpu_ppc_hdecr_exit │ │ │ │ 23850: 00aaf6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 23851: 00aad774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TCO_IO_WRITE_EVENT │ │ │ │ 23852: 00b18816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 23853: 00b1825c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ 23854: 004cf045 144 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 23855: 0072256d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 23855: 0072257d 48 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 23856: 00b19c0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 23857: 00b183b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SBC_HANDLE_CMD_DSTATE │ │ │ │ 23858: 00b18e00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 23859: 009f692c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 23860: 006fa4b9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 23860: 006fa4c9 142 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 23861: 00b17caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 23862: 00aac630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 23863: 00ab3078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 23864: 00541a71 268 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBQP │ │ │ │ 23865: 00ab1a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 23866: 00aabf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 23867: 00ab91ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 23868: 0028b399 6 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 23869: 003d516d 192 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 23870: 006f1c89 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 23870: 006f1c99 142 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 23871: 00aae894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 23872: 00a04f64 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUHS │ │ │ │ 23873: 00ab9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 23874: 00b18110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 23875: 00abeb54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 23876: 009bc7dc 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 23877: 00b18d60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 23878: 00b183a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 23879: 006b0d49 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 23880: 006ef255 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 23879: 006b0d59 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 23880: 006ef265 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 23881: 00b18924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 23882: 00ab3208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 23883: 00ab5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 23884: 004ea189 160 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 23885: 006abd09 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 23886: 0070f21d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 23885: 006abd19 104 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 23886: 0070f22d 100 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 23887: 004ea875 158 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 23888: 00b182aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 23889: 002c26e1 204 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 23890: 00b17aa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_WRITE_CMD_DSTATE │ │ │ │ 23891: 00355d71 128 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 23892: 00b195d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 23893: 00b18440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 23894: 004415f9 328 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 23895: 006d83e1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ - 23896: 006ffca9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 23895: 006d83f1 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 23896: 006ffcb9 196 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 23897: 00442b15 124 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 23898: 0061bb89 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 23899: 0086fb44 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 23898: 0061bb99 160 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 23899: 0086fb5c 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 23900: 003dfa9d 204 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 23901: 00ac27d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 23902: 00608eed 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 23902: 00608efd 2800 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 23903: 00ab3a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_DISPATCH_CMD_EVENT │ │ │ │ 23904: 00408e7d 156 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 23905: 00a175d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tcr │ │ │ │ 23906: 00b1918c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 23907: 005cb295 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 23907: 005cb2a5 488 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 23908: 0047c629 34 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 23909: 00a08dc8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSMAXJDP │ │ │ │ 23910: 00536455 272 FUNC GLOBAL DEFAULT 12 register_thrm_sprs │ │ │ │ 23911: 00b179ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 23912: 006e217d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 23912: 006e218d 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 23913: 0045f7f5 20 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 23914: 00732725 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 23914: 00732735 424 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 23915: 00ab967c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 23916: 00605835 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 23916: 00605845 176 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 23917: 00b18b88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 23918: 00504d71 128 FUNC GLOBAL DEFAULT 12 helper_store_ibatl │ │ │ │ 23919: 00ab7f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_PCI_INDIRECT_EVENT │ │ │ │ 23920: 00440fad 152 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 23921: 00ab014c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 23922: 00b1943e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 23923: 0069b86d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 23923: 0069b87d 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 23924: 00ac19ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 23925: 00b1a2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 23926: 00abb9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 23927: 00ac1fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 23928: 006fe8f1 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 23928: 006fe901 188 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 23929: 00aaf0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 23930: 00aab190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 23931: 005cc0d5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 23931: 005cc0e5 148 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ 23932: 00504b6d 516 FUNC GLOBAL DEFAULT 12 helper_store_ibatu │ │ │ │ - 23933: 006bfac9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 23933: 006bfad9 276 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 23934: 00aad944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPUHP_ACPI_INVALID_IDX_SELECTED_EVENT │ │ │ │ 23935: 00ab952c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 23936: 00aabc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 23937: 00b180b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 23938: 00ab5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 23939: 0065fd81 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 23939: 0065fd91 64 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 23940: 00b18d6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 23941: 006b95dd 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 23942: 0069caf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 23941: 006b95ed 132 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 23942: 0069cb01 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 23943: 0042f045 134 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ 23944: 004cf309 8 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 23945: 00b17d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 23946: 00ac2d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 23947: 00ab6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 23948: 009adfc8 220 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 23949: 006e582d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 23949: 006e583d 84 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 23950: 00b19d70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_ACCEL_STATS_DSTATE │ │ │ │ 23951: 00ab08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 23952: 00904684 64 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 23953: 00abbf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 23954: 00ab2af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 23955: 00ab2798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 23956: 002eeca1 52 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 23957: 006088a1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 23957: 006088b1 132 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ 23958: 00551921 80 FUNC GLOBAL DEFAULT 12 helper_VSTRIBL │ │ │ │ 23959: 004d63c1 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 23960: 00ac12dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ 23961: 004ce109 136 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 23962: 0062a36d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 23962: 0062a37d 120 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 23963: 00ab5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ 23964: 004c52f1 52 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 23965: 002c324d 76 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 23966: 00545891 156 FUNC GLOBAL DEFAULT 12 helper_xvcvuxddp │ │ │ │ 23967: 00ab0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ 23968: 00551971 80 FUNC GLOBAL DEFAULT 12 helper_VSTRIBR │ │ │ │ 23969: 004835c9 372 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 23970: 002ea669 232 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 23971: 00ab74e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SABRE_PCI_SET_IRQ_EVENT │ │ │ │ 23972: 00ac31ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ 23973: 00540ae5 236 FUNC GLOBAL DEFAULT 12 helper_XSNMSUBSP │ │ │ │ - 23974: 00735315 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 23974: 00735325 180 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ 23975: 0050bd1d 164 FUNC GLOBAL DEFAULT 12 ppc4xx_sdr_init │ │ │ │ - 23976: 006b8fb9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 23976: 006b8fc9 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 23977: 00abf4b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 23978: 00b17c28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 23979: 00b19c26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 23980: 005d3fa1 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 23981: 006b9a5d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 23980: 005d3fb1 88 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 23981: 006b9a6d 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 23982: 0028c5d1 272 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 23983: 00b188b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 23984: 0046a1c9 212 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 23985: 006e9e89 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ - 23986: 00632761 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ + 23985: 006e9e99 132 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 23986: 00632771 58 FUNC GLOBAL DEFAULT 12 bdrv_co_parent_cb_resize │ │ │ │ 23987: 00a0c5fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_xsrdpi │ │ │ │ 23988: 0047f601 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 23989: 00724e71 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 23989: 00724e81 36 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 23990: 00aab540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 23991: 009a43a4 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 23992: 00ab2ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 23993: 0047c4c1 34 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 23994: 005e8349 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 23994: 005e8359 40 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 23995: 00b19902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 23996: 00a17e94 132 OBJECT GLOBAL DEFAULT 24 helper_info_msr_facility_check │ │ │ │ 23997: 00b1878e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 23998: 00b197cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ 23999: 004f9eb1 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 24000: 00a07bbc 132 OBJECT GLOBAL DEFAULT 24 helper_info_VINSDLX │ │ │ │ - 24001: 0059d661 168 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ + 24001: 0059d671 168 FUNC GLOBAL DEFAULT 12 decimal64IsCanonical │ │ │ │ 24002: 00b17afa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 24003: 00a1586c 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCDP │ │ │ │ 24004: 00abe220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 24005: 00aabc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 24006: 006cc221 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 24006: 006cc231 408 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 24007: 00b19be4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 24008: 00abe164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 24009: 00aad3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 24010: 00ab8e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 24011: 006b8499 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 24012: 00717e61 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 24011: 006b84a9 472 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 24012: 00717e71 260 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 24013: 00ab08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 24014: 00b17b1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 24015: 00abd2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 24016: 00b175bf 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 24017: 0054d0dd 84 FUNC GLOBAL DEFAULT 12 helper_vcmpgtfp │ │ │ │ 24018: 002c2bb9 152 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 24019: 00b17fa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 24020: 00aaccf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 24021: 0047c551 34 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 24022: 005006c9 72 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 24023: 00ab5454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 24024: 00622955 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 24025: 005cbe01 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 24024: 00622965 118 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 24025: 005cbe11 328 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 24026: 00b180b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 24027: 00ac2edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 24028: 00692bf5 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 24028: 00692c05 120 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 24029: 00ab10f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 24030: 00b17c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 24031: 00620a01 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 24031: 00620a11 80 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ 24032: 00abd008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_PUT_EVENT │ │ │ │ - 24033: 00711d1d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 24033: 00711d2d 348 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 24034: 00abba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 24035: 00555085 4 FUNC GLOBAL DEFAULT 12 helper_store_40x_sler │ │ │ │ 24036: 00ac3390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 24037: 002c2a65 204 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 24038: 00ac3660 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 24039: 00af6100 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 24040: 006ecff5 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 24041: 005e5aa9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 24040: 006ed005 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 24041: 005e5ab9 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 24042: 0053d56d 94 FUNC GLOBAL DEFAULT 12 helper_evfsctsiz │ │ │ │ 24043: 00b1802c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 24044: 0062ad65 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 24044: 0062ad75 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 24045: 00ac123c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 24046: 00b18e48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 24047: 00b18608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 24048: 00b17990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 24049: 0069b435 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 24049: 0069b445 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 24050: 00b17fc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 24051: 00ac2cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 24052: 00264041 220 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ - 24053: 00740569 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ + 24053: 00740579 142 FUNC GLOBAL DEFAULT 12 visit_type_SgxEpcSectionList │ │ │ │ 24054: 00ac196c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 24055: 00b18b8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ 24056: 00554ff1 2 FUNC GLOBAL DEFAULT 12 helper_hfscr_facility_check │ │ │ │ - 24057: 006c1091 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ - 24058: 00599fa5 840 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ + 24057: 006c10a1 196 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 24058: 00599fb5 840 FUNC GLOBAL DEFAULT 12 decNumberLog10 │ │ │ │ 24059: 00abc360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ - 24060: 0059c631 664 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ + 24060: 0059c641 664 FUNC GLOBAL DEFAULT 12 decimal32ToString │ │ │ │ 24061: 0047aa85 740 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 24062: 0048b0c1 320 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_postcopy_prepare │ │ │ │ 24063: 00b1876c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 24064: 00b178fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 24065: 00296bb9 224 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 24066: 00b19796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 24067: 006cb24d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 24067: 006cb25d 196 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 24068: 005375dd 168 FUNC GLOBAL DEFAULT 12 helper_DMUL │ │ │ │ 24069: 00ab0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 24070: 00b19434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 24071: 00b1950c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 24072: 0072c47d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 24072: 0072c48d 648 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 24073: 00b197de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 24074: 00ab971c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 24075: 00abf4a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 24076: 005984a5 156 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ - 24077: 0073d71d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ - 24078: 006eac19 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 24076: 005984b5 156 FUNC GLOBAL DEFAULT 12 decNumberDivideInteger │ │ │ │ + 24077: 0073d72d 76 FUNC GLOBAL DEFAULT 12 qmp_query_cpu_model_baseline │ │ │ │ + 24078: 006eac29 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 24079: 00abbec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 24080: 00ab3538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 24081: 006c0831 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 24081: 006c0841 188 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 24082: 00abf834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ 24083: 004ef335 40 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 24084: 003cb7e1 2 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 24085: 005e54c1 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 24085: 005e54d1 104 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ 24086: 00aad6c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ACPI_ERST_RESET_OUT_EVENT │ │ │ │ - 24087: 0072480d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 24087: 0072481d 68 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 24088: 00abdab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 24089: 00b17ea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 24090: 00ac0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 24091: 002e8b5d 96 FUNC GLOBAL DEFAULT 12 platform_bus_get_irqn │ │ │ │ 24092: 00ab32e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 24093: 00297619 258 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 24094: 00527f61 52 FUNC GLOBAL DEFAULT 12 ppc_get_cr │ │ │ │ @@ -24104,101 +24104,101 @@ │ │ │ │ 24100: 00aaf2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 24101: 00abbc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 24102: 0042be05 126 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 24103: 00ab1cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ 24104: 004eebad 18 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 24105: 00abd9b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 24106: 00b190c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 24107: 0060cafd 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 24107: 0060cb0d 140 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 24108: 00b197b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 24109: 005e8879 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 24109: 005e8889 6 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 24110: 002cb175 208 FUNC GLOBAL DEFAULT 12 acpi_gpe_ioport_readb │ │ │ │ 24111: 00b19c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 24112: 00722c9d 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 24112: 00722cad 52 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ 24113: 0045a28d 40 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 24114: 00a12c98 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpeq │ │ │ │ 24115: 00b18a54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PCIE_PHY_WRITE_DSTATE │ │ │ │ 24116: 00ac3a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 24117: 006e3b21 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 24117: 006e3b31 196 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 24118: 00b17d4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 24119: 00b19568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 24120: 002c6101 88 FUNC GLOBAL DEFAULT 12 aml_if │ │ │ │ 24121: 0051ba6d 256 FUNC GLOBAL DEFAULT 12 vof_init │ │ │ │ 24122: 00b17e9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 24123: 006b1041 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 24123: 006b1051 388 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 24124: 0029fe21 166 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 24125: 00ac2384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 24126: 00ac0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 24127: 005901d5 16 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ - 24128: 006983c5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 24127: 005901e9 16 FUNC GLOBAL DEFAULT 12 spr_write_xer │ │ │ │ + 24128: 006983d5 142 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 24129: 00b17b62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 24130: 003948ed 460 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 24131: 00ab8fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 24132: 004405c9 34 FUNC GLOBAL DEFAULT 12 cpu_set_interrupt │ │ │ │ 24133: 00b18728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 24134: 006edb4d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 24134: 006edb5d 228 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 24135: 00b1a348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 24136: 00b197e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ - 24137: 0072eab1 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ + 24137: 0072eac1 144 FUNC GLOBAL DEFAULT 12 qemu_init_clocks │ │ │ │ 24138: 002c5d45 280 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ 24139: 0053b141 100 FUNC GLOBAL DEFAULT 12 helper_tosingle │ │ │ │ 24140: 00b1848a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_TX_SIZE_TOO_BIG_DSTATE │ │ │ │ 24141: 003945e9 92 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 24142: 00b18326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 24143: 0054cffd 90 FUNC GLOBAL DEFAULT 12 helper_vcmpgefp │ │ │ │ 24144: 00a0e804 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswss │ │ │ │ 24145: 009b9bf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 24146: 006e51c5 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 24146: 006e51d5 16 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 24147: 00b18358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ 24148: 0040d1c9 580 FUNC GLOBAL DEFAULT 12 vfio_user_disconnect │ │ │ │ - 24149: 006d244d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 24149: 006d245d 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 24150: 00abac18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 24151: 00ab966c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 24152: 0039f7c9 344 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 24153: 002833f9 240 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 24154: 0060fda9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 24154: 0060fdb9 28 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 24155: 004b5be5 188 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 24156: 0035524d 10 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 24157: 00ab68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 24158: 0045bf45 164 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 24159: 006d2cb5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 24159: 006d2cc5 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 24160: 00aaf2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 24161: 009ba24c 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 24162: 0070f281 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 24162: 0070f291 116 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ 24163: 003799b5 16 FUNC GLOBAL DEFAULT 12 of_dpa_world_alloc │ │ │ │ 24164: 004e2d75 48 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 24165: 00b18784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 24166: 004ff299 108 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 24167: 007142a1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 24167: 007142b1 56 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 24168: 00b17dc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ 24169: 004fe8e9 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 24170: 006db8f9 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 24171: 0082da48 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 24170: 006db909 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 24171: 0082da60 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 24172: 00b17fb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 24173: 003df411 108 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 24174: 00b18b52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_TPM_COMM_DSTATE │ │ │ │ 24175: 00b1a376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ 24176: 00a0e3e4 132 OBJECT GLOBAL DEFAULT 24 helper_info_vsubfp │ │ │ │ - 24177: 005be9a5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 24177: 005be9b5 96 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 24178: 00465a79 144 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 24179: 0028be59 6 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 24180: 00b1780c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 24181: 00ab5524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 24182: 00b19668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 24183: 00289751 10 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ - 24184: 006e2ac1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ + 24184: 006e2ad1 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyValue │ │ │ │ 24185: 00b1a2d3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 24186: 00ab49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 24187: 00b19a78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ - 24188: 0073b229 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ + 24188: 0073b239 288 FUNC GLOBAL DEFAULT 12 aesdec_ISB_ISR_IMC_AK_genrev │ │ │ │ 24189: 0048a1dd 120 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 24190: 00473901 96 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ 24191: 004f84a9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 24192: 00680f45 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 24193: 00710541 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 24192: 00680f55 112 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 24193: 00710551 38 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 24194: 00ab7370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASTRO_CHIP_READ_EVENT │ │ │ │ 24195: 005396cd 400 FUNC GLOBAL DEFAULT 12 helper_DCTFIXQ │ │ │ │ 24196: 00b18604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 24197: 00291465 44 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 24198: 00ab2f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 24199: 00aaeb24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 24200: 009ba7d8 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ @@ -24206,68 +24206,68 @@ │ │ │ │ 24202: 004e6c2d 132 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 24203: 00b18d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 24204: 00abd588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 24205: 00aadcf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 24206: 00b19d9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 24207: 003d9ad5 88 FUNC GLOBAL DEFAULT 12 pit_get_channel_info │ │ │ │ 24208: 00432be5 126 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 24209: 006bc0a9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ - 24210: 006fecb5 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 24211: 0071ed85 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 24212: 005e2ee5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 24209: 006bc0b9 384 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 24210: 006fecc5 192 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 24211: 0071ed95 148 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 24212: 005e2ef5 96 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 24213: 00ab1a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 24214: 00aae834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 24215: 00655c71 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 24215: 00655c81 804 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 24216: 00a10988 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmpgt │ │ │ │ 24217: 00b17bfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 24218: 004955b5 368 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 24219: 006bf679 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 24220: 005cb159 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 24219: 006bf689 132 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 24220: 005cb169 184 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ 24221: 004f7c11 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 24222: 00b19d30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 24223: 00b18258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 24224: 005e4c25 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 24225: 0062cbb9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 24224: 005e4c35 92 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 24225: 0062cbc9 36 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 24226: 002ba8cd 42 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 24227: 002869a1 168 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 24228: 009b9bd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 24229: 00a253fc 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 24230: 00b17a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TCO_IO_WRITE_DSTATE │ │ │ │ 24231: 002857a9 192 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 24232: 00a0e990 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkswus │ │ │ │ 24233: 00b19af6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 24234: 0060bc2d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 24234: 0060bc3d 112 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 24235: 002e0019 84 FUNC GLOBAL DEFAULT 12 isa_fdc_set_iobase │ │ │ │ 24236: 00b19676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 24237: 00b19802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 24238: 00b18876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 24239: 006994d5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 24240: 00713731 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 24239: 006994e5 84 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 24240: 00713741 304 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 24241: 00b17eb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 24242: 006bd40d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 24242: 006bd41d 132 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ 24243: 002c3e11 44 FUNC GLOBAL DEFAULT 12 crs_range_set_free │ │ │ │ - 24244: 005cfffd 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 24245: 005e886d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 24244: 005d000d 88 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 24245: 005e887d 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 24246: 002a6041 508 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 24247: 00b175e3 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 24248: 004fe419 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 24249: 00abe9c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 24250: 00713929 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 24250: 00713939 220 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 24251: 00443ee5 68 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 24252: 006c9f4d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 24252: 006c9f5d 142 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 24253: 00b17674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 24254: 009faf70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 24255: 00b18782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 24256: 00ab1584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ 24257: 00a0bcb4 132 OBJECT GLOBAL DEFAULT 24 helper_info_xvcvsxddp │ │ │ │ 24258: 00a0e888 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshss │ │ │ │ - 24259: 006d35e9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 24260: 0074156d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 24259: 006d35f9 16 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 24260: 0074157d 204 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 24261: 00abd0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 24262: 0060640d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 24262: 0060641d 96 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 24263: 00b18d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 24264: 0042efd1 108 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 24265: 00283211 264 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 24266: 00b19546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 24267: 00b17f68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 24268: 00b19d6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_ACCEL_STATS_DSTATE │ │ │ │ 24269: 005519c1 82 FUNC GLOBAL DEFAULT 12 helper_VSTRIHL │ │ │ │ @@ -24279,15 +24279,15 @@ │ │ │ │ 24275: 00b1840e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 24276: 00aba848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_TIMER_READ_EVENT │ │ │ │ 24277: 00b1853e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RX_STATE_CHANGE_DSTATE │ │ │ │ 24278: 00ab20a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 24279: 002c11f1 688 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 24280: 00551a15 84 FUNC GLOBAL DEFAULT 12 helper_VSTRIHR │ │ │ │ 24281: 00ab53d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ - 24282: 0058fff1 60 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ + 24282: 00590005 60 FUNC GLOBAL DEFAULT 12 spr_core_lpar_write_generic │ │ │ │ 24283: 00329dd5 176 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ 24284: 00455111 300 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 24285: 00aae230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 24286: 00ac3078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 24287: 00ac197c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 24288: 009f1224 48 OBJECT GLOBAL DEFAULT 24 bmdma_addr_ioport_ops │ │ │ │ 24289: 002864d1 176 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ @@ -24299,197 +24299,197 @@ │ │ │ │ 24295: 00ac26c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 24296: 00abdbb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ 24297: 00ac38f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEV_INJECT_LAUNCH_SECRET_EVENT │ │ │ │ 24298: 002b6235 84 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 24299: 004e6cb1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 24300: 00b17af2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 24301: 00ac4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 24302: 006dd791 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 24303: 005e3685 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 24302: 006dd7a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 24303: 005e3695 744 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 24304: 00902bfc 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 24305: 00ab4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 24306: 00b175f0 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 24307: 004e6fb9 128 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 24308: 00b17966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 24309: 00abea64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 24310: 00ab74b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UNIN_GET_CONFIG_REG_EVENT │ │ │ │ 24311: 00b193ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 24312: 00abc870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 24313: 00ab64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ - 24314: 005913ed 112 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ + 24314: 00591401 112 FUNC GLOBAL DEFAULT 12 spr_write_booke206_mmucsr0 │ │ │ │ 24315: 00b17a36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 24316: 00aac468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 24317: 00538525 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFI │ │ │ │ 24318: 0042eb5d 26 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 24319: 00ab29d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 24320: 006c7bd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 24320: 006c7be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 24321: 00b1763e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ 24322: 00494735 996 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 24323: 00aae9a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 24324: 004a3af9 154 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 24325: 00b186d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 24326: 005c6e31 156 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 24326: 005c6e41 156 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ 24327: 0045ae7d 272 FUNC GLOBAL DEFAULT 12 qdev_find_default_bus │ │ │ │ - 24328: 006056d5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 24328: 006056e5 24 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ 24329: 00538459 204 FUNC GLOBAL DEFAULT 12 helper_DTSTSFQ │ │ │ │ 24330: 00a015a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUQM │ │ │ │ - 24331: 006d38ad 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 24332: 006afac9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 24331: 006d38bd 196 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 24332: 006afad9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 24333: 00ab73a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DINO_CHIP_READ_EVENT │ │ │ │ 24334: 00aac610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ 24335: 00b18a7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405_GPIO_READ_DSTATE │ │ │ │ - 24336: 0069cf65 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 24336: 0069cf75 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 24337: 00b187fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 24338: 006ec6ed 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 24339: 006eea69 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 24338: 006ec6fd 196 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 24339: 006eea79 58 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 24340: 00abde14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 24341: 007377a5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 24341: 007377b5 132 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 24342: 00469c31 76 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 24343: 00aaead4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 24344: 004e3e29 144 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 24345: 00b19878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 24346: 00497379 404 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 24347: 0028f2c9 584 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 24348: 0070efa1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 24348: 0070efb1 160 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 24349: 00b19338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 24350: 0042cc79 172 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 24351: 00ab3588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 24352: 00437445 128 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 24353: 006f012d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 24353: 006f013d 58 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 24354: 00b17944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 24355: 0086f66c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 24355: 0086f684 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 24356: 00b193c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 24357: 00ab4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 24358: 009faeec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 24359: 00abf7a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 24360: 00ac2364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 24361: 00b19d38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 24362: 00ab1984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 24363: 00b18fe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 24364: 009adae8 220 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 24365: 00a0ea14 132 OBJECT GLOBAL DEFAULT 24 helper_info_vpkshus │ │ │ │ 24366: 00aacc04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 24367: 00ab9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 24368: 0069e189 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 24368: 0069e199 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 24369: 003b21f9 192 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 24370: 00b1a3b5 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 24371: 004b4fdd 180 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 24372: 006597a5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 24372: 006597b5 98 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ 24373: 00b1764c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_X509_DN_DSTATE │ │ │ │ - 24374: 006e02f9 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ - 24375: 005ca4e1 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ + 24374: 006e0309 52 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 24375: 005ca4f1 4 FUNC GLOBAL DEFAULT 12 migration_legacy_page_bits │ │ │ │ 24376: 00abef64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 24377: 00b193ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 24378: 0082d694 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 24378: 0082d6ac 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 24379: 00ab1fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 24380: 00b18070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 24381: 00b19bea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 24382: 00b18a48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GT64120_WRITE_INTREG_DSTATE │ │ │ │ - 24383: 006366f9 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 24383: 00636709 364 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 24384: 00b19088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 24385: 0059d4e9 252 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ + 24385: 0059d4f9 252 FUNC GLOBAL DEFAULT 12 decimal64ToNumber │ │ │ │ 24386: 0054d995 208 FUNC GLOBAL DEFAULT 12 helper_XVI16GER2 │ │ │ │ - 24387: 006c0509 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 24387: 006c0519 142 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 24388: 00a12e24 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzb │ │ │ │ 24389: 00b19550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 24390: 00a03e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVHM_le_exp │ │ │ │ - 24391: 0059658d 220 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ + 24391: 0059659d 220 FUNC GLOBAL DEFAULT 12 decNumberReduce │ │ │ │ 24392: 00aaec84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 24393: 00b17e0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 24394: 00a12d1c 132 OBJECT GLOBAL DEFAULT 24 helper_info_vclzh │ │ │ │ 24395: 00b190cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 24396: 00ac1fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 24397: 009b9b80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 24398: 00ac0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_PIXEL_FORMAT_RED_EVENT │ │ │ │ 24399: 00b19a34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_FAILED_VPA_ADDR_GET_DSTATE │ │ │ │ 24400: 00aaf0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 24401: 005ce829 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 24402: 0072142d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 24401: 005ce839 20 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 24402: 0072143d 204 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ 24403: 00459dd1 660 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 24404: 0047bbb9 50 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 24405: 00ac4598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 24406: 00ab4474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 24407: 006d5081 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 24407: 006d5091 204 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 24408: 00467891 6 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 24409: 00abba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 24410: 00b18edc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 24411: 00abf934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 24412: 00b17e68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZIO_READ_DSTATE │ │ │ │ 24413: 00476eb1 88 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 24414: 002763f1 352 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 24415: 006ce581 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 24416: 00619659 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 24415: 006ce591 408 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 24416: 00619669 244 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 24417: 00b191f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 24418: 0045f5cd 260 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 24419: 00697b85 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 24419: 00697b95 58 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 24420: 009f73a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 24421: 00b19d96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 24422: 00b1996a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ 24423: 004cc375 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 24424: 005b8491 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 24424: 005b84a1 256 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 24425: 00abe074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 24426: 0053dca5 58 FUNC GLOBAL DEFAULT 12 helper_efdctsiz │ │ │ │ 24427: 00b18e0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 24428: 009fd070 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 24429: 006dd809 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 24429: 006dd819 58 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 24430: 00b17f8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 24431: 00b19260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ 24432: 004f23fd 6 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 24433: 0071a125 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 24434: 006ea609 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 24433: 0071a135 120 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 24434: 006ea619 108 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 24435: 00437da5 260 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 24436: 00b183d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 24437: 00708831 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 24437: 00708841 128 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 24438: 00395ed5 34 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ 24439: 00377759 28 FUNC GLOBAL DEFAULT 12 fp_port_set_settings │ │ │ │ - 24440: 00700fa5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 24441: 005d2b25 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 24440: 00700fb5 132 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 24441: 005d2b35 172 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 24442: 002c5011 12 FUNC GLOBAL DEFAULT 12 aml_or │ │ │ │ 24443: 004feb7d 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 24444: 006d6cb9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 24445: 00629e05 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 24444: 006d6cc9 376 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 24445: 00629e15 24 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 24446: 002860b1 192 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 24447: 00b17a9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_CLEAR_INSERTING_EVT_DSTATE │ │ │ │ 24448: 004e6d39 136 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 24449: 00aaf7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 24450: 00ab1904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 24451: 00ac2838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 24452: 00aae190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 24453: 00b19368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 24454: 00715bad 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 24454: 00715bbd 52 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 24455: 00b17f1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ 24456: 00a15d10 132 OBJECT GLOBAL DEFAULT 24 helper_info_DSCLIQ │ │ │ │ 24457: 004cd4d1 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 24458: 00b19be2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 24459: 005ce841 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 24459: 005ce851 96 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ 24460: 00a0a898 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsf │ │ │ │ - 24461: 006a8c29 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 24461: 006a8c39 204 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 24462: 00b18d82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ 24463: 00394801 92 FUNC GLOBAL DEFAULT 12 chrp_nvram_create_free_partition │ │ │ │ 24464: 004e054d 96 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 24465: 00a0a9a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfsi │ │ │ │ 24466: 00297601 24 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 24467: 003df679 108 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 24468: 003961e9 224 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 24469: 007337bd 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 24469: 007337cd 512 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 24470: 00a10904 132 OBJECT GLOBAL DEFAULT 24 helper_info_evfscmplt │ │ │ │ 24471: 00b17f70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 24472: 00b18da2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ 24473: 004f4fd9 104 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 24474: 00ab62f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 24475: 006f63ed 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 24475: 006f63fd 196 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 24476: 00ac45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 24477: 006c4bb5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 24477: 006c4bc5 84 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 24478: 00b18a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_SIZE_READ_DSTATE │ │ │ │ 24479: 00495725 1564 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 24480: 00275b1d 1996 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ 24481: 004f8abd 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 24482: 003e0a79 44 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 24483: 00abd128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 24484: 0062bad1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 24484: 0062bae1 112 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 24485: 00b186a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 24486: 00ab2728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 24487: 00ab6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 24488: 00537fa9 444 FUNC GLOBAL DEFAULT 12 helper_DTSTDGQ │ │ │ │ 24489: 00b1901c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 24490: 00355d31 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 24491: 00aaed04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ @@ -24497,66 +24497,66 @@ │ │ │ │ 24493: 009fae68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 24494: 00b19c30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 24495: 00ac1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 24496: 00b18c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 24497: 00b19a86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 24498: 003e3365 116 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ 24499: 004f91f9 20 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 24500: 0060646d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 24500: 0060647d 116 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 24501: 00ac3b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 24502: 006c8a55 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 24502: 006c8a65 200 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ 24503: 004e2365 84 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 24504: 00b198e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 24505: 00ab905c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 24506: 00aba308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 24507: 00b17e98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 24508: 00ab5604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 24509: 00b17a94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPUHP_ACPI_FW_REMOVE_INVALID_CPU_DSTATE │ │ │ │ 24510: 0043ff65 176 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 24511: 0073083d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 24511: 0073084d 836 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 24512: 00b19914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 24513: 00b1804c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 24514: 005ce7dd 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 24515: 0072fcf9 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 24516: 005ef8e9 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 24514: 005ce7ed 40 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 24515: 0072fd09 72 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 24516: 005ef8f9 212 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ 24517: 00458d65 412 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ 24518: 00aba648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HPET_TIMER_ID_OUT_OF_RANGE_EVENT │ │ │ │ 24519: 00abec74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_BLOCKTIME_END_ONE_EVENT │ │ │ │ 24520: 00545099 256 FUNC GLOBAL DEFAULT 12 helper_xvcvdpuxws │ │ │ │ - 24521: 0071a8d1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 24521: 0071a8e1 320 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 24522: 00b186d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 24523: 00ab943c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 24524: 00abdb84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 24525: 00b190e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 24526: 00b19038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 24527: 0054c795 92 FUNC GLOBAL DEFAULT 12 helper_vnmsubfp │ │ │ │ 24528: 004e8041 128 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 24529: 006991c9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 24530: 00622719 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 24529: 006991d9 268 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 24530: 00622729 98 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 24531: 00ab97cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 24532: 00623cc1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 24532: 00623cd1 160 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 24533: 0046dd21 280 FUNC GLOBAL DEFAULT 12 cpr_exec_input │ │ │ │ 24534: 00abad58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 24535: 00b19516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 24536: 005343d9 168 FUNC GLOBAL DEFAULT 12 ppc_maybe_bswap_register │ │ │ │ 24537: 004ed2d1 1364 FUNC GLOBAL DEFAULT 12 tcg_get_stats │ │ │ │ 24538: 004a0301 288 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 24539: 009bc6e8 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 24540: 0054ca61 70 FUNC GLOBAL DEFAULT 12 helper_VSUBUBS │ │ │ │ 24541: 004e88e1 136 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ 24542: 0045556d 116 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 24543: 00685e7d 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 24543: 00685e8d 172 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ 24544: 004f5c49 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ 24545: 00ac0064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REPLAY_GET_WORD_EVENT │ │ │ │ - 24546: 0073eb95 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ - 24547: 006ec029 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 24546: 0073eba5 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CPU_POLARIZATION_CHANGE_arg_members │ │ │ │ + 24547: 006ec039 16 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ 24548: 00a0a91c 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfuf │ │ │ │ - 24549: 00712bcd 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 24550: 0069c0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 24551: 006da6e5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 24549: 00712bdd 108 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 24550: 0069c0b1 58 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 24551: 006da6f5 58 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 24552: 00b1883c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 24553: 00a14b88 132 OBJECT GLOBAL DEFAULT 24 helper_info_DRSP │ │ │ │ 24554: 00a0aa24 132 OBJECT GLOBAL DEFAULT 24 helper_info_efdcfui │ │ │ │ 24555: 00ab911c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 24556: 00abbb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 24557: 00ab4f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 24558: 00ab962c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ @@ -24569,149 +24569,149 @@ │ │ │ │ 24565: 00b18b5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_H_RESIZE_HPT_PREPARE_DSTATE │ │ │ │ 24566: 004d08e9 448 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 24567: 0037c165 66 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ 24568: 0044d175 84 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 24569: 00b17954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 24570: 00b18a84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS6000MC_PARITY_READ_DSTATE │ │ │ │ 24571: 00b1909e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 24572: 005c2625 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 24572: 005c2635 2156 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 24573: 0053a78d 328 FUNC GLOBAL DEFAULT 12 helper_DSCRIQ │ │ │ │ 24574: 009f8c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 24575: 00ab2878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 24576: 0046a551 42 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 24577: 0071fa59 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 24578: 006f8e5d 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 24577: 0071fa69 52 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 24578: 006f8e6d 108 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 24579: 002881f1 176 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 24580: 006d2411 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 24581: 006bf091 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 24580: 006d2421 58 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 24581: 006bf0a1 58 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 24582: 00ab34e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 24583: 00aae060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 24584: 00b178e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 24585: 0053b4f5 78 FUNC GLOBAL DEFAULT 12 helper_store_fpscr │ │ │ │ 24586: 00b17fdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 24587: 006f07e1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 24587: 006f07f1 192 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 24588: 00430141 128 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 24589: 009f8420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 24590: 00ac2fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 24591: 00ac16e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 24592: 004cda35 72 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 24593: 00698ba9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 24593: 00698bb9 108 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 24594: 00aae6b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 24595: 00476c59 252 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 24596: 00aad448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 24597: 005d6559 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 24597: 005d6569 196 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 24598: 00abfb94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 24599: 0072bdc1 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 24600: 006c2fc1 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 24599: 0072bdd1 736 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 24600: 006c2fd1 132 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 24601: 00396cb5 34 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 24602: 00b16f8c 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 24603: 00b18c34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCR710_RESET_DSTATE │ │ │ │ 24604: 00ac42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ 24605: 00aacacc 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 24606: 006d4bed 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 24606: 006d4bfd 132 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 24607: 00b18cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 24608: 004767f5 76 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 24609: 003e4381 544 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 24610: 00ac0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ 24611: 00b179bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 24612: 00ac4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 24613: 009f088c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 24614: 006ed801 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 24614: 006ed811 142 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 24615: 004b5655 56 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 24616: 00abf244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 24617: 00a04fe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_VADDUWS │ │ │ │ 24618: 009f08bc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 24619: 00ac0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 24620: 00729c3d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 24621: 0065fa29 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 24620: 00729c4d 324 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 24621: 0065fa39 216 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 24622: 009f090c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 24623: 009f09ac 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 24624: 00aac7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 24625: 00b197f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 24626: 00b18484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CUDA_DATA_RECV_DSTATE │ │ │ │ - 24627: 00744f11 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 24627: 00744f21 6 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ 24628: 004dfecd 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 24629: 00290ec1 492 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ 24630: 004fb639 28 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchq_be │ │ │ │ - 24631: 005d4f75 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ - 24632: 005901e5 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ + 24631: 005d4f85 32 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 24632: 005901f9 24 FUNC GLOBAL DEFAULT 12 spr_read_lr │ │ │ │ 24633: 00b19026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 24634: 003d52ed 280 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 24635: 00abd660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_USER_DMA_UNMAP_EVENT │ │ │ │ 24636: 00b188fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 24637: 00b17d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 24638: 00b1957e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 24639: 00ab4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 24640: 006d335d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 24641: 005fdcfd 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 24640: 006d336d 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 24641: 005fdd0d 228 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 24642: 00abad68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 24643: 0032aa8d 428 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ 24644: 00b18b0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_RTAS_GET_SENSOR_STATE_NOT_SUPPORTED_DSTATE │ │ │ │ 24645: 00b19d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_GET_DSTATE │ │ │ │ 24646: 004dfe9d 48 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 24647: 006d69d9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 24647: 006d69e9 368 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 24648: 002c6059 168 FUNC GLOBAL DEFAULT 12 aml_lgreater_equal │ │ │ │ 24649: 00a16970 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCQP │ │ │ │ 24650: 005556c5 4 FUNC GLOBAL DEFAULT 12 ppc_cpu_debug_check_watchpoint │ │ │ │ 24651: 00b177e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 24652: 005e5a51 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 24652: 005e5a61 4 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 24653: 004ffbad 148 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ 24654: 004e1a59 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 24655: 00aaf23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 24656: 005d5ad9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 24657: 0073f21d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 24656: 005d5ae9 184 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 24657: 0073f22d 132 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 24658: 00aaff2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 24659: 006059ad 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 24659: 006059bd 16 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 24660: 00508349 68 FUNC GLOBAL DEFAULT 12 ppc40x_system_reset │ │ │ │ - 24661: 006b8b09 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 24661: 006b8b19 58 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 24662: 003b3f61 248 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 24663: 006e2ded 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ - 24664: 006bf2ad 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 24663: 006e2dfd 142 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertiesValuesList │ │ │ │ + 24664: 006bf2bd 58 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 24665: 00ac06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ 24666: 004e17c1 664 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 24667: 00b17a88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ACPI_PCI_UNPLUG_REQUEST_DSTATE │ │ │ │ 24668: 00abb5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 24669: 006e8be1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 24669: 006e8bf1 58 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 24670: 00b185f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 24671: 00ab7d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VOF_ERROR_UNKNOWN_SERVICE_EVENT │ │ │ │ 24672: 00ab36a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ 24673: 004e2af5 160 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 24674: 00b19280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 24675: 00b1917a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ 24676: 004e1e49 62 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 24677: 00627a8d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 24677: 00627a9d 492 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ 24678: 004e1e89 66 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ 24679: 004e1ecd 70 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 24680: 00b176a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 24681: 00abab28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_TIMER_GET_OUT_EVENT │ │ │ │ 24682: 00b1814e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 24683: 009bc700 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ 24684: 004f6a99 20 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 24685: 00b1917e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ 24686: 004e1f15 78 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 24687: 00b1793a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 24688: 00b19dee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 24689: 005960f5 280 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ - 24690: 005bc4ed 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 24689: 00596105 280 FUNC GLOBAL DEFAULT 12 decNumberScaleB │ │ │ │ + 24690: 005bc4fd 6 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 24691: 00ab6710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 24692: 005fe271 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 24692: 005fe281 400 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 24693: 00abc5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 24694: 006b63a5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 24694: 006b63b5 58 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 24695: 0053b631 14 FUNC GLOBAL DEFAULT 12 helper_float_check_status │ │ │ │ 24696: 00ab5434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 24697: 00a22bd4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 24698: 00ab4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TX_TFD_EVENT │ │ │ │ 24699: 00b18826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 24700: 00b199b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 24701: 00ab2808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 24702: 006ebe89 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 24702: 006ebe99 200 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 24703: 00b1870e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 24704: 00ab5544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 24705: 006aa22d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 24706: 006ed741 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 24705: 006aa23d 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 24706: 006ed751 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 24707: 00b19dca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SEV_DSTATE │ │ │ │ 24708: 00abfae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 24709: 00ab7f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_IOMMU_POST_LOAD_EVENT │ │ │ │ 24710: 00aadcb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ 24711: 00a02ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSCVSQQP │ │ │ │ 24712: 00ab000c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 24713: 00b1833a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ @@ -24719,183 +24719,183 @@ │ │ │ │ 24715: 004b38b1 116 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 24716: 00551cd5 54 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVB │ │ │ │ 24717: 00545b49 80 FUNC GLOBAL DEFAULT 12 helper_xvcvuxdsp │ │ │ │ 24718: 00a17654 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_40x_tsr │ │ │ │ 24719: 00551d7d 50 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVD │ │ │ │ 24720: 00b17630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ 24721: 004f6f19 20 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 24722: 006bbde9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 24722: 006bbdf9 140 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 24723: 00ab8e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 24724: 00b1872c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 24725: 005d4155 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 24725: 005d4165 146 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 24726: 00aaec24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 24727: 00b18e3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 24728: 00551d0d 56 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVH │ │ │ │ 24729: 00472185 108 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 24730: 00aae070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 24731: 0060c6f5 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 24732: 005b3ba9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 24731: 0060c705 120 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 24732: 005b3bb9 96 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 24733: 00b177c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 24734: 0046a1ad 26 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 24735: 004fb491 28 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orq_be │ │ │ │ 24736: 00b1861c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 24737: 00b17a04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 24738: 00b18e3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 24739: 006eefbd 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 24739: 006eefcd 16 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ 24740: 004f21f9 148 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 24741: 00ab8fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ 24742: 00457a29 64 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 24743: 00b19080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 24744: 005f6df1 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 24744: 005f6e01 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ 24745: 00a15c08 132 OBJECT GLOBAL DEFAULT 24 helper_info_DMULQ │ │ │ │ 24746: 00551d45 56 FUNC GLOBAL DEFAULT 12 helper_XXBLENDVW │ │ │ │ - 24747: 0065c531 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 24747: 0065c541 164 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 24748: 00906134 64 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 24749: 00ab1564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 24750: 00b1880e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 24751: 00692fe5 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 24751: 00692ff5 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ 24752: 004f482d 224 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 24753: 00ac1670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 24754: 00b187de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 24755: 0069c641 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 24755: 0069c651 58 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 24756: 003a3e19 316 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 24757: 006ff509 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 24757: 006ff519 142 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 24758: 00ac14b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_FAILED_NULL_VPA_ADDR_SET_EVENT │ │ │ │ 24759: 00b18030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 24760: 00abfd34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 24761: 0072b079 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 24761: 0072b089 164 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ 24762: 00a15764 132 OBJECT GLOBAL DEFAULT 24 helper_info_XSTSTDCSP │ │ │ │ 24763: 009f9734 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 24764: 00686b79 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 24764: 00686b89 420 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ 24765: 004c59d1 172 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 24766: 00404ead 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 24767: 00294f4d 100 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 24768: 005bc975 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 24768: 005bc985 92 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 24769: 00b17eee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 24770: 00aabedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ 24771: 00b18f80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_GPTIMER_WRITEL_DSTATE │ │ │ │ 24772: 004d75f9 136 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ 24773: 004830b5 164 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 24774: 0059d449 160 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ + 24774: 0059d459 160 FUNC GLOBAL DEFAULT 12 decDigitsFromDPD │ │ │ │ 24775: 0044e019 52 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 24776: 00ac2354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 24777: 006d253d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 24778: 006e2105 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 24779: 00695525 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 24780: 0065c8dd 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ - 24781: 007418d1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ + 24777: 006d254d 58 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 24778: 006e2115 58 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 24779: 00695535 528 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 24780: 0065c8ed 12 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 24781: 007418e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_CpuPolarizationInfo │ │ │ │ 24782: 009f94a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 24783: 006ede1d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 24783: 006ede2d 576 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 24784: 00b18a70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPC405EP_CLOCKS_COMPUTE_DSTATE │ │ │ │ 24785: 00264ce9 412 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 24786: 00b180be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 24787: 00ab67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 24788: 00ab9a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 24789: 00b196ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 24790: 00725831 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 24790: 00725841 34 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 24791: 00abf254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 24792: 005db111 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 24792: 005db121 10 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 24793: 00b175bd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 24794: 0035159d 82 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 24795: 00b1772a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 24796: 00286581 176 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 24797: 00aae130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 24798: 00ab96bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 24799: 00b1905a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 24800: 00b1817e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 24801: 00aba3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ 24802: 004ee561 34 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 24803: 00b1a31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 24804: 00b18884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ 24805: 0050cc95 112 FUNC GLOBAL DEFAULT 12 ppc4xx_dcr_realize │ │ │ │ - 24806: 00701d25 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 24806: 00701d35 196 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 24807: 00aac358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 24808: 00ab5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 24809: 00ab5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 24810: 00693801 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 24810: 00693811 172 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 24811: 00ac3420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 24812: 007271a9 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 24812: 007271b9 916 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 24813: 00b17c1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 24814: 00693775 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 24814: 00693785 140 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 24815: 00b175fd 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 24816: 006186c5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 24816: 006186d5 296 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 24817: 00ab5444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 24818: 00550771 68 FUNC GLOBAL DEFAULT 12 helper_vrefp │ │ │ │ 24819: 00abd0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 24820: 0069f091 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 24820: 0069f0a1 236 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ 24821: 0054c229 120 FUNC GLOBAL DEFAULT 12 helper_DIVWE │ │ │ │ - 24822: 007430f1 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 24822: 00743101 100 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 24823: 00b17736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 24824: 00ab3748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 24825: 00ab6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 24826: 00ab3308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 24827: 00abb960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ 24828: 004f69ed 172 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 24829: 00b193d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 24830: 00ab6240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 24831: 00470145 344 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 24832: 00b18c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 24833: 00647e0d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 24833: 00647e1d 296 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 24834: 0041c869 96 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 24835: 00b1a356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 24836: 00b17bbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 24837: 00ab4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 24838: 0054caed 66 FUNC GLOBAL DEFAULT 12 helper_VSUBUHS │ │ │ │ 24839: 00ab1f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 24840: 005d6459 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 24840: 005d6469 58 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 24841: 00b194f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 24842: 00ab6740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 24843: 00aae280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 24844: 002ec2ed 5608 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ 24845: 00a1775c 132 OBJECT GLOBAL DEFAULT 24 helper_info_store_booke_tcr │ │ │ │ - 24846: 00638581 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 24846: 00638591 612 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ 24847: 00a03c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_XXGENPCVBM_le_exp │ │ │ │ 24848: 004e0485 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 24849: 00abdfb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 24850: 00aae814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 24851: 00ac35f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 24852: 00ac2628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 24853: 00286421 176 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 24854: 002c10a9 168 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 24855: 00aafb8c 156 OBJECT GLOBAL DEFAULT 24 hw_dma_trace_events │ │ │ │ 24856: 00b1890c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ 24857: 002c4e41 176 FUNC GLOBAL DEFAULT 12 aml_to_buffer │ │ │ │ - 24858: 006d26e1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 24859: 00648e51 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 24858: 006d26f1 58 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 24859: 00648e61 528 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 24860: 00355be1 204 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 24861: 006d66b1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 24862: 006cdd51 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 24863: 0069afc1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 24861: 006d66c1 84 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 24862: 006cdd61 524 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 24863: 0069afd1 58 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 24864: 00470c49 4 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 24865: 006935f9 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 24865: 00693609 238 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 24866: 00aae944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ 24867: 0044d5bd 10 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 24868: 00ac0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 24869: 00b1785e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 24870: 007290f1 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 24871: 0062a449 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 24870: 00729101 60 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 24871: 0062a459 228 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 24872: 00ab9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ 24873: 0033ec89 128 FUNC GLOBAL DEFAULT 12 isa_bus_dma │ │ │ │ - 24874: 0072096d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 24874: 0072097d 6 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 24875: 00284f21 136 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 24876: 002f96e5 72 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 24877: 00ab7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPC_IRQ_SET_EXIT_EVENT │ │ │ │ 24878: 00b18866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 24879: 00b185e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 24880: 00ab3a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PMU_CMD_ADB_REQUEST_EVENT │ │ │ │ 24881: 002934a5 92 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 24882: 00404b49 216 FUNC GLOBAL DEFAULT 12 vfio_device_get_region_info_type │ │ │ │ 24883: 00ac34dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 24884: 004b2af1 4 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 24885: 006d3be9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 24885: 006d3bf9 132 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 24886: 00b17936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ 24887: 00424205 218 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ 24888: 00a15974 132 OBJECT GLOBAL DEFAULT 24 helper_info_XVCVSPBF16 │ │ │ │ - 24889: 00591dbd 18 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ - 24890: 0071ca0d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 24889: 00591dd1 18 FUNC GLOBAL DEFAULT 12 decContextRestoreStatus │ │ │ │ + 24890: 0071ca1d 74 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 24891: 00ab6e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 24892: 00b19fe0 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 24893: 0090626c 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 24894: 003a01b1 34 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 24895: 00b19b50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 24896: 00477315 1352 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 24897: 00372fad 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -25,15 +25,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux-armhf.so.3] │ │ │ │ 0x0000000c (INIT) 0x258e7c │ │ │ │ - 0x0000000d (FINI) 0x747cd0 │ │ │ │ + 0x0000000d (FINI) 0x747ce8 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x8f9628 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 3376 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x8fa358 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1d4 │ │ │ │ 0x00000005 (STRTAB) 0x8cc20 │ │ │ │ 0x00000006 (SYMTAB) 0x2b7f0 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e81dc5a4fd51e80379908eebede642baa9956055 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 5539644ab562fbaf56291ee9ccda781c7475b779 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -`U/lib/ld-linux-armhf.so.3 │ │ │ │ +y/lib/ld-linux-armhf.so.3 │ │ │ │ =D"tBR %F │ │ │ │ (0p{&o8d │ │ │ │ x9d.x{9, │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"^(6b │ │ │ │ .:Trq|xK │ │ │ │ t1k,e*F2v │ │ │ │ @@ -26438,15 +26438,15 @@ │ │ │ │ Hjm)hxD^ │ │ │ │ H@#)hxD^ │ │ │ │ H@#)hxD^ │ │ │ │ F9KyD@" │ │ │ │ H@#)hxD^ │ │ │ │ F2KyD@" │ │ │ │ H@#)hxD^ │ │ │ │ -RI"FRHyDxD] │ │ │ │ +RI"FRHyDxD^ │ │ │ │ @IAHyDxD] │ │ │ │ "6HyDxD] │ │ │ │ T0,J&KzD │ │ │ │ T@;J6KzD │ │ │ │ 5F:F │ │ │ │ +*nCFyD h$ │ │ │ │ pOyD h*nCFaX │ │ │ │ ,cFbF1F(F │ │ │ │ -*J1F(FzD │ │ │ │ +)J1F(FzD │ │ │ │ |J1F(FzD │ │ │ │ yJ1F(FzD │ │ │ │ AJ1F(FzD │ │ │ │ #-L(F~D|D │ │ │ │ #!L(F~D|D │ │ │ │ ?J1F(FzD │ │ │ │ hJ1F(FzD │ │ │ │ @@ -29518,35 +29517,36 @@ │ │ │ │ (&1F(FzD │ │ │ │ d%1F(FzD │ │ │ │ D%1F(FzD │ │ │ │ ;hyD h2FAX │ │ │ │ uJ1F(FzD │ │ │ │ PJ1F(FzD │ │ │ │ DJ1F(FzD │ │ │ │ -TJ1F(FzD │ │ │ │ -OJ1F(FzD │ │ │ │ -EJ1F(FzD │ │ │ │ +UJ1F(FzD │ │ │ │ +PJ1F(FzD │ │ │ │ +FJ1F(FzD │ │ │ │ `$1F(FzD │ │ │ │ p?yD hZX │ │ │ │ ~J1F(FzD │ │ │ │ p?8hyD h │ │ │ │ +m!"`!(F │ │ │ │ #)F(F?"A │ │ │ │ -`J1F(FzD │ │ │ │ +]J1F(FzD │ │ │ │ +m!"`!(F │ │ │ │ p?8hyD hJF[X │ │ │ │ +m!"`!(F │ │ │ │ XJNIzD;h │ │ │ │ 0&1F(FzD │ │ │ │ d%1F(FzD │ │ │ │ 4%1F(FzD │ │ │ │ -l'1F(FzD │ │ │ │ -<'1F(FzD │ │ │ │ +p'1F(FzD │ │ │ │ +@'1F(FzD │ │ │ │ 3F:F)F(FB │ │ │ │ -T&1F(FzD │ │ │ │ +X&1F(FzD │ │ │ │ + &1F(FzD │ │ │ │ D$1F(FzD │ │ │ │ p?8hyD hBF[X │ │ │ │ pJ1F(FzD │ │ │ │ #J1F(FzD │ │ │ │ [0*F8F!F │ │ │ │ #m!"`! F │ │ │ │ % yD h4hCX │ │ │ │ @@ -30182,15 +30182,15 @@ │ │ │ │ F0J|DyDzD │ │ │ │ HKF"F)FxD │ │ │ │ H{DyDh3xDt │ │ │ │ H{DyDh3xDt │ │ │ │ J IxD00zDyD │ │ │ │ HCF2F!FxD │ │ │ │ HCF:F1FxD> │ │ │ │ -H{DyDxDt │ │ │ │ +H{DyDxDs │ │ │ │ 0`D`05EE6h │ │ │ │ r7L8I{D|DyD │ │ │ │ r)L*I{D|DyD │ │ │ │ !K!F!L|D │ │ │ │ H{DyD(3xDs │ │ │ │ H{DyD(3xDs │ │ │ │ H{DyDD3xDs │ │ │ │ @@ -30804,15 +30804,15 @@ │ │ │ │ EIFH{DyDX3xD< │ │ │ │ CICH{DyDX3xD< │ │ │ │ r@IAH{DyDX3xD< │ │ │ │ >I>H{DyDX3xD< │ │ │ │ r;I instruction: 0xf8cc0c0c │ │ │ │ blmi 39fdbc │ │ │ │ adcsvc pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ed08 │ │ │ │ - subseq lr, ip, r4, lsr #23 │ │ │ │ - strdeq ip, [lr], #-14 │ │ │ │ - subeq ip, lr, r4, lsl r1 │ │ │ │ + ldrheq lr, [ip], #-188 @ 0xffffff44 │ │ │ │ + subeq ip, lr, r6, lsl r1 │ │ │ │ + subeq ip, lr, ip, lsr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3004 <__bss_end__@@Base+0xfe298c48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fdec │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], #1012 @ 0x3f4 │ │ │ │ - ldrheq pc, [ip], #-78 @ 0xffffffb2 @ │ │ │ │ - ldrdeq ip, [lr], #-224 @ 0xffffff20 │ │ │ │ - subeq ip, lr, sl, ror #29 │ │ │ │ + ldrsbeq pc, [ip], #-70 @ 0xffffffba @ │ │ │ │ + subeq ip, lr, r8, ror #29 │ │ │ │ + subeq ip, lr, r2, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3030 <__bss_end__@@Base+0xfe298c74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fe18 │ │ │ │ stmdbmi r4, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [sl], {253} @ 0xfd │ │ │ │ - subseq pc, ip, r2, asr #11 │ │ │ │ - strheq sp, [lr], #-20 @ 0xffffffec │ │ │ │ - subeq sp, lr, r2, asr #3 │ │ │ │ + ldrsbeq pc, [ip], #-90 @ 0xffffffa6 @ │ │ │ │ + subeq sp, lr, ip, asr #3 │ │ │ │ + ldrdeq sp, [lr], #-26 @ 0xffffffe6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb305c <__bss_end__@@Base+0xfe298ca0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fe44 │ │ │ │ stmdbmi r4, {r0, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r4], {253} @ 0xfd │ │ │ │ - subseq r1, sp, lr, lsl #1 │ │ │ │ - subeq sp, lr, r0, ror #25 │ │ │ │ - strdeq sp, [lr], #-194 @ 0xffffff3e │ │ │ │ + subseq r1, sp, r6, lsr #1 │ │ │ │ + strdeq sp, [lr], #-200 @ 0xffffff38 │ │ │ │ + subeq sp, lr, sl, lsl #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3088 <__bss_end__@@Base+0xfe298ccc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fe70 │ │ │ │ stmdbmi r5, {r1, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ecae │ │ │ │ - rsbeq pc, r0, lr, asr #3 │ │ │ │ - subeq r0, pc, r4, ror #11 │ │ │ │ - strdeq r0, [pc], #-80 @ │ │ │ │ + rsbeq pc, r0, r6, ror #3 │ │ │ │ + strdeq r0, [pc], #-92 @ │ │ │ │ + subeq r0, pc, r8, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb30b8 <__bss_end__@@Base+0xfe298cfc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fea0 │ │ │ │ stmdbmi r5, {r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec96 │ │ │ │ - rsbeq r1, r1, r2, lsr #32 │ │ │ │ - subeq r3, pc, r0, lsr pc @ │ │ │ │ - subeq r3, pc, r0, asr #30 │ │ │ │ + rsbeq r1, r1, sl, lsr r0 │ │ │ │ + subeq r3, pc, r8, asr #30 │ │ │ │ + subeq r3, pc, r8, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb30e8 <__bss_end__@@Base+0xfe298d2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35fed0 │ │ │ │ stmdbmi r4, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [lr], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r1, r1, r2, lsl #1 │ │ │ │ - subeq r4, pc, r0, lsr #2 │ │ │ │ - subeq r4, pc, r6, lsr r1 @ │ │ │ │ + mlseq r1, sl, r0, r1 │ │ │ │ + subeq r4, pc, r8, lsr r1 @ │ │ │ │ + subeq r4, pc, lr, asr #2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3114 <__bss_end__@@Base+0xfe298d58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39fefc │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stcl 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ - mlseq r1, r4, fp, r2 │ │ │ │ - subeq r9, pc, r2, lsr #15 │ │ │ │ - strheq r9, [pc], #-118 @ │ │ │ │ + rsbeq r2, r1, ip, lsr #23 │ │ │ │ + strheq r9, [pc], #-122 @ │ │ │ │ + subeq r9, pc, lr, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3144 <__bss_end__@@Base+0xfe298d88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ff2c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ mcrr 7, 15, pc, lr, cr13 @ │ │ │ │ - rsbeq r2, r1, r4, ror #22 │ │ │ │ - subeq r9, pc, r2, ror r7 @ │ │ │ │ - subeq r9, pc, r6, lsl #15 │ │ │ │ + rsbeq r2, r1, ip, ror fp │ │ │ │ + subeq r9, pc, sl, lsl #15 │ │ │ │ + umaaleq r9, pc, lr, r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3174 <__bss_end__@@Base+0xfe298db8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ff5c │ │ │ │ addcs pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ ldc 7, cr15, [r6], #-1012 @ 0xfffffc0c │ │ │ │ - rsbeq r2, r1, r0, lsr #27 │ │ │ │ - subeq r9, pc, r2, asr #14 │ │ │ │ - subeq r9, pc, r6, asr r7 @ │ │ │ │ + strhteq r2, [r1], #-216 @ 0xffffff28 │ │ │ │ + subeq r9, pc, sl, asr r7 @ │ │ │ │ + subeq r9, pc, lr, ror #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb31a4 <__bss_end__@@Base+0xfe298de8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ff8c │ │ │ │ eorcs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [lr], {253} @ 0xfd │ │ │ │ - rsbeq r2, r1, r0, ror sp │ │ │ │ - subeq r9, pc, r2, lsl r7 @ │ │ │ │ - subeq sl, pc, r6, asr #13 │ │ │ │ + rsbeq r2, r1, r8, lsl #27 │ │ │ │ + subeq r9, pc, sl, lsr #14 │ │ │ │ + ldrdeq sl, [pc], #-110 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb31d4 <__bss_end__@@Base+0xfe298e18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 39ffbc │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ec08 │ │ │ │ - rsbeq r3, r1, r4, lsl r1 │ │ │ │ - umaaleq fp, pc, sl, r2 @ │ │ │ │ - subeq fp, pc, ip, lsr #5 │ │ │ │ + rsbeq r3, r1, ip, lsr #2 │ │ │ │ + strheq fp, [pc], #-34 @ │ │ │ │ + subeq fp, pc, r4, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3204 <__bss_end__@@Base+0xfe298e48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 35ffec │ │ │ │ stmdbmi r4, {r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ffe9a010 <__bss_end__@@Base+0xff37fc54> │ │ │ │ - rsbeq r3, r1, r6, lsl #5 │ │ │ │ - subeq fp, pc, r8, asr #11 │ │ │ │ - ldrdeq fp, [pc], #-86 @ │ │ │ │ + mlseq r1, lr, r2, r3 │ │ │ │ + subeq fp, pc, r0, ror #11 │ │ │ │ + subeq fp, pc, lr, ror #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3230 <__bss_end__@@Base+0xfe298e74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0018 │ │ │ │ eorcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl ff89a040 <__bss_end__@@Base+0xfed7fc84> │ │ │ │ - rsbeq r3, r1, r8, asr r8 │ │ │ │ - strdeq lr, [pc], #-162 @ │ │ │ │ - subeq lr, pc, lr, lsr pc @ │ │ │ │ + rsbeq r3, r1, r0, ror r8 │ │ │ │ + subeq lr, pc, sl, lsl #22 │ │ │ │ + subeq lr, pc, r6, asr pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3260 <__bss_end__@@Base+0xfe298ea4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360048 │ │ │ │ stmdbmi r4, {r0, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff31a06c <__bss_end__@@Base+0xfe7ffcb0> │ │ │ │ - rsbeq r3, r1, r6, asr sl │ │ │ │ - subeq pc, pc, ip, lsl #14 │ │ │ │ - subeq pc, pc, lr, lsr #14 │ │ │ │ + rsbeq r3, r1, lr, ror #20 │ │ │ │ + subeq pc, pc, r4, lsr #14 │ │ │ │ + subeq pc, pc, r6, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb328c <__bss_end__@@Base+0xfe298ed0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360074 │ │ │ │ stmdbmi r4, {r1, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fed9a098 <__bss_end__@@Base+0xfe27fcdc> │ │ │ │ - rsbeq r4, r1, sl, ror #18 │ │ │ │ - subseq r4, r0, r8, ror #4 │ │ │ │ - subseq r4, r0, r6, ror r2 │ │ │ │ + rsbeq r4, r1, r2, lsl #19 │ │ │ │ + subseq r4, r0, r0, lsl #5 │ │ │ │ + subseq r4, r0, lr, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb32b8 <__bss_end__@@Base+0xfe298efc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a00a0 │ │ │ │ stmdbmi r5, {r0, r2, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb96 │ │ │ │ - rsbeq r5, r1, lr, asr #7 │ │ │ │ - ldrsbeq r5, [r0], #-208 @ 0xffffff30 │ │ │ │ - subseq r5, r0, r0, ror #27 │ │ │ │ + rsbeq r5, r1, r6, ror #7 │ │ │ │ + subseq r5, r0, r8, ror #27 │ │ │ │ + ldrsheq r5, [r0], #-216 @ 0xffffff28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb32e8 <__bss_end__@@Base+0xfe298f2c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a00d0 │ │ │ │ stmdbmi r5, {r0, r3, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb7e │ │ │ │ - strhteq r5, [r1], #-206 @ 0xffffff32 │ │ │ │ - subseq r7, r0, r4, ror #23 │ │ │ │ - subseq r7, r0, r4, ror ip │ │ │ │ + ldrdeq r5, [r1], #-198 @ 0xffffff3a @ │ │ │ │ + ldrsheq r7, [r0], #-188 @ 0xffffff44 │ │ │ │ + subseq r7, r0, ip, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3318 <__bss_end__@@Base+0xfe298f5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0100 │ │ │ │ subsne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl 1b9a128 <__bss_end__@@Base+0x107fd6c> │ │ │ │ - rsbeq r6, r1, r4, lsr #32 │ │ │ │ - subseq r8, r0, lr, asr #15 │ │ │ │ - ldrsbeq r8, [r0], #-126 @ 0xffffff82 │ │ │ │ + rsbeq r6, r1, ip, lsr r0 │ │ │ │ + subseq r8, r0, r6, ror #15 │ │ │ │ + ldrsheq r8, [r0], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3348 <__bss_end__@@Base+0xfe298f8c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0130 │ │ │ │ rsbne pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ bl 159a158 <__bss_end__@@Base+0xa7fd9c> │ │ │ │ - strdeq r5, [r1], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x0050879e │ │ │ │ - subseq r8, r0, lr, lsr #15 │ │ │ │ + rsbeq r6, r1, ip │ │ │ │ + ldrheq r8, [r0], #-118 @ 0xffffff8a │ │ │ │ + subseq r8, r0, r6, asr #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3378 <__bss_end__@@Base+0xfe298fbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0160 │ │ │ │ adcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ bl f9a188 <__bss_end__@@Base+0x47fdcc> │ │ │ │ - rsbeq r5, r1, r4, asr #31 │ │ │ │ - subseq r8, r0, lr, ror #14 │ │ │ │ - @ instruction: 0x0050879e │ │ │ │ + ldrdeq r5, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + subseq r8, r0, r6, lsl #15 │ │ │ │ + ldrheq r8, [r0], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb33a8 <__bss_end__@@Base+0xfe298fec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0190 │ │ │ │ andeq pc, r1, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ bl 99a1b8 │ │ │ │ - mlseq r1, r4, pc, r5 @ │ │ │ │ - subseq r8, r0, lr, lsr r7 │ │ │ │ - subseq r8, r0, r2, lsl r8 │ │ │ │ + rsbeq r5, r1, ip, lsr #31 │ │ │ │ + subseq r8, r0, r6, asr r7 │ │ │ │ + subseq r8, r0, sl, lsr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb33d8 <__bss_end__@@Base+0xfe29901c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a01c0 │ │ │ │ addsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eb06 │ │ │ │ - strhteq r3, [r2], #-236 @ 0xffffff14 │ │ │ │ - subseq r9, r0, lr, asr #24 │ │ │ │ - subseq fp, fp, r8, lsr sp │ │ │ │ + ldrdeq r3, [r2], #-228 @ 0xffffff1c @ │ │ │ │ + subseq r9, r0, r6, ror #24 │ │ │ │ + subseq fp, fp, r0, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3408 <__bss_end__@@Base+0xfe29904c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a01f0 │ │ │ │ rsbpl pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000eaee │ │ │ │ - strdeq r4, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq fp, r0, lr, lsl #3 │ │ │ │ - subseq fp, r0, r4, lsr #3 │ │ │ │ + rsbeq r4, r2, r8, lsl #6 │ │ │ │ + subseq fp, r0, r6, lsr #3 │ │ │ │ + ldrheq fp, [r0], #-28 @ 0xffffffe4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3438 <__bss_end__@@Base+0xfe29907c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0220 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-944 @ 0xfffffc50 │ │ │ │ b ff79a248 <__bss_end__@@Base+0xfec7fe8c> │ │ │ │ - mlseq r5, r4, lr, lr │ │ │ │ - strheq fp, [pc], #-178 @ │ │ │ │ - subeq fp, pc, r6, asr #23 │ │ │ │ + rsbeq lr, r5, ip, lsr #29 │ │ │ │ + subeq fp, pc, sl, asr #23 │ │ │ │ + ldrdeq fp, [pc], #-190 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3468 <__bss_end__@@Base+0xfe2990ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0250 │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b ff19a278 <__bss_end__@@Base+0xfe67febc> │ │ │ │ - rsbeq lr, r5, r4, ror #28 │ │ │ │ - subseq r2, r1, sl, asr r6 │ │ │ │ - subseq r2, r1, r6, ror #12 │ │ │ │ + rsbeq lr, r5, ip, ror lr │ │ │ │ + subseq r2, r1, r2, ror r6 │ │ │ │ + subseq r2, r1, lr, ror r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3498 <__bss_end__@@Base+0xfe2990dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0280 │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ b feb9a2a8 <__bss_end__@@Base+0xfe07feec> │ │ │ │ - rsbeq lr, r5, r4, lsr lr │ │ │ │ - subseq r2, r1, sl, lsr #12 │ │ │ │ - subseq r2, r1, lr, asr #12 │ │ │ │ + rsbeq lr, r5, ip, asr #28 │ │ │ │ + subseq r2, r1, r2, asr #12 │ │ │ │ + subseq r2, r1, r6, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb34c8 <__bss_end__@@Base+0xfe29910c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a02b0 │ │ │ │ addne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-1000 @ 0xfffffc18 │ │ │ │ b fe59a2d8 <__bss_end__@@Base+0xfda7ff1c> │ │ │ │ - rsbeq lr, r5, r4, lsl #28 │ │ │ │ - ldrsheq r2, [r1], #-90 @ 0xffffffa6 │ │ │ │ - subseq r2, r1, sl, lsr r6 │ │ │ │ + rsbeq lr, r5, ip, lsl lr │ │ │ │ + subseq r2, r1, r2, lsl r6 │ │ │ │ + subseq r2, r1, r2, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb34f8 <__bss_end__@@Base+0xfe29913c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e02e0 │ │ │ │ adcspl pc, r4, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, r6, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea74 │ │ │ │ - ldrdeq lr, [r5], #-212 @ 0xffffff2c @ │ │ │ │ - subseq r2, r1, r2, lsr #3 │ │ │ │ - subseq r2, r1, r8, ror r6 │ │ │ │ + rsbeq lr, r5, ip, ror #27 │ │ │ │ + ldrheq r2, [r1], #-26 @ 0xffffffe6 │ │ │ │ + @ instruction: 0x00512690 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb352c <__bss_end__@@Base+0xfe299170> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e0314 │ │ │ │ sbcpl pc, r1, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrsvc pc, lr, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea5a │ │ │ │ - rsbeq lr, r5, r0, lsr #27 │ │ │ │ - subseq r2, r1, lr, ror #2 │ │ │ │ - subseq r2, r1, r4, asr #12 │ │ │ │ + strhteq lr, [r5], #-216 @ 0xffffff28 │ │ │ │ + subseq r2, r1, r6, lsl #3 │ │ │ │ + subseq r2, r1, ip, asr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3560 <__bss_end__@@Base+0xfe2991a4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e0348 │ │ │ │ eormi pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73a6f503 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000ea40 │ │ │ │ - rsbeq lr, r5, ip, ror #26 │ │ │ │ - subseq r2, r1, sl, lsr r1 │ │ │ │ - subseq r2, r1, r0, lsr r6 │ │ │ │ + rsbeq lr, r5, r4, lsl #27 │ │ │ │ + subseq r2, r1, r2, asr r1 │ │ │ │ + subseq r2, r1, r8, asr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3594 <__bss_end__@@Base+0xfe2991d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a037c │ │ │ │ rsbsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ b c1a3a4 <__bss_end__@@Base+0xfffe8> │ │ │ │ - rsbeq r1, r6, ip, lsr #3 │ │ │ │ - subseq r2, r1, lr, lsr #10 │ │ │ │ - subseq r2, r1, sl, lsr r5 │ │ │ │ + rsbeq r1, r6, r4, asr #3 │ │ │ │ + subseq r2, r1, r6, asr #10 │ │ │ │ + subseq r2, r1, r2, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb35c4 <__bss_end__@@Base+0xfe299208> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a03ac │ │ │ │ sbcvc pc, r6, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ - b 61a3d4 │ │ │ │ - rsbeq r1, r6, ip, ror r1 │ │ │ │ - ldrsheq r2, [r1], #-78 @ 0xffffffb2 │ │ │ │ - subseq r2, r1, r2, lsr #10 │ │ │ │ + b 61a3d4 │ │ │ │ + mlseq r6, r4, r1, r1 │ │ │ │ + subseq r2, r1, r6, lsl r5 │ │ │ │ + subseq r2, r1, sl, lsr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb35f4 <__bss_end__@@Base+0xfe299238> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a03dc │ │ │ │ stmdbmi r5, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9f8 │ │ │ │ - rsbeq r1, r6, lr, ror #14 │ │ │ │ - subeq lr, pc, r8, lsr sl @ │ │ │ │ - subeq lr, pc, ip, asr #20 │ │ │ │ + rsbeq r1, r6, r6, lsl #15 │ │ │ │ + subeq lr, pc, r0, asr sl @ │ │ │ │ + subeq lr, pc, r4, ror #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3624 <__bss_end__@@Base+0xfe299268> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a040c │ │ │ │ addscs pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-900 @ 0xfffffc7c │ │ │ │ ldmib lr, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r6, ip, lsr r7 │ │ │ │ - ldrsheq r8, [r1], #-30 @ 0xffffffe2 │ │ │ │ - subseq r8, r1, sl, lsr #5 │ │ │ │ + rsbeq r1, r6, r4, asr r7 │ │ │ │ + subseq r8, r1, r6, lsl r2 │ │ │ │ + subseq r8, r1, r2, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3654 <__bss_end__@@Base+0xfe299298> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a043c │ │ │ │ rsbsmi pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-980 @ 0xfffffc2c │ │ │ │ stmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r1, r6, ip, lsl #14 │ │ │ │ - subseq r8, r1, lr, asr #3 │ │ │ │ - ldrsheq r8, [r1], #-46 @ 0xffffffd2 │ │ │ │ + rsbeq r1, r6, r4, lsr #14 │ │ │ │ + subseq r8, r1, r6, ror #3 │ │ │ │ + subseq r8, r1, r6, lsl r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3684 <__bss_end__@@Base+0xfe2992c8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a046c │ │ │ │ subne pc, fp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e9b0 │ │ │ │ - rsbeq r1, r6, r4, lsr sp │ │ │ │ - subseq r9, r1, lr, asr #28 │ │ │ │ - subseq r9, r1, ip, asr lr │ │ │ │ + rsbeq r1, r6, ip, asr #26 │ │ │ │ + subseq r9, r1, r6, ror #28 │ │ │ │ + subseq r9, r1, r4, ror lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb36b4 <__bss_end__@@Base+0xfe2992f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a049c │ │ │ │ adcsvs pc, fp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmib r6, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r2, r6, ip, ror #19 │ │ │ │ - subseq fp, r1, sl, ror #17 │ │ │ │ - ldrsheq fp, [r1], #-138 @ 0xffffff76 │ │ │ │ + rsbeq r2, r6, r4, lsl #20 │ │ │ │ + subseq fp, r1, r2, lsl #18 │ │ │ │ + subseq fp, r1, r2, lsl r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb36e4 <__bss_end__@@Base+0xfe299328> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a04cc │ │ │ │ andne pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldmdb lr!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r3, r6, r4, lsr r8 │ │ │ │ - subseq r2, r2, r2, ror #10 │ │ │ │ - subseq r2, r2, sl, ror #10 │ │ │ │ + rsbeq r3, r6, ip, asr #16 │ │ │ │ + subseq r2, r2, sl, ror r5 │ │ │ │ + subseq r2, r2, r2, lsl #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3714 <__bss_end__@@Base+0xfe299358> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a04fc │ │ │ │ andscc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stmdb r6!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r5, r6, r4, lsr #32 │ │ │ │ - subseq sl, r2, sl, lsr #25 │ │ │ │ - ldrheq sl, [r2], #-202 @ 0xffffff36 │ │ │ │ + rsbeq r5, r6, ip, lsr r0 │ │ │ │ + subseq sl, r2, r2, asr #25 │ │ │ │ + ldrsbeq sl, [r2], #-194 @ 0xffffff3e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3744 <__bss_end__@@Base+0xfe299388> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36052c │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r0, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strhteq r5, [r6], #-110 @ 0xffffff92 │ │ │ │ - subseq ip, r2, r4, ror lr │ │ │ │ - subseq ip, r2, lr, lsl #29 │ │ │ │ + ldrdeq r5, [r6], #-102 @ 0xffffff9a @ │ │ │ │ + subseq ip, r2, ip, lsl #29 │ │ │ │ + subseq ip, r2, r6, lsr #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3770 <__bss_end__@@Base+0xfe2993b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360558 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r6, lr, ror #24 │ │ │ │ - subeq ip, lr, ip, lsl #16 │ │ │ │ - subeq ip, lr, r6, lsr #16 │ │ │ │ + rsbeq r5, r6, r6, lsl #25 │ │ │ │ + subeq ip, lr, r4, lsr #16 │ │ │ │ + subeq ip, lr, lr, lsr r8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb379c <__bss_end__@@Base+0xfe2993e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0584 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-928 @ 0xfffffc60 │ │ │ │ stmdb r2!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r6, ip, lsl #31 │ │ │ │ - strdeq r7, [pc], #-246 @ │ │ │ │ - subseq lr, r2, sl, lsl #18 │ │ │ │ + rsbeq r5, r6, r4, lsr #31 │ │ │ │ + subeq r8, pc, lr │ │ │ │ + subseq lr, r2, r2, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb37cc <__bss_end__@@Base+0xfe299410> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a05b4 │ │ │ │ addcc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-976 @ 0xfffffc30 │ │ │ │ stmdb sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r5, r6, ip, asr pc │ │ │ │ - ldrheq lr, [r2], #-142 @ 0xffffff72 │ │ │ │ - subeq r3, pc, r6, ror #18 │ │ │ │ + rsbeq r5, r6, r4, ror pc │ │ │ │ + ldrsbeq lr, [r2], #-134 @ 0xffffff7a │ │ │ │ + subeq r3, pc, lr, ror r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb37fc <__bss_end__@@Base+0xfe299440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a05e4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8f4 │ │ │ │ - rsbeq r6, r6, lr, lsr #6 │ │ │ │ - subeq lr, pc, r0, lsr r8 @ │ │ │ │ - subeq lr, pc, r0, lsl #17 │ │ │ │ + rsbeq r6, r6, r6, asr #6 │ │ │ │ + subeq lr, pc, r8, asr #16 │ │ │ │ + umaaleq lr, pc, r8, r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb382c <__bss_end__@@Base+0xfe299470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0614 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e8dc │ │ │ │ - strdeq r6, [r6], #-46 @ 0xffffffd2 @ │ │ │ │ - subeq lr, pc, r0, lsl #16 │ │ │ │ - subeq lr, pc, r0, asr r8 @ │ │ │ │ + rsbeq r6, r6, r6, lsl r3 │ │ │ │ + subeq lr, pc, r8, lsl r8 @ │ │ │ │ + subeq lr, pc, r8, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb385c <__bss_end__@@Base+0xfe2994a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0644 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-808 @ 0xfffffcd8 │ │ │ │ stmia r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r6, r6, ip, ror #11 │ │ │ │ - subeq r7, pc, r6, lsr pc @ │ │ │ │ - subseq lr, r2, sl, asr #16 │ │ │ │ + rsbeq r6, r6, r4, lsl #12 │ │ │ │ + subeq r7, pc, lr, asr #30 │ │ │ │ + subseq lr, r2, r2, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb388c <__bss_end__@@Base+0xfe2994d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0674 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-832 @ 0xfffffcc0 │ │ │ │ stmia sl!, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - strhteq r6, [r6], #-92 @ 0xffffffa4 │ │ │ │ - subeq fp, pc, lr, asr r7 @ │ │ │ │ - subeq fp, pc, r2, ror r7 @ │ │ │ │ + ldrdeq r6, [r6], #-84 @ 0xffffffac @ │ │ │ │ + subeq fp, pc, r6, ror r7 @ │ │ │ │ + subeq fp, pc, sl, lsl #15 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb38bc <__bss_end__@@Base+0xfe299500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a06a4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e894 │ │ │ │ - rsbeq r6, r6, lr, lsl #11 │ │ │ │ - subseq r0, r3, ip, lsr r4 │ │ │ │ - subseq r0, r3, r4, lsr #15 │ │ │ │ + rsbeq r6, r6, r6, lsr #11 │ │ │ │ + subseq r0, r3, r4, asr r4 │ │ │ │ + ldrheq r0, [r3], #-124 @ 0xffffff84 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb38ec <__bss_end__@@Base+0xfe299530> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a06d4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e87c │ │ │ │ - rsbeq r6, r6, lr, asr r5 │ │ │ │ - subseq r0, r3, ip, ror r4 │ │ │ │ - subseq r0, r3, r0, lsr #9 │ │ │ │ + rsbeq r6, r6, r6, ror r5 │ │ │ │ + @ instruction: 0x00530494 │ │ │ │ + ldrheq r0, [r3], #-72 @ 0xffffffb8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb391c <__bss_end__@@Base+0xfe299560> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0704 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e864 │ │ │ │ - rsbeq r6, r6, lr, lsr #10 │ │ │ │ - subeq r3, pc, ip, ror #17 │ │ │ │ - subeq r3, pc, r0, lsl #18 │ │ │ │ + rsbeq r6, r6, r6, asr #10 │ │ │ │ + subeq r3, pc, r4, lsl #18 │ │ │ │ + subeq r3, pc, r8, lsl r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb394c <__bss_end__@@Base+0xfe299590> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0734 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ stmda sl, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r6, r6, r8, lsl #26 │ │ │ │ - umaaleq fp, pc, lr, r6 @ │ │ │ │ - strheq fp, [pc], #-98 @ │ │ │ │ + rsbeq r6, r6, r0, lsr #26 │ │ │ │ + strheq fp, [pc], #-102 @ │ │ │ │ + subeq fp, pc, sl, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb397c <__bss_end__@@Base+0xfe2995c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0764 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e834 │ │ │ │ - rsbeq r8, r6, r2, rrx │ │ │ │ - subeq ip, lr, r0, lsl #12 │ │ │ │ - subseq sp, r2, ip, lsl pc │ │ │ │ + rsbeq r8, r6, sl, ror r0 │ │ │ │ + subeq ip, lr, r8, lsl r6 │ │ │ │ + subseq sp, r2, r4, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb39ac <__bss_end__@@Base+0xfe2995f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0794 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmpcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fd4478 │ │ │ │ svclt 0x0000e81c │ │ │ │ - rsbeq r8, r6, r2, lsr r0 │ │ │ │ - ldrdeq ip, [lr], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r8, r6, sl, asr #32 │ │ │ │ subeq ip, lr, r8, ror #11 │ │ │ │ + subeq ip, lr, r0, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb39dc <__bss_end__@@Base+0xfe299620> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a07c4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ stmda r2, {r0, r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r8, r6, r8, lsr r4 │ │ │ │ - subeq fp, pc, lr, lsl #12 │ │ │ │ - subeq fp, pc, r2, lsr #12 │ │ │ │ + rsbeq r8, r6, r0, asr r4 │ │ │ │ + subeq fp, pc, r6, lsr #12 │ │ │ │ + subeq fp, pc, sl, lsr r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3a0c <__bss_end__@@Base+0xfe299650> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a07f4 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ svc 0x00eaf7fc │ │ │ │ - rsbeq r8, r6, ip, lsr r6 │ │ │ │ - ldrdeq fp, [pc], #-94 @ │ │ │ │ - strdeq fp, [pc], #-82 @ │ │ │ │ + rsbeq r8, r6, r4, asr r6 │ │ │ │ + strdeq fp, [pc], #-86 @ │ │ │ │ + subeq fp, pc, sl, lsl #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3a3c <__bss_end__@@Base+0xfe299680> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0824 │ │ │ │ sbcscc pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ svc 0x00d2f7fc │ │ │ │ - rsbeq r8, r6, ip, lsl #12 │ │ │ │ - subseq r1, r4, lr, lsr #18 │ │ │ │ - subseq r1, r4, lr, asr #18 │ │ │ │ + rsbeq r8, r6, r4, lsr #12 │ │ │ │ + subseq r1, r4, r6, asr #18 │ │ │ │ + subseq r1, r4, r6, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3a6c <__bss_end__@@Base+0xfe2996b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0854 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ svc 0x00baf7fc │ │ │ │ - rsbeq r8, r6, r0, lsr fp │ │ │ │ - subeq fp, pc, lr, ror r5 @ │ │ │ │ - umaaleq fp, pc, r2, r5 @ │ │ │ │ + rsbeq r8, r6, r8, asr #22 │ │ │ │ + umaaleq fp, pc, r6, r5 @ │ │ │ │ + subeq fp, pc, sl, lsr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3a9c <__bss_end__@@Base+0xfe2996e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0884 │ │ │ │ stmdbmi r5, {r0, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000efa4 │ │ │ │ - rsbeq r8, r6, r2, lsl #22 │ │ │ │ - subseq r1, r4, ip, ror #10 │ │ │ │ - subseq r2, r4, r0, asr #5 │ │ │ │ + rsbeq r8, r6, sl, lsl fp │ │ │ │ + subseq r1, r4, r4, lsl #11 │ │ │ │ + ldrsbeq r2, [r4], #-40 @ 0xffffffd8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3acc <__bss_end__@@Base+0xfe299710> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a08b4 │ │ │ │ subsvc pc, r4, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ svc 0x008af7fc │ │ │ │ - ldrdeq r8, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r2, r4, lr, lsl #3 │ │ │ │ - ldrheq r2, [r4], #-34 @ 0xffffffde │ │ │ │ + rsbeq r8, r6, r8, ror #21 │ │ │ │ + subseq r2, r4, r6, lsr #3 │ │ │ │ + subseq r2, r4, sl, asr #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3afc <__bss_end__@@Base+0xfe299740> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a08e4 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef74 │ │ │ │ - rsbeq r8, r6, r2, lsr #21 │ │ │ │ - subeq r3, pc, ip, lsl #14 │ │ │ │ - subeq r3, pc, r0, lsr #14 │ │ │ │ + strhteq r8, [r6], #-170 @ 0xffffff56 │ │ │ │ + subeq r3, pc, r4, lsr #14 │ │ │ │ + subeq r3, pc, r8, lsr r7 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedb3b2c <__bss_end__@@Base+0xfe299770> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r8, {r3, r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi r4, [r8], #-3080 @ 0xfffff3f8 │ │ │ │ b fe81a934 <__bss_end__@@Base+0xfdd00578> │ │ │ │ ldrbtmi r4, [ip], #-2823 @ 0xfffff4f9 │ │ │ │ subcs r4, r9, #458752 @ 0x70000 │ │ │ │ ldrbtmi r2, [r8], #-257 @ 0xfffffeff │ │ │ │ pop {r0, r1, r5, r6, r7, fp, ip, lr} │ │ │ │ ldmdavs fp, {r4, lr} │ │ │ │ - bllt 71a944 │ │ │ │ - subseq r2, r4, sl, ror r2 │ │ │ │ + bllt 71a944 │ │ │ │ + @ instruction: 0x00542292 │ │ │ │ rsbseq lr, r8, r2, lsl r0 │ │ │ │ andeq r4, r0, r8, asr #19 │ │ │ │ - subseq r2, r4, sl, ror r2 │ │ │ │ + @ instruction: 0x00542292 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3b6c <__bss_end__@@Base+0xfe2997b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0954 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef3c │ │ │ │ - rsbeq r8, r6, r2, ror #29 │ │ │ │ - subeq ip, lr, r0, lsl r4 │ │ │ │ + strdeq r8, [r6], #-234 @ 0xffffff16 @ │ │ │ │ subeq ip, lr, r8, lsr #8 │ │ │ │ + subeq ip, lr, r0, asr #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3b9c <__bss_end__@@Base+0xfe2997e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0984 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ef24 │ │ │ │ - rsbeq sl, r6, r2, ror r5 │ │ │ │ - subeq r3, pc, ip, ror #12 │ │ │ │ - subeq r3, pc, r0, lsl #13 │ │ │ │ + rsbeq sl, r6, sl, lsl #11 │ │ │ │ + subeq r3, pc, r4, lsl #13 │ │ │ │ + umaaleq r3, pc, r8, r6 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3bcc <__bss_end__@@Base+0xfe299810> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a09b4 │ │ │ │ sbcsvc pc, r0, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ svc 0x000af7fc │ │ │ │ - rsbeq sl, r6, r8, ror r6 │ │ │ │ - subseq r7, r4, sl, lsr #31 │ │ │ │ - ldrheq r7, [r4], #-254 @ 0xffffff02 │ │ │ │ + mlseq r6, r0, r6, sl │ │ │ │ + subseq r7, r4, r2, asr #31 │ │ │ │ + ldrsbeq r7, [r4], #-246 @ 0xffffff0a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3bfc <__bss_end__@@Base+0xfe299840> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a09e4 │ │ │ │ sbcsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ mrc 7, 7, APSR_nzcv, cr2, cr12, {7} │ │ │ │ - rsbeq sl, r6, r8, asr #12 │ │ │ │ - subseq r7, r4, sl, ror pc │ │ │ │ - subseq r7, r4, r2, lsr #31 │ │ │ │ + rsbeq sl, r6, r0, ror #12 │ │ │ │ + @ instruction: 0x00547f92 │ │ │ │ + ldrheq r7, [r4], #-250 @ 0xffffff06 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3c2c <__bss_end__@@Base+0xfe299870> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0a14 │ │ │ │ adccc pc, pc, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ mrc 7, 6, APSR_nzcv, cr10, cr12, {7} │ │ │ │ - rsbeq sl, r6, r8, lsl r6 │ │ │ │ - subseq r7, r4, sl, asr #30 │ │ │ │ - subseq r7, r4, r6, lsl #31 │ │ │ │ + rsbeq sl, r6, r0, lsr r6 │ │ │ │ + subseq r7, r4, r2, ror #30 │ │ │ │ + @ instruction: 0x00547f9e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3c5c <__bss_end__@@Base+0xfe2998a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360a44 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 6, pc, cr4, cr12, {7} @ │ │ │ │ - ldrdeq sl, [r6], #-222 @ 0xffffff22 @ │ │ │ │ - subeq ip, lr, r0, lsr #6 │ │ │ │ - subeq ip, lr, sl, lsr r3 │ │ │ │ + strdeq sl, [r6], #-214 @ 0xffffff2a @ │ │ │ │ + subeq ip, lr, r8, lsr r3 │ │ │ │ + subeq ip, lr, r2, asr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3c88 <__bss_end__@@Base+0xfe2998cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0a70 │ │ │ │ eorscc pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mcr 7, 5, pc, cr12, cr12, {7} @ │ │ │ │ - strhteq sl, [r6], #-208 @ 0xffffff30 │ │ │ │ - subseq sl, r4, sl, lsl #5 │ │ │ │ - @ instruction: 0x0054a29a │ │ │ │ + rsbeq sl, r6, r8, asr #27 │ │ │ │ + subseq sl, r4, r2, lsr #5 │ │ │ │ + ldrheq sl, [r4], #-34 @ 0xffffffde │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3cb8 <__bss_end__@@Base+0xfe2998fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0aa0 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee96 │ │ │ │ - rsbeq fp, r6, ip, lsl #1 │ │ │ │ - subeq fp, pc, r2, lsr r3 @ │ │ │ │ - subeq fp, pc, r8, asr #6 │ │ │ │ + rsbeq fp, r6, r4, lsr #1 │ │ │ │ + subeq fp, pc, sl, asr #6 │ │ │ │ + subeq fp, pc, r0, ror #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3ce8 <__bss_end__@@Base+0xfe29992c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0ad0 │ │ │ │ andvs pc, r5, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ mrc 7, 3, APSR_nzcv, cr12, cr12, {7} │ │ │ │ - rsbeq fp, r6, ip, asr r0 │ │ │ │ - subseq fp, r4, sl, asr #25 │ │ │ │ - ldrsbeq fp, [r4], #-198 @ 0xffffff3a │ │ │ │ + rsbeq fp, r6, r4, ror r0 │ │ │ │ + subseq fp, r4, r2, ror #25 │ │ │ │ + subseq fp, r4, lr, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3d18 <__bss_end__@@Base+0xfe29995c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360b00 │ │ │ │ stmdbmi r4, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 3, pc, cr6, cr12, {7} @ │ │ │ │ - rsbeq fp, r6, lr, ror #25 │ │ │ │ - ldrsbeq r1, [r5], #-44 @ 0xffffffd4 │ │ │ │ - subseq r1, r5, lr, lsl r3 │ │ │ │ + rsbeq fp, r6, r6, lsl #26 │ │ │ │ + ldrsheq r1, [r5], #-36 @ 0xffffffdc │ │ │ │ + subseq r1, r5, r6, lsr r3 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3d44 <__bss_end__@@Base+0xfe299988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0b2c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ee50 │ │ │ │ - rsbeq fp, r6, r2, asr #25 │ │ │ │ - subeq ip, lr, r8, lsr r2 │ │ │ │ + ldrdeq fp, [r6], #-202 @ 0xffffff36 @ │ │ │ │ subeq ip, lr, r0, asr r2 │ │ │ │ + subeq ip, lr, r8, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3d74 <__bss_end__@@Base+0xfe2999b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0b5c │ │ │ │ addvc pc, r4, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mrc 7, 1, APSR_nzcv, cr6, cr12, {7} │ │ │ │ - rsbeq ip, r6, r4, ror #17 │ │ │ │ - @ instruction: 0x0055469e │ │ │ │ - @ instruction: 0x0055479a │ │ │ │ + strdeq ip, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + ldrheq r4, [r5], #-102 @ 0xffffff9a │ │ │ │ + ldrheq r4, [r5], #-114 @ 0xffffff8e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3da4 <__bss_end__@@Base+0xfe2999e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0b8c │ │ │ │ sbcsvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-948 @ 0xfffffc4c │ │ │ │ mrc 7, 0, APSR_nzcv, cr14, cr12, {7} │ │ │ │ - rsbeq ip, r6, ip, lsl sl │ │ │ │ - subseq r4, r5, r6, lsl #27 │ │ │ │ - @ instruction: 0x00554d96 │ │ │ │ + rsbeq ip, r6, r4, lsr sl │ │ │ │ + @ instruction: 0x00554d9e │ │ │ │ + subseq r4, r5, lr, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3dd4 <__bss_end__@@Base+0xfe299a18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0bbc │ │ │ │ adccs pc, r3, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ mcr 7, 0, pc, cr6, cr12, {7} @ │ │ │ │ - strhteq sp, [r6], #-36 @ 0xffffffdc │ │ │ │ - subeq r8, pc, r2, ror #21 │ │ │ │ - subseq r6, r1, r2, ror #24 │ │ │ │ + rsbeq sp, r6, ip, asr #5 │ │ │ │ + strdeq r8, [pc], #-170 @ │ │ │ │ + subseq r6, r1, sl, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e04 <__bss_end__@@Base+0xfe299a48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0bec │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-872 @ 0xfffffc98 │ │ │ │ stcl 7, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ - rsbeq sp, r6, r4, lsl #5 │ │ │ │ - strheq r8, [pc], #-162 @ │ │ │ │ - subseq r6, r1, r2, lsr ip │ │ │ │ + mlseq r6, ip, r2, sp │ │ │ │ + subeq r8, pc, sl, asr #21 │ │ │ │ + subseq r6, r1, sl, asr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e34 <__bss_end__@@Base+0xfe299a78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0c1c │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ ldcl 7, cr15, [r6, #1008] @ 0x3f0 │ │ │ │ - rsbeq sp, r6, r4, asr r2 │ │ │ │ - subeq r8, pc, r2, lsl #21 │ │ │ │ - subseq r6, r1, r2, lsl #24 │ │ │ │ + rsbeq sp, r6, ip, ror #4 │ │ │ │ + umaaleq r8, pc, sl, sl @ │ │ │ │ + subseq r6, r1, sl, lsl ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e64 <__bss_end__@@Base+0xfe299aa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0c4c │ │ │ │ andne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-796 @ 0xfffffce4 │ │ │ │ ldc 7, cr15, [lr, #1008]! @ 0x3f0 │ │ │ │ - rsbeq lr, r6, ip │ │ │ │ - subseq r6, r5, lr, lsr #30 │ │ │ │ - subseq r6, r5, lr, lsl #31 │ │ │ │ + rsbeq lr, r6, r4, lsr #32 │ │ │ │ + subseq r6, r5, r6, asr #30 │ │ │ │ + subseq r6, r5, r6, lsr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3e94 <__bss_end__@@Base+0xfe299ad8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 360c7c │ │ │ │ stmdbmi r4, {r0, r2, r3, r4, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8, #1008]! @ 0x3f0 │ │ │ │ - strdeq lr, [r6], #-106 @ 0xffffff96 @ │ │ │ │ - subseq r9, r5, r0, lsl r5 │ │ │ │ - ldrsbeq pc, [r5], #-142 @ 0xffffff72 @ │ │ │ │ + rsbeq lr, r6, r2, lsl r7 │ │ │ │ + subseq r9, r5, r8, lsr #10 │ │ │ │ + ldrsheq pc, [r5], #-134 @ 0xffffff7a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3ec0 <__bss_end__@@Base+0xfe299b04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0ca8 │ │ │ │ rsbcs pc, sp, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed92 │ │ │ │ - rsbeq r3, r7, r8, lsr #19 │ │ │ │ - strdeq r8, [pc], #-150 @ │ │ │ │ - subseq r6, r1, r8, ror fp │ │ │ │ + rsbeq r3, r7, r0, asr #19 │ │ │ │ + subeq r8, pc, lr, lsl #20 │ │ │ │ + @ instruction: 0x00516b90 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3ef0 <__bss_end__@@Base+0xfe299b34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0cd8 │ │ │ │ eorscs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-780 @ 0xfffffcf4 │ │ │ │ ldcl 7, cr15, [r8, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r3, r7, r8, ror r9 │ │ │ │ - subeq r8, pc, r6, asr #19 │ │ │ │ - subseq r6, r1, r6, asr #22 │ │ │ │ + mlseq r7, r0, r9, r3 │ │ │ │ + ldrdeq r8, [pc], #-158 @ │ │ │ │ + subseq r6, r1, lr, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3f20 <__bss_end__@@Base+0xfe299b64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d08 │ │ │ │ andscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-784 @ 0xfffffcf0 │ │ │ │ stcl 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r3, r7, r0, asr #22 │ │ │ │ - subseq fp, r5, r6, ror #1 │ │ │ │ - ldrsheq fp, [r5], #-10 │ │ │ │ + rsbeq r3, r7, r8, asr fp │ │ │ │ + ldrsheq fp, [r5], #-14 │ │ │ │ + subseq fp, r5, r2, lsl r1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3f50 <__bss_end__@@Base+0xfe299b94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d38 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movtcc r4, #17529 @ 0x4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed4a │ │ │ │ - rsbeq r4, r7, r2, lsr r5 │ │ │ │ - subeq ip, lr, ip, lsr #32 │ │ │ │ + rsbeq r4, r7, sl, asr #10 │ │ │ │ subeq ip, lr, r4, asr #32 │ │ │ │ + subeq ip, lr, ip, asr r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3f80 <__bss_end__@@Base+0xfe299bc4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d68 │ │ │ │ sbcvc pc, sl, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ ldc 7, cr15, [r0, #-1008]! @ 0xfffffc10 │ │ │ │ - rsbeq r4, r7, r8, lsl r9 │ │ │ │ - subseq r2, r6, lr, lsr #4 │ │ │ │ - subseq r1, r4, sl, lsl #28 │ │ │ │ + rsbeq r4, r7, r0, lsr r9 │ │ │ │ + subseq r2, r6, r6, asr #4 │ │ │ │ + subseq r1, r4, r2, lsr #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3fb0 <__bss_end__@@Base+0xfe299bf4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0d98 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed1a │ │ │ │ - rsbeq r4, r7, r0, asr #21 │ │ │ │ - subeq r8, pc, r6, lsl #18 │ │ │ │ - subeq r8, pc, ip, lsl r9 @ │ │ │ │ + ldrdeq r4, [r7], #-168 @ 0xffffff58 @ │ │ │ │ + subeq r8, pc, lr, lsl r9 @ │ │ │ │ + subeq r8, pc, r4, lsr r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb3fe0 <__bss_end__@@Base+0xfe299c24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0dc8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ed02 │ │ │ │ - strhteq r4, [r7], #-172 @ 0xffffff54 │ │ │ │ - ldrdeq r8, [pc], #-134 @ │ │ │ │ - subeq r8, pc, ip, ror #17 │ │ │ │ + ldrdeq r4, [r7], #-164 @ 0xffffff5c @ │ │ │ │ + subeq r8, pc, lr, ror #17 │ │ │ │ + subeq r8, pc, r4, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4010 <__bss_end__@@Base+0xfe299c54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0df8 │ │ │ │ andcs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecea │ │ │ │ - rsbeq r4, r7, r8, ror #21 │ │ │ │ - subeq r8, pc, r6, lsr #17 │ │ │ │ - strheq r8, [pc], #-140 @ │ │ │ │ + rsbeq r4, r7, r0, lsl #22 │ │ │ │ + strheq r8, [pc], #-142 @ │ │ │ │ + ldrdeq r8, [pc], #-132 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4040 <__bss_end__@@Base+0xfe299c84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0e28 │ │ │ │ rscvc pc, sp, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-904 @ 0xfffffc78 │ │ │ │ ldcl 7, cr15, [r0], {252} @ 0xfc │ │ │ │ - rsbeq r7, r7, r8, asr #9 │ │ │ │ - subeq r7, pc, r2, asr r7 @ │ │ │ │ - subseq lr, r2, r6, rrx │ │ │ │ + rsbeq r7, r7, r0, ror #9 │ │ │ │ + subeq r7, pc, sl, ror #14 │ │ │ │ + subseq lr, r2, lr, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4070 <__bss_end__@@Base+0xfe299cb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0e58 │ │ │ │ stmdbmi r5, {r0, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33b44479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ecba │ │ │ │ - mlseq r7, sl, r4, r7 │ │ │ │ - subseq r6, r6, r4, lsr #22 │ │ │ │ - subseq r6, r6, r4, lsl ip │ │ │ │ + strhteq r7, [r7], #-66 @ 0xffffffbe │ │ │ │ + subseq r6, r6, ip, lsr fp │ │ │ │ + subseq r6, r6, ip, lsr #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb40a0 <__bss_end__@@Base+0xfe299ce4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0e88 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ bicscc r4, r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eca2 │ │ │ │ - rsbeq r7, r7, sl, ror #8 │ │ │ │ - ldrdeq fp, [lr], #-236 @ 0xffffff14 │ │ │ │ + rsbeq r7, r7, r2, lsl #9 │ │ │ │ strdeq fp, [lr], #-228 @ 0xffffff1c │ │ │ │ + subeq fp, lr, ip, lsl #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb40d0 <__bss_end__@@Base+0xfe299d14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0eb8 │ │ │ │ andne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stc 7, cr15, [r8], {252} @ 0xfc │ │ │ │ - rsbeq r7, r7, r4, asr #20 │ │ │ │ - subeq sl, pc, sl, lsl pc @ │ │ │ │ - subeq sl, pc, lr, lsr #30 │ │ │ │ + rsbeq r7, r7, ip, asr sl │ │ │ │ + subeq sl, pc, r2, lsr pc @ │ │ │ │ + subeq sl, pc, r6, asr #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4100 <__bss_end__@@Base+0xfe299d44> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0ee8 │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec72 │ │ │ │ - rsbeq r7, r7, r6, lsl sl │ │ │ │ - subeq r3, pc, r8, lsl #2 │ │ │ │ - subeq r3, pc, ip, lsl r1 @ │ │ │ │ + rsbeq r7, r7, lr, lsr #20 │ │ │ │ + subeq r3, pc, r0, lsr #2 │ │ │ │ + subeq r3, pc, r4, lsr r1 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4130 <__bss_end__@@Base+0xfe299d74> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0f18 │ │ │ │ andscc pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-892 @ 0xfffffc84 │ │ │ │ mrrc 7, 15, pc, r8, cr12 @ │ │ │ │ - rsbeq r7, r7, r8, ror #30 │ │ │ │ - subseq r9, r6, lr, lsl #18 │ │ │ │ - @ instruction: 0x0056a79e │ │ │ │ + rsbeq r7, r7, r0, lsl #31 │ │ │ │ + subseq r9, r6, r6, lsr #18 │ │ │ │ + ldrheq sl, [r6], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4160 <__bss_end__@@Base+0xfe299da4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0f48 │ │ │ │ addsmi pc, r6, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ mcrr 7, 15, pc, r0, cr12 @ │ │ │ │ - mlseq r7, r4, r1, r8 │ │ │ │ - subseq fp, r2, r6, asr r7 │ │ │ │ - ldrsheq fp, [r6], #-174 @ 0xffffff52 │ │ │ │ + rsbeq r8, r7, ip, lsr #3 │ │ │ │ + subseq fp, r2, lr, ror #14 │ │ │ │ + subseq fp, r6, r6, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4190 <__bss_end__@@Base+0xfe299dd4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0f78 │ │ │ │ adcmi pc, ip, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ stc 7, cr15, [r8], #-1008 @ 0xfffffc10 │ │ │ │ - rsbeq r8, r7, r4, ror #2 │ │ │ │ - subseq fp, r2, r6, lsr #14 │ │ │ │ - subseq fp, r6, lr, asr #21 │ │ │ │ + rsbeq r8, r7, ip, ror r1 │ │ │ │ + subseq fp, r2, lr, lsr r7 │ │ │ │ + subseq fp, r6, r6, ror #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb41c0 <__bss_end__@@Base+0xfe299e04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0fa8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ec12 │ │ │ │ - rsbeq r8, r7, r2, ror r4 │ │ │ │ - subseq pc, r2, r8, lsr #23 │ │ │ │ - subseq pc, r2, ip, asr #23 │ │ │ │ + rsbeq r8, r7, sl, lsl #9 │ │ │ │ + subseq pc, r2, r0, asr #23 │ │ │ │ + subseq pc, r2, r4, ror #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb41f0 <__bss_end__@@Base+0xfe299e34> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a0fd8 │ │ │ │ stmdbmi r5, {r0, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebfa │ │ │ │ - rsbeq r8, r7, r2, asr #8 │ │ │ │ - subseq pc, r2, r8, ror fp @ │ │ │ │ - @ instruction: 0x0052fb9c │ │ │ │ + rsbeq r8, r7, sl, asr r4 │ │ │ │ + @ instruction: 0x0052fb90 │ │ │ │ + ldrheq pc, [r2], #-180 @ 0xffffff4c @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4220 <__bss_end__@@Base+0xfe299e64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1008 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ bl ffa9b02c <__bss_end__@@Base+0xfef80c70> │ │ │ │ - ldrdeq r8, [r7], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq lr, r6, r2, asr r5 │ │ │ │ - subseq lr, r6, lr, lsr #14 │ │ │ │ + strdeq r8, [r7], #-68 @ 0xffffffbc @ │ │ │ │ + subseq lr, r6, sl, ror #10 │ │ │ │ + subseq lr, r6, r6, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4250 <__bss_end__@@Base+0xfe299e94> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1038 │ │ │ │ rscsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-916 @ 0xfffffc6c │ │ │ │ bl ff49b05c <__bss_end__@@Base+0xfe980ca0> │ │ │ │ - rsbeq r8, r7, ip, lsr #9 │ │ │ │ - subseq lr, r6, r2, lsr #10 │ │ │ │ - subseq lr, r6, sl, lsl r7 │ │ │ │ + rsbeq r8, r7, r4, asr #9 │ │ │ │ + subseq lr, r6, sl, lsr r5 │ │ │ │ + subseq lr, r6, r2, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4280 <__bss_end__@@Base+0xfe299ec4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1068 │ │ │ │ stmdbmi r5, {r1, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ebb2 │ │ │ │ - rsbeq r8, r7, r2, lsl #20 │ │ │ │ - ldrsbeq r6, [r7], #-0 │ │ │ │ - ldrsheq r6, [r7], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r8, r7, sl, lsl sl │ │ │ │ + subseq r6, r7, r8, ror #1 │ │ │ │ + subseq r6, r7, r0, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb42b0 <__bss_end__@@Base+0xfe299ef4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1098 │ │ │ │ stmdbmi r5, {r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrcc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb9a │ │ │ │ - ldrdeq r8, [r7], #-146 @ 0xffffff6e @ │ │ │ │ - subseq r6, r7, r0, lsr #1 │ │ │ │ - subseq r6, r7, r8, ror #3 │ │ │ │ + rsbeq r8, r7, sl, ror #19 │ │ │ │ + ldrheq r6, [r7], #-8 │ │ │ │ + subseq r6, r7, r0, lsl #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb42e0 <__bss_end__@@Base+0xfe299f24> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a10c8 │ │ │ │ subscc pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-824 @ 0xfffffcc8 │ │ │ │ bl fe29b0ec <__bss_end__@@Base+0xfd780d30> │ │ │ │ - strdeq r8, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r6, r7, r2, asr #7 │ │ │ │ - ldrsbeq r8, [r8], #-126 @ 0xffffff82 │ │ │ │ + rsbeq r8, r7, ip, lsl #22 │ │ │ │ + ldrsbeq r6, [r7], #-58 @ 0xffffffc6 │ │ │ │ + ldrsheq r8, [r8], #-118 @ 0xffffff8a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4310 <__bss_end__@@Base+0xfe299f54> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3610f8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1d1b118 <__bss_end__@@Base+0x1200d5c> │ │ │ │ - rsbeq r8, r7, sl, ror sp │ │ │ │ - subseq r6, r7, ip, ror #18 │ │ │ │ - subseq r6, r7, sl, ror r9 │ │ │ │ + mlseq r7, r2, sp, r8 │ │ │ │ + subseq r6, r7, r4, lsl #19 │ │ │ │ + @ instruction: 0x00576992 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb433c <__bss_end__@@Base+0xfe299f80> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361124 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 179b144 <__bss_end__@@Base+0xc80d88> │ │ │ │ - rsbeq r8, r7, r2, lsl #28 │ │ │ │ - subeq fp, lr, r0, asr #24 │ │ │ │ - subeq fp, lr, sl, asr ip │ │ │ │ + rsbeq r8, r7, sl, lsl lr │ │ │ │ + subeq fp, lr, r8, asr ip │ │ │ │ + subeq fp, lr, r2, ror ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4368 <__bss_end__@@Base+0xfe299fac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1150 │ │ │ │ stmdbmi r5, {r2, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eb3e │ │ │ │ - ldrdeq r8, [r7], #-214 @ 0xffffff2a @ │ │ │ │ - subseq r6, r7, ip, lsl fp │ │ │ │ - subseq r6, r7, ip, lsr fp │ │ │ │ + rsbeq r8, r7, lr, ror #27 │ │ │ │ + subseq r6, r7, r4, lsr fp │ │ │ │ + subseq r6, r7, r4, asr fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4398 <__bss_end__@@Base+0xfe299fdc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1180 │ │ │ │ sbcsvs pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ bl b9b1a4 <__bss_end__@@Base+0x80de8> │ │ │ │ - rsbeq r8, r7, r4, lsr #27 │ │ │ │ - subseq r6, r7, sl, ror #21 │ │ │ │ - subseq r6, r7, sl, asr r4 │ │ │ │ + strhteq r8, [r7], #-220 @ 0xffffff24 │ │ │ │ + subseq r6, r7, r2, lsl #22 │ │ │ │ + subseq r6, r7, r2, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb43c8 <__bss_end__@@Base+0xfe29a00c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3611b0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - bl 61b1d0 │ │ │ │ - rsbeq r9, r7, r6, lsr r1 │ │ │ │ - strheq fp, [lr], #-180 @ 0xffffff4c │ │ │ │ - ldrsbeq sp, [r2], #-66 @ 0xffffffbe │ │ │ │ + bl 61b1d0 │ │ │ │ + rsbeq r9, r7, lr, asr #2 │ │ │ │ + subeq fp, lr, ip, asr #23 │ │ │ │ + subseq sp, r2, sl, ror #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb43f4 <__bss_end__@@Base+0xfe29a038> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a11dc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eaf8 │ │ │ │ - rsbeq r9, r7, sl, lsl #2 │ │ │ │ - subeq fp, lr, r8, lsl #23 │ │ │ │ + rsbeq r9, r7, r2, lsr #2 │ │ │ │ subeq fp, lr, r0, lsr #23 │ │ │ │ + strheq fp, [lr], #-184 @ 0xffffff48 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4424 <__bss_end__@@Base+0xfe29a068> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36120c │ │ │ │ stmdbmi r4, {r0, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffa9b22c <__bss_end__@@Base+0xfef80e70> │ │ │ │ - rsbeq r9, r7, r6, lsl r6 │ │ │ │ - subseq r7, r7, r8, asr r8 │ │ │ │ - subseq r7, r7, sl, ror #16 │ │ │ │ + rsbeq r9, r7, lr, lsr #12 │ │ │ │ + subseq r7, r7, r0, ror r8 │ │ │ │ + subseq r7, r7, r2, lsl #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4450 <__bss_end__@@Base+0xfe29a094> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1238 │ │ │ │ eorseq pc, r9, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-960 @ 0xfffffc40 │ │ │ │ b ff49b25c <__bss_end__@@Base+0xfe980ea0> │ │ │ │ - ldrdeq sl, [r7], #-232 @ 0xffffff18 @ │ │ │ │ - ldrsheq ip, [r7], #-234 @ 0xffffff16 │ │ │ │ - subseq sp, r7, r6, lsl #3 │ │ │ │ + strdeq sl, [r7], #-224 @ 0xffffff20 @ │ │ │ │ + subseq ip, r7, r2, lsl pc │ │ │ │ + @ instruction: 0x0057d19e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4480 <__bss_end__@@Base+0xfe29a0c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1268 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000eab2 │ │ │ │ - rsbeq fp, r7, r6, ror #8 │ │ │ │ - strdeq fp, [lr], #-172 @ 0xffffff54 │ │ │ │ - subseq sp, r2, r8, lsl r4 │ │ │ │ + rsbeq fp, r7, lr, ror r4 │ │ │ │ + subeq fp, lr, r4, lsl fp │ │ │ │ + subseq sp, r2, r0, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb44b0 <__bss_end__@@Base+0xfe29a0f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1298 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ biccc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea9a │ │ │ │ - rsbeq fp, r7, r6, lsr r4 │ │ │ │ - subeq fp, lr, ip, asr #21 │ │ │ │ + rsbeq fp, r7, lr, asr #8 │ │ │ │ subeq fp, lr, r4, ror #21 │ │ │ │ + strdeq fp, [lr], #-172 @ 0xffffff54 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb44e0 <__bss_end__@@Base+0xfe29a124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a12c8 │ │ │ │ stmdbmi r5, {r0, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-938 @ 0xfffffc56 │ │ │ │ b fe29b2ec <__bss_end__@@Base+0xfd780f30> │ │ │ │ - rsbeq fp, r7, r6, lsl #8 │ │ │ │ - ldrsheq lr, [r7], #-196 @ 0xffffff3c │ │ │ │ - subseq sl, r1, r2, asr #23 │ │ │ │ + rsbeq fp, r7, lr, lsl r4 │ │ │ │ + subseq lr, r7, ip, lsl #26 │ │ │ │ + ldrsbeq sl, [r1], #-186 @ 0xffffff46 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4510 <__bss_end__@@Base+0xfe29a154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a12f8 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea6a │ │ │ │ - rsbeq fp, r7, sl, lsr #20 │ │ │ │ - subeq fp, lr, ip, ror #20 │ │ │ │ - subseq sp, r2, r8, lsl #7 │ │ │ │ + rsbeq fp, r7, r2, asr #20 │ │ │ │ + subeq fp, lr, r4, lsl #21 │ │ │ │ + subseq sp, r2, r0, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4540 <__bss_end__@@Base+0xfe29a184> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1328 │ │ │ │ adcseq pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ orrvc pc, r0, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea50 │ │ │ │ - strdeq fp, [r7], #-152 @ 0xffffff68 @ │ │ │ │ - subseq r1, sl, lr, asr #9 │ │ │ │ - subseq sl, r1, r0, ror #22 │ │ │ │ + rsbeq fp, r7, r0, lsl sl │ │ │ │ + subseq r1, sl, r6, ror #9 │ │ │ │ + subseq sl, r1, r8, ror fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4574 <__bss_end__@@Base+0xfe29a1b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e135c │ │ │ │ rsccs pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0x73b4f503 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea36 │ │ │ │ - rsbeq fp, r7, r4, asr #19 │ │ │ │ - @ instruction: 0x005a149a │ │ │ │ - subseq sl, r1, ip, lsr #22 │ │ │ │ + ldrdeq fp, [r7], #-156 @ 0xffffff64 @ │ │ │ │ + ldrheq r1, [sl], #-66 @ 0xffffffbe │ │ │ │ + subseq sl, r1, r4, asr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb45a8 <__bss_end__@@Base+0xfe29a1ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1390 │ │ │ │ eorscc pc, r5, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ bicvc pc, r2, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea1c │ │ │ │ - mlseq r7, r0, r9, fp │ │ │ │ - subseq r1, sl, r6, ror #8 │ │ │ │ - ldrsheq sl, [r1], #-168 @ 0xffffff58 │ │ │ │ + rsbeq fp, r7, r8, lsr #19 │ │ │ │ + subseq r1, sl, lr, ror r4 │ │ │ │ + subseq sl, r1, r0, lsl fp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb45dc <__bss_end__@@Base+0xfe29a220> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e13c4 │ │ │ │ adcsne pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnsvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000ea02 │ │ │ │ - rsbeq fp, r7, ip, asr r9 │ │ │ │ - subseq r1, sl, r2, lsr r4 │ │ │ │ - subseq sl, r1, r4, asr #21 │ │ │ │ + rsbeq fp, r7, r4, ror r9 │ │ │ │ + subseq r1, sl, sl, asr #8 │ │ │ │ + ldrsbeq sl, [r1], #-172 @ 0xffffff54 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4610 <__bss_end__@@Base+0xfe29a254> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e13f8 │ │ │ │ subsvc pc, r1, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movwvc pc, #25859 @ 0x6503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9e8 │ │ │ │ - rsbeq fp, r7, r8, lsr #18 │ │ │ │ - ldrsheq r1, [sl], #-62 @ 0xffffffc2 │ │ │ │ - @ instruction: 0x0051aa90 │ │ │ │ + rsbeq fp, r7, r0, asr #18 │ │ │ │ + subseq r1, sl, r6, lsl r4 │ │ │ │ + subseq sl, r1, r8, lsr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4644 <__bss_end__@@Base+0xfe29a288> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a142c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-780 @ 0xfffffcf4 │ │ │ │ stmib lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - strdeq fp, [r7], #-134 @ 0xffffff7a @ │ │ │ │ - subeq fp, lr, r8, lsr r9 │ │ │ │ - subeq fp, lr, lr, asr #18 │ │ │ │ + rsbeq fp, r7, lr, lsl #18 │ │ │ │ + subeq fp, lr, r0, asr r9 │ │ │ │ + subeq fp, lr, r6, ror #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4674 <__bss_end__@@Base+0xfe29a2b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e145c │ │ │ │ andcs pc, sp, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ tstpvc sp, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e9b6 │ │ │ │ - rsbeq fp, r7, r4, asr #17 │ │ │ │ - @ instruction: 0x005a139a │ │ │ │ - subseq sl, r1, ip, lsr #20 │ │ │ │ + ldrdeq fp, [r7], #-140 @ 0xffffff74 @ │ │ │ │ + ldrheq r1, [sl], #-50 @ 0xffffffce │ │ │ │ + subseq sl, r1, r4, asr #20 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb46a8 <__bss_end__@@Base+0xfe29a2ec> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1490 │ │ │ │ sbcne pc, r2, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_x, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e99c │ │ │ │ - mlseq r7, r0, r8, fp │ │ │ │ - subseq r1, sl, r6, ror #6 │ │ │ │ - ldrsheq sl, [r1], #-152 @ 0xffffff68 │ │ │ │ + rsbeq fp, r7, r8, lsr #17 │ │ │ │ + subseq r1, sl, lr, ror r3 │ │ │ │ + subseq sl, r1, r0, lsl sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb46dc <__bss_end__@@Base+0xfe29a320> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e14c4 │ │ │ │ rscscc pc, sp, #68157440 @ 0x4100000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_sxc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e982 │ │ │ │ - rsbeq fp, r7, ip, asr r8 │ │ │ │ - subseq r1, sl, r2, lsr r3 │ │ │ │ - subseq sl, r1, r4, asr #19 │ │ │ │ + rsbeq fp, r7, r4, ror r8 │ │ │ │ + subseq r1, sl, sl, asr #6 │ │ │ │ + ldrsbeq sl, [r1], #-156 @ 0xffffff64 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4710 <__bss_end__@@Base+0xfe29a354> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e14f8 │ │ │ │ rsbpl pc, sp, #64, 12 @ 0x4000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ msrvc CPSR_fx, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e968 │ │ │ │ - rsbeq fp, r7, r8, lsr #16 │ │ │ │ - ldrsheq r1, [sl], #-46 @ 0xffffffd2 │ │ │ │ - @ instruction: 0x0051a990 │ │ │ │ + rsbeq fp, r7, r0, asr #16 │ │ │ │ + subseq r1, sl, r6, lsl r3 │ │ │ │ + subseq sl, r1, r8, lsr #19 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4744 <__bss_end__@@Base+0xfe29a388> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e152c │ │ │ │ sbcseq pc, pc, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc r4, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e94e │ │ │ │ - strdeq fp, [r7], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r1, sl, sl, asr #5 │ │ │ │ - subseq r0, r8, r0, ror #8 │ │ │ │ + rsbeq fp, r7, ip, lsl #16 │ │ │ │ + subseq r1, sl, r2, ror #5 │ │ │ │ + subseq r0, r8, r8, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4778 <__bss_end__@@Base+0xfe29a3bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1560 │ │ │ │ sbceq pc, r5, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc sl, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e934 │ │ │ │ - rsbeq fp, r7, r0, asr #15 │ │ │ │ - @ instruction: 0x005a1296 │ │ │ │ - subseq r0, r8, ip, asr #8 │ │ │ │ + ldrdeq fp, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + subseq r1, sl, lr, lsr #5 │ │ │ │ + subseq r0, r8, r4, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb47ac <__bss_end__@@Base+0xfe29a3f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1594 │ │ │ │ sbcvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ teqpvc pc, #12582912 @ p-variant is OBSOLETE @ 0xc00000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e91a │ │ │ │ - rsbeq fp, r7, ip, lsl #15 │ │ │ │ - subseq r1, sl, r2, ror #4 │ │ │ │ - ldrsheq sl, [r1], #-132 @ 0xffffff7c │ │ │ │ + rsbeq fp, r7, r4, lsr #15 │ │ │ │ + subseq r1, sl, sl, ror r2 │ │ │ │ + subseq sl, r1, ip, lsl #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb47e0 <__bss_end__@@Base+0xfe29a424> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e15c8 │ │ │ │ rscseq pc, r6, #536870916 @ 0x20000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #29955 @ 0x7503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e900 │ │ │ │ - rsbeq fp, r7, r8, asr r7 │ │ │ │ - subseq r1, sl, lr, lsr #4 │ │ │ │ - subseq sl, r1, r0, asr #17 │ │ │ │ + rsbeq fp, r7, r0, ror r7 │ │ │ │ + subseq r1, sl, r6, asr #4 │ │ │ │ + ldrsbeq sl, [r1], #-136 @ 0xffffff78 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4814 <__bss_end__@@Base+0xfe29a458> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e15fc │ │ │ │ subscs pc, fp, #268435460 @ 0x10000004 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ movtvc pc, #58627 @ 0xe503 @ │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8e6 │ │ │ │ - rsbeq fp, r7, r4, lsr #14 │ │ │ │ - ldrsheq r1, [sl], #-26 @ 0xffffffe6 │ │ │ │ - subseq sl, r1, ip, lsl #17 │ │ │ │ + rsbeq fp, r7, ip, lsr r7 │ │ │ │ + subseq r1, sl, r2, lsl r2 │ │ │ │ + subseq sl, r1, r4, lsr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4848 <__bss_end__@@Base+0xfe29a48c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361630 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmia lr, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq ip, r7, sl, lsr fp │ │ │ │ - ldrsheq r2, [r8], #-44 @ 0xffffffd4 │ │ │ │ - subseq r2, r8, r6, lsl r3 │ │ │ │ + rsbeq ip, r7, r2, asr fp │ │ │ │ + subseq r2, r8, r4, lsl r3 │ │ │ │ + subseq r2, r8, lr, lsr #6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4874 <__bss_end__@@Base+0xfe29a4b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a165c │ │ │ │ stmdbmi r5, {r1, r2, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8b8 │ │ │ │ - rsbeq ip, r7, lr, lsl #22 │ │ │ │ - ldrsheq r2, [r8], #-44 @ 0xffffffd4 │ │ │ │ - subseq sl, r1, r0, lsr r8 │ │ │ │ + rsbeq ip, r7, r6, lsr #22 │ │ │ │ + subseq r2, r8, r4, lsl r3 │ │ │ │ + subseq sl, r1, r8, asr #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb48a4 <__bss_end__@@Base+0xfe29a4e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a168c │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e8a0 │ │ │ │ - mlseq r7, r2, ip, ip │ │ │ │ - ldrheq r2, [sl], #-192 @ 0xffffff40 │ │ │ │ - subseq r2, r8, r4, lsl #9 │ │ │ │ + rsbeq ip, r7, sl, lsr #25 │ │ │ │ + subseq r2, sl, r8, asr #25 │ │ │ │ + @ instruction: 0x0058249c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb48d4 <__bss_end__@@Base+0xfe29a518> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a16bc │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e888 │ │ │ │ - rsbeq ip, r7, r2, ror #24 │ │ │ │ - subseq r2, sl, r0, lsl #25 │ │ │ │ - subseq r2, r8, r0, ror #8 │ │ │ │ + rsbeq ip, r7, sl, ror ip │ │ │ │ + @ instruction: 0x005a2c98 │ │ │ │ + subseq r2, r8, r8, ror r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4904 <__bss_end__@@Base+0xfe29a548> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a16ec │ │ │ │ sbccs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-888 @ 0xfffffc88 │ │ │ │ stmda lr!, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq ip, r7, r0, lsr ip │ │ │ │ - subseq r2, sl, lr, asr #24 │ │ │ │ - subseq r2, r8, r6, asr r4 │ │ │ │ + rsbeq ip, r7, r8, asr #24 │ │ │ │ + subseq r2, sl, r6, ror #24 │ │ │ │ + subseq r2, r8, lr, ror #8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4934 <__bss_end__@@Base+0xfe29a578> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strdeq lr, [r0], -ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4948 <__bss_end__@@Base+0xfe29a58c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1730 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e84e │ │ │ │ - rsbeq sp, r7, r2, lsr r5 │ │ │ │ - subeq fp, lr, r4, lsr r6 │ │ │ │ + rsbeq sp, r7, sl, asr #10 │ │ │ │ subeq fp, lr, ip, asr #12 │ │ │ │ + subeq fp, lr, r4, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4978 <__bss_end__@@Base+0xfe29a5bc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ strlt lr, [r8, #-3802] @ 0xfffff126 │ │ │ │ stcpl 4, cr15, [r0], {79} @ 0x4f │ │ │ │ @ instruction: 0x0c0cebad │ │ │ │ svceq 0x00f8f8cc │ │ │ │ vqdmulh.s d20, d0, d5 │ │ │ │ stmdbmi r5, {r0, r9, ip, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x332c4479 │ │ │ │ @ instruction: 0xf7fc4478 │ │ │ │ svclt 0x0000e82c │ │ │ │ - rsbeq sp, r7, r2, asr r6 │ │ │ │ - subseq r7, r8, r8, lsl sp │ │ │ │ - subseq sl, r1, r8, lsl r7 │ │ │ │ + rsbeq sp, r7, sl, ror #12 │ │ │ │ + subseq r7, r8, r0, lsr sp │ │ │ │ + subseq sl, r1, r0, lsr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb49bc <__bss_end__@@Base+0xfe29a600> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a17a4 │ │ │ │ eorcs pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-852 @ 0xfffffcac │ │ │ │ ldmda r2, {r2, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq sp, r7, r0, lsr #12 │ │ │ │ - subseq r7, r8, r6, ror #25 │ │ │ │ - subseq sl, r1, r6, ror #13 │ │ │ │ + rsbeq sp, r7, r8, lsr r6 │ │ │ │ + ldrsheq r7, [r8], #-206 @ 0xffffff32 │ │ │ │ + ldrsheq sl, [r1], #-110 @ 0xffffff92 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb49ec <__bss_end__@@Base+0xfe29a630> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a17d4 │ │ │ │ andsvc pc, r3, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-868 @ 0xfffffc9c │ │ │ │ svc 0x00faf7fb │ │ │ │ - strdeq sp, [r7], #-80 @ 0xffffffb0 @ │ │ │ │ - ldrheq r7, [r8], #-198 @ 0xffffff3a │ │ │ │ - ldrheq sl, [r1], #-102 @ 0xffffff9a │ │ │ │ + rsbeq sp, r7, r8, lsl #12 │ │ │ │ + subseq r7, r8, lr, asr #25 │ │ │ │ + subseq sl, r1, lr, asr #13 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4a1c <__bss_end__@@Base+0xfe29a660> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1804 │ │ │ │ andscc pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-880 @ 0xfffffc90 │ │ │ │ svc 0x00e2f7fb │ │ │ │ - rsbeq sp, r7, r0, asr #11 │ │ │ │ - subseq r7, r8, r6, lsl #25 │ │ │ │ - subseq sl, r1, r6, lsl #13 │ │ │ │ + ldrdeq sp, [r7], #-88 @ 0xffffffa8 @ │ │ │ │ + @ instruction: 0x00587c9e │ │ │ │ + @ instruction: 0x0051a69e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4a4c <__bss_end__@@Base+0xfe29a690> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1834 │ │ │ │ sbccc pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-896 @ 0xfffffc80 │ │ │ │ svc 0x00caf7fb │ │ │ │ - mlseq r7, r0, r5, sp │ │ │ │ - subseq r7, r8, r6, asr ip │ │ │ │ - subseq sl, r1, r6, asr r6 │ │ │ │ + rsbeq sp, r7, r8, lsr #11 │ │ │ │ + subseq r7, r8, lr, ror #24 │ │ │ │ + subseq sl, r1, lr, ror #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4a7c <__bss_end__@@Base+0xfe29a6c0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1864 │ │ │ │ sbcsmi pc, r4, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-912 @ 0xfffffc70 │ │ │ │ svc 0x00b2f7fb │ │ │ │ - rsbeq sp, r7, r0, ror #10 │ │ │ │ - subseq r7, r8, r6, lsr #24 │ │ │ │ - subseq sl, r1, r6, lsr #12 │ │ │ │ + rsbeq sp, r7, r8, ror r5 │ │ │ │ + subseq r7, r8, lr, lsr ip │ │ │ │ + subseq sl, r1, lr, lsr r6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4aac <__bss_end__@@Base+0xfe29a6f0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361894 │ │ │ │ stmdbmi r4, {r1, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x009cf7fb │ │ │ │ - strhteq sp, [r7], #-190 @ 0xffffff42 │ │ │ │ - @ instruction: 0x00582098 │ │ │ │ - ldrheq r2, [r8], #-2 │ │ │ │ + ldrdeq sp, [r7], #-182 @ 0xffffff4a @ │ │ │ │ + ldrheq r2, [r8], #-0 │ │ │ │ + subseq r2, r8, sl, asr #1 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ad8 <__bss_end__@@Base+0xfe29a71c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a18c0 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ mvnscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ef86 │ │ │ │ - rsbeq sp, r7, r2, lsl lr │ │ │ │ - subeq fp, lr, r4, lsr #9 │ │ │ │ + rsbeq sp, r7, sl, lsr #28 │ │ │ │ strheq fp, [lr], #-76 @ 0xffffffb4 │ │ │ │ + ldrdeq fp, [lr], #-68 @ 0xffffffbc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b08 <__bss_end__@@Base+0xfe29a74c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a18f0 │ │ │ │ eorcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ svc 0x006cf7fb │ │ │ │ - strdeq sp, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r8, r8, r6, lsl #26 │ │ │ │ - subseq r8, r8, r2, lsl #27 │ │ │ │ + rsbeq lr, r7, r0, lsl r0 │ │ │ │ + subseq r8, r8, lr, lsl sp │ │ │ │ + @ instruction: 0x00588d9a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b38 <__bss_end__@@Base+0xfe29a77c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1920 │ │ │ │ eorscs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-836 @ 0xfffffcbc │ │ │ │ svc 0x0054f7fb │ │ │ │ - rsbeq sp, r7, r8, asr #31 │ │ │ │ - ldrsbeq r8, [r8], #-198 @ 0xffffff3a │ │ │ │ - subseq r8, r8, r2, asr sp │ │ │ │ + rsbeq sp, r7, r0, ror #31 │ │ │ │ + subseq r8, r8, lr, ror #25 │ │ │ │ + subseq r8, r8, sl, ror #26 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b68 <__bss_end__@@Base+0xfe29a7ac> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1950 │ │ │ │ andsne pc, r9, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-816 @ 0xfffffcd0 │ │ │ │ svc 0x003cf7fb │ │ │ │ - rsbeq lr, r7, r4, ror #5 │ │ │ │ - ldrsheq r9, [r8], #-30 @ 0xffffffe2 │ │ │ │ - subseq sl, r1, sl, lsr r5 │ │ │ │ + strdeq lr, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r9, r8, r6, lsl r2 │ │ │ │ + subseq sl, r1, r2, asr r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4b98 <__bss_end__@@Base+0xfe29a7dc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1980 │ │ │ │ eorpl pc, r5, #64, 12 @ 0x4000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-844 @ 0xfffffcb4 │ │ │ │ svc 0x0024f7fb │ │ │ │ - strhteq lr, [r7], #-36 @ 0xffffffdc │ │ │ │ - subseq r9, r8, lr, asr #3 │ │ │ │ - subseq r9, r8, r6, lsl #4 │ │ │ │ + rsbeq lr, r7, ip, asr #5 │ │ │ │ + subseq r9, r8, r6, ror #3 │ │ │ │ + subseq r9, r8, lr, lsl r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4bc8 <__bss_end__@@Base+0xfe29a80c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3619b0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ svc 0x000ef7fb │ │ │ │ - strhteq lr, [r7], #-214 @ 0xffffff2a │ │ │ │ - strheq fp, [lr], #-52 @ 0xffffffcc │ │ │ │ - ldrsbeq ip, [r2], #-194 @ 0xffffff3e │ │ │ │ + rsbeq lr, r7, lr, asr #27 │ │ │ │ + subeq fp, lr, ip, asr #7 │ │ │ │ + subseq ip, r2, sl, ror #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4bf4 <__bss_end__@@Base+0xfe29a838> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a19dc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eef8 │ │ │ │ - rsbeq lr, r7, sl, lsl #27 │ │ │ │ - subeq fp, lr, r8, lsl #7 │ │ │ │ + rsbeq lr, r7, r2, lsr #27 │ │ │ │ subeq fp, lr, r0, lsr #7 │ │ │ │ + strheq fp, [lr], #-56 @ 0xffffffc8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4c24 <__bss_end__@@Base+0xfe29a868> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1a0c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0xf5034479 │ │ │ │ ldrbtmi r7, [r8], #-972 @ 0xfffffc34 │ │ │ │ mrc 7, 6, APSR_nzcv, cr14, cr11, {7} │ │ │ │ - rsbeq lr, r7, lr, asr #27 │ │ │ │ - subeq fp, lr, r8, asr r3 │ │ │ │ - subeq fp, lr, lr, ror #6 │ │ │ │ + rsbeq lr, r7, r6, ror #27 │ │ │ │ + subeq fp, lr, r0, ror r3 │ │ │ │ + subeq fp, lr, r6, lsl #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4c54 <__bss_end__@@Base+0xfe29a898> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3e1a3c │ │ │ │ rsbcc pc, r7, #64, 4 │ │ │ │ stmdami r6, {r0, r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ mvnvc pc, #12582912 @ 0xc00000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eec6 │ │ │ │ - mlseq r7, ip, sp, lr │ │ │ │ - subseq fp, r8, lr, asr #26 │ │ │ │ - subseq ip, r8, r8, asr r5 │ │ │ │ + strhteq lr, [r7], #-212 @ 0xffffff2c │ │ │ │ + subseq fp, r8, r6, ror #26 │ │ │ │ + subseq ip, r8, r0, ror r5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4c88 <__bss_end__@@Base+0xfe29a8cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361a70 │ │ │ │ stmdbmi r4, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcr 7, 5, pc, cr14, cr11, {7} @ │ │ │ │ - rsbeq pc, r7, sl, lsl r5 @ │ │ │ │ - subseq pc, r8, ip, lsr #9 │ │ │ │ - ldrheq pc, [r8], #-78 @ 0xffffffb2 @ │ │ │ │ + rsbeq pc, r7, r2, lsr r5 @ │ │ │ │ + subseq pc, r8, r4, asr #9 │ │ │ │ + ldrsbeq pc, [r8], #-70 @ 0xffffffba @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4cb4 <__bss_end__@@Base+0xfe29a8f8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1a9c │ │ │ │ addcs pc, r2, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ mrc 7, 4, APSR_nzcv, cr6, cr11, {7} │ │ │ │ - mlseq r7, ip, r5, pc @ │ │ │ │ - ldrheq pc, [r8], #-114 @ 0xffffff8e @ │ │ │ │ - ldrheq pc, [r8], #-126 @ 0xffffff82 @ │ │ │ │ + strhteq pc, [r7], #-84 @ 0xffffffac @ │ │ │ │ + subseq pc, r8, sl, asr #15 │ │ │ │ + ldrsbeq pc, [r8], #-118 @ 0xffffff8a @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ce4 <__bss_end__@@Base+0xfe29a928> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1acc │ │ │ │ sbcpl pc, r7, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-884 @ 0xfffffc8c │ │ │ │ mrc 7, 3, APSR_nzcv, cr14, cr11, {7} │ │ │ │ - rsbeq pc, r7, r8, lsr #15 │ │ │ │ - subseq r0, r9, r2, lsl #8 │ │ │ │ - subseq r0, r9, lr, lsr #11 │ │ │ │ + rsbeq pc, r7, r0, asr #15 │ │ │ │ + subseq r0, r9, sl, lsl r4 │ │ │ │ + subseq r0, r9, r6, asr #11 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4d14 <__bss_end__@@Base+0xfe29a958> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1afc │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee68 │ │ │ │ - mlseq r7, sl, ip, pc @ │ │ │ │ - subseq r2, r9, ip, lsl r5 │ │ │ │ - @ instruction: 0x0051a390 │ │ │ │ + strhteq pc, [r7], #-194 @ 0xffffff3e @ │ │ │ │ + subseq r2, r9, r4, lsr r5 │ │ │ │ + subseq sl, r1, r8, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4d44 <__bss_end__@@Base+0xfe29a988> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1b2c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee50 │ │ │ │ - rsbeq pc, r7, sl, ror #24 │ │ │ │ - subeq fp, lr, r8, lsr r2 │ │ │ │ + rsbeq pc, r7, r2, lsl #25 │ │ │ │ subeq fp, lr, r0, asr r2 │ │ │ │ + subeq fp, lr, r8, ror #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4d74 <__bss_end__@@Base+0xfe29a9b8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1b5c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee38 │ │ │ │ - rsbeq r0, r8, r6, lsr #1 │ │ │ │ - subeq fp, lr, r8, lsl #4 │ │ │ │ + strhteq r0, [r8], #-14 │ │ │ │ subeq fp, lr, r0, lsr #4 │ │ │ │ + subeq fp, lr, r8, lsr r2 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4da4 <__bss_end__@@Base+0xfe29a9e8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1b8c │ │ │ │ stmdbmi r5, {r1, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ee20 │ │ │ │ - rsbeq r0, r8, lr, asr #16 │ │ │ │ - subseq r5, r9, ip, asr #8 │ │ │ │ - subseq r5, r9, r0, asr #9 │ │ │ │ + rsbeq r0, r8, r6, ror #16 │ │ │ │ + subseq r5, r9, r4, ror #8 │ │ │ │ + ldrsbeq r5, [r9], #-72 @ 0xffffffb8 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4dd4 <__bss_end__@@Base+0xfe29aa18> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1bbc │ │ │ │ adcvs pc, r7, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ mcr 7, 0, pc, cr6, cr11, {7} @ │ │ │ │ - rsbeq r0, r8, ip, lsl r8 │ │ │ │ - subseq r5, r9, sl, lsl r4 │ │ │ │ - @ instruction: 0x0059549e │ │ │ │ + rsbeq r0, r8, r4, lsr r8 │ │ │ │ + subseq r5, r9, r2, lsr r4 │ │ │ │ + ldrheq r5, [r9], #-70 @ 0xffffffba │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e04 <__bss_end__@@Base+0xfe29aa48> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1bec │ │ │ │ subpl pc, sl, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-860 @ 0xfffffca4 │ │ │ │ stcl 7, cr15, [lr, #1004]! @ 0x3ec │ │ │ │ - rsbeq r0, r8, ip, ror #15 │ │ │ │ - subseq r5, r9, sl, ror #7 │ │ │ │ - subseq r5, r9, lr, ror r4 │ │ │ │ + rsbeq r0, r8, r4, lsl #16 │ │ │ │ + subseq r5, r9, r2, lsl #8 │ │ │ │ + @ instruction: 0x00595496 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e34 <__bss_end__@@Base+0xfe29aa78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1c1c │ │ │ │ stmdbmi r5, {r0, r3, r5, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edd8 │ │ │ │ - strhteq r0, [r8], #-126 @ 0xffffff82 │ │ │ │ - ldrheq r5, [r9], #-60 @ 0xffffffc4 │ │ │ │ - subseq r5, r9, r8, lsl #9 │ │ │ │ + ldrdeq r0, [r8], #-118 @ 0xffffff8a @ │ │ │ │ + ldrsbeq r5, [r9], #-52 @ 0xffffffcc │ │ │ │ + subseq r5, r9, r0, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e64 <__bss_end__@@Base+0xfe29aaa8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1c4c │ │ │ │ stmdbmi r5, {r0, r1, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000edc0 │ │ │ │ - rsbeq r0, r8, lr, lsl #15 │ │ │ │ - subseq r5, r9, ip, lsl #7 │ │ │ │ - subseq r5, r9, r0, lsl #8 │ │ │ │ + rsbeq r0, r8, r6, lsr #15 │ │ │ │ + subseq r5, r9, r4, lsr #7 │ │ │ │ + subseq r5, r9, r8, lsl r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4e94 <__bss_end__@@Base+0xfe29aad8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1c7c │ │ │ │ stmdbmi r5, {r0, r2, r4, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movscc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eda8 │ │ │ │ - rsbeq r0, r8, lr, asr r7 │ │ │ │ - subseq r5, r9, ip, asr r3 │ │ │ │ - subseq r5, r9, r8, ror #8 │ │ │ │ + rsbeq r0, r8, r6, ror r7 │ │ │ │ + subseq r5, r9, r4, ror r3 │ │ │ │ + subseq r5, r9, r0, lsl #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ec4 <__bss_end__@@Base+0xfe29ab08> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1cac │ │ │ │ addvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-828 @ 0xfffffcc4 │ │ │ │ stc 7, cr15, [lr, #1004] @ 0x3ec │ │ │ │ - mlseq r8, r4, r9, r0 │ │ │ │ - subseq r6, r9, r2, asr #4 │ │ │ │ - subseq r6, r9, r6, ror r2 │ │ │ │ + rsbeq r0, r8, ip, lsr #19 │ │ │ │ + subseq r6, r9, sl, asr r2 │ │ │ │ + subseq r6, r9, lr, lsl #5 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4ef4 <__bss_end__@@Base+0xfe29ab38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361cdc │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r1, r8, r2, asr #3 │ │ │ │ - subseq r9, r9, r8, asr #10 │ │ │ │ - subseq sl, r1, lr, asr r7 │ │ │ │ + ldrdeq r1, [r8], #-26 @ 0xffffffe6 @ │ │ │ │ + subseq r9, r9, r0, ror #10 │ │ │ │ + subseq sl, r1, r6, ror r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4f20 <__bss_end__@@Base+0xfe29ab64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ @ instruction: 0xf7fd0ff8 │ │ │ │ andeq lr, r0, r6, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4f34 <__bss_end__@@Base+0xfe29ab78> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1d1c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed58 │ │ │ │ - rsbeq r1, r8, lr, asr sl │ │ │ │ - subeq fp, lr, r8, asr #32 │ │ │ │ + rsbeq r1, r8, r6, ror sl │ │ │ │ subeq fp, lr, r0, rrx │ │ │ │ + subeq fp, lr, r8, ror r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4f64 <__bss_end__@@Base+0xfe29aba8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1d4c │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33204479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ed40 │ │ │ │ - rsbeq r1, r8, sl, ror ip │ │ │ │ - subeq fp, lr, r8, lsl r0 │ │ │ │ + mlseq r8, r2, ip, r1 │ │ │ │ subeq fp, lr, r0, lsr r0 │ │ │ │ + subeq fp, lr, r8, asr #32 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4f94 <__bss_end__@@Base+0xfe29abd8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361d7c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r8, #-1004]! @ 0xfffffc14 │ │ │ │ - rsbeq r1, r8, r2, lsr lr │ │ │ │ - subeq sl, lr, r8, ror #31 │ │ │ │ - subeq fp, lr, r2 │ │ │ │ + rsbeq r1, r8, sl, asr #28 │ │ │ │ + subeq fp, lr, r0 │ │ │ │ + subeq fp, lr, sl, lsl r0 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4fc0 <__bss_end__@@Base+0xfe29ac04> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361da8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r2, #-1004] @ 0xfffffc14 │ │ │ │ - rsbeq r3, r8, r2, lsr r1 │ │ │ │ - strheq sl, [lr], #-252 @ 0xffffff04 │ │ │ │ - ldrdeq sl, [lr], #-246 @ 0xffffff0a │ │ │ │ + rsbeq r3, r8, sl, asr #2 │ │ │ │ + ldrdeq sl, [lr], #-244 @ 0xffffff0c │ │ │ │ + subeq sl, lr, lr, ror #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb4fec <__bss_end__@@Base+0xfe29ac30> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361dd4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [ip], #1004 @ 0x3ec │ │ │ │ - rsbeq r3, r8, sl, lsr #5 │ │ │ │ - umaaleq sl, lr, r0, pc @ │ │ │ │ - subeq sl, lr, sl, lsr #31 │ │ │ │ + rsbeq r3, r8, r2, asr #5 │ │ │ │ + subeq sl, lr, r8, lsr #31 │ │ │ │ + subeq sl, lr, r2, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5018 <__bss_end__@@Base+0xfe29ac5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e00 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r6], #1004 @ 0x3ec │ │ │ │ - rsbeq r3, r8, r6, asr #14 │ │ │ │ - subeq sl, lr, r4, ror #30 │ │ │ │ - subeq sl, lr, lr, ror pc │ │ │ │ + rsbeq r3, r8, lr, asr r7 │ │ │ │ + subeq sl, lr, ip, ror pc │ │ │ │ + umaaleq sl, lr, r6, pc @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5044 <__bss_end__@@Base+0xfe29ac88> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e2c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r0], {251} @ 0xfb │ │ │ │ - rsbeq r3, r8, lr, lsr fp │ │ │ │ - subeq sl, lr, r8, lsr pc │ │ │ │ - subeq sl, lr, r2, asr pc │ │ │ │ + rsbeq r3, r8, r6, asr fp │ │ │ │ + subeq sl, lr, r0, asr pc │ │ │ │ + subeq sl, lr, sl, ror #30 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5070 <__bss_end__@@Base+0xfe29acb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e58 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [sl], #1004 @ 0x3ec │ │ │ │ - rsbeq r3, r8, r2, asr #25 │ │ │ │ - subeq sl, lr, ip, lsl #30 │ │ │ │ - subeq sl, lr, r6, lsr #30 │ │ │ │ + ldrdeq r3, [r8], #-202 @ 0xffffff36 @ │ │ │ │ + subeq sl, lr, r4, lsr #30 │ │ │ │ + subeq sl, lr, lr, lsr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb509c <__bss_end__@@Base+0xfe29ace0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361e84 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r4], #1004 @ 0x3ec │ │ │ │ - rsbeq r4, r8, r2, asr r2 │ │ │ │ - subeq sl, lr, r0, ror #29 │ │ │ │ - strdeq sl, [lr], #-234 @ 0xffffff16 │ │ │ │ + rsbeq r4, r8, sl, ror #4 │ │ │ │ + strdeq sl, [lr], #-232 @ 0xffffff18 │ │ │ │ + subeq sl, lr, r2, lsl pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb50c8 <__bss_end__@@Base+0xfe29ad0c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361eb0 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [lr], {251} @ 0xfb │ │ │ │ - rsbeq r4, r8, sl, ror r6 │ │ │ │ - strheq sl, [lr], #-228 @ 0xffffff1c │ │ │ │ - subeq sl, lr, lr, asr #29 │ │ │ │ + mlseq r8, r2, r6, r4 │ │ │ │ + subeq sl, lr, ip, asr #29 │ │ │ │ + subeq sl, lr, r6, ror #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb50f4 <__bss_end__@@Base+0xfe29ad38> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361edc │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldcl 7, cr15, [r8], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r4, r8, lr, lsr #14 │ │ │ │ - subeq sl, lr, r8, lsl #29 │ │ │ │ - subeq sl, lr, r2, lsr #29 │ │ │ │ + rsbeq r4, r8, r6, asr #14 │ │ │ │ + subeq sl, lr, r0, lsr #29 │ │ │ │ + strheq sl, [lr], #-234 @ 0xffffff16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5120 <__bss_end__@@Base+0xfe29ad64> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361f08 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stcl 7, cr15, [r2], #-1004 @ 0xfffffc14 │ │ │ │ - rsbeq r4, r8, r6, asr #18 │ │ │ │ - subeq sl, lr, ip, asr lr │ │ │ │ - subeq sl, lr, r6, ror lr │ │ │ │ + rsbeq r4, r8, lr, asr r9 │ │ │ │ + subeq sl, lr, r4, ror lr │ │ │ │ + subeq sl, lr, lr, lsl #29 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb514c <__bss_end__@@Base+0xfe29ad90> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361f34 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ mcrr 7, 15, pc, ip, cr11 @ │ │ │ │ - rsbeq r5, r8, sl, lsr r1 │ │ │ │ - subeq sl, lr, r0, lsr lr │ │ │ │ - subeq sl, lr, sl, asr #28 │ │ │ │ + rsbeq r5, r8, r2, asr r1 │ │ │ │ + subeq sl, lr, r8, asr #28 │ │ │ │ + subeq sl, lr, r2, ror #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5178 <__bss_end__@@Base+0xfe29adbc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361f60 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldc 7, cr15, [r6], #-1004 @ 0xfffffc14 │ │ │ │ - mlseq r8, sl, r5, r5 │ │ │ │ - subeq sl, lr, r4, lsl #28 │ │ │ │ - subeq sl, lr, lr, lsl lr │ │ │ │ + strhteq r5, [r8], #-82 @ 0xffffffae │ │ │ │ + subeq sl, lr, ip, lsl lr │ │ │ │ + subeq sl, lr, r6, lsr lr │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb51a4 <__bss_end__@@Base+0xfe29ade8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361f8c │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [r0], #-1004 @ 0xfffffc14 │ │ │ │ - strdeq r5, [r8], #-170 @ 0xffffff56 @ │ │ │ │ - ldrdeq sl, [lr], #-216 @ 0xffffff28 │ │ │ │ - strdeq sl, [lr], #-210 @ 0xffffff2e │ │ │ │ + rsbeq r5, r8, r2, lsl fp │ │ │ │ + strdeq sl, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq sl, lr, sl, lsl #28 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb51d0 <__bss_end__@@Base+0xfe29ae14> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 361fb8 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stc 7, cr15, [sl], {251} @ 0xfb │ │ │ │ - mlseq r8, r2, r1, r6 │ │ │ │ - subeq sl, lr, ip, lsr #27 │ │ │ │ - subeq sl, lr, r6, asr #27 │ │ │ │ + rsbeq r6, r8, sl, lsr #3 │ │ │ │ + subeq sl, lr, r4, asr #27 │ │ │ │ + ldrdeq sl, [lr], #-222 @ 0xffffff22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb51fc <__bss_end__@@Base+0xfe29ae40> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a1fe4 │ │ │ │ adcvc pc, ip, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ bl fff1c004 <__bss_end__@@Base+0xff401c48> │ │ │ │ - rsbeq r6, r8, r8, lsl #3 │ │ │ │ - subseq r3, ip, r6, lsl lr │ │ │ │ - subseq r3, ip, sl, lsr pc │ │ │ │ + rsbeq r6, r8, r0, lsr #3 │ │ │ │ + subseq r3, ip, lr, lsr #28 │ │ │ │ + subseq r3, ip, r2, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb522c <__bss_end__@@Base+0xfe29ae70> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2014 │ │ │ │ stmdbmi r5, {r0, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ orrscc r4, ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ebdc │ │ │ │ - rsbeq r6, r8, sl, asr r2 │ │ │ │ - subseq r3, ip, r4, lsr #31 │ │ │ │ + rsbeq r6, r8, r2, ror r2 │ │ │ │ ldrheq r3, [ip], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq r3, [ip], #-244 @ 0xffffff0c │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb525c <__bss_end__@@Base+0xfe29aea0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362044 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl ff39c060 <__bss_end__@@Base+0xfe881ca4> │ │ │ │ - strdeq r6, [r8], #-38 @ 0xffffffda @ │ │ │ │ - subeq sl, lr, r0, lsr #26 │ │ │ │ - subeq sl, lr, sl, lsr sp │ │ │ │ + rsbeq r6, r8, lr, lsl #6 │ │ │ │ + subeq sl, lr, r8, lsr sp │ │ │ │ + subeq sl, lr, r2, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5288 <__bss_end__@@Base+0xfe29aecc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362070 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl fee1c08c <__bss_end__@@Base+0xfe301cd0> │ │ │ │ - rsbeq r6, r8, lr, lsl r5 │ │ │ │ - strdeq sl, [lr], #-196 @ 0xffffff3c │ │ │ │ - subseq ip, r2, r2, lsl r6 │ │ │ │ + rsbeq r6, r8, r6, lsr r5 │ │ │ │ + subeq sl, lr, ip, lsl #26 │ │ │ │ + subseq ip, r2, sl, lsr #12 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb52b4 <__bss_end__@@Base+0xfe29aef8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a209c │ │ │ │ andsne pc, r1, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-856 @ 0xfffffca8 │ │ │ │ bl fe81c0bc <__bss_end__@@Base+0xfdd01d00> │ │ │ │ - strdeq r6, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsbeq r4, [ip], #-102 @ 0xffffff9a │ │ │ │ - subseq r4, ip, sl, lsr #14 │ │ │ │ + rsbeq r6, r8, r8, lsl #10 │ │ │ │ + subseq r4, ip, lr, ror #13 │ │ │ │ + subseq r4, ip, r2, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb52e4 <__bss_end__@@Base+0xfe29af28> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a20cc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ cmncc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb80 │ │ │ │ - rsbeq r6, r8, r2, asr #9 │ │ │ │ - umaaleq sl, lr, r8, ip │ │ │ │ + ldrdeq r6, [r8], #-74 @ 0xffffffb6 @ │ │ │ │ strheq sl, [lr], #-192 @ 0xffffff40 │ │ │ │ + subeq sl, lr, r8, asr #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5314 <__bss_end__@@Base+0xfe29af58> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3620fc │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 1c9c118 <__bss_end__@@Base+0x1181d5c> │ │ │ │ - strhteq r6, [r8], #-126 @ 0xffffff82 │ │ │ │ - subeq sl, lr, r8, ror #24 │ │ │ │ - subseq ip, r2, r6, lsl #11 │ │ │ │ + ldrdeq r6, [r8], #-118 @ 0xffffff8a @ │ │ │ │ + subeq sl, lr, r0, lsl #25 │ │ │ │ + @ instruction: 0x0052c59e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5340 <__bss_end__@@Base+0xfe29af84> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2128 │ │ │ │ stmdbmi r5, {r1, r3, r4, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ teqcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb52 │ │ │ │ - mlseq r8, r2, r7, r6 │ │ │ │ - ldrsheq r4, [ip], #-136 @ 0xffffff78 │ │ │ │ - subseq sl, r5, r0, asr #14 │ │ │ │ + rsbeq r6, r8, sl, lsr #15 │ │ │ │ + subseq r4, ip, r0, lsl r9 │ │ │ │ + subseq sl, r5, r8, asr r7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5370 <__bss_end__@@Base+0xfe29afb4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2158 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb3a │ │ │ │ - rsbeq r6, r8, sl, lsr #19 │ │ │ │ - subeq sl, lr, ip, lsl #24 │ │ │ │ - subseq ip, r2, r8, lsr #10 │ │ │ │ + rsbeq r6, r8, r2, asr #19 │ │ │ │ + subeq sl, lr, r4, lsr #24 │ │ │ │ + subseq ip, r2, r0, asr #10 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb53a0 <__bss_end__@@Base+0xfe29afe4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2188 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eb22 │ │ │ │ - rsbeq r6, r8, sl, ror r9 │ │ │ │ - ldrdeq sl, [lr], #-188 @ 0xffffff44 │ │ │ │ + mlseq r8, r2, r9, r6 │ │ │ │ strdeq sl, [lr], #-180 @ 0xffffff4c │ │ │ │ + subeq sl, lr, ip, lsl #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb53d0 <__bss_end__@@Base+0xfe29b014> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3621b8 │ │ │ │ stmdbmi r4, {r2, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ bl 51c1d4 │ │ │ │ - rsbeq r6, r8, r6, lsl #21 │ │ │ │ - subseq r4, ip, ip, ror #28 │ │ │ │ - subseq r4, ip, lr, ror lr │ │ │ │ + mlseq r8, lr, sl, r6 │ │ │ │ + subseq r4, ip, r4, lsl #29 │ │ │ │ + @ instruction: 0x005c4e96 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb53fc <__bss_end__@@Base+0xfe29b040> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3621e4 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b fff9c200 <__bss_end__@@Base+0xff481e44> │ │ │ │ - rsbeq r6, r8, r6, lsr #21 │ │ │ │ - subeq sl, lr, r0, lsl #23 │ │ │ │ - umaaleq sl, lr, sl, fp │ │ │ │ + strhteq r6, [r8], #-174 @ 0xffffff52 │ │ │ │ + umaaleq sl, lr, r8, fp │ │ │ │ + strheq sl, [lr], #-178 @ 0xffffff4e │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5428 <__bss_end__@@Base+0xfe29b06c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362210 │ │ │ │ stmdbmi r4, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ffa1c22c <__bss_end__@@Base+0xfef01e70> │ │ │ │ - rsbeq r6, r8, r2, asr #21 │ │ │ │ - subeq sl, lr, r4, asr fp │ │ │ │ - subeq sl, lr, lr, ror #22 │ │ │ │ + ldrdeq r6, [r8], #-170 @ 0xffffff56 @ │ │ │ │ + subeq sl, lr, ip, ror #22 │ │ │ │ + subeq sl, lr, r6, lsl #23 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5454 <__bss_end__@@Base+0xfe29b098> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36223c │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b ff49c258 <__bss_end__@@Base+0xfe981e9c> │ │ │ │ - rsbeq r6, r8, r6, lsl #22 │ │ │ │ - subeq sl, lr, r8, lsr #22 │ │ │ │ - subseq ip, r2, r6, asr #8 │ │ │ │ + rsbeq r6, r8, lr, lsl fp │ │ │ │ + subeq sl, lr, r0, asr #22 │ │ │ │ + subseq ip, r2, lr, asr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5480 <__bss_end__@@Base+0xfe29b0c4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2268 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000eab2 │ │ │ │ - strdeq r6, [r8], #-174 @ 0xffffff52 @ │ │ │ │ - strdeq sl, [lr], #-172 @ 0xffffff54 │ │ │ │ - subseq ip, r2, r8, lsl r4 │ │ │ │ + rsbeq r6, r8, r6, lsl fp │ │ │ │ + subeq sl, lr, r4, lsl fp │ │ │ │ + subseq ip, r2, r0, lsr r4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb54b0 <__bss_end__@@Base+0xfe29b0f4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2298 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33244479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea9a │ │ │ │ - rsbeq r6, r8, lr, asr #21 │ │ │ │ - subeq sl, lr, ip, asr #21 │ │ │ │ + rsbeq r6, r8, r6, ror #21 │ │ │ │ subeq sl, lr, r4, ror #21 │ │ │ │ + strdeq sl, [lr], #-172 @ 0xffffff54 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb54e0 <__bss_end__@@Base+0xfe29b124> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a22c8 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea82 │ │ │ │ - rsbeq r6, r8, sl, lsr #23 │ │ │ │ - umaaleq sl, lr, ip, sl │ │ │ │ + rsbeq r6, r8, r2, asr #23 │ │ │ │ strheq sl, [lr], #-164 @ 0xffffff5c │ │ │ │ + subeq sl, lr, ip, asr #21 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5510 <__bss_end__@@Base+0xfe29b154> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3622f8 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ b 1d1c314 <__bss_end__@@Base+0x1201f58> │ │ │ │ - rsbeq r6, r8, lr, lsl ip │ │ │ │ - subeq sl, lr, ip, ror #20 │ │ │ │ - subseq ip, r2, sl, lsl #7 │ │ │ │ + rsbeq r6, r8, r6, lsr ip │ │ │ │ + subeq sl, lr, r4, lsl #21 │ │ │ │ + subseq ip, r2, r2, lsr #7 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb553c <__bss_end__@@Base+0xfe29b180> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2324 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000ea54 │ │ │ │ - strdeq r6, [r8], #-178 @ 0xffffff4e @ │ │ │ │ - subeq sl, lr, r0, asr #20 │ │ │ │ + rsbeq r6, r8, sl, lsl #24 │ │ │ │ subeq sl, lr, r8, asr sl │ │ │ │ + subeq sl, lr, r0, ror sl │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb556c <__bss_end__@@Base+0xfe29b1b0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2354 │ │ │ │ adcscc pc, lr, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-788 @ 0xfffffcec │ │ │ │ b 111c374 <__bss_end__@@Base+0x601fb8> │ │ │ │ - rsbeq r6, r8, r0, asr #25 │ │ │ │ - subseq r5, ip, r6, ror #10 │ │ │ │ + ldrdeq r6, [r8], #-200 @ 0xffffff38 @ │ │ │ │ subseq r5, ip, lr, ror r5 │ │ │ │ + @ instruction: 0x005c5596 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb559c <__bss_end__@@Base+0xfe29b1e0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2384 │ │ │ │ sbccc pc, r6, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-800 @ 0xfffffce0 │ │ │ │ b b1c3a4 <__bss_end__@@Base+0x1fe8> │ │ │ │ - mlseq r8, r0, ip, r6 │ │ │ │ - subseq r5, ip, r6, lsr r5 │ │ │ │ - subseq r5, ip, r2, lsl #11 │ │ │ │ + rsbeq r6, r8, r8, lsr #25 │ │ │ │ + subseq r5, ip, lr, asr #10 │ │ │ │ + @ instruction: 0x005c559a │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb55cc <__bss_end__@@Base+0xfe29b210> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3623b4 │ │ │ │ stmdbmi r4, {r0, r4, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ - b 59c3d0 │ │ │ │ - ldrdeq r6, [r8], #-226 @ 0xffffff1e @ │ │ │ │ - subseq r5, ip, r4, ror sp │ │ │ │ - subseq r5, ip, lr, lsl #27 │ │ │ │ + b 59c3d0 │ │ │ │ + rsbeq r6, r8, sl, ror #29 │ │ │ │ + subseq r5, ip, ip, lsl #27 │ │ │ │ + subseq r5, ip, r6, lsr #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb55f8 <__bss_end__@@Base+0xfe29b23c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a23e0 │ │ │ │ stmdbmi r5, {r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9f6 │ │ │ │ - rsbeq r6, r8, r6, lsr #29 │ │ │ │ - subseq r5, ip, r8, asr #26 │ │ │ │ - subseq r5, ip, r4, ror sp │ │ │ │ + strhteq r6, [r8], #-238 @ 0xffffff12 │ │ │ │ + subseq r5, ip, r0, ror #26 │ │ │ │ + subseq r5, ip, ip, lsl #27 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5628 <__bss_end__@@Base+0xfe29b26c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2410 │ │ │ │ stmdbmi r5, {r0, r1, r3, r6, r7, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ @ instruction: 0x33284479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9de │ │ │ │ - rsbeq r6, r8, r6, ror lr │ │ │ │ - subseq r5, ip, r8, lsl sp │ │ │ │ - subseq r5, ip, r4, asr #26 │ │ │ │ + rsbeq r6, r8, lr, lsl #29 │ │ │ │ + subseq r5, ip, r0, lsr sp │ │ │ │ + subseq r5, ip, ip, asr sp │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5658 <__bss_end__@@Base+0xfe29b29c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2440 │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9c6 │ │ │ │ - rsbeq r7, r8, lr, asr r3 │ │ │ │ - subeq sl, lr, r4, lsr #18 │ │ │ │ + rsbeq r7, r8, r6, ror r3 │ │ │ │ subeq sl, lr, ip, lsr r9 │ │ │ │ + subeq sl, lr, r4, asr r9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5688 <__bss_end__@@Base+0xfe29b2cc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2470 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r4, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e9ae │ │ │ │ - rsbeq r7, r8, r2, asr #7 │ │ │ │ - strdeq sl, [lr], #-132 @ 0xffffff7c │ │ │ │ - subseq ip, r2, r0, lsl r2 │ │ │ │ + ldrdeq r7, [r8], #-58 @ 0xffffffc6 @ │ │ │ │ + subeq sl, lr, ip, lsl #18 │ │ │ │ + subseq ip, r2, r8, lsr #4 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb56b8 <__bss_end__@@Base+0xfe29b2fc> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3624a0 │ │ │ │ stmdbmi r4, {r0, r1, r2, r3, r4, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmib r6, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, r2, asr #10 │ │ │ │ - subeq sl, lr, r4, asr #17 │ │ │ │ - subseq ip, r2, r2, ror #3 │ │ │ │ + rsbeq r7, r8, sl, asr r5 │ │ │ │ + ldrdeq sl, [lr], #-140 @ 0xffffff74 │ │ │ │ + ldrsheq ip, [r2], #-26 @ 0xffffffe6 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb56e4 <__bss_end__@@Base+0xfe29b328> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a24cc │ │ │ │ stmdbmi r5, {r1, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e980 │ │ │ │ - rsbeq r7, r8, r6, lsl r5 │ │ │ │ - umaaleq sl, lr, r8, r8 │ │ │ │ + rsbeq r7, r8, lr, lsr #10 │ │ │ │ strheq sl, [lr], #-128 @ 0xffffff80 │ │ │ │ + subeq sl, lr, r8, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5714 <__bss_end__@@Base+0xfe29b358> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a24fc │ │ │ │ stmdbmi r5, {r0, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e968 │ │ │ │ - rsbeq r7, r8, r2, asr #19 │ │ │ │ - strdeq r1, [pc], #-164 @ │ │ │ │ - subeq r1, pc, r8, lsl #22 │ │ │ │ + ldrdeq r7, [r8], #-154 @ 0xffffff66 @ │ │ │ │ + subeq r1, pc, ip, lsl #22 │ │ │ │ + subeq r1, pc, r0, lsr #22 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5744 <__bss_end__@@Base+0xfe29b388> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 36252c │ │ │ │ stmdbmi r4, {r0, r1, r3, r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ ldmdb r0, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r7, r8, lr, lsl #21 │ │ │ │ - subeq ip, pc, r8, ror #17 │ │ │ │ - strdeq ip, [pc], #-142 @ │ │ │ │ + rsbeq r7, r8, r6, lsr #21 │ │ │ │ + subeq ip, pc, r0, lsl #18 │ │ │ │ + subeq ip, pc, r6, lsl r9 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5770 <__bss_end__@@Base+0xfe29b3b4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2558 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e93a │ │ │ │ - rsbeq r7, r8, r2, ror #20 │ │ │ │ - strheq ip, [pc], #-140 @ │ │ │ │ - subeq ip, pc, ip, lsl #18 │ │ │ │ + rsbeq r7, r8, sl, ror sl │ │ │ │ + ldrdeq ip, [pc], #-132 @ │ │ │ │ + subeq ip, pc, r4, lsr #18 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb57a0 <__bss_end__@@Base+0xfe29b3e4> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2588 │ │ │ │ stmdbmi r5, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc ip, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e922 │ │ │ │ - rsbeq r7, r8, r2, lsr sl │ │ │ │ - subeq ip, pc, ip, lsl #17 │ │ │ │ - ldrdeq ip, [pc], #-140 @ │ │ │ │ + rsbeq r7, r8, sl, asr #20 │ │ │ │ + subeq ip, pc, r4, lsr #17 │ │ │ │ + strdeq ip, [pc], #-132 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb57d0 <__bss_end__@@Base+0xfe29b414> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3625b8 │ │ │ │ stmdbmi r4, {r1, r2, r3, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmdb sl, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, r2, ror #20 │ │ │ │ - subeq ip, pc, ip, asr r8 @ │ │ │ │ - subeq ip, pc, lr, lsr #17 │ │ │ │ + rsbeq r7, r8, sl, ror sl │ │ │ │ + subeq ip, pc, r4, ror r8 @ │ │ │ │ + subeq ip, pc, r6, asr #17 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb57fc <__bss_end__@@Base+0xfe29b440> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a25e4 │ │ │ │ stmdbmi r5, {r0, r1, r2, r5, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ movwcc r4, #50297 @ 0xc479 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8f4 │ │ │ │ - rsbeq r7, r8, r6, lsr sl │ │ │ │ - subeq ip, pc, r0, lsr r8 @ │ │ │ │ - subeq ip, pc, r0, lsl #17 │ │ │ │ + rsbeq r7, r8, lr, asr #20 │ │ │ │ + subeq ip, pc, r8, asr #16 │ │ │ │ + umaaleq ip, pc, r8, r8 @ │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb582c <__bss_end__@@Base+0xfe29b470> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2614 │ │ │ │ stmdbmi r5, {r0, r1, r2, r3, r6, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r8, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8dc │ │ │ │ - rsbeq r7, r8, r6, lsl #20 │ │ │ │ - subeq ip, pc, r0, lsl #16 │ │ │ │ - subeq ip, pc, r0, asr r8 @ │ │ │ │ + rsbeq r7, r8, lr, lsl sl │ │ │ │ + subeq ip, pc, r8, lsl r8 @ │ │ │ │ + subeq ip, pc, r8, ror #16 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb585c <__bss_end__@@Base+0xfe29b4a0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2644 │ │ │ │ rscne pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e8c4 │ │ │ │ - strdeq r7, [r8], #-200 @ 0xffffff38 @ │ │ │ │ - subseq r7, ip, r6, ror #30 │ │ │ │ - ldrheq r7, [ip], #-244 @ 0xffffff0c │ │ │ │ + rsbeq r7, r8, r0, lsl sp │ │ │ │ + subseq r7, ip, lr, ror pc │ │ │ │ + subseq r7, ip, ip, asr #31 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb588c <__bss_end__@@Base+0xfe29b4d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2674 │ │ │ │ sbcsvc pc, r2, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-792 @ 0xfffffce8 │ │ │ │ stmia sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, r4, ror #30 │ │ │ │ - subseq r8, ip, r2, asr #14 │ │ │ │ - subseq r6, r5, r6, ror ip │ │ │ │ + rsbeq r7, r8, ip, ror pc │ │ │ │ + subseq r8, ip, sl, asr r7 │ │ │ │ + subseq r6, r5, lr, lsl #25 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb58bc <__bss_end__@@Base+0xfe29b500> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a26a4 │ │ │ │ rscsvc pc, r9, #1325400064 @ 0x4f000000 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-804 @ 0xfffffcdc │ │ │ │ ldm r2, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc} │ │ │ │ - rsbeq r7, r8, r4, lsr pc │ │ │ │ - subseq r8, ip, r2, lsl r7 │ │ │ │ - subseq r6, r5, r6, asr #24 │ │ │ │ + rsbeq r7, r8, ip, asr #30 │ │ │ │ + subseq r8, ip, sl, lsr #14 │ │ │ │ + subseq r6, r5, lr, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb58ec <__bss_end__@@Base+0xfe29b530> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a26d4 │ │ │ │ rsbscs pc, r5, #64, 4 │ │ │ │ stmdami r5, {r2, r8, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1147 @ 0xfffffb85 │ │ │ │ ldrbtmi r3, [r8], #-820 @ 0xfffffccc │ │ │ │ ldmda sl!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r7, r8, r4, lsl #30 │ │ │ │ - subseq r8, ip, r2, ror #13 │ │ │ │ - subseq r8, ip, sl, lsr #14 │ │ │ │ + rsbeq r7, r8, ip, lsl pc │ │ │ │ + ldrsheq r8, [ip], #-106 @ 0xffffff96 │ │ │ │ + subseq r8, ip, r2, asr #14 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb591c <__bss_end__@@Base+0xfe29b560> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 362704 │ │ │ │ stmdbmi r4, {r5, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2052 @ 0xfffff7fc │ │ │ │ ldrbtmi r4, [r8], #-1145 @ 0xfffffb87 │ │ │ │ stmda r4!, {r0, r1, r3, r4, r5, r6, r7, r8, r9, sl, ip, sp, lr, pc}^ │ │ │ │ - rsbeq r8, r8, r6, lsr r1 │ │ │ │ - subseq r8, ip, ip, lsr ip │ │ │ │ - subseq r8, ip, r6, asr ip │ │ │ │ + rsbeq r8, r8, lr, asr #2 │ │ │ │ + subseq r8, ip, r4, asr ip │ │ │ │ + subseq r8, ip, lr, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r8 │ │ │ │ bl fedb5948 <__bss_end__@@Base+0xfe29b58c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 3a2730 │ │ │ │ stmdbmi r5, {r1, r4, r9, sp} │ │ │ │ ldrbtmi r4, [fp], #-2053 @ 0xfffff7fb │ │ │ │ tstcc r0, #2030043136 @ 0x79000000 │ │ │ │ @ instruction: 0xf7fb4478 │ │ │ │ svclt 0x0000e84e │ │ │ │ - rsbeq fp, r8, lr, ror #16 │ │ │ │ - subseq sl, ip, ip, ror #1 │ │ │ │ + rsbeq fp, r8, r6, lsl #17 │ │ │ │ subseq sl, ip, r4, lsl #2 │ │ │ │ + subseq sl, ip, ip, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b513 │ │ │ │ + svclt 0x0000b51b │ │ │ │ andeq r3, r0, r9, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b50b │ │ │ │ + svclt 0x0000b513 │ │ │ │ muleq r3, r9, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b503 │ │ │ │ + svclt 0x0000b50b │ │ │ │ andeq r2, r3, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4fb │ │ │ │ + svclt 0x0000b503 │ │ │ │ @ instruction: 0x00032fbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4f3 │ │ │ │ + svclt 0x0000b4fb │ │ │ │ @ instruction: 0x00032fb9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4eb │ │ │ │ + svclt 0x0000b4f3 │ │ │ │ andeq r6, r3, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4e3 │ │ │ │ + svclt 0x0000b4eb │ │ │ │ strdeq fp, [r3], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4db │ │ │ │ + svclt 0x0000b4e3 │ │ │ │ strdeq fp, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4d3 │ │ │ │ + svclt 0x0000b4db │ │ │ │ andeq sp, r3, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4cb │ │ │ │ + svclt 0x0000b4d3 │ │ │ │ andeq lr, r3, r9, lsl #27 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4c3 │ │ │ │ + svclt 0x0000b4cb │ │ │ │ andeq r0, r4, r9, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b4bb │ │ │ │ + svclt 0x0000b4c3 │ │ │ │ andeq r6, r5, r1, ror #30 │ │ │ │ vst3.16 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb5a38 <__bss_end__@@Base+0xfe29b67c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stcmi 15, cr0, [pc], #-864 @ 25e4e0 │ │ │ │ bmi e4aa5c <__bss_end__@@Base+0x3306a0> │ │ │ │ ldrbtmi r2, [ip], #-7 │ │ │ │ @@ -2740,1271 +2740,1271 @@ │ │ │ │ ldrne pc, [r1], #576 @ 0x240 │ │ │ │ blx fedefc7a <__bss_end__@@Base+0xfe2d58be> │ │ │ │ @ instruction: 0xf0265603 │ │ │ │ bl 39fc94 │ │ │ │ blne 191fdec <__bss_end__@@Base+0xe05a30> │ │ │ │ @ instruction: 0xf1601ad3 │ │ │ │ blx 31fc9e │ │ │ │ - blx 61aca6 │ │ │ │ + blx 61aca6 │ │ │ │ blx feb22cba <__bss_end__@@Base+0xfe0088fe> │ │ │ │ adcmi r3, r3, #14, 28 @ 0xe0 │ │ │ │ @ instruction: 0xf1714471 │ │ │ │ svclt 0x00280100 │ │ │ │ bicvc pc, r8, #1325400064 @ 0x4f000000 │ │ │ │ @ instruction: 0xf8cc1ad3 │ │ │ │ - blmi 72a90c │ │ │ │ + blmi 72a90c │ │ │ │ b 12e0a08 <__bss_end__@@Base+0x7c664c> │ │ │ │ ldrbtmi r7, [fp], #-704 @ 0xfffffd40 │ │ │ │ - bmi 6b6a30 │ │ │ │ + bmi 6b6a30 │ │ │ │ ldrbtmi r4, [sl], #-2829 @ 0xfffff4f3 │ │ │ │ ldmdavs sl, {r0, r1, r4, r6, r7, fp, ip, lr} │ │ │ │ subsmi r9, sl, r5, lsl #22 │ │ │ │ movweq pc, #79 @ 0x4f @ │ │ │ │ andlt sp, r6, lr, lsl #2 │ │ │ │ mrscs r2, (UNDEF: 0) │ │ │ │ movwcs r2, #512 @ 0x200 │ │ │ │ stceq 0, cr15, [r0], {79} @ 0x4f │ │ │ │ stmdami r9, {r4, r5, r6, r8, sl, fp, ip, sp, pc} │ │ │ │ @ instruction: 0xf0c04478 │ │ │ │ - andcs pc, r1, r3 │ │ │ │ + andcs pc, r1, fp │ │ │ │ mrc 7, 7, APSR_nzcv, cr14, cr12, {7} │ │ │ │ svc 0x0098f7fa │ │ │ │ rsbseq ip, r8, sl, lsl #2 │ │ │ │ muleq r0, r0, r3 │ │ │ │ addeq r6, r8, r8, ror #9 │ │ │ │ addeq r6, r8, sl, lsr #9 │ │ │ │ rsbseq ip, r8, r6, lsl #1 │ │ │ │ - ldrdeq r2, [pc], #-172 @ │ │ │ │ + strdeq r2, [pc], #-164 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b441 │ │ │ │ + svclt 0x0000b449 │ │ │ │ andeq r4, r6, sp, lsl sl │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b439 │ │ │ │ + svclt 0x0000b441 │ │ │ │ andeq fp, r6, sp, lsr fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b431 │ │ │ │ + svclt 0x0000b439 │ │ │ │ andeq ip, r6, r1, asr #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b429 │ │ │ │ + svclt 0x0000b431 │ │ │ │ andeq lr, r6, r1, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b421 │ │ │ │ + svclt 0x0000b429 │ │ │ │ andeq r1, r7, r1, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b419 │ │ │ │ + svclt 0x0000b421 │ │ │ │ andeq r2, r7, r1, lsl r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b411 │ │ │ │ + svclt 0x0000b419 │ │ │ │ strdeq r2, [r7], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b409 │ │ │ │ + svclt 0x0000b411 │ │ │ │ andeq r3, r7, r1, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b401 │ │ │ │ + svclt 0x0000b409 │ │ │ │ andeq r5, r7, sp, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3f9 │ │ │ │ + svclt 0x0000b401 │ │ │ │ andeq r7, r7, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3f1 │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ muleq r7, r1, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3e9 │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ ldrdeq r8, [r7], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3e1 │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ andeq sl, r7, r9, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3d9 │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ andeq fp, r7, r9, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3d1 │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ andeq sp, r7, r5, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3c9 │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ andeq pc, r7, sp, lsr r0 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3c1 │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ andeq r0, r8, sp, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3b9 │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ @ instruction: 0x000816bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3b1 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ andeq r3, r8, sp, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3a9 │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ andeq r4, r8, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b3a1 │ │ │ │ + svclt 0x0000b3a9 │ │ │ │ andeq r5, r8, r9, lsl r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b399 │ │ │ │ + svclt 0x0000b3a1 │ │ │ │ andeq r6, r8, r9, lsr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b391 │ │ │ │ + svclt 0x0000b399 │ │ │ │ andeq r7, r8, r1, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b389 │ │ │ │ + svclt 0x0000b391 │ │ │ │ andeq r7, r8, r1, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b381 │ │ │ │ + svclt 0x0000b389 │ │ │ │ andeq r7, r8, r1, ror #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b379 │ │ │ │ + svclt 0x0000b381 │ │ │ │ andeq r8, r8, r1, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b371 │ │ │ │ + svclt 0x0000b379 │ │ │ │ andeq r8, r8, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b369 │ │ │ │ + svclt 0x0000b371 │ │ │ │ andeq r8, r8, r5, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b361 │ │ │ │ + svclt 0x0000b369 │ │ │ │ andeq r9, r8, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b359 │ │ │ │ + svclt 0x0000b361 │ │ │ │ andeq r9, r8, sp, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b351 │ │ │ │ + svclt 0x0000b359 │ │ │ │ andeq r9, r8, sp, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b349 │ │ │ │ + svclt 0x0000b351 │ │ │ │ muleq r8, r1, lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b341 │ │ │ │ + svclt 0x0000b349 │ │ │ │ andeq fp, r8, r1, ror r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b339 │ │ │ │ + svclt 0x0000b341 │ │ │ │ andeq fp, r8, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b331 │ │ │ │ + svclt 0x0000b339 │ │ │ │ andeq r1, r9, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b329 │ │ │ │ + svclt 0x0000b331 │ │ │ │ andeq r4, r9, r9, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b321 │ │ │ │ + svclt 0x0000b329 │ │ │ │ andeq r4, r9, r1, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b319 │ │ │ │ + svclt 0x0000b321 │ │ │ │ andeq r8, r9, sp, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b311 │ │ │ │ + svclt 0x0000b319 │ │ │ │ andeq r9, r9, r5, asr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b309 │ │ │ │ + svclt 0x0000b311 │ │ │ │ ldrdeq r9, [r9], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b301 │ │ │ │ + svclt 0x0000b309 │ │ │ │ strheq sl, [r9], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2f9 │ │ │ │ + svclt 0x0000b301 │ │ │ │ @ instruction: 0x000a04b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2f1 │ │ │ │ + svclt 0x0000b2f9 │ │ │ │ andeq r7, fp, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2e9 │ │ │ │ + svclt 0x0000b2f1 │ │ │ │ andeq r8, fp, sp, lsl #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2e1 │ │ │ │ + svclt 0x0000b2e9 │ │ │ │ andeq r8, fp, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2d9 │ │ │ │ + svclt 0x0000b2e1 │ │ │ │ @ instruction: 0x000bfcb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2d1 │ │ │ │ + svclt 0x0000b2d9 │ │ │ │ andeq r3, ip, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2c9 │ │ │ │ + svclt 0x0000b2d1 │ │ │ │ muleq ip, r1, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2c1 │ │ │ │ + svclt 0x0000b2c9 │ │ │ │ andeq r4, ip, r9, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2b9 │ │ │ │ + svclt 0x0000b2c1 │ │ │ │ andeq r4, ip, r9, asr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2b1 │ │ │ │ + svclt 0x0000b2b9 │ │ │ │ andeq r5, ip, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2a9 │ │ │ │ + svclt 0x0000b2b1 │ │ │ │ andeq r6, ip, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b2a1 │ │ │ │ + svclt 0x0000b2a9 │ │ │ │ andeq r6, ip, r1, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b299 │ │ │ │ + svclt 0x0000b2a1 │ │ │ │ andeq r6, ip, sp, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b291 │ │ │ │ + svclt 0x0000b299 │ │ │ │ andeq r7, ip, r5, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b289 │ │ │ │ + svclt 0x0000b291 │ │ │ │ andeq sl, ip, r5, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b281 │ │ │ │ + svclt 0x0000b289 │ │ │ │ muleq ip, sp, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b279 │ │ │ │ + svclt 0x0000b281 │ │ │ │ andeq sl, ip, r1, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b271 │ │ │ │ + svclt 0x0000b279 │ │ │ │ andeq r0, sp, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b269 │ │ │ │ + svclt 0x0000b271 │ │ │ │ andeq r1, sp, r1, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b261 │ │ │ │ + svclt 0x0000b269 │ │ │ │ @ instruction: 0x000d1ab5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b259 │ │ │ │ + svclt 0x0000b261 │ │ │ │ andeq r2, sp, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b251 │ │ │ │ + svclt 0x0000b259 │ │ │ │ andeq r3, sp, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b249 │ │ │ │ + svclt 0x0000b251 │ │ │ │ andeq r3, sp, r9, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b241 │ │ │ │ + svclt 0x0000b249 │ │ │ │ @ instruction: 0x000d4fb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b239 │ │ │ │ + svclt 0x0000b241 │ │ │ │ andeq r5, sp, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b231 │ │ │ │ + svclt 0x0000b239 │ │ │ │ andeq r5, sp, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b229 │ │ │ │ + svclt 0x0000b231 │ │ │ │ andeq r6, sp, r9, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b221 │ │ │ │ + svclt 0x0000b229 │ │ │ │ andeq r7, sp, r1, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b219 │ │ │ │ + svclt 0x0000b221 │ │ │ │ andeq r9, sp, sp, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b211 │ │ │ │ + svclt 0x0000b219 │ │ │ │ @ instruction: 0x000da1bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b209 │ │ │ │ + svclt 0x0000b211 │ │ │ │ andeq sl, sp, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b201 │ │ │ │ + svclt 0x0000b209 │ │ │ │ andeq fp, sp, r5, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1f9 │ │ │ │ + svclt 0x0000b201 │ │ │ │ andeq fp, sp, r1, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1f1 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ ldrdeq fp, [sp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1e9 │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ andeq fp, sp, sp, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1e1 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ strdeq ip, [sp], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1d9 │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ andeq lr, sp, r1, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1d1 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ andeq lr, sp, r9, ror #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1c9 │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ andeq lr, sp, r9, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1c1 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ ldrdeq pc, [sp], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1b9 │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ andeq pc, sp, r5, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1b1 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ andeq r0, lr, sp, ror r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1a9 │ │ │ │ + svclt 0x0000b1b1 │ │ │ │ andeq r0, lr, r9, lsr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b1a1 │ │ │ │ + svclt 0x0000b1a9 │ │ │ │ strdeq r1, [lr], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b199 │ │ │ │ + svclt 0x0000b1a1 │ │ │ │ @ instruction: 0x000e32b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b191 │ │ │ │ + svclt 0x0000b199 │ │ │ │ andeq r3, lr, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b189 │ │ │ │ + svclt 0x0000b191 │ │ │ │ strdeq r4, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b181 │ │ │ │ + svclt 0x0000b189 │ │ │ │ andeq r4, lr, r1, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b179 │ │ │ │ + svclt 0x0000b181 │ │ │ │ andeq r4, lr, r1, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b171 │ │ │ │ + svclt 0x0000b179 │ │ │ │ andeq r5, lr, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b169 │ │ │ │ + svclt 0x0000b171 │ │ │ │ andeq r7, lr, r1, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b161 │ │ │ │ + svclt 0x0000b169 │ │ │ │ andeq r8, lr, r9, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b159 │ │ │ │ + svclt 0x0000b161 │ │ │ │ andeq r8, lr, r9, lsr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b151 │ │ │ │ + svclt 0x0000b159 │ │ │ │ andeq r9, lr, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b149 │ │ │ │ + svclt 0x0000b151 │ │ │ │ andeq sl, lr, r5, ror #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b141 │ │ │ │ + svclt 0x0000b149 │ │ │ │ muleq lr, r1, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b139 │ │ │ │ + svclt 0x0000b141 │ │ │ │ andeq ip, lr, r1, ror #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b131 │ │ │ │ + svclt 0x0000b139 │ │ │ │ strdeq ip, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b129 │ │ │ │ + svclt 0x0000b131 │ │ │ │ andeq sp, lr, r5, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b121 │ │ │ │ + svclt 0x0000b129 │ │ │ │ strdeq sp, [lr], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b119 │ │ │ │ + svclt 0x0000b121 │ │ │ │ andeq pc, lr, r1, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b111 │ │ │ │ + svclt 0x0000b119 │ │ │ │ andeq r2, pc, r1, lsl #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b109 │ │ │ │ + svclt 0x0000b111 │ │ │ │ andeq r8, pc, r5, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b101 │ │ │ │ + svclt 0x0000b109 │ │ │ │ andeq pc, pc, sp, lsr sl @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0f9 │ │ │ │ + svclt 0x0000b101 │ │ │ │ andseq r0, r0, sp, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0f1 │ │ │ │ + svclt 0x0000b0f9 │ │ │ │ andseq r7, r0, sp, ror r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0e9 │ │ │ │ + svclt 0x0000b0f1 │ │ │ │ andseq sl, r0, r1, asr #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0e1 │ │ │ │ + svclt 0x0000b0e9 │ │ │ │ mulseq r0, r9, r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0d9 │ │ │ │ + svclt 0x0000b0e1 │ │ │ │ andseq r0, r1, r1, lsr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0d1 │ │ │ │ + svclt 0x0000b0d9 │ │ │ │ andseq r0, r1, r5, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0c9 │ │ │ │ + svclt 0x0000b0d1 │ │ │ │ andseq r2, r1, r1, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0c1 │ │ │ │ + svclt 0x0000b0c9 │ │ │ │ andseq r4, r1, r1, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0b9 │ │ │ │ + svclt 0x0000b0c1 │ │ │ │ andseq r5, r1, r5, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0b1 │ │ │ │ + svclt 0x0000b0b9 │ │ │ │ @ instruction: 0x0011c2f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0a9 │ │ │ │ + svclt 0x0000b0b1 │ │ │ │ andseq ip, r1, r1, lsl #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b0a1 │ │ │ │ + svclt 0x0000b0a9 │ │ │ │ andseq ip, r1, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b099 │ │ │ │ + svclt 0x0000b0a1 │ │ │ │ andseq sp, r1, sp, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b091 │ │ │ │ + svclt 0x0000b099 │ │ │ │ andseq lr, r1, r9, lsl r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b089 │ │ │ │ + svclt 0x0000b091 │ │ │ │ ldrsbeq r1, [r3], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b081 │ │ │ │ + svclt 0x0000b089 │ │ │ │ @ instruction: 0x001328fd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b079 │ │ │ │ + svclt 0x0000b081 │ │ │ │ andseq r3, r3, r9, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b071 │ │ │ │ + svclt 0x0000b079 │ │ │ │ andseq r3, r3, r1, lsl #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b069 │ │ │ │ + svclt 0x0000b071 │ │ │ │ andseq r5, r3, r5, lsl fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b061 │ │ │ │ + svclt 0x0000b069 │ │ │ │ andseq r6, r3, r5, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b059 │ │ │ │ + svclt 0x0000b061 │ │ │ │ andseq r6, r3, r1, ror #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b051 │ │ │ │ + svclt 0x0000b059 │ │ │ │ andseq r6, r3, r9, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b049 │ │ │ │ + svclt 0x0000b051 │ │ │ │ andseq r8, r3, r9, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b041 │ │ │ │ + svclt 0x0000b049 │ │ │ │ andseq lr, r3, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b039 │ │ │ │ + svclt 0x0000b041 │ │ │ │ andseq pc, r3, r5, asr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b031 │ │ │ │ + svclt 0x0000b039 │ │ │ │ andseq r5, r4, r9, lsr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b029 │ │ │ │ + svclt 0x0000b031 │ │ │ │ andseq r5, r4, r5, lsl r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b021 │ │ │ │ + svclt 0x0000b029 │ │ │ │ andseq r5, r4, r1, lsr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b019 │ │ │ │ + svclt 0x0000b021 │ │ │ │ mulseq r4, r5, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b011 │ │ │ │ + svclt 0x0000b019 │ │ │ │ andseq r5, r4, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b009 │ │ │ │ + svclt 0x0000b011 │ │ │ │ @ instruction: 0x001461f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0bb4478 │ │ │ │ - svclt 0x0000b001 │ │ │ │ + svclt 0x0000b009 │ │ │ │ @ instruction: 0x001465d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7f9 │ │ │ │ + @ instruction: 0xf0bb4478 │ │ │ │ + svclt 0x0000b001 │ │ │ │ andseq r6, r4, r5, asr #16 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7f1 │ │ │ │ + svclt 0x0000b7f9 │ │ │ │ andseq r6, r4, r1, asr #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7e9 │ │ │ │ + svclt 0x0000b7f1 │ │ │ │ andseq r7, r4, r9, lsr #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7e1 │ │ │ │ + svclt 0x0000b7e9 │ │ │ │ andseq r8, r4, sp, lsr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7d9 │ │ │ │ + svclt 0x0000b7e1 │ │ │ │ andseq r8, r4, r1, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7d1 │ │ │ │ + svclt 0x0000b7d9 │ │ │ │ mulseq r4, r1, r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7c9 │ │ │ │ + svclt 0x0000b7d1 │ │ │ │ andseq sl, r4, r5, lsl #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7c1 │ │ │ │ + svclt 0x0000b7c9 │ │ │ │ andseq sl, r4, r5, lsr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7b9 │ │ │ │ + svclt 0x0000b7c1 │ │ │ │ andseq fp, r4, r9, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7b1 │ │ │ │ + svclt 0x0000b7b9 │ │ │ │ andseq fp, r4, r1, ror #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7a9 │ │ │ │ + svclt 0x0000b7b1 │ │ │ │ andseq sp, r4, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b7a1 │ │ │ │ + svclt 0x0000b7a9 │ │ │ │ andseq lr, r4, r5, lsl #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b799 │ │ │ │ + svclt 0x0000b7a1 │ │ │ │ @ instruction: 0x0014e5f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b791 │ │ │ │ + svclt 0x0000b799 │ │ │ │ andseq pc, r4, r1, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b789 │ │ │ │ + svclt 0x0000b791 │ │ │ │ andseq pc, r4, r1, ror #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b781 │ │ │ │ + svclt 0x0000b789 │ │ │ │ andseq r1, r5, r5, ror #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b779 │ │ │ │ + svclt 0x0000b781 │ │ │ │ andseq r5, r5, sp, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b771 │ │ │ │ + svclt 0x0000b779 │ │ │ │ andseq sl, r5, r9, ror r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b769 │ │ │ │ + svclt 0x0000b771 │ │ │ │ andseq fp, r5, sp, lsl r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b761 │ │ │ │ + svclt 0x0000b769 │ │ │ │ andseq lr, r5, r9, lsr #32 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b759 │ │ │ │ + svclt 0x0000b761 │ │ │ │ andseq lr, r5, r1, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b751 │ │ │ │ + svclt 0x0000b759 │ │ │ │ @ instruction: 0x001638b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b749 │ │ │ │ + svclt 0x0000b751 │ │ │ │ andseq r8, r6, sp, lsr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b741 │ │ │ │ + svclt 0x0000b749 │ │ │ │ andseq ip, r6, r1, ror #9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b739 │ │ │ │ + svclt 0x0000b741 │ │ │ │ andseq pc, r6, sp, lsr fp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b731 │ │ │ │ + svclt 0x0000b739 │ │ │ │ @ instruction: 0x001703b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b729 │ │ │ │ + svclt 0x0000b731 │ │ │ │ mulseq r7, r1, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b721 │ │ │ │ + svclt 0x0000b729 │ │ │ │ andseq r5, r7, r5, lsl #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b719 │ │ │ │ + svclt 0x0000b721 │ │ │ │ andseq r6, r7, sp, asr r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b711 │ │ │ │ + svclt 0x0000b719 │ │ │ │ mulseq r7, r1, r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b709 │ │ │ │ + svclt 0x0000b711 │ │ │ │ mulseq r7, r1, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b701 │ │ │ │ + svclt 0x0000b709 │ │ │ │ andseq sl, r7, r1, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6f9 │ │ │ │ + svclt 0x0000b701 │ │ │ │ andseq sl, r7, r9, ror pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6f1 │ │ │ │ + svclt 0x0000b6f9 │ │ │ │ andseq fp, r7, r9, ror #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6e9 │ │ │ │ + svclt 0x0000b6f1 │ │ │ │ andseq lr, r7, sp, asr #31 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6e1 │ │ │ │ + svclt 0x0000b6e9 │ │ │ │ andseq pc, r7, r1, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6d9 │ │ │ │ + svclt 0x0000b6e1 │ │ │ │ andseq r4, r8, r1, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6d1 │ │ │ │ + svclt 0x0000b6d9 │ │ │ │ andseq r9, r8, r9, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6c9 │ │ │ │ + svclt 0x0000b6d1 │ │ │ │ andseq sl, r8, r1, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6c1 │ │ │ │ + svclt 0x0000b6c9 │ │ │ │ andseq pc, r8, r5, asr pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6b9 │ │ │ │ + svclt 0x0000b6c1 │ │ │ │ @ instruction: 0x001904b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6b1 │ │ │ │ + svclt 0x0000b6b9 │ │ │ │ mulseq r9, r1, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6a9 │ │ │ │ + svclt 0x0000b6b1 │ │ │ │ @ instruction: 0x001975b9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b6a1 │ │ │ │ + svclt 0x0000b6a9 │ │ │ │ andseq r7, r9, r5, asr lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b699 │ │ │ │ + svclt 0x0000b6a1 │ │ │ │ andseq r7, r9, sp, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b691 │ │ │ │ + svclt 0x0000b699 │ │ │ │ andseq r8, r9, sp, lsl #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b689 │ │ │ │ + svclt 0x0000b691 │ │ │ │ @ instruction: 0x001983bd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b681 │ │ │ │ + svclt 0x0000b689 │ │ │ │ andseq r9, r9, r9, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b679 │ │ │ │ + svclt 0x0000b681 │ │ │ │ andseq r9, r9, r9, asr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b671 │ │ │ │ + svclt 0x0000b679 │ │ │ │ andseq r9, r9, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b669 │ │ │ │ + svclt 0x0000b671 │ │ │ │ andseq sl, r9, r1, lsr #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b661 │ │ │ │ + svclt 0x0000b669 │ │ │ │ andseq sl, r9, r5, lsr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b659 │ │ │ │ + svclt 0x0000b661 │ │ │ │ @ instruction: 0x0019afbd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b651 │ │ │ │ + svclt 0x0000b659 │ │ │ │ andseq ip, r9, r9, asr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b649 │ │ │ │ + svclt 0x0000b651 │ │ │ │ @ instruction: 0x0019cbd5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b641 │ │ │ │ + svclt 0x0000b649 │ │ │ │ mulseq r9, r5, r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b639 │ │ │ │ + svclt 0x0000b641 │ │ │ │ andseq lr, r9, r9, ror #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b631 │ │ │ │ + svclt 0x0000b639 │ │ │ │ andseq r1, sl, r5, lsl #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b629 │ │ │ │ + svclt 0x0000b631 │ │ │ │ andseq r3, sl, r1, asr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b621 │ │ │ │ + svclt 0x0000b629 │ │ │ │ @ instruction: 0x001a36f9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b619 │ │ │ │ + svclt 0x0000b621 │ │ │ │ andseq sl, sl, r9, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b611 │ │ │ │ + svclt 0x0000b619 │ │ │ │ andseq fp, sl, r1, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b609 │ │ │ │ + svclt 0x0000b611 │ │ │ │ andseq lr, sl, r1, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b601 │ │ │ │ + svclt 0x0000b609 │ │ │ │ andseq pc, sl, r1, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5f9 │ │ │ │ + svclt 0x0000b601 │ │ │ │ andseq r3, fp, r9, lsr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5f1 │ │ │ │ + svclt 0x0000b5f9 │ │ │ │ andseq r5, fp, r1, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5e9 │ │ │ │ + svclt 0x0000b5f1 │ │ │ │ andseq r6, fp, r1, lsr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5e1 │ │ │ │ + svclt 0x0000b5e9 │ │ │ │ andseq r8, fp, r5, asr #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5d9 │ │ │ │ + svclt 0x0000b5e1 │ │ │ │ @ instruction: 0x001bf4b1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5d1 │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ andseq pc, fp, sp, ror lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5c9 │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ andseq pc, fp, r9, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5c1 │ │ │ │ + svclt 0x0000b5c9 │ │ │ │ @ instruction: 0x001bfff9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5b9 │ │ │ │ + svclt 0x0000b5c1 │ │ │ │ andseq r0, ip, r5, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5b1 │ │ │ │ + svclt 0x0000b5b9 │ │ │ │ andseq r0, ip, r1, lsl r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5a9 │ │ │ │ + svclt 0x0000b5b1 │ │ │ │ andseq r0, ip, r5, lsr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b5a1 │ │ │ │ + svclt 0x0000b5a9 │ │ │ │ andseq r0, ip, r5, asr #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b599 │ │ │ │ + svclt 0x0000b5a1 │ │ │ │ @ instruction: 0x001c05d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b591 │ │ │ │ + svclt 0x0000b599 │ │ │ │ andseq r0, ip, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b589 │ │ │ │ + svclt 0x0000b591 │ │ │ │ andseq r0, ip, r9, ror #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b581 │ │ │ │ + svclt 0x0000b589 │ │ │ │ mulseq ip, sp, sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b579 │ │ │ │ + svclt 0x0000b581 │ │ │ │ andseq r0, ip, r9, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b571 │ │ │ │ + svclt 0x0000b579 │ │ │ │ andseq r4, ip, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b569 │ │ │ │ + svclt 0x0000b571 │ │ │ │ andseq r5, ip, r9, asr #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b561 │ │ │ │ + svclt 0x0000b569 │ │ │ │ andseq r5, ip, r1, ror #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b559 │ │ │ │ + svclt 0x0000b561 │ │ │ │ @ instruction: 0x001c5bb5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b551 │ │ │ │ + svclt 0x0000b559 │ │ │ │ andseq r5, ip, r1, ror #26 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b549 │ │ │ │ + svclt 0x0000b551 │ │ │ │ andseq r5, ip, r1, asr pc │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b541 │ │ │ │ + svclt 0x0000b549 │ │ │ │ andseq r6, ip, sp, lsr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b539 │ │ │ │ + svclt 0x0000b541 │ │ │ │ andseq r6, ip, r9, lsr #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b531 │ │ │ │ + svclt 0x0000b539 │ │ │ │ andseq r6, ip, r1, lsl #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b529 │ │ │ │ + svclt 0x0000b531 │ │ │ │ @ instruction: 0x001c66d9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b521 │ │ │ │ + svclt 0x0000b529 │ │ │ │ andseq r6, ip, r9, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b519 │ │ │ │ + svclt 0x0000b521 │ │ │ │ andseq r6, ip, r9, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b511 │ │ │ │ + svclt 0x0000b519 │ │ │ │ andseq r6, ip, r5, asr ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b509 │ │ │ │ + svclt 0x0000b511 │ │ │ │ andseq r6, ip, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b501 │ │ │ │ + svclt 0x0000b509 │ │ │ │ @ instruction: 0x001c6fb1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4f9 │ │ │ │ + svclt 0x0000b501 │ │ │ │ andseq r7, ip, r1, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4f1 │ │ │ │ + svclt 0x0000b4f9 │ │ │ │ @ instruction: 0x001c73d1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4e9 │ │ │ │ + svclt 0x0000b4f1 │ │ │ │ andseq r7, ip, r9, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4e1 │ │ │ │ + svclt 0x0000b4e9 │ │ │ │ andseq r7, ip, sp, lsr r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4d9 │ │ │ │ + svclt 0x0000b4e1 │ │ │ │ andseq r7, ip, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4d1 │ │ │ │ + svclt 0x0000b4d9 │ │ │ │ andseq r8, ip, r1, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4c9 │ │ │ │ + svclt 0x0000b4d1 │ │ │ │ @ instruction: 0x001c94dd │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4c1 │ │ │ │ + svclt 0x0000b4c9 │ │ │ │ andseq r9, ip, r5, asr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4b9 │ │ │ │ + svclt 0x0000b4c1 │ │ │ │ @ instruction: 0x001cf8b5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4b1 │ │ │ │ + svclt 0x0000b4b9 │ │ │ │ andseq pc, ip, r1, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4a9 │ │ │ │ + svclt 0x0000b4b1 │ │ │ │ @ instruction: 0x001d0af9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b4a1 │ │ │ │ + svclt 0x0000b4a9 │ │ │ │ andseq r1, sp, r9, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b499 │ │ │ │ + svclt 0x0000b4a1 │ │ │ │ andseq r1, sp, r5, lsr #18 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b491 │ │ │ │ + svclt 0x0000b499 │ │ │ │ andseq r1, sp, r5, lsr #21 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b489 │ │ │ │ + svclt 0x0000b491 │ │ │ │ mulseq sp, r1, lr │ │ │ │ ldrbtmi r4, [r8], #-2050 @ 0xfffff7fe │ │ │ │ @ instruction: 0xf0b83008 │ │ │ │ - svclt 0x0000b481 │ │ │ │ + svclt 0x0000b489 │ │ │ │ addeq r6, r9, sl, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b479 │ │ │ │ + svclt 0x0000b481 │ │ │ │ andseq r4, lr, sp, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b471 │ │ │ │ + svclt 0x0000b479 │ │ │ │ @ instruction: 0x001e56f1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b469 │ │ │ │ + svclt 0x0000b471 │ │ │ │ andseq r7, lr, r1, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b461 │ │ │ │ + svclt 0x0000b469 │ │ │ │ andseq ip, pc, r9, ror #20 │ │ │ │ tstcs r2, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b459 │ │ │ │ + svclt 0x0000b461 │ │ │ │ eoreq r1, r0, r5, asr r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b451 │ │ │ │ + svclt 0x0000b459 │ │ │ │ strdeq r2, [r0], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b449 │ │ │ │ + svclt 0x0000b451 │ │ │ │ strdeq r2, [r0], -r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b441 │ │ │ │ + svclt 0x0000b449 │ │ │ │ eoreq r3, r0, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b439 │ │ │ │ + svclt 0x0000b441 │ │ │ │ eoreq r4, r0, sp, asr #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b431 │ │ │ │ + svclt 0x0000b439 │ │ │ │ eoreq r4, r0, r5, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b429 │ │ │ │ + svclt 0x0000b431 │ │ │ │ strhteq r5, [r0], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b421 │ │ │ │ + svclt 0x0000b429 │ │ │ │ eoreq r5, r0, r9, lsr sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b419 │ │ │ │ + svclt 0x0000b421 │ │ │ │ eoreq r5, r0, r1, ror #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b411 │ │ │ │ + svclt 0x0000b419 │ │ │ │ eoreq r6, r0, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b409 │ │ │ │ + svclt 0x0000b411 │ │ │ │ eoreq r6, r0, r1, asr r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b401 │ │ │ │ + svclt 0x0000b409 │ │ │ │ eoreq r6, r0, r5, asr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3f9 │ │ │ │ + svclt 0x0000b401 │ │ │ │ eoreq r7, r0, r5, asr r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3f1 │ │ │ │ + svclt 0x0000b3f9 │ │ │ │ eoreq r7, r0, r5, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3e9 │ │ │ │ + svclt 0x0000b3f1 │ │ │ │ ldrdeq r7, [r0], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3e1 │ │ │ │ + svclt 0x0000b3e9 │ │ │ │ eoreq r7, r0, r5, lsl sl │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3d9 │ │ │ │ + svclt 0x0000b3e1 │ │ │ │ mlaeq r0, r9, r4, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3d1 │ │ │ │ + svclt 0x0000b3d9 │ │ │ │ eoreq r8, r0, r1, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3c9 │ │ │ │ + svclt 0x0000b3d1 │ │ │ │ eoreq r9, r0, r1, ror lr │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3c1 │ │ │ │ + svclt 0x0000b3c9 │ │ │ │ eoreq ip, r0, r9, lsr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3b9 │ │ │ │ + svclt 0x0000b3c1 │ │ │ │ eoreq r3, r1, sp, asr r3 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3b1 │ │ │ │ + svclt 0x0000b3b9 │ │ │ │ eoreq fp, r1, r9, ror #20 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b3a9 │ │ │ │ + svclt 0x0000b3b1 │ │ │ │ eoreq ip, r1, r5, ror #5 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - @ instruction: 0xb3a2f0b8 │ │ │ │ + @ instruction: 0xb3aaf0b8 │ │ │ │ umulleq r7, r9, r6, r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b39b │ │ │ │ + svclt 0x0000b3a3 │ │ │ │ mlaeq r3, r9, ip, r0 │ │ │ │ tstcs r0, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b393 │ │ │ │ + svclt 0x0000b39b │ │ │ │ eoreq r6, r3, r5, lsl r9 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - orrlt pc, ip, #184 @ 0xb8 │ │ │ │ + orrslt pc, r4, #184 @ 0xb8 │ │ │ │ addeq r7, sl, r6, lsr #15 │ │ │ │ vst3. {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb6c94 <__bss_end__@@Base+0xfe29c8d8> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [r8], {216} @ 0xd8 │ │ │ │ - blmi 88bcb4 │ │ │ │ + blmi 88bcb4 │ │ │ │ ldrbtmi r2, [ip], #-1536 @ 0xfffffa00 │ │ │ │ stmiapl r3!, {r8, r9, sl, sp}^ │ │ │ │ @ instruction: 0x461d4618 │ │ │ │ - @ instruction: 0xf662f035 │ │ │ │ + @ instruction: 0xf66af035 │ │ │ │ ldmdbmi r5, {r2, r4, r8, r9, fp, lr} │ │ │ │ ldrbtmi r4, [r9], #-1576 @ 0xfffff9d8 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ stmib sp, {r1, r3, r4, r9, sl, lr}^ │ │ │ │ movwcs r6, #1792 @ 0x700 │ │ │ │ - @ instruction: 0xf660f0ad │ │ │ │ + @ instruction: 0xf668f0ad │ │ │ │ andcs r4, r0, #16, 22 @ 0x4000 │ │ │ │ ldrbtmi r4, [r9], #-2320 @ 0xfffff6f0 │ │ │ │ - blmi 675e54 │ │ │ │ + blmi 675e54 │ │ │ │ subvs r6, r0, r2 │ │ │ │ movwls r5, #14563 @ 0x38e3 │ │ │ │ bls 3286f0 │ │ │ │ strvs lr, [r0, -sp, asr #19] │ │ │ │ - pli [r0, -sp, lsr #1] │ │ │ │ + pli [r8, -sp, lsr #1] │ │ │ │ andcs fp, r0, r5 │ │ │ │ andcs r2, r0, #0, 2 │ │ │ │ @ instruction: 0xf04f2300 │ │ │ │ @ instruction: 0xf04f0c00 │ │ │ │ ldcllt 14, cr0, [r0] │ │ │ │ rsbseq sl, r8, lr, lsr #29 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ andeq r4, r0, ip, lsr #17 │ │ │ │ - subseq lr, r4, r2, lsr #18 │ │ │ │ + subseq lr, r4, sl, lsr r9 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ - subseq lr, r4, r6, lsl r9 │ │ │ │ + subseq lr, r4, lr, lsr #18 │ │ │ │ muleq r0, r0, r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b33f │ │ │ │ + svclt 0x0000b347 │ │ │ │ eoreq ip, r3, r5, lsl #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b337 │ │ │ │ + svclt 0x0000b33f │ │ │ │ eoreq lr, r3, r5, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b32f │ │ │ │ + svclt 0x0000b337 │ │ │ │ eoreq lr, r3, r9, asr r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b327 │ │ │ │ + svclt 0x0000b32f │ │ │ │ ldrdeq pc, [r3], -sp @ │ │ │ │ andcs r4, r0, #4, 22 @ 0x1000 │ │ │ │ @ instruction: 0xf103447b │ │ │ │ @ instruction: 0xf8830060 │ │ │ │ @ instruction: 0xf0b8207c │ │ │ │ - svclt 0x0000b31b │ │ │ │ + svclt 0x0000b323 │ │ │ │ addeq r7, sl, ip, asr #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b313 │ │ │ │ + svclt 0x0000b31b │ │ │ │ eoreq r6, r4, r1, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b30b │ │ │ │ + svclt 0x0000b313 │ │ │ │ eoreq r9, r4, r1, lsl r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b303 │ │ │ │ + svclt 0x0000b30b │ │ │ │ eoreq r9, r4, r1, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2fb │ │ │ │ + svclt 0x0000b303 │ │ │ │ mlaeq r5, r5, sp, r2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2f3 │ │ │ │ + svclt 0x0000b2fb │ │ │ │ eoreq r2, r5, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2eb │ │ │ │ + svclt 0x0000b2f3 │ │ │ │ eoreq r3, r5, sp, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2e3 │ │ │ │ + svclt 0x0000b2eb │ │ │ │ eoreq r4, r8, r5, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2db │ │ │ │ + svclt 0x0000b2e3 │ │ │ │ eoreq ip, r8, r9, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2d3 │ │ │ │ + svclt 0x0000b2db │ │ │ │ eoreq sp, r9, r9, lsl r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b2cb │ │ │ │ + svclt 0x0000b2d3 │ │ │ │ eoreq sp, r9, r5, lsr #9 │ │ │ │ vst3.8 {d27,d29,d31}, [pc :256], r0 │ │ │ │ bl fedb6e18 <__bss_end__@@Base+0xfe29ca5c> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [ip], {232} @ 0xe8 │ │ │ │ eorscs fp, r0, #131 @ 0x83 │ │ │ │ ldrbtmi r2, [ip], #-256 @ 0xffffff00 │ │ │ │ @ instruction: 0xf1044d1a │ │ │ │ @ instruction: 0xf7fb0008 │ │ │ │ @ instruction: 0xf104ea68 │ │ │ │ @ instruction: 0xf0b8004c │ │ │ │ - bmi 85cce0 │ │ │ │ - blmi 830e34 │ │ │ │ + bmi 85cd00 │ │ │ │ + blmi 830e34 │ │ │ │ andls r5, r0, #11141120 @ 0xaa0000 │ │ │ │ stmiapl fp!, {r0, r4, r9, sl, lr}^ │ │ │ │ ldrmi r9, [r8], -r1, lsl #6 │ │ │ │ svc 0x006cf7fa │ │ │ │ movvs r4, #77824 @ 0x13000 │ │ │ │ stmiapl sl!, {r0, r1, r4, r8, r9, fp, lr} │ │ │ │ ldrmi r9, [r1], -r0, lsl #4 │ │ │ │ @@ -4013,125 +4013,129 @@ │ │ │ │ tstcs r0, r2, ror #30 │ │ │ │ smlabteq pc, r4, r9, lr @ │ │ │ │ eorvs r2, r1, r0, lsl r2 │ │ │ │ rsbeq pc, r8, r4, lsl #2 │ │ │ │ movwcs r4, #6412 @ 0x190c │ │ │ │ ldrbtmi r6, [r9], #-1122 @ 0xfffffb9e │ │ │ │ @ instruction: 0xf0c56064 │ │ │ │ - stmdami sl, {r0, r3, r4, r7, ip, sp, lr, pc} │ │ │ │ + stmdami sl, {r0, r5, r7, ip, sp, lr, pc} │ │ │ │ andlt r4, r3, r8, ror r4 │ │ │ │ ldrhtmi lr, [r0], -sp │ │ │ │ - andslt pc, r2, r8, ror #1 │ │ │ │ + andslt pc, sl, r8, ror #1 │ │ │ │ addeq r7, fp, sl, lsl #7 │ │ │ │ rsbseq sl, r8, r4, lsl sp │ │ │ │ andeq r5, r0, r0, ror r0 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ @ instruction: 0x00002eb0 │ │ │ │ andeq r4, r0, ip, lsr #20 │ │ │ │ strhteq pc, [r9], -pc @ │ │ │ │ eoreq pc, r9, r9, ror r9 @ │ │ │ │ andcs r4, r0, r3, lsl #18 │ │ │ │ rscsvs pc, r0, #68, 12 @ 0x4400000 │ │ │ │ @ instruction: 0xf2a04479 │ │ │ │ svclt 0x0000bd07 │ │ │ │ - mlseq r6, r0, r8, fp │ │ │ │ + rsbeq fp, r6, r8, lsr #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b269 │ │ │ │ + svclt 0x0000b271 │ │ │ │ eoreq sl, sl, sp, lsl #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b261 │ │ │ │ + svclt 0x0000b269 │ │ │ │ eoreq sl, sl, r9, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b259 │ │ │ │ + svclt 0x0000b261 │ │ │ │ ldrdeq fp, [sl], -r5 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b251 │ │ │ │ + svclt 0x0000b259 │ │ │ │ ldrdeq ip, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b249 │ │ │ │ + svclt 0x0000b251 │ │ │ │ strdeq ip, [sl], -sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b241 │ │ │ │ + svclt 0x0000b249 │ │ │ │ eoreq lr, sl, r1, ror r3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b239 │ │ │ │ + svclt 0x0000b241 │ │ │ │ eoreq pc, sl, r1, asr r1 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b231 │ │ │ │ + svclt 0x0000b239 │ │ │ │ eoreq pc, sl, r9, asr lr @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b229 │ │ │ │ + svclt 0x0000b231 │ │ │ │ eoreq r0, fp, r9, asr #12 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b221 │ │ │ │ + svclt 0x0000b229 │ │ │ │ eoreq r0, fp, r5, lsl #23 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b219 │ │ │ │ + svclt 0x0000b221 │ │ │ │ eoreq r1, fp, sp, asr r7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b211 │ │ │ │ + svclt 0x0000b219 │ │ │ │ eoreq r2, fp, r9, lsr #19 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b209 │ │ │ │ + svclt 0x0000b211 │ │ │ │ eoreq r2, fp, r9, asr sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b201 │ │ │ │ + svclt 0x0000b209 │ │ │ │ eoreq r3, fp, r1, lsl #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1f9 │ │ │ │ + svclt 0x0000b201 │ │ │ │ eoreq r5, fp, r9, lsl #15 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1f1 │ │ │ │ + svclt 0x0000b1f9 │ │ │ │ eoreq r5, fp, r1, lsr #18 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1e9 │ │ │ │ + svclt 0x0000b1f1 │ │ │ │ ldrdeq r5, [fp], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1e1 │ │ │ │ + svclt 0x0000b1e9 │ │ │ │ eoreq r6, fp, r1, lsr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1d9 │ │ │ │ + svclt 0x0000b1e1 │ │ │ │ strhteq r6, [fp], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1d1 │ │ │ │ + svclt 0x0000b1d9 │ │ │ │ eoreq r6, fp, sp, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1c9 │ │ │ │ + svclt 0x0000b1d1 │ │ │ │ eoreq r7, fp, r9, lsr #14 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1c1 │ │ │ │ + svclt 0x0000b1c9 │ │ │ │ eoreq r9, fp, r5, ror #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ - svclt 0x0000b1b9 │ │ │ │ + svclt 0x0000b1c1 │ │ │ │ mlaeq fp, r1, lr, fp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ + svclt 0x0000b1b9 │ │ │ │ + eoreq fp, fp, sp, lsl #29 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0ba4478 │ │ │ │ svclt 0x0000b1b1 │ │ │ │ eoreq fp, fp, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0ba4478 │ │ │ │ svclt 0x0000b1a9 │ │ │ │ eoreq fp, fp, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @@ -5209,19 +5213,19 @@ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b141 │ │ │ │ eoreq fp, fp, sp, lsl #29 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b139 │ │ │ │ - eoreq fp, fp, sp, lsl #29 │ │ │ │ + eoreq r7, ip, sp, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b131 │ │ │ │ - eoreq r7, ip, sp, ror #3 │ │ │ │ + eoreq r7, ip, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b129 │ │ │ │ eoreq r7, ip, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b121 │ │ │ │ @@ -5361,494 +5365,490 @@ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b011 │ │ │ │ eoreq r7, ip, r9, ror #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b009 │ │ │ │ - eoreq r7, ip, r9, ror #3 │ │ │ │ + eorseq ip, r3, r9, lsr r6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b94478 │ │ │ │ svclt 0x0000b001 │ │ │ │ - eorseq ip, r3, r9, lsr #12 │ │ │ │ + ldrsbteq ip, [r3], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7f9 │ │ │ │ - eorseq ip, r3, r1, asr #27 │ │ │ │ + mlaseq r3, r1, lr, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7f1 │ │ │ │ - eorseq pc, r3, r1, lsl #29 │ │ │ │ + eorseq r1, r4, r9, rrx │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7e9 │ │ │ │ - eorseq r1, r4, r9, asr r0 │ │ │ │ + eorseq r2, r4, r1, asr #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7e1 │ │ │ │ - eorseq r2, r4, r1, lsr pc │ │ │ │ + ldrsbteq r3, [r4], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7d9 │ │ │ │ - eorseq r3, r4, r9, asr #9 │ │ │ │ + ldrshteq r9, [r4], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7d1 │ │ │ │ - eorseq r9, r4, r5, ror #3 │ │ │ │ + eorseq fp, r4, sp, lsl r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7c9 │ │ │ │ - eorseq fp, r4, sp, lsl #16 │ │ │ │ + eorseq sp, r4, r1, lsl #27 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7c1 │ │ │ │ - eorseq sp, r4, r1, ror sp │ │ │ │ + eorseq lr, r4, r9, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7b9 │ │ │ │ - ldrhteq lr, [r4], -r9 │ │ │ │ + eorseq r3, r5, r5, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7b1 │ │ │ │ - ldrhteq r3, [r5], -r5 │ │ │ │ + ldrsbteq r9, [r5], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7a9 │ │ │ │ - eorseq r9, r5, sp, asr #7 │ │ │ │ + eorseq r6, r6, r9, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b7a1 │ │ │ │ - eorseq r6, r6, r9, asr r3 │ │ │ │ + eorseq r8, r6, r5, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b799 │ │ │ │ - eorseq r8, r6, r5, asr #32 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b791 │ │ │ │ - eorseq r8, r6, r9, asr #24 │ │ │ │ + eorseq r8, r6, r9, asr ip │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedb848c <__bss_end__@@Base+0xfe29e0d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ blmi 4e5254 │ │ │ │ stmdami sl, {r0, r1, r7, ip, sp, pc} │ │ │ │ ldrbtmi r2, [fp], #-552 @ 0xfffffdd8 │ │ │ │ ldrbtmi r2, [r8], #-363 @ 0xfffffe95 │ │ │ │ @ instruction: 0xf7f89301 │ │ │ │ stmdami r7, {r3, r4, r8, fp, sp, lr, pc} │ │ │ │ eorcs r9, r8, #1024 @ 0x400 │ │ │ │ hvccs 5192 @ 0x1448 │ │ │ │ @ instruction: 0xf85db003 │ │ │ │ @ instruction: 0xf7f8eb04 │ │ │ │ svclt 0x0000b90b │ │ │ │ - eorseq sl, r6, r3, ror #3 │ │ │ │ + ldrshteq sl, [r6], -r3 │ │ │ │ rsbseq r0, ip, r2, lsl r1 │ │ │ │ ldrhteq pc, [fp], #-100 @ 0xffffff9c @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ + svclt 0x0000b76f │ │ │ │ + eorseq sl, r6, r5, lsr #8 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b767 │ │ │ │ - eorseq sl, r6, r5, lsl r4 │ │ │ │ + eorseq sl, r6, r5, lsr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b75f │ │ │ │ - mlaseq r6, r5, r6, sl │ │ │ │ + eorseq ip, r6, r9, lsl #17 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b757 │ │ │ │ - eorseq ip, r6, r9, ror r8 │ │ │ │ + mlaseq r6, r1, pc, sp @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b74f │ │ │ │ - eorseq sp, r6, r1, lsl #31 │ │ │ │ + eorseq lr, r6, r9, ror #2 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b747 │ │ │ │ - eorseq lr, r6, r9, asr r1 │ │ │ │ + ldrshteq lr, [r6], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b73f │ │ │ │ - eorseq lr, r6, r9, ror #21 │ │ │ │ + eorseq lr, r6, r5, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b737 │ │ │ │ - ldrshteq lr, [r6], -r5 │ │ │ │ + eorseq lr, r6, sp, asr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b72f │ │ │ │ - eorseq lr, r6, sp, lsr lr │ │ │ │ + eorseq pc, r6, sp, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b727 │ │ │ │ - mlaseq r6, sp, sl, pc @ │ │ │ │ + eorseq r0, r7, r9, ror r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b71f │ │ │ │ - eorseq r0, r7, r9, ror #18 │ │ │ │ + eorseq r5, r7, sp, lsl #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b717 │ │ │ │ - eorseq r5, r7, sp, ror r1 │ │ │ │ + eorseq r5, r7, r5, lsr #28 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b70f │ │ │ │ - eorseq r5, r7, r5, lsl lr │ │ │ │ + ldrshteq sl, [r7], -sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b707 │ │ │ │ - eorseq sl, r7, sp, ror #31 │ │ │ │ + eorseq fp, r7, sp, asr #7 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6ff │ │ │ │ - ldrhteq fp, [r7], -sp │ │ │ │ + eorseq fp, r7, sp, lsl #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6f7 │ │ │ │ - ldrshteq fp, [r7], -sp │ │ │ │ + mlaseq r7, sp, r5, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6ef │ │ │ │ - eorseq ip, r7, sp, lsl #11 │ │ │ │ + ldrshteq ip, [r7], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6e7 │ │ │ │ - eorseq ip, r7, r5, ror #17 │ │ │ │ + eorseq lr, r7, r1, ror #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6df │ │ │ │ - ldrsbteq lr, [r7], -r1 │ │ │ │ + ldrshteq pc, [r7], -r9 @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6d7 │ │ │ │ - eorseq pc, r7, r9, ror #13 │ │ │ │ + eorseq r1, r8, r5, asr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6cf │ │ │ │ - eorseq r1, r8, r5, lsr r5 │ │ │ │ + eorseq r2, r8, sp, lsr #24 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6c7 │ │ │ │ - eorseq r2, r8, sp, lsl ip │ │ │ │ + ldrhteq r3, [r8], -r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6bf │ │ │ │ - eorseq r3, r8, r9, lsr #3 │ │ │ │ + eorseq r9, r8, r9, lsr #4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6b7 │ │ │ │ - eorseq r9, r8, r9, lsl r2 │ │ │ │ + eorseq r9, r8, r9, asr #20 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6af │ │ │ │ - eorseq r9, r8, r9, lsr sl │ │ │ │ + eorseq r9, r8, sp, ror sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b6a7 │ │ │ │ - eorseq r9, r8, sp, ror #26 │ │ │ │ + eorseq sl, r8, r1, lsl #11 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b69f │ │ │ │ - eorseq sl, r8, r1, ror r5 │ │ │ │ + ldrhteq sl, [r8], -r5 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b697 │ │ │ │ - eorseq sl, r8, r5, lsr #15 │ │ │ │ + eorseq sl, r8, sp, lsl sp │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b68f │ │ │ │ - eorseq sl, r8, sp, lsl #26 │ │ │ │ + eorseq lr, r8, sp, lsr #1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b687 │ │ │ │ - mlaseq r8, sp, r0, lr │ │ │ │ + ldrhteq lr, [r8], -r1 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b67f │ │ │ │ - eorseq lr, r8, r1, lsr #7 │ │ │ │ + eorseq lr, r8, r1, lsr #10 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b677 │ │ │ │ - eorseq lr, r8, r1, lsl r5 │ │ │ │ + eorseq lr, r8, r5, lsl #22 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b66f │ │ │ │ - ldrshteq lr, [r8], -r5 │ │ │ │ + mlaseq r8, r5, r2, pc @ │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b667 │ │ │ │ - eorseq pc, r8, r5, lsl #5 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b65f │ │ │ │ - eorseq sp, r9, r1, ror fp │ │ │ │ + eorseq sp, r9, r1, lsl #23 │ │ │ │ ldrbtmi r4, [r8], #-2049 @ 0xfffff7ff │ │ │ │ - @ instruction: 0xb658f0b6 │ │ │ │ + @ instruction: 0xb660f0b6 │ │ │ │ addeq r5, fp, r2, asr pc │ │ │ │ vst3.8 {d27,d29,d31}, [pc :64], r0 │ │ │ │ bl fedb86fc <__bss_end__@@Base+0xfe29e340> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ ldcmi 15, cr0, [fp], #-992 @ 0xfffffc20 │ │ │ │ @ instruction: 0xf104447c │ │ │ │ vshr.u64 d0, d0, #13 │ │ │ │ - @ instruction: 0xf104fa45 │ │ │ │ + @ instruction: 0xf104fa4d │ │ │ │ vmla.i q0, , d16[0] │ │ │ │ - @ instruction: 0xf104fa41 │ │ │ │ + @ instruction: 0xf104fa49 │ │ │ │ vmla.i q0, , d0[0] │ │ │ │ - @ instruction: 0xf104fa3d │ │ │ │ + @ instruction: 0xf104fa45 │ │ │ │ vshr.u64 q0, q8, #13 │ │ │ │ - @ instruction: 0xf504fa39 │ │ │ │ + @ instruction: 0xf504fa41 │ │ │ │ vshr.u64 d7, d0, #13 │ │ │ │ - @ instruction: 0xf104fa35 │ │ │ │ + @ instruction: 0xf104fa3d │ │ │ │ vshr.u32 d0, d16, #13 │ │ │ │ - @ instruction: 0x4620fa31 │ │ │ │ - blx e1e408 <__bss_end__@@Base+0x30404c> │ │ │ │ + @ instruction: 0x4620fa39 │ │ │ │ + blx 101e408 <__bss_end__@@Base+0x50404c> │ │ │ │ adcvc pc, r8, r4, lsl #10 │ │ │ │ - blx d1e410 <__bss_end__@@Base+0x204054> │ │ │ │ + blx f1e410 <__bss_end__@@Base+0x404054> │ │ │ │ sbcvc pc, r0, r4, lsl #10 │ │ │ │ - blx c1e418 <__bss_end__@@Base+0x10405c> │ │ │ │ + blx e1e418 <__bss_end__@@Base+0x30405c> │ │ │ │ sbcsvc pc, r8, r4, lsl #10 │ │ │ │ - blx b1e420 <__bss_end__@@Base+0x4064> │ │ │ │ + blx d1e420 <__bss_end__@@Base+0x204064> │ │ │ │ rscsvc pc, r0, r4, lsl #10 │ │ │ │ - blx a1e428 │ │ │ │ + blx c1e428 <__bss_end__@@Base+0x10406c> │ │ │ │ andvc pc, r4, r4, lsl #10 │ │ │ │ - blx 91e430 │ │ │ │ + blx b1e430 <__bss_end__@@Base+0x4074> │ │ │ │ andsvc pc, r0, r4, lsl #10 │ │ │ │ - blx 81e438 <_IO_stdin_used@@Base+0xd6760> │ │ │ │ + blx a1e438 │ │ │ │ andsvc pc, ip, r4, lsl #10 │ │ │ │ - blx 71e440 │ │ │ │ + blx 91e440 │ │ │ │ eorvc pc, r8, r4, lsl #10 │ │ │ │ - blx 61e448 │ │ │ │ + blx 81e448 <_IO_stdin_used@@Base+0xd6758> │ │ │ │ eorsvc pc, r4, r4, lsl #10 │ │ │ │ - blx 51e450 │ │ │ │ + blx 71e450 │ │ │ │ subvc pc, r0, r4, lsl #10 │ │ │ │ - blx 41e458 │ │ │ │ + blx 61e458 │ │ │ │ subvc pc, ip, r4, lsl #10 │ │ │ │ - blx 31e460 │ │ │ │ + blx 51e460 │ │ │ │ subsvc pc, r8, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9fef3b3 │ │ │ │ + blx 41e468 │ │ │ │ rsbvc pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9faf3b3 │ │ │ │ + blx 31e470 │ │ │ │ rsbsvc pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9f6f3b3 │ │ │ │ + @ instruction: 0xf9fef3b3 │ │ │ │ rsbsvc pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9f2f3b3 │ │ │ │ + @ instruction: 0xf9faf3b3 │ │ │ │ addvs pc, r4, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9eef3b3 │ │ │ │ + @ instruction: 0xf9f6f3b3 │ │ │ │ addvs pc, sl, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9eaf3b3 │ │ │ │ + @ instruction: 0xf9f2f3b3 │ │ │ │ addsvs pc, r0, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9e6f3b3 │ │ │ │ + @ instruction: 0xf9eef3b3 │ │ │ │ addsvs pc, r6, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9e2f3b3 │ │ │ │ + @ instruction: 0xf9eaf3b3 │ │ │ │ addsvs pc, ip, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9def3b3 │ │ │ │ + @ instruction: 0xf9e6f3b3 │ │ │ │ adcvs pc, r2, r4, lsl #10 │ │ │ │ - @ instruction: 0xf9daf3b3 │ │ │ │ + @ instruction: 0xf9e2f3b3 │ │ │ │ adcvs pc, r8, r4, lsl #10 │ │ │ │ @ instruction: 0x4010e8bd │ │ │ │ - ldmiblt r4, {r0, r1, r4, r5, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ + ldmiblt ip, {r0, r1, r4, r5, r7, r8, r9, ip, sp, lr, pc}^ │ │ │ │ rsbseq r9, r5, r4, ror #6 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b5d1 │ │ │ │ - eorseq r9, fp, r5, asr r4 │ │ │ │ + svclt 0x0000b5d9 │ │ │ │ + eorseq r9, fp, r5, ror #8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ + svclt 0x0000b5d1 │ │ │ │ + eorseq r9, fp, r9, lsl #14 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b5c9 │ │ │ │ - ldrshteq r9, [fp], -r9 │ │ │ │ + eorseq fp, fp, sp, asr #17 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b5c1 │ │ │ │ - ldrhteq fp, [fp], -sp │ │ │ │ + eorseq sp, fp, sp, lsr #6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b5b9 │ │ │ │ - eorseq sp, fp, sp, lsl r3 │ │ │ │ + eorseq lr, fp, sp, lsl r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b5b1 │ │ │ │ - eorseq lr, fp, sp │ │ │ │ + ldrsbteq r5, [ip], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b5a9 │ │ │ │ - eorseq r5, ip, r1, asr #19 │ │ │ │ + mlaseq ip, r1, r6, r6 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b5a1 │ │ │ │ - eorseq r6, ip, r1, lsl #13 │ │ │ │ + eorseq r6, ip, r5, lsr #26 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b599 │ │ │ │ - eorseq r6, ip, r5, lsl sp │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b591 │ │ │ │ - eorseq r9, ip, r1, asr ip │ │ │ │ + eorseq r9, ip, r1, ror #24 │ │ │ │ vst3.8 {d27,d29,d31}, [pc], r0 │ │ │ │ bl fedb888c <__bss_end__@@Base+0xfe29e4d0> │ │ │ │ @ instruction: 0xf8cc0c0c │ │ │ │ stmdami r6, {r4, r5, r6, r7, r8, r9, sl, fp} │ │ │ │ ldrbtmi fp, [r8], #-131 @ 0xffffff7d │ │ │ │ @ instruction: 0xf0b69001 │ │ │ │ - stmdals r1, {r0, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ + stmdals r1, {r0, r3, r7, r8, sl, ip, sp, lr, pc} │ │ │ │ andlt r3, r3, r0, lsr #32 │ │ │ │ bl 39f81c │ │ │ │ - strblt pc, [lr, #202] @ 0xca @ │ │ │ │ + ldrblt pc, [r6, #202] @ 0xca @ │ │ │ │ ldrdeq r5, [fp], sl │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ + svclt 0x0000b57b │ │ │ │ + eorseq r5, sp, r9, lsl r3 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ + @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b573 │ │ │ │ - eorseq r5, sp, r9, lsl #6 │ │ │ │ + ldrshteq r8, [sp], -r1 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b56b │ │ │ │ - eorseq r8, sp, r1, ror #19 │ │ │ │ + eorseq r9, sp, sp, asr r0 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b563 │ │ │ │ - eorseq r9, sp, sp, asr #32 │ │ │ │ + eorseq sp, sp, sp, ror r9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b55b │ │ │ │ - eorseq sp, sp, sp, ror #18 │ │ │ │ + eorseq r6, pc, r1, lsr r2 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b553 │ │ │ │ - eorseq r6, pc, r1, lsr #4 │ │ │ │ + eorseq r7, pc, r5, lsr #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b54b │ │ │ │ - mlaseq pc, r5, r6, r7 @ │ │ │ │ + eorseq r9, pc, r1, asr #18 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b543 │ │ │ │ - eorseq r9, pc, r1, lsr r9 @ │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + eorseq r9, pc, sp, lsl sl @ │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b53b │ │ │ │ - eorseq r9, pc, sp, lsl #20 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ + eorseq sl, pc, r5, asr #5 │ │ │ │ + tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b533 │ │ │ │ - ldrhteq sl, [pc], -r5 │ │ │ │ + eorseq fp, pc, r1, lsl r3 @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b52b │ │ │ │ - eorseq fp, pc, r1, lsl #6 │ │ │ │ + eorseq sp, pc, r1, lsr #2 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b523 │ │ │ │ - eorseq sp, pc, r1, lsl r1 @ │ │ │ │ + eorseq pc, pc, r1, asr fp @ │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b51b │ │ │ │ - eorseq pc, pc, r1, asr #22 │ │ │ │ + subeq r2, r0, r5, ror #9 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b513 │ │ │ │ - ldrdeq r2, [r0], #-69 @ 0xffffffbb │ │ │ │ + umaaleq r6, r0, sp, lr │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b50b │ │ │ │ - subeq r6, r0, sp, lsl #29 │ │ │ │ + subeq r8, r0, sp, lsr #16 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b503 │ │ │ │ - subeq r8, r0, sp, lsl r8 │ │ │ │ + subeq r8, r0, r5, ror #28 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4fb │ │ │ │ - subeq r8, r0, r5, asr lr │ │ │ │ + strdeq r9, [r0], #-69 @ 0xffffffbb │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4f3 │ │ │ │ - subeq r9, r0, r5, ror #9 │ │ │ │ + subeq lr, r0, sp, lsl #30 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4eb │ │ │ │ - strdeq lr, [r0], #-237 @ 0xffffff13 │ │ │ │ + strheq r0, [r1], #-237 @ 0xffffff13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4e3 │ │ │ │ - subeq r0, r1, sp, lsr #29 │ │ │ │ + subeq r3, r1, sp, lsl #12 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4db │ │ │ │ - strdeq r3, [r1], #-93 @ 0xffffffa3 │ │ │ │ + subeq r7, r1, r1, lsr #13 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4d3 │ │ │ │ - umaaleq r7, r1, r1, r6 │ │ │ │ + subeq sl, r1, r9, asr #30 │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4cb │ │ │ │ - subeq sl, r1, r9, lsr pc │ │ │ │ + subeq fp, r1, r9, rrx │ │ │ │ tstcs r1, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4c3 │ │ │ │ - subeq fp, r1, r9, asr r0 │ │ │ │ - tstcs r1, r2, lsl #16 │ │ │ │ + subeq lr, r1, r9, ror r1 │ │ │ │ + tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4bb │ │ │ │ - subeq lr, r1, r9, ror #2 │ │ │ │ + umaaleq r7, r2, r1, r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4b3 │ │ │ │ - subeq r7, r2, r1, lsl #9 │ │ │ │ + subeq r7, r2, r1, lsl r9 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4ab │ │ │ │ - subeq r7, r2, r1, lsl #18 │ │ │ │ + subeq r8, r2, sp, asr #13 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b4a3 │ │ │ │ - strheq r8, [r2], #-109 @ 0xffffff93 │ │ │ │ + subeq r8, r2, r5, ror ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b49b │ │ │ │ - subeq r8, r2, r5, ror #24 │ │ │ │ + subeq r8, r2, r5, asr #25 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b493 │ │ │ │ - strheq r8, [r2], #-197 @ 0xffffff3b │ │ │ │ + subeq r8, r2, r9, lsl #30 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b48b │ │ │ │ - strdeq r8, [r2], #-233 @ 0xffffff17 │ │ │ │ + subeq r9, r2, sp, asr r4 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b483 │ │ │ │ - subeq r9, r2, sp, asr #8 │ │ │ │ + subeq r9, r2, r1, lsr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b47b │ │ │ │ - umaaleq r9, r2, r1, sl │ │ │ │ + umaaleq ip, r2, sp, ip │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b473 │ │ │ │ - subeq ip, r2, sp, lsl #25 │ │ │ │ + subeq sp, r2, sp, asr r0 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b46b │ │ │ │ - subeq sp, r2, sp, asr #32 │ │ │ │ + umaaleq sp, r2, sp, r8 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b463 │ │ │ │ - subeq sp, r2, sp, lsl #17 │ │ │ │ + subeq pc, r2, r5, asr #21 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b45b │ │ │ │ - strheq pc, [r2], #-165 @ 0xffffff5b @ │ │ │ │ + subeq r0, r3, r5, lsr #3 │ │ │ │ tstcs r3, r2, lsl #16 │ │ │ │ @ instruction: 0xf0b84478 │ │ │ │ svclt 0x0000b453 │ │ │ │ - umaaleq r0, r3, r5, r1 │ │ │ │ - tstcs r3, r2, lsl #16 │ │ │ │ - @ instruction: 0xf0b84478 │ │ │ │ - svclt 0x0000b44b │ │ │ │ - strdeq r0, [r3], #-85 @ 0xffffffab │ │ │ │ + subeq r0, r3, r5, lsl #12 │ │ │ │ │ │ │ │ 0026190c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #96] @ (26197c ) │ │ │ │ @@ -5871,658 +5871,658 @@ │ │ │ │ ldr r1, [pc, #68] @ (26198c ) │ │ │ │ movs r0, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 718c10 │ │ │ │ + bl 718c20 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #52] @ (261990 ) │ │ │ │ ldr r3, [pc, #32] @ (261980 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 261976 │ │ │ │ add sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 695734 │ │ │ │ + bl 695744 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r3, r1] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - subs r5, #233 @ 0xe9 │ │ │ │ + subs r5, #249 @ 0xf9 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, #14] │ │ │ │ + strb r0, [r1, #15] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619a0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r1, r4 │ │ │ │ + tst r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619b0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r5, r3 │ │ │ │ + tst r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619c0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r1, r3 │ │ │ │ + tst r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619d0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r5, r2 │ │ │ │ + tst r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619e0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r1, r2 │ │ │ │ + tst r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (2619f0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r5, r1 │ │ │ │ + tst r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r1, r1 │ │ │ │ + tst r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r5, r0 │ │ │ │ + tst r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - tst r1, r0 │ │ │ │ + tst r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r7 │ │ │ │ + tst r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r7 │ │ │ │ + tst r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r6 │ │ │ │ + tst r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r6 │ │ │ │ + tst r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r5 │ │ │ │ + rors r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r5 │ │ │ │ + rors r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261a90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r4 │ │ │ │ + rors r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261aa0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r4 │ │ │ │ + rors r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ab0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r3 │ │ │ │ + rors r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ac0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r3 │ │ │ │ + rors r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ad0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r2 │ │ │ │ + rors r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ae0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r2 │ │ │ │ + rors r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261af0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r1 │ │ │ │ + rors r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r1 │ │ │ │ + rors r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r5, r0 │ │ │ │ + rors r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - rors r1, r0 │ │ │ │ + rors r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r7 │ │ │ │ + rors r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r7 │ │ │ │ + rors r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r6 │ │ │ │ + rors r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r6 │ │ │ │ + rors r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r5 │ │ │ │ + sbcs r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r5 │ │ │ │ + sbcs r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261b90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r4 │ │ │ │ + sbcs r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ba0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r4 │ │ │ │ + sbcs r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r3 │ │ │ │ + sbcs r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r3 │ │ │ │ + sbcs r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r2 │ │ │ │ + sbcs r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261be0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r2 │ │ │ │ + sbcs r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261bf0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r1 │ │ │ │ + sbcs r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r1 │ │ │ │ + sbcs r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r5, r0 │ │ │ │ + sbcs r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - sbcs r1, r0 │ │ │ │ + sbcs r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r7 │ │ │ │ + sbcs r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r7 │ │ │ │ + sbcs r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r6 │ │ │ │ + sbcs r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r6 │ │ │ │ + sbcs r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r5 │ │ │ │ + adcs r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r5 │ │ │ │ + adcs r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261c90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r4 │ │ │ │ + adcs r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ca0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r4 │ │ │ │ + adcs r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r3 │ │ │ │ + adcs r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r3 │ │ │ │ + adcs r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r2 │ │ │ │ + adcs r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ce0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r2 │ │ │ │ + adcs r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261cf0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r1 │ │ │ │ + adcs r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r1 │ │ │ │ + adcs r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r5, r0 │ │ │ │ + adcs r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - adcs r1, r0 │ │ │ │ + adcs r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r7 │ │ │ │ + adcs r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r7 │ │ │ │ + adcs r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r6 │ │ │ │ + adcs r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r6 │ │ │ │ + adcs r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r5 │ │ │ │ + asrs r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r5 │ │ │ │ + asrs r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261d90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r4 │ │ │ │ + asrs r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261da0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r4 │ │ │ │ + asrs r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261db0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r3 │ │ │ │ + asrs r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261dc0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r3 │ │ │ │ + asrs r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261dd0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r2 │ │ │ │ + asrs r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261de0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r2 │ │ │ │ + asrs r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261df0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r1 │ │ │ │ + asrs r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r1 │ │ │ │ + asrs r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r5, r0 │ │ │ │ + asrs r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e20 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - asrs r1, r0 │ │ │ │ + asrs r1, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e30 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r7 │ │ │ │ + asrs r5, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e40 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r1, r7 │ │ │ │ + asrs r1, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e50 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r6 │ │ │ │ + asrs r5, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e60 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r1, r6 │ │ │ │ + asrs r1, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e70 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r5 │ │ │ │ + lsrs r5, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e80 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r1, r5 │ │ │ │ + lsrs r1, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261e90 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r4 │ │ │ │ + lsrs r5, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ea0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r1, r4 │ │ │ │ + lsrs r1, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261eb0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r3 │ │ │ │ + lsrs r5, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ec0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r1, r3 │ │ │ │ + lsrs r1, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ed0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r2 │ │ │ │ + lsrs r5, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ee0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r1, r2 │ │ │ │ + lsrs r1, r4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261ef0 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r1 │ │ │ │ + lsrs r5, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261f00 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r1, r1 │ │ │ │ + lsrs r1, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (261f10 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - lsrs r5, r0 │ │ │ │ + lsrs r5, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #212] @ 261ff8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -6674,59 +6674,59 @@ │ │ │ │ ldr r0, [pc, #32] @ (2620c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrb r6, [r7, #29] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - adds r6, #108 @ 0x6c │ │ │ │ + adds r6, #132 @ 0x84 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #174 @ 0xae │ │ │ │ + movs r7, #198 @ 0xc6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #90 @ 0x5a │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r7, #156 @ 0x9c │ │ │ │ + movs r7, #180 @ 0xb4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #202 @ 0xca │ │ │ │ + movs r7, #226 @ 0xe2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #24] @ (2620f0 ) │ │ │ │ ldr r1, [pc, #24] @ (2620f4 ) │ │ │ │ ldr r0, [pc, #28] @ (2620f8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 747cc0 │ │ │ │ + bl 747cd0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 72304c │ │ │ │ + b.w 72305c │ │ │ │ nop │ │ │ │ - asrs r5, r2, #32 │ │ │ │ + asrs r5, r4, #32 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r3, r2, #9 │ │ │ │ + lsrs r3, r4, #9 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r5, r6, #10 │ │ │ │ + lsrs r5, r0, #11 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [pc, #8] @ (262108 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #12 │ │ │ │ - b.w 71819c │ │ │ │ + b.w 7181ac │ │ │ │ nop │ │ │ │ strh r6, [r4, #2] │ │ │ │ lsls r3, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (262118 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - str r2, [sp, #980] @ 0x3d4 │ │ │ │ + str r3, [sp, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (2621bc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -6735,15 +6735,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #140] @ (2621c4 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ ldr r0, [pc, #128] @ (2621c8 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ blx 25ada0 │ │ │ │ @@ -6771,15 +6771,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ mov r1, r4 │ │ │ │ - bl 713634 │ │ │ │ + bl 713644 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 26215a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ cmp r3, r2 │ │ │ │ itet gt │ │ │ │ asrgt r3, r3, #1 │ │ │ │ @@ -6790,15 +6790,15 @@ │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #6] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - cmn r6, r1 │ │ │ │ + cmn r6, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r4, [r7, #4] │ │ │ │ lsls r3, r1, #2 │ │ │ │ strh r2, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #20] @ (2621ec ) │ │ │ │ movs r1, #0 │ │ │ │ @@ -6809,40 +6809,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strh r6, [r6, #4] │ │ │ │ lsls r3, r1, #2 │ │ │ │ - orrs.w r0, r1, #13369344 @ 0xcc0000 │ │ │ │ + orn r0, r1, #13369344 @ 0xcc0000 │ │ │ │ ldr r0, [pc, #8] @ (262200 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 71819c │ │ │ │ + b.w 7181ac │ │ │ │ nop │ │ │ │ strh r2, [r4, #4] │ │ │ │ lsls r3, r1, #2 │ │ │ │ ldr r0, [pc, #8] @ (262210 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - @ instruction: 0xe851004d │ │ │ │ + strd r0, r0, [r1], #-308 @ 0x134 │ │ │ │ ldr r0, [pc, #8] @ (262220 ) │ │ │ │ movs r1, #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - strex r0, r0, [sp, #308] @ 0x134 │ │ │ │ + @ instruction: 0xe85d004d │ │ │ │ ldr r0, [pc, #8] @ (262230 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 71a19c │ │ │ │ + b.w 71a1ac │ │ │ │ nop │ │ │ │ - @ instruction: 0xeaad004d │ │ │ │ + @ instruction: 0xeabd004d │ │ │ │ │ │ │ │ 00262234 <_start@@Base>: │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r1} │ │ │ │ mov r2, sp │ │ │ │ push {r2} │ │ │ │ @@ -6958,15 +6958,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ asrs r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (262344 <_start@@Base+0x110>) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ strh r6, [r3, #0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ vldr d7, [pc, #60] @ 262388 <_start@@Base+0x154> │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r0, #124] @ 0x7c │ │ │ │ str.w r2, [r0, #720] @ 0x2d0 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ @@ -7019,15 +7019,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r6, #4] │ │ │ │ blx 25b8cc │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #8] │ │ │ │ - bl 5cd590 │ │ │ │ + bl 5cd5a0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ blx 25bab8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 26242e <_start@@Base+0x1fa> │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ @@ -7041,15 +7041,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #100] @ (262484 <_start@@Base+0x250>) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -7071,29 +7071,29 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - bcc.n 262488 <_start@@Base+0x254> │ │ │ │ + bcc.n 2624b8 <_start@@Base+0x284> │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcs.n 262460 <_start@@Base+0x22c> │ │ │ │ + bcc.n 262490 <_start@@Base+0x25c> │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r7, #36] @ 0x24 │ │ │ │ + strh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r7, r5] │ │ │ │ + ldr r4, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r0, r5] │ │ │ │ + ldr r4, [r3, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r7, #34] @ 0x22 │ │ │ │ + strh r0, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r0, r4] │ │ │ │ + ldr r2, [r3, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, r4] │ │ │ │ + ldr r0, [r6, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #80] @ (2624f4 <_start@@Base+0x2c0>) │ │ │ │ mov r4, r0 │ │ │ │ @@ -7105,19 +7105,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 264158 │ │ │ │ ldr.w r0, [r4, #616] @ 0x268 │ │ │ │ cbz r0, 2624c2 <_start@@Base+0x28e> │ │ │ │ movs r1, #1 │ │ │ │ blx 259008 │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 7293ac │ │ │ │ + bl 7293bc │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 7181d8 │ │ │ │ + bl 7181e8 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 718618 │ │ │ │ + bl 718628 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2595a8 │ │ │ │ ldr.w r0, [r0, #704] @ 0x2c0 │ │ │ │ blx 2595ac │ │ │ │ @@ -7130,31 +7130,31 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #104] @ (262574 <_start@@Base+0x340>) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 26254a <_start@@Base+0x316> │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #80] @ 262578 <_start@@Base+0x344> │ │ │ │ ldr r2, [pc, #80] @ (26257c <_start@@Base+0x348>) │ │ │ │ movs r3, #24 │ │ │ │ add ip, pc │ │ │ │ mov r1, r5 │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ cbz r0, 26254a <_start@@Base+0x316> │ │ │ │ ldrb.w r3, [r0, #153] @ 0x99 │ │ │ │ strb.w r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cbnz r3, 262562 <_start@@Base+0x32e> │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7166,68 +7166,68 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 44050c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 440d30 │ │ │ │ - str r4, [r6, #36] @ 0x24 │ │ │ │ + str r4, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r5, #28] │ │ │ │ + strh r6, [r0, #30] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [r1, r2] │ │ │ │ + ldr r6, [r4, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #196] @ (262658 <_start@@Base+0x424>) │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #196] @ (26265c <_start@@Base+0x428>) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #192] @ (262660 <_start@@Base+0x42c>) │ │ │ │ add r5, pc │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ adds r7, #76 @ 0x4c │ │ │ │ str r7, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ bl 2ea010 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ movs r0, #4 │ │ │ │ strd r3, r3, [r4, #708] @ 0x2c4 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r5, [r4, #600] @ 0x258 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ blx 259278 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ ldr r6, [pc, #120] @ (262664 <_start@@Base+0x430>) │ │ │ │ blx 259278 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 718568 │ │ │ │ + bl 718578 │ │ │ │ add.w r0, r4, #560 @ 0x230 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ add.w r0, r4, #700 @ 0x2bc │ │ │ │ - bl 7293a0 │ │ │ │ + bl 7293b0 │ │ │ │ add.w r2, r4, #588 @ 0x24c │ │ │ │ add.w r3, r4, #636 @ 0x27c │ │ │ │ mov r0, r4 │ │ │ │ strd r5, r3, [r4, #636] @ 0x27c │ │ │ │ add.w r3, r4, #644 @ 0x284 │ │ │ │ strd r5, r2, [r4, #588] @ 0x24c │ │ │ │ add r6, pc │ │ │ │ @@ -7249,19 +7249,19 @@ │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4ffa0c │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r7, #24] │ │ │ │ + strh r2, [r2, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ strh r2, [r6, #24] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r6, [pc, #992] @ (262a4c ) │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -7274,35 +7274,35 @@ │ │ │ │ ldr r1, [pc, #160] @ (262724 <_start@@Base+0x4f0>) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #108 @ 0x6c │ │ │ │ ldr r2, [pc, #140] @ (262728 <_start@@Base+0x4f4>) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (26272c <_start@@Base+0x4f8>) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #124] @ (262730 <_start@@Base+0x4fc>) │ │ │ │ ldr r1, [pc, #128] @ (262734 <_start@@Base+0x500>) │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #112] @ (262738 <_start@@Base+0x504>) │ │ │ │ ldr r3, [pc, #116] @ (26273c <_start@@Base+0x508>) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #112] @ (262740 <_start@@Base+0x50c>) │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ @@ -7333,27 +7333,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrsb r2, [r5, r5] │ │ │ │ + ldrsb r2, [r0, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r1, #72] @ 0x48 │ │ │ │ + ldr r6, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r6, [r5, r5] │ │ │ │ + ldrsb r6, [r0, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r3, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r4, r4] │ │ │ │ + ldrsb r6, [r7, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [sp, #784] @ 0x310 │ │ │ │ + ldr r6, [sp, #880] @ 0x370 │ │ │ │ lsls r5, r2, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ mrrc2 15, 15, pc, r9, cr15 @ │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @@ -7403,15 +7403,15 @@ │ │ │ │ bx lr │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 723a30 │ │ │ │ + bl 723a40 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 26280e <_start@@Base+0x5da> │ │ │ │ ldr r2, [pc, #84] @ (26282c <_start@@Base+0x5f8>) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r5, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ @@ -7427,29 +7427,29 @@ │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723a34 │ │ │ │ + b.w 723a44 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ strh r0, [r5, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r3, r1] │ │ │ │ + ldrsb r2, [r6, r1] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262830 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7510,29 +7510,29 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r1, [pc, #100] @ (262934 ) │ │ │ │ ldr r2, [pc, #104] @ (262938 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r1, #140 @ 0x8c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (26293c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cbz r0, 262916 │ │ │ │ ldr r2, [pc, #80] @ (262940 ) │ │ │ │ ldr r3, [pc, #60] @ (262930 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -7544,29 +7544,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r2, #4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #0] │ │ │ │ + strh r2, [r4, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r0, [r3, r4] │ │ │ │ + strb r0, [r6, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [r7, #32] │ │ │ │ + ldr r6, [r2, #36] @ 0x24 │ │ │ │ lsls r6, r2, #1 │ │ │ │ strh r2, [r3, #2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00262944 : │ │ │ │ mvns r1, r1 │ │ │ │ adds r0, #136 @ 0x88 │ │ │ │ @@ -7632,16 +7632,16 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #88] @ (262a4c ) │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce6e0 │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce6f0 │ │ │ │ ldr r3, [pc, #84] @ (262a50 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 262a18 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -7662,63 +7662,63 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 262a04 │ │ │ │ ldr r0, [pc, #44] @ (262a5c ) │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ - ldrb r2, [r7, #27] │ │ │ │ + ldrb r2, [r2, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [r6, #16] │ │ │ │ + ldr r2, [r1, #20] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldrb r0, [r2, #29] │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #528] @ (262c68 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, r0] │ │ │ │ + strb r2, [r6, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262a60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (262afc ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29e0 │ │ │ │ ldr r2, [pc, #132] @ (262b00 ) │ │ │ │ ldr r1, [pc, #132] @ (262b04 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 262ad6 │ │ │ │ cbz r4, 262ae8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2568 │ │ │ │ + bl 5d2578 │ │ │ │ cbz r0, 262ac0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29bc │ │ │ │ + bl 5d29cc │ │ │ │ cbnz r0, 262ac0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -7744,27 +7744,27 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ ldr r0, [pc, #36] @ (262b14 ) │ │ │ │ movs r2, #147 @ 0x93 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #25] │ │ │ │ + ldrb r6, [r6, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r0, [r3, r5] │ │ │ │ + strh r0, [r6, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r3, [sp, #64] @ 0x40 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r1, r2] │ │ │ │ + strh r0, [r4, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r6, r1] │ │ │ │ + strh r6, [r1, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r4, [r7, r5] │ │ │ │ + strh r4, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262b18 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7772,15 +7772,15 @@ │ │ │ │ bl 2645e4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (262b94 ) │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29e0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 262b54 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx 259ab8 │ │ │ │ cbnz r0, 262b68 │ │ │ │ mov r0, r5 │ │ │ │ @@ -7805,15 +7805,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r2, r6] │ │ │ │ + ldrh r4, [r5, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 262c0c │ │ │ │ sub sp, #20 │ │ │ │ @@ -7822,50 +7822,50 @@ │ │ │ │ ldr r1, [pc, #96] @ (262c14 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29c8 │ │ │ │ + bl 5d29d8 │ │ │ │ bl 262b18 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cbz r3, 262bf2 │ │ │ │ ldr r0, [pc, #60] @ (262c18 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71ed84 │ │ │ │ + bl 71ed94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2595a8 │ │ │ │ ldr r0, [pc, #40] @ (262c1c ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71ed84 │ │ │ │ + bl 71ed94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2595a8 │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #20] │ │ │ │ + ldrb r2, [r0, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #792] @ 0x318 │ │ │ │ + ldr r1, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r6, [r3, r2] │ │ │ │ + strh r6, [r6, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - @ instruction: 0xfabe0052 │ │ │ │ + @ instruction: 0xfad60052 │ │ │ │ │ │ │ │ 00262c20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #144] @ (262cc0 ) │ │ │ │ @@ -7879,27 +7879,27 @@ │ │ │ │ cbz r3, 262c9a │ │ │ │ mov r4, r0 │ │ │ │ bl 2645e4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ bl 262a60 │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 262ca8 │ │ │ │ - bl 5d29c8 │ │ │ │ + bl 5d29d8 │ │ │ │ ldr r3, [pc, #112] @ (262cc8 ) │ │ │ │ ldr r2, [pc, #112] @ (262ccc ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #112] @ (262cd0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #96] @ (262cd4 ) │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ @@ -7912,41 +7912,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #60] @ (262cd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [pc, #48] @ (262cdc ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ mov r0, r4 │ │ │ │ blx 25bcc8 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ nop │ │ │ │ - ldmia r2, {r1, r2, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrb r6, [r1, #20] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrb r6, [r7, #17] │ │ │ │ + ldrb r6, [r2, #18] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r7, r5] │ │ │ │ + str r0, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [sp, #96] @ 0x60 │ │ │ │ + ldr r1, [sp, #192] @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, r7] │ │ │ │ + strh r4, [r1, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r0, [r0, r0] │ │ │ │ + strh r0, [r3, r0] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262ce0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -7992,73 +7992,73 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #84] @ (262db8 ) │ │ │ │ bl 2645e4 │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29e0 │ │ │ │ ldr r1, [pc, #80] @ (262dbc ) │ │ │ │ ldr r2, [pc, #80] @ (262dc0 ) │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r1, #128 @ 0x80 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cbz r2, 262d8c │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r2 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2d7c │ │ │ │ + bl 5d2d8c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #40] @ (262dc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71ed84 │ │ │ │ + bl 71ed94 │ │ │ │ ldr r1, [pc, #36] @ (262dc8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25b1d4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25a5fc │ │ │ │ - ldr r0, [sp, #72] @ 0x48 │ │ │ │ + ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r4, [r5, #13] │ │ │ │ + ldrb r4, [r0, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r0, [r5, r1] │ │ │ │ + str r0, [r0, r2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r6, r4] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020]! @ 2631c8 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ (262eb0 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #204] @ (262eb4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #204] @ (262eb8 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ blx 259a3c │ │ │ │ mov r4, r0 │ │ │ │ ldrb.w r3, [r5, #189] @ 0xbd │ │ │ │ cbnz r3, 262e5a │ │ │ │ ldrb.w r3, [r5, #188] @ 0xbc │ │ │ │ @@ -8118,57 +8118,57 @@ │ │ │ │ ldr r1, [pc, #56] @ (262ed8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ b.n 262e24 │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #14] │ │ │ │ + ldrb r6, [r6, #14] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r7, [pc, #864] @ (263218 ) │ │ │ │ + ldr r7, [pc, #960] @ (263278 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r3, r6] │ │ │ │ + ldr r0, [r6, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r0, r5] │ │ │ │ + str r2, [r3, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r0, [r3, r3] │ │ │ │ + str r0, [r6, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r2, r3] │ │ │ │ + str r2, [r5, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r0, r4] │ │ │ │ + str r6, [r3, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r7, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r0, r3] │ │ │ │ + str r2, [r3, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00262edc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w r3, [pc, #1540] @ 263500 │ │ │ │ ldr.w r2, [pc, #1540] @ 263504 │ │ │ │ ldr.w r1, [pc, #1540] @ 263508 │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r9, [r4] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.w 2631bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r7, [r4, #16] │ │ │ │ @@ -8357,30 +8357,30 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #968] @ (263514 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 26317e │ │ │ │ ldrd r1, r5, [r4, #56] @ 0x38 │ │ │ │ orrs r5, r1 │ │ │ │ bne.w 262fe2 │ │ │ │ ldr r3, [pc, #944] @ (263518 ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ ldr r4, [pc, #944] @ (26351c ) │ │ │ │ ldr r1, [pc, #944] @ (263520 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -8439,15 +8439,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r2, r1 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mul.w r2, r2, r0 │ │ │ │ @@ -8489,15 +8489,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r4, r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2595a8 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 263440 │ │ │ │ @@ -8512,15 +8512,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ cmp r5, #1 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ str r5, [sp, #32] │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 263230 │ │ │ │ ldrd r1, r0, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #560] @ (263530 ) │ │ │ │ ldr r4, [pc, #564] @ (263534 ) │ │ │ │ @@ -8529,15 +8529,15 @@ │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #556] @ (263538 ) │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 26317e │ │ │ │ ldrd r1, r2, [r4, #104] @ 0x68 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.w 263042 │ │ │ │ ldr r3, [pc, #528] @ (26353c ) │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ @@ -8545,15 +8545,15 @@ │ │ │ │ ldr r1, [pc, #532] @ (263544 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 26317e │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 263052 │ │ │ │ ldr r3, [pc, #500] @ (263548 ) │ │ │ │ movs r2, #134 @ 0x86 │ │ │ │ @@ -8561,15 +8561,15 @@ │ │ │ │ ldr r1, [pc, #504] @ (263550 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 26317e │ │ │ │ str r2, [sp, #24] │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r3, r7, [r8, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ @@ -8594,15 +8594,15 @@ │ │ │ │ ldr r1, [pc, #424] @ (26355c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #231 @ 0xe7 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2632b6 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 263064 │ │ │ │ ldr r3, [pc, #392] @ (263560 ) │ │ │ │ movs r2, #142 @ 0x8e │ │ │ │ @@ -8610,15 +8610,15 @@ │ │ │ │ ldr r1, [pc, #392] @ (263568 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 26317e │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 263074 │ │ │ │ ldr r3, [pc, #364] @ (26356c ) │ │ │ │ movs r2, #150 @ 0x96 │ │ │ │ @@ -8626,15 +8626,15 @@ │ │ │ │ ldr r1, [pc, #364] @ (263574 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 26317e │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ cmp r2, #2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.w 263084 │ │ │ │ ldr r3, [pc, #336] @ (263578 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ @@ -8642,15 +8642,15 @@ │ │ │ │ ldr r1, [pc, #336] @ (263580 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 26317e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cbnz r2, 26349a │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -8659,15 +8659,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #28] │ │ │ │ b.n 263230 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cbnz r2, 26349a │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -8676,15 +8676,15 @@ │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r3, #1 │ │ │ │ mul.w r1, r1, r2 │ │ │ │ it cc │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b.n 263230 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 263230 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -8692,15 +8692,15 @@ │ │ │ │ mul.w r1, r0, r3 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul.w r1, r7, r1 │ │ │ │ mul.w r1, r6, r1 │ │ │ │ mul.w r1, sl, r1 │ │ │ │ mul.w r1, r3, r1 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #32] │ │ │ │ b.n 263230 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 26336a │ │ │ │ strd r3, r9, [r8, #184] @ 0xb8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -8714,79 +8714,79 @@ │ │ │ │ str.w r3, [r8, #180] @ 0xb4 │ │ │ │ str.w r2, [r8, #216] @ 0xd8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ strb.w r3, [r1, #187] @ 0xbb │ │ │ │ b.n 263284 │ │ │ │ nop │ │ │ │ - ldrb r0, [r0, #10] │ │ │ │ + ldrb r0, [r3, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #752] @ (2637f8 ) │ │ │ │ + ldr r6, [pc, #848] @ (263858 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [r7, r1] │ │ │ │ + ldr r4, [r2, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r4, [r4, r3] │ │ │ │ + str r4, [r7, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #560] @ (263748 ) │ │ │ │ + ldr r5, [pc, #656] @ (2637a8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r6, [r2, #0] │ │ │ │ + ldrb r6, [r5, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #304] @ (263650 ) │ │ │ │ + ldr r6, [pc, #400] @ (2636b0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #432] @ (2636d4 ) │ │ │ │ + ldr r5, [pc, #528] @ (263734 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [pc, #920] @ (2638c0 ) │ │ │ │ + ldr r6, [pc, #1016] @ (263920 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r4, #27] │ │ │ │ + strb r4, [r7, #27] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #216] @ (263608 ) │ │ │ │ + ldr r4, [pc, #312] @ (263668 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r3, #26] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r6, [pc, #896] @ (2638b8 ) │ │ │ │ + ldr r6, [pc, #992] @ (263918 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #824] @ (263874 ) │ │ │ │ + ldr r3, [pc, #920] @ (2638d4 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #840] @ (26388c ) │ │ │ │ + ldr r4, [pc, #936] @ (2638ec ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #680] @ (2637f0 ) │ │ │ │ + ldr r3, [pc, #776] @ (263850 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r5, #24] │ │ │ │ + strb r4, [r0, #25] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #920] @ (2638e8 ) │ │ │ │ + ldr r4, [pc, #1016] @ (263948 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #520] @ (26375c ) │ │ │ │ + ldr r3, [pc, #616] @ (2637bc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r2, #23] │ │ │ │ + strb r0, [r5, #23] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r5, [pc, #456] @ (263724 ) │ │ │ │ + ldr r5, [pc, #552] @ (263784 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #136] @ (2635e8 ) │ │ │ │ + ldr r3, [pc, #232] @ (263648 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r4, #22] │ │ │ │ + strb r6, [r7, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #624] @ (2637d8 ) │ │ │ │ + ldr r4, [pc, #720] @ (263838 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #1008] @ (26395c ) │ │ │ │ + ldr r3, [pc, #80] @ (2635bc ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r7, #21] │ │ │ │ + strb r6, [r2, #22] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #688] @ (263824 ) │ │ │ │ + ldr r4, [pc, #784] @ (263884 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #848] @ (2638c8 ) │ │ │ │ + ldr r2, [pc, #944] @ (263928 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r2, #21] │ │ │ │ + strb r6, [r5, #21] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #752] @ (263870 ) │ │ │ │ + ldr r4, [pc, #848] @ (2638d0 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r2, [pc, #688] @ (263834 ) │ │ │ │ + ldr r2, [pc, #784] @ (263894 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263584 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -8799,25 +8799,25 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, #548] @ (2637c8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #532] @ (2637cc ) │ │ │ │ ldr r2, [pc, #536] @ (2637d0 ) │ │ │ │ ldr r1, [pc, #536] @ (2637d4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 263642 │ │ │ │ add r0, sp, #16 │ │ │ │ movs r7, #1 │ │ │ │ @@ -8843,27 +8843,27 @@ │ │ │ │ lsr.w r3, r3, ip │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2635da │ │ │ │ ldr r3, [pc, #444] @ (2637d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #436] @ (2637dc ) │ │ │ │ ldr r2, [pc, #440] @ (2637e0 ) │ │ │ │ ldr r1, [pc, #440] @ (2637e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #297 @ 0x129 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2636e4 │ │ │ │ ldr r3, [pc, #420] @ (2637e8 ) │ │ │ │ mov sl, r9 │ │ │ │ ldr r2, [pc, #420] @ (2637ec ) │ │ │ │ mov r8, r6 │ │ │ │ add r3, pc │ │ │ │ mov r7, r5 │ │ │ │ @@ -8878,21 +8878,21 @@ │ │ │ │ add.w r3, sl, r1 │ │ │ │ ldrb.w r3, [r3, #191] @ 0xbf │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 263770 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 263742 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #368] @ (2637f0 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2636b0 │ │ │ │ cmp r4, #3 │ │ │ │ beq.n 26371e │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 26370e │ │ │ │ cmp r4, #6 │ │ │ │ @@ -8909,27 +8909,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2636a2 │ │ │ │ ldr r3, [pc, #312] @ (2637f4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #300] @ (2637f8 ) │ │ │ │ ldr r2, [pc, #304] @ (2637fc ) │ │ │ │ ldr r1, [pc, #304] @ (263800 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #284] @ (263804 ) │ │ │ │ ldr r3, [pc, #216] @ (2637c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -8967,114 +8967,114 @@ │ │ │ │ bne.n 26365a │ │ │ │ b.n 2636a8 │ │ │ │ ldr r3, [pc, #176] @ (2637f4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #180] @ (263808 ) │ │ │ │ ldr r2, [pc, #180] @ (26380c ) │ │ │ │ ldr r1, [pc, #184] @ (263810 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2636e4 │ │ │ │ ldr r3, [pc, #100] @ (2637d8 ) │ │ │ │ ldr r4, [pc, #160] @ (263814 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #148] @ (263818 ) │ │ │ │ ldr r1, [pc, #148] @ (26381c ) │ │ │ │ mov.w r2, #318 @ 0x13e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2636e4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #120] @ (263820 ) │ │ │ │ ldr r2, [pc, #120] @ (263824 ) │ │ │ │ ldr r1, [pc, #124] @ (263828 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ b.n 2636a2 │ │ │ │ nop │ │ │ │ strb r0, [r6, #14] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r4, #14] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r0, [pc, #24] @ (2637ec ) │ │ │ │ + ldr r0, [pc, #120] @ (26384c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r6, [r0, r7] │ │ │ │ + str r6, [r3, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ subs r5, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #13] │ │ │ │ + strb r2, [r6, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #272] @ (2638f4 ) │ │ │ │ + ldr r4, [pc, #368] @ (263954 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [pc, #696] @ (263aa0 ) │ │ │ │ + ldr r0, [pc, #792] @ (263b00 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx sp │ │ │ │ + @ instruction: 0x4786 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r0, r4] │ │ │ │ + str r4, [r3, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #10] │ │ │ │ + strb r6, [r1, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [pc, #272] @ (263910 ) │ │ │ │ + ldr r4, [pc, #368] @ (263970 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [pc, #40] @ (26382c ) │ │ │ │ + ldr r0, [pc, #136] @ (26388c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ strb r2, [r4, #9] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strb r4, [r5, #8] │ │ │ │ + strb r4, [r0, #9] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r3, [pc, #552] @ (263a38 ) │ │ │ │ + ldr r3, [pc, #648] @ (263a98 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - blx r0 │ │ │ │ + blx r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r3, [pc, #256] @ (263918 ) │ │ │ │ + ldr r3, [pc, #352] @ (263978 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r2, [r7, #7] │ │ │ │ + strb r2, [r2, #8] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bx sl │ │ │ │ + bx sp │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r4, r2 │ │ │ │ + mov r4, r5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [pc, #848] @ (263b7c ) │ │ │ │ + ldr r7, [pc, #944] @ (263bdc ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0026382c : │ │ │ │ ldrd r1, r3, [r0, #204] @ 0xcc │ │ │ │ ldrd r0, r2, [r0, #196] @ 0xc4 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ mul.w r3, r2, r3 │ │ │ │ @@ -9149,15 +9149,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (263930 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -9168,29 +9168,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (26393c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #401 @ 0x191 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2638f2 │ │ │ │ bl 25bdc8 │ │ │ │ nop │ │ │ │ - strb r4, [r4, #2] │ │ │ │ + strb r4, [r7, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #520] @ (263b38 ) │ │ │ │ + ldr r2, [pc, #616] @ (263b98 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r8, pc │ │ │ │ + mov r0, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r6, [r6, #1] │ │ │ │ + strb r6, [r1, #2] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [pc, #688] @ (263bec ) │ │ │ │ + ldr r2, [pc, #784] @ (263c4c ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp sl, r9 │ │ │ │ + cmp sl, ip │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (263954 ) │ │ │ │ ldr r2, [pc, #20] @ (263958 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (26395c ) │ │ │ │ @@ -9198,22 +9198,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ strb r0, [r1, #0] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #792] @ (263c78 ) │ │ │ │ + ldr r2, [pc, #888] @ (263cd8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (26396c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ nop │ │ │ │ - ldr r2, [pc, #704] @ (263c30 ) │ │ │ │ + ldr r2, [pc, #800] @ (263c90 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #68] @ (2639c4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -9233,44 +9233,44 @@ │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r2, #138 @ 0x8a │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ ldr.w r6, [r4, #592] @ 0x250 │ │ │ │ str r5, [r6, #0] │ │ │ │ str.w r5, [r4, #592] @ 0x250 │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 262968 │ │ │ │ ldr r6, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r2, r3 │ │ │ │ + mvns r2, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 002639d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (263a0c ) │ │ │ │ movs r3, #0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #4 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 718568 │ │ │ │ + bl 718578 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 718568 │ │ │ │ + bl 718578 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 718568 │ │ │ │ + b.w 718578 │ │ │ │ nop │ │ │ │ lsrs r2, r5, #17 │ │ │ │ lsls r6, r0, #2 │ │ │ │ │ │ │ │ 00263a10 : │ │ │ │ ldr r3, [pc, #20] @ (263a28 ) │ │ │ │ ldr r2, [pc, #24] @ (263a2c ) │ │ │ │ @@ -9286,28 +9286,28 @@ │ │ │ │ bx r3 │ │ │ │ ldr r0, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r5, #16 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - muls r6, r1 │ │ │ │ + muls r6, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263a38 : │ │ │ │ ldr r0, [pc, #12] @ (263a48 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #12] @ (263a4c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ lsrs r6, r1, #16 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - orrs r0, r6 │ │ │ │ + muls r0, r1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263a50 : │ │ │ │ ldr r3, [pc, #40] @ (263a7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 263a72 │ │ │ │ @@ -9419,33 +9419,33 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #14 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - ldr r1, [pc, #392] @ (263ce8 ) │ │ │ │ + ldr r1, [pc, #488] @ (263d48 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmia r5!, {r2, r4, r5} │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r6, r4, #13 │ │ │ │ lsls r6, r0, #2 │ │ │ │ stmia r5!, {r1} │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldr r0, [r5, #108] @ 0x6c │ │ │ │ + ldr r0, [r0, #112] @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - negs r2, r0 │ │ │ │ + negs r2, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [pc, #0] @ (263b78 ) │ │ │ │ + ldr r1, [pc, #96] @ (263bd8 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - tst r2, r5 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r1, [pc, #64] @ (263bc4 ) │ │ │ │ + ldr r1, [pc, #160] @ (263c24 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263b84 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -9492,15 +9492,15 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r4, #10 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - ldr r0, [pc, #424] @ (263db0 ) │ │ │ │ + ldr r0, [pc, #520] @ (263e10 ) │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r2, r7, #9 │ │ │ │ lsls r6, r0, #2 │ │ │ │ stmia r4!, {r2, r4} │ │ │ │ lsls r0, r7, #1 │ │ │ │ │ │ │ │ 00263c10 : │ │ │ │ @@ -9607,15 +9607,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r6, r2, #6 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - lsls r4, r4 │ │ │ │ + lsls r4, r7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r5, r6 │ │ │ │ ... │ │ │ │ │ │ │ │ 00263d20 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -9738,15 +9738,15 @@ │ │ │ │ bgt.n 263e3a │ │ │ │ ldr r0, [pc, #116] @ (263ec4 ) │ │ │ │ movs r2, #230 @ 0xe6 │ │ │ │ ldr r1, [pc, #116] @ (263ec8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr.w r3, [sl, r9] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r3, #128] @ 0x80 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -9772,35 +9772,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #60] @ 0x3c │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #2 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r7, #186 @ 0xba │ │ │ │ + subs r7, #210 @ 0xd2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ lsls r6, r0, #2 │ │ │ │ stmia r2!, {r1, r4} │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsrs r2, r5, #32 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r7, #60 @ 0x3c │ │ │ │ + subs r7, #84 @ 0x54 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r0, r7, #31 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + cmp lr, pc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263ed8 : │ │ │ │ ldr r2, [pc, #104] @ (263f44 ) │ │ │ │ mrc 15, 0, r3, cr13, cr0, {3} │ │ │ │ ldr r1, [pc, #104] @ (263f48 ) │ │ │ │ add r1, pc │ │ │ │ @@ -9831,30 +9831,30 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ blx r5 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r0], #88 │ │ │ │ - bl 7186a0 │ │ │ │ + bl 7186b0 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #246 @ 0xf6 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #28 │ │ │ │ lsls r6, r0, #2 │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00263f58 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -9887,15 +9887,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 263f76 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [pc, #116] @ (264028 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 263f76 │ │ │ │ ldr r3, [pc, #108] @ (26402c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #108] @ (264030 ) │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ @@ -9935,25 +9935,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #27 │ │ │ │ lsls r6, r0, #2 │ │ │ │ movs r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, fp │ │ │ │ + add r8, lr │ │ │ │ lsls r6, r1, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, r9 │ │ │ │ + add r2, ip │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r2, r6, #25 │ │ │ │ lsls r6, r0, #2 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #130 @ 0x82 │ │ │ │ + subs r5, #154 @ 0x9a │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264040 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -10013,45 +10013,45 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 264070 │ │ │ │ ldr r0, [pc, #80] @ (264118 ) │ │ │ │ ldr.w r1, [r3, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ strb.w r6, [r3, #113] @ 0x71 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 26409a │ │ │ │ add.w r0, r5, #32 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 718660 │ │ │ │ + bl 718670 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 26409a │ │ │ │ nop │ │ │ │ ldr r6, [r6, #12] │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r2, r5, #23 │ │ │ │ lsls r6, r0, #2 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bics r6, r0 │ │ │ │ + bics r6, r3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r5, #22 │ │ │ │ lsls r6, r0, #2 │ │ │ │ adds r4, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r3 │ │ │ │ + mvns r0, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 0026411c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10145,15 +10145,15 @@ │ │ │ │ mov.w r2, #364 @ 0x16c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str.w r3, [r5, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 26428e │ │ │ │ str.w ip, [r4] │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cbnz r3, 26426e │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ @@ -10169,20 +10169,20 @@ │ │ │ │ ldr.w r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 264202 │ │ │ │ ldr r1, [pc, #96] @ (2642b4 ) │ │ │ │ mov r0, r7 │ │ │ │ movw r2, #387 @ 0x183 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r0, [pc, #84] @ (2642b8 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ - b.w 7186a0 │ │ │ │ + b.w 7186b0 │ │ │ │ bl 440b90 │ │ │ │ bl 263d5c │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 263ed8 │ │ │ │ mov.w r1, #376 @ 0x178 │ │ │ │ @@ -10192,22 +10192,22 @@ │ │ │ │ add.w r3, r5, #588 @ 0x24c │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ b.n 264218 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov.w r2, #358 @ 0x166 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ str r6, [r7, #116] @ 0x74 │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #140 @ 0x8c │ │ │ │ + subs r3, #164 @ 0xa4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r6, r4, #15 │ │ │ │ lsls r6, r0, #2 │ │ │ │ │ │ │ │ 002642bc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -10275,25 +10275,25 @@ │ │ │ │ bpl.n 264320 │ │ │ │ ldr r0, [pc, #32] @ (26438c ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 264320 │ │ │ │ str r0, [r6, #100] @ 0x64 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r2, r1 │ │ │ │ + adcs r2, r4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264390 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10330,25 +10330,25 @@ │ │ │ │ bpl.n 2643c2 │ │ │ │ ldr.w r1, [r0, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (26440c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2643c2 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ lsls r0, r7, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7 │ │ │ │ + asrs r0, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264410 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -10532,15 +10532,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 707c84 │ │ │ │ + b.w 707c94 │ │ │ │ str r6, [r7, #56] @ 0x38 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #80] @ (264630 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #512] @ (2647e4 ) │ │ │ │ ... │ │ │ │ │ │ │ │ @@ -10628,15 +10628,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707c84 │ │ │ │ + bl 707c94 │ │ │ │ b.n 264690 │ │ │ │ nop │ │ │ │ str r2, [r1, #44] @ 0x2c │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #80] @ (26472c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #512] @ (2648e0 ) │ │ │ │ @@ -10673,15 +10673,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707c84 │ │ │ │ + bl 707c94 │ │ │ │ b.n 264700 │ │ │ │ nop │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldr r3, [pc, #80] @ (26479c ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #512] @ (264950 ) │ │ │ │ @@ -10717,15 +10717,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r4, [r4, ip] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707c84 │ │ │ │ + bl 707c94 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -10864,23 +10864,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subs r5, #12 │ │ │ │ + subs r5, #36 @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #160 @ 0xa0 │ │ │ │ + subs r4, #184 @ 0xb8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #110 @ 0x6e │ │ │ │ + subs r4, #134 @ 0x86 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #80 @ 0x50 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #204] @ (264a00 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -10905,15 +10905,15 @@ │ │ │ │ bl 2647ec │ │ │ │ cmp r6, fp │ │ │ │ bge.n 26499e │ │ │ │ ldr.w r4, [sl, #140] @ 0x8c │ │ │ │ sub.w r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ lsls r4, r4, #1 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r1, [pc, #140] @ (264a04 ) │ │ │ │ ldr r3, [pc, #140] @ (264a08 ) │ │ │ │ mla r2, r4, r0, r0 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ blx r7 │ │ │ │ @@ -10963,25 +10963,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #194 @ 0xc2 │ │ │ │ + subs r3, #218 @ 0xda │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r3, pc, #896 @ (adr r3, 264d8c ) │ │ │ │ + add r3, pc, #992 @ (adr r3, 264dec ) │ │ │ │ lsls r6, r2, #1 │ │ │ │ - subs r3, #178 @ 0xb2 │ │ │ │ + subs r3, #202 @ 0xca │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r3, #154 @ 0x9a │ │ │ │ + subs r3, #178 @ 0xb2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r1, #5 │ │ │ │ + lsrs r2, r4, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ mov r2, r1 │ │ │ │ @@ -11180,17 +11180,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r2, [r2, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, r6] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r1, #124 @ 0x7c │ │ │ │ + subs r1, #148 @ 0x94 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264c20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -11266,15 +11266,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r1, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ ldrb r0, [r6, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r1, #30 │ │ │ │ + subs r1, #54 @ 0x36 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264ce8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -11412,23 +11412,23 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ movs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #184 @ 0xb8 │ │ │ │ + adds r7, #208 @ 0xd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrh r6, [r5, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - ldrh r2, [r3, r7] │ │ │ │ + ldrh r2, [r6, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #240 @ 0xf0 │ │ │ │ + subs r0, #8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, #2 │ │ │ │ + subs r0, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00264e84 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -11516,33 +11516,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r1, r1] │ │ │ │ lsls r0, r7, #1 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r7, #2 │ │ │ │ + adds r7, #26 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #16] @ (264f8c ) │ │ │ │ ldrd lr, r0, [r3] │ │ │ │ add r1, pc │ │ │ │ mov r3, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - mrc2 0, 0, r0, cr8, cr8, {2} │ │ │ │ + mrc2 0, 1, r0, cr0, cr8, {2} │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [sp, #24] │ │ │ │ mov r7, r2 │ │ │ │ ldrd r2, ip, [lr, #72] @ 0x48 │ │ │ │ @@ -11679,15 +11679,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ lsls r0, r7, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ lsls r0, r7, #1 │ │ │ │ str r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -11827,21 +11827,21 @@ │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r2, [r2, r7] │ │ │ │ lsls r0, r7, #1 │ │ │ │ asrs r4, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ - adds r4, #242 @ 0xf2 │ │ │ │ + adds r5, #10 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldrsb r2, [r4, r5] │ │ │ │ lsls r0, r7, #1 │ │ │ │ adds r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #30 │ │ │ │ + adds r3, #54 @ 0x36 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265264 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -12007,47 +12007,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - adds r3, #24 │ │ │ │ + adds r3, #48 @ 0x30 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + subs r6, r7, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265418 : │ │ │ │ ldr r3, [pc, #4] @ (265420 ) │ │ │ │ add r3, pc │ │ │ │ b.n 265348 │ │ │ │ nop │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265424 : │ │ │ │ ldr r3, [pc, #4] @ (26542c ) │ │ │ │ add r3, pc │ │ │ │ b.n 265348 │ │ │ │ nop │ │ │ │ - adds r2, #174 @ 0xae │ │ │ │ + adds r2, #198 @ 0xc6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mov ip, r2 │ │ │ │ push {lr} │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #12] @ (265448 ) │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ add r1, pc │ │ │ │ mov ip, lr │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ bx ip │ │ │ │ - bhi.n 265548 │ │ │ │ + bhi.n 265378 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, r0 │ │ │ │ push {lr} │ │ │ │ ldr r0, [sp, #4] │ │ │ │ cmp.w ip, #5 │ │ │ │ @@ -12063,17 +12063,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (265484 ) │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r1, pc │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, #118 @ 0x76 │ │ │ │ + adds r2, #142 @ 0x8e │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265488 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -12156,19 +12156,19 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f32 , , │ │ │ │ vminnm.f32 , , │ │ │ │ - adds r1, #222 @ 0xde │ │ │ │ + adds r1, #246 @ 0xf6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strb r4, [r1, r4] │ │ │ │ + strb r4, [r4, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r1, #192 @ 0xc0 │ │ │ │ + adds r1, #216 @ 0xd8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ │ │ │ │ 00265574 : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -12246,15 +12246,15 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ @ instruction: 0xf1380085 │ │ │ │ - str r7, [sp, #232] @ 0xe8 │ │ │ │ + str r7, [sp, #328] @ 0x148 │ │ │ │ lsls r6, r2, #1 │ │ │ │ │ │ │ │ 0026563c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00265640 : │ │ │ │ @@ -12872,24 +12872,24 @@ │ │ │ │ ldr r0, [pc, #28] @ (265ce0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #824] @ (26600c ) │ │ │ │ + ldr r5, [pc, #920] @ (26606c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #162 @ 0xa2 │ │ │ │ + cmp r2, #186 @ 0xba │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r5, [pc, #744] @ (265fc4 ) │ │ │ │ + ldr r5, [pc, #840] @ (266024 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ cmp r2, #168 @ 0xa8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ + cmp r2, #192 @ 0xc0 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r3, #1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -12973,29 +12973,29 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #437 @ 0x1b5 │ │ │ │ blx 259290 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r5, [pc, #8] @ (265de4 ) │ │ │ │ + ldr r5, [pc, #104] @ (265e44 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #214 @ 0xd6 │ │ │ │ + cmp r1, #238 @ 0xee │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #880] @ (266154 ) │ │ │ │ + ldr r4, [pc, #976] @ (2661b4 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #172 @ 0xac │ │ │ │ + cmp r1, #196 @ 0xc4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r4, [pc, #776] @ (2660f8 ) │ │ │ │ + ldr r4, [pc, #872] @ (266158 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r1, #228 @ 0xe4 │ │ │ │ + cmp r1, #252 @ 0xfc │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r1, #146 @ 0x92 │ │ │ │ + cmp r1, #170 @ 0xaa │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ mov ip, r0 │ │ │ │ @@ -13961,61 +13961,61 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r3, [pc, #208] @ (26698c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #200] @ (26698c ) │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + cmp ip, pc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ - lsls r6, r1, #1 │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r4, r9 │ │ │ │ + movs r2, #234 @ 0xea │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + cmp r4, ip │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r2, #178 @ 0xb2 │ │ │ │ + movs r2, #202 @ 0xca │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r2, #28 │ │ │ │ + movs r2, #52 @ 0x34 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - negs r6, r3 │ │ │ │ + negs r6, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r3, #7 │ │ │ │ + subs r0, r6, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r5, #4 │ │ │ │ + subs r6, r0, #5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - negs r6, r0 │ │ │ │ + negs r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r2, #4 │ │ │ │ + subs r6, r5, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - tst r2, r5 │ │ │ │ + negs r2, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r4, r2, #7 │ │ │ │ + subs r4, r5, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r0, r3, #5 │ │ │ │ + subs r0, r6, #5 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - tst r4, r1 │ │ │ │ + tst r4, r4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r4, #3 │ │ │ │ + subs r0, r7, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - rors r6, r6 │ │ │ │ + tst r6, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r1, #3 │ │ │ │ + subs r2, r4, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, r7, #2 │ │ │ │ + subs r0, r2, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - rors r0, r2 │ │ │ │ + rors r0, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + subs r2, r3, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r6, r3, #4 │ │ │ │ + subs r6, r6, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r5, [pc, #2700] @ 2673c4 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ @@ -14965,61 +14965,61 @@ │ │ │ │ nop │ │ │ │ ands r4, r1 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #254 @ 0xfe │ │ │ │ lsls r0, r7, #1 │ │ │ │ - subs r2, #216 @ 0xd8 │ │ │ │ + subs r2, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r5, #30 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ asrs r6, r0, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r2, #66 @ 0x42 │ │ │ │ + asrs r6, r3, #31 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + subs r2, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r5, #30 │ │ │ │ + asrs r0, r0, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r2, #28 │ │ │ │ + asrs r2, r5, #28 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #172 @ 0xac │ │ │ │ + adds r7, #196 @ 0xc4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r3, #19 │ │ │ │ + asrs r6, r6, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r7, #19 │ │ │ │ + asrs r2, r2, #20 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #66 @ 0x42 │ │ │ │ + adds r7, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r7, #18 │ │ │ │ + asrs r4, r2, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r2, #16 │ │ │ │ + asrs r2, r5, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #40 @ 0x28 │ │ │ │ + adds r7, #64 @ 0x40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r7, #18 │ │ │ │ + asrs r6, r2, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r0, r7, #15 │ │ │ │ + asrs r0, r2, #16 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r7, #12 │ │ │ │ + adds r7, #36 @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r6, #18 │ │ │ │ + asrs r6, r1, #19 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #238 @ 0xee │ │ │ │ + adds r7, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r0, #15 │ │ │ │ + asrs r2, r3, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #216 @ 0xd8 │ │ │ │ + adds r6, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r4, r5, #14 │ │ │ │ + asrs r4, r0, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #198 @ 0xc6 │ │ │ │ + adds r6, #222 @ 0xde │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r2, r3, #14 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w r4, [pc, #2888] @ 267f8c │ │ │ │ @@ -16026,61 +16026,61 @@ │ │ │ │ blx 259290 │ │ │ │ adds r5, #2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #210 @ 0xd2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r7, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r3, #15 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ lsrs r0, r6, #15 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r6, #68 @ 0x44 │ │ │ │ + lsrs r0, r1, #16 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + cmp r6, #92 @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r3, #12 │ │ │ │ + lsrs r0, r6, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r5, #150 @ 0x96 │ │ │ │ + cmp r5, #174 @ 0xae │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r7, #11 │ │ │ │ + lsrs r4, r2, #12 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r6, r4, #9 │ │ │ │ + lsrs r6, r7, #9 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r2, #4 │ │ │ │ + lsrs r2, r5, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r4, r2, #3 │ │ │ │ + lsrs r4, r5, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r5, #32 │ │ │ │ + lsrs r2, r0, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r3, #3 │ │ │ │ + lsrs r0, r6, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsrs r0, r2, #3 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r4, r2, #1 │ │ │ │ + lsrs r4, r5, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #14 │ │ │ │ + cmp r3, #38 @ 0x26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ + lsls r2, r7, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r2, #252 @ 0xfc │ │ │ │ + cmp r3, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r0, r2, #31 │ │ │ │ + lsls r0, r5, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r5, [pc, #2708] @ 268aa0 │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -17033,51 +17033,51 @@ │ │ │ │ nop │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #50 @ 0x32 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - movs r3, #236 @ 0xec │ │ │ │ + movs r4, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r0, #3 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ lsls r2, r3, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r3, #88 @ 0x58 │ │ │ │ + lsls r2, r6, #3 │ │ │ │ + lsls r6, r1, #1 │ │ │ │ + movs r3, #112 @ 0x70 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r6, r7, #2 │ │ │ │ + lsls r6, r2, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r0, r5 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - movs r0, #206 @ 0xce │ │ │ │ + movs r0, #230 @ 0xe6 │ │ │ │ + lsls r4, r3, #1 │ │ │ │ + cdp2 0, 1, cr0, cr8, cr13, {2} │ │ │ │ + cdp2 0, 3, cr0, cr4, cr13, {2} │ │ │ │ + movs r0, #124 @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cdp2 0, 0, cr0, cr0, cr13, {2} │ │ │ │ - cdp2 0, 1, cr0, cr12, cr13, {2} │ │ │ │ + ldc2l 0, cr0, [r6, #308]! @ 0x134 │ │ │ │ + stc2l 0, cr0, [ip, #-308] @ 0xfffffecc │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #308] @ 0x134 │ │ │ │ + ldc2l 0, cr0, [sl, #308]! @ 0x134 │ │ │ │ ldc2 0, cr0, [r4, #-308]! @ 0xfffffecc │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - stc2l 0, cr0, [r2, #308]! @ 0x134 │ │ │ │ - ldc2 0, cr0, [ip, #-308] @ 0xfffffecc │ │ │ │ - movs r0, #48 @ 0x30 │ │ │ │ + movs r0, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [sl, #308] @ 0x134 │ │ │ │ - ldc2l 0, cr0, [lr, #-308] @ 0xfffffecc │ │ │ │ - movs r0, #18 │ │ │ │ + ldc2l 0, cr0, [r2, #308]! @ 0x134 │ │ │ │ + ldc2l 0, cr0, [r6, #-308]! @ 0xfffffecc │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc2l 0, cr0, [r6], #308 @ 0x134 │ │ │ │ - subs r4, r7, #7 │ │ │ │ + ldc2l 0, cr0, [lr], #308 @ 0x134 │ │ │ │ + movs r0, #20 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r0], {77} @ 0x4d │ │ │ │ - subs r2, r5, #7 │ │ │ │ + stc2l 0, cr0, [r8], #308 @ 0x134 │ │ │ │ + movs r0, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2 0, cr0, [lr], #308 @ 0x134 │ │ │ │ + ldc2l 0, cr0, [r6], {77} @ 0x4d │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.n 268bf4 │ │ │ │ tbb [pc, r2] │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ @@ -17162,17 +17162,17 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #1770 @ 0x6ea │ │ │ │ add r1, pc │ │ │ │ adds r3, #144 @ 0x90 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - subs r2, r6, #1 │ │ │ │ + subs r2, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldc2 0, cr0, [r4], #-308 @ 0xfffffecc │ │ │ │ + mcrr2 0, 4, r0, ip, cr13 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ @@ -18954,58 +18954,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (26a13c ) │ │ │ │ ldr r0, [pc, #104] @ (26a140 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - asrs r0, r2, #3 │ │ │ │ + asrs r0, r5, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc 0, cr0, [r4, #308]! @ 0x134 │ │ │ │ - lsrs r6, r3, #30 │ │ │ │ + ldc 0, cr0, [ip, #308]! @ 0x134 │ │ │ │ + lsrs r6, r6, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc 0, cr0, [r4, #-308] @ 0xfffffecc │ │ │ │ - stcl 0, cr0, [lr], #-308 @ 0xfffffecc │ │ │ │ - lsrs r0, r6, #8 │ │ │ │ + ldc 0, cr0, [ip, #-308] @ 0xfffffecc │ │ │ │ + stc 0, cr0, [r6], {77} @ 0x4d │ │ │ │ + lsrs r0, r1, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a054 │ │ │ │ + b.n 26a084 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269f04 │ │ │ │ + b.n 269f34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r2, #8 │ │ │ │ + lsrs r4, r5, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a088 │ │ │ │ + b.n 26a0b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269f94 │ │ │ │ + b.n 269fc4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r7, #7 │ │ │ │ + lsrs r6, r2, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26a040 │ │ │ │ + b.n 26a070 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269eb8 │ │ │ │ + b.n 269ee8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r7, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269e94 │ │ │ │ + b.n 269ec4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r2, #7 │ │ │ │ + lsrs r0, r5, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269f30 │ │ │ │ + b.n 269f60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269f6c │ │ │ │ + b.n 269f9c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r2, r7, #6 │ │ │ │ + lsrs r2, r2, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269e54 │ │ │ │ + b.n 269e84 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r4, #6 │ │ │ │ + lsrs r4, r7, #6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 269e34 │ │ │ │ + b.n 269e64 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 269e68 │ │ │ │ + b.n 269e98 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r4, r2 │ │ │ │ @@ -19084,15 +19084,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -19113,15 +19113,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26a426 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -19852,49 +19852,49 @@ │ │ │ │ nop │ │ │ │ lsls r0, r5, #31 │ │ │ │ lsls r0, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r3, #22 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - lsls r0, r2, #17 │ │ │ │ + lsls r0, r5, #17 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26ae8c │ │ │ │ + b.n 26aebc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 26ac80 │ │ │ │ + b.n 26acb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r6, #15 │ │ │ │ + lsls r0, r1, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 26abd8 │ │ │ │ + b.n 26ac08 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - b.n 26ac0c │ │ │ │ + b.n 26ac3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r4, #4 │ │ │ │ + lsls r0, r7, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #82 @ 0x52 │ │ │ │ + udf #106 @ 0x6a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #134 @ 0x86 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r0, #3 │ │ │ │ + lsls r0, r3, #3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 26a98c │ │ │ │ + ble.n 26a9bc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r2, #2 │ │ │ │ + lsls r0, r5, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #58 @ 0x3a │ │ │ │ + udf #82 @ 0x52 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ble.n 26a9ec │ │ │ │ + ble.n 26aa1c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r0, r6, #1 │ │ │ │ + lsls r0, r1, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 26ab00 │ │ │ │ + ble.n 26ab30 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r3, #1 │ │ │ │ + lsls r6, r6, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ble.n 26aae4 │ │ │ │ + ble.n 26ab14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #2388] @ 26b3e8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -19978,15 +19978,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -20007,15 +20007,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26ad90 │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -20773,36 +20773,36 @@ │ │ │ │ blx 259290 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ mrc2 0, 5, r0, cr0, cr7, {3} │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 0, cr0, [r6], #-476 @ 0xfffffe24 │ │ │ │ - @ instruction: 0xfaa4005b │ │ │ │ - bhi.n 26b4f0 │ │ │ │ + @ instruction: 0xfabc005b │ │ │ │ + bhi.n 26b320 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 26b4e4 │ │ │ │ + bvc.n 26b314 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xfa3c005b │ │ │ │ - bvc.n 26b42c │ │ │ │ + @ instruction: 0xfa54005b │ │ │ │ + bvc.n 26b45c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bvc.n 26b460 │ │ │ │ + bvc.n 26b490 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf740005b │ │ │ │ - bmi.n 26b4f8 │ │ │ │ + @ instruction: 0xf758005b │ │ │ │ + bmi.n 26b328 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 26b334 │ │ │ │ + bmi.n 26b364 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf6e2005b │ │ │ │ - bcc.n 26b38c │ │ │ │ + @ instruction: 0xf6fa005b │ │ │ │ + bcc.n 26b3bc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subw r0, lr, #2139 @ 0x85b │ │ │ │ - bmi.n 26b4d8 │ │ │ │ + movt r0, #26715 @ 0x685b │ │ │ │ + bmi.n 26b508 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 26b3e4 │ │ │ │ + bcc.n 26b414 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (26b454 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (26b458 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -20813,19 +20813,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (26b460 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - movw r0, #34907 @ 0x885b │ │ │ │ - bcc.n 26b494 │ │ │ │ + @ instruction: 0xf660005b │ │ │ │ + bcc.n 26b4c4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf632005b │ │ │ │ - bcc.n 26b470 │ │ │ │ + movw r0, #43099 @ 0xa85b │ │ │ │ + bcc.n 26b4a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov.w lr, r0, lsr #31 │ │ │ │ ubfx r5, r0, #23, #8 │ │ │ │ @@ -21001,21 +21001,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (26b664 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - orr.w r0, r8, #14352384 @ 0xdb0000 │ │ │ │ - bne.n 26b694 │ │ │ │ + orn r0, r0, #14352384 @ 0xdb0000 │ │ │ │ + bne.n 26b6c4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bics.w r0, r6, #14352384 @ 0xdb0000 │ │ │ │ - bne.n 26b734 │ │ │ │ + orr.w r0, lr, #14352384 @ 0xdb0000 │ │ │ │ + bne.n 26b564 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bne.n 26b570 │ │ │ │ + bne.n 26b5a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 26b6ee │ │ │ │ tbb [pc, r3] │ │ │ │ lsls r3, r0, #12 │ │ │ │ @@ -21078,16 +21078,16 @@ │ │ │ │ add r3, pc │ │ │ │ movw r2, #2758 @ 0xac6 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf378005b │ │ │ │ - bne.n 26b794 │ │ │ │ + @ instruction: 0xf390005b │ │ │ │ + bne.n 26b7c4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov.w ip, #0 │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ @@ -21255,20 +21255,20 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ blx 259290 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ + rsb r0, r6, #91 @ 0x5b │ │ │ │ + ldmia r6!, {r1, r3, r4, r7} │ │ │ │ + lsls r5, r1, #1 │ │ │ │ sub.w r0, lr, #91 @ 0x5b │ │ │ │ ldmia r6!, {r1, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xf196005b │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ - lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -21365,16 +21365,16 @@ │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #328 @ 0x148 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - orn r0, ip, #91 @ 0x5b │ │ │ │ - ldmia r5!, {r6} │ │ │ │ + eor.w r0, r4, #91 @ 0x5b │ │ │ │ + ldmia r5!, {r3, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ @@ -21489,16 +21489,16 @@ │ │ │ │ movw r2, #1421 @ 0x58d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #352 @ 0x160 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - vqadd.s16 q0, q0, │ │ │ │ - ldmia r3!, {r2, r5, r6, r7} │ │ │ │ + vqadd.s32 q0, q4, │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -21584,16 +21584,16 @@ │ │ │ │ ldr r1, [pc, #20] @ (26bc6c ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #384 @ 0x180 │ │ │ │ blx 259290 │ │ │ │ - mcr 0, 1, r0, cr2, cr11, {2} │ │ │ │ - ldmia r2, {r1, r2, r4, r5, r6, r7} │ │ │ │ + mrc 0, 1, r0, cr10, cr11, {2} │ │ │ │ + ldmia r3, {r1, r2, r3} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #10, #5 │ │ │ │ lsrs r4, r0, #15 │ │ │ │ @@ -21823,18 +21823,18 @@ │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 26be2e │ │ │ │ b.n 26bd8e │ │ │ │ nop │ │ │ │ - mcrr 0, 5, r0, r0, cr11 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + mrrc 0, 5, r0, r8, cr11 │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r1, {r1, r2, r3} │ │ │ │ + ldmia r1, {r1, r2, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #23, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22065,18 +22065,18 @@ │ │ │ │ bne.n 26c06a │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 26c090 │ │ │ │ b.n 26c00c │ │ │ │ - ldrd r0, r0, [lr, #364] @ 0x16c │ │ │ │ - stmia r7!, {r4, r6, r7} │ │ │ │ + ldrd r0, r0, [r6, #364]! @ 0x16c │ │ │ │ + stmia r7!, {r3, r5, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r2, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ ubfx ip, r1, #20, #11 │ │ │ │ @@ -22349,19 +22349,19 @@ │ │ │ │ cmp r6, #1 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r2, #0] │ │ │ │ bne.n 26c378 │ │ │ │ b.n 26c2b6 │ │ │ │ - b.n 26c240 │ │ │ │ + b.n 26c270 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r4!, {r3, r5, r6, r7} │ │ │ │ + stmia r5!, {} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r3!, {r2, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ubfx lr, r0, #7, #8 │ │ │ │ mov r9, r3 │ │ │ │ @@ -22592,19 +22592,19 @@ │ │ │ │ bne.n 26c5da │ │ │ │ ldrh r1, [r2, #0] │ │ │ │ cmp r5, #1 │ │ │ │ orr.w r1, r1, #16384 @ 0x4000 │ │ │ │ strh r1, [r2, #0] │ │ │ │ bne.n 26c600 │ │ │ │ b.n 26c57c │ │ │ │ - b.n 26bfac │ │ │ │ + b.n 26bfdc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r2, r4, r6} │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ @@ -23039,19 +23039,19 @@ │ │ │ │ lsl.w lr, lr, r4 │ │ │ │ subs r1, r1, r4 │ │ │ │ b.n 26ca28 │ │ │ │ orr.w r6, r6, #4 │ │ │ │ movs r3, #2 │ │ │ │ b.n 26c8c8 │ │ │ │ nop │ │ │ │ - b.n 26cdf0 │ │ │ │ + b.n 26ce20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - itt eq │ │ │ │ - lsleq r5, r1, #1 │ │ │ │ - popeq {r5, r6, r7, pc} │ │ │ │ + itt ne │ │ │ │ + lslne r5, r1, #1 │ │ │ │ + popne {r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #23, #8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -23285,25 +23285,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (26ceb4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - udf #86 @ 0x56 │ │ │ │ + udf #110 @ 0x6e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 26cef0 │ │ │ │ + bgt.n 26cf20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r6, 26cec0 │ │ │ │ + cbnz r6, 26cec6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbnz r2, 26cecc │ │ │ │ + cbnz r2, 26ced2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - blt.n 26ce80 │ │ │ │ + blt.n 26ceb0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r2 │ │ │ │ @@ -23365,15 +23365,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 26d00e │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24015,57 +24015,57 @@ │ │ │ │ ... │ │ │ │ bge.n 26d6f0 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 26d54c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - bvc.n 26d6ac │ │ │ │ + bvc.n 26d6dc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r5} │ │ │ │ - lsls r5, r1, #1 │ │ │ │ push {r3, r4, r5} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 26d710 │ │ │ │ + push {r4, r6} │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + bpl.n 26d540 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r2, r1 │ │ │ │ + sxtb r2, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bpl.n 26d67c │ │ │ │ + bpl.n 26d6ac │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r2, r3 │ │ │ │ + sxtb r2, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - sxtb r6, r6 │ │ │ │ + uxth r6, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 26d5bc │ │ │ │ + bmi.n 26d5ec │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sxtb r4, r5 │ │ │ │ + uxth r4, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r0, 26d67c │ │ │ │ + sxth r0, r1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 26d59c │ │ │ │ + bmi.n 26d5cc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - uxth r2, r7 │ │ │ │ + uxtb r2, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cbz r2, 26d66a │ │ │ │ + cbz r2, 26d670 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bmi.n 26d564 │ │ │ │ + bmi.n 26d594 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbz r6, 26d66a │ │ │ │ + cbz r6, 26d670 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (26d668 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (26d66c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - bmi.n 26d6a8 │ │ │ │ + bmi.n 26d6d8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sub sp, #456 @ 0x1c8 │ │ │ │ + cbz r2, 26d672 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr.w r6, [pc, #2116] @ 26dec8 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -24132,15 +24132,15 @@ │ │ │ │ strd r2, r2, [sp, #64] @ 0x40 │ │ │ │ bne.n 26d806 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, r3 │ │ │ │ @@ -24820,41 +24820,41 @@ │ │ │ │ ... │ │ │ │ bcs.n 26de48 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 26ddf4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldmia r6, {r6, r7} │ │ │ │ + ldmia r6, {r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6, r7} │ │ │ │ + add r3, sp, #792 @ 0x318 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #616 @ 0x268 │ │ │ │ + add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r4, {r1, r2, r4, r6} │ │ │ │ + ldmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #656 @ 0x290 │ │ │ │ + add r1, sp, #752 @ 0x2f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #600 @ 0x258 │ │ │ │ + add r1, sp, #696 @ 0x2b8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #36] @ (26df34 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #36] @ (26df38 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -24865,21 +24865,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #24] @ (26df40 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - ldmia r3, {r3, r5, r6} │ │ │ │ + ldmia r3!, {r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #240 @ 0xf0 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, sp, #152 @ 0x98 │ │ │ │ + add r0, sp, #248 @ 0xf8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #936] @ (26e300 ) │ │ │ │ @@ -24941,31 +24941,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w r4, ip, ip │ │ │ │ str r4, [sp, #0] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd r4, r9, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r1, r3, [sp, #16] │ │ │ │ subs r1, #2 │ │ │ │ adc.w r3, r3, #4294967295 @ 0xffffffff │ │ │ │ lsrs r1, r1, #9 │ │ │ │ orr.w r1, r1, r3, lsl #23 │ │ │ │ lsrs r3, r3, #9 │ │ │ │ adds r0, r1, #1 │ │ │ │ @@ -25210,27 +25210,27 @@ │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ ldmia r1!, {r4, r5, r6, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldmia r0!, {r2, r3} │ │ │ │ lsls r7, r6, #1 │ │ │ │ - stmia r7!, {r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r4, r5, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #40 @ (adr r5, 26e340 ) │ │ │ │ + add r5, pc, #136 @ (adr r5, 26e3a0 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r5, pc, #152 @ (adr r5, 26e3b4 ) │ │ │ │ + add r5, pc, #248 @ (adr r5, 26e414 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r7!, {r3, r7} │ │ │ │ + stmia r7!, {r5, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #368 @ (adr r4, 26e494 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 26e4f4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #28] @ (26e350 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -25240,19 +25240,19 @@ │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 259290 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #928 @ (adr r4, 26e6f8 ) │ │ │ │ + add r5, pc, #0 @ (adr r5, 26e358 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, pc, #432 @ (adr r4, 26e50c ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 26e56c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ ldrb.w ip, [r2, #25] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 26e372 │ │ │ │ ldrb.w ip, [r1, #4] │ │ │ │ @@ -25730,23 +25730,23 @@ │ │ │ │ ldrh r3, [r0, #0] │ │ │ │ cmp r4, #1 │ │ │ │ orr.w r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r0, #0] │ │ │ │ bne.n 26e7ac │ │ │ │ b.n 26e6a6 │ │ │ │ nop │ │ │ │ - stmia r2!, {r1, r6, r7} │ │ │ │ + stmia r2!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, pc, #720 @ (adr r0, 26eb64 ) │ │ │ │ + add r0, pc, #816 @ (adr r0, 26ebc4 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r7, [sp, #576] @ 0x240 │ │ │ │ + ldr r7, [sp, #672] @ 0x2a0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - stmia r2!, {r2, r3, r4} │ │ │ │ + stmia r2!, {r2, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [sp, #896] @ 0x380 │ │ │ │ + ldr r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ ldr.w r4, [pc, #3176] @ 26f51c │ │ │ │ @@ -26824,25 +26824,25 @@ │ │ │ │ b.n 26ee98 │ │ │ │ stmia r0!, {r1, r4, r7} │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x005c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ite cs │ │ │ │ - lslcs r3, r3, #1 │ │ │ │ - popcc {r1, r2, r3, pc} │ │ │ │ + itt mi │ │ │ │ + lslmi r3, r3, #1 │ │ │ │ + popmi {r1, r2, r5, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cbnz r4, 26f5aa │ │ │ │ + cbnz r4, 26f5b0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb85c │ │ │ │ + @ instruction: 0xb874 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r1, [r6, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 26fde8 │ │ │ │ ldrb r4, [r6, #9] │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ cbz r4, 26f55a │ │ │ │ @@ -27773,15 +27773,15 @@ │ │ │ │ bhi.n 2700a0 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ b.n 26fa96 │ │ │ │ cmp.w fp, #6 │ │ │ │ beq.w 26f950 │ │ │ │ cmp.w fp, #5 │ │ │ │ - b.w 654c28 │ │ │ │ + b.w 654c38 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.w 26ed5e │ │ │ │ ldr r3, [pc, #468] @ (2701e0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #468] @ (2701e4 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ @@ -27941,77 +27941,77 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #136] @ (270240 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - push {r1, r3, r4, lr} │ │ │ │ + push {r1, r4, r5, lr} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - push {r5} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #984] @ 0x3d8 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r4, sp, #824 @ 0x338 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + add r4, sp, #920 @ 0x398 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r4, [r3, #16] │ │ │ │ + ldrh r4, [r6, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r2, sp, #424 @ 0x1a8 │ │ │ │ + add r2, sp, #520 @ 0x208 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r7, #56] @ 0x38 │ │ │ │ + strh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #544 @ 0x220 │ │ │ │ + add r1, sp, #640 @ 0x280 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, #56] @ 0x38 │ │ │ │ + strh r2, [r3, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #448 @ 0x1c0 │ │ │ │ + add r1, sp, #544 @ 0x220 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #54] @ 0x36 │ │ │ │ + strh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r0, #50] @ 0x32 │ │ │ │ + strh r0, [r3, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #200 @ 0xc8 │ │ │ │ + add r1, sp, #296 @ 0x128 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r3, #54] @ 0x36 │ │ │ │ + strh r4, [r6, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #104 @ 0x68 │ │ │ │ + add r1, sp, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r3, #54] @ 0x36 │ │ │ │ + strh r6, [r6, #54] @ 0x36 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r1, sp, #16 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r3, #46] @ 0x2e │ │ │ │ + strh r0, [r6, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #952 @ 0x3b8 │ │ │ │ + add r1, sp, #24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ - lsls r5, r1, #1 │ │ │ │ strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #864 @ 0x360 │ │ │ │ + strh r4, [r6, #46] @ 0x2e │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + add r0, sp, #960 @ 0x3c0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r5, #44] @ 0x2c │ │ │ │ + strh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r5, r1, #1 │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r6, [r2, #44] @ 0x2c │ │ │ │ + strh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r9, r1 │ │ │ │ ldrb.w lr, [r2, #25] │ │ │ │ sub sp, #24 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 27025e │ │ │ │ @@ -28362,19 +28362,19 @@ │ │ │ │ ldr r1, [pc, #24] @ (270654 ) │ │ │ │ mov.w r2, #1808 @ 0x710 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #712 @ 0x2c8 │ │ │ │ blx 259290 │ │ │ │ - add r4, pc, #752 @ (adr r4, 270940 ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 2709a0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r4, pc, #248 @ (adr r4, 27074c ) │ │ │ │ + add r4, pc, #344 @ (adr r4, 2707ac ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr.w ip, [r1, #4] │ │ │ │ sub sp, #12 │ │ │ │ sub.w lr, r4, ip │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -28659,19 +28659,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2709c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r0, pc, #840 @ (adr r0, 270d04 ) │ │ │ │ + add r0, pc, #936 @ (adr r0, 270d64 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r0, #24] │ │ │ │ + ldrb r4, [r3, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r0, [r4, #24] │ │ │ │ + ldrb r0, [r7, #24] │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #5 │ │ │ │ beq.n 2709fe │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -28735,17 +28735,17 @@ │ │ │ │ movs r2, #35 @ 0x23 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #896 @ 0x380 │ │ │ │ blx 259290 │ │ │ │ bl 26e324 │ │ │ │ - add r0, pc, #88 @ (adr r0, 270ad4 ) │ │ │ │ + add r0, pc, #184 @ (adr r0, 270b34 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #19] │ │ │ │ + ldrb r2, [r0, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #16 │ │ │ │ @@ -28877,17 +28877,17 @@ │ │ │ │ ldr r1, [pc, #16] @ (270bd8 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 259290 │ │ │ │ - ldr r6, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r6, [sp, #816] @ 0x330 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r1, #14] │ │ │ │ + ldrb r0, [r4, #14] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -29076,21 +29076,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (270e00 ) │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #916 @ 0x394 │ │ │ │ blx 259290 │ │ │ │ - ldr r5, [sp, #56] @ 0x38 │ │ │ │ + ldr r5, [sp, #152] @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r4, #7] │ │ │ │ + ldrb r2, [r7, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -29205,21 +29205,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 270f42 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r6 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r0, [sp, #104] @ 0x68 │ │ │ │ subs r3, r7, r3 │ │ │ │ sbcs.w r2, fp, r2 │ │ │ │ it cc │ │ │ │ @@ -29250,15 +29250,15 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 270fc8 │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r8, r0 │ │ │ │ orrs r4, r1 │ │ │ │ cmp.w r8, #4 │ │ │ │ sbcs.w r3, r4, #0 │ │ │ │ itt cc │ │ │ │ movcc.w r8, #4 │ │ │ │ movcc r4, #0 │ │ │ │ @@ -29267,21 +29267,21 @@ │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ strd r8, r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ strd r8, r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r3, [sp, #112] @ 0x70 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -29375,24 +29375,24 @@ │ │ │ │ movcs.w r3, #4294967295 @ 0xffffffff │ │ │ │ strcs r3, [sp, #12] │ │ │ │ bcs.n 27113e │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ str r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r5, [sp, #104] @ 0x68 │ │ │ │ subs.w r2, fp, r2 │ │ │ │ sbcs.w r0, sl, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -29459,22 +29459,22 @@ │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ vstr d7, [sp, #104] @ 0x68 │ │ │ │ vstr d7, [sp, #112] @ 0x70 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r7 │ │ │ │ strd r3, r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ ldrd r0, r5, [sp, #112] @ 0x70 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r3, [sp, #96] @ 0x60 │ │ │ │ adds r0, r1, r0 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ adcs r5, r1 │ │ │ │ @@ -29857,15 +29857,15 @@ │ │ │ │ movw r2, #842 @ 0x34a │ │ │ │ blx 259290 │ │ │ │ mov r7, r9 │ │ │ │ mov r6, r9 │ │ │ │ b.n 27133c │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r0, #5 │ │ │ │ orr.w r2, r2, r1 │ │ │ │ sbcs.w r3, r2, #0 │ │ │ │ bcs.w 2717ba │ │ │ │ movs r3, #0 │ │ │ │ rsb r2, r9, #0 │ │ │ │ @@ -30000,19 +30000,19 @@ │ │ │ │ orrs r0, r2 │ │ │ │ b.n 271502 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 271518 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r6, [r4, #8] │ │ │ │ + strb r6, [r7, #8] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r1, [sp, #728] @ 0x2d8 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -30356,21 +30356,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (271c14 ) │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #948 @ 0x3b4 │ │ │ │ blx 259290 │ │ │ │ - ldrh r2, [r3, #52] @ 0x34 │ │ │ │ + ldrh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r5, #52] @ 0x34 │ │ │ │ + ldr r6, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r2, [r0, #52] @ 0x34 │ │ │ │ + ldrh r2, [r3, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r2 │ │ │ │ @@ -30468,17 +30468,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (271d28 ) │ │ │ │ movw r2, #1276 @ 0x4fc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #980 @ 0x3d4 │ │ │ │ blx 259290 │ │ │ │ - ldrh r6, [r4, #42] @ 0x2a │ │ │ │ + ldrh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ @@ -30569,17 +30569,17 @@ │ │ │ │ ldr r1, [pc, #20] @ (271e28 ) │ │ │ │ movw r2, #1345 @ 0x541 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1004 @ 0x3ec │ │ │ │ blx 259290 │ │ │ │ - ldrh r6, [r4, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r7, #16] │ │ │ │ + ldr r2, [r2, #20] │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -30771,21 +30771,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1072 @ 0x430 │ │ │ │ blx 259290 │ │ │ │ ldrh r2, [r7, #22] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrh r0, [r6, #14] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r0, #0] │ │ │ │ + ldr r2, [r3, #0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -30960,21 +30960,21 @@ │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ blx 259290 │ │ │ │ ldrh r0, [r0, #6] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #14] │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strh r0, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrh r6, [r7, #0] │ │ │ │ + ldrh r6, [r2, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r0, #96] @ 0x60 │ │ │ │ + str r2, [r3, #96] @ 0x60 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ @@ -31599,23 +31599,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (27296c ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 259290 │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r3, r0] │ │ │ │ - lsls r5, r1, #1 │ │ │ │ ldrsh r0, [r6, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r4, [r5, #8] │ │ │ │ + ldrsh r0, [r1, r1] │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + strh r4, [r0, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsh r0, [r0, r0] │ │ │ │ + ldrsh r0, [r3, r0] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #308] @ (272ab8 ) │ │ │ │ @@ -31740,27 +31740,27 @@ │ │ │ │ add.w r3, r3, #864 @ 0x360 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ ldrb r6, [r0, #31] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #6] │ │ │ │ + strh r2, [r4, #6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldrb r2, [r5, #29] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - strh r6, [r6, #2] │ │ │ │ + strh r6, [r1, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, #0] │ │ │ │ + strh r2, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r2, #0] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r4, [r2, #31] │ │ │ │ + ldrb r4, [r5, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w lr, [r1] │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -31853,19 +31853,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldrb r0, [r6, #29] │ │ │ │ + ldrb r0, [r1, #30] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r6, [r2, #26] │ │ │ │ + ldrb r6, [r5, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r5, r5] │ │ │ │ + ldrh r2, [r0, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -31962,23 +31962,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (272d30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r0, #22] │ │ │ │ + ldrb r4, [r3, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r5, #21] │ │ │ │ + ldrb r2, [r0, #22] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, r2] │ │ │ │ + ldrh r4, [r6, r2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrh r0, [r7, r2] │ │ │ │ + ldrh r0, [r2, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -32125,23 +32125,23 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - ldrb r2, [r5, #15] │ │ │ │ + ldrb r2, [r0, #16] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r3, r4] │ │ │ │ + ldr r4, [r6, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [r7, r4] │ │ │ │ + ldr r0, [r2, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [r5, r2] │ │ │ │ + ldr r2, [r0, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ @@ -32294,37 +32294,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (273088 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #9] │ │ │ │ + ldrb r4, [r2, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r4, r7] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r1, r5] │ │ │ │ + ldrsb r4, [r4, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r2, [r4, #9] │ │ │ │ + ldrb r2, [r7, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r4, [r3, r7] │ │ │ │ + ldrsb r4, [r6, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r2, [r6, r4] │ │ │ │ + ldrsb r2, [r1, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r2, [r3, r7] │ │ │ │ + ldrsb r2, [r6, r7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r6, [r2, r4] │ │ │ │ + ldrsb r6, [r5, r4] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrsb r0, [r4, r5] │ │ │ │ + ldrsb r0, [r7, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsb r4, [r7, r5] │ │ │ │ + ldrsb r4, [r2, r6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ mov r4, r2 │ │ │ │ @@ -32506,21 +32506,21 @@ │ │ │ │ movw r2, #1551 @ 0x60f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1148 @ 0x47c │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #1] │ │ │ │ + ldrb r6, [r0, #2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r3, r5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r2, r3] │ │ │ │ + strb r0, [r5, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -32599,15 +32599,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r0, [r2, #26] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r1, #31] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r6, #23] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32688,15 +32688,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r4, [r3, #22] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r2, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r4, [r7, #19] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32775,15 +32775,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r5, #18] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #23] │ │ │ │ + strb r0, [r4, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r1, #16] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -32866,15 +32866,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strb r0, [r7, #14] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r2, #19] │ │ │ │ + strb r6, [r5, #19] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r6, [r1, #12] │ │ │ │ lsls r7, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -33077,36 +33077,36 @@ │ │ │ │ vstr d8, [sp, #72] @ 0x48 │ │ │ │ vstr d8, [sp, #80] @ 0x50 │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ vstr d8, [sp, #112] @ 0x70 │ │ │ │ vstr d8, [sp, #120] @ 0x78 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r1, sp, #112 @ 0x70 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r7, [sp, #120] @ 0x78 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ mov.w r9, #0 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ adds r6, r6, r7 │ │ │ │ ldrd r3, r0, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #24] │ │ │ │ @@ -33159,15 +33159,15 @@ │ │ │ │ b.n 273784 │ │ │ │ mov r3, r8 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ mov r2, r9 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str.w r9, [sp] │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r3, r0, [sp, #48] @ 0x30 │ │ │ │ ldrd r6, r7, [sp, #56] @ 0x38 │ │ │ │ b.n 273784 │ │ │ │ mov.w fp, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -33303,23 +33303,23 @@ │ │ │ │ ldr r1, [pc, #24] @ (273b68 ) │ │ │ │ ldr r0, [pc, #28] @ (273b6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [r0, #116] @ 0x74 │ │ │ │ + ldr r6, [r3, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #104] @ (273bcc ) │ │ │ │ + ldr r4, [pc, #200] @ (273c2c ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [r5, #112] @ 0x70 │ │ │ │ + ldr r4, [r0, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [pc, #376] @ (273ce4 ) │ │ │ │ + ldr r4, [pc, #472] @ (273d44 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r4, [pc, #488] @ (273d58 ) │ │ │ │ + ldr r4, [pc, #584] @ (273db8 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r4, [pc, #752] @ (273e78 ) │ │ │ │ @@ -33391,22 +33391,22 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 273c4e │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd sl, r4, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r3, r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ subs.w r3, ip, r3 │ │ │ │ sbcs.w r2, r8, r2 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33434,28 +33434,28 @@ │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 273ccc │ │ │ │ mov r0, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r1, r4 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ itt cc │ │ │ │ movcc r0, #2 │ │ │ │ movcc r1, #0 │ │ │ │ subs r0, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r1, r3, [sp, #48] @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ subs r1, r0, r1 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc r0, #1 │ │ │ │ @@ -33612,23 +33612,23 @@ │ │ │ │ it cs │ │ │ │ movcs.w sl, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 273ece │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #56] @ 0x38 │ │ │ │ ldrd r2, r0, [sp, #64] @ 0x40 │ │ │ │ subs.w r2, lr, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -33657,15 +33657,15 @@ │ │ │ │ sbcs.w r3, r1, r5 │ │ │ │ itt cs │ │ │ │ movcs r3, sl │ │ │ │ mvncs.w r0, #2 │ │ │ │ bcs.w 274052 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orr.w sl, r1, sl │ │ │ │ cmp r0, #3 │ │ │ │ sbcs.w r3, sl, #0 │ │ │ │ bcs.n 27404c │ │ │ │ movs r2, #0 │ │ │ │ rsb sl, r9, #0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -33674,15 +33674,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ sub.w r1, sl, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ subs.w r2, ip, r2 │ │ │ │ sbcs.w r3, r8, r3 │ │ │ │ it cc │ │ │ │ movcc.w ip, #1 │ │ │ │ @@ -33890,29 +33890,29 @@ │ │ │ │ ldr r0, [pc, #40] @ (2741f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r1, #24] │ │ │ │ + ldr r2, [r4, #24] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - blxns r6 │ │ │ │ + blxns r9 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r0, fp │ │ │ │ + mov r0, lr │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r6, [r2, #124] @ 0x7c │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #8] │ │ │ │ + ldr r2, [r1, #12] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp ip, ip │ │ │ │ + cmp ip, pc │ │ │ │ lsls r5, r1, #1 │ │ │ │ - mov r0, r0 │ │ │ │ + mov r0, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb.w ip, [r0] │ │ │ │ movs r6, #1 │ │ │ │ @@ -33954,15 +33954,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r8, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r8, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ umull ip, r3, r4, r6 │ │ │ │ cmp r8, ip │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -33983,15 +33983,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 27435e │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, ip │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, r9, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r8, r2 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r4, r1, lr │ │ │ │ @@ -34128,25 +34128,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (274470 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r2, [r1, #100] @ 0x64 │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r0, r4 │ │ │ │ + add r0, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - orrs r0, r3 │ │ │ │ + orrs r0, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r6, [r5, #96] @ 0x60 │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + muls r0, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - muls r4, r7 │ │ │ │ + bics r4, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #376] @ (2745fc ) │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -34180,15 +34180,15 @@ │ │ │ │ orrmi.w r3, r3, #16384 @ 0x4000 │ │ │ │ strhmi r3, [r2, #0] │ │ │ │ strd ip, ip, [sp, #24] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #16 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r2 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ str r2, [r4, #12] │ │ │ │ it ne │ │ │ │ orrne.w r3, r3, #1 │ │ │ │ @@ -34296,27 +34296,27 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ str r2, [r0, #76] @ 0x4c │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r5, #64] @ 0x40 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r4, [r0, #80] @ 0x50 │ │ │ │ + str r4, [r3, #80] @ 0x50 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - orrs r2, r2 │ │ │ │ + orrs r2, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rors r2, r2 │ │ │ │ + rors r2, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs r6, r7 │ │ │ │ + rors r6, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - rors r2, r3 │ │ │ │ + rors r2, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [pc, #1508] @ 274c1c │ │ │ │ @@ -34376,15 +34376,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r1, sp, #32 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ strb.w r3, [sp, #25] │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r2, r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 274722 │ │ │ │ ldrd r0, lr, [sp, #40] @ 0x28 │ │ │ │ mov ip, sl │ │ │ │ subs r3, #1 │ │ │ │ @@ -34844,41 +34844,41 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #16] │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldrsh r6, [r7, r4] │ │ │ │ + ldrsh r6, [r2, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #12 │ │ │ │ + subs r4, #36 @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r6, [r1, r4] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #64 @ 0x40 │ │ │ │ + subs r4, #88 @ 0x58 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #156 @ 0x9c │ │ │ │ + subs r3, #180 @ 0xb4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #90 @ 0x5a │ │ │ │ + subs r3, #114 @ 0x72 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldrsh r6, [r5, r1] │ │ │ │ + ldrsh r6, [r0, r2] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #68 @ 0x44 │ │ │ │ + subs r3, #92 @ 0x5c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r4, #202 @ 0xca │ │ │ │ + subs r4, #226 @ 0xe2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00274c60 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -34908,19 +34908,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (274cc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r3, #0 │ │ │ │ + subs r3, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r3, #28 │ │ │ │ + subs r3, #52 @ 0x34 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00274cc8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ sub sp, #16 │ │ │ │ movw r3, #32767 @ 0x7fff │ │ │ │ mov ip, r0 │ │ │ │ @@ -35386,19 +35386,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (275120 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1432 @ 0x598 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r6, r5] │ │ │ │ + ldr r4, [r1, r6] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, #166 @ 0xa6 │ │ │ │ + adds r6, #190 @ 0xbe │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #12 │ │ │ │ + subs r0, #36 @ 0x24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00275124 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r0 │ │ │ │ mov lr, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -36038,15 +36038,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r2, r0] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r4] │ │ │ │ + strh r6, [r0, r5] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [r7, r5] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00275804 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -36122,15 +36122,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r4, [r5, r4] │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, r1] │ │ │ │ + strh r2, [r4, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ str r2, [r3, r2] │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 002758e4 : │ │ │ │ movs r3, #0 │ │ │ │ b.w 267ff8 │ │ │ │ @@ -36422,15 +36422,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 275c70 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -37078,57 +37078,57 @@ │ │ │ │ ... │ │ │ │ ldr r6, [pc, #56] @ (2762bc ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #216] @ (276364 ) │ │ │ │ lsls r7, r6, #1 │ │ │ │ - ldr r2, [pc, #848] @ (2765e0 ) │ │ │ │ + ldr r2, [pc, #944] @ (276640 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #170 @ 0xaa │ │ │ │ - lsls r5, r1, #1 │ │ │ │ movs r7, #194 @ 0xc2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #1008] @ (27668c ) │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + ldr r1, [pc, #80] @ (2762ec ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #208 @ 0xd0 │ │ │ │ + movs r5, #232 @ 0xe8 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #704] @ (276564 ) │ │ │ │ + ldr r0, [pc, #800] @ (2765c4 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #250 @ 0xfa │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #254 @ 0xfe │ │ │ │ + movs r6, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #296] @ (2763d8 ) │ │ │ │ + ldr r0, [pc, #392] @ (276438 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #244 @ 0xf4 │ │ │ │ + movs r6, #12 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #208] @ (27638c ) │ │ │ │ + ldr r0, [pc, #304] @ (2763ec ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r6, #66 @ 0x42 │ │ │ │ + movs r6, #90 @ 0x5a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #2 │ │ │ │ + movs r5, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - ldr r0, [pc, #72] @ (276310 ) │ │ │ │ + ldr r0, [pc, #168] @ (276370 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #230 @ 0xe6 │ │ │ │ + movs r4, #254 @ 0xfe │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (2762e0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (2762e4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - @ instruction: 0x47a6 │ │ │ │ + @ instruction: 0x47be │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r4, #122 @ 0x7a │ │ │ │ + movs r4, #146 @ 0x92 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002762e8 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ tst.w r0, #16 │ │ │ │ beq.n 2763c4 │ │ │ │ @@ -37417,15 +37417,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mvns r0, r4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add lr, pc │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ muls r0, r2 │ │ │ │ lsls r7, r6, #1 │ │ │ │ │ │ │ │ 00276630 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -37491,15 +37491,15 @@ │ │ │ │ bics.w r3, r5, #4 │ │ │ │ bne.n 276786 │ │ │ │ ldrd r2, r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ orrs r3, r2 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, r3 │ │ │ │ @@ -38141,57 +38141,57 @@ │ │ │ │ ... │ │ │ │ cmn r2, r7 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - subs r7, #214 @ 0xd6 │ │ │ │ + subs r7, #238 @ 0xee │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r4, r5, #2 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ adds r4, r0, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #254 @ 0xfe │ │ │ │ + adds r4, r3, #3 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + subs r6, #22 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #176 @ 0xb0 │ │ │ │ + subs r5, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r4, r3 │ │ │ │ + subs r2, r7, r3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r6, r7, r3 │ │ │ │ + subs r6, r2, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #74 @ 0x4a │ │ │ │ + subs r5, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r6, r3 │ │ │ │ + subs r4, r1, r4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r7, r1 │ │ │ │ + subs r0, r2, r2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #52 @ 0x34 │ │ │ │ + subs r5, #76 @ 0x4c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r2, r0, r5 │ │ │ │ + subs r2, r3, r5 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #18 │ │ │ │ + subs r5, #42 @ 0x2a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r6, r4, r7 │ │ │ │ + adds r6, r7, r7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r3, [pc, #16] @ (276de0 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (276de4 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - subs r4, #166 @ 0xa6 │ │ │ │ + subs r4, #190 @ 0xbe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r2, r7, r5 │ │ │ │ + adds r2, r2, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00276de8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -38303,35 +38303,35 @@ │ │ │ │ strd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #96] @ 0x60 │ │ │ │ strd r2, r3, [sp, #104] @ 0x68 │ │ │ │ strd r2, r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ vldr d7, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r5, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r6, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r7, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ ldr r5, [sp, #80] @ 0x50 │ │ │ │ @@ -39297,23 +39297,23 @@ │ │ │ │ nop │ │ │ │ subs r3, #70 @ 0x46 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #126 @ 0x7e │ │ │ │ lsls r7, r6, #1 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + adds r1, #254 @ 0xfe │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r7, #26 │ │ │ │ + lsrs r2, r2, #27 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r1, #70 @ 0x46 │ │ │ │ + adds r1, #94 @ 0x5e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r7, #25 │ │ │ │ + lsrs r0, r2, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r4, r2, #26 │ │ │ │ + lsrs r4, r5, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ orr.w r6, r2, lr │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #16] │ │ │ │ orr.w ip, r2, r8 │ │ │ │ @@ -39405,39 +39405,39 @@ │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - cmp r7, #130 @ 0x82 │ │ │ │ + cmp r7, #154 @ 0x9a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r2, #22 │ │ │ │ + lsrs r0, r5, #22 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r2, #17 │ │ │ │ + lsrs r0, r5, #17 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #88 @ 0x58 │ │ │ │ + cmp r7, #112 @ 0x70 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r6, r0, #18 │ │ │ │ + lsrs r6, r3, #18 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #64 @ 0x40 │ │ │ │ + cmp r7, #88 @ 0x58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r4, r2, #16 │ │ │ │ + lsrs r4, r5, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #42 @ 0x2a │ │ │ │ + cmp r7, #66 @ 0x42 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ - lsls r5, r1, #1 │ │ │ │ lsrs r0, r3, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r7, #22 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ + lsls r5, r1, #1 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r2, r5, #15 │ │ │ │ + lsrs r2, r0, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 00277ba8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -39564,35 +39564,35 @@ │ │ │ │ strd r4, r5, [sp, #64] @ 0x40 │ │ │ │ strd r4, r5, [sp, #72] @ 0x48 │ │ │ │ strd r4, r5, [sp, #80] @ 0x50 │ │ │ │ strd r4, r5, [sp, #88] @ 0x58 │ │ │ │ strd r4, r5, [sp, #96] @ 0x60 │ │ │ │ strd r4, r5, [sp, #104] @ 0x68 │ │ │ │ strd r4, r5, [sp, #112] @ 0x70 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #200 @ 0xc8 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ ldrd r2, r4, [sp, #96] @ 0x60 │ │ │ │ ldrd r9, r5, [sp, #104] @ 0x68 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd r3, r1, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adcs.w ip, r4, r0 │ │ │ │ @@ -40526,40 +40526,40 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 2782ec │ │ │ │ cmp r5, #140 @ 0x8c │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #176 @ 0xb0 │ │ │ │ + cmp r3, #200 @ 0xc8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r2, #82 @ 0x52 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #104 @ 0x68 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r2, #96 @ 0x60 │ │ │ │ + cmp r2, #120 @ 0x78 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r5, #1 │ │ │ │ + lsrs r6, r0, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r6, r5, #28 │ │ │ │ + lsls r6, r0, #29 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #136 @ 0x88 │ │ │ │ + movs r7, #160 @ 0xa0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r7, #40 @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r5, #154 @ 0x9a │ │ │ │ + movs r5, #178 @ 0xb2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r3, #174 @ 0xae │ │ │ │ + movs r3, #198 @ 0xc6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - movs r2, #196 @ 0xc4 │ │ │ │ + movs r2, #220 @ 0xdc │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vmla.i16 q0, q5, d4[1] │ │ │ │ vswp q0, q6 │ │ │ │ + vmla.i q8, q5, d0[3] │ │ │ │ mvns r6, r6 │ │ │ │ rsb r0, r2, #32 │ │ │ │ mvns r1, r5 │ │ │ │ mov r8, r3 │ │ │ │ lsl.w r0, r6, r0 │ │ │ │ movs r7, #1 │ │ │ │ lsrs r1, r2 │ │ │ │ @@ -41146,41 +41146,41 @@ │ │ │ │ ldr r1, [pc, #80] @ (278f44 ) │ │ │ │ ldr r0, [pc, #84] @ (278f48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - subs r4, r0, #5 │ │ │ │ + subs r4, r3, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldc2l 0, cr0, [r6], #-304 @ 0xfffffed0 │ │ │ │ - ldc2 0, cr0, [r2], {76} @ 0x4c │ │ │ │ - adds r2, r4, #4 │ │ │ │ + stc2 0, cr0, [lr], {76} @ 0x4c │ │ │ │ + stc2 0, cr0, [sl], #304 @ 0x130 │ │ │ │ + adds r2, r7, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xfae6004c │ │ │ │ - adds r0, r5, #0 │ │ │ │ + @ instruction: 0xfafe004c │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr??.w r0, [r2, #76] @ 0x4c │ │ │ │ - ldr??.w r0, [r6, ip] │ │ │ │ - subs r6, r3, r7 │ │ │ │ + vld1.8 {d16[2]}, [sl], ip │ │ │ │ + vld4.16 {d16-d19}, [lr], ip │ │ │ │ + subs r6, r6, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vld1.8 {d0[2]}, [r2], ip │ │ │ │ - subs r6, r0, r7 │ │ │ │ + ldrsh.w r0, [sl, #76] @ 0x4c │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb.w r0, [sl, #76] @ 0x4c │ │ │ │ - subs r4, r6, r6 │ │ │ │ + ldrh.w r0, [r2, #76] @ 0x4c │ │ │ │ + subs r4, r1, r7 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb.w r0, [r8, #76] @ 0x4c │ │ │ │ - subs r6, r3, r6 │ │ │ │ + strh.w r0, [r0, #76] @ 0x4c │ │ │ │ + subs r6, r6, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr??.w r0, [r2, ip] │ │ │ │ - subs r0, r1, r6 │ │ │ │ + strb.w r0, [sl, #76] @ 0x4c │ │ │ │ + subs r0, r4, r6 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr.w r0, [lr, ip] │ │ │ │ ldr??.w r0, [r6, ip] │ │ │ │ + strb.w r0, [lr, #76] @ 0x4c │ │ │ │ │ │ │ │ 00278f4c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r4, [pc, #3060] @ 279b54 │ │ │ │ @@ -41295,15 +41295,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 2790e2 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -42254,25 +42254,25 @@ │ │ │ │ b.w 27919c │ │ │ │ adds r4, r4, r7 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #24 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - asrs r4, r4, #5 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 3, cr0, cr8, cr12, {2} │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + cdp 0, 5, cr0, cr0, cr12, {2} │ │ │ │ + asrs r6, r5, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - vmla.i16 d0, d8, d4[1] │ │ │ │ - stcl 0, cr0, [r6, #304]! @ 0x130 │ │ │ │ - asrs r2, r6, #3 │ │ │ │ + vext.8 q0, q0, q6, #0 │ │ │ │ + ldcl 0, cr0, [lr, #304]! @ 0x130 │ │ │ │ + asrs r2, r1, #4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cdp 0, 2, cr0, cr4, cr12, {2} │ │ │ │ - cdp 0, 4, cr0, cr0, cr12, {2} │ │ │ │ + cdp 0, 3, cr0, cr12, cr12, {2} │ │ │ │ + cdp 0, 5, cr0, cr8, cr12, {2} │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 279f3c │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 279ed4 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ sub.w r7, ip, #32 │ │ │ │ @@ -42694,43 +42694,43 @@ │ │ │ │ ldr r1, [pc, #72] @ (27a07c ) │ │ │ │ ldr r0, [pc, #72] @ (27a080 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - lsrs r6, r0, #11 │ │ │ │ + lsrs r6, r3, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xe8d4004c │ │ │ │ - b.n 279f7c │ │ │ │ + strd r0, r0, [ip], #304 @ 0x130 │ │ │ │ + b.n 279fac │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279f5c │ │ │ │ + b.n 279f8c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ + lsrs r6, r3, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xe830004c │ │ │ │ - b.n 279fcc │ │ │ │ + strex r0, r0, [r8, #304] @ 0x130 │ │ │ │ + b.n 279ffc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r5, #9 │ │ │ │ + lsrs r6, r0, #10 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279ef0 │ │ │ │ + b.n 279f20 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r2, r3, #9 │ │ │ │ + lsrs r2, r6, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279ed4 │ │ │ │ + b.n 279f04 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 279f08 │ │ │ │ + b.n 279f38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - lsrs r6, r0, #9 │ │ │ │ + lsrs r6, r3, #9 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - b.n 279eb8 │ │ │ │ + b.n 279ee8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia.w r2!, {r2, r3, r6} │ │ │ │ + ldmia.w sl!, {r2, r3, r6} │ │ │ │ │ │ │ │ 0027a084 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -42866,15 +42866,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #105] @ 0x69 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r3, r2, [sp, #112] @ 0x70 │ │ │ │ ldrd r1, r0, [sp, #120] @ 0x78 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #108] @ 0x6c │ │ │ │ blt.n 27a24e │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r6 │ │ │ │ @@ -43820,27 +43820,27 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r7, #1 │ │ │ │ lsls r7, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r2, #18 │ │ │ │ lsls r7, r6, #1 │ │ │ │ - movs r0, r1 │ │ │ │ + movs r0, r4 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bgt.n 27ac84 │ │ │ │ + bgt.n 27acb4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u32 q0, q5, #6 │ │ │ │ - udf #60 @ 0x3c │ │ │ │ + vshr.u16 q8, q5, #14 │ │ │ │ + udf #84 @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bgt.n 27abec │ │ │ │ + bgt.n 27ac1c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vshr.u16 q0, q5, #10 │ │ │ │ - bgt.n 27ac70 │ │ │ │ + vshr.u32 q0, q5, #18 │ │ │ │ + bgt.n 27aca0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bgt.n 27acac │ │ │ │ + bgt.n 27acdc │ │ │ │ lsls r4, r1, #1 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bgt.w 27b0a6 │ │ │ │ ands.w ip, lr, #63 @ 0x3f │ │ │ │ beq.w 27b03e │ │ │ │ ldr r6, [sp, #8] │ │ │ │ rsb r5, ip, #32 │ │ │ │ @@ -44265,39 +44265,39 @@ │ │ │ │ ldr r1, [pc, #72] @ (27b1e4 ) │ │ │ │ ldr r0, [pc, #72] @ (27b1e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1384 @ 0x568 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr??.w r0, [lr, sl, lsl #1] │ │ │ │ - bvc.n 27b28c │ │ │ │ + ldr??.w r0, [r6, sl, lsl #1] │ │ │ │ + bvc.n 27b0bc │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 27b214 │ │ │ │ + bvs.n 27b244 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vst4.16 {d16-d19}, [r6 :64], sl │ │ │ │ - bvs.n 27b1f4 │ │ │ │ + ldr??.w r0, [lr, sl, lsl #1] │ │ │ │ + bvs.n 27b224 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb.w r0, [lr, sl, lsl #1] │ │ │ │ - bvs.n 27b158 │ │ │ │ + ldrsh.w r0, [r6, sl, lsl #1] │ │ │ │ + bvs.n 27b188 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvs.n 27b264 │ │ │ │ + bvs.n 27b294 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - vst4.16 {d0-d3}, [r6 :64], sl │ │ │ │ - bpl.n 27b188 │ │ │ │ + ldrsb.w r0, [lr, sl, lsl #1] │ │ │ │ + bpl.n 27b1b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr??.w r0, [r2, #90] @ 0x5a │ │ │ │ - bpl.n 27b16c │ │ │ │ + vst4.16 {d0-d3}, [sl :64], sl │ │ │ │ + bpl.n 27b19c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bpl.n 27b1a0 │ │ │ │ + bpl.n 27b1d0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr.w r0, [lr, #90] @ 0x5a │ │ │ │ - bpl.n 27b150 │ │ │ │ + ldr??.w r0, [r6, #90] @ 0x5a │ │ │ │ + bpl.n 27b180 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvc.n 27b260 │ │ │ │ + bvc.n 27b290 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027b1ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -44420,15 +44420,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r7, [sp, #97] @ 0x61 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r3, r2, [sp, #104] @ 0x68 │ │ │ │ ldrd ip, lr, [sp, #112] @ 0x70 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ blt.n 27b3a6 │ │ │ │ adds.w ip, ip, ip │ │ │ │ mov r1, r9 │ │ │ │ @@ -45398,26 +45398,26 @@ │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ bne.w 27b5da │ │ │ │ b.n 27bcbe │ │ │ │ @ instruction: 0xf7420076 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf33a0076 │ │ │ │ - mrc 0, 3, r0, cr12, cr10, {2} │ │ │ │ - ldmia r3!, {r4, r6} │ │ │ │ + mrc 0, 4, r0, cr4, cr10, {2} │ │ │ │ + ldmia r3, {r3, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mcr 0, 2, r0, cr2, cr10, {2} │ │ │ │ - ldmia r4!, {r2, r6, r7} │ │ │ │ + mrc 0, 2, r0, cr10, cr10, {2} │ │ │ │ + ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r3!, {r4} │ │ │ │ + ldmia r3, {r3, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - mrc 0, 0, r0, cr8, cr10, {2} │ │ │ │ - ldmia r3, {r1, r3, r6} │ │ │ │ + mrc 0, 1, r0, cr0, cr10, {2} │ │ │ │ + ldmia r3!, {r1, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ mov r5, lr │ │ │ │ movs r2, #1 │ │ │ │ ubfx r1, r2, #0, #12 │ │ │ │ subs.w r1, r1, #1024 @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ @@ -45818,46 +45818,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (27c3c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 27c298 │ │ │ │ + b.n 27c2c8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27c270 │ │ │ │ + b.n 27c2a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r4} │ │ │ │ + stmia r5!, {r1, r2, r3, r5} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r4!, {r1, r3, r4, r7} │ │ │ │ + stmia r4!, {r1, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27c250 │ │ │ │ + b.n 27c280 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {r1, r3, r5} │ │ │ │ + stmia r4!, {r1, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27c204 │ │ │ │ + b.n 27c234 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r4!, {} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27c1e8 │ │ │ │ + b.n 27c218 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r3} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - b.n 27c1c4 │ │ │ │ + b.n 27c1f4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r3, r4, r6, r7} │ │ │ │ - lsls r4, r1, #1 │ │ │ │ stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ + stmia r4!, {r3} │ │ │ │ + lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027c3c8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -46279,15 +46279,15 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - b.n 27ce54 │ │ │ │ + b.n 27ce84 │ │ │ │ lsls r2, r3, #1 │ │ │ │ b.n 27cbe4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 27ca3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ @@ -46408,15 +46408,15 @@ │ │ │ │ add r3, r2 │ │ │ │ strb.w r8, [sp, #113] @ 0x71 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r3, r2, [sp, #120] @ 0x78 │ │ │ │ ldrd r1, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r2, #0 │ │ │ │ ldr.w ip, [sp, #116] @ 0x74 │ │ │ │ blt.n 27ca66 │ │ │ │ adds r1, r1, r1 │ │ │ │ mov lr, r5 │ │ │ │ @@ -47377,29 +47377,29 @@ │ │ │ │ nop │ │ │ │ b.n 27d628 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 27d630 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - blt.n 27d49c │ │ │ │ + blt.n 27d4cc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb870 │ │ │ │ + @ instruction: 0xb888 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvc.n 27d48c │ │ │ │ + bvc.n 27d4bc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb612 │ │ │ │ + @ instruction: 0xb62a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - push {r5, r6} │ │ │ │ + push {r3, r4, r5, r6} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bvc.n 27d650 │ │ │ │ + bvc.n 27d480 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ - push {r1, r3, r4, r5, r7} │ │ │ │ + push {r1, r4, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ orrs r7, r1 │ │ │ │ bne.w 27ccb2 │ │ │ │ b.n 27d364 │ │ │ │ mov r3, ip │ │ │ │ movs r1, #1 │ │ │ │ bic.w r0, r3, #4261412864 @ 0xfe000000 │ │ │ │ @@ -47786,46 +47786,46 @@ │ │ │ │ ldr r0, [pc, #72] @ (27da14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 27da44 │ │ │ │ + bne.n 27da74 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r7, sp, #264 @ 0x108 │ │ │ │ + add r7, sp, #360 @ 0x168 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, sp, #16 │ │ │ │ + add r6, sp, #112 @ 0x70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bne.n 27da1c │ │ │ │ + bne.n 27da4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r6, sp, #288 @ 0x120 │ │ │ │ + add r6, sp, #384 @ 0x180 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bne.n 27d9fc │ │ │ │ + bne.n 27da2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #864 @ 0x360 │ │ │ │ + add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - beq.n 27d9b8 │ │ │ │ + beq.n 27d9e8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r7, sp, #232 @ 0xe8 │ │ │ │ + add r7, sp, #328 @ 0x148 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - beq.n 27d994 │ │ │ │ + beq.n 27d9c4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - beq.n 27d974 │ │ │ │ + beq.n 27d9a4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ add r5, sp, #640 @ 0x280 │ │ │ │ lsls r4, r1, #1 │ │ │ │ + add r5, sp, #736 @ 0x2e0 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027da18 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -48006,35 +48006,35 @@ │ │ │ │ strd r2, r3, [sp, #144] @ 0x90 │ │ │ │ strd r2, r3, [sp, #152] @ 0x98 │ │ │ │ strd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ strd r2, r3, [sp, #168] @ 0xa8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #160 @ 0xa0 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #280 @ 0x118 │ │ │ │ vstr d8, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ vldr d7, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ vstr d7, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r5, [sp, #168] @ 0xa8 │ │ │ │ ldrd r2, r1, [sp, #152] @ 0x98 │ │ │ │ mov ip, sl │ │ │ │ ldrd r7, r6, [sp, #160] @ 0xa0 │ │ │ │ adds r2, r2, r5 │ │ │ │ ldrd r0, r3, [sp, #144] @ 0x90 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -50429,29 +50429,29 @@ │ │ │ │ mov sl, r8 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ mov r8, r9 │ │ │ │ mov r9, r6 │ │ │ │ mov r6, fp │ │ │ │ b.n 27f186 │ │ │ │ nop │ │ │ │ - it al │ │ │ │ - lslal r2, r3, #1 │ │ │ │ - ldr r4, [sp, #752] @ 0x2f0 │ │ │ │ + stmia r0!, {} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r4, [sp, #848] @ 0x350 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - itee lt │ │ │ │ - lsllt r2, r3, #1 │ │ │ │ - ldrge r6, [sp, #208] @ 0xd0 │ │ │ │ - lslge r4, r1, #1 │ │ │ │ - ldr r4, [sp, #512] @ 0x200 │ │ │ │ + itet gt │ │ │ │ + lslgt r2, r3, #1 │ │ │ │ + ldrle r6, [sp, #304] @ 0x130 │ │ │ │ + lslgt r4, r1, #1 │ │ │ │ + ldr r4, [sp, #608] @ 0x260 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - it vs │ │ │ │ - lslvs r2, r3, #1 │ │ │ │ - ldr r4, [sp, #616] @ 0x268 │ │ │ │ + nop {8} │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldr r4, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r4, [sp, #824] @ 0x338 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ orrs r2, r3 │ │ │ │ ldrd r3, r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -50601,45 +50601,45 @@ │ │ │ │ ldr r1, [pc, #72] @ (27f8c8 ) │ │ │ │ ldr r0, [pc, #72] @ (27f8cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1500 @ 0x5dc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - sxtb r0, r6 │ │ │ │ + uxth r0, r1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r0, #58] @ 0x3a │ │ │ │ + ldrh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sxtb r0, r3 │ │ │ │ + sxtb r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #8] │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r0, #60] @ 0x3c │ │ │ │ + ldrh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sxth r6, r7 │ │ │ │ + sxtb r6, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrh r6, [r1, #56] @ 0x38 │ │ │ │ + ldrh r6, [r4, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sxth r4, r4 │ │ │ │ + sxth r4, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sxth r6, r1 │ │ │ │ + ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + sxth r6, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r4, #54] @ 0x36 │ │ │ │ + ldrh r2, [r7, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cbz r2, 27f906 │ │ │ │ + sxth r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r2, #54] @ 0x36 │ │ │ │ + ldrh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0027f8d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -50719,15 +50719,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add sp, #400 @ 0x190 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 27f9de │ │ │ │ + cbz r4, 27f9e4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r7, sp, #792 @ 0x318 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0027f9c0 : │ │ │ │ mov r3, r0 │ │ │ │ ldrh r0, [r2, #0] │ │ │ │ @@ -51011,15 +51011,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, sp, #160 @ 0xa0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #280 @ 0x118 │ │ │ │ + add r6, sp, #376 @ 0x178 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, sp, #608 @ 0x260 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0027fce8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -51102,15 +51102,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ movcs.w r9, r0, lsl #31 │ │ │ │ orrcs.w r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ it cc │ │ │ │ movcc.w r9, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r6, r0 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, r9 │ │ │ │ umull lr, r3, r5, r6 │ │ │ │ cmp r9, lr │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ sbcs.w r1, r2, r3 │ │ │ │ @@ -51131,15 +51131,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 27ffcc │ │ │ │ subs r6, #1 │ │ │ │ subs.w r0, r0, lr │ │ │ │ mov r2, r7 │ │ │ │ sbc.w r1, ip, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ mov sl, r1 │ │ │ │ mov r9, r2 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ cmp r0, ip │ │ │ │ mla lr, r5, r1, lr │ │ │ │ @@ -51869,49 +51869,49 @@ │ │ │ │ nop │ │ │ │ add r4, sp, #272 @ 0x110 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #992 @ 0x3e0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r0, #44] @ 0x2c │ │ │ │ + strh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r5, #40] @ 0x28 │ │ │ │ - lsls r4, r1, #1 │ │ │ │ strh r4, [r0, #42] @ 0x2a │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #576 @ (adr r5, 280820 ) │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ + lsls r4, r1, #1 │ │ │ │ + add r5, pc, #672 @ (adr r5, 280880 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r0, #22] │ │ │ │ + strh r2, [r3, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r6, [r3, #22] │ │ │ │ + strh r6, [r6, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #208 @ (adr r5, 2806bc ) │ │ │ │ + add r5, pc, #304 @ (adr r5, 28071c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r1, #16] │ │ │ │ + strh r0, [r4, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r5, pc, #16 @ (adr r5, 280604 ) │ │ │ │ + add r5, pc, #112 @ (adr r5, 280664 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r5, #20] │ │ │ │ + strh r6, [r0, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r2, [r6, #16] │ │ │ │ + strh r2, [r1, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #912 @ (adr r4, 280990 ) │ │ │ │ + add r4, pc, #1008 @ (adr r4, 2809f0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r7, #12] │ │ │ │ + strh r0, [r2, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - add r4, pc, #840 @ (adr r4, 280950 ) │ │ │ │ + add r4, pc, #936 @ (adr r4, 2809b0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r4, #12] │ │ │ │ + strh r6, [r7, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028060c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -52047,25 +52047,25 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 280796 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r5, r4, [sp] │ │ │ │ movs r7, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r6, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ sbcs.w r0, r3, r0 │ │ │ │ it cc │ │ │ │ @@ -52093,36 +52093,36 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 280812 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #20] │ │ │ │ vldr d8, [pc, #764] @ 280b18 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r5, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r5, r4, [sp, #100] @ 0x64 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r3, r0, [sp, #88] @ 0x58 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ @@ -52196,21 +52196,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 280958 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, sl │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #104] @ 0x68 │ │ │ │ ldrd r1, r3, [sp, #96] @ 0x60 │ │ │ │ subs r2, r6, r2 │ │ │ │ sbcs.w r0, r7, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -52240,31 +52240,31 @@ │ │ │ │ sbcs.w r3, r1, sl │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 2809de │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d8, [sp, #88] @ 0x58 │ │ │ │ vstr d8, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #104] @ 0x68 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ @@ -53456,50 +53456,50 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #320] @ 0x140 │ │ │ │ + ldr r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r4, #0] │ │ │ │ + ldrb r6, [r7, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r5, [sp, #792] @ 0x318 │ │ │ │ + str r5, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, #11] │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r4, [r2, #12] │ │ │ │ + strb r4, [r5, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #7] │ │ │ │ + strb r4, [r0, #8] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r0, [r6, #5] │ │ │ │ + strb r0, [r1, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [sp, #168] @ 0xa8 │ │ │ │ + str r4, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r7, #3] │ │ │ │ + strb r6, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #992] @ 0x3e0 │ │ │ │ + str r4, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r1, #3] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r7, #2] │ │ │ │ + strb r0, [r2, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r3, [sp, #824] @ 0x338 │ │ │ │ + str r3, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r4, #2] │ │ │ │ - lsls r4, r1, #1 │ │ │ │ strb r4, [r7, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ + strb r4, [r2, #3] │ │ │ │ + lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0028170c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -53633,24 +53633,24 @@ │ │ │ │ it cs │ │ │ │ movcs.w r4, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 2818a6 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r4, [sp] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ subs r2, r3, r2 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ @@ -53679,15 +53679,15 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 28192a │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orr.w r3, r1, r4 │ │ │ │ strd r0, r3, [sp, #24] │ │ │ │ vldr d7, [pc, #780] @ 281c40 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r7, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -53695,22 +53695,22 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r5, r4, [sp, #92] @ 0x5c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [sp, #100] @ 0x64 │ │ │ │ mov.w lr, #0 │ │ │ │ adds r0, r0, r4 │ │ │ │ @@ -53786,21 +53786,21 @@ │ │ │ │ it cs │ │ │ │ movcs.w r8, #4294967295 @ 0xffffffff │ │ │ │ bcs.n 281a6c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r8, r0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r9, r8, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r2, r0, [sp, #96] @ 0x60 │ │ │ │ ldrd r1, r3, [sp, #88] @ 0x58 │ │ │ │ subs r2, r7, r2 │ │ │ │ sbcs.w r0, sl, r0 │ │ │ │ it cc │ │ │ │ movcc.w lr, #1 │ │ │ │ @@ -53831,33 +53831,33 @@ │ │ │ │ sbcs.w r3, r1, r6 │ │ │ │ itt cs │ │ │ │ movcs.w r0, #4294967295 @ 0xffffffff │ │ │ │ movcs r1, #0 │ │ │ │ bcs.n 281af8 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ vldr d7, [pc, #328] @ 281c40 │ │ │ │ orr.w r9, r1, r8 │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ strd r8, r9, [sp] │ │ │ │ vstr d7, [sp, #80] @ 0x50 │ │ │ │ vstr d7, [sp, #88] @ 0x58 │ │ │ │ vstr d7, [sp, #96] @ 0x60 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r6 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldmia r0, {r0, r1, r3} │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ @@ -54045,19 +54045,19 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 270a80 │ │ │ │ mov r1, r0 │ │ │ │ b.n 281c06 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #46] @ 0x2e │ │ │ │ + ldrh r0, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r6, #40] @ 0x28 │ │ │ │ + ldr r6, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00281d24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -54137,15 +54137,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r0, [r2, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #40] @ 0x28 │ │ │ │ + ldrh r0, [r2, #42] @ 0x2a │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r6, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00281e14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54230,15 +54230,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #32] │ │ │ │ + ldrh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r6, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00281f0c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54324,15 +54324,15 @@ │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r4, [r3, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #24] │ │ │ │ + ldrh r2, [r1, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r0, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282008 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -54672,21 +54672,21 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 2822f0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #62] @ 0x3e │ │ │ │ + strh r2, [r3, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r0, #60] @ 0x3c │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r2, [r6, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00282380 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54772,21 +54772,21 @@ │ │ │ │ b.n 2823e0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r6, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00282478 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -54873,17 +54873,17 @@ │ │ │ │ b.n 2824dc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #46] @ 0x2e │ │ │ │ + strh r6, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r7, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282574 : │ │ │ │ lsrs r2, r0, #23 │ │ │ │ adds r2, #1 │ │ │ │ @@ -54997,17 +54997,17 @@ │ │ │ │ ldrb.w r4, [sp, #1] │ │ │ │ b.n 28261e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r7, #26] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #36] @ 0x24 │ │ │ │ + strh r0, [r6, #36] @ 0x24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r3, #34] @ 0x22 │ │ │ │ + strh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r2, [r7, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002826b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55083,19 +55083,19 @@ │ │ │ │ ldrb.w r4, [sp, #9] │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 282710 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r2, [r0, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r0, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #26] │ │ │ │ + strh r2, [r7, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r1, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282794 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55170,17 +55170,17 @@ │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ b.n 2827f4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r4, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #20] │ │ │ │ + strh r4, [r7, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r4, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282874 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55258,17 +55258,17 @@ │ │ │ │ b.n 2828d4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r0, [r0, #6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + strh r4, [r7, #12] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r4, [r7, #0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028295c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55345,17 +55345,17 @@ │ │ │ │ b.n 2829bc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r3, #31] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r7, #4] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r4, [r3, #29] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282a40 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55433,19 +55433,19 @@ │ │ │ │ ldrb.w r3, [sp, #8] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 282a9c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r6, #27] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r7, #25] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282b24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55546,17 +55546,17 @@ │ │ │ │ strh r3, [r1, #0] │ │ │ │ b.n 282c14 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r2, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r3, #21] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282c48 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55660,17 +55660,17 @@ │ │ │ │ b.n 282d3e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #19] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #24] │ │ │ │ + ldrb r2, [r3, #24] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r6, [r1, #22] │ │ │ │ + ldrb r6, [r4, #22] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r2, [r6, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282d74 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55750,15 +55750,15 @@ │ │ │ │ b.n 282df2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r2, [r0, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #19] │ │ │ │ + ldrb r0, [r6, #19] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282e54 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55840,15 +55840,15 @@ │ │ │ │ b.n 282ee2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r3, #11] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00282f44 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -55970,23 +55970,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrb r0, [r6, #7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r6, #9] │ │ │ │ + ldrb r4, [r1, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrb r6, [r4, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r4, [r7, #7] │ │ │ │ + ldrb r4, [r2, #8] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrsb r6, [r5, r4] │ │ │ │ + ldrsb r6, [r0, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsb r2, [r1, r5] │ │ │ │ + ldrsb r2, [r4, r5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002830a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -56108,23 +56108,23 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrb r4, [r1, #2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #4] │ │ │ │ + ldrb r0, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r0, [r7, #30] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r4, [r2, #2] │ │ │ │ + ldrb r4, [r5, #2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r0, r7] │ │ │ │ + strb r6, [r3, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r2, [r4, r7] │ │ │ │ + strb r2, [r7, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283210 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -56218,19 +56218,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ strb r2, [r2, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #27] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r0, [r1, #30] │ │ │ │ + strb r0, [r4, #30] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strb r6, [r2, r3] │ │ │ │ + strb r6, [r5, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283318 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56308,15 +56308,15 @@ │ │ │ │ b.n 283396 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r3, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r3, #22] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002833f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56398,15 +56398,15 @@ │ │ │ │ b.n 283486 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r2, [r7, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r4, [r5, #18] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002834e8 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56481,15 +56481,15 @@ │ │ │ │ b.n 283554 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, #17] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #21] │ │ │ │ + strb r0, [r6, #21] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r3, #15] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002835b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -56583,23 +56583,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 259290 │ │ │ │ strb r6, [r7, #13] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #18] │ │ │ │ + strb r2, [r4, #18] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r2, #17] │ │ │ │ + strb r0, [r5, #17] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r0, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r2, [r4, #15] │ │ │ │ + strb r2, [r7, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r6, r2] │ │ │ │ + str r6, [r1, r3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002836c4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56691,23 +56691,23 @@ │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ strb r2, [r6, #9] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r6, #7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r0, [r3, #11] │ │ │ │ + strb r0, [r6, #11] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r7, [pc, #688] @ (283a80 ) │ │ │ │ + ldr r7, [pc, #784] @ (283ae0 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002837d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56800,25 +56800,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 259290 │ │ │ │ strb r6, [r4, #5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r4, [r1, #10] │ │ │ │ + strb r4, [r4, #10] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #8] │ │ │ │ + strb r2, [r1, #9] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r2, [r3, #3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [pc, #600] @ (283b3c ) │ │ │ │ + ldr r6, [pc, #696] @ (283b9c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002838e4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -56910,23 +56910,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1608 @ 0x648 │ │ │ │ blx 259290 │ │ │ │ strb r2, [r2, #1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #5] │ │ │ │ + strb r6, [r6, #5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r4, #4] │ │ │ │ + strb r4, [r7, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r5, [pc, #552] @ (283c18 ) │ │ │ │ + ldr r5, [pc, #648] @ (283c78 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002839f0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57015,21 +57015,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1632 @ 0x660 │ │ │ │ blx 259290 │ │ │ │ ldr r6, [r0, #116] @ 0x74 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #1] │ │ │ │ + strb r0, [r5, #1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r6, [r1, #108] @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r2, [r6, #120] @ 0x78 │ │ │ │ + ldr r2, [r1, #124] @ 0x7c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [pc, #536] @ (283d08 ) │ │ │ │ + ldr r4, [pc, #632] @ (283d68 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283af0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -57123,19 +57123,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r6, #96] @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r4, #92] @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r6, [r4, #108] @ 0x6c │ │ │ │ + ldr r6, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r0, [r6, #104] @ 0x68 │ │ │ │ + ldr r0, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r3, [pc, #528] @ (283e04 ) │ │ │ │ + ldr r3, [pc, #624] @ (283e64 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00283bf4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -57202,15 +57202,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283cb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57278,15 +57278,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vcvt.f16.u16 q11, q15, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #88] @ 0x58 │ │ │ │ + ldr r0, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #64] @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283d78 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57354,15 +57354,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [r7, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #76] @ 0x4c │ │ │ │ + ldr r0, [r5, #76] @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #52] @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283e38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57429,15 +57429,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #64] @ 0x40 │ │ │ │ + ldr r0, [r5, #64] @ 0x40 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283ef8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57505,15 +57505,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vshll.u32 q11, d30, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #52] @ 0x34 │ │ │ │ + ldr r0, [r5, #52] @ 0x34 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #28] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00283fb8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57581,15 +57581,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r6, [r7, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #40] @ 0x28 │ │ │ │ + ldr r0, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284078 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57656,15 +57656,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldr r6, [r7, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r2, #28] │ │ │ │ + ldr r0, [r5, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284138 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -57730,15 +57730,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsra.u64 d20, d0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #16] │ │ │ │ + ldr r4, [r7, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r5, #124] @ 0x7c │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r4, [r3, #120] @ 0x78 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002841f8 : │ │ │ │ @@ -57806,15 +57806,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r5, #112] @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002842b8 : │ │ │ │ @@ -57879,15 +57879,15 @@ │ │ │ │ @ instruction: 0xffff7fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #120] @ 0x78 │ │ │ │ + str r4, [r7, #120] @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r5, #100] @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ str r4, [r3, #96] @ 0x60 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284370 : │ │ │ │ @@ -57957,15 +57957,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r0, #92] @ 0x5c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #108] @ 0x6c │ │ │ │ + str r0, [r6, #108] @ 0x6c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284430 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58033,15 +58033,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vabal.u q11, d15, d6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #96] @ 0x60 │ │ │ │ + str r0, [r6, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002844f0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58109,15 +58109,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ str r6, [r0, #68] @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002845b0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58184,15 +58184,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r6, [r0, #56] @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #72] @ 0x48 │ │ │ │ + str r0, [r6, #72] @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284670 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58255,15 +58255,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r2, [r4, #36] @ 0x24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284724 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58326,15 +58326,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r2, [r2, #32] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #48] @ 0x30 │ │ │ │ + str r6, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002847dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58396,15 +58396,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r3, #20] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r6, #12] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284890 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58464,15 +58464,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r6, [r4, #8] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #24] │ │ │ │ + str r2, [r2, #28] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r0, #4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284940 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58535,15 +58535,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrsh r6, [r6, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #16] │ │ │ │ + str r2, [r4, #16] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r1, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002849f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58605,15 +58605,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r6, [r7, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r0, [r3, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284aac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58673,15 +58673,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r1, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r3, r6] │ │ │ │ + ldrsh r6, [r6, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsh r4, [r4, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284b5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -58744,15 +58744,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r3, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r5, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284c1c : │ │ │ │ @@ -58814,15 +58814,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrb r0, [r3, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrsh r6, [r7, r0] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284cd4 : │ │ │ │ @@ -58884,15 +58884,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r0, [r4, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrb r6, [r0, r6] │ │ │ │ + ldrb r6, [r3, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r6, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284d8c : │ │ │ │ @@ -58961,15 +58961,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r5, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r0, [r5, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284e58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59034,15 +59034,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r3, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + ldrb r0, [r4, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r4, [r3, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00284f20 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59178,19 +59178,19 @@ │ │ │ │ nop │ │ │ │ ldr r0, [r2, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldrh r2, [r0, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r7, #52 @ 0x34 │ │ │ │ + adds r7, #76 @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r7, #80 @ 0x50 │ │ │ │ + adds r7, #104 @ 0x68 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002850a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59271,19 +59271,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r0, [r3, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r6, #90 @ 0x5a │ │ │ │ + adds r6, #114 @ 0x72 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00285194 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59347,15 +59347,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vqshl.u64 d21, d12, #63 @ 0x3f │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, r2] │ │ │ │ + ldr r4, [r0, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r2, [r0, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285258 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59419,15 +59419,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldrsb r0, [r3, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r7] │ │ │ │ + ldr r0, [r0, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrsb r6, [r7, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285318 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59491,15 +59491,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ ldrsb r0, [r3, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r4] │ │ │ │ + ldrsb r0, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002853d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59564,15 +59564,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vsli.32 , q4, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r5, r1] │ │ │ │ + ldrsb r0, [r0, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285498 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59636,15 +59636,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strb r0, [r3, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r6] │ │ │ │ + strb r0, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strb r6, [r7, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285558 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59708,15 +59708,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ strh r0, [r3, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, r3] │ │ │ │ + strb r0, [r0, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r6, [r7, r5] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285618 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59783,15 +59783,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vrsra.u32 d21, d12, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, r0] │ │ │ │ + strb r2, [r1, r1] │ │ │ │ lsls r2, r3, #1 │ │ │ │ strh r0, [r7, r2] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002856e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59858,15 +59858,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ strh r4, [r2, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, r5] │ │ │ │ + strh r2, [r0, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r6, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002857a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -59930,15 +59930,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ str r4, [r1, r6] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r2] │ │ │ │ + strh r2, [r7, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r0, [r5, r4] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285868 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60005,15 +60005,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r6, [r1, r3] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, r7] │ │ │ │ + strh r0, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ str r4, [r1, r1] │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285934 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60078,15 +60078,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r2, [r0, r0] │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, r4] │ │ │ │ + str r4, [r0, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r7, [pc, #512] @ (285bfc ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002859fc : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60219,19 +60219,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r6, [pc, #752] @ (285e48 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #408] @ (285cf8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r7, [pc, #208] @ (285c34 ) │ │ │ │ + ldr r7, [pc, #304] @ (285c94 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r4, #102 @ 0x66 │ │ │ │ + cmp r4, #126 @ 0x7e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r4, #130 @ 0x82 │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00285b6c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -60311,19 +60311,19 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #816] @ (285f78 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #472] @ (285e28 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldr r6, [pc, #280] @ (285d6c ) │ │ │ │ + ldr r6, [pc, #376] @ (285dcc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - cmp r3, #120 @ 0x78 │ │ │ │ + cmp r3, #144 @ 0x90 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r3, #148 @ 0x94 │ │ │ │ + cmp r3, #172 @ 0xac │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00285c5c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -60384,15 +60384,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #872] @ (28606c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #952] @ (2860c4 ) │ │ │ │ + ldr r6, [pc, #24] @ (285d24 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r4, [pc, #472] @ (285ee8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285d10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60455,15 +60455,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #152] @ (285e54 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #232] @ (285eac ) │ │ │ │ + ldr r5, [pc, #328] @ (285f0c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #752] @ (2860b8 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285dc8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60525,15 +60525,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #440] @ (286028 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #520] @ (286080 ) │ │ │ │ + ldr r4, [pc, #616] @ (2860e0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r3, [pc, #32] @ (285e9c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285e7c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60593,15 +60593,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #744] @ (286208 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #824] @ (286260 ) │ │ │ │ + ldr r3, [pc, #920] @ (2862c0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r2, [pc, #336] @ (28607c ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285f2c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60667,15 +60667,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xff80ffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r2, [pc, #16] @ (285ff4 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #80] @ (28603c ) │ │ │ │ + ldr r3, [pc, #176] @ (28609c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r1, [pc, #680] @ (286298 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00285ff0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60740,15 +60740,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ vtbx.8 d20, {d15-d16}, d0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #320] @ (2861ec ) │ │ │ │ + ldr r2, [pc, #416] @ (28624c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #920] @ (286448 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002860b0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60812,15 +60812,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ @ instruction: 0xffffffff │ │ │ │ ldr r0, [pc, #512] @ (286364 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #576] @ (2863ac ) │ │ │ │ + ldr r1, [pc, #672] @ (28640c ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldr r0, [pc, #152] @ (286208 ) │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286170 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60884,15 +60884,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, #0] │ │ │ │ blx r8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #832] @ (28656c ) │ │ │ │ + ldr r0, [pc, #928] @ (2865cc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ bx ip │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286230 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -60947,15 +60947,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bx r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #160] @ (28636c ) │ │ │ │ + ldr r0, [pc, #256] @ (2863cc ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov lr, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002862d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61010,15 +61010,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r0, ip │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - blx r1 │ │ │ │ + blx r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ mov r6, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286370 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61082,15 +61082,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp lr, r8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, fp │ │ │ │ + mov r8, lr │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, sp │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286420 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61153,15 +61153,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, r5 │ │ │ │ + mov r0, r8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add ip, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002864d0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61224,15 +61224,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r6, ip │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, pc │ │ │ │ + cmp r8, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ add r4, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286580 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61293,15 +61293,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bics r6, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r9 │ │ │ │ + add r8, ip │ │ │ │ lsls r2, r3, #1 │ │ │ │ muls r4, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286630 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61364,15 +61364,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r6, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, r3 │ │ │ │ + add r0, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002866e0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61435,15 +61435,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ negs r6, r2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - muls r0, r5 │ │ │ │ + bics r0, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ rors r4, r7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286790 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61504,15 +61504,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ sbcs r6, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adcs r4, r1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286840 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61573,15 +61573,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - tst r4, r3 │ │ │ │ + tst r4, r6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ lsls r4, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002868f0 : │ │ │ │ @@ -61644,15 +61644,15 @@ │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r4, r5 │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ands r4, r6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ subs r7, #236 @ 0xec │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002869a0 : │ │ │ │ @@ -61711,15 +61711,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7 │ │ │ │ + lsrs r4, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r7, #132 @ 0x84 │ │ │ │ lsls r6, r6, #1 │ │ │ │ subs r7, #60 @ 0x3c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286a48 : │ │ │ │ @@ -61785,15 +61785,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #238 @ 0xee │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ands r0, r0 │ │ │ │ + ands r0, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r6, #148 @ 0x94 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286af8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61856,15 +61856,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #62 @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r5, #228 @ 0xe4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286ba8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61927,15 +61927,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #142 @ 0x8e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #160 @ 0xa0 │ │ │ │ + subs r6, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r5, #52 @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286c58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -61996,15 +61996,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ subs r4, #222 @ 0xde │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r6, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r4, #132 @ 0x84 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286d08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62064,15 +62064,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #66 @ 0x42 │ │ │ │ + subs r5, #90 @ 0x5a │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r3, #214 @ 0xd6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286db0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62131,15 +62131,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ subs r3, #134 @ 0x86 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #154 @ 0x9a │ │ │ │ + subs r4, #178 @ 0xb2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286e58 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62198,15 +62198,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #222 @ 0xde │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r4, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, #132 @ 0x84 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286f00 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62264,15 +62264,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, #54 @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #74 @ 0x4a │ │ │ │ + subs r3, #98 @ 0x62 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #218 @ 0xda │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00286fa8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62331,15 +62331,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ subs r1, #142 @ 0x8e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r1, #52 @ 0x34 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287050 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62398,15 +62398,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #230 @ 0xe6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #250 @ 0xfa │ │ │ │ + subs r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002870f8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62464,15 +62464,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #62 @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #82 @ 0x52 │ │ │ │ + subs r1, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r7, #226 @ 0xe2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002871a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62531,15 +62531,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #148 @ 0x94 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #54 @ 0x36 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287250 : │ │ │ │ @@ -62598,15 +62598,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ adds r6, #228 @ 0xe4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r0, #10 │ │ │ │ + subs r0, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #134 @ 0x86 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002872fc : │ │ │ │ @@ -62664,15 +62664,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ adds r6, #56 @ 0x38 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r7, #94 @ 0x5e │ │ │ │ + adds r7, #118 @ 0x76 │ │ │ │ lsls r2, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #216 @ 0xd8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002873a8 : │ │ │ │ @@ -62738,15 +62738,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r5, #142 @ 0x8e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #184 @ 0xb8 │ │ │ │ + adds r6, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r5, #24 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287468 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62809,15 +62809,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, #206 @ 0xce │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #248 @ 0xf8 │ │ │ │ + adds r6, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r4, #86 @ 0x56 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287528 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62928,15 +62928,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #144 @ 0x90 │ │ │ │ + adds r4, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r3, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287660 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -62995,15 +62995,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #208 @ 0xd0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r2, #126 @ 0x7e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287710 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63061,15 +63061,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r2, #32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #48 @ 0x30 │ │ │ │ + adds r3, #72 @ 0x48 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #206 @ 0xce │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002877c0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63129,15 +63129,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #128 @ 0x80 │ │ │ │ + adds r2, #152 @ 0x98 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r1, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287870 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63196,15 +63196,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #192 @ 0xc0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #208 @ 0xd0 │ │ │ │ + adds r1, #232 @ 0xe8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ adds r0, #110 @ 0x6e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287920 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63262,15 +63262,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ adds r0, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #32 │ │ │ │ + adds r1, #56 @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r7, #190 @ 0xbe │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002879d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63332,15 +63332,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #100 @ 0x64 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #122 @ 0x7a │ │ │ │ + adds r0, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r7, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287a88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63402,15 +63402,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #172 @ 0xac │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #194 @ 0xc2 │ │ │ │ + cmp r7, #218 @ 0xda │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287b40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63468,15 +63468,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ cmp r5, #244 @ 0xf4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r5, #152 @ 0x98 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287bf0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63540,15 +63540,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #70 @ 0x46 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #112 @ 0x70 │ │ │ │ + cmp r6, #136 @ 0x88 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, #208 @ 0xd0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287cb0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63611,15 +63611,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #134 @ 0x86 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #176 @ 0xb0 │ │ │ │ + cmp r5, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r4, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287d70 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63730,15 +63730,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + cmp r4, #114 @ 0x72 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #238 @ 0xee │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287e98 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63797,15 +63797,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ cmp r2, #158 @ 0x9e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r2, #68 @ 0x44 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287f40 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63864,15 +63864,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #246 @ 0xf6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #10 │ │ │ │ + cmp r3, #34 @ 0x22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00287fe8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63930,15 +63930,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r1, #78 @ 0x4e │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #98 @ 0x62 │ │ │ │ + cmp r2, #122 @ 0x7a │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, #242 @ 0xf2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288090 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -63999,15 +63999,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #160 @ 0xa0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #176 @ 0xb0 │ │ │ │ + cmp r1, #200 @ 0xc8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ cmp r0, #78 @ 0x4e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288140 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64067,15 +64067,15 @@ │ │ │ │ vaddl.u q8, d15, d0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #0 │ │ │ │ + cmp r1, #24 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r7, #158 @ 0x9e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002881f0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64134,15 +64134,15 @@ │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #64 @ 0x40 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #238 @ 0xee │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 002882a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64200,15 +64200,15 @@ │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r6, #144 @ 0x90 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #160 @ 0xa0 │ │ │ │ + movs r7, #184 @ 0xb8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r6, #62 @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288350 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64303,15 +64303,15 @@ │ │ │ │ b.n 28842c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #148 @ 0x94 │ │ │ │ + movs r6, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r5, #84 @ 0x54 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288468 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64406,15 +64406,15 @@ │ │ │ │ b.n 288542 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r4, #206 @ 0xce │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #150 @ 0x96 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r4, #62 @ 0x3e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028857c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64509,15 +64509,15 @@ │ │ │ │ b.n 288656 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r3, #186 @ 0xba │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #106 @ 0x6a │ │ │ │ + movs r4, #130 @ 0x82 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r3, #42 @ 0x2a │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288690 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64601,15 +64601,15 @@ │ │ │ │ bne.n 2886e2 │ │ │ │ b.n 288752 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #110 @ 0x6e │ │ │ │ + movs r3, #134 @ 0x86 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r2, #46 @ 0x2e │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028878c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64692,15 +64692,15 @@ │ │ │ │ b.n 288846 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r2, #122 @ 0x7a │ │ │ │ + movs r2, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r1, #58 @ 0x3a │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288880 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64783,15 +64783,15 @@ │ │ │ │ b.n 28893a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r0, #182 @ 0xb6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #134 @ 0x86 │ │ │ │ + movs r1, #158 @ 0x9e │ │ │ │ lsls r2, r3, #1 │ │ │ │ movs r0, #70 @ 0x46 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288974 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64874,15 +64874,15 @@ │ │ │ │ b.n 288a2e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r2, r0, #7 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #146 @ 0x92 │ │ │ │ + movs r0, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ subs r2, r2, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00288a68 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -64901,15 +64901,15 @@ │ │ │ │ cbnz r2, 288ad6 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 288ad6 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 288ad6 │ │ │ │ - bl 7478c4 │ │ │ │ + bl 7478d4 │ │ │ │ ldr r2, [pc, #240] @ (288ba4 ) │ │ │ │ ldr r3, [pc, #236] @ (288ba0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -64988,15 +64988,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ subs r2, r1, #3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r4, r0, #4 │ │ │ │ + subs r4, r3, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288bac : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asrs r1, r0, #31 │ │ │ │ b.w 288a68 │ │ │ │ @@ -65026,15 +65026,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 288c2a │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 288c2a │ │ │ │ - bl 7478c4 │ │ │ │ + bl 7478d4 │ │ │ │ ldr r2, [pc, #204] @ (288cd4 ) │ │ │ │ ldr r3, [pc, #200] @ (288cd0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65103,15 +65103,15 @@ │ │ │ │ nop │ │ │ │ adds r0, r6, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r0, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288cdc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65202,15 +65202,15 @@ │ │ │ │ nop │ │ │ │ adds r4, r3, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r6, #0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r2, r1, #3 │ │ │ │ + adds r2, r4, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288de8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65301,15 +65301,15 @@ │ │ │ │ nop │ │ │ │ subs r0, r2, r5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, r4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r6, r7, r6 │ │ │ │ + subs r6, r2, r7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00288ef4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65326,15 +65326,15 @@ │ │ │ │ cbnz r2, 288f60 │ │ │ │ ldrh.w lr, [r3] │ │ │ │ tst.w lr, #16 │ │ │ │ beq.n 288f60 │ │ │ │ ldrb.w lr, [r3, #2] │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 288f60 │ │ │ │ - bl 7476c8 │ │ │ │ + bl 7476d8 │ │ │ │ ldr r2, [pc, #244] @ (289034 ) │ │ │ │ ldr r3, [pc, #240] @ (289030 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65416,15 +65416,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ subs r6, r7, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r1, r0 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028903c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65531,15 +65531,15 @@ │ │ │ │ nop │ │ │ │ adds r2, r7, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + adds r4, r2, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028917c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -65646,15 +65646,15 @@ │ │ │ │ nop │ │ │ │ asrs r2, r7, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #30 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r4, r7, #31 │ │ │ │ + adds r4, r2, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002892bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -65670,15 +65670,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r3, r1 │ │ │ │ tst.w ip, #16 │ │ │ │ beq.n 289320 │ │ │ │ ldrb.w ip, [r2, #2] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 289320 │ │ │ │ - bl 7476c8 │ │ │ │ + bl 7476d8 │ │ │ │ ldr r2, [pc, #208] @ (2893d0 ) │ │ │ │ ldr r3, [pc, #204] @ (2893cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -65750,15 +65750,15 @@ │ │ │ │ nop │ │ │ │ asrs r0, r7, #25 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #25 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r0, r4, #27 │ │ │ │ + asrs r0, r7, #27 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002893d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65853,15 +65853,15 @@ │ │ │ │ nop │ │ │ │ asrs r0, r4, #21 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #20 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r4, r1, #23 │ │ │ │ + asrs r4, r4, #23 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002894ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -65956,15 +65956,15 @@ │ │ │ │ nop │ │ │ │ asrs r4, r1, #17 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #16 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - asrs r0, r7, #18 │ │ │ │ + asrs r0, r2, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 00289600 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -66057,15 +66057,15 @@ │ │ │ │ b.n 2896dc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r6, #12 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #15 │ │ │ │ + asrs r4, r7, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ asrs r4, r4, #10 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289718 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ @@ -66692,15 +66692,15 @@ │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 289d30 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r1, #17 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r0, #20 │ │ │ │ + lsrs r2, r3, #20 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r2, r7, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289de0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66771,15 +66771,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 289e4e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r2, #13 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #16 │ │ │ │ + lsrs r4, r7, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r4, r3, #11 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289ebc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66850,15 +66850,15 @@ │ │ │ │ mov.w lr, #1 │ │ │ │ b.n 289f2a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r7, #9 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r0, r0, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 00289f98 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66928,15 +66928,15 @@ │ │ │ │ b.n 289fd8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r3, #6 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r6, #9 │ │ │ │ + lsrs r6, r1, #10 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r0, r6, #4 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028a06c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -66995,15 +66995,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r1, #3 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #6 │ │ │ │ + lsrs r0, r2, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsrs r6, r6, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028a11c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67062,15 +67062,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r3, #32 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #4 │ │ │ │ + lsrs r0, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r0, #31 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028a1cc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67129,15 +67129,15 @@ │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r5, #29 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r3, #1 │ │ │ │ + lsrs r0, r6, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ lsls r6, r2, #28 │ │ │ │ lsls r6, r6, #1 │ │ │ │ │ │ │ │ 0028a27c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -67155,15 +67155,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 28a2de │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 28a2de │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 28a2de │ │ │ │ - bl 7478b4 │ │ │ │ + bl 7478c4 │ │ │ │ ldr r2, [pc, #184] @ (28a374 ) │ │ │ │ ldr r3, [pc, #180] @ (28a370 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67225,15 +67225,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r7, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #26 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a37c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67312,15 +67312,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r7, #22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #22 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r0, r1, #26 │ │ │ │ + lsls r0, r4, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a46c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67399,15 +67399,15 @@ │ │ │ │ nop │ │ │ │ lsls r2, r1, #19 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r4, #18 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r0, r3, #22 │ │ │ │ + lsls r0, r6, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a55c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67422,15 +67422,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 28a5b8 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 28a5b8 │ │ │ │ - bl 7478b4 │ │ │ │ + bl 7478c4 │ │ │ │ ldr r2, [pc, #168] @ (28a63c ) │ │ │ │ ldr r3, [pc, #160] @ (28a638 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67484,15 +67484,15 @@ │ │ │ │ nop │ │ │ │ lsls r0, r3, #15 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #14 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r2, r7, #17 │ │ │ │ + lsls r2, r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a644 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67559,15 +67559,15 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6, #11 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #11 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r4, r5, #14 │ │ │ │ + lsls r4, r0, #15 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a704 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67634,15 +67634,15 @@ │ │ │ │ nop │ │ │ │ lsls r4, r6, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r1, #8 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r4, r5, #11 │ │ │ │ + lsls r4, r0, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a7c4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67658,15 +67658,15 @@ │ │ │ │ mov ip, r1 │ │ │ │ cbnz r2, 28a824 │ │ │ │ ldrh r4, [r3, #0] │ │ │ │ lsls r4, r4, #27 │ │ │ │ bpl.n 28a824 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cbnz r4, 28a824 │ │ │ │ - bl 7476b8 │ │ │ │ + bl 7476c8 │ │ │ │ ldr r2, [pc, #188] @ (28a8c0 ) │ │ │ │ ldr r3, [pc, #184] @ (28a8bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67730,15 +67730,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r6, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #5 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a8c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -67820,15 +67820,15 @@ │ │ │ │ nop │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r6, r6, #1 │ │ │ │ - lsls r2, r7, #4 │ │ │ │ + lsls r2, r2, #5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028a9c0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -67908,15 +67908,15 @@ │ │ │ │ b.n 28aa30 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vqadd.u64 q8, q3, │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u8 q8, q4, │ │ │ │ - lsls r2, r0, #1 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 0028aab8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -67931,15 +67931,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 28ab12 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cbnz r3, 28ab12 │ │ │ │ - bl 7476b8 │ │ │ │ + bl 7476c8 │ │ │ │ ldr r2, [pc, #172] @ (28ab9c ) │ │ │ │ ldr r3, [pc, #164] @ (28ab98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -67993,15 +67993,15 @@ │ │ │ │ b.n 28ab2c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mrc2 0, 3, r0, cr12, cr5, {3} │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 0, 2, r0, cr10, cr5, {3} │ │ │ │ - vqadd.u32 q0, q0, │ │ │ │ + vqadd.u64 q0, q4, │ │ │ │ │ │ │ │ 0028aba4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #168] @ (28ac5c ) │ │ │ │ @@ -68068,15 +68068,15 @@ │ │ │ │ b.n 28abde │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r4, #468] @ 0x1d4 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 0, cr0, [sl, #-468]! @ 0xfffffe2c │ │ │ │ - mcr2 0, 2, r0, cr10, cr9, {2} │ │ │ │ + mcr2 0, 3, r0, cr2, cr9, {2} │ │ │ │ │ │ │ │ 0028ac6c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #168] @ (28ad24 ) │ │ │ │ @@ -68143,15 +68143,15 @@ │ │ │ │ b.n 28aca6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [ip], {117} @ 0x75 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stc2 0, cr0, [r2], #468 @ 0x1d4 │ │ │ │ - stc2 0, cr0, [r2, #356] @ 0x164 │ │ │ │ + ldc2 0, cr0, [sl, #356] @ 0x164 │ │ │ │ │ │ │ │ 0028ad34 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #212] @ (28ae18 ) │ │ │ │ @@ -68226,15 +68226,15 @@ │ │ │ │ clz lr, r0 │ │ │ │ add.w lr, lr, #32 │ │ │ │ b.n 28ad78 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [r2], {117} @ 0x75 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [sl], #356 @ 0x164 │ │ │ │ + ldc2l 0, cr0, [r2], {89} @ 0x59 │ │ │ │ @ instruction: 0xfb720075 │ │ │ │ │ │ │ │ 0028ae28 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 28ad34 │ │ │ │ @@ -68322,15 +68322,15 @@ │ │ │ │ add.w ip, ip, #32 │ │ │ │ b.n 28ae8c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfae80075 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbc20059 │ │ │ │ + @ instruction: 0xfbda0059 │ │ │ │ @ instruction: 0xfa7c0075 │ │ │ │ │ │ │ │ 0028af20 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68386,15 +68386,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xfa140075 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb040059 │ │ │ │ + @ instruction: 0xfb1c0059 │ │ │ │ vst1.8 @ instruction: 0xf9c20075 │ │ │ │ │ │ │ │ 0028afd0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68450,15 +68450,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ vld4.16 {d16-d19}, [r4 :256], r5 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa540059 │ │ │ │ + @ instruction: 0xfa6c0059 │ │ │ │ ldrsb.w r0, [r2, r5, lsl #3] │ │ │ │ │ │ │ │ 0028b080 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -68514,15 +68514,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh.w r0, [r4, #117] @ 0x75 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vld1.8 @ instruction: 0xf9a40059 │ │ │ │ + ldrsh.w r0, [ip, #89] @ 0x59 │ │ │ │ str??.w r0, [r2, r5, lsl #3] │ │ │ │ │ │ │ │ 0028b130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -69079,15 +69079,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - eors.w r0, ip, #14221312 @ 0xd90000 │ │ │ │ + @ instruction: 0xf4b40059 │ │ │ │ @ instruction: 0xf3640075 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2bc0075 │ │ │ │ │ │ │ │ 0028b6cc : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69179,15 +69179,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - usat r0, #25, r8, lsl #1 │ │ │ │ + usat r0, #25, r0, asr #1 │ │ │ │ @ instruction: 0xf2500075 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ sub.w r0, r8, #117 @ 0x75 │ │ │ │ │ │ │ │ 0028b7e0 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69279,15 +69279,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2740059 │ │ │ │ + @ instruction: 0xf28c0059 │ │ │ │ @ instruction: 0xf13c0075 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors.w r0, r4, #117 @ 0x75 │ │ │ │ │ │ │ │ 0028b8f4 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69379,15 +69379,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - sbc.w r0, r0, #89 @ 0x59 │ │ │ │ + sbcs.w r0, r8, #89 @ 0x59 │ │ │ │ bic.w r0, r8, #117 @ 0x75 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ vmvn.i32 q0, #5 @ 0x00000005 │ │ │ │ │ │ │ │ 0028ba08 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69479,15 +69479,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - orr.w r0, ip, #89 @ 0x59 │ │ │ │ + orn r0, r4, #89 @ 0x59 │ │ │ │ vqadd.s16 q0, q2, │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ mcr 0, 3, r0, cr12, cr5, {3} │ │ │ │ │ │ │ │ 0028bb1c : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69579,15 +69579,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - vqadd.s64 q0, q4, │ │ │ │ + vqadd.s16 q8, q0, │ │ │ │ mcr 0, 0, r0, cr0, cr5, {3} │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 0, cr0, [r8, #-468] @ 0xfffffe2c │ │ │ │ │ │ │ │ 0028bc30 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69679,15 +69679,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mcr 0, 1, r0, cr4, cr9, {2} │ │ │ │ + mrc 0, 1, r0, cr12, cr9, {2} │ │ │ │ stcl 0, cr0, [ip], #468 @ 0x1d4 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ mcrr 0, 7, r0, r4, cr5 │ │ │ │ │ │ │ │ 0028bd44 : │ │ │ │ sub sp, #8 │ │ │ │ @@ -69779,15 +69779,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r0, #-356] @ 0xfffffe9c │ │ │ │ + stc 0, cr0, [r8, #-356]! @ 0xfffffe9c │ │ │ │ rsbs r0, r8, r5, ror #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb300075 │ │ │ │ │ │ │ │ 0028be58 : │ │ │ │ movs r3, #0 │ │ │ │ @@ -70182,20 +70182,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 259290 │ │ │ │ b.n 28c22c │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r6, {r0, r3, r4, r6} │ │ │ │ - stmia.w r0!, {r0, r3, r4, r6} │ │ │ │ + ldmdb lr, {r0, r3, r4, r6} │ │ │ │ + ldmia.w r8!, {r0, r3, r4, r6} │ │ │ │ b.n 28c104 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xe83e0059 │ │ │ │ - stmia r5!, {r1, r4} │ │ │ │ + @ instruction: 0xe8560059 │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c268 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70295,23 +70295,23 @@ │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ b.n 28c10c │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28c344 │ │ │ │ + b.n 28c374 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 28c27c │ │ │ │ + b.n 28c2ac │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28bfe4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28c1c4 │ │ │ │ + b.n 28c1f4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c388 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70412,25 +70412,25 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 259290 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28c240 │ │ │ │ + b.n 28c270 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28bfe0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28c15c │ │ │ │ + b.n 28c18c │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28beb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28c098 │ │ │ │ + b.n 28c0c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r1, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c4b0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -70530,23 +70530,23 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1656 @ 0x678 │ │ │ │ blx 259290 │ │ │ │ b.n 28bec4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28c0fc │ │ │ │ + b.n 28c12c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 28c034 │ │ │ │ + b.n 28c064 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28cda0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28bf78 │ │ │ │ + b.n 28bfa8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c5d0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -70641,21 +70641,21 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1672 @ 0x688 │ │ │ │ blx 259290 │ │ │ │ b.n 28cd88 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 28bfd0 │ │ │ │ + b.n 28c000 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 28cc78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28ce60 │ │ │ │ + b.n 28ce90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028c6e0 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -70749,22 +70749,22 @@ │ │ │ │ blx 259290 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 28cc60 │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 28cb84 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 28cd50 │ │ │ │ + b.n 28cd80 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - itet hi │ │ │ │ - lslhi r3, r1, #1 │ │ │ │ + ittt ge │ │ │ │ + lslge r3, r1, #1 │ │ │ │ │ │ │ │ 0028c7e8 : │ │ │ │ - pushls {r4, r5, r6, lr} │ │ │ │ - movhi.w ip, #4096 @ 0x1000 │ │ │ │ + pushge {r4, r5, r6, lr} │ │ │ │ + movge.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ubfx ip, r0, #10, #5 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r2, r0, #15 │ │ │ │ ubfx r3, r0, #0, #10 │ │ │ │ cmp.w ip, #0 │ │ │ │ @@ -70996,25 +70996,25 @@ │ │ │ │ ldr r1, [pc, #36] @ (28cacc ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - b.n 28cf40 │ │ │ │ + b.n 28cf70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 28cadc │ │ │ │ + b.n 28cb0c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r6, pc} │ │ │ │ + pop {r3, r4, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r2, r3, r4, r6, pc} │ │ │ │ + pop {r2, r4, r5, r6, pc} │ │ │ │ lsls r3, r1, #1 │ │ │ │ - svc 208 @ 0xd0 │ │ │ │ + svc 232 @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - pop {r2, r5, r7} │ │ │ │ + pop {r2, r3, r4, r5, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028cad0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -71187,31 +71187,31 @@ │ │ │ │ rsb ip, ip, #3221225472 @ 0xc0000000 │ │ │ │ umull ip, r9, ip, r0 │ │ │ │ add r0, sp, #24 │ │ │ │ adds.w sl, ip, ip │ │ │ │ str.w sl, [sp] │ │ │ │ adc.w r9, r9, r9 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r1, sp, #8 │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ add r0, sp, #24 │ │ │ │ strd sl, r9, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov.w r2, #3221225472 @ 0xc0000000 │ │ │ │ add r1, sp, #16 │ │ │ │ negs r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r0, sp, #24 │ │ │ │ sbc.w r3, r2, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ subs r2, #2 │ │ │ │ adc.w r1, r1, #4294967295 @ 0xffffffff │ │ │ │ lsrs r2, r2, #9 │ │ │ │ orr.w r2, r2, r1, lsl #23 │ │ │ │ lsrs r1, r1, #9 │ │ │ │ @@ -71349,33 +71349,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ble.n 28cf14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - udf #100 @ 0x64 │ │ │ │ + udf #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 28ce94 │ │ │ │ + udf #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 28ce60 │ │ │ │ + bgt.n 28ce90 │ │ │ │ lsls r1, r3, #1 │ │ │ │ blt.n 28cddc │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bgt.n 28cedc │ │ │ │ + bgt.n 28cf0c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb8f0 │ │ │ │ + cbnz r0, 28ceaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bgt.n 28ceb0 │ │ │ │ + bgt.n 28cee0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cbnz r4, 28cebc │ │ │ │ + cbnz r4, 28cec2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r0, 28cec8 │ │ │ │ + cbnz r0, 28cece │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028ceb4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -71610,25 +71610,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #32] @ (28d198 ) │ │ │ │ mov.w r2, #302 @ 0x12e │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - blt.n 28d27c │ │ │ │ + blt.n 28d0ac │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 28d20c │ │ │ │ + bls.n 28d23c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cpsid i │ │ │ │ + @ instruction: 0xb68a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bls.n 28d19c │ │ │ │ + bls.n 28d1cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r4, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028d19c : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -71719,59 +71719,59 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r7, r7 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ vldr d7, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ ldrd r6, r7, [sp, #72] @ 0x48 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r9, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ movs r2, #0 │ │ │ │ ldrd r7, r1, [sp, #96] @ 0x60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ ldrd r6, r3, [sp, #88] @ 0x58 │ │ │ │ adds r7, r7, r7 │ │ │ │ adcs.w sl, r1, r1 │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ @@ -71792,38 +71792,38 @@ │ │ │ │ vstr d8, [sp, #128] @ 0x80 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r7, sl, [sp] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r3, fp │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ mov r0, r8 │ │ │ │ strd r7, sl, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ strd r6, r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r0, [sp, #176] @ 0xb0 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r6, r7, [sp, #168] @ 0xa8 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldr r4, [sp, #180] @ 0xb4 │ │ │ │ @@ -71879,33 +71879,33 @@ │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r6, r7, [sp, #96] @ 0x60 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ ldrd r1, r0, [sp, #48] @ 0x30 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ mov r2, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, r7, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov r3, fp │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r4, [sp, #176] @ 0xb0 │ │ │ │ ldr r6, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldrd r1, r5, [sp, #168] @ 0xa8 │ │ │ │ adds r6, r6, r4 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ ldrd r2, r3, [sp, #152] @ 0x98 │ │ │ │ @@ -71965,53 +71965,53 @@ │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ subs r7, r7, r3 │ │ │ │ mov r3, r5 │ │ │ │ sbc.w r4, r4, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldrd r1, r0, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r7 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, fp, [sp] │ │ │ │ movs r4, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r5, [sp, #176] @ 0xb0 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #168] @ 0xa8 │ │ │ │ adds r0, r0, r5 │ │ │ │ ldr r7, [sp, #164] @ 0xa4 │ │ │ │ mov r8, ip │ │ │ │ b.n 28d5f4 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ bvc.n 28d4f4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 28d5dc │ │ │ │ + bhi.n 28d60c │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r5, [sp, #180] @ 0xb4 │ │ │ │ mov.w lr, #0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ adcs r7, r5 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ it cs │ │ │ │ @@ -72062,15 +72062,15 @@ │ │ │ │ mov.w r4, r4, lsr #13 │ │ │ │ mov r2, r6 │ │ │ │ orr.w r4, r4, r5, lsl #19 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc.w r7, r7, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r1, r2, [sp, #112] @ 0x70 │ │ │ │ lsrs r5, r5, #13 │ │ │ │ ldrd ip, r0, [sp, #104] @ 0x68 │ │ │ │ orr.w r5, r5, r7, lsl #19 │ │ │ │ movs r3, #0 │ │ │ │ lsrs r7, r7, #13 │ │ │ │ negs r1, r1 │ │ │ │ @@ -72586,33 +72586,33 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ blx 259290 │ │ │ │ beq.n 28dbf0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 28dc4c │ │ │ │ + beq.n 28dc7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, sp, #216 @ 0xd8 │ │ │ │ + add r5, sp, #312 @ 0x138 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r5, sp, #328 @ 0x148 │ │ │ │ + add r5, sp, #424 @ 0x1a8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r3, r5, r6} │ │ │ │ + ldmia r6!, {r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #72 @ 0x48 │ │ │ │ + add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, sp, #600 @ 0x258 │ │ │ │ + add r3, sp, #696 @ 0x2b8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r6, {r4, r6} │ │ │ │ + ldmia r6, {r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #144 @ 0x90 │ │ │ │ + add r3, sp, #240 @ 0xf0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028dc68 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ @@ -72699,58 +72699,58 @@ │ │ │ │ adds r0, r0, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ adcs r6, r6 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ vldr d7, [sp, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ negs r2, r2 │ │ │ │ vstr d7, [sp] │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, fp │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ adcs r3, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, r8 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r0, fp │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ ldrd r6, r7, [sp, #80] @ 0x50 │ │ │ │ negs r2, r2 │ │ │ │ sbc.w r3, r4, r3 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldrd r6, r2, [sp, #104] @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r5, r7, [sp, #96] @ 0x60 │ │ │ │ adds r6, r6, r6 │ │ │ │ adcs r2, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -72774,42 +72774,42 @@ │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ add r0, sp, #184 @ 0xb8 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, sp, #152 @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #136 @ 0x88 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ strd r5, r7, [sp] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r2, r0, [sp, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ ldr r4, [sp, #184] @ 0xb8 │ │ │ │ ldrd lr, r7, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r4 │ │ │ │ ldr r5, [sp, #188] @ 0xbc │ │ │ │ ldrd r6, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -72866,33 +72866,33 @@ │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #160] @ 0xa0 │ │ │ │ vstr d8, [sp, #168] @ 0xa8 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ ldrd r8, r9, [sp, #104] @ 0x68 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ mov r3, sl │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, r9, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov.w r9, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ mov r2, r5 │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r5, [sp, #184] @ 0xb8 │ │ │ │ ldr r7, [sp, #168] @ 0xa8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldrd r1, r6, [sp, #176] @ 0xb0 │ │ │ │ adds r7, r7, r5 │ │ │ │ ldr r0, [sp, #172] @ 0xac │ │ │ │ ldrd r2, r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -72954,44 +72954,44 @@ │ │ │ │ sbc.w r5, r5, #0 │ │ │ │ vstr d8, [sp, #136] @ 0x88 │ │ │ │ mov.w r9, #0 │ │ │ │ vstr d8, [sp, #144] @ 0x90 │ │ │ │ vstr d8, [sp, #152] @ 0x98 │ │ │ │ vstr d8, [sp, #176] @ 0xb0 │ │ │ │ vstr d8, [sp, #184] @ 0xb8 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r0, fp │ │ │ │ strd r2, r4, [sp] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrd r1, r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ b.n 28e0ac │ │ │ │ ... │ │ │ │ ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r4, r5} │ │ │ │ + ldmia r5!, {r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ strd r3, sl, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldr r7, [sp, #184] @ 0xb8 │ │ │ │ ldr r2, [sp, #168] @ 0xa8 │ │ │ │ movs r0, #0 │ │ │ │ ldrd r6, r5, [sp, #176] @ 0xb0 │ │ │ │ adds r2, r2, r7 │ │ │ │ ldrd r3, r1, [sp, #160] @ 0xa0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -73049,15 +73049,15 @@ │ │ │ │ mov.w r3, r3, lsr #13 │ │ │ │ mov r2, r7 │ │ │ │ orr.w r5, r3, r6, lsl #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ sbc.w r8, r8, #0 │ │ │ │ - bl 71b228 │ │ │ │ + bl 71b238 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ lsrs r6, r6, #13 │ │ │ │ orr.w r6, r6, r8, lsl #19 │ │ │ │ mov.w r8, r8, lsr #13 │ │ │ │ ldrd lr, r0, [sp, #112] @ 0x70 │ │ │ │ negs r2, r2 │ │ │ │ mov.w r3, #0 │ │ │ │ @@ -73239,17 +73239,17 @@ │ │ │ │ blx 259290 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r4, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4} │ │ │ │ + stmia r7!, {r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #928 @ (adr r3, 28e72c ) │ │ │ │ + add r4, pc, #0 @ (adr r4, 28e38c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e38c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -73310,15 +73310,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r1, r3, r5, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e444 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -73384,15 +73384,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r2, r4} │ │ │ │ + stmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ stmia r4!, {r2, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ stmia r4!, {r3, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0028e508 : │ │ │ │ @@ -73422,19 +73422,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e560 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r4, r5} │ │ │ │ + stmia r5!, {r1, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #400 @ (adr r2, 28e6f0 ) │ │ │ │ + add r2, pc, #496 @ (adr r2, 28e750 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #512 @ (adr r2, 28e764 ) │ │ │ │ + add r2, pc, #608 @ (adr r2, 28e7c4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e564 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73460,19 +73460,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e5bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #32 @ (adr r2, 28e5dc ) │ │ │ │ + add r2, pc, #128 @ (adr r2, 28e63c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, pc, #144 @ (adr r2, 28e650 ) │ │ │ │ + add r2, pc, #240 @ (adr r2, 28e6b0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e5c0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73501,19 +73501,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (28e624 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #640 @ (adr r1, 28e8a4 ) │ │ │ │ + add r1, pc, #736 @ (adr r1, 28e904 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #752 @ (adr r1, 28e918 ) │ │ │ │ + add r1, pc, #848 @ (adr r1, 28e978 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e628 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73546,19 +73546,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28e698 ) │ │ │ │ ldr r0, [pc, #20] @ (28e69c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, pc, #152 @ (adr r1, 28e734 ) │ │ │ │ + add r1, pc, #248 @ (adr r1, 28e794 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r1, pc, #264 @ (adr r1, 28e7a8 ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 28e808 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e6a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -73579,19 +73579,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (28e6e4 ) │ │ │ │ ldr r0, [pc, #20] @ (28e6e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 28ea50 ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 28eab0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #984 @ (adr r0, 28eac4 ) │ │ │ │ + add r1, pc, #56 @ (adr r1, 28e724 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028e6ec : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -74564,17 +74564,17 @@ │ │ │ │ orrs.w r1, r3, r6 │ │ │ │ orr.w r7, r7, r0, lsl #31 │ │ │ │ mov.w r0, r0, lsr #1 │ │ │ │ bne.w 28efae │ │ │ │ b.n 28eee2 │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ - cbnz r0, 28f19c │ │ │ │ + cbnz r0, 28f1a2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028f19c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -74875,25 +74875,25 @@ │ │ │ │ bne.n 28f48c │ │ │ │ asrs r7, r6, #31 │ │ │ │ cbz r2, 28f50e │ │ │ │ @ instruction: 0xb668 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb75e │ │ │ │ + @ instruction: 0xb776 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb700 │ │ │ │ + @ instruction: 0xb718 │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r1, r2, r3, r4, lr} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - push {r1, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r7, lr} │ │ │ │ + push {r1, r2, r6, r7, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #456] @ 0x1c8 │ │ │ │ + str r3, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028f510 : │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -74967,15 +74967,15 @@ │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ ldr r2, [pc, #72] @ (28f614 ) │ │ │ │ ldr r1, [pc, #76] @ (28f618 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ str.w r4, [r0, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ cbz r3, 28f5ea │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -74990,24 +74990,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - pop {r3} │ │ │ │ + pop {r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [pc, #8] @ (28f628 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ add r5, sp, #496 @ 0x1f0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ │ │ │ │ 0028f62c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -75015,110 +75015,110 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ (28f684 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2a84 │ │ │ │ + bl 5d2a94 │ │ │ │ ldr.w ip, [pc, #56] @ 28f688 │ │ │ │ ldr r2, [pc, #56] @ (28f68c ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #56] @ (28f690 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [sp, #992] @ 0x3e0 │ │ │ │ + str r3, [sp, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r6, 28f6ea │ │ │ │ + cbnz r6, 28f6f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #928] @ 0x3a0 │ │ │ │ + str r3, [sp, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r6, r0] │ │ │ │ + ldrsh r6, [r1, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f694 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ bl 4e3eb8 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #44] @ 28f6dc │ │ │ │ ldr r2, [pc, #44] @ (28f6e0 ) │ │ │ │ movs r3, #30 │ │ │ │ ldr r1, [pc, #44] @ (28f6e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 28f726 │ │ │ │ + cbnz r6, 28f72c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #544] @ 0x220 │ │ │ │ + str r2, [sp, #640] @ 0x280 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r2, r7] │ │ │ │ + ldrb r6, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f6e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ bl 4e3f9c │ │ │ │ bl 2645e4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29c8 │ │ │ │ + bl 5d29d8 │ │ │ │ cbz r0, 28f750 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (28f768 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbz r3, 28f73c │ │ │ │ ldr r0, [pc, #64] @ (28f76c ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d2bd0 │ │ │ │ + b.w 5d2be0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -75130,22 +75130,22 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - strh r2, [r4, #30] │ │ │ │ + strh r2, [r7, #30] │ │ │ │ lsls r6, r2, #1 │ │ │ │ mrc2 15, 3, pc, cr13, cr15, {7} │ │ │ │ - rev16 r4, r7 │ │ │ │ + hlt 0x0014 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r1, [sp, #920] @ 0x398 │ │ │ │ + str r1, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028f77c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 28f78a │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ @@ -75161,25 +75161,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ bl 4e3eb8 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #80] @ (28f804 ) │ │ │ │ ldr r2, [pc, #84] @ (28f808 ) │ │ │ │ movs r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (28f80c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r3, [r3, #160] @ 0xa0 │ │ │ │ cbz r3, 28f7e0 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ cbz r3, 28f7e0 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -75199,99 +75199,99 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rev r6, r3 │ │ │ │ + rev r6, r6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #536] @ 0x218 │ │ │ │ + str r1, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r2, r3] │ │ │ │ + ldrb r4, [r5, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f810 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4e3eb8 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #60] @ 28f868 │ │ │ │ ldr r2, [pc, #60] @ (28f86c ) │ │ │ │ movs r3, #116 @ 0x74 │ │ │ │ ldr r1, [pc, #60] @ (28f870 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 28f854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r0, 28f894 │ │ │ │ + cbnz r0, 28f89a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0028f874 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 4e3eb8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #60] @ 28f8cc │ │ │ │ ldr r2, [pc, #60] @ (28f8d0 ) │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #60] @ (28f8d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ cbz r3, 28f8b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r4, 28f8de │ │ │ │ + cbnz r4, 28f8e4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #664] @ 0x298 │ │ │ │ + str r0, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r6, r7] │ │ │ │ + ldrb r4, [r1, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [pc, #16] @ (28f8ec ) │ │ │ │ ldr r2, [pc, #20] @ (28f8f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (28f8f4 ) │ │ │ │ @@ -75299,22 +75299,22 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ add sp, #448 @ 0x1c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #24] │ │ │ │ + ldrh r6, [r0, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #8] @ (28f904 ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r1, pc │ │ │ │ - b.w 718564 │ │ │ │ + b.w 718574 │ │ │ │ nop │ │ │ │ - ldrh r0, [r3, #24] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -75388,26 +75388,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 2595ac │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ - bl 72898c │ │ │ │ + bl 72899c │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2595a8 │ │ │ │ blx 25a0b0 │ │ │ │ ldr r1, [pc, #104] @ (28fa54 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #104] @ (28fa58 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ b.n 28f9a2 │ │ │ │ str r2, [r4, #4] │ │ │ │ b.n 28f986 │ │ │ │ ldr r2, [pc, #92] @ (28fa5c ) │ │ │ │ ldr r3, [pc, #96] @ (28fa60 ) │ │ │ │ ldr r1, [pc, #96] @ (28fa64 ) │ │ │ │ add r2, pc │ │ │ │ @@ -75432,44 +75432,44 @@ │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ ldr r0, [pc, #64] @ (28fa80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ add sp, #176 @ 0xb0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [sp, #256] @ 0x100 │ │ │ │ + ldr r7, [sp, #352] @ 0x160 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xb874 │ │ │ │ + @ instruction: 0xb88c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, #58] @ 0x3a │ │ │ │ + ldrh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb85e │ │ │ │ + @ instruction: 0xb876 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb844 │ │ │ │ + @ instruction: 0xb85c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r6, #56] @ 0x38 │ │ │ │ + ldrh r4, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r4, #58] @ 0x3a │ │ │ │ + ldrh r4, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #408] @ (28fc2c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -75572,58 +75572,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 707d10 │ │ │ │ + bl 707d20 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 28fb2a │ │ │ │ movs r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ blx 259b8c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 28fc16 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #172] @ (28fc54 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r0, [pc, #168] @ (28fc58 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 71e50c │ │ │ │ + bl 71e51c │ │ │ │ b.n 28fb38 │ │ │ │ ldr r3, [pc, #160] @ (28fc5c ) │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ ldr r4, [pc, #160] @ (28fc60 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #160] @ (28fc64 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #1 │ │ │ │ b.n 28fb58 │ │ │ │ ldr r3, [pc, #144] @ (28fc68 ) │ │ │ │ movs r2, #118 @ 0x76 │ │ │ │ ldr r4, [pc, #144] @ (28fc6c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #144] @ (28fc70 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 28fbd2 │ │ │ │ movs r0, #20 │ │ │ │ blx 259278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ ldr r3, [r6, #0] │ │ │ │ @@ -75646,49 +75646,49 @@ │ │ │ │ mov r7, r0 │ │ │ │ b.n 28fba4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r6, sp, #712 @ 0x2c8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #58] @ 0x3a │ │ │ │ + ldrh r2, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r1, #60] @ 0x3c │ │ │ │ + ldrh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r5, sp, #960 @ 0x3c0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrh r0, [r2, #56] @ 0x38 │ │ │ │ + ldrh r0, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #56] @ 0x38 │ │ │ │ + ldrh r6, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb6b4 │ │ │ │ + @ instruction: 0xb6cc │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r3, #52] @ 0x34 │ │ │ │ + ldrh r6, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb698 │ │ │ │ + @ instruction: 0xb6b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r4, #52] @ 0x34 │ │ │ │ + ldrh r2, [r7, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #44] @ 0x2c │ │ │ │ + ldrh r6, [r3, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {} │ │ │ │ + stmia r4!, {r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #64] @ (28fccc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -75709,23 +75709,23 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 28f908 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ add.w r0, r4, #76 @ 0x4c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 718564 │ │ │ │ + b.w 718574 │ │ │ │ nop │ │ │ │ add r4, sp, #728 @ 0x2d8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, #38] @ 0x26 │ │ │ │ + ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028fcdc : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -75762,15 +75762,15 @@ │ │ │ │ ldr r0, [r0, r3] │ │ │ │ movs r3, #0 │ │ │ │ mul.w r2, ip, r2 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, lr, r2 │ │ │ │ eor.w r2, r2, r2, lsr #16 │ │ │ │ - bl 7250e4 │ │ │ │ + bl 7250f4 │ │ │ │ cbz r0, 28fd84 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -75786,19 +75786,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ add r4, sp, #224 @ 0xe0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r6, r7} │ │ │ │ + push {r1, lr} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r0, #180 @ 0xb4 │ │ │ │ + cmp r0, #204 @ 0xcc │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r3, #30] │ │ │ │ + ldrh r0, [r6, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028fdb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -75815,31 +75815,31 @@ │ │ │ │ ldr r0, [pc, #116] @ (28fe50 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [pc, #116] @ (28fe54 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 71f3c4 │ │ │ │ + bl 71f3d4 │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ add r6, pc │ │ │ │ - bl 72142c │ │ │ │ + bl 72143c │ │ │ │ cbz r0, 28fe3e │ │ │ │ ldr r3, [pc, #92] @ (28fe58 ) │ │ │ │ mov r2, r7 │ │ │ │ strd r8, r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (28fe5c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 720df4 │ │ │ │ + bl 720e04 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7211a0 │ │ │ │ + bl 7211b0 │ │ │ │ ldr r2, [pc, #72] @ (28fe60 ) │ │ │ │ ldr r3, [pc, #52] @ (28fe4c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -75856,15 +75856,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #512 @ 0x200 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r3, sp, #368 @ 0x170 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ @@ -75942,27 +75942,27 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ bl 28f908 │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 718564 │ │ │ │ + b.w 718574 │ │ │ │ b.n 2900d0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ add r2, sp, #832 @ 0x340 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldc2 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ - ldrh r6, [r3, #18] │ │ │ │ + ldrh r6, [r6, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0028ff48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -76012,15 +76012,15 @@ │ │ │ │ beq.w 290270 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ ldr.w r0, [r9] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r6 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r6, #8] │ │ │ │ - bl 728928 │ │ │ │ + bl 728938 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b0fc │ │ │ │ movs r1, #2 │ │ │ │ str r4, [r5, #72] @ 0x48 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ @@ -76119,15 +76119,15 @@ │ │ │ │ strb.w r3, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 290212 │ │ │ │ ldr r1, [pc, #464] @ (2902d4 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ add.w r0, r7, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ - bl 718564 │ │ │ │ + bl 718574 │ │ │ │ ldrd r3, r2, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 28ffc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 28ffc2 │ │ │ │ ldr r6, [r4, #0] │ │ │ │ @@ -76140,18 +76140,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r7, #1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72898c │ │ │ │ + bl 72899c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #396] @ (2902e4 ) │ │ │ │ ldr r3, [pc, #348] @ (2902b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76177,15 +76177,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25b304 │ │ │ │ b.n 290146 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ @@ -76195,43 +76195,43 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #312] @ (2902fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2901a4 │ │ │ │ ldr r2, [pc, #300] @ (290300 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #300] @ (290304 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movs r2, #203 @ 0xcb │ │ │ │ ldr r1, [pc, #292] @ (290308 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2901a4 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ blx 25a0b0 │ │ │ │ ldr r3, [pc, #276] @ (29030c ) │ │ │ │ movs r2, #209 @ 0xd1 │ │ │ │ ldr r1, [pc, #276] @ (290310 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #276] @ (290314 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, sl │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2901a4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r6, r7 │ │ │ │ ldr r2, [pc, #256] @ (290318 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, sl │ │ │ │ @@ -76241,21 +76241,21 @@ │ │ │ │ ldr r4, [pc, #248] @ (290320 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldrb.w r3, [r5, #77] @ 0x4d │ │ │ │ cbz r3, 290274 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 718564 │ │ │ │ + bl 718574 │ │ │ │ b.n 29014e │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r2, #2 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [pc, #204] @ (290324 ) │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -76263,25 +76263,25 @@ │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r3, [pc, #200] @ (290328 ) │ │ │ │ movs r2, #215 @ 0xd7 │ │ │ │ ldr r1, [pc, #200] @ (29032c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2901a4 │ │ │ │ movs r7, #0 │ │ │ │ b.n 29014e │ │ │ │ ldrd r0, r1, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 28fe64 │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r6, #76 @ 0x4c │ │ │ │ - bl 718564 │ │ │ │ + bl 718574 │ │ │ │ b.n 29014e │ │ │ │ ldrd r3, r0, [r5, #8] │ │ │ │ b.n 290066 │ │ │ │ ldr r3, [pc, #152] @ (290330 ) │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ ldr r4, [pc, #152] @ (290334 ) │ │ │ │ ldr r1, [pc, #156] @ (290338 ) │ │ │ │ @@ -76297,75 +76297,75 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #888 @ 0x378 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #24] │ │ │ │ + ldrh r4, [r5, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r0, #26] │ │ │ │ + ldrh r2, [r3, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r4, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #8] │ │ │ │ + ldrh r6, [r6, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r4, #2] │ │ │ │ + ldrh r0, [r7, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbz r6, 2902ec │ │ │ │ + cbz r6, 2902f2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r1, #14] │ │ │ │ + ldrh r0, [r4, #14] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r4, [r6, #0] │ │ │ │ + ldrh r4, [r1, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r7, pc, #976 @ (adr r7, 2906b8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + cbz r0, 2902ec │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r5, #10] │ │ │ │ + ldrh r2, [r0, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r2, #62] @ 0x3e │ │ │ │ + strh r6, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub sp, #208 @ 0xd0 │ │ │ │ + sub sp, #304 @ 0x130 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r4, #60] @ 0x3c │ │ │ │ + strh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - sub sp, #88 @ 0x58 │ │ │ │ + sub sp, #184 @ 0xb8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r0, #60] @ 0x3c │ │ │ │ + strh r6, [r3, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r0, #12] │ │ │ │ + ldrh r2, [r3, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, #18] │ │ │ │ + ldrh r0, [r2, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #328 @ 0x148 │ │ │ │ + add sp, #424 @ 0x1a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r5, #10] │ │ │ │ + ldrh r0, [r0, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r0, #56] @ 0x38 │ │ │ │ + strh r4, [r3, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r0, r2] │ │ │ │ + strb r2, [r3, r2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029033c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -76414,19 +76414,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bl 25bdf8 │ │ │ │ add r5, pc, #1016 @ (adr r5, 2907ac ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #176 @ 0xb0 │ │ │ │ + add r7, sp, #272 @ 0x110 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r4, #10] │ │ │ │ + ldrh r6, [r7, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002903c4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -76475,19 +76475,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bl 25bdf8 │ │ │ │ add r5, pc, #472 @ (adr r5, 290614 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r3, #6] │ │ │ │ + ldrh r6, [r6, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r6, #6] │ │ │ │ + ldrh r2, [r1, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029044c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -76499,32 +76499,32 @@ │ │ │ │ ldr r1, [pc, #108] @ (2904d4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #92] @ (2904d8 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r4, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 70e620 │ │ │ │ + bl 70e630 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 73d2d8 │ │ │ │ + bl 73d2e8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cbz r0, 2904a0 │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ ldr r2, [pc, #56] @ (2904dc ) │ │ │ │ ldr r3, [pc, #44] @ (2904d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76539,17 +76539,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #936 @ (adr r4, 290878 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #6 │ │ │ │ + lsls r4, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r4, #48] @ 0x30 │ │ │ │ + strh r4, [r7, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r4, pc, #672 @ (adr r4, 290780 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002904e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76563,40 +76563,40 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (29058c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 290578 │ │ │ │ mov r1, sp │ │ │ │ - bl 73d1e4 │ │ │ │ + bl 73d1f4 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cbnz r0, 290572 │ │ │ │ cbz r7, 290544 │ │ │ │ ldr r6, [pc, #108] @ (290590 ) │ │ │ │ mov r4, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ sub.w r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 290526 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6ee2d4 │ │ │ │ + bl 6ee2e4 │ │ │ │ ldr r2, [pc, #72] @ (290594 ) │ │ │ │ ldr r3, [pc, #56] @ (290588 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76606,32 +76606,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 29054a │ │ │ │ ldr r0, [pc, #28] @ (290598 ) │ │ │ │ add r0, pc │ │ │ │ b.n 290512 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, pc, #344 @ (adr r4, 2906e0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #4 │ │ │ │ + lsls r6, r4, #4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ add r3, pc, #1016 @ (adr r3, 290990 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0029059c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -76646,15 +76646,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25a920 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 735974 │ │ │ │ + bl 735984 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2905fc │ │ │ │ ldr r2, [pc, #108] @ (290644 ) │ │ │ │ ldr r3, [pc, #104] @ (290640 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -76676,35 +76676,35 @@ │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ blx 2592ec │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cb60 │ │ │ │ b.n 290624 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7358b0 │ │ │ │ + bl 7358c0 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 73cb7c │ │ │ │ + bl 73cb8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29061c │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ b.n 2905d4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r3, pc, #600 @ (adr r3, 290898 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #464 @ (adr r3, 290818 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029064c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -76719,15 +76719,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25a920 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 735974 │ │ │ │ + bl 735984 │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2906b0 │ │ │ │ cmp r5, #3 │ │ │ │ beq.n 2906ea │ │ │ │ ldr r2, [pc, #156] @ (290728 ) │ │ │ │ ldr r3, [pc, #152] @ (290724 ) │ │ │ │ add r2, pc │ │ │ │ @@ -76751,31 +76751,31 @@ │ │ │ │ strd r3, r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ blx 2592ec │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 73cb50 │ │ │ │ + bl 73cb60 │ │ │ │ b.n 2906d8 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7358b0 │ │ │ │ + bl 7358c0 │ │ │ │ add r0, sp, #4 │ │ │ │ - bl 73cb7c │ │ │ │ + bl 73cb8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2906d0 │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ b.n 290688 │ │ │ │ ldr r2, [pc, #68] @ (290730 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 73592c │ │ │ │ + bl 73593c │ │ │ │ ldr r2, [pc, #60] @ (290734 ) │ │ │ │ ldr r3, [pc, #40] @ (290724 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -76783,64 +76783,64 @@ │ │ │ │ bne.n 29071c │ │ │ │ ldr r2, [pc, #44] @ (290738 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 73592c │ │ │ │ + b.w 73593c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #920 @ (adr r2, 290abc ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #768 @ (adr r2, 290a2c ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r3, #52] @ 0x34 │ │ │ │ + strh r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r4, 29073e │ │ │ │ + cbnz r4, 290744 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r2, pc, #328 @ (adr r2, 290880 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-316] @ 0xfffffec4 │ │ │ │ + ldc2 0, cr0, [r0, #-316]! @ 0xfffffec4 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #0 │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ movs r2, #4 │ │ │ │ blx 25b7a4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d4abc │ │ │ │ + bl 5d4acc │ │ │ │ cmp r0, r4 │ │ │ │ beq.n 2907cc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r3, [pc, #92] @ (2907d4 ) │ │ │ │ ldr r1, [pc, #92] @ (2907d8 ) │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r8, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #80] @ (2907dc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #2 │ │ │ │ - bl 5d2c9c │ │ │ │ + bl 5d2cac │ │ │ │ ldr r1, [pc, #68] @ (2907e0 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ add r1, pc │ │ │ │ blx 25a3c4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2907be │ │ │ │ @@ -76857,36 +76857,36 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 259004 │ │ │ │ ldr.w r8, [pc, #20] @ 2907e4 │ │ │ │ add r8, pc │ │ │ │ b.n 290770 │ │ │ │ - b.n 2903a0 │ │ │ │ + b.n 2903d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r2, #46] @ 0x2e │ │ │ │ + strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 290308 │ │ │ │ + b.n 290338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25ad18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -76920,20 +76920,20 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #144] @ (2908f4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ cbz r0, 2908da │ │ │ │ mov r1, sp │ │ │ │ - bl 692950 │ │ │ │ + bl 692960 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbz r1, 2908b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #104] @ (2908f8 ) │ │ │ │ ldr r3, [pc, #96] @ (2908f0 ) │ │ │ │ @@ -76956,40 +76956,40 @@ │ │ │ │ ldr r6, [pc, #68] @ (2908fc ) │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r2] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2908bc │ │ │ │ mov r0, r7 │ │ │ │ - bl 6e1eac │ │ │ │ + bl 6e1ebc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 290886 │ │ │ │ ldr r1, [pc, #36] @ (290900 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 29088c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #952 @ (adr r0, 290ca8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r2, #1 │ │ │ │ add r0, pc, #752 @ (adr r0, 290bec ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #36] @ 0x24 │ │ │ │ + strh r2, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290904 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -77003,42 +77003,42 @@ │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e804 │ │ │ │ + bl 70e814 │ │ │ │ ldr r1, [pc, #188] @ (2909f4 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #180] @ (2909f8 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #172] @ (2909fc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ cbnz r5, 2909a8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d5ac8 │ │ │ │ + bl 5d5ad8 │ │ │ │ cbz r0, 2909c4 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5d4960 │ │ │ │ + bl 5d4970 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #128] @ (290a00 ) │ │ │ │ ldr r3, [pc, #104] @ (2909ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -77052,59 +77052,59 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ - bl 70f838 │ │ │ │ + bl 70f848 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 290978 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ - bl 692b10 │ │ │ │ + bl 692b20 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 290978 │ │ │ │ ldr r2, [pc, #60] @ (290a04 ) │ │ │ │ movs r0, #3 │ │ │ │ ldr r3, [pc, #60] @ (290a08 ) │ │ │ │ ldr r1, [pc, #64] @ (290a0c ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r6, [sp, #4] │ │ │ │ add r0, sp, #16 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ - bl 71df14 │ │ │ │ + bl 71df24 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 290978 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r0, pc, #192 @ (adr r0, 290aac ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [sp, #224] @ 0xe0 │ │ │ │ + ldr r6, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r2, r4, r5} │ │ │ │ + stmia r1!, {r2, r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 290b40 │ │ │ │ + b.n 290b70 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - add r1, sp, #384 @ 0x180 │ │ │ │ + add r1, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r4, #28] │ │ │ │ + strh r2, [r7, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290a10 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -77117,26 +77117,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #192] @ (290b00 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 692b84 │ │ │ │ + bl 692b94 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 290ab8 │ │ │ │ cbz r3, 290a80 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 290ade │ │ │ │ @@ -77166,25 +77166,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 70fa8c │ │ │ │ + bl 70fa9c │ │ │ │ b.n 290a80 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 70fa2c │ │ │ │ + bl 70fa3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (290b08 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2590fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 290a5e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ (290b0c ) │ │ │ │ @@ -77197,27 +77197,27 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #280] @ 0x118 │ │ │ │ + ldr r5, [sp, #376] @ 0x178 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r0!, {r3, r4, r5} │ │ │ │ + stmia r0!, {r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r6, [sp, #768] @ 0x300 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - @ instruction: 0xf4b8004f │ │ │ │ - add r0, sp, #296 @ 0x128 │ │ │ │ + @ instruction: 0xf4d0004f │ │ │ │ + add r0, sp, #392 @ 0x188 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r4, #20] │ │ │ │ - lsls r3, r1, #1 │ │ │ │ strh r0, [r7, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ + strh r0, [r2, #22] │ │ │ │ + lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290b18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (290bb8 ) │ │ │ │ @@ -77228,21 +77228,21 @@ │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #140] @ (290bc0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ cbz r0, 290b92 │ │ │ │ add.w r1, sp, #11 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 5d5ac8 │ │ │ │ + bl 5d5ad8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 290ba6 │ │ │ │ ldrb.w r3, [sp, #11] │ │ │ │ cbnz r3, 290b9a │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -77260,40 +77260,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ mov r1, r0 │ │ │ │ b.n 290b62 │ │ │ │ ldr r1, [pc, #44] @ (290bc8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 290b6a │ │ │ │ ldr r1, [pc, #36] @ (290bcc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 290b6a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #248] @ 0xf8 │ │ │ │ + ldr r4, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r5, [sp, #888] @ 0x378 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strh r6, [r0, #18] │ │ │ │ + strh r6, [r3, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r2, #16] │ │ │ │ + strh r6, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290bd0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77305,19 +77305,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (290c44 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5d6ecc │ │ │ │ + bl 5d6edc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #56] @ (290c48 ) │ │ │ │ ldr r3, [pc, #44] @ (290c40 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -77336,15 +77336,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 290bc8 │ │ │ │ + b.n 290bf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290c4c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77358,19 +77358,19 @@ │ │ │ │ ldr r1, [pc, #88] @ (290cc0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 5d6fbc │ │ │ │ + bl 5d6fcc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #56] @ (290cc4 ) │ │ │ │ ldr r3, [pc, #44] @ (290cbc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -77389,15 +77389,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00290cc8 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 290cda │ │ │ │ @@ -77416,43 +77416,43 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ add r6, pc │ │ │ │ blx 25a920 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 735974 │ │ │ │ + bl 735984 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2cac │ │ │ │ + bl 5d2cbc │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 290d38 │ │ │ │ mov r4, r0 │ │ │ │ b.n 290d16 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 290d38 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d29c8 │ │ │ │ + bl 5d29d8 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 290d12 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73592c │ │ │ │ + bl 73593c │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 290d16 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 25a5fc │ │ │ │ nop │ │ │ │ - strh r4, [r2, #8] │ │ │ │ + strh r4, [r5, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290d48 : │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 290d5a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -77467,19 +77467,19 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r8, r2 │ │ │ │ blx 25a920 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 735974 │ │ │ │ + bl 735984 │ │ │ │ ldr r0, [pc, #68] @ (290dc4 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 692950 │ │ │ │ + bl 692960 │ │ │ │ mov r9, r0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 290db8 │ │ │ │ ldr r6, [pc, #56] @ (290dc8 ) │ │ │ │ add r6, pc │ │ │ │ b.n 290d98 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ @@ -77490,29 +77490,29 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blx 259660 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 290d94 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 73592c │ │ │ │ + bl 73593c │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 290d98 │ │ │ │ mov r0, r9 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6e1eac │ │ │ │ + b.w 6e1ebc │ │ │ │ nop │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r2, #4] │ │ │ │ + strh r4, [r5, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (290dd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r6, [sp, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -77521,48 +77521,48 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #76] @ (290e3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #64] @ (290e40 ) │ │ │ │ ldr r1, [pc, #64] @ (290e44 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #48] @ (290e48 ) │ │ │ │ ldr r3, [pc, #52] @ (290e4c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, pc, #384 @ (adr r5, 290fb8 ) │ │ │ │ + add r5, pc, #480 @ (adr r5, 291018 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r7, #0] │ │ │ │ + strh r2, [r2, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r2, #0] │ │ │ │ + strh r2, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r1, #2] │ │ │ │ + strh r2, [r4, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, #2] │ │ │ │ + strh r4, [r7, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -77575,15 +77575,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (290eb4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cbz r3, 290e92 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -77594,27 +77594,27 @@ │ │ │ │ ldr r1, [pc, #32] @ (290eb8 ) │ │ │ │ ldr r4, [pc, #32] @ (290ebc ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 290e7e │ │ │ │ nop │ │ │ │ - add r4, pc, #928 @ (adr r4, 291250 ) │ │ │ │ + add r5, pc, #0 @ (adr r5, 290eb0 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r2, #0] │ │ │ │ - lsls r3, r1, #1 │ │ │ │ strh r6, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r0, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ + strh r0, [r0, #2] │ │ │ │ + lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00290ec0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #400] @ (291064 ) │ │ │ │ @@ -77633,15 +77633,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add fp, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ ldr r3, [pc, #372] @ (29107c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #32] │ │ │ │ ldr.w r9, [fp, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -77723,15 +77723,15 @@ │ │ │ │ blx 25b798 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #180] @ (29108c ) │ │ │ │ ldrb.w r2, [sp, #41] @ 0x29 │ │ │ │ ldrb.w r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 290f62 │ │ │ │ blx 25a654 │ │ │ │ ldr r3, [pc, #160] @ (291090 ) │ │ │ │ ldr r6, [r4, #32] │ │ │ │ movs r2, #47 @ 0x2f │ │ │ │ ldr r4, [pc, #156] @ (291094 ) │ │ │ │ add r3, pc │ │ │ │ @@ -77739,15 +77739,15 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ str r0, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 290f8a │ │ │ │ ldr r3, [pc, #136] @ (29109c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -77755,15 +77755,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (291088 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 290f18 │ │ │ │ ldr r0, [pc, #112] @ (2910a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #32] │ │ │ │ b.n 290f18 │ │ │ │ ldr r3, [pc, #104] @ (2910a4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 290f84 │ │ │ │ @@ -77772,52 +77772,52 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 290f84 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [pc, #80] @ (2910a8 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 290f84 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - add r4, pc, #480 @ (adr r4, 291248 ) │ │ │ │ + add r4, pc, #576 @ (adr r4, 2912a8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r0, [r3, #30] │ │ │ │ + ldrb r0, [r6, #30] │ │ │ │ lsls r3, r1, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r2, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r3, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r3, pc, #360 @ (adr r3, 2911fc ) │ │ │ │ + add r3, pc, #456 @ (adr r3, 29125c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r5, #26] │ │ │ │ + ldrb r2, [r0, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrsb r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #26] │ │ │ │ + ldrb r0, [r2, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #28] │ │ │ │ + ldrb r0, [r1, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2910e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -77826,25 +77826,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2910f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 290ec0 │ │ │ │ nop │ │ │ │ - add r2, pc, #552 @ (adr r2, 291314 ) │ │ │ │ + add r2, pc, #648 @ (adr r2, 291374 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r0, [r5, #27] │ │ │ │ + ldrb r0, [r0, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002910f4 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -77856,15 +77856,15 @@ │ │ │ │ cbz r1, 291120 │ │ │ │ ldr r0, [pc, #40] @ (291138 ) │ │ │ │ adds r1, r2, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71f9a0 │ │ │ │ + b.w 71f9b0 │ │ │ │ strd r3, r0, [sp] │ │ │ │ ldr r0, [pc, #20] @ (29113c ) │ │ │ │ add r0, pc │ │ │ │ bl 45f3fc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r3, #0] │ │ │ │ @@ -77944,15 +77944,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 291200 │ │ │ │ ldr r0, [pc, #112] @ (291258 ) │ │ │ │ mov r1, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 291200 │ │ │ │ ldr r3, [pc, #84] @ (29124c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29121a │ │ │ │ movs r3, #1 │ │ │ │ @@ -77979,29 +77979,29 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2911fe │ │ │ │ ldr r0, [pc, #40] @ (29125c ) │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2911fe │ │ │ │ str r7, [sp, #696] @ 0x2b8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r5, #138 @ 0x8a │ │ │ │ lsls r3, r0, #2 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #25] │ │ │ │ + ldrb r2, [r3, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r6, #23] │ │ │ │ + ldrb r0, [r1, #24] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291260 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -78075,15 +78075,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #84] @ (291364 ) │ │ │ │ add r1, sp, #12 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 71f9d8 │ │ │ │ + bl 71f9e8 │ │ │ │ b.n 2912aa │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 291324 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 291298 │ │ │ │ ldr r3, [pc, #64] @ (291368 ) │ │ │ │ @@ -78113,25 +78113,25 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r4, #86 @ 0x56 │ │ │ │ lsls r3, r0, #2 │ │ │ │ str r6, [sp, #400] @ 0x190 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, #32 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - add r0, pc, #832 @ (adr r0, 2916ac ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 29170c ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r0, #19] │ │ │ │ + ldrb r2, [r3, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r3, #21] │ │ │ │ + ldrb r2, [r6, #21] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r0, pc, #736 @ (adr r0, 291658 ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 2916b8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291380 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -78197,15 +78197,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq.n 291430 │ │ │ │ adds r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 291414 │ │ │ │ adds r0, r7, #4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ - b.w 71f9b8 │ │ │ │ + b.w 71f9c8 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r5, [r0, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -78335,19 +78335,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29157c ) │ │ │ │ ldr r0, [pc, #20] @ (291580 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r2, [r0, #10] │ │ │ │ + ldrb r2, [r3, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r7, #12] │ │ │ │ + ldrb r6, [r2, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291584 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78392,15 +78392,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 45f04c │ │ │ │ cbz r0, 291620 │ │ │ │ ldr r0, [pc, #120] @ (291668 ) │ │ │ │ add r1, sp, #4 │ │ │ │ add r0, pc │ │ │ │ adds r0, #4 │ │ │ │ - bl 71f9d8 │ │ │ │ + bl 71f9e8 │ │ │ │ ldr r2, [pc, #112] @ (29166c ) │ │ │ │ ldr r3, [pc, #92] @ (291658 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -78427,15 +78427,15 @@ │ │ │ │ ldr r3, [pc, #64] @ (291678 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2915ba │ │ │ │ ldr r0, [pc, #60] @ (29167c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2915ba │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r3, [sp, #664] @ 0x298 │ │ │ │ @@ -78454,15 +78454,15 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r1, #12 │ │ │ │ lsls r3, r0, #2 │ │ │ │ adds r4, r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r1, 2916c2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #60] @ (2916d0 ) │ │ │ │ @@ -78547,21 +78547,21 @@ │ │ │ │ b.n 291724 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (291768 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (291778 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ nop │ │ │ │ ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -78574,51 +78574,51 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #72] @ (2917e4 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5d4f9c │ │ │ │ + bl 5d4fac │ │ │ │ ldr r3, [pc, #60] @ (2917e8 ) │ │ │ │ ldr r2, [pc, #64] @ (2917ec ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #60] @ (2917f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #5] │ │ │ │ + ldrb r4, [r6, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r5, #52] @ 0x34 │ │ │ │ + ldr r4, [r0, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2917fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71e960 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + b.w 71e970 │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, #16 │ │ │ │ @@ -78677,25 +78677,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 291870 │ │ │ │ ldr r0, [pc, #24] @ (2918b0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 291870 │ │ │ │ str r0, [sp, #912] @ 0x390 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #2] │ │ │ │ + ldrb r4, [r0, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ movs r3, #1 │ │ │ │ @@ -78733,26 +78733,26 @@ │ │ │ │ bne.n 2918f0 │ │ │ │ ldrd r2, r3, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ it eq │ │ │ │ cmpeq r2, r7 │ │ │ │ bne.n 291944 │ │ │ │ movs r0, #0 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ str r0, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ adds r2, r7, r0 │ │ │ │ adc.w r3, r4, r1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr r3, [pc, #56] @ (291980 ) │ │ │ │ strd r7, r4, [r5, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29191c │ │ │ │ ldr r3, [pc, #48] @ (291984 ) │ │ │ │ @@ -78764,29 +78764,29 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29191c │ │ │ │ ldr r0, [pc, #36] @ (29198c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29191c │ │ │ │ strb r4, [r0, #24] │ │ │ │ movs r4, #0 │ │ │ │ movw r7, #3000 @ 0xbb8 │ │ │ │ b.n 291910 │ │ │ │ str r0, [sp, #504] @ 0x1f8 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ blxns fp │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #31] │ │ │ │ + ldrb r2, [r2, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ sub sp, #28 │ │ │ │ @@ -78811,15 +78811,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2919c0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -78836,80 +78836,80 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r5, [r4, #0] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ mcr2 15, 5, pc, cr5, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #96] @ (291abc ) │ │ │ │ ldr r2, [pc, #100] @ (291ac0 ) │ │ │ │ movs r3, #13 │ │ │ │ ldr r1, [pc, #100] @ (291ac4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ cbz r0, 291a7a │ │ │ │ bl 291854 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cbz r0, 291a8e │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ cbz r0, 291aa8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2595a8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r4, #28] │ │ │ │ + strb r2, [r7, #28] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r6, #28] │ │ │ │ + strb r6, [r1, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (291c4c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -78918,21 +78918,21 @@ │ │ │ │ ldr r2, [pc, #372] @ (291c54 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [pc, #372] @ (291c58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r5, [r6, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 291c0a │ │ │ │ add.w r0, r4, #128 @ 0x80 │ │ │ │ - bl 72c244 │ │ │ │ + bl 72c254 │ │ │ │ str r5, [r4, #24] │ │ │ │ ldr r5, [pc, #340] @ (291c5c ) │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #32 │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ blx 259278 │ │ │ │ add r5, pc │ │ │ │ @@ -78941,45 +78941,45 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str r6, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 291be6 │ │ │ │ ldr r6, [pc, #296] @ (291c64 ) │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 291bb4 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5cf20c │ │ │ │ + bl 5cf21c │ │ │ │ cbnz r0, 291bb4 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbnz r3, 291b64 │ │ │ │ b.n 291b70 │ │ │ │ ldr.w r5, [r5, #136] @ 0x88 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cbz r3, 291b70 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 291b5a │ │ │ │ ldr r1, [pc, #244] @ (291c68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 291c16 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -79055,27 +79055,27 @@ │ │ │ │ ldr r3, [pc, #44] @ (291c70 ) │ │ │ │ add.w r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc │ │ │ │ str r2, [r3, #4] │ │ │ │ b.n 291b98 │ │ │ │ cmp r4, #104 @ 0x68 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r1, [sp, #368] @ 0x170 │ │ │ │ + ldr r1, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r3, #26] │ │ │ │ + strb r6, [r6, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 29169c │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #25] │ │ │ │ + strb r0, [r1, #26] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r7, #24] │ │ │ │ + strb r0, [r2, #25] │ │ │ │ lsls r3, r1, #1 │ │ │ │ b.n 291558 │ │ │ │ lsls r5, r6, #1 │ │ │ │ b.n 292448 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79090,28 +79090,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (291cc4 ) │ │ │ │ add.w ip, ip, #16 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #148 @ 0x94 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 708cec │ │ │ │ + b.w 708cfc │ │ │ │ nop │ │ │ │ - str r7, [sp, #712] @ 0x2c8 │ │ │ │ + str r7, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r2, #20] │ │ │ │ + strb r4, [r5, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 291d20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -79119,50 +79119,50 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r1, [pc, #68] @ (291d28 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r0, #144] @ 0x90 │ │ │ │ cbz r3, 291d0a │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d2f18 │ │ │ │ + b.w 5d2f28 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r7, [sp, #376] @ 0x178 │ │ │ │ + str r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r3, #18] │ │ │ │ + strb r6, [r6, #18] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 291d54 │ │ │ │ ldr r1, [pc, #56] @ (291d80 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbnz r0, 291d66 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r3, r0, [r4, #120] @ 0x78 │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, #16 │ │ │ │ @@ -79172,22 +79172,22 @@ │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #28] @ (291d88 ) │ │ │ │ add r0, pc │ │ │ │ add r0, r3 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ b.n 291d54 │ │ │ │ - strb r6, [r4, #17] │ │ │ │ + strb r6, [r7, #17] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #848] @ 0x350 │ │ │ │ + str r6, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r2, #16] │ │ │ │ + strb r4, [r5, #16] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cbz r0, 291dd8 │ │ │ │ ldr r2, [r0, #120] @ 0x78 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ cbz r2, 291de6 │ │ │ │ push {lr} │ │ │ │ @@ -79202,15 +79202,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 291dc4 │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c3b4 │ │ │ │ + b.w 72c3c4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -79219,22 +79219,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 72c3b4 │ │ │ │ + b.w 72c3c4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00291df0 : │ │ │ │ cbz r0, 291dfa │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 72c3b4 │ │ │ │ + b.w 72c3c4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291e04 : │ │ │ │ cbz r0, 291e50 │ │ │ │ @@ -79254,15 +79254,15 @@ │ │ │ │ ldr r2, [r3, #120] @ 0x78 │ │ │ │ ldrb r2, [r2, #12] │ │ │ │ cbnz r2, 291e3c │ │ │ │ mov r1, r2 │ │ │ │ add.w r0, r3, #128 @ 0x80 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72c3b4 │ │ │ │ + b.w 72c3c4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -79271,40 +79271,40 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ mov r1, r2 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - b.w 72c3b4 │ │ │ │ + b.w 72c3c4 │ │ │ │ nop │ │ │ │ │ │ │ │ 00291e68 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #128 @ 0x80 │ │ │ │ - bl 72c458 │ │ │ │ + bl 72c468 │ │ │ │ cbnz r0, 291e90 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #128 @ 0x80 │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72c250 │ │ │ │ - bl 72b5f8 │ │ │ │ + b.w 72c260 │ │ │ │ + bl 72b608 │ │ │ │ ldr r3, [pc, #12] @ (291ea4 ) │ │ │ │ ldr r1, [pc, #16] @ (291ea8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 72ab8c │ │ │ │ + bl 72ab9c │ │ │ │ b.n 291e80 │ │ │ │ - strb r2, [r5, #12] │ │ │ │ + strb r2, [r0, #13] │ │ │ │ lsls r3, r1, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ │ │ │ │ 00291eac : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -79350,31 +79350,31 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 291ee2 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr r3, [pc, #36] @ (291f78 ) │ │ │ │ movs r2, #182 @ 0xb6 │ │ │ │ ldr r1, [pc, #36] @ (291f7c ) │ │ │ │ ldr r0, [pc, #40] @ (291f80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ @@ -79385,25 +79385,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (291f88 ) │ │ │ │ ldr r0, [pc, #32] @ (291f8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - str r4, [sp, #928] @ 0x3a0 │ │ │ │ + str r5, [sp, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r0, #10] │ │ │ │ - lsls r3, r1, #1 │ │ │ │ strb r2, [r3, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [sp, #848] @ 0x350 │ │ │ │ + strb r2, [r6, #10] │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + str r4, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r0, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r7, #9] │ │ │ │ + strb r2, [r2, #10] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00291f90 : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00291f94 : │ │ │ │ @@ -79468,17 +79468,17 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - str r4, [sp, #376] @ 0x178 │ │ │ │ + str r4, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [sp, #272] @ 0x110 │ │ │ │ + str r4, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00292028 : │ │ │ │ cmp r2, #0 │ │ │ │ ble.n 292060 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -79527,19 +79527,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2920b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1356 @ 0x54c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r3, [sp, #656] @ 0x290 │ │ │ │ + str r3, [sp, #752] @ 0x2f0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r5, #5] │ │ │ │ + strb r0, [r0, #6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002920b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -79604,15 +79604,15 @@ │ │ │ │ bpl.n 2920e6 │ │ │ │ ldr r0, [pc, #64] @ (292198 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2920e6 │ │ │ │ ldr r3, [pc, #48] @ (29219c ) │ │ │ │ movw r2, #503 @ 0x1f7 │ │ │ │ ldr r1, [pc, #48] @ (2921a0 ) │ │ │ │ ldr r0, [pc, #48] @ (2921a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -79621,27 +79621,27 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrh r0, [r6, #2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #80] @ (2921dc ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, #4] │ │ │ │ + strb r6, [r2, #5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r4, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #3] │ │ │ │ + strb r0, [r6, #3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [sp, #824] @ 0x338 │ │ │ │ + str r2, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r5, #1] │ │ │ │ + strb r0, [r0, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r0, #4] │ │ │ │ + strb r6, [r3, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002921a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -79679,26 +79679,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2921c8 │ │ │ │ ldr r0, [pc, #28] @ (292228 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2921c8 │ │ │ │ nop │ │ │ │ strh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, #2] │ │ │ │ + strb r2, [r4, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029222c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -79733,25 +79733,25 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 292250 │ │ │ │ ldr r0, [pc, #24] @ (2922a0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 292250 │ │ │ │ strh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #0] │ │ │ │ + strb r0, [r1, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002922a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -79844,17 +79844,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #392] @ 0x188 │ │ │ │ + str r1, [sp, #488] @ 0x1e8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r3, #1 │ │ │ │ strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002923b4 : │ │ │ │ cbz r0, 2923ba │ │ │ │ b.w 291854 │ │ │ │ @@ -79978,29 +79978,29 @@ │ │ │ │ ldr r2, [pc, #52] @ (292518 ) │ │ │ │ addw r3, r3, #1436 @ 0x59c │ │ │ │ add r1, pc │ │ │ │ strd r8, r9, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #614 @ 0x266 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r6, #76] @ 0x4c │ │ │ │ + ldr r6, [r1, #80] @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r7, #92] @ 0x5c │ │ │ │ + ldr r0, [r2, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029251c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -80012,34 +80012,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #36] @ (292568 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r3, [pc, #28] @ (29256c ) │ │ │ │ mov.w r2, #668 @ 0x29c │ │ │ │ ldr r1, [pc, #24] @ (292570 ) │ │ │ │ ldr r0, [pc, #28] @ (292574 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1464 @ 0x5b8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r5, #54] @ 0x36 │ │ │ │ + ldrh r0, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [r6, #88] @ 0x58 │ │ │ │ + ldr r0, [r1, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292578 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -80126,28 +80126,28 @@ │ │ │ │ beq.w 292816 │ │ │ │ cmp r3, #2 │ │ │ │ beq.w 292780 │ │ │ │ ldr r6, [pc, #580] @ (292894 ) │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 292716 │ │ │ │ ldr r5, [pc, #564] @ (292898 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #564] @ (29289c ) │ │ │ │ mov r1, r6 │ │ │ │ add r5, pc │ │ │ │ add r5, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29269c │ │ │ │ ldr.w r1, [r0, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cbz r1, 29268c │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ cbz r2, 29268c │ │ │ │ @@ -80184,15 +80184,15 @@ │ │ │ │ ldr r1, [pc, #472] @ (2928a8 ) │ │ │ │ ldr r2, [pc, #476] @ (2928ac ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #579 @ 0x243 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r6, [pc, #460] @ (2928b0 ) │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 292826 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cbz r0, 29270c │ │ │ │ @@ -80212,27 +80212,27 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 291800 │ │ │ │ b.n 29264e │ │ │ │ ldr r6, [pc, #420] @ (2928bc ) │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29269c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ movs r3, #19 │ │ │ │ ldr r4, [pc, #404] @ (2928c0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #404] @ (2928c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #1552 @ 0x610 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 29bfb8 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 29bf54 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -80250,15 +80250,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #352] @ (2928d0 ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2926e0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 29264e │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb.w r2, [r5, #40] @ 0x28 │ │ │ │ @@ -80293,15 +80293,15 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #264] @ (2928dc ) │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #586 @ 0x24a │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2926e0 │ │ │ │ ldr r3, [pc, #248] @ (2928e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2925a2 │ │ │ │ ldr r3, [pc, #240] @ (2928e4 ) │ │ │ │ @@ -80310,15 +80310,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2925a2 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #228] @ (2928e8 ) │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2925a2 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29261e │ │ │ │ b.n 29275c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -80367,67 +80367,67 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ strh r0, [r0, #30] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #164 @ 0xa4 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r2, [r3, #52] @ 0x34 │ │ │ │ + ldr r2, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #44] @ 0x2c │ │ │ │ + ldrh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r2, [r1, #48] @ 0x30 │ │ │ │ + ldr r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r4, #72] @ 0x48 │ │ │ │ + ldr r4, [r7, #72] @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, #102 @ 0x66 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, #78 @ 0x4e │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, #70 @ 0x46 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r3, #68] @ 0x44 │ │ │ │ + ldr r2, [r6, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #34] @ 0x22 │ │ │ │ + ldrh r2, [r2, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r1, #32] │ │ │ │ + ldr r4, [r4, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r2, #60] @ 0x3c │ │ │ │ + ldr r2, [r5, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #52] @ 0x34 │ │ │ │ + ldr r0, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #30] │ │ │ │ + ldrh r6, [r1, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, #30] │ │ │ │ + ldrh r6, [r3, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r4, #20] │ │ │ │ + ldr r0, [r7, #20] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r7, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292900 : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, r3, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cbz r0, 292918 │ │ │ │ @@ -80449,15 +80449,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrd ip, lr, [r1, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ adds.w r2, r2, ip │ │ │ │ adc.w r3, lr, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ nop │ │ │ │ │ │ │ │ 0029294c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -80501,26 +80501,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29296e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ ldr r0, [pc, #28] @ (2929d0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 29296e │ │ │ │ ldrb r2, [r5, #31] │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #36] @ 0x24 │ │ │ │ + ldr r2, [r6, #36] @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002929d4 : │ │ │ │ cbz r0, 2929e0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ subs r0, #0 │ │ │ │ @@ -80549,19 +80549,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292a24 ) │ │ │ │ ldr r0, [pc, #20] @ (292a28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1612 @ 0x64c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r5, #16] │ │ │ │ + ldrh r6, [r0, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r1, #124] @ 0x7c │ │ │ │ + str r0, [r4, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [r4, #32] │ │ │ │ + ldr r2, [r7, #32] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292a2c : │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 292ac0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ @@ -80593,25 +80593,25 @@ │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ ldmia.w ip!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w ip, {r0, r1} │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ movs r0, #0 │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ negs r4, r6 │ │ │ │ movs r3, #0 │ │ │ │ and.w r4, r4, #1000 @ 0x3e8 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -80717,23 +80717,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (292bd4 ) │ │ │ │ ldr r0, [pc, #28] @ (292bd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1660 @ 0x67c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r3, #4] │ │ │ │ + ldrh r6, [r6, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, #4] │ │ │ │ + ldrh r6, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r4, #96] @ 0x60 │ │ │ │ + str r0, [r7, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r2, #8] │ │ │ │ + ldr r6, [r5, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292bdc : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -80914,15 +80914,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #100] @ (292dd0 ) │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r5, #24] │ │ │ │ strd r7, r8, [r0, #156] @ 0x9c │ │ │ │ strb.w r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 292db0 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ @@ -80950,19 +80950,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r2, #64] @ 0x40 │ │ │ │ + str r4, [r5, #64] @ 0x40 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292dd4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80974,15 +80974,15 @@ │ │ │ │ add r4, pc │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ ldr r7, [r5, #24] │ │ │ │ bl 2944fc │ │ │ │ mov r0, r6 │ │ │ │ bl 2944f0 │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ @@ -81012,19 +81012,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r2, #50] @ 0x32 │ │ │ │ + strh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r2, #56] @ 0x38 │ │ │ │ + str r4, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r7, #56] @ 0x38 │ │ │ │ + str r2, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292e60 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 292e6a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -81038,19 +81038,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292e94 ) │ │ │ │ ldr r0, [pc, #20] @ (292e98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1684 @ 0x694 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r6, [r7, #44] @ 0x2c │ │ │ │ + strh r6, [r2, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r3, #52] @ 0x34 │ │ │ │ + str r0, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r5, #92] @ 0x5c │ │ │ │ + str r2, [r0, #96] @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292e9c : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 292ea6 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -81064,19 +81064,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292ed0 ) │ │ │ │ ldr r0, [pc, #20] @ (292ed4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1704 @ 0x6a8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292ed8 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cbz r0, 292ee2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -81090,19 +81090,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (292f0c ) │ │ │ │ ldr r0, [pc, #20] @ (292f10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1724 @ 0x6bc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r6, [r0, #42] @ 0x2a │ │ │ │ + strh r6, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00292f14 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81398,19 +81398,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (2931ac ) │ │ │ │ ldr r0, [pc, #20] @ (2931b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1748 @ 0x6d4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r6, [r4, #20] │ │ │ │ + strh r6, [r7, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r0, #4] │ │ │ │ + str r0, [r3, #4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r2, #44] @ 0x2c │ │ │ │ + str r2, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002931b4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81423,18 +81423,18 @@ │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ blx 2592ec │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d545c │ │ │ │ + bl 5d546c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2931d2 │ │ │ │ ldr r3, [pc, #28] @ (293218 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81443,17 +81443,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldmia r6, {r2, r3, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - str r6, [r5, #40] @ 0x28 │ │ │ │ + str r6, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xfa040050 │ │ │ │ + @ instruction: 0xfa1c0050 │ │ │ │ asrs r6, r1, #21 │ │ │ │ lsls r3, r0, #2 │ │ │ │ │ │ │ │ 0029321c : │ │ │ │ strd r1, r2, [r0, #120] @ 0x78 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -81472,15 +81472,15 @@ │ │ │ │ ldr r5, [pc, #60] @ (29327c ) │ │ │ │ add r5, pc │ │ │ │ b.n 29324a │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 293262 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293244 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -81491,15 +81491,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldmia r5, {r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrsh r4, [r5, r5] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldmia r5!, {r2, r3, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00293284 : │ │ │ │ ldr r3, [pc, #28] @ (2932a4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -81544,27 +81544,27 @@ │ │ │ │ add r9, pc │ │ │ │ b.n 2932ea │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 29332a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d583c │ │ │ │ + bl 5d584c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r6, r0 │ │ │ │ bne.n 2932e4 │ │ │ │ ldr r1, [pc, #80] @ (293358 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d47b4 │ │ │ │ + bl 5d47c4 │ │ │ │ cmp sl, r0 │ │ │ │ bne.n 2932e4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -81582,36 +81582,36 @@ │ │ │ │ nop │ │ │ │ ldmia r5, {r1, r4, r5, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r1, #26] │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r3, [pc, #80] @ (29339c ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #10] │ │ │ │ + strh r4, [r0, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r0, #4] │ │ │ │ + str r2, [r3, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [pc, #80] @ (2933a8 ) │ │ │ │ + ldr r3, [pc, #176] @ (293408 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r3, r0] │ │ │ │ + str r2, [r6, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 0029335c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ bl 2f86ec │ │ │ │ mov r1, r4 │ │ │ │ - bl 5ce91c │ │ │ │ + bl 5ce92c │ │ │ │ cbz r0, 29339e │ │ │ │ mov r1, r5 │ │ │ │ bl 2932a8 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2933c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -81631,79 +81631,79 @@ │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1290 @ 0x50a │ │ │ │ - bl 71df14 │ │ │ │ + bl 71df24 │ │ │ │ b.n 29338a │ │ │ │ ldr r3, [pc, #44] @ (2933f4 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ (2933f8 ) │ │ │ │ ldr r1, [pc, #48] @ (2933fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ addw r3, r3, #1772 @ 0x6ec │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ movw r2, #1297 @ 0x511 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29338a │ │ │ │ nop │ │ │ │ - strh r0, [r3, #4] │ │ │ │ + strh r0, [r6, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb6be │ │ │ │ + @ instruction: 0xb6d6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r2, [r5, r0] │ │ │ │ + ldrsh r2, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r6, #2] │ │ │ │ + strh r4, [r1, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r7, #8] │ │ │ │ + str r2, [r2, #12] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r4, [r0, r0] │ │ │ │ + ldrsh r4, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293400 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #64] @ (293450 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 29343c │ │ │ │ ldr.w ip, [pc, #52] @ 293454 │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #48] @ (293458 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, r6] │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r6, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029345c : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ @@ -81714,67 +81714,67 @@ │ │ │ │ cbz r0, 293494 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #36] @ (2934a0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002934a4 : │ │ │ │ cbz r0, 2934d0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #64] @ (2934f8 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2934da │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #32] @ (2934fc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r4, [r6, r3] │ │ │ │ + ldrb r4, [r1, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + ldrsh r6, [r6, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293500 : │ │ │ │ cbz r0, 293516 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -81793,56 +81793,56 @@ │ │ │ │ ldr r1, [pc, #20] @ (293540 ) │ │ │ │ ldr r0, [pc, #20] @ (293544 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1808 @ 0x710 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r2, [r2, #28] │ │ │ │ + ldrb r2, [r5, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r5, r2] │ │ │ │ + ldrb r4, [r0, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r6, r2] │ │ │ │ + ldrb r6, [r1, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293548 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #312] @ (293694 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293608 │ │ │ │ ldr r4, [pc, #300] @ (293698 ) │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #300] @ (29369c ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ adds r1, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293660 │ │ │ │ ldr r2, [pc, #276] @ (2936a0 ) │ │ │ │ addw r4, r4, #1764 @ 0x6e4 │ │ │ │ ldr r1, [pc, #272] @ (2936a4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #264] @ (2936a8 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29363e │ │ │ │ ldr r7, [pc, #256] @ (2936ac ) │ │ │ │ @@ -81850,25 +81850,25 @@ │ │ │ │ adds r7, #16 │ │ │ │ b.n 2935ba │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29363e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr r2, [pc, #236] @ (2936b0 ) │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 2935b2 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r6, #144] @ 0x90 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 2935b2 │ │ │ │ ldr.w r1, [r0, #148] @ 0x94 │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -81881,36 +81881,36 @@ │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2592e8 │ │ │ │ ldr r4, [pc, #172] @ (2936b8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 293650 │ │ │ │ ldr r0, [pc, #164] @ (2936bc ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #164] @ (2936c0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 29bd2c │ │ │ │ cbz r0, 293650 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25b8c8 │ │ │ │ ldr.w r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 293634 │ │ │ │ ldr.w r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ b.n 293634 │ │ │ │ ldr r0, [pc, #112] @ (2936c4 ) │ │ │ │ ldr r1, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2592e8 │ │ │ │ @@ -81926,45 +81926,45 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr.w r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b.n 2935fa │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r6, [r1, #27] │ │ │ │ + ldrb r6, [r4, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r0, [pc, #376] @ (29381c ) │ │ │ │ + ldr r0, [pc, #472] @ (29387c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r0, r6] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r2, {r1, r2, r3, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r4, [r2, #26] │ │ │ │ + ldrb r4, [r5, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r7, r6] │ │ │ │ + ldrh r4, [r2, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r3, r3] │ │ │ │ + ldrsh r0, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r6, r7] │ │ │ │ + ldrsh r0, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsh r0, [r1, r2] │ │ │ │ + ldrsh r0, [r4, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r7, [sp, #328] @ 0x148 │ │ │ │ + str r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002936cc : │ │ │ │ cbz r0, 2936d2 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bx lr │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -81977,45 +81977,45 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #76] @ (293738 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 293716 │ │ │ │ ldr.w ip, [pc, #64] @ 29373c │ │ │ │ movs r3, #16 │ │ │ │ ldr r2, [pc, #60] @ (293740 ) │ │ │ │ mov r0, r4 │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - ldrh r6, [r7, r2] │ │ │ │ + ldrh r6, [r2, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r7, #20] │ │ │ │ + ldrb r4, [r2, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293744 : │ │ │ │ cbz r0, 293762 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29376e │ │ │ │ @@ -82197,28 +82197,28 @@ │ │ │ │ add r6, pc │ │ │ │ b.n 2938fa │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2939ca │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2938f2 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 2938f2 │ │ │ │ ldr r3, [pc, #292] @ (293a34 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #292] @ (293a38 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d583c │ │ │ │ + bl 5d584c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2938f2 │ │ │ │ ldr r3, [pc, #280] @ (293a3c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2939e6 │ │ │ │ @@ -82236,27 +82236,27 @@ │ │ │ │ ldr r1, [pc, #256] @ (293a48 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #16 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str.w r9, [r0, #148] @ 0x94 │ │ │ │ strd sl, fp, [r4, #120] @ 0x78 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 293978 │ │ │ │ ldr r3, [pc, #204] @ (293a34 ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [pc, #224] @ (293a4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ ldr r2, [pc, #212] @ (293a50 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add.w r2, r2, #1864 @ 0x748 │ │ │ │ bl 2922a4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -82269,15 +82269,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r1, r2 │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -82287,15 +82287,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 293a06 │ │ │ │ ldr r0, [pc, #132] @ (293a58 ) │ │ │ │ mov.w r6, #480 @ 0x1e0 │ │ │ │ mov.w r5, #640 @ 0x280 │ │ │ │ add r0, pc │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ mov r4, r0 │ │ │ │ b.n 293940 │ │ │ │ ldr r3, [pc, #116] @ (293a5c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29392c │ │ │ │ @@ -82303,66 +82303,66 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29392c │ │ │ │ ldr r0, [pc, #104] @ (293a64 ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29392c │ │ │ │ ldr r3, [pc, #96] @ (293a68 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2939d2 │ │ │ │ ldr r3, [pc, #76] @ (293a60 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2939d2 │ │ │ │ ldr r0, [pc, #80] @ (293a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2939d2 │ │ │ │ stmia r7!, {r2, r3, r4, r6} │ │ │ │ lsls r5, r6, #1 │ │ │ │ strb r4, [r6, #1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrb r0, [r3, #13] │ │ │ │ + ldrb r0, [r6, #13] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r7, r2] │ │ │ │ + ldr r6, [r2, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #80] @ (293a88 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #11] │ │ │ │ + ldrb r0, [r2, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r7, r0] │ │ │ │ + ldr r0, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r3, r1] │ │ │ │ + ldr r4, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r0, #11] │ │ │ │ + ldrb r2, [r3, #11] │ │ │ │ lsls r1, r3, #1 │ │ │ │ udf #85 @ 0x55 │ │ │ │ - vqshl.u64 , q0, #63 @ 0x3f │ │ │ │ + @ instruction: 0xffff57e8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r4, r3] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293a70 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82384,15 +82384,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (293b14 ) │ │ │ │ movs r2, #0 │ │ │ │ ldr r1, [pc, #108] @ (293b18 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ ldr r2, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #96] @ (293b1c ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1836 @ 0x72c │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ @@ -82419,33 +82419,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 293aa4 │ │ │ │ ldr r0, [pc, #40] @ (293b2c ) │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 293aa4 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #80] @ (293b68 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r1] │ │ │ │ + ldr r0, [r1, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r5, #5] │ │ │ │ + ldrb r4, [r0, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ movs r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r0] │ │ │ │ + ldrh r4, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293b30 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82457,15 +82457,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ add r6, pc │ │ │ │ b.n 293b54 │ │ │ │ ldr.w r4, [r4, #136] @ 0x88 │ │ │ │ cbz r4, 293b7c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 293b4e │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r0 │ │ │ │ ble.n 293b4e │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ adds r5, #1 │ │ │ │ @@ -82488,15 +82488,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ stmia r4!, {r4, r5, r6, r7} │ │ │ │ lsls r5, r6, #1 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293ba4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -82507,15 +82507,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ add r1, pc │ │ │ │ itee ne │ │ │ │ movne r7, #0 │ │ │ │ ldreq r3, [r0, #28] │ │ │ │ moveq r7, r3 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 293c22 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 293bf4 │ │ │ │ cbz r7, 293be0 │ │ │ │ ldrb r3, [r7, #4] │ │ │ │ and.w r3, r3, #3 │ │ │ │ @@ -82551,21 +82551,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (293c48 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1948 @ 0x79c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r6, [r5, r6] │ │ │ │ + strb r6, [r0, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293c4c : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ite eq │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ @@ -82645,19 +82645,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #1968 @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ lsrs r2, r5, #9 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r2, [r0, #29] │ │ │ │ + strb r2, [r3, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r3, r3] │ │ │ │ + strb r4, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293d1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -82704,54 +82704,54 @@ │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #92] @ (293dec ) │ │ │ │ adds r5, #4 │ │ │ │ ldr.w r3, [r9, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (293df0 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 71a340 │ │ │ │ + bl 71a350 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 293dc2 │ │ │ │ ldr r2, [pc, #64] @ (293df4 ) │ │ │ │ add r2, pc │ │ │ │ add r2, r3 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 293d60 │ │ │ │ cmp r5, r8 │ │ │ │ beq.n 293d64 │ │ │ │ b.n 293d52 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 293db0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r3, #64] @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r2, [r0, #28] │ │ │ │ + strb r2, [r3, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #7 │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r4, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [pc, #656] @ (294080 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r7] │ │ │ │ + ldrsb r0, [r3, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r6, r2, #6 │ │ │ │ lsls r3, r0, #2 │ │ │ │ │ │ │ │ 00293df8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -82810,54 +82810,54 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #176] @ (293f2c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ (293f30 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 71a340 │ │ │ │ + bl 71a350 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 293ed6 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [pc, #152] @ (293f34 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 293e34 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #124] @ (293f38 ) │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cbnz r0, 293ee2 │ │ │ │ ldr r2, [pc, #120] @ (293f3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #120] @ (293f40 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 293e98 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #88] @ (293f44 ) │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 293ec2 │ │ │ │ ldr r2, [pc, #80] @ (293f48 ) │ │ │ │ add r2, pc │ │ │ │ @@ -82881,33 +82881,33 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ ldr r0, [r2, #48] @ 0x30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [pc, #656] @ (2941c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r2, r3] │ │ │ │ + ldrsb r6, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r5, #2 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ lsls r6, r2, #1 │ │ │ │ - ldrsb r4, [r4, r2] │ │ │ │ + ldrsb r4, [r7, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r7, r3] │ │ │ │ + ldrsb r2, [r2, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r1, r3] │ │ │ │ + ldrsb r0, [r4, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r7, #20] │ │ │ │ + strb r2, [r2, #21] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, r3] │ │ │ │ + strh r4, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r0, r2] │ │ │ │ + ldrsb r6, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293f58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -82947,25 +82947,25 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #2024 @ 0x7e8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r2, #31 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r2, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r0, [r6, r7] │ │ │ │ + ldrsb r0, [r1, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r1, #18] │ │ │ │ + strb r4, [r4, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, r0] │ │ │ │ + strh r6, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r2, r1] │ │ │ │ + ldrsb r0, [r5, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00293fe0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -83005,23 +83005,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #2044 @ 0x7fc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ lsls r2, r2, #29 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r6, [r0, r0] │ │ │ │ + ldrsb r6, [r3, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r0, #16] │ │ │ │ + strb r6, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r2, r5] │ │ │ │ + strb r2, [r5, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294060 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -83048,30 +83048,30 @@ │ │ │ │ add r0, pc │ │ │ │ blx 259aac │ │ │ │ ldr r3, [pc, #140] @ (294130 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ b.n 2940ba │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ adds r4, #1 │ │ │ │ blx 259aac │ │ │ │ cmp r4, #8 │ │ │ │ beq.n 2940e6 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2940a8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71a340 │ │ │ │ + bl 71a350 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 294108 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2940a8 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -83087,36 +83087,36 @@ │ │ │ │ bne.n 294110 │ │ │ │ ldr r0, [pc, #60] @ (294138 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 259aa8 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 2940da │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [r2, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, r6] │ │ │ │ + strb r6, [r1, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r0, [r1, #12] │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsls r0, r0, #27 │ │ │ │ lsls r3, r0, #2 │ │ │ │ - strb r4, [r1, r3] │ │ │ │ + strb r4, [r4, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #220 @ 0xdc │ │ │ │ + cmp r7, #244 @ 0xf4 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r2, [pc, #656] @ (2943c4 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r4, [r3, r5] │ │ │ │ + strb r4, [r6, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3448] @ 0xd78 │ │ │ │ ldr r4, [pc, #532] @ (294364 ) │ │ │ │ sub.w sp, sp, #612 @ 0x264 │ │ │ │ @@ -83335,41 +83335,41 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ str r4, [r6, #124] @ 0x7c │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r1, r6] │ │ │ │ + strb r2, [r4, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r4, [r5, r6] │ │ │ │ + strb r4, [r0, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r7, r5] │ │ │ │ + strb r2, [r2, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #800] @ (2946a8 ) │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, #112] @ 0x70 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - strb r6, [r3, r2] │ │ │ │ + strb r6, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r4, #12] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r2, #12] │ │ │ │ + ldrh r2, [r5, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r5, r2] │ │ │ │ + strb r0, [r0, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r2, [r6, r1] │ │ │ │ + strb r2, [r1, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r2, [r7, r1] │ │ │ │ + strb r2, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002943a8 : │ │ │ │ ldrh r2, [r0, #2] │ │ │ │ ldr r3, [pc, #192] @ (29446c ) │ │ │ │ add r3, pc │ │ │ │ cmp r2, #0 │ │ │ │ @@ -83445,17 +83445,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (294794 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, r0] │ │ │ │ + strb r4, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, r0] │ │ │ │ + strb r6, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029447c : │ │ │ │ ldr r0, [pc, #4] @ (294484 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29413c │ │ │ │ nop │ │ │ │ @@ -83822,19 +83822,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (294804 ) │ │ │ │ ldr r0, [pc, #20] @ (294808 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r1, #36] @ 0x24 │ │ │ │ + strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, r3] │ │ │ │ + strh r6, [r7, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r6, r3] │ │ │ │ + strh r0, [r1, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029480c : │ │ │ │ cbz r0, 294812 │ │ │ │ b.w 2595a8 │ │ │ │ movs r0, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -83861,19 +83861,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29485c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r7, #32] │ │ │ │ + strh r2, [r2, #34] @ 0x22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, r2] │ │ │ │ + strh r4, [r5, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294860 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -83917,25 +83917,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2948e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r6, [r1, #30] │ │ │ │ + strh r6, [r4, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, r0] │ │ │ │ + strh r0, [r0, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r4, [r4, r1] │ │ │ │ + strh r4, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, r0] │ │ │ │ + strh r4, [r5, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r0, [r4, r1] │ │ │ │ + strh r0, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002948ec : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -83967,19 +83967,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29494c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, #26] │ │ │ │ + strh r2, [r4, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r7] │ │ │ │ + str r0, [r7, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294950 : │ │ │ │ cbz r0, 294960 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -83996,19 +83996,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29498c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, #24] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r6] │ │ │ │ + str r0, [r7, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294990 : │ │ │ │ cbz r0, 2949a0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84025,19 +84025,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2949cc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r1, #22] │ │ │ │ + strh r2, [r4, #22] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r4, r4] │ │ │ │ + str r4, [r7, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r4, r5] │ │ │ │ + str r0, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002949d0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84056,19 +84056,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (294a0c ) │ │ │ │ ldr r0, [pc, #20] @ (294a10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r4, [r0, #20] │ │ │ │ + strh r4, [r3, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r6, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r3, r4] │ │ │ │ + str r2, [r6, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294a14 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84087,19 +84087,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (294a50 ) │ │ │ │ ldr r0, [pc, #20] @ (294a54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r0, [r0, #18] │ │ │ │ + strh r0, [r3, #18] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r2, r3] │ │ │ │ + str r6, [r5, r3] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294a58 : │ │ │ │ cbz r0, 294a68 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84116,19 +84116,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (294a94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r2] │ │ │ │ + str r0, [r6, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294a98 : │ │ │ │ cbz r0, 294aa8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84145,19 +84145,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (294ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #14] │ │ │ │ + strh r2, [r3, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r4, [r3, r0] │ │ │ │ + str r4, [r6, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294ad8 : │ │ │ │ cbz r0, 294ae8 │ │ │ │ ldrd r0, r1, [r0, #64] @ 0x40 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -84173,19 +84173,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (294b14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #12] │ │ │ │ + strh r2, [r3, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #880] @ (294e84 ) │ │ │ │ + ldr r7, [pc, #976] @ (294ee4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r0, [r3, r0] │ │ │ │ + str r0, [r6, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294b18 : │ │ │ │ cbz r0, 294b28 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84202,19 +84202,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (294b54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r0, #10] │ │ │ │ + strh r2, [r3, #10] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #624] @ (294dc4 ) │ │ │ │ + ldr r7, [pc, #720] @ (294e24 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #864] @ (294eb8 ) │ │ │ │ + ldr r7, [pc, #960] @ (294f18 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294b58 : │ │ │ │ cbz r0, 294b68 │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84230,19 +84230,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294b90 ) │ │ │ │ ldr r0, [pc, #20] @ (294b94 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #368] @ (294d04 ) │ │ │ │ + ldr r7, [pc, #464] @ (294d64 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #600] @ (294df0 ) │ │ │ │ + ldr r7, [pc, #696] @ (294e50 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294b98 : │ │ │ │ cbz r0, 294ba8 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84258,19 +84258,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294bd0 ) │ │ │ │ ldr r0, [pc, #20] @ (294bd4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #296 @ 0x128 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, #6] │ │ │ │ + strh r2, [r3, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r7, [pc, #112] @ (294c44 ) │ │ │ │ + ldr r7, [pc, #208] @ (294ca4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #344] @ (294d30 ) │ │ │ │ + ldr r7, [pc, #440] @ (294d90 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294bd8 : │ │ │ │ cbz r0, 294be8 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84286,19 +84286,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294c10 ) │ │ │ │ ldr r0, [pc, #20] @ (294c14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, #4] │ │ │ │ + strh r2, [r3, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #880] @ (294f84 ) │ │ │ │ + ldr r6, [pc, #976] @ (294fe4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #88] @ (294c70 ) │ │ │ │ + ldr r7, [pc, #184] @ (294cd0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294c18 : │ │ │ │ cbz r0, 294c28 │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84314,19 +84314,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294c50 ) │ │ │ │ ldr r0, [pc, #20] @ (294c54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r2, [r0, #2] │ │ │ │ + strh r2, [r3, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #624] @ (294ec4 ) │ │ │ │ + ldr r6, [pc, #720] @ (294f24 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #856] @ (294fb0 ) │ │ │ │ + ldr r6, [pc, #952] @ (295010 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294c58 : │ │ │ │ cbz r0, 294c6a │ │ │ │ ldrb.w r0, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84343,19 +84343,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r0, #0] │ │ │ │ + strh r0, [r3, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #360] @ (294e00 ) │ │ │ │ + ldr r6, [pc, #456] @ (294e60 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #592] @ (294eec ) │ │ │ │ + ldr r6, [pc, #688] @ (294f4c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294c9c : │ │ │ │ cbz r0, 294cac │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84371,19 +84371,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294cd4 ) │ │ │ │ ldr r0, [pc, #20] @ (294cd8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r7, #30] │ │ │ │ + ldrb r6, [r2, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [pc, #96] @ (294d38 ) │ │ │ │ + ldr r6, [pc, #192] @ (294d98 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #328] @ (294e24 ) │ │ │ │ + ldr r6, [pc, #424] @ (294e84 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294cdc : │ │ │ │ cbz r0, 294cec │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84399,19 +84399,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (294d14 ) │ │ │ │ ldr r0, [pc, #20] @ (294d18 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #864] @ (295078 ) │ │ │ │ + ldr r5, [pc, #960] @ (2950d8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #72] @ (294d64 ) │ │ │ │ + ldr r6, [pc, #168] @ (294dc4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294d1c : │ │ │ │ cbz r0, 294d2e │ │ │ │ ldrb.w r0, [r0, #104] @ 0x68 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84428,19 +84428,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294d5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #28] │ │ │ │ + ldrb r4, [r2, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #600] @ (294fb4 ) │ │ │ │ + ldr r5, [pc, #696] @ (295014 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #832] @ (2950a0 ) │ │ │ │ + ldr r5, [pc, #928] @ (295100 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294d60 : │ │ │ │ cbz r0, 294d72 │ │ │ │ ldrb.w r0, [r0, #105] @ 0x69 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -84457,19 +84457,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294da0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #488 @ 0x1e8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #27] │ │ │ │ + ldrb r0, [r2, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #328] @ (294ee8 ) │ │ │ │ + ldr r5, [pc, #424] @ (294f48 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #560] @ (294fd4 ) │ │ │ │ + ldr r5, [pc, #656] @ (295034 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294da4 : │ │ │ │ cbz r0, 294db6 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84487,19 +84487,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294de4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #520 @ 0x208 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #26] │ │ │ │ + ldrb r4, [r1, #27] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [pc, #56] @ (294e1c ) │ │ │ │ + ldr r5, [pc, #152] @ (294e7c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #288] @ (294f08 ) │ │ │ │ + ldr r5, [pc, #384] @ (294f68 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294de8 : │ │ │ │ cbz r0, 294dfa │ │ │ │ str r1, [r0, #100] @ 0x64 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84517,19 +84517,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294e28 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #544 @ 0x220 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #25] │ │ │ │ + ldrb r0, [r1, #26] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #808] @ (295150 ) │ │ │ │ + ldr r4, [pc, #904] @ (2951b0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #16] @ (294e3c ) │ │ │ │ + ldr r5, [pc, #112] @ (294e9c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294e2c : │ │ │ │ cbz r0, 294e3e │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84547,19 +84547,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294e6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #572 @ 0x23c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #536] @ (295084 ) │ │ │ │ + ldr r4, [pc, #632] @ (2950e4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #768] @ (295170 ) │ │ │ │ + ldr r4, [pc, #864] @ (2951d0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294e70 : │ │ │ │ cbz r0, 294e84 │ │ │ │ strb.w r1, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -84577,19 +84577,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (294eb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #596 @ 0x254 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #23] │ │ │ │ + ldrb r4, [r7, #23] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [pc, #248] @ (294fac ) │ │ │ │ + ldr r4, [pc, #344] @ (29500c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #480] @ (295098 ) │ │ │ │ + ldr r4, [pc, #576] @ (2950f8 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294eb8 : │ │ │ │ cmp.w r0, #524 @ 0x20c │ │ │ │ bhi.n 294ecc │ │ │ │ ldr r3, [pc, #20] @ (294ed4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84597,15 +84597,15 @@ │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r4, [r6, #0] │ │ │ │ + strh r4, [r1, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294ed8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84632,15 +84632,15 @@ │ │ │ │ add.w r3, r2, r3, lsl #1 │ │ │ │ ldrh.w r0, [r3, #1084] @ 0x43c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 25be50 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ + ldrb r4, [r7, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294f2c : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi.n 294f40 │ │ │ │ ldr r3, [pc, #20] @ (294f48 ) │ │ │ │ add r3, pc │ │ │ │ @@ -84648,15 +84648,15 @@ │ │ │ │ ldrh.w r0, [r3, #1408] @ 0x580 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #31] │ │ │ │ + ldrb r2, [r3, #31] │ │ │ │ lsls r1, r3, #1 │ │ │ │ │ │ │ │ 00294f4c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84686,21 +84686,21 @@ │ │ │ │ ldr r0, [pc, #28] @ (294fac ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #1916 @ 0x77c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #30] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r4, #29] │ │ │ │ + ldrb r4, [r7, #29] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r3, [pc, #728] @ (295284 ) │ │ │ │ + ldr r3, [pc, #824] @ (2952e4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #784] @ (2952c0 ) │ │ │ │ + ldr r3, [pc, #880] @ (295320 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00294fb0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -84759,15 +84759,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 25be50 │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #28] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2950f6 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2950ce │ │ │ │ cmp r3, #1 │ │ │ │ @@ -84883,17 +84883,17 @@ │ │ │ │ blx r4 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2950be │ │ │ │ ldr r3, [r5, #0] │ │ │ │ b.n 29509e │ │ │ │ nop │ │ │ │ - ldrb r6, [r7, r1] │ │ │ │ + ldrb r6, [r2, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r4, [r5, r7] │ │ │ │ + ldrb r4, [r0, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ @@ -84975,24 +84975,24 @@ │ │ │ │ ldr r5, [r3, r2] │ │ │ │ b.n 295248 │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 29526c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 259660 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 295242 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldrb r3, [r0, r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 295242 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -85200,15 +85200,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (295470 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r6, [r1, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w lr, [pc, #116] @ 2954f8 │ │ │ │ @@ -85273,125 +85273,125 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #160] @ (2955c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #148] @ (2955c8 ) │ │ │ │ ldr r3, [pc, #148] @ (2955cc ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #148] @ (2955d0 ) │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #148] @ (2955d4 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r3, [pc, #140] @ (2955d8 ) │ │ │ │ ldr r2, [pc, #140] @ (2955dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #140] @ (2955e0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r3, [pc, #132] @ (2955e4 ) │ │ │ │ ldr r2, [pc, #136] @ (2955e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #136] @ (2955ec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r3, [pc, #128] @ (2955f0 ) │ │ │ │ ldr r2, [pc, #128] @ (2955f4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #128] @ (2955f8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r3, [pc, #120] @ (2955fc ) │ │ │ │ ldr r2, [pc, #124] @ (295600 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #124] @ (295604 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r3, [pc, #116] @ (295608 ) │ │ │ │ ldr r2, [pc, #116] @ (29560c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #116] @ (295610 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r3, [pc, #108] @ (295614 ) │ │ │ │ ldr r2, [pc, #112] @ (295618 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (29561c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d5ce8 │ │ │ │ - ldr r0, [r1, r0] │ │ │ │ + b.w 5d5cf8 │ │ │ │ + ldr r0, [r4, r0] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r1, #6 │ │ │ │ + subs r1, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #288 @ 0x120 │ │ │ │ + sub sp, #384 @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #26 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r1, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r3, r6, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - mov r2, r1 │ │ │ │ + mov r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r1, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, r0 │ │ │ │ + mov r4, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsls r7, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #190 @ 0xbe │ │ │ │ + adds r7, #214 @ 0xd6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r5, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r4, #18] │ │ │ │ + strb r4, [r7, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #212] @ (295708 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -85401,61 +85401,61 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2956d4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [pc, #188] @ (295714 ) │ │ │ │ ldr r6, [pc, #188] @ (295718 ) │ │ │ │ - bl 5deb1c │ │ │ │ + bl 5deb2c │ │ │ │ add r7, pc │ │ │ │ movs r3, #29 │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #168] @ (29571c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ad0 │ │ │ │ + bl 5e2ae0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ - bl 5decdc │ │ │ │ + bl 5decec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2956be │ │ │ │ movs r3, #29 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e3444 │ │ │ │ + bl 5e3454 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #29 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #112] @ (295720 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -85466,41 +85466,41 @@ │ │ │ │ ldr r2, [pc, #76] @ (295728 ) │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #495 @ 0x1ef │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - cmp r2, ip │ │ │ │ + cmp r2, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r0, [r6, r3] │ │ │ │ + ldrsb r0, [r1, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, sp │ │ │ │ + cmp ip, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r6, pc │ │ │ │ + cmp lr, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp sl, r2 │ │ │ │ + cmp sl, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp ip, r1 │ │ │ │ + cmp ip, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #184 @ 0xb8 │ │ │ │ + add r7, sp, #280 @ 0x118 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add lr, fp │ │ │ │ + add lr, lr │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29576c │ │ │ │ sub sp, #12 │ │ │ │ @@ -85508,29 +85508,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (295774 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (295778 ) │ │ │ │ ldrsh.w r1, [r3, #38] @ 0x26 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2592e8 │ │ │ │ - strb r6, [r4, r7] │ │ │ │ + strb r6, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, sl │ │ │ │ + add r0, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, ip │ │ │ │ + add r2, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r8, r4 │ │ │ │ + cmp r8, r7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2957bc │ │ │ │ sub sp, #12 │ │ │ │ @@ -85538,29 +85538,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (2957c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (2957c8 ) │ │ │ │ ldrsh.w r1, [r3, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2592e8 │ │ │ │ - strb r6, [r2, r6] │ │ │ │ + strb r6, [r5, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r0, r0 │ │ │ │ + add r0, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r2, r2 │ │ │ │ + add r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, sl │ │ │ │ + cmp r0, sp │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29580c │ │ │ │ sub sp, #12 │ │ │ │ @@ -85568,29 +85568,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (295814 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (295818 ) │ │ │ │ ldrsh.w r1, [r3, #34] @ 0x22 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2592e8 │ │ │ │ - strb r6, [r0, r5] │ │ │ │ + strb r6, [r3, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bics r0, r6 │ │ │ │ + mvns r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - mvns r2, r0 │ │ │ │ + mvns r2, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r0, r0 │ │ │ │ + cmp r0, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29585c │ │ │ │ sub sp, #12 │ │ │ │ @@ -85598,29 +85598,29 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #44] @ (295864 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #28] @ (295868 ) │ │ │ │ ldrsh.w r1, [r3, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2592e8 │ │ │ │ - strb r6, [r6, r3] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - muls r0, r4 │ │ │ │ + muls r0, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - muls r2, r6 │ │ │ │ + bics r2, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r8, r6 │ │ │ │ + add r8, r9 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 295918 │ │ │ │ sub sp, #16 │ │ │ │ @@ -85637,22 +85637,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (295924 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (295928 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713634 │ │ │ │ + bl 713644 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2958ca │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc.n 2958ea │ │ │ │ @@ -85663,15 +85663,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (295934 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #76] @ (295938 ) │ │ │ │ ldr r3, [pc, #48] @ (295920 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85683,29 +85683,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r5, r2] │ │ │ │ + strb r0, [r0, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ str r4, [r7, r2] │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r6, r1 │ │ │ │ + orrs r6, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmn r0, r7 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, r1] │ │ │ │ + strb r6, [r5, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - orrs r0, r7 │ │ │ │ + muls r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ str r6, [r3, r1] │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85724,22 +85724,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (2959f4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (2959f8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713634 │ │ │ │ + bl 713644 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29599a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc.n 2959ba │ │ │ │ @@ -85750,15 +85750,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (295a04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #661 @ 0x295 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #76] @ (295a08 ) │ │ │ │ ldr r3, [pc, #48] @ (2959f0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85770,29 +85770,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r3, r7] │ │ │ │ + strh r0, [r6, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [pc, #944] @ (295da0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r7 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - tst r0, r5 │ │ │ │ + negs r0, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r0, r6] │ │ │ │ + strh r6, [r3, r6] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, r3 │ │ │ │ + cmp r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rors r4, r5 │ │ │ │ + tst r4, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r7, [pc, #568] @ (295c44 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85811,22 +85811,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (295ac4 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (295ac8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713634 │ │ │ │ + bl 713644 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 295a6a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc.n 295a8a │ │ │ │ @@ -85837,15 +85837,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (295ad4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #639 @ 0x27f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #76] @ (295ad8 ) │ │ │ │ ldr r3, [pc, #48] @ (295ac0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85857,29 +85857,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r1, r4] │ │ │ │ + strh r0, [r4, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r7, [pc, #112] @ (295b30 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs r6, r5 │ │ │ │ + sbcs r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adcs r0, r3 │ │ │ │ + adcs r0, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strh r6, [r6, r2] │ │ │ │ + strh r6, [r1, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - rors r0, r7 │ │ │ │ + tst r0, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r3 │ │ │ │ + asrs r4, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r6, [pc, #760] @ (295dd4 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -85898,22 +85898,22 @@ │ │ │ │ ldr r1, [pc, #140] @ (295b94 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #132] @ (295b98 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713634 │ │ │ │ + bl 713644 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 295b3a │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ it cc │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc.n 295b5a │ │ │ │ @@ -85924,15 +85924,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (295ba4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #617 @ 0x269 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #76] @ (295ba8 ) │ │ │ │ ldr r3, [pc, #48] @ (295b90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -85944,29 +85944,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strh r0, [r7, r0] │ │ │ │ + strh r0, [r2, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r6, [pc, #304] @ (295cc0 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3 │ │ │ │ + lsls r6, r6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r1 │ │ │ │ + lsls r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r4, r7] │ │ │ │ + str r6, [r7, r7] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adcs r4, r2 │ │ │ │ + adcs r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eors r4, r1 │ │ │ │ + eors r4, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r5, [pc, #952] @ (295f64 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -85976,24 +85976,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (295bec ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - str r6, [r4, r5] │ │ │ │ + str r6, [r7, r5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 295c28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -86001,24 +86001,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (295c30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - str r2, [r4, r4] │ │ │ │ + str r2, [r7, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #140 @ 0x8c │ │ │ │ + subs r7, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 295c6c │ │ │ │ sub sp, #12 │ │ │ │ @@ -86026,24 +86026,24 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #36] @ (295c74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r6, r3] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #72 @ 0x48 │ │ │ │ + subs r7, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #90 @ 0x5a │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 295cc8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -86052,34 +86052,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (295cd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r2, [r3, r2] │ │ │ │ + str r2, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #22 │ │ │ │ + subs r7, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 295d24 │ │ │ │ sub sp, #12 │ │ │ │ @@ -86088,34 +86088,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (295d2c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r6, [r7, r0] │ │ │ │ + str r6, [r2, r1] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #168 @ 0xa8 │ │ │ │ + subs r6, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #186 @ 0xba │ │ │ │ + subs r6, #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #108] @ (295dac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -86123,58 +86123,58 @@ │ │ │ │ movs r3, #28 │ │ │ │ ldr r1, [pc, #108] @ (295db4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cbnz r0, 295da0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cbz r0, 295d88 │ │ │ │ ldr.w ip, [pc, #84] @ 295db8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [pc, #84] @ (295dbc ) │ │ │ │ ldr r1, [pc, #84] @ (295dc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2f50 │ │ │ │ + bl 5e2f60 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2595a8 │ │ │ │ blx 2598ec │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b.n 295d5c │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #912] @ (296140 ) │ │ │ │ + ldr r7, [pc, #1008] @ (2961a0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #80 @ 0x50 │ │ │ │ + subs r6, #104 @ 0x68 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #96 @ 0x60 │ │ │ │ + subs r6, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #776] @ (2960c4 ) │ │ │ │ + ldr r7, [pc, #872] @ (296124 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r6, #108 @ 0x6c │ │ │ │ + subs r6, #132 @ 0x84 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #130 @ 0x82 │ │ │ │ + subs r6, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (295e40 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -86185,15 +86185,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cbnz r2, 295e16 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 25b8cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #28] │ │ │ │ @@ -86208,30 +86208,30 @@ │ │ │ │ ldr r2, [pc, #52] @ (295e4c ) │ │ │ │ add.w r3, r5, #184 @ 0xb8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #312] @ (295f80 ) │ │ │ │ + ldr r7, [pc, #408] @ (295fe0 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #198 @ 0xc6 │ │ │ │ + subs r5, #222 @ 0xde │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #172 @ 0xac │ │ │ │ + subs r6, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (295ef8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -86241,15 +86241,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ ldr r5, [pc, #148] @ (295f04 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #140] @ (295f08 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cbz r1, 295e8c │ │ │ │ ldr r3, [pc, #132] @ (295f0c ) │ │ │ │ add r3, pc │ │ │ │ @@ -86297,28 +86297,28 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 297c24 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 295e8c │ │ │ │ nop │ │ │ │ - ldr r6, [pc, #784] @ (29620c ) │ │ │ │ + ldr r6, [pc, #880] @ (29626c ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #42 @ 0x2a │ │ │ │ - lsls r3, r1, #1 │ │ │ │ subs r5, #66 @ 0x42 │ │ │ │ lsls r3, r1, #1 │ │ │ │ + subs r5, #90 @ 0x5a │ │ │ │ + lsls r3, r1, #1 │ │ │ │ ldr r2, [pc, #864] @ (296268 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [sl], #520 @ 0x208 │ │ │ │ - subs r6, #78 @ 0x4e │ │ │ │ + subs r6, #102 @ 0x66 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -86349,19 +86349,19 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ add r7, sp, #8 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e2db4 │ │ │ │ + bl 5e2dc4 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 295f9c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ rev r3, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp.w r3, #1024 @ 0x400 │ │ │ │ ble.n 295fcc │ │ │ │ @@ -86384,20 +86384,20 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r8 │ │ │ │ add.w r8, r5, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e2db4 │ │ │ │ + bl 5e2dc4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 295f9c │ │ │ │ ldr r7, [sp, #8] │ │ │ │ cmp r7, #6 │ │ │ │ bhi.n 2960b8 │ │ │ │ ldr.w r2, [pc, #1192] @ 29649c │ │ │ │ movs r4, #0 │ │ │ │ @@ -86541,19 +86541,19 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #864] @ (2964b0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2e5c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 295f9c │ │ │ │ movs r0, #1 │ │ │ │ b.n 295fa2 │ │ │ │ cmp r2, #0 │ │ │ │ ble.w 295f9c │ │ │ │ ldrb.w r3, [r5, #96] @ 0x60 │ │ │ │ @@ -86853,43 +86853,43 @@ │ │ │ │ b.n 29634e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [pc, #64] @ (2964c8 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r5, [pc, #800] @ (2967b4 ) │ │ │ │ + ldr r5, [pc, #896] @ (296814 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, #134 @ 0x86 │ │ │ │ + subs r4, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #648] @ (296724 ) │ │ │ │ lsls r5, r6, #1 │ │ │ │ add ip, pc │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r4, #62 @ 0x3e │ │ │ │ + subs r4, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, #6 │ │ │ │ + subs r4, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r3, [pc, #920] @ (296844 ) │ │ │ │ + ldr r3, [pc, #1016] @ (2968a4 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #140 @ 0x8c │ │ │ │ + subs r2, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #162 @ 0xa2 │ │ │ │ + subs r2, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r3, #22 │ │ │ │ + subs r3, #46 @ 0x2e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #240 @ 0xf0 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r2, [pc, #568] @ (2966f8 ) │ │ │ │ + ldr r2, [pc, #664] @ (296758 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r2, [pc, #424] @ (29666c ) │ │ │ │ + ldr r2, [pc, #520] @ (2966cc ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #8 │ │ │ │ + subs r2, #32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [pc, #88] @ (296524 ) │ │ │ │ push {lr} │ │ │ │ mov lr, r0 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2964fe │ │ │ │ @@ -86957,15 +86957,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add.w r0, r4, #20 │ │ │ │ strd r1, r3, [r4, #20] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r0, [r2, #4] │ │ │ │ ldr r0, [pc, #36] @ (296590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71f9d8 │ │ │ │ + bl 71f9e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -86997,15 +86997,15 @@ │ │ │ │ ldr r2, [pc, #36] @ (2965dc ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #36] @ (2965e0 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r3, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #0] │ │ │ │ - b.w 71f9d8 │ │ │ │ + b.w 71f9e8 │ │ │ │ ldr r0, [pc, #24] @ (2965e4 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [r0, #4] │ │ │ │ b.n 2965a0 │ │ │ │ add.w r2, r3, #20 │ │ │ │ str r2, [r0, #4] │ │ │ │ b.n 2965b6 │ │ │ │ @@ -87031,15 +87031,15 @@ │ │ │ │ str r1, [r0, #20] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3, #0] │ │ │ │ ldr r0, [pc, #24] @ (296620 ) │ │ │ │ str.w ip, [r2, #4] │ │ │ │ add r0, pc │ │ │ │ - b.w 71f9d8 │ │ │ │ + b.w 71f9e8 │ │ │ │ ldr r2, [pc, #16] @ (296624 ) │ │ │ │ add r2, pc │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2965f2 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #384] @ 0x180 │ │ │ │ lsls r5, r6, #1 │ │ │ │ @@ -87061,15 +87061,15 @@ │ │ │ │ str r3, [r2, #0] │ │ │ │ strd r1, r1, [r0, #20] │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [pc, #20] @ (296664 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 71f9d8 │ │ │ │ + b.w 71f9e8 │ │ │ │ ldr r1, [pc, #12] @ (296668 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 296640 │ │ │ │ nop │ │ │ │ b.n 2968a8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -87114,15 +87114,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2966a8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ cmn r0, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r4 │ │ │ │ @@ -87151,15 +87151,15 @@ │ │ │ │ movs r3, r0 │ │ │ │ ldr r2, [pc, #500] @ (296914 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #24] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #488] @ (296918 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2968e6 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -87194,15 +87194,15 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bne.n 29673e │ │ │ │ ldr r3, [pc, #404] @ (29691c ) │ │ │ │ ldr r1, [r1, #8] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #384] @ (296918 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29673c │ │ │ │ ldr r3, [pc, #384] @ (296920 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -87215,24 +87215,24 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 29673c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #368] @ (296928 ) │ │ │ │ ldrb.w r3, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29673e │ │ │ │ ldr r2, [pc, #356] @ (29692c ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #320] @ (296918 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 29673c │ │ │ │ ldr r2, [pc, #332] @ (296930 ) │ │ │ │ @@ -87246,24 +87246,24 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29673c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (296934 ) │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29673e │ │ │ │ ldr r2, [pc, #264] @ (296914 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #252] @ (296918 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 29673c │ │ │ │ ldr r2, [pc, #272] @ (296938 ) │ │ │ │ @@ -87277,24 +87277,24 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 29673c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #256] @ (29693c ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29673e │ │ │ │ ldr r2, [pc, #200] @ (296914 ) │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #188] @ (296918 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 29673c │ │ │ │ ldr r2, [pc, #212] @ (296940 ) │ │ │ │ @@ -87308,25 +87308,25 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 29673c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ (296944 ) │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29673e │ │ │ │ ldr r0, [r1, #8] │ │ │ │ bl 294f2c │ │ │ │ ldr r3, [pc, #128] @ (29691c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r2, [pc, #112] @ (296918 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 29673c │ │ │ │ ldr r3, [pc, #148] @ (296948 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -87342,15 +87342,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r8, #4] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #112] @ (29694c ) │ │ │ │ ldr r2, [r2, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 29673e │ │ │ │ ldr r2, [pc, #104] @ (296950 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 29673c │ │ │ │ @@ -87360,52 +87360,52 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 29673c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ (296954 ) │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29673c │ │ │ │ nop │ │ │ │ negs r4, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ adds r4, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, r6] │ │ │ │ + str r4, [r3, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r5] │ │ │ │ + str r4, [r7, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r2, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, r5] │ │ │ │ + str r0, [r4, r5] │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, r0] │ │ │ │ + str r4, [r7, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r1, [pc, #768] @ (296c54 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, r3] │ │ │ │ + str r2, [r2, r4] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296958 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87442,19 +87442,19 @@ │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ ldr r1, [pc, #16] @ (2969c4 ) │ │ │ │ ldr r0, [pc, #16] @ (2969c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r6, sl │ │ │ │ + add r6, sp │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r7, r1] │ │ │ │ + str r0, [r2, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -87487,30 +87487,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 296a4e │ │ │ │ cmp r0, #3 │ │ │ │ beq.n 296a94 │ │ │ │ cmp r0, #1 │ │ │ │ bne.n 296a5c │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ bl 296958 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 6fe344 │ │ │ │ + bl 6fe354 │ │ │ │ ldrd r3, r2, [r4, #20] │ │ │ │ cbz r3, 296ab0 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldrd r1, r2, [r4, #20] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r1, [r2, #0] │ │ │ │ @@ -87565,25 +87565,25 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ ble.n 296bdc │ │ │ │ lsls r2, r0, #2 │ │ │ │ ble.n 296bac │ │ │ │ lsls r2, r0, #2 │ │ │ │ - muls r4, r1 │ │ │ │ + muls r4, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [pc, #856] @ (296e50 ) │ │ │ │ + ldr r7, [pc, #952] @ (296eb0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #424] @ (296ca4 ) │ │ │ │ + ldr r7, [pc, #520] @ (296d04 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - orrs r4, r6 │ │ │ │ + muls r4, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r7, [pc, #856] @ (296e5c ) │ │ │ │ + ldr r7, [pc, #952] @ (296ebc ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r7, [pc, #328] @ (296c50 ) │ │ │ │ + ldr r7, [pc, #424] @ (296cb0 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296b08 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87622,27 +87622,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (296b7c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 296b22 │ │ │ │ ldr r0, [pc, #28] @ (296b80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 296b22 │ │ │ │ subs r6, #50 @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ asrs r4, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #464] @ (296d54 ) │ │ │ │ + ldr r7, [pc, #560] @ (296db4 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296b84 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -87741,15 +87741,15 @@ │ │ │ │ movs r0, #12 │ │ │ │ bl 45f04c │ │ │ │ cbz r0, 296c82 │ │ │ │ bl 4b5b4c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6fe344 │ │ │ │ + b.w 6fe354 │ │ │ │ nop │ │ │ │ str r5, [sp, #496] @ 0x1f0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ blt.n 296d94 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 00296c98 : │ │ │ │ @@ -87804,25 +87804,25 @@ │ │ │ │ ldr r3, [pc, #240] @ (296e04 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [pc, #240] @ (296e08 ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #228] @ (296e0c ) │ │ │ │ ldr r1, [pc, #232] @ (296e10 ) │ │ │ │ movs r2, #154 @ 0x9a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #216] @ (296e14 ) │ │ │ │ ldr r3, [pc, #188] @ (296dfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -87846,26 +87846,26 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #168] @ (296e20 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 296d3a │ │ │ │ bl 45f1e4 │ │ │ │ cbnz r0, 296d98 │ │ │ │ movs r0, #12 │ │ │ │ bl 45f04c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 296d3a │ │ │ │ bl 4b5b4c │ │ │ │ b.n 296d3a │ │ │ │ mov r0, r9 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 296d3a │ │ │ │ movs r7, #1 │ │ │ │ b.n 296db8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 296958 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ @@ -87902,27 +87902,27 @@ │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #138 @ 0x8a │ │ │ │ lsls r5, r6, #1 │ │ │ │ str r4, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #920] @ (2971a4 ) │ │ │ │ + ldr r5, [pc, #1016] @ (297204 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r2, r4 │ │ │ │ + lsrs r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #8] @ (296e1c ) │ │ │ │ + ldr r5, [pc, #104] @ (296e7c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r4, #14 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsls r4, r2 │ │ │ │ + lsls r4, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldr r5, [pc, #456] @ (296fe8 ) │ │ │ │ + ldr r5, [pc, #552] @ (297048 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r4, [pc, #712] @ (2970ec ) │ │ │ │ + ldr r4, [pc, #808] @ (29714c ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00296e24 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -88027,26 +88027,26 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #12 │ │ │ │ bl 45f04c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 296eaa │ │ │ │ b.n 296f04 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ movs r0, #32 │ │ │ │ str r1, [sp, #20] │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #48] @ (296f88 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ @@ -88055,15 +88055,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #40] @ (296f8c ) │ │ │ │ str r0, [sp, #16] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [r5, #8] │ │ │ │ b.n 296eb4 │ │ │ │ bhi.n 296f10 │ │ │ │ lsls r2, r0, #2 │ │ │ │ bhi.n 296f00 │ │ │ │ lsls r2, r0, #2 │ │ │ │ @@ -88239,15 +88239,15 @@ │ │ │ │ mov r8, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mul.w r1, ip, r5 │ │ │ │ mla r1, lr, r0, r1 │ │ │ │ umull r0, lr, ip, lr │ │ │ │ add r1, lr │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ add r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ lsrs r2, r5, #31 │ │ │ │ @@ -88348,15 +88348,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, lr │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ mov.w lr, r1, lsl #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w lr, lr, ip, lsr #17 │ │ │ │ sbc.w r1, lr, r1 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -88501,15 +88501,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov.w r0, ip, lsl #15 │ │ │ │ lsls r4, r1, #15 │ │ │ │ subs.w r0, r0, ip │ │ │ │ orr.w r4, r4, ip, lsr #17 │ │ │ │ sbc.w r1, r4, r1 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r3, sp, #8 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -88552,21 +88552,21 @@ │ │ │ │ adds r5, #34 @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00297468 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (297474 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71f9a0 │ │ │ │ + b.w 71f9b0 │ │ │ │ nop │ │ │ │ bcc.n 297488 │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 00297478 : │ │ │ │ - b.w 71f9b8 │ │ │ │ + b.w 71f9c8 │ │ │ │ │ │ │ │ 0029747c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ (2974f8 ) │ │ │ │ @@ -88641,15 +88641,15 @@ │ │ │ │ ldr r3, [r2, #4] │ │ │ │ tst.w r3, #12 │ │ │ │ beq.n 297550 │ │ │ │ bl 296594 │ │ │ │ ldr r0, [pc, #96] @ (297594 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 71f9d8 │ │ │ │ + bl 71f9e8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -88662,45 +88662,45 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #64] @ (2975a0 ) │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 29753e │ │ │ │ ldr r3, [pc, #48] @ (2975a4 ) │ │ │ │ mov r0, ip │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #44] @ (2975a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #44] @ (2975ac ) │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #597 @ 0x255 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29756e │ │ │ │ ldrh r2, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bcs.n 297614 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r0, #178 @ 0xb2 │ │ │ │ + subs r0, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add sl, sl │ │ │ │ + add sl, sp │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp lr, ip │ │ │ │ + cmp lr, pc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, #146 @ 0x92 │ │ │ │ + subs r0, #170 @ 0xaa │ │ │ │ lsls r5, r3, #1 │ │ │ │ - add r8, r6 │ │ │ │ + add r8, r9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp lr, r4 │ │ │ │ + cmp lr, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ lsr.w r1, ip, r1 │ │ │ │ lsr.w ip, ip, r2 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ orr.w r1, r1, ip │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -88964,15 +88964,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #88] @ (29788c ) │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 71e960 │ │ │ │ + b.w 71e970 │ │ │ │ movs r0, #12 │ │ │ │ blx 259278 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -88995,26 +88995,26 @@ │ │ │ │ bpl.n 29781e │ │ │ │ ldr r0, [pc, #36] @ (29789c ) │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ adds r1, #76 @ 0x4c │ │ │ │ lsls r5, r6, #1 │ │ │ │ - orrs r0, r6 │ │ │ │ + muls r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r6, r2 │ │ │ │ + orrs r6, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #144] @ (297940 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -89285,103 +89285,103 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [pc, #176] @ (297c00 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #126 @ 0x7e │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 297b0a │ │ │ │ ldr r3, [pc, #160] @ (297c04 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2979b4 │ │ │ │ ldr r3, [pc, #152] @ (297c08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2979b4 │ │ │ │ ldr r0, [pc, #144] @ (297c0c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2979b4 │ │ │ │ ldr r2, [pc, #136] @ (297c10 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #136] @ (297c14 ) │ │ │ │ ldr r1, [pc, #140] @ (297c18 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 297b10 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ mov r1, r0 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ movs r2, #107 @ 0x6b │ │ │ │ ldr r3, [pc, #108] @ (297c1c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #100] @ (297c20 ) │ │ │ │ add r1, pc │ │ │ │ - bl 71e0ac │ │ │ │ + bl 71e0bc │ │ │ │ b.n 297b9c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r7, #226 @ 0xe2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #206 @ 0xce │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, r7 │ │ │ │ + adds r4, r4, r7 │ │ │ │ lsls r6, r2, #1 │ │ │ │ - negs r6, r1 │ │ │ │ + negs r6, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - negs r4, r2 │ │ │ │ + negs r4, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r4, [r0, r6] │ │ │ │ + ldrb r4, [r3, r6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - rors r2, r2 │ │ │ │ + rors r2, r5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sbcs r6, r4 │ │ │ │ + sbcs r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r6, #50 @ 0x32 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsrs r0, r4 │ │ │ │ + lsrs r0, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #22 │ │ │ │ + adds r3, #46 @ 0x2e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - eors r6, r5 │ │ │ │ + lsls r6, r0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r4, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1 │ │ │ │ + lsls r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - eors r0, r1 │ │ │ │ + eors r0, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #218 @ 0xda │ │ │ │ + adds r2, #242 @ 0xf2 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ands r0, r6 │ │ │ │ + eors r0, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #178 @ 0xb2 │ │ │ │ + adds r2, #202 @ 0xca │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ands r2, r1 │ │ │ │ + ands r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297c24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -89496,15 +89496,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (297d7c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 297d56 │ │ │ │ ldr r0, [pc, #52] @ (297d80 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ movs r0, #0 │ │ │ │ b.n 297cd0 │ │ │ │ ldr r3, [pc, #44] @ (297d84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 297d48 │ │ │ │ @@ -89512,28 +89512,28 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 297d48 │ │ │ │ ldr r0, [pc, #32] @ (297d8c ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 297d48 │ │ │ │ nop │ │ │ │ cmp r4, #178 @ 0xb2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #68 @ 0x44 │ │ │ │ + subs r7, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #6 │ │ │ │ + subs r7, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297d90 : │ │ │ │ sub.w r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ ite hi │ │ │ │ movhi r0, #0 │ │ │ │ @@ -89569,15 +89569,15 @@ │ │ │ │ blx 259134 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 719298 │ │ │ │ + b.w 7192a8 │ │ │ │ │ │ │ │ 00297df8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ubfx lr, r1, #22, #2 │ │ │ │ @@ -89714,17 +89714,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #16] @ (297f94 ) │ │ │ │ movs r2, #53 @ 0x35 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - cmp r6, #250 @ 0xfa │ │ │ │ + cmp r7, #18 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r5, #38 @ 0x26 │ │ │ │ + subs r5, #62 @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00297f98 : │ │ │ │ cbz r1, 297fa8 │ │ │ │ subs r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls.n 297fc0 │ │ │ │ @@ -89751,15 +89751,15 @@ │ │ │ │ bx lr │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - cmp r6, #190 @ 0xbe │ │ │ │ + cmp r6, #214 @ 0xd6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ │ │ │ │ 00297fe4 : │ │ │ │ movw r2, #18258 @ 0x4752 │ │ │ │ movt r2, #13362 @ 0x3432 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -90025,19 +90025,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (29828c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cmp r4, #10 │ │ │ │ + cmp r4, #34 @ 0x22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298290 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -90241,15 +90241,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ mul.w r1, r2, r3 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 719134 │ │ │ │ + bl 719144 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 29850e │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ @@ -90259,15 +90259,15 @@ │ │ │ │ cbz r0, 298512 │ │ │ │ ldr r1, [pc, #156] @ (298560 ) │ │ │ │ movs r4, #1 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ blx 25a190 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #140] @ (298564 ) │ │ │ │ ldr r3, [pc, #124] @ (298554 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -90296,19 +90296,19 @@ │ │ │ │ ldr r1, [pc, #92] @ (298578 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #336 @ 0x150 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 719298 │ │ │ │ + bl 7192a8 │ │ │ │ b.n 29850e │ │ │ │ ldr r1, [pc, #64] @ (29857c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #64] @ (298580 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ @@ -90323,27 +90323,27 @@ │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr??.w pc, [r3, #4095] @ 0xfff │ │ │ │ movs r4, #116 @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #206 @ 0xce │ │ │ │ + adds r7, #230 @ 0xe6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #102 @ 0x66 │ │ │ │ + cmp r1, #126 @ 0x7e │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #198 @ 0xc6 │ │ │ │ + adds r7, #222 @ 0xde │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #144 @ 0x90 │ │ │ │ + adds r7, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r7, #132 @ 0x84 │ │ │ │ + adds r7, #156 @ 0x9c │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -90359,25 +90359,25 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #132] @ (298640 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #128] @ (298644 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #120] @ (298648 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25af34 <__isoc23_strtol@plt> │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -90411,33 +90411,33 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r2 │ │ │ │ bl 296f90 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 296b84 │ │ │ │ nop │ │ │ │ - adds r7, #68 @ 0x44 │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #60 @ 0x3c │ │ │ │ + adds r7, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029864c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (29869c ) │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ (2986a0 ) │ │ │ │ sub sp, #8 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 70e588 │ │ │ │ + bl 70e598 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cmp r2, r0 │ │ │ │ beq.n 298686 │ │ │ │ ldr r1, [pc, #48] @ (2986a4 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -90453,15 +90453,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r6, #180 @ 0xb4 │ │ │ │ + adds r6, #204 @ 0xcc │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldrb r4, [r6, #11] │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 002986a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90477,15 +90477,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 70e588 │ │ │ │ + bl 70e598 │ │ │ │ mov r1, sp │ │ │ │ bl 2974fc │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #56] @ (298724 ) │ │ │ │ ldr r3, [pc, #44] @ (29871c ) │ │ │ │ @@ -90506,15 +90506,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #140 @ 0x8c │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ movs r2, #94 @ 0x5e │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00298728 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -90547,35 +90547,35 @@ │ │ │ │ vstr d7, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r8 │ │ │ │ movne r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 298756 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6fe038 │ │ │ │ + b.w 6fe048 │ │ │ │ ldr r1, [pc, #24] @ (2987b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 693774 │ │ │ │ - str r0, [r2, #96] @ 0x60 │ │ │ │ + b.w 693784 │ │ │ │ + str r0, [r5, #96] @ 0x60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #214 @ 0xd6 │ │ │ │ + adds r5, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #252 @ 0xfc │ │ │ │ + adds r6, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002987b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -90619,15 +90619,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r4, r3 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r7, [r4, #4] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 298990 │ │ │ │ ldr r3, [pc, #480] @ (298a18 ) │ │ │ │ ldr r1, [pc, #484] @ (298a1c ) │ │ │ │ ldr.w r9, [pc, #484] @ 298a20 │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ @@ -90638,100 +90638,100 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [pc, #472] @ (298a28 ) │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 298878 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #460] @ (298a2c ) │ │ │ │ add r0, pc │ │ │ │ ldr r2, [pc, #460] @ (298a30 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [pc, #460] @ (298a34 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r7, [r7, #0] │ │ │ │ cbz r7, 2988c6 │ │ │ │ ldr r4, [r7, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldrd fp, r6, [r4] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldrb r1, [r4, #12] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, fp │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [pc, #424] @ (298a38 ) │ │ │ │ it eq │ │ │ │ moveq r2, r9 │ │ │ │ strd r6, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r0, r8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 298858 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #392] @ (298a3c ) │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ b.n 298862 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r4, [r3, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29893e │ │ │ │ ldr.w r8, [pc, #364] @ 298a40 │ │ │ │ ldrd r9, fp, [sp, #48] @ 0x30 │ │ │ │ add r8, pc │ │ │ │ strd r6, sl, [sp, #20] │ │ │ │ b.n 2988fc │ │ │ │ ldr r1, [pc, #352] @ (298a44 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r7, #20] │ │ │ │ cbz r2, 298934 │ │ │ │ ldr r1, [pc, #344] @ (298a48 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 29893a │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r1, [r7, #8] │ │ │ │ ldrd r6, sl, [r7] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldrb r1, [r7, #12] │ │ │ │ mov r3, r6 │ │ │ │ strd sl, r0, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r2, r9 │ │ │ │ movne r2, fp │ │ │ │ ldr r1, [pc, #304] @ (298a4c ) │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r7, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2988e0 │ │ │ │ ldr r2, [pc, #288] @ (298a50 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2988e0 │ │ │ │ ldr r2, [pc, #284] @ (298a54 ) │ │ │ │ @@ -90743,22 +90743,22 @@ │ │ │ │ cbz r3, 298996 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cbz r2, 298954 │ │ │ │ ldr r1, [pc, #268] @ (298a58 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 29881a │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 6fdfc0 │ │ │ │ + bl 6fdfd0 │ │ │ │ ldr r2, [pc, #244] @ (298a5c ) │ │ │ │ ldr r3, [pc, #152] @ (298a04 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -90778,102 +90778,102 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cbnz r3, 2989c2 │ │ │ │ ldr r3, [pc, #120] @ (298a18 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #176] @ (298a60 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #176] @ (298a64 ) │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 298944 │ │ │ │ ldr r3, [pc, #84] @ (298a18 ) │ │ │ │ ldr.w r2, [sl, r3] │ │ │ │ mov r0, r2 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #108] @ (298a3c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ b.n 2989b0 │ │ │ │ ldr r2, [pc, #52] @ (298a1c ) │ │ │ │ ldr.w r6, [sl, r2] │ │ │ │ b.n 2988d0 │ │ │ │ ldr r1, [pc, #120] @ (298a68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 298966 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r1, #116 @ 0x74 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r2, [r4, #48] @ 0x30 │ │ │ │ + str r2, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r2, #84] @ 0x54 │ │ │ │ + str r0, [r5, #84] @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #112] @ (298a90 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #80] @ 0x50 │ │ │ │ + str r0, [r7, #80] @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #30 │ │ │ │ - lsls r3, r1, #1 │ │ │ │ adds r5, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xe818004b │ │ │ │ - asrs r6, r3, #9 │ │ │ │ + adds r5, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r5, #56 @ 0x38 │ │ │ │ + @ instruction: 0xe830004b │ │ │ │ + asrs r6, r6, #9 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r5, #80 @ 0x50 │ │ │ │ + lsls r3, r1, #1 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ sbcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #228 @ 0xe4 │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #224 @ 0xe0 │ │ │ │ + adds r4, #248 @ 0xf8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #230 @ 0xe6 │ │ │ │ + adds r4, #254 @ 0xfe │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #110 @ 0x6e │ │ │ │ + adds r4, #134 @ 0x86 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2988e4 │ │ │ │ + b.n 298914 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - b.n 2988dc │ │ │ │ + b.n 29890c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #162 @ 0xa2 │ │ │ │ + adds r4, #186 @ 0xba │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r2, r4, #7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - b.n 2987f8 │ │ │ │ + b.n 298828 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #234 @ 0xea │ │ │ │ + adds r4, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #136 @ 0x88 │ │ │ │ + adds r3, #160 @ 0xa0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298a6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -90886,51 +90886,51 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 298bf8 │ │ │ │ ldr r1, [pc, #380] @ (298c14 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 298bc4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 298ba6 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 298ba0 │ │ │ │ ldr r2, [pc, #356] @ (298c18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #356] @ (298c1c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #348] @ (298c20 ) │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #340] @ (298c24 ) │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [pc, #332] @ (298c28 ) │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #324] @ (298c2c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 298be2 │ │ │ │ ldr r4, [r6, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 298be2 │ │ │ │ ldr.w r9, [pc, #300] @ 298c30 │ │ │ │ @@ -90939,47 +90939,47 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ b.n 298b22 │ │ │ │ ldr r1, [pc, #296] @ (298c3c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 298bec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #272] @ (298c40 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w ip, [r3, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ite eq │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [pc, #244] @ (298c44 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r1, #24] │ │ │ │ vldr d7, [r1, #32] │ │ │ │ ldr r1, [pc, #220] @ (298c48 ) │ │ │ │ vstr d7, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr.w ip, [pc, #212] @ 298c4c │ │ │ │ ldr r2, [pc, #212] @ (298c50 ) │ │ │ │ ldrd r1, r3, [r3, #24] │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ subs r0, r1, #1 │ │ │ │ @@ -90998,92 +90998,92 @@ │ │ │ │ b.n 298ab6 │ │ │ │ ldrd r0, r1, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #168] @ (298c5c ) │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 298ab2 │ │ │ │ b.n 298ba0 │ │ │ │ ldrd r0, r1, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #140] @ (298c60 ) │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 298aac │ │ │ │ b.n 298ba6 │ │ │ │ ldr r1, [pc, #128] @ (298c64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6fdda4 │ │ │ │ + b.w 6fddb4 │ │ │ │ ldr r1, [pc, #108] @ (298c68 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 6fdda4 │ │ │ │ + b.w 6fddb4 │ │ │ │ nop │ │ │ │ subs r2, r0, #3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - adds r3, #140 @ 0x8c │ │ │ │ + adds r3, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #76 @ 0x4c │ │ │ │ + adds r3, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #182 @ 0xb6 │ │ │ │ + adds r3, #206 @ 0xce │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ strb r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #184 @ 0xb8 │ │ │ │ + adds r3, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #190 @ 0xbe │ │ │ │ + adds r3, #214 @ 0xd6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #250 @ 0xfa │ │ │ │ + adds r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, #6 │ │ │ │ + adds r4, #30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #160 @ 0xa0 │ │ │ │ + adds r3, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r0, #0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - hlt 0x0002 │ │ │ │ + hlt 0x001a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - rev16 r0, r5 │ │ │ │ + hlt 0x0000 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3} │ │ │ │ + ldmia r3!, {r1, r2, r5} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #148 @ 0x94 │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #94 @ 0x5e │ │ │ │ + adds r2, #118 @ 0x76 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #210 @ 0xd2 │ │ │ │ + adds r2, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, #20 │ │ │ │ + adds r2, #44 @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298c6c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -91098,30 +91098,30 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #208] @ (298d60 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #192] @ (298d64 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #184] @ (298d68 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ ldr r1, [pc, #176] @ (298d6c ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [pc, #168] @ (298d70 ) │ │ │ │ mov r1, r0 │ │ │ │ subs r0, r0, r2 │ │ │ │ strd r2, r2, [sp, #24] │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -91129,15 +91129,15 @@ │ │ │ │ strb.w r0, [sp, #24] │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 707c84 │ │ │ │ + bl 707c94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #28] │ │ │ │ cbz r1, 298d22 │ │ │ │ mov r0, r7 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #120] @ (298d74 ) │ │ │ │ ldr r3, [pc, #92] @ (298d58 ) │ │ │ │ @@ -91159,15 +91159,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (298d78 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 707c84 │ │ │ │ + bl 707c94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 298cf2 │ │ │ │ cbnz r0, 298d42 │ │ │ │ str.w r9, [sp, #32] │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -91177,23 +91177,23 @@ │ │ │ │ b.n 298cf2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r1, #3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r3, #36] @ 0x24 │ │ │ │ + str r0, [r6, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ adds r2, r7, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - bvc.n 298d5c │ │ │ │ + bhi.n 298d8c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - strb r6, [r2, #18] │ │ │ │ + strb r6, [r5, #18] │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r7, #160 @ 0xa0 │ │ │ │ ... │ │ │ │ @@ -91214,37 +91214,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #160] @ (298e40 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #144] @ (298e44 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #136] @ (298e48 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #128] @ (298e4c ) │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, sp, #12 │ │ │ │ strd r2, r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r4, [r4, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 707c84 │ │ │ │ + bl 707c94 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ cbz r1, 298e1a │ │ │ │ mov r0, r9 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #92] @ (298e50 ) │ │ │ │ ldr r3, [pc, #68] @ (298e38 ) │ │ │ │ @@ -91273,21 +91273,21 @@ │ │ │ │ b.n 298dea │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r7, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r1, #20] │ │ │ │ + str r0, [r4, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ subs r2, r5, r6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r1, #114 @ 0x72 │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00298e54 : │ │ │ │ @@ -91325,15 +91325,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 71df94 │ │ │ │ + b.w 71dfa4 │ │ │ │ ldr r1, [pc, #56] @ (298ef4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 49a074 │ │ │ │ @@ -91341,30 +91341,30 @@ │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r3, [pc, #36] @ (298efc ) │ │ │ │ ldr r1, [pc, #40] @ (298f00 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ b.n 298eaa │ │ │ │ - adds r1, #14 │ │ │ │ + adds r1, #38 @ 0x26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bvs.n 298f28 │ │ │ │ + bvs.n 298f58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #172 @ 0xac │ │ │ │ + adds r0, #196 @ 0xc4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #126 @ 0x7e │ │ │ │ + movs r0, #150 @ 0x96 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ lsls r3, r1, #1 │ │ │ │ bl 15aef6 │ │ │ │ - adds r0, #176 @ 0xb0 │ │ │ │ + adds r0, #200 @ 0xc8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00298f04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -91381,38 +91381,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ movs r7, #0 │ │ │ │ add r4, pc │ │ │ │ ldr.w r9, [pc, #348] @ 29908c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 70e498 │ │ │ │ + bl 70e4a8 │ │ │ │ mov r1, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r6 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ - bl 70e760 │ │ │ │ + bl 70e770 │ │ │ │ add r9, pc │ │ │ │ add r6, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ strd fp, r0, [sp, #16] │ │ │ │ b.n 298fae │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r8 │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, r8, [sp, #36] @ 0x24 │ │ │ │ - bl 713634 │ │ │ │ + bl 713644 │ │ │ │ cmp r0, r8 │ │ │ │ blt.n 298ff6 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc.n 299066 │ │ │ │ bne.n 298ff6 │ │ │ │ @@ -91442,15 +91442,15 @@ │ │ │ │ beq.n 298fee │ │ │ │ movs r0, #16 │ │ │ │ blx 259278 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 713470 │ │ │ │ + bl 713480 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 298f68 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 295224 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ beq.n 298ff6 │ │ │ │ @@ -91463,20 +91463,20 @@ │ │ │ │ add r5, pc │ │ │ │ b.n 298fc4 │ │ │ │ ldr r1, [pc, #156] @ (299094 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fe0ec │ │ │ │ + bl 6fe0fc │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fe128 │ │ │ │ + bl 6fe138 │ │ │ │ ldr r2, [pc, #132] @ (299098 ) │ │ │ │ ldr r3, [pc, #104] @ (299080 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -91515,31 +91515,31 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ subs r0, r6, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, r6} │ │ │ │ + pop {r1, r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, #124 @ 0x7c │ │ │ │ + adds r0, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r0, #112 @ 0x70 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r1, #23 │ │ │ │ + lsls r2, r4, #23 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r6, r6, r4 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002990a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -91556,37 +91556,37 @@ │ │ │ │ adds r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ blx 25a920 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 735974 │ │ │ │ + bl 735984 │ │ │ │ ldr r3, [pc, #76] @ (299130 ) │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b.n 2990ee │ │ │ │ adds r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq.n 29911a │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 259660 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2990e8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ adds r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7358b0 │ │ │ │ + bl 7358c0 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ bne.n 2990ee │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -91613,44 +91613,44 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #192] @ (299218 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #176] @ (29921c ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ ldr r1, [pc, #168] @ (299220 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 70e760 │ │ │ │ + bl 70e770 │ │ │ │ mov sl, r1 │ │ │ │ ldr r1, [pc, #156] @ (299224 ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ ldr r3, [pc, #148] @ (299228 ) │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r4, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 707c84 │ │ │ │ + bl 707c94 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cbz r1, 2991de │ │ │ │ mov r0, r6 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #116] @ (29922c ) │ │ │ │ ldr r3, [pc, #88] @ (299210 ) │ │ │ │ add r2, pc │ │ │ │ @@ -91687,22 +91687,22 @@ │ │ │ │ b.n 2991ae │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r0, r0 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r6, #46] @ 0x2e │ │ │ │ + ldrh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ asrs r2, r6, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsls r6, r5, #6 │ │ │ │ + lsls r6, r0, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sub.w r0, r8, #87 @ 0x57 │ │ │ │ - mrc 0, 2, r0, cr12, cr3, {2} │ │ │ │ + rsb r0, r0, #87 @ 0x57 │ │ │ │ + mrc 0, 3, r0, cr4, cr3, {2} │ │ │ │ cmp r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 00299230 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -91721,48 +91721,48 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r5, [pc, #208] @ (299328 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #196] @ (29932c ) │ │ │ │ add r5, pc │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #192] @ (299330 ) │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e498 │ │ │ │ + bl 70e4a8 │ │ │ │ add r6, pc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e760 │ │ │ │ + bl 70e770 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e498 │ │ │ │ + bl 70e4a8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70e760 │ │ │ │ + bl 70e770 │ │ │ │ ldr r1, [pc, #128] @ (299334 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e860 │ │ │ │ + bl 70e870 │ │ │ │ subs r3, r7, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ subs.w r2, r8, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ mov r1, r9 │ │ │ │ @@ -91799,23 +91799,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ asrs r4, r0, #28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r5, r2] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bls.n 299414 │ │ │ │ + bls.n 299244 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 298de0 │ │ │ │ + b.n 298e10 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cmp r5, #112 @ 0x70 │ │ │ │ + cmp r5, #136 @ 0x88 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [r5, r6] │ │ │ │ + str r6, [r0, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r2, r3, #25 │ │ │ │ lsls r5, r6, #1 │ │ │ │ │ │ │ │ 0029933c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -91851,15 +91851,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #192] @ (29944c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91888,15 +91888,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (299460 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -91907,55 +91907,55 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [sp] │ │ │ │ ldr r1, [pc, #76] @ (29946c ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71df14 │ │ │ │ + bl 71df24 │ │ │ │ b.n 29936c │ │ │ │ ldr r3, [pc, #68] @ (299470 ) │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #68] @ (299474 ) │ │ │ │ ldr r0, [pc, #68] @ (299478 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ asrs r2, r7, #23 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r4, r6, r6 │ │ │ │ + subs r4, r1, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #30 │ │ │ │ + cmp r5, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #222 @ 0xde │ │ │ │ + cmp r4, #246 @ 0xf6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r5, #2 │ │ │ │ + cmp r5, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #130 @ 0x82 │ │ │ │ + cmp r4, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r2, r4, r4 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #30 │ │ │ │ + cmp r4, #54 @ 0x36 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r1, r4 │ │ │ │ + subs r6, r4, r4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r4, #84 @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r4, #76 @ 0x4c │ │ │ │ + cmp r4, #100 @ 0x64 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029947c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -92038,27 +92038,27 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #196] @ (299604 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2994f2 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #43 @ 0x2b │ │ │ │ ittt ne │ │ │ │ movne r0, r5 │ │ │ │ movne.w r8, #0 │ │ │ │ movne.w r9, #0 │ │ │ │ beq.n 29957e │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #10 │ │ │ │ movs r1, #0 │ │ │ │ - bl 713adc │ │ │ │ + bl 713aec │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2995a8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds.w r0, r8, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r0 │ │ │ │ adc.w r3, r3, r9 │ │ │ │ @@ -92075,27 +92075,27 @@ │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ (299610 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 71df14 │ │ │ │ + bl 71df24 │ │ │ │ b.n 2994f2 │ │ │ │ ldr r3, [pc, #104] @ (299614 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #104] @ (299618 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #104] @ (29961c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2994f2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (299620 ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #84] @ (299624 ) │ │ │ │ ldr r0, [pc, #88] @ (299628 ) │ │ │ │ add r3, pc │ │ │ │ @@ -92103,49 +92103,49 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ asrs r0, r7, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r0, r5, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #17 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - subs r2, r0, r0 │ │ │ │ + subs r2, r3, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #252 @ 0xfc │ │ │ │ + cmp r4, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r3, #44 @ 0x2c │ │ │ │ + cmp r3, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r4, r4, r6 │ │ │ │ + adds r4, r7, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #160 @ 0xa0 │ │ │ │ + cmp r2, #184 @ 0xb8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r1, r6 │ │ │ │ + adds r6, r4, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #184 @ 0xb8 │ │ │ │ + cmp r2, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r6, r5 │ │ │ │ + adds r0, r1, r6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #158 @ 0x9e │ │ │ │ + cmp r2, #182 @ 0xb6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #174 @ 0xae │ │ │ │ + cmp r2, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029962c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -92170,29 +92170,29 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (299698 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - adds r6, r2, r3 │ │ │ │ + adds r6, r5, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r2, #24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029969c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -92229,15 +92229,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (299750 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df14 │ │ │ │ + bl 71df24 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92248,33 +92248,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (29975c ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29970a │ │ │ │ asrs r6, r2, #10 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, r0, r1 │ │ │ │ + adds r6, r3, r1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r2, #54 @ 0x36 │ │ │ │ + cmp r2, #78 @ 0x4e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299760 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92317,15 +92317,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (299800 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ strd ip, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r2, #10 │ │ │ │ - bl 71df14 │ │ │ │ + bl 71df24 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -92333,19 +92333,19 @@ │ │ │ │ nop │ │ │ │ asrs r4, r5, #6 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #210 @ 0xd2 │ │ │ │ + cmp r1, #234 @ 0xea │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299804 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -92436,15 +92436,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71df94 │ │ │ │ + b.w 71dfa4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, sl │ │ │ │ ite ne │ │ │ │ movne r2, r8 │ │ │ │ moveq.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r9 │ │ │ │ @@ -92467,63 +92467,63 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71df94 │ │ │ │ + b.w 71dfa4 │ │ │ │ ldr r1, [pc, #88] @ (299998 ) │ │ │ │ movs r4, #2 │ │ │ │ ldr r3, [pc, #88] @ (29999c ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ strd r4, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #84] @ (2999a0 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 71df14 │ │ │ │ - strb r0, [r7, #11] │ │ │ │ + b.w 71df24 │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r2, r2, #3 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r0, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #50 @ 0x32 │ │ │ │ + cmp r1, #74 @ 0x4a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r4, [r1, r0] │ │ │ │ + ldrsb r4, [r4, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r1, #44 @ 0x2c │ │ │ │ + cmp r1, #68 @ 0x44 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #134 @ 0x86 │ │ │ │ + movs r7, #158 @ 0x9e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r5, #24 │ │ │ │ + asrs r2, r0, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #200 @ 0xc8 │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + movs r7, #110 @ 0x6e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cmp r0, #140 @ 0x8c │ │ │ │ + cmp r0, #164 @ 0xa4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #70 @ 0x46 │ │ │ │ + movs r7, #94 @ 0x5e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r7, #24 │ │ │ │ + movs r7, #48 @ 0x30 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r6, #23 │ │ │ │ + asrs r4, r1, #24 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r6, #240 @ 0xf0 │ │ │ │ + movs r7, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002999a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -92561,15 +92561,15 @@ │ │ │ │ beq.w 299cf2 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25aa44 │ │ │ │ mov.w r2, #438 @ 0x1b6 │ │ │ │ mov r5, r0 │ │ │ │ movw r1, #577 @ 0x241 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 712efc │ │ │ │ + bl 712f0c │ │ │ │ mov fp, r0 │ │ │ │ cmp.w r0, #4294967295 @ 0xffffffff │ │ │ │ beq.w 299d2c │ │ │ │ cmp.w r8, #1 │ │ │ │ ite ne │ │ │ │ movne r7, #0 │ │ │ │ andeq.w r7, r7, #1 │ │ │ │ @@ -92669,15 +92669,15 @@ │ │ │ │ b.w 298324 │ │ │ │ blx 2599dc │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ blx 25bd34 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5dd69c │ │ │ │ + bl 5dd6ac │ │ │ │ ldr r3, [pc, #828] @ (299e90 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 299da8 │ │ │ │ ldr r0, [pc, #820] @ (299e94 ) │ │ │ │ @@ -92697,23 +92697,23 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 25a920 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e3b20 │ │ │ │ + bl 5e3b30 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 299ca4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 298240 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -92733,40 +92733,40 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 298290 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 2593a4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ blx 259134 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5e3b20 │ │ │ │ + bl 5e3b30 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 299bca │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r5, sl │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 299c20 │ │ │ │ mov r0, fp │ │ │ │ bl 298324 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 299c32 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 299cb6 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 299b1a │ │ │ │ ldr r2, [pc, #612] @ (299ea4 ) │ │ │ │ ldr r3, [pc, #572] @ (299e7c ) │ │ │ │ add r2, pc │ │ │ │ @@ -92811,17 +92811,17 @@ │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ b.n 299ce8 │ │ │ │ mov r0, fp │ │ │ │ blx 2595ac │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 299cb6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 712fcc │ │ │ │ + bl 712fdc │ │ │ │ b.n 299b14 │ │ │ │ ldr r2, [pc, #504] @ (299eb8 ) │ │ │ │ ldr r3, [pc, #440] @ (299e7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -92836,15 +92836,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #112] @ 0x70 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71df94 │ │ │ │ + b.w 71dfa4 │ │ │ │ ldr r2, [pc, #468] @ (299ec8 ) │ │ │ │ ldr r3, [pc, #388] @ (299e7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -92858,15 +92858,15 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movw r2, #367 @ 0x16f │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71df94 │ │ │ │ + b.w 71dfa4 │ │ │ │ mov r5, sl │ │ │ │ movs r7, #1 │ │ │ │ b.n 299c14 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259938 │ │ │ │ ldr r2, [pc, #416] @ (299ed8 ) │ │ │ │ @@ -92877,15 +92877,15 @@ │ │ │ │ mov.w r2, #374 @ 0x176 │ │ │ │ ldr r1, [pc, #408] @ (299ee0 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 299c3c │ │ │ │ ldr r2, [pc, #388] @ (299ee4 ) │ │ │ │ ldr r3, [pc, #284] @ (299e7c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -92904,15 +92904,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #348] @ (299ef0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 299cb6 │ │ │ │ mov r0, r9 │ │ │ │ bl 298324 │ │ │ │ b.n 299cb6 │ │ │ │ ldr r3, [pc, #328] @ (299ef4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -92924,24 +92924,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 299b5e │ │ │ │ ldr r0, [pc, #312] @ (299efc ) │ │ │ │ mov r1, fp │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 299b5e │ │ │ │ cbz r0, 299dea │ │ │ │ bl 298324 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 299b14 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ b.n 299b14 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 299de2 │ │ │ │ b.n 299b14 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ @@ -92954,29 +92954,29 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ movs r2, #241 @ 0xf1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #244] @ (299f08 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 299da0 │ │ │ │ b.n 299cb6 │ │ │ │ ldr r3, [pc, #232] @ (299f0c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ (299f10 ) │ │ │ │ ldr r1, [pc, #232] @ (299f14 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #249 @ 0xf9 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, fp │ │ │ │ blx 2594a8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 299da0 │ │ │ │ b.n 299cb6 │ │ │ │ ldr r3, [pc, #204] @ (299f18 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -92984,108 +92984,108 @@ │ │ │ │ ldr r1, [pc, #208] @ (299f20 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, fp │ │ │ │ blx 2594a8 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ blx 2590c8 │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 299da0 │ │ │ │ b.n 299cb6 │ │ │ │ lsrs r2, r2, #30 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r6, #29 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - cmp r0, #74 @ 0x4a │ │ │ │ - lsls r3, r1, #1 │ │ │ │ cmp r0, #98 @ 0x62 │ │ │ │ lsls r3, r1, #1 │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ + lsls r3, r1, #1 │ │ │ │ lsrs r6, r5, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #38 @ 0x26 │ │ │ │ + cmp r0, #62 @ 0x3e │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r4, r1, #15 │ │ │ │ + asrs r4, r4, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r4, #1 │ │ │ │ + lsls r6, r7, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r2, r7, #1 │ │ │ │ + lsls r2, r2, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r1, #20 │ │ │ │ lsls r5, r6, #1 │ │ │ │ lsrs r0, r2, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r5, #198 @ 0xc6 │ │ │ │ + movs r5, #222 @ 0xde │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #212 @ 0xd4 │ │ │ │ + movs r3, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r2, r1, #18 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r2, r4, #9 │ │ │ │ + asrs r2, r7, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #144 @ 0x90 │ │ │ │ + movs r3, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #72 @ 0x48 │ │ │ │ + movs r5, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r6, r2, #17 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - asrs r2, r6, #8 │ │ │ │ + asrs r2, r1, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r3, #114 @ 0x72 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r5, #92 @ 0x5c │ │ │ │ + movs r5, #116 @ 0x74 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r7, #7 │ │ │ │ + asrs r0, r2, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #32 │ │ │ │ + movs r3, #56 @ 0x38 │ │ │ │ lsls r3, r1, #1 │ │ │ │ lsrs r4, r5, #15 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - movs r5, #200 @ 0xc8 │ │ │ │ + movs r5, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #234 @ 0xea │ │ │ │ + movs r3, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r5, #6 │ │ │ │ + asrs r6, r0, #7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r4, [pc, #368] @ (29a068 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #174 @ 0xae │ │ │ │ + movs r5, #198 @ 0xc6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r4, #186 @ 0xba │ │ │ │ + movs r4, #210 @ 0xd2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r5, #4 │ │ │ │ + asrs r6, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + asrs r6, r5, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #62 @ 0x3e │ │ │ │ + movs r2, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r0, r6, #3 │ │ │ │ + asrs r0, r1, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #26 │ │ │ │ + movs r2, #50 @ 0x32 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r2 │ │ │ │ @@ -93097,23 +93097,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #120] @ (299fd0 ) │ │ │ │ ldr r1, [pc, #120] @ (299fd4 ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r0, #1128] @ 0x468 │ │ │ │ cbz r2, 299f76 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 299f24 │ │ │ │ mov r0, r6 │ │ │ │ blx 25a920 │ │ │ │ @@ -93142,24 +93142,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r5, #3 │ │ │ │ + asrs r4, r0, #4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - udf #178 @ 0xb2 │ │ │ │ + udf #202 @ 0xca │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xf3d60052 │ │ │ │ - movs r4, #66 @ 0x42 │ │ │ │ + @ instruction: 0xf3ee0052 │ │ │ │ + movs r4, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add lr, r3 │ │ │ │ + add lr, r6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r4, #48 @ 0x30 │ │ │ │ + movs r4, #72 @ 0x48 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 00299fdc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -93172,26 +93172,26 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d583c │ │ │ │ + bl 5d584c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #148] @ (29a0a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #148] @ (29a0a4 ) │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #140] @ (29a0a8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 29a050 │ │ │ │ ldr r1, [pc, #132] @ (29a0ac ) │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25a110 │ │ │ │ @@ -93211,15 +93211,15 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #92] @ (29a0b4 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -93228,51 +93228,51 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #56] @ (29a0bc ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29a066 │ │ │ │ nop │ │ │ │ lsrs r2, r3, #5 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r3, [pc, #80] @ (29a0ec ) │ │ │ │ movs r0, r0 │ │ │ │ - ssat r0, #19, r2, asr #1 │ │ │ │ - ble.n 29a06c │ │ │ │ + @ instruction: 0xf33a0052 │ │ │ │ + ble.n 29a09c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r3, #168 @ 0xa8 │ │ │ │ + movs r3, #192 @ 0xc0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r4, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #130 @ 0x82 │ │ │ │ + movs r3, #154 @ 0x9a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #114 @ 0x72 │ │ │ │ + movs r3, #138 @ 0x8a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #164 @ 0xa4 │ │ │ │ + movs r3, #188 @ 0xbc │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r3, #72 @ 0x48 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29a0d0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ subs r6, r4, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r0, [pc, #8] @ (29a0e0 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ nop │ │ │ │ subs r2, r3, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -93376,29 +93376,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #28 │ │ │ │ + lsrs r6, r6, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ add r6, pc, #144 @ (adr r6, 29a298 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsls r0, r1, #31 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - lsrs r4, r6, #26 │ │ │ │ + lsrs r4, r1, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r6, #30 │ │ │ │ + lsrs r6, r1, #31 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r2, #138 @ 0x8a │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - movs r2, #152 @ 0x98 │ │ │ │ + movs r2, #176 @ 0xb0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ (29a2d8 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -93406,39 +93406,39 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68f9d0 │ │ │ │ + bl 68f9e0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ - bl 71da98 │ │ │ │ + bl 71daa8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ it ne │ │ │ │ cmpne r0, #0 │ │ │ │ beq.n 29a2aa │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r7, sp, #8 │ │ │ │ cmp r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ it cs │ │ │ │ movcs r1, r4 │ │ │ │ add.w r0, r5, #224 @ 0xe0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ - bl 71d93c │ │ │ │ + bl 71d94c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 68fa20 │ │ │ │ + bl 68fa30 │ │ │ │ ldr.w r0, [r5, #220] @ 0xdc │ │ │ │ - bl 68f9d0 │ │ │ │ + bl 68f9e0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ subs r4, r4, r3 │ │ │ │ ite ne │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -93481,73 +93481,73 @@ │ │ │ │ str r3, [r1, #0] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 259278 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r6, #4] │ │ │ │ - bl 690350 │ │ │ │ + bl 690360 │ │ │ │ ldr r1, [pc, #124] @ (29a38c ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ cbz r0, 29a326 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #6] │ │ │ │ strd r0, r3, [r4, #8] │ │ │ │ ldr r1, [pc, #104] @ (29a390 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ cbz r0, 29a340 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb r2, [r4, #16] │ │ │ │ strd r0, r3, [r4, #24] │ │ │ │ ldr r1, [pc, #80] @ (29a394 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ cbz r0, 29a35c │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #32] │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #56] @ (29a398 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ cbz r0, 29a378 │ │ │ │ movs r2, #1 │ │ │ │ asrs r3, r0, #31 │ │ │ │ strb.w r2, [r4, #48] @ 0x30 │ │ │ │ strd r0, r3, [r4, #56] @ 0x38 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - orr.w r0, sl, r1, lsr #1 │ │ │ │ - movs r7, #38 @ 0x26 │ │ │ │ + orn r0, r2, r1, lsr #1 │ │ │ │ + movs r7, #62 @ 0x3e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r6, r2] │ │ │ │ + str r0, [r1, r3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - udf #128 @ 0x80 │ │ │ │ + udf #152 @ 0x98 │ │ │ │ lsls r6, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 29a3fc │ │ │ │ sub sp, #12 │ │ │ │ @@ -93555,15 +93555,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (29a404 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w ip, [pc, #60] @ 29a408 │ │ │ │ ldr r3, [pc, #60] @ (29a40c ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (29a410 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (29a414 ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -93577,19 +93577,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r5, #18 │ │ │ │ + lsrs r2, r0, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - movs r0, #212 @ 0xd4 │ │ │ │ + movs r0, #236 @ 0xec │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrsb r2, [r7, r0] │ │ │ │ + ldrsb r2, [r2, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r3, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #4 │ │ │ │ @@ -93620,15 +93620,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str.w r0, [r4, #1024] @ 0x400 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -93654,31 +93654,31 @@ │ │ │ │ ldr r1, [pc, #56] @ (29a4e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r6, #14 │ │ │ │ + lsrs r2, r1, #15 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r4, r0, #7 │ │ │ │ + subs r4, r3, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r6, r6, #7 │ │ │ │ + movs r0, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 29a524 │ │ │ │ sub sp, #12 │ │ │ │ @@ -93686,24 +93686,24 @@ │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r1, [pc, #36] @ (29a52c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #184 @ 0xb8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 29a220 │ │ │ │ - lsrs r0, r3, #13 │ │ │ │ + lsrs r0, r6, #13 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r4, r3, #6 │ │ │ │ + subs r4, r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #80] @ (29a590 ) │ │ │ │ add r4, pc │ │ │ │ @@ -93717,24 +93717,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ add r2, pc, #272 @ (adr r2, 29a6a4 ) │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (29a610 ) │ │ │ │ @@ -93744,54 +93744,54 @@ │ │ │ │ ldr r1, [pc, #108] @ (29a618 ) │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ add.w r2, r4, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #16 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, #224 @ 0xe0 │ │ │ │ - bl 71d6e4 │ │ │ │ + bl 71d6f4 │ │ │ │ ldr r1, [pc, #80] @ (29a61c ) │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r6, #152] @ 0x98 │ │ │ │ movs r3, #13 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #56] @ (29a620 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r6, [r0, #124] @ 0x7c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbs r0, r8, sl, lsl #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + @ instruction: 0xebf0004a │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - cdp 0, 4, cr0, cr8, cr10, {2} │ │ │ │ - rsb r0, lr, sl, lsl #1 │ │ │ │ + cdp 0, 6, cr0, cr0, cr10, {2} │ │ │ │ + @ instruction: 0xebe6004a │ │ │ │ asrs r6, r0, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 29a6a8 │ │ │ │ @@ -93803,15 +93803,15 @@ │ │ │ │ ldr r2, [pc, #108] @ (29a6b0 ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 29345c │ │ │ │ cbz r0, 29a692 │ │ │ │ ldr.w r3, [r4, #204] @ 0xcc │ │ │ │ lsls r1, r5, #3 │ │ │ │ lsls r2, r6, #4 │ │ │ │ cmp r3, r1 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ @@ -93835,18 +93835,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - adcs.w r0, r6, sl, lsl #1 │ │ │ │ - @ instruction: 0xeb3a004a │ │ │ │ + sbc.w r0, lr, sl, lsl #1 │ │ │ │ + adcs.w r0, r2, sl, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #348] @ (29a824 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #348] @ (29a828 ) │ │ │ │ @@ -93854,15 +93854,15 @@ │ │ │ │ ldr r1, [pc, #348] @ (29a82c ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 29a810 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ blx 2599dc │ │ │ │ @@ -93972,21 +93972,21 @@ │ │ │ │ ldr r1, [pc, #28] @ (29a830 ) │ │ │ │ add.w r3, r6, #232 @ 0xe8 │ │ │ │ ldr r0, [pc, #28] @ (29a834 ) │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - lsrs r2, r2, #6 │ │ │ │ + lsrs r2, r5, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xeab0004a │ │ │ │ - pkhbt r0, r4, sl, lsl #1 │ │ │ │ - adds r4, r3, #1 │ │ │ │ + pkhbt r0, r8, sl, lsl #1 │ │ │ │ + @ instruction: 0xeadc004a │ │ │ │ + adds r4, r6, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r3, #2 │ │ │ │ + adds r2, r6, #2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #16 │ │ │ │ @@ -94007,15 +94007,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ it lt │ │ │ │ movlt r3, r2 │ │ │ │ strd r1, r3, [r0, #188] @ 0xbc │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r7 │ │ │ │ add r0, r2 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr.w r6, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs.w r8, r1, r6 │ │ │ │ it mi │ │ │ │ addmi r8, r7 │ │ │ │ cmp r3, r8 │ │ │ │ ble.n 29a8f2 │ │ │ │ @@ -94036,15 +94036,15 @@ │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ add r6, r7 │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ ldrb r3, [r6, r7] │ │ │ │ ldr r6, [sp, #12] │ │ │ │ adds r7, r6, #1 │ │ │ │ str r7, [sp, #0] │ │ │ │ @@ -94059,31 +94059,31 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xe8da004a │ │ │ │ - lsls r2, r4, #30 │ │ │ │ + ldrd r0, r0, [r2], #296 @ 0x128 │ │ │ │ + lsls r2, r7, #30 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xe8d8004a │ │ │ │ + ldrd r0, r0, [r0], #296 @ 0x128 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #84] @ 0x54 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r1 │ │ │ │ ldr.w r0, [r5, #172] @ 0xac │ │ │ │ ldr.w r1, [r5, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr.w r3, [r5, #144] @ 0x90 │ │ │ │ ldr.w r0, [r5, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ it le │ │ │ │ addle.w r4, r3, #4294967295 @ 0xffffffff │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -94117,15 +94117,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ ldr r4, [r1, #4] │ │ │ │ ldr r1, [pc, #400] @ (29ab34 ) │ │ │ │ ldr r7, [pc, #404] @ (29ab38 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ add r7, pc │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29aac8 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r9, r3 │ │ │ │ @@ -94144,37 +94144,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 29aae4 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29aa9e │ │ │ │ ldr r0, [pc, #348] @ (29ab40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r3, [pc, #344] @ (29ab44 ) │ │ │ │ ldr r2, [pc, #344] @ (29ab48 ) │ │ │ │ ldr r1, [pc, #348] @ (29ab4c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #332] @ (29ab50 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #332] @ (29ab54 ) │ │ │ │ ldr r1, [pc, #332] @ (29ab58 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 2921a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ movs r7, #7 │ │ │ │ @@ -94196,15 +94196,15 @@ │ │ │ │ blx 2592ec │ │ │ │ mov r4, r0 │ │ │ │ blx 25a920 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 68f8c8 │ │ │ │ + bl 68f8d8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ strh.w r7, [r5, #108] @ 0x6c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [sl] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -94219,24 +94219,24 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 29ab0a │ │ │ │ ldr r4, [pc, #192] @ (29ab60 ) │ │ │ │ mov.w r8, #384 @ 0x180 │ │ │ │ mov.w r9, #640 @ 0x280 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r3, [pc, #176] @ (29ab64 ) │ │ │ │ ldr r2, [pc, #180] @ (29ab68 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ b.n 29aa02 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ mov r9, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29a9ba │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ @@ -94256,67 +94256,67 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 29a9de │ │ │ │ ldr r0, [pc, #116] @ (29ab74 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29a9de │ │ │ │ ldr r3, [pc, #96] @ (29ab6c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29aa9e │ │ │ │ ldr r3, [pc, #88] @ (29ab70 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29aa9e │ │ │ │ ldr r0, [pc, #88] @ (29ab78 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29aa9e │ │ │ │ nop │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + lsls r0, r5, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r0, r1, r4 │ │ │ │ + subs r0, r4, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ vshr.u32 q0, q10, #32 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xead8004a │ │ │ │ - lsls r0, r6, #25 │ │ │ │ + @ instruction: 0xeaf0004a │ │ │ │ + lsls r0, r1, #26 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29aa6c │ │ │ │ + b.n 29aa9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - and.w r0, r4, sl, lsl #1 │ │ │ │ - lsls r6, r2, #25 │ │ │ │ + ands.w r0, ip, sl, lsl #1 │ │ │ │ + lsls r6, r5, #25 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29aa48 │ │ │ │ + b.n 29aa78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29aa74 │ │ │ │ + b.n 29aaa4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, r4, r2 │ │ │ │ + subs r0, r7, r2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrd r0, r0, [r4, #-296] @ 0x128 │ │ │ │ - lsls r2, r5, #22 │ │ │ │ + strd r0, r0, [ip, #-296]! @ 0x128 │ │ │ │ + lsls r2, r0, #23 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a900 │ │ │ │ + b.n 29a930 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, r7 │ │ │ │ + adds r2, r6, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #288] @ (29acac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -94325,15 +94325,15 @@ │ │ │ │ ldr r1, [pc, #288] @ (29acb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [r0, #180] @ 0xb4 │ │ │ │ cmp r2, r3 │ │ │ │ bgt.n 29ac56 │ │ │ │ ldrd r5, r2, [r0, #188] @ 0xbc │ │ │ │ cmp r5, r2 │ │ │ │ bgt.n 29ac16 │ │ │ │ @@ -94377,15 +94377,15 @@ │ │ │ │ ldr r1, [pc, #160] @ (29acc0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r4, #180] @ 0xb4 │ │ │ │ ldr.w r2, [r4, #188] @ 0xbc │ │ │ │ ldr.w r3, [r4, #184] @ 0xb8 │ │ │ │ subs r5, r5, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ subs r3, r3, r1 │ │ │ │ bl 292c94 │ │ │ │ @@ -94410,44 +94410,44 @@ │ │ │ │ ldr r1, [pc, #84] @ (29accc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r1, r2, [r4, #160] @ 0xa0 │ │ │ │ bl 292c44 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r1, #19 │ │ │ │ + lsls r4, r4, #19 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a890 │ │ │ │ + b.n 29a8c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xe85e004a │ │ │ │ - lsls r2, r0, #17 │ │ │ │ + ldrd r0, r0, [r6], #-296 @ 0x128 │ │ │ │ + lsls r2, r3, #17 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a788 │ │ │ │ + b.n 29a7b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29a7b4 │ │ │ │ + b.n 29a7e4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r5, #15 │ │ │ │ + lsls r0, r0, #16 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a6e0 │ │ │ │ + b.n 29a710 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29a70c │ │ │ │ + b.n 29a73c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ (29ae08 ) │ │ │ │ @@ -94468,15 +94468,15 @@ │ │ │ │ str.w r3, [r4, #196] @ 0xc4 │ │ │ │ it le │ │ │ │ addle.w r7, r6, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ add r0, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr.w r5, [r4, #168] @ 0xa8 │ │ │ │ subs r5, r1, r5 │ │ │ │ itt mi │ │ │ │ ldrmi r3, [sp, #12] │ │ │ │ addmi r5, r5, r3 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cmp r3, r5 │ │ │ │ @@ -94499,15 +94499,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (29ae1c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #13 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, sl, #1 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 29a0e4 │ │ │ │ ldr r2, [pc, #152] @ (29ae20 ) │ │ │ │ @@ -94550,42 +94550,42 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #216 @ 0xd8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #13 │ │ │ │ strh.w ip, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r2, sp, #16 │ │ │ │ ldrb.w r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ bl 29a0e4 │ │ │ │ b.n 29ad84 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stc2l 0, cr0, [r4], #-464 @ 0xfffffe30 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - lsls r6, r7, #11 │ │ │ │ + lsls r6, r2, #12 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29a658 │ │ │ │ - lsls r2, r1, #1 │ │ │ │ b.n 29a688 │ │ │ │ lsls r2, r1, #1 │ │ │ │ + b.n 29a6b8 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ @ instruction: 0xfbc40074 │ │ │ │ @ instruction: 0xfba20074 │ │ │ │ - lsls r4, r0, #10 │ │ │ │ + lsls r4, r3, #10 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29b578 │ │ │ │ + b.n 29b5a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b5a4 │ │ │ │ + b.n 29b5d4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #448] @ (29b008 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -94603,15 +94603,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r9, r4, #216 @ 0xd8 │ │ │ │ movs r3, #13 │ │ │ │ mov r1, r7 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 293c4c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29aff6 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ @@ -94624,15 +94624,15 @@ │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ str.w r7, [r6, #180] @ 0xb4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r7, [r6, #188] @ 0xbc │ │ │ │ str.w r3, [r6, #192] @ 0xc0 │ │ │ │ movs r3, #13 │ │ │ │ str.w r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2599dc │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25bd34 │ │ │ │ add r2, sp, #20 │ │ │ │ @@ -94678,15 +94678,15 @@ │ │ │ │ add r4, r3 │ │ │ │ adds r4, #1 │ │ │ │ movs r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r4, #-1] │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r2, fp │ │ │ │ adds r7, #1 │ │ │ │ bl 29a0e4 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ @@ -94712,15 +94712,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (29b030 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 2599dc │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ blx 25bd34 │ │ │ │ movs r2, #0 │ │ │ │ @@ -94754,36 +94754,36 @@ │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfb000074 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29b670 │ │ │ │ + b.n 29b6a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b69c │ │ │ │ + b.n 29b6cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r0, #8 │ │ │ │ + lsls r4, r3, #8 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r6, r1, #5 │ │ │ │ + lsls r6, r4, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29b4f4 │ │ │ │ + b.n 29b524 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b4ec │ │ │ │ + b.n 29b51c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r1, #3 │ │ │ │ + lsls r2, r4, #3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29b408 │ │ │ │ + b.n 29b438 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29b434 │ │ │ │ + b.n 29b464 │ │ │ │ lsls r2, r1, #1 │ │ │ │ vst1.8 @ instruction: 0xf9840074 │ │ │ │ - asrs r0, r7, #17 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r0, #18 │ │ │ │ + asrs r6, r3, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (29b09c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -94793,42 +94793,42 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #196 @ 0xc4 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #60] @ (29b0a8 ) │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cbz r0, 29b082 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29ae34 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 29a6b4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 29ae34 │ │ │ │ - b.n 29b7e8 │ │ │ │ + b.n 29b818 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r6, r0 │ │ │ │ + movs r6, r3 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 29b2f4 │ │ │ │ + b.n 29b324 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29a948 │ │ │ │ + b.n 29a978 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #476] @ (29b29c ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -94863,15 +94863,15 @@ │ │ │ │ it lt │ │ │ │ addlt r2, #1 │ │ │ │ str.w r3, [r4, #172] @ 0xac │ │ │ │ it lt │ │ │ │ strlt.w r2, [r4, #156] @ 0x9c │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 29b15c │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r3, [r4, #176] @ 0xb0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #32 │ │ │ │ mov ip, r2 │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ movs r0, #7 │ │ │ │ @@ -94930,15 +94930,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r5, [r4, #184] @ 0xb8 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ subs r3, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ lsls r2, r3, #3 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 293c4c │ │ │ │ @@ -94960,15 +94960,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ blx 25a234 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ adds r3, r6, r5 │ │ │ │ ldr.w r1, [r4, #144] @ 0x90 │ │ │ │ subs r2, #1 │ │ │ │ mov ip, r0 │ │ │ │ lsls r6, r2, #4 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ @@ -95008,22 +95008,22 @@ │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ strb.w r0, [r8, #116] @ 0x74 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7e40074 │ │ │ │ - mcr2 0, 5, r0, cr10, cr12, {2} │ │ │ │ - svc 198 @ 0xc6 │ │ │ │ + mcr2 0, 6, r0, cr2, cr12, {2} │ │ │ │ + svc 222 @ 0xde │ │ │ │ lsls r2, r1, #1 │ │ │ │ - svc 220 @ 0xdc │ │ │ │ + svc 244 @ 0xf4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r4, r4, #7 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r2, r6, #7 │ │ │ │ + asrs r2, r1, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r3, [pc, #2592] @ 29bcf0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -95037,15 +95037,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [pc, #2580] @ 29bcfc │ │ │ │ add r2, pc │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ movw r3, #981 @ 0x3d5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r6, #144] @ 0x90 │ │ │ │ strd r8, r8, [r6, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ @@ -95262,15 +95262,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bge.w 29b64a │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ ldr.w r2, [r7, #176] @ 0xb0 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ strb r6, [r2, r3] │ │ │ │ add r2, r3 │ │ │ │ ldrh.w r3, [r4, #108] @ 0x6c │ │ │ │ @@ -95354,15 +95354,15 @@ │ │ │ │ ldr.w r1, [pc, #1788] @ 29bd0c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r1, r2, [r6, #204] @ 0xcc │ │ │ │ ldrd r3, r4, [r6, #212] @ 0xd4 │ │ │ │ subs r4, r4, r2 │ │ │ │ subs r3, r3, r1 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 2937b4 │ │ │ │ mov r0, r9 │ │ │ │ @@ -95394,15 +95394,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29b34a │ │ │ │ ldr.w r0, [pc, #1676] @ 29bd18 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29b34a │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ subs r3, #1 │ │ │ │ ldr.w r0, [r1, #148] @ 0x94 │ │ │ │ subs r2, #1 │ │ │ │ @@ -95536,15 +95536,15 @@ │ │ │ │ blx 2592ec │ │ │ │ mov r6, r0 │ │ │ │ blx 25a920 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ - bl 68fa20 │ │ │ │ + bl 68fa30 │ │ │ │ b.n 29b34c │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldrh.w r2, [r4, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #160] @ 0xa0 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ @@ -95807,22 +95807,22 @@ │ │ │ │ bpl.w 29b480 │ │ │ │ ldr r0, [pc, #536] @ (29bd24 ) │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldrd r1, r2, [r4, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29b480 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [pc, #516] @ (29bd28 ) │ │ │ │ ldr.w r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 68fa20 │ │ │ │ + bl 68fa30 │ │ │ │ b.n 29b34a │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 29b34a │ │ │ │ ldr.w r0, [r7, #144] @ 0x90 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r5, r4 │ │ │ │ @@ -95878,15 +95878,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mla r6, r0, r1, r6 │ │ │ │ mla r0, r0, r1, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r2, r2, r2, lsl #1 │ │ │ │ @@ -95919,15 +95919,15 @@ │ │ │ │ ldr.w r1, [r7, #164] @ 0xa4 │ │ │ │ ldr.w r0, [r7, #172] @ 0xac │ │ │ │ strd r2, r3, [sp, #20] │ │ │ │ add r0, r1 │ │ │ │ ldr.w r3, [r7, #176] @ 0xb0 │ │ │ │ ldr.w r1, [r7, #152] @ 0x98 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mul.w r0, r2, r1 │ │ │ │ adds r1, r3, r0 │ │ │ │ add r0, r6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r1, r1, r1, lsl #1 │ │ │ │ @@ -95985,40 +95985,40 @@ │ │ │ │ bgt.w 29b34a │ │ │ │ ldr.w r3, [r7, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, r6 │ │ │ │ bgt.n 29bccc │ │ │ │ b.w 29b34a │ │ │ │ - stc2 0, cr0, [sl, #368] @ 0x170 │ │ │ │ - asrs r0, r1, #7 │ │ │ │ + stc2 0, cr0, [r2, #368]! @ 0x170 │ │ │ │ + asrs r0, r4, #7 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - asrs r6, r1, #6 │ │ │ │ + asrs r6, r4, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf65c0074 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa4e005c │ │ │ │ - blt.n 29bdec │ │ │ │ + @ instruction: 0xfa66005c │ │ │ │ + blt.n 29bc1c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - blt.n 29bc18 │ │ │ │ + blt.n 29bc48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r3, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #27 │ │ │ │ + lsrs r2, r4, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r3, #21 │ │ │ │ + lsrs r4, r6, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r1, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r6, #7 │ │ │ │ + lsrs r4, r1, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r6, r3, #8 │ │ │ │ + lsrs r6, r6, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029bd2c : │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ cbz r0, 29bd34 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ @@ -96064,22 +96064,22 @@ │ │ │ │ strb.w r1, [sp, #14] │ │ │ │ strh.w r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 29bf08 │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71da8c │ │ │ │ + bl 71da9c │ │ │ │ cmp r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ it cs │ │ │ │ movcs r2, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71d784 │ │ │ │ + bl 71d794 │ │ │ │ mov r0, r4 │ │ │ │ bl 29a220 │ │ │ │ b.n 29bdee │ │ │ │ ldrd r3, r0, [r4, #168] @ 0xa8 │ │ │ │ movs r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 29bde8 │ │ │ │ @@ -96198,38 +96198,38 @@ │ │ │ │ beq.n 29bf1e │ │ │ │ movs r2, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 68f8c8 │ │ │ │ + bl 68f8d8 │ │ │ │ b.n 29bda6 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r1, [sp, #12] │ │ │ │ b.n 29bda6 │ │ │ │ ldr r1, [pc, #48] @ (29bf50 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc │ │ │ │ - bl 68f8c8 │ │ │ │ + bl 68f8d8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #10 │ │ │ │ ldr.w r0, [r4, #200] @ 0xc8 │ │ │ │ mov r6, r2 │ │ │ │ strb.w r3, [sp, #12] │ │ │ │ b.n 29bda0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xebf60074 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, sl, r4, ror #1 │ │ │ │ - @ instruction: 0xb704 │ │ │ │ + @ instruction: 0xb71c │ │ │ │ lsls r5, r2, #1 │ │ │ │ │ │ │ │ 0029bf54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -96245,24 +96245,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #250 @ 0xfa │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldrh r0, [r4, #0] │ │ │ │ lsls r2, r0, #2 │ │ │ │ │ │ │ │ 0029bfb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -96274,46 +96274,46 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #40] @ (29bffc ) │ │ │ │ add.w r4, ip, #216 @ 0xd8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r1, r2, [r4, #144] @ 0x90 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 292cf8 │ │ │ │ nop │ │ │ │ - eors.w r0, r0, #92 @ 0x5c │ │ │ │ - bne.n 29bf4c │ │ │ │ - lsls r2, r1, #1 │ │ │ │ + @ instruction: 0xf0a8005c │ │ │ │ bne.n 29bf7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ + bne.n 29bfac │ │ │ │ + lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029c000 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ (29c034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29e0 │ │ │ │ cbz r0, 29c026 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #16] @ (29c038 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ - b.w 5d2314 │ │ │ │ - lsls r4, r3, #18 │ │ │ │ + b.w 5d2324 │ │ │ │ + lsls r4, r6, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xfb840065 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96322,29 +96322,29 @@ │ │ │ │ movs r2, #29 │ │ │ │ ldr r3, [pc, #40] @ (29c080 ) │ │ │ │ ldr r1, [pc, #44] @ (29c084 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r0, r2, #21 │ │ │ │ + lsls r0, r5, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r5, #4 │ │ │ │ + lsls r6, r0, #5 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsls r4, r6, #20 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ @@ -96358,18 +96358,18 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #12] @ (29c0c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 0029c0cc : │ │ │ │ ldr r3, [pc, #48] @ (29c100 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #28] │ │ │ │ cbz r3, 29c0d6 │ │ │ │ @@ -96389,15 +96389,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ lsrs r2, r1 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (29c10c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ @ instruction: 0xfb620065 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 29c17c │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 29c16e │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -96484,15 +96484,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ movw r2, #32767 @ 0x7fff │ │ │ │ bl 2970fc │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ b.n 29c152 │ │ │ │ - movs r2, r4 │ │ │ │ + movs r2, r7 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ movs r3, #17 │ │ │ │ @@ -96501,41 +96501,41 @@ │ │ │ │ movs r0, #12 │ │ │ │ blx 259278 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r5, #4] │ │ │ │ mov r0, r6 │ │ │ │ movs r5, #1 │ │ │ │ - bl 690350 │ │ │ │ + bl 690360 │ │ │ │ ldr r1, [pc, #52] @ (29c25c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ strb r5, [r4, #6] │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ ldr r1, [pc, #40] @ (29c260 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ strb r5, [r4, #8] │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ strb r0, [r4, #9] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r4, #29 │ │ │ │ + lsls r6, r7, #29 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 29c2c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -96543,15 +96543,15 @@ │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #76] @ (29c2cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w ip, [pc, #60] @ 29c2d0 │ │ │ │ ldr r3, [pc, #60] @ (29c2d4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #60] @ (29c2d8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #60] @ (29c2dc ) │ │ │ │ strd ip, r3, [r0, #52] @ 0x34 │ │ │ │ @@ -96566,18 +96566,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - vqadd.u32 q0, q5, q6 │ │ │ │ - lsls r4, r1, #8 │ │ │ │ + vqadd.u8 q8, q1, q6 │ │ │ │ + lsls r4, r4, #8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r7, #114 @ 0x72 │ │ │ │ + adds r7, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ lsrs r7, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ @@ -96635,26 +96635,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (29c38c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c300 │ │ │ │ ldr r0, [pc, #24] @ (29c390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29c300 │ │ │ │ nop │ │ │ │ b.n 29c02c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29c424 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -96672,33 +96672,33 @@ │ │ │ │ b.n 29c3ec │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ ldr r5, [r5, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ cmp r5, ip │ │ │ │ it cs │ │ │ │ movcs r5, ip │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ - bl 68fa20 │ │ │ │ + bl 68fa30 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ blx 25a768 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #4] │ │ │ │ cbz r3, 29c40e │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ - bl 68f9d0 │ │ │ │ + bl 5d2764 │ │ │ │ + bl 68f9e0 │ │ │ │ mov ip, r0 │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 29c3c2 │ │ │ │ @@ -96713,18 +96713,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - ldc2l 0, cr0, [r0, #368]! @ 0x170 │ │ │ │ - lsls r6, r2, #3 │ │ │ │ + mcr2 0, 0, r0, cr8, cr12, {2} │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r6, #62 @ 0x3e │ │ │ │ + adds r6, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #0 │ │ │ │ @@ -96820,19 +96820,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (29c570 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29c494 │ │ │ │ ldr r0, [pc, #64] @ (29c574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29c494 │ │ │ │ ldr r0, [pc, #56] @ (29c578 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 29c4e6 │ │ │ │ ldr r1, [pc, #52] @ (29c57c ) │ │ │ │ add r1, pc │ │ │ │ b.n 29c48a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 29bf2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ @@ -96841,25 +96841,25 @@ │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7ea0065 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 29be2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r5, [pc, #704] @ (29c830 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r6, r2, #3 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsls r0, r6, #2 │ │ │ │ + lsls r0, r1, #3 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -97187,15 +97187,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29c838 │ │ │ │ ldr r0, [pc, #804] @ (29cbf8 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r7, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 29c838 │ │ │ │ ldr r3, [pc, #792] @ (29cbfc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -97204,15 +97204,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 29c7a2 │ │ │ │ ldr r0, [pc, #772] @ (29cc00 ) │ │ │ │ ldr r2, [r7, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ b.n 29c7a2 │ │ │ │ subs r2, #4 │ │ │ │ adds r7, #20 │ │ │ │ cmp r2, #5 │ │ │ │ bhi.w 29ca72 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -97391,15 +97391,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 29ca08 │ │ │ │ ldr r1, [pc, #316] @ (29cc28 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #316] @ (29cc2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 29ca28 │ │ │ │ ldr r2, [pc, #296] @ (29cc24 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29ca28 │ │ │ │ @@ -97417,15 +97417,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (29cbf4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 29c9a2 │ │ │ │ ldr r0, [pc, #264] @ (29cc34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29c9a2 │ │ │ │ add.w r2, r6, #244 @ 0xf4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r2 │ │ │ │ bl 291490 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r7, r0 │ │ │ │ @@ -97452,15 +97452,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 29cac0 │ │ │ │ ldr r0, [pc, #192] @ (29cc3c ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29cac0 │ │ │ │ bl 291260 │ │ │ │ b.n 29cac0 │ │ │ │ ldr.w sl, [pc, #180] @ 29cc40 │ │ │ │ add sl, pc │ │ │ │ b.n 29cb5e │ │ │ │ add.w r8, r6, r8, lsl #2 │ │ │ │ @@ -97478,60 +97478,60 @@ │ │ │ │ ldr r3, [pc, #60] @ (29cbf4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29cb46 │ │ │ │ ldr r0, [pc, #132] @ (29cc48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29cb46 │ │ │ │ nop │ │ │ │ b.n 29cfb4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4e20065 │ │ │ │ orrs.w r0, r2, #15007744 @ 0xe50000 │ │ │ │ - ldc2l 0, cr0, [sl, #296] @ 0x128 │ │ │ │ - stc2l 0, cr0, [r0, #296]! @ 0x128 │ │ │ │ + ldc2l 0, cr0, [r2, #296]! @ 0x128 │ │ │ │ + ldc2l 0, cr0, [r8, #296]! @ 0x128 │ │ │ │ lsls r3, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ - stc2l 0, cr0, [sl, #-296] @ 0xfffffed8 │ │ │ │ + stc2l 0, cr0, [r2, #-296]! @ 0xfffffed8 │ │ │ │ ldr r0, [pc, #176] @ (29cca4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4, #296] @ 0x128 │ │ │ │ + ldc2 0, cr0, [ip, #296] @ 0x128 │ │ │ │ ldr r3, [pc, #832] @ (29cf40 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r8, #-296]! @ 0xfffffed8 │ │ │ │ - stc2l 0, cr0, [r4], {74} @ 0x4a │ │ │ │ - movs r2, r1 │ │ │ │ + ldc2l 0, cr0, [r0, #-296] @ 0xfffffed8 │ │ │ │ + ldc2l 0, cr0, [ip], {74} @ 0x4a │ │ │ │ + movs r2, r4 │ │ │ │ lsls r3, r1, #1 │ │ │ │ @ instruction: 0xf26e0065 │ │ │ │ - @ instruction: 0xfbfa004a │ │ │ │ - @ instruction: 0xf72c005c │ │ │ │ - ldc2 0, cr0, [ip], {74} @ 0x4a │ │ │ │ + ldc2 0, cr0, [r2], {74} @ 0x4a │ │ │ │ + @ instruction: 0xf744005c │ │ │ │ + ldc2 0, cr0, [r4], #296 @ 0x128 │ │ │ │ rsbs r0, ip, #101 @ 0x65 │ │ │ │ - @ instruction: 0xfb56004a │ │ │ │ + @ instruction: 0xfb6e004a │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb0c004a │ │ │ │ - @ instruction: 0xfbec004a │ │ │ │ + @ instruction: 0xfb24004a │ │ │ │ + stc2 0, cr0, [r4], {74} @ 0x4a │ │ │ │ asrs r0, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb52004a │ │ │ │ + @ instruction: 0xfb6a004a │ │ │ │ ldr r1, [pc, #48] @ (29cc6c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb28004a │ │ │ │ - @ instruction: 0xfa6a004a │ │ │ │ + @ instruction: 0xfb40004a │ │ │ │ + @ instruction: 0xfa82004a │ │ │ │ strb r4, [r0, r4] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb3a004a │ │ │ │ + @ instruction: 0xfb52004a │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97552,22 +97552,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #320] @ (29cdc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #-160] │ │ │ │ lsls r1, r3, #14 │ │ │ │ bpl.n 29cc6a │ │ │ │ movs r1, #4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 68f86c │ │ │ │ + b.w 68f87c │ │ │ │ ldr r1, [r1, #4] │ │ │ │ subs r7, r0, #4 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldrd r6, r2, [r1, #4] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ @@ -97675,17 +97675,17 @@ │ │ │ │ str.w lr, [r4, #16] │ │ │ │ strb.w ip, [r1, #12] │ │ │ │ str r3, [r1, #16] │ │ │ │ b.n 29cd06 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 29cd8a │ │ │ │ b.n 29cd36 │ │ │ │ - @ instruction: 0xf522005c │ │ │ │ - strb.w r0, [r4, sl] │ │ │ │ - cmp r5, #110 @ 0x6e │ │ │ │ + @ instruction: 0xf53a005c │ │ │ │ + ldrb.w r0, [ip, sl] │ │ │ │ + cmp r5, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #420] @ (29cf84 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -97697,15 +97697,15 @@ │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr.w r9, [pc, #416] @ 29cf90 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 29ce7a │ │ │ │ mov r5, r0 │ │ │ │ mov r4, sl │ │ │ │ add.w r8, r0, #92 @ 0x5c │ │ │ │ movs r7, #0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ @@ -97820,113 +97820,113 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #128] @ (29cf98 ) │ │ │ │ ldr r0, [pc, #132] @ (29cf9c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29ceea │ │ │ │ b.n 29ceee │ │ │ │ ldr r1, [pc, #112] @ (29cfa0 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r0, [pc, #112] @ (29cfa4 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 29cef4 │ │ │ │ ldr r3, [pc, #100] @ (29cfa8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29ce9c │ │ │ │ ldr r3, [pc, #92] @ (29cfac ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29ce9c │ │ │ │ ldr r0, [pc, #84] @ (29cfb0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [r5, #108] @ 0x6c │ │ │ │ b.n 29ce9c │ │ │ │ mov r0, r5 │ │ │ │ bl 29c740 │ │ │ │ b.n 29cef4 │ │ │ │ ldr r3, [pc, #68] @ (29cfb4 ) │ │ │ │ movw r2, #837 @ 0x345 │ │ │ │ ldr r1, [pc, #64] @ (29cfb8 ) │ │ │ │ ldr r0, [pc, #68] @ (29cfbc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ubfx r0, r2, #1, #29 │ │ │ │ - vld4.16 {d0-d3}, [ip], sl │ │ │ │ - ldrsh.w r0, [sl, sl] │ │ │ │ + @ instruction: 0xf3da005c │ │ │ │ + vst4.16 {d16-d19}, [r4], sl │ │ │ │ + ldr??.w r0, [r2, sl] │ │ │ │ blt.n 29d03c │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf290005c │ │ │ │ - ldr??.w r0, [sl, sl] │ │ │ │ - @ instruction: 0xf274005c │ │ │ │ - ldrh.w r0, [ip, sl] │ │ │ │ + subw r0, r8, #92 @ 0x5c │ │ │ │ + ldrb.w r0, [r2, #74] @ 0x4a │ │ │ │ + @ instruction: 0xf28c005c │ │ │ │ + ldr.w r0, [r4, sl] │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7fc004a │ │ │ │ - @ instruction: 0xf230005c │ │ │ │ - @ instruction: 0xf7a2004a │ │ │ │ - @ instruction: 0xf7c6004a │ │ │ │ + ldrb.w r0, [r4, sl] │ │ │ │ + movw r0, #32860 @ 0x805c │ │ │ │ + @ instruction: 0xf7ba004a │ │ │ │ + @ instruction: 0xf7de004a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 29cff8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (29cffc ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #36] @ (29d000 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 29c394 │ │ │ │ nop │ │ │ │ - rsb r0, lr, #92 @ 0x5c │ │ │ │ - @ instruction: 0xf73c004a │ │ │ │ - @ instruction: 0xf74a004a │ │ │ │ + @ instruction: 0xf1e6005c │ │ │ │ + @ instruction: 0xf754004a │ │ │ │ + @ instruction: 0xf762004a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #84] @ 29d068 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #80] @ (29d06c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #80] @ (29d070 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [sp, #20] │ │ │ │ blx 25b114 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #56] @ (29d074 ) │ │ │ │ mov ip, r0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ @@ -97940,17 +97940,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf18a005c │ │ │ │ - @ instruction: 0xf6f8004a │ │ │ │ - @ instruction: 0xf702004a │ │ │ │ + sub.w r0, r2, #92 @ 0x5c │ │ │ │ + @ instruction: 0xf710004a │ │ │ │ + @ instruction: 0xf71a004a │ │ │ │ stc 0, cr0, [r6], #-404 @ 0xfffffe6c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 29d0d8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -97958,15 +97958,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #76] @ (29d0e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ bl 29c2e4 │ │ │ │ ldr.w r0, [r4, #240] @ 0xf0 │ │ │ │ cbz r0, 29d0b2 │ │ │ │ bl 296628 │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -97979,17 +97979,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - adds.w r0, r6, #92 @ 0x5c │ │ │ │ - @ instruction: 0xf684004a │ │ │ │ - @ instruction: 0xf692004a │ │ │ │ + @ instruction: 0xf12e005c │ │ │ │ + @ instruction: 0xf69c004a │ │ │ │ + subw r0, sl, #2122 @ 0x84a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #156] @ 29d190 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -97998,15 +97998,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (29d194 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #144] @ (29d198 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ strb.w r1, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r1, [r2, #6] │ │ │ │ cbnz r1, 29d15e │ │ │ │ strb.w r1, [r0, #85] @ 0x55 │ │ │ │ @@ -98048,17 +98048,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0xf0ac005c │ │ │ │ - @ instruction: 0xf622004a │ │ │ │ - @ instruction: 0xf610004a │ │ │ │ + @ instruction: 0xf0c4005c │ │ │ │ + @ instruction: 0xf63a004a │ │ │ │ + @ instruction: 0xf628004a │ │ │ │ @ instruction: 0xeb320065 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 29d234 │ │ │ │ sub sp, #20 │ │ │ │ @@ -98066,15 +98066,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #128] @ (29d23c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r0, #84] @ 0x54 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 29d1da │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r1, r2, #31 │ │ │ │ bmi.n 29d200 │ │ │ │ ldrb.w r2, [r3, #85] @ 0x55 │ │ │ │ @@ -98107,20 +98107,20 @@ │ │ │ │ add r1, pc │ │ │ │ strd ip, r1, [r3, #244] @ 0xf4 │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r3, #260] @ 0x104 │ │ │ │ bl 2910f4 │ │ │ │ b.n 29d1ec │ │ │ │ nop │ │ │ │ - vshr.s32 q8, q6, #18 │ │ │ │ - sbc.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ - sbc.w r0, sl, #13238272 @ 0xca0000 │ │ │ │ - orrs.w r0, r6, #13238272 @ 0xca0000 │ │ │ │ + and.w r0, r6, #92 @ 0x5c │ │ │ │ + sbcs.w r0, r8, #13238272 @ 0xca0000 │ │ │ │ + @ instruction: 0xf582004a │ │ │ │ + orn r0, lr, #13238272 @ 0xca0000 │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ - bl 65d24a │ │ │ │ + bl 65d24a │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #196] @ 29d320 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #192] @ (29d324 ) │ │ │ │ @@ -98130,15 +98130,15 @@ │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #180] @ (29d32c ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #176] @ (29d330 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cbnz r1, 29d2d0 │ │ │ │ ldrb.w r1, [r3, #86] @ 0x56 │ │ │ │ @@ -98155,15 +98155,15 @@ │ │ │ │ cbnz r2, 29d2fc │ │ │ │ mov r0, r3 │ │ │ │ bl 29c2e4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 68f86c │ │ │ │ + b.w 68f87c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -98180,15 +98180,15 @@ │ │ │ │ bpl.n 29d288 │ │ │ │ strd r2, r0, [sp, #8] │ │ │ │ subs r1, r5, #0 │ │ │ │ ldr r0, [pc, #80] @ (29d33c ) │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 29d288 │ │ │ │ ldr r2, [pc, #64] @ (29d340 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29d2a8 │ │ │ │ @@ -98196,33 +98196,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29d2a8 │ │ │ │ ldr r0, [pc, #48] @ (29d344 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 29d2a8 │ │ │ │ nop │ │ │ │ - vqadd.s8 q8, q1, q6 │ │ │ │ - @ instruction: 0xf4b0004a │ │ │ │ - @ instruction: 0xf4be004a │ │ │ │ + vqadd.s16 q8, q5, q6 │ │ │ │ + @ instruction: 0xf4c8004a │ │ │ │ + @ instruction: 0xf4d6004a │ │ │ │ bvs.n 29d2c8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4bc004a │ │ │ │ + @ instruction: 0xf4d4004a │ │ │ │ strb r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4b4004a │ │ │ │ + @ instruction: 0xf4cc004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w ip, [pc, #212] @ 29d430 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #212] @ (29d434 ) │ │ │ │ @@ -98242,15 +98242,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [sp, #144] @ 0x90 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25b0fc │ │ │ │ ldrb.w r0, [r5, #85] @ 0x55 │ │ │ │ cbz r0, 29d3d8 │ │ │ │ @@ -98271,15 +98271,15 @@ │ │ │ │ ldr r1, [pc, #132] @ (29d44c ) │ │ │ │ add r2, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r7, r4] │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5da8bc │ │ │ │ + bl 5da8cc │ │ │ │ ldr r2, [pc, #116] @ (29d450 ) │ │ │ │ ldr r3, [pc, #96] @ (29d43c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3 │ │ │ │ @@ -98304,23 +98304,23 @@ │ │ │ │ sub.w ip, ip, #100 @ 0x64 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ b.n 29d3ba │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - mcr 0, 2, r0, cr6, cr12, {2} │ │ │ │ + mrc 0, 2, r0, cr14, cr12, {2} │ │ │ │ bpl.n 29d3fc │ │ │ │ lsls r4, r6, #1 │ │ │ │ bpl.n 29d3e8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - usat r0, #10, r0, asr #1 │ │ │ │ - usat r0, #10, sl, asr #1 │ │ │ │ + @ instruction: 0xf3b8004a │ │ │ │ + ubfx r0, r2, #1, #11 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldmia.w lr, {r0, r2, r5, r6} │ │ │ │ bpl.n 29d534 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -98341,15 +98341,15 @@ │ │ │ │ ldr r1, [pc, #240] @ (29d570 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #116] @ 0x74 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25b0fc │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r3, [r5, #85] @ 0x55 │ │ │ │ @@ -98382,15 +98382,15 @@ │ │ │ │ add r3, sp, #12 │ │ │ │ add r2, sp, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5d9568 │ │ │ │ + bl 5d9578 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 29d554 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r6, sp, #40 @ 0x28 │ │ │ │ add.w r7, r5, #244 @ 0xf4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29d4ae │ │ │ │ @@ -98422,36 +98422,36 @@ │ │ │ │ strd r2, r3, [r5, #244] @ 0xf4 │ │ │ │ ldr r3, [pc, #60] @ (29d584 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #260] @ 0x104 │ │ │ │ bl 2910f4 │ │ │ │ b.n 29d4de │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 29d4b0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - ldc 0, cr0, [ip, #-368]! @ 0xfffffe90 │ │ │ │ + ldcl 0, cr0, [r4, #-368] @ 0xfffffe90 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 29d50c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf29c004a │ │ │ │ - subw r0, sl, #74 @ 0x4a │ │ │ │ + @ instruction: 0xf2b4004a │ │ │ │ + movt r0, #8266 @ 0x204a │ │ │ │ bmi.n 29d4a8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ b.n 29d480 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - @ instruction: 0xf136004a │ │ │ │ + adc.w r0, lr, #74 @ 0x4a │ │ │ │ bl 1a7582 │ │ │ │ bl 33b586 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29d594 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ @ instruction: 0xe8de0065 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #136] @ (29d634 ) │ │ │ │ @@ -98459,44 +98459,44 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #140] @ (29d63c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #128] @ (29d640 ) │ │ │ │ ldr r3, [pc, #128] @ (29d644 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #128] @ (29d648 ) │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #128] @ (29d64c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #124] @ (29d650 ) │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r3, [pc, #120] @ (29d654 ) │ │ │ │ ldr r2, [pc, #124] @ (29d658 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (29d65c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r3, [pc, #112] @ (29d660 ) │ │ │ │ ldr r2, [pc, #116] @ (29d664 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #116] @ (29d668 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r2, [pc, #108] @ (29d66c ) │ │ │ │ ldr r3, [pc, #108] @ (29d670 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #108] @ (29d674 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -98504,56 +98504,56 @@ │ │ │ │ ldr r4, [pc, #104] @ (29d678 ) │ │ │ │ ldr r2, [pc, #104] @ (29d67c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, pc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d5eb8 │ │ │ │ + bl 5d5ec8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldc 0, cr0, [r8], {92} @ 0x5c │ │ │ │ - @ instruction: 0xb87a │ │ │ │ + ldc 0, cr0, [r0], #368 @ 0x170 │ │ │ │ + @ instruction: 0xb892 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb852 │ │ │ │ + @ instruction: 0xb86a │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r3, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4f8004a │ │ │ │ + adds.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ lsrs r3, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ bcc.n 29d724 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsrs r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4e6004a │ │ │ │ + @ instruction: 0xf4fe004a │ │ │ │ lsrs r1, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #8] │ │ │ │ + str r4, [r6, #8] │ │ │ │ lsls r6, r2, #1 │ │ │ │ movs r2, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4de004a │ │ │ │ + @ instruction: 0xf4f6004a │ │ │ │ lsrs r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c0004a │ │ │ │ + @ instruction: 0xf4d8004a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -98618,15 +98618,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #236] @ 0xec │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strb.w r4, [sp, #13] │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ strb.w r4, [sp, #15] │ │ │ │ @@ -98645,15 +98645,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 25bc58 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #24] │ │ │ │ blt.w 29d898 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71706c │ │ │ │ + bl 71707c │ │ │ │ cbnz r0, 29d7b4 │ │ │ │ ldr r2, [pc, #744] @ (29da74 ) │ │ │ │ ldr r3, [pc, #728] @ (29da64 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ @@ -98754,15 +98754,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #316 @ 0x13c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71e0ac │ │ │ │ + bl 71e0bc │ │ │ │ b.n 29d788 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ add.w r2, sp, #14 │ │ │ │ movw r1, #17698 @ 0x4522 │ │ │ │ movt r1, #32769 @ 0x8001 │ │ │ │ strb.w r4, [sp, #14] │ │ │ │ blx 25a584 <__ioctl_time64@plt+0x4> │ │ │ │ @@ -98775,33 +98775,33 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #410 @ 0x19a │ │ │ │ ldr r1, [pc, #408] @ (29da80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 25a004 │ │ │ │ b.n 29d788 │ │ │ │ ldr r4, [pc, #392] @ (29da84 ) │ │ │ │ add.w r3, r7, #36 @ 0x24 │ │ │ │ mov.w r2, #310 @ 0x136 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29d788 │ │ │ │ ldr r1, [pc, #372] @ (29da88 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ ldr.w r3, [r5, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 29d9a6 │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r5, #29] │ │ │ │ ldr r3, [pc, #352] @ (29da8c ) │ │ │ │ movs r2, #0 │ │ │ │ @@ -98820,15 +98820,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #312] @ (29da90 ) │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #325 @ 0x145 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29d8f0 │ │ │ │ ldrb.w r3, [sp, #14] │ │ │ │ tst.w r3, #1 │ │ │ │ ldrb.w r3, [sp, #13] │ │ │ │ itt ne │ │ │ │ movne r2, #1 │ │ │ │ strbne.w r2, [r5, #809] @ 0x329 │ │ │ │ @@ -98883,72 +98883,71 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov.w r2, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #140] @ (29da9c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29d8f0 │ │ │ │ ldr r2, [pc, #132] @ (29daa0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #128] @ (29daa4 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #355 @ 0x163 │ │ │ │ ldr r1, [pc, #120] @ (29daa8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29d8f0 │ │ │ │ ldr r2, [pc, #112] @ (29daac ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r3, [pc, #108] @ (29dab0 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #363 @ 0x16b │ │ │ │ ldr r1, [pc, #100] @ (29dab4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29d8f0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 29dadc │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3da004a │ │ │ │ - @ instruction: 0xeb2a005c │ │ │ │ - @ instruction: 0xf3e8004a │ │ │ │ + @ instruction: 0xf3f2004a │ │ │ │ + adc.w r0, r2, ip, lsr #1 │ │ │ │ + and.w r0, r0, #13238272 @ 0xca0000 │ │ │ │ bne.n 29d9f8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - @ instruction: 0xf2e6004a │ │ │ │ - strd r0, r0, [r2, #-368]! @ 0x170 │ │ │ │ - addw r0, sl, #74 @ 0x4a │ │ │ │ - @ instruction: 0xf210004a │ │ │ │ + @ instruction: 0xf2fe004a │ │ │ │ + ldrd r0, r0, [sl, #-368]! @ 0x170 │ │ │ │ + @ instruction: 0xf222004a │ │ │ │ + @ instruction: 0xf228004a │ │ │ │ lsls r5, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #130 @ 0x82 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - rsbs r0, r8, #74 @ 0x4a │ │ │ │ - @ instruction: 0xf19a004a │ │ │ │ - @ instruction: 0xe83a005c │ │ │ │ - @ instruction: 0xf0e2004a │ │ │ │ - @ instruction: 0xf12a004a │ │ │ │ - @ instruction: 0xe81a005c │ │ │ │ - @ instruction: 0xf0c2004a │ │ │ │ - @ instruction: 0xf132004a │ │ │ │ - b.n 29daa8 │ │ │ │ - lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf0a2004a │ │ │ │ + @ instruction: 0xf1f0004a │ │ │ │ + subs.w r0, r2, #74 @ 0x4a │ │ │ │ + @ instruction: 0xe852005c │ │ │ │ + @ instruction: 0xf0fa004a │ │ │ │ + adc.w r0, r2, #74 @ 0x4a │ │ │ │ + @ instruction: 0xe832005c │ │ │ │ + @ instruction: 0xf0da004a │ │ │ │ + adc.w r0, sl, #74 @ 0x4a │ │ │ │ + @ instruction: 0xe812005c │ │ │ │ + @ instruction: 0xf0ba004a │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #856] @ (29de24 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -99136,15 +99135,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 25a000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29db5e │ │ │ │ b.n 29dc94 │ │ │ │ @@ -99264,17 +99263,17 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 296f90 │ │ │ │ b.n 29dad8 │ │ │ │ ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (29e14c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29d93c │ │ │ │ + b.n 29d96c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - vhadd.s16 q0, q5, q5 │ │ │ │ + vhadd.s q0, q1, q5 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 29de7c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -99282,57 +99281,57 @@ │ │ │ │ ldr r1, [pc, #52] @ (29de84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str.w r4, [r0, #856] @ 0x358 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 29e674 │ │ │ │ + b.n 29d6a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stc 0, cr0, [r0], #296 @ 0x128 │ │ │ │ - ldc 0, cr0, [r2], #296 @ 0x128 │ │ │ │ + ldc 0, cr0, [r8], #296 @ 0x128 │ │ │ │ + stcl 0, cr0, [sl], {74} @ 0x4a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29decc │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (29ded0 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #48] @ (29ded4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #856] @ 0x358 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 29e61c │ │ │ │ + b.n 29e64c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mcrr 0, 4, r0, ip, cr10 │ │ │ │ - mrrc 0, 4, r0, lr, cr10 │ │ │ │ + stcl 0, cr0, [r4], #-296 @ 0xfffffed8 │ │ │ │ + ldcl 0, cr0, [r6], #-296 @ 0xfffffed8 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29df1c │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -99340,55 +99339,55 @@ │ │ │ │ ldr r1, [pc, #48] @ (29df24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 29e5cc │ │ │ │ + b.n 29e5fc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xebfc004a │ │ │ │ - stc 0, cr0, [lr], {74} @ 0x4a │ │ │ │ + ldc 0, cr0, [r4], {74} @ 0x4a │ │ │ │ + stc 0, cr0, [r6], #-296 @ 0xfffffed8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29df68 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (29df6c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (29df70 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 29e578 │ │ │ │ + b.n 29e5a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sub.w r0, ip, sl, lsl #1 │ │ │ │ - subs.w r0, lr, sl, lsl #1 │ │ │ │ + rsb r0, r4, sl, lsl #1 │ │ │ │ + rsbs r0, r6, sl, lsl #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 29dfb8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -99396,121 +99395,121 @@ │ │ │ │ ldr r1, [pc, #48] @ (29dfc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 29e530 │ │ │ │ + b.n 29e560 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sbc.w r0, r0, sl, lsl #1 │ │ │ │ - sbcs.w r0, r2, sl, lsl #1 │ │ │ │ + sbcs.w r0, r8, sl, lsl #1 │ │ │ │ + @ instruction: 0xeb8a004a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 29e004 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #44] @ (29e008 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #44] @ (29e00c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 29e4dc │ │ │ │ + b.n 29e50c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds.w r0, r0, sl, lsl #1 │ │ │ │ - @ instruction: 0xeb22004a │ │ │ │ + @ instruction: 0xeb28004a │ │ │ │ + @ instruction: 0xeb3a004a │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 29e048 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (29e04c ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #36] @ (29e050 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - b.n 29e488 │ │ │ │ + b.n 29e4b8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pkhbt r0, r4, sl, lsl #1 │ │ │ │ - @ instruction: 0xead6004a │ │ │ │ + @ instruction: 0xeadc004a │ │ │ │ + @ instruction: 0xeaee004a │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (29e0bc ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (29e0c0 ) │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #88] @ (29e0c4 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 29e0a8 │ │ │ │ ldrd r3, r2, [r0, #860] @ 0x35c │ │ │ │ cbz r3, 29e0b4 │ │ │ │ str.w r2, [r3, #864] @ 0x360 │ │ │ │ ldr.w r3, [r0, #860] @ 0x35c │ │ │ │ str r3, [r2, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ strd r3, r3, [r4, #860] @ 0x35c │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 25a004 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2595a8 │ │ │ │ ldr r1, [pc, #16] @ (29e0c8 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r1, #4] │ │ │ │ b.n 29e090 │ │ │ │ - b.n 29e478 │ │ │ │ + b.n 29e4a8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - eor.w r0, r4, sl, lsl #1 │ │ │ │ - eors.w r0, r4, sl, lsl #1 │ │ │ │ + eors.w r0, ip, sl, lsl #1 │ │ │ │ + @ instruction: 0xeaac004a │ │ │ │ movs r1, #2 │ │ │ │ lsls r5, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (29e148 ) │ │ │ │ @@ -99522,15 +99521,15 @@ │ │ │ │ add r5, pc │ │ │ │ mov r7, r2 │ │ │ │ add.w r3, r5, #24 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r0, #20] │ │ │ │ cbnz r2, 29e11e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ blx 25b8cc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r3, #20] │ │ │ │ @@ -99545,28 +99544,28 @@ │ │ │ │ ldr r2, [pc, #52] @ (29e154 ) │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ands.w r0, r0, sl, lsl #1 │ │ │ │ - b.n 29e414 │ │ │ │ + bic.w r0, r8, sl, lsl #1 │ │ │ │ + b.n 29e444 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ands.w r0, r6, sl, lsl #1 │ │ │ │ - pkhbt r0, r8, sl, lsl #1 │ │ │ │ + bic.w r0, lr, sl, lsl #1 │ │ │ │ + @ instruction: 0xeae0004a │ │ │ │ │ │ │ │ 0029e158 : │ │ │ │ ldr r3, [pc, #124] @ (29e1d8 ) │ │ │ │ add r3, pc │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ cbnz r2, 29e172 │ │ │ │ ldr r3, [pc, #120] @ (29e1dc ) │ │ │ │ @@ -99603,32 +99602,32 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259938 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (29e1e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r0, #102 @ 0x66 │ │ │ │ lsls r5, r6, #1 │ │ │ │ ldr r2, [r6, #32] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - eor.w r0, r4, sl, lsl #1 │ │ │ │ + eors.w r0, ip, sl, lsl #1 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - orn r0, r0, sl, lsl #1 │ │ │ │ + orns r0, r8, sl, lsl #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ ldr.w r3, [r0, #452] @ 0x1c4 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 29e26e │ │ │ │ cmp r3, #3 │ │ │ │ @@ -99808,40 +99807,40 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #84] @ (29e3d0 ) │ │ │ │ add r0, pc │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - str r0, [r4, #52] @ 0x34 │ │ │ │ + str r0, [r7, #52] @ 0x34 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bcc.n 29e308 │ │ │ │ + bcc.n 29e338 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe990004a │ │ │ │ - @ instruction: 0xe98a004a │ │ │ │ - @ instruction: 0xe988004a │ │ │ │ - @ instruction: 0xe986004a │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + @ instruction: 0xe9a8004a │ │ │ │ + @ instruction: 0xe9a2004a │ │ │ │ + @ instruction: 0xe9a0004a │ │ │ │ + @ instruction: 0xe99e004a │ │ │ │ + strh r4, [r1, #20] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bcc.n 29e2cc │ │ │ │ + bcc.n 29e2fc │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r5, #42] @ 0x2a │ │ │ │ + ldrh r2, [r0, #44] @ 0x2c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - lsrs r4, r5, #16 │ │ │ │ + lsrs r4, r0, #17 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldmdb r2, {r1, r3, r6} │ │ │ │ - ldmdb r8!, {r1, r3, r6} │ │ │ │ - ldmdb lr!, {r1, r3, r6} │ │ │ │ - @ instruction: 0xe998004a │ │ │ │ - @ instruction: 0xe9a2004a │ │ │ │ - ldrd r0, r0, [r0, #-296]! @ 0x128 │ │ │ │ - ldrd r0, r0, [r2, #-296] @ 0x128 │ │ │ │ - ldmdb r4!, {r1, r3, r6} │ │ │ │ - ldmdb r6, {r1, r3, r6} │ │ │ │ - @ instruction: 0xe984004a │ │ │ │ + stmdb sl!, {r1, r3, r6} │ │ │ │ + ldrd r0, r0, [r0, #-296] @ 0x128 │ │ │ │ + ldrd r0, r0, [r6, #-296] @ 0x128 │ │ │ │ + @ instruction: 0xe9b0004a │ │ │ │ + @ instruction: 0xe9ba004a │ │ │ │ + @ instruction: 0xe988004a │ │ │ │ + strd r0, r0, [sl, #-296]! @ 0x128 │ │ │ │ + strd r0, r0, [ip, #-296] @ 0x128 │ │ │ │ + stmdb lr!, {r1, r3, r6} │ │ │ │ + @ instruction: 0xe99c004a │ │ │ │ subs r0, #2 │ │ │ │ cmp r0, #18 │ │ │ │ bhi.n 29e3f2 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r3, r2, #8 │ │ │ │ adds r2, r1, #0 │ │ │ │ lsrs r5, r4, #8 │ │ │ │ @@ -100033,26 +100032,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi.n 29e61e │ │ │ │ ldr r2, [pc, #152] @ (29e628 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #144] @ (29e62c ) │ │ │ │ ldr r3, [pc, #144] @ (29e630 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #140] @ (29e634 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -100095,19 +100094,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ stmia r3!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e520 │ │ │ │ + b.n 29e550 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ble.n 29e648 │ │ │ │ + ble.n 29e678 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29e4f8 │ │ │ │ + b.n 29e528 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #156] @ (29e6e8 ) │ │ │ │ @@ -100119,32 +100118,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deb0c │ │ │ │ cbz r0, 29e696 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #28 │ │ │ │ blx 259278 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e564 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cbz r3, 29e6c0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fdf0c │ │ │ │ + bl 6fdf1c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #84] @ (29e6f0 ) │ │ │ │ ldr r3, [pc, #80] @ (29e6ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -100240,25 +100239,25 @@ │ │ │ │ strd r1, lr, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ strd r6, r7, [sp, #12] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #24] @ (29e7cc ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29e75c │ │ │ │ stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e2e0 │ │ │ │ + b.n 29e310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #180] @ (29e894 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -100270,35 +100269,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e872 │ │ │ │ - bl 5e50d8 │ │ │ │ + bl 5e50e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29e872 │ │ │ │ movs r0, #20 │ │ │ │ blx 259278 │ │ │ │ mov r1, r4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5e50dc │ │ │ │ + bl 5e50ec │ │ │ │ cbz r0, 29e876 │ │ │ │ add r2, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deb0c │ │ │ │ cbz r0, 29e832 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 29e564 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ mov r0, r5 │ │ │ │ bl 29e27c │ │ │ │ blx 25b8cc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r0, [r4, #16] │ │ │ │ cbnz r3, 29e866 │ │ │ │ ldr r2, [pc, #88] @ (29e89c ) │ │ │ │ @@ -100314,114 +100313,114 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fde1c │ │ │ │ + bl 6fde2c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ movs r4, #0 │ │ │ │ b.n 29e842 │ │ │ │ ldr r3, [pc, #40] @ (29e8a0 ) │ │ │ │ movs r2, #158 @ 0x9e │ │ │ │ ldr r0, [pc, #40] @ (29e8a4 ) │ │ │ │ ldr r1, [pc, #40] @ (29e8a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ adds r3, #20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29e832 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ stmia r1!, {r1, r2, r5, r6} │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r2} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - bge.n 29e908 │ │ │ │ + bge.n 29e938 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29e338 │ │ │ │ + b.n 29e368 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29e1b8 │ │ │ │ + b.n 29e1e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r3 │ │ │ │ cbz r1, 29e8f6 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5e4c24 │ │ │ │ + bl 5e4c34 │ │ │ │ ldr r1, [pc, #128] @ (29e94c ) │ │ │ │ str r0, [r6, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 5e4c80 │ │ │ │ + bl 5e4c90 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29e938 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29e8d2 │ │ │ │ ldr r1, [pc, #100] @ (29e950 ) │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4e8c │ │ │ │ + bl 5e4e9c │ │ │ │ cbz r5, 29e92a │ │ │ │ - bl 5e4c24 │ │ │ │ + bl 5e4c34 │ │ │ │ ldr r1, [pc, #84] @ (29e954 ) │ │ │ │ str r0, [r6, #32] │ │ │ │ add r1, pc │ │ │ │ - bl 5e4c80 │ │ │ │ + bl 5e4c90 │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ movs r2, #1 │ │ │ │ - bl 5e4d5c │ │ │ │ + bl 5e4d6c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 29e938 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 29e906 │ │ │ │ ldr r1, [pc, #56] @ (29e958 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5e4e8c │ │ │ │ + bl 5e4e9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - b.n 29e388 │ │ │ │ + b.n 29e3b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r1, [r4, r3] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 29e340 │ │ │ │ + b.n 29e370 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r5, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -100506,15 +100505,15 @@ │ │ │ │ add r2, sp, #24 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #10 │ │ │ │ cmp r3, #0 │ │ │ │ movw r5, #5900 @ 0x170c │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ - bl 714348 │ │ │ │ + bl 714358 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 29eba6 │ │ │ │ ldrd r3, r0, [sp, #24] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc.w r2, r0, #0 │ │ │ │ orrs r3, r1 │ │ │ │ orrs r2, r0 │ │ │ │ @@ -100581,18 +100580,18 @@ │ │ │ │ ldr r1, [pc, #252] @ (29ebe8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3794 @ 0xed2 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ b.n 29e9cc │ │ │ │ cmp.w r9, #4294967295 @ 0xffffffff │ │ │ │ beq.n 29eb6e │ │ │ │ ldr r0, [pc, #220] @ (29ebec ) │ │ │ │ add.w r1, r9, #5696 @ 0x1640 │ │ │ │ adds r1, #4 │ │ │ │ add r0, pc │ │ │ │ @@ -100615,115 +100614,115 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (29ebf8 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3855 @ 0xf0f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29eafc │ │ │ │ ldr r3, [pc, #168] @ (29ebfc ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #168] @ (29ec00 ) │ │ │ │ ldr r1, [pc, #168] @ (29ec04 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3817 @ 0xee9 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29eafc │ │ │ │ ldr r3, [pc, #152] @ (29ec08 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ (29ec0c ) │ │ │ │ ldr r1, [pc, #152] @ (29ec10 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3835 @ 0xefb │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29eafc │ │ │ │ ldr r3, [pc, #136] @ (29ec14 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #136] @ (29ec18 ) │ │ │ │ ldr r1, [pc, #136] @ (29ec1c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3810 @ 0xee2 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29eafc │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [pc, #116] @ (29ec20 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r2, [pc, #116] @ (29ec24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #116] @ (29ec28 ) │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3850 @ 0xf0a │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29eafc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ite gt │ │ │ │ lslgt r4, r6, #1 │ │ │ │ - ble.n 29e488 │ │ │ │ + ble.n 29e4b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ itt vc │ │ │ │ lslvc r4, r6, #1 │ │ │ │ - uxthvc r4, r3 │ │ │ │ + uxthvc r4, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvc.n 29eb70 │ │ │ │ + bvc.n 29eba0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29f228 │ │ │ │ + b.n 29f258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29f020 │ │ │ │ + b.n 29f050 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 29ec2a │ │ │ │ + sxth r2, r0 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - bvc.n 29ecdc │ │ │ │ + bvc.n 29eb0c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29f2cc │ │ │ │ + b.n 29f2fc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ef88 │ │ │ │ + b.n 29efb8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 29ecac │ │ │ │ + bvc.n 29ecdc │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29f1e4 │ │ │ │ + b.n 29f214 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ef5c │ │ │ │ + b.n 29ef8c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 29ec80 │ │ │ │ + bvc.n 29ecb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29f1f0 │ │ │ │ + b.n 29f220 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ef30 │ │ │ │ + b.n 29ef60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 29ec54 │ │ │ │ + bvc.n 29ec84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29f15c │ │ │ │ + b.n 29f18c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ef04 │ │ │ │ + b.n 29ef34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 29ec24 │ │ │ │ + bvc.n 29ec54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29f1d4 │ │ │ │ + b.n 29f204 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29eed0 │ │ │ │ + b.n 29ef00 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldrb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -100754,20 +100753,20 @@ │ │ │ │ ldr r1, [pc, #148] @ (29ed14 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc │ │ │ │ mov r7, r3 │ │ │ │ mov r5, r4 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr r1, [pc, #136] @ (29ed18 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ orrs r0, r3 │ │ │ │ beq.n 29ecea │ │ │ │ movs r2, #19 │ │ │ │ str r2, [r6, #0] │ │ │ │ cbnz r7, 29ecb4 │ │ │ │ cbz r5, 29ecc0 │ │ │ │ @@ -100789,82 +100788,82 @@ │ │ │ │ mov.w r3, #264 @ 0x108 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 29ec5e │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 29ec5e │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r3, [pc, #40] @ (29ed1c ) │ │ │ │ ldr r2, [pc, #44] @ (29ed20 ) │ │ │ │ mov ip, r0 │ │ │ │ ldr r1, [pc, #44] @ (29ed24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, ip, [sp] │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ movw r2, #3735 @ 0xe97 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 29ec60 │ │ │ │ - b.n 29f19c │ │ │ │ + b.n 29f1cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29f19c │ │ │ │ + b.n 29f1cc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bpl.n 29ec90 │ │ │ │ + bpl.n 29ecc0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 29f0f4 │ │ │ │ + b.n 29f124 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29ed44 │ │ │ │ + b.n 29ed74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cbz r0, 29ed46 │ │ │ │ - bl 5e50bc │ │ │ │ + bl 5e50cc │ │ │ │ ldr r0, [r5, #28] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ ldr r0, [r5, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #28] │ │ │ │ cbz r0, 29ed58 │ │ │ │ - bl 5e50bc │ │ │ │ + bl 5e50cc │ │ │ │ ldr r0, [r5, #32] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ movs r0, #0 │ │ │ │ add.w r2, r4, #3008 @ 0xbc0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [r5, #32] │ │ │ │ strd r0, r1, [r2, #-8] │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 29ed7c │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3020] @ 0xbcc │ │ │ │ ldr.w r0, [r4, #3024] @ 0xbd0 │ │ │ │ cbz r0, 29ed8c │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3024] @ 0xbd0 │ │ │ │ ldr.w r0, [r4, #3028] @ 0xbd4 │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3028] @ 0xbd4 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cbnz r2, 29edce │ │ │ │ ldr.w r0, [r4, #3032] @ 0xbd8 │ │ │ │ cbz r0, 29edae │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3032] @ 0xbd8 │ │ │ │ ldr.w r0, [r4, #3036] @ 0xbdc │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #3036] @ 0xbdc │ │ │ │ movs r0, #0 │ │ │ │ @@ -100878,15 +100877,15 @@ │ │ │ │ bl 2953f4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ b.n 29ed9e │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (29ede4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71f5a0 │ │ │ │ + b.w 71f5b0 │ │ │ │ asrs r6, r1, #16 │ │ │ │ lsls r5, r6, #1 │ │ │ │ cmp r2, #9 │ │ │ │ beq.n 29edf8 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -100917,19 +100916,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (29ee50 ) │ │ │ │ ldr r0, [pc, #20] @ (29ee54 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - bmi.n 29ef30 │ │ │ │ + bmi.n 29ed60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #202 @ 0xca │ │ │ │ + udf #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 29efd4 │ │ │ │ + b.n 29f004 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #208] @ (29ef3c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -100946,15 +100945,15 @@ │ │ │ │ mov sl, r6 │ │ │ │ b.n 29eebc │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb.w r3, [r7, #533] @ 0x215 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ cbz r0, 29ee9c │ │ │ │ - bl 5ee690 │ │ │ │ + bl 5ee6a0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r7, #496] @ 0x1f0 │ │ │ │ cbz r3, 29eeae │ │ │ │ ldr.w r0, [r7, #524] @ 0x20c │ │ │ │ cbz r0, 29eeae │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r5, #20] │ │ │ │ @@ -100968,30 +100967,30 @@ │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #24 │ │ │ │ str.w sl, [sp] │ │ │ │ blx 259278 │ │ │ │ mov r1, sp │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5deb0c │ │ │ │ + bl 5deb1c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 29eeec │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ bl 29e564 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 29ee86 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ - bl 6fde58 │ │ │ │ + bl 6fde68 │ │ │ │ strd r8, r5, [r6] │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 29eebc │ │ │ │ ldr r2, [pc, #52] @ (29ef44 ) │ │ │ │ ldr r3, [pc, #44] @ (29ef40 ) │ │ │ │ add r2, pc │ │ │ │ @@ -101080,15 +101079,15 @@ │ │ │ │ movcc r7, r1 │ │ │ │ mov.w r8, r8, asr #4 │ │ │ │ asrs r7, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ adds r4, #1 │ │ │ │ - bl 71cb70 │ │ │ │ + bl 71cb80 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ cmp r6, r4 │ │ │ │ bne.n 29eff2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -101207,15 +101206,15 @@ │ │ │ │ str r2, [r1, #8] │ │ │ │ movs r2, #4 │ │ │ │ str.w r2, [r3, #452] @ 0x1c4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 29f192 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e2f50 │ │ │ │ + bl 5e2f60 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -101249,26 +101248,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f136 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (29f1dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29f136 │ │ │ │ nop │ │ │ │ @ instruction: 0xb820 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 29f294 │ │ │ │ + ble.n 29f2c4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #160] @ (29f294 ) │ │ │ │ @@ -101280,26 +101279,26 @@ │ │ │ │ beq.n 29f222 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r6, r3 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 29f268 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [pc, #132] @ (29f298 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 29f26e │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cbnz r3, 29f222 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f118 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -101319,15 +101318,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 29f218 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #68] @ (29f2a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29f218 │ │ │ │ ldr r0, [pc, #60] @ (29f2a8 ) │ │ │ │ add r0, pc │ │ │ │ b.n 29f210 │ │ │ │ ldr r3, [pc, #60] @ (29f2ac ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -101339,32 +101338,32 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 29f218 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #40] @ (29f2b0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29f218 │ │ │ │ nop │ │ │ │ @ instruction: 0xb756 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 29f2c8 │ │ │ │ + ble.n 29f2f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bgt.n 29f2a8 │ │ │ │ + ble.n 29f2d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 29f2e0 │ │ │ │ + ble.n 29f310 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #356] @ (29f428 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -101386,15 +101385,15 @@ │ │ │ │ ldrb.w r3, [r4, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f386 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r2, [r4, #560] @ 0x230 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2e5c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 29f3ac │ │ │ │ ldr.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r2, r3 │ │ │ │ it hi │ │ │ │ subhi r2, r2, r3 │ │ │ │ bhi.n 29f31c │ │ │ │ @@ -101403,15 +101402,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r3 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ mov r6, r3 │ │ │ │ - bl 731450 │ │ │ │ + bl 731460 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.n 29f342 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 29f3b8 │ │ │ │ cbnz r3, 29f35e │ │ │ │ @@ -101421,15 +101420,15 @@ │ │ │ │ ldr r2, [pc, #232] @ (29f434 ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #216] @ (29f438 ) │ │ │ │ ldr r3, [pc, #204] @ (29f430 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -101446,15 +101445,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 29f2f4 │ │ │ │ add r3, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2e5c │ │ │ │ subs r3, r0, #0 │ │ │ │ ble.n 29f3ac │ │ │ │ ldr.w r2, [r4, #504] @ 0x1f8 │ │ │ │ subs r2, r2, r3 │ │ │ │ str.w r2, [r4, #504] @ 0x1f8 │ │ │ │ b.n 29f30a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -101477,15 +101476,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 29f342 │ │ │ │ ldr r0, [pc, #112] @ (29f448 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 29f35e │ │ │ │ b.n 29f344 │ │ │ │ blx 2598ec │ │ │ │ b.n 29f34a │ │ │ │ ldr r2, [pc, #72] @ (29f43c ) │ │ │ │ @@ -101504,15 +101503,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 29f31a │ │ │ │ ldr r0, [pc, #60] @ (29f450 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 29f31a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb680 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xb678 │ │ │ │ @@ -101525,19 +101524,19 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 29f504 │ │ │ │ + bgt.n 29f534 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 29f3f0 │ │ │ │ + blt.n 29f420 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r2, [pc, #1364] @ 29f9bc │ │ │ │ @@ -101563,28 +101562,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ bl 297618 │ │ │ │ ldr.w r7, [pc, #1308] @ 29f9c0 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ add r7, pc │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f674 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r2, [pc, #1280] @ 29f9c4 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [pc, #1276] @ 29f9c8 │ │ │ │ add r3, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ movs r1, #5 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 2975e8 │ │ │ │ ldr.w r3, [r4, #408] @ 0x198 │ │ │ │ mov r8, r0 │ │ │ │ @@ -102030,15 +102029,15 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29f770 │ │ │ │ ldr r0, [pc, #188] @ (29f9d8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29f770 │ │ │ │ movs r1, #5 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2975e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 29f70c │ │ │ │ @@ -102056,70 +102055,70 @@ │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 29f7d6 │ │ │ │ ldr r0, [pc, #128] @ (29f9e0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29f7d6 │ │ │ │ ldr r3, [pc, #100] @ (29f9d0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f770 │ │ │ │ ldr r3, [pc, #88] @ (29f9d4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 29f770 │ │ │ │ ldr r0, [pc, #92] @ (29f9e4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29f770 │ │ │ │ ldr r3, [pc, #72] @ (29f9dc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 29f7d6 │ │ │ │ ldr r3, [pc, #48] @ (29f9d4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29f7d6 │ │ │ │ ldr r0, [pc, #56] @ (29f9e8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29f7d6 │ │ │ │ nop │ │ │ │ push {r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r7, [sp, #328] @ 0x148 │ │ │ │ + ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r4, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r5, {r2, r5, r6, r7} │ │ │ │ + ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #288] @ (29faf4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 29f90c │ │ │ │ + bvc.n 29f93c │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 29fa50 │ │ │ │ + bvc.n 29fa80 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 29fa3c │ │ │ │ + bvc.n 29fa6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvs.n 29f9b8 │ │ │ │ + bvs.n 29f9e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #152] @ (29fa98 ) │ │ │ │ sub.w r3, r2, #65 @ 0x41 │ │ │ │ @@ -102144,15 +102143,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 294f2c │ │ │ │ ldr r2, [pc, #100] @ (29fa9c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r2, [pc, #92] @ (29faa0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 29fa72 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ @@ -102179,27 +102178,27 @@ │ │ │ │ bpl.n 29fa4a │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #32] @ (29faac ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29fa4a │ │ │ │ add r7, sp, #280 @ 0x118 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 29fb30 │ │ │ │ + bvs.n 29fb60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029fab0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -102214,21 +102213,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ ldr.w r3, [r3, #388] @ 0x184 │ │ │ │ cbz r3, 29fae6 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 29fae6 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5e50d8 │ │ │ │ + bl 5e50e8 │ │ │ │ cbnz r0, 29fb06 │ │ │ │ movs r0, #0 │ │ │ │ strb r0, [r4, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102239,46 +102238,46 @@ │ │ │ │ strb r2, [r4, #24] │ │ │ │ bl 29ee58 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r0, [r4, #28] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5e50f4 │ │ │ │ + bl 5e5104 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 29fb5c │ │ │ │ ldr r1, [r0, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 29fb96 │ │ │ │ bls.n 29fb6c │ │ │ │ subs r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 29fbb2 │ │ │ │ ldr r3, [pc, #136] @ (29fbc0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #128] @ (29fbc4 ) │ │ │ │ ldr r2, [pc, #132] @ (29fbc8 ) │ │ │ │ ldr r1, [pc, #132] @ (29fbcc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movw r2, #413 @ 0x19d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6fded0 │ │ │ │ + bl 6fdee0 │ │ │ │ movs r4, #0 │ │ │ │ b.n 29faf2 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r5, #8] │ │ │ │ @@ -102310,19 +102309,19 @@ │ │ │ │ nop │ │ │ │ add r6, sp, #536 @ 0x218 │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r2, r3, #28 │ │ │ │ lsls r5, r6, #1 │ │ │ │ subs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bne.n 29fb6c │ │ │ │ + bne.n 29fb9c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 29fb44 │ │ │ │ + bne.n 29fb74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029fbd0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -102358,58 +102357,58 @@ │ │ │ │ add.w r2, r4, #12 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 29e3d4 │ │ │ │ ldr r0, [r7, #56] @ 0x38 │ │ │ │ cbz r0, 29fc66 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, sl │ │ │ │ - bl 5d583c │ │ │ │ + bl 5d584c │ │ │ │ cbz r0, 29fc66 │ │ │ │ ldr r2, [pc, #184] @ (29fd08 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, sl │ │ │ │ str.w fp, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 29fc9a │ │ │ │ - bl 5e50d8 │ │ │ │ + bl 5e50e8 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 29fc9a │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ - bl 5e50dc │ │ │ │ + bl 5e50ec │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3004] @ 0xbbc │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r2, [r5, #3000] @ 0xbb8 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 29e638 │ │ │ │ cmp r8, r6 │ │ │ │ str r0, [r4, #4] │ │ │ │ bne.n 29fc76 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r0, 29fcce │ │ │ │ - bl 5e50d8 │ │ │ │ + bl 5e50e8 │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 29fcce │ │ │ │ movs r6, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ adds r6, #1 │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 5e50dc │ │ │ │ + bl 5e50ec │ │ │ │ ldr r7, [r4, #4] │ │ │ │ ldr.w r3, [r5, #3012] @ 0xbc4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r5, #3008] @ 0xbc0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 29e638 │ │ │ │ cmp r8, r6 │ │ │ │ @@ -102431,19 +102430,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ lsls r0, r1, #24 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r6!, {r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r2, r3, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r7, [sp, #120] @ 0x78 │ │ │ │ + str r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r3, #12] │ │ │ │ + strh r4, [r6, #12] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029fd0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -102465,15 +102464,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29fd2e │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cbz r0, 29fd66 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5eb940 │ │ │ │ + b.w 5eb950 │ │ │ │ cbz r4, 29fd94 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 29fd4c │ │ │ │ ldr r3, [pc, #76] @ (29fdb4 ) │ │ │ │ mov r0, r6 │ │ │ │ @@ -102481,15 +102480,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (29fdbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #599 @ 0x257 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -102500,29 +102499,29 @@ │ │ │ │ ldr r1, [pc, #44] @ (29fdc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #594 @ 0x252 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 29fd80 │ │ │ │ lsls r4, r1, #19 │ │ │ │ lsls r5, r6, #1 │ │ │ │ - stmia r5!, {r1, r6} │ │ │ │ + stmia r5!, {r1, r3, r4, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 29fd2c │ │ │ │ + bcc.n 29fd5c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r5!, {r2, r4} │ │ │ │ + stmia r5!, {r2, r3, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - bcc.n 29fea4 │ │ │ │ + bcc.n 29fcd4 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldmia r7!, {r3, r5, r6} │ │ │ │ + ldmia r7, {r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0029fdcc : │ │ │ │ add.w r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r0, #2968] @ 0xb98 │ │ │ │ b.w 259130 │ │ │ │ │ │ │ │ @@ -102687,24 +102686,24 @@ │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 29ffae │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 29e7d0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 29ffae │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 703f3c │ │ │ │ + bl 703f4c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fde1c │ │ │ │ + bl 6fde2c │ │ │ │ add.w r0, r8, #72 @ 0x48 │ │ │ │ add.w r7, r4, #102912 @ 0x19200 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 6fde58 │ │ │ │ + bl 6fde68 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2a623c │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2a9cf0 │ │ │ │ add.w r0, r7, #304 @ 0x130 │ │ │ │ bl 2aeee0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -102735,32 +102734,32 @@ │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2a009c │ │ │ │ ldr r1, [pc, #156] @ (2a00d8 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ cbz r3, 2a0056 │ │ │ │ add.w r0, r7, #264 @ 0x108 │ │ │ │ bl 2913fc │ │ │ │ add.w r0, r8, #180 @ 0xb4 │ │ │ │ - bl 7181d8 │ │ │ │ + bl 7181e8 │ │ │ │ ldr.w r0, [r5, #720] @ 0x2d0 │ │ │ │ cbz r0, 2a0068 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ add.w r0, r8, #216 @ 0xd8 │ │ │ │ movs r5, #0 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ str r5, [r4, #8] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2595a8 │ │ │ │ @@ -102779,31 +102778,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 29ff6e │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #36] @ (2a00e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 29ff6e │ │ │ │ add r1, sp, #936 @ 0x3a8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2a00e4 │ │ │ │ + bcs.n 2a0114 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bne.n 2a0170 │ │ │ │ + bne.n 2a01a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 29ffe8 │ │ │ │ + beq.n 2a0018 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr.w r2, [pc, #2624] @ 2a0b40 │ │ │ │ @@ -102938,15 +102937,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ mul.w r4, r3, r8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r0 │ │ │ │ beq.w 2a0478 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr.w r0, [r7, #2928] @ 0xb70 │ │ │ │ cmp r3, r9 │ │ │ │ @@ -103124,25 +103123,25 @@ │ │ │ │ b.n 2a021c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ mla r2, r3, r2, r2 │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ cmp r4, r0 │ │ │ │ bne.w 2a0312 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ ldrd sl, r6, [sp, #96] @ 0x60 │ │ │ │ bl 298324 │ │ │ │ ldr.w r1, [pc, #1756] @ 2a0b58 │ │ │ │ mov r0, sl │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r7, [r3, #-40] │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a077c │ │ │ │ movw r3, #52429 @ 0xcccd │ │ │ │ movt r3, #52428 @ 0xcccc │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ @@ -103294,35 +103293,35 @@ │ │ │ │ add.w r3, r6, #24 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r5, #320 @ 0x140 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mul.w r2, r5, r8 │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ cmp r4, r0 │ │ │ │ beq.n 2a06ea │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ umull r3, r8, r3, r0 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov.w r8, r8, lsr #8 │ │ │ │ mul.w r6, r3, r8 │ │ │ │ mls r7, r5, r8, r0 │ │ │ │ add.w r5, r6, #24 │ │ │ │ mov r2, r7 │ │ │ │ adds r0, r5, r4 │ │ │ │ - bl 71d44c │ │ │ │ + bl 71d45c │ │ │ │ sub.w sl, r0, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 71cd0c │ │ │ │ + bl 71cd1c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r5, #1 │ │ │ │ sub.w fp, r3, r8 │ │ │ │ cmp.w fp, #1 │ │ │ │ ble.n 2a06c8 │ │ │ │ and.w r9, r7, #31 │ │ │ │ add.w r0, r4, #64 @ 0x40 │ │ │ │ @@ -103330,15 +103329,15 @@ │ │ │ │ lsrs r4, r7, #5 │ │ │ │ lsl.w r9, r5, r9 │ │ │ │ b.n 2a06be │ │ │ │ mov r0, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r5, #1 │ │ │ │ - bl 71cd0c │ │ │ │ + bl 71cd1c │ │ │ │ adds r6, #40 @ 0x28 │ │ │ │ cmp fp, r5 │ │ │ │ beq.n 2a06c8 │ │ │ │ ldr.w r3, [r6, r4, lsl #2] │ │ │ │ tst.w r9, r3 │ │ │ │ bne.n 2a06ac │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ @@ -103405,15 +103404,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a04e6 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r2, [r1, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #1016] @ (2a0b6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a04e6 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movw r1, #3001 @ 0xbb9 │ │ │ │ ldrd r3, r2, [r0] │ │ │ │ adds r3, #50 @ 0x32 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -103539,21 +103538,21 @@ │ │ │ │ movt r3, #15 │ │ │ │ sbc.w r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ mla r4, r3, r4, r7 │ │ │ │ - bl 7476c8 │ │ │ │ + bl 7476d8 │ │ │ │ vmov d7, r0, r1 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r4, r6 │ │ │ │ vdiv.f64 d8, d7, d9 │ │ │ │ - bl 7476c8 │ │ │ │ + bl 7476d8 │ │ │ │ vmov d6, r0, r1 │ │ │ │ vmov.f64 d7, #36 @ 0x41200000 10.0 │ │ │ │ vmov.f64 d5, #112 @ 0x3f800000 1.0 │ │ │ │ add.w r4, r4, #86528 @ 0x15200 │ │ │ │ vadd.f64 d8, d8, d6 │ │ │ │ vdiv.f64 d6, d8, d7 │ │ │ │ vdiv.f64 d7, d5, d6 │ │ │ │ @@ -103656,15 +103655,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r5, r4 │ │ │ │ add.w r8, r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add.w r8, r8, #40 @ 0x28 │ │ │ │ - bl 71cb70 │ │ │ │ + bl 71cb80 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 2a0a66 │ │ │ │ add.w r3, r4, #102400 @ 0x19000 │ │ │ │ adds r7, #1 │ │ │ │ ldr.w r4, [r3, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a0a36 │ │ │ │ @@ -103716,15 +103715,15 @@ │ │ │ │ bpl.w 2a04e6 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ (2a0b78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a04e6 │ │ │ │ ldr r3, [pc, #92] @ (2a0b7c ) │ │ │ │ movw r2, #3227 @ 0xc9b │ │ │ │ ldr r1, [pc, #92] @ (2a0b80 ) │ │ │ │ ldr r0, [pc, #92] @ (2a0b84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -103741,41 +103740,41 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, sp, #256 @ 0x100 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2a0be4 │ │ │ │ + beq.n 2a0c14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r5, pc, #200 @ (adr r5, 2a0c20 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldmia r5!, {r2, r3} │ │ │ │ + ldmia r5, {r2, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #24 @ (adr r4, 2a0b7c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ orrs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r4, r5} │ │ │ │ + ldmia r2!, {r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r1, pc, #640 @ (adr r1, 2a0df4 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2} │ │ │ │ + stmia r7!, {r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r6!, {r4, r5, r6} │ │ │ │ + stmia r6!, {r3, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a0b88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -103837,24 +103836,24 @@ │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0cc2 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 731370 │ │ │ │ + bl 731380 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 5e2db4 │ │ │ │ + bl 5e2dc4 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble.w 2a0d68 │ │ │ │ ldr.w r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r5, #592] @ 0x250 │ │ │ │ ldr.w r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -103877,15 +103876,15 @@ │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0d72 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a0c7e │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ - bl 731450 │ │ │ │ + bl 731460 │ │ │ │ b.n 2a0c82 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a0bf6 │ │ │ │ mov r0, r4 │ │ │ │ bl 29f118 │ │ │ │ b.n 2a0bf6 │ │ │ │ @@ -103924,22 +103923,22 @@ │ │ │ │ cbnz r3, 2a0d7a │ │ │ │ ldr r2, [pc, #180] @ (2a0dcc ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #168] @ (2a0dd0 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ b.n 2a0be6 │ │ │ │ ldr.w r3, [r5, #496] @ 0x1f0 │ │ │ │ cbz r3, 2a0d52 │ │ │ │ ldrb.w r3, [r5, #501] @ 0x1f5 │ │ │ │ cbz r3, 2a0d52 │ │ │ │ ldr.w r3, [r5, #504] @ 0x1f8 │ │ │ │ cbnz r3, 2a0d52 │ │ │ │ @@ -103990,30 +103989,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #592] @ 0x250 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r7} │ │ │ │ + stmia r4!, {r1, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - stmia r4!, {r2, r3, r4, r6} │ │ │ │ + stmia r4!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, lr} │ │ │ │ + push {r1, r2, r4, r5, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - it vc │ │ │ │ - lslvc r2, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + nop {9} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r3, lr} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ + lsls r2, r1, #1 │ │ │ │ + push {r5, lr} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ittt vs │ │ │ │ - lslvs r2, r1, #1 │ │ │ │ - stmiavs r1!, {r1, r2, r4, r6} │ │ │ │ + itte vc │ │ │ │ + lslvc r2, r1, #1 │ │ │ │ + stmiavc r1!, {r1, r2, r3, r5, r6} │ │ │ │ lslvs r2, r1, #1 │ │ │ │ │ │ │ │ 002a0dec : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble.n 2a0dfe │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -104048,15 +104047,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2e4c │ │ │ │ + bl 5e2e5c │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2a0e74 │ │ │ │ ldr r2, [pc, #64] @ (2a0e90 ) │ │ │ │ ldr r3, [pc, #56] @ (2a0e8c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -104108,15 +104107,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov.w r0, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5e2db4 │ │ │ │ + bl 5e2dc4 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2a0f00 │ │ │ │ ldr r2, [pc, #64] @ (2a0f1c ) │ │ │ │ ldr r3, [pc, #56] @ (2a0f18 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -104178,53 +104177,53 @@ │ │ │ │ umull r1, r2, r2, r3 │ │ │ │ cmp.w r0, r2, lsr #2 │ │ │ │ bcc.n 2a0ff4 │ │ │ │ add.w r5, r4, #86528 @ 0x15200 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2a0fb0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 731364 │ │ │ │ + bl 731374 │ │ │ │ cbz r0, 2a0fb0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a100a │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #140] @ (2a102c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 731414 │ │ │ │ + b.w 731424 │ │ │ │ ldr r2, [pc, #108] @ (2a1030 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2a0ffe │ │ │ │ ldr r2, [pc, #104] @ (2a1034 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a0ffe │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2a1038 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cbz r3, 2a0ffe │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -104253,23 +104252,23 @@ │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xfbdfffff │ │ │ │ ldr r4, [pc, #672] @ (2a12d4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r6, r2 │ │ │ │ + uxth r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r3, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bkpt 0x00e2 │ │ │ │ + bkpt 0x00fa │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #108] @ (2a10cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -104710,15 +104709,15 @@ │ │ │ │ ldr r1, [pc, #260] @ (2a1600 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ ldr r3, [pc, #228] @ (2a15f4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r8, [pc, #236] @ 2a1604 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ add.w r7, sp, #15 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ @@ -104800,21 +104799,21 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #240] @ 0xf0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r5, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r4, [sp, #400] @ 0x190 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - pop {r4, r7} │ │ │ │ + pop {r3, r5, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - pop {r1, r3, r5, r6} │ │ │ │ + pop {r1, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ str r3, [sp, #680] @ 0x2a8 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -105029,15 +105028,15 @@ │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #72] @ (2a1874 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ ldr.w r2, [r3, #496] @ 0x1f0 │ │ │ │ cbz r2, 2a1850 │ │ │ │ ldrb.w r2, [r3, #501] @ 0x1f5 │ │ │ │ cbz r2, 2a1850 │ │ │ │ ldr.w r3, [r3, #504] @ 0x1f8 │ │ │ │ cbz r3, 2a185e │ │ │ │ mov r0, r4 │ │ │ │ @@ -105049,17 +105048,17 @@ │ │ │ │ bl 2b1740 │ │ │ │ b.n 2a181e │ │ │ │ nop │ │ │ │ str r1, [sp, #320] @ 0x140 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2a1894 │ │ │ │ + cbnz r0, 2a189a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbnz r4, 2a188c │ │ │ │ + cbnz r4, 2a1892 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #672] @ (2a1b2c ) │ │ │ │ @@ -105199,15 +105198,15 @@ │ │ │ │ bl 2a0f20 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a17e8 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2a1a68 │ │ │ │ ldr.w r0, [r4, #492] @ 0x1ec │ │ │ │ cbz r0, 2a1aa0 │ │ │ │ - bl 5ee690 │ │ │ │ + bl 5ee6a0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr.w r3, [r4, #496] @ 0x1f0 │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r3, 2a1a4c │ │ │ │ ldr.w r0, [r4, #524] @ 0x20c │ │ │ │ cbz r0, 2a1a4c │ │ │ │ blx 25b8cc │ │ │ │ @@ -105215,17 +105214,17 @@ │ │ │ │ ldr.w r5, [r4, #536] @ 0x218 │ │ │ │ cbz r5, 2a1a68 │ │ │ │ ldr.w r0, [r4, #408] @ 0x198 │ │ │ │ bl 29e7d0 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a1a68 │ │ │ │ ldr.w r1, [r4, #536] @ 0x218 │ │ │ │ - bl 703dc4 │ │ │ │ + bl 703dd4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6fde1c │ │ │ │ + bl 6fde2c │ │ │ │ ldr r3, [pc, #216] @ (2a1b44 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ b.n 2a18ea │ │ │ │ mov r0, r5 │ │ │ │ bl 29f118 │ │ │ │ @@ -105304,31 +105303,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #704] @ 0x2c0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r0, [sp, #376] @ 0x178 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 2a1b72 │ │ │ │ + cbnz r2, 2a1b78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsrs r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2a1560 │ │ │ │ + b.n 2a1590 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #688 @ (adr r7, 2a1e00 ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 2a1e60 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - sxth r6, r0 │ │ │ │ + sxth r6, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb7c8 │ │ │ │ + @ instruction: 0xb7e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r7, pc, #592 @ (adr r7, 2a1dac ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 2a1e0c ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cbz r6, 2a1b9a │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - @ instruction: 0xb810 │ │ │ │ + @ instruction: 0xb828 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #268] @ (2a1c84 ) │ │ │ │ sub.w r5, r0, #17024 @ 0x4280 │ │ │ │ @@ -105419,30 +105418,30 @@ │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ bl 2a1254 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a17e8 │ │ │ │ b.n 2a1bb0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r7, lr} │ │ │ │ + push {r1, r3, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #192] @ (2a1d70 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -105497,15 +105496,15 @@ │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r3, [sp, #15] │ │ │ │ bl 2a0f20 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [pc, #52] @ (2a1d84 ) │ │ │ │ ldr r3, [pc, #36] @ (2a1d74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105520,15 +105519,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4, r5, r7} │ │ │ │ + push {r4, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r4, [r7, #30] │ │ │ │ lsls r4, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -105573,25 +105572,25 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a1da6 │ │ │ │ ldr r0, [pc, #36] @ (2a1e18 ) │ │ │ │ and.w r3, r1, #1 │ │ │ │ ubfx r2, r1, #1, #1 │ │ │ │ ubfx r1, r1, #2, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a1da6 │ │ │ │ ldrh r6, [r5, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r5, r7, lr} │ │ │ │ + push {r3, r4, r5, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #164] @ (2a1ed4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -105637,15 +105636,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ strb.w r8, [sp, #3] │ │ │ │ bl 2a0f20 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [pc, #56] @ (2a1ee8 ) │ │ │ │ ldr r3, [pc, #36] @ (2a1ed8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105661,15 +105660,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r2, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2a1f34 │ │ │ │ + cbz r6, 2a1f3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r2, [r3, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -105743,15 +105742,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0f20 │ │ │ │ ldr r1, [pc, #180] @ (2a2070 ) │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [pc, #168] @ (2a2074 ) │ │ │ │ ldr r3, [pc, #144] @ (2a205c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105774,15 +105773,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a1fb8 │ │ │ │ ldr r0, [pc, #120] @ (2a2080 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a1fb8 │ │ │ │ ldr r3, [pc, #112] @ (2a2084 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a1f46 │ │ │ │ ldr r3, [pc, #92] @ (2a207c ) │ │ │ │ @@ -105792,15 +105791,15 @@ │ │ │ │ bpl.n 2a1f46 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #88] @ (2a2088 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a1f46 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2a208c ) │ │ │ │ movw r2, #1254 @ 0x4e6 │ │ │ │ ldr r1, [pc, #72] @ (2a2090 ) │ │ │ │ ldr r0, [pc, #76] @ (2a2094 ) │ │ │ │ add r3, pc │ │ │ │ @@ -105815,35 +105814,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #16] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r6, r6 │ │ │ │ + sxtb r6, r1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cbz r2, 2a20a6 │ │ │ │ + cbz r2, 2a20ac │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrh r0, [r0, #12] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r4} │ │ │ │ + push {r1, r4, r5} │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r0, r1, r3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 2a20f2 │ │ │ │ + cbz r6, 2a20f8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r2, pc, #416 @ (adr r2, 2a2230 ) │ │ │ │ + add r2, pc, #512 @ (adr r2, 2a2290 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r4, sp, #776 @ 0x308 │ │ │ │ + add r4, sp, #872 @ 0x368 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #464] @ 2a2278 │ │ │ │ mov r4, r0 │ │ │ │ @@ -105903,15 +105902,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0f20 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [pc, #316] @ (2a2290 ) │ │ │ │ ldr r3, [pc, #296] @ (2a227c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105971,15 +105970,15 @@ │ │ │ │ mov.w r0, #256 @ 0x100 │ │ │ │ strh.w r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0f20 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [pc, #164] @ (2a229c ) │ │ │ │ ldr r3, [pc, #128] @ (2a227c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -105997,15 +105996,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2a219e │ │ │ │ ldr r0, [pc, #132] @ (2a22a8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2a219e │ │ │ │ ldr r2, [pc, #116] @ (2a22ac ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a20fa │ │ │ │ @@ -106015,15 +106014,15 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2a20fa │ │ │ │ ldr r0, [pc, #96] @ (2a22b0 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2a20fa │ │ │ │ ldr r3, [pc, #84] @ (2a22b4 ) │ │ │ │ movw r2, #1222 @ 0x4c6 │ │ │ │ ldr r1, [pc, #80] @ (2a22b8 ) │ │ │ │ ldr r0, [pc, #84] @ (2a22bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -106038,39 +106037,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r7, #2] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #0 │ │ │ │ + sub sp, #96 @ 0x60 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r0, [r7, #62] @ 0x3e │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r0, [r3, #62] @ 0x3e │ │ │ │ lsls r4, r6, #1 │ │ │ │ - add r7, sp, #880 @ 0x370 │ │ │ │ + add r7, sp, #976 @ 0x3d0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r2, [r2, #58] @ 0x3a │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r2 │ │ │ │ + uxth r0, r5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsb r4, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r4 │ │ │ │ + sxth r2, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, pc, #288 @ (adr r0, 2a23d8 ) │ │ │ │ + add r0, pc, #384 @ (adr r0, 2a2438 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r2, sp, #648 @ 0x288 │ │ │ │ + add r2, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #592 @ 0x250 │ │ │ │ + add r4, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #408] @ (2a246c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -106185,15 +106184,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 2a0f20 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, fp │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [pc, #112] @ (2a2484 ) │ │ │ │ ldr r3, [pc, #88] @ (2a2470 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -106218,36 +106217,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r9, #448] @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #52] @ (2a2490 ) │ │ │ │ ldr.w r3, [r9, #444] @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a22fa │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #50] @ 0x32 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #504 @ 0x1f8 │ │ │ │ + add r6, sp, #600 @ 0x258 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [pc, #128] @ (2a250c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #128 @ 0x80 │ │ │ │ + sub sp, #224 @ 0xe0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #480] @ (2a2688 ) │ │ │ │ add.w r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -106331,15 +106330,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ bl 2a1254 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [pc, #248] @ (2a26a0 ) │ │ │ │ ldr r3, [pc, #228] @ (2a268c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -106384,15 +106383,15 @@ │ │ │ │ bpl.n 2a2532 │ │ │ │ ldr.w r3, [r4, #444] @ 0x1bc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #144] @ (2a26b0 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a2532 │ │ │ │ ldr r2, [pc, #136] @ (2a26b4 ) │ │ │ │ ldr r3, [pc, #92] @ (2a268c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -106432,39 +106431,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, #36] @ 0x24 │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #296 @ 0x128 │ │ │ │ + add r4, sp, #392 @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r4, [r4, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ strh r4, [r0, #28] │ │ │ │ lsls r4, r6, #1 │ │ │ │ orrs r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r6, [r3, #24] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #672 @ (adr r6, 2a2960 ) │ │ │ │ + add r6, pc, #768 @ (adr r6, 2a29c0 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r4, sp, #808 @ 0x328 │ │ │ │ + add r4, sp, #904 @ 0x388 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #216] @ 0xd8 │ │ │ │ + ldr r4, [sp, #312] @ 0x138 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r6, pc, #576 @ (adr r6, 2a290c ) │ │ │ │ + add r6, pc, #672 @ (adr r6, 2a296c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, sp, #904 @ 0x388 │ │ │ │ + add r6, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr.w r1, [pc, #3076] @ 2a32e8 │ │ │ │ @@ -106522,15 +106521,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a38da │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a35f6 │ │ │ │ ldr.w r0, [pc, #2940] @ 2a32f8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2b62 │ │ │ │ b.n 2a2d68 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a3470 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ @@ -106561,15 +106560,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ strd r3, r3, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2a37e4 │ │ │ │ ldr.w r0, [pc, #2828] @ 2a32fc │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2a2b62 │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a31d6 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r4, #8 │ │ │ │ rev r1, r3 │ │ │ │ eor.w r7, r1, r1, asr #31 │ │ │ │ @@ -106645,15 +106644,15 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str.w sl, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ - bl 747a30 │ │ │ │ + bl 747a40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ lsl.w r3, r7, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #32] │ │ │ │ lsl.w r3, r2, sl │ │ │ │ @@ -106661,18 +106660,18 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ite ne │ │ │ │ movne r3, r2 │ │ │ │ moveq r3, #255 @ 0xff │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 747a30 │ │ │ │ + bl 747a40 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 747a30 │ │ │ │ + bl 747a40 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov lr, r0 │ │ │ │ lsl.w ip, r1, fp │ │ │ │ cbnz r1, 2a291e │ │ │ │ mov ip, r1 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ mov r7, r9 │ │ │ │ @@ -107045,15 +107044,15 @@ │ │ │ │ movw ip, #65278 @ 0xfefe │ │ │ │ movt ip, #65535 @ 0xffff │ │ │ │ str.w ip, [sp, #4] │ │ │ │ bl 2a1254 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a17e8 │ │ │ │ cmp r4, r6 │ │ │ │ bne.w 2a2a60 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cbz r3, 2a2d3e │ │ │ │ ldr.w r3, [r9, #424] @ 0x1a8 │ │ │ │ @@ -107273,15 +107272,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (2a3320 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r2, [r6, #2] │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ rev16 r2, r2 │ │ │ │ ldrh r1, [r6, #6] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrb r4, [r6, #1] │ │ │ │ uxth r0, r2 │ │ │ │ @@ -107440,15 +107439,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2a2998 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #404] @ (2a3338 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 2a2998 │ │ │ │ add.w r2, r3, #32 │ │ │ │ cmp r2, #9 │ │ │ │ bhi.w 2a2d26 │ │ │ │ ldr.w r2, [r9, #408] @ 0x198 │ │ │ │ add.w r2, r2, #569344 @ 0x8b000 │ │ │ │ ldrb.w r2, [r2, #3016] @ 0xbc8 │ │ │ │ @@ -107458,15 +107457,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ strb.w r3, [r2, #3460] @ 0xd84 │ │ │ │ b.n 2a2d26 │ │ │ │ movs r0, #8 │ │ │ │ b.n 2a2b76 │ │ │ │ ldr r0, [pc, #352] @ (2a333c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2b62 │ │ │ │ b.n 2a2d68 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2a3476 │ │ │ │ ldr r3, [pc, #256] @ (2a32f4 ) │ │ │ │ @@ -107482,15 +107481,15 @@ │ │ │ │ strh.w r1, [r3, #3460] @ 0xd84 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r9, #428] @ 0x1ac │ │ │ │ b.n 2a2d3e │ │ │ │ ldr r0, [pc, #284] @ (2a3340 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add.w r9, r5, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2b62 │ │ │ │ b.n 2a2d68 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ @@ -107562,49 +107561,49 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #18] │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r5, r7} │ │ │ │ + push {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ lsls r2, r1, #1 │ │ │ │ b.n 2a300e │ │ │ │ @ instruction: 0xfffffb5d │ │ │ │ vqrdmulh.s , , d14[0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #952 @ (adr r4, 2a36cc ) │ │ │ │ + add r5, pc, #24 @ (adr r5, 2a332c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ bcc.n 2a3368 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r0, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #352 @ 0x160 │ │ │ │ + add r1, sp, #448 @ 0x1c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, pc, #400 @ (adr r1, 2a34b8 ) │ │ │ │ + add r1, pc, #496 @ (adr r1, 2a3518 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #640 @ (adr r6, 2a35bc ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 2a361c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r1, sp, #912 @ 0x390 │ │ │ │ + add r1, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #120 @ 0x78 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2a3342 │ │ │ │ @ instruction: 0xfffff8df │ │ │ │ adds r6, #232 @ 0xe8 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -107679,45 +107678,45 @@ │ │ │ │ bl 2a0f20 │ │ │ │ cmp.w r4, #256 @ 0x100 │ │ │ │ bne.n 2a33a4 │ │ │ │ ldr.w r1, [pc, #1560] @ 2a3a40 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ b.w 2a29a2 │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a22c0 │ │ │ │ b.w 2a2b62 │ │ │ │ movs r0, #4 │ │ │ │ b.w 2a2b76 │ │ │ │ ldr.w r0, [pc, #1528] @ 2a3a44 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2b62 │ │ │ │ b.n 2a2d68 │ │ │ │ ldr.w r0, [pc, #1512] @ 2a3a48 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2b62 │ │ │ │ b.n 2a2d68 │ │ │ │ movs r0, #2 │ │ │ │ b.w 2a2b76 │ │ │ │ adds r3, #1 │ │ │ │ lsls r0, r3, #2 │ │ │ │ b.w 2a2b76 │ │ │ │ ldr.w r0, [pc, #1484] @ 2a3a4c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a2b62 │ │ │ │ b.n 2a2d68 │ │ │ │ mov r2, r6 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ b.w 2a292c │ │ │ │ @@ -107733,15 +107732,15 @@ │ │ │ │ bpl.w 2a2c10 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1428] @ 2a3a58 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r7, [r6, #2] │ │ │ │ ldrh r4, [r6, #4] │ │ │ │ rev16 r7, r7 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ rev16 r4, r4 │ │ │ │ uxth r7, r7 │ │ │ │ uxth r4, r4 │ │ │ │ @@ -107783,15 +107782,15 @@ │ │ │ │ mov r3, ip │ │ │ │ strd sl, fp, [sp, #12] │ │ │ │ strd r1, r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r3, [r6, #10] │ │ │ │ ldrh.w ip, [r6, #8] │ │ │ │ rev16 r3, r3 │ │ │ │ ldrh r1, [r6, #12] │ │ │ │ rev16.w ip, ip │ │ │ │ ldrb.w r9, [r6, #14] │ │ │ │ uxth r2, r3 │ │ │ │ @@ -107815,28 +107814,28 @@ │ │ │ │ bpl.w 2a2b56 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [pc, #1212] @ 2a3a6c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ rev r0, r0 │ │ │ │ b.w 2a2b56 │ │ │ │ uxth r6, r2 │ │ │ │ mov r0, r6 │ │ │ │ bl 294f2c │ │ │ │ ldr.w r3, [pc, #1188] @ 2a3a70 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a399c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ @@ -107912,15 +107911,15 @@ │ │ │ │ bpl.w 2a2b62 │ │ │ │ ldr.w r3, [r9, #672] @ 0x2a0 │ │ │ │ ldr r0, [pc, #948] @ (2a3a80 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r5, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 2a2b62 │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2a3678 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r9, #672] @ 0x2a0 │ │ │ │ b.n 2a3678 │ │ │ │ @@ -107959,15 +107958,15 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #820] @ (2a3a88 ) │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 2a2dfc │ │ │ │ ldr r2, [pc, #812] @ (2a3a8c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a2ee2 │ │ │ │ ldr r2, [pc, #740] @ (2a3a54 ) │ │ │ │ @@ -107976,15 +107975,15 @@ │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.w 2a2ee2 │ │ │ │ ldr r0, [pc, #788] @ (2a3a90 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ rev r1, r3 │ │ │ │ b.w 2a2ee2 │ │ │ │ ldr r3, [pc, #768] @ (2a3a94 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -107996,15 +107995,15 @@ │ │ │ │ bpl.w 2a3262 │ │ │ │ strd r7, r2, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #740] @ (2a3a98 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r4, [r6, #2] │ │ │ │ ldr r3, [r6, #8] │ │ │ │ ldr r7, [r6, #4] │ │ │ │ rev16 r4, r4 │ │ │ │ rev r2, r3 │ │ │ │ uxth r4, r4 │ │ │ │ rev r7, r7 │ │ │ │ @@ -108034,15 +108033,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ bl 42c7dc │ │ │ │ str.w r0, [r9, #660] @ 0x294 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a2b62 │ │ │ │ ldr r0, [pc, #652] @ (2a3aa8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.w 2a2b62 │ │ │ │ ldr r2, [pc, #592] @ (2a3a78 ) │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2a362e │ │ │ │ @@ -108077,34 +108076,34 @@ │ │ │ │ bpl.w 2a283e │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #532] @ (2a3ab0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ rev r2, r2 │ │ │ │ b.w 2a283e │ │ │ │ ldr r0, [pc, #516] @ (2a3ab4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a362e │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #500] @ (2a3ab8 ) │ │ │ │ ldrb r3, [r6, #6] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [r5, #12] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2a286a │ │ │ │ ldr r3, [pc, #480] @ (2a3abc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -108117,22 +108116,22 @@ │ │ │ │ bpl.w 2a2772 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [pc, #452] @ (2a3ac0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 2a2772 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #432] @ (2a3ac4 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #649] @ 0x289 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #641] @ 0x281 │ │ │ │ ldrb.w r3, [r9, #645] @ 0x285 │ │ │ │ ldr.w r0, [r9, #628] @ 0x274 │ │ │ │ @@ -108140,15 +108139,15 @@ │ │ │ │ bne.w 2a3156 │ │ │ │ b.w 2a2998 │ │ │ │ strd r6, r0, [sp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #388] @ (2a3ac8 ) │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #650] @ 0x28a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #642] @ 0x282 │ │ │ │ ldrb.w r3, [r9, #646] @ 0x286 │ │ │ │ ldr.w r0, [r9, #632] @ 0x278 │ │ │ │ @@ -108158,15 +108157,15 @@ │ │ │ │ ldr r0, [pc, #352] @ (2a3acc ) │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrb.w r7, [r9, #648] @ 0x288 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrb.w r6, [r9, #640] @ 0x280 │ │ │ │ ldrb.w r3, [r9, #644] @ 0x284 │ │ │ │ ldr.w r0, [r9, #624] @ 0x270 │ │ │ │ @@ -108187,15 +108186,15 @@ │ │ │ │ subs r1, r4, #0 │ │ │ │ ldr r0, [pc, #276] @ (2a3ad4 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a35e6 │ │ │ │ ldr r3, [pc, #264] @ (2a3ad8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a27d8 │ │ │ │ ldr r3, [pc, #116] @ (2a3a54 ) │ │ │ │ @@ -108203,15 +108202,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2a27d8 │ │ │ │ ldr r0, [pc, #240] @ (2a3adc ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 2a27d8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #224] @ (2a3ae0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a3712 │ │ │ │ @@ -108220,106 +108219,106 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2a3712 │ │ │ │ ldr r0, [pc, #200] @ (2a3ae4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a3712 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a3678 │ │ │ │ mov r0, r5 │ │ │ │ bl 29f118 │ │ │ │ b.n 2a3678 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #384] @ 0x180 │ │ │ │ + ldr r5, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #480 @ (adr r6, 2a3c28 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 2a3c88 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #208 @ (adr r6, 2a3b1c ) │ │ │ │ + add r6, pc, #304 @ (adr r6, 2a3b7c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r0, sp, #480 @ 0x1e0 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #104 @ (adr r5, 2a3ac4 ) │ │ │ │ + add r5, pc, #200 @ (adr r5, 2a3b24 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ blxns sl │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #880] @ (2a3dd4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #80 @ (adr r1, 2a3ab8 ) │ │ │ │ + add r1, pc, #176 @ (adr r1, 2a3b18 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r7, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #872 @ (adr r3, 2a3dd8 ) │ │ │ │ + add r3, pc, #968 @ (adr r3, 2a3e38 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #496] @ (2a3c68 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r1, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #128 @ (adr r7, 2a3b04 ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 2a3b64 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ bxns lr │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #0 @ (adr r7, 2a3a8c ) │ │ │ │ + add r7, pc, #96 @ (adr r7, 2a3aec ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ mvns r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #984 @ (adr r3, 2a3e6c ) │ │ │ │ + add r4, pc, #56 @ (adr r4, 2a3acc ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r5, [pc, #192] @ (2a3b58 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #656 @ (adr r4, 2a3d2c ) │ │ │ │ + add r4, pc, #752 @ (adr r4, 2a3d8c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia.w fp!, {r0, r1, r2, r3, r4, r5, r6, r7, r8, r9, sl, fp, ip, sp, lr, pc} │ │ │ │ add r5, sp, #420 @ 0x1a4 │ │ │ │ vmlsl.u q15, d31, d31[0] │ │ │ │ - @ instruction: 0xffffa56e │ │ │ │ + vabal.u q13, d31, d6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r0, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #520 @ (adr r2, 2a3cbc ) │ │ │ │ + add r2, pc, #616 @ (adr r2, 2a3d1c ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r7, [sp, #1016] @ 0x3f8 │ │ │ │ + add r0, pc, #88 @ (adr r0, 2a3b10 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #928 @ (adr r2, 2a3e64 ) │ │ │ │ + add r3, pc, #0 @ (adr r3, 2a3ac4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #336] @ 0x150 │ │ │ │ + ldr r6, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [sp, #576] @ 0x240 │ │ │ │ + ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #632] @ 0x278 │ │ │ │ + ldr r5, [sp, #728] @ 0x2d8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #0] @ (2a3ad4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #1016 @ (adr r2, 2a3ed0 ) │ │ │ │ + add r3, pc, #88 @ (adr r3, 2a3b30 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #208 @ (adr r3, 2a3bb0 ) │ │ │ │ + add r3, pc, #304 @ (adr r3, 2a3c10 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ muls r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #528 @ (adr r3, 2a3cf8 ) │ │ │ │ + add r3, pc, #624 @ (adr r3, 2a3d58 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #168] @ 2a3ba4 │ │ │ │ @@ -108393,15 +108392,15 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #960] @ (2a3f8c ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -108441,15 +108440,15 @@ │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ add.w r0, r4, #86528 @ 0x15200 │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ strb.w r9, [r3, #688] @ 0x2b0 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a3c12 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ ldr.w r4, [r5, #-40] │ │ │ │ cbz r4, 2a3caa │ │ │ │ mov r0, r4 │ │ │ │ @@ -108477,15 +108476,15 @@ │ │ │ │ strd r1, r2, [r3, #412] @ 0x19c │ │ │ │ add.w r4, r4, #102400 @ 0x19000 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ strb.w ip, [r3, #688] @ 0x2b0 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr.w r4, [r4, #804] @ 0x324 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a3c66 │ │ │ │ add.w r4, r5, #569344 @ 0x8b000 │ │ │ │ str.w r8, [r5, #-4] │ │ │ │ ldr.w r0, [r4, #2920] @ 0xb68 │ │ │ │ bl 298324 │ │ │ │ @@ -108561,15 +108560,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ bl 2a1254 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a10dc │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a17e8 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2a3dbc │ │ │ │ ldr.w r3, [r6, #424] @ 0x1a8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ beq.n 2a3dbc │ │ │ │ @@ -108712,15 +108711,15 @@ │ │ │ │ bpl.w 2a3d04 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #112] @ (2a3fc0 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a3d04 │ │ │ │ ldr r3, [pc, #100] @ (2a3fc4 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a3e86 │ │ │ │ ldr r3, [pc, #80] @ (2a3fbc ) │ │ │ │ @@ -108730,47 +108729,47 @@ │ │ │ │ bpl.n 2a3e86 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [pc, #76] @ (2a3fc8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a3e86 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r7, #84] @ 0x54 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r6, #84] @ 0x54 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #520] @ 0x208 │ │ │ │ + str r5, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #160] @ 0xa0 │ │ │ │ + str r5, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #296] @ 0x128 │ │ │ │ + str r4, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ bne.n 2a3f96 │ │ │ │ @ instruction: 0xffff6a9e │ │ │ │ lsls r4, r6, #1 │ │ │ │ bne.n 2a3fae │ │ │ │ @ instruction: 0xffff51e0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ + ldr r7, [sp, #816] @ 0x330 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #248] @ 0xf8 │ │ │ │ + ldr r7, [sp, #344] @ 0x158 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #748] @ (2a42cc ) │ │ │ │ @@ -108842,23 +108841,23 @@ │ │ │ │ bne.n 2a407e │ │ │ │ mov r2, r6 │ │ │ │ add.w r9, sp, #8 │ │ │ │ movs r3, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5e8f5c │ │ │ │ + bl 5e8f6c │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a416a │ │ │ │ str.w r9, [sp] │ │ │ │ movs r3, #16 │ │ │ │ add r2, sp, #28 │ │ │ │ add.w r1, r4, #476 @ 0x1dc │ │ │ │ - bl 5e91e0 │ │ │ │ + bl 5e91f0 │ │ │ │ ldr.w r9, [r4, #468] @ 0x1d4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2a41c6 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #28 │ │ │ │ movs r2, #16 │ │ │ │ blx 25b05c │ │ │ │ @@ -108877,15 +108876,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 2a17e8 │ │ │ │ ldr r3, [pc, #460] @ (2a42dc ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r2, [r4, #680] @ 0x2a8 │ │ │ │ - bl 5e921c │ │ │ │ + bl 5e922c │ │ │ │ ldr r2, [pc, #448] @ (2a42e0 ) │ │ │ │ ldr r3, [pc, #432] @ (2a42d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -108900,33 +108899,33 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a423a │ │ │ │ mov r0, r7 │ │ │ │ bl 2a3ae8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e921c │ │ │ │ + bl 5e922c │ │ │ │ b.n 2a411c │ │ │ │ ldr r3, [pc, #380] @ (2a42d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a4208 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2a414c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r4, [r4, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [pc, #352] @ (2a42d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a426c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ b.n 2a4166 │ │ │ │ ldr r3, [pc, #332] @ (2a42d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4166 │ │ │ │ ldr r3, [pc, #332] @ (2a42e4 ) │ │ │ │ @@ -108944,25 +108943,25 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #312] @ (2a42f0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #312] @ (2a42f4 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4166 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [pc, #264] @ (2a42d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2a429a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ b.n 2a414c │ │ │ │ ldr r3, [pc, #276] @ (2a42f8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a40f8 │ │ │ │ ldr r3, [pc, #248] @ (2a42e8 ) │ │ │ │ @@ -108970,15 +108969,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2a40f8 │ │ │ │ ldr r0, [pc, #256] @ (2a42fc ) │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a40f8 │ │ │ │ ldr r3, [pc, #216] @ (2a42e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4166 │ │ │ │ ldr r3, [pc, #208] @ (2a42e8 ) │ │ │ │ @@ -108991,15 +108990,15 @@ │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #216] @ (2a4304 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2a4308 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4166 │ │ │ │ ldr r3, [pc, #168] @ (2a42e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a414c │ │ │ │ ldr r3, [pc, #160] @ (2a42e8 ) │ │ │ │ @@ -109012,15 +109011,15 @@ │ │ │ │ ldr r3, [pc, #180] @ (2a4310 ) │ │ │ │ ldr r0, [pc, #184] @ (2a4314 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a414c │ │ │ │ ldr r3, [pc, #116] @ (2a42e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4180 │ │ │ │ ldr r3, [pc, #108] @ (2a42e8 ) │ │ │ │ @@ -109031,15 +109030,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #140] @ (2a4318 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #140] @ (2a431c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4180 │ │ │ │ ldr r3, [pc, #72] @ (2a42e4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a41d8 │ │ │ │ ldr r3, [pc, #64] @ (2a42e8 ) │ │ │ │ @@ -109050,15 +109049,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #104] @ (2a4320 ) │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, #104] @ (2a4324 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a41d8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r0, [r5, #20] │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -109069,43 +109068,43 @@ │ │ │ │ bvc.n 2a43a6 │ │ │ │ vtbl.8 d22, {d15}, d28 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + add r3, sp, #784 @ 0x310 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #608] @ 0x260 │ │ │ │ + ldr r5, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #160] @ 0xa0 │ │ │ │ + ldr r6, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ + add r3, sp, #320 @ 0x140 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #216] @ 0xd8 │ │ │ │ + ldr r5, [sp, #312] @ 0x138 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r5, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #24] │ │ │ │ + ldr r5, [sp, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r5, [sp, #160] @ 0xa0 │ │ │ │ + ldr r5, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r4, [sp, #776] @ 0x308 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov fp, r2 │ │ │ │ @@ -109133,94 +109132,94 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a471a │ │ │ │ add r3, pc, #968 @ (adr r3, 2a4748 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strd r2, r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #8] │ │ │ │ - bl 5d2df8 │ │ │ │ + bl 5d2e08 │ │ │ │ ldr r3, [pc, #976] @ (2a4760 ) │ │ │ │ ldr r2, [pc, #976] @ (2a4764 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #976] @ (2a4768 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ add.w r5, r4, #86016 @ 0x15000 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [r4, #12] │ │ │ │ - bl 5d2df8 │ │ │ │ + bl 5d2e08 │ │ │ │ ldr r1, [pc, #952] @ (2a476c ) │ │ │ │ add.w r9, r4, #86528 @ 0x15200 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r9, #72 @ 0x48 │ │ │ │ str.w r7, [r5, #408] @ 0x198 │ │ │ │ add.w r8, r4, #105472 @ 0x19c00 │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #928] @ (2a4770 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #920] @ (2a4774 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r9, #216 @ 0xd8 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #908] @ (2a4778 ) │ │ │ │ add.w r0, r8, #392 @ 0x188 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #900] @ (2a477c ) │ │ │ │ add.w r0, r8, #456 @ 0x1c8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #888] @ (2a4780 ) │ │ │ │ add.w r0, r8, #488 @ 0x1e8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r4, #105984 @ 0x19e00 │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #876] @ (2a4784 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #864] @ (2a4788 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #856] @ (2a478c ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #312 @ 0x138 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #844] @ (2a4790 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #480 @ 0x1e0 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #836] @ (2a4794 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r1, [pc, #824] @ (2a4798 ) │ │ │ │ add.w r0, r4, #106496 @ 0x1a000 │ │ │ │ mov r2, r6 │ │ │ │ adds r0, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2a460a │ │ │ │ movs r3, #1 │ │ │ │ movs r6, #0 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ movs r2, #30 │ │ │ │ strd r3, r6, [r5, #468] @ 0x1d4 │ │ │ │ @@ -109228,15 +109227,15 @@ │ │ │ │ bl 292900 │ │ │ │ ldr r3, [pc, #784] @ (2a479c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e2ee4 │ │ │ │ + bl 5e2ef4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a46dc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r6, r7, #569344 @ 0x8b000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a4682 │ │ │ │ @@ -109250,75 +109249,75 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ movs r0, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ blx 259278 │ │ │ │ str.w r0, [r5, #536] @ 0x218 │ │ │ │ mov r8, r0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5deb0c │ │ │ │ + bl 5deb1c │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2a4502 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r8 │ │ │ │ bl 29e564 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #536] @ 0x218 │ │ │ │ ldrb.w r1, [r5, #533] @ 0x215 │ │ │ │ strb r1, [r2, #12] │ │ │ │ cbz r3, 2a4524 │ │ │ │ ldr.w r0, [r5, #536] @ 0x218 │ │ │ │ - bl 6fde58 │ │ │ │ + bl 6fde68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str.w r3, [r5, #536] @ 0x218 │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ ldr.w r3, [r5, #536] @ 0x218 │ │ │ │ cbz r3, 2a4544 │ │ │ │ ldr.w r0, [r5, #408] @ 0x198 │ │ │ │ bl 29e7d0 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2a4544 │ │ │ │ ldr.w r1, [r5, #536] @ 0x218 │ │ │ │ - bl 703c4c │ │ │ │ + bl 703c5c │ │ │ │ mov r0, r6 │ │ │ │ - bl 6fde1c │ │ │ │ + bl 6fde2c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 29e1f0 │ │ │ │ movs r6, #0 │ │ │ │ movs r2, #2 │ │ │ │ add.w r0, r9, #180 @ 0xb4 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r6, [r5, #676] @ 0x2a4 │ │ │ │ strd r3, r3, [r5, #432] @ 0x1b0 │ │ │ │ movs r3, #3 │ │ │ │ strd r2, r3, [r5, #668] @ 0x29c │ │ │ │ movw r3, #44100 @ 0xac44 │ │ │ │ str.w r3, [r5, #664] @ 0x298 │ │ │ │ add.w r8, r4, #102400 @ 0x19000 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ ldr r2, [pc, #556] @ (2a47a4 ) │ │ │ │ ldr r0, [pc, #556] @ (2a47a8 ) │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str.w r0, [r5, #720] @ 0x2d0 │ │ │ │ strd r6, r3, [r8, #804] @ 0x324 │ │ │ │ add.w r6, r4, #102912 @ 0x19200 │ │ │ │ str r4, [r3, #0] │ │ │ │ add.w r3, r6, #292 @ 0x124 │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -109376,15 +109375,15 @@ │ │ │ │ bl 292900 │ │ │ │ ldr r3, [pc, #368] @ (2a479c ) │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e2ee4 │ │ │ │ + bl 5e2ef4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a44ae │ │ │ │ blx 2598ec │ │ │ │ b.n 2a44ae │ │ │ │ add.w r3, r7, #569344 @ 0x8b000 │ │ │ │ add.w r0, r7, #40 @ 0x28 │ │ │ │ @@ -109397,34 +109396,34 @@ │ │ │ │ bl 292900 │ │ │ │ ldr r3, [pc, #304] @ (2a479c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5e2ee4 │ │ │ │ + bl 5e2ef4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a470c │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #296] @ (2a47b0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ b.n 2a44d6 │ │ │ │ ldr r2, [pc, #284] @ (2a47b4 ) │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ b.n 2a44d6 │ │ │ │ ldr r1, [pc, #268] @ (2a47b8 ) │ │ │ │ movs r2, #12 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2a0f20 │ │ │ │ mov r0, r4 │ │ │ │ @@ -109473,82 +109472,82 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2a437c │ │ │ │ ldr r0, [pc, #152] @ (2a47d0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a437c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2a47c2 │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ str r0, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ str r4, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #28] │ │ │ │ + ldrb r2, [r6, #28] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r4, [r0, r1] │ │ │ │ + ldr r4, [r3, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r2, r1] │ │ │ │ + ldr r6, [r5, r1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #864] @ 0x360 │ │ │ │ + ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #872] @ 0x368 │ │ │ │ + ldr r4, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #896] @ 0x380 │ │ │ │ + ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #904] @ 0x388 │ │ │ │ + ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r5, [sp, #0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #992] @ 0x3e0 │ │ │ │ + ldr r5, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r3, [pc, #80] @ (2a47f0 ) │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r3, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ add r0, sp, #516 @ 0x204 │ │ │ │ @ instruction: 0xffff636a │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmia r4!, {r0, r1, r3, r4, r5, r6, r7} │ │ │ │ @ instruction: 0xffff25c0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #816] @ 0x330 │ │ │ │ + ldr r2, [sp, #912] @ 0x390 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r7, r3, #11 │ │ │ │ movs r0, r0 │ │ │ │ bmi.n 2a46e6 │ │ │ │ vrshr.u32 q11, q5, #1 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r5, [pc, #304] @ (2a48fc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #160] @ 0xa0 │ │ │ │ + ldr r1, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #104] @ (2a4850 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -109561,60 +109560,60 @@ │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r7, r6 │ │ │ │ beq.n 2a484a │ │ │ │ ldr r1, [pc, #76] @ (2a485c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ad0 │ │ │ │ + bl 5e2ae0 │ │ │ │ ldr r1, [pc, #72] @ (2a4860 ) │ │ │ │ ldr r2, [pc, #76] @ (2a4864 ) │ │ │ │ movs r3, #29 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #64] @ (2a4868 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5e3444 │ │ │ │ + bl 5e3454 │ │ │ │ subs r3, r7, r6 │ │ │ │ clz r3, r3 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ lsrs r3, r3, #5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 2a4328 │ │ │ │ ldr r1, [pc, #32] @ (2a486c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2a4810 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, r7] │ │ │ │ + strb r6, [r1, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r2, [r4, r7] │ │ │ │ + strh r2, [r7, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #568] @ 0x238 │ │ │ │ + ldr r1, [sp, #664] @ 0x298 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r2, #10] │ │ │ │ + ldrb r6, [r5, #10] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strh r6, [r6, r6] │ │ │ │ + strh r6, [r1, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r1, r7] │ │ │ │ + strh r4, [r4, r7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r1, [sp, #256] @ 0x100 │ │ │ │ + ldr r1, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a4870 : │ │ │ │ adds r2, r0, r1 │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ ldrb.w ip, [r2, #1] │ │ │ │ lsls r3, r3, #24 │ │ │ │ @@ -109662,15 +109661,15 @@ │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #476 @ 0x1dc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 73ca68 │ │ │ │ + bl 73ca78 │ │ │ │ cbnz r0, 2a4930 │ │ │ │ movs r2, #16 │ │ │ │ add.w r1, r5, #476 @ 0x1dc │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0f20 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a17e8 │ │ │ │ @@ -109693,21 +109692,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [pc, #84] @ (2a4990 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2a4950 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a3ae8 │ │ │ │ b.n 2a4908 │ │ │ │ ldr r3, [pc, #64] @ (2a4994 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -109720,15 +109719,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #48] @ (2a499c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #48] @ (2a49a0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4942 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, #8] │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r7, #4] │ │ │ │ @@ -109738,17 +109737,17 @@ │ │ │ │ lsls r4, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #992] @ 0x3e0 │ │ │ │ + str r6, [sp, #64] @ 0x40 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #460] @ (2a4b84 ) │ │ │ │ @@ -109818,15 +109817,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #340] @ (2a4ba4 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #340] @ (2a4ba8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2a0f20 │ │ │ │ mov r0, r5 │ │ │ │ @@ -109916,15 +109915,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2a4a2a │ │ │ │ ldr r0, [pc, #112] @ (2a4bbc ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2a4a2a │ │ │ │ ldr r3, [pc, #96] @ (2a4bc0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -109934,49 +109933,49 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2a4b24 │ │ │ │ ldr r0, [pc, #80] @ (2a4bc4 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r4, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4b24 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrsh r2, [r2, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r0, [r1, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r7, [sp, #856] @ 0x358 │ │ │ │ + str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #72 @ (adr r3, 2a4bec ) │ │ │ │ + add r3, pc, #168 @ (adr r3, 2a4c4c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r7, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r5, [sp, #72] @ 0x48 │ │ │ │ + str r5, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh r4, [r2, r3] │ │ │ │ lsls r4, r6, #1 │ │ │ │ lsls r7, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r5!, {r0, r2, r3, r6} │ │ │ │ vsli.32 d20, d0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #520] @ 0x208 │ │ │ │ + str r6, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #704] @ 0x2c0 │ │ │ │ + str r4, [sp, #800] @ 0x320 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #620] @ (2a4e44 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -110080,15 +110079,15 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2a4c08 │ │ │ │ ldr r0, [pc, #388] @ (2a4e64 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4c08 │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 2a0f20 │ │ │ │ @@ -110165,15 +110164,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #216] @ (2a4e74 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #216] @ (2a4e78 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4c08 │ │ │ │ ldr r3, [pc, #208] @ (2a4e7c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a4cbe │ │ │ │ ldr r3, [pc, #168] @ (2a4e60 ) │ │ │ │ @@ -110181,20 +110180,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2a4cbe │ │ │ │ ldr r0, [pc, #188] @ (2a4e80 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a4cbe │ │ │ │ ldr r0, [pc, #176] @ (2a4e84 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ subs r3, r2, #1 │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 2a4d74 │ │ │ │ add r1, pc, #8 @ (adr r1, 2a4df0 ) │ │ │ │ ldr.w r3, [r1, r3, lsl #2] │ │ │ │ add r1, r3 │ │ │ │ @@ -110232,31 +110231,31 @@ │ │ │ │ ldrb r2, [r7, r4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldmia r3!, {r0, r1, r4, r5, r7} │ │ │ │ vsubw.u , , d20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #312] @ 0x138 │ │ │ │ + str r5, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #792] @ 0x318 │ │ │ │ + ldr r7, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r4, [sp, #896] @ 0x380 │ │ │ │ + str r4, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r2, r1, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #384] @ 0x180 │ │ │ │ + str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r3, [sp, #1008] @ 0x3f0 │ │ │ │ + str r4, [sp, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a4e88 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -110389,15 +110388,15 @@ │ │ │ │ movs r4, #12 │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [r1, #680] @ 0x2a8 │ │ │ │ str.w r3, [ip, #764] @ 0x2fc │ │ │ │ adds r0, #252 @ 0xfc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 297468 │ │ │ │ - str r1, [sp, #672] @ 0x2a0 │ │ │ │ + str r1, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldrsh.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldmia r3, {r0, r2, r3, r5, r6} │ │ │ │ Address 0x2a5012 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 002a5014 : │ │ │ │ @@ -110473,15 +110472,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5052 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #32 │ │ │ │ add.w r0, r4, #92 @ 0x5c │ │ │ │ strd r2, r1, [r4, #20] │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ bl 2b0258 │ │ │ │ ldr r2, [pc, #132] @ (2a5174 ) │ │ │ │ add.w r0, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ bl 292578 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -110516,15 +110515,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (2a5188 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 2a50ca │ │ │ │ ldr r0, [pc, #60] @ (2a518c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2a50ca │ │ │ │ nop │ │ │ │ cbz r2, 2a5190 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r6, [r3, r4] │ │ │ │ @@ -110536,23 +110535,23 @@ │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r4, #1 │ │ │ │ str r0, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #876] @ 0x36c │ │ │ │ - vaddw.u , , d2 │ │ │ │ + vsra.u64 d25, d10, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r7, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #296] @ 0x128 │ │ │ │ + str r1, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5190 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110588,24 +110587,24 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cbz r4, 2a5204 │ │ │ │ add.w r4, r4, #569344 @ 0x8b000 │ │ │ │ b.n 2a51c8 │ │ │ │ ldr r0, [pc, #24] @ (2a5218 ) │ │ │ │ add r0, pc │ │ │ │ - bl 6939cc │ │ │ │ + bl 6939dc │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ add sp, #296 @ 0x128 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + str r0, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a521c : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -110668,17 +110667,17 @@ │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ cbz r3, 2a52e8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2a52d6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e50bc │ │ │ │ + bl 5e50cc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -110698,25 +110697,25 @@ │ │ │ │ mov.w r2, #4048 @ 0xfd0 │ │ │ │ ldr r1, [pc, #36] @ (2a5328 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ b.n 2a52e8 │ │ │ │ nop │ │ │ │ add r7, sp, #240 @ 0xf0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldr r4, [r5, #120] @ 0x78 │ │ │ │ + ldr r4, [r0, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r6, [r0, #24] │ │ │ │ + ldrb r6, [r3, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r0, #8] │ │ │ │ + ldrb r0, [r3, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a532c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -110748,94 +110747,94 @@ │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5372 │ │ │ │ ldr.w r0, [pc, #2368] @ 2a5cd0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 720e68 │ │ │ │ + bl 720e78 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ed28 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.w 2a558e │ │ │ │ ldr.w r1, [pc, #2344] @ 2a5cd4 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r9, [pc, #2340] @ 2a5cd8 │ │ │ │ add r1, pc │ │ │ │ ldr.w sl, [pc, #2336] @ 2a5cdc │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ ldr.w r1, [pc, #2332] @ 2a5ce0 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #0 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ movs r6, #0 │ │ │ │ add sl, pc │ │ │ │ strd r6, r6, [sp, #72] @ 0x48 │ │ │ │ strd r6, r6, [sp, #80] @ 0x50 │ │ │ │ strd r6, r6, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, fp │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r1, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ ldr.w r1, [pc, #2256] @ 2a5ce4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5a04 │ │ │ │ ldr.w r1, [pc, #2236] @ 2a5ce8 │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a55be │ │ │ │ ldr.w r1, [pc, #2224] @ 2a5cec │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ cbz r0, 2a5452 │ │ │ │ movs r0, #1 │ │ │ │ - bl 5ef0e4 │ │ │ │ + bl 5ef0f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5a84 │ │ │ │ ldr.w r2, [pc, #2204] @ 2a5cf0 │ │ │ │ subs r3, r5, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, #0 │ │ │ │ add r2, pc │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ it ne │ │ │ │ movne r7, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ - bl 720820 │ │ │ │ + bl 720830 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ strd r4, fp, [sp, #44] @ 0x2c │ │ │ │ add r4, sp, #72 @ 0x48 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ b.n 2a54b8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r4, r3, [sp, #20] │ │ │ │ @@ -110855,15 +110854,15 @@ │ │ │ │ movs r0, #8 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 720834 │ │ │ │ + bl 720844 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5480 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldrd r4, fp, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ cbz r2, 2a54d6 │ │ │ │ @@ -110873,15 +110872,15 @@ │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r2, [pc, #2072] @ 2a5cf4 │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ - bl 720820 │ │ │ │ + bl 720830 │ │ │ │ strd r4, fp, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ ldr.w fp, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ b.n 2a554a │ │ │ │ @@ -110913,37 +110912,37 @@ │ │ │ │ bne.w 2a5afc │ │ │ │ movs r0, #8 │ │ │ │ blx 259278 │ │ │ │ str r0, [r6, #0] │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr r6, [r6, #0] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 720834 │ │ │ │ + bl 720844 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a54fe │ │ │ │ ldrd r4, fp, [sp, #64] @ 0x40 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ b.n 2a55c2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 720e68 │ │ │ │ + bl 720e78 │ │ │ │ mov fp, r0 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2a539c │ │ │ │ ldr.w r3, [pc, #1928] @ 2a5cf8 │ │ │ │ ldr.w r2, [pc, #1928] @ 2a5cfc │ │ │ │ ldr.w r1, [pc, #1928] @ 2a5d00 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ movw r2, #4087 @ 0xff7 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr.w r2, [pc, #1908] @ 2a5d04 │ │ │ │ ldr.w r3, [pc, #1848] @ 2a5ccc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -110958,39 +110957,39 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [pc, #1860] @ 2a5d08 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a59c0 │ │ │ │ ldr.w r1, [pc, #1844] @ 2a5d0c │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ cbz r0, 2a5640 │ │ │ │ ldr.w r3, [pc, #1832] @ 2a5d10 │ │ │ │ ldr.w r2, [pc, #1832] @ 2a5d14 │ │ │ │ ldr.w r1, [pc, #1832] @ 2a5d18 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4106 @ 0x100a │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ed28 │ │ │ │ cbz r7, 2a5614 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb660 │ │ │ │ + bl 6eb670 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a558e │ │ │ │ ldr.w r2, [pc, #1792] @ 2a5d1c │ │ │ │ ldr.w r3, [pc, #1708] @ 2a5ccc │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -110998,98 +110997,98 @@ │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2a5a34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, #108 @ 0x6c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6eb660 │ │ │ │ + b.w 6eb670 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ead3c │ │ │ │ + bl 5ead4c │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ str.w r0, [r3, #2988] @ 0xbac │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5606 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5e8f2c │ │ │ │ + bl 5e8f3c │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5ade │ │ │ │ ldr.w r1, [pc, #1720] @ 2a5d20 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, fp │ │ │ │ ldr.w r6, [pc, #1716] @ 2a5d24 │ │ │ │ add r1, pc │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ ldr.w r1, [pc, #1712] @ 2a5d28 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #10 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ add r6, pc │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ ldr.w r1, [pc, #1696] @ 2a5d2c │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a56e0 │ │ │ │ - bl 5d5644 │ │ │ │ + bl 5d5654 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d5414 │ │ │ │ + bl 5d5424 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5b14 │ │ │ │ mov r1, r6 │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ str.w r0, [r6, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5b34 │ │ │ │ - bl 5d2df8 │ │ │ │ + bl 5d2e08 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr.w r0, [r6, #3020] @ 0xbcc │ │ │ │ movs r1, #1 │ │ │ │ - bl 5eb854 │ │ │ │ + bl 5eb864 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5606 │ │ │ │ ldr.w r1, [pc, #1612] @ 2a5d30 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a56fe │ │ │ │ add.w r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr.w r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5b54 │ │ │ │ ldr.w r1, [pc, #1588] @ 2a5d34 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ subs r2, r0, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ eor.w r3, r9, #1 │ │ │ │ tst r2, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ bne.w 2a5ac0 │ │ │ │ ldr.w r1, [pc, #1560] @ 2a5d38 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5a4e │ │ │ │ ldr.w r1, [pc, #1544] @ 2a5d3c │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -111109,37 +111108,37 @@ │ │ │ │ bne.w 2a5c36 │ │ │ │ ldr.w r1, [pc, #1500] @ 2a5d48 │ │ │ │ movs r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ mov r0, fp │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ ldr.w r1, [pc, #1488] @ 2a5d4c │ │ │ │ add.w r6, r4, #569344 @ 0x8b000 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ ldr.w r1, [pc, #1472] @ 2a5d50 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r0, [r6, #3016] @ 0xbc8 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ ldrb.w r3, [r6, #3016] @ 0xbc8 │ │ │ │ ldr.w r1, [pc, #1452] @ 2a5d54 │ │ │ │ movs r2, #0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ orrs r3, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ strb.w r3, [r6, #3017] @ 0xbc9 │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ strb.w r0, [r6, #3018] @ 0xbca │ │ │ │ cbz r5, 2a57cc │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [r6, #3028] @ 0xbd4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst.w r3, r9 │ │ │ │ @@ -111189,35 +111188,35 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a5b80 │ │ │ │ ldr.w r1, [pc, #1284] @ 2a5d5c │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5b8e │ │ │ │ ldr r1, [sp, #32] │ │ │ │ bl 42d2c4 │ │ │ │ str.w r0, [r6, #3040] @ 0xbe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5606 │ │ │ │ ldr.w r1, [pc, #1252] @ 2a5d60 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5b98 │ │ │ │ ldr.w r1, [pc, #1236] @ 2a5d64 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ bl 29335c │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -111247,100 +111246,100 @@ │ │ │ │ beq.w 2a5ba0 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2a5c68 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2a5ca0 │ │ │ │ - bl 5deb1c │ │ │ │ + bl 5deb2c │ │ │ │ ldr.w r3, [pc, #1120] @ 2a5d68 │ │ │ │ ldr.w r2, [pc, #1120] @ 2a5d6c │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2a5d70 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [pc, #1100] @ 2a5d74 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ad0 │ │ │ │ + bl 5e2ae0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ - bl 5decdc │ │ │ │ + bl 5decec │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2a5c92 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a4328 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ ldr.w r1, [pc, #1056] @ 2a5d78 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ cbz r0, 2a599c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cbz r0, 2a599c │ │ │ │ - bl 5e50d8 │ │ │ │ + bl 5e50e8 │ │ │ │ cbz r0, 2a599c │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e50f4 │ │ │ │ + bl 5e5104 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2a5bbc │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2a5990 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr r0, [pc, #1012] @ (2a5d7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 6939cc │ │ │ │ + bl 6939dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ cbz r7, 2a599c │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb660 │ │ │ │ + bl 6eb670 │ │ │ │ ldr r2, [pc, #992] @ (2a5d80 ) │ │ │ │ ldr r3, [pc, #812] @ (2a5ccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.w 2a5634 │ │ │ │ b.n 2a5a34 │ │ │ │ ldr r0, [pc, #972] @ (2a5d84 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 720e68 │ │ │ │ + bl 720e78 │ │ │ │ b.n 2a556c │ │ │ │ ldr r1, [pc, #964] @ (2a5d88 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 720964 │ │ │ │ + bl 720974 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a5654 │ │ │ │ b.n 2a5664 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cbz r0, 2a5a38 │ │ │ │ - bl 6eb660 │ │ │ │ + bl 6eb670 │ │ │ │ ldr r2, [pc, #932] @ (2a5d8c ) │ │ │ │ ldr r3, [pc, #740] @ (2a5ccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -111352,20 +111351,20 @@ │ │ │ │ b.w 29ed28 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b.n 2a55c2 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a59dc │ │ │ │ - bl 6eb660 │ │ │ │ + bl 6eb670 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2a59e4 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 6eb660 │ │ │ │ + bl 6eb670 │ │ │ │ ldr r2, [pc, #876] @ (2a5d90 ) │ │ │ │ ldr r3, [pc, #680] @ (2a5ccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -111398,64 +111397,64 @@ │ │ │ │ ldr.w r3, [r6, #3012] @ 0xbc4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #808] @ (2a5da0 ) │ │ │ │ ldr.w r3, [r6, #3008] @ 0xbc0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a5842 │ │ │ │ ldr r3, [pc, #796] @ (2a5da4 ) │ │ │ │ ldr r2, [pc, #800] @ (2a5da8 ) │ │ │ │ ldr r1, [pc, #800] @ (2a5dac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #3912 @ 0xf48 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #780] @ (2a5db0 ) │ │ │ │ ldr r3, [pc, #552] @ (2a5ccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2a59f8 │ │ │ │ b.n 2a5a34 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 720e68 │ │ │ │ + bl 720e78 │ │ │ │ b.n 2a556c │ │ │ │ ldr r3, [pc, #752] @ (2a5db4 ) │ │ │ │ ldr r2, [pc, #756] @ (2a5db8 ) │ │ │ │ ldr r1, [pc, #756] @ (2a5dbc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4171 @ 0x104b │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2a5606 │ │ │ │ ldr r3, [pc, #736] @ (2a5dc0 ) │ │ │ │ ldr r2, [pc, #736] @ (2a5dc4 ) │ │ │ │ ldr r1, [pc, #740] @ (2a5dc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4122 @ 0x101a │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2a5606 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r5, #4] │ │ │ │ b.n 2a553e │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -111470,40 +111469,40 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #688] @ (2a5dd4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2a5606 │ │ │ │ ldr r3, [pc, #672] @ (2a5dd8 ) │ │ │ │ movw r2, #4151 @ 0x1037 │ │ │ │ ldr r1, [pc, #672] @ (2a5ddc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #668] @ (2a5de0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2a5606 │ │ │ │ ldr r3, [pc, #652] @ (2a5de4 ) │ │ │ │ ldr r2, [pc, #656] @ (2a5de8 ) │ │ │ │ ldr r1, [pc, #656] @ (2a5dec ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4165 @ 0x1045 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2a5606 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 2b1674 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a584a │ │ │ │ b.n 2a5606 │ │ │ │ ldr r0, [pc, #620] @ (2a5df0 ) │ │ │ │ @@ -111524,30 +111523,30 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29e8ac │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2a5c54 │ │ │ │ ldr r1, [pc, #576] @ (2a5df4 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ cbnz r0, 2a5bc4 │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2a5996 │ │ │ │ b.n 2a599c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2a5bbc │ │ │ │ - bl 5e50d8 │ │ │ │ + bl 5e50e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2a596c │ │ │ │ cmp r7, #0 │ │ │ │ bne.w 2a5996 │ │ │ │ b.n 2a599c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2a5606 │ │ │ │ ldr r3, [pc, #432] @ (2a5d98 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2a5814 │ │ │ │ ldr r3, [pc, #424] @ (2a5d9c ) │ │ │ │ @@ -111558,15 +111557,15 @@ │ │ │ │ ldr.w r3, [r6, #3004] @ 0xbbc │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #496] @ (2a5df8 ) │ │ │ │ ldr.w r3, [r6, #3000] @ 0xbb8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2a5814 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a558e │ │ │ │ ldr r2, [pc, #480] @ (2a5dfc ) │ │ │ │ ldr r3, [pc, #172] @ (2a5ccc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -111584,233 +111583,233 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #408 @ 0x198 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4184 @ 0x1058 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2a5606 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ed28 │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2a561a │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb660 │ │ │ │ + bl 6eb670 │ │ │ │ b.n 2a561a │ │ │ │ ldr r3, [pc, #416] @ (2a5e0c ) │ │ │ │ ldr r2, [pc, #420] @ (2a5e10 ) │ │ │ │ ldr r1, [pc, #420] @ (2a5e14 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #3984 @ 0xf90 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ed28 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb660 │ │ │ │ + bl 6eb670 │ │ │ │ b.n 2a561a │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ mov r0, r4 │ │ │ │ bl 29ed28 │ │ │ │ b.n 2a561a │ │ │ │ ldr r3, [pc, #372] @ (2a5e18 ) │ │ │ │ ldr r2, [pc, #376] @ (2a5e1c ) │ │ │ │ ldr r1, [pc, #376] @ (2a5e20 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r1, pc │ │ │ │ movw r2, #3988 @ 0xf94 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2a5c98 │ │ │ │ nop │ │ │ │ ldrsb r4, [r0, r0] │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r6, sp, #640 @ 0x280 │ │ │ │ lsls r4, r6, #1 │ │ │ │ strb r4, [r6, r7] │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #352 @ 0x160 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [sp, #136] @ 0x88 │ │ │ │ + str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r4, #58] @ 0x3a │ │ │ │ + ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r6, [r3, #58] @ 0x3a │ │ │ │ + ldrh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #16 │ │ │ │ + subs r2, #40 @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r2, #36] @ 0x24 │ │ │ │ + str r2, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r4, r1, #1 │ │ │ │ + adds r4, r4, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r1, #32] │ │ │ │ + str r4, [r4, #32] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #50] @ 0x32 │ │ │ │ + ldrh r4, [r5, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #80] @ 0x50 │ │ │ │ + ldr r0, [r2, #84] @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r2, #44] @ 0x2c │ │ │ │ + ldrh r6, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r1, #30] │ │ │ │ + strb r4, [r4, #30] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r6, [r6, r6] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r4, [r5, #44] @ 0x2c │ │ │ │ + ldrh r4, [r0, #46] @ 0x2e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r0, #27 │ │ │ │ + lsrs r4, r3, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r0, #76] @ 0x4c │ │ │ │ + ldr r0, [r3, #76] @ 0x4c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r2, #28] │ │ │ │ + strb r0, [r5, #28] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh r2, [r5, r4] │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r0, #28 │ │ │ │ + subs r0, #52 @ 0x34 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r0, #0] │ │ │ │ + str r6, [r3, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r4, #40] @ 0x28 │ │ │ │ + ldrh r2, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #208 @ 0xd0 │ │ │ │ + cmp r7, #232 @ 0xe8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r0, #48] @ 0x30 │ │ │ │ + ldrh r6, [r3, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r0, #44] @ 0x2c │ │ │ │ + ldrh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r0, #7] │ │ │ │ + ldrb r0, [r3, #7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r0, #44] @ 0x2c │ │ │ │ + ldrh r4, [r3, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r6, #42] @ 0x2a │ │ │ │ + ldrh r0, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r6, #104] @ 0x68 │ │ │ │ + str r4, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r2, #140 @ 0x8c │ │ │ │ + cmp r2, #164 @ 0xa4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r3, #24] │ │ │ │ + ldr r4, [r6, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r6, r0 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmn r0, r3 │ │ │ │ + cmn r0, r6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r5, #36] @ 0x24 │ │ │ │ + ldrh r2, [r0, #38] @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, #130 @ 0x82 │ │ │ │ + adds r4, #154 @ 0x9a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r3, #34] @ 0x22 │ │ │ │ + ldrh r0, [r6, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r7, [pc, #688] @ (2a6034 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - lsrs r2, r3, #11 │ │ │ │ + lsrs r2, r6, #11 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r7, [pc, #400] @ (2a5f20 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r7, [pc, #160] @ (2a5e34 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r7, [pc, #64] @ (2a5dd8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldrsb r0, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #4] │ │ │ │ + ldrh r0, [r2, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r7, #9] │ │ │ │ + strb r0, [r2, #10] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r6, [pc, #672] @ (2a6054 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r2, #14] │ │ │ │ + ldrh r0, [r5, #14] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r2, #9] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r2, [r2, #6] │ │ │ │ + ldrh r2, [r5, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r3, #8] │ │ │ │ + strb r4, [r6, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r2, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r5, #7] │ │ │ │ + strb r2, [r0, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r1, #120] @ 0x78 │ │ │ │ + str r2, [r4, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r7, #6] │ │ │ │ + ldrh r0, [r2, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r1, #7] │ │ │ │ + strb r2, [r4, #7] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r5, #116] @ 0x74 │ │ │ │ + str r2, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r4, #6] │ │ │ │ + strb r6, [r7, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r2!, {r0} │ │ │ │ - vsubl.u , d15, d24 │ │ │ │ + vmlal.u , d15, d0[0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r4, #8] │ │ │ │ + ldrh r4, [r7, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r5, [pc, #184] @ (2a5eb8 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [r6, #100] @ 0x64 │ │ │ │ + str r4, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r4, [r0, #3] │ │ │ │ + strb r4, [r3, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r0, #100] @ 0x64 │ │ │ │ + str r2, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r1, #8] │ │ │ │ + ldrh r0, [r4, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r0, [r0, #8] │ │ │ │ + ldrh r0, [r3, #8] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r2, [r3, #1] │ │ │ │ + strb r2, [r6, #1] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5e24 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -111830,78 +111829,78 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r5, #2976] @ 0xba0 │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5e4a │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5dec58 │ │ │ │ + bl 5dec68 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2a5eaa │ │ │ │ ldr r3, [pc, #80] @ (2a5ec0 ) │ │ │ │ ldr r2, [pc, #80] @ (2a5ec4 ) │ │ │ │ ldr r1, [pc, #84] @ (2a5ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #376 @ 0x178 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #68] @ (2a5ecc ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ad0 │ │ │ │ + bl 5e2ae0 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2a4328 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d2f18 │ │ │ │ + b.w 5d2f28 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2a5e62 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r3, pc, #704 @ (adr r3, 2a6180 ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - str r4, [r7, #64] @ 0x40 │ │ │ │ + str r4, [r2, #68] @ 0x44 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r5, #120 @ 0x78 │ │ │ │ + subs r5, #144 @ 0x90 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r2, #24] │ │ │ │ + strh r4, [r5, #24] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5ed0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #76] @ (2a5f30 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ - bl 71f3c4 │ │ │ │ + bl 71f3d4 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ bne.n 2a5f14 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cbnz r2, 2a5f14 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ - bl 72142c │ │ │ │ + bl 72143c │ │ │ │ cbz r0, 2a5f2a │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -111915,17 +111914,17 @@ │ │ │ │ subs r2, r0, #0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ b.n 2a5ef6 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r2, #250 @ 0xfa │ │ │ │ + cmp r3, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a5f38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -111938,15 +111937,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #184] @ (2a6014 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 721194 │ │ │ │ + bl 7211a4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2a5fb0 │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 2a5014 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -111973,15 +111972,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #104] @ (2a601c ) │ │ │ │ movs r5, #2 │ │ │ │ ldr r7, [pc, #104] @ (2a6020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71f3c4 │ │ │ │ + bl 71f3d4 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #8 │ │ │ │ add r7, pc │ │ │ │ blx 25bae0 │ │ │ │ ldr r3, [pc, #92] @ (2a6024 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -111995,38 +111994,38 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ adds r5, #1 │ │ │ │ blx 2592ec │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 720e68 │ │ │ │ + bl 720e78 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a5fd6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 721198 │ │ │ │ + bl 7211a8 │ │ │ │ b.n 2a5f6c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2a5f88 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #984] @ (2a63ec ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #768] @ (2a631c ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r6, [r6, r2] │ │ │ │ + ldrsb r6, [r1, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r1, #50] @ 0x32 │ │ │ │ + strh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r4, [r6, #48] @ 0x30 │ │ │ │ + strh r4, [r1, #50] @ 0x32 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a6028 : │ │ │ │ mul.w r2, r1, r2 │ │ │ │ add.w r0, r2, #15 │ │ │ │ bic.w r0, r0, #15 │ │ │ │ b.w 259274 │ │ │ │ @@ -112065,15 +112064,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #24] │ │ │ │ addw r9, r5, #3144 @ 0xc48 │ │ │ │ str r6, [sp, #20] │ │ │ │ bl 2a1670 │ │ │ │ addw r0, r5, #3080 @ 0xc08 │ │ │ │ addw r6, r5, #3080 @ 0xc08 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -112129,15 +112128,15 @@ │ │ │ │ str.w r3, [r5, #3200] @ 0xc80 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [r5, #3088] @ 0xc10 │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ ldr.w r3, [r5, #3104] @ 0xc20 │ │ │ │ str.w r3, [r5, #3144] @ 0xc48 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r5, #3088] @ 0xc10 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r5, #3148] @ 0xc4c │ │ │ │ ldr.w r3, [r7, #576] @ 0x240 │ │ │ │ @@ -112203,21 +112202,21 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2a61f2 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #936] @ (2a65cc ) │ │ │ │ lsls r4, r6, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ vmaxnm.f16 , , │ │ │ │ - strh r2, [r6, #38] @ 0x26 │ │ │ │ + strh r2, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #800] @ (2a6558 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #30] │ │ │ │ + strh r6, [r2, #32] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a623c : │ │ │ │ ldr.w r2, [r0, #3184] @ 0xc70 │ │ │ │ mov r3, r0 │ │ │ │ cbz r2, 2a626e │ │ │ │ push {lr} │ │ │ │ @@ -112228,17 +112227,17 @@ │ │ │ │ addw r0, r0, #3144 @ 0xc48 │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25b62c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ addw r0, r3, #3080 @ 0xc08 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 731384 │ │ │ │ + b.w 731394 │ │ │ │ addw r0, r0, #3080 @ 0xc08 │ │ │ │ - b.w 731384 │ │ │ │ + b.w 731394 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2456] @ 0x998 │ │ │ │ subw sp, sp, #1604 @ 0x644 │ │ │ │ mov r5, r0 │ │ │ │ @@ -112800,19 +112799,19 @@ │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ mov sl, r5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ add r4, fp │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrb r4, [r3, r1] │ │ │ │ + ldrb r4, [r6, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r5, #24] │ │ │ │ + ldrb r2, [r0, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2464] @ 0x9a0 │ │ │ │ subw sp, sp, #1596 @ 0x63c │ │ │ │ mov r5, r0 │ │ │ │ @@ -113341,19 +113340,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2 │ │ │ │ lsls r4, r6, #1 │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - ldrsb r4, [r4, r3] │ │ │ │ + ldrsb r4, [r7, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrb r2, [r6, #2] │ │ │ │ + ldrb r2, [r1, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r1, #3] │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002a6dcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -113472,15 +113471,15 @@ │ │ │ │ str.w r3, [r0, #760] @ 0x2f8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr??.w pc, [r9, #255]! │ │ │ │ - bl 630f02 │ │ │ │ + bl 630f02 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #86016 @ 0x15000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ movw r7, #1234 @ 0x4d2 │ │ │ │ ldrb.w r4, [r0, #640] @ 0x280 │ │ │ │ ldrb.w r5, [r0, #641] @ 0x281 │ │ │ │ @@ -113611,28 +113610,28 @@ │ │ │ │ lsr.w ip, ip, lr │ │ │ │ ldrb.w lr, [r4, #645] @ 0x285 │ │ │ │ and.w r2, r2, lr │ │ │ │ ldrb.w lr, [r4, #646] @ 0x286 │ │ │ │ str r2, [sp, #8] │ │ │ │ and.w r3, ip, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strb r0, [r6, r3] │ │ │ │ ldrb.w r1, [r4, #645] @ 0x285 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ strb r0, [r5, #1] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r1, [r4, #646] @ 0x286 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ smlabb r0, r2, r7, r3 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ strb r0, [r5, #2] │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -113958,15 +113957,15 @@ │ │ │ │ bl 2a7244 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 25bcd4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 298240 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 2593a4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -113986,15 +113985,15 @@ │ │ │ │ blx 25aec4 │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ blx 25bcd4 │ │ │ │ addw r3, r8, #2808 @ 0xaf8 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ mov r1, r5 │ │ │ │ movw r0, #2184 @ 0x888 │ │ │ │ movt r0, #6147 @ 0x1803 │ │ │ │ bl 298240 │ │ │ │ str r0, [sp, #24] │ │ │ │ blx 2593a4 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -114048,15 +114047,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2a7108 │ │ │ │ ldr.w r2, [r8, #2816] @ 0xb00 │ │ │ │ ldr.w r1, [r8, #2832] @ 0xb10 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0f20 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (2a75a4 ) │ │ │ │ ldr r3, [pc, #108] @ (2a7584 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -114096,17 +114095,17 @@ │ │ │ │ b.n 2a7512 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #90 @ 0x5a │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #944] @ (2a793c ) │ │ │ │ + str r4, [r0, r0] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r4, [r6, r6] │ │ │ │ + str r4, [r1, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc2l 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ ldc2 15, cr15, [r3, #1020] @ 0x3fc │ │ │ │ stc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ lsls r3, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ @@ -114119,15 +114118,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r1 │ │ │ │ blx 259340 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2808 @ 0xaf8 │ │ │ │ ldr.w r1, [r4, #2816] @ 0xb00 │ │ │ │ add r1, r5 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ ldr.w r0, [r4, #2832] @ 0xb10 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, r3 │ │ │ │ blx 25a0c0 │ │ │ │ ldr.w r3, [r4, #2816] @ 0xb00 │ │ │ │ @@ -114172,15 +114171,15 @@ │ │ │ │ blx 2596c8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2a7752 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str.w r3, [r8, #200] @ 0xc8 │ │ │ │ add.w r1, r4, #64 @ 0x40 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mov.w ip, #0 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #2 │ │ │ │ mla r2, r2, r7, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -114208,15 +114207,15 @@ │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ bl 2a7108 │ │ │ │ ldr r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a0f20 │ │ │ │ add.w r0, r5, #72 @ 0x48 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -114279,21 +114278,21 @@ │ │ │ │ nop │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ lsls r4, r6, #1 │ │ │ │ adds r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #108] @ 0x6c │ │ │ │ + ldr r2, [r1, #112] @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r1, [pc, #800] @ (2a7aa4 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r0, [r7, #104] @ 0x68 │ │ │ │ + ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2944] @ 0xb80 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #488] @ (2a7988 ) │ │ │ │ @@ -114427,15 +114426,15 @@ │ │ │ │ bgt.n 2a781e │ │ │ │ cbz r5, 2a7958 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2a7958 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -114452,15 +114451,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a793c │ │ │ │ subs r1, r5, r4 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ b.n 2a795a │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a7990 ) │ │ │ │ ldr r3, [pc, #44] @ (2a798c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114616,15 +114615,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ cbz r0, 2a7b60 │ │ │ │ ldrd r4, r3, [r8] │ │ │ │ movs r0, #100 @ 0x64 │ │ │ │ add r3, r4 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi.n 2a7b60 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -114641,15 +114640,15 @@ │ │ │ │ mul.w r2, r3, r3 │ │ │ │ ldr.w r1, [r8, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a7b44 │ │ │ │ subs r1, r6, r4 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ b.n 2a7b62 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a7b98 ) │ │ │ │ ldr r3, [pc, #44] @ (2a7b94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114770,15 +114769,15 @@ │ │ │ │ add r3, r2 │ │ │ │ cmp fp, r3 │ │ │ │ bgt.n 2a7c16 │ │ │ │ cbz r6, 2a7d04 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r5, r5, lsl #5 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi.n 2a7d04 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -114796,15 +114795,15 @@ │ │ │ │ ldr.w r1, [r4, #4]! │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne.n 2a7ce4 │ │ │ │ add.w r6, r6, r6, lsl #1 │ │ │ │ subs r1, r6, r5 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ b.n 2a7d06 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #52] @ (2a7d3c ) │ │ │ │ ldr r3, [pc, #44] @ (2a7d38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -114832,15 +114831,15 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ add.w r0, r3, #136 @ 0x88 │ │ │ │ ldr.w r2, [r3, #140] @ 0x8c │ │ │ │ str.w r2, [r3, #144] @ 0x90 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr.w r0, [r3, #144] @ 0x90 │ │ │ │ ldr.w r2, [r3, #160] @ 0xa0 │ │ │ │ add r2, r0 │ │ │ │ str r2, [r1, #0] │ │ │ │ movs r0, #1 │ │ │ │ @@ -114978,23 +114977,23 @@ │ │ │ │ mla r3, r2, r9, r3 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ cmp r3, r0 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 2a7dbe │ │ │ │ - mov r0, lr │ │ │ │ + mov r8, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, sp │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r2, r6 │ │ │ │ + mov r2, r9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - mov r2, r3 │ │ │ │ + mov r2, r6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp sl, pc │ │ │ │ + mov r2, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #236] @ (2a7ff0 ) │ │ │ │ @@ -115079,15 +115078,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 2a6f08 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #3 │ │ │ │ b.n 2a7f48 │ │ │ │ nop │ │ │ │ - cmp sl, r7 │ │ │ │ + cmp sl, sl │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3488] @ 0xda0 │ │ │ │ sub.w sp, sp, #572 @ 0x23c │ │ │ │ mov fp, r2 │ │ │ │ @@ -115134,15 +115133,15 @@ │ │ │ │ cmp r4, #1 │ │ │ │ beq.w 2a819a │ │ │ │ ldr r4, [sp, #8] │ │ │ │ mov.w r1, #2048 @ 0x800 │ │ │ │ addw r3, r4, #2776 @ 0xad8 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r3 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ blx 25afd4 │ │ │ │ movs r1, #62 @ 0x3e │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ str r0, [r5, #0] │ │ │ │ mov r0, r5 │ │ │ │ blx 25af98 │ │ │ │ @@ -115215,15 +115214,15 @@ │ │ │ │ ldr.w r1, [r4, #2784] @ 0xae0 │ │ │ │ bl 2a7108 │ │ │ │ ldr.w r2, [r4, #2784] @ 0xae0 │ │ │ │ ldr.w r1, [r4, #2800] @ 0xaf0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a0f20 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2a81c8 ) │ │ │ │ ldr r3, [pc, #68] @ (2a81b8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #564] @ 0x234 │ │ │ │ @@ -115452,15 +115451,15 @@ │ │ │ │ b.n 2a82cc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, #104 @ 0x68 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r0 │ │ │ │ + cmn r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r6, #236 @ 0xec │ │ │ │ lsls r4, r6, #1 │ │ │ │ stcl 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ movs r6, #6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ @ instruction: 0xebf3ffff │ │ │ │ @@ -115995,15 +115994,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ b.n 2a8940 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ movs r4, #144 @ 0x90 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #248 @ 0xf8 │ │ │ │ + ands r0, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ lsls r4, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ @@ -116037,15 +116036,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ bl 2a1254 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ str r4, [sp, #24] │ │ │ │ add.w r4, r8, #552 @ 0x228 │ │ │ │ addw sl, r5, #2680 @ 0xa78 │ │ │ │ mov ip, r4 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r6!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r4, {r0, r1, r2, r3} │ │ │ │ @@ -116097,15 +116096,15 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ mul.w r4, r2, r3 │ │ │ │ ldr r3, [pc, #420] @ (2a8ca4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, r9] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ cmp r0, #1 │ │ │ │ ble.w 2a8c7c │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ cmp.w r0, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ ldr.w sl, [r5, #2672] @ 0xa70 │ │ │ │ it ge │ │ │ │ @@ -116254,17 +116253,17 @@ │ │ │ │ b.n 2a8cc0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r0, #5 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #216 @ 0xd8 │ │ │ │ + subs r1, #240 @ 0xf0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - subs r0, #122 @ 0x7a │ │ │ │ + subs r0, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ adds r3, #1 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 2a8fac │ │ │ │ ldrh.w r0, [r2, #2]! │ │ │ │ cmp r0, r7 │ │ │ │ beq.n 2a8cb8 │ │ │ │ @@ -116418,15 +116417,15 @@ │ │ │ │ bl 2a17b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mul.w r7, r3, r7 │ │ │ │ addw r3, r5, #2744 @ 0xab8 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r1, r7 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ ldrb.w r6, [r5, #2646] @ 0xa56 │ │ │ │ ldr.w r3, [r5, #2672] @ 0xa70 │ │ │ │ ldr.w r0, [r5, #2768] @ 0xad0 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2a92f8 │ │ │ │ ldrb.w r3, [r8, #621] @ 0x26d │ │ │ │ @@ -116526,15 +116525,15 @@ │ │ │ │ blx 25bae0 │ │ │ │ ldr r3, [pc, #456] @ (2a9158 ) │ │ │ │ str.w r0, [r3, r9] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #476] @ (2a9174 ) │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r0, #4]! │ │ │ │ - bl 718bf8 │ │ │ │ + bl 718c08 │ │ │ │ b.n 2a8a2a │ │ │ │ mov r3, r4 │ │ │ │ b.n 2a8bda │ │ │ │ mov r2, r4 │ │ │ │ b.n 2a8b50 │ │ │ │ mov r2, r4 │ │ │ │ b.n 2a8cca │ │ │ │ @@ -116700,28 +116699,28 @@ │ │ │ │ ... │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r2, #0 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #48 @ 0x30 │ │ │ │ + adds r7, #72 @ 0x48 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r0, r3, r6 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r6, #208 @ 0xd0 │ │ │ │ + adds r6, #232 @ 0xe8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #146 @ 0x92 │ │ │ │ + adds r6, #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2a93e2 │ │ │ │ vtbl.8 d17, {d31}, d4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - adds r3, #188 @ 0xbc │ │ │ │ + adds r3, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #144 @ 0x90 │ │ │ │ + adds r3, #168 @ 0xa8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ blx 25b0fc │ │ │ │ ldrb.w r2, [r8, #645] @ 0x285 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ ldrb.w r2, [r8, #646] @ 0x286 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ ldrb.w r2, [r8, #640] @ 0x280 │ │ │ │ @@ -116807,15 +116806,15 @@ │ │ │ │ adds r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne.w 2a8ef0 │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr.w r9, [sp, #80] @ 0x50 │ │ │ │ movs r6, #2 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ mul.w r3, r6, r4 │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ movs r2, #1 │ │ │ │ str.w r3, [r5, #2656] @ 0xa60 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movs r2, #3 │ │ │ │ @@ -117003,15 +117002,15 @@ │ │ │ │ movge fp, r5 │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r2 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov ip, r0 │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2a952a │ │ │ │ movs r6, #0 │ │ │ │ mov r1, r6 │ │ │ │ subs r7, r3, r1 │ │ │ │ @@ -117070,15 +117069,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ add.w sl, r0, #86016 @ 0x15000 │ │ │ │ @@ -117130,15 +117129,15 @@ │ │ │ │ mov r9, r8 │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldrd r0, r1, [r3, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ cmp r1, r3 │ │ │ │ it ge │ │ │ │ movge r1, r3 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ add r3, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ movs r3, #0 │ │ │ │ @@ -117453,15 +117452,15 @@ │ │ │ │ mov r1, sl │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ bl 2a1254 │ │ │ │ addw r0, r8, #2648 @ 0xa58 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ add.w r1, r6, #552 @ 0x228 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r1 │ │ │ │ ldmia r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ str r4, [sp, #24] │ │ │ │ @@ -117814,17 +117813,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 29fdcc │ │ │ │ add.w r3, r9, #1 │ │ │ │ mov r0, r4 │ │ │ │ cmp sl, r3 │ │ │ │ bgt.n 2a9cac │ │ │ │ b.n 2a9700 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r6, #218 @ 0xda │ │ │ │ + cmp r6, #242 @ 0xf2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ │ │ │ │ 002a9cd4 : │ │ │ │ mov.w ip, #7 │ │ │ │ str.w ip, [r1, #2640] @ 0xa50 │ │ │ │ b.n 2a9554 │ │ │ │ nop │ │ │ │ @@ -117848,24 +117847,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ cbz r3, 2a9d12 │ │ │ │ blx 25b62c │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2a9d08 │ │ │ │ addw r0, r5, #2648 @ 0xa58 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ addw r0, r5, #2712 @ 0xa98 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ addw r0, r5, #2744 @ 0xab8 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ addw r0, r5, #2776 @ 0xad8 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ addw r0, r5, #2808 @ 0xaf8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 731384 │ │ │ │ + b.w 731394 │ │ │ │ │ │ │ │ 002a9d44 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -118139,23 +118138,23 @@ │ │ │ │ add.w r5, r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov fp, r2 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ mov sl, r3 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ add.w r8, sp, #8 │ │ │ │ ldrd r0, r3, [sp, #80] @ 0x50 │ │ │ │ mul.w r1, r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ mla r1, r1, r4, r4 │ │ │ │ add.w r4, r7, #86016 @ 0x15000 │ │ │ │ add.w r9, r4, #552 @ 0x228 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ mov ip, r9 │ │ │ │ mov lr, r5 │ │ │ │ ldmia.w r9!, {r0, r1, r2, r3} │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r9, {r0, r1, r2, r3} │ │ │ │ stmia.w r8, {r0, r1, r2, r3} │ │ │ │ ldmia.w lr!, {r0, r1, r2, r3} │ │ │ │ @@ -118265,15 +118264,15 @@ │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #1 │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strb r3, [r2, #0] │ │ │ │ b.n 2aa0ce │ │ │ │ - movs r7, #22 │ │ │ │ + movs r7, #46 @ 0x2e │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r4, r2 │ │ │ │ @@ -118578,23 +118577,23 @@ │ │ │ │ nop │ │ │ │ lsls r4, r3, #31 │ │ │ │ lsls r4, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #26 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r4, #152 @ 0x98 │ │ │ │ + movs r4, #176 @ 0xb0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r2, r5, #20 │ │ │ │ lsls r4, r6, #1 │ │ │ │ - movs r3, #190 @ 0xbe │ │ │ │ + movs r3, #214 @ 0xd6 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - negs r4, r4 │ │ │ │ + negs r4, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - negs r0, r7 │ │ │ │ + cmp r0, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ @@ -118812,23 +118811,23 @@ │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ lsl.w r9, r3, r1 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r3, r9, lsl #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ subs r5, r0, #0 │ │ │ │ itt gt │ │ │ │ movgt r6, #1 │ │ │ │ ldrgt r4, [sp, #28] │ │ │ │ ble.n 2aa814 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ subs r7, r0, #0 │ │ │ │ ble.n 2aa7c0 │ │ │ │ add.w lr, r9, #4294967295 @ 0xffffffff │ │ │ │ mov.w r0, r9, lsl #2 │ │ │ │ add.w r8, r7, #4294967295 @ 0xffffffff │ │ │ │ mov.w ip, #0 │ │ │ │ str r6, [sp, #4] │ │ │ │ @@ -118872,15 +118871,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ ble.n 2aa810 │ │ │ │ mov.w r2, r9, asr #1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, fp │ │ │ │ mul.w r2, fp, r2 │ │ │ │ add.w r4, r4, r2, lsl #2 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ subs r7, r0, #0 │ │ │ │ bgt.n 2aa732 │ │ │ │ movs r1, #0 │ │ │ │ adds r2, r1, #1 │ │ │ │ adds r1, #2 │ │ │ │ cmp r5, r2 │ │ │ │ beq.n 2aa796 │ │ │ │ @@ -119660,23 +119659,23 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ stc2l 0, cr0, [r2], {115} @ 0x73 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, r0 │ │ │ │ + subs r0, r0, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xfa940073 │ │ │ │ @ instruction: 0xfa640073 │ │ │ │ - adds r4, r1, r1 │ │ │ │ + adds r4, r4, r1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r6, #242 @ 0xf2 │ │ │ │ + adds r7, #10 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r7, #6 │ │ │ │ + adds r7, #30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -120008,22 +120007,22 @@ │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrsb.w r0, [r4, r3, lsl #3] │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r0, #26 │ │ │ │ + asrs r2, r3, #26 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf7240073 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds r3, #80 @ 0x50 │ │ │ │ + adds r3, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r3, #124 @ 0x7c │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -120355,22 +120354,22 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ sbcs.w r0, r4, #15925248 @ 0xf30000 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #11 │ │ │ │ + asrs r4, r7, #11 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xf3860073 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r5, #4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r6, r2 │ │ │ │ @@ -121091,23 +121090,23 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ stcl 0, cr0, [sl, #460] @ 0x1cc │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xeb9c0073 │ │ │ │ sbc.w r0, ip, r3, ror #1 │ │ │ │ - lsrs r4, r2, #5 │ │ │ │ + lsrs r4, r5, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r7, #250 @ 0xfa │ │ │ │ + cmp r0, #18 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r0, #14 │ │ │ │ + cmp r0, #38 @ 0x26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -121439,22 +121438,22 @@ │ │ │ │ adds r3, #180 @ 0xb4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ands.w r0, ip, r3, ror #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #30 │ │ │ │ + lsls r2, r4, #30 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @ instruction: 0xe82c0073 │ │ │ │ - lsls r2, r6, #22 │ │ │ │ + lsls r2, r1, #23 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r4, #88 @ 0x58 │ │ │ │ + movs r4, #112 @ 0x70 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r4, #108 @ 0x6c │ │ │ │ + movs r4, #132 @ 0x84 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2976] @ 0xba0 │ │ │ │ subw sp, sp, #1084 @ 0x43c │ │ │ │ mov r7, r2 │ │ │ │ @@ -121787,23 +121786,23 @@ │ │ │ │ adds r3, #204 @ 0xcc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ b.n 2ac324 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #15 │ │ │ │ + lsls r4, r0, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ b.n 2abf54 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - movs r0, #190 @ 0xbe │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -122520,23 +122519,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2ad3e0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbf4005b │ │ │ │ + stc2 0, cr0, [ip], {91} @ 0x5b │ │ │ │ bgt.n 2acd64 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bgt.n 2acf00 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - @ instruction: 0xfa12005b │ │ │ │ - adds r0, r7, r2 │ │ │ │ + @ instruction: 0xfa2a005b │ │ │ │ + adds r0, r2, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r4, r3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2928] @ 0xb70 │ │ │ │ subw sp, sp, #1132 @ 0x46c │ │ │ │ mov r5, r2 │ │ │ │ @@ -123253,23 +123252,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bge.n 2ad5d4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3e8005b │ │ │ │ + and.w r0, r0, #14352384 @ 0xdb0000 │ │ │ │ bmi.n 2ad558 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bmi.n 2ad6f4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - addw r0, r6, #91 @ 0x5b │ │ │ │ - asrs r4, r5, #2 │ │ │ │ + @ instruction: 0xf21e005b │ │ │ │ + asrs r4, r0, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - asrs r0, r0, #3 │ │ │ │ + asrs r0, r3, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -123988,23 +123987,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2addd0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r6, fp, lsr #1 │ │ │ │ + @ instruction: 0xebee005b │ │ │ │ ldmia r4, {r2, r4, r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldmia r4!, {r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrd r0, r0, [r4, #364]! @ 0x16c │ │ │ │ - lsrs r2, r3, #2 │ │ │ │ + and.w r0, ip, fp, lsr #1 │ │ │ │ + lsrs r2, r6, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsrs r4, r5, #2 │ │ │ │ + lsrs r4, r0, #3 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #2920] @ 0xb68 │ │ │ │ subw sp, sp, #1140 @ 0x474 │ │ │ │ mov r5, r2 │ │ │ │ @@ -124723,25 +124722,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2aedf4 │ │ │ │ + b.n 2aee24 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmia r4!, {r5, r6} │ │ │ │ lsls r3, r6, #1 │ │ │ │ stmia r4!, {r2, r3, r5} │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2aea3c │ │ │ │ + b.n 2aea6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsls r6, r0, #2 │ │ │ │ + lsls r6, r3, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r0, r3, #2 │ │ │ │ + lsls r0, r6, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ mov r7, r1 │ │ │ │ @@ -124762,15 +124761,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ beq.w 2ae9ec │ │ │ │ movs r6, #0 │ │ │ │ add.w r3, r7, #3248 @ 0xcb0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r0, r3 │ │ │ │ mov sl, r3 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov ip, sl │ │ │ │ add.w lr, r7, #3280 @ 0xcd0 │ │ │ │ add.w r8, r3, #552 @ 0x228 │ │ │ │ addw r5, r7, #3208 @ 0xc88 │ │ │ │ mov sl, r8 │ │ │ │ ldmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -124851,15 +124850,15 @@ │ │ │ │ ldmia.w r5, {r0, r1, r2, r3} │ │ │ │ stmia.w ip, {r0, r1, r2, r3} │ │ │ │ ldmia r6!, {r0, r1, r2, r3} │ │ │ │ stmia.w lr!, {r0, r1, r2, r3} │ │ │ │ ldmia.w r6, {r0, r1, r2, r3} │ │ │ │ stmia.w r5, {r0, r1, r2, r3} │ │ │ │ mov r0, r8 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ ldr.w r3, [r7, #3384] @ 0xd38 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2ae81c │ │ │ │ ldr.w r3, [pc, #1660] @ 2aee58 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ @@ -124881,15 +124880,15 @@ │ │ │ │ blx 25a9bc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2aee3e │ │ │ │ str.w r4, [r7, #3384] @ 0xd38 │ │ │ │ ldr.w r1, [r7, #3256] @ 0xcb8 │ │ │ │ mov r0, r8 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ ldr.w r3, [r7, #3272] @ 0xcc8 │ │ │ │ str.w r3, [r7, #3344] @ 0xd10 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r7, #3256] @ 0xcb8 │ │ │ │ movs r1, #2 │ │ │ │ str.w r3, [r7, #3348] @ 0xd14 │ │ │ │ ldr.w r3, [r7, #3336] @ 0xd08 │ │ │ │ @@ -125506,19 +125505,19 @@ │ │ │ │ b.n 2aee38 │ │ │ │ stmia r2!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 1, cr0, cr6, cr9, {2} │ │ │ │ + cdp2 0, 2, cr0, cr14, cr9, {2} │ │ │ │ ldr r1, [pc, #800] @ (2af188 ) │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r2, #73] @ 0x49 │ │ │ │ - @ instruction: 0xf7d00049 │ │ │ │ + ldr??.w r0, [sl, #73] @ 0x49 │ │ │ │ + @ instruction: 0xf7e80049 │ │ │ │ │ │ │ │ 002aee70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -125567,20 +125566,20 @@ │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #3384] @ 0xd38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2aeefe │ │ │ │ add.w r0, r0, #3344 @ 0xd10 │ │ │ │ blx 25b62c │ │ │ │ add.w r0, r4, #3248 @ 0xcb0 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ add.w r0, r4, #3216 @ 0xc90 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ add.w r0, r4, #3312 @ 0xcf0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 731384 │ │ │ │ + b.w 731394 │ │ │ │ nop │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #236] @ (2af018 ) │ │ │ │ mov r6, r1 │ │ │ │ @@ -125648,15 +125647,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #92] @ (2af02c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cbnz r3, 2aefe0 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2aef88 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125677,32 +125676,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #48] @ (2af038 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #44] @ (2af03c ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2aef48 │ │ │ │ rev r0, r3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7640049 │ │ │ │ + @ instruction: 0xf77c0049 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r8, #-324] @ 0xfffffebc │ │ │ │ - @ instruction: 0xf77e0049 │ │ │ │ - vhadd.s16 q8, q4, │ │ │ │ + ldc2l 0, cr0, [r0, #-324]! @ 0xfffffebc │ │ │ │ + @ instruction: 0xf7960049 │ │ │ │ + vhadd.s q8, q0, │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #512] @ (2af254 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r3, [pc, #512] @ (2af258 ) │ │ │ │ @@ -125764,55 +125763,55 @@ │ │ │ │ bne.n 2af15c │ │ │ │ ldr.w r1, [r6, #408] @ 0x198 │ │ │ │ add r3, sp, #16 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e0330 │ │ │ │ + bl 5e0340 │ │ │ │ mov sl, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af1b8 │ │ │ │ ldr r2, [pc, #356] @ (2af268 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #356] @ (2af26c ) │ │ │ │ ldr r7, [pc, #360] @ (2af270 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #344] @ (2af274 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ad0 │ │ │ │ + bl 5e2ae0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r9] │ │ │ │ str r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af202 │ │ │ │ mov r0, sl │ │ │ │ - bl 5e06ac │ │ │ │ + bl 5e06bc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r6, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #296] @ (2af278 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e0568 │ │ │ │ + bl 5e0578 │ │ │ │ b.n 2af09e │ │ │ │ blx 2598ec │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ b.n 2af0e2 │ │ │ │ ldr r3, [pc, #276] @ (2af27c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -125843,33 +125842,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #228] @ (2af28c ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #224] @ (2af290 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2af08a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r6, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af228 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e04 │ │ │ │ b.n 2af09e │ │ │ │ ldr r0, [pc, #184] @ (2af294 ) │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r3, r2 │ │ │ │ beq.w 2af0ca │ │ │ │ ldr.w r3, [r9] │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -125887,15 +125886,15 @@ │ │ │ │ bpl.n 2af13e │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #128] @ (2af29c ) │ │ │ │ ldr r0, [pc, #132] @ (2af2a0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2af13e │ │ │ │ ldr r3, [pc, #88] @ (2af284 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af1ca │ │ │ │ ldr r3, [pc, #76] @ (2af280 ) │ │ │ │ @@ -125906,53 +125905,53 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #96] @ (2af2a4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #96] @ (2af2a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2af1ca │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8f4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8ea │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb8aa │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r2, sp, #848 @ 0x350 │ │ │ │ + add r2, sp, #944 @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #936 @ 0x3a8 │ │ │ │ + add r3, sp, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2af348 │ │ │ │ + bgt.n 2af178 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xf70a0049 │ │ │ │ + @ instruction: 0xf7220049 │ │ │ │ lsls r5, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbb80051 │ │ │ │ - movw r0, #10313 @ 0x2849 │ │ │ │ - ldc 0, cr0, [r8, #292]! @ 0x124 │ │ │ │ - subs.w r0, lr, #13172736 @ 0xc90000 │ │ │ │ + @ instruction: 0xfbd00051 │ │ │ │ + @ instruction: 0xf65a0049 │ │ │ │ + ldcl 0, cr0, [r0, #292] @ 0x124 │ │ │ │ + rsbs r0, r6, #13172736 @ 0xc90000 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #12] │ │ │ │ + strb r6, [r1, #13] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - @ instruction: 0xf6140049 │ │ │ │ - rsb r0, sl, #13172736 @ 0xc90000 │ │ │ │ - stc 0, cr0, [r0, #-292]! @ 0xfffffedc │ │ │ │ + @ instruction: 0xf62c0049 │ │ │ │ + @ instruction: 0xf5e20049 │ │ │ │ + ldc 0, cr0, [r8, #-292]! @ 0xfffffedc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r2, [pc, #348] @ (2af41c ) │ │ │ │ movs r3, #0 │ │ │ │ @@ -125963,28 +125962,28 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #344] @ (2af424 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e5688 │ │ │ │ + bl 5e5698 │ │ │ │ cbnz r0, 2af31c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2af316 │ │ │ │ ldr r2, [pc, #324] @ (2af428 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ add.w r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #29 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ mvn.w r2, #256 @ 0x100 │ │ │ │ ldr.w r3, [r6, #472] @ 0x1d8 │ │ │ │ add r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2af388 │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -125993,24 +125992,24 @@ │ │ │ │ subs r5, #57 @ 0x39 │ │ │ │ cmp r5, #45 @ 0x2d │ │ │ │ blx 2598ec │ │ │ │ b.n 2af2e2 │ │ │ │ add.w r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r6, [r3, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [pc, #256] @ (2af42c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2af3c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e04 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ ldr r2, [pc, #236] @ (2af430 ) │ │ │ │ ldr r3, [pc, #224] @ (2af424 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -126072,15 +126071,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #100] @ (2af440 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #100] @ (2af444 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2af334 │ │ │ │ ldr r3, [pc, #76] @ (2af438 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af390 │ │ │ │ ldr r3, [pc, #72] @ (2af43c ) │ │ │ │ @@ -126093,15 +126092,15 @@ │ │ │ │ ldr r0, [pc, #76] @ (2af450 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r6, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2af390 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xb68a │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xb680 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -126109,25 +126108,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb608 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bls.n 2af3bc │ │ │ │ + bls.n 2af3ec │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r6, #13172736 @ 0xc90000 │ │ │ │ - @ instruction: 0xeb880049 │ │ │ │ - ldr??.w r0, [lr, r1, lsl #1] │ │ │ │ - eor.w r0, r4, #13172736 @ 0xc90000 │ │ │ │ - adcs.w r0, ip, r9, lsl #1 │ │ │ │ + @ instruction: 0xf4ae0049 │ │ │ │ + sub.w r0, r0, r9, lsl #1 │ │ │ │ + ldr??.w r0, [r6, r1, lsl #1] │ │ │ │ + eors.w r0, ip, #13172736 @ 0xc90000 │ │ │ │ + sbcs.w r0, r4, r9, lsl #1 │ │ │ │ │ │ │ │ 002af454 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -126156,26 +126155,26 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5e5688 │ │ │ │ + bl 5e5698 │ │ │ │ cbnz r0, 2af500 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2af4fa │ │ │ │ ldr r2, [pc, #92] @ (2af51c ) │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #25 │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #76] @ (2af520 ) │ │ │ │ ldr r3, [pc, #64] @ (2af518 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -126191,15 +126190,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 2598ec │ │ │ │ b.n 2af4be │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e04 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ b.n 2af4d2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r2, r3, r5, r7} │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -126221,20 +126220,20 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [pc, #124] @ (2af5c0 ) │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5e5688 │ │ │ │ + bl 5e5698 │ │ │ │ cbz r0, 2af58a │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e04 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ ldr r2, [pc, #96] @ (2af5c4 ) │ │ │ │ ldr r3, [pc, #88] @ (2af5c0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -126256,15 +126255,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #25 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2af562 │ │ │ │ blx 2598ec │ │ │ │ b.n 2af594 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r4} │ │ │ │ @@ -126290,49 +126289,49 @@ │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2af678 │ │ │ │ tst.w r6, #24 │ │ │ │ bne.n 2af65c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e2760 │ │ │ │ + bl 5e2770 │ │ │ │ ldr r6, [pc, #176] @ (2af6ac ) │ │ │ │ ldr r2, [pc, #180] @ (2af6b0 ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #180] @ (2af6b4 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #164] @ (2af6b8 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ad0 │ │ │ │ + bl 5e2ae0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #140] @ (2af6bc ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2af682 │ │ │ │ ldr r1, [pc, #132] @ (2af6c0 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5e2838 │ │ │ │ + bl 5e2848 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -126363,35 +126362,35 @@ │ │ │ │ bpl.n 2af638 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #48] @ (2af6cc ) │ │ │ │ ldr r0, [pc, #52] @ (2af6d0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2af638 │ │ │ │ cbz r6, 2af704 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvc.n 2af5f8 │ │ │ │ + bvc.n 2af628 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r5, pc, #872 @ (adr r5, 2afa1c ) │ │ │ │ + add r5, pc, #968 @ (adr r5, 2afa7c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r5, pc, #952 @ (adr r5, 2afa70 ) │ │ │ │ + add r6, pc, #24 @ (adr r6, 2af6d0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2940049 │ │ │ │ + subw r0, ip, #73 @ 0x49 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #80] @ 0x50 │ │ │ │ + ldr r2, [r0, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf1940049 │ │ │ │ + sub.w r0, ip, #73 @ 0x49 │ │ │ │ │ │ │ │ 002af6d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -126416,58 +126415,58 @@ │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ ldr.w r1, [r7, #408] @ 0x198 │ │ │ │ add.w r1, r1, #569344 @ 0x8b000 │ │ │ │ ldr.w r2, [r1, #3028] @ 0xbd4 │ │ │ │ ldr.w r1, [r1, #3020] @ 0xbcc │ │ │ │ - bl 5e0330 │ │ │ │ + bl 5e0340 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2af7b8 │ │ │ │ ldr r2, [pc, #208] @ (2af804 ) │ │ │ │ ldr r1, [pc, #212] @ (2af808 ) │ │ │ │ ldr r3, [pc, #212] @ (2af80c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #196] @ (2af810 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5e2ad0 │ │ │ │ + bl 5e2ae0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #29 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #168] @ (2af814 ) │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2af7ce │ │ │ │ mov r0, r5 │ │ │ │ - bl 5e06ac │ │ │ │ + bl 5e06bc │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r7, #492] @ 0x1ec │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #148] @ (2af818 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5e0568 │ │ │ │ + bl 5e0578 │ │ │ │ ldr r2, [pc, #140] @ (2af81c ) │ │ │ │ ldr r3, [pc, #104] @ (2af7fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -126478,15 +126477,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a0e04 │ │ │ │ b.n 2af78e │ │ │ │ blx 2598ec │ │ │ │ str r5, [r4, #16] │ │ │ │ b.n 2af708 │ │ │ │ ldr r3, [pc, #80] @ (2af820 ) │ │ │ │ @@ -126501,42 +126500,42 @@ │ │ │ │ bpl.n 2af772 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #64] @ (2af828 ) │ │ │ │ ldr r0, [pc, #68] @ (2af82c ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2af772 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ sxtb r4, r3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ sxtb r2, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r4, pc, #664 @ (adr r4, 2afaa0 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 2afb00 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, pc, #752 @ (adr r4, 2afafc ) │ │ │ │ + add r4, pc, #848 @ (adr r4, 2afb5c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2af8e0 │ │ │ │ + bvs.n 2af710 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - sbcs.w r0, r4, #73 @ 0x49 │ │ │ │ + @ instruction: 0xf18c0049 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [sp], #1020 @ 0x3fc │ │ │ │ cbz r2, 2af84e │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r5, #84] @ 0x54 │ │ │ │ + ldr r2, [r0, #88] @ 0x58 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - orr.w r0, r8, #73 @ 0x49 │ │ │ │ + orn r0, r0, #73 @ 0x49 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #102400 @ 0x19000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ sub.w lr, ip, lr │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -126595,15 +126594,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af8bc │ │ │ │ ldr.w r4, [pc, #1120] @ 2afd44 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldrb.w r3, [r5, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2afe3a │ │ │ │ ldr.w sl, [r7] │ │ │ │ movw r0, #1211 @ 0x4bb │ │ │ │ movt r0, #46034 @ 0xb3d2 │ │ │ │ movw r3, #61545 @ 0xf069 │ │ │ │ @@ -126629,15 +126628,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2af9ca │ │ │ │ ldr.w r1, [pc, #1032] @ 2afd4c │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #1012] @ (2afd50 ) │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ @@ -126649,17 +126648,17 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #988] @ (2afd54 ) │ │ │ │ movs r4, #0 │ │ │ │ str r2, [r3, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ strd r4, r4, [r7, #8] │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7186a0 │ │ │ │ + bl 7186b0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #960] @ (2afd58 ) │ │ │ │ add.w r1, sp, #102912 @ 0x19200 │ │ │ │ ldr r3, [pc, #912] @ (2afd2c ) │ │ │ │ add.w r1, r1, #356 @ 0x164 │ │ │ │ @@ -126676,36 +126675,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ - bl 731364 │ │ │ │ + bl 731374 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2afdac │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r3, [pc, #888] @ (2afd5c ) │ │ │ │ mov.w fp, #0 │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ add r3, pc │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [pc, #868] @ (2afd60 ) │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 7311d0 │ │ │ │ + bl 7311e0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ vldr d7, [pc, #780] @ 2afd20 │ │ │ │ sub.w r3, r2, #824 @ 0x338 │ │ │ │ add.w lr, r4, #620 @ 0x26c │ │ │ │ add.w r9, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r2, [r4, #616] @ 0x268 │ │ │ │ @@ -126825,15 +126824,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #500] @ (2afd70 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ mov r2, r8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2afaf6 │ │ │ │ mov r7, r3 │ │ │ │ b.n 2af8e0 │ │ │ │ ldr.w lr, [pc, #480] @ 2afd74 │ │ │ │ ldr.w r7, [r6, lr] │ │ │ │ ldrh.w lr, [r7] │ │ │ │ cmp.w lr, #0 │ │ │ │ @@ -126846,15 +126845,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #444] @ (2afd78 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r7, [sp, #20] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ ldrd r1, r0, [r4, #8] │ │ │ │ ldr.w lr, [r3, #644] @ 0x284 │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ ldr.w ip, [r7] │ │ │ │ @@ -126891,21 +126890,21 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ mov r7, r8 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ mov r5, sl │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r4, [r7, #0] │ │ │ │ add.w r0, r3, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r3, r3, #84992 @ 0x14c00 │ │ │ │ adds r3, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r3, #760] @ 0x2f8 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2af954 │ │ │ │ mov r5, sl │ │ │ │ @@ -126921,15 +126920,15 @@ │ │ │ │ movs r2, #55 @ 0x37 │ │ │ │ ldr.w sl, [pc, #248] @ 2afd80 │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ add sl, pc │ │ │ │ mov r1, sl │ │ │ │ ldr.w r0, [r3, #408] @ 0x198 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add.w r6, r3, #84992 @ 0x14c00 │ │ │ │ adds r6, #200 @ 0xc8 │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ strb.w r9, [r3, r2] │ │ │ │ ldr.w r3, [r6, #576] @ 0x240 │ │ │ │ @@ -126949,98 +126948,98 @@ │ │ │ │ beq.n 2afd88 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #216 @ 0xd8 │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 731548 │ │ │ │ + bl 731558 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add.w r3, r3, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 72abcc │ │ │ │ + bl 72abdc │ │ │ │ ldr r0, [r7, #0] │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #120] @ (2afd84 ) │ │ │ │ add.w r0, r0, #86528 @ 0x15200 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ b.n 2af954 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r3, r7, #18 │ │ │ │ cbz r2, 2afd9a │ │ │ │ orn r5, r9, #179 @ 0xb3 │ │ │ │ sub sp, #408 @ 0x198 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #280 @ 0x118 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r8, #73 @ 0x49 │ │ │ │ - ands.w r0, ip, #73 @ 0x49 │ │ │ │ + orr.w r0, r0, #73 @ 0x49 │ │ │ │ + bics.w r0, r4, #73 @ 0x49 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d16, d12, d9[0] │ │ │ │ - bhi.n 2afe0c │ │ │ │ + and.w r0, r4, #73 @ 0x49 │ │ │ │ + bhi.n 2afe3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2afdcc │ │ │ │ + bhi.n 2afdfc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.s q8, q3, │ │ │ │ - vhadd.s16 q8, q5, │ │ │ │ + vmla.i d0, d14, d1[2] │ │ │ │ + vhadd.s q8, q1, │ │ │ │ add r7, sp, #688 @ 0x2b0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bvc.n 2afca0 │ │ │ │ + bvc.n 2afcd0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp 0, 15, cr0, cr12, cr9, {2} │ │ │ │ + vhadd.s16 q0, q2, │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr9, {2} │ │ │ │ + cdp 0, 4, cr0, cr14, cr9, {2} │ │ │ │ subs r0, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8, #-292] @ 0xfffffedc │ │ │ │ - bpl.n 2afe38 │ │ │ │ + ldcl 0, cr0, [r0, #-292]! @ 0xfffffedc │ │ │ │ + bpl.n 2afe68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2afd80 │ │ │ │ + bpl.n 2afdb0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2afe7c │ │ │ │ + bmi.n 2afcac │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add.w r4, r3, #86528 @ 0x15200 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73137c │ │ │ │ + bl 73138c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [r7, #0] │ │ │ │ - bl 731384 │ │ │ │ + bl 731394 │ │ │ │ ldr.w r3, [r6, #760] @ 0x2f8 │ │ │ │ add.w r4, r4, #86016 @ 0x15000 │ │ │ │ str.w r3, [r4, #760] @ 0x2f8 │ │ │ │ b.n 2afd06 │ │ │ │ ldr r1, [r7, #0] │ │ │ │ add.w r0, sp, #86528 @ 0x15200 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ add.w r1, r1, #86528 @ 0x15200 │ │ │ │ str r3, [sp, #28] │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ - bl 731480 │ │ │ │ + bl 731490 │ │ │ │ b.n 2af9de │ │ │ │ ldr.w ip, [pc, #140] @ 2afe54 │ │ │ │ ldr.w r7, [r6, ip] │ │ │ │ ldrh.w ip, [r7] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 2afade │ │ │ │ ldr.w ip, [pc, #124] @ 2afe58 │ │ │ │ @@ -127051,15 +127050,15 @@ │ │ │ │ strd r1, r0, [sp, #4] │ │ │ │ ldr r0, [pc, #104] @ (2afe5c ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r3, r1, [r4, #4] │ │ │ │ b.n 2afade │ │ │ │ ldr r3, [pc, #84] @ (2afe60 ) │ │ │ │ mov r9, r4 │ │ │ │ ldr.w sl, [r6, r3] │ │ │ │ b.n 2afc78 │ │ │ │ @@ -127074,15 +127073,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2afc82 │ │ │ │ ldr r0, [pc, #60] @ (2afe68 ) │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2afc82 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2af994 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (2afe6c ) │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ ldr r0, [pc, #36] @ (2afe70 ) │ │ │ │ @@ -127090,41 +127089,41 @@ │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ subs r4, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r0, r9, lsl #1 │ │ │ │ + @ instruction: 0xeb880049 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r2] │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, sl, r9, lsl #1 │ │ │ │ - ldmia r7!, {r2, r5, r6} │ │ │ │ + @ instruction: 0xebf20049 │ │ │ │ + ldmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - eors.w r0, r6, r9, lsl #1 │ │ │ │ + @ instruction: 0xeaae0049 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ - bl 718ee4 │ │ │ │ + bl 718ef4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2af830 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2afe8a │ │ │ │ ldr r5, [pc, #36] @ (2afebc ) │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 718618 │ │ │ │ + bl 718628 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - bl 7181d8 │ │ │ │ + bl 7181e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ movs r0, #0 │ │ │ │ str r0, [r5, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -127167,15 +127166,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ @@ -127190,19 +127189,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ add r2, sp, #392 @ 0x188 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r4, [pc, #624] @ (2b01c0 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r8, #292] @ 0x124 │ │ │ │ - ldmia r6, {r2, r4, r5, r6} │ │ │ │ + strd r0, r0, [r0, #292]! @ 0x124 │ │ │ │ + ldmia r6!, {r2, r3, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - @ instruction: 0xe9960049 │ │ │ │ - ldmia r7, {r1, r6, r7} │ │ │ │ + @ instruction: 0xe9ae0049 │ │ │ │ + ldmia r7, {r1, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002aff64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -127245,15 +127244,15 @@ │ │ │ │ str.w r4, [r5, #4]! │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #108] @ (2b0038 ) │ │ │ │ str r5, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -127272,34 +127271,34 @@ │ │ │ │ mov r2, r5 │ │ │ │ strd r9, r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [pc, #48] @ (2b0044 ) │ │ │ │ ldr r1, [r5, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2aff92 │ │ │ │ nop │ │ │ │ add r1, sp, #784 @ 0x310 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #8] @ (2b0034 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - stmdb r4!, {r0, r3, r6} │ │ │ │ + ldmdb ip!, {r0, r3, r6} │ │ │ │ ldr r3, [pc, #832] @ (2b0378 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmdb r6, {r0, r3, r6} │ │ │ │ + ldmdb lr, {r0, r3, r6} │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, sl, r9, lsl #1 │ │ │ │ + orr.w r0, r2, r9, lsl #1 │ │ │ │ │ │ │ │ 002b0048 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #88] @ (2b00b0 ) │ │ │ │ @@ -127323,38 +127322,38 @@ │ │ │ │ cbz r2, 2b0092 │ │ │ │ str r3, [r4, #8] │ │ │ │ add.w r2, r4, #8 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 7186a0 │ │ │ │ + bl 7186b0 │ │ │ │ b.n 2b0098 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [pc, #36] @ (2b00c0 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r1, [pc, #36] @ (2b00c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ nop │ │ │ │ add r0, sp, #952 @ 0x3b8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r3, [pc, #224] @ (2b0198 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r6], #-292 @ 0x124 │ │ │ │ + ldrd r0, r0, [lr], #-292 @ 0x124 │ │ │ │ ldr r2, [pc, #1000] @ (2b04ac ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xe8340049 │ │ │ │ + strex r0, r0, [ip, #292] @ 0x124 │ │ │ │ │ │ │ │ 002b00c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #180] @ (2b0190 ) │ │ │ │ @@ -127374,19 +127373,19 @@ │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r5, #736] @ 0x2e0 │ │ │ │ cbz r3, 2b0134 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r9, r8, #40 @ 0x28 │ │ │ │ cbz r3, 2b0114 │ │ │ │ add.w r0, r8, #40 @ 0x28 │ │ │ │ - bl 731364 │ │ │ │ + bl 731374 │ │ │ │ cbnz r0, 2b0168 │ │ │ │ add.w r1, r8, #216 @ 0xd8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 731548 │ │ │ │ + bl 731558 │ │ │ │ ldr.w r3, [r5, #416] @ 0x1a0 │ │ │ │ cmp r3, #2 │ │ │ │ itt eq │ │ │ │ ldreq.w r3, [r5, #560] @ 0x230 │ │ │ │ streq.w r3, [r5, #540] @ 0x21c │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #416] @ 0x1a0 │ │ │ │ @@ -127394,53 +127393,53 @@ │ │ │ │ cbz r3, 2b0156 │ │ │ │ ldrb.w r3, [r5, #688] @ 0x2b0 │ │ │ │ cbnz r3, 2b0156 │ │ │ │ ldr r1, [pc, #92] @ (2b019c ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2a17e8 │ │ │ │ ldr r1, [pc, #72] @ (2b01a0 ) │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cbnz r0, 2b0188 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0114 │ │ │ │ ldr r2, [pc, #48] @ (2b01a4 ) │ │ │ │ movs r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r4, #16] │ │ │ │ b.n 2b0114 │ │ │ │ blx 2598ec │ │ │ │ b.n 2b016c │ │ │ │ nop │ │ │ │ add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2b00cc │ │ │ │ + beq.n 2b00fc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b0230 │ │ │ │ + beq.n 2b0260 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b0204 │ │ │ │ + beq.n 2b0234 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ ... │ │ │ │ │ │ │ │ 002b01a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -127491,34 +127490,34 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b01f2 │ │ │ │ ldr r1, [pc, #48] @ (2b0254 ) │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2b00c8 │ │ │ │ nop │ │ │ │ add r7, pc, #560 @ (adr r7, 2b046c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r1, [pc, #856] @ (2b0598 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b0048 │ │ │ │ + b.n 2b0078 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #728] @ (2b0524 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2b0030 │ │ │ │ + b.n 2b0060 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2affb4 │ │ │ │ + b.n 2affe4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b0258 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -127534,45 +127533,45 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r0, #104 @ 0x68 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 259278 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 718568 │ │ │ │ + bl 718578 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r3, #56 @ 0x38 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ str.w r2, [r1, #92]! │ │ │ │ ldr r2, [pc, #44] @ (2b02d4 ) │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (2b02d8 ) │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r3, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ - bl 718c10 │ │ │ │ + bl 718c20 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #184] @ (2b038c ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ @ instruction: 0xfbc7ffff │ │ │ │ - b.n 2b0288 │ │ │ │ + b.n 2b02b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -127669,15 +127668,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a0f20 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a17e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #128] @ (2b0488 ) │ │ │ │ ldr r3, [pc, #108] @ (2b0474 ) │ │ │ │ add r2, pc │ │ │ │ @@ -127722,19 +127721,19 @@ │ │ │ │ b.n 2b0370 │ │ │ │ add r6, pc, #336 @ (adr r6, 2b05c4 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #288 @ (adr r6, 2b059c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - b.n 2b0a10 │ │ │ │ + b.n 2b0a40 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1} │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, pc, #272 @ (adr r5, 2b059c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r5, pc, #72 @ (adr r5, 2b04d8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -127776,25 +127775,25 @@ │ │ │ │ bl 2a16dc │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2b04e8 │ │ │ │ ldr r1, [pc, #32] @ (2b0518 ) │ │ │ │ mov r0, r7 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2a17e8 │ │ │ │ add r4, pc, #664 @ (adr r4, 2b07a8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r4, r7} │ │ │ │ + ldmia r4!, {r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #84] @ (2b0580 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128141,15 +128140,15 @@ │ │ │ │ nop │ │ │ │ add r2, pc, #840 @ (adr r2, 2b0bcc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #448 @ (adr r2, 2b0a4c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + svc 10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r1, pc, #680 @ (adr r1, 2b0b3c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r1, pc, #304 @ (adr r1, 2b09c8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r1, pc, #64 @ (adr r1, 2b08dc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -128255,15 +128254,15 @@ │ │ │ │ add r0, pc, #352 @ (adr r0, 2b0afc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #240 @ (adr r0, 2b0a94 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xfbc1ffff │ │ │ │ - add r5, sp, #56 @ 0x38 │ │ │ │ + add r5, sp, #152 @ 0x98 │ │ │ │ lsls r4, r2, #1 │ │ │ │ stc2 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ ldr r7, [sp, #904] @ 0x388 │ │ │ │ lsls r3, r6, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -128332,15 +128331,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2b0a2c │ │ │ │ ldr r0, [pc, #48] @ (2b0a84 ) │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2b0a2c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r7, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -128350,15 +128349,15 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b0b04 │ │ │ │ + b.n 2b0b34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #232] @ (2b0b84 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -128433,15 +128432,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b0ab8 │ │ │ │ ldr r0, [pc, #76] @ (2b0b98 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0ab8 │ │ │ │ ldr r3, [pc, #64] @ (2b0b9c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0b24 │ │ │ │ ldr r3, [pc, #48] @ (2b0b94 ) │ │ │ │ @@ -128452,34 +128451,34 @@ │ │ │ │ ldr r3, [pc, #48] @ (2b0ba0 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [pc, #48] @ (2b0ba4 ) │ │ │ │ ldr.w r2, [r9, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0b24 │ │ │ │ nop │ │ │ │ ldr r6, [sp, #648] @ 0x288 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 132 @ 0x84 │ │ │ │ + svc 156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - svc 162 @ 0xa2 │ │ │ │ + svc 186 @ 0xba │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2b0b88 │ │ │ │ + bmi.n 2b0bb8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #184] @ (2b0c70 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -128534,15 +128533,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #92] @ (2b0c8c ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0bf6 │ │ │ │ ldr r3, [pc, #60] @ (2b0c7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0bf6 │ │ │ │ ldr r3, [pc, #52] @ (2b0c80 ) │ │ │ │ @@ -128556,36 +128555,36 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #52] @ (2b0c98 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0bf6 │ │ │ │ ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r6, #1 │ │ │ │ mrc2 15, 5, pc, cr1, cr15, {7} │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2b0ef4 │ │ │ │ + b.n 2b0f24 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 0 │ │ │ │ + svc 24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2b0cf4 │ │ │ │ + bcc.n 2b0d24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - b.n 2b0e9c │ │ │ │ + b.n 2b0ecc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - udf #230 @ 0xe6 │ │ │ │ + udf #254 @ 0xfe │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2b0c9c │ │ │ │ + bcc.n 2b0ccc │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #24 │ │ │ │ add.w r5, r0, #86016 @ 0x15000 │ │ │ │ @@ -128619,15 +128618,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b0d4c │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cbz r0, 2b0d20 │ │ │ │ add r2, sp, #16 │ │ │ │ - bl 5ef8e8 │ │ │ │ + bl 5ef8f8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b0dd4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0db2 │ │ │ │ @@ -128658,15 +128657,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b0d80 │ │ │ │ ldr r0, [pc, #344] @ (2b0eb8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r5, #408] @ 0x198 │ │ │ │ add.w r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr.w r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b0e30 │ │ │ │ ldr.w r1, [r5, #524] @ 0x20c │ │ │ │ b.n 2b0d0a │ │ │ │ @@ -128685,15 +128684,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2b0d20 │ │ │ │ ldr r0, [pc, #280] @ (2b0ec0 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0d20 │ │ │ │ ldr r3, [pc, #264] @ (2b0ebc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0d1e │ │ │ │ ldr r3, [pc, #244] @ (2b0eb4 ) │ │ │ │ @@ -128701,24 +128700,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0d1e │ │ │ │ ldr r0, [pc, #252] @ (2b0ec4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0d1e │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0e70 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b0d20 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r5, [r5, #468] @ 0x1d4 │ │ │ │ mov r2, r1 │ │ │ │ blx 25a384 │ │ │ │ ldr r3, [pc, #168] @ (2b0ea8 ) │ │ │ │ @@ -128740,15 +128739,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2b0ecc ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #172] @ (2b0ed0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0dea │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b0d90 │ │ │ │ b.n 2b0d20 │ │ │ │ ldr r3, [pc, #108] @ (2b0ea8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -128770,15 +128769,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2b0ed8 ) │ │ │ │ ldr r0, [pc, #124] @ (2b0edc ) │ │ │ │ add r4, pc │ │ │ │ ldr.w r2, [r5, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0dea │ │ │ │ ldr r3, [pc, #84] @ (2b0ec8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0de4 │ │ │ │ ldr r3, [pc, #56] @ (2b0eb4 ) │ │ │ │ @@ -128789,15 +128788,15 @@ │ │ │ │ ldr r3, [pc, #88] @ (2b0ee0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #88] @ (2b0ee4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0de4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [sp, #584] @ 0x248 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #536] @ 0x218 │ │ │ │ @@ -128806,37 +128805,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #48 @ 0x30 │ │ │ │ + udf #72 @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - udf #46 @ 0x2e │ │ │ │ + udf #70 @ 0x46 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - udf #12 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2b0f48 │ │ │ │ + ble.n 2b0f78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2b0f54 │ │ │ │ + bne.n 2b0f84 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - svc 2 │ │ │ │ + svc 26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ble.n 2b0f0c │ │ │ │ + ble.n 2b0f3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2b0ee4 │ │ │ │ + bne.n 2b0f14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ble.n 2b0dfc │ │ │ │ + ble.n 2b0e2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b0e98 │ │ │ │ + beq.n 2b0ec8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -128959,15 +128958,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #384] @ (2b11a0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0f50 │ │ │ │ ldr r3, [pc, #368] @ (2b11a4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b0fac │ │ │ │ ldr r3, [pc, #352] @ (2b119c ) │ │ │ │ @@ -128975,15 +128974,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b0fac │ │ │ │ ldr r0, [pc, #352] @ (2b11a8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b0fac │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2b1084 │ │ │ │ ldr r3, [pc, #336] @ (2b11ac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b1084 │ │ │ │ @@ -128997,15 +128996,15 @@ │ │ │ │ ldr r3, [pc, #320] @ (2b11b4 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #312] @ (2b11b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a16dc │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a16dc │ │ │ │ ldr r1, [pc, #292] @ (2b11bc ) │ │ │ │ @@ -129050,15 +129049,15 @@ │ │ │ │ ldr r0, [pc, #200] @ (2b11c8 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b10c6 │ │ │ │ ldr r3, [pc, #120] @ (2b118c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b114c │ │ │ │ add.w r8, r4, #86016 @ 0x15000 │ │ │ │ b.n 2b10c6 │ │ │ │ @@ -129075,15 +129074,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #144] @ (2b11cc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #144] @ (2b11d0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b10c6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (2b11ac ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b111a │ │ │ │ @@ -129098,15 +129097,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2b11d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #108] @ (2b11dc ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r8, #468] @ 0x1d4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b10c6 │ │ │ │ nop │ │ │ │ ldr r2, [sp, #272] @ 0x110 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r2, [sp, #256] @ 0x100 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -129117,45 +129116,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #832] @ (2b14dc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b122c │ │ │ │ + bgt.n 2b125c │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2b1190 │ │ │ │ + ble.n 2b11c0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bgt.n 2b10dc │ │ │ │ + bgt.n 2b110c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r1} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2b10cc │ │ │ │ + bgt.n 2b10fc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bgt.n 2b1288 │ │ │ │ + bgt.n 2b12b8 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 2b11b0 │ │ │ │ + bgt.n 2b11e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6, {r5, r6} │ │ │ │ + ldmia r6, {r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - blt.n 2b1114 │ │ │ │ + blt.n 2b1144 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2b1194 │ │ │ │ + bge.n 2b11c4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2b1154 │ │ │ │ + bge.n 2b1184 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2b127c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -129211,30 +129210,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2b1298 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b123e │ │ │ │ str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2l 15, cr15, [r7], {255} @ 0xff │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2b1284 │ │ │ │ + blt.n 2b12b4 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bge.n 2b122c │ │ │ │ + bge.n 2b125c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r2, r3} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r2 │ │ │ │ @@ -129359,15 +129358,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [pc, #404] @ (2b1578 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1300 │ │ │ │ ldr r3, [pc, #388] @ (2b157c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b135c │ │ │ │ ldr r3, [pc, #368] @ (2b1574 ) │ │ │ │ @@ -129375,15 +129374,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b135c │ │ │ │ ldr r0, [pc, #368] @ (2b1580 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b135c │ │ │ │ ldr.w r3, [sl] │ │ │ │ cbz r3, 2b1450 │ │ │ │ ldr r3, [pc, #352] @ (2b1584 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b1450 │ │ │ │ @@ -129397,15 +129396,15 @@ │ │ │ │ ldr r3, [pc, #332] @ (2b158c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #324] @ (2b1590 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a16dc │ │ │ │ movs r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a16dc │ │ │ │ ldr r1, [pc, #304] @ (2b1594 ) │ │ │ │ @@ -129450,15 +129449,15 @@ │ │ │ │ ldr r0, [pc, #208] @ (2b15a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1492 │ │ │ │ ldr r3, [pc, #128] @ (2b1564 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2b1522 │ │ │ │ add.w r7, r4, #86016 @ 0x15000 │ │ │ │ b.n 2b1492 │ │ │ │ @@ -129475,15 +129474,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #148] @ (2b15a4 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #148] @ (2b15a8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1492 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ (2b1584 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b14ec │ │ │ │ @@ -129498,15 +129497,15 @@ │ │ │ │ ldr r3, [pc, #108] @ (2b15b0 ) │ │ │ │ ldr r0, [pc, #108] @ (2b15b4 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1492 │ │ │ │ str r6, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r6, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -129516,45 +129515,45 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r1, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #64] @ (2b15b4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2b1654 │ │ │ │ + bls.n 2b1484 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r4} │ │ │ │ + ldmia r4!, {r2, r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2b15d0 │ │ │ │ + bls.n 2b1600 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 2b151c │ │ │ │ + bhi.n 2b154c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2b150c │ │ │ │ + bhi.n 2b153c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2b14c0 │ │ │ │ + bhi.n 2b14f0 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bhi.n 2b15e8 │ │ │ │ + bhi.n 2b1618 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2!, {r4, r7} │ │ │ │ + ldmia r2!, {r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bhi.n 2b1518 │ │ │ │ + bhi.n 2b1548 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2!, {r1, r4, r6} │ │ │ │ + ldmia r2!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2b15b4 │ │ │ │ + bvc.n 2b15e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvs.n 2b1578 │ │ │ │ + bvs.n 2b15a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #140] @ (2b1654 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -129610,30 +129609,30 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #40] @ (2b1670 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r2, [r2, #468] @ 0x1d4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1616 │ │ │ │ str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2b16ac │ │ │ │ + bvc.n 2b16dc │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2b15ac │ │ │ │ + bvc.n 2b15dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1!, {r2, r3, r4} │ │ │ │ + ldmia r1!, {r2, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b1674 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129661,31 +129660,31 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (2b16e8 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - cbz r2, 2b1732 │ │ │ │ + cbz r2, 2b1738 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - bvc.n 2b179c │ │ │ │ + bvc.n 2b17cc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb71a │ │ │ │ + @ instruction: 0xb732 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - bvc.n 2b1764 │ │ │ │ + bvc.n 2b1794 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b16ec : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -129748,15 +129747,15 @@ │ │ │ │ movs r1, #25 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r2, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ - bl 5e30a8 │ │ │ │ + bl 5e30b8 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -129773,15 +129772,15 @@ │ │ │ │ str.w r2, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b188c │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ - bl 731450 │ │ │ │ + bl 731460 │ │ │ │ ldr.w r2, [r4, #544] @ 0x220 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r7 │ │ │ │ bhi.n 2b1808 │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2b1856 │ │ │ │ movs r2, #0 │ │ │ │ @@ -129823,15 +129822,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b1808 │ │ │ │ ldr r0, [pc, #92] @ (2b18d8 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #560] @ 0x230 │ │ │ │ b.n 2b1808 │ │ │ │ ldr r3, [pc, #60] @ (2b18cc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b17e8 │ │ │ │ @@ -129845,33 +129844,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2b17e8 │ │ │ │ ldr r0, [pc, #44] @ (2b18e0 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #516] @ 0x204 │ │ │ │ b.n 2b17e8 │ │ │ │ nop │ │ │ │ str r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7b8 │ │ │ │ + @ instruction: 0xb7d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r6, #24 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb72e │ │ │ │ + @ instruction: 0xb746 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b18e4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -129926,19 +129925,19 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ blx 25aae8 │ │ │ │ cbnz r0, 2b199a │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ - bl 731348 │ │ │ │ + bl 731358 │ │ │ │ add.w r0, r5, #86528 @ 0x15200 │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ ldrd r1, r2, [sp, #12] │ │ │ │ - bl 731414 │ │ │ │ + bl 731424 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b.n 2b1934 │ │ │ │ mov r2, r7 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ bl 2a0dec │ │ │ │ b.n 2b1934 │ │ │ │ @@ -129972,43 +129971,43 @@ │ │ │ │ ldr.w r8, [pc, #1192] @ 2b1e98 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r0, #8] │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deb0c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b1b8a │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ cbnz r3, 2b1a20 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1160] @ 2b1e9c │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ add r1, sp, #32 │ │ │ │ - bl 5deb0c │ │ │ │ + bl 5deb1c │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b1c1e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1b80 │ │ │ │ ldrd r1, r2, [r0, #4] │ │ │ │ ldr.w r0, [pc, #1116] @ 2b1ea0 │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ add.w r7, r6, #86016 @ 0x15000 │ │ │ │ ldr.w r0, [pc, #1100] @ 2b1ea4 │ │ │ │ movs r2, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add.w r1, r7, #496 @ 0x1f0 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -130033,30 +130032,30 @@ │ │ │ │ bne.n 2b1aa6 │ │ │ │ ldr.w r2, [r7, #472] @ 0x1d8 │ │ │ │ movw r3, #263 @ 0x107 │ │ │ │ cmp r2, r3 │ │ │ │ beq.w 2b1c9c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deb0c │ │ │ │ movs r3, #1 │ │ │ │ cbz r0, 2b1aba │ │ │ │ ldr r3, [r0, #0] │ │ │ │ subs r3, #1 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [r7, #500] @ 0x1f4 │ │ │ │ movs r4, #0 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ strd r4, r4, [r5, #4] │ │ │ │ strd r4, r4, [r5, #12] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5deafc │ │ │ │ + bl 5deb0c │ │ │ │ cbz r0, 2b1ade │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 2b1c52 │ │ │ │ ldr.w r3, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #19 │ │ │ │ beq.w 2b1c42 │ │ │ │ @@ -130113,29 +130112,29 @@ │ │ │ │ bl 2a17e8 │ │ │ │ ldr r1, [pc, #832] @ (2b1eb4 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 2a0e94 │ │ │ │ b.n 2b1bb2 │ │ │ │ - bl 6eb624 │ │ │ │ + bl 6eb634 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ b.n 2b1a52 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r3, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [pc, #788] @ (2b1eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1d0a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a0e04 │ │ │ │ ldr r2, [pc, #772] @ (2b1eb8 ) │ │ │ │ ldr r3, [pc, #732] @ (2b1e94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -130173,15 +130172,15 @@ │ │ │ │ bne.w 2b1d90 │ │ │ │ mov r0, fp │ │ │ │ blx 25b768 │ │ │ │ b.n 2b1bf4 │ │ │ │ add.w r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r5, [r3, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [pc, #640] @ (2b1eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1e08 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ @@ -130215,20 +130214,20 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #564] @ (2b1ec4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #564] @ (2b1ec8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1c16 │ │ │ │ ldr.w r0, [r7, #492] @ 0x1ec │ │ │ │ add r1, sp, #32 │ │ │ │ str.w sl, [sp, #36] @ 0x24 │ │ │ │ - bl 5ee630 │ │ │ │ + bl 5ee640 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2b1dc0 │ │ │ │ lsls r0, r0, #3 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ ldr.w r0, [r7, #496] @ 0x1f0 │ │ │ │ @@ -130257,15 +130256,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #464] @ (2b1ecc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #464] @ (2b1ed0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1c16 │ │ │ │ ldr r3, [pc, #432] @ (2b1ebc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1ba6 │ │ │ │ ldr r3, [pc, #420] @ (2b1ec0 ) │ │ │ │ @@ -130276,15 +130275,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #424] @ (2b1ed4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #424] @ (2b1ed8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1ba6 │ │ │ │ ldr r3, [pc, #416] @ (2b1edc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2b1d52 │ │ │ │ ldr r3, [pc, #376] @ (2b1ec0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -130309,15 +130308,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #356] @ (2b1ee4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #352] @ (2b1ee8 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1c16 │ │ │ │ ldr r3, [pc, #296] @ (2b1ebc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1c16 │ │ │ │ ldr r3, [pc, #288] @ (2b1ec0 ) │ │ │ │ @@ -130328,19 +130327,19 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #312] @ (2b1eec ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #312] @ (2b1ef0 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1c16 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr.w r4, [r7, #468] @ 0x1d4 │ │ │ │ - bl 71ddb4 │ │ │ │ + bl 71ddc4 │ │ │ │ ldr r3, [pc, #228] @ (2b1eb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1c16 │ │ │ │ ldr r3, [pc, #224] @ (2b1ebc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -130355,15 +130354,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #248] @ (2b1ef4 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #248] @ (2b1ef8 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1c16 │ │ │ │ ldr r3, [pc, #176] @ (2b1ebc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1c3a │ │ │ │ ldr r3, [pc, #168] @ (2b1ec0 ) │ │ │ │ @@ -130374,15 +130373,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [pc, #208] @ (2b1efc ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #208] @ (2b1f00 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1c3a │ │ │ │ ldr r3, [pc, #128] @ (2b1ebc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b1bf4 │ │ │ │ ldr r3, [pc, #120] @ (2b1ec0 ) │ │ │ │ @@ -130393,21 +130392,21 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #168] @ (2b1f04 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #168] @ (2b1f08 ) │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b1bf4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #160] @ (2b1f0c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2b1b48 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r7, #468] @ 0x1d4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -130416,70 +130415,70 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrh r0, [r7, #58] @ 0x3a │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r3, r6, #1 │ │ │ │ - bmi.n 2b1edc │ │ │ │ + bmi.n 2b1f0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bcc.n 2b1e84 │ │ │ │ + bmi.n 2b1eb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r4, [sp, #72] @ 0x48 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcs.n 2b1f34 │ │ │ │ + bcs.n 2b1f64 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - blt.n 2b1ddc │ │ │ │ + blt.n 2b1e0c │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bl 2dfeb6 │ │ │ │ ldrh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r6, #1 │ │ │ │ strb r0, [r1, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2b1f6c │ │ │ │ + bcs.n 2b1f9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2b1e18 │ │ │ │ + bne.n 2b1e48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r5, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2b1ef0 │ │ │ │ + bne.n 2b1f20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmn r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r5, r6, r7} │ │ │ │ + ldmia r7, {r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r1!, {r1, r5, r6, r7} │ │ │ │ + stmia r1!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2b1e64 │ │ │ │ + bne.n 2b1e94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bne.n 2b1f0c │ │ │ │ + bne.n 2b1f3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r4, r5, r7} │ │ │ │ + stmia r1!, {r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b1e0c │ │ │ │ + beq.n 2b1e3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r3, r5, r6} │ │ │ │ + stmia r1!, {r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b1f4c │ │ │ │ + beq.n 2b1f7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b1f24 │ │ │ │ + beq.n 2b1f54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r3} │ │ │ │ + stmia r1!, {r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - beq.n 2b1e34 │ │ │ │ + beq.n 2b1e64 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -130538,15 +130537,15 @@ │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ it ne │ │ │ │ addne r1, sp, #4 │ │ │ │ beq.n 2b1ffa │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ - bl 713928 │ │ │ │ + bl 713938 │ │ │ │ cbnz r0, 2b200e │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r3, [r4, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 2b201e │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -130573,15 +130572,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, sp, #4 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 713928 │ │ │ │ + bl 713938 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ cbz r0, 2b2012 │ │ │ │ movs r0, #3 │ │ │ │ b.n 2b1fd4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adds r0, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -130663,15 +130662,15 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r0, #8] │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r0, #6] │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b20f2 │ │ │ │ @@ -131053,15 +131052,15 @@ │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ beq.n 2b24e8 │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2b24a2 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 713adc │ │ │ │ + bl 713aec │ │ │ │ cbz r0, 2b24e2 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25b340 │ │ │ │ b.n 2b2464 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ @@ -131079,15 +131078,15 @@ │ │ │ │ b.n 2b242a │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ strb.w r3, [sp, #24] │ │ │ │ b.n 2b242a │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 713928 │ │ │ │ + bl 713938 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b24a2 │ │ │ │ ldrb r1, [r7, #1] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ b.n 2b242a │ │ │ │ bl 2b2034 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -131121,25 +131120,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #96 @ 0x60 │ │ │ │ lsls r1, r0, #2 │ │ │ │ movs r7, #86 @ 0x56 │ │ │ │ lsls r1, r0, #2 │ │ │ │ strh r4, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r0, sp, #960 @ 0x3c0 │ │ │ │ + add r1, sp, #32 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2!, {r1, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r0, sp, #840 @ 0x348 │ │ │ │ + add r0, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r2!, {r3, r4, r5, r6} │ │ │ │ + ldmia r2!, {r4, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r2, {r2, r6} │ │ │ │ + ldmia r2, {r2, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b2554 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131189,19 +131188,19 @@ │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ movs r6, #66 @ 0x42 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r0, sp, #128 @ 0x80 │ │ │ │ + add r0, sp, #224 @ 0xe0 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldmia r1, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r1, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r1, {r1, r4, r7} │ │ │ │ + ldmia r1, {r1, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b25ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -131552,15 +131551,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b294c │ │ │ │ ldr r0, [pc, #100] @ (2b29d4 ) │ │ │ │ add r2, sp, #12 │ │ │ │ bic.w r1, r8, #15 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b294c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ and.w r3, r2, #15 │ │ │ │ adds r0, #87 @ 0x57 │ │ │ │ cmp r3, #9 │ │ │ │ mov.w r2, #46 @ 0x2e │ │ │ │ ite ls │ │ │ │ @@ -131582,23 +131581,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #10] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r6, #4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r1, r3, r6} │ │ │ │ + stmia r6!, {r1, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b29d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -131625,50 +131624,50 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b29f4 │ │ │ │ ldr r0, [pc, #24] @ (2b2a38 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b29f4 │ │ │ │ ldrb r0, [r4, #29] │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #624] @ (2b2ca4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r6, r7} │ │ │ │ + stmia r5!, {r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #32] @ (2b2a6c ) │ │ │ │ add r0, pc │ │ │ │ bl 2b29d8 │ │ │ │ ldr r0, [pc, #28] @ (2b2a70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b60a0 │ │ │ │ movs r0, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 2b6194 │ │ │ │ nop │ │ │ │ - ldrb r4, [r7, #0] │ │ │ │ + ldrb r4, [r2, #1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r5!, {r4, r5, r7} │ │ │ │ + stmia r5!, {r3, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2b2a7c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 2b6288 │ │ │ │ @@ -131697,19 +131696,19 @@ │ │ │ │ bl 4b7130 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b2aae │ │ │ │ ldr r0, [pc, #16] @ (2b2ae8 ) │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ - stmia r2!, {r2, r5, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - stmia r5!, {r4, r5, r6} │ │ │ │ + stmia r5!, {r3, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -131763,19 +131762,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2b2b88 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ movs r0, #130 @ 0x82 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r4, [r6, #28] │ │ │ │ + strb r4, [r1, #29] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #28 │ │ │ │ @@ -131826,17 +131825,17 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ nop │ │ │ │ subs r4, r5, #7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r4!, {r4, r5} │ │ │ │ + stmia r4!, {r3, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r5} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (2b2cc0 ) │ │ │ │ ldr r1, [pc, #132] @ (2b2cc4 ) │ │ │ │ @@ -131887,23 +131886,23 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25ab6c │ │ │ │ b.n 2b2c8a │ │ │ │ nop │ │ │ │ subs r2, r5, #5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r4} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r4!, {r1} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r3, #4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #604] @ (2b2f48 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -132136,53 +132135,53 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 25ab6c │ │ │ │ b.n 2b2dc2 │ │ │ │ nop │ │ │ │ subs r4, r6, #2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r1, #17] │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r1, #2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r3!, {r2, r5} │ │ │ │ + stmia r3!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, r6, #0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r2!, {r3, r5, r6, r7} │ │ │ │ + stmia r3!, {} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r2, #7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r4, r0, #7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r2!, {r1, r3, r5, r7} │ │ │ │ + stmia r2!, {r1, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r5, #5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r4, r3, #5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r6, r5, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r1!, {r1, r2, r4, r7} │ │ │ │ - lsls r1, r1, #1 │ │ │ │ stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r2, r3, r5, r6} │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r2, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r6} │ │ │ │ + stmia r1!, {r4, r6} │ │ │ │ + lsls r1, r1, #1 │ │ │ │ + stmia r1!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #40] @ (2b2fd4 ) │ │ │ │ add r4, pc │ │ │ │ @@ -132198,17 +132197,17 @@ │ │ │ │ blx 25a184 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ subs r4, r7, r7 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r1!, {r4} │ │ │ │ + stmia r1!, {r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r1!, {r1, r2, r4} │ │ │ │ + stmia r1!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #32] @ (2b3010 ) │ │ │ │ ldr r1, [pc, #32] @ (2b3014 ) │ │ │ │ @@ -132221,15 +132220,15 @@ │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.w 2b29d8 │ │ │ │ nop │ │ │ │ subs r6, r6, r6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - adds r0, r4, #6 │ │ │ │ + adds r0, r7, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #88] @ (2b3080 ) │ │ │ │ movs r2, #1 │ │ │ │ @@ -132266,23 +132265,23 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ blx 259d28 │ │ │ │ b.n 2b3044 │ │ │ │ subs r4, r7, r5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r0!, {r1, r2, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, r3, r5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r7, r4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stmia r0!, {r1, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r4, r5, r7} │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2b30aa │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132340,15 +132339,15 @@ │ │ │ │ b.w 2b29d8 │ │ │ │ add r3, pc, #768 @ (adr r3, 2b3428 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ sub sp, #272 @ 0x110 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r6, r7, r2 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - pop {r1, r6} │ │ │ │ + pop {r1, r3, r4, r6} │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2b3146 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -132408,15 +132407,15 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #144 @ (adr r3, 2b3258 ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ add sp, #160 @ 0xa0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r0, r4, r0 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - cbnz r4, 2b323c │ │ │ │ + cbnz r4, 2b3242 │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -132444,19 +132443,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2b3234 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ nop │ │ │ │ adds r4, r7, r6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - bkpt 0x002c │ │ │ │ + bkpt 0x0044 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r6, #1] │ │ │ │ + strb r4, [r1, #2] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - cbnz r0, 2b3288 │ │ │ │ + cbnz r0, 2b328e │ │ │ │ lsls r1, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ @@ -132484,19 +132483,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2b3298 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ nop │ │ │ │ adds r0, r3, r5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - pop {r3, r6, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r0, [r2, #0] │ │ │ │ + strb r0, [r5, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - revsh r4, r3 │ │ │ │ + revsh r4, r6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b32c6 │ │ │ │ ldr r3, [pc, #48] @ (2b32d4 ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ @@ -132515,17 +132514,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r4, r0, r4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r0, [r2, #124] @ 0x7c │ │ │ │ + ldr r0, [r5, #124] @ 0x7c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - pop {r2, r4, r5, r6, pc} │ │ │ │ + pop {r2, r3, r7, pc} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbnz r3, 2b3300 │ │ │ │ @@ -132546,15 +132545,15 @@ │ │ │ │ bne.n 2b32f2 │ │ │ │ ldr r0, [pc, #12] @ (2b3324 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ add r1, pc, #488 @ (adr r1, 2b350c ) │ │ │ │ lsls r4, r4, #1 │ │ │ │ - rev16 r6, r0 │ │ │ │ + rev16 r6, r3 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002b3328 : │ │ │ │ ldr r3, [pc, #12] @ (2b3338 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ @@ -132889,23 +132888,23 @@ │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r6, r4, #24 │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r6, r7, #23 │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r6, r2, #23 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r2, [r5, #72] @ 0x48 │ │ │ │ + ldr r2, [r0, #76] @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #22 │ │ │ │ lsls r1, r0, #2 │ │ │ │ asrs r2, r1, #22 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - rev r0, r0 │ │ │ │ + rev r0, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #496] @ (2b3880 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -133104,39 +133103,39 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ nop │ │ │ │ strb r2, [r7, #10] │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r4, r1, #20 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - rev16 r2, r0 │ │ │ │ + rev16 r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r6, r5, #17 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - movs r3, #48 @ 0x30 │ │ │ │ + movs r3, #72 @ 0x48 │ │ │ │ lsls r1, r2, #1 │ │ │ │ asrs r0, r0, #17 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - push {r3, r4, r6, r7, lr} │ │ │ │ + push {r4, r5, r6, r7, lr} │ │ │ │ lsls r1, r2, #1 │ │ │ │ - @ instruction: 0xb89e │ │ │ │ + @ instruction: 0xb8b6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #112] @ 0x70 │ │ │ │ + ldr r5, [sp, #208] @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 2b38c0 │ │ │ │ + cbnz r4, 2b38c6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r4, 2b38ce │ │ │ │ + cbnz r4, 2b38d4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r6, 2b38d6 │ │ │ │ + cbnz r6, 2b38dc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r2, 2b38cc │ │ │ │ + cbnz r2, 2b38d2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbnz r2, 2b38cc │ │ │ │ + cbnz r2, 2b38d2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #196] @ (2b3990 ) │ │ │ │ orrs.w r2, r0, r1 │ │ │ │ @@ -133271,27 +133270,27 @@ │ │ │ │ ldr r2, [pc, #36] @ (2b3a30 ) │ │ │ │ ldr r0, [pc, #36] @ (2b3a34 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [r2, #4] │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ - @ instruction: 0xb65a │ │ │ │ + cpsid i │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r4, #8] │ │ │ │ + ldr r2, [r7, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb642 │ │ │ │ + @ instruction: 0xb65a │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r5, #6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r2, [r1, #8] │ │ │ │ + ldr r2, [r4, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r2, r3, #6 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldr r0, [r7, #4] │ │ │ │ + ldr r0, [r2, #8] │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b3a68 │ │ │ │ @@ -133306,17 +133305,17 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ ldr r0, [pc, #12] @ (2b3a78 ) │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ - ldr r6, [r4, #0] │ │ │ │ + ldr r6, [r7, #0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ - push {r1, r2, r6, r7, lr} │ │ │ │ + push {r1, r2, r3, r4, r6, r7, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #260] @ (2b3b90 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -133342,19 +133341,19 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ ldrb.w r2, [r3, #72] @ 0x48 │ │ │ │ cbz r2, 2b3b28 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r3, #1 │ │ │ │ ble.n 2b3b28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ - bl 5d29c8 │ │ │ │ + bl 5d29c8 │ │ │ │ + bl 5d29d8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ ldr.w r1, [r5, #720] @ 0x2d0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2b3b6a │ │ │ │ ldr r1, [pc, #172] @ (2b3b98 ) │ │ │ │ add r1, pc │ │ │ │ @@ -133419,42 +133418,42 @@ │ │ │ │ ldr r3, [pc, #68] @ (2b3bc0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b3b4a │ │ │ │ ldr r0, [pc, #60] @ (2b3bc4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 2b3b4a │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r6, r5, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - stcl 0, cr0, [ip, #292]! @ 0x124 │ │ │ │ - @ instruction: 0xb6cc │ │ │ │ + cdp 0, 0, cr0, cr4, cr9, {2} │ │ │ │ + @ instruction: 0xb6e4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stc 0, cr0, [r4, #292]! @ 0x124 │ │ │ │ - @ instruction: 0xb692 │ │ │ │ + ldc 0, cr0, [ip, #292]! @ 0x124 │ │ │ │ + @ instruction: 0xb6aa │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r3, #1 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + cpsie a │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb652 │ │ │ │ + @ instruction: 0xb66a │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #620] @ (2b3e48 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -133601,15 +133600,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #16 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r5, [r3, r9, lsl #2] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ - bl 713928 │ │ │ │ + bl 713938 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b3e1e │ │ │ │ ldr r0, [sp, #16] │ │ │ │ uxtb.w r9, r5 │ │ │ │ bl 2b65e4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov fp, r0 │ │ │ │ @@ -133719,21 +133718,21 @@ │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsrs r6, r6, #26 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsrs r0, r7, #24 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - sxtb r6, r2 │ │ │ │ + sxtb r6, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r4, r7, #22 │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r4, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #408 @ 0x198 │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002b3e7c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -133790,15 +133789,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - cbz r0, 2b3f68 │ │ │ │ + cbz r0, 2b3f6e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b3f1c : │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -133897,17 +133896,17 @@ │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str.w ip, [sp, #48] @ 0x30 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2b3f1c │ │ │ │ nop │ │ │ │ - uxth r2, r2 │ │ │ │ + uxth r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r0, r3 │ │ │ │ + uxth r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b4020 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -133953,15 +133952,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b40a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -133996,17 +133995,17 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ blx 259290 │ │ │ │ ldr r6, [r2, #8] │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #40] @ 0x28 │ │ │ │ + ldrh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r6, sp, #464 @ 0x1d0 │ │ │ │ + add r6, sp, #560 @ 0x230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b4108 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -134179,19 +134178,19 @@ │ │ │ │ add r1, pc │ │ │ │ movw r2, #1347 @ 0x543 │ │ │ │ blx 259290 │ │ │ │ lsrs r6, r5, #5 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsrs r0, r5, #4 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add sp, #208 @ 0xd0 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r4, sp, #728 @ 0x2d8 │ │ │ │ + add r4, sp, #824 @ 0x338 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ sub sp, #8 │ │ │ │ @@ -134223,15 +134222,15 @@ │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ nop │ │ │ │ lsrs r4, r0, #3 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r5, sp, #104 @ 0x68 │ │ │ │ + add r5, sp, #200 @ 0xc8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b4334 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr.w r6, [r3, #180] @ 0xb4 │ │ │ │ cmp r6, r2 │ │ │ │ @@ -134327,15 +134326,15 @@ │ │ │ │ bne.n 2b43f2 │ │ │ │ ldr r0, [pc, #12] @ (2b442c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ lsls r4, r5, #31 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrsh r6, [r4, r1] │ │ │ │ + ldrsh r6, [r7, r1] │ │ │ │ lsls r3, r1, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2b443e │ │ │ │ ldr r0, [pc, #84] @ (2b448c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ @@ -134365,19 +134364,19 @@ │ │ │ │ ldr r1, [r3, #0] │ │ │ │ bl 2b4334 │ │ │ │ ldr r0, [pc, #20] @ (2b4494 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #80 @ 0x50 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r6, r2, #29 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r3, r1, #1 │ │ │ │ │ │ │ │ 002b4498 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -134465,17 +134464,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r1, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r4, #64] @ 0x40 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r0, [r2, #4] │ │ │ │ + ldrh r0, [r5, #4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - add r2, sp, #16 │ │ │ │ + add r2, sp, #112 @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b4588 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -134552,25 +134551,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (2b4668 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 71e8f4 │ │ │ │ + b.w 71e904 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r6, [r5, #56] @ 0x38 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r3, r6, #1 │ │ │ │ str r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - add r4, sp, #736 @ 0x2e0 │ │ │ │ + add r4, sp, #832 @ 0x340 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b466c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -134627,17 +134626,17 @@ │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 259d24 │ │ │ │ nop │ │ │ │ lsls r4, r6, #19 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r4, sp, #352 @ 0x160 │ │ │ │ + add r4, sp, #448 @ 0x1c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #126 @ 0x7e │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2b47a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -134689,15 +134688,15 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ b.n 2b4778 │ │ │ │ nop │ │ │ │ lsls r6, r7, #17 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsls r0, r6, #17 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r4, sp, #0 │ │ │ │ + add r4, sp, #96 @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r6, r5, #16 │ │ │ │ lsls r1, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -134791,19 +134790,19 @@ │ │ │ │ movs r2, #59 @ 0x3b │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ blx 25b14c │ │ │ │ b.n 2b4870 │ │ │ │ nop │ │ │ │ lsls r0, r4, #15 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r0, sp, #408 @ 0x198 │ │ │ │ + add r0, sp, #504 @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r1, #14 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r4, r6, #12 │ │ │ │ lsls r1, r0, #2 │ │ │ │ lsls r0, r5, #12 │ │ │ │ lsls r1, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -134835,17 +134834,17 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #16] @ (2b491c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ lsls r4, r3, #11 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r4, r5, #6 │ │ │ │ + asrs r4, r0, #7 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrh r2, [r6, #28] │ │ │ │ + ldrh r2, [r1, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #52] @ (2b4964 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -134897,15 +134896,15 @@ │ │ │ │ bl 2b46a0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2b29d8 │ │ │ │ lsls r0, r5, #8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - add r1, sp, #776 @ 0x308 │ │ │ │ + add r1, sp, #872 @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b49bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -135152,15 +135151,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b4b9a │ │ │ │ ldr.w r0, [pc, #1468] @ 2b51f8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4b9a │ │ │ │ str r3, [sp, #0] │ │ │ │ blx 2594f4 <__ctype_b_loc@plt> │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldrh.w r2, [r2, r3, lsl #1] │ │ │ │ lsls r1, r2, #19 │ │ │ │ @@ -135279,15 +135278,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2b4b56 │ │ │ │ ldr.w r0, [pc, #1156] @ 2b5218 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4b56 │ │ │ │ cmp r3, #125 @ 0x7d │ │ │ │ beq.n 2b4e80 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ beq.w 2b50f8 │ │ │ │ cmp r3, #35 @ 0x23 │ │ │ │ beq.n 2b4cd4 │ │ │ │ @@ -135344,15 +135343,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2b4b52 │ │ │ │ ldr r0, [pc, #1016] @ (2b522c ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2b4b52 │ │ │ │ ldr r3, [pc, #1004] @ (2b5230 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4baa │ │ │ │ @@ -135360,15 +135359,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2b4baa │ │ │ │ ldr r0, [pc, #984] @ (2b5234 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ b.n 2b4baa │ │ │ │ ldr r3, [pc, #888] @ (2b51e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -135441,15 +135440,15 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2b4cc4 │ │ │ │ ldr r0, [pc, #812] @ (2b5248 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4cc4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b4cc4 │ │ │ │ b.n 2b4f02 │ │ │ │ ldr r3, [pc, #792] @ (2b524c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -135460,15 +135459,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2b4c0e │ │ │ │ ldr r0, [pc, #772] @ (2b5250 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr r0, [r2, #64] @ 0x40 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ b.n 2b4c0e │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, sp, #11 │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ @@ -135575,15 +135574,15 @@ │ │ │ │ b.n 2b4fec │ │ │ │ ldr r4, [pc, #556] @ (2b5278 ) │ │ │ │ add r4, pc │ │ │ │ add.w r4, r4, #340 @ 0x154 │ │ │ │ b.n 2b4fec │ │ │ │ ldr r0, [pc, #548] @ (2b527c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b60a0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2b6194 │ │ │ │ b.n 2b4e76 │ │ │ │ ldr r4, [pc, #532] @ (2b5280 ) │ │ │ │ add r4, pc │ │ │ │ @@ -135667,74 +135666,74 @@ │ │ │ │ ldr r3, [pc, #204] @ (2b51f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b4cc4 │ │ │ │ ldr r0, [pc, #400] @ (2b52c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4cc4 │ │ │ │ ldr r2, [pc, #396] @ (2b52c8 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2b4cc4 │ │ │ │ ldr r2, [pc, #172] @ (2b51f4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.w 2b4cc4 │ │ │ │ ldr r0, [pc, #376] @ (2b52cc ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4cc4 │ │ │ │ ldr r3, [pc, #368] @ (2b52d0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4d42 │ │ │ │ ldr r3, [pc, #136] @ (2b51f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b4d42 │ │ │ │ ldr r0, [pc, #348] @ (2b52d4 ) │ │ │ │ uxtb r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4d42 │ │ │ │ ldr r3, [pc, #340] @ (2b52d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4e76 │ │ │ │ ldr r3, [pc, #100] @ (2b51f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 2b4e76 │ │ │ │ ldr r0, [pc, #320] @ (2b52dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4e76 │ │ │ │ ldr r3, [pc, #312] @ (2b52e0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b4f72 │ │ │ │ ldr r3, [pc, #64] @ (2b51f4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b4f72 │ │ │ │ ldr r0, [pc, #292] @ (2b52e4 ) │ │ │ │ add.w r1, r6, #20 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b4f72 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ ldrsh r6, [r7, r0] │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsls r6, r2, #2 │ │ │ │ @@ -135748,67 +135747,67 @@ │ │ │ │ ldrb r6, [r5, r7] │ │ │ │ lsls r3, r6, #1 │ │ │ │ vaddl.u16 q8, d22, d0 │ │ │ │ adds r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #688 @ (adr r7, 2b54ac ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 2b550c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ vhadd.u d0, d30, d0 │ │ │ │ vhadd.u8 d0, d24, d0 │ │ │ │ cdp2 0, 13, cr0, cr14, cr0, {4} │ │ │ │ cdp2 0, 12, cr0, cr14, cr0, {4} │ │ │ │ cdp2 0, 8, cr0, cr6, cr0, {4} │ │ │ │ cdp2 0, 5, cr0, cr0, cr0, {4} │ │ │ │ adds r0, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #656 @ (adr r6, 2b54ac ) │ │ │ │ + add r6, pc, #752 @ (adr r6, 2b550c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2l 0, cr0, [r0, #512]! @ 0x200 │ │ │ │ stc2l 0, cr0, [sl, #512] @ 0x200 │ │ │ │ ldc2 0, cr0, [lr, #512] @ 0x200 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #464 @ (adr r5, 2b5400 ) │ │ │ │ + add r5, pc, #560 @ (adr r5, 2b5460 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r5, [pc, #416] @ (2b53d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #200 @ (adr r5, 2b5300 ) │ │ │ │ + add r5, pc, #296 @ (adr r5, 2b5360 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stc2 0, cr0, [lr, #-512]! @ 0xfffffe00 │ │ │ │ stc2 0, cr0, [r4, #-512]! @ 0xfffffe00 │ │ │ │ ldc2l 0, cr0, [r8], #512 @ 0x200 │ │ │ │ adds r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #56 @ (adr r6, 2b5284 ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 2b52e4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #80 @ (adr r4, 2b52a4 ) │ │ │ │ + add r4, pc, #176 @ (adr r4, 2b5304 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc2 0, cr0, [r4], #-512 @ 0xfffffe00 │ │ │ │ - ldr r5, [sp, #520] @ 0x208 │ │ │ │ + ldr r5, [sp, #616] @ 0x268 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xfbb80080 │ │ │ │ - ldr r5, [sp, #272] @ 0x110 │ │ │ │ + ldr r5, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r2, #1 │ │ │ │ strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r7, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r4, [r6, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - ldr r7, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r2, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r1, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r0, [r0, #32] │ │ │ │ lsls r4, r4, #1 │ │ │ │ @@ -135826,40 +135825,40 @@ │ │ │ │ lsls r4, r4, #1 │ │ │ │ str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r4, [r6, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r2, [r5, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - str r0, [r5, r6] │ │ │ │ + str r0, [r0, r7] │ │ │ │ lsls r3, r1, #1 │ │ │ │ strh r6, [r2, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ strh r6, [r1, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ @ instruction: 0xfaac0080 │ │ │ │ adds r4, r6, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #792 @ (adr r3, 2b55e0 ) │ │ │ │ + add r3, pc, #888 @ (adr r3, 2b5640 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #408 @ (adr r3, 2b5468 ) │ │ │ │ + add r3, pc, #504 @ (adr r3, 2b54c8 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #1016 @ (adr r3, 2b56d0 ) │ │ │ │ + add r4, pc, #88 @ (adr r4, 2b5330 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #896 @ (adr r2, 2b5660 ) │ │ │ │ + add r2, pc, #992 @ (adr r2, 2b56c0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #152 @ (adr r4, 2b5380 ) │ │ │ │ + add r4, pc, #248 @ (adr r4, 2b53e0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b52e8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -135907,19 +135906,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strh.w r0, [ip, #128] @ 0x80 │ │ │ │ - ldrb r2, [r2, #10] │ │ │ │ + ldrb r2, [r5, #10] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [sp, #32] │ │ │ │ + ldr r4, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #688 @ (adr r2, 2b5628 ) │ │ │ │ + add r2, pc, #784 @ (adr r2, 2b5688 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b5378 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -136068,15 +136067,15 @@ │ │ │ │ beq.n 2b551c │ │ │ │ adds r3, r5, #1 │ │ │ │ mov r5, r6 │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [pc, #272] @ (2b55e8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldrb r3, [r5, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2b54ba │ │ │ │ ldr r0, [pc, #260] @ (2b55ec ) │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -136176,27 +136175,27 @@ │ │ │ │ strb r4, [r2, r3] │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7760082 │ │ │ │ - add r2, pc, #608 @ (adr r2, 2b584c ) │ │ │ │ + add r2, pc, #704 @ (adr r2, 2b58ac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xf7260082 │ │ │ │ strb r6, [r2, r1] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xf6dc0082 │ │ │ │ - str r3, [sp, #920] @ 0x398 │ │ │ │ + str r3, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subw r0, r4, #2178 @ 0x882 │ │ │ │ - lsrs r2, r2, #14 │ │ │ │ + lsrs r2, r5, #14 │ │ │ │ lsls r7, r1, #1 │ │ │ │ @ instruction: 0xf6720082 │ │ │ │ - add r1, pc, #768 @ (adr r1, 2b590c ) │ │ │ │ + add r1, pc, #864 @ (adr r1, 2b596c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b560c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -136299,15 +136298,15 @@ │ │ │ │ b.n 2b56a8 │ │ │ │ strh r2, [r5, r4] │ │ │ │ lsls r3, r6, #1 │ │ │ │ @ instruction: 0xf5e40082 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r2, #4259840 @ 0x410000 │ │ │ │ - add r0, pc, #736 @ (adr r0, 2b59e8 ) │ │ │ │ + add r0, pc, #832 @ (adr r0, 2b5a48 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r2, #0] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -136355,15 +136354,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2b578c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ lsls r4, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -136371,15 +136370,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2b57e4 ) │ │ │ │ movs r3, #231 @ 0xe7 │ │ │ │ ldr r1, [pc, #60] @ (2b57e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #48] @ (2b57ec ) │ │ │ │ ldr r3, [pc, #52] @ (2b57f0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ @@ -136389,19 +136388,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r3, #27] │ │ │ │ + strb r2, [r6, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r4, [r4, #76] @ 0x4c │ │ │ │ + ldr r4, [r7, #76] @ 0x4c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, pc, #296 @ (adr r2, 2b5914 ) │ │ │ │ + add r2, pc, #392 @ (adr r2, 2b5974 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #1 │ │ │ │ beq.n 2b5806 │ │ │ │ movs r0, #0 │ │ │ │ @@ -136462,28 +136461,28 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ (2b5938 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2b5910 │ │ │ │ ldr r3, [pc, #136] @ (2b593c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #136] @ (2b5940 ) │ │ │ │ add.w r4, r6, #131072 @ 0x20000 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov r7, r3 │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r4, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #12 │ │ │ │ adds r1, #1 │ │ │ │ ldr r0, [r4, #76] @ 0x4c │ │ │ │ str r1, [r4, #80] @ 0x50 │ │ │ │ blx 2592dc │ │ │ │ @@ -136511,33 +136510,33 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #48] @ (2b5944 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d2c9c │ │ │ │ + b.w 5d2cac │ │ │ │ ldr r1, [pc, #36] @ (2b5948 ) │ │ │ │ add.w r3, r7, #28 │ │ │ │ ldr r0, [pc, #32] @ (2b594c ) │ │ │ │ movw r2, #293 @ 0x125 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r1, #23] │ │ │ │ + strb r2, [r4, #23] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r7, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ - ldr r6, [sp, #600] @ 0x258 │ │ │ │ + ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r6, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r0, [pc, #56] @ (2b5998 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -136558,15 +136557,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r3, r4] │ │ │ │ + ldrb r4, [r6, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #744] @ (2b5c98 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -136770,85 +136769,85 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5a82 │ │ │ │ ldr r0, [pc, #300] @ (2b5cc0 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b5a82 │ │ │ │ ldr r3, [pc, #292] @ (2b5cc4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b5ac4 │ │ │ │ ldr r3, [pc, #276] @ (2b5cbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2b5ac4 │ │ │ │ ldr r0, [pc, #276] @ (2b5cc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b5ac4 │ │ │ │ ldr r3, [pc, #272] @ (2b5ccc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b5ad2 │ │ │ │ ldr r3, [pc, #244] @ (2b5cbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 2b5ad2 │ │ │ │ ldr r0, [pc, #256] @ (2b5cd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b5ad2 │ │ │ │ ldr r3, [pc, #248] @ (2b5cd4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b5af0 │ │ │ │ ldr r3, [pc, #216] @ (2b5cbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2b5af0 │ │ │ │ ldr r0, [pc, #232] @ (2b5cd8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b5af0 │ │ │ │ ldr r3, [pc, #228] @ (2b5cdc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5ae2 │ │ │ │ ldr r3, [pc, #184] @ (2b5cbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2b5ae2 │ │ │ │ ldr r0, [pc, #208] @ (2b5ce0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b5ae2 │ │ │ │ ldr r3, [pc, #200] @ (2b5ce4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5b00 │ │ │ │ ldr r3, [pc, #148] @ (2b5cbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2b5b00 │ │ │ │ ldr r0, [pc, #180] @ (2b5ce8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b5b00 │ │ │ │ ldr r3, [pc, #176] @ (2b5cec ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5b2c │ │ │ │ ldr r3, [pc, #116] @ (2b5cbc ) │ │ │ │ @@ -136861,15 +136860,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r2, r3, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 2b5b2c │ │ │ │ ldr r3, [pc, #124] @ (2b5cf4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -136878,66 +136877,66 @@ │ │ │ │ ldr r3, [pc, #56] @ (2b5cbc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5b68 │ │ │ │ ldr r0, [pc, #104] @ (2b5cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b5b68 │ │ │ │ nop │ │ │ │ ldr r7, [pc, #608] @ (2b5efc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r0, #22 │ │ │ │ + subs r0, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r3, #8] │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #848] @ 0x350 │ │ │ │ + ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #328] @ 0x148 │ │ │ │ + ldr r5, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #264] @ 0x108 │ │ │ │ + ldr r5, [sp, #360] @ 0x168 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r4, [sp, #560] @ 0x230 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r4, r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #664] @ 0x298 │ │ │ │ + ldr r4, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #640] @ 0x280 │ │ │ │ + ldr r3, [sp, #736] @ 0x2e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #840] @ 0x348 │ │ │ │ + ldr r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b5cfc : │ │ │ │ ldr.w r0, [r0, #708] @ 0x2c4 │ │ │ │ adds r0, #1 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -136946,15 +136945,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002b5d08 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ (2b5d14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 688208 │ │ │ │ + b.w 688218 │ │ │ │ and.w r0, sl, #130 @ 0x82 │ │ │ │ │ │ │ │ 002b5d18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -137037,24 +137036,24 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #580] @ (2b6028 ) │ │ │ │ mov r0, r3 │ │ │ │ ldr r7, [r4, r2] │ │ │ │ add r1, pc │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 690630 │ │ │ │ + bl 690640 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov sl, r0 │ │ │ │ bl 49a5d8 │ │ │ │ - bl 5d4abc │ │ │ │ + bl 5d4acc │ │ │ │ ldr r1, [pc, #556] @ (2b602c ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2c9c │ │ │ │ + bl 5d2cac │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ cbz r0, 2b5e1c │ │ │ │ ldr r1, [r3, #80] @ 0x50 │ │ │ │ movs r2, #12 │ │ │ │ ldr r3, [pc, #536] @ (2b6030 ) │ │ │ │ add r3, pc │ │ │ │ @@ -137067,29 +137066,29 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [pc, #516] @ (2b6034 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 688738 │ │ │ │ + bl 688748 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [pc, #504] @ (2b6038 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #504] @ (2b603c ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #492] @ (2b6040 ) │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ ldr r3, [pc, #484] @ (2b6044 ) │ │ │ │ str.w fp, [r8, #16] │ │ │ │ add r3, pc │ │ │ │ str.w sl, [r3, #32] │ │ │ │ bl 2b540c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -137101,15 +137100,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #460] @ (2b6050 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r6, r5 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2b5f3e │ │ │ │ ldr r2, [pc, #444] @ (2b6054 ) │ │ │ │ ldr r3, [pc, #364] @ (2b6008 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137132,15 +137131,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #400] @ (2b6060 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2b5e90 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ mov r0, r3 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2b5ff0 │ │ │ │ str r3, [sp, #20] │ │ │ │ blx 25a920 │ │ │ │ @@ -137159,49 +137158,49 @@ │ │ │ │ beq.n 2b5fae │ │ │ │ ldr r0, [pc, #348] @ (2b6068 ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ movs r2, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w fp, #1 │ │ │ │ - bl 690a38 │ │ │ │ + bl 690a48 │ │ │ │ mov r9, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2b5dbe │ │ │ │ ldr r3, [pc, #324] @ (2b606c ) │ │ │ │ mov.w r2, #378 @ 0x17a │ │ │ │ ldr r4, [pc, #324] @ (2b6070 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #324] @ (2b6074 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r6, #0 │ │ │ │ b.n 2b5e6c │ │ │ │ ldr r3, [pc, #308] @ (2b6078 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r4, [pc, #304] @ (2b607c ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #304] @ (2b6080 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r6, #0 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2b5e6c │ │ │ │ ldr r0, [pc, #288] @ (2b6084 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 688ad4 │ │ │ │ + bl 688ae4 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add.w r3, r8, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w sl, [r0, #32] │ │ │ │ ldr r0, [r3, #76] @ 0x4c │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -137245,15 +137244,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2b5dac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ (2b6098 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ b.n 2b5dac │ │ │ │ ldr r1, [pc, #168] @ (2b609c ) │ │ │ │ add r1, pc │ │ │ │ blx 25ab84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2b5efa │ │ │ │ @@ -137265,71 +137264,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #920] @ (2b63a8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r1, #11 │ │ │ │ + asrs r2, r4, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbc3ffff │ │ │ │ ldr r3, [pc, #80] @ (2b6078 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #920] @ 0x398 │ │ │ │ + ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xfa8bffff │ │ │ │ @ instruction: 0xf903ffff │ │ │ │ cdp 0, 14, cr0, cr4, cr2, {4} │ │ │ │ ldr??.w pc, [r7, #4095] @ 0xfff │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ pli [fp, #4095] @ 0xfff │ │ │ │ cdp 0, 11, cr0, cr6, cr2, {4} │ │ │ │ - strb r2, [r0, #0] │ │ │ │ + strb r2, [r3, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #400] @ 0x190 │ │ │ │ + ldr r3, [sp, #496] @ 0x1f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #240] @ 0xf0 │ │ │ │ + ldr r1, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #712] @ (2b6320 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #848] @ 0x350 │ │ │ │ + ldr r2, [sp, #944] @ 0x3b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r1, [sp, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r2, #126 @ 0x7e │ │ │ │ + movs r2, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [sp, #776] @ 0x308 │ │ │ │ + ldr r3, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r2, #116] @ 0x74 │ │ │ │ + ldr r4, [r5, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r3, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r3, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #568] @ 0x238 │ │ │ │ + ldr r0, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r6, [r6, #112] @ 0x70 │ │ │ │ + ldr r6, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r2, [sp, #864] @ 0x360 │ │ │ │ + ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r0, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldc 0, cr0, [r4, #520]! @ 0x208 │ │ │ │ - ldr r2, [sp, #904] @ 0x388 │ │ │ │ + ldr r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh.w pc, [r1, #4095] @ 0xfff │ │ │ │ subs r4, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #408] @ 0x198 │ │ │ │ + ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [sp, #568] @ 0x238 │ │ │ │ + ldr r2, [sp, #664] @ 0x298 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b60a0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -137373,15 +137372,15 @@ │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ mov r5, r3 │ │ │ │ ldrb.w r3, [r3, #100] @ 0x64 │ │ │ │ cbnz r3, 2b611a │ │ │ │ ldr r0, [pc, #112] @ (2b6180 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 688ad4 │ │ │ │ + bl 688ae4 │ │ │ │ b.n 2b60d4 │ │ │ │ ldr r1, [pc, #104] @ (2b6184 ) │ │ │ │ movs r3, #4 │ │ │ │ add r0, sp, #16 │ │ │ │ uxtb r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ @@ -137404,15 +137403,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b6102 │ │ │ │ ldr r0, [pc, #56] @ (2b6190 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2b6102 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #592] @ (2b63bc ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ ldr r0, [pc, #568] @ (2b63a8 ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -137421,21 +137420,21 @@ │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #464] @ (2b634c ) │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ stc 0, cr0, [r6], {130} @ 0x82 │ │ │ │ - ldr r1, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r2, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r1, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b6194 : │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #6 │ │ │ │ b.w 45fc30 │ │ │ │ │ │ │ │ @@ -137499,39 +137498,39 @@ │ │ │ │ │ │ │ │ 002b6234 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr.w ip, [pc, #48] @ 2b627c │ │ │ │ ldr r2, [pc, #48] @ (2b6280 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2b6284 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #216] @ 0xd8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r6, #64] @ 0x40 │ │ │ │ + ldr r2, [r1, #68] @ 0x44 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - subs r4, r5, r5 │ │ │ │ + subs r4, r0, r6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r5, #46 @ 0x2e │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002b6288 : │ │ │ │ ldr r3, [pc, #24] @ (2b62a4 ) │ │ │ │ ldr r2, [pc, #28] @ (2b62a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -137569,15 +137568,15 @@ │ │ │ │ b.w 2b3328 │ │ │ │ nop │ │ │ │ mov lr, r1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, r4, r2, lsl #2 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002b62f0 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2b630c │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [pc, #28] @ (2b6314 ) │ │ │ │ @@ -137590,17 +137589,17 @@ │ │ │ │ movne r3, #1 │ │ │ │ str r3, [r2, #36] @ 0x24 │ │ │ │ b.w 2b29d8 │ │ │ │ ldr r0, [pc, #12] @ (2b631c ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ ands.w r0, ip, r2, lsl #2 │ │ │ │ - subs r7, #138 @ 0x8a │ │ │ │ + subs r7, #162 @ 0xa2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r4, #40] @ 0x28 │ │ │ │ + ldrh r6, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b6320 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -137642,15 +137641,15 @@ │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ blx 25a2c8 │ │ │ │ ldr r3, [pc, #128] @ (2b640c ) │ │ │ │ ldr r1, [r4, #88] @ 0x58 │ │ │ │ add r3, pc │ │ │ │ ldrd r1, r2, [r1] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 68fa20 │ │ │ │ + bl 68fa30 │ │ │ │ ldr r0, [pc, #116] @ (2b6410 ) │ │ │ │ add r0, pc │ │ │ │ bl 2b29d8 │ │ │ │ ldr r2, [pc, #112] @ (2b6414 ) │ │ │ │ ldr r3, [pc, #96] @ (2b6404 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -137693,39 +137692,39 @@ │ │ │ │ mov r0, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe98c0082 │ │ │ │ - subs r6, #238 @ 0xee │ │ │ │ + subs r7, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r8, r5 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r7, [sp, #256] @ 0x100 │ │ │ │ + str r7, [sp, #352] @ 0x160 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #40] @ 0x28 │ │ │ │ + ldr r0, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #840] @ 0x348 │ │ │ │ + str r3, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b642c : │ │ │ │ ldr r0, [pc, #4] @ (2b6434 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2b29d8 │ │ │ │ - itet vs │ │ │ │ - lslvs r1, r1, #1 │ │ │ │ + ittt hi │ │ │ │ + lslhi r1, r1, #1 │ │ │ │ │ │ │ │ 002b6438 : │ │ │ │ - pushvc {r4, lr} │ │ │ │ - movvs.w ip, #4096 @ 0x1000 │ │ │ │ + pushhi {r4, lr} │ │ │ │ + movhi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ (2b6490 ) │ │ │ │ add r3, pc │ │ │ │ mov r4, r3 │ │ │ │ bl 45f1fc │ │ │ │ cbz r0, 2b6462 │ │ │ │ @@ -137749,25 +137748,25 @@ │ │ │ │ ldr r3, [pc, #28] @ (2b649c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2b646a │ │ │ │ ldr r0, [pc, #24] @ (2b64a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2b646a │ │ │ │ cmp r4, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #720] @ 0x2d0 │ │ │ │ + str r6, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b64a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -137838,15 +137837,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b6510 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b64c2 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ - bl 72dd9c │ │ │ │ + bl 72ddac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b64c2 │ │ │ │ ldr r2, [pc, #96] @ (2b65c8 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2b659c │ │ │ │ mov r0, r4 │ │ │ │ @@ -137864,15 +137863,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 2b652e │ │ │ │ ldr r0, [pc, #72] @ (2b65d8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b652e │ │ │ │ ldr r2, [pc, #60] @ (2b65dc ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b656c │ │ │ │ @@ -137880,15 +137879,15 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2b656c │ │ │ │ ldr r0, [pc, #44] @ (2b65e0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2b656c │ │ │ │ nop │ │ │ │ add ip, r2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -137896,19 +137895,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r1, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #856] @ 0x358 │ │ │ │ + str r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp ip, r8 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b65e4 : │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2b65f0 │ │ │ │ cmp r0, #5 │ │ │ │ it ne │ │ │ │ @@ -138186,21 +138185,21 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ sbcs r2, r3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adcs r2, r4 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r3, [sp, #720] @ 0x2d0 │ │ │ │ + str r3, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #648] @ 0x288 │ │ │ │ + str r3, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #536] @ 0x218 │ │ │ │ + str r3, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r3, [sp, #208] @ 0xd0 │ │ │ │ + str r3, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -138295,25 +138294,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ cmp r6, #0 │ │ │ │ it ne │ │ │ │ cmpne r6, r3 │ │ │ │ it eq │ │ │ │ addeq r6, sp, #12 │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ ldr r1, [pc, #604] @ (2b6c24 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ ldr r1, [pc, #596] @ (2b6c28 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 2b6b9c │ │ │ │ ldr r1, [pc, #580] @ (2b6c2c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ @@ -138383,30 +138382,30 @@ │ │ │ │ tst.w r3, #40 @ 0x28 │ │ │ │ beq.n 2b6b04 │ │ │ │ ldr r1, [pc, #428] @ (2b6c48 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ ldr r1, [pc, #416] @ (2b6c4c ) │ │ │ │ ubfx r3, r0, #0, #9 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str.w r3, [r5, #560] @ 0x230 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 720974 │ │ │ │ + bl 720984 │ │ │ │ ubfx r0, r0, #0, #9 │ │ │ │ str.w r0, [r5, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r5, #4] │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #372] @ (2b6c50 ) │ │ │ │ ldr r3, [pc, #308] @ (2b6c14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -138419,32 +138418,32 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #332] @ (2b6c54 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 72077c │ │ │ │ cbnz r0, 2b6b68 │ │ │ │ ldr r1, [pc, #324] @ (2b6c58 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72076c │ │ │ │ + bl 72077c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2b6aca │ │ │ │ ldr r2, [pc, #316] @ (2b6c5c ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #316] @ (2b6c60 ) │ │ │ │ ldr r1, [pc, #316] @ (2b6c64 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1581 @ 0x62d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b6ad2 │ │ │ │ bic.w r4, r4, #512 @ 0x200 │ │ │ │ orr.w r4, r4, #1024 @ 0x400 │ │ │ │ b.n 2b6a76 │ │ │ │ ldr r1, [pc, #288] @ (2b6c68 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -138454,167 +138453,167 @@ │ │ │ │ bne.n 2b6bea │ │ │ │ ldr r4, [r5, #8] │ │ │ │ orr.w r4, r4, #32 │ │ │ │ b.n 2b69f6 │ │ │ │ ldr r1, [pc, #268] @ (2b6c6c ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc24 │ │ │ │ + bl 71dc34 │ │ │ │ b.n 2b6b36 │ │ │ │ ldr r2, [pc, #260] @ (2b6c70 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #260] @ (2b6c74 ) │ │ │ │ ldr r1, [pc, #264] @ (2b6c78 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1577 @ 0x629 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2b6b36 │ │ │ │ ldr r4, [pc, #248] @ (2b6c7c ) │ │ │ │ mov.w r2, #1560 @ 0x618 │ │ │ │ ldr r3, [pc, #244] @ (2b6c80 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #244] @ (2b6c84 ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2b6b36 │ │ │ │ ldr r2, [pc, #232] @ (2b6c88 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #232] @ (2b6c8c ) │ │ │ │ ldr r1, [pc, #236] @ (2b6c90 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1517 @ 0x5ed │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r1, [pc, #220] @ (2b6c94 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ b.n 2b6b36 │ │ │ │ ldr r2, [pc, #212] @ (2b6c98 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #212] @ (2b6c9c ) │ │ │ │ ldr r1, [pc, #216] @ (2b6ca0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r9, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1548 @ 0x60c │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r1, [pc, #200] @ (2b6ca4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ b.n 2b6b36 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #188] @ (2b6ca8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [pc, #188] @ (2b6cac ) │ │ │ │ ldr r1, [pc, #188] @ (2b6cb0 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1532 @ 0x5fc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r1, [pc, #172] @ (2b6cb4 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ b.n 2b6b36 │ │ │ │ subs r7, #184 @ 0xb8 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #166 @ 0xa6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - subs r5, #170 @ 0xaa │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [sp, #248] @ 0xf8 │ │ │ │ + str r2, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #752] @ 0x2f0 │ │ │ │ + str r2, [sp, #848] @ 0x350 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xb63e │ │ │ │ + @ instruction: 0xb656 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #944] @ 0x3b0 │ │ │ │ + str r3, [sp, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #912] @ 0x390 │ │ │ │ + str r2, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #488] @ 0x1e8 │ │ │ │ + str r2, [sp, #584] @ 0x248 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r2, [sp, #896] @ 0x380 │ │ │ │ + str r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #840] @ 0x348 │ │ │ │ + str r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r6, #110 @ 0x6e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - str r2, [sp, #496] @ 0x1f0 │ │ │ │ + str r2, [sp, #592] @ 0x250 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #480] @ 0x1e0 │ │ │ │ + str r2, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #632] @ 0x278 │ │ │ │ + str r2, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #976] @ 0x3d0 │ │ │ │ + str r1, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #0] │ │ │ │ + str r2, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #680] @ 0x2a8 │ │ │ │ + str r0, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r3} │ │ │ │ + push {r1, r5} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r4, [r2, #52] @ 0x34 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #560] @ 0x230 │ │ │ │ + str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #576] @ 0x240 │ │ │ │ + str r0, [sp, #672] @ 0x2a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r7, #48] @ 0x30 │ │ │ │ + str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #472] @ 0x1d8 │ │ │ │ + str r0, [sp, #568] @ 0x238 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r3, #48] @ 0x30 │ │ │ │ + str r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r1, [sp, #312] @ 0x138 │ │ │ │ + str r1, [sp, #408] @ 0x198 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #904] @ 0x388 │ │ │ │ + str r0, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r6, #44] @ 0x2c │ │ │ │ + str r0, [r1, #48] @ 0x30 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [sp, #304] @ 0x130 │ │ │ │ + str r0, [sp, #400] @ 0x190 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #236] @ (2b6db4 ) │ │ │ │ cmp r1, #2 │ │ │ │ @@ -138719,21 +138718,21 @@ │ │ │ │ nop │ │ │ │ subs r4, #126 @ 0x7e │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #78 @ 0x4e │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r0, #52] @ 0x34 │ │ │ │ + ldrh r0, [r3, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r7, #50] @ 0x32 │ │ │ │ + ldrh r0, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r6, #50] @ 0x32 │ │ │ │ + ldrh r4, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (2b6f2c ) │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ @@ -138842,15 +138841,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (2b6f54 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1459 @ 0x5b3 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2b6e68 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r1, [r4, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -138863,15 +138862,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2b6f60 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r2, #0] │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ movw r2, #1437 @ 0x59d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ blx 25a004 │ │ │ │ b.n 2b6eea │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -138885,25 +138884,25 @@ │ │ │ │ lsls r3, r6, #1 │ │ │ │ lsrs r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #56] @ 0x38 │ │ │ │ + ldrh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r1, #0] │ │ │ │ + str r4, [r4, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r3, #56] @ 0x38 │ │ │ │ + ldrh r6, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r3, r7] │ │ │ │ + ldrsh r0, [r6, r7] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r1, #40] @ 0x28 │ │ │ │ + ldrh r6, [r4, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -139033,37 +139032,37 @@ │ │ │ │ ldr r1, [pc, #52] @ (2b70cc ) │ │ │ │ ldr r0, [pc, #56] @ (2b70d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r6, #52] @ 0x34 │ │ │ │ + ldrh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r0, r5, #13 │ │ │ │ + lsrs r0, r0, #14 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - svc 158 @ 0x9e │ │ │ │ + svc 182 @ 0xb6 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r5, #230 @ 0xe6 │ │ │ │ + cmp r5, #254 @ 0xfe │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r3, #48] @ 0x30 │ │ │ │ + ldrh r0, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r4, [r3, #28] │ │ │ │ + ldrh r4, [r6, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r5, #46] @ 0x2e │ │ │ │ + ldrh r4, [r0, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r1, r1] │ │ │ │ + ldrsh r4, [r4, r1] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrh r6, [r0, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2b70e0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r1, r3 │ │ │ │ b.w 25b9e8 <__futimens64@plt> │ │ │ │ push {lr} │ │ │ │ @@ -139105,29 +139104,29 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25b998 │ │ │ │ nop │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2b7160 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ cbz r3, 2b715c │ │ │ │ - b.w 7131b0 │ │ │ │ + b.w 7131c0 │ │ │ │ b.w 25b650 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ blx 25b34c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r3, 2b7186 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 7131b0 │ │ │ │ + b.w 7131c0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b650 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -139169,17 +139168,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r3, #36] @ 0x24 │ │ │ │ + ldrh r4, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r1 │ │ │ │ sub sp, #12 │ │ │ │ @@ -139257,17 +139256,17 @@ │ │ │ │ subs r3, #2 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ ands.w r3, r3, r7, lsr #31 │ │ │ │ beq.n 2b7238 │ │ │ │ b.n 2b7298 │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #32] │ │ │ │ + ldrh r0, [r4, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #228] @ (2b73f4 ) │ │ │ │ @@ -139350,30 +139349,30 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2b6710 │ │ │ │ b.n 2b7340 │ │ │ │ ldr r1, [pc, #44] @ (2b7400 ) │ │ │ │ ldr r0, [pc, #44] @ (2b7404 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71eb68 │ │ │ │ + bl 71eb78 │ │ │ │ mov r0, r5 │ │ │ │ blx 25a004 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b7340 │ │ │ │ bl 25beac │ │ │ │ nop │ │ │ │ adds r6, #58 @ 0x3a │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r2, [r7, #20] │ │ │ │ + ldrh r2, [r2, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bls.n 2b74d8 │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -139669,58 +139668,58 @@ │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - subs r2, r5, #4 │ │ │ │ + subs r2, r0, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r6, #18] │ │ │ │ + ldrh r6, [r1, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r2, #20] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r7, #18] │ │ │ │ + ldrh r2, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r6, [r5, #18] │ │ │ │ + ldrh r6, [r0, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vshr.s16 q0, q3, #16 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + vshr.s32 q0, q3, #24 │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r6, #12] │ │ │ │ + ldrh r2, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r6, #12] │ │ │ │ + ldrh r0, [r1, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r4, [r5, #12] │ │ │ │ + ldrh r4, [r0, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r5, #12] │ │ │ │ + ldrh r0, [r0, #14] │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrh r4, [r4, #0] │ │ │ │ + ldrh r4, [r7, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r1, #0] │ │ │ │ + ldrh r0, [r4, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r4, r6, #4 │ │ │ │ + adds r4, r1, #5 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcr 0, 2, r0, cr12, cr6, {2} │ │ │ │ - mrc 0, 1, r0, cr6, cr6, {2} │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + mcr 0, 3, r0, cr4, cr6, {2} │ │ │ │ + mcr 0, 2, r0, cr14, cr6, {2} │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r0, #42] @ 0x2a │ │ │ │ + strh r0, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r0, [r2, #2] │ │ │ │ + ldrh r0, [r5, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsb r0, [r6, r7] │ │ │ │ + ldr r0, [r1, r0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r2, [r5, #40] @ 0x28 │ │ │ │ + strh r2, [r0, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrh r2, [r1, #2] │ │ │ │ + ldrh r2, [r4, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #224] @ (2b785c ) │ │ │ │ @@ -139814,15 +139813,15 @@ │ │ │ │ nop │ │ │ │ adds r1, #206 @ 0xce │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b786c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -139902,15 +139901,15 @@ │ │ │ │ beq.n 2b798c │ │ │ │ mov r5, r9 │ │ │ │ b.n 2b78c2 │ │ │ │ ldr r1, [pc, #220] @ (2b7a1c ) │ │ │ │ ldr r0, [pc, #224] @ (2b7a20 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71eb68 │ │ │ │ + bl 71eb78 │ │ │ │ mov r0, r4 │ │ │ │ blx 25a004 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ movs r3, #6 │ │ │ │ str r3, [r0, #0] │ │ │ │ mov r5, r9 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -139989,31 +139988,31 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bl 25beac │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #198 @ 0xc6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strh r0, [r2, #42] @ 0x2a │ │ │ │ + strh r0, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ bcc.n 2b7a20 │ │ │ │ lsls r2, r0, #2 │ │ │ │ cmp r7, #226 @ 0xe2 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - strb r6, [r6, r3] │ │ │ │ + strb r6, [r1, r4] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, #16] │ │ │ │ + strh r0, [r1, #18] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r0, #46] @ 0x2e │ │ │ │ + strh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r4, r3] │ │ │ │ + strb r2, [r7, r3] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r4, [r3, #16] │ │ │ │ + strh r4, [r6, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r3, #44] @ 0x2c │ │ │ │ + strh r4, [r6, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -140196,17 +140195,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ - strh r4, [r2, #20] │ │ │ │ + strh r4, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r7, #18] │ │ │ │ + strh r6, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -140362,21 +140361,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 25a004 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2b7c84 │ │ │ │ nop │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r6, #14] │ │ │ │ + strh r4, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r6, [r6, #8] │ │ │ │ + strh r6, [r1, #10] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #168] @ (2b7eb0 ) │ │ │ │ @@ -140571,17 +140570,17 @@ │ │ │ │ b.n 2b7f60 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2b7f9e │ │ │ │ nop │ │ │ │ - ldrb r0, [r5, #29] │ │ │ │ + ldrb r0, [r0, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #29] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #640] @ (2b82a4 ) │ │ │ │ mov sl, r0 │ │ │ │ @@ -140801,15 +140800,15 @@ │ │ │ │ str r6, [r4, #0] │ │ │ │ b.n 2b816c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #88] @ (2b82b8 ) │ │ │ │ ldr r0, [pc, #88] @ (2b82bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71eb68 │ │ │ │ + bl 71eb78 │ │ │ │ mov r0, r5 │ │ │ │ blx 25a004 │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -140828,25 +140827,25 @@ │ │ │ │ add r0, pc │ │ │ │ b.n 2b8266 │ │ │ │ bl 25beac │ │ │ │ cmp r1, #36 @ 0x24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r7, #23] │ │ │ │ + ldrb r2, [r2, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r0, #230 @ 0xe6 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r5, #16] │ │ │ │ + ldrb r6, [r0, #17] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmia r2, {r2, r5, r7} │ │ │ │ lsls r2, r0, #2 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -141038,21 +141037,21 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #0] │ │ │ │ blx 25a004 │ │ │ │ str r5, [r4, #0] │ │ │ │ b.n 2b8364 │ │ │ │ nop │ │ │ │ - ldrb r4, [r6, #11] │ │ │ │ + ldrb r4, [r1, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r6, [r0, #9] │ │ │ │ + ldrb r6, [r3, #9] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrb r4, [r2, #8] │ │ │ │ + ldrb r4, [r5, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #548] @ (2b871c ) │ │ │ │ mov r8, r0 │ │ │ │ @@ -141239,15 +141238,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ b.n 2b86b4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #80] @ (2b8730 ) │ │ │ │ ldr r0, [pc, #80] @ (2b8734 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 71eb68 │ │ │ │ + bl 71eb78 │ │ │ │ mov r0, r4 │ │ │ │ blx 25a004 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ movs r2, #6 │ │ │ │ mov r5, r0 │ │ │ │ mov fp, r2 │ │ │ │ @@ -141261,21 +141260,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ b.n 2b85aa │ │ │ │ bl 25beac │ │ │ │ movs r4, #80 @ 0x50 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r4, #22 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldrb r2, [r7, #3] │ │ │ │ + ldrb r2, [r2, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r5, #30] │ │ │ │ + strb r6, [r0, #31] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r6!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #2 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -141530,17 +141529,17 @@ │ │ │ │ b.n 2b893c │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r6, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ b.n 2b8980 │ │ │ │ ... │ │ │ │ - strb r4, [r1, #22] │ │ │ │ + strb r4, [r4, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r2, [r6, #21] │ │ │ │ + strb r2, [r1, #22] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #8 │ │ │ │ @@ -142020,63 +142019,63 @@ │ │ │ │ ... │ │ │ │ adds r4, r3, #3 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r6, [r4, #104] @ 0x68 │ │ │ │ + ldr r6, [r7, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r3, #104] @ 0x68 │ │ │ │ + ldr r0, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [r1, #104] @ 0x68 │ │ │ │ + ldr r2, [r4, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r2, #23 │ │ │ │ + lsls r6, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r1, #5] │ │ │ │ + strb r4, [r4, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r0, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r6, #4] │ │ │ │ + strb r4, [r1, #5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r6, [r4, #4] │ │ │ │ + strb r6, [r7, #4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r6, r5, #19 │ │ │ │ + lsls r6, r0, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 002b8f04 : │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ b.w 2b786c │ │ │ │ nop │ │ │ │ ldr r2, [pc, #4] @ (2b8f18 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba770 │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b8f24 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba770 │ │ │ │ - strb r6, [r1, #3] │ │ │ │ + strb r6, [r4, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b8f30 ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba6ec │ │ │ │ - strb r6, [r3, #2] │ │ │ │ + strb r6, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [pc, #4] @ (2b8f3c ) │ │ │ │ add r2, pc │ │ │ │ b.w 2ba6ec │ │ │ │ - strb r6, [r6, #2] │ │ │ │ + strb r6, [r1, #3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2b8f84 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -142097,15 +142096,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strb r2, [r3, #2] │ │ │ │ + strb r2, [r6, #2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2b8fde │ │ │ │ mov lr, r3 │ │ │ │ @@ -142139,15 +142138,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b8fd0 │ │ │ │ - strb r2, [r2, #1] │ │ │ │ + strb r2, [r5, #1] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #52] @ (2b9044 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -142168,15 +142167,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r6, #120] @ 0x78 │ │ │ │ + ldr r6, [r1, #124] @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r3, 2b9096 │ │ │ │ mov lr, r3 │ │ │ │ @@ -142208,15 +142207,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2b9088 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ movs r0, #0 │ │ │ │ vldr d7, [pc, #72] @ 2b9108 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ vstr d7, [r3] │ │ │ │ ldr.w r2, [r1, #268] @ 0x10c │ │ │ │ @@ -142296,32 +142295,32 @@ │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ (2b91a0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf27c0048 │ │ │ │ + @ instruction: 0xf2940048 │ │ │ │ ldr r3, [pc, #16] @ (2b91b8 ) │ │ │ │ ldr r2, [pc, #20] @ (2b91bc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2b91c0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ asrs r4, r4, #30 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2620048 │ │ │ │ + @ instruction: 0xf27a0048 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov.w r0, #552 @ 0x228 │ │ │ │ @@ -142385,15 +142384,15 @@ │ │ │ │ ldr r3, [r5, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ add.w r0, r4, #12 │ │ │ │ str.w r5, [r4, #268] @ 0x10c │ │ │ │ str.w r4, [r4, #292] @ 0x124 │ │ │ │ - bl 7133e8 │ │ │ │ + bl 7133f8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2b929e │ │ │ │ adds r2, r4, #4 │ │ │ │ @@ -142839,15 +142838,15 @@ │ │ │ │ beq.n 2b97e6 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2b9846 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq.n 2b9800 │ │ │ │ - bl 722d10 │ │ │ │ + bl 722d20 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2b979a │ │ │ │ ldr r3, [pc, #224] @ (2b9870 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -142861,15 +142860,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ cbz r4, 2b97b6 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #12 │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2b97a2 │ │ │ │ - bl 722d10 │ │ │ │ + bl 722d20 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9860 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbnz r3, 2b97d8 │ │ │ │ dmb ish │ │ │ │ @@ -142930,15 +142929,15 @@ │ │ │ │ add r4, pc │ │ │ │ b.n 2b977e │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #44] @ (2b987c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71abec │ │ │ │ + bl 71abfc │ │ │ │ b.n 2b97d8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bl 25bedc │ │ │ │ asrs r6, r7, #7 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -143085,15 +143084,15 @@ │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r1, #0] │ │ │ │ sub sp, #16 │ │ │ │ ldr.w r8, [pc, #264] @ 2b9b14 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r8, pc │ │ │ │ ldrd r5, r7, [r6] │ │ │ │ - bl 722d10 │ │ │ │ + bl 722d20 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cbnz r3, 2b9a2e │ │ │ │ ldr r3, [pc, #244] @ (2b9b18 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -143107,15 +143106,15 @@ │ │ │ │ adds r3, #1 │ │ │ │ cbz r4, 2b9a46 │ │ │ │ asrs r2, r3, #31 │ │ │ │ cmp r7, r2 │ │ │ │ it eq │ │ │ │ cmpeq r5, r3 │ │ │ │ bne.n 2b9a36 │ │ │ │ - bl 722d10 │ │ │ │ + bl 722d20 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2b9b10 │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ cbz r3, 2b9aba │ │ │ │ cmp r4, #0 │ │ │ │ @@ -143161,15 +143160,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2b9a56 │ │ │ │ strb r3, [r0, #4] │ │ │ │ ldr r3, [pc, #76] @ (2b9b1c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71abec │ │ │ │ + bl 71abfc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2b9a5a │ │ │ │ mov r8, r4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -143191,19 +143190,19 @@ │ │ │ │ bl 25bedc │ │ │ │ lsrs r6, r7, #28 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adcs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #114 @ 0x72 │ │ │ │ + adds r4, #138 @ 0x8a │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r0, #84] @ 0x54 │ │ │ │ + str r0, [r3, #84] @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b9b2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -143299,20 +143298,20 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsrs r6, r0, #24 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2b9c58 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldmia.w lr, {r3, r6} │ │ │ │ + ldmia.w r6!, {r3, r6} │ │ │ │ cbz r2, 2b9c54 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r6, [sp, #872] @ 0x368 │ │ │ │ + ldr r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r1, #9 │ │ │ │ + lsls r2, r4, #9 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cbz r6, 2b9c4e │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r2, [r2, #12] │ │ │ │ lsls r3, r6, #1 │ │ │ │ │ │ │ │ 002b9c3c : │ │ │ │ @@ -143394,15 +143393,15 @@ │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ str.w r0, [r4, #288] @ 0x120 │ │ │ │ add.w r0, r4, #12 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #276] @ 0x114 │ │ │ │ str r3, [r5, #0] │ │ │ │ - bl 7133e8 │ │ │ │ + bl 7133f8 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ strd r3, r6, [r4, #4] │ │ │ │ dmb ish │ │ │ │ str r4, [r6, #0] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbz r3, 2b9d28 │ │ │ │ adds r4, #4 │ │ │ │ @@ -143421,15 +143420,15 @@ │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsrs r6, r6, #19 │ │ │ │ lsls r3, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #264 @ 0x108 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - b.n 2b9c70 │ │ │ │ + b.n 2b9ca0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub sp, #112 @ 0x70 │ │ │ │ lsls r2, r0, #2 │ │ │ │ add sp, #432 @ 0x1b0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ str r6, [r4, #120] @ 0x78 │ │ │ │ lsls r3, r6, #1 │ │ │ │ @@ -143451,15 +143450,15 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r0, r7, #8 │ │ │ │ add r5, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w sl, [r4] │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ ldr.w r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #452] @ (2b9f6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldrd ip, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, ip │ │ │ │ @@ -143638,71 +143637,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r2, #116] @ 0x74 │ │ │ │ lsls r3, r6, #1 │ │ │ │ add r7, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r0, #2 │ │ │ │ lsrs r6, r7, #14 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r5, [sp, #48] @ 0x30 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r4, #1 │ │ │ │ + lsls r2, r7, #1 │ │ │ │ lsls r2, r1, #1 │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #44] @ 0x2c │ │ │ │ + str r4, [r3, #44] @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r2, #40] @ 0x28 │ │ │ │ + str r2, [r5, #40] @ 0x28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bl 60ff82 │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + bl 60ff82 │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ strh.w pc, [sp, #4095] @ 0xfff │ │ │ │ - str r6, [r4, #36] @ 0x24 │ │ │ │ + str r6, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r2, #36] @ 0x24 │ │ │ │ + str r0, [r5, #36] @ 0x24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r2, r4, #10 │ │ │ │ lsls r3, r6, #1 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r5, #20] │ │ │ │ + str r0, [r0, #24] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r4, r4] │ │ │ │ + ldrsh r4, [r7, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #128 @ 0x80 │ │ │ │ + adds r0, #152 @ 0x98 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r5, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r1, r4] │ │ │ │ + ldrsh r6, [r4, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #106 @ 0x6a │ │ │ │ + adds r0, #130 @ 0x82 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r4, [r7, #16] │ │ │ │ + str r4, [r2, #20] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r0, [r7, r3] │ │ │ │ + ldrsh r0, [r2, r4] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #84 @ 0x54 │ │ │ │ + adds r0, #108 @ 0x6c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r6, [r4, #16] │ │ │ │ + str r6, [r7, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r4, r3] │ │ │ │ + ldrsh r2, [r7, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r2, #16] │ │ │ │ + str r0, [r5, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r4, [r1, r3] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r2, [r7, #12] │ │ │ │ + str r2, [r2, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r6, [r6, r2] │ │ │ │ + ldrsh r6, [r1, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002b9fe4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -143885,83 +143884,83 @@ │ │ │ │ bne.n 2ba0aa │ │ │ │ ldr r0, [pc, #144] @ (2ba22c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ba0ae │ │ │ │ ldr.w lr, [pc, #140] @ 2ba230 │ │ │ │ add lr, pc │ │ │ │ b.n 2ba00a │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r5, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r4, #12] │ │ │ │ + str r0, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r4, #12] │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r2, [r5, #12] │ │ │ │ + str r2, [r0, #16] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r4, #12] │ │ │ │ + str r4, [r7, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #832] @ (2ba524 ) │ │ │ │ + ldr r4, [pc, #928] @ (2ba584 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - str r2, [r3, #12] │ │ │ │ + str r2, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r3, #12] │ │ │ │ + str r0, [r6, #12] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r4, [pc, #376] @ (2ba36c ) │ │ │ │ + ldr r4, [pc, #472] @ (2ba3cc ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #344] @ (2ba350 ) │ │ │ │ + ldr r4, [pc, #440] @ (2ba3b0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #304] @ (2ba32c ) │ │ │ │ + ldr r4, [pc, #400] @ (2ba38c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #264] @ (2ba308 ) │ │ │ │ + ldr r4, [pc, #360] @ (2ba368 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #224] @ (2ba2e4 ) │ │ │ │ + ldr r4, [pc, #320] @ (2ba344 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #184] @ (2ba2c0 ) │ │ │ │ + ldr r4, [pc, #280] @ (2ba320 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #152] @ (2ba2a4 ) │ │ │ │ + ldr r4, [pc, #248] @ (2ba304 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #112] @ (2ba280 ) │ │ │ │ + ldr r4, [pc, #208] @ (2ba2e0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #80] @ (2ba264 ) │ │ │ │ + ldr r4, [pc, #176] @ (2ba2c4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #48] @ (2ba248 ) │ │ │ │ + ldr r4, [pc, #144] @ (2ba2a8 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r4, [pc, #16] @ (2ba22c ) │ │ │ │ + ldr r4, [pc, #112] @ (2ba28c ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [pc, #1016] @ (2ba618 ) │ │ │ │ + ldr r4, [pc, #88] @ (2ba278 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [pc, #944] @ (2ba5d4 ) │ │ │ │ + ldr r4, [pc, #16] @ (2ba234 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r4, [r6, r7] │ │ │ │ + str r4, [r1, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [pc, #824] @ (2ba564 ) │ │ │ │ + ldr r3, [pc, #920] @ (2ba5c4 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldr r3, [pc, #784] @ (2ba540 ) │ │ │ │ + ldr r3, [pc, #880] @ (2ba5a0 ) │ │ │ │ lsls r1, r2, #1 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ @@ -144001,17 +144000,17 @@ │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r3, [r0, #0] │ │ │ │ b.n 2ba286 │ │ │ │ nop │ │ │ │ - ldrsh r4, [r7, r4] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldrsh r2, [r7, r4] │ │ │ │ + ldrsh r2, [r2, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -144039,15 +144038,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ @@ -144075,15 +144074,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrsh r2, [r5, r1] │ │ │ │ + ldrsh r2, [r0, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #56] @ (2ba3b4 ) │ │ │ │ @@ -144105,15 +144104,15 @@ │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrsh r0, [r2, r0] │ │ │ │ + ldrsh r0, [r5, r0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ba3b8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -144717,15 +144716,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ movs r2, r0 │ │ │ │ lsls r3, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #78 @ 0x4e │ │ │ │ + movs r6, #102 @ 0x66 │ │ │ │ lsls r3, r3, #1 │ │ │ │ vshr.u8 q8, q9, #8 │ │ │ │ ldrd ip, r2, [r0] │ │ │ │ ldrd r0, r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ it eq │ │ │ │ cmpeq ip, r0 │ │ │ │ @@ -144986,19 +144985,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2bac5c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r3, #90 @ 0x5a │ │ │ │ + movs r3, #114 @ 0x72 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #148] @ (2bad08 ) │ │ │ │ @@ -145027,23 +145026,23 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r1, sp │ │ │ │ add r2, sp, #4 │ │ │ │ blx r5 │ │ │ │ add r0, sp, #8 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ - bl 734728 │ │ │ │ + bl 734738 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7348ac │ │ │ │ + bl 7348bc │ │ │ │ ldr r2, [pc, #56] @ (2bad10 ) │ │ │ │ ldr r3, [pc, #48] @ (2bad0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -145193,19 +145192,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2bae6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r1, #74 @ 0x4a │ │ │ │ + movs r1, #98 @ 0x62 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r6, r5] │ │ │ │ + strh r0, [r1, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r4, [r1, r6] │ │ │ │ + strh r4, [r4, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r0 │ │ │ │ @@ -145388,21 +145387,21 @@ │ │ │ │ ldr r1, [pc, #24] @ (2bb08c ) │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 431f78 │ │ │ │ b.n 2bafee │ │ │ │ nop │ │ │ │ - ldmia r3!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r0, [r0, r7] │ │ │ │ + str r0, [r3, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r0, [r2, r6] │ │ │ │ + str r0, [r5, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ vmov s15, r2 │ │ │ │ @@ -145513,21 +145512,21 @@ │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ blx 25b158 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bb24a │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bb25a │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -145541,35 +145540,35 @@ │ │ │ │ ldr r0, [pc, #64] @ (2bb280 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 72c464 │ │ │ │ + bl 72c474 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 2bb210 │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ - bl 72c464 │ │ │ │ + bl 72c474 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r2, r4, #5 │ │ │ │ + adds r2, r7, #5 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldr r7, [pc, #544] @ (2bb4a0 ) │ │ │ │ + ldr r7, [pc, #640] @ (2bb500 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r7, [pc, #592] @ (2bb4d4 ) │ │ │ │ + ldr r7, [pc, #688] @ (2bb534 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #108] @ (2bb304 ) │ │ │ │ @@ -145593,15 +145592,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ ldr r4, [r3, #60] @ 0x3c │ │ │ │ sub.w r4, r4, #24 │ │ │ │ blt.n 2bb2d8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r1, 2bb2d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ subs r1, r4, r1 │ │ │ │ it ne │ │ │ │ movne r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2bb30c ) │ │ │ │ ldr r2, [pc, #44] @ (2bb308 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -145654,15 +145653,15 @@ │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.w 2bb78e │ │ │ │ ldr.w r0, [pc, #1116] @ 2bb7c0 │ │ │ │ ldr.w r1, [pc, #1116] @ 2bb7c4 │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #3 │ │ │ │ - bl 71ec10 │ │ │ │ + bl 71ec20 │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r5, #8 │ │ │ │ strd r2, r2, [r5, #8] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ ldr r1, [r4, #12] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ @@ -145704,15 +145703,15 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #24 │ │ │ │ movw r9, #4344 @ 0x10f8 │ │ │ │ add r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r8, r8, [sp, #32] │ │ │ │ - bl 7250dc │ │ │ │ + bl 7250ec │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bb650 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r2, #32 │ │ │ │ movs r1, #0 │ │ │ │ @@ -145777,15 +145776,15 @@ │ │ │ │ movt r3, #49842 @ 0xc2b2 │ │ │ │ str r3, [sp, #20] │ │ │ │ eor.w r2, r2, r2, lsr #13 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ eor.w r3, r2, r2, lsr #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r3 │ │ │ │ - bl 7250dc │ │ │ │ + bl 7250ec │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2bb526 │ │ │ │ ldrd r0, r3, [r4, #8] │ │ │ │ ldr r2, [r6, #32] │ │ │ │ sub.w r1, r2, #32 │ │ │ │ lsls r3, r2 │ │ │ │ lsl.w r1, r0, r1 │ │ │ │ @@ -145826,23 +145825,23 @@ │ │ │ │ str r2, [r6, #12] │ │ │ │ bl 2bb090 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #4384 @ 0x1120 │ │ │ │ - bl 7250e4 │ │ │ │ + bl 7250f4 │ │ │ │ b.n 2bb4f8 │ │ │ │ ldr r3, [pc, #576] @ (2bb7cc ) │ │ │ │ ldr r1, [pc, #580] @ (2bb7d0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r3 │ │ │ │ - bl 71ec10 │ │ │ │ + bl 71ec20 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r2, [sp, #24] │ │ │ │ mla sl, r3, r1, sl │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -145884,15 +145883,15 @@ │ │ │ │ eor.w r7, r7, r7, lsr #15 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eor.w r7, r7, r7, lsr #13 │ │ │ │ mul.w r7, r3, r7 │ │ │ │ eor.w r7, r7, r7, lsr #16 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7250dc │ │ │ │ + bl 7250ec │ │ │ │ mov r8, r0 │ │ │ │ cbz r0, 2bb6a4 │ │ │ │ ldrd r2, r3, [r8, #16] │ │ │ │ strd r2, r3, [r5, #8] │ │ │ │ b.n 2bb382 │ │ │ │ movs r0, #16 │ │ │ │ blx 259278 │ │ │ │ @@ -145910,15 +145909,15 @@ │ │ │ │ bl 2bb090 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [r7, #8] │ │ │ │ add.w r0, sl, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7250e4 │ │ │ │ + bl 7250f4 │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ movw r1, #4464 @ 0x1170 │ │ │ │ adds r6, r0, r1 │ │ │ │ ldr r3, [r0, r1] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r0, r1] │ │ │ │ @@ -145993,49 +145992,49 @@ │ │ │ │ bic.w r6, r6, lr │ │ │ │ str r6, [r0, #0] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ bic.w r6, r6, ip │ │ │ │ str r6, [r0, #4] │ │ │ │ ldr.w r0, [fp, #16] │ │ │ │ add r0, r9 │ │ │ │ - bl 7250e4 │ │ │ │ + bl 7250f4 │ │ │ │ b.n 2bb646 │ │ │ │ ldr r0, [pc, #68] @ (2bb7d4 ) │ │ │ │ ldr r1, [pc, #68] @ (2bb7d8 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #2 │ │ │ │ - bl 71eb68 │ │ │ │ + bl 71eb78 │ │ │ │ mvn.w r0, #18 │ │ │ │ b.n 2bb3b8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr r1, [pc, #48] @ (2bb7dc ) │ │ │ │ adds r0, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 71eb68 │ │ │ │ + bl 71eb78 │ │ │ │ mvn.w r0, #22 │ │ │ │ b.n 2bb3b8 │ │ │ │ @ instruction: 0xf6200072 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r7, [pc, #872] @ (2bbb30 ) │ │ │ │ + ldr r7, [pc, #968] @ (2bbb90 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xf58e0072 │ │ │ │ str r7, [sp, #880] @ 0x370 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r4, [pc, #560] @ (2bba04 ) │ │ │ │ + ldr r4, [pc, #656] @ (2bba64 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r5, [sp, #856] @ 0x358 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldr r3, [pc, #32] @ (2bb7fc ) │ │ │ │ + ldr r3, [pc, #128] @ (2bb85c ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r2, [pc, #672] @ (2bba80 ) │ │ │ │ + ldr r2, [pc, #768] @ (2bbae0 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r7, r1 │ │ │ │ @@ -146138,19 +146137,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2bb88a │ │ │ │ add.w r0, fp, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2bb832 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ adcs.w r0, r0, #114 @ 0x72 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ orns r0, lr, #114 @ 0x72 │ │ │ │ │ │ │ │ @@ -146452,22 +146451,22 @@ │ │ │ │ mvn.w sl, #1 │ │ │ │ b.n 2bbaf6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ mrc 0, 5, r0, cr0, cr2, {3} │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ mrc 0, 2, r0, cr2, cr2, {3} │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - itet ls │ │ │ │ - lslls r0, r2, #1 │ │ │ │ + itee ge │ │ │ │ + lslge r0, r2, #1 │ │ │ │ │ │ │ │ 002bbc48 : │ │ │ │ - pushhi {r3, r4, r5, lr} │ │ │ │ - movls.w ip, #4096 @ 0x1000 │ │ │ │ + pushlt {r3, r4, r5, lr} │ │ │ │ + movlt.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ @@ -146588,30 +146587,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2bbe24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 2bbe42 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt.n 2bbd56 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #244] @ (2bbe90 ) │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #240] @ (2bbe94 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ str r4, [sp, #12] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2bbe72 │ │ │ │ movs r6, #0 │ │ │ │ add.w r7, r8, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -146628,15 +146627,15 @@ │ │ │ │ adds r6, #1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2bbdce │ │ │ │ mov r5, r1 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r2, [pc, #156] @ (2bbe98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, #8] │ │ │ │ subs r3, r3, r6 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -146674,33 +146673,33 @@ │ │ │ │ b.n 2bbd8e │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2bbde6 │ │ │ │ ldr r0, [pc, #48] @ (2bbe9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2bbde8 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ b.n 2bbe1a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ stcl 0, cr0, [sl], #-456 @ 0xfffffe38 │ │ │ │ mrrc 0, 7, r0, ip, cr2 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc 0, cr0, [r6], #-456 @ 0xfffffe38 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r0, #2 │ │ │ │ ldr r7, [pc, #208] @ (2bbf64 ) │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r1 │ │ │ │ + mov ip, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp lr, fp │ │ │ │ + cmp lr, lr │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002bbea0 : │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2bbed8 │ │ │ │ push {r4} │ │ │ │ ldr r2, [r3, #20] │ │ │ │ @@ -146770,19 +146769,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ blx 259290 │ │ │ │ - asrs r2, r5, #1 │ │ │ │ + asrs r2, r0, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ - cmp r4, r9 │ │ │ │ + cmp r4, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, r1 │ │ │ │ + cmp r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #392] @ (2bc0f0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -146868,15 +146867,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 72c370 │ │ │ │ + bl 72c380 │ │ │ │ cbz r0, 2bc060 │ │ │ │ ldr r2, [pc, #216] @ (2bc10c ) │ │ │ │ ldr r3, [pc, #192] @ (2bc0f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -146929,15 +146928,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bbffe │ │ │ │ ldr r0, [pc, #104] @ (2bc11c ) │ │ │ │ mov r3, r9 │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ b.n 2bbffe │ │ │ │ ldr r3, [pc, #92] @ (2bc120 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc094 │ │ │ │ @@ -146946,42 +146945,42 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bc094 │ │ │ │ ldrh r1, [r0, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #68] @ (2bc124 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b.n 2bc094 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strd r0, r0, [r0, #456]! @ 0x1c8 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrd r0, r0, [r8, #456] @ 0x1c8 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r2!, {r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 2bbbb0 │ │ │ │ + b.n 2bbbe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add ip, r9 │ │ │ │ + add ip, ip │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldmdb r8, {r1, r4, r5, r6} │ │ │ │ strd r0, r0, [r8], #456 @ 0x1c8 │ │ │ │ str r0, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mvns r0, r7 │ │ │ │ + add r0, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - bics r4, r6 │ │ │ │ + mvns r4, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ mvn.w r1, #29 │ │ │ │ b.n 2bbf54 │ │ │ │ nop │ │ │ │ mvn.w r1, #94 @ 0x5e │ │ │ │ b.n 2bbf54 │ │ │ │ nop │ │ │ │ @@ -147240,15 +147239,15 @@ │ │ │ │ bl 2c1f40 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ b.n 2bc264 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ add.w r9, sp, #72 @ 0x48 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ mov r3, r9 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bba84 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ mov r5, r0 │ │ │ │ @@ -147280,15 +147279,15 @@ │ │ │ │ ldr r2, [r4, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2bc1bc │ │ │ │ orr.w r2, r2, #49152 @ 0xc000 │ │ │ │ cbz r1, 2bc47a │ │ │ │ orr.w r2, r2, #4096 @ 0x1000 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2bc330 │ │ │ │ @@ -147306,34 +147305,34 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2c26e0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.n 2bc432 │ │ │ │ b.n 2bc264 │ │ │ │ add.w r0, r7, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2bc41c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 2bc4b8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bc464 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - muls r2, r1 │ │ │ │ + muls r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bc22c │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmn r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - eors r6, r7 │ │ │ │ + lsls r6, r2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ sub sp, #260 @ 0x104 │ │ │ │ mov r5, r0 │ │ │ │ @@ -147474,15 +147473,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bc546 │ │ │ │ ldr r0, [pc, #108] @ (2bc6b0 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2bc546 │ │ │ │ ldr r3, [pc, #92] @ (2bc6b4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bc604 │ │ │ │ @@ -147496,40 +147495,40 @@ │ │ │ │ ldrd r3, r2, [sp, #60] @ 0x3c │ │ │ │ strd r3, r2, [sp] │ │ │ │ ldr r0, [pc, #60] @ (2bc6b8 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bc604 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 2bbf2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bbf14 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2bc6a4 │ │ │ │ + b.n 2bc6d4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcdf8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r7, #84 @ 0x54 │ │ │ │ + subs r7, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #198 @ 0xc6 │ │ │ │ + subs r6, #222 @ 0xde │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #256] @ 2bc7cc │ │ │ │ sub sp, #16 │ │ │ │ @@ -147631,35 +147630,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 2bc706 │ │ │ │ ldr r0, [pc, #48] @ (2bc7ec ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2bc706 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 2bccc0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - udf #84 @ 0x54 │ │ │ │ + udf #108 @ 0x6c │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2bccac │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bcb7c │ │ │ │ lsls r2, r6, #1 │ │ │ │ mov r4, ip │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #210 @ 0xd2 │ │ │ │ + subs r5, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #200] @ 2bc8c8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -147737,35 +147736,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2bc83a │ │ │ │ ldr r0, [pc, #48] @ (2bc8e8 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2bc83a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 2bcb54 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2bc914 │ │ │ │ + ble.n 2bc944 │ │ │ │ lsls r6, r1, #1 │ │ │ │ b.n 2bcb40 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2bca80 │ │ │ │ lsls r2, r6, #1 │ │ │ │ blx pc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #250 @ 0xfa │ │ │ │ + subs r5, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr.w ip, [pc, #656] @ 2bcb90 │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -147826,15 +147825,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2bca8e │ │ │ │ mvn.w r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bad14 │ │ │ │ mov r0, r7 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2bbf54 │ │ │ │ ldr r2, [pc, #500] @ (2bcba4 ) │ │ │ │ ldr r3, [pc, #480] @ (2bcb94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -147853,50 +147852,50 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r0, #16] │ │ │ │ adds r3, #1 │ │ │ │ beq.n 2bc994 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r9 │ │ │ │ mov.w r8, #0 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ b.n 2bca08 │ │ │ │ ldrd r3, r2, [sp, #40] @ 0x28 │ │ │ │ add r8, r4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ adc.w r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r8, r1 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bcs.n 2bca48 │ │ │ │ mov r0, r9 │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ sub.w r3, r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7348ac │ │ │ │ + bl 7348bc │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, r3, [sp, #72] @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 2c2098 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bc9ee │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2bca40 │ │ │ │ ldrb r3, [r5, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bca1e │ │ │ │ mov r0, r9 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 2bc998 │ │ │ │ ldr r2, [pc, #348] @ (2bcba8 ) │ │ │ │ mov r3, r8 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 2baa44 │ │ │ │ @@ -147918,15 +147917,15 @@ │ │ │ │ bpl.n 2bca40 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #304] @ (2bcbb4 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bca40 │ │ │ │ ldrd r3, r1, [r0, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ mov fp, r4 │ │ │ │ sbcs.w r0, r1, r2 │ │ │ │ @@ -148009,47 +148008,47 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2bcbc0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b.n 2bc97c │ │ │ │ mvn.w r4, #27 │ │ │ │ b.n 2bc998 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ b.n 2bcc20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #158 @ 0x9e │ │ │ │ + subs r4, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ b.n 2bcbb8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ svc 154 @ 0x9a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bge.n 2bcb6c │ │ │ │ + bge.n 2bcb9c │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r0, r1, #15 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bge.n 2bcc94 │ │ │ │ + bge.n 2bcac4 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r2, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #760] @ (2bced0 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -148166,15 +148165,15 @@ │ │ │ │ mov r2, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ ldrd r0, r1, [sp, #320] @ 0x140 │ │ │ │ add r3, r5 │ │ │ │ bl 43175c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ cmp r4, #0 │ │ │ │ it ge │ │ │ │ addge r4, r4, r7 │ │ │ │ movs r5, #0 │ │ │ │ b.n 2bcc54 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -148266,15 +148265,15 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ cmp r2, #1 │ │ │ │ beq.w 2bd046 │ │ │ │ ldr r1, [pc, #260] @ (2bcefc ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it lt │ │ │ │ @@ -148317,15 +148316,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bcf0e │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ cmp.w r9, #0 │ │ │ │ blt.w 2bd078 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ add r5, r9 │ │ │ │ bl 431f4c │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ bl 431f4c │ │ │ │ @@ -148348,39 +148347,39 @@ │ │ │ │ ... │ │ │ │ ble.n 2bcfb0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2bcf5c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r1, #210 @ 0xd2 │ │ │ │ + subs r1, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2bce98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bhi.n 2bcfa8 │ │ │ │ + bhi.n 2bcfd8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - subs r1, #110 @ 0x6e │ │ │ │ + subs r1, #134 @ 0x86 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r0!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r1, #98 @ 0x62 │ │ │ │ + subs r1, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #222 @ 0xde │ │ │ │ + subs r0, #246 @ 0xf6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bvc.n 2bcf14 │ │ │ │ + bvc.n 2bcf44 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c47c │ │ │ │ + bl 72c48c │ │ │ │ b.n 2bcda0 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c704 │ │ │ │ + bl 72c714 │ │ │ │ b.n 2bce88 │ │ │ │ add r0, sp, #300 @ 0x12c │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r4, sp, #320 @ 0x140 │ │ │ │ str r5, [sp, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ @@ -148392,15 +148391,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ strd r5, r5, [sp, #324] @ 0x144 │ │ │ │ strd r5, r5, [sp, #332] @ 0x14c │ │ │ │ bl 2bac60 │ │ │ │ ldr r1, [sp, #304] @ 0x130 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ b.n 2bcf6a │ │ │ │ ldr r3, [r7, #0] │ │ │ │ add r5, r4 │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r7, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ adc.w r3, r3, r4, asr #31 │ │ │ │ @@ -148408,38 +148407,38 @@ │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r5, r3 │ │ │ │ bcs.n 2bd052 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldr r3, [sp, #316] @ 0x13c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r5 │ │ │ │ subs r3, r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7348ac │ │ │ │ + bl 7348bc │ │ │ │ ldrd r2, r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ ldrd r2, r3, [sp, #320] @ 0x140 │ │ │ │ bl 2c2138 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2bcf4e │ │ │ │ adds r2, r4, #4 │ │ │ │ bne.n 2bcfa2 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bcf80 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 2bcc54 │ │ │ │ ldr r3, [pc, #336] @ (2bd104 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcc2e │ │ │ │ ldr r3, [pc, #328] @ (2bd108 ) │ │ │ │ @@ -148452,24 +148451,24 @@ │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #304] @ (2bd10c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2bcc2e │ │ │ │ ldr r0, [pc, #288] @ (2bd110 ) │ │ │ │ mvn.w r5, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #288] @ (2bd114 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #12 │ │ │ │ - bl 71ec10 │ │ │ │ + bl 71ec20 │ │ │ │ b.n 2bcc60 │ │ │ │ ldr r3, [pc, #276] @ (2bd118 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bcc5e │ │ │ │ ldr r3, [pc, #248] @ (2bd108 ) │ │ │ │ @@ -148480,26 +148479,26 @@ │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r4 │ │ │ │ ldr r0, [pc, #244] @ (2bd11c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bcc60 │ │ │ │ subs.w r8, r1, r5 │ │ │ │ sbc.w r2, r2, r0 │ │ │ │ cmp r4, r8 │ │ │ │ sbcs.w r1, r3, r2 │ │ │ │ itt cc │ │ │ │ movcc r8, r4 │ │ │ │ movcc r2, r3 │ │ │ │ b.n 2bccc8 │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c704 │ │ │ │ + bl 72c714 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2bce06 │ │ │ │ ldr r2, [pc, #204] @ (2bd120 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ @@ -148536,15 +148535,15 @@ │ │ │ │ ldr.w r3, [sl, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2bd0f4 │ │ │ │ ldr r1, [pc, #108] @ (2bd124 ) │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r6 │ │ │ │ bl 2c1530 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ bl 431f4c │ │ │ │ @@ -148556,35 +148555,35 @@ │ │ │ │ bl 431f4c │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 431f4c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2595ac │ │ │ │ b.n 2bce1a │ │ │ │ add.w r0, sl, #24 │ │ │ │ - bl 72c704 │ │ │ │ + bl 72c714 │ │ │ │ b.n 2bd0c2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #106 @ 0x6a │ │ │ │ + adds r6, #130 @ 0x82 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r6, #21] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - adds r6, #138 @ 0x8a │ │ │ │ + adds r6, #162 @ 0xa2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r2, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #196 @ 0xc4 │ │ │ │ + adds r6, #220 @ 0xdc │ │ │ │ lsls r1, r1, #1 │ │ │ │ - bmi.n 2bd0d0 │ │ │ │ + bmi.n 2bd100 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r6, #32 │ │ │ │ + adds r6, #56 @ 0x38 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r1, [pc, #1068] @ 2bd568 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -148811,15 +148810,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #520] @ (2bd58c ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ b.n 2bd1d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ubfx r3, r4, #0, #9 │ │ │ │ @@ -148993,29 +148992,29 @@ │ │ │ │ ... │ │ │ │ bhi.n 2bd57c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2bd52c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r5, #126 @ 0x7e │ │ │ │ + adds r5, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2bd62c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r4, #60 @ 0x3c │ │ │ │ + adds r4, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r5, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #156 @ 0x9c │ │ │ │ + adds r3, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #55] @ 0x37 │ │ │ │ cmp r3, #98 @ 0x62 │ │ │ │ beq.n 2bd5ac │ │ │ │ cmp r3, #99 @ 0x63 │ │ │ │ it eq │ │ │ │ moveq.w r0, #8192 @ 0x2000 │ │ │ │ @@ -149071,43 +149070,43 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 2bd304 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2bd304 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ b.n 2bd2e0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2bd3fa │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ b.n 2bd3d6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str.w sl, [r3] │ │ │ │ b.n 2bd33e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2bd4bc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ b.n 2bd498 │ │ │ │ ldr r3, [pc, #76] @ (2bd6e8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bd33e │ │ │ │ ldr r3, [pc, #68] @ (2bd6ec ) │ │ │ │ @@ -149121,27 +149120,27 @@ │ │ │ │ str.w sl, [sp, #16] │ │ │ │ ldr r0, [pc, #44] @ (2bd6f0 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #96] @ 0x60 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bd33e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ b.n 2bd62a │ │ │ │ adds r4, r6, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #158 @ 0x9e │ │ │ │ + adds r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3680] @ 0xe60 │ │ │ │ sub sp, #380 @ 0x17c │ │ │ │ ldr.w r1, [pc, #2068] @ 2bdf1c │ │ │ │ @@ -149323,30 +149322,30 @@ │ │ │ │ str r0, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ blx 25b900 │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr.w r2, [pc, #1592] @ 2bdf38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r0, r2 │ │ │ │ ldr.w r2, [pc, #1580] @ 2bdf3c │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldrb.w r4, [r8, #7] │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 2bda6c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add.w r0, r2, #16 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -149463,15 +149462,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2bd8be │ │ │ │ mvn.w r5, #21 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b.n 2bd838 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mvn.w r5, #3 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ bl 2bad14 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx 2595ac │ │ │ │ @@ -149517,24 +149516,24 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r0, [pc, #1116] @ 2bdf4c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bd848 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ movs r4, #1 │ │ │ │ negs r5, r5 │ │ │ │ mov r7, r5 │ │ │ │ lsrs r6, r5, #31 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2bda74 │ │ │ │ adds r5, #4 │ │ │ │ beq.w 2bdc6a │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ @@ -149648,15 +149647,15 @@ │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne.n 2bdb94 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bdbee │ │ │ │ b.n 2bdb94 │ │ │ │ ldr.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2bda70 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r0, r8 │ │ │ │ mvn.w r5, #3 │ │ │ │ bl 2bad14 │ │ │ │ b.n 2bda7c │ │ │ │ @@ -149793,15 +149792,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #424] @ (2bdf60 ) │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bdd54 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 2bb1b0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cbz r0, 2bde0c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -149881,15 +149880,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ b.n 2bd8be │ │ │ │ mov r5, r7 │ │ │ │ b.n 2bdd4e │ │ │ │ ldr r2, [pc, #180] @ (2bdf6c ) │ │ │ │ mov r3, r1 │ │ │ │ @@ -149899,84 +149898,84 @@ │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #172] @ (2bdf70 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrb.w r2, [r8, #6] │ │ │ │ ldrh.w r1, [r8, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str.w sl, [sp, #24] │ │ │ │ strd sl, sl, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 2bd8be │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 2bdcc0 │ │ │ │ b.n 2bda74 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2bdd02 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add.w r0, r3, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ b.n 2bdce0 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r7, r6 │ │ │ │ movs r4, #1 │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ b.n 2bdb24 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bcs.n 2bdf8c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bcs.n 2bdf6c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #62 @ 0x3e │ │ │ │ + adds r0, #86 @ 0x56 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r2, sp, #272 @ 0x110 │ │ │ │ + add r2, sp, #368 @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2bdedc │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2be00c ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #34 @ 0x22 │ │ │ │ + cmp r3, #58 @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #70 @ 0x46 │ │ │ │ + cmp r5, #94 @ 0x5e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r4, #200 @ 0xc8 │ │ │ │ + cmp r4, #224 @ 0xe0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r6, #60] @ 0x3c │ │ │ │ + strh r2, [r1, #62] @ 0x3e │ │ │ │ lsls r6, r2, #1 │ │ │ │ - adds r7, #128 @ 0x80 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - strh r6, [r0, #58] @ 0x3a │ │ │ │ + strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r6, r2, #1 │ │ │ │ cmp r5, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #60 @ 0x3c │ │ │ │ + cmp r2, #84 @ 0x54 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #98 @ 0x62 │ │ │ │ + cmp r1, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r1, #38 @ 0x26 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsrs r4, r4, #26 │ │ │ │ + lsrs r4, r7, #26 │ │ │ │ lsls r1, r2, #1 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ ldr r1, [pc, #636] @ (2be204 ) │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ @@ -150132,15 +150131,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #280] @ (2be22c ) │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1531 @ 0x5fb │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add.w r0, sl, #4192 @ 0x1060 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #16 │ │ │ │ bl 476e48 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ itt ge │ │ │ │ @@ -150176,15 +150175,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2be238 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2be008 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [sl, #8] │ │ │ │ mov r1, r9 │ │ │ │ blx 25b3cc │ │ │ │ mov r6, r0 │ │ │ │ @@ -150214,49 +150213,49 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2be244 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2be088 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldmia r1!, {r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r0, #98 @ 0x62 │ │ │ │ + cmp r0, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, #68 @ 0x44 │ │ │ │ + adds r4, #92 @ 0x5c │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldmia r0!, {r2, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - mrc 0, 4, r0, cr0, cr10, {2} │ │ │ │ - movs r7, #98 @ 0x62 │ │ │ │ + mcr 0, 5, r0, cr8, cr10, {2} │ │ │ │ + movs r7, #122 @ 0x7a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r0, #174 @ 0xae │ │ │ │ + movs r0, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #174 @ 0xae │ │ │ │ + movs r6, #198 @ 0xc6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - push {r1, r2, r3, r4, r6} │ │ │ │ + push {r1, r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #232 @ 0xe8 │ │ │ │ + movs r7, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #364] @ (2be3c8 ) │ │ │ │ @@ -150350,22 +150349,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ bge.n 2be2d0 │ │ │ │ ldr r0, [pc, #172] @ (2be3ec ) │ │ │ │ mvn.w r4, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2be2f8 │ │ │ │ ldr r0, [pc, #164] @ (2be3f0 ) │ │ │ │ ldr r1, [pc, #164] @ (2be3f4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #13 │ │ │ │ add r1, pc │ │ │ │ - bl 71ec10 │ │ │ │ + bl 71ec20 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b.n 2be2dc │ │ │ │ ldr r1, [pc, #152] @ (2be3f8 ) │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 431f78 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -150383,15 +150382,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #124] @ (2be404 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2be2a2 │ │ │ │ ldr r3, [pc, #112] @ (2be408 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2be2f8 │ │ │ │ ldr r3, [pc, #92] @ (2be400 ) │ │ │ │ @@ -150402,53 +150401,53 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #88] @ (2be40c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2be2f8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmia r6!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #6 │ │ │ │ + asrs r6, r7, #6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #156 @ 0x9c │ │ │ │ + movs r6, #180 @ 0xb4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r6, #154 @ 0x9a │ │ │ │ + movs r6, #178 @ 0xb2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmia r6!, {r1, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r6, #30 │ │ │ │ + movs r6, #54 @ 0x36 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - movs r6, #94 @ 0x5e │ │ │ │ + movs r6, #118 @ 0x76 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - str r4, [r4, #40] @ 0x28 │ │ │ │ + str r4, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #142 @ 0x8e │ │ │ │ + movs r5, #166 @ 0xa6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r1, [pc, #208] @ (2be4dc ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #178 @ 0xb2 │ │ │ │ + movs r6, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr.w ip, [pc, #304] @ 2be554 │ │ │ │ @@ -150571,15 +150570,15 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ strh.w r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2be46c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ stmia r5!, {r1, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r6, #100 @ 0x64 │ │ │ │ + movs r6, #124 @ 0x7c │ │ │ │ lsls r1, r1, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -150690,15 +150689,15 @@ │ │ │ │ it pl │ │ │ │ mvnpl.w r3, #94 @ 0x5e │ │ │ │ bpl.n 2be5c8 │ │ │ │ add.w r3, r8, #4160 @ 0x1040 │ │ │ │ adds r3, #4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ strd r1, r3, [sp, #20] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ mov fp, r3 │ │ │ │ bl 2babc0 │ │ │ │ @@ -150786,15 +150785,15 @@ │ │ │ │ bl 2bad14 │ │ │ │ ldr.w r2, [r8, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ tst.w r2, #2 │ │ │ │ beq.w 2be5c8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2be6f6 │ │ │ │ add r7, sp, #108 @ 0x6c │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, sp, #92 @ 0x5c │ │ │ │ strd ip, ip, [sp, #108] @ 0x6c │ │ │ │ strd ip, ip, [sp, #116] @ 0x74 │ │ │ │ @@ -150889,30 +150888,30 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bad14 │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.w 2be5c4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2be5c4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr.w r3, [r8, #24] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.w 2be5c4 │ │ │ │ b.n 2be888 │ │ │ │ stmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #240 @ 0xf0 │ │ │ │ + movs r5, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmia r3!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bxns r4 │ │ │ │ + bxns r7 │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -151051,15 +151050,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r0, [pc, #136] @ (2bea9c ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ bl 2bad14 │ │ │ │ b.n 2be93c │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2be99a │ │ │ │ @@ -151083,42 +151082,42 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2beaa4 ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ b.n 2be934 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r3, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - movs r1, #178 @ 0xb2 │ │ │ │ + movs r1, #202 @ 0xca │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ittt │ │ │ │ lsl r2, r6, #1 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r2, #228 @ 0xe4 │ │ │ │ lsl r0, r2, #1 │ │ │ │ strb r0, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #210 @ 0xd2 │ │ │ │ + movs r0, #234 @ 0xea │ │ │ │ lsls r1, r1, #1 │ │ │ │ asrs r4, r7, #15 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #78 @ 0x4e │ │ │ │ + movs r0, #102 @ 0x66 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr.w ip, [pc, #296] @ 2bebe4 │ │ │ │ @@ -151238,36 +151237,36 @@ │ │ │ │ bpl.n 2beb04 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ strd r2, r4, [sp] │ │ │ │ ldr r0, [pc, #52] @ (2bec04 ) │ │ │ │ ldrb r2, [r7, #6] │ │ │ │ ldrh r1, [r7, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ b.n 2beb04 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bkpt 0x008c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #84 @ 0x54 │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ lsls r1, r1, #1 │ │ │ │ bkpt 0x005a │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x002e │ │ │ │ lsls r2, r6, #1 │ │ │ │ mov r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r5, #5 │ │ │ │ + subs r0, r0, #6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #368] @ (2bed8c ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -151388,15 +151387,15 @@ │ │ │ │ ldr r0, [pc, #124] @ (2bedb0 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2bec7e │ │ │ │ ldr r3, [pc, #100] @ (2bedb4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2becd0 │ │ │ │ @@ -151412,41 +151411,41 @@ │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #64] @ (2bedb8 ) │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2becd0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ pop {r2, r3, r5, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ pop {r1, r2, r3, r4, pc} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r7, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #4 │ │ │ │ + subs r0, r4, #4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ pop {r1, r5, r6} │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r6, [pc, #912] @ (2bf13c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r0, #1 │ │ │ │ + subs r2, r3, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strh r4, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, #1 │ │ │ │ + subs r0, r4, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r6, [pc, #336] @ (2bef20 ) │ │ │ │ sub sp, #192 @ 0xc0 │ │ │ │ @@ -151568,15 +151567,15 @@ │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bee36 │ │ │ │ ldr r3, [pc, #76] @ (2bef48 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2beeb4 │ │ │ │ ldr r3, [pc, #60] @ (2bef40 ) │ │ │ │ @@ -151585,40 +151584,40 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2beeb4 │ │ │ │ ldr r0, [pc, #60] @ (2bef4c ) │ │ │ │ movs r3, #0 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2beeb4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ cbnz r0, 2bef82 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r0, 2bef86 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r4, r1, #0 │ │ │ │ + subs r4, r4, #0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ revsh r0, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - b.n 2bebf8 │ │ │ │ + b.n 2bec28 │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r3, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r0, #5 │ │ │ │ + adds r4, r3, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w lr, [pc, #204] @ 2bf030 │ │ │ │ @@ -151697,36 +151696,36 @@ │ │ │ │ bpl.n 2befa6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #48] @ (2bf050 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2befa6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r2, 2bf06c │ │ │ │ lsls r2, r6, #1 │ │ │ │ - @ instruction: 0xb640 │ │ │ │ + setend be │ │ │ │ lsls r0, r1, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 2bf070 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cbnz r6, 2bf062 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r4, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, #1 │ │ │ │ + adds r4, r7, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r4, [pc, #716] @ (2bf338 ) │ │ │ │ @@ -151869,15 +151868,15 @@ │ │ │ │ b.n 2bf16e │ │ │ │ ldr r0, [pc, #376] @ (2bf354 ) │ │ │ │ mvn.w r4, #19 │ │ │ │ ldr r1, [pc, #372] @ (2bf358 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #15 │ │ │ │ - bl 71ec10 │ │ │ │ + bl 71ec20 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2bad14 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bbf54 │ │ │ │ ldr r2, [pc, #348] @ (2bf35c ) │ │ │ │ @@ -151900,23 +151899,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #304] @ (2bf360 ) │ │ │ │ ldr r1, [pc, #308] @ (2bf364 ) │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ adds r0, #14 │ │ │ │ - bl 71ec10 │ │ │ │ + bl 71ec20 │ │ │ │ b.n 2bf0cc │ │ │ │ ldr r0, [pc, #296] @ (2bf368 ) │ │ │ │ mvn.w r4, #94 @ 0x5e │ │ │ │ ldr r1, [pc, #292] @ (2bf36c ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #16 │ │ │ │ - bl 71ec10 │ │ │ │ + bl 71ec20 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ bl 2bad14 │ │ │ │ b.n 2bf1f4 │ │ │ │ mov r4, r9 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -151962,15 +151961,15 @@ │ │ │ │ bpl.n 2bf1ec │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r0, [pc, #176] @ (2bf37c ) │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bf1ec │ │ │ │ ldr r3, [pc, #168] @ (2bf380 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2bf0c2 │ │ │ │ ldr r3, [pc, #148] @ (2bf378 ) │ │ │ │ @@ -151982,15 +151981,15 @@ │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r0, [pc, #136] @ (2bf384 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ b.n 2bf0c2 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ movs r4, #0 │ │ │ │ ldrd sl, r9, [sp, #32] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2bf266 │ │ │ │ @@ -152006,49 +152005,49 @@ │ │ │ │ mov r7, r5 │ │ │ │ b.n 2bf28c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xb8dc │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r2, #21 │ │ │ │ + asrs r4, r5, #21 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb8be │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r5, #16] │ │ │ │ + ldrh r0, [r0, #18] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - adds r6, r2, #1 │ │ │ │ + adds r6, r5, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r6, [r0, r6] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r4, r7, r4 │ │ │ │ + subs r4, r2, r5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ @ instruction: 0xb74c │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldrh r0, [r7, r4] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r2, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r2, [r4, r4] │ │ │ │ lsls r2, r0, #2 │ │ │ │ - subs r4, r1, r4 │ │ │ │ + subs r4, r4, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - uxth r4, r3 │ │ │ │ + uxth r4, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r4, r3 │ │ │ │ + subs r0, r7, r3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, r6 │ │ │ │ + adds r0, r1, r7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr.w ip, [pc, #332] @ 2bf4e8 │ │ │ │ @@ -152172,36 +152171,36 @@ │ │ │ │ vstr d7, [sp, #8] │ │ │ │ ldr r0, [pc, #60] @ (2bf508 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ b.n 2bf3f0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ push {r2, r3, r5, r7, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, r0 │ │ │ │ + subs r2, r5, r0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r1, r2, r4, r5, r6, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r2, r5, lr} │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r0, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, r4 │ │ │ │ + adds r6, r6, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #676] @ (2bf7c4 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -152418,15 +152417,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #172] @ (2bf7ec ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 2bf56e │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr.w r0, [r8, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 25b3cc │ │ │ │ @@ -152458,46 +152457,46 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2bf7f4 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bad14 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2bf636 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ push {r3, r5} │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ push {r1, r2} │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r6, r4, #23 │ │ │ │ + asrs r6, r7, #23 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #104] @ 0x68 │ │ │ │ + ldr r4, [r0, #108] @ 0x6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ uxtb r0, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ movs r1, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r5, #27 │ │ │ │ + asrs r4, r0, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ mov r4, r0 │ │ │ │ @@ -152704,15 +152703,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #88] @ (2bfa68 ) │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ b.n 2bf854 │ │ │ │ ldr r3, [pc, #76] @ (2bfa6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bf92e │ │ │ │ @@ -152721,39 +152720,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2bf92e │ │ │ │ ldr r0, [pc, #56] @ (2bfa70 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bf92e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbz r0, 2bfa5a │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2bfa5e │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r0, r4, #25 │ │ │ │ + asrs r0, r7, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #18 │ │ │ │ + asrs r0, r4, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r5, [pc, #160] @ (2bfb10 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #19 │ │ │ │ + asrs r6, r4, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3736] @ 0xe98 │ │ │ │ sub sp, #328 @ 0x148 │ │ │ │ mov r5, r0 │ │ │ │ @@ -152836,15 +152835,15 @@ │ │ │ │ str r2, [sp, #188] @ 0xbc │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #192] @ 0xc0 │ │ │ │ vstr d7, [sp, #208] @ 0xd0 │ │ │ │ cbz r1, 2bfb6c │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r1, r3, r1 │ │ │ │ it ne │ │ │ │ movne r3, r1 │ │ │ │ vldr d7, [sp, #104] @ 0x68 │ │ │ │ add r2, sp, #168 @ 0xa8 │ │ │ │ str r3, [sp, #224] @ 0xe0 │ │ │ │ @@ -152944,15 +152943,15 @@ │ │ │ │ vldr d7, [sp, #40] @ 0x28 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [pc, #148] @ (2bfcfc ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 2bfaf0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ orr.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ b.n 2bfbe0 │ │ │ │ ldr r2, [pc, #120] @ (2bfd00 ) │ │ │ │ @@ -152972,15 +152971,15 @@ │ │ │ │ ldr r2, [sp, #184] @ 0xb8 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [pc, #84] @ (2bfd04 ) │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2bfbfc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ lsls r7, r7, #31 │ │ │ │ @@ -152989,31 +152988,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #744 @ 0x2e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #116 @ 0x74 │ │ │ │ + cmp r2, #140 @ 0x8c │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ asrs r0, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r0, #11 │ │ │ │ + asrs r4, r3, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #272] @ 2bfe2c │ │ │ │ @@ -153105,15 +153104,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2bfd5a │ │ │ │ ldr r0, [pc, #92] @ (2bfe50 ) │ │ │ │ mov r3, r1 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 2bfd5a │ │ │ │ ldr r3, [pc, #80] @ (2bfe54 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2bfd9c │ │ │ │ @@ -153123,41 +153122,41 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2bfd9c │ │ │ │ ldr r0, [pc, #64] @ (2bfe58 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2bfd9c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r4, sp, #168 @ 0xa8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r0, sp, #120 @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ add r4, sp, #96 @ 0x60 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #36] @ 0x24 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r3, sp, #600 @ 0x258 │ │ │ │ lsls r2, r6, #1 │ │ │ │ adds r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r6, [pc, #688] @ (2c0108 ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w lr, [pc, #312] @ 2bffa4 │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ @@ -153272,29 +153271,29 @@ │ │ │ │ moveq r3, #7 │ │ │ │ b.n 2bff38 │ │ │ │ mvn.w r3, #21 │ │ │ │ b.n 2bff38 │ │ │ │ str r0, [sp, #12] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 2bff70 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 2bff58 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r2, sp, #856 @ 0x358 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #18 │ │ │ │ + lsrs r6, r0, #19 │ │ │ │ lsls r1, r1, #1 │ │ │ │ add r2, sp, #512 @ 0x200 │ │ │ │ lsls r2, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ @@ -153453,15 +153452,15 @@ │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2c01d4 ) │ │ │ │ ldrb.w r3, [sp, #64] @ 0x40 │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 2bad14 │ │ │ │ b.n 2c0048 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2c00a6 │ │ │ │ @@ -153486,41 +153485,41 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2c01dc ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2c003e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r1, sp, #488 @ 0x1e8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #344 @ 0x158 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r7, #31 │ │ │ │ + asrs r4, r2, #32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ lsls r0, r2, #1 │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r7, #27 │ │ │ │ + lsrs r2, r2, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r6, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ @@ -153660,15 +153659,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #136] @ (2c03d0 ) │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ bl 2bad14 │ │ │ │ b.n 2c0270 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne.n 2c02d4 │ │ │ │ @@ -153692,41 +153691,41 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (2c03d8 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrb r2, [r6, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b.n 2c0268 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r7, pc, #312 @ (adr r7, 2c04e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r7, pc, #208 @ (adr r7, 2c0488 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r4, r3, #25 │ │ │ │ + lsrs r4, r6, #25 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r6, pc, #784 @ (adr r6, 2c06d4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r4, r5, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r1, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #22 │ │ │ │ + lsrs r2, r4, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -153853,15 +153852,15 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #244] @ (2c0604 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2c0456 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r4 │ │ │ │ bl 2ba930 │ │ │ │ bic.w r0, r0, #73728 @ 0x12000 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ bic.w r0, r0, #320 @ 0x140 │ │ │ │ @@ -153929,41 +153928,41 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #64] @ (2c0610 ) │ │ │ │ ldrb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2c04d6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r5, pc, #336 @ (adr r5, 2c0738 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #248 @ (adr r5, 2c06e8 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #872 @ (adr r4, 2c0964 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ movs r7, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #16 │ │ │ │ + lsrs r0, r5, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r0, r2, #7 │ │ │ │ + lsls r0, r5, #7 │ │ │ │ lsls r1, r1, #1 │ │ │ │ adds r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #14 │ │ │ │ + lsrs r4, r4, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r1, [pc, #636] @ (2c08a4 ) │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -154128,15 +154127,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ str.w r9, [sp, #16] │ │ │ │ ldr r0, [pc, #240] @ (2c08c8 ) │ │ │ │ ldrb.w r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2c06b8 │ │ │ │ ldr r2, [pc, #228] @ (2c08cc ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ movs r1, #7 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -154174,15 +154173,15 @@ │ │ │ │ mov r3, r1 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r0, [pc, #132] @ (2c08d4 ) │ │ │ │ ldrh r1, [r5, #4] │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ b.n 2c06a2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ba930 │ │ │ │ bic.w r9, r0, #73728 @ 0x12000 │ │ │ │ bic.w r9, r9, #320 @ 0x140 │ │ │ │ b.n 2c0740 │ │ │ │ @@ -154212,34 +154211,34 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r3, pc, #128 @ (adr r3, 2c0928 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #16 @ (adr r3, 2c08c0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsh r2, [r5, r3] │ │ │ │ + ldrsh r2, [r0, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r2, pc, #488 @ (adr r2, 2c0aa4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - vmla.i q8, q7, d0[2] │ │ │ │ + vmla.i32 q8, q3, d8[0] │ │ │ │ adds r2, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #8 │ │ │ │ + lsrs r0, r3, #8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r5, [sp, #808] @ 0x328 │ │ │ │ + ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r3, #5 │ │ │ │ + lsrs r6, r6, #5 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cdp2 0, 13, cr0, cr12, cr8, {2} │ │ │ │ + cdp2 0, 15, cr0, cr4, cr8, {2} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ sub sp, #180 @ 0xb4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #280] @ (2c0a0c ) │ │ │ │ @@ -154276,15 +154275,15 @@ │ │ │ │ bl 2c22dc │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2c09c0 │ │ │ │ ldr r0, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ subs r0, #24 │ │ │ │ mov r8, r1 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c09fe │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r0 │ │ │ │ asrs r5, r0, #31 │ │ │ │ ldrd r0, r1, [sp, #128] @ 0x80 │ │ │ │ strd r0, r1, [sp, #48] @ 0x30 │ │ │ │ @@ -154293,25 +154292,25 @@ │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd r0, r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ ldrd r0, r1, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r5 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ ldrd r0, r1, [sp, #88] @ 0x58 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [pc, #116] @ (2c0a18 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mul.w r0, r9, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -154352,17 +154351,17 @@ │ │ │ │ b.n 2c0958 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r0, pc, #336 @ (adr r0, 2c0b60 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsrs r0, r7, #1 │ │ │ │ + lsrs r0, r2, #2 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldr r7, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -154407,17 +154406,17 @@ │ │ │ │ add.w r5, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ strb r1, [r3, #7] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72c250 │ │ │ │ + bl 72c260 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72c370 │ │ │ │ + bl 72c380 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2c0ade │ │ │ │ movs r1, #7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2bbf54 │ │ │ │ ldr r2, [pc, #160] @ (2c0b58 ) │ │ │ │ ldr r3, [pc, #140] @ (2c0b48 ) │ │ │ │ @@ -154453,15 +154452,15 @@ │ │ │ │ str r0, [r2, #24] │ │ │ │ str r3, [r1, #0] │ │ │ │ str r1, [r3, #24] │ │ │ │ movs r1, #7 │ │ │ │ b.n 2c0ab0 │ │ │ │ ldr r0, [pc, #80] @ (2c0b5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ movs r1, #7 │ │ │ │ b.n 2c0ab0 │ │ │ │ ldr r3, [pc, #72] @ (2c0b60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c0a7c │ │ │ │ @@ -154470,39 +154469,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2c0a7c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (2c0b68 ) │ │ │ │ ldrb r2, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ ldrsh.w r0, [sp, #10] │ │ │ │ b.n 2c0a7c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r6, r2, #1 │ │ │ │ ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [sp, #584] @ 0x248 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r0, r2, #29 │ │ │ │ + lsls r0, r5, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r3, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r0, #28 │ │ │ │ + lsls r4, r3, #28 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c0b6c : │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ adds r0, #24 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -154546,20 +154545,20 @@ │ │ │ │ bmi.n 2c0bd2 │ │ │ │ ldr r5, [pc, #108] @ (2c0c38 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c0bd2 │ │ │ │ ldr r5, [pc, #108] @ (2c0c3c ) │ │ │ │ add r5, pc │ │ │ │ add.w r0, r4, #8 │ │ │ │ - bl 72c244 │ │ │ │ + bl 72c254 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72bcfc │ │ │ │ + bl 72bd0c │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72c0a0 │ │ │ │ + b.w 72c0b0 │ │ │ │ ldr r5, [pc, #84] @ (2c0c40 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2c0bd2 │ │ │ │ subs r3, #100 @ 0x64 │ │ │ │ movw r2, #5397 @ 0x1515 │ │ │ │ movt r2, #273 @ 0x111 │ │ │ │ uxtb r3, r3 │ │ │ │ @@ -154630,38 +154629,38 @@ │ │ │ │ cbz r3, 2c0cb2 │ │ │ │ ldr r1, [pc, #96] @ (2c0cfc ) │ │ │ │ add.w r0, r4, #4320 @ 0x10e0 │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 725440 │ │ │ │ + bl 725450 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 724e70 │ │ │ │ + bl 724e80 │ │ │ │ ldr.w r3, [r5, #288] @ 0x120 │ │ │ │ cbz r3, 2c0cce │ │ │ │ ldr r1, [pc, #68] @ (2c0d00 ) │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 725440 │ │ │ │ + bl 725450 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 724e70 │ │ │ │ + bl 724e80 │ │ │ │ ldr.w r3, [r5, #328] @ 0x148 │ │ │ │ cbz r3, 2c0cee │ │ │ │ ldr r1, [pc, #44] @ (2c0d04 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 725440 │ │ │ │ + bl 725450 │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ adds r0, #8 │ │ │ │ - bl 724e70 │ │ │ │ + bl 724e80 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2595a8 │ │ │ │ nop │ │ │ │ ldr r5, [sp, #612] @ 0x264 │ │ │ │ vcvt.u16.f16 , , #1 │ │ │ │ @@ -154765,15 +154764,15 @@ │ │ │ │ str r3, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [fp, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ blx 25ab24 │ │ │ │ str r0, [r4, #8] │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c934 │ │ │ │ + bl 72c944 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ blx r3 │ │ │ │ @@ -154807,29 +154806,29 @@ │ │ │ │ add.w r5, r4, #4320 @ 0x10e0 │ │ │ │ ldr r1, [pc, #468] @ (2c103c ) │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ add.w r0, r5, #24 │ │ │ │ vstr d7, [r5, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 724db0 │ │ │ │ + bl 724dc0 │ │ │ │ ldr r1, [pc, #452] @ (2c1040 ) │ │ │ │ add.w r0, r4, #4416 @ 0x1140 │ │ │ │ movs r3, #1 │ │ │ │ adds r0, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #65536 @ 0x10000 │ │ │ │ add.w r7, fp, #16 │ │ │ │ - bl 724db0 │ │ │ │ + bl 724dc0 │ │ │ │ ldr r1, [pc, #432] @ (2c1044 ) │ │ │ │ movs r3, #1 │ │ │ │ add.w r0, r4, #4384 @ 0x1120 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc │ │ │ │ - bl 724db0 │ │ │ │ + bl 724dc0 │ │ │ │ add.w r3, r4, #4448 @ 0x1160 │ │ │ │ vldr d7, [pc, #368] @ 2c1018 │ │ │ │ add.w r2, r4, #4480 @ 0x1180 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ vstr d7, [r3, #16] │ │ │ │ vldr d7, [pc, #360] @ 2c1020 │ │ │ │ @@ -154840,15 +154839,15 @@ │ │ │ │ strb.w r8, [r6, #392] @ 0x188 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #356] @ (2c1048 ) │ │ │ │ ldr r3, [pc, #328] @ (2c102c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -154869,15 +154868,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4369 @ 0x1111 │ │ │ │ ldr r1, [pc, #304] @ (2c1054 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ mov.w r9, #1 │ │ │ │ bl 2c0c58 │ │ │ │ b.n 2c0eca │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259938 │ │ │ │ @@ -154888,15 +154887,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4361 @ 0x1109 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2c0f2c │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2c0ff8 │ │ │ │ ldr r3, [pc, #252] @ (2c1064 ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -154904,62 +154903,62 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #248] @ (2c106c ) │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #4315 @ 0x10db │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2c0f2c │ │ │ │ movs r1, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [pc, #228] @ (2c1070 ) │ │ │ │ ldr r3, [pc, #232] @ (2c1074 ) │ │ │ │ add r1, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ ldr r1, [pc, #228] @ (2c1078 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movw r2, #4333 @ 0x10ed │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2c0f2c │ │ │ │ ldr r2, [pc, #208] @ (2c107c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [fp, #4] │ │ │ │ ldr r3, [pc, #204] @ (2c1080 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4366 @ 0x110e │ │ │ │ ldr r1, [pc, #196] @ (2c1084 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2c0f2c │ │ │ │ ldr r1, [pc, #188] @ (2c1088 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc24 │ │ │ │ + bl 71dc34 │ │ │ │ b.n 2c0f2c │ │ │ │ ldr r2, [pc, #176] @ (2c108c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #176] @ (2c1090 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #4323 @ 0x10e3 │ │ │ │ ldr r1, [pc, #168] @ (2c1094 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2c0f2c │ │ │ │ ldr r1, [pc, #156] @ (2c1098 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2c0f66 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #152] @ (2c109c ) │ │ │ │ movw r2, #4297 @ 0x10c9 │ │ │ │ @@ -154979,59 +154978,59 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #22] │ │ │ │ + strh r0, [r6, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #268] @ 0x10c │ │ │ │ vtbl.8 d25, {d31- instruction: 0xffff9b3b │ │ │ │ vtbx.8 d25, {d15-d17}, d24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - lsls r2, r1, #18 │ │ │ │ + lsls r2, r4, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - subw r0, r2, #72 @ 0x48 │ │ │ │ - stmia r0!, {r3, r4, r6} │ │ │ │ + @ instruction: 0xf2ba0048 │ │ │ │ + stmia r0!, {r4, r5, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r2, r2, #16 │ │ │ │ + lsls r2, r5, #16 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2740048 │ │ │ │ - stmia r0!, {r1, r4, r5} │ │ │ │ + @ instruction: 0xf28c0048 │ │ │ │ + stmia r0!, {r1, r3, r6} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf2500048 │ │ │ │ - lsls r4, r6, #13 │ │ │ │ + @ instruction: 0xf2680048 │ │ │ │ + lsls r4, r1, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r2, r3} │ │ │ │ + stmia r0!, {r2, r5} │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xf22c0048 │ │ │ │ - lsls r6, r1, #15 │ │ │ │ + movw r0, #16456 @ 0x4048 │ │ │ │ + lsls r6, r4, #15 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ittt al │ │ │ │ - lslal r2, r3, #1 │ │ │ │ - addwal r0, r6, #72 @ 0x48 │ │ │ │ - lslal r4, r5, #13 │ │ │ │ + itte │ │ │ │ + lsl r2, r3, #1 │ │ │ │ + @ instruction: 0xf21e0048 │ │ │ │ + lslal r4, r0, #14 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - lsls r4, r6, #11 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ite lt │ │ │ │ - lsllt r2, r3, #1 │ │ │ │ - rsbsge r0, r8, #72 @ 0x48 │ │ │ │ - strh r6, [r4, #48] @ 0x30 │ │ │ │ + ite gt │ │ │ │ + lslgt r2, r3, #1 │ │ │ │ + @ instruction: 0xf1f00048 │ │ │ │ + strh r6, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ite ls │ │ │ │ - lslls r2, r3, #1 │ │ │ │ - subshi.w r0, sl, #72 @ 0x48 │ │ │ │ - lsls r6, r7, #9 │ │ │ │ + ite ge │ │ │ │ + lslge r2, r3, #1 │ │ │ │ + rsbslt r0, r2, #72 @ 0x48 │ │ │ │ + lsls r6, r2, #10 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002c10a8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -155047,30 +155046,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25b0fc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ cbz r3, 2c10ee │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ movs r1, #1 │ │ │ │ - bl 7153dc │ │ │ │ + bl 7153ec │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c10de │ │ │ │ ldr r0, [pc, #88] @ (2c1148 ) │ │ │ │ mov r1, sp │ │ │ │ add r0, pc │ │ │ │ - bl 72bcfc │ │ │ │ - bl 72c0a0 │ │ │ │ + bl 72bd0c │ │ │ │ + bl 72c0b0 │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cbnz r3, 2c1114 │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ movs r1, #1 │ │ │ │ - bl 7153dc │ │ │ │ + bl 7153ec │ │ │ │ ldrb.w r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2c1102 │ │ │ │ ldr r2, [pc, #52] @ (2c114c ) │ │ │ │ ldr r3, [pc, #44] @ (2c1144 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -155106,42 +155105,42 @@ │ │ │ │ ldr r7, [pc, #124] @ (2c11e4 ) │ │ │ │ add r7, pc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2c11dc │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #112] @ (2c11e8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #112] @ (2c11ec ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ str r5, [r0, #0] │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r8, #16 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #84] @ 0x54 │ │ │ │ blx r3 │ │ │ │ cbz r0, 2c11ce │ │ │ │ movs r4, #0 │ │ │ │ str r0, [r6, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -155155,15 +155154,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c11bc │ │ │ │ nop │ │ │ │ str r7, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c12bc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2b80048 │ │ │ │ + @ instruction: 0xf2d00048 │ │ │ │ │ │ │ │ 002c11f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, #188 @ 0xbc │ │ │ │ @@ -155181,29 +155180,29 @@ │ │ │ │ str r3, [sp, #180] @ 0xb4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldrb.w r3, [sp, #236] @ 0xec │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.w 2c146a │ │ │ │ mov r9, r0 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #588] @ (2c1484 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #588] @ (2c1488 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r3 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w fp, [r9, #16] │ │ │ │ @@ -155353,23 +155352,23 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2c1446 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #184] @ (2c1498 ) │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2bb9d0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bics.w r3, r3, r4, asr #32 │ │ │ │ it cs │ │ │ │ movcs r3, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r2, [pc, #156] @ (2c149c ) │ │ │ │ ldr r3, [pc, #116] @ (2c1478 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -155394,19 +155393,19 @@ │ │ │ │ blx 259278 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ str r0, [r3, #0] │ │ │ │ b.n 2c133c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ adds r0, #24 │ │ │ │ - bl 72c704 │ │ │ │ + bl 72c714 │ │ │ │ b.n 2c13e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r0, r3, #24 │ │ │ │ - bl 72c47c │ │ │ │ + bl 72c48c │ │ │ │ b.n 2c12a4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c13c2 │ │ │ │ movs r4, #0 │ │ │ │ b.n 2c13c2 │ │ │ │ @@ -155419,21 +155418,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r6, #1 │ │ │ │ str r7, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1558 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1f80048 │ │ │ │ + @ instruction: 0xf2100048 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bics.w r0, lr, #13107200 @ 0xc80000 │ │ │ │ - ldr r6, [r6, #4] │ │ │ │ + orrs.w r0, r6, #13107200 @ 0xc80000 │ │ │ │ + ldr r6, [r1, #8] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - @ instruction: 0xf2fa0048 │ │ │ │ + @ instruction: 0xf3120048 │ │ │ │ str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c14a0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155442,42 +155441,42 @@ │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2c1524 ) │ │ │ │ add r4, pc │ │ │ │ cbnz r3, 2c1518 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #100] @ (2c1528 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r4, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2c152c ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ add.w r1, r6, #16 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ blx r3 │ │ │ │ mov r5, r0 │ │ │ │ subs r4, r1, #0 │ │ │ │ bge.n 2c1504 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ negs r5, r0 │ │ │ │ asrs r4, r5, #31 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -155485,15 +155484,15 @@ │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2c1508 │ │ │ │ nop │ │ │ │ str r4, [sp, #608] @ 0x260 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c15fc ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s32 q8, q2, q4 │ │ │ │ + vhadd.s q8, q6, q4 │ │ │ │ │ │ │ │ 002c1530 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, r3 │ │ │ │ @@ -155510,44 +155509,44 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, pc} │ │ │ │ mov r6, ip │ │ │ │ ldr.w fp, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #68] @ (2c15b4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r4, r2] │ │ │ │ ldr r2, [pc, #64] @ (2c15b8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr.w r4, [fp, #12] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, fp, #16 │ │ │ │ ldr r4, [r4, #88] @ 0x58 │ │ │ │ blx r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, fp, lr} │ │ │ │ - b.w 72c0f8 │ │ │ │ + b.w 72c108 │ │ │ │ nop │ │ │ │ str r4, [sp, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1688 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 11, cr0, cr10, cr8, {2} │ │ │ │ + cdp 0, 13, cr0, cr2, cr8, {2} │ │ │ │ │ │ │ │ 002c15bc : │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ ldr r2, [pc, #108] @ (2c162c ) │ │ │ │ add r2, pc │ │ │ │ cbz r3, 2c15d2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -155560,43 +155559,43 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (2c1630 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [r2, r0] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #52] @ (2c1634 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ blx r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72c0f8 │ │ │ │ + b.w 72c108 │ │ │ │ str r3, [sp, #560] @ 0x230 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1704 ) │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 3, cr0, cr6, cr8, {2} │ │ │ │ + cdp 0, 4, cr0, cr14, cr8, {2} │ │ │ │ │ │ │ │ 002c1638 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r1 │ │ │ │ @@ -155631,42 +155630,42 @@ │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c175a │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #232] @ (2c1788 ) │ │ │ │ ldr r2, [pc, #232] @ (2c178c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c1714 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c174e │ │ │ │ ldr r2, [pc, #160] @ (2c1790 ) │ │ │ │ ldr r3, [pc, #140] @ (2c1780 ) │ │ │ │ add r2, pc │ │ │ │ @@ -155698,25 +155697,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2c1766 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2bb9d0 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c16ee │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c16ee │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c169a │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2c173e │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c16ee │ │ │ │ @@ -155726,15 +155725,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c185c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r0, #288] @ 0x120 │ │ │ │ + stc 0, cr0, [r8, #288]! @ 0x120 │ │ │ │ str r2, [sp, #360] @ 0x168 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c1794 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -155747,38 +155746,38 @@ │ │ │ │ bne.n 2c187a │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2c184e │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #196] @ (2c1884 ) │ │ │ │ ldr r2, [pc, #196] @ (2c1888 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r2, r5, #16 │ │ │ │ add.w r1, r5, #8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2c1826 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c185a │ │ │ │ ldr r3, [pc, #136] @ (2c188c ) │ │ │ │ ldr r2, [pc, #136] @ (2c1890 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -155793,15 +155792,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1866 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c1802 │ │ │ │ negs r0, r5 │ │ │ │ add sp, #12 │ │ │ │ @@ -155809,34 +155808,34 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c17ba │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c1802 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c1836 │ │ │ │ mov r0, r6 │ │ │ │ bl 2bbcc8 │ │ │ │ b.n 2c1816 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2c1818 │ │ │ │ str r1, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1958 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r0], #-288 @ 0xfffffee0 │ │ │ │ + stc 0, cr0, [r8], {72} @ 0x48 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1894 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -155847,40 +155846,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2c192c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c1926 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #120] @ (2c1930 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2c1934 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c18f2 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ cbnz r4, 2c1912 │ │ │ │ ldr r3, [pc, #60] @ (2c1938 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -155892,26 +155891,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2c18f8 │ │ │ │ ldr r0, [pc, #28] @ (2c193c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2c1902 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1902 │ │ │ │ str r0, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1a04 ) │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r0, r8, lsl #1 │ │ │ │ + @ instruction: 0xeb880048 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfaca0048 │ │ │ │ + @ instruction: 0xfae20048 │ │ │ │ │ │ │ │ 002c1940 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -155926,51 +155925,51 @@ │ │ │ │ beq.n 2c19dc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r1 │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c19f0 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #176] @ (2c1a28 ) │ │ │ │ ldr r2, [pc, #180] @ (2c1a2c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r5, [r4, #32] │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 2c19c8 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ lsls r3, r2, #30 │ │ │ │ bmi.n 2c19fc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ negs r5, r5 │ │ │ │ lsls r3, r2, #30 │ │ │ │ bpl.n 2c19b6 │ │ │ │ b.n 2c19fc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -155978,19 +155977,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c1970 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -155998,15 +155997,15 @@ │ │ │ │ mvn.w r5, #3 │ │ │ │ b.n 2c19b6 │ │ │ │ nop │ │ │ │ ldrh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1afc ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaba0048 │ │ │ │ + @ instruction: 0xead20048 │ │ │ │ │ │ │ │ 002c1a30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -156017,58 +156016,58 @@ │ │ │ │ bne.n 2c1adc │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c1ab2 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #140] @ (2c1ae8 ) │ │ │ │ ldr r2, [pc, #140] @ (2c1aec ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1a98 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1abe │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c1a56 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -156076,15 +156075,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1aa2 │ │ │ │ nop │ │ │ │ ldrh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1bbc ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r4, #288] @ 0x120 │ │ │ │ + strd r0, r0, [ip, #288]! @ 0x120 │ │ │ │ │ │ │ │ 002c1af0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -156094,48 +156093,48 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c1b90 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #128] @ (2c1b9c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #124] @ (2c1ba0 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r7, #16 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ blx r6 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 2c1b68 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r6, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ cmp r6, #95 @ 0x5f │ │ │ │ it ne │ │ │ │ negne r6, r6 │ │ │ │ bne.n 2c1b56 │ │ │ │ mov r2, r8 │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -156148,15 +156147,15 @@ │ │ │ │ mvn.w r6, #3 │ │ │ │ b.n 2c1b56 │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1c70 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmdb lr, {r3, r6} │ │ │ │ + stmdb r6!, {r3, r6} │ │ │ │ │ │ │ │ 002c1ba4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -156168,41 +156167,41 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 2c1c78 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #208] @ (2c1ca4 ) │ │ │ │ ldr r2, [pc, #208] @ (2c1ca8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r1, r5, #8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r5, [sp, #4] │ │ │ │ blx r5 │ │ │ │ adds r0, #1 │ │ │ │ beq.n 2c1c4e │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c1c42 │ │ │ │ ldr r3, [pc, #140] @ (2c1cac ) │ │ │ │ ldr r2, [pc, #144] @ (2c1cb0 ) │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -156217,19 +156216,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c1c1c │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r5, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1c84 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2c1c1c │ │ │ │ negs r0, r5 │ │ │ │ add sp, #8 │ │ │ │ @@ -156237,31 +156236,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c1bce │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c1c5e │ │ │ │ mov r0, r6 │ │ │ │ bl 2bbcc8 │ │ │ │ b.n 2c1c30 │ │ │ │ mvn.w r0, #3 │ │ │ │ b.n 2c1c32 │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1d78 ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe85c0048 │ │ │ │ + ldrd r0, r0, [r4], #-288 @ 0x120 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ ... │ │ │ │ │ │ │ │ 002c1cb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -156304,29 +156303,29 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ lsls r1, r2, #30 │ │ │ │ ubfx r3, r3, #0, #12 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bmi.n 2c1e28 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #336] @ (2c1e80 ) │ │ │ │ ldr r2, [pc, #340] @ (2c1e84 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov fp, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, fp │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str.w sl, [sp] │ │ │ │ add.w sl, r8, #16 │ │ │ │ str.w sl, [sp, #4] │ │ │ │ add.w fp, r8, #8 │ │ │ │ add.w r8, r4, #16 │ │ │ │ mov r1, fp │ │ │ │ @@ -156337,15 +156336,15 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ blx r7 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c1de0 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ rsb r9, r3, #0 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c1dce │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 2c1da8 │ │ │ │ ldr r3, [pc, #240] @ (2c1e88 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ @@ -156371,15 +156370,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 2c1d94 │ │ │ │ b.n 2c1da8 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2bb9c4 │ │ │ │ ldr.w r2, [r9, #4] │ │ │ │ add r3, sp, #24 │ │ │ │ @@ -156406,29 +156405,29 @@ │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2bb9d0 │ │ │ │ b.n 2c1d84 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72cb0c │ │ │ │ + bl 72cb1c │ │ │ │ b.n 2c1d28 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 2bb9d0 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2c1da8 │ │ │ │ add.w r0, r4, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c1da8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 2bbcc8 │ │ │ │ b.n 2c1da8 │ │ │ │ mov r0, fp │ │ │ │ add r1, sp, #24 │ │ │ │ bl 2bbc48 │ │ │ │ @@ -156440,15 +156439,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #34] @ 0x22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c1f54 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c1c8c │ │ │ │ + b.n 2c1cbc │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #28] │ │ │ │ lsls r2, r6, #1 │ │ │ │ @@ -156462,40 +156461,40 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #132] @ (2c1f2c ) │ │ │ │ add r5, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c1f26 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #120] @ (2c1f30 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #112] @ (2c1f34 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1ef2 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ cbnz r4, 2c1f12 │ │ │ │ ldr r3, [pc, #60] @ (2c1f38 ) │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -156507,27 +156506,27 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #9 │ │ │ │ bne.n 2c1ef8 │ │ │ │ ldr r0, [pc, #28] @ (2c1f3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2c1f02 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1f02 │ │ │ │ ldrh r4, [r4, #20] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2004 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c1a18 │ │ │ │ + b.n 2c1a48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4fe0048 │ │ │ │ + adds.w r0, r6, #13107200 @ 0xc80000 │ │ │ │ │ │ │ │ 002c1f40 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -156535,56 +156534,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2c1fc0 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2c1fb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #92] @ (2c1fc4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2c1fc8 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #120] @ 0x78 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c1fa4 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c1fa8 │ │ │ │ nop │ │ │ │ ldrh r0, [r7, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2098 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c1954 │ │ │ │ + b.n 2c1984 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c1fcc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156597,74 +156596,74 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r3 │ │ │ │ mov r8, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c205a │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #148] @ (2c2090 ) │ │ │ │ ldr r2, [pc, #148] @ (2c2094 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ add.w r1, r4, #8 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add.w r2, r8, #8 │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c203e │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2066 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c1ff6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2048 │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2164 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c1900 │ │ │ │ + b.n 2c1930 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2098 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -156677,57 +156676,57 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #1 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ bl 4315c0 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #100] @ (2c2130 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r6 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ ldr r2, [pc, #96] @ (2c2134 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2110 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2114 │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2204 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c27f8 │ │ │ │ + b.n 2c2828 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2138 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -156740,57 +156739,57 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [r5, #36] @ 0x24 │ │ │ │ bl 4315c0 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #100] @ (2c21d0 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (2c21d4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldrd r1, r2, [sp, #48] @ 0x30 │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr r4, [r0, #92] @ 0x5c │ │ │ │ add.w r1, r7, #16 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c21b0 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c21b4 │ │ │ │ strh r6, [r7, #62] @ 0x3e │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c22a4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2758 │ │ │ │ + b.n 2c2788 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c21d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -156802,30 +156801,30 @@ │ │ │ │ bne.n 2c22ca │ │ │ │ ldr r6, [r0, #16] │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c22ae │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #204] @ (2c22d4 ) │ │ │ │ ldr r2, [pc, #208] @ (2c22d8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov.w r7, #4096 @ 0x1000 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ blx 25bae0 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r6, #16 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -156836,15 +156835,15 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ blt.n 2c2272 │ │ │ │ cmp r7, r4 │ │ │ │ beq.n 2c22ba │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c228e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -156853,47 +156852,47 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5, #0] │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c2260 │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add.w r0, r6, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c2200 │ │ │ │ lsls r7, r7, #1 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r7 │ │ │ │ blx 25bae0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2c2236 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2260 │ │ │ │ strh r6, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c23a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2728 │ │ │ │ + b.n 2c2758 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c22dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156905,58 +156904,58 @@ │ │ │ │ bne.n 2c2388 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c235e │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #140] @ (2c2394 ) │ │ │ │ ldr r2, [pc, #140] @ (2c2398 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2344 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c236a │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c2302 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -156964,15 +156963,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c234e │ │ │ │ nop │ │ │ │ strh r4, [r3, #50] @ 0x32 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2468 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c25ec │ │ │ │ + b.n 2c261c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c239c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -156999,41 +156998,41 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ bl 2bb9a4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r2, [sp, #16] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c245a │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #152] @ (2c2488 ) │ │ │ │ ldr r2, [pc, #152] @ (2c248c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c242c │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2466 │ │ │ │ ldr r2, [pc, #88] @ (2c2490 ) │ │ │ │ ldr r3, [pc, #72] @ (2c2484 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157047,32 +157046,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c23ea │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c2436 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2436 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r2, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ strh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #208] @ (2c255c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2c2510 │ │ │ │ + b.n 2c2540 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r2, [r2, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c2494 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157086,58 +157085,58 @@ │ │ │ │ bne.n 2c2540 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2516 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #140] @ (2c254c ) │ │ │ │ ldr r2, [pc, #140] @ (2c2550 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c24fc │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2522 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c24ba │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157145,15 +157144,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2506 │ │ │ │ nop │ │ │ │ strh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2620 ) │ │ │ │ movs r0, r0 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2554 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157162,56 +157161,56 @@ │ │ │ │ ldr r6, [pc, #108] @ (2c25d4 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2c25cc │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #92] @ (2c25d8 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r6, r2] │ │ │ │ ldr r2, [pc, #88] @ (2c25dc ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r7 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ ldr r4, [r5, #36] @ 0x24 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c25b8 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c25bc │ │ │ │ nop │ │ │ │ strh r4, [r4, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c26ac ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #176 @ 0xb0 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c25e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -157240,41 +157239,41 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c26a4 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #152] @ (2c26d4 ) │ │ │ │ ldr r2, [pc, #156] @ (2c26d8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2676 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c26b0 │ │ │ │ ldr r2, [pc, #88] @ (2c26dc ) │ │ │ │ ldr r3, [pc, #72] @ (2c26cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -157288,33 +157287,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c2634 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c2680 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2680 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ strh r6, [r2, #26] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r1, #26] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c27a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2c26c8 │ │ │ │ + udf #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r0, [r1, #22] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c26e0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157330,59 +157329,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r6 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c276c │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #144] @ (2c27a4 ) │ │ │ │ ldr r2, [pc, #148] @ (2c27a8 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2750 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2778 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c270c │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157390,15 +157389,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c275a │ │ │ │ nop │ │ │ │ strh r4, [r2, #18] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2878 ) │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2c27e8 │ │ │ │ + ble.n 2c2818 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c27ac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -157407,57 +157406,57 @@ │ │ │ │ ldr r6, [pc, #116] @ (2c2838 ) │ │ │ │ add r6, pc │ │ │ │ cbnz r7, 2c2830 │ │ │ │ mov r4, r2 │ │ │ │ ldr.w r9, [r0, #16] │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #100] @ (2c283c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2c2840 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ add.w r0, r9, #16 │ │ │ │ ldr.w r1, [r2], #16 │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c281a │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c281e │ │ │ │ nop │ │ │ │ strh r2, [r1, #12] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2910 ) │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2c28e8 │ │ │ │ + bgt.n 2c2918 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2844 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -157494,42 +157493,42 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrd r2, r3, [sp, #88] @ 0x58 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c296e │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #232] @ (2c299c ) │ │ │ │ ldr r2, [pc, #232] @ (2c29a0 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r7, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add.w r7, r9, #8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r2, #28] │ │ │ │ ldr.w r2, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c2928 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2962 │ │ │ │ ldr r2, [pc, #160] @ (2c29a4 ) │ │ │ │ ldr r3, [pc, #140] @ (2c2994 ) │ │ │ │ add r2, pc │ │ │ │ @@ -157561,25 +157560,25 @@ │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2c297a │ │ │ │ add r0, sp, #8 │ │ │ │ bl 2bb9d0 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c2902 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c2902 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c28ae │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2c2952 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2902 │ │ │ │ @@ -157589,15 +157588,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r5, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2a70 ) │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2c2a9c │ │ │ │ + blt.n 2c28cc │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh r6, [r0, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c29a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -157610,57 +157609,57 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c2a50 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2a26 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #136] @ (2c2a5c ) │ │ │ │ ldr r2, [pc, #140] @ (2c2a60 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r3, [r3, #40] @ 0x28 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2a0c │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2a32 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c29cc │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157668,15 +157667,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2a16 │ │ │ │ nop │ │ │ │ ldrb r0, [r2, #30] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2b30 ) │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2c2b20 │ │ │ │ + bge.n 2c2b50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2a64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157689,59 +157688,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2af0 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #148] @ (2c2b28 ) │ │ │ │ ldr r2, [pc, #148] @ (2c2b2c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r4, [r0, #152] @ 0x98 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2ad4 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2afc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c2a8e │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -157749,15 +157748,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2ade │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #27] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2bfc ) │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2c2a68 │ │ │ │ + bls.n 2c2a98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2b30 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157766,55 +157765,55 @@ │ │ │ │ ldr r6, [pc, #104] @ (2c2bac ) │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2c2ba6 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #88] @ (2c2bb0 ) │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #80] @ (2c2bb4 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2b92 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2b96 │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2c84 ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2c2b5c │ │ │ │ + bhi.n 2c2b8c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2bb8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -157824,29 +157823,29 @@ │ │ │ │ add r7, pc │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c2c3e │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #100] @ (2c2c48 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #92] @ (2c2c4c ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r4, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ @@ -157854,29 +157853,29 @@ │ │ │ │ ldr.w r4, [r4, #148] @ 0x94 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2c28 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2c2c │ │ │ │ ldrb r6, [r7, #21] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2d1c ) │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2c2cdc │ │ │ │ + bhi.n 2c2d0c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2c50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -157913,43 +157912,43 @@ │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr.w r2, [r7, #152] @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r2, #511 @ 0x1ff │ │ │ │ str r2, [sp, #32] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2d7c │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #232] @ (2c2da8 ) │ │ │ │ ldr r2, [pc, #232] @ (2c2dac ) │ │ │ │ mov r1, r0 │ │ │ │ adds r7, #8 │ │ │ │ add r2, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r9, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r9 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ mov r2, r7 │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr r4, [r3, #44] @ 0x2c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ blx r4 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2c2d36 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ negs r4, r4 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2d70 │ │ │ │ ldr r2, [pc, #156] @ (2c2db0 ) │ │ │ │ ldr r3, [pc, #140] @ (2c2da0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -157981,25 +157980,25 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt.n 2c2d88 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 2bb9d0 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 2c2d10 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ b.n 2c2d10 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c2cba │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ b.n 2c2d60 │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2d10 │ │ │ │ @@ -158008,15 +158007,15 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r3, #19] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2e7c ) │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 2c2e8c │ │ │ │ + bvc.n 2c2cbc │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r7, #16] │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c2db4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -158045,42 +158044,42 @@ │ │ │ │ mov r9, r3 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2c2e80 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r2, [pc, #132] @ (2c2e8c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [pc, #124] @ (2c2e90 ) │ │ │ │ add r2, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add.w r0, r4, #16 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r4, [r5, #144] @ 0x90 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2e48 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158099,36 +158098,36 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2de2 │ │ │ │ nop │ │ │ │ ldrb r0, [r0, #14] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c2f60 ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2c2ed4 │ │ │ │ + bvs.n 2c2f04 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.w 72c0a0 │ │ │ │ + b.w 72c0b0 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 72c0a0 │ │ │ │ + bl 72c0b0 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ │ │ │ │ 002c2eb8 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #12] @ (2c2ec8 ) │ │ │ │ ldr r0, [pc, #12] @ (2c2ecc ) │ │ │ │ mov r1, r3 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - b.w 72d57c │ │ │ │ + b.w 72d58c │ │ │ │ @ instruction: 0xffd1ffff │ │ │ │ @ instruction: 0xffd3ffff │ │ │ │ │ │ │ │ 002c2ed0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -158142,59 +158141,59 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c2f5c │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #148] @ (2c2f94 ) │ │ │ │ ldr r2, [pc, #148] @ (2c2f98 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r4, [r0, #132] @ 0x84 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c2f40 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c2f68 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c2efa │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158202,15 +158201,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c2f4a │ │ │ │ nop │ │ │ │ ldrb r6, [r4, #9] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c3068 ) │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 2c2ffc │ │ │ │ + bpl.n 2c302c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c2f9c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -158223,61 +158222,61 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c302c │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #152] @ (2c3064 ) │ │ │ │ ldr r2, [pc, #152] @ (2c3068 ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr.w r4, [r0, #128] @ 0x80 │ │ │ │ add.w r0, r5, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c3010 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c3038 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c2fc6 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158285,15 +158284,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c301a │ │ │ │ nop │ │ │ │ ldrb r2, [r3, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c3138 ) │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2c3134 │ │ │ │ + bmi.n 2c3164 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c306c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -158306,29 +158305,29 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r8, r3 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c3100 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #156] @ (2c3138 ) │ │ │ │ ldr r2, [pc, #156] @ (2c313c ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #12] │ │ │ │ add.w r0, r5, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ @@ -158337,32 +158336,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c30e4 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c310c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c3096 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -158370,15 +158369,15 @@ │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c30ee │ │ │ │ nop │ │ │ │ ldrb r2, [r1, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c320c ) │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2c3068 │ │ │ │ + bcc.n 2c3098 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c3140 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158390,73 +158389,73 @@ │ │ │ │ bne.n 2c31ee │ │ │ │ ldr r5, [r0, #16] │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bmi.n 2c31c4 │ │ │ │ - bl 72d098 │ │ │ │ + bl 72d0a8 │ │ │ │ ldr r3, [pc, #140] @ (2c31f8 ) │ │ │ │ ldr r2, [pc, #140] @ (2c31fc ) │ │ │ │ mov r1, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72abcc │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72abdc │ │ │ │ + bl 72c108 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add.w r0, r5, #16 │ │ │ │ ldr.w r3, [r3, #140] @ 0x8c │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 2c31aa │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r4, [r0, #0] │ │ │ │ negs r4, r4 │ │ │ │ - bl 72c0f8 │ │ │ │ + bl 72c108 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 2c31d0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72c958 │ │ │ │ + bl 72c968 │ │ │ │ b.n 2c3166 │ │ │ │ add.w r0, r5, #4160 @ 0x1040 │ │ │ │ adds r0, #4 │ │ │ │ - bl 72ca34 │ │ │ │ + bl 72ca44 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn.w r4, #3 │ │ │ │ b.n 2c31b4 │ │ │ │ strb r0, [r7, #31] │ │ │ │ lsls r2, r6, #1 │ │ │ │ ldr r7, [pc, #208] @ (2c32cc ) │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2c3188 │ │ │ │ + bcs.n 2c31b8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c3200 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158480,15 +158479,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - b.n 2c36c0 │ │ │ │ + b.n 2c36f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c324c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -158512,15 +158511,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 2c366c │ │ │ │ + b.n 2c369c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c3298 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -158540,15 +158539,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ - b.n 2c3620 │ │ │ │ + b.n 2c3650 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c32dc : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158574,15 +158573,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - b.n 2c35e0 │ │ │ │ + b.n 2c3610 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c332c : │ │ │ │ b.w 25ade8 │ │ │ │ │ │ │ │ 002c3330 : │ │ │ │ bx lr │ │ │ │ @@ -158590,72 +158589,72 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2c3358 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r5, pc, #464 @ (adr r5, 2c352c ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002c335c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #84] @ (2c33c4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #80] @ (2c33c8 ) │ │ │ │ ldr r2, [pc, #80] @ (2c33cc ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2c33ae │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #60] @ (2c33d0 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r5, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - b.n 2c35ec │ │ │ │ + b.n 2c361c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2c3598 │ │ │ │ + b.n 2c35c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2c35e8 │ │ │ │ + b.n 2c3618 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c33d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -158673,60 +158672,60 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r5, [pc, #120] @ (2c347c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ cbz r3, 2c3458 │ │ │ │ ldr r6, [pc, #92] @ (2c3480 ) │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w ip, r8, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ add r6, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [r0, #52] @ 0x34 │ │ │ │ add.w ip, r8, #80 @ 0x50 │ │ │ │ movs r3, #46 @ 0x2e │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ cbz r5, 2c3458 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, fp │ │ │ │ blx r5 │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2c33fe │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r4, [sp, #536] @ 0x218 │ │ │ │ + ldr r4, [sp, #632] @ 0x278 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [pc, #1008] @ (2c3868 ) │ │ │ │ + ldr r2, [pc, #80] @ (2c34c8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r4, [r2, r4] │ │ │ │ + ldrsh r4, [r5, r4] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - b.n 2c35ec │ │ │ │ + b.n 2c361c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2c35d8 │ │ │ │ + b.n 2c3608 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r3, [r1, #0] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -158903,25 +158902,25 @@ │ │ │ │ movw r2, #1565 @ 0x61d │ │ │ │ ldr r1, [pc, #28] @ (2c3668 ) │ │ │ │ ldr r0, [pc, #28] @ (2c366c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r2, [sp, #664] @ 0x298 │ │ │ │ + ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #196 @ 0xc4 │ │ │ │ + udf #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #214 @ 0xd6 │ │ │ │ + udf #238 @ 0xee │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #584] @ 0x248 │ │ │ │ + ldr r2, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #176 @ 0xb0 │ │ │ │ + udf #200 @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #206 @ 0xce │ │ │ │ + udf #230 @ 0xe6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -158948,21 +158947,21 @@ │ │ │ │ ldr r1, [pc, #20] @ (2c36cc ) │ │ │ │ ldr r0, [pc, #24] @ (2c36d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #12 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #160] @ 0xa0 │ │ │ │ + ldr r2, [sp, #256] @ 0x100 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - udf #70 @ 0x46 │ │ │ │ + udf #94 @ 0x5e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - udf #110 @ 0x6e │ │ │ │ + udf #134 @ 0x86 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ @@ -159082,23 +159081,23 @@ │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ strb r4, [r3, #9] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #112] @ 0x70 │ │ │ │ + str r6, [r6, #112] @ 0x70 │ │ │ │ lsls r1, r1, #1 │ │ │ │ strb r2, [r1, #6] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #864] @ 0x360 │ │ │ │ + ldr r0, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 2c3818 │ │ │ │ + ble.n 2c3848 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ble.n 2c38ac │ │ │ │ + ble.n 2c38dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4084] @ 0xff4 │ │ │ │ ldr.w ip, [pc, #76] @ 2c3890 │ │ │ │ @@ -159133,15 +159132,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r0, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r4, r3 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ strb r6, [r4, #3] │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -159207,19 +159206,19 @@ │ │ │ │ nop │ │ │ │ strb r2, [r2, #2] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #1] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #736] @ 0x2e0 │ │ │ │ + str r7, [sp, #832] @ 0x340 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bgt.n 2c39dc │ │ │ │ + bgt.n 2c3a0c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blt.n 2c38f8 │ │ │ │ + blt.n 2c3928 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #232] @ (2c3a50 ) │ │ │ │ @@ -159966,19 +159965,19 @@ │ │ │ │ nop │ │ │ │ ldr r2, [r1, #12] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r6, [r7, #60] @ 0x3c │ │ │ │ + ldrh r6, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 2c40fc │ │ │ │ + bcc.n 2c412c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bmi.n 2c41f8 │ │ │ │ + bmi.n 2c4228 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c4148 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -160015,19 +160014,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ lsrs r0, r5, #16 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - ldrh r0, [r0, #58] @ 0x3a │ │ │ │ + ldrh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bcc.n 2c4274 │ │ │ │ + bcc.n 2c42a4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2c41a8 │ │ │ │ + bmi.n 2c41d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c41bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -160048,15 +160047,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsrs r0, r6, #14 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - bl 5b81fe │ │ │ │ + bl 5b81fe │ │ │ │ │ │ │ │ 002c4200 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #336] @ (2c4364 ) │ │ │ │ @@ -160189,17 +160188,17 @@ │ │ │ │ blx 259290 │ │ │ │ str r4, [r6, #112] @ 0x70 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r5, #104] @ 0x68 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r0, [r1, #44] @ 0x2c │ │ │ │ + ldrh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bne.n 2c42c0 │ │ │ │ + bne.n 2c42f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r1 │ │ │ │ @@ -161070,15 +161069,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsls r6, r2, #5 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - cmp r7, #38 @ 0x26 │ │ │ │ + cmp r7, #62 @ 0x3e │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c4c74 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161117,19 +161116,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r2, r5, #3 │ │ │ │ lsls r2, r0, #2 │ │ │ │ - strh r2, [r2, #32] │ │ │ │ + strh r2, [r5, #32] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldmia r0!, {r4, r5} │ │ │ │ + ldmia r0!, {r3, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r2, r4, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c4cec : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -161932,15 +161931,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ nop │ │ │ │ ldrsh.w r0, [ip, r1] │ │ │ │ - movs r7, #14 │ │ │ │ + movs r7, #38 @ 0x26 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c5480 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -161971,15 +161970,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ str??.w r0, [r2, #129] @ 0x81 │ │ │ │ - movs r6, #180 @ 0xb4 │ │ │ │ + movs r6, #204 @ 0xcc │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c54e0 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -162015,15 +162014,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ strb.w r0, [r2, #129] @ 0x81 │ │ │ │ - movs r6, #82 @ 0x52 │ │ │ │ + movs r6, #106 @ 0x6a │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c554c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162064,15 +162063,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb.w r0, [r0, r1] │ │ │ │ - movs r5, #226 @ 0xe2 │ │ │ │ + movs r5, #250 @ 0xfa │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c55c4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162116,15 +162115,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf7980081 │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c5644 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162171,15 +162170,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf7180081 │ │ │ │ - movs r4, #234 @ 0xea │ │ │ │ + movs r5, #2 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c56cc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162229,15 +162228,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0xf6900081 │ │ │ │ - movs r4, #98 @ 0x62 │ │ │ │ + movs r4, #122 @ 0x7a │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c575c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -162525,23 +162524,23 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ str r0, [r2, r7] │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ rsbs r0, r0, #4227072 @ 0x408000 │ │ │ │ - movs r1, #108 @ 0x6c │ │ │ │ + movs r1, #132 @ 0x84 │ │ │ │ lsls r0, r2, #1 │ │ │ │ ldr r7, [pc, #144] @ (2c5b0c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r4, [r0, #26] │ │ │ │ + strb r4, [r3, #26] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - hlt 0x0022 │ │ │ │ + hlt 0x003a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbnz r2, 2c5adc │ │ │ │ + cbnz r2, 2c5ae2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c5a88 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -162785,19 +162784,19 @@ │ │ │ │ ldr r5, [pc, #288] @ (2c5e4c ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adcs.w r0, r2, #129 @ 0x81 │ │ │ │ ldr r4, [pc, #408] @ (2c5ed0 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r6, [r0, #15] │ │ │ │ + strb r6, [r3, #15] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - @ instruction: 0xb7e4 │ │ │ │ + @ instruction: 0xb7fc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb8ac │ │ │ │ + @ instruction: 0xb8c4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c5d44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -162975,19 +162974,19 @@ │ │ │ │ ldr r2, [pc, #872] @ (2c6288 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cdp 0, 15, cr0, cr6, cr1, {4} │ │ │ │ ldr r2, [pc, #440] @ (2c60e4 ) │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strb r0, [r2, #7] │ │ │ │ + strb r0, [r5, #7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - push {r1, r2, r3, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb606 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xb6c6 │ │ │ │ + @ instruction: 0xb6de │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c5f38 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -163353,23 +163352,23 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bx r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adc.w r0, lr, r1, lsl #2 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r4, r4 │ │ │ │ lsls r0, r2, #1 │ │ │ │ mov ip, sl │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r6, [r6, #96] @ 0x60 │ │ │ │ + ldr r6, [r1, #100] @ 0x64 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - sxtb r4, r2 │ │ │ │ + sxtb r4, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cbz r0, 2c6326 │ │ │ │ + cbz r0, 2c632c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c62d8 : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -163697,15 +163696,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ mvns r4, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xe8140081 │ │ │ │ - asrs r6, r7, #22 │ │ │ │ + asrs r6, r2, #23 │ │ │ │ lsls r0, r2, #1 │ │ │ │ muls r2, r6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c6618 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -163901,15 +163900,15 @@ │ │ │ │ nop │ │ │ │ rors r2, r3 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c63e8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r4, r7, #14 │ │ │ │ + asrs r4, r2, #15 │ │ │ │ lsls r0, r2, #1 │ │ │ │ adcs r2, r7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c6810 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -163987,15 +163986,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ asrs r2, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c6354 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r6, r1, #11 │ │ │ │ + asrs r6, r4, #11 │ │ │ │ lsls r0, r2, #1 │ │ │ │ lsls r4, r4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c68e4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -164038,15 +164037,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ b.n 2c6250 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r4, r6, #8 │ │ │ │ + asrs r4, r1, #9 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c6958 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -164087,15 +164086,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ b.n 2c61dc │ │ │ │ lsls r1, r0, #2 │ │ │ │ - asrs r0, r0, #7 │ │ │ │ + asrs r0, r3, #7 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c69cc : │ │ │ │ push {r0, r1, r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -164208,19 +164207,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #224 @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ b.n 2c70ac │ │ │ │ lsls r1, r0, #2 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r2, sp, #160 @ 0xa0 │ │ │ │ + add r2, sp, #256 @ 0x100 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #112 @ 0x70 │ │ │ │ + add r3, sp, #208 @ 0xd0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c6af4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -164477,19 +164476,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2c6f98 │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r4, #34 @ 0x22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r1, #56] @ 0x38 │ │ │ │ + str r0, [r4, #56] @ 0x38 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r0, sp, #680 @ 0x2a8 │ │ │ │ + add r0, sp, #776 @ 0x308 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, pc, #640 @ (adr r7, 2c700c ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 2c706c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c6d8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -164708,19 +164707,19 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ udf #78 @ 0x4e │ │ │ │ lsls r1, r0, #2 │ │ │ │ subs r1, #200 @ 0xc8 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r0, [r5, #16] │ │ │ │ + str r0, [r0, #20] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r5, pc, #280 @ (adr r5, 2c70f4 ) │ │ │ │ + add r5, pc, #376 @ (adr r5, 2c7154 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, pc, #360 @ (adr r6, 2c7148 ) │ │ │ │ + add r6, pc, #456 @ (adr r6, 2c71a8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c6fe0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -165062,43 +165061,43 @@ │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bgt.n 2c72c8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ adds r6, #100 @ 0x64 │ │ │ │ lsls r2, r6, #1 │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + add r1, pc, #1008 @ (adr r1, 2c7790 ) │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + add r3, pc, #376 @ (adr r3, 2c751c ) │ │ │ │ + lsls r0, r1, #1 │ │ │ │ ldrb r6, [r0, r7] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #912 @ (adr r1, 2c7730 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 2c773c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #280 @ (adr r3, 2c74bc ) │ │ │ │ + add r3, pc, #216 @ (adr r3, 2c7488 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r6, [r5, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #816 @ (adr r1, 2c76dc ) │ │ │ │ + add r1, pc, #816 @ (adr r1, 2c76e8 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, pc, #120 @ (adr r3, 2c7428 ) │ │ │ │ + add r3, pc, #56 @ (adr r3, 2c73f4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r6, [r2, r6] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #720 @ (adr r1, 2c7688 ) │ │ │ │ + add r1, pc, #720 @ (adr r1, 2c7694 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #984 @ (adr r2, 2c7794 ) │ │ │ │ + add r2, pc, #920 @ (adr r2, 2c7760 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r6, [r7, r5] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r1, pc, #624 @ (adr r1, 2c7634 ) │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - add r2, pc, #824 @ (adr r2, 2c7700 ) │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r4, r5] │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - add r1, pc, #528 @ (adr r1, 2c75e0 ) │ │ │ │ + add r1, pc, #624 @ (adr r1, 2c7640 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r2, pc, #648 @ (adr r2, 2c765c ) │ │ │ │ + add r2, pc, #744 @ (adr r2, 2c76bc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c73d4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -165367,23 +165366,23 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2c75d8 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r0, r4, #21 │ │ │ │ + lsls r0, r7, #21 │ │ │ │ lsls r0, r2, #1 │ │ │ │ adds r3, #34 @ 0x22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrh r2, [r0, r2] │ │ │ │ + ldrh r2, [r3, r2] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r6, [sp, #640] @ 0x280 │ │ │ │ + ldr r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r0, pc, #72 @ (adr r0, 2c76d4 ) │ │ │ │ + add r0, pc, #168 @ (adr r0, 2c7734 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c768c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -165584,15 +165583,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ bpl.n 2c7918 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r2, r5, #12 │ │ │ │ + lsls r2, r0, #13 │ │ │ │ lsls r0, r2, #1 │ │ │ │ │ │ │ │ 002c789c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #115 @ 0x73 │ │ │ │ @@ -165746,23 +165745,23 @@ │ │ │ │ blx 259290 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #116 @ 0x74 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldrsb r2, [r3, r3] │ │ │ │ + ldrsb r2, [r6, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [sp, #544] @ 0x220 │ │ │ │ + ldr r4, [sp, #640] @ 0x280 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r3, [sp, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c7a3c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165782,15 +165781,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [sp, #312] @ 0x138 │ │ │ │ + ldr r4, [sp, #408] @ 0x198 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c7a84 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -165829,19 +165828,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (2c7afc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [sp, #104] @ 0x68 │ │ │ │ + ldr r2, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c7b00 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -166142,47 +166141,47 @@ │ │ │ │ blx 259290 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r5, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r2, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r2, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #280] @ 0x118 │ │ │ │ + ldr r2, [sp, #376] @ 0x178 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #848] @ 0x350 │ │ │ │ + ldr r1, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #872] @ 0x368 │ │ │ │ + ldr r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #400] @ 0x190 │ │ │ │ + ldr r1, [sp, #496] @ 0x1f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r1, [sp, #624] @ 0x270 │ │ │ │ + ldr r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r3, #182 @ 0xb6 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #120] @ 0x78 │ │ │ │ + ldr r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r6, r3] │ │ │ │ + strh r6, [r1, r4] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r7, [sp, #72] @ 0x48 │ │ │ │ + str r7, [sp, #168] @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r4, r3] │ │ │ │ + strh r2, [r7, r3] │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r1, [sp, #32] │ │ │ │ + ldr r1, [sp, #128] @ 0x80 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #992] @ 0x3e0 │ │ │ │ + str r7, [sp, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c7e64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -166267,17 +166266,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #196 @ 0xc4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r0, [sp, #656] @ 0x290 │ │ │ │ + ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c7f5c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166364,17 +166363,17 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #204 @ 0xcc │ │ │ │ lsls r2, r6, #1 │ │ │ │ - str r7, [sp, #720] @ 0x2d0 │ │ │ │ + str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #984] @ 0x3d8 │ │ │ │ + str r7, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c8054 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -166786,19 +166785,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ movs r5, #196 @ 0xc4 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #174 @ 0xae │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r4, [pc, #56] @ (2c8528 ) │ │ │ │ + ldr r4, [pc, #152] @ (2c8588 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [sp, #176] @ 0xb0 │ │ │ │ + str r0, [sp, #272] @ 0x110 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c84f8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -166903,23 +166902,23 @@ │ │ │ │ add.w r3, r3, #368 @ 0x170 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ movs r4, #52 @ 0x34 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #96] @ 0x60 │ │ │ │ + str r2, [sp, #192] @ 0xc0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r3, #122 @ 0x7a │ │ │ │ lsls r2, r6, #1 │ │ │ │ - ldr r2, [pc, #872] @ (2c8990 ) │ │ │ │ + ldr r2, [pc, #968] @ (2c89f0 ) │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r0, [r7, #54] @ 0x36 │ │ │ │ + ldrh r0, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r1, [sp, #376] @ 0x178 │ │ │ │ + str r1, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c8630 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -167196,15 +167195,15 @@ │ │ │ │ b.n 2c8864 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r2, #250 @ 0xfa │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #136] @ 0x88 │ │ │ │ + str r1, [sp, #232] @ 0xe8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, #220 @ 0xdc │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c8960 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -167223,25 +167222,25 @@ │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #516] @ (2c8ba4 ) │ │ │ │ ldr r2, [pc, #520] @ (2c8ba8 ) │ │ │ │ ldr r1, [pc, #520] @ (2c8bac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w fp, [r5, #176] @ 0xb0 │ │ │ │ ldr r3, [pc, #500] @ (2c8bb0 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r6, #4] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ @@ -167425,39 +167424,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r0, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - bx r7 │ │ │ │ + bx sl │ │ │ │ lsls r2, r3, #1 │ │ │ │ - bic.w r0, r0, #13041664 @ 0xc70000 │ │ │ │ - ldc2l 0, cr0, [lr, #312] @ 0x138 │ │ │ │ - ldrh r2, [r3, #46] @ 0x2e │ │ │ │ + bics.w r0, r8, #13041664 @ 0xc70000 │ │ │ │ + ldc2l 0, cr0, [r6, #312]! @ 0x138 │ │ │ │ + ldrh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, r4, #0 │ │ │ │ lsls r2, r6, #1 │ │ │ │ + cmp ip, r3 │ │ │ │ + lsls r2, r3, #1 │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ + lsls r0, r1, #1 │ │ │ │ + ldrh r0, [r6, #36] @ 0x24 │ │ │ │ + lsls r0, r1, #1 │ │ │ │ cmp ip, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, #36] @ 0x24 │ │ │ │ + ldrh r4, [r5, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, sp │ │ │ │ lsls r2, r3, #1 │ │ │ │ ldrh r2, [r1, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - cmp r4, sl │ │ │ │ - lsls r2, r3, #1 │ │ │ │ - ldrh r2, [r6, #10] │ │ │ │ - lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c8bdc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -168058,31 +168057,31 @@ │ │ │ │ add.w r3, r3, #412 @ 0x19c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ adds r4, r2, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r1, #18] │ │ │ │ + ldrh r6, [r4, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r6, #44] @ 0x2c │ │ │ │ + strh r4, [r1, #46] @ 0x2e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #88] @ 0x58 │ │ │ │ lsls r0, r2, #1 │ │ │ │ asrs r6, r1, #28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - subs r6, #62 @ 0x3e │ │ │ │ + subs r6, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, #18] │ │ │ │ + strh r4, [r6, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r0, #44] @ 0x2c │ │ │ │ + strh r2, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c92dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -168104,24 +168103,24 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [sp, #104] @ 0x68 │ │ │ │ strd r5, r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ - bl 5d56dc │ │ │ │ + bl 5d56ec │ │ │ │ ldr r3, [pc, #488] @ (2c950c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #488] @ (2c9510 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #69 @ 0x45 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #472] @ (2c9514 ) │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ add r3, pc │ │ │ │ str.w r5, [sp, #29] │ │ │ │ str.w r5, [sp, #37] @ 0x25 │ │ │ │ @@ -168155,15 +168154,15 @@ │ │ │ │ strb.w r5, [sp, #23] │ │ │ │ blx 25acb8 │ │ │ │ cmp.w r9, #1 │ │ │ │ bne.n 2c938e │ │ │ │ ldr r1, [pc, #368] @ (2c9518 ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2c94b2 │ │ │ │ movs r5, #0 │ │ │ │ mov.w ip, #6 │ │ │ │ mov fp, r5 │ │ │ │ str r7, [sp, #12] │ │ │ │ mov.w r9, #8 │ │ │ │ @@ -168254,25 +168253,25 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #120] @ (2c952c ) │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c93b4 │ │ │ │ ldr r1, [pc, #104] @ (2c9530 ) │ │ │ │ mov r0, fp │ │ │ │ mov fp, r5 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movt r5, #65236 @ 0xfed4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ mov.w ip, #7 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2c93bc │ │ │ │ ldr r3, [pc, #80] @ (2c9534 ) │ │ │ │ movw r2, #2402 @ 0x962 │ │ │ │ ldr r1, [pc, #80] @ (2c9538 ) │ │ │ │ add r3, pc │ │ │ │ @@ -168282,41 +168281,41 @@ │ │ │ │ blx 259290 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r3, #25 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #40] @ 0x28 │ │ │ │ + strh r4, [r1, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r3, r1] │ │ │ │ + ldrh r0, [r6, r1] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r2, [r2, #40] @ 0x28 │ │ │ │ + strh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r3, #40] @ 0x28 │ │ │ │ + strh r0, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r6, #36] @ 0x24 │ │ │ │ + strh r6, [r1, #38] @ 0x26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r1, #32] │ │ │ │ + strh r6, [r4, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r7, #16] │ │ │ │ + strh r4, [r2, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r0, #19 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - strh r2, [r6, #28] │ │ │ │ + strh r2, [r1, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r5, #28] │ │ │ │ + strh r0, [r0, #30] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r2, #0] │ │ │ │ + strh r4, [r5, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c953c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d11} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -168754,19 +168753,19 @@ │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ... │ │ │ │ @ instruction: 0xb80a │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldr r7, [sp, #148] @ 0x94 │ │ │ │ - vmlsl.u , d31, d6[0] │ │ │ │ + vqshlu.s64 , q7, #63 @ 0x3f │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r4, #11] │ │ │ │ + ldrb r4, [r7, #11] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r5, #25] │ │ │ │ + ldrb r2, [r0, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c9a44 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -169041,25 +169040,25 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #20 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #18] │ │ │ │ + ldrb r0, [r6, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cbz r4, 2c9d64 │ │ │ │ lsls r1, r0, #2 │ │ │ │ - svc 30 │ │ │ │ + svc 54 @ 0x36 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldrb r0, [r0, #18] │ │ │ │ + ldrb r0, [r3, #18] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r3, #17] │ │ │ │ + ldrb r6, [r6, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r7, #15] │ │ │ │ + ldrb r0, [r2, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r0, r6, #16 │ │ │ │ lsls r2, r6, #1 │ │ │ │ │ │ │ │ 002c9d6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -169233,25 +169232,25 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r1, #12 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsrs r6, r6, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r3, #164 @ 0xa4 │ │ │ │ + adds r3, #188 @ 0xbc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r2, [r6, #7] │ │ │ │ + ldrb r2, [r1, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r2, #8] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #146 @ 0x92 │ │ │ │ + adds r3, #170 @ 0xaa │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r4, #7] │ │ │ │ + ldrb r0, [r7, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002c9f48 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -169388,43 +169387,43 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r5, #7 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #5 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r2, #122 @ 0x7a │ │ │ │ + adds r2, #146 @ 0x92 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r1, #3] │ │ │ │ + ldrb r0, [r4, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r3, #6] │ │ │ │ + ldrb r4, [r6, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #102 @ 0x66 │ │ │ │ + adds r2, #126 @ 0x7e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r6, #2] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #82 @ 0x52 │ │ │ │ + adds r2, #106 @ 0x6a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r4, #2] │ │ │ │ + ldrb r0, [r7, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r5, #4] │ │ │ │ + ldrb r4, [r0, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #62 @ 0x3e │ │ │ │ + adds r2, #86 @ 0x56 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r4, [r1, #2] │ │ │ │ + ldrb r4, [r4, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r2, #4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, #42 @ 0x2a │ │ │ │ + adds r2, #66 @ 0x42 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r7, #1] │ │ │ │ + ldrb r0, [r2, #2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r3, #26] │ │ │ │ + strh r0, [r6, #26] │ │ │ │ lsls r1, r2, #1 │ │ │ │ │ │ │ │ 002ca0d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -169606,49 +169605,49 @@ │ │ │ │ nop │ │ │ │ lsrs r0, r3, #1 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r4, #29 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - adds r0, #148 @ 0x94 │ │ │ │ + adds r0, #172 @ 0xac │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r4, #27] │ │ │ │ + strb r2, [r7, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r0, #27] │ │ │ │ + strb r4, [r3, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r0, #31] │ │ │ │ + strb r4, [r3, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #96 @ 0x60 │ │ │ │ + adds r0, #120 @ 0x78 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r5, #26] │ │ │ │ + strb r6, [r0, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r0, #31] │ │ │ │ + strb r6, [r3, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #74 @ 0x4a │ │ │ │ + adds r0, #98 @ 0x62 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r6, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #52 @ 0x34 │ │ │ │ + adds r0, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #26] │ │ │ │ + strb r2, [r3, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, #30 │ │ │ │ + adds r0, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #25] │ │ │ │ + strb r4, [r0, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r4, [r2, #0] │ │ │ │ + ldrb r4, [r5, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ca2f0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -169768,46 +169767,46 @@ │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #24 │ │ │ │ lsls r2, r6, #1 │ │ │ │ lsls r6, r3, #22 │ │ │ │ lsls r2, r6, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r0, [r3, #20] │ │ │ │ + strb r0, [r6, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r0, #27] │ │ │ │ + strb r0, [r3, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #180 @ 0xb4 │ │ │ │ + cmp r6, #204 @ 0xcc │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r0, #20] │ │ │ │ + strb r2, [r3, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #158 @ 0x9e │ │ │ │ + cmp r6, #182 @ 0xb6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r0, [r7, #23] │ │ │ │ + strb r0, [r2, #24] │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #552] @ 0x228 │ │ │ │ lsls r2, r2, #3 │ │ │ │ asrs r0, r2 │ │ │ │ asrs r1, r0, #31 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ca46c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71f5a0 │ │ │ │ + b.w 71f5b0 │ │ │ │ str r2, [r1, #40] @ 0x28 │ │ │ │ lsls r2, r6, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -169841,15 +169840,15 @@ │ │ │ │ beq.n 2ca4de │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ - bl 6ea6e0 │ │ │ │ + bl 6ea6f0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ movs r0, #6 │ │ │ │ b.w 45f978 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ b.w 45f7b4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ cmp r3, #2 │ │ │ │ @@ -169883,29 +169882,29 @@ │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #48 @ (adr r3, 2ca5a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ adds r0, r5, r4 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2ca5a0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r1, r5 │ │ │ │ bic.w r0, r0, #4278190080 @ 0xff000000 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ @@ -169940,22 +169939,22 @@ │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r5, [r4, #-8]! │ │ │ │ - bl 706afc │ │ │ │ + bl 706b0c │ │ │ │ mov r3, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6f3c80 │ │ │ │ + bl 6f3c90 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708200 │ │ │ │ + bl 708210 │ │ │ │ ldr.w r3, [r8, #-8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ca8e8 │ │ │ │ ldrd r0, r2, [r3, #36] @ 0x24 │ │ │ │ clz r3, r2 │ │ │ │ subs r1, r0, r5 │ │ │ │ it ne │ │ │ │ @@ -170010,23 +170009,23 @@ │ │ │ │ add r2, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #296 @ 0x128 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, fp │ │ │ │ blx 25a004 │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r7 │ │ │ │ blx 25bcc8 │ │ │ │ ldr.w r0, [r8, #-8] │ │ │ │ - bl 6f39c4 │ │ │ │ + bl 6f39d4 │ │ │ │ ldr r2, [pc, #780] @ (2ca9dc ) │ │ │ │ ldr r3, [pc, #756] @ (2ca9c8 ) │ │ │ │ add.w r1, sp, #8192 @ 0x2000 │ │ │ │ add r2, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -170151,15 +170150,15 @@ │ │ │ │ ldr.w r1, [r9, #6] │ │ │ │ cmp sl, r1 │ │ │ │ beq.n 2ca836 │ │ │ │ ldr r0, [pc, #452] @ (2ca9f0 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w sl, [r9, #6] │ │ │ │ ldrb.w r2, [fp, #4] │ │ │ │ cbz r2, 2ca84a │ │ │ │ ldrb.w r2, [fp, #5] │ │ │ │ adds r3, #1 │ │ │ │ strb.w r2, [r9, #10] │ │ │ │ @@ -170213,30 +170212,30 @@ │ │ │ │ ldr r1, [pc, #292] @ (2ca9fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #265 @ 0x109 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r5, #0 │ │ │ │ mov r7, r5 │ │ │ │ b.n 2ca6ba │ │ │ │ ldr r3, [pc, #272] @ (2caa00 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #272] @ (2caa04 ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r1, [pc, #272] @ (2caa08 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2ca6ba │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ ldrd r7, r8, [sp, #20] │ │ │ │ blx 259938 │ │ │ │ ldr r3, [pc, #236] @ (2caa0c ) │ │ │ │ @@ -170246,28 +170245,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #232] @ (2caa14 ) │ │ │ │ add r1, pc │ │ │ │ strd r4, r0, [sp, #4] │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2ca6ba │ │ │ │ ldr.w r1, [fp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2ca892 │ │ │ │ ldrb.w r2, [fp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ca8a2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2ca8aa │ │ │ │ ldr r0, [pc, #196] @ (2caa18 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ b.n 2ca8aa │ │ │ │ ldr r3, [pc, #188] @ (2caa1c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 2ca74e │ │ │ │ @@ -170280,15 +170279,15 @@ │ │ │ │ ldr r3, [pc, #176] @ (2caa28 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #161 @ 0xa1 │ │ │ │ add r3, pc │ │ │ │ str.w sl, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2ca6ba │ │ │ │ movs r0, #2 │ │ │ │ str.w r0, [r9, #4] │ │ │ │ blx 259278 │ │ │ │ str.w r0, [r9] │ │ │ │ b.n 2ca76a │ │ │ │ ldr r3, [pc, #140] @ (2caa2c ) │ │ │ │ @@ -170300,76 +170299,76 @@ │ │ │ │ ldr r3, [pc, #136] @ (2caa34 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ movs r2, #139 @ 0x8b │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2ca6ba │ │ │ │ mov r3, sl │ │ │ │ b.n 2ca8c8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r2, r7, #13 │ │ │ │ lsls r2, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #536 @ (adr r7, 2cabe8 ) │ │ │ │ + add r7, pc, #632 @ (adr r7, 2cac48 ) │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r4, #144 @ 0x90 │ │ │ │ + cmp r4, #168 @ 0xa8 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r1, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r4, #17] │ │ │ │ + strb r2, [r7, #17] │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r6, r6, #9 │ │ │ │ lsls r2, r6, #1 │ │ │ │ add r6, pc, #152 @ (adr r6, 2caa7c ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ add r6, pc, #88 @ (adr r6, 2caa40 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ add r5, pc, #744 @ (adr r5, 2cacd4 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ add r5, pc, #560 @ (adr r5, 2cac20 ) │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r0, #9] │ │ │ │ + strb r4, [r3, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r6, [r5, #8] │ │ │ │ + strb r6, [r0, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r2, #52 @ 0x34 │ │ │ │ + cmp r2, #76 @ 0x4c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r2, [r2, #9] │ │ │ │ + strb r2, [r5, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + strb r4, [r5, #9] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r4, #7] │ │ │ │ + strb r2, [r7, #7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #250 @ 0xfa │ │ │ │ + cmp r2, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r2, #12] │ │ │ │ + strb r4, [r5, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #206 @ 0xce │ │ │ │ + cmp r1, #230 @ 0xe6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r6, [r0, #10] │ │ │ │ + strb r6, [r3, #10] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r2, #6] │ │ │ │ + strb r4, [r5, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #174 @ 0xae │ │ │ │ + cmp r1, #198 @ 0xc6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strb r4, [r0, #8] │ │ │ │ + strb r4, [r3, #8] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r2, [r4, #5] │ │ │ │ + strb r2, [r7, #5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r1, #124 @ 0x7c │ │ │ │ + cmp r1, #148 @ 0x94 │ │ │ │ lsls r2, r3, #1 │ │ │ │ │ │ │ │ 002caa38 : │ │ │ │ ldrh.w r0, [r0, #-2] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -170475,33 +170474,33 @@ │ │ │ │ 002cab1c : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r9, r0 │ │ │ │ mov.w r3, #51712 @ 0xca00 │ │ │ │ movt r3, #15258 @ 0x3b9a │ │ │ │ ldrd r0, r2, [r5, #176] @ 0xb0 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #68 @ (adr r3, 2cab98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #52 @ (adr r3, 2cab98 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldrh.w r3, [r5, #376] @ 0x178 │ │ │ │ cmp r9, r0 │ │ │ │ sbcs.w r2, r8, r7 │ │ │ │ itt cs │ │ │ │ orrcs.w r3, r3, #1 │ │ │ │ strhcs.w r3, [r5, #376] @ 0x178 │ │ │ │ mov r0, r3 │ │ │ │ @@ -170612,15 +170611,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #0] │ │ │ │ + strb r6, [r1, #1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #178 @ 0xb2 │ │ │ │ lsls r3, r4, #1 │ │ │ │ │ │ │ │ 002caca8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -170633,59 +170632,59 @@ │ │ │ │ movt r2, #15258 @ 0x3b9a │ │ │ │ ldr.w ip, [r0, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ umull r5, r0, r3, r2 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ add r3, pc, #48 @ (adr r3, 2cad08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r1, r5 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #32 @ (adr r3, 2cad08 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ ldr r6, [sp, #612] @ 0x264 │ │ │ │ movs r6, r6 │ │ │ │ movs r0, r0 │ │ │ │ ... │ │ │ │ │ │ │ │ 002cad10 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movw r3, #40601 @ 0x9e99 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #56 @ (adr r3, 2cad78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #40 @ (adr r3, 2cad78 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ adds.w r0, r0, #8388608 @ 0x800000 │ │ │ │ adc.w r3, r7, #0 │ │ │ │ bfc r0, #0, #23 │ │ │ │ strd r0, r3, [r5, #176] @ 0xb0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -170757,15 +170756,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r7, [r4], #8 │ │ │ │ mov r0, r6 │ │ │ │ bl 4499a4 │ │ │ │ vldr d7, [pc, #64] @ 2cae80 │ │ │ │ ldr r2, [pc, #72] @ (2cae8c ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ (2cae90 ) │ │ │ │ @@ -170795,23 +170794,23 @@ │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bl 116e8a │ │ │ │ cmp r2, #216 @ 0xd8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r2, #100] @ 0x64 │ │ │ │ + ldr r4, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cae94 : │ │ │ │ mov r3, r0 │ │ │ │ vldr d7, [pc, #16] @ 2caea8 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ vstr d7, [r3, #176] @ 0xb0 │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ │ │ │ │ 002caeb0 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ cbnz r3, 2caedc │ │ │ │ cbz r1, 2caece │ │ │ │ @@ -170930,19 +170929,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa4c0071 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bl 90ff2 │ │ │ │ cmp r1, #214 @ 0xd6 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r3, #178 @ 0xb2 │ │ │ │ + movs r3, #202 @ 0xca │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r2, #80] @ 0x50 │ │ │ │ + ldr r4, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrsb.w r0, [sl, #113] @ 0x71 │ │ │ │ │ │ │ │ 002cb008 : │ │ │ │ ldrb.w r3, [r0, #555] @ 0x22b │ │ │ │ strh.w r3, [r0, #552] @ 0x228 │ │ │ │ movs r0, #0 │ │ │ │ @@ -171051,15 +171050,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cb0f4 │ │ │ │ ldr r0, [pc, #72] @ (2cb168 ) │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cb0f4 │ │ │ │ ldr r3, [pc, #60] @ (2cb16c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb0c4 │ │ │ │ @@ -171067,30 +171066,30 @@ │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2cb0c4 │ │ │ │ ldr r0, [pc, #40] @ (2cb170 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cb0c4 │ │ │ │ blx 25b530 │ │ │ │ strh.w r0, [r2, #113] @ 0x71 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #60] @ 0x3c │ │ │ │ + ldr r0, [r7, #60] @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #56] @ 0x38 │ │ │ │ + ldr r6, [r3, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb174 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171138,15 +171137,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2cb1a8 │ │ │ │ ldr r0, [pc, #72] @ (2cb238 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cb1a8 │ │ │ │ ldr r3, [pc, #60] @ (2cb23c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cb1a8 │ │ │ │ @@ -171154,31 +171153,31 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2cb1a8 │ │ │ │ ldr r0, [pc, #40] @ (2cb240 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2cb1a8 │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ @ instruction: 0xf7be0071 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, #52] @ 0x34 │ │ │ │ + ldr r2, [r2, #56] @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r0, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #48] @ 0x30 │ │ │ │ + ldr r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb244 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -171195,15 +171194,15 @@ │ │ │ │ ldrb r2, [r2, #0] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrh.w r1, [r4, #378] @ 0x17a │ │ │ │ mov r0, r4 │ │ │ │ ands.w r1, r1, #1 │ │ │ │ itt ne │ │ │ │ mvnne r5, r5 │ │ │ │ andne.w r1, r5, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -171297,29 +171296,29 @@ │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (2cb3a0 ) │ │ │ │ movs r2, #42 @ 0x2a │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ blx 259290 │ │ │ │ - str r0, [r5, #60] @ 0x3c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #44] @ 0x2c │ │ │ │ + ldr r4, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r6, #64] @ 0x40 │ │ │ │ + str r4, [r1, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r4, #36] @ 0x24 │ │ │ │ + ldr r2, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, #20 │ │ │ │ + movs r0, #44 @ 0x2c │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r1, #36] @ 0x24 │ │ │ │ + ldr r4, [r4, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r7, #32] │ │ │ │ + ldr r2, [r2, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb3a4 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002cb3a8 : │ │ │ │ @@ -171385,17 +171384,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #11 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - movs r0, #30 │ │ │ │ + movs r0, #54 @ 0x36 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r2, [r6, #28] │ │ │ │ + ldr r2, [r1, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cb408 : │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -171440,15 +171439,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (2cb548 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r4, [pc, #252] @ (2cb54c ) │ │ │ │ movw r3, #1001 @ 0x3e9 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #244] @ (2cb550 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2cb49a │ │ │ │ @@ -171498,20 +171497,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cb486 │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #116] @ (2cb560 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [r0, #20] │ │ │ │ ldr r0, [pc, #104] @ (2cb564 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ vldr d7, [pc, #48] @ 2cb538 │ │ │ │ movs r2, #0 │ │ │ │ add.w ip, r3, #2144 @ 0x860 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ strh.w r2, [r3, #2120] @ 0x848 │ │ │ │ strb.w r2, [r3, #2122] @ 0x84a │ │ │ │ @@ -171522,32 +171521,32 @@ │ │ │ │ str.w r2, [r3, #2164] @ 0x874 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cb4d2 │ │ │ │ b.n 2cb486 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - movs r0, #34 @ 0x22 │ │ │ │ + movs r0, #58 @ 0x3a │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldr r4, [r6, #24] │ │ │ │ + ldr r4, [r1, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r7, #24] │ │ │ │ + ldr r2, [r2, #28] │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xf4f20071 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #20] │ │ │ │ + ldr r2, [r5, #20] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r3, #16] │ │ │ │ + ldr r4, [r6, #16] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #236] @ 2cb664 │ │ │ │ cmp r2, #13 │ │ │ │ @@ -171625,33 +171624,33 @@ │ │ │ │ bpl.n 2cb596 │ │ │ │ ldr r0, [pc, #48] @ (2cb674 ) │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2cb596 │ │ │ │ ldr.w r4, [r0, #2128] @ 0x850 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ b.n 2cb5f0 │ │ │ │ nop │ │ │ │ @ instruction: 0xf3ca0071 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r3, #0] │ │ │ │ + ldr r2, [r6, #0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2cb680 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ lsls r3, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -171680,15 +171679,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ it ne │ │ │ │ cmpne r4, r3 │ │ │ │ movw r3, #951 @ 0x3b7 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #760] @ (2cb9d4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2cb878 │ │ │ │ @@ -171701,20 +171700,20 @@ │ │ │ │ mov r0, r3 │ │ │ │ bl 46515c │ │ │ │ ldr r1, [pc, #720] @ (2cb9d8 ) │ │ │ │ mov r2, r4 │ │ │ │ str.w r0, [r5, #1772] @ 0x6ec │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ - bl 5d436c │ │ │ │ + bl 5d437c │ │ │ │ str.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ cbz r2, 2cb776 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #692] @ (2cb9dc ) │ │ │ │ ldr r3, [pc, #664] @ (2cb9c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -171725,27 +171724,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r3 │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ ldr r3, [pc, #644] @ (2cb9e0 ) │ │ │ │ ldr r2, [pc, #648] @ (2cb9e4 ) │ │ │ │ ldr r1, [pc, #648] @ (2cb9e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #12 │ │ │ │ movw r2, #959 @ 0x3bf │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2cb71e │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 44d314 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #2152] @ 0x868 │ │ │ │ lsls r2, r0, #29 │ │ │ │ @@ -171767,15 +171766,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #580] @ (2cb9f4 ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #442 @ 0x1ba │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cb71e │ │ │ │ vldr d7, [pc, #484] @ 2cb9b0 │ │ │ │ add.w r0, r5, #1784 @ 0x6f8 │ │ │ │ ldr r2, [pc, #548] @ (2cb9f8 ) │ │ │ │ @@ -171826,41 +171825,41 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cb71e │ │ │ │ ldr r0, [pc, #444] @ (2cba0c ) │ │ │ │ ldr.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2cb71e │ │ │ │ ldr r3, [pc, #432] @ (2cba10 ) │ │ │ │ mov.w r2, #956 @ 0x3bc │ │ │ │ ldr r5, [pc, #432] @ (2cba14 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #432] @ (2cba18 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #12 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2cb71e │ │ │ │ ldr r3, [pc, #416] @ (2cba1c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2cb6ea │ │ │ │ ldr r3, [pc, #384] @ (2cba08 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2cb6ea │ │ │ │ ldr r0, [pc, #396] @ (2cba20 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2cb6ea │ │ │ │ ldr.w lr, [r3] │ │ │ │ movw r0, #21061 @ 0x5245 │ │ │ │ movt r0, #21587 @ 0x5453 │ │ │ │ ldr.w ip, [r3, #4] │ │ │ │ movw r1, #21587 @ 0x5453 │ │ │ │ movt r1, #21071 @ 0x524f │ │ │ │ @@ -171868,30 +171867,30 @@ │ │ │ │ it eq │ │ │ │ cmpeq lr, r0 │ │ │ │ bne.n 2cb972 │ │ │ │ ldr r0, [r3, #12] │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2cb972 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ cmp.w r1, #256 @ 0x100 │ │ │ │ bne.n 2cb972 │ │ │ │ ldrh r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2cb972 │ │ │ │ ldr.w r3, [r5, #1776] @ 0x6f0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ cmp r3, r2 │ │ │ │ it cs │ │ │ │ cmpcs r1, #0 │ │ │ │ itt eq │ │ │ │ streq.w r7, [r5, #2156] @ 0x86c │ │ │ │ streq.w r0, [r5, #2160] @ 0x870 │ │ │ │ @@ -171903,15 +171902,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #284] @ (2cba2c ) │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #460 @ 0x1cc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2cb7c0 │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ strb r2, [r0, #1] │ │ │ │ strb r2, [r0, #7] │ │ │ │ movs r2, #83 @ 0x53 │ │ │ │ strb r2, [r0, #2] │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ @@ -171926,20 +171925,20 @@ │ │ │ │ ldr.w r2, [r5, #1780] @ 0x6f4 │ │ │ │ str r2, [r0, #8] │ │ │ │ str r1, [r0, #16] │ │ │ │ strd r0, r2, [sp, #24] │ │ │ │ ldr.w r1, [r5, #1780] @ 0x6f4 │ │ │ │ ldr.w r0, [r5, #1776] @ 0x6f0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add.w ip, r1, #23 │ │ │ │ add.w r7, ip, r0, lsl #3 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r1, r7, r1 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r1, [r3, #12] │ │ │ │ b.n 2cb798 │ │ │ │ ldr r3, [pc, #188] @ (2cba30 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -171947,15 +171946,15 @@ │ │ │ │ ldr r1, [pc, #188] @ (2cba38 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #453 @ 0x1c5 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2cb7c0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ (2cba3c ) │ │ │ │ movw r2, #425 @ 0x1a9 │ │ │ │ ldr r4, [pc, #164] @ (2cba40 ) │ │ │ │ ldr r1, [pc, #168] @ (2cba44 ) │ │ │ │ add r3, pc │ │ │ │ @@ -171972,76 +171971,76 @@ │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r8, #113 @ 0x71 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ subw r0, r2, #113 @ 0x71 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r5, #6 │ │ │ │ + adds r6, r0, #7 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r7, #112] @ 0x70 │ │ │ │ + str r6, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r7, #112] @ 0x70 │ │ │ │ + str r0, [r2, #116] @ 0x74 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #248 @ 0xf8 │ │ │ │ + subs r4, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ @ instruction: 0xf2220071 │ │ │ │ - adds r2, r1, #4 │ │ │ │ + adds r2, r4, #4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r2, #104] @ 0x68 │ │ │ │ + str r6, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r1, #100] @ 0x64 │ │ │ │ + str r2, [r4, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r0, #120] @ 0x78 │ │ │ │ + str r0, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #218 @ 0xda │ │ │ │ lsls r3, r4, #1 │ │ │ │ - str r6, [r5, #96] @ 0x60 │ │ │ │ + str r6, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r7, #120] @ 0x78 │ │ │ │ + str r4, [r2, #124] @ 0x7c │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r4, [pc, #544] @ (2cbc28 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r7, #116] @ 0x74 │ │ │ │ + str r4, [r2, #120] @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r0, #0 │ │ │ │ + adds r0, r3, #0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r2, #100] @ 0x64 │ │ │ │ + str r6, [r5, #100] @ 0x64 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [r1, #88] @ 0x58 │ │ │ │ + str r6, [r4, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [pc, #576] @ (2cbc60 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #96] @ 0x60 │ │ │ │ + str r2, [r5, #96] @ 0x60 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r3, r5 │ │ │ │ + subs r6, r6, r5 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r4, [r5, #76] @ 0x4c │ │ │ │ + str r4, [r0, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r5, #100] @ 0x64 │ │ │ │ + str r2, [r0, #104] @ 0x68 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r5, r3 │ │ │ │ + subs r6, r0, r4 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r0, [r3, #92] @ 0x5c │ │ │ │ + str r0, [r6, #92] @ 0x5c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r7, #68] @ 0x44 │ │ │ │ + str r2, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r6, [r4, #84] @ 0x54 │ │ │ │ + str r6, [r7, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, #68] @ 0x44 │ │ │ │ + str r2, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #228] @ (2cbb3c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -172050,26 +172049,26 @@ │ │ │ │ ldr r1, [pc, #228] @ (2cbb44 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #212] @ (2cbb48 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #212] @ (2cbb4c ) │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #208] @ (2cbb50 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #200] @ (2cbb54 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2cbafc │ │ │ │ ldr r3, [pc, #192] @ (2cbb58 ) │ │ │ │ @@ -172081,26 +172080,26 @@ │ │ │ │ movw r3, #6966 @ 0x1b36 │ │ │ │ movt r3, #18 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #112] @ 0x70 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ strh.w r3, [r5, #114] @ 0x72 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #160] @ (2cbb60 ) │ │ │ │ ldr r1, [pc, #164] @ (2cbb64 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ strh.w r2, [r4, #66] @ 0x42 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #140] @ (2cbb68 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ @@ -172121,15 +172120,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2cbb70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2cba96 │ │ │ │ ldr r0, [pc, #96] @ (2cbb74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2cba96 │ │ │ │ ldr r3, [pc, #92] @ (2cbb78 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2cbae8 │ │ │ │ ldr r3, [pc, #72] @ (2cbb70 ) │ │ │ │ @@ -172137,45 +172136,45 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbae8 │ │ │ │ ldr r0, [pc, #76] @ (2cbb7c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ - subs r0, r1, r0 │ │ │ │ + b.w 723ad4 │ │ │ │ + subs r0, r4, r0 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r7} │ │ │ │ + stmia r3!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bhi.n 2cbab0 │ │ │ │ + bhi.n 2cbae0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r2, [r0, #88] @ 0x58 │ │ │ │ + str r2, [r3, #88] @ 0x58 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r0, #5 │ │ │ │ + lsrs r0, r3, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr 0, 6, r0, cr0, cr1, {3} │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe5ffff │ │ │ │ vst4. {d15[0],d17[0],d19[0],d21[0]}, [sp :256] │ │ │ │ subs r6, r5, #3 │ │ │ │ lsls r3, r4, #1 │ │ │ │ cmp r0, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [r3, #84] @ 0x54 │ │ │ │ + str r6, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #80] @ 0x50 │ │ │ │ + str r2, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r0, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #84] @ 0x54 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ (2cbbb0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -172186,19 +172185,19 @@ │ │ │ │ add ip, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ movs r0, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - adds r4, r1, r3 │ │ │ │ + adds r4, r4, r3 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r6, #76] @ 0x4c │ │ │ │ + str r2, [r1, #80] @ 0x50 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r5, #1 │ │ │ │ @@ -172350,26 +172349,26 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2cbd30 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r0, [pc, #28] @ (2cbd78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2cbd30 │ │ │ │ bl 2cbb80 │ │ │ │ nop │ │ │ │ ldc 0, cr0, [r8], #-452 @ 0xfffffe3c │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r2, #52] @ 0x34 │ │ │ │ + str r2, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #1272] @ 2cc288 │ │ │ │ mov r8, r0 │ │ │ │ @@ -172451,15 +172450,15 @@ │ │ │ │ bpl.n 2cbdac │ │ │ │ ldr.w r0, [pc, #1072] @ 2cc298 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2cbdac │ │ │ │ strb.w r4, [r8, #2120] @ 0x848 │ │ │ │ b.n 2cbe38 │ │ │ │ ldr.w r3, [r8, #2136] @ 0x858 │ │ │ │ str.w r3, [r8, #2124] @ 0x84c │ │ │ │ b.n 2cbe38 │ │ │ │ @@ -172518,15 +172517,15 @@ │ │ │ │ ldr r1, [pc, #900] @ (2cc2a4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #1 │ │ │ │ bl 399bd4 │ │ │ │ add.w r3, r8, #2144 @ 0x860 │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ b.n 2cbe38 │ │ │ │ ldr.w r3, [r8, #2152] @ 0x868 │ │ │ │ movs r2, #0 │ │ │ │ @@ -172846,21 +172845,21 @@ │ │ │ │ subs.w r0, r4, r1, ror #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #160] @ (2cc334 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #36] @ 0x24 │ │ │ │ + str r6, [r0, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r1, #21 │ │ │ │ + asrs r0, r4, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - str r2, [r4, #12] │ │ │ │ + str r2, [r7, #12] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r3, #18 │ │ │ │ + lsls r6, r6, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc2a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3800] @ 0xed8 │ │ │ │ @@ -172889,15 +172888,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [pc, #764] @ (2cc5f4 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 399bd4 │ │ │ │ vldr d7, [pc, #724] @ 2cc5d8 │ │ │ │ strd r8, r7, [sp, #16] │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r3, [pc, #748] @ (2cc5f8 ) │ │ │ │ mov.w ip, #1 │ │ │ │ @@ -173159,15 +173158,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2cc3d8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #92] @ (2cc60c ) │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2cc3d8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ (2cc610 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #80] @ (2cc614 ) │ │ │ │ ldr r1, [pc, #80] @ (2cc618 ) │ │ │ │ add r3, pc │ │ │ │ @@ -173181,39 +173180,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cc2fc │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r0, #6 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrb r0, [r3, r4] │ │ │ │ + ldrb r0, [r6, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r2, #3 │ │ │ │ + lsls r6, r5, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2cc26c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrsh r0, [r1, r0] │ │ │ │ + ldrsh r0, [r4, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2ccdc0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r4, #26 │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r5, r0] │ │ │ │ + ldr r6, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cc61c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 002cc620 : │ │ │ │ @@ -173241,15 +173240,15 @@ │ │ │ │ mov.w r4, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ ldr.w r1, [pc, #2192] @ 2ccef0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ cbnz r0, 2cc69e │ │ │ │ ldr.w r2, [pc, #2180] @ 2ccef4 │ │ │ │ ldr.w r3, [pc, #2160] @ 2ccee4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -174036,53 +174035,53 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2cd4e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r3, [pc, #80] @ (2ccf40 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, r6] │ │ │ │ + ldrh r2, [r7, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ b.n 2cd4a4 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldrh r6, [r4, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r6, r4] │ │ │ │ + ldrh r0, [r1, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r3, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrh r4, [r6, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r7, r3] │ │ │ │ + ldrh r0, [r2, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r5, r3] │ │ │ │ + ldrh r4, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r1, r3] │ │ │ │ + ldrh r4, [r4, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r5, r2] │ │ │ │ + ldrh r4, [r0, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r7, r1] │ │ │ │ + ldrh r0, [r2, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r4, r1] │ │ │ │ + ldrh r0, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r2, r0] │ │ │ │ + ldrh r4, [r5, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r1, r0] │ │ │ │ + ldrh r2, [r4, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r7, [pc, #592] @ (2cd17c ) │ │ │ │ + ldr r7, [pc, #688] @ (2cd1dc ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r5, r5] │ │ │ │ + ldr r0, [r0, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - blx ip │ │ │ │ + blx pc │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldr r4, [r1, r4] │ │ │ │ + ldr r4, [r4, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r2, r3] │ │ │ │ + ldr r6, [r5, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strb r4, [r3, r2] │ │ │ │ + strb r4, [r6, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ bge.n 2cce94 │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002ccf44 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -174094,29 +174093,29 @@ │ │ │ │ movs r2, #19 │ │ │ │ ldr r3, [pc, #40] @ (2ccf88 ) │ │ │ │ ldr r1, [pc, #44] @ (2ccf8c ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r2, r2, #22 │ │ │ │ + lsls r2, r5, #22 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002ccf90 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -174136,35 +174135,35 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, sp, #12 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5d56dc │ │ │ │ + bl 5d56ec │ │ │ │ cbz r0, 2cd030 │ │ │ │ mov r6, r0 │ │ │ │ ldr r4, [pc, #132] @ (2cd060 ) │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #132] @ (2cd064 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #22 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (2cd068 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #22 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #96] @ (2cd06c ) │ │ │ │ ldr r3, [pc, #72] @ (2cd054 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ @@ -174187,39 +174186,39 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #60] @ (2cd078 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2cd008 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bls.n 2ccf9c │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, fp │ │ │ │ + add sl, lr │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, r4, #6 │ │ │ │ + adds r6, r7, #6 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - lsls r0, r6, #20 │ │ │ │ + lsls r0, r1, #21 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r8, r0 │ │ │ │ + add r8, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r2, r4] │ │ │ │ + strh r4, [r5, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ bls.n 2cd0f0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r2, #19 │ │ │ │ + lsls r6, r5, #19 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r0, [r5, r3] │ │ │ │ + strh r0, [r0, r4] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r1, r3] │ │ │ │ + strh r4, [r4, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd07c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -174247,19 +174246,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldrb r6, [r7, #19] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r4, r0, #18 │ │ │ │ + lsls r4, r3, #18 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r1, r2] │ │ │ │ + strh r6, [r4, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r4, r2] │ │ │ │ + strh r0, [r7, r2] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd0e0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -174286,19 +174285,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrb r2, [r3, #18] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - lsls r4, r4, #16 │ │ │ │ + lsls r4, r7, #16 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - strh r6, [r5, r0] │ │ │ │ + strh r6, [r0, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r7, r0] │ │ │ │ + strh r6, [r2, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd140 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174330,19 +174329,19 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #20] @ (2cd1a4 ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ b.w 259aa8 │ │ │ │ ldrb r4, [r7, #16] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r4, [r0, r1] │ │ │ │ + strh r4, [r3, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r2, r1] │ │ │ │ + strh r6, [r5, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r6, r0] │ │ │ │ + strh r6, [r1, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd1a8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -174371,30 +174370,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #40] @ (2cd220 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ bl 2cd140 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [pc, #24] @ (2cd224 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldrb r4, [r2, #15] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - strh r2, [r3, r1] │ │ │ │ + strh r2, [r6, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 002cd228 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174403,44 +174402,44 @@ │ │ │ │ ldr r5, [pc, #124] @ (2cd2b8 ) │ │ │ │ add r4, pc │ │ │ │ add r5, pc │ │ │ │ ldr.w r3, [r4, #152] @ 0x98 │ │ │ │ cbz r3, 2cd2a4 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cbz r0, 2cd296 │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #100] @ (2cd2bc ) │ │ │ │ ldr r2, [pc, #104] @ (2cd2c0 ) │ │ │ │ ldr r1, [pc, #104] @ (2cd2c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #92] @ (2cd2c8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r3 │ │ │ │ bl 45ae7c │ │ │ │ ldr r1, [pc, #84] @ (2cd2cc ) │ │ │ │ ldr.w r2, [r4, #156] @ 0x9c │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cd408 │ │ │ │ + bl 5cd418 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce7ac │ │ │ │ + b.w 5ce7bc │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -174449,23 +174448,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrb r0, [r2, #13] │ │ │ │ lsls r1, r0, #2 │ │ │ │ bvc.n 2cd2d8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsls r6, r5, #11 │ │ │ │ + lsls r6, r0, #12 │ │ │ │ lsls r2, r3, #1 │ │ │ │ - add r3, sp, #608 @ 0x260 │ │ │ │ + add r3, sp, #704 @ 0x2c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r1, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -174475,15 +174474,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2cd314 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2cd3fc │ │ │ │ cmp r3, #4 │ │ │ │ @@ -174756,31 +174755,31 @@ │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2cd614 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ ldr r2, [pc, #24] @ (2cd618 ) │ │ │ │ ldr r1, [pc, #24] @ (2cd61c ) │ │ │ │ ldr r0, [pc, #28] @ (2cd620 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2cd0e0 │ │ │ │ nop │ │ │ │ lsls r4, r4, #17 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [r4, #48] @ 0x30 │ │ │ │ + ldr r4, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [pc, #424] @ (2cd7c8 ) │ │ │ │ + ldr r6, [pc, #520] @ (2cd828 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r4, [r0, #52] @ 0x34 │ │ │ │ + ldr r4, [r3, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ and.w lr, r2, #28 │ │ │ │ mov r5, r2 │ │ │ │ @@ -174885,15 +174884,15 @@ │ │ │ │ lsls r3, r3, #27 │ │ │ │ bmi.n 2cd6c4 │ │ │ │ b.n 2cd70e │ │ │ │ bcc.n 2cd758 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u64 q0, q6, │ │ │ │ + vqadd.u16 q8, q2, │ │ │ │ bcs.n 2cd6b0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bcs.n 2cd804 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bcs.n 2cd7c8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -174908,17 +174907,17 @@ │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 42c37c │ │ │ │ ldr.w r0, [r0, #2120] @ 0x848 │ │ │ │ and.w r1, r2, #1 │ │ │ │ b.w 42c2b8 │ │ │ │ ldr r0, [pc, #8] @ (2cd78c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 71e8f4 │ │ │ │ + b.w 71e904 │ │ │ │ nop │ │ │ │ - ldr r5, [pc, #48] @ (2cd7c0 ) │ │ │ │ + ldr r5, [pc, #144] @ (2cd820 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -175054,25 +175053,25 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bne.n 2cd9a0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #576] @ (2cdb54 ) │ │ │ │ + ldr r4, [pc, #672] @ (2cdbb4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ beq.n 2cd904 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r3, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #96] @ (2cd980 ) │ │ │ │ + ldr r4, [pc, #192] @ (2cd9e0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #0] @ (2cd928 ) │ │ │ │ + ldr r4, [pc, #96] @ (2cd988 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldrh.w r2, [r0, #1910] @ 0x776 │ │ │ │ @@ -175117,27 +175116,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2cda2c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (2cda30 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #116] @ (2cda34 ) │ │ │ │ adds r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #32902 @ 0x8086 │ │ │ │ movt r5, #9237 @ 0x2415 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #92] @ (2cda38 ) │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [pc, #92] @ (2cda3c ) │ │ │ │ str r5, [r0, #108] @ 0x6c │ │ │ │ add r1, pc │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ @@ -175153,36 +175152,36 @@ │ │ │ │ add r5, pc │ │ │ │ orr.w r0, r0, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #52] @ (2cda4c ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cebc4 │ │ │ │ - @ instruction: 0xfbec0059 │ │ │ │ - add r4, pc, #280 @ (adr r4, 2cdb44 ) │ │ │ │ + b.w 5cebd4 │ │ │ │ + stc2 0, cr0, [r4], {89} @ 0x59 │ │ │ │ + add r4, pc, #376 @ (adr r4, 2cdba4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r2, 2cda4a │ │ │ │ + cbnz r2, 2cda50 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - mov r2, r8 │ │ │ │ + mov r2, fp │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrd r0, r0, [lr, #284]! @ 0x11c │ │ │ │ + ands.w r0, r6, r7, lsl #1 │ │ │ │ lsrs r5, r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r2, [pc, #464] @ (2cdc18 ) │ │ │ │ + ldr r2, [pc, #560] @ (2cdc78 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r5, #12 │ │ │ │ lsls r7, r5, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -175190,15 +175189,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2cda88 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2cdab6 │ │ │ │ @@ -175374,15 +175373,15 @@ │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [sp, #24] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2cdc9a │ │ │ │ cmp r5, #2 │ │ │ │ beq.n 2cdcac │ │ │ │ cmp r5, #4 │ │ │ │ beq.n 2cdce8 │ │ │ │ @@ -175955,15 +175954,15 @@ │ │ │ │ eors r0, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2ce304 │ │ │ │ ldr r0, [pc, #100] @ (2ce318 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71e8f4 │ │ │ │ + b.w 71e904 │ │ │ │ ldrb.w r3, [r4, #1798] @ 0x706 │ │ │ │ bic.w r2, r2, #2 │ │ │ │ strb.w r3, [r4, #1792] @ 0x700 │ │ │ │ strh.w r2, [r4, #1794] @ 0x702 │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [pc, #72] @ (2ce31c ) │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -175990,15 +175989,15 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmia r6!, {r2, r3, r5, r7} │ │ │ │ lsls r1, r6, #1 │ │ │ │ - tst r6, r4 │ │ │ │ + tst r6, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r6!, {r4, r5, r6} │ │ │ │ lsls r1, r6, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.n 2ce0d4 │ │ │ │ nop │ │ │ │ @@ -176192,32 +176191,32 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #68] @ (2ce5a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 42ba28 │ │ │ │ ldr.w r1, [r4, #2120] @ 0x848 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 42a9ec │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42ba28 │ │ │ │ nop │ │ │ │ - bics.w r0, r0, #89 @ 0x59 │ │ │ │ - subs r7, #170 @ 0xaa │ │ │ │ + orr.w r0, r8, #89 @ 0x59 │ │ │ │ + subs r7, #194 @ 0xc2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r7, r6] │ │ │ │ + ldrh r6, [r2, r7] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #220] @ (2ce698 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -176310,33 +176309,33 @@ │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ ldr r1, [pc, #64] @ (2ce6fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ addw r1, r0, #1788 @ 0x6fc │ │ │ │ bl 2cd790 │ │ │ │ addw r1, r4, #1812 @ 0x714 │ │ │ │ mov r0, r4 │ │ │ │ bl 2cd790 │ │ │ │ mov r0, r4 │ │ │ │ addw r1, r4, #1836 @ 0x72c │ │ │ │ bl 2cd790 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2ce5ac │ │ │ │ nop │ │ │ │ - mrc 0, 6, r0, cr8, cr9, {2} │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + mrc 0, 7, r0, cr0, cr9, {2} │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r4, r1] │ │ │ │ + ldrh r6, [r7, r1] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #216] @ (2ce7e8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -176345,15 +176344,15 @@ │ │ │ │ ldr r1, [pc, #216] @ (2ce7f0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #90 @ 0x5a │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ bl 42c768 │ │ │ │ cbnz r0, 2ce74e │ │ │ │ add sp, #20 │ │ │ │ @@ -176407,39 +176406,39 @@ │ │ │ │ ldr r2, [pc, #64] @ (2ce800 ) │ │ │ │ ldr r1, [pc, #64] @ (2ce804 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 2ce6a4 │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 3, r0, cr12, cr9, {2} │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + mrc 0, 4, r0, cr4, cr9, {2} │ │ │ │ + subs r6, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r0, [r1, r0] │ │ │ │ + ldrh r0, [r4, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xf2ec0062 │ │ │ │ - subs r5, #166 @ 0xa6 │ │ │ │ + subs r5, #190 @ 0xbe │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r5, #148 @ 0x94 │ │ │ │ + subs r5, #172 @ 0xac │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r6, [sp, #192] @ 0xc0 │ │ │ │ + str r6, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #336 @ 0x150 │ │ │ │ + add r3, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #800] @ (2ceb3c ) │ │ │ │ @@ -176453,15 +176452,15 @@ │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r9, [sp, #64] @ 0x40 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcs.n 2ce858 │ │ │ │ cmp r4, #2 │ │ │ │ beq.n 2ce88a │ │ │ │ cmp r4, #4 │ │ │ │ @@ -176754,21 +176753,21 @@ │ │ │ │ stmia r0!, {r2, r3} │ │ │ │ lsls r1, r6, #1 │ │ │ │ itt hi │ │ │ │ lslhi r1, r6, #1 │ │ │ │ itt vs @ unpredictable │ │ │ │ lslvs r1, r6, #1 │ │ │ │ strvs.w pc, [pc, #4095] @ 2cfb5f │ │ │ │ - subs r2, #106 @ 0x6a │ │ │ │ + subs r2, #130 @ 0x82 │ │ │ │ lsls r0, r1, #1 │ │ │ │ strh.w pc, [r3, #4095] @ 0xfff │ │ │ │ - subs r2, #40 @ 0x28 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - subs r2, #4 │ │ │ │ + subs r2, #28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bkpt 0x005a │ │ │ │ lsls r1, r6, #1 │ │ │ │ bkpt 0x003a │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -177286,31 +177285,30 @@ │ │ │ │ ldr.w r2, [r2, lr, lsl #2] │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ b.n 2cec64 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ eors r0, r0 │ │ │ │ - ands.w r0, sl, r9, lsr #1 │ │ │ │ - stmdb r2, {r0, r3, r4, r6} │ │ │ │ - b.n 2cf1cc │ │ │ │ - lsls r1, r3, #1 │ │ │ │ + bics.w r0, r2, r9, lsr #1 │ │ │ │ + ldmdb sl, {r0, r3, r4, r6} │ │ │ │ + @ instruction: 0xe80c0059 │ │ │ │ str r0, [r2, #0] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2cf128 │ │ │ │ + b.n 2cf158 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r1, r7] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2cf044 │ │ │ │ + b.n 2cf074 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r0, [r3, r3] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrsh r6, [r1, r3] │ │ │ │ lsls r1, r0, #2 │ │ │ │ - b.n 2ceec8 │ │ │ │ + b.n 2ceef8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrsh r2, [r3, r1] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrsh r6, [r1, r0] │ │ │ │ lsls r1, r0, #2 │ │ │ │ ldrb r0, [r0, r7] │ │ │ │ lsls r1, r0, #2 │ │ │ │ @@ -179183,27 +179181,27 @@ │ │ │ │ b.n 2d0670 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d0740 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ ldr r2, [pc, #20] @ (2d0744 ) │ │ │ │ ldr r1, [pc, #20] @ (2d0748 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2cd0e0 │ │ │ │ bmi.n 2d07e4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - subs r2, r0, #2 │ │ │ │ + subs r2, r3, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r4, r0, #2 │ │ │ │ + subs r4, r3, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ vcmp.f64 d0, #0.0 │ │ │ │ and.w r1, r1, #1 │ │ │ │ vmrs APSR_nzcv, fpscr │ │ │ │ bne.n 2d0770 │ │ │ │ add.w r0, r0, r1, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ @@ -179225,15 +179223,15 @@ │ │ │ │ add.w r3, r1, #18 │ │ │ │ movs r1, #1 │ │ │ │ vmul.f64 d7, d0, d7 │ │ │ │ str r1, [r0, #116] @ 0x74 │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ strd r3, r2, [sp] │ │ │ │ vmov r0, r1, d7 │ │ │ │ - bl 747b58 │ │ │ │ + bl 747b68 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3] │ │ │ │ add.w r1, r2, #176 @ 0xb0 │ │ │ │ ldr.w r0, [r2, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ @@ -179342,15 +179340,15 @@ │ │ │ │ add.w r1, r1, r5, lsl #1 │ │ │ │ bl 42be84 │ │ │ │ cbz r0, 2d0902 │ │ │ │ asrs r4, r0, #1 │ │ │ │ ldr.w r1, [r7, #172] @ 0xac │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ add r8, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2d08d8 │ │ │ │ mov r0, r8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -179388,15 +179386,15 @@ │ │ │ │ b.n 2d098a │ │ │ │ ldrd r2, r7, [r4, #168] @ 0xa8 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r1, r7 │ │ │ │ subs r3, r3, r0 │ │ │ │ add r0, r2 │ │ │ │ str.w r3, [r4, #164] @ 0xa4 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cbz r5, 2d098e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d08bc │ │ │ │ subs r6, r6, r0 │ │ │ │ subs r5, r5, r0 │ │ │ │ @@ -179418,15 +179416,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d08bc │ │ │ │ cbz r0, 2d09dc │ │ │ │ ldrd r3, r1, [r4, #168] @ 0xa8 │ │ │ │ subs r7, r7, r0 │ │ │ │ add r0, r3 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ str.w r1, [r4, #168] @ 0xa8 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2d09ac │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -179465,15 +179463,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ strd r5, r5, [r6, #4] │ │ │ │ str r5, [r6, #12] │ │ │ │ @@ -179554,15 +179552,15 @@ │ │ │ │ add.w r3, sl, #8 │ │ │ │ ldr r4, [r4, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2d0a4e │ │ │ │ ldr.w r0, [r4, #184] @ 0xb8 │ │ │ │ cbz r0, 2d0b34 │ │ │ │ bl 2d0564 │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx 2595ac │ │ │ │ @@ -179574,40 +179572,40 @@ │ │ │ │ strd r2, r2, [r4, #124] @ 0x7c │ │ │ │ add r5, pc │ │ │ │ adds r3, #8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #286 @ 0x11e │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2d0a4e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r6, {r3, r6, r7} │ │ │ │ + ldmia r6, {r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r7, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r2, r7, r6 │ │ │ │ + subs r2, r2, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r2, r6 │ │ │ │ + subs r4, r5, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r6, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldc2 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ mrc2 15, 3, pc, cr1, cr15, {7} │ │ │ │ ldc2 0, cr0, [r6], #-452 @ 0xfffffe3c │ │ │ │ - subs r4, r2, r3 │ │ │ │ + subs r4, r5, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r5!, {r4, r7} │ │ │ │ + ldmia r5, {r3, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r6, r2 │ │ │ │ + subs r2, r1, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 2d0bf0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -179615,38 +179613,38 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2d0bf8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w ip, [pc, #52] @ 2d0bfc │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ ldr.w lr, [pc, #48] @ 2d0c00 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #48] @ (2d0c04 ) │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ - ldmia r5, {r1, r5} │ │ │ │ + b.w 5cd844 │ │ │ │ + ldmia r5, {r1, r3, r4, r5} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r7, #8] │ │ │ │ + strb r4, [r2, #9] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r3, #58] @ 0x3a │ │ │ │ + strh r6, [r6, #58] @ 0x3a │ │ │ │ lsls r7, r1, #1 │ │ │ │ mcr2 15, 1, pc, cr1, cr15, {7} @ │ │ │ │ - adds r4, r4, r7 │ │ │ │ + adds r4, r7, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ble.n 2d0b64 │ │ │ │ lsls r6, r5, #1 │ │ │ │ str.w r1, [r0, #404] @ 0x194 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -179691,49 +179689,49 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d0ca0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ ldr r2, [pc, #20] @ (2d0ca4 ) │ │ │ │ ldr r1, [pc, #20] @ (2d0ca8 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2cd0e0 │ │ │ │ ldmia r7!, {r2, r5} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r6, r3, r6 │ │ │ │ + adds r6, r6, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r4, r6 │ │ │ │ + adds r0, r7, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #84] @ 2d0d14 │ │ │ │ ldr r2, [pc, #84] @ (2d0d18 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2d0d1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #72] @ (2d0d20 ) │ │ │ │ ldr r1, [pc, #76] @ (2d0d24 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #64] @ (2d0d28 ) │ │ │ │ ldr.w ip, [pc, #64] @ 2d0d2c │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #60] @ (2d0d30 ) │ │ │ │ add ip, pc │ │ │ │ @@ -179742,29 +179740,29 @@ │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ str.w lr, [r0, #48] @ 0x30 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - ldmia r4, {r1, r2, r4, r5} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r4, [r5, #4] │ │ │ │ + strb r4, [r0, #5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #50] @ 0x32 │ │ │ │ + strh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r1, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r6, r1, r5 │ │ │ │ + adds r6, r4, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ble.n 2d0d78 │ │ │ │ lsls r6, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -179775,15 +179773,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r1, ip, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2d0da0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #44] @ 2d0d90 │ │ │ │ ldr r2, [pc, #60] @ (2d0da4 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ @@ -179799,19 +179797,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, r1, r4 │ │ │ │ + adds r2, r4, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r0, r3, r3 │ │ │ │ + adds r0, r6, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r6, {r1, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -179821,15 +179819,15 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #104] @ (2d0e2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov.w ip, #64 @ 0x40 │ │ │ │ movt r2, #34952 @ 0x8888 │ │ │ │ strd ip, r3, [r0, #284] @ 0x11c │ │ │ │ movw r1, #34952 @ 0x8888 │ │ │ │ movt r1, #32896 @ 0x8080 │ │ │ │ @@ -179847,19 +179845,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r0, r3, r2 │ │ │ │ + adds r0, r6, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r2, r4, r1 │ │ │ │ + adds r2, r7, r1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -179882,27 +179880,27 @@ │ │ │ │ adds r1, #20 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ adds r7, #20 │ │ │ │ ldr.w r0, [r6, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #232] @ (2d0f78 ) │ │ │ │ ldr r2, [pc, #236] @ (2d0f7c ) │ │ │ │ mov.w r8, #0 │ │ │ │ ldr r1, [pc, #232] @ (2d0f80 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov fp, r7 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov sl, r0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #12] │ │ │ │ sub.w r1, r9, r4 │ │ │ │ mov r2, fp │ │ │ │ cmp r1, r5 │ │ │ │ mov r3, r4 │ │ │ │ @@ -179940,15 +179938,15 @@ │ │ │ │ bl 42be84 │ │ │ │ asrs r3, r0, #1 │ │ │ │ add r8, r3 │ │ │ │ cbz r3, 2d0f24 │ │ │ │ adds r0, r3, r4 │ │ │ │ mov r1, r9 │ │ │ │ subs r5, r5, r3 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ mov r4, r1 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d0eae │ │ │ │ ldr r2, [pc, #92] @ (2d0f84 ) │ │ │ │ add.w r1, sp, #12288 @ 0x3000 │ │ │ │ ldr r3, [pc, #72] @ (2d0f74 ) │ │ │ │ adds r1, #20 │ │ │ │ @@ -179976,19 +179974,19 @@ │ │ │ │ add.w lr, sp, #24 │ │ │ │ b.n 2d0f00 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r5, r6} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r3, #31 │ │ │ │ + asrs r2, r6, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r5, #31 │ │ │ │ + adds r6, r0, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -180035,15 +180033,15 @@ │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 2d0e30 │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ adds r0, r2, r0 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr.w r3, [r4, #420] @ 0x1a4 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r4, #404] @ 0x194 │ │ │ │ subs r3, #0 │ │ │ │ it ne │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r6 │ │ │ │ @@ -180068,15 +180066,15 @@ │ │ │ │ orrs r0, r1 │ │ │ │ str.w r7, [r4, #408] @ 0x198 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str.w r0, [r4, #292] @ 0x124 │ │ │ │ strb.w r3, [r4, #372] @ 0x174 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 2d0fea │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -180089,25 +180087,25 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #72] @ 2d10fc │ │ │ │ ldr r2, [pc, #72] @ (2d1100 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #72] @ (2d1104 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -180117,19 +180115,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia r0!, {r1, r6} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r4, r6, #22 │ │ │ │ + asrs r4, r1, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #440] @ (2d12d4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -180145,23 +180143,23 @@ │ │ │ │ ldr.w r0, [r0, #392] @ 0x188 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ strd r8, r8, [r6, #4] │ │ │ │ str.w r8, [r6, #12] │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #400] @ (2d12e0 ) │ │ │ │ add.w r3, r7, #24 │ │ │ │ ldr r1, [pc, #400] @ (2d12e4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ and.w r2, r5, #1 │ │ │ │ ubfx r3, r5, #1, #3 │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ add.w r7, r7, r3, lsl #2 │ │ │ │ ldr.w r3, [r7, #1068] @ 0x42c │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -180238,15 +180236,15 @@ │ │ │ │ bl 42c2b8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #400] @ 0x190 │ │ │ │ b.n 2d11f8 │ │ │ │ ldr r0, [pc, #172] @ (2d12f4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr.w r3, [r4, #400] @ 0x190 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d11f8 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr.w r3, [r9, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ @@ -180274,51 +180272,51 @@ │ │ │ │ b.n 2d11be │ │ │ │ ldr r3, [pc, #84] @ (2d12fc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #556 @ 0x22c │ │ │ │ b.n 2d1294 │ │ │ │ ldr r0, [pc, #76] @ (2d1300 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2d124e │ │ │ │ ldr r0, [pc, #72] @ (2d1304 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2d124e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ subs r3, r2, #2 │ │ │ │ movs r0, #0 │ │ │ │ negs r2, r3 │ │ │ │ adcs r2, r3 │ │ │ │ b.n 2d11be │ │ │ │ ldr r0, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r6, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r4, #20 │ │ │ │ + asrs r0, r7, #20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r6, #20 │ │ │ │ + asrs r4, r1, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xfa41ffff │ │ │ │ - asrs r0, r4, #17 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r7, [sp, #320] @ 0x140 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - asrs r0, r7, #17 │ │ │ │ + asrs r0, r2, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r5, r6} │ │ │ │ + stmia r6!, {r2, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r6!, {r2, r4, r6} │ │ │ │ + stmia r6!, {r2, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r0, #17 │ │ │ │ + asrs r6, r3, #17 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr.w r2, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 2d1316 │ │ │ │ ldrb.w r2, [r0, #357] @ 0x165 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 2d1324 │ │ │ │ movs r0, #0 │ │ │ │ @@ -180371,15 +180369,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #456] @ (2d156c ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e960 │ │ │ │ + b.w 71e970 │ │ │ │ ldrb.w ip, [r0, #360] @ 0x168 │ │ │ │ mov r5, r3 │ │ │ │ ldr.w r1, [r0, #284] @ 0x11c │ │ │ │ tst.w ip, #64 @ 0x40 │ │ │ │ ite eq │ │ │ │ andeq.w r2, r1, #15 │ │ │ │ andne.w r2, r1, #31 │ │ │ │ @@ -180415,26 +180413,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r3, [r4, #292] @ 0x124 │ │ │ │ b.n 2d137c │ │ │ │ add r2, r4 │ │ │ │ strb.w r3, [r2, #348] @ 0x15c │ │ │ │ b.n 2d1390 │ │ │ │ ldr r0, [pc, #312] @ (2d1570 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e960 │ │ │ │ + b.w 71e970 │ │ │ │ lsls r0, r3, #25 │ │ │ │ bmi.w 2d1552 │ │ │ │ strb.w r3, [r4, #364] @ 0x16c │ │ │ │ b.n 2d1390 │ │ │ │ ldr r0, [pc, #288] @ (2d1574 ) │ │ │ │ movs r1, #11 │ │ │ │ add r0, pc │ │ │ │ @@ -180476,47 +180474,47 @@ │ │ │ │ ldrb.w r2, [r4, #372] @ 0x174 │ │ │ │ lsls r1, r2, #27 │ │ │ │ bpl.w 2d138c │ │ │ │ ands.w r1, r3, #16 │ │ │ │ bne.w 2d138c │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r2, [r4, #292] @ 0x124 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ bic.w r2, r2, #1 │ │ │ │ str.w r2, [r4, #292] @ 0x124 │ │ │ │ b.n 2d138c │ │ │ │ ldr r0, [pc, #140] @ (2d1578 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb.w r3, [r4, #373] @ 0x175 │ │ │ │ b.n 2d1390 │ │ │ │ ldr r0, [pc, #124] @ (2d157c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e960 │ │ │ │ + b.w 71e970 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2d1390 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #100] @ (2d1580 ) │ │ │ │ ldr r2, [pc, #104] @ (2d1584 ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (2d1588 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #416] @ 0x1a0 │ │ │ │ mov r1, r5 │ │ │ │ @@ -180525,41 +180523,41 @@ │ │ │ │ b.n 2d1390 │ │ │ │ ldr r0, [pc, #60] @ (2d158c ) │ │ │ │ add r0, pc │ │ │ │ b.n 2d13a6 │ │ │ │ ldr r0, [pc, #60] @ (2d1590 ) │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2d144c │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 2d1108 │ │ │ │ b.n 2d148a │ │ │ │ nop │ │ │ │ - asrs r4, r6, #18 │ │ │ │ + asrs r4, r1, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r7, #12 │ │ │ │ + asrs r2, r2, #13 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #9 │ │ │ │ + asrs r6, r1, #10 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r6, r1, #5 │ │ │ │ + asrs r6, r4, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r4, #5 │ │ │ │ + asrs r4, r7, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r3, #9 │ │ │ │ + asrs r2, r6, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r5, #10 │ │ │ │ + asrs r6, r0, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #268] @ (2d16b4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -180571,27 +180569,27 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ addw r3, r5, #1132 @ 0x46c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #252] @ (2d16c0 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov sl, r0 │ │ │ │ bl 33f01c │ │ │ │ ldr r1, [pc, #244] @ (2d16c4 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r5, #16 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 33ed08 │ │ │ │ str.w r0, [r4, #392] @ 0x188 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d1688 │ │ │ │ @@ -180604,21 +180602,21 @@ │ │ │ │ bhi.n 2d1656 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ bl 33eb20 │ │ │ │ str.w r0, [r4, #280] @ 0x118 │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ adds r5, #24 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #164] @ (2d16c8 ) │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #152] @ (2d16cc ) │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ mov r3, r4 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r4, #392] @ 0x188 │ │ │ │ blx r5 │ │ │ │ @@ -180633,15 +180631,15 @@ │ │ │ │ ldr r4, [pc, #116] @ (2d16d0 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -180649,39 +180647,39 @@ │ │ │ │ ldr r2, [pc, #72] @ (2d16d4 ) │ │ │ │ add.w r3, r5, #1144 @ 0x478 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r3!, {r2, r3, r6} │ │ │ │ + stmia r3!, {r2, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r0, r5, #1 │ │ │ │ + asrs r0, r0, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r2, r4, #1 │ │ │ │ + asrs r2, r7, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ @ instruction: 0xf94bffff │ │ │ │ - asrs r0, r2, #9 │ │ │ │ + asrs r0, r5, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #7 │ │ │ │ + asrs r6, r2, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ ubfx lr, r1, #12, #2 │ │ │ │ ldr.w r1, [r0, #2016] @ 0x7e0 │ │ │ │ ldr r0, [pc, #36] @ (2d1708 ) │ │ │ │ ubfx r1, r1, #12, #2 │ │ │ │ add r0, pc │ │ │ │ @@ -180692,37 +180690,37 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r6!, {r5, r7} │ │ │ │ + stmia r6!, {r3, r4, r5, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ubfx r1, r1, #16, #13 │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ adds r1, #2 │ │ │ │ ldrh.w r4, [r4, #2018] @ 0x7e2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ubfx r4, r4, #0, #13 │ │ │ │ adds r1, r4, #2 │ │ │ │ str r0, [r3, #0] │ │ │ │ movw r0, #34944 @ 0x8880 │ │ │ │ movt r0, #21 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -180732,31 +180730,31 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2d1794 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ ldr r2, [pc, #24] @ (2d1798 ) │ │ │ │ ldr r1, [pc, #24] @ (2d179c ) │ │ │ │ ldr r0, [pc, #28] @ (2d17a0 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2cd0e0 │ │ │ │ nop │ │ │ │ stmia r4!, {r3, r4, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r4, r6, #5 │ │ │ │ + asrs r4, r1, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r6, #5 │ │ │ │ + asrs r6, r1, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r1, #6 │ │ │ │ + asrs r4, r4, #6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #0 │ │ │ │ @@ -180959,15 +180957,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2d18cc │ │ │ │ ldr r0, [pc, #132] @ (2d1a58 ) │ │ │ │ mov r1, r8 │ │ │ │ strd lr, r3, [sp] │ │ │ │ mov r3, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.n 2d18cc │ │ │ │ adds r5, #32 │ │ │ │ add.w fp, fp, #4 │ │ │ │ add.w sl, sl, #20 │ │ │ │ b.n 2d1876 │ │ │ │ ldr r2, [pc, #104] @ (2d1a5c ) │ │ │ │ @@ -180993,43 +180991,43 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - pop {r3, r4, r7, pc} │ │ │ │ + pop {r4, r5, r7, pc} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - movs r7, #18 │ │ │ │ + movs r7, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r5, #32 │ │ │ │ + asrs r6, r0, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #8 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r0, r1, #30 │ │ │ │ + lsrs r0, r4, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r4, r7, #29 │ │ │ │ + lsrs r4, r2, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r7, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #29 │ │ │ │ + lsrs r0, r0, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r0, #29 │ │ │ │ + lsrs r2, r3, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #29 │ │ │ │ + lsrs r4, r0, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -181166,15 +181164,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2d1b4c │ │ │ │ uxth r3, r0 │ │ │ │ lsrs r2, r0, #16 │ │ │ │ ldr r0, [pc, #284] @ (2d1d08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b.n 2d1b4c │ │ │ │ add.w r4, r0, #1984 @ 0x7c0 │ │ │ │ movs r1, #2 │ │ │ │ ldr r0, [pc, #256] @ (2d1cfc ) │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -181241,15 +181239,15 @@ │ │ │ │ ldr r0, [pc, #92] @ (2d1d04 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d1c06 │ │ │ │ ldr r0, [pc, #96] @ (2d1d10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r2 │ │ │ │ b.n 2d1c08 │ │ │ │ ldr r1, [pc, #84] @ (2d1d14 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181263,36 +181261,36 @@ │ │ │ │ movw r1, #52429 @ 0xcccd │ │ │ │ movt r1, #52428 @ 0xcccc │ │ │ │ ldr r0, [pc, #60] @ (2d1d18 ) │ │ │ │ uxth.w r3, ip │ │ │ │ add r0, pc │ │ │ │ mul.w r1, r2, r1 │ │ │ │ mov.w r2, ip, lsr #16 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w ip, [r4, #8] │ │ │ │ mov r0, ip │ │ │ │ b.n 2d1b4c │ │ │ │ nop │ │ │ │ ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #27 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #23 │ │ │ │ + lsrs r6, r5, #23 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #21 │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ cmp r7, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #18 │ │ │ │ + lsrs r4, r7, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2d1dc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -181301,15 +181299,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d1dc8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ bl 42c768 │ │ │ │ cbnz r0, 2d1d6c │ │ │ │ add sp, #28 │ │ │ │ @@ -181349,23 +181347,23 @@ │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d17a4 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r4, #19 │ │ │ │ + lsrs r4, r7, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r2, r7, #14 │ │ │ │ + lsrs r2, r2, #15 │ │ │ │ lsls r0, r1, #1 │ │ │ │ bkpt 0x00d6 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsrs r0, r3, #14 │ │ │ │ + lsrs r0, r6, #14 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #140] @ (2d1e70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -181374,26 +181372,26 @@ │ │ │ │ ldr r1, [pc, #140] @ (2d1e78 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #124] @ (2d1e7c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #124] @ (2d1e80 ) │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #19532 @ 0x4c4c │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (2d1e84 ) │ │ │ │ ldr r3, [pc, #108] @ (2d1e88 ) │ │ │ │ movw r1, #4724 @ 0x1274 │ │ │ │ movt r1, #20480 @ 0x5000 │ │ │ │ strh.w r5, [r0, #118] @ 0x76 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -181411,38 +181409,38 @@ │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #56] @ (2d1e98 ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ - itt ls │ │ │ │ - lslls r1, r3, #1 │ │ │ │ - strls r2, [r0, #0] │ │ │ │ + b.w 5cd844 │ │ │ │ + ite lt │ │ │ │ + lsllt r1, r3, #1 │ │ │ │ + strge r2, [r3, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r4, #20] │ │ │ │ + strb r6, [r7, #20] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - lsls r6, r7, #7 │ │ │ │ + lsls r6, r2, #8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r5, pc, #744 @ (adr r5, 2d216c ) │ │ │ │ + add r5, pc, #840 @ (adr r5, 2d21cc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ lsls r5, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x000c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsrs r2, r6, #10 │ │ │ │ + lsrs r2, r1, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r6!, {} │ │ │ │ lsls r6, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -181669,15 +181667,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r1, r1, lsl #16 │ │ │ │ strb r0, [r6, #0] │ │ │ │ b.n 2d2006 │ │ │ │ ldr r0, [pc, #160] @ (2d21d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr.w r2, [sl, #16] │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ add r4, r3 │ │ │ │ uxth r3, r2 │ │ │ │ b.n 2d2038 │ │ │ │ ldr r1, [pc, #132] @ (2d21cc ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -181695,15 +181693,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 2d2122 │ │ │ │ ldr r0, [pc, #120] @ (2d21e0 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ strd r3, r2, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #32] │ │ │ │ b.n 2d2122 │ │ │ │ ldr r1, [pc, #104] @ (2d21e4 ) │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181722,15 +181720,15 @@ │ │ │ │ uxth r0, r4 │ │ │ │ str r0, [sp, #4] │ │ │ │ lsrs r4, r4, #16 │ │ │ │ ldr r0, [pc, #60] @ (2d21e8 ) │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d2048 │ │ │ │ mov r9, r4 │ │ │ │ b.n 2d1fe2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrh r2, [r2, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ @@ -181738,25 +181736,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r0, #20] │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r7, #6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - lsrs r6, r5, #4 │ │ │ │ + lsrs r6, r0, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #3 │ │ │ │ + lsrs r2, r4, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ str r4, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r2, #3 │ │ │ │ + lsrs r0, r5, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w lr, [pc, #260] @ 2d2300 │ │ │ │ sub sp, #24 │ │ │ │ @@ -181890,24 +181888,24 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #36] @ (2d2370 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2d17a4 │ │ │ │ nop │ │ │ │ - rev r6, r7 │ │ │ │ + rev16 r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r0, r2, #27 │ │ │ │ + lsls r0, r5, #27 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r4, #22 │ │ │ │ + lsls r6, r7, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (2d23c8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -181915,33 +181913,33 @@ │ │ │ │ movs r3, #249 @ 0xf9 │ │ │ │ ldr r1, [pc, #68] @ (2d23d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [r0, #2004] @ 0x7d4 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ bl 42a9ec │ │ │ │ ldr.w r1, [r4, #2008] @ 0x7d8 │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ bl 42a9ec │ │ │ │ ldr.w r1, [r4, #2012] @ 0x7dc │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42ba28 │ │ │ │ nop │ │ │ │ - cbnz r4, 2d240a │ │ │ │ + rev r4, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r2, r2, #26 │ │ │ │ + lsls r2, r5, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r4, #21 │ │ │ │ + lsls r6, r7, #21 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #732] @ (2d26c4 ) │ │ │ │ @@ -182076,15 +182074,15 @@ │ │ │ │ bpl.n 2d248a │ │ │ │ ldr r0, [pc, #436] @ (2d26d4 ) │ │ │ │ uxth r3, r4 │ │ │ │ lsrs r2, r4, #16 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ movs r0, #20 │ │ │ │ subs r2, #9 │ │ │ │ mul.w r2, r0, r2 │ │ │ │ uxth r0, r4 │ │ │ │ orr.w r0, r0, r4, lsl #16 │ │ │ │ add r1, r2 │ │ │ │ @@ -182222,71 +182220,71 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2d248a │ │ │ │ ldr r0, [pc, #56] @ (2d26e4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 2d25f0 │ │ │ │ b.n 2d2662 │ │ │ │ nop │ │ │ │ strh r4, [r3, #42] @ 0x2a │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r4, #24 │ │ │ │ + lsls r6, r7, #24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r5, #21 │ │ │ │ + lsls r4, r0, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r2, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d2710 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ ldr r2, [pc, #20] @ (2d2714 ) │ │ │ │ ldr r1, [pc, #20] @ (2d2718 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2cd0e0 │ │ │ │ @ instruction: 0xb6a4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r6, r0, #19 │ │ │ │ + lsls r6, r3, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r4, r0, #19 │ │ │ │ + lsls r4, r3, #19 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2d2774 │ │ │ │ ldr r2, [pc, #68] @ (2d2778 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2d277c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #56] @ (2d2780 ) │ │ │ │ ldr r3, [pc, #60] @ (2d2784 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2d2788 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -182297,26 +182295,26 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #5 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ - @ instruction: 0xb68e │ │ │ │ + b.w 5cd844 │ │ │ │ + @ instruction: 0xb6a6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsb r4, [r7, r2] │ │ │ │ + ldrsb r4, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r3, #60] @ 0x3c │ │ │ │ + ldr r6, [r6, #60] @ 0x3c │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb64c │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r4, r6, #17 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldmia r0!, {r6} │ │ │ │ lsls r6, r5, #1 │ │ │ │ movs r2, #1 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ b.w 2d2ce4 │ │ │ │ mov r3, r2 │ │ │ │ @@ -182344,15 +182342,15 @@ │ │ │ │ bl 42be84 │ │ │ │ cbz r0, 2d2804 │ │ │ │ ldr.w r7, [r8, #152] @ 0x98 │ │ │ │ ldr.w r1, [r9, #196] @ 0xc4 │ │ │ │ asr.w r4, r0, r7 │ │ │ │ adds r0, r4, r5 │ │ │ │ subs r6, r6, r4 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ add sl, r4 │ │ │ │ mov r5, r1 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2d27cc │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -182399,15 +182397,15 @@ │ │ │ │ cbnz r6, 2d28a4 │ │ │ │ str.w r6, [r5, #148] @ 0x94 │ │ │ │ movw r0, #16960 @ 0x4240 │ │ │ │ movt r0, #15 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ movs r3, #0 │ │ │ │ smull r0, r1, r7, r0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2d3928 │ │ │ │ ldr.w r3, [r5, #160] @ 0xa0 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r5, #136] @ 0x88 │ │ │ │ @@ -182446,27 +182444,27 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r6, [pc, #452] @ (2d2ac8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ add.w fp, sp, #28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r9, pc │ │ │ │ add r6, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 33f01c │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ mov r2, r9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #132 @ 0x84 │ │ │ │ mov.w sl, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ strd sl, sl, [fp, #4] │ │ │ │ str.w sl, [fp, #12] │ │ │ │ @@ -182541,21 +182539,21 @@ │ │ │ │ add.w r3, r9, #196 @ 0xc4 │ │ │ │ add r1, r4 │ │ │ │ and.w r2, r2, #3840 @ 0xf00 │ │ │ │ mov r0, sl │ │ │ │ strd r4, r6, [sp] │ │ │ │ bl 33ee10 │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #160] @ (2d2ad8 ) │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #148] @ (2d2adc ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r7, #220] @ 0xdc │ │ │ │ blx r5 │ │ │ │ @@ -182577,48 +182575,48 @@ │ │ │ │ ldr r4, [pc, #96] @ (2d2ae0 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ movs r2, #251 @ 0xfb │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2d2950 │ │ │ │ ldr r4, [pc, #76] @ (2d2ae4 ) │ │ │ │ add.w r3, r5, #32 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov.w r2, #270 @ 0x10e │ │ │ │ add r4, pc │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2d2950 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strh r4, [r5, #2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r8, #284] @ 0x11c │ │ │ │ - push {r4, r6, r7} │ │ │ │ + stc2 0, cr0, [r0, #284]! @ 0x11c │ │ │ │ + push {r3, r5, r6, r7} │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc2 0, cr0, [r8, #-284] @ 0xfffffee4 │ │ │ │ - lsls r6, r1, #11 │ │ │ │ + ldc2 0, cr0, [r0, #-284]! @ 0xfffffee4 │ │ │ │ + lsls r6, r4, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r0, r6, #10 │ │ │ │ + lsls r0, r1, #11 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r0, [r7, #31] │ │ │ │ lsls r1, r6, #1 │ │ │ │ mcr2 15, 3, pc, cr15, cr15, {7} @ │ │ │ │ cbz r2, 2d2b46 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - mrrc2 0, 4, r0, r0, cr7 @ │ │ │ │ + stc2l 0, cr0, [r8], #-284 @ 0xfffffee4 │ │ │ │ lsls r1, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 0, cr0, cr8, cr7, {2} │ │ │ │ - lsls r4, r2, #5 │ │ │ │ + cdp2 0, 2, cr0, cr0, cr7, {2} │ │ │ │ + lsls r4, r5, #5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ sub.w sp, sp, #4128 @ 0x1020 │ │ │ │ @@ -182638,25 +182636,25 @@ │ │ │ │ adds r1, #28 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ subs r4, r4, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #192] @ (2d2bf8 ) │ │ │ │ ldr r2, [pc, #192] @ (2d2bfc ) │ │ │ │ ldr r1, [pc, #196] @ (2d2c00 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r1, [fp, #116] @ 0x74 │ │ │ │ ldr.w r0, [r8, #220] @ 0xdc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ blx r3 │ │ │ │ cbz r4, 2d2ba6 │ │ │ │ add.w sl, fp, #104 @ 0x68 │ │ │ │ @@ -182714,18 +182712,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrb r2, [r0, #25] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - uxth r0, r1 │ │ │ │ + uxth r0, r4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xfb340047 │ │ │ │ - @ instruction: 0xfb4a0047 │ │ │ │ + @ instruction: 0xfb4c0047 │ │ │ │ + @ instruction: 0xfb620047 │ │ │ │ ldrb r4, [r1, #22] │ │ │ │ lsls r1, r6, #1 │ │ │ │ │ │ │ │ 002d2c08 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -182733,15 +182731,15 @@ │ │ │ │ ldr r4, [r0, #24] │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add r3, r2 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -182758,15 +182756,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ movs r1, #0 │ │ │ │ add.w r3, r4, #1048576 @ 0x100000 │ │ │ │ add.w r3, r3, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #216] @ 0xd8 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #156] @ 0x9c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -182779,37 +182777,37 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #12 │ │ │ │ add.w r4, r5, #1048576 @ 0x100000 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #40] @ (2d2cd8 ) │ │ │ │ ldr r2, [pc, #40] @ (2d2cdc ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2d2ce0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r5, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ ldr r3, [r3, #64] @ 0x40 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - cbz r0, 2d2ce0 │ │ │ │ + cbz r0, 2d2ce6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrsh.w r0, [r8, #71] @ 0x47 │ │ │ │ - vst1.8 {d16[2]}, [lr], r7 │ │ │ │ + ldr??.w r0, [r0, #71] @ 0x47 │ │ │ │ + vld1.8 {d16[2]}, [r6], r7 │ │ │ │ │ │ │ │ 002d2ce4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ @@ -183647,35 +183645,35 @@ │ │ │ │ ldrb.w r9, [r8, #319] @ 0x13f │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mul.w r0, r3, r0 │ │ │ │ ldrh.w r3, [sl, #-12] │ │ │ │ and.w r9, r9, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ orr.w r5, r5, r3, lsl #16 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ add.w r1, r9, #1 │ │ │ │ rsb r0, r0, r0, lsl #3 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldrh.w r3, [sl, #-20] │ │ │ │ str r0, [sp, #12] │ │ │ │ movw r2, #22050 @ 0x5622 │ │ │ │ and.w r0, r3, #16128 @ 0x3f00 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ lsrs r3, r3, #14 │ │ │ │ ldrh.w r6, [sl, #-14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r3, r3, r3, lsl #1 │ │ │ │ lsls r6, r6, #5 │ │ │ │ asrs r0, r3 │ │ │ │ smulbb r0, r0, r2 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ movs r3, #14 │ │ │ │ add.w r1, r9, #1 │ │ │ │ mul.w r0, r3, r0 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ tst.w r7, #16384 @ 0x4000 │ │ │ │ str r0, [sp, #16] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ittt ne │ │ │ │ ldrne r3, [sp, #12] │ │ │ │ negne r3, r3 │ │ │ │ strne r3, [sp, #12] │ │ │ │ @@ -183910,15 +183908,15 @@ │ │ │ │ movw r1, #65456 @ 0xffb0 │ │ │ │ add r0, r3 │ │ │ │ mov.w r3, #20480 @ 0x5000 │ │ │ │ mov r6, r0 │ │ │ │ smlabb r2, r2, r1, r3 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r2 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ str r1, [r5, #16] │ │ │ │ cmp r6, r2 │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ bcc.w 2d3a96 │ │ │ │ lsls r1, r3, #25 │ │ │ │ ittt pl │ │ │ │ @@ -183946,15 +183944,15 @@ │ │ │ │ ldr r3, [r5, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, r7, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ smlabb r6, r1, ip, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r3, r6 │ │ │ │ str r1, [r5, #20] │ │ │ │ bcc.n 2d3a6e │ │ │ │ ldrb.w r3, [r4, #222] @ 0xde │ │ │ │ lsls r7, r3, #26 │ │ │ │ @@ -184043,98 +184041,98 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ (2d3b10 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ ldr r2, [pc, #20] @ (2d3b14 ) │ │ │ │ ldr r1, [pc, #24] @ (2d3b18 ) │ │ │ │ ldr r0, [pc, #24] @ (2d3b1c ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2cd07c │ │ │ │ add r3, pc, #720 @ (adr r3, 2d3de4 ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, r4, #71 @ 0x47 │ │ │ │ - @ instruction: 0xf1220047 │ │ │ │ + @ instruction: 0xf12c0047 │ │ │ │ + @ instruction: 0xf13a0047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 70e208 │ │ │ │ + bl 70e218 │ │ │ │ ldr r2, [pc, #108] @ (2d3ba8 ) │ │ │ │ ldr r1, [pc, #112] @ (2d3bac ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #108] @ (2d3bb0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 70e3a4 │ │ │ │ + bl 70e3b4 │ │ │ │ ldr r3, [pc, #104] @ (2d3bb4 ) │ │ │ │ add r4, pc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r3 │ │ │ │ bl 45af8c │ │ │ │ ldr r6, [r0, #60] @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #88] @ (2d3bb8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #84] @ (2d3bbc ) │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd408 │ │ │ │ + bl 5cd418 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ cbz r5, 2d3b90 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 70eca0 │ │ │ │ + b.w 70ecb0 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0f20047 │ │ │ │ - subs r0, #30 │ │ │ │ + add.w r0, sl, #71 @ 0x47 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ lsls r1, r6, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf0dc0047 │ │ │ │ - add r2, sp, #32 │ │ │ │ + @ instruction: 0xf0f40047 │ │ │ │ + add r2, sp, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (2d3c40 ) │ │ │ │ @@ -184142,59 +184140,59 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (2d3c48 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #100] @ (2d3c4c ) │ │ │ │ ldr r1, [pc, #100] @ (2d3c50 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #84] @ (2d3c54 ) │ │ │ │ ldr r3, [pc, #88] @ (2d3c58 ) │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ ldr r1, [pc, #84] @ (2d3c5c ) │ │ │ │ add r2, pc │ │ │ │ strh.w r4, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ movw r3, #1027 @ 0x403 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #60] @ (2d3c60 ) │ │ │ │ ldr r1, [pc, #60] @ (2d3c64 ) │ │ │ │ movs r2, #3 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - add r2, pc, #192 @ (adr r2, 2d3d04 ) │ │ │ │ + add r2, pc, #288 @ (adr r2, 2d3d64 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - tst r2, r3 │ │ │ │ + tst r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r7, r4] │ │ │ │ + ldrsb r6, [r2, r5] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - b.n 2d347c │ │ │ │ + b.n 2d34ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #62] @ 0x3e │ │ │ │ + strh r2, [r5, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r7, r0, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -184339,55 +184337,55 @@ │ │ │ │ b.n 2d3d32 │ │ │ │ movs r5, #1 │ │ │ │ b.n 2d3d1a │ │ │ │ ldr r0, [r2, #76] @ 0x4c │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d40e8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ lsls r0, r1, #1 │ │ │ │ - vhadd.s q0, q6, │ │ │ │ - add r0, pc, #904 @ (adr r0, 2d415c ) │ │ │ │ + vhadd.s16 q8, q2, │ │ │ │ + add r0, pc, #1000 @ (adr r0, 2d41bc ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - vhadd.s16 q0, q6, │ │ │ │ - add r0, pc, #680 @ (adr r0, 2d4084 ) │ │ │ │ + vhadd.s q0, q2, │ │ │ │ + add r0, pc, #776 @ (adr r0, 2d40e4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [r7, r3] │ │ │ │ + str r0, [r2, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cdp 0, 14, cr0, cr0, cr7, {2} │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + cdp 0, 15, cr0, cr8, cr7, {2} │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r4, [r6, r2] │ │ │ │ + str r4, [r1, r3] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r0, pc, #376 @ (adr r0, 2d3f68 ) │ │ │ │ + add r0, pc, #472 @ (adr r0, 2d3fc8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 9, cr0, cr8, cr7, {2} │ │ │ │ + cdp 0, 11, cr0, cr0, cr7, {2} │ │ │ │ b.n 2d3c68 │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr.w r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr.w r2, [r4, #2852] @ 0xb24 │ │ │ │ subs r0, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ adds r3, r0, r0 │ │ │ │ adc.w r2, r1, r1 │ │ │ │ adds r0, r3, r0 │ │ │ │ adc.w r1, r1, r2 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ lsls r1, r1, #3 │ │ │ │ orr.w r1, r1, r0, lsr #29 │ │ │ │ lsls r0, r0, #3 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ str.w r0, [r4, #1872] @ 0x750 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -184412,20 +184410,20 @@ │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #60 @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ movs r3, #1 │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ strb.w r3, [r5, #61] @ 0x3d │ │ │ │ strb.w r3, [r5, #64] @ 0x40 │ │ │ │ ldr.w r1, [r4, #2880] @ 0xb40 │ │ │ │ cmp r1, #2 │ │ │ │ beq.n 2d3ef6 │ │ │ │ @@ -184447,15 +184445,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2d3fea │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cbz r0, 2d3ef2 │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d401e │ │ │ │ - bl 71e304 │ │ │ │ + bl 71e314 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #336] @ (2d4054 ) │ │ │ │ add.w r0, r4, #2336 @ 0x920 │ │ │ │ addw r8, r4, #2504 @ 0x9c8 │ │ │ │ @@ -184506,22 +184504,22 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r5, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #208] @ (2d4070 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ addw r0, r4, #1772 @ 0x6ec │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r2, [pc, #192] @ (2d4074 ) │ │ │ │ ldr r3, [pc, #196] @ (2d4078 ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r4, #1844] @ 0x734 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #1848] @ 0x738 │ │ │ │ ldr r2, [pc, #184] @ (2d407c ) │ │ │ │ @@ -184543,18 +184541,18 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #2880] @ 0xb40 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 2d3ee4 │ │ │ │ ldr r1, [pc, #136] @ (2d4080 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2d3fc0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #116] @ (2d4084 ) │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #1108 @ 0x454 │ │ │ │ add r0, pc │ │ │ │ @@ -184570,42 +184568,42 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r4, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r2, #284]! @ 0x11c │ │ │ │ - ldr r7, [sp, #584] @ 0x248 │ │ │ │ + cdp 0, 0, cr0, cr10, cr7, {2} │ │ │ │ + ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cdp 0, 0, cr0, cr4, cr7, {2} │ │ │ │ - cdp 0, 0, cr0, cr4, cr7, {2} │ │ │ │ + cdp 0, 1, cr0, cr12, cr7, {2} │ │ │ │ + cdp 0, 1, cr0, cr12, cr7, {2} │ │ │ │ ldr r7, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stc 0, cr0, [sl, #-284] @ 0xfffffee4 │ │ │ │ - ldcl 0, cr0, [r2, #284] @ 0x11c │ │ │ │ - ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ + stc 0, cr0, [r2, #-284]! @ 0xfffffee4 │ │ │ │ + stcl 0, cr0, [sl, #284]! @ 0x11c │ │ │ │ + ldr r6, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, #100 @ 0x64 │ │ │ │ + subs r6, #124 @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r1, r6] │ │ │ │ + strh r2, [r4, r6] │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldc 0, cr0, [r4, #284] @ 0x11c │ │ │ │ + stc 0, cr0, [ip, #284]! @ 0x11c │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r1, #24] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldc 0, cr0, [r0], #284 @ 0x11c │ │ │ │ - ldcl 0, cr0, [r8], #-284 @ 0xfffffee4 │ │ │ │ - ldr r5, [sp, #896] @ 0x380 │ │ │ │ + stcl 0, cr0, [r8], {71} @ 0x47 │ │ │ │ + ldc 0, cr0, [r0], {71} @ 0x47 │ │ │ │ + ldr r5, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldc 0, cr0, [sl], #-284 @ 0xfffffee4 │ │ │ │ - stcl 0, cr0, [r2], {71} @ 0x47 │ │ │ │ + mrrc 0, 4, r0, r2, cr7 │ │ │ │ + ldcl 0, cr0, [sl], {71} @ 0x47 │ │ │ │ b.n 2d3c68 │ │ │ │ nop │ │ │ │ b.n 2d3c68 │ │ │ │ nop │ │ │ │ ldr.w r3, [r0, #1852] @ 0x73c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2d40b2 │ │ │ │ @@ -184625,23 +184623,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (2d40f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5ce6e0 │ │ │ │ - ldr r5, [sp, #240] @ 0xf0 │ │ │ │ + b.w 5ce6f0 │ │ │ │ + ldr r5, [sp, #336] @ 0x150 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r5, #34 @ 0x22 │ │ │ │ + subs r5, #58 @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r1, r1] │ │ │ │ + strh r0, [r4, r1] │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2d412c │ │ │ │ sub sp, #12 │ │ │ │ @@ -184649,23 +184647,23 @@ │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #36] @ (2d4134 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3960ac │ │ │ │ nop │ │ │ │ - ldr r4, [sp, #1000] @ 0x3e8 │ │ │ │ + ldr r5, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adcs.w r0, r0, r7, lsl #1 │ │ │ │ - sbc.w r0, r6, r7, lsl #1 │ │ │ │ + sbc.w r0, r8, r7, lsl #1 │ │ │ │ + sbcs.w r0, lr, r7, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r2 │ │ │ │ ldr.w r9, [pc, #528] @ 2d4360 │ │ │ │ @@ -184818,15 +184816,15 @@ │ │ │ │ strd sl, r4, [sp] │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d4268 │ │ │ │ ldr r0, [pc, #160] @ (2d4388 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r2, [r5, #2860] @ 0xb2c │ │ │ │ cmp r2, sl │ │ │ │ bne.n 2d425e │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r5, #2872] @ 0xb38 │ │ │ │ ldr.w r3, [r5, #2868] @ 0xb34 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -184867,31 +184865,31 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r6, [sp, #864] @ 0x360 │ │ │ │ lsls r2, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #800] @ (2d4690 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #190 @ 0xbe │ │ │ │ + cmp r4, #214 @ 0xd6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add.w r0, r6, r7, lsl #1 │ │ │ │ - cmp r4, #88 @ 0x58 │ │ │ │ + adds.w r0, lr, r7, lsl #1 │ │ │ │ + cmp r4, #112 @ 0x70 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xead40047 │ │ │ │ - cmp r4, #36 @ 0x24 │ │ │ │ + @ instruction: 0xeaec0047 │ │ │ │ + cmp r4, #60 @ 0x3c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - pkhbt r0, sl, r7, lsl #1 │ │ │ │ - orns r0, r4, r7, lsl #1 │ │ │ │ - cmp r3, #194 @ 0xc2 │ │ │ │ + @ instruction: 0xeae20047 │ │ │ │ + eor.w r0, ip, r7, lsl #1 │ │ │ │ + cmp r3, #218 @ 0xda │ │ │ │ lsls r0, r1, #1 │ │ │ │ - orr.w r0, r4, r7, lsl #1 │ │ │ │ - ldr r2, [sp, #720] @ 0x2d0 │ │ │ │ + orrs.w r0, ip, r7, lsl #1 │ │ │ │ + ldr r2, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmdb lr, {r0, r1, r2, r6} │ │ │ │ - orn r0, r2, r7, lsl #1 │ │ │ │ + stmdb r6!, {r0, r1, r2, r6} │ │ │ │ + orns r0, sl, r7, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #492] @ (2d45a0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -185076,42 +185074,41 @@ │ │ │ │ b.n 2d4428 │ │ │ │ str r4, [r2, #88] @ 0x58 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r4, [sp, #464] @ 0x1d0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d48cc ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #108 @ 0x6c │ │ │ │ + cmp r2, #132 @ 0x84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmdb sl!, {r0, r1, r2, r6} │ │ │ │ - cmp r1, #232 @ 0xe8 │ │ │ │ + ldrd r0, r0, [r2, #-284] @ 0x11c │ │ │ │ + cmp r2, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strd r0, r0, [r6], #-284 @ 0x11c │ │ │ │ - cmp r1, #180 @ 0xb4 │ │ │ │ + ldrd r0, r0, [lr], #-284 @ 0x11c │ │ │ │ + cmp r1, #204 @ 0xcc │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe8000047 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + @ instruction: 0xe8180047 │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d45ac │ │ │ │ - lsls r7, r0, #1 │ │ │ │ + @ instruction: 0xe8080047 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2d4668 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #136] @ (2d466c ) │ │ │ │ movs r3, #204 @ 0xcc │ │ │ │ ldr r1, [pc, #136] @ (2d4670 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #124] @ (2d4674 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r0, r3, #15232 @ 0x3b80 │ │ │ │ adds r0, #8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cbz r2, 2d460c │ │ │ │ @@ -185119,15 +185116,15 @@ │ │ │ │ cbz r2, 2d460c │ │ │ │ ldr r1, [r3, #8] │ │ │ │ str r1, [r4, r2] │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ cmp r0, r3 │ │ │ │ bne.n 2d4600 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r4, #2848 @ 0xb20 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r5, [r4, #1816] @ 0x718 │ │ │ │ cbz r5, 2d465a │ │ │ │ ldr r6, [pc, #80] @ (2d4678 ) │ │ │ │ ldr.w r8, [pc, #80] @ 2d467c │ │ │ │ ldr r7, [pc, #80] @ (2d4680 ) │ │ │ │ @@ -185136,57 +185133,57 @@ │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r0, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r4, #1860] @ 0x744 │ │ │ │ lsls r2, r1 │ │ │ │ orrs r3, r2 │ │ │ │ str.w r3, [r4, #1860] @ 0x744 │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2d4636 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2d3c68 │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #136] @ 0x88 │ │ │ │ + ldr r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d4364 │ │ │ │ + b.n 2d4394 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d4390 │ │ │ │ + b.n 2d43c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - str r7, [sp, #872] @ 0x368 │ │ │ │ + str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d45f0 │ │ │ │ + b.n 2d4620 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d461c │ │ │ │ + b.n 2d464c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #64] @ 2d46d8 │ │ │ │ ldr r2, [pc, #64] @ (2d46dc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (2d46e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #52] @ (2d46e4 ) │ │ │ │ ldr r3, [pc, #56] @ (2d46e8 ) │ │ │ │ ldr r1, [pc, #56] @ (2d46ec ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -185196,28 +185193,28 @@ │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + b.w 5cd844 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r7, #84 @ 0x54 │ │ │ │ + adds r7, #108 @ 0x6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #472] @ (2d48bc ) │ │ │ │ + ldr r4, [pc, #568] @ (2d491c ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #608 @ 0x260 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - b.n 2d43d4 │ │ │ │ + b.n 2d4404 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2d4760 ) │ │ │ │ @@ -185225,25 +185222,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2d4768 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (2d476c ) │ │ │ │ ldr r1, [pc, #80] @ (2d4770 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r2, #3 │ │ │ │ movw r1, #10558 @ 0x293e │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2d4774 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -185254,25 +185251,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r6, [sp, #1008] @ 0x3f0 │ │ │ │ + str r7, [sp, #80] @ 0x50 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #230 @ 0xe6 │ │ │ │ + adds r6, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #40] @ (2d4794 ) │ │ │ │ + ldr r4, [pc, #136] @ (2d47f4 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 2d4734 │ │ │ │ + bhi.n 2d4764 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r4, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d4510 │ │ │ │ + b.n 2d4540 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #88] @ (2d47e4 ) │ │ │ │ @@ -185280,25 +185277,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (2d47ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (2d47f0 ) │ │ │ │ ldr r1, [pc, #80] @ (2d47f4 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r2, #1 │ │ │ │ movw r1, #9832 @ 0x2668 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ strh.w r1, [r0, #110] @ 0x6e │ │ │ │ ldr r3, [pc, #52] @ (2d47f8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ @@ -185309,25 +185306,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r6, [sp, #480] @ 0x1e0 │ │ │ │ + str r6, [sp, #576] @ 0x240 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r6, #98 @ 0x62 │ │ │ │ + adds r6, #122 @ 0x7a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r3, [pc, #536] @ (2d4a08 ) │ │ │ │ + ldr r3, [pc, #632] @ (2d4a68 ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ - bhi.n 2d48b0 │ │ │ │ + bhi.n 2d48e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, #16] │ │ │ │ + ldrb r4, [r6, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d44d4 │ │ │ │ + b.n 2d4504 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -185481,17 +185478,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r6, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ str r6, [r5, #16] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, #126 @ 0x7e │ │ │ │ + movs r6, #150 @ 0x96 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d4570 │ │ │ │ + b.n 2d45a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d4cc0 ) │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r7, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -185544,19 +185541,19 @@ │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d49be │ │ │ │ nop │ │ │ │ ldrsh r2, [r2, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d4d4c ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #222 @ 0xde │ │ │ │ + movs r4, #246 @ 0xf6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r3, r5, r6, lr} │ │ │ │ + push {r7, lr} │ │ │ │ lsls r3, r1, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d4abe │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -185573,23 +185570,23 @@ │ │ │ │ ldr r1, [pc, #108] @ (2d4ad4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp] │ │ │ │ mov r7, r1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w ip, sl, #160 @ 0xa0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r6, [ip, #104] @ 0x68 │ │ │ │ cbz r6, 2d4aa2 │ │ │ │ @@ -185607,19 +185604,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ - str r3, [sp, #712] @ 0x2c8 │ │ │ │ + str r3, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d51ec │ │ │ │ + b.n 2d521c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d5200 │ │ │ │ + b.n 2d5230 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #288] @ (2d4c0c ) │ │ │ │ movs r4, #48 @ 0x30 │ │ │ │ @@ -185733,25 +185730,25 @@ │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d4b66 │ │ │ │ nop │ │ │ │ ldrsh r2, [r3, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d4f34 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #82 @ 0x52 │ │ │ │ + movs r3, #106 @ 0x6a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d51a8 │ │ │ │ + b.n 2d51d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #38 @ 0x26 │ │ │ │ + movs r3, #62 @ 0x3e │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d51d0 │ │ │ │ + b.n 2d5200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r2, #254 @ 0xfe │ │ │ │ + movs r3, #22 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d5128 │ │ │ │ + b.n 2d5158 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #84] @ (2d4c90 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -185760,22 +185757,22 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 2d4c7a │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #20 │ │ │ │ @@ -185783,19 +185780,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - b.n 2d4fe0 │ │ │ │ + b.n 2d5010 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d5008 │ │ │ │ + b.n 2d5038 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r8, r2 │ │ │ │ @@ -185824,15 +185821,15 @@ │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r3, #15 │ │ │ │ ldr r4, [pc, #676] @ (2d4f8c ) │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov lr, r0 │ │ │ │ add.w r4, r0, #372 @ 0x174 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2d4d00 │ │ │ │ add.w r4, r0, #180 @ 0xb4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r9 │ │ │ │ @@ -186071,33 +186068,33 @@ │ │ │ │ b.n 2d4ec0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r1, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - b.n 2d506c │ │ │ │ + b.n 2d509c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2d51a8 │ │ │ │ + b.n 2d51d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r1, [sp, #184] @ 0xb8 │ │ │ │ + str r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldrb r4, [r4, r1] │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldrb r0, [r6, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - movs r1, #136 @ 0x88 │ │ │ │ + movs r1, #160 @ 0xa0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d524c │ │ │ │ + b.n 2d527c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d52c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #18 │ │ │ │ + movs r0, #42 @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - b.n 2d4fb0 │ │ │ │ + b.n 2d4fe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (2d5058 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -186109,33 +186106,33 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #136] @ (2d5064 ) │ │ │ │ add.w r3, r4, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #11 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #160 @ 0xa0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ itt eq │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ @@ -186154,37 +186151,37 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #60] @ (2d5070 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, #50] @ 0x32 │ │ │ │ + ldrh r0, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #30 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ble.n 2d5134 │ │ │ │ + ble.n 2d4f64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - udf #30 │ │ │ │ + udf #54 @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #46] @ 0x2e │ │ │ │ + ldrh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - udf #184 @ 0xb8 │ │ │ │ + udf #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bgt.n 2d50cc │ │ │ │ + bgt.n 2d50fc │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ movs r3, #0 │ │ │ │ @@ -186207,15 +186204,15 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #176] @ 0xb0 │ │ │ │ subw r4, r0, #1772 @ 0x6ec │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.w 2d528c │ │ │ │ ldr.w r3, [r4, #1920] @ 0x780 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 2d5244 │ │ │ │ @@ -186488,59 +186485,59 @@ │ │ │ │ add sp, #124 @ 0x7c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2d3c68 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #42] @ 0x2a │ │ │ │ + ldrh r6, [r1, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2d5324 │ │ │ │ + bgt.n 2d5354 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r6, [r5, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r5, r2] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ble.n 2d5450 │ │ │ │ + ble.n 2d5480 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d5714 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r2, #4 │ │ │ │ + adds r4, r5, #4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ble.n 2d54d8 │ │ │ │ + ble.n 2d5308 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r0, [r6, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r0, r1, #2 │ │ │ │ + adds r0, r4, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrsb r6, [r4, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - bgt.n 2d5370 │ │ │ │ + bgt.n 2d53a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r5, #0 │ │ │ │ + adds r0, r0, #1 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bgt.n 2d547c │ │ │ │ + bgt.n 2d54ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r5, r7 │ │ │ │ + adds r2, r0, #0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r6, #22] │ │ │ │ + ldrh r6, [r1, #24] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bgt.n 2d5348 │ │ │ │ + bgt.n 2d5378 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r0, [r2, r0] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - subs r4, r5, r5 │ │ │ │ + subs r4, r0, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r7, #18] │ │ │ │ + ldrh r6, [r2, #20] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2d5428 │ │ │ │ + bgt.n 2d5458 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strb r0, [r3, r6] │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -186566,26 +186563,26 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2d54ba │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 2d5476 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w r3, fp, #160 @ 0xa0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ubfx r2, sl, #0, #20 │ │ │ │ ubfx r1, sl, #20, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -186635,33 +186632,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (2d5554 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ b.n 2d54f2 │ │ │ │ nop │ │ │ │ strb r0, [r0, r4] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r0, [r4, #12] │ │ │ │ + ldrh r0, [r7, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2d5634 │ │ │ │ + bls.n 2d5464 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bls.n 2d545c │ │ │ │ + bls.n 2d548c │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d5860 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r7, r7 │ │ │ │ + subs r6, r2, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r2, [r3, #8] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - blt.n 2d5554 │ │ │ │ + blt.n 2d5584 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r1, r7 │ │ │ │ + adds r0, r4, r7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r4, [r4, #6] │ │ │ │ + ldrh r4, [r7, #6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 2d549c │ │ │ │ + bge.n 2d54cc │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #540] @ (2d5788 ) │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -186862,47 +186859,47 @@ │ │ │ │ nop │ │ │ │ strh r4, [r3, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r2, r7] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - ldrh r4, [r4, #2] │ │ │ │ + ldrh r4, [r7, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d5abc ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r1, r3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 2d57f0 │ │ │ │ + bge.n 2d5820 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r2, r3] │ │ │ │ lsls r1, r6, #1 │ │ │ │ - adds r0, r3, r0 │ │ │ │ + adds r0, r6, r0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r6, #56] @ 0x38 │ │ │ │ + strh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2d5860 │ │ │ │ + bls.n 2d5890 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r4, #31 │ │ │ │ + asrs r4, r7, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r7, #54] @ 0x36 │ │ │ │ + strh r6, [r2, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bls.n 2d584c │ │ │ │ + bls.n 2d587c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r7, #30 │ │ │ │ + asrs r6, r2, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r2, #54] @ 0x36 │ │ │ │ + strh r0, [r5, #54] @ 0x36 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2d5784 │ │ │ │ + bhi.n 2d57b4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #29 │ │ │ │ + asrs r4, r2, #30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r6, [r2, #52] @ 0x34 │ │ │ │ + strh r6, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bhi.n 2d5764 │ │ │ │ + bhi.n 2d5794 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w r3, [r0, #1948] @ 0x79c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 2d57ea │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -186949,27 +186946,27 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #32] @ (2d587c ) │ │ │ │ add r2, pc │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bmi.n 2d5838 │ │ │ │ + bmi.n 2d5868 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d5880 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -186988,15 +186985,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 2d58d6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 2d58aa │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -187006,19 +187003,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 2d597c │ │ │ │ + bpl.n 2d59ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bpl.n 2d59a8 │ │ │ │ + bpl.n 2d59d8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d58f4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -187032,29 +187029,29 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #40] @ (2d5940 ) │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - strh r6, [r7, #38] @ 0x26 │ │ │ │ + strh r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 2d58e0 │ │ │ │ + bmi.n 2d5910 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2d597c │ │ │ │ + bmi.n 2d59ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002d5944 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -187070,31 +187067,31 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r5, [sp, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ mov ip, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ nop │ │ │ │ - strh r0, [r5, #36] @ 0x24 │ │ │ │ + strh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcc.n 2d592c │ │ │ │ + bcc.n 2d595c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2d5a94 │ │ │ │ + bmi.n 2d58c4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2d59ac │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r0, [r0, #1581] @ 0x62d │ │ │ │ @@ -187103,22 +187100,22 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (2d59e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ stmia r2!, {r2, r3} │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ bls.n 2d5a84 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -187245,21 +187242,21 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr.w ip, [pc, #96] @ 2d5bac │ │ │ │ add ip, pc │ │ │ │ b.n 2d5b0c │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr.w ip, [pc, #80] @ 2d5bb0 │ │ │ │ add ip, pc │ │ │ │ b.n 2d5ad8 │ │ │ │ ldr r2, [pc, #76] @ (2d5bb4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -187276,15 +187273,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #2 │ │ │ │ ldr r2, [r0, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #48] @ (2d5bc0 ) │ │ │ │ ldr.w r3, [r3, #208] @ 0xd0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d5aca │ │ │ │ nop │ │ │ │ ldr r6, [pc, #648] @ (2d5e28 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r5, #3 │ │ │ │ @@ -187296,15 +187293,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r0!, {r2, r3, r6} │ │ │ │ lsls r2, r4, #1 │ │ │ │ - blt.n 2d5c10 │ │ │ │ + blt.n 2d5c40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r6, #0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -187445,15 +187442,15 @@ │ │ │ │ b.n 2d5d12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r7] │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, fp, #8512 @ 0x2140 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ ldr r3, [pc, #104] @ (2d5df0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -187470,15 +187467,15 @@ │ │ │ │ bpl.n 2d5d32 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ ldr r0, [pc, #84] @ (2d5dfc ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #72] @ (2d5e00 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d5d1c │ │ │ │ ldr r3, [pc, #52] @ (2d5df8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -187486,34 +187483,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d5d1c │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #48] @ (2d5e04 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d5d1c │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d5d12 │ │ │ │ nop │ │ │ │ ldr r4, [pc, #912] @ (2d6180 ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2d5e74 │ │ │ │ + bls.n 2d5ea4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2d5e60 │ │ │ │ + bls.n 2d5e90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #104] @ (2d5e84 ) │ │ │ │ @@ -187521,61 +187518,61 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (2d5e8c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #96] @ (2d5e90 ) │ │ │ │ ldr r1, [pc, #96] @ (2d5e94 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #80] @ (2d5e98 ) │ │ │ │ ldr r2, [pc, #84] @ (2d5e9c ) │ │ │ │ ldr r3, [pc, #84] @ (2d5ea0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #96] @ 0x60 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #76] @ (2d5ea4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #60] @ (2d5ea8 ) │ │ │ │ ldr r1, [pc, #64] @ (2d5eac ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #232 @ 0xe8 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - strh r4, [r0, #8] │ │ │ │ + strh r4, [r3, #8] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r2, r2, #7 │ │ │ │ + subs r2, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, #246 @ 0xf6 │ │ │ │ + adds r5, #14 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r7, {r1, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7, {r3, r6, r7} │ │ │ │ + ldmia r7, {r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r4, #30 │ │ │ │ movs r0, r0 │ │ │ │ @@ -187708,27 +187705,27 @@ │ │ │ │ bne.n 2d607e │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add.w r2, r2, #32768 @ 0x8000 │ │ │ │ ldrb.w r2, [r2, #1581] @ 0x62d │ │ │ │ cbz r2, 2d603a │ │ │ │ cbz r3, 2d6066 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r4, #8512 @ 0x2140 │ │ │ │ vldr d7, [pc, #148] @ 2d60a8 │ │ │ │ add.w ip, r4, #8192 @ 0x2000 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ strd r0, r1, [r3, #24] │ │ │ │ adds r2, r0, r2 │ │ │ │ vstr d7, [r3] │ │ │ │ vstr d7, [r3, #8] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [ip, #336] @ 0x150 │ │ │ │ - bl 72e1cc │ │ │ │ + bl 72e1dc │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cbz r3, 2d604c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 42c2b8 │ │ │ │ @@ -187740,15 +187737,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r3, #336] @ 0x150 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d604c │ │ │ │ b.n 2d6042 │ │ │ │ ldr r1, [pc, #56] @ (2d60b8 ) │ │ │ │ @@ -187762,28 +187759,28 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d5ff8 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r0, [pc, #40] @ (2d60c0 ) │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d5ff8 │ │ │ │ nop │ │ │ │ ... │ │ │ │ ldr r1, [pc, #456] @ (2d627c ) │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mov r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 2d5fd0 │ │ │ │ + bvs.n 2d6000 │ │ │ │ lsls r7, r0, #1 │ │ │ │ tst.w r0, #16384 @ 0x4000 │ │ │ │ ubfx r3, r0, #11, #3 │ │ │ │ movw r2, #48000 @ 0xbb80 │ │ │ │ movw ip, #44100 @ 0xac44 │ │ │ │ it ne │ │ │ │ movne r2, ip │ │ │ │ @@ -188002,19 +187999,19 @@ │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d6254 │ │ │ │ nop │ │ │ │ bx r0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d6624 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r0, #16 │ │ │ │ + lsrs r0, r3, #16 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r7, #16] │ │ │ │ + ldrb r0, [r2, #17] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #576] @ 0x240 │ │ │ │ + ldr r4, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #1256] @ 2d680c │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -188025,15 +188022,15 @@ │ │ │ │ ldr.w r1, [pc, #1248] @ 2d6814 │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ and.w r3, r6, #458752 @ 0x70000 │ │ │ │ lsrs r7, r6, #8 │ │ │ │ cmp.w r3, #458752 @ 0x70000 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr.w sl, [pc, #1220] @ 2d6818 │ │ │ │ mov r8, r0 │ │ │ │ itt eq │ │ │ │ @@ -188494,82 +188491,82 @@ │ │ │ │ ldr r1, [pc, #124] @ (2d687c ) │ │ │ │ add r1, pc │ │ │ │ b.n 2d67ac │ │ │ │ ldr r2, [pc, #120] @ (2d6880 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2d67a4 │ │ │ │ nop │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bmi.n 2d6850 │ │ │ │ + bmi.n 2d6880 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2d687c │ │ │ │ + bmi.n 2d68ac │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp ip, sp │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d6b40 ) │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bcc.n 2d6780 │ │ │ │ + bcc.n 2d67b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r6, #8 │ │ │ │ + lsrs r2, r1, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bcs.n 2d6770 │ │ │ │ + bcs.n 2d67a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r4, #7 │ │ │ │ + lsrs r4, r7, #7 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsrs r0, r6, #2 │ │ │ │ + lsrs r0, r1, #3 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r6, [r3, #3] │ │ │ │ + ldrb r6, [r6, #3] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bne.n 2d67bc │ │ │ │ + bne.n 2d67ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r4, r5, #1 │ │ │ │ + lsrs r4, r0, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsls r2, r2, #31 │ │ │ │ + lsls r2, r5, #31 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - beq.n 2d6778 │ │ │ │ + beq.n 2d67a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r2, #29 │ │ │ │ + lsls r2, r5, #29 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r1, #1 │ │ │ │ - asrs r2, r7, #2 │ │ │ │ + asrs r2, r2, #3 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r0, [r2, #80] @ 0x50 │ │ │ │ + ldr r0, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - cmp r3, #204 @ 0xcc │ │ │ │ + cmp r3, #228 @ 0xe4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r7} │ │ │ │ + ldmia r7, {r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2d6878 │ │ │ │ + beq.n 2d68a8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r7!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, #42] @ 0x2a │ │ │ │ + strh r6, [r0, #44] @ 0x2c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - ldmia r7!, {r1, r2, r3, r6} │ │ │ │ + ldmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r3, r6} │ │ │ │ + ldmia r7!, {r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r1, r6} │ │ │ │ + ldmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r2, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r2, r1, r2 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -188590,22 +188587,22 @@ │ │ │ │ mov r1, ip │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #228 @ (adr r3, 2d69d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #212 @ (adr r3, 2d69d0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2d6994 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adds.w r5, r2, #8192 @ 0x2000 │ │ │ │ @@ -188664,27 +188661,27 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72e1cc │ │ │ │ + b.w 72e1dc │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r9, r0 │ │ │ │ sub sp, #28 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r9, #8512 @ 0x2140 │ │ │ │ mov r4, r0 │ │ │ │ mov fp, r1 │ │ │ │ ldrd r0, r6, [r3, #24] │ │ │ │ subs r0, r4, r0 │ │ │ │ sbc.w r6, r1, r6 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -188704,22 +188701,22 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ ldrd r7, r6, [r2] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #220 @ (adr r3, 2d6b18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov sl, r0 │ │ │ │ adds r0, r5, r1 │ │ │ │ mov r1, r2 │ │ │ │ add r3, pc, #204 @ (adr r3, 2d6b18 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ bic.w r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs.w r3, r6, sl │ │ │ │ bge.n 2d6ad6 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r5, r3, r7 │ │ │ │ @@ -188776,15 +188773,15 @@ │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ adc.w r3, fp, #0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72e1cc │ │ │ │ + b.w 72e1dc │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -188797,52 +188794,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d6b84 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #64] @ (2d6b88 ) │ │ │ │ ldr r1, [pc, #64] @ (2d6b8c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #48] @ (2d6b90 ) │ │ │ │ ldr r3, [pc, #52] @ (2d6b94 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r5, #15] │ │ │ │ + strb r4, [r0, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r7, #10 │ │ │ │ + asrs r2, r2, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #222 @ 0xde │ │ │ │ + movs r7, #246 @ 0xf6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r7} │ │ │ │ + stmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r4, r5, r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r2, r3, r4, r6, r7} │ │ │ │ + ldmia r4, {r2, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2d6bf4 ) │ │ │ │ @@ -188850,52 +188847,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d6bfc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #64] @ (2d6c00 ) │ │ │ │ ldr r1, [pc, #64] @ (2d6c04 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #48] @ (2d6c08 ) │ │ │ │ ldr r3, [pc, #52] @ (2d6c0c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r6, #13] │ │ │ │ + strb r4, [r1, #14] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r0, #9 │ │ │ │ + asrs r2, r3, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r2!, {r1, r5} │ │ │ │ + stmia r2!, {r1, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r3, r4, r5} │ │ │ │ + stmia r2!, {r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r7} │ │ │ │ + ldmia r4!, {r2, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #72] @ (2d6c6c ) │ │ │ │ @@ -188903,52 +188900,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (2d6c74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #64] @ (2d6c78 ) │ │ │ │ ldr r1, [pc, #64] @ (2d6c7c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #48] @ (2d6c80 ) │ │ │ │ ldr r3, [pc, #52] @ (2d6c84 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r7, #11] │ │ │ │ + strb r4, [r2, #12] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - asrs r2, r1, #7 │ │ │ │ + asrs r2, r4, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #238 @ 0xee │ │ │ │ + movs r7, #6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - stmia r1!, {r1, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r1!, {r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r6} │ │ │ │ + ldmia r4, {r2, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r0, #8512 @ 0x2140 │ │ │ │ add.w r8, r0, #8512 @ 0x2140 │ │ │ │ @@ -189049,30 +189046,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2d6d82 │ │ │ │ ldr.w r3, [fp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (2d6df4 ) │ │ │ │ ldr r1, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d6d82 │ │ │ │ movw r5, #48576 @ 0xbdc0 │ │ │ │ movt r5, #65520 @ 0xfff0 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ b.n 2d6d78 │ │ │ │ nop │ │ │ │ subs r4, #158 @ 0x9e │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r2, r4, r5} │ │ │ │ + ldmia r1!, {r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2d6e7c │ │ │ │ sub sp, #20 │ │ │ │ @@ -189084,15 +189081,15 @@ │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r1, r0, r5 │ │ │ │ movw r3, #34296 @ 0x85f8 │ │ │ │ add.w r2, r5, r4, lsl #4 │ │ │ │ add r2, r0 │ │ │ │ strb r6, [r1, r3] │ │ │ │ movw r1, #34312 @ 0x8608 │ │ │ │ add r3, r0 │ │ │ │ @@ -189118,19 +189115,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strb r2, [r2, #4] │ │ │ │ + strb r2, [r5, #4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r1!, {r2, r4, r6} │ │ │ │ + ldmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r4, r5} │ │ │ │ + ldmia r1, {r1, r2, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #128] @ (2d6f18 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -189138,15 +189135,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #128] @ (2d6f20 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r6, [pc, #108] @ (2d6f24 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r6, pc │ │ │ │ cbnz r3, 2d6ef2 │ │ │ │ add.w r5, r4, #34048 @ 0x8500 │ │ │ │ @@ -189181,26 +189178,26 @@ │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d6ec0 │ │ │ │ nop │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r3, #2] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r1, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, #144 @ 0x90 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d724c ) │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 q8, q1, d7[0] │ │ │ │ - str r0, [sp, #464] @ 0x1d0 │ │ │ │ + vmla.i q8, q5, d7[0] │ │ │ │ + str r0, [sp, #560] @ 0x230 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #168] @ (2d6ff0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -189208,15 +189205,15 @@ │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ ldr r1, [pc, #168] @ (2d6ff8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r5, [pc, #152] @ (2d6ffc ) │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ add r5, pc │ │ │ │ cbnz r3, 2d6fcc │ │ │ │ add.w r9, r8, #8640 @ 0x21c0 │ │ │ │ @@ -189225,15 +189222,15 @@ │ │ │ │ add.w r9, r9, #8 │ │ │ │ movw r7, #8544 @ 0x2160 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 2d6fa6 │ │ │ │ ldr.w r6, [r9, r5, lsl #2] │ │ │ │ mov r0, r6 │ │ │ │ cbz r6, 2d6f94 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ ldr.w r0, [r8, #108] @ 0x6c │ │ │ │ ldr.w r1, [r4, #172] @ 0xac │ │ │ │ cbz r3, 2d6fc6 │ │ │ │ bl 42a9ec │ │ │ │ @@ -189262,26 +189259,26 @@ │ │ │ │ ldr r2, [pc, #40] @ (2d7008 ) │ │ │ │ ldr r0, [r5, #0] │ │ │ │ add.w r3, r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ movs r1, #1 │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2d6f6e │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldmia r0!, {} │ │ │ │ + ldmia r0!, {r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r0!, {r2, r4} │ │ │ │ + ldmia r0!, {r2, r3, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #226 @ 0xe2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #800] @ (2d7324 ) │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u8 q0, q4, │ │ │ │ - ldrh r2, [r3, #60] @ 0x3c │ │ │ │ + vhadd.u32 q0, q0, │ │ │ │ + ldrh r2, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #388] @ (2d71a4 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -189293,15 +189290,15 @@ │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ ldr r6, [pc, #384] @ (2d71b0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r6, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ adds r0, #108 @ 0x6c │ │ │ │ bl 42c768 │ │ │ │ cbnz r0, 2d7060 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -189309,15 +189306,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [r5, #112] @ 0x70 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ add.w r3, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #1576] @ 0x628 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d7166 │ │ │ │ ldr r6, [r5, #112] @ 0x70 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ @@ -189371,15 +189368,15 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ movs r2, #17 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #336] @ 0x150 │ │ │ │ movs r3, #3 │ │ │ │ str r2, [r6, #20] │ │ │ │ movs r2, #2 │ │ │ │ @@ -189407,15 +189404,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strd r7, r3, [sp] │ │ │ │ movs r3, #1 │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ b.n 2d710a │ │ │ │ ldr r2, [pc, #84] @ (2d71bc ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r6, [r6, r2] │ │ │ │ ldr r2, [pc, #80] @ (2d71c0 ) │ │ │ │ ldr r0, [r6, #0] │ │ │ │ @@ -189435,34 +189432,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (2d71cc ) │ │ │ │ ldr r0, [pc, #56] @ (2d71d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r7!, {r2, r5} │ │ │ │ + stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r1, #20 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bl 25f1b6 │ │ │ │ strb.w pc, [r1, #4095] @ 0xfff │ │ │ │ ldr r1, [pc, #800] @ (2d74e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [lr, #-284]! @ 0xfffffee4 │ │ │ │ - stmia r7!, {r1, r6} │ │ │ │ + stc2 0, cr0, [r6, #284] @ 0x11c │ │ │ │ + stmia r7!, {r1, r3, r4, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r1, #88] @ 0x58 │ │ │ │ + ldr r4, [r4, #88] @ 0x58 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2d7238 │ │ │ │ sub sp, #12 │ │ │ │ @@ -189472,15 +189469,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2d7222 │ │ │ │ ldr r1, [pc, #52] @ (2d7244 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189493,19 +189490,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d700c │ │ │ │ nop │ │ │ │ - ldr r6, [r6, #80] @ 0x50 │ │ │ │ + ldr r6, [r1, #84] @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ + stmia r5!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6} │ │ │ │ + stmia r5!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, sp, #736 @ 0x2e0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r1, sp, #656 @ 0x290 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189519,15 +189516,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2d729a │ │ │ │ ldr r1, [pc, #52] @ (2d72bc ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189540,19 +189537,19 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d700c │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #72] @ 0x48 │ │ │ │ + ldr r6, [r2, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r2, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, sp, #256 @ 0x100 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r1, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -189566,15 +189563,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ movs r3, #150 @ 0x96 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb.w r3, [r0, #1580] @ 0x62c │ │ │ │ cbz r3, 2d7312 │ │ │ │ ldr r1, [pc, #52] @ (2d7334 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ @@ -189587,32 +189584,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #376 @ 0x178 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2d700c │ │ │ │ nop │ │ │ │ - ldr r6, [r0, #68] @ 0x44 │ │ │ │ + ldr r6, [r3, #68] @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r2, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, sp, #800 @ 0x320 │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w r0, [r0, #2094] @ 0x82e │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2d7350 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r6, sp, #584 @ 0x248 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -189620,47 +189617,47 @@ │ │ │ │ ldr r2, [pc, #84] @ (2d73c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2d73c4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #72] @ (2d73c8 ) │ │ │ │ ldr r1, [pc, #76] @ (2d73cc ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #68] @ (2d73d0 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r1, #1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r4, r0, #10 │ │ │ │ + lsrs r4, r3, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, #6 │ │ │ │ + subs r6, r7, #6 │ │ │ │ lsls r7, r1, #1 │ │ │ │ add r6, sp, #360 @ 0x168 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrh r0, [r7, #38] @ 0x26 │ │ │ │ lsls r6, r5, #1 │ │ │ │ lsls r3, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189713,27 +189710,27 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d73f8 │ │ │ │ ldrh.w r1, [r0, #272] @ 0x110 │ │ │ │ uxtb r2, r3 │ │ │ │ ldr r0, [pc, #28] @ (2d7478 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d73f8 │ │ │ │ nop │ │ │ │ adds r5, #98 @ 0x62 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r6, r7} │ │ │ │ + stmia r5!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w ip, [pc, #168] @ 2d7538 │ │ │ │ @@ -189796,15 +189793,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2d74e4 │ │ │ │ ldr r0, [pc, #48] @ (2d7554 ) │ │ │ │ mov r2, r3 │ │ │ │ ldrh.w r1, [r4, #272] @ 0x110 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d74e4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ adds r4, #184 @ 0xb8 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -189814,15 +189811,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r0, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -189858,15 +189855,15 @@ │ │ │ │ bgt.n 2d75d0 │ │ │ │ b.n 2d75ec │ │ │ │ ldr.w r0, [r4, #2088] @ 0x828 │ │ │ │ subs r6, r6, r7 │ │ │ │ ldr.w r5, [r4, #2084] @ 0x824 │ │ │ │ add r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ cmp r6, #0 │ │ │ │ str.w r1, [r4, #2088] @ 0x828 │ │ │ │ ble.n 2d75ec │ │ │ │ subs r2, r5, r1 │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ cmp r2, r6 │ │ │ │ ldr.w r0, [r4, #2072] @ 0x818 │ │ │ │ @@ -189900,30 +189897,30 @@ │ │ │ │ str.w r3, [r4, #2080] @ 0x820 │ │ │ │ mov.w r0, #4608 @ 0x1200 │ │ │ │ movt r0, #32626 @ 0x7f72 │ │ │ │ str.w r5, [r4, #2088] @ 0x828 │ │ │ │ mul.w r2, r3, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r1, r2 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movw r3, #29979 @ 0x751b │ │ │ │ movt r3, #57593 @ 0xe0f9 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ umull r3, r7, r3, r7 │ │ │ │ lsrs r7, r7, #19 │ │ │ │ adds r7, #1 │ │ │ │ lsrs r7, r7, #1 │ │ │ │ str.w r7, [r4, #2084] @ 0x824 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 2d75a6 │ │ │ │ add r1, pc, #76 @ (adr r1, 2d76a8 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ mov r3, r5 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ addw r2, r4, #275 @ 0x113 │ │ │ │ adds r1, r7, r2 │ │ │ │ lsrs r3, r5, #25 │ │ │ │ add r5, r0 │ │ │ │ and.w r3, r3, #64 @ 0x40 │ │ │ │ subs r3, #32 │ │ │ │ strb.w r3, [r2, #1]! │ │ │ │ @@ -189972,25 +189969,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #232] @ (2d77d8 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #14 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #220] @ (2d77dc ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #2076] @ 0x81c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d77a8 │ │ │ │ mov r4, r0 │ │ │ │ ldrh.w r2, [r0, #272] @ 0x110 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r7 │ │ │ │ @@ -190035,49 +190032,49 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 42aa8c │ │ │ │ str.w r0, [r4, #2072] @ 0x818 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2d773e │ │ │ │ ldr r0, [pc, #76] @ (2d77ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2d773e │ │ │ │ ldr r4, [pc, #68] @ (2d77f0 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ movs r2, #193 @ 0xc1 │ │ │ │ mov r1, r6 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2d773e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r4, [r1, #76] @ 0x4c │ │ │ │ + ldr r4, [r4, #76] @ 0x4c │ │ │ │ lsls r1, r3, #1 │ │ │ │ adds r2, #108 @ 0x6c │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r7, sp, #576 @ 0x240 │ │ │ │ + add r7, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #208 @ 0xd0 │ │ │ │ + add r7, sp, #304 @ 0x130 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r1, r5, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r3, r5, r6} │ │ │ │ + stmia r3!, {r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stc2l 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r3!, {r2} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2d7860 │ │ │ │ sub sp, #20 │ │ │ │ @@ -190085,15 +190082,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #88] @ (2d7868 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #52] @ 2d7858 │ │ │ │ ldr r2, [pc, #68] @ (2d786c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #68] @ (2d7870 ) │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ @@ -190112,23 +190109,23 @@ │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #56] @ 0x38 │ │ │ │ + ldr r2, [r5, #56] @ 0x38 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - stmia r2!, {r2, r3, r6} │ │ │ │ + stmia r2!, {r2, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r6} │ │ │ │ + stmia r2!, {r1, r4, r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r1, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r2!, {r3, r6} │ │ │ │ + stmia r2!, {r5, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str.w r2, [r0, #580] @ 0x244 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -190146,42 +190143,42 @@ │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #24] @ (2d78c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ ldr r2, [pc, #20] @ (2d78cc ) │ │ │ │ ldr r1, [pc, #20] @ (2d78d0 ) │ │ │ │ add r2, pc │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ mov r0, r2 │ │ │ │ b.w 2cd0e0 │ │ │ │ add r1, sp, #832 @ 0x340 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5} │ │ │ │ + stmia r2!, {r1, r2, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r2!, {r4, r5} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #68] @ 2d792c │ │ │ │ ldr r2, [pc, #68] @ (2d7930 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2d7934 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #56] @ (2d7938 ) │ │ │ │ ldr r3, [pc, #60] @ (2d793c ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 2d7940 │ │ │ │ add r3, pc │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ @@ -190192,34 +190189,34 @@ │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #6 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ - ldr r2, [r7, #44] @ 0x2c │ │ │ │ + b.w 5cd844 │ │ │ │ + ldr r2, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsls r4, r0, #20 │ │ │ │ + lsls r4, r3, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r4, r0 │ │ │ │ + subs r6, r7, r0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ lsrs r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ add r1, sp, #480 @ 0x1e0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r0, [r2, #6] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ str.w r1, [r3, #204] @ 0xcc │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ sub sp, #12 │ │ │ │ @@ -190232,15 +190229,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ lsls r5, r0, #20 │ │ │ │ lsls r5, r0, #21 │ │ │ │ str r2, [r2, r4] │ │ │ │ subs r0, #32 │ │ │ │ ldr r0, [pc, #196] @ (2d7a48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -190266,25 +190263,25 @@ │ │ │ │ lsls r0, r1, #31 │ │ │ │ bpl.n 2d798c │ │ │ │ bic.w ip, r1, #1 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w ip, [r2, #714] @ 0x2ca │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2d798c │ │ │ │ ldrb.w r3, [r2, #714] @ 0x2ca │ │ │ │ lsls r1, r3, #30 │ │ │ │ bpl.n 2d798a │ │ │ │ bic.w r3, r3, #2 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #714] @ 0x2ca │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 2d798a │ │ │ │ ldr.w r3, [r2, #144] @ 0x90 │ │ │ │ cbz r3, 2d7a2c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #144] @ 0x90 │ │ │ │ add r3, r2 │ │ │ │ ldrb.w r3, [r3, #494] @ 0x1ee │ │ │ │ @@ -190302,20 +190299,20 @@ │ │ │ │ adds r3, r1, #1 │ │ │ │ bne.n 2d7a3a │ │ │ │ ldrb.w r3, [r2, #545] @ 0x221 │ │ │ │ b.n 2d798c │ │ │ │ ldr r0, [pc, #16] @ (2d7a4c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2d7a34 │ │ │ │ - stmia r1!, {r2, r4, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -190418,30 +190415,30 @@ │ │ │ │ beq.n 2d7b34 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2d7be4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2d7b34 │ │ │ │ ldr r6, [r4, #120] @ 0x78 │ │ │ │ cmp r6, r3 │ │ │ │ bne.n 2d7b68 │ │ │ │ b.n 2d7b34 │ │ │ │ ldr r3, [pc, #68] @ (2d7be0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 2d7b34 │ │ │ │ ldr r0, [pc, #64] @ (2d7be8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r4, #580] @ 0x244 │ │ │ │ b.n 2d7b34 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add r4, r2 │ │ │ │ strb.w r5, [r4, #584] @ 0x248 │ │ │ │ b.n 2d7b3a │ │ │ │ @@ -190452,55 +190449,55 @@ │ │ │ │ movs r3, #9 │ │ │ │ b.n 2d7bb6 │ │ │ │ ldr r0, [pc, #28] @ (2d7bec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r6, #98 @ 0x62 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - itt al │ │ │ │ + itt │ │ │ │ + lsl r7, r0, #1 │ │ │ │ + itt gt @ unpredictable > │ │ │ │ + lslgt r7, r0, #1 │ │ │ │ + ite al @ unpredictable │ │ │ │ lslal r7, r0, #1 │ │ │ │ - ite ge @ unpredictable │ │ │ │ - lslge r7, r0, #1 │ │ │ │ - ite le @ unpredictable │ │ │ │ - lslle r7, r0, #1 │ │ │ │ - pushgt {lr} │ │ │ │ + push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2d7c38 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #52] @ (2d7c3c ) │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #52] @ (2d7c40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #192] @ 0xc0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - str r6, [r3, #124] @ 0x7c │ │ │ │ + str r6, [r6, #124] @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ite gt │ │ │ │ - lslgt r7, r0, #1 │ │ │ │ - bkpt 0x00d6 │ │ │ │ + itt al │ │ │ │ + lslal r7, r0, #1 │ │ │ │ + bkpt 0x00ee │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrd r5, r3, [r0, #132] @ 0x84 │ │ │ │ mov r4, r0 │ │ │ │ @@ -190511,25 +190508,25 @@ │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r5, r3 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #72] @ (2d7cc0 ) │ │ │ │ ldr r2, [pc, #76] @ (2d7cc4 ) │ │ │ │ ldr r1, [pc, #76] @ (2d7cc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ str.w r7, [r4, #556] @ 0x22c │ │ │ │ cbz r7, 2d7ca8 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ @@ -190542,19 +190539,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #572] @ 0x23c │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 42c2b8 │ │ │ │ - str r6, [r5, #116] @ 0x74 │ │ │ │ + str r6, [r0, #120] @ 0x78 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r1, sp, #984 @ 0x3d8 │ │ │ │ + add r2, sp, #56 @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, sp, #40 @ 0x28 │ │ │ │ + add r2, sp, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #168] @ (2d7d84 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -190625,15 +190622,15 @@ │ │ │ │ cmp r4, #106 @ 0x6a │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #48 @ 0x30 │ │ │ │ lsls r1, r6, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ - pop {r1, r7, pc} │ │ │ │ + pop {r1, r3, r4, r7, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #128] @ (2d7e28 ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -190687,15 +190684,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #158 @ 0x9e │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfac1ffff │ │ │ │ - pop {r2, r3, r4, r5, r6, r7} │ │ │ │ + pop {r2, r4, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -190719,15 +190716,15 @@ │ │ │ │ beq.n 2d7f32 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ movw r2, #4999 @ 0x1387 │ │ │ │ cmp r0, r2 │ │ │ │ ble.n 2d7f40 │ │ │ │ movw r2, #45000 @ 0xafc8 │ │ │ │ cmp r0, r2 │ │ │ │ @@ -190775,15 +190772,15 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ it pl │ │ │ │ movpl r0, r2 │ │ │ │ bpl.n 2d7eac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ (2d7f7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #45000 @ 0xafc8 │ │ │ │ b.n 2d7eac │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 2d7e9c │ │ │ │ movw r0, #11025 @ 0x2b11 │ │ │ │ @@ -190795,32 +190792,32 @@ │ │ │ │ it pl │ │ │ │ movwpl r0, #5000 @ 0x1388 │ │ │ │ bpl.n 2d7eac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #44] @ (2d7f80 ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ movw r0, #5000 @ 0x1388 │ │ │ │ b.n 2d7eac │ │ │ │ ldr r0, [pc, #24] @ (2d7f84 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d7ef0 │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r3, r4, r5, r6, r7} │ │ │ │ + pop {r1, r4, pc} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r2, r4, r7} │ │ │ │ + pop {r2, r3, r5, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r5, r6, r7} │ │ │ │ + pop {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #224] @ (2d8078 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -190829,15 +190826,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r0, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2d8058 │ │ │ │ movs r5, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #170 @ 0xaa │ │ │ │ @@ -190890,31 +190887,31 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 2d7fba │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #174 @ 0xae │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ pld [r5, #4095] @ 0xfff │ │ │ │ - revsh r4, r1 │ │ │ │ + revsh r4, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -190941,25 +190938,25 @@ │ │ │ │ str r3, [r0, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r3, r0, [r9, #132] @ 0x84 │ │ │ │ cmp r2, r1 │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #164] @ (2d818c ) │ │ │ │ ldr r2, [pc, #168] @ (2d8190 ) │ │ │ │ ldr r1, [pc, #168] @ (2d8194 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov sl, r0 │ │ │ │ str r6, [sp, #12] │ │ │ │ cbz r5, 2d814c │ │ │ │ sub.w r1, r8, r4 │ │ │ │ mov r3, r4 │ │ │ │ cmp r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ @@ -190975,15 +190972,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r9, #572] @ 0x23c │ │ │ │ bl 42be84 │ │ │ │ mov r1, r8 │ │ │ │ mov fp, r0 │ │ │ │ adds r0, r4, r0 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sub.w r5, r5, fp │ │ │ │ mov r4, r1 │ │ │ │ add r3, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp.w fp, #0 │ │ │ │ bne.n 2d80fe │ │ │ │ @@ -191008,19 +191005,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ cmp r0, #152 @ 0x98 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r5, pc, #536 @ (adr r5, 2d83ac ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 2d840c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, pc, #616 @ (adr r5, 2d8400 ) │ │ │ │ + add r5, pc, #712 @ (adr r5, 2d8460 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r7, #246 @ 0xf6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -191060,15 +191057,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ bl 2d808c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr.w r0, [r4, #552] @ 0x228 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str.w r0, [r4, #552] @ 0x228 │ │ │ │ cmp r0, #0 │ │ │ │ ble.n 2d8232 │ │ │ │ @@ -191084,15 +191081,15 @@ │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #2 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r6, [r4, #164] @ 0xa4 │ │ │ │ cbz r6, 2d82a4 │ │ │ │ ldr.w r3, [r4, #552] @ 0x228 │ │ │ │ cmp r3, #0 │ │ │ │ bgt.n 2d8222 │ │ │ │ ldr.w r2, [r4, #168] @ 0xa8 │ │ │ │ add r3, r2 │ │ │ │ @@ -191113,15 +191110,15 @@ │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 2d8222 │ │ │ │ ldr r0, [pc, #48] @ (2d82bc ) │ │ │ │ mov r3, r2 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d8222 │ │ │ │ ldr.w r2, [r4, #552] @ 0x228 │ │ │ │ mov r3, r6 │ │ │ │ cmp r3, r2 │ │ │ │ blt.n 2d81f6 │ │ │ │ b.n 2d81ec │ │ │ │ mov r1, r6 │ │ │ │ @@ -191130,15 +191127,15 @@ │ │ │ │ str.w r6, [r4, #184] @ 0xb8 │ │ │ │ b.n 2d8254 │ │ │ │ nop │ │ │ │ movs r7, #146 @ 0x92 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2d82fc │ │ │ │ + rev r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #508] @ (2d84d0 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -191152,26 +191149,26 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ add r3, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #14 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ bl 33f01c │ │ │ │ ldr r2, [pc, #480] @ (2d84e0 ) │ │ │ │ ldr r1, [pc, #484] @ (2d84e4 ) │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 42c768 │ │ │ │ cbnz r0, 2d8332 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ @@ -191229,15 +191226,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2d84a8 │ │ │ │ ldr r3, [pc, #284] @ (2d84ec ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #284] @ (2d84f0 ) │ │ │ │ @@ -191246,42 +191243,42 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ add.w r1, r4, #840 @ 0x348 │ │ │ │ bl 33ee10 │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #256] @ (2d84f4 ) │ │ │ │ ldr r2, [pc, #260] @ (2d84f8 ) │ │ │ │ ldr r1, [pc, #260] @ (2d84fc ) │ │ │ │ add r3, pc │ │ │ │ ldr r7, [pc, #260] @ (2d8500 ) │ │ │ │ add.w r5, r3, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ mov r9, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [r4, #120] @ 0x78 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ ldr.w r0, [r4, #136] @ 0x88 │ │ │ │ blx r6 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r4, #116] @ 0x74 │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r5, [ip, #76] @ 0x4c │ │ │ │ blx r5 │ │ │ │ @@ -191312,15 +191309,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2d8510 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1411 @ 0x583 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -191331,60 +191328,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2d851c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1427 @ 0x593 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2d83cc │ │ │ │ ldr r0, [pc, #88] @ (2d8520 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d8470 │ │ │ │ nop │ │ │ │ - str r0, [r2, #16] │ │ │ │ + str r0, [r5, #16] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #576 @ (adr r3, 2d8718 ) │ │ │ │ + add r3, pc, #672 @ (adr r3, 2d8778 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, pc, #216 @ (adr r3, 2d85b4 ) │ │ │ │ + add r3, pc, #312 @ (adr r3, 2d8614 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r6, #98 @ 0x62 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - @ instruction: 0xb8d4 │ │ │ │ + @ instruction: 0xb8ec │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7e2 │ │ │ │ + @ instruction: 0xb7fa │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 6c4ea │ │ │ │ ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - @ instruction: 0xb70e │ │ │ │ + @ instruction: 0xb726 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r6, r7] │ │ │ │ + str r2, [r1, #0] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r2, pc, #472 @ (adr r2, 2d86d4 ) │ │ │ │ + add r2, pc, #568 @ (adr r2, 2d8734 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #560 @ (adr r2, 2d8730 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 2d8790 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2 15, cr15, [r7, #1020] @ 0x3fc │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r5, r5] │ │ │ │ + ldrsh r0, [r0, r6] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, pc, #56 @ (adr r4, 2d8548 ) │ │ │ │ + add r4, pc, #152 @ (adr r4, 2d85a8 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb754 │ │ │ │ + @ instruction: 0xb76c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - @ instruction: 0xb812 │ │ │ │ + @ instruction: 0xb82a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb724 │ │ │ │ + @ instruction: 0xb73c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb7f2 │ │ │ │ + @ instruction: 0xb80a │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w lr, [pc, #2728] @ 2d8fe0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -191548,15 +191545,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 2d86ca │ │ │ │ ldr.w r0, [pc, #2356] @ 2d8ff4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r3, #3 │ │ │ │ str.w r3, [r4, #188] @ 0xbc │ │ │ │ str.w r7, [r4, #192] @ 0xc0 │ │ │ │ b.n 2d8566 │ │ │ │ ldr.w r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.n 2d86ec │ │ │ │ @@ -191845,15 +191842,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d86d0 │ │ │ │ ldr.w r0, [pc, #1732] @ 2d8ffc │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2d86d0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #192] @ 0xc0 │ │ │ │ b.n 2d8566 │ │ │ │ ldr.w r2, [pc, #1700] @ 2d9000 │ │ │ │ @@ -191865,24 +191862,24 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2d92fe │ │ │ │ ldr.w r0, [pc, #1680] @ 2d9004 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71e960 │ │ │ │ + b.w 71e970 │ │ │ │ ldr.w r2, [pc, #1644] @ 2d8ff0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.n 2d894e │ │ │ │ ldr.w r0, [pc, #1656] @ 2d9008 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ cmp r1, #115 @ 0x73 │ │ │ │ bgt.n 2d894e │ │ │ │ ldr.w r2, [pc, #1604] @ 2d8ff0 │ │ │ │ @@ -191899,15 +191896,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 2d92fe │ │ │ │ ldr.w r0, [pc, #1596] @ 2d9010 │ │ │ │ add r0, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.n 2d89f6 │ │ │ │ adds r1, r2, #1 │ │ │ │ add r2, r4 │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ movs r1, #0 │ │ │ │ @@ -191976,15 +191973,15 @@ │ │ │ │ ite ne │ │ │ │ movne r2, #2 │ │ │ │ moveq r2, #1 │ │ │ │ orrs r3, r2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ strb.w r3, [r4, #714] @ 0x2ca │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ @@ -192026,15 +192023,15 @@ │ │ │ │ beq.n 2d8b62 │ │ │ │ rsb r1, r1, #256 @ 0x100 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add.w r0, r1, r1, lsr #31 │ │ │ │ asrs r0, r0, #1 │ │ │ │ add.w r0, r0, #999424 @ 0xf4000 │ │ │ │ add.w r0, r0, #576 @ 0x240 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w r0, [r4, #176] @ 0xb0 │ │ │ │ str.w r1, [r4, #180] @ 0xb4 │ │ │ │ adds r1, r6, r5 │ │ │ │ lsl.w r1, r1, r8 │ │ │ │ cmp.w sl, #0 │ │ │ │ @@ -192076,15 +192073,15 @@ │ │ │ │ strb.w r7, [r4, #214] @ 0xd6 │ │ │ │ strd r3, r3, [r4, #476] @ 0x1dc │ │ │ │ b.n 2d894e │ │ │ │ ldr.w r0, [pc, #1068] @ 2d9014 │ │ │ │ mov r1, r7 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ b.n 2d894e │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2d927a │ │ │ │ subs r3, r6, #1 │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ add r3, r4 │ │ │ │ @@ -192153,15 +192150,15 @@ │ │ │ │ ldr r2, [pc, #808] @ (2d8ff0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d894e │ │ │ │ ldr r0, [pc, #836] @ (2d9018 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ ldr r2, [pc, #820] @ (2d901c ) │ │ │ │ add r2, pc │ │ │ │ add.w r1, r2, #72 @ 0x48 │ │ │ │ @@ -192183,15 +192180,15 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 2d86d0 │ │ │ │ ldr r0, [pc, #764] @ (2d9020 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2d89f6 │ │ │ │ @@ -192225,15 +192222,15 @@ │ │ │ │ ldr r2, [pc, #604] @ (2d8ff0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2d894e │ │ │ │ ldr r0, [pc, #644] @ (2d9024 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ ldr.w r2, [r4, #144] @ 0x90 │ │ │ │ cmp r2, #49 @ 0x31 │ │ │ │ bhi.w 2d89f6 │ │ │ │ @@ -192276,49 +192273,49 @@ │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 2d86d0 │ │ │ │ ldr r0, [pc, #504] @ (2d9028 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ ldr r2, [pc, #428] @ (2d8ff0 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2d86d0 │ │ │ │ ldr r0, [pc, #472] @ (2d902c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ ldr r2, [pc, #392] @ (2d8ff0 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r1, r2, #21 │ │ │ │ bpl.w 2d894e │ │ │ │ ldr r0, [pc, #444] @ (2d9030 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 2d899a │ │ │ │ ldr r0, [pc, #428] @ (2d9034 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.n 2d86d0 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2d894e │ │ │ │ @@ -192355,36 +192352,36 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ lsls r5, r2, #21 │ │ │ │ bpl.w 2d894e │ │ │ │ ldr r0, [pc, #300] @ (2d9038 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 2d899a │ │ │ │ ldr r0, [pc, #284] @ (2d903c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.w 2d86d0 │ │ │ │ ldr r2, [pc, #184] @ (2d8ff0 ) │ │ │ │ movs r1, #2 │ │ │ │ str.w r1, [r4, #188] @ 0xbc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 2d86d0 │ │ │ │ ldr r0, [pc, #248] @ (2d9040 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #188] @ 0xbc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2d894e │ │ │ │ b.w 2d86d0 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ cmp r7, #131 @ 0x83 │ │ │ │ str.w r6, [r4, #140] @ 0x8c │ │ │ │ @@ -192424,67 +192421,67 @@ │ │ │ │ ands.w r0, r1, #8 │ │ │ │ mov r8, r0 │ │ │ │ beq.w 2d8ad2 │ │ │ │ ldr r0, [pc, #112] @ (2d9044 ) │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ b.n 2d894e │ │ │ │ movs r4, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #254 @ 0xfe │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r3, #222 @ 0xde │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb62c │ │ │ │ + @ instruction: 0xb644 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r4, r5, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r1, r3, r7, lr} │ │ │ │ + push {r1, r5, r7, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r3, r4, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r6, r1, #6 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - push {r2, r3, r5, r7, lr} │ │ │ │ + push {r2, r6, r7, lr} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r2, 2d9076 │ │ │ │ + cbz r2, 2d907c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbz r4, 2d9048 │ │ │ │ + cbz r4, 2d904e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r0, [r0, r4] │ │ │ │ + ldrsb r0, [r3, r4] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add sp, #112 @ 0x70 │ │ │ │ + add sp, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #480 @ 0x1e0 │ │ │ │ + add r7, sp, #576 @ 0x240 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #488 @ 0x1e8 │ │ │ │ + add r7, sp, #584 @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #112 @ 0x70 │ │ │ │ + add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #856 @ 0x358 │ │ │ │ + add r7, sp, #952 @ 0x3b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cbnz r0, 2d9084 │ │ │ │ + cbnz r0, 2d908a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r7, sp, #24 │ │ │ │ + add r7, sp, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + hlt 0x0030 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r6, sp, #576 @ 0x240 │ │ │ │ + add r6, sp, #672 @ 0x2a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r7, sp, #352 @ 0x160 │ │ │ │ + add r7, sp, #448 @ 0x1c0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r1, #249 @ 0xf9 │ │ │ │ bgt.w 2d89a8 │ │ │ │ cmp r1, #223 @ 0xdf │ │ │ │ ble.n 2d914a │ │ │ │ sub.w r2, r1, #224 @ 0xe0 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -192545,28 +192542,28 @@ │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.n 2d894e │ │ │ │ ldr r0, [pc, #576] @ (2d935c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r0, [r4, #176] @ 0xb0 │ │ │ │ b.n 2d8bbe │ │ │ │ ldr r0, [pc, #568] @ (2d9360 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr.w r2, [r4, #140] @ 0x8c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 2d8fb2 │ │ │ │ ldr r0, [pc, #552] @ (2d9364 ) │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2d8fc4 │ │ │ │ cmp r1, #119 @ 0x77 │ │ │ │ ble.w 2d89a4 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ bne.w 2d89a8 │ │ │ │ ldr.w r2, [r4, #176] @ 0xb0 │ │ │ │ @@ -192599,38 +192596,38 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ umull r6, r3, r3, r2 │ │ │ │ umlal r3, r1, r0, r2 │ │ │ │ mov r2, r5 │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ mov r2, r9 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ movw r3, #59057 @ 0xe6b1 │ │ │ │ movt r3, #14 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, r0 │ │ │ │ sbcs.w r3, r5, r7 │ │ │ │ bge.n 2d92da │ │ │ │ ldr.w r5, [r4, #576] @ 0x240 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2d894e │ │ │ │ movs r0, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ adds r2, r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, r7 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ b.w 2d894e │ │ │ │ ldr r3, [pc, #356] @ (2d9368 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r2, [r4, #148] @ 0x94 │ │ │ │ mov.w ip, #0 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -192669,53 +192666,53 @@ │ │ │ │ adds r3, #1 │ │ │ │ ldrb.w r2, [r2, #215] @ 0xd7 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r2, [r1, #494] @ 0x1ee │ │ │ │ b.w 2d894e │ │ │ │ ldr r0, [pc, #244] @ (2d9370 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ strb.w r7, [r5, #215] @ 0xd7 │ │ │ │ b.w 2d894e │ │ │ │ ldr r0, [pc, #232] @ (2d9374 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d917c │ │ │ │ ldr r0, [pc, #224] @ (2d9378 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #212] @ (2d937c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bmi.n 2d9344 │ │ │ │ movw r1, #5000 @ 0x1388 │ │ │ │ b.w 2d8a62 │ │ │ │ ldr r0, [pc, #200] @ (2d9380 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d8c9a │ │ │ │ ldr r0, [pc, #192] @ (2d9384 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d8c52 │ │ │ │ ldr r0, [pc, #184] @ (2d9388 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ mov r3, r6 │ │ │ │ b.n 2d8c78 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.w 2d894e │ │ │ │ cmp r3, #49 @ 0x31 │ │ │ │ bhi.w 2d894e │ │ │ │ adds r2, r4, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ @@ -192744,46 +192741,46 @@ │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #144] @ 0x90 │ │ │ │ strb.w r1, [r2, #494] @ 0x1ee │ │ │ │ b.w 2d894e │ │ │ │ ldr r0, [pc, #68] @ (2d938c ) │ │ │ │ movw r2, #5000 @ 0x1388 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d92ae │ │ │ │ ldr r0, [pc, #60] @ (2d9390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d930c │ │ │ │ - add r3, sp, #200 @ 0xc8 │ │ │ │ + add r3, sp, #296 @ 0x128 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #952 @ 0x3b8 │ │ │ │ + add r6, sp, #24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r5, sp, #872 @ 0x368 │ │ │ │ + add r5, sp, #968 @ 0x3c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2d9072 │ │ │ │ - vtbx.8 d26, {d31}, d2 │ │ │ │ + @ instruction: 0xffffa8da │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #624 @ 0x270 │ │ │ │ + add r4, sp, #720 @ 0x2d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #560 @ 0x230 │ │ │ │ + add r4, sp, #656 @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #504 @ 0x1f8 │ │ │ │ + add r4, sp, #600 @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #336 @ 0x150 │ │ │ │ + add r4, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #288 @ 0x120 │ │ │ │ + add r4, sp, #384 @ 0x180 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #648 @ 0x288 │ │ │ │ + add r0, sp, #744 @ 0x2e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sp, #800 @ 0x320 │ │ │ │ + add r0, sp, #896 @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov.w ip, #48 @ 0x30 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ movs r2, #3 │ │ │ │ @@ -192801,18 +192798,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2d93e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -192821,25 +192818,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (2d9490 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #132] @ (2d9494 ) │ │ │ │ ldr r1, [pc, #132] @ (2d9498 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (2d949c ) │ │ │ │ ldr r3, [pc, #120] @ (2d94a0 ) │ │ │ │ movw r1, #4358 @ 0x1106 │ │ │ │ movt r1, #12376 @ 0x3058 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #112] @ (2d94a4 ) │ │ │ │ add r2, pc │ │ │ │ @@ -192848,51 +192845,51 @@ │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ movw r3, #1025 @ 0x401 │ │ │ │ movs r2, #1 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #80] @ (2d94a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #80] @ (2d94ac ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #66] @ 0x42 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r4, r1] │ │ │ │ + str r4, [r7, r1] │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrd r0, r0, [r2, #280]! @ 0x118 │ │ │ │ - vhadd.u16 q0, q3, q7 │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + and.w r0, sl, r6, lsl #1 │ │ │ │ + vhadd.u32 q0, q7, q7 │ │ │ │ + ldrh r6, [r0, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #170 @ 0xaa │ │ │ │ + cmp r7, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r1, #30] │ │ │ │ lsls r6, r5, #1 │ │ │ │ - add r4, sp, #784 @ 0x310 │ │ │ │ + add r4, sp, #880 @ 0x370 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r7, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192904,15 +192901,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 42c768 │ │ │ │ cbnz r0, 2d9500 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ @@ -192993,27 +192990,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #616] @ (2d9834 ) │ │ │ │ + ldr r7, [pc, #712] @ (2d9894 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r4, sp, #384 @ 0x180 │ │ │ │ + add r4, sp, #480 @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r4, sp, #488 @ 0x1e8 │ │ │ │ + add r4, sp, #584 @ 0x248 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r6, [r4, #50] @ 0x32 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - add r4, sp, #96 @ 0x60 │ │ │ │ + add r4, sp, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #1016 @ 0x3f8 │ │ │ │ + add r4, sp, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #896 @ 0x380 │ │ │ │ + add r3, sp, #992 @ 0x3e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #80] @ (2d9638 ) │ │ │ │ ldr r0, [pc, #84] @ (2d963c ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -193032,31 +193029,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d9640 ) │ │ │ │ ldr r0, [pc, #48] @ (2d9644 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ asrs r4, r4, #13 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #320] @ (2d9784 ) │ │ │ │ + ldr r6, [pc, #416] @ (2d97e4 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #432 @ 0x1b0 │ │ │ │ + add r3, sp, #528 @ 0x210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #80] @ (2d969c ) │ │ │ │ ldr r0, [pc, #84] @ (2d96a0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -193075,31 +193072,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2d96a4 ) │ │ │ │ ldr r0, [pc, #48] @ (2d96a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ asrs r0, r0, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #944] @ (2d9a58 ) │ │ │ │ + ldr r6, [pc, #16] @ (2d96b8 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #372] @ (2d9830 ) │ │ │ │ cmp r2, #17 │ │ │ │ @@ -193193,15 +193190,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2d96ec │ │ │ │ ldr r0, [pc, #144] @ (2d9840 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r4, ip, [sp, #8] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d96ec │ │ │ │ ldr.w r0, [r0, #2560] @ 0xa00 │ │ │ │ mov.w ip, #0 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2d96e2 │ │ │ │ ldr.w r0, [r0, #2300] @ 0x8fc │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -193228,29 +193225,29 @@ │ │ │ │ orrlt.w r4, ip, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ b.n 2d96e2 │ │ │ │ ldr r0, [pc, #40] @ (2d9844 ) │ │ │ │ strd r2, r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrd r3, r2, [sp, #20] │ │ │ │ b.n 2d96dc │ │ │ │ asrs r0, r1, #10 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #624] @ (2d9ab0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #72 @ 0x48 │ │ │ │ + add r2, sp, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r1, sp, #464 @ 0x1d0 │ │ │ │ + add r1, sp, #560 @ 0x230 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r3, r0 │ │ │ │ @@ -193306,15 +193303,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #3 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r1, sp, #496 @ 0x1f0 │ │ │ │ + add r1, sp, #592 @ 0x250 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r0, #2 │ │ │ │ lsls r1, r6, #1 │ │ │ │ ldr r1, [pc, #88] @ (2d995c ) │ │ │ │ ldr r0, [pc, #92] @ (2d9960 ) │ │ │ │ @@ -193339,31 +193336,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ asrs r0, r1, #1 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #208] @ (2d9a38 ) │ │ │ │ + ldr r3, [pc, #304] @ (2d9a98 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #768 @ 0x300 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #88] @ (2d99c8 ) │ │ │ │ ldr r0, [pc, #92] @ (2d99cc ) │ │ │ │ add r1, pc │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #21 │ │ │ │ @@ -193384,31 +193381,31 @@ │ │ │ │ add r1, pc │ │ │ │ ldrd r4, r5, [sp, #32] │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ adds r1, #80 @ 0x50 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsrs r4, r3, #31 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #800] @ (2d9cf4 ) │ │ │ │ + ldr r2, [pc, #896] @ (2d9d54 ) │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r0, sp, #336 @ 0x150 │ │ │ │ + add r0, sp, #432 @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr.w r4, [pc, #1548] @ 2d9ff8 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -193591,15 +193588,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2d9a22 │ │ │ │ ldr.w r0, [pc, #1036] @ 2da01c │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r8, r5, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2d9a22 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r2 │ │ │ │ bl 341e44 │ │ │ │ b.n 2d9ba8 │ │ │ │ @@ -193729,15 +193726,15 @@ │ │ │ │ bne.n 2d9dcc │ │ │ │ ldr r0, [pc, #740] @ (2da024 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ and.w r3, r6, #253 @ 0xfd │ │ │ │ cmp r3, #124 @ 0x7c │ │ │ │ beq.w 2d9a40 │ │ │ │ ldr r3, [pc, #684] @ (2da008 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ @@ -193943,22 +193940,22 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2d9c46 │ │ │ │ ldr r0, [pc, #92] @ (2da038 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d9c46 │ │ │ │ mov r5, r2 │ │ │ │ b.n 2d9da2 │ │ │ │ ldr r0, [pc, #80] @ (2da03c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2d9d64 │ │ │ │ nop │ │ │ │ lsrs r0, r3, #29 │ │ │ │ lsls r1, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ @@ -193971,31 +193968,31 @@ │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r2, r5, #24 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r6, r7, #21 │ │ │ │ lsls r1, r6, #1 │ │ │ │ asrs r0, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #16 @ (adr r6, 2da030 ) │ │ │ │ + add r6, pc, #112 @ (adr r6, 2da090 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r0, r4, #16 │ │ │ │ lsls r1, r6, #1 │ │ │ │ - add r5, pc, #328 @ (adr r5, 2da170 ) │ │ │ │ + add r5, pc, #424 @ (adr r5, 2da1d0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov ip, ip │ │ │ │ + mov ip, pc │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsrs r2, r2, #14 │ │ │ │ lsls r1, r6, #1 │ │ │ │ lsrs r6, r5, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r6, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #392 @ (adr r2, 2da1c4 ) │ │ │ │ + add r2, pc, #488 @ (adr r2, 2da224 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r2, pc, #472 @ (adr r2, 2da218 ) │ │ │ │ + add r2, pc, #568 @ (adr r2, 2da278 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-136] │ │ │ │ @@ -194246,22 +194243,22 @@ │ │ │ │ lsls r5, r5, #16 │ │ │ │ bpl.w 2da158 │ │ │ │ strd ip, r0, [sp, #4] │ │ │ │ str.w lr, [sp] │ │ │ │ ldr r0, [pc, #72] @ (2da38c ) │ │ │ │ ldr.w r1, [r4, #2292] @ 0x8f4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2da312 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2da0a6 │ │ │ │ b.n 2da1f6 │ │ │ │ ldr r0, [pc, #56] @ (2da390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2da312 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -194275,17 +194272,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #28 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #664] @ 0x298 │ │ │ │ + ldr r7, [sp, #760] @ 0x2f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r7, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r7, [sp, #528] @ 0x210 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #112] @ (2da418 ) │ │ │ │ @@ -194293,25 +194290,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (2da420 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (2da424 ) │ │ │ │ ldr r1, [pc, #104] @ (2da428 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #88] @ (2da42c ) │ │ │ │ mov.w r4, #1920 @ 0x780 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r0, #112] @ 0x70 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ @@ -194331,25 +194328,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r7 │ │ │ │ + lsrs r0, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bge.n 2da4ac │ │ │ │ + bge.n 2da4dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - vhadd.s32 q8, q5, q7 │ │ │ │ - ldrb r2, [r0, #17] │ │ │ │ + vmla.i d0, d2, d2[3] │ │ │ │ + ldrb r2, [r3, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r7, #7 │ │ │ │ + movs r0, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xefb9ffff │ │ │ │ - ldr r7, [sp, #184] @ 0xb8 │ │ │ │ + ldr r7, [sp, #280] @ 0x118 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2da474 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194357,26 +194354,26 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #44] @ (2da47c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r0, #2280] @ 0x8e8 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 42a9ec │ │ │ │ nop │ │ │ │ - ands r6, r2 │ │ │ │ + ands r6, r5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #880] @ 0x370 │ │ │ │ + ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r5, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #164] @ (2da534 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194384,15 +194381,15 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #164] @ (2da53c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ movs r1, #0 │ │ │ │ addw r0, r0, #2312 @ 0x908 │ │ │ │ blx 25b0fc │ │ │ │ mov.w ip, #2147516416 @ 0x80008000 │ │ │ │ mov.w r0, #32768 @ 0x8000 │ │ │ │ @@ -194426,20 +194423,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r7, #204 @ 0xcc │ │ │ │ + subs r7, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ cmp.w r0, #262 @ 0x106 │ │ │ │ bcs.n 2da59e │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls.n 2da55e │ │ │ │ mvn.w r3, #256 @ 0x100 │ │ │ │ add r0, r3 │ │ │ │ cmp r0, #4 │ │ │ │ @@ -194494,49 +194491,49 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #44] @ (2da5ec ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #512] @ 0x200 │ │ │ │ + ldr r6, [sp, #608] @ 0x260 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #384] @ 0x180 │ │ │ │ + ldr r6, [sp, #480] @ 0x1e0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #128] @ 0x80 │ │ │ │ + ldr r6, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #208] @ 0xd0 │ │ │ │ + ldr r6, [sp, #304] @ 0x130 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r6, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #656] @ 0x290 │ │ │ │ + ldr r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #392] @ 0x188 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r6, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r5, [sp, #792] @ 0x318 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2da5fc ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ ldrb r4, [r2, #26] │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr r1, [pc, #8] @ (2da60c ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ nop │ │ │ │ - udf #16 │ │ │ │ + udf #40 @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #16] @ (2da624 ) │ │ │ │ ldr r2, [pc, #20] @ (2da628 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [pc, #16] @ (2da62c ) │ │ │ │ @@ -194544,15 +194541,15 @@ │ │ │ │ add r1, pc │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ lsls r0, r7, #12 │ │ │ │ lsls r1, r6, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 2da61c │ │ │ │ + udf #14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r6, r2 │ │ │ │ @@ -194564,15 +194561,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #104] @ (2da6bc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1008 @ 0x3f0 │ │ │ │ add r4, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #92] @ (2da6c0 ) │ │ │ │ ldr.w r2, [r0, #344] @ 0x158 │ │ │ │ orrs r2, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r0, #348] @ 0x15c │ │ │ │ orrs r3, r5 │ │ │ │ @@ -194595,32 +194592,32 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2da674 │ │ │ │ ldr r0, [pc, #44] @ (2da6cc ) │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 2da674 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #134 @ 0x86 │ │ │ │ + subs r6, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r6, [sp, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r2, r6, #11 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r5, [sp, #832] @ 0x340 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #96] @ (2da740 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -194640,15 +194637,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #68] @ (2da74c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [pc, #52] @ (2da748 ) │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2da6f6 │ │ │ │ ldr r1, [pc, #44] @ (2da750 ) │ │ │ │ @@ -194659,27 +194656,27 @@ │ │ │ │ ldr r3, [r2, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da6f6 │ │ │ │ ldr r0, [pc, #32] @ (2da754 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ lsls r0, r5, #9 │ │ │ │ lsls r1, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #544] @ 0x220 │ │ │ │ + ldr r5, [sp, #640] @ 0x280 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #568] @ 0x238 │ │ │ │ + ldr r5, [sp, #664] @ 0x298 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (2da7b0 ) │ │ │ │ ldr r3, [pc, #88] @ (2da7b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r1, 2da774 │ │ │ │ @@ -194700,41 +194697,41 @@ │ │ │ │ ldr r3, [pc, #56] @ (2da7bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2da766 │ │ │ │ ldr r0, [pc, #48] @ (2da7c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #44] @ (2da7c4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2da766 │ │ │ │ ldr r3, [pc, #28] @ (2da7bc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2da766 │ │ │ │ ldr r0, [pc, #28] @ (2da7c8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ lsls r0, r6, #7 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #312] @ 0x138 │ │ │ │ + ldr r5, [sp, #408] @ 0x198 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #132] @ 2da860 │ │ │ │ sub sp, #12 │ │ │ │ @@ -194745,15 +194742,15 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ movs r3, #93 @ 0x5d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #120] @ (2da86c ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #112] @ (2da870 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2da834 │ │ │ │ ldr.w r1, [r4, #364] @ 0x16c │ │ │ │ @@ -194784,32 +194781,32 @@ │ │ │ │ bpl.n 2da808 │ │ │ │ ldrd r2, r3, [r0, #364] @ 0x16c │ │ │ │ mov r1, r7 │ │ │ │ ldr.w r0, [r0, #372] @ 0x174 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #36] @ (2da87c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2da808 │ │ │ │ nop │ │ │ │ - subs r4, #238 @ 0xee │ │ │ │ + subs r5, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [sp, #256] @ 0x100 │ │ │ │ + ldr r4, [sp, #352] @ 0x160 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r6, r1, #5 │ │ │ │ lsls r1, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #656] @ (2dab08 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #8] │ │ │ │ + ldr r5, [sp, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2da924 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -194818,34 +194815,34 @@ │ │ │ │ ldr r1, [pc, #148] @ (2da92c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #132] @ (2da930 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #132] @ (2da934 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #116] @ (2da938 ) │ │ │ │ mov r4, r0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #4 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #100] @ (2da93c ) │ │ │ │ ldr r2, [pc, #100] @ (2da940 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #100] @ (2da944 ) │ │ │ │ add.w r1, r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ @@ -194871,22 +194868,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r4, #60 @ 0x3c │ │ │ │ + subs r4, #84 @ 0x54 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - bpl.n 2da9d8 │ │ │ │ + bpl.n 2daa08 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - orns r0, sl, lr, lsl #1 │ │ │ │ - ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ + eors.w r0, r2, lr, lsl #1 │ │ │ │ + ldr r5, [sp, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r5, [sp, #40] @ 0x28 │ │ │ │ + ldr r5, [sp, #136] @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str r6, [r5, #48] @ 0x30 │ │ │ │ lsls r6, r5, #1 │ │ │ │ ldrb r6, [r5, #14] │ │ │ │ lsls r2, r4, #1 │ │ │ │ asrs r7, r4, #26 │ │ │ │ movs r0, r0 │ │ │ │ @@ -195060,15 +195057,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r1, [r0, #64] @ 0x40 │ │ │ │ strb.w r7, [r0, #144] @ 0x90 │ │ │ │ str r6, [r0, #88] @ 0x58 │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ str r0, [r4, #0] │ │ │ │ add.w r0, r4, #116 @ 0x74 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r6, #352] @ 0x160 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str.w r7, [r0, #148]! │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ ldr r2, [r2, #8] │ │ │ │ @@ -195098,31 +195095,31 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ vshr.u16 q8, q8, #2 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ vqadd.u64 q8, q1, q8 │ │ │ │ - subs r2, #198 @ 0xc6 │ │ │ │ + subs r2, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ lsls r5, r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #248] @ 0xf8 │ │ │ │ + ldr r3, [sp, #344] @ 0x158 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r3, r3, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #48] @ 0x30 │ │ │ │ + ldr r3, [sp, #144] @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #140 @ 0x8c │ │ │ │ + subs r1, #164 @ 0xa4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #912] @ 0x390 │ │ │ │ + ldr r0, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r1, #106 @ 0x6a │ │ │ │ + subs r1, #130 @ 0x82 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #776] @ 0x308 │ │ │ │ + ldr r0, [sp, #872] @ 0x368 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #280] @ 2dacd4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -195142,15 +195139,15 @@ │ │ │ │ add sl, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #816 @ 0x330 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r4, [r0, #420] @ 0x1a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2dacbc │ │ │ │ mov r5, r0 │ │ │ │ mov.w sl, #8 │ │ │ │ movw r9, #32769 @ 0x8001 │ │ │ │ b.n 2dac1e │ │ │ │ @@ -195171,19 +195168,19 @@ │ │ │ │ cbz r1, 2dac36 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2dac64 │ │ │ │ add r3, sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ movs r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ ldr.w r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str.w r2, [r5, #420] @ 0x1a4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2dac0a │ │ │ │ add.w r2, r5, #420 @ 0x1a4 │ │ │ │ str.w r2, [r5, #424] @ 0x1a8 │ │ │ │ @@ -195192,15 +195189,15 @@ │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldmia r3!, {r0, r1} │ │ │ │ str r0, [r2, #0] │ │ │ │ str r1, [r2, #4] │ │ │ │ b.n 2dac42 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ ldr r2, [pc, #108] @ (2dace8 ) │ │ │ │ ldr r3, [pc, #96] @ (2dacdc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -195230,31 +195227,31 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ blx 259290 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - subs r1, #16 │ │ │ │ + subs r1, #40 @ 0x28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ stc2 0, cr0, [r6, #448] @ 0x1c0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #320] @ 0x140 │ │ │ │ + ldr r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #368] @ 0x170 │ │ │ │ + ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2l 0, cr0, [r0], {112} @ 0x70 │ │ │ │ - subs r0, #42 @ 0x2a │ │ │ │ + subs r0, #66 @ 0x42 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ + ldr r1, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #504] @ 0x1f8 │ │ │ │ + str r7, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [sp, #192] @ 0xc0 │ │ │ │ + ldr r1, [sp, #288] @ 0x120 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #212] @ (2dade4 ) │ │ │ │ @@ -195277,31 +195274,31 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2dadba │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ ldr r0, [pc, #156] @ (2dadec ) │ │ │ │ ldr r2, [pc, #156] @ (2dadf0 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #156] @ (2dadf4 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2dadcc │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2dad74 │ │ │ │ @@ -195346,19 +195343,19 @@ │ │ │ │ add.w r3, r5, #148 @ 0x94 │ │ │ │ str.w r3, [r5, #152] @ 0x98 │ │ │ │ b.n 2dad82 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldc2 0, cr0, [r8], #-448 @ 0xfffffe40 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #128 @ 0x80 │ │ │ │ + adds r7, #152 @ 0x98 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #392] @ 0x188 │ │ │ │ + ldr r0, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xfbb60070 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ @@ -195407,15 +195404,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #104] @ (2daef0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movw r0, #32770 @ 0x8002 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -195425,47 +195422,47 @@ │ │ │ │ ldr r2, [pc, #76] @ (2daef8 ) │ │ │ │ ldr r1, [pc, #80] @ (2daefc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #64] @ (2daf00 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5bf040 │ │ │ │ + bl 5bf050 │ │ │ │ movw r0, #32769 @ 0x8001 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r0, [pc, #36] @ (2daf04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2dae8c │ │ │ │ ldr r0, [pc, #32] @ (2daf08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2dae8c │ │ │ │ - str r7, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r0, [sp, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, #40 @ 0x28 │ │ │ │ + adds r6, #64 @ 0x40 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #952] @ 0x3b8 │ │ │ │ + str r7, [sp, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #32] │ │ │ │ + str r7, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #416] @ 0x1a0 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #728] @ 0x2d8 │ │ │ │ + str r7, [sp, #824] @ 0x338 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ mov r4, r1 │ │ │ │ @@ -195483,47 +195480,47 @@ │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add.w r3, r4, #25 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cbz r1, 2daf62 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bhi.n 2daf62 │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2daffe │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ adds r2, #8 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ ldr r0, [pc, #164] @ (2db020 ) │ │ │ │ ldr r2, [pc, #168] @ (2db024 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #164] @ (2db028 ) │ │ │ │ adds r0, #208 @ 0xd0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ ldr.w r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2dafea │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2daf9e │ │ │ │ @@ -195569,19 +195566,19 @@ │ │ │ │ str.w r0, [ip, r2] │ │ │ │ str.w r1, [lr, #4] │ │ │ │ b.n 2daf6c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa1e0070 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #86 @ 0x56 │ │ │ │ + adds r5, #110 @ 0x6e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [sp, #224] @ 0xe0 │ │ │ │ + str r6, [sp, #320] @ 0x140 │ │ │ │ lsls r7, r0, #1 │ │ │ │ vst1.8 @ instruction: 0xf98c0070 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #144] @ (2db0d4 ) │ │ │ │ @@ -195591,15 +195588,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2db0dc ) │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r5, [r0, #420] @ 0x1a4 │ │ │ │ ldr.w r8, [pc, #124] @ 2db0e0 │ │ │ │ add r8, pc │ │ │ │ cbnz r5, 2db0c0 │ │ │ │ ldr r3, [pc, #120] @ (2db0e4 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r7, r0, #380 @ 0x17c │ │ │ │ @@ -195636,26 +195633,26 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1362 @ 0x552 │ │ │ │ blx 259290 │ │ │ │ - str r3, [sp, #912] @ 0x390 │ │ │ │ + str r3, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, #134 @ 0x86 │ │ │ │ + adds r4, #158 @ 0x9e │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #976] @ 0x3d0 │ │ │ │ + str r4, [sp, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ str??.w r0, [r8, #112] @ 0x70 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2db01c │ │ │ │ + bcc.n 2db04c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #944] @ 0x3b0 │ │ │ │ + str r6, [sp, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ (2db1a8 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -195669,24 +195666,24 @@ │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr.w r6, [r5, #148] @ 0x94 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2db190 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ - bl 5bc518 │ │ │ │ + bl 5bc528 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2db190 │ │ │ │ ldrb.w r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2db19c │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ cmp r0, #8 │ │ │ │ bls.n 2db19c │ │ │ │ ldr r2, [r6, #12] │ │ │ │ sub.w r9, r0, #8 │ │ │ │ add.w r7, r6, #25 │ │ │ │ b.n 2db174 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ @@ -195726,15 +195723,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2daf0c │ │ │ │ b.n 2db188 │ │ │ │ nop │ │ │ │ str.w r0, [r4, r0, lsl #3] │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 2db1b4 │ │ │ │ + bcc.n 2db1e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -195766,15 +195763,15 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ add.w r9, r9, #208 @ 0xd0 │ │ │ │ add.w r8, r8, #208 @ 0xd0 │ │ │ │ add sl, pc │ │ │ │ vldr d8, [pc, #520] @ 2db420 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5bc518 │ │ │ │ + bl 5bc528 │ │ │ │ cbz r0, 2db27a │ │ │ │ ldrb.w r3, [r6, #144] @ 0x90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2db2a2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ add.w r7, r4, #25 │ │ │ │ @@ -195833,28 +195830,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 2db3c4 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ ldr r2, [pc, #376] @ (2db44c ) │ │ │ │ ldr r1, [pc, #380] @ (2db450 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq.n 2db3b0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 2db2f2 │ │ │ │ @@ -195880,27 +195877,27 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi.n 2db3e4 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r3, sp │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldrd r1, r0, [r4, #4] │ │ │ │ movs r2, #8 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ ldr r1, [pc, #268] @ (2db454 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ mov r2, sl │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ ldr.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq.n 2db3d6 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 2db366 │ │ │ │ @@ -195921,15 +195918,15 @@ │ │ │ │ add.w r7, r4, #25 │ │ │ │ mov r3, r7 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r1, [ip, #12] │ │ │ │ ldr.w ip, [ip, #36] @ 0x24 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, ip │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ movs r3, #1 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b.n 2db238 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r3, [r6, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -195980,34 +195977,34 @@ │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf77c0070 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf7740070 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2db484 │ │ │ │ + bcs.n 2db4b4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #204 @ 0xcc │ │ │ │ + adds r2, #228 @ 0xe4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - adds r2, #202 @ 0xca │ │ │ │ + adds r2, #226 @ 0xe2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r3, [sp, #560] @ 0x230 │ │ │ │ + str r3, [sp, #656] @ 0x290 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movt r0, #59504 @ 0xe870 │ │ │ │ - str r2, [sp, #800] @ 0x320 │ │ │ │ + str r2, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #920] @ 0x398 │ │ │ │ + str r2, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #464] @ 0x1d0 │ │ │ │ + str r2, [sp, #560] @ 0x230 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #198 @ 0xc6 │ │ │ │ + adds r0, #222 @ 0xde │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r0, [sp, #128] @ 0x80 │ │ │ │ + str r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #768] @ 0x300 │ │ │ │ + str r2, [sp, #864] @ 0x360 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r5, r1 │ │ │ │ @@ -196032,15 +196029,15 @@ │ │ │ │ cbz r1, 2db4a4 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2db4ec │ │ │ │ movs r2, #8 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, #8 │ │ │ │ beq.n 2db4f4 │ │ │ │ ldr r3, [pc, #248] @ (2db5b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ @@ -196107,69 +196104,69 @@ │ │ │ │ b.n 2db4c4 │ │ │ │ ldr r1, [pc, #116] @ (2db5c8 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2db502 │ │ │ │ ldr r0, [pc, #112] @ (2db5cc ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2db4be │ │ │ │ bl 42c2b8 │ │ │ │ b.n 2db54c │ │ │ │ ldr r1, [pc, #100] @ (2db5d0 ) │ │ │ │ movs r3, #8 │ │ │ │ ldr r0, [pc, #100] @ (2db5d4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2db4be │ │ │ │ ldr r3, [pc, #88] @ (2db5d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2db50c │ │ │ │ ldr r3, [pc, #36] @ (2db5b0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2db50c │ │ │ │ ldr r0, [pc, #72] @ (2db5dc ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 2db50c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4c40070 │ │ │ │ @ instruction: 0xf4c20070 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ eor.w r0, r4, #15728640 @ 0xf00000 │ │ │ │ - ldrh r0, [r6, #54] @ 0x36 │ │ │ │ + ldrh r0, [r1, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, #52] @ 0x34 │ │ │ │ + ldrh r4, [r3, #52] @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [sp, #128] @ 0x80 │ │ │ │ + str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #100 @ 0x64 │ │ │ │ + cmp r7, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - str r1, [sp, #552] @ 0x228 │ │ │ │ + str r1, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #680] @ 0x2a8 │ │ │ │ + str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #412] @ (2db790 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -196188,20 +196185,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 5bc518 │ │ │ │ + bl 5bc528 │ │ │ │ cbnz r0, 2db660 │ │ │ │ ldr r2, [pc, #368] @ (2db7a8 ) │ │ │ │ ldr r3, [pc, #356] @ (2db79c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -196230,29 +196227,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c0b74 │ │ │ │ + bl 5c0b84 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2db742 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2db6a6 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2db752 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2db672 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2db672 │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -196274,15 +196271,15 @@ │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ mov r2, r0 │ │ │ │ adds r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ blx 259278 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -196297,15 +196294,15 @@ │ │ │ │ ldr.w r2, [r3, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [r2, #0] │ │ │ │ str.w r1, [r3, #152] @ 0x98 │ │ │ │ bl 2da600 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c0b74 │ │ │ │ + bl 5c0b84 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2db69a │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2db634 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ @@ -196323,42 +196320,42 @@ │ │ │ │ ldr r3, [pc, #84] @ (2db7bc ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2db66c │ │ │ │ ldr r0, [pc, #72] @ (2db7c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2db66c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - cmp r6, #220 @ 0xdc │ │ │ │ + cmp r6, #244 @ 0xf4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ @ instruction: 0xf3480070 │ │ │ │ - ldrh r0, [r4, #48] @ 0x30 │ │ │ │ + ldrh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r6, #48] @ 0x30 │ │ │ │ + ldrh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xf3340070 │ │ │ │ @ instruction: 0xf3140070 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r5} │ │ │ │ + ldmia r5!, {r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #576] @ (2db9fc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1784] @ 2dbed0 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -196429,15 +196426,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2db8c2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, r7 │ │ │ │ beq.w 2dba88 │ │ │ │ ldr.w r3, [pc, #1616] @ 2dbef8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bmi.w 2dbb12 │ │ │ │ @@ -196481,28 +196478,28 @@ │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 2dbb08 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r7, #4 │ │ │ │ movs r2, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ adds r3, #12 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldrd r1, r0, [r4] │ │ │ │ adds r2, #4 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ b.n 2db8b2 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -196584,15 +196581,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi.w 2dbb98 │ │ │ │ movs r4, #24 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, r4 │ │ │ │ beq.w 2dbbbe │ │ │ │ ldr.w r3, [pc, #1216] @ 2dbef8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bmi.w 2dbc5e │ │ │ │ @@ -196640,15 +196637,15 @@ │ │ │ │ bpl.w 2db8d8 │ │ │ │ mov r0, r1 │ │ │ │ bl 2da540 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1100] @ 2dbf0c │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp.w r1, #262 @ 0x106 │ │ │ │ bcc.w 2db8e0 │ │ │ │ cmp.w r1, #512 @ 0x200 │ │ │ │ bne.n 2dbb3e │ │ │ │ ldr.w r3, [pc, #1052] @ 2dbef8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196662,27 +196659,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 2dbb34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dbb34 │ │ │ │ ldr.w r0, [pc, #1044] @ 2dbf14 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dbb34 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r2, [r2, #12] │ │ │ │ str r2, [r3, #0] │ │ │ │ b.n 2db926 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1024] @ 2dbf18 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2db8b2 │ │ │ │ subs r3, r1, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 2dbb3e │ │ │ │ ldr r3, [pc, #972] @ (2dbef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -196690,41 +196687,41 @@ │ │ │ │ bmi.n 2dbc12 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32770 @ 0x8002 │ │ │ │ str r3, [r2, #12] │ │ │ │ b.n 2db906 │ │ │ │ ldr r0, [pc, #988] @ (2dbf1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2dba44 │ │ │ │ mov.w r8, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, r8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2dbc00 │ │ │ │ ldr r3, [pc, #920] @ (2dbef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 2dba44 │ │ │ │ ldr r1, [pc, #948] @ (2dbf20 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #948] @ (2dbf24 ) │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dba44 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #4 │ │ │ │ it ne │ │ │ │ movwne r0, #32769 @ 0x8001 │ │ │ │ bne.w 2db9f8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2db9f2 │ │ │ │ ldr.w lr, [r0] │ │ │ │ @@ -196746,41 +196743,41 @@ │ │ │ │ bl 2dadfc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b.n 2db906 │ │ │ │ ldr r7, [pc, #848] @ (2dbf28 ) │ │ │ │ add r7, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [pc, #844] @ (2dbf2c ) │ │ │ │ ldr r2, [pc, #844] @ (2dbf30 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #844] @ (2dbf34 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5bf040 │ │ │ │ + bl 5bf050 │ │ │ │ b.n 2dba44 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2db96c │ │ │ │ ldr r0, [pc, #816] @ (2dbf38 ) │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2dbae8 │ │ │ │ ldr r0, [pc, #808] @ (2dbf3c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dbb34 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2dbcc0 │ │ │ │ ldrb.w r3, [r8, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2dbcba │ │ │ │ @@ -196809,45 +196806,45 @@ │ │ │ │ ldr r1, [pc, #744] @ (2dbf48 ) │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #744] @ (2dbf4c ) │ │ │ │ mov r3, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dba44 │ │ │ │ ldr r3, [pc, #728] @ (2dbf50 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dbbc6 │ │ │ │ ldr r3, [pc, #632] @ (2dbef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 2dbbc6 │ │ │ │ ldr r0, [pc, #712] @ (2dbf54 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 2dbbc6 │ │ │ │ ldr r3, [pc, #704] @ (2dbf58 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2db974 │ │ │ │ ldr r3, [pc, #596] @ (2dbef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2db974 │ │ │ │ ldr r0, [pc, #684] @ (2dbf5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ b.n 2db974 │ │ │ │ ldr r7, [pc, #676] @ (2dbf60 ) │ │ │ │ add r7, pc │ │ │ │ b.n 2dbc2e │ │ │ │ ldr r3, [pc, #672] @ (2dbf64 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -196858,15 +196855,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 2dbc22 │ │ │ │ ldr r0, [pc, #656] @ (2dbf68 ) │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dbc22 │ │ │ │ ldr r2, [pc, #648] @ (2dbf6c ) │ │ │ │ ldr r3, [pc, #496] @ (2dbed4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -196894,30 +196891,30 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2dbd60 │ │ │ │ mov r3, r8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r8, #16 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2dbd6e │ │ │ │ ldr r3, [pc, #436] @ (2dbef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 2dbe6e │ │ │ │ ldr r1, [pc, #544] @ (2dbf70 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [pc, #544] @ (2dbf74 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dbe6e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ @@ -196939,15 +196936,15 @@ │ │ │ │ bne.n 2dbe80 │ │ │ │ adds r4, r3, #4 │ │ │ │ bcs.n 2dbe80 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ cmp r0, r4 │ │ │ │ bcc.n 2dbe80 │ │ │ │ movs r1, #32 │ │ │ │ mov r0, r8 │ │ │ │ blx 259448 │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -197000,149 +196997,149 @@ │ │ │ │ str r7, [r2, #16] │ │ │ │ str r3, [r2, #12] │ │ │ │ mov r3, r4 │ │ │ │ movs r2, #4 │ │ │ │ ldr r1, [r0, #16] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ b.n 2db906 │ │ │ │ ldr r0, [pc, #280] @ (2dbf7c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movw r3, #32769 @ 0x8001 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #12] │ │ │ │ blx 2595ac │ │ │ │ b.n 2db906 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ (2dbf80 ) │ │ │ │ mov.w r2, r8, lsl #5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2dbe6e │ │ │ │ ldr r3, [pc, #228] @ (2dbf84 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dbdd8 │ │ │ │ ldr r3, [pc, #80] @ (2dbef8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2dbdd8 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, sl │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dbdd8 │ │ │ │ ldr r0, [pc, #204] @ (2dbf88 ) │ │ │ │ mov r1, sl │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ ldr.w r9, [sp, #20] │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2dbe70 │ │ │ │ sbc.w r0, lr, #112 @ 0x70 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ sbc.w r0, r8, #112 @ 0x70 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldcl 15, cr15, [r1, #1020]! @ 0x3fc │ │ │ │ - ldmia r3, {r3, r4, r5, r6, r7} │ │ │ │ + ldmia r4, {r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r7, #42] @ 0x2a │ │ │ │ + ldrh r0, [r2, #44] @ 0x2c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r4, #160 @ 0xa0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r4, r5, r6} │ │ │ │ + ldmia r2, {r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr 0, 7, r0, cr2, cr0, {3} │ │ │ │ ldr r6, [pc, #768] @ (2dc20c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #40] @ 0x28 │ │ │ │ + ldrh r4, [r3, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #56] @ 0x38 │ │ │ │ + ldrh r4, [r2, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r4, #30] │ │ │ │ + ldrh r0, [r7, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r7, #56] @ 0x38 │ │ │ │ + ldrh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #100 @ 0x64 │ │ │ │ + cmp r1, #124 @ 0x7c │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r0, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r4, #46] @ 0x2e │ │ │ │ + ldrh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r6, [r6, #12] │ │ │ │ + ldrh r6, [r1, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r5, #30] │ │ │ │ + ldrh r4, [r0, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 3a9f42 │ │ │ │ - stmia r7!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #110 @ 0x6e │ │ │ │ + cmp r0, #134 @ 0x86 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r0, [r2, #20] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r2, #25 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #36] @ 0x24 │ │ │ │ + ldrh r4, [r2, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bl 529f62 │ │ │ │ adds r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #38] @ 0x26 │ │ │ │ + ldrh r4, [r2, #40] @ 0x28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stcl 0, cr0, [r8], #-448 @ 0xfffffe40 │ │ │ │ - movs r7, #130 @ 0x82 │ │ │ │ + movs r7, #154 @ 0x9a │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r4, [r4, #12] │ │ │ │ + ldrh r4, [r7, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r4, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r1, #14] │ │ │ │ + ldrh r4, [r4, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r1, #16] │ │ │ │ + ldrh r0, [r4, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r4, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #4] │ │ │ │ + ldrh r4, [r2, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ (2dc128 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -197151,25 +197148,25 @@ │ │ │ │ ldr r1, [pc, #392] @ (2dc130 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #208 @ 0xd0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #376] @ (2dc134 ) │ │ │ │ mov.w r3, #1320 @ 0x528 │ │ │ │ ldr r1, [pc, #376] @ (2dc138 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #440 @ 0x1b8 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r9, [pc, #360] @ 2dc13c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #360] @ 0x168 │ │ │ │ bl 45f42c │ │ │ │ ldr r3, [pc, #348] @ (2dc140 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197222,15 +197219,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2da600 │ │ │ │ ldrb.w r7, [r4, #32] │ │ │ │ cbz r7, 2dc0da │ │ │ │ cmp r7, #1 │ │ │ │ beq.n 2dc0ec │ │ │ │ mov r0, r8 │ │ │ │ - bl 7181d8 │ │ │ │ + bl 7181e8 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r3, [r6, #352] @ 0x160 │ │ │ │ ldr.w r2, [r6, #368] @ 0x170 │ │ │ │ adds r5, #1 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r2, r5 │ │ │ │ @@ -197241,27 +197238,27 @@ │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r6, #352] @ 0x160 │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #352] @ 0x160 │ │ │ │ add.w r0, r6, #380 @ 0x17c │ │ │ │ - bl 7181d8 │ │ │ │ + bl 7181e8 │ │ │ │ ldr.w r0, [r6, #328] @ 0x148 │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf8 │ │ │ │ ldr.w r0, [r6, #332] @ 0x14c │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf8 │ │ │ │ ldr.w r0, [r6, #336] @ 0x150 │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf8 │ │ │ │ ldr.w r0, [r6, #340] @ 0x154 │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5be5f0 │ │ │ │ + b.w 5be600 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r0, [r3, #356] @ 0x164 │ │ │ │ bl 42a9ec │ │ │ │ str r7, [r4, #112] @ 0x70 │ │ │ │ b.n 2dc06c │ │ │ │ @@ -197282,40 +197279,40 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2dbff0 │ │ │ │ ldr r0, [pc, #60] @ (2dc15c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dbff0 │ │ │ │ - movs r5, #46 @ 0x2e │ │ │ │ + movs r5, #70 @ 0x46 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #46] @ 0x2e │ │ │ │ + strh r4, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, #34] @ 0x22 │ │ │ │ + strh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r0, #36] @ 0x24 │ │ │ │ + strh r0, [r3, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strd r0, r0, [sl, #-448]! @ 0x1c0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mrc 15, 7, APSR_nzcv, cr5, cr15, {7} │ │ │ │ stcl 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ - stmia r3!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r4!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #544] @ (2dc378 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r7, r1 │ │ │ │ @@ -197343,25 +197340,25 @@ │ │ │ │ it ne │ │ │ │ cmpne r7, #0 │ │ │ │ add.w r3, r5, #464 @ 0x1d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #1030 @ 0x406 │ │ │ │ it eq │ │ │ │ addeq r7, sp, #12 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #652] @ (2dc44c ) │ │ │ │ adds r5, #208 @ 0xd0 │ │ │ │ ldr r1, [pc, #652] @ (2dc450 ) │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #28] │ │ │ │ strd r3, r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #624] @ (2dc454 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -197402,51 +197399,51 @@ │ │ │ │ ldr.w r0, [r4, #368] @ 0x170 │ │ │ │ blx 259448 │ │ │ │ ldr.w r3, [r4, #352] @ 0x160 │ │ │ │ movs r2, #16 │ │ │ │ movs r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5be648 │ │ │ │ + bl 5be658 │ │ │ │ ldr.w r3, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #492] @ (2dc45c ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r4, #348] @ 0x15c │ │ │ │ mov.w r3, #2048 @ 0x800 │ │ │ │ strd r6, r3, [sp, #28] │ │ │ │ movs r3, #7 │ │ │ │ strb.w r3, [sp, #42] @ 0x2a │ │ │ │ movw r3, #1282 @ 0x502 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ - bl 5bdb70 │ │ │ │ + bl 5bdb80 │ │ │ │ ldr r2, [pc, #456] @ (2dc460 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #328] @ 0x148 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdb70 │ │ │ │ + bl 5bdb80 │ │ │ │ ldr r2, [pc, #444] @ (2dc464 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #332] @ 0x14c │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdb70 │ │ │ │ + bl 5bdb80 │ │ │ │ ldr r2, [pc, #432] @ (2dc468 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ str.w r0, [r4, #336] @ 0x150 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bdb70 │ │ │ │ + bl 5bdb80 │ │ │ │ str.w r0, [r4, #340] @ 0x154 │ │ │ │ add.w r0, r4, #380 @ 0x17c │ │ │ │ movs r5, #0 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ add.w r2, r4, #408 @ 0x198 │ │ │ │ str.w r5, [r4, #408] @ 0x198 │ │ │ │ str.w r2, [r4, #412] @ 0x19c │ │ │ │ add.w r2, r4, #420 @ 0x1a4 │ │ │ │ str.w r5, [r4, #420] @ 0x1a4 │ │ │ │ str.w r2, [r4, #424] @ 0x1a8 │ │ │ │ @@ -197475,33 +197472,33 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #1097 @ 0x449 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r8 │ │ │ │ bl 2dbf8c │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2dc376 │ │ │ │ ldr r3, [pc, #292] @ (2dc478 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #292] @ (2dc47c ) │ │ │ │ ldr r1, [pc, #296] @ (2dc480 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1052 @ 0x41c │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #268] @ (2dc484 ) │ │ │ │ ldr r3, [pc, #192] @ (2dc43c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -197521,124 +197518,124 @@ │ │ │ │ ldr r1, [pc, #232] @ (2dc490 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1039 @ 0x40f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dc36e │ │ │ │ ldr r3, [pc, #208] @ (2dc494 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2dc498 ) │ │ │ │ ldr r1, [pc, #212] @ (2dc49c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1045 @ 0x415 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dc36e │ │ │ │ ldr r3, [pc, #188] @ (2dc4a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2dc1f0 │ │ │ │ ldr r3, [pc, #180] @ (2dc4a4 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2dc1f0 │ │ │ │ ldr r0, [pc, #168] @ (2dc4a8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dc1f0 │ │ │ │ ldr r1, [pc, #160] @ (2dc4ac ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #160] @ (2dc4b0 ) │ │ │ │ ldr r3, [pc, #164] @ (2dc4b4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2dc4b8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #464 @ 0x1d0 │ │ │ │ mov.w r2, #1104 @ 0x450 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dc340 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 2dc3c8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dc3c4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #72 @ 0x48 │ │ │ │ + movs r3, #96 @ 0x60 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r5, #20] │ │ │ │ + strh r4, [r0, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r2, #20] │ │ │ │ + strh r2, [r5, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #30] │ │ │ │ + strh r0, [r6, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r6, #30] │ │ │ │ + strh r6, [r1, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dbeb6 │ │ │ │ vmlal.u q8, d15, d3[0] │ │ │ │ movs r0, r0 │ │ │ │ b.n 2dbcc2 │ │ │ │ vsubw.u , , d31 │ │ │ │ vmlal.u q8, d31, d23[0] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #172 @ 0xac │ │ │ │ + movs r1, #196 @ 0xc4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrh r2, [r4, #0] │ │ │ │ + ldrh r2, [r7, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r7, #6] │ │ │ │ + strh r2, [r2, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #124 @ 0x7c │ │ │ │ + movs r1, #148 @ 0x94 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r1, #62] @ 0x3e │ │ │ │ + strh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r1, #6] │ │ │ │ + strh r4, [r4, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2dc02c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r0, #58] @ 0x3a │ │ │ │ + strh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r7, #2] │ │ │ │ + strh r4, [r2, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #12 │ │ │ │ + movs r1, #36 @ 0x24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r7, #56] @ 0x38 │ │ │ │ + strh r6, [r2, #58] @ 0x3a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r3, #2] │ │ │ │ + strh r4, [r6, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r1, [pc, #992] @ (2dc884 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r1, #54] @ 0x36 │ │ │ │ + strh r0, [r4, #54] @ 0x36 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r2, #0] │ │ │ │ + strh r0, [r5, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r6, #58] @ 0x3a │ │ │ │ + strh r6, [r1, #60] @ 0x3c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #186 @ 0xba │ │ │ │ + movs r0, #210 @ 0xd2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r1, #0] │ │ │ │ + strh r4, [r4, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #184] @ (2dc588 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -197649,35 +197646,35 @@ │ │ │ │ add.w r4, r4, #484 @ 0x1e4 │ │ │ │ mov.w r3, #772 @ 0x304 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #172] @ (2dc594 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #168] @ (2dc598 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2dc566 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5bc518 │ │ │ │ + bl 5bc528 │ │ │ │ cbnz r0, 2dc518 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c0b74 │ │ │ │ + bl 5c0b84 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2dc55a │ │ │ │ mov.w r8, #32768 @ 0x8000 │ │ │ │ movs r7, #0 │ │ │ │ movs r0, #28 │ │ │ │ blx 259278 │ │ │ │ mov r3, r0 │ │ │ │ @@ -197687,15 +197684,15 @@ │ │ │ │ strd r4, r5, [r3] │ │ │ │ str.w r8, [r3, #12] │ │ │ │ str r7, [r3, #20] │ │ │ │ ldr.w r2, [r6, #412] @ 0x19c │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2, #0] │ │ │ │ str.w ip, [r6, #412] @ 0x19c │ │ │ │ - bl 5c0b74 │ │ │ │ + bl 5c0b84 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dc52a │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2db7c4 │ │ │ │ @@ -197709,31 +197706,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dc4fa │ │ │ │ ldr r0, [pc, #40] @ (2dc5a4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dc4fa │ │ │ │ - subs r6, r7, #7 │ │ │ │ + movs r0, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r1, #29] │ │ │ │ + ldrb r6, [r4, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2dbe50 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r7, #48] @ 0x30 │ │ │ │ + strh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #380] @ (2dc738 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -197752,20 +197749,20 @@ │ │ │ │ add r1, pc │ │ │ │ mov fp, r0 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r9, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #20] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5bc518 │ │ │ │ + bl 5bc528 │ │ │ │ cbnz r0, 2dc628 │ │ │ │ ldr r2, [pc, #336] @ (2dc750 ) │ │ │ │ ldr r3, [pc, #324] @ (2dc744 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -197794,29 +197791,29 @@ │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ str.w r8, [r0] │ │ │ │ ldr.w r3, [r5, #424] @ 0x1a8 │ │ │ │ str r0, [r3, #0] │ │ │ │ str.w r0, [r5, #424] @ 0x1a8 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5c0b74 │ │ │ │ + bl 5c0b84 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dc6f8 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cbz r1, 2dc66e │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi.n 2dc6f0 │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #4 │ │ │ │ bne.n 2dc63a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr.w r2, [r5, #368] @ 0x170 │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2dc63a │ │ │ │ ldr.w r2, [r5, #352] @ 0x160 │ │ │ │ @@ -197837,15 +197834,15 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ adds r0, #24 │ │ │ │ blx 259278 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ vldr d7, [pc, #96] @ 2dc730 │ │ │ │ strd r4, r6, [r0, #4] │ │ │ │ @@ -197876,44 +197873,44 @@ │ │ │ │ ldr r3, [pc, #76] @ (2dc764 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2dc634 │ │ │ │ ldr r0, [pc, #68] @ (2dc768 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dc634 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ - subs r4, r2, #4 │ │ │ │ + subs r4, r5, #4 │ │ │ │ lsls r1, r3, #1 │ │ │ │ b.n 2dce40 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrb r0, [r3, #25] │ │ │ │ + ldrb r0, [r6, #25] │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #25] │ │ │ │ + ldrb r6, [r0, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ b.n 2dce28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ b.n 2dcdec │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #28] @ (2dc798 ) │ │ │ │ add r0, pc │ │ │ │ @@ -197925,19 +197922,19 @@ │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ b.w 2cd0e0 │ │ │ │ nop │ │ │ │ ldrb r0, [r0, r7] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r0, [r0, #38] @ 0x26 │ │ │ │ + strh r0, [r3, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #38] @ 0x26 │ │ │ │ + strh r6, [r4, #38] @ 0x26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldcl 0, cr0, [r0], {74} @ 0x4a │ │ │ │ + stcl 0, cr0, [r8], #296 @ 0x128 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ ldr r4, [pc, #104] @ (2dc824 ) │ │ │ │ @@ -197945,58 +197942,58 @@ │ │ │ │ ldr r2, [pc, #104] @ (2dc828 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2dc82c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #92] @ (2dc830 ) │ │ │ │ ldr r1, [pc, #96] @ (2dc834 ) │ │ │ │ add.w r0, r0, #32128 @ 0x7d80 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ strb.w r1, [r5, #3396] @ 0xd44 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r5, #3400] @ 0xd48 │ │ │ │ ldr r1, [pc, #56] @ (2dc838 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #32000 @ 0x7d00 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce6ec │ │ │ │ + b.w 5ce6fc │ │ │ │ nop │ │ │ │ - subs r0, r5, #4 │ │ │ │ + subs r0, r0, #5 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + @ instruction: 0xb634 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r6, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (2dc8d4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -198005,41 +198002,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (2dc8dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #116] @ (2dc8e0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (2dc8e4 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #100] @ (2dc8e8 ) │ │ │ │ ldr r1, [pc, #104] @ (2dc8ec ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #88] @ (2dc8f0 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #80] @ (2dc8f4 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2dc8f8 ) │ │ │ │ orr.w r2, r2, #64 @ 0x40 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ @@ -198051,30 +198048,30 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r0, r3, #2 │ │ │ │ + subs r0, r6, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - push {r1, r3, r4, r7, lr} │ │ │ │ + push {r1, r4, r5, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r2, [r7, r5] │ │ │ │ + ldrsb r2, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb360046 │ │ │ │ + @ instruction: 0xfb4e0046 │ │ │ │ add sl, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strh r6, [r6, #28] │ │ │ │ + strh r6, [r1, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -198083,31 +198080,31 @@ │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #48] @ (2dc948 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #36] @ (2dc94c ) │ │ │ │ add.w r1, r0, #32128 @ 0x7d80 │ │ │ │ mov.w r2, #432 @ 0x1b0 │ │ │ │ add r3, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5be5f8 │ │ │ │ - adds r6, r2, #7 │ │ │ │ + b.w 5be608 │ │ │ │ + adds r6, r5, #7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r2, #26] │ │ │ │ + strh r4, [r5, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r2, [r5, #24] │ │ │ │ + strh r2, [r0, #26] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r3, #12] │ │ │ │ + ldrb r0, [r6, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dc950 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -198147,15 +198144,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 686510 │ │ │ │ + bl 686520 │ │ │ │ mov r2, r0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.w 2dcb12 │ │ │ │ cmp r7, r1 │ │ │ │ it eq │ │ │ │ cmpeq r5, r2 │ │ │ │ bne.n 2dcacc │ │ │ │ @@ -198165,15 +198162,15 @@ │ │ │ │ sbcs.w r0, r8, r7 │ │ │ │ bcc.w 2dcb42 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd r2, r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, fp, [sp, #64] @ 0x40 │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ mov sl, r0 │ │ │ │ orrs.w r0, r5, r7 │ │ │ │ beq.n 2dc988 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov fp, sl │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r4, r8 │ │ │ │ @@ -198203,69 +198200,69 @@ │ │ │ │ beq.n 2dc988 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r6, r6, [sp, #12] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ - bl 683ae4 │ │ │ │ + bl 683af4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2dca8a │ │ │ │ ands.w r0, r0, #2 │ │ │ │ bne.n 2dca20 │ │ │ │ vldr d7, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r2, r3, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 686684 │ │ │ │ + bl 686694 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 2dca20 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [sp, #56] @ 0x38 │ │ │ │ - bl 5cf1c0 │ │ │ │ + bl 5cf1d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r3, [pc, #184] @ (2dcb64 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #184] @ (2dcb68 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ negs r2, r2 │ │ │ │ ldr r3, [pc, #180] @ (2dcb6c ) │ │ │ │ add r1, pc │ │ │ │ strd r5, r0, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 2dc98e │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 5cf1c0 │ │ │ │ + bl 5cf1d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r3, [pc, #132] @ (2dcb70 ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r1, [pc, #128] @ (2dcb74 ) │ │ │ │ ldr r3, [pc, #128] @ (2dcb78 ) │ │ │ │ @@ -198275,34 +198272,34 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #24] │ │ │ │ movs r2, #82 @ 0x52 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strd r6, r4, [sp, #4] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dc98e │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #92] @ (2dcb7c ) │ │ │ │ negs r1, r2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #88] @ (2dcb80 ) │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #84] @ (2dcb84 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r4, r8 │ │ │ │ add r3, pc │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 2dc98e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ (2dcb88 ) │ │ │ │ movs r2, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #68] @ (2dcb8c ) │ │ │ │ ldr r0, [pc, #68] @ (2dcb90 ) │ │ │ │ add r3, pc │ │ │ │ @@ -198313,37 +198310,37 @@ │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 224 @ 0xe0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ svc 180 @ 0xb4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r7, #20] │ │ │ │ + strh r4, [r2, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r1, #16] │ │ │ │ + strh r6, [r4, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r0, #2 │ │ │ │ + adds r2, r3, #2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r2, #16] │ │ │ │ + strh r0, [r5, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r0, #1 │ │ │ │ + adds r4, r3, #1 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r1, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r2, #12] │ │ │ │ + strh r4, [r5, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r1, #0 │ │ │ │ + adds r2, r4, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - subs r6, r6, r7 │ │ │ │ + adds r6, r1, #0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r7, #10] │ │ │ │ + strh r0, [r2, #12] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r7, #14] │ │ │ │ + strh r0, [r2, #16] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dcb94 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -198373,29 +198370,29 @@ │ │ │ │ cbnz r5, 2dcbdc │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 2dcc64 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2dcc9c │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ bcs.w 2dcd20 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2dcd40 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2dcc14 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2dcd5a │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #384] @ (2dcd98 ) │ │ │ │ ldr r3, [pc, #376] @ (2dcd94 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198411,15 +198408,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 2dcd8a │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 623b5c │ │ │ │ + bl 623b6c │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2dcd10 │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dcbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dcbd6 │ │ │ │ @@ -198433,46 +198430,46 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #308] @ (2dcda4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 2dcc16 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dcbdc │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #12] │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2dcbec │ │ │ │ ldr r3, [pc, #264] @ (2dcda8 ) │ │ │ │ movs r2, #172 @ 0xac │ │ │ │ ldr r4, [pc, #264] @ (2dcdac ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #264] @ (2dcdb0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dcc7c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 623b5c │ │ │ │ + bl 623b6c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ ldrd r3, r5, [r4, #8] │ │ │ │ cbz r3, 2dcd02 │ │ │ │ cbnz r5, 2dccd6 │ │ │ │ cmp r7, #0 │ │ │ │ bne.n 2dcd7e │ │ │ │ ldr r5, [sp, #16] │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198515,39 +198512,39 @@ │ │ │ │ ldr r1, [pc, #144] @ (2dcdbc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dcc7c │ │ │ │ ldr r3, [pc, #124] @ (2dcdc0 ) │ │ │ │ movs r2, #188 @ 0xbc │ │ │ │ ldr r4, [pc, #124] @ (2dcdc4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #124] @ (2dcdc8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dcc7c │ │ │ │ ldr r3, [pc, #112] @ (2dcdcc ) │ │ │ │ movs r2, #196 @ 0xc4 │ │ │ │ ldr r4, [pc, #112] @ (2dcdd0 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #112] @ (2dcdd4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dcc7c │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ str r3, [r4, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 2dccd6 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ @@ -198557,43 +198554,43 @@ │ │ │ │ nop │ │ │ │ ble.n 2dccd8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ble.n 2dce00 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r2, #2] │ │ │ │ + strh r0, [r5, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r3, r2 │ │ │ │ + subs r2, r6, r2 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r0, [r5, #8] │ │ │ │ + strh r0, [r0, #10] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, #0] │ │ │ │ + strh r0, [r6, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r2, r0 │ │ │ │ + subs r4, r5, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r2, #30] │ │ │ │ + ldrb r2, [r5, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r6, r7 │ │ │ │ + subs r6, r1, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r4, [r5, #6] │ │ │ │ + strh r4, [r0, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r6, #29] │ │ │ │ + ldrb r4, [r1, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r3, r7 │ │ │ │ + adds r4, r6, r7 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r3, #29] │ │ │ │ + ldrb r2, [r6, #29] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dcdd8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -198616,49 +198613,49 @@ │ │ │ │ movs r4, #0 │ │ │ │ adds r1, r1, r1 │ │ │ │ orr.w r1, r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r4, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 6211a8 │ │ │ │ + bl 6211b8 │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 2dce84 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 2dce3c │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ moveq r3, r4 │ │ │ │ beq.n 2dce3c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2dceb8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6226c4 │ │ │ │ + bl 6226d4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r5, #72] @ 0x48 │ │ │ │ cmp r4, #4 │ │ │ │ beq.n 2dcea8 │ │ │ │ ldr r2, [r5, #76] @ 0x4c │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 2dce98 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6226cc │ │ │ │ + bl 6226dc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 622484 │ │ │ │ + bl 622494 │ │ │ │ mov r0, r6 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldrd r2, r3, [r5, #80] @ 0x50 │ │ │ │ strd r2, r7, [sp] │ │ │ │ ldrd r1, r2, [r5, #64] @ 0x40 │ │ │ │ - bl 61b918 │ │ │ │ + bl 61b928 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -198669,22 +198666,22 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6224e0 │ │ │ │ + bl 6224f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2dce48 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6224e0 │ │ │ │ + bl 6224f0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ b.n 2dce42 │ │ │ │ blx 25b530 │ │ │ │ │ │ │ │ 002dcebc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -198737,27 +198734,27 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dcf56 │ │ │ │ ldr r3, [pc, #148] @ (2dcfd0 ) │ │ │ │ ldr r2, [pc, #148] @ (2dcfd4 ) │ │ │ │ ldr r1, [pc, #152] @ (2dcfd8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #273 @ 0x111 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -198792,34 +198789,34 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r2, r7, [sp] │ │ │ │ add r1, pc │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movw r2, #277 @ 0x115 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dcf56 │ │ │ │ nop │ │ │ │ - adds r0, r4, r0 │ │ │ │ + adds r0, r7, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r1, #31] │ │ │ │ + ldrb r4, [r4, #31] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r0, r0 │ │ │ │ + adds r0, r3, r0 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r6, [r5, #29] │ │ │ │ + ldrb r6, [r0, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r7, #21] │ │ │ │ + ldrb r2, [r2, #22] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r2, #30 │ │ │ │ + asrs r6, r5, #30 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldrb r4, [r4, #28] │ │ │ │ + ldrb r4, [r7, #28] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r2, #20] │ │ │ │ + ldrb r0, [r5, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dcfe8 : │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ it ne │ │ │ │ cmpne r3, #1 │ │ │ │ bgt.n 2dd0ca │ │ │ │ @@ -198996,25 +198993,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #548] @ 0x224 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25b0fc │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, r7, [sp, #24] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ movs r7, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 686684 │ │ │ │ + bl 686694 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2dd278 │ │ │ │ ldrb.w r3, [sp, #546] @ 0x222 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne.n 2dd278 │ │ │ │ ldrb.w r3, [sp, #547] @ 0x223 │ │ │ │ cmp r3, #170 @ 0xaa │ │ │ │ @@ -199029,15 +199026,15 @@ │ │ │ │ ldrb r7, [r4, #6] │ │ │ │ ands.w r6, r7, #63 @ 0x3f │ │ │ │ beq.n 2dd272 │ │ │ │ mla r2, r3, r6, r6 │ │ │ │ adds r7, r3, #1 │ │ │ │ ldrd r0, r1, [sp, #24] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ subs r2, r0, #1 │ │ │ │ movw r3, #16382 @ 0x3ffe │ │ │ │ cmp r2, r3 │ │ │ │ bls.n 2dd2a6 │ │ │ │ adds r4, #16 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 2dd248 │ │ │ │ @@ -199080,15 +199077,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2dd2c2 │ │ │ │ ldr r0, [pc, #44] @ (2dd30c ) │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dd2c2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bvc.n 2dd3dc │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 2dd3c8 │ │ │ │ @@ -199097,15 +199094,15 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dd310 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -199126,15 +199123,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ strd r3, r3, [r1, #4] │ │ │ │ - bl 623bd0 │ │ │ │ + bl 623be0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2dd3d8 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -199184,15 +199181,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #412] @ (2dd56c ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2dd376 │ │ │ │ add r3, sp, #20 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ mov r0, r9 │ │ │ │ bl 2dd1c0 │ │ │ │ adds r0, #1 │ │ │ │ @@ -199207,15 +199204,15 @@ │ │ │ │ str.w r3, [r8] │ │ │ │ b.n 2dd366 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199263,15 +199260,15 @@ │ │ │ │ movls r3, #3 │ │ │ │ b.n 2dd368 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movw r2, #16645 @ 0x4105 │ │ │ │ movt r2, #1040 @ 0x410 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bic.w ip, r3, #3221225472 @ 0xc0000000 │ │ │ │ movw lr, #61375 @ 0xefbf │ │ │ │ movt lr, #48891 @ 0xbefb │ │ │ │ @@ -199331,15 +199328,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bpl.n 2dd508 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #13] │ │ │ │ + ldrb r0, [r1, #14] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dd570 : │ │ │ │ cmp r1, #16 │ │ │ │ it ls │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ ite ls │ │ │ │ @@ -199594,25 +199591,25 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #20] @ (2dd808 ) │ │ │ │ ldrb r1, [r2, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2dd7bc │ │ │ │ bne.n 2dd738 │ │ │ │ lsls r0, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #29] │ │ │ │ + strb r2, [r2, #30] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r0, #4] │ │ │ │ - b.w 72e33c │ │ │ │ + b.w 72e34c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #364] @ (2dd994 ) │ │ │ │ @@ -199627,23 +199624,23 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov.w r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2dd988 │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dd988 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #3 │ │ │ │ beq.w 2dd988 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, sp │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldr r2, [pc, #308] @ (2dd99c ) │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ movs r0, #0 │ │ │ │ ldr.w lr, [sp] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ mov r7, r6 │ │ │ │ @@ -199761,39 +199758,39 @@ │ │ │ │ b.n 2dd912 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bne.n 2dd9d8 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - lsrs r0, r0, #27 │ │ │ │ + lsrs r0, r3, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ beq.n 2dda14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r6, r4, #24 │ │ │ │ + lsrs r6, r7, #24 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - strb r0, [r3, #24] │ │ │ │ + strb r0, [r6, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cbz r3, 2dda24 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 62264c │ │ │ │ + bl 62265c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ cbnz r0, 2dd9fa │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -199834,18 +199831,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2dda68 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldr r3, [pc, #80] @ (2ddabc ) │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2ddad8 │ │ │ │ @@ -199854,53 +199851,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2ddae0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w ip, [pc, #72] @ 2ddae4 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #14 │ │ │ │ ldr.w lr, [pc, #68] @ 2ddae8 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #68] @ (2ddaec ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add lr, pc │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ str.w lr, [r0, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #44] @ (2ddaf0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - lsrs r2, r3, #20 │ │ │ │ + lsrs r2, r6, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 2ddc80 ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 2ddce0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb88a │ │ │ │ + @ instruction: 0xb8a2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r1, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #20] │ │ │ │ + strb r0, [r0, #21] │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r2, #214 @ 0xd6 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #108] @ 2ddb70 │ │ │ │ mov r4, r0 │ │ │ │ @@ -199912,26 +199909,26 @@ │ │ │ │ movs r2, #15 │ │ │ │ ldr.w r1, [ip, r3] │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 6211a8 │ │ │ │ + bl 6211b8 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb.w r2, [r4, #33] @ 0x21 │ │ │ │ strb.w r3, [r4, #35] @ 0x23 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.n 2dd9b4 │ │ │ │ ldr r5, [r4, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 6225c4 │ │ │ │ + bl 6225d4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ uxtb r1, r1 │ │ │ │ bl 2dcdd8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -200000,21 +199997,21 @@ │ │ │ │ bne.n 2ddbc6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62093c │ │ │ │ + bl 62094c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r1, #4] │ │ │ │ mov r0, r1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -200303,15 +200300,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #192 @ 0xc0 │ │ │ │ strb r3, [r4, #29] │ │ │ │ b.n 2ddf26 │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ @@ -200350,22 +200347,22 @@ │ │ │ │ mov r2, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ ldrb r3, [r3, #1] │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb r3, [r2, #17] │ │ │ │ ldr r4, [r4, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov.w r2, #11520 @ 0x2d00 │ │ │ │ movt r2, #305 @ 0x131 │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #696] @ (2de29c ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #696] @ (2de2a0 ) │ │ │ │ @@ -200376,23 +200373,23 @@ │ │ │ │ add.w r3, r4, #440 @ 0x1b8 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #448 @ 0x1c0 │ │ │ │ mov r7, r2 │ │ │ │ add.w r4, r4, #456 @ 0x1c8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #668] @ (2de2a8 ) │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r4, [r5, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ adds r1, r4, #1 │ │ │ │ beq.n 2de116 │ │ │ │ cmp r4, #1 │ │ │ │ bhi.w 2de14a │ │ │ │ ldr r2, [r7, #68] @ 0x44 │ │ │ │ @@ -200402,19 +200399,19 @@ │ │ │ │ and.w r3, r3, #36 @ 0x24 │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add.w r8, r2, r3 │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbnz r3, 2de06e │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ cbz r0, 2de0a2 │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2de0c4 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ - bl 6225c4 │ │ │ │ + bl 6225d4 │ │ │ │ eor.w r4, r0, #1 │ │ │ │ uxtb r4, r4 │ │ │ │ b.n 2de0c6 │ │ │ │ lsls r3, r3, #29 │ │ │ │ ite pl │ │ │ │ addpl.w r8, r2, #168 @ 0xa8 │ │ │ │ addmi.w r8, r2, #132 @ 0x84 │ │ │ │ @@ -200427,33 +200424,33 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #568] @ (2de2b4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62093c │ │ │ │ + bl 62094c │ │ │ │ mov r1, r6 │ │ │ │ str r0, [r5, #100] @ 0x64 │ │ │ │ - bl 621268 │ │ │ │ + bl 621278 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2de284 │ │ │ │ movs r4, #1 │ │ │ │ add.w r6, r5, #100 @ 0x64 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dcb94 │ │ │ │ @@ -200470,15 +200467,15 @@ │ │ │ │ ldr r1, [pc, #468] @ (2de2c0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #514 @ 0x202 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -200514,15 +200511,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #372] @ (2de2cc ) │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -200534,25 +200531,25 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 2dcdd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2de100 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6224e0 │ │ │ │ + bl 6224f0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 2de1b0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6224e0 │ │ │ │ + bl 6224f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2de25c │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ movs r1, #1 │ │ │ │ - bl 6224e0 │ │ │ │ + bl 6224f0 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r0, 2de20e │ │ │ │ str.w r6, [r8, #8] │ │ │ │ ldr r1, [pc, #268] @ (2de2d0 ) │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ str.w r0, [r8, #4] │ │ │ │ add r1, pc │ │ │ │ @@ -200562,15 +200559,15 @@ │ │ │ │ str.w r2, [r8] │ │ │ │ movs r2, #3 │ │ │ │ strh.w r3, [r8, #28] │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ str.w r2, [r8, #20] │ │ │ │ mov r2, r8 │ │ │ │ strh.w r3, [r8, #32] │ │ │ │ - bl 621404 │ │ │ │ + bl 621414 │ │ │ │ ldr.w r3, [r5, #188] @ 0xbc │ │ │ │ str.w r3, [r8, #12] │ │ │ │ cmp r3, #4 │ │ │ │ beq.n 2de22c │ │ │ │ mov r0, r8 │ │ │ │ str.w r3, [r5, #188] @ 0xbc │ │ │ │ add sp, #20 │ │ │ │ @@ -200584,15 +200581,15 @@ │ │ │ │ ldr r1, [pc, #196] @ (2de2dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #537 @ 0x219 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2de100 │ │ │ │ mov r0, r8 │ │ │ │ bl 2dd814 │ │ │ │ cbnz r0, 2de27a │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ cmp r3, #4 │ │ │ │ str.w r3, [r8, #12] │ │ │ │ @@ -200614,79 +200611,79 @@ │ │ │ │ ldr r1, [pc, #144] @ (2de2f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #533 @ 0x215 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2de100 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr.w r3, [r3, #216] @ 0xd8 │ │ │ │ b.n 2de238 │ │ │ │ ldr r3, [pc, #112] @ (2de2f8 ) │ │ │ │ movw r2, #497 @ 0x1f1 │ │ │ │ ldr r1, [pc, #112] @ (2de2fc ) │ │ │ │ ldr r0, [pc, #112] @ (2de300 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #492 @ 0x1ec │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - lsls r6, r6, #30 │ │ │ │ + lsls r6, r1, #31 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r5, #120] @ 0x78 │ │ │ │ + ldr r0, [r0, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r0, [r1, #2] │ │ │ │ + strb r0, [r4, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r0, #124] @ 0x7c │ │ │ │ + ldr r4, [r3, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r4, #28 │ │ │ │ + lsls r6, r7, #28 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r6, #120] @ 0x78 │ │ │ │ + ldr r4, [r1, #124] @ 0x7c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r2, #112] @ 0x70 │ │ │ │ + ldr r2, [r5, #112] @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r6, #26 │ │ │ │ + lsls r4, r1, #27 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #116] @ 0x74 │ │ │ │ + ldr r6, [r6, #116] @ 0x74 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r3, #104] @ 0x68 │ │ │ │ + ldr r6, [r6, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r0, [r4, #104] @ 0x68 │ │ │ │ + ldr r0, [r7, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r2, [r6, #96] @ 0x60 │ │ │ │ + ldr r2, [r1, #100] @ 0x64 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r0, r4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - lsls r2, r1, #22 │ │ │ │ + lsls r2, r4, #22 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [r6, #84] @ 0x54 │ │ │ │ + ldr r4, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + lsls r4, r5, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r0, #104] @ 0x68 │ │ │ │ + ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [r0, #84] @ 0x54 │ │ │ │ + ldr r0, [r3, #84] @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r6, [r3, #96] @ 0x60 │ │ │ │ + ldr r6, [r6, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r4, #80] @ 0x50 │ │ │ │ + ldr r6, [r7, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r2, #20 │ │ │ │ + lsls r2, r5, #20 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - ldr r4, [r0, #80] @ 0x50 │ │ │ │ + ldr r4, [r3, #80] @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r5, #2 │ │ │ │ + adds r6, r0, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -200744,52 +200741,52 @@ │ │ │ │ strb r3, [r4, #27] │ │ │ │ cmp r2, r0 │ │ │ │ mov.w r3, #7 │ │ │ │ strb.w r1, [r4, #49] @ 0x31 │ │ │ │ strd r0, r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de3bc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r5, [pc, #40] @ (2de400 ) │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #40] @ (2de404 ) │ │ │ │ movs r3, #22 │ │ │ │ ldr r1, [pc, #40] @ (2de408 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r5, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ b.n 2de388 │ │ │ │ nop │ │ │ │ - lsls r0, r0, #15 │ │ │ │ + lsls r0, r3, #15 │ │ │ │ lsls r1, r3, #1 │ │ │ │ - cmp r2, r2 │ │ │ │ + cmp r2, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, r4 │ │ │ │ + cmp r4, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ @@ -200835,15 +200832,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 2ddbb0 │ │ │ │ ldrb r1, [r0, #28] │ │ │ │ mov r2, r0 │ │ │ │ cbz r1, 2de4ae │ │ │ │ ldrb r0, [r0, #19] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ adds r1, #1 │ │ │ │ strb r1, [r2, #19] │ │ │ │ ldrb r3, [r4, #26] │ │ │ │ ldrb.w r2, [r2, #34] @ 0x22 │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -200876,22 +200873,22 @@ │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ mov r2, r3 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 2de304 │ │ │ │ ldr r0, [pc, #16] @ (2de518 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2de4f6 │ │ │ │ nop │ │ │ │ stmia r4!, {r5, r6} │ │ │ │ lsls r0, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #60] @ 0x3c │ │ │ │ + ldr r6, [r1, #64] @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r4, [r0, #29] │ │ │ │ sub sp, #8 │ │ │ │ @@ -200922,23 +200919,23 @@ │ │ │ │ cmp r6, lr │ │ │ │ beq.n 2de5c4 │ │ │ │ cmp r1, ip │ │ │ │ strb r3, [r2, #17] │ │ │ │ beq.n 2de5c8 │ │ │ │ cbz r0, 2de5a6 │ │ │ │ strd r2, r1, [sp] │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cbnz r0, 2de5cc │ │ │ │ ldr r0, [r2, #4] │ │ │ │ movs r4, #1 │ │ │ │ strb r1, [r2, #18] │ │ │ │ strb r5, [r2, #19] │ │ │ │ cbz r0, 2de5aa │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ cbz r0, 2de5aa │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -200995,15 +200992,15 @@ │ │ │ │ ldrsb.w r2, [r4, #21] │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb r3, [r4, #29] │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 2de63c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201046,15 +201043,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de6c6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201099,15 +201096,15 @@ │ │ │ │ strb r2, [r4, #29] │ │ │ │ strb r1, [r4, #12] │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de754 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201143,15 +201140,15 @@ │ │ │ │ strb r1, [r4, #12] │ │ │ │ cmp r0, r3 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ strb.w r3, [r4, #49] @ 0x31 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ blt.n 2de7cc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201234,19 +201231,19 @@ │ │ │ │ cbz r3, 2de8fc │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 62264c │ │ │ │ + bl 62265c │ │ │ │ eor.w r3, r0, #1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ strb.w r3, [r4, #32] │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ cbnz r0, 2de8e2 │ │ │ │ movs r2, #3 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r3, [r4, #28] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -201324,21 +201321,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2de944 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62093c │ │ │ │ + bl 62094c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2de944 │ │ │ │ movs r3, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ udf #255 @ 0xff │ │ │ │ nop │ │ │ │ @@ -201398,21 +201395,21 @@ │ │ │ │ ite pl │ │ │ │ addpl.w r4, r0, #168 @ 0xa8 │ │ │ │ addmi.w r4, r0, #132 @ 0x84 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2de9ea │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62093c │ │ │ │ + bl 62094c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [r4, #4] │ │ │ │ b.n 2de9ea │ │ │ │ ands.w r0, r0, #64 @ 0x40 │ │ │ │ beq.n 2deaac │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ movs r3, #0 │ │ │ │ @@ -201510,15 +201507,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2deb1e │ │ │ │ ldr r0, [pc, #376] @ (2decc8 ) │ │ │ │ uxtb r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2deb1e │ │ │ │ ldrb r3, [r0, #22] │ │ │ │ b.n 2deb16 │ │ │ │ ldrb r3, [r0, #23] │ │ │ │ ldrb r2, [r0, #28] │ │ │ │ orrs r3, r2 │ │ │ │ @@ -201576,15 +201573,15 @@ │ │ │ │ ldr r0, [r1, #4] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 686684 │ │ │ │ + bl 686694 │ │ │ │ movs r1, #0 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2dec70 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ adds r2, #1 │ │ │ │ str r2, [r5, #40] @ 0x28 │ │ │ │ @@ -201611,15 +201608,15 @@ │ │ │ │ mov.w r3, #1 │ │ │ │ str r1, [r5, #40] @ 0x28 │ │ │ │ strb r1, [r5, #29] │ │ │ │ strb r3, [r5, #12] │ │ │ │ str r3, [r5, #44] @ 0x2c │ │ │ │ bge.n 2dec0e │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r5, #21] │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r5, #21] │ │ │ │ b.n 2dec0e │ │ │ │ ldrb r3, [r5, #27] │ │ │ │ mov r0, r5 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ @@ -201660,25 +201657,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #96] @ 0x60 │ │ │ │ + str r6, [r4, #96] @ 0x60 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb1a0058 │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + @ instruction: 0xfb320058 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r3, #72] @ 0x48 │ │ │ │ + str r2, [r6, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xfb020058 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + @ instruction: 0xfb1a0058 │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dece4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201687,15 +201684,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ cmp r2, r3 │ │ │ │ strb r3, [r0, #29] │ │ │ │ bge.n 2ded0a │ │ │ │ ldr r0, [r0, #0] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r2, [r4, #172] @ 0xac │ │ │ │ movs r5, #0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ clz r2, r2 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ adds r3, #1 │ │ │ │ @@ -201707,15 +201704,15 @@ │ │ │ │ str.w r5, [r4, #212] @ 0xd4 │ │ │ │ lsls r3, r3, #3 │ │ │ │ lsls r2, r2, #6 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ strh.w r1, [r4, #27] │ │ │ │ strb r2, [r4, #21] │ │ │ │ strb r3, [r4, #23] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ strd r5, r5, [r4, #40] @ 0x28 │ │ │ │ strh r5, [r4, #48] @ 0x30 │ │ │ │ bl 2de51c │ │ │ │ @@ -201752,15 +201749,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #4 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ b.n 2deda4 │ │ │ │ │ │ │ │ @@ -201939,15 +201936,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2dedfc │ │ │ │ ldr r0, [pc, #540] @ (2df1a8 ) │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 2dedfc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 2dece4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ @@ -202001,15 +201998,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 686b78 │ │ │ │ + bl 686b88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 2dee48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2de7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2dee48 │ │ │ │ @@ -202066,15 +202063,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ vstr d7, [sp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 686b78 │ │ │ │ + bl 686b88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2df0f6 │ │ │ │ ldrb r2, [r5, #19] │ │ │ │ movs r1, #0 │ │ │ │ ldrb r3, [r5, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2df122 │ │ │ │ @@ -202151,30 +202148,30 @@ │ │ │ │ lsls r0, r0, #2 │ │ │ │ adds r6, #14 │ │ │ │ lsls r2, r4, #1 │ │ │ │ subs r1, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #32] │ │ │ │ + str r0, [r3, #32] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + @ instruction: 0xf67a0058 │ │ │ │ + ldrsh r4, [r5, r1] │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + str r6, [r2, #0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xf6620058 │ │ │ │ ldrsh r4, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r6, [r7, r7] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movw r0, #43096 @ 0xa858 │ │ │ │ ldrsh r4, [r7, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r2, [r4, #4] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf6320058 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ - lsls r7, r0, #1 │ │ │ │ - ldrsh r2, [r6, r6] │ │ │ │ + ldrsh r2, [r1, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002df1d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -202190,25 +202187,25 @@ │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #548] @ 0x224 │ │ │ │ mov.w r2, #0 │ │ │ │ blt.w 2df416 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov fp, r1 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #648] @ (2df498 ) │ │ │ │ ldr r2, [pc, #648] @ (2df49c ) │ │ │ │ ldr r1, [pc, #652] @ (2df4a0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #22 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ddbb0 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ subs r0, r3, #2 │ │ │ │ @@ -202256,15 +202253,15 @@ │ │ │ │ str.w fp, [sp, #12] │ │ │ │ vstr d8, [sp] │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 686b78 │ │ │ │ + bl 686b88 │ │ │ │ cmp r0, fp │ │ │ │ blt.w 2df474 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ add r6, r3 │ │ │ │ str r6, [r4, #40] @ 0x28 │ │ │ │ ubfx r7, r6, #0, #9 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -202299,15 +202296,15 @@ │ │ │ │ smlabb r3, r3, r1, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [r4, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ lsls r2, r3, #9 │ │ │ │ asrs r3, r3, #31 │ │ │ │ - bl 686684 │ │ │ │ + bl 686694 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2df3f4 │ │ │ │ ldrb.w r3, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ beq.n 2df2c2 │ │ │ │ bhi.n 2df3ae │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202450,18 +202447,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb760 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf58c0058 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + sub.w r0, r4, #14155776 @ 0xd80000 │ │ │ │ + adds r4, #118 @ 0x76 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, #112 @ 0x70 │ │ │ │ + adds r4, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202539,15 +202536,15 @@ │ │ │ │ orn r1, r1, #95 @ 0x5f │ │ │ │ ldrsb.w r3, [r4, #21] │ │ │ │ strb r1, [r4, #27] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2df58c │ │ │ │ ldr r0, [r4, #0] │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r4, #21] │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #21] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #212] @ 0xd4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -202584,25 +202581,25 @@ │ │ │ │ b.n 2df55a │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2df5ac │ │ │ │ orn r1, r1, #31 │ │ │ │ b.n 2df572 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #96] @ (2df658 ) │ │ │ │ ldr r2, [pc, #100] @ (2df65c ) │ │ │ │ movs r3, #22 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #532 @ 0x214 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2df660 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb r3, [r4, #27] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r5, r0 │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ cmp.w r8, #5 │ │ │ │ strb r3, [r4, #27] │ │ │ │ beq.n 2df630 │ │ │ │ @@ -202625,23 +202622,23 @@ │ │ │ │ ldr r1, [pc, #32] @ (2df668 ) │ │ │ │ ldr r0, [pc, #32] @ (2df66c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #592 @ 0x250 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - sub.w r0, r6, #88 @ 0x58 │ │ │ │ - adds r0, #112 @ 0x70 │ │ │ │ + subs.w r0, lr, #88 @ 0x58 │ │ │ │ + adds r0, #136 @ 0x88 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, #134 @ 0x86 │ │ │ │ + adds r0, #158 @ 0x9e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adcs.w r0, r6, #88 @ 0x58 │ │ │ │ - ldr r0, [r1, r5] │ │ │ │ + sbc.w r0, lr, #88 @ 0x58 │ │ │ │ + ldr r0, [r4, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r2, r6] │ │ │ │ + ldrh r2, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002df670 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202654,39 +202651,39 @@ │ │ │ │ cbz r3, 2df6e2 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [pc, #112] @ (2df708 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #104] @ (2df70c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #96] @ (2df710 ) │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd428 │ │ │ │ + bl 5cd438 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 620f90 │ │ │ │ + bl 620fa0 │ │ │ │ ldr r3, [pc, #84] @ (2df714 ) │ │ │ │ ldr r1, [pc, #84] @ (2df718 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr.w r4, [r9, r3] │ │ │ │ mov r3, r4 │ │ │ │ bl 2f7390 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2df6f2 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adds r5, #4 │ │ │ │ mov.w r8, #1 │ │ │ │ mov r4, r5 │ │ │ │ mov r2, r8 │ │ │ │ @@ -202697,23 +202694,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ uxtb r0, r0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r4, r7] │ │ │ │ + ldr r2, [r7, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #234 @ 0xea │ │ │ │ + movs r1, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r2, r5] │ │ │ │ + ldrh r2, [r5, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2df7a0 │ │ │ │ + beq.n 2df7d0 │ │ │ │ lsls r7, r1, #1 │ │ │ │ │ │ │ │ 002df71c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -202748,15 +202745,15 @@ │ │ │ │ add.w ip, ip, #4294967295 @ 0xffffffff │ │ │ │ subs r5, #20 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2df758 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ mov.w r5, #512 @ 0x200 │ │ │ │ mov r0, r1 │ │ │ │ - bl 728928 │ │ │ │ + bl 728938 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [r4, #32] │ │ │ │ blx 25b0fc │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ @@ -202765,29 +202762,29 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ strb r2, [r4, #20] │ │ │ │ movs r2, #2 │ │ │ │ strb.w r2, [r4, #128] @ 0x80 │ │ │ │ mov r3, r7 │ │ │ │ ldr r2, [pc, #156] @ (2df864 ) │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r6, [r4, #4] │ │ │ │ movs r1, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r4, #52] @ 0x34 │ │ │ │ movs r1, #72 @ 0x48 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ movs r7, #3 │ │ │ │ add.w r0, r4, #132 @ 0x84 │ │ │ │ movw r6, #257 @ 0x101 │ │ │ │ str r4, [r4, #124] @ 0x7c │ │ │ │ str.w r4, [r4, #132] @ 0x84 │ │ │ │ strb.w r5, [r4, #148] @ 0x94 │ │ │ │ str.w r7, [r4, #152] @ 0x98 │ │ │ │ @@ -202809,15 +202806,15 @@ │ │ │ │ movw r2, #2349 @ 0x92d │ │ │ │ ldr r1, [pc, #64] @ (2df870 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #616 @ 0x268 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -202825,24 +202822,24 @@ │ │ │ │ ldrsb r6, [r0, r6] │ │ │ │ lsls r0, r0, #2 │ │ │ │ cmp r6, #26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldrsb r4, [r5, r5] │ │ │ │ lsls r0, r0, #2 │ │ │ │ ldcl 15, cr15, [r7], {255} @ 0xff │ │ │ │ - ldr r4, [r0, r0] │ │ │ │ + ldr r4, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vqadd.s64 q8, q0, q4 │ │ │ │ - ldr r6, [r3, r7] │ │ │ │ + vshr.s8 q0, q4, #8 │ │ │ │ + ldr r6, [r6, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r3, r5] │ │ │ │ + ldrsb r4, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2df87c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ adds r2, #26 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -202851,76 +202848,76 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (2df918 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (2df91c ) │ │ │ │ ldr r1, [pc, #116] @ (2df920 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #100] @ (2df924 ) │ │ │ │ ldr r2, [pc, #104] @ (2df928 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #100] @ (2df92c ) │ │ │ │ str r1, [r4, #56] @ 0x38 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #100] @ (2df930 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #88] @ (2df934 ) │ │ │ │ ldr r0, [pc, #88] @ (2df938 ) │ │ │ │ movs r2, #6 │ │ │ │ ldr r1, [pc, #88] @ (2df93c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r5, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf1880058 │ │ │ │ - strh r2, [r3, #42] @ 0x2a │ │ │ │ + sub.w r0, r0, #88 @ 0x58 │ │ │ │ + strh r2, [r6, #42] @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - adds r2, r5, #0 │ │ │ │ + adds r2, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r6, r1, #0 │ │ │ │ + adds r6, r4, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r0, r4] │ │ │ │ + ldrb r6, [r3, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r5, r6, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, r4] │ │ │ │ + ldrb r0, [r1, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #174 @ 0xae │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r7, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -202936,25 +202933,25 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #40] @ (2df984 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #116 @ 0x74 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2dece4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0c60058 │ │ │ │ - ldrb r4, [r0, r2] │ │ │ │ + @ instruction: 0xf0de0058 │ │ │ │ + ldrb r4, [r3, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r2, r2] │ │ │ │ + ldrb r6, [r5, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (2dfa1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -202968,36 +202965,36 @@ │ │ │ │ add r2, pc │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #96] @ (2dfa30 ) │ │ │ │ ldr r2, [pc, #96] @ (2dfa34 ) │ │ │ │ add.w r1, r8, #376 @ 0x178 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ bl 43fe60 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #68] @ (2dfa38 ) │ │ │ │ ldr r2, [pc, #72] @ (2dfa3c ) │ │ │ │ add.w r1, r8, #380 @ 0x17c │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ @@ -203007,30 +203004,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - orns r0, lr, #88 @ 0x58 │ │ │ │ - ldrb r0, [r7, r0] │ │ │ │ + eors.w r0, r6, #88 @ 0x58 │ │ │ │ + ldrb r0, [r2, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r2, [r0, r1] │ │ │ │ + ldrb r2, [r3, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r0, #34] @ 0x22 │ │ │ │ + strh r6, [r3, #34] @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r1, [sp, #520] @ 0x208 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r6, r0] │ │ │ │ + ldrb r0, [r1, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r3, r0] │ │ │ │ + ldrb r6, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r7, [pc, #844] @ (2dfda0 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -203053,15 +203050,15 @@ │ │ │ │ mov.w fp, #0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #48] @ 0x30 │ │ │ │ strd r2, r3, [sp, #56] @ 0x38 │ │ │ │ @@ -203135,23 +203132,23 @@ │ │ │ │ ldr r1, [pc, #636] @ (2dfdcc ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #620] @ (2dfdd0 ) │ │ │ │ ldr r1, [pc, #624] @ (2dfdd4 ) │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, fp, r0 │ │ │ │ ldr.w r4, [r0, #260] @ 0x104 │ │ │ │ cmp r4, #2 │ │ │ │ bls.n 2dfbe8 │ │ │ │ add.w r3, fp, #4294967295 @ 0xffffffff │ │ │ │ adds r6, #4 │ │ │ │ @@ -203356,58 +203353,58 @@ │ │ │ │ ldr r1, [pc, #100] @ (2dfdf8 ) │ │ │ │ ldr r0, [pc, #104] @ (2dfdfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - vshr.s8 q8, q4, #8 │ │ │ │ + vshr.s32 q8, q4, #32 │ │ │ │ add r6, sp, #928 @ 0x3a0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r6, sp, #904 @ 0x388 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r5, r4] │ │ │ │ + ldrh r2, [r0, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r4, r4] │ │ │ │ + ldrh r6, [r7, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r2, #7 │ │ │ │ + adds r0, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r2, [r2, r4] │ │ │ │ + ldrh r2, [r5, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #48 @ 0x30 │ │ │ │ + cmp r3, #72 @ 0x48 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #200 @ 0xc8 │ │ │ │ + cmp r2, #224 @ 0xe0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r7, r1] │ │ │ │ + ldrh r4, [r2, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r1, r2] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r4, [r0, r3] │ │ │ │ + ldrh r4, [r3, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r5, sp, #560 @ 0x230 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, r0] │ │ │ │ + ldrh r2, [r6, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc 0, cr0, [lr, #352]! @ 0x160 │ │ │ │ - ldr r0, [r6, r3] │ │ │ │ + stcl 0, cr0, [r6, #352] @ 0x160 │ │ │ │ + ldr r0, [r1, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stc 0, cr0, [ip], {88} @ 0x58 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + stc 0, cr0, [r4], #352 @ 0x160 │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [r5, r2] │ │ │ │ + ldr r6, [r0, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #300] @ (2dff40 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -203425,28 +203422,28 @@ │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ bl 33f01c │ │ │ │ ldr r2, [pc, #264] @ (2dff54 ) │ │ │ │ ldr r1, [pc, #268] @ (2dff58 ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #248] @ (2dff5c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #248] @ (2dff60 ) │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add.w r7, r4, #116 @ 0x74 │ │ │ │ ldrh.w r2, [r4, #104] @ 0x68 │ │ │ │ @@ -203469,43 +203466,43 @@ │ │ │ │ str r1, [r4, #124] @ 0x7c │ │ │ │ beq.n 2dfede │ │ │ │ mov r0, r8 │ │ │ │ bl 33ed08 │ │ │ │ str.w r0, [r4, #132] @ 0x84 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2dff26 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #172] @ (2dff68 ) │ │ │ │ adds r5, #128 @ 0x80 │ │ │ │ mov r2, sl │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #160] @ (2dff6c ) │ │ │ │ ldr r5, [r0, #76] @ 0x4c │ │ │ │ ldr r1, [r4, #124] @ 0x7c │ │ │ │ ldr.w r0, [r4, #132] @ 0x84 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, r7 │ │ │ │ blx r5 │ │ │ │ ldr r1, [r4, #104] @ 0x68 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6ac │ │ │ │ mov r1, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 2df71c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 2dfefc │ │ │ │ mov r0, fp │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #112] @ (2dff70 ) │ │ │ │ ldr r3, [pc, #68] @ (2dff44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -203522,43 +203519,43 @@ │ │ │ │ ldr r4, [pc, #76] @ (2dff74 ) │ │ │ │ add.w r3, r5, #108 @ 0x6c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r2, #106 @ 0x6a │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2dfefc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r3, sp, #208 @ 0xd0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #80 @ 0x50 │ │ │ │ + cmp r0, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xebf80058 │ │ │ │ - movs r7, #242 @ 0xf2 │ │ │ │ + ldc 0, cr0, [r0], {88} @ 0x58 │ │ │ │ + cmp r0, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r2, r6] │ │ │ │ + ldrsb r6, [r5, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r4, [r4, r6] │ │ │ │ + ldrsb r4, [r7, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r2, r0, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r3, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r2, sp, #704 @ 0x2c0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #206 @ 0xce │ │ │ │ + movs r7, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ add r2, sp, #304 @ 0x130 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - cmp r1, #96 @ 0x60 │ │ │ │ + cmp r1, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dff78 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203569,24 +203566,24 @@ │ │ │ │ ldr r1, [pc, #40] @ (2dffbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2df670 │ │ │ │ - eor.w r0, lr, r8, lsr #1 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + @ instruction: 0xeaa60058 │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r3, r1] │ │ │ │ + ldrsb r6, [r6, r1] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002dffc0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203597,30 +203594,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (2e0014 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mla r0, r3, r4, r0 │ │ │ │ ldr.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - orr.w r0, r6, r8, lsr #1 │ │ │ │ - ldrsb r4, [r0, r0] │ │ │ │ + orrs.w r0, lr, r8, lsr #1 │ │ │ │ + ldrsb r4, [r3, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsb r6, [r2, r0] │ │ │ │ + ldrsb r6, [r5, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e0018 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203632,28 +203629,28 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 444ef4 │ │ │ │ nop │ │ │ │ - strd r0, r0, [lr, #352]! @ 0x160 │ │ │ │ - strb r0, [r0, r7] │ │ │ │ + and.w r0, r6, r8, lsr #1 │ │ │ │ + strb r0, [r3, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e006c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -203664,51 +203661,51 @@ │ │ │ │ ldr r1, [pc, #44] @ (2e00b4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #340 @ 0x154 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 444eac │ │ │ │ nop │ │ │ │ - @ instruction: 0xe99a0058 │ │ │ │ - strb r0, [r3, r5] │ │ │ │ + @ instruction: 0xe9b20058 │ │ │ │ + strb r0, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e00b8 : │ │ │ │ cmp r0, #2 │ │ │ │ bhi.n 2e00ca │ │ │ │ ldr r3, [pc, #16] @ (2e00d0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r0, lsl #2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - strd r0, r0, [r2, #-352]! @ 0x160 │ │ │ │ + ldrd r0, r0, [sl, #-352]! @ 0x160 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #1076] @ 0x434 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (2e00f0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ cmp r2, #36 @ 0x24 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203728,15 +203725,15 @@ │ │ │ │ add.w r3, ip, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ mov.w ip, r1, asr #31 │ │ │ │ strd r1, ip, [sp] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 686b78 │ │ │ │ + bl 686b88 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e0158 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -203745,17 +203742,17 @@ │ │ │ │ negs r0, r0 │ │ │ │ blx 259938 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2e0170 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 71e8f4 │ │ │ │ + b.w 71e904 │ │ │ │ nop │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #80] @ (2e01d4 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -203783,53 +203780,53 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e019e │ │ │ │ ldr r0, [pc, #28] @ (2e01e4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e019e │ │ │ │ nop │ │ │ │ add r7, pc, #752 @ (adr r7, 2e04c8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, r3] │ │ │ │ + strb r2, [r5, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (2e024c ) │ │ │ │ ldr r2, [pc, #84] @ (2e0250 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e0254 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #72] @ (2e0258 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #68] @ (2e025c ) │ │ │ │ ldr r1, [pc, #68] @ (2e0260 ) │ │ │ │ movs r2, #14 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #56] @ (2e0264 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -203837,18 +203834,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldmia.w r4!, {r3, r4, r6} │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + @ instruction: 0xe8cc0058 │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r1, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, r3, r2 │ │ │ │ lsls r6, r5, #1 │ │ │ │ @@ -204018,15 +204015,15 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #100] @ (2e0468 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e0366 │ │ │ │ ldr r0, [pc, #92] @ (2e046c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e0324 │ │ │ │ ldr r0, [pc, #72] @ (2e0464 ) │ │ │ │ @@ -204039,38 +204036,38 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #64] @ (2e0470 ) │ │ │ │ vldr d7, [r4, #872] @ 0x368 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e0324 │ │ │ │ add r6, pc, #504 @ (adr r6, 2e0644 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e0244 │ │ │ │ + b.n 2e0274 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r0, [r6, r7] │ │ │ │ + strb r0, [r1, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e0220 │ │ │ │ + b.n 2e0250 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r3, r7] │ │ │ │ + strh r2, [r6, r7] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #320] @ (2e05a4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, r5] │ │ │ │ + strh r0, [r0, r6] │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r3, [pc, #128] @ (2e04f0 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ @@ -204099,15 +204096,15 @@ │ │ │ │ cmpne r5, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #12 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #36 @ 0x24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r7, r1, [r0, #760] @ 0x2f8 │ │ │ │ orrs.w r3, r7, r1 │ │ │ │ beq.n 2e054e │ │ │ │ ldr.w r3, [r0, #756] @ 0x2f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e072e │ │ │ │ @@ -204127,15 +204124,15 @@ │ │ │ │ ldr r2, [pc, #708] @ (2e07d4 ) │ │ │ │ add r2, pc │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 44ebc4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ cbz r3, 2e0568 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #692] @ (2e07d8 ) │ │ │ │ ldr r3, [pc, #668] @ (2e07c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -204153,46 +204150,46 @@ │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #648] @ (2e07e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #810 @ 0x32a │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e051a │ │ │ │ mov r0, r9 │ │ │ │ bl 44d314 │ │ │ │ ldr r2, [pc, #628] @ (2e07e4 ) │ │ │ │ ldr r1, [pc, #628] @ (2e07e8 ) │ │ │ │ add.w r3, r8, #104 @ 0x68 │ │ │ │ str.w r0, [r4, #1060] @ 0x424 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r9 │ │ │ │ bl 2f8304 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e0762 │ │ │ │ - bl 6225c4 │ │ │ │ + bl 6225d4 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ uxtb r0, r0 │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2e0782 │ │ │ │ vldr d7, [pc, #508] @ 2e07b0 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ str r5, [sp, #8] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 6211a8 │ │ │ │ + bl 6211b8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2e051a │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cbz r0, 2e05e2 │ │ │ │ ldr.w r2, [r4, #1060] @ 0x424 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #8] │ │ │ │ @@ -204208,29 +204205,29 @@ │ │ │ │ movs r2, #0 │ │ │ │ mov.w r3, #32768 @ 0x8000 │ │ │ │ strb.w r2, [r4, #776] @ 0x308 │ │ │ │ mov sl, r0 │ │ │ │ strh.w r3, [r4, #778] @ 0x30a │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2e077c │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ uxtb r2, r0 │ │ │ │ cmp r2, #1 │ │ │ │ ite ls │ │ │ │ movls.w r9, #0 │ │ │ │ movhi.w r9, #1 │ │ │ │ ldrb.w r7, [r4, #1068] @ 0x42c │ │ │ │ ldrd r5, r6, [r4, #756] @ 0x2f4 │ │ │ │ ldr.w r8, [r4, #764] @ 0x2fc │ │ │ │ cmp r7, #0 │ │ │ │ beq.w 2e0768 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ cmp.w sl, #1 │ │ │ │ umull r1, r3, r5, r6 │ │ │ │ ite eq │ │ │ │ moveq.w ip, #8 │ │ │ │ movne.w ip, #11 │ │ │ │ @@ -204290,43 +204287,43 @@ │ │ │ │ strh.w r2, [r4, #831] @ 0x33f │ │ │ │ str.w r3, [r4, #804] @ 0x324 │ │ │ │ blx 25bae0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r0, [r4, #1072] @ 0x430 │ │ │ │ str.w r3, [r4, #1076] @ 0x434 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2e0522 │ │ │ │ ldr r2, [pc, #188] @ (2e07ec ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #184] @ (2e07f0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #814 @ 0x32e │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e051a │ │ │ │ ldr r2, [pc, #168] @ (2e07f4 ) │ │ │ │ add.w r3, r8, #80 @ 0x50 │ │ │ │ ldr r1, [pc, #168] @ (2e07f8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #818 @ 0x332 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e051a │ │ │ │ strb.w r0, [r4, #777] @ 0x309 │ │ │ │ b.n 2e05e2 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ b.n 2e063c │ │ │ │ mov r9, r1 │ │ │ │ movs r2, #1 │ │ │ │ b.n 2e061c │ │ │ │ @@ -204339,15 +204336,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #112] @ (2e0804 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 48de80 │ │ │ │ b.n 2e051a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r7, r1 │ │ │ │ @@ -204358,45 +204355,45 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #712 @ (adr r4, 2e0a8c ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e03f4 │ │ │ │ + b.n 2e0424 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh r2, [r6, r4] │ │ │ │ + strh r2, [r1, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r0, r4] │ │ │ │ + strh r4, [r3, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r5, #254 @ 0xfe │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r4, pc, #152 @ (adr r4, 2e0874 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r4, [r6, r2] │ │ │ │ + strh r4, [r1, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r0, [r3, r2] │ │ │ │ + strh r0, [r6, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r2, r4] │ │ │ │ + strh r6, [r5, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r5, r4] │ │ │ │ + strh r4, [r0, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r4, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r7, r2] │ │ │ │ + str r0, [r2, r3] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r3, r4] │ │ │ │ + str r6, [r6, r4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r6, [r3, r2] │ │ │ │ + str r6, [r6, r2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e0e44 │ │ │ │ + b.n 2e0e74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r0, [r4, #25] │ │ │ │ + strb r0, [r7, #25] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, #28] │ │ │ │ + ldrh r4, [r3, #28] │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 2e08f8 │ │ │ │ @@ -204454,15 +204451,15 @@ │ │ │ │ bpl.n 2e0864 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (2e0908 ) │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e0864 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ mov r4, r1 │ │ │ │ b.n 2e0858 │ │ │ │ ldrh r1, [r1, r2] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r4, r1 │ │ │ │ @@ -204496,23 +204493,23 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r2, r0] │ │ │ │ + str r0, [r5, r0] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e0cd0 │ │ │ │ + b.n 2e0d00 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #864] @ (2e0c74 ) │ │ │ │ + ldr r6, [pc, #960] @ (2e0cd4 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 2e0cac │ │ │ │ + b.n 2e0cdc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #776] @ (2e0c24 ) │ │ │ │ + ldr r6, [pc, #872] @ (2e0c84 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (2e09a8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -204522,15 +204519,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ ldr r5, [pc, #120] @ (2e09b4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #112] @ (2e09b8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e0986 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ @@ -204559,31 +204556,31 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0950 │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr r0, [pc, #36] @ (2e09c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e0950 │ │ │ │ - b.n 2e0cac │ │ │ │ + b.n 2e0cdc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r6, [pc, #560] @ (2e0be0 ) │ │ │ │ + ldr r6, [pc, #656] @ (2e0c40 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r6, [pc, #664] @ (2e0c4c ) │ │ │ │ + ldr r6, [pc, #760] @ (2e0cac ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r0, pc, #48 @ (adr r0, 2e09e8 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #352] @ (2e0b28 ) │ │ │ │ + ldr r7, [pc, #448] @ (2e0b88 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -204642,15 +204639,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e0be0 │ │ │ │ ldr.w r0, [pc, #1656] @ 2e1104 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0bd4 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ bne.n 2e0b92 │ │ │ │ ldrb.w r2, [r4, #769] @ 0x301 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e0ee0 │ │ │ │ @@ -204766,15 +204763,15 @@ │ │ │ │ strd r3, r0, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1284] @ 2e110c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e0b7c │ │ │ │ mov r1, r2 │ │ │ │ cmp r6, #1 │ │ │ │ bhi.w 2e0f7c │ │ │ │ lsls r2, r7, #3 │ │ │ │ cmp r6, #0 │ │ │ │ mvn.w r0, r2 │ │ │ │ @@ -204939,15 +204936,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e0db2 │ │ │ │ ldr r0, [pc, #764] @ (2e1114 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e0db2 │ │ │ │ cmp r6, r2 │ │ │ │ bls.w 2e0c22 │ │ │ │ mov ip, r2 │ │ │ │ ble.w 2e0c22 │ │ │ │ @@ -205006,15 +205003,15 @@ │ │ │ │ moveq r6, r5 │ │ │ │ beq.w 2e0be0 │ │ │ │ ldr r0, [pc, #592] @ (2e111c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r7, #0 │ │ │ │ add r0, pc │ │ │ │ mov r6, r7 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov r5, r7 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0bd4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrb.w r0, [r4, #768] @ 0x300 │ │ │ │ and.w r1, r1, #255 @ 0xff │ │ │ │ cmp r0, #2 │ │ │ │ @@ -205092,15 +205089,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 2e0be0 │ │ │ │ ldr r0, [pc, #356] @ (2e1120 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0bd4 │ │ │ │ add r1, r4 │ │ │ │ ldr r2, [pc, #300] @ (2e10f8 ) │ │ │ │ movs r6, #0 │ │ │ │ ldrb.w r5, [r1, #788] @ 0x314 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ @@ -205115,15 +205112,15 @@ │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e0cac │ │ │ │ ldr r0, [pc, #308] @ (2e1128 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e0cac │ │ │ │ cmp r6, #0 │ │ │ │ bne.w 2e0b64 │ │ │ │ add r0, r4 │ │ │ │ ldrb.w r1, [r0, #788] @ 0x314 │ │ │ │ b.n 2e0c22 │ │ │ │ ldrh.w r2, [r4, #780] @ 0x30c │ │ │ │ @@ -205142,15 +205139,15 @@ │ │ │ │ ldr.w r2, [fp, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e0be0 │ │ │ │ ldr r0, [pc, #236] @ (2e1130 ) │ │ │ │ uxth r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r4, #778] @ 0x30a │ │ │ │ b.n 2e0bd4 │ │ │ │ ldr r3, [pc, #216] @ (2e112c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -205159,15 +205156,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e0db2 │ │ │ │ ldr r0, [pc, #200] @ (2e1134 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r0, [r4, #769] @ 0x301 │ │ │ │ ldrb.w ip, [r4, #768] @ 0x300 │ │ │ │ b.n 2e0db2 │ │ │ │ ldr r0, [pc, #152] @ (2e1118 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -205177,15 +205174,15 @@ │ │ │ │ ldr r0, [r2, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e0cfa │ │ │ │ ldr r0, [pc, #156] @ (2e1138 ) │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e0cfa │ │ │ │ ldr r2, [pc, #80] @ (2e10f8 ) │ │ │ │ mov.w r7, #4294967295 @ 0xffffffff │ │ │ │ movs r6, #0 │ │ │ │ mov r5, r7 │ │ │ │ ldr.w r8, [fp, r2] │ │ │ │ b.n 2e0bd4 │ │ │ │ @@ -205199,15 +205196,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 2e0bae │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ (2e1140 ) │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r0, [r4, #1056] @ 0x420 │ │ │ │ b.n 2e0bae │ │ │ │ eor.w r1, r2, r1, lsl #24 │ │ │ │ and.w r1, r1, #4278190080 @ 0xff000000 │ │ │ │ eors r1, r2 │ │ │ │ b.n 2e0c1c │ │ │ │ mov r6, r7 │ │ │ │ @@ -205217,45 +205214,45 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #752] @ (2e13f8 ) │ │ │ │ + ldr r6, [pc, #848] @ (2e1458 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ rors r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #528] @ (2e1320 ) │ │ │ │ + ldr r6, [pc, #624] @ (2e1380 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #584] @ (2e1360 ) │ │ │ │ + ldr r3, [pc, #680] @ (2e13c0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp ip, sp │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #48] @ (2e1150 ) │ │ │ │ + ldr r3, [pc, #144] @ (2e11b0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #960] @ (2e14e4 ) │ │ │ │ + ldr r2, [pc, #32] @ (2e1144 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #144] @ (2e11bc ) │ │ │ │ + ldr r2, [pc, #240] @ (2e121c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #176] @ (2e11e4 ) │ │ │ │ + ldr r1, [pc, #272] @ (2e1244 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #8] @ (2e1140 ) │ │ │ │ + ldr r1, [pc, #104] @ (2e11a0 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r1, [pc, #256] @ (2e123c ) │ │ │ │ + ldr r1, [pc, #352] @ (2e129c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #232] @ (2e122c ) │ │ │ │ + ldr r0, [pc, #328] @ (2e128c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r1, [r0, #772] @ 0x304 │ │ │ │ sub sp, #28 │ │ │ │ @@ -205396,15 +205393,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ strd r7, r1, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #1056] @ 0x420 │ │ │ │ ldr.w r0, [pc, #1840] @ 2e1a38 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e11a2 │ │ │ │ b.n 2e11b0 │ │ │ │ cmp.w r9, #232 @ 0xe8 │ │ │ │ beq.w 2e1490 │ │ │ │ @@ -205481,15 +205478,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e1342 │ │ │ │ ldr.w r2, [pc, #1592] @ 2e1a40 │ │ │ │ ldr.w r0, [pc, #1592] @ 2e1a44 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e1342 │ │ │ │ ldrd r0, r1, [r4, #872] @ 0x368 │ │ │ │ orrs r1, r0 │ │ │ │ bne.w 2e15fc │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #111 @ 0x6f │ │ │ │ @@ -205517,15 +205514,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e1220 │ │ │ │ ldr.w r2, [pc, #1480] @ 2e1a48 │ │ │ │ ldr.w r0, [pc, #1480] @ 2e1a4c │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e1220 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e186e │ │ │ │ ldrb.w r3, [r4, #779] @ 0x30b │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #779] @ 0x30b │ │ │ │ @@ -205550,15 +205547,15 @@ │ │ │ │ ldr.w r3, [pc, #1364] @ 2e1a30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e120c │ │ │ │ ldr.w r0, [pc, #1388] @ 2e1a58 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e120c │ │ │ │ ldr.w r2, [pc, #1336] @ 2e1a30 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -205584,15 +205581,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 2e14cc │ │ │ │ ldr.w r2, [pc, #1296] @ 2e1a5c │ │ │ │ ldr.w r0, [pc, #1296] @ 2e1a60 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e1206 │ │ │ │ cmp.w r9, #208 @ 0xd0 │ │ │ │ beq.n 2e15e8 │ │ │ │ cmp.w r9, #1 │ │ │ │ beq.n 2e15e8 │ │ │ │ @@ -205612,15 +205609,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 2e14cc │ │ │ │ ldr.w r2, [pc, #1220] @ 2e1a64 │ │ │ │ ldr.w r0, [pc, #1220] @ 2e1a68 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e1206 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ bne.w 2e11f0 │ │ │ │ ldr.w r2, [r8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -205677,15 +205674,15 @@ │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ adds r1, #176 @ 0xb0 │ │ │ │ ldrb.w r0, [r4, #776] @ 0x308 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r0, [pc, #1024] @ 2e1a70 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e11fe │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1342 │ │ │ │ ldr r3, [pc, #948] @ (2e1a3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -205697,15 +205694,15 @@ │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e1342 │ │ │ │ ldr r2, [pc, #980] @ (2e1a74 ) │ │ │ │ ldr r0, [pc, #984] @ (2e1a78 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e1342 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e189c │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ strb.w r3, [r4, #778] @ 0x30a │ │ │ │ @@ -205748,15 +205745,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e14cc │ │ │ │ ldr r2, [pc, #832] @ (2e1a7c ) │ │ │ │ ldr r0, [pc, #836] @ (2e1a80 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 2e1206 │ │ │ │ ldrb.w r3, [r4, #768] @ 0x300 │ │ │ │ subs r2, r3, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ @@ -205796,15 +205793,15 @@ │ │ │ │ beq.w 2e1508 │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 2e1508 │ │ │ │ ldr r0, [pc, #712] @ (2e1a84 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e1508 │ │ │ │ ldr.w r2, [r4, #760] @ 0x2f8 │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ adds r0, r7, r6 │ │ │ │ blx 25b0fc │ │ │ │ @@ -205823,15 +205820,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e139a │ │ │ │ ldr r0, [pc, #644] @ (2e1a8c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e139a │ │ │ │ ldr r2, [pc, #548] @ (2e1a3c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e15c6 │ │ │ │ @@ -205842,15 +205839,15 @@ │ │ │ │ bpl.w 2e15c6 │ │ │ │ ldr r2, [pc, #608] @ (2e1a90 ) │ │ │ │ ldr r0, [pc, #608] @ (2e1a94 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e15c6 │ │ │ │ ldr r3, [pc, #500] @ (2e1a3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1440 │ │ │ │ @@ -205860,15 +205857,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e1440 │ │ │ │ ldr r2, [pc, #568] @ (2e1a98 ) │ │ │ │ ldr r0, [pc, #572] @ (2e1a9c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e1440 │ │ │ │ ldr r3, [pc, #460] @ (2e1a3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e149a │ │ │ │ ldr r3, [pc, #436] @ (2e1a30 ) │ │ │ │ @@ -205877,15 +205874,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e149a │ │ │ │ ldr r2, [pc, #536] @ (2e1aa0 ) │ │ │ │ ldr r0, [pc, #536] @ (2e1aa4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e149a │ │ │ │ ldr r3, [pc, #412] @ (2e1a3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e16bc │ │ │ │ @@ -205895,15 +205892,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 2e16bc │ │ │ │ ldr r2, [pc, #496] @ (2e1aa8 ) │ │ │ │ ldr r0, [pc, #500] @ (2e1aac ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e16bc │ │ │ │ ldr r3, [pc, #372] @ (2e1a3c ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 2e18de │ │ │ │ ldr r3, [pc, #348] @ (2e1a30 ) │ │ │ │ @@ -205924,15 +205921,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e177e │ │ │ │ ldr r2, [pc, #432] @ (2e1ab0 ) │ │ │ │ ldr r0, [pc, #436] @ (2e1ab4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e177e │ │ │ │ ldr r2, [pc, #424] @ (2e1ab8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2e16e4 │ │ │ │ ldr r2, [pc, #276] @ (2e1a30 ) │ │ │ │ @@ -205941,15 +205938,15 @@ │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 2e16e4 │ │ │ │ strd r0, ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #396] @ (2e1abc ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e16e4 │ │ │ │ ldr r3, [pc, #256] @ (2e1a3c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e1342 │ │ │ │ ldr r3, [pc, #232] @ (2e1a30 ) │ │ │ │ @@ -205958,20 +205955,20 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e1342 │ │ │ │ ldr r2, [pc, #364] @ (2e1ac0 ) │ │ │ │ ldr r0, [pc, #364] @ (2e1ac4 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r4, #776] @ 0x308 │ │ │ │ b.n 2e1342 │ │ │ │ ldr r0, [pc, #348] @ (2e1ac8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w r2, [r4, #1076] @ 0x434 │ │ │ │ b.n 2e1206 │ │ │ │ ldr r1, [pc, #328] @ (2e1acc ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -205984,23 +205981,23 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 2e160c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #304] @ (2e1ad0 ) │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r4, #880] @ 0x370 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 2e160c │ │ │ │ ldr r2, [pc, #288] @ (2e1ad4 ) │ │ │ │ ldr r0, [pc, #288] @ (2e1ad8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ strb.w r2, [r4, #779] @ 0x30b │ │ │ │ b.n 2e1206 │ │ │ │ ldr r3, [pc, #268] @ (2e1adc ) │ │ │ │ ldr r2, [pc, #268] @ (2e1ae0 ) │ │ │ │ @@ -206027,117 +206024,117 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e14cc │ │ │ │ ldr r2, [pc, #212] @ (2e1ae8 ) │ │ │ │ ldr r0, [pc, #216] @ (2e1aec ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #1056] @ 0x420 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.w 2e1206 │ │ │ │ str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - blx fp │ │ │ │ + blx lr │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r0, r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x479e │ │ │ │ + @ instruction: 0x47b6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bx r5 │ │ │ │ + bx r8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0x47de │ │ │ │ + @ instruction: 0x47f6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov ip, r6 │ │ │ │ + mov ip, r9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ strh r4, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #784] @ (2e1d6c ) │ │ │ │ + ldr r0, [pc, #880] @ (2e1dcc ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov r8, sl │ │ │ │ + mov r8, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp sl, sp │ │ │ │ + mov r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mov ip, r4 │ │ │ │ + mov ip, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp lr, r2 │ │ │ │ + cmp lr, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bmi.n 2e1b10 │ │ │ │ + bmi.n 2e1b40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov lr, ip │ │ │ │ + mov lr, pc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r8, r0 │ │ │ │ + add r8, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add lr, r2 │ │ │ │ + add lr, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r8, sl │ │ │ │ + add r8, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mvns r6, r7 │ │ │ │ + add r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, sl │ │ │ │ + cmp r4, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r7, [pc, #416] @ (2e1c2c ) │ │ │ │ movs r0, r0 │ │ │ │ - add sl, fp │ │ │ │ + add sl, lr │ │ │ │ lsls r7, r0, #1 │ │ │ │ - mvns r2, r7 │ │ │ │ + add r2, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r4, r0 │ │ │ │ + orrs r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r0, sl │ │ │ │ + add r0, sp │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmn r6, r2 │ │ │ │ + cmn r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - muls r6, r5 │ │ │ │ + bics r6, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmn r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r4, r3 │ │ │ │ + orrs r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r6, r7 │ │ │ │ + cmp r6, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - tst r6, r6 │ │ │ │ + negs r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r5, [pc, #32] @ (2e1adc ) │ │ │ │ movs r0, r0 │ │ │ │ - tst r2, r4 │ │ │ │ + tst r2, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, r2 │ │ │ │ + cmp r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r0, r4 │ │ │ │ + rors r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bics r2, r5 │ │ │ │ + mvns r2, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adds r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cmn r6, r2 │ │ │ │ + cmn r6, r5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - rors r6, r4 │ │ │ │ + rors r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r4, r0 │ │ │ │ + sbcs r4, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - beq.n 2e1aa0 │ │ │ │ + beq.n 2e1ad0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmn r6, r6 │ │ │ │ + orrs r6, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, #24 │ │ │ │ + subs r6, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orrs r0, r6 │ │ │ │ + muls r0, r1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r4 │ │ │ │ + asrs r6, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1af0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -206158,165 +206155,165 @@ │ │ │ │ ldrh.w r3, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldrh.w fp, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ mov r4, r0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 2e1b4e │ │ │ │ ldr r1, [pc, #264] @ (2e1c50 ) │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f73f8 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 2e1c32 │ │ │ │ ldr r1, [pc, #244] @ (2e1c54 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #236] @ (2e1c58 ) │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd3cc │ │ │ │ + bl 5cd3dc │ │ │ │ ldr r1, [pc, #224] @ (2e1c5c ) │ │ │ │ uxtb r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #220] @ (2e1c60 ) │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [pc, #216] @ (2e1c64 ) │ │ │ │ mov r0, r4 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r6, [pc, #216] @ (2e1c68 ) │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2ac │ │ │ │ + bl 5cd2bc │ │ │ │ ldr r1, [pc, #208] @ (2e1c6c ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5cd30c │ │ │ │ + bl 5cd31c │ │ │ │ ldr r1, [pc, #196] @ (2e1c70 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5cd30c │ │ │ │ + bl 5cd31c │ │ │ │ ldr r1, [pc, #188] @ (2e1c74 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r8, r6, #104 @ 0x68 │ │ │ │ - bl 5cd30c │ │ │ │ + bl 5cd31c │ │ │ │ ldr r1, [pc, #176] @ (2e1c78 ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ - bl 5cd30c │ │ │ │ + bl 5cd31c │ │ │ │ ldr r1, [pc, #164] @ (2e1c7c ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd408 │ │ │ │ + bl 5cd418 │ │ │ │ ldr r2, [pc, #156] @ (2e1c80 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #140] @ (2e1c84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2f8650 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ bl 2f8050 │ │ │ │ ldr r2, [pc, #108] @ (2e1c88 ) │ │ │ │ movs r3, #12 │ │ │ │ ldr r1, [pc, #108] @ (2e1c8c ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5d2754 │ │ │ │ + b.w 5d2764 │ │ │ │ ldr r3, [pc, #92] @ (2e1c90 ) │ │ │ │ movw r2, #974 @ 0x3ce │ │ │ │ ldr r1, [pc, #88] @ (2e1c94 ) │ │ │ │ ldr r0, [pc, #92] @ (2e1c98 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrh r0, [r1, #50] @ 0x32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #768 @ 0x300 │ │ │ │ + add r3, sp, #864 @ 0x360 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - cmp r4, r3 │ │ │ │ + cmp r4, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, r3 │ │ │ │ + cmp r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r3, #7] │ │ │ │ + strb r6, [r6, #7] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, r1 │ │ │ │ + cmp r0, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r7!, {r2} │ │ │ │ + ldmia r7!, {r2, r3, r4} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #208] @ 0xd0 │ │ │ │ + ldr r1, [sp, #304] @ 0x130 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r1, [sp, #184] @ 0xb8 │ │ │ │ + ldr r1, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - negs r4, r5 │ │ │ │ + cmp r4, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - negs r0, r4 │ │ │ │ + negs r0, r7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bics.w r0, r2, lr, lsl #1 │ │ │ │ - subs r4, #170 @ 0xaa │ │ │ │ + orr.w r0, sl, lr, lsl #1 │ │ │ │ + subs r4, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #166 @ 0xa6 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ subs r3, #190 @ 0xbe │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r6, {r3, r4, r5, r6} │ │ │ │ + subs r3, #214 @ 0xd6 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + ldmia r6!, {r4, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #182 @ 0xb6 │ │ │ │ + subs r3, #206 @ 0xce │ │ │ │ lsls r7, r0, #1 │ │ │ │ - sbcs r2, r3 │ │ │ │ + sbcs r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e1c9c : │ │ │ │ ldr.w r0, [r0, #752] @ 0x2f0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -206343,44 +206340,44 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ cbz r5, 2e1d2c │ │ │ │ str r0, [sp, #12] │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 71e750 │ │ │ │ + bl 71e760 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 72118c │ │ │ │ + bl 72119c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr.w r3, [r2, #752] @ 0x2f0 │ │ │ │ cbnz r3, 2e1d54 │ │ │ │ ldr r3, [pc, #120] @ (2e1d70 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #120] @ (2e1d74 ) │ │ │ │ ldr r2, [pc, #124] @ (2e1d78 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 620f90 │ │ │ │ + bl 620fa0 │ │ │ │ ldr r3, [pc, #100] @ (2e1d7c ) │ │ │ │ ldr r1, [pc, #104] @ (2e1d80 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2f7390 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 71e768 │ │ │ │ + bl 71e778 │ │ │ │ ldr r2, [pc, #84] @ (2e1d84 ) │ │ │ │ ldr r3, [pc, #60] @ (2e1d6c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -206392,37 +206389,37 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ (2e1d88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ nop │ │ │ │ ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r4, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb r6, [r3, #24] │ │ │ │ + strb r6, [r6, #24] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r2, [r6, #12] │ │ │ │ + str r2, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #944 @ 0x3b0 │ │ │ │ + add r2, sp, #16 │ │ │ │ lsls r7, r1, #1 │ │ │ │ ldrh r4, [r3, #32] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - lsrs r2, r3 │ │ │ │ + lsrs r2, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 2e1d98 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 2e1dc6 │ │ │ │ @@ -206573,19 +206570,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r3, r3, r2 │ │ │ │ b.n 2e1f12 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e1f4c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ lsrs r6, r7, #18 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -206600,41 +206597,41 @@ │ │ │ │ orrs r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e1f88 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r3, [pc, #40] @ (2e1fb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e1f7c │ │ │ │ ldr r3, [pc, #36] @ (2e1fb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e1f7c │ │ │ │ ldr r0, [pc, #28] @ (2e1fbc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e1f7c │ │ │ │ nop │ │ │ │ ldrh r0, [r4, #14] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r3, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #40 @ 0x28 │ │ │ │ + subs r7, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #332] @ (2e2120 ) │ │ │ │ @@ -206648,15 +206645,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [pc, #316] @ (2e2128 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e209e │ │ │ │ ldr.w r3, [r4, #392] @ 0x188 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e209e │ │ │ │ ldrb.w r2, [r4, #32] │ │ │ │ lsls r1, r2, #31 │ │ │ │ @@ -206686,15 +206683,15 @@ │ │ │ │ ite eq │ │ │ │ moveq.w r9, #5 │ │ │ │ movne.w r9, #8 │ │ │ │ ldrh r1, [r4, #40] @ 0x28 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ adds r1, #2 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and.w r2, r2, #192 @ 0xc0 │ │ │ │ cmp r2, #64 @ 0x40 │ │ │ │ beq.n 2e20e8 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ beq.n 2e20d8 │ │ │ │ @@ -206709,15 +206706,15 @@ │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2e20f8 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr r2, [pc, #144] @ (2e2130 ) │ │ │ │ ldr r3, [pc, #132] @ (2e2128 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ @@ -206759,15 +206756,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e2094 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #44] @ (2e213c ) │ │ │ │ strd r9, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e2094 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrh r4, [r6, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrh r0, [r4, #10] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -206776,15 +206773,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r5, #4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [pc, #640] @ (2e23b8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #208 @ 0xd0 │ │ │ │ + subs r5, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #244] @ (2e2244 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -206794,15 +206791,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ movs r3, #4 │ │ │ │ ldr r2, [pc, #220] @ (2e2250 ) │ │ │ │ mov r1, r6 │ │ │ │ str.w r0, [r4, #1128] @ 0x468 │ │ │ │ add.w r6, r4, #1920 @ 0x780 │ │ │ │ @@ -206816,15 +206813,15 @@ │ │ │ │ add.w r0, r4, #1600 @ 0x640 │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ bl 449210 │ │ │ │ mov r0, r5 │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cbnz r0, 2e21d6 │ │ │ │ add.w r5, r5, #420 @ 0x1a4 │ │ │ │ cmp r5, r6 │ │ │ │ bne.n 2e21a2 │ │ │ │ ldr.w r3, [r4, #1144] @ 0x478 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2e2202 │ │ │ │ @@ -206851,15 +206848,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r3, [pc, #96] @ (2e2254 ) │ │ │ │ ldr r2, [pc, #100] @ (2e2258 ) │ │ │ │ ldr r1, [pc, #100] @ (2e225c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ b.n 2e21aa │ │ │ │ ldr r1, [pc, #92] @ (2e2260 ) │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ bl 296528 │ │ │ │ ldr.w r3, [r4, #1564] @ 0x61c │ │ │ │ @@ -206877,19 +206874,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r5, #240 @ 0xf0 │ │ │ │ + subs r6, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r5, #206 @ 0xce │ │ │ │ + subs r5, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r2, r0, #10 │ │ │ │ lsls r2, r4, #1 │ │ │ │ lsls r3, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ @@ -206908,48 +206905,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2e22d8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #76] @ (2e22dc ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #68] @ (2e22e0 ) │ │ │ │ ldr r0, [pc, #72] @ (2e22e4 ) │ │ │ │ movs r2, #9 │ │ │ │ ldr r1, [pc, #72] @ (2e22e8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldmia r1!, {r2, r3, r6} │ │ │ │ + ldmia r1!, {r2, r5, r6} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r2, [r6, r5] │ │ │ │ + ldrh r2, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r2, #2] │ │ │ │ + strb r6, [r5, #2] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #5 │ │ │ │ lsls r2, r4, #1 │ │ │ │ mrc2 15, 4, pc, cr9, cr15, {7} │ │ │ │ ldc2l 0, cr0, [r4], #-436 @ 0xfffffe4c │ │ │ │ @@ -206976,26 +206973,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (2e2390 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #92] @ (2e2394 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #92] @ (2e2398 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add.w r5, r4, #752 @ 0x2f0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ addw r6, r4, #1172 @ 0x494 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f8254 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ @@ -207006,23 +207003,23 @@ │ │ │ │ add.w r1, r4, #1600 @ 0x640 │ │ │ │ str.w r3, [r4, #1560] @ 0x618 │ │ │ │ str.w r6, [r4, #772] @ 0x304 │ │ │ │ str.w r5, [r4, #1192] @ 0x4a8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8304 │ │ │ │ - ldmia r0!, {r3, r5, r7} │ │ │ │ + ldmia r0!, {r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #2 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ subs r4, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + subs r4, #50 @ 0x32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r5, #102 @ 0x66 │ │ │ │ + adds r5, #106 @ 0x6a │ │ │ │ + lsls r7, r0, #1 │ │ │ │ + adds r5, #126 @ 0x7e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (2e2420 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -207030,15 +207027,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #116] @ (2e2428 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r4, #0 │ │ │ │ add.w r3, r0, #780 @ 0x30c │ │ │ │ addw r5, r0, #1620 @ 0x654 │ │ │ │ movs r2, #32 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b0fc │ │ │ │ @@ -207062,20 +207059,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r0!, {r3, r4} │ │ │ │ + ldmia r0!, {r4, r5} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r3, #116 @ 0x74 │ │ │ │ - lsls r7, r0, #1 │ │ │ │ subs r3, #140 @ 0x8c │ │ │ │ lsls r7, r0, #1 │ │ │ │ + subs r3, #164 @ 0xa4 │ │ │ │ + lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #204] @ 2e2508 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #200] @ (2e250c ) │ │ │ │ @@ -207144,28 +207141,28 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e245c │ │ │ │ ldr r0, [pc, #36] @ (2e2518 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r0, [r3, #388] @ 0x184 │ │ │ │ b.n 2e245c │ │ │ │ nop │ │ │ │ strh r0, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #88 @ 0x58 │ │ │ │ + subs r2, #112 @ 0x70 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #140] @ 2e25b8 │ │ │ │ mov r3, r0 │ │ │ │ @@ -207215,27 +207212,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e254e │ │ │ │ ldr r0, [pc, #32] @ (2e25c8 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e254e │ │ │ │ nop │ │ │ │ strh r6, [r2, #32] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #212 @ 0xd4 │ │ │ │ + subs r1, #236 @ 0xec │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -207248,15 +207245,15 @@ │ │ │ │ ldr r0, [r5, #0] │ │ │ │ bl 294f4c │ │ │ │ ldr r3, [pc, #264] @ (2e26fc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #256] @ (2e2700 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e269c │ │ │ │ @@ -207327,15 +207324,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 2e260c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (2e2714 ) │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e260c │ │ │ │ ldr r3, [pc, #84] @ (2e2718 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e2638 │ │ │ │ @@ -207343,15 +207340,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e2638 │ │ │ │ ldr r0, [pc, #68] @ (2e271c ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 2e2638 │ │ │ │ ldr r3, [pc, #60] @ (2e2720 ) │ │ │ │ movw r2, #803 @ 0x323 │ │ │ │ ldr r1, [pc, #56] @ (2e2724 ) │ │ │ │ ldr r0, [pc, #60] @ (2e2728 ) │ │ │ │ add r3, pc │ │ │ │ @@ -207369,25 +207366,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #38 @ 0x26 │ │ │ │ + subs r1, #62 @ 0x3e │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrsb r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #60 @ 0x3c │ │ │ │ + subs r1, #84 @ 0x54 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r4!, {r5, r6, r7} │ │ │ │ + stmia r4!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, #198 @ 0xc6 │ │ │ │ + subs r0, #222 @ 0xde │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd lr, r2, [r0, #408] @ 0x198 │ │ │ │ sub sp, #8 │ │ │ │ @@ -207465,26 +207462,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e276c │ │ │ │ ldr r0, [pc, #32] @ (2e2824 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #416] @ 0x1a0 │ │ │ │ b.n 2e276c │ │ │ │ strh r4, [r7, #14] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ b.n 2e242c │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ @@ -207710,15 +207707,15 @@ │ │ │ │ it eq │ │ │ │ orreq.w r6, r6, #8 │ │ │ │ b.n 2e2a0c │ │ │ │ add.w r7, r3, #1080 @ 0x438 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r7, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e2d10 │ │ │ │ ldr.w r7, [r6, #1144] @ 0x478 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 2e2966 │ │ │ │ ldr.w r3, [r6, #1128] @ 0x468 │ │ │ │ @@ -207777,15 +207774,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e28ea │ │ │ │ ldr.w r0, [pc, #1144] @ 2e3038 │ │ │ │ and.w r3, r7, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r6, #776] @ 0x308 │ │ │ │ b.n 2e28ea │ │ │ │ and.w r7, r7, #192 @ 0xc0 │ │ │ │ cmp r7, #128 @ 0x80 │ │ │ │ beq.w 2e2d88 │ │ │ │ cmp r7, #192 @ 0xc0 │ │ │ │ beq.w 2e2d20 │ │ │ │ @@ -207886,22 +207883,22 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 2e292e │ │ │ │ ldr r0, [pc, #844] @ (2e304c ) │ │ │ │ and.w r2, r7, #255 @ 0xff │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e292e │ │ │ │ addw r1, r3, #1149 @ 0x47d │ │ │ │ mov r0, r7 │ │ │ │ add r1, r5 │ │ │ │ movs r2, #1 │ │ │ │ - bl 688208 │ │ │ │ + bl 688218 │ │ │ │ b.n 2e2966 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2e2f22 │ │ │ │ add.w r0, r5, #752 @ 0x2f0 │ │ │ │ mov.w r4, #2048 @ 0x800 │ │ │ │ bl 2e1dd8 │ │ │ │ @@ -208053,43 +208050,43 @@ │ │ │ │ ldr r3, [pc, #296] @ (2e3034 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 2e2d9e │ │ │ │ ldr r0, [pc, #316] @ (2e3058 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e2d9e │ │ │ │ ldr r3, [pc, #312] @ (2e305c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e2d2a │ │ │ │ ldr r3, [pc, #256] @ (2e3034 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 2e2d2a │ │ │ │ ldr r0, [pc, #288] @ (2e3060 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e2d2a │ │ │ │ ldr r3, [pc, #264] @ (2e3054 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e2bfe │ │ │ │ ldr r3, [pc, #220] @ (2e3034 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 2e2bfe │ │ │ │ ldr r0, [pc, #252] @ (2e3064 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e2bfe │ │ │ │ strb.w r2, [r3, #798] @ 0x31e │ │ │ │ ldrb.w r2, [r3, #781] @ 0x30d │ │ │ │ lsls r7, r2, #30 │ │ │ │ itttt mi │ │ │ │ ldrmi.w r2, [r3, #772] @ 0x304 │ │ │ │ ldrbmi.w r3, [r2, #47] @ 0x2f │ │ │ │ @@ -208105,15 +208102,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 2e2b1e │ │ │ │ ldr r0, [pc, #192] @ (2e306c ) │ │ │ │ ldr r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e2b1e │ │ │ │ add.w r9, sp, #12 │ │ │ │ adds r1, #4 │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ mov r0, r9 │ │ │ │ blx 25a0c0 │ │ │ │ b.n 2e2fca │ │ │ │ @@ -208139,15 +208136,15 @@ │ │ │ │ cmp r3, #9 │ │ │ │ bhi.w 2e2c98 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 713730 │ │ │ │ + bl 713740 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e2c98 │ │ │ │ ldr r3, [pc, #100] @ (2e3074 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ strb r2, [r3, #0] │ │ │ │ b.n 2e2c98 │ │ │ │ @@ -208163,41 +208160,41 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r4, [r5, #28] │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r6, [r0, #21] │ │ │ │ lsls r0, r6, #1 │ │ │ │ blt.n 2e306c │ │ │ │ lsls r0, r6, #1 │ │ │ │ bge.n 2e302c │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r3, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #246 @ 0xf6 │ │ │ │ + adds r4, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb r2, [r5, #14] │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r4, [r4, r5] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ asrs r0, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #160 @ 0xa0 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r1, #78 @ 0x4e │ │ │ │ + adds r1, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bics r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #128 @ 0x80 │ │ │ │ + adds r1, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ bvc.n 2e2fc4 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bvc.n 2e316c │ │ │ │ lsls r0, r6, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -208332,15 +208329,15 @@ │ │ │ │ ite ne │ │ │ │ movne r1, #97 @ 0x61 │ │ │ │ moveq r1, #98 @ 0x62 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2e3330 │ │ │ │ add.w r0, r7, #1080 @ 0x438 │ │ │ │ add r0, r5 │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b8 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -208366,15 +208363,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 2e310c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #276] @ (2e3390 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r6, #776] @ 0x308 │ │ │ │ add r6, r3 │ │ │ │ ldrb.w r0, [r6, #796] @ 0x31c │ │ │ │ b.n 2e310c │ │ │ │ ldr.w r2, [r6, #324] @ 0x144 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e3324 │ │ │ │ @@ -208443,15 +208440,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2e321a │ │ │ │ ldr r0, [pc, #76] @ (2e3398 ) │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e321a │ │ │ │ ldr r0, [pc, #68] @ (2e339c ) │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e32ce │ │ │ │ ldr r0, [pc, #44] @ (2e338c ) │ │ │ │ @@ -208459,36 +208456,36 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 2e32ce │ │ │ │ ldr r0, [pc, #52] @ (2e33a0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w ip, [r6, #324] @ 0x144 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e32ce │ │ │ │ nop │ │ │ │ ldrb r4, [r4, #2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r1, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #96 @ 0x60 │ │ │ │ + cmp r6, #120 @ 0x78 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r3, r1, #1 │ │ │ │ cmp r1, #23 │ │ │ │ bhi.n 2e33b8 │ │ │ │ ldr r2, [pc, #24] @ (2e33c4 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r0, [r2, r3] │ │ │ │ @@ -208498,15 +208495,15 @@ │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - @ instruction: 0xb884 │ │ │ │ + @ instruction: 0xb89c │ │ │ │ lsls r0, r3, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -208519,15 +208516,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, r3 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e33f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ vst1.8 {d0[3]}, [r6], r1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 2e3464 │ │ │ │ sub sp, #12 │ │ │ │ @@ -208537,15 +208534,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r5, r4, lsl #1 │ │ │ │ lsrs r2, r4, #1 │ │ │ │ add.w r0, r0, r2, lsl #5 │ │ │ │ ldrb.w r2, [r3, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r3, #552] @ 0x228 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ tst r2, r3 │ │ │ │ @@ -208555,21 +208552,21 @@ │ │ │ │ ldrb.w r1, [r5, #553] @ 0x229 │ │ │ │ ldrb.w r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 2e3458 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb832 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #208 @ 0xd0 │ │ │ │ + cmp r6, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #230 @ 0xe6 │ │ │ │ + cmp r6, #254 @ 0xfe │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w ip, [pc, #508] @ 2e3680 │ │ │ │ sub sp, #28 │ │ │ │ @@ -208579,15 +208576,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w r8, r4, lsr #4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ lsrs r1, r4, #5 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r3, r0 │ │ │ │ add.w r2, r0, r1, lsl #1 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ subs r4, #1 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ @@ -208637,15 +208634,15 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #32 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e357c │ │ │ │ @@ -208725,30 +208722,30 @@ │ │ │ │ add.w r0, ip, #172 @ 0xac │ │ │ │ bic.w ip, r9, #2 │ │ │ │ add r0, r3 │ │ │ │ strb.w ip, [r2, #553] @ 0x229 │ │ │ │ str r1, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrsb.w lr, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w ip, [r5, #208] @ 0xd0 │ │ │ │ ldrb.w r0, [r2, #553] @ 0x229 │ │ │ │ cmp.w lr, #0 │ │ │ │ ldrd r3, r1, [sp, #16] │ │ │ │ bge.n 2e357c │ │ │ │ and.w ip, ip, #127 @ 0x7f │ │ │ │ mov.w lr, #4 │ │ │ │ b.n 2e3568 │ │ │ │ - @ instruction: 0xb7a4 │ │ │ │ + @ instruction: 0xb7bc │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r6, #156 @ 0x9c │ │ │ │ + cmp r6, #180 @ 0xb4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r5, [r0, #45] @ 0x2d │ │ │ │ ldr r6, [r0, #0] │ │ │ │ @@ -208822,19 +208819,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e3778 ) │ │ │ │ ldr r0, [pc, #20] @ (2e377c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - push {r3, r6, r7} │ │ │ │ + push {r5, r6, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r3, #174 @ 0xae │ │ │ │ + cmp r3, #198 @ 0xc6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r3, #206 @ 0xce │ │ │ │ + cmp r3, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #172] @ (2e383c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -208843,25 +208840,25 @@ │ │ │ │ ldr r1, [pc, #172] @ (2e3844 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #156] @ (2e3848 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #156] @ (2e384c ) │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #32 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #140] @ (2e3850 ) │ │ │ │ ldr r1, [pc, #144] @ (2e3854 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #144] @ (2e3858 ) │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #140] @ (2e385c ) │ │ │ │ @@ -208893,38 +208890,38 @@ │ │ │ │ ldr r0, [pc, #116] @ (2e3880 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #100] @ (2e3884 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r0, r3, #1 │ │ │ │ - mov r6, sl │ │ │ │ + mov r6, sp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r5] │ │ │ │ + ldrh r2, [r2, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cmp r3, #58 @ 0x3a │ │ │ │ - lsls r7, r0, #1 │ │ │ │ cmp r3, #82 @ 0x52 │ │ │ │ lsls r7, r0, #1 │ │ │ │ + cmp r3, #106 @ 0x6a │ │ │ │ + lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [r9], #1020 @ 0x3fc │ │ │ │ lsls r3, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbcfffff │ │ │ │ lsls r1, r3, #7 │ │ │ │ @@ -208934,15 +208931,15 @@ │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbddffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ @ instruction: 0xfbd9ffff │ │ │ │ lsls r7, r3, #5 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb28006d │ │ │ │ - cmp r3, #80 @ 0x50 │ │ │ │ + cmp r3, #104 @ 0x68 │ │ │ │ lsls r7, r0, #1 │ │ │ │ adcs.w r0, r8, #14745600 @ 0xe10000 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #188] @ (2e3954 ) │ │ │ │ @@ -209031,32 +209028,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e39b0 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e39b4 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - uxth r0, r7 │ │ │ │ + uxtb r0, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #170 @ 0xaa │ │ │ │ + cmp r1, #194 @ 0xc2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #144 @ 0x90 │ │ │ │ + cmp r1, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 2e3a04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -209066,32 +209063,32 @@ │ │ │ │ ldr r1, [pc, #52] @ (2e3a08 ) │ │ │ │ add.w r2, ip, #28 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2e3a0c ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r5, [r0, #560] @ 0x230 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - sxtb r0, r4 │ │ │ │ + sxtb r0, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r1, #82 @ 0x52 │ │ │ │ + cmp r1, #106 @ 0x6a │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2e3a7c │ │ │ │ sub sp, #16 │ │ │ │ @@ -209100,15 +209097,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2e3a84 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ tst.w r4, #253 @ 0xfd │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ beq.n 2e3a5a │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -209125,19 +209122,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - sxth r6, r0 │ │ │ │ + sxth r6, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #232 @ 0xe8 │ │ │ │ + cmp r1, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #254 @ 0xfe │ │ │ │ + cmp r1, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #128] @ (2e3b1c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -209149,57 +209146,57 @@ │ │ │ │ adds r4, #28 │ │ │ │ ldr.w r8, [pc, #128] @ 2e3b2c │ │ │ │ add r2, pc │ │ │ │ ldr r7, [pc, #124] @ (2e3b30 ) │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r9, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r8, pc │ │ │ │ mov r5, r0 │ │ │ │ add r7, pc │ │ │ │ add.w r4, r0, #172 @ 0xac │ │ │ │ add.w r6, r0, #556 @ 0x22c │ │ │ │ b.n 2e3ad2 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq.n 2e3b04 │ │ │ │ mov r0, r4 │ │ │ │ str.w r5, [r4, #-4] │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e3acc │ │ │ │ mov.w ip, #0 │ │ │ │ subs r1, r4, #4 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd ip, r0, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 2e3ad2 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cbz r6, 2e3b42 │ │ │ │ + cbz r6, 2e3b48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r0, #106 @ 0x6a │ │ │ │ + cmp r0, #130 @ 0x82 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r0, #126 @ 0x7e │ │ │ │ + cmp r0, #150 @ 0x96 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2e3f28 │ │ │ │ @ instruction: 0xfbcdffff │ │ │ │ pli [r5, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -209220,15 +209217,15 @@ │ │ │ │ ldr r1, [pc, #588] @ (2e3db0 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #580] @ (2e3db4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ add.w r5, r3, r6, lsl #1 │ │ │ │ lsrs r0, r4, #4 │ │ │ │ and.w r4, r4, #31 │ │ │ │ eor.w r4, r4, #1 │ │ │ │ ldrb.w r2, [r5, #552] @ 0x228 │ │ │ │ subs r4, #1 │ │ │ │ @@ -209276,15 +209273,15 @@ │ │ │ │ bpl.n 2e3cd2 │ │ │ │ adds r0, #172 @ 0xac │ │ │ │ movs r2, #1 │ │ │ │ add r0, r3 │ │ │ │ add.w r1, sp, #19 │ │ │ │ str r3, [sp, #12] │ │ │ │ strb.w r7, [sp, #19] │ │ │ │ - bl 688208 │ │ │ │ + bl 688218 │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r9, r2 │ │ │ │ it eq │ │ │ │ ldrbeq.w r2, [r5, #552] @ 0x228 │ │ │ │ bne.n 2e3bc0 │ │ │ │ b.n 2e3bba │ │ │ │ @@ -209414,23 +209411,23 @@ │ │ │ │ ldrb.w r2, [r1, #553] @ 0x229 │ │ │ │ ands r2, r4 │ │ │ │ strb.w r2, [r1, #553] @ 0x229 │ │ │ │ b.n 2e3d0a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrb.w r2, [r5, #553] @ 0x229 │ │ │ │ b.n 2e3c0c │ │ │ │ - sub sp, #392 @ 0x188 │ │ │ │ + sub sp, #488 @ 0x1e8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r0, r6, #1 │ │ │ │ - movs r7, #194 @ 0xc2 │ │ │ │ + movs r7, #218 @ 0xda │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r7, #168 @ 0xa8 │ │ │ │ + movs r7, #192 @ 0xc0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r6, [r6, #68] @ 0x44 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002e3dc0 : │ │ │ │ @@ -209464,20 +209461,20 @@ │ │ │ │ ldr r1, [pc, #120] @ (2e3e88 ) │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #108] @ (2e3e8c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #100] @ (2e3e90 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f7464 │ │ │ │ ldr r3, [pc, #92] @ (2e3e94 ) │ │ │ │ mov r0, r9 │ │ │ │ @@ -209505,33 +209502,33 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r6, #52] @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #624 @ 0x270 │ │ │ │ + add r6, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r7, #226 @ 0xe2 │ │ │ │ + subs r7, #250 @ 0xfa │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r1, r4] │ │ │ │ + strb r0, [r4, r4] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r7, [sp, #736] @ 0x2e0 │ │ │ │ + ldr r7, [sp, #832] @ 0x340 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - cbnz r4, 2e3f06 │ │ │ │ + cbnz r4, 2e3f0c │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #128 @ 0x80 │ │ │ │ + add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #238 @ 0xee │ │ │ │ + movs r6, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r6, #4 │ │ │ │ + movs r6, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3ea4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -209543,29 +209540,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ str r4, [r3, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 444ef4 │ │ │ │ nop │ │ │ │ - add r5, sp, #808 @ 0x328 │ │ │ │ + add r5, sp, #904 @ 0x388 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #196 @ 0xc4 │ │ │ │ + movs r5, #220 @ 0xdc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #210 @ 0xd2 │ │ │ │ + movs r5, #234 @ 0xea │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e3ef8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -209576,26 +209573,26 @@ │ │ │ │ ldr r1, [pc, #44] @ (2e3f40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #352 @ 0x160 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 444eac │ │ │ │ nop │ │ │ │ - add r5, sp, #472 @ 0x1d8 │ │ │ │ + add r5, sp, #568 @ 0x238 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r5, #128 @ 0x80 │ │ │ │ + movs r5, #152 @ 0x98 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r5, #110 @ 0x6e │ │ │ │ + movs r5, #134 @ 0x86 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ movt r2, #52441 @ 0xccd9 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ str.w r2, [r0, #168] @ 0xa8 │ │ │ │ @@ -209606,15 +209603,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (2e3f78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ cdp 0, 15, cr0, cr10, cr1, {3} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #372] @ 2e4104 │ │ │ │ sub sp, #24 │ │ │ │ @@ -209630,31 +209627,31 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r6, [ip, r6] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [r6, #0] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov.w r6, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #348] @ (2e4118 ) │ │ │ │ add.w r3, r5, #12 │ │ │ │ ldr r1, [pc, #344] @ (2e411c ) │ │ │ │ mov r8, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r6, r0, #300 @ 0x12c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [sp, #19] │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e40be │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2e3ff6 │ │ │ │ ldr r3, [pc, #304] @ (2e4120 ) │ │ │ │ add r3, pc │ │ │ │ @@ -209685,19 +209682,19 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ add.w r2, sp, #19 │ │ │ │ mov r0, r6 │ │ │ │ movs r1, #7 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ uxth r2, r5 │ │ │ │ cbz r0, 2e4096 │ │ │ │ ldr.w r3, [r4, #332] @ 0x14c │ │ │ │ add.w r1, r4, #352 @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e40fc │ │ │ │ ldr r3, [pc, #212] @ (2e4130 ) │ │ │ │ @@ -209745,71 +209742,71 @@ │ │ │ │ add.w r3, r5, #28 │ │ │ │ ldr r1, [pc, #128] @ (2e4148 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #507 @ 0x1fb │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e406c │ │ │ │ ldr r3, [pc, #112] @ (2e414c ) │ │ │ │ movs r4, #3 │ │ │ │ ldr r2, [pc, #112] @ (2e4150 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #112] @ (2e4154 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #28 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #515 @ 0x203 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e406c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ (2e4158 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ b.n 2e405e │ │ │ │ ldr r4, [r6, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - add r5, sp, #120 @ 0x78 │ │ │ │ + add r5, sp, #216 @ 0xd8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e3ea8 │ │ │ │ + b.n 2e3ed8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e3df8 │ │ │ │ + b.n 2e3e28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #206 @ 0xce │ │ │ │ + movs r4, #230 @ 0xe6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r4, #188 @ 0xbc │ │ │ │ + movs r4, #212 @ 0xd4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsrs r4, r2, #31 │ │ │ │ lsls r0, r0, #2 │ │ │ │ lsrs r2, r7, #30 │ │ │ │ lsls r0, r0, #2 │ │ │ │ vminnm.f32 , , │ │ │ │ vminnm.f16 , , │ │ │ │ cdp 0, 1, cr0, cr2, cr1, {3} │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [r3, #12] │ │ │ │ lsls r0, r6, #1 │ │ │ │ stcl 0, cr0, [r2, #388] @ 0x184 │ │ │ │ - add r4, sp, #24 │ │ │ │ + add r4, sp, #120 @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #8 │ │ │ │ + movs r4, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #240 @ 0xf0 │ │ │ │ + movs r4, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - add r3, sp, #856 @ 0x358 │ │ │ │ + add r3, sp, #952 @ 0x3b8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - movs r4, #28 │ │ │ │ + movs r4, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stcl 0, cr0, [lr, #-388]! @ 0xfffffe7c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2e41d8 ) │ │ │ │ @@ -209819,60 +209816,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2e41e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (2e41e4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2e41e8 ) │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2e41ec ) │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #80] @ (2e41f0 ) │ │ │ │ ldr r2, [pc, #80] @ (2e41f4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2e41f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, sp, #272 @ 0x110 │ │ │ │ + add r3, sp, #368 @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, r6] │ │ │ │ + str r6, [r6, r6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - bcc.n 2e427c │ │ │ │ + bcc.n 2e42ac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2e4248 │ │ │ │ + bcc.n 2e4278 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ stcl 0, cr0, [r6], {97} @ 0x61 │ │ │ │ stc2l 15, cr15, [pc, #1020] @ 2e45f4 │ │ │ │ b.n 2e3f08 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -209937,27 +209934,27 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #15 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e4260 │ │ │ │ str.w r5, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e4260 │ │ │ │ ldrb.w r2, [r4, #168] @ 0xa8 │ │ │ │ cmp r2, r5 │ │ │ │ beq.n 2e4260 │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #4 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ strb.w r3, [r4, #168] @ 0xa8 │ │ │ │ b.n 2e4260 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ orr.w r2, r5, #192 @ 0xc0 │ │ │ │ mov r6, r2 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -209968,23 +209965,23 @@ │ │ │ │ beq.n 2e430a │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r5, r5, #5, #1 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldrb.w r2, [sp, #15] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [sp, #15] │ │ │ │ add.w r2, sp, #15 │ │ │ │ movs r1, #6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ strb.w r6, [r4, #171] @ 0xab │ │ │ │ b.n 2e4260 │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ and.w r3, r3, #47 @ 0x2f │ │ │ │ cmp r3, #4 │ │ │ │ itt eq │ │ │ │ addeq r2, sp, #20 │ │ │ │ @@ -210003,15 +210000,15 @@ │ │ │ │ bpl.n 2e4248 │ │ │ │ ldr r1, [pc, #52] @ (2e437c ) │ │ │ │ ldr r0, [pc, #56] @ (2e4380 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e4248 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r7, #112] @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -210022,17 +210019,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r5, #108] @ 0x6c │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #48] @ (2e43a8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r2, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #232 @ 0xe8 │ │ │ │ + movs r2, #0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #312] @ (2e44d0 ) │ │ │ │ @@ -210079,15 +210076,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #3 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr r2, [pc, #204] @ (2e44dc ) │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #169] @ 0xa9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e43d8 │ │ │ │ @@ -210102,21 +210099,21 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e43d8 │ │ │ │ ldr r1, [pc, #184] @ (2e44ec ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #184] @ (2e44f0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2e43d8 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #7 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr.w r1, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r2, [sp, #3] │ │ │ │ and.w r3, r2, #254 @ 0xfe │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ cbz r1, 2e446c │ │ │ │ orr.w r3, r2, #1 │ │ │ │ strb.w r3, [sp, #3] │ │ │ │ @@ -210134,24 +210131,24 @@ │ │ │ │ moveq r1, #8 │ │ │ │ bne.n 2e43ce │ │ │ │ add.w r0, r5, #180 @ 0xb4 │ │ │ │ add.w r3, sp, #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ cbz r0, 2e44aa │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r5, #216] @ 0xd8 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ b.n 2e43d0 │ │ │ │ add.w r2, sp, #3 │ │ │ │ movs r1, #5 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldrb.w r3, [sp, #3] │ │ │ │ strb.w r3, [r5, #171] @ 0xab │ │ │ │ b.n 2e43d0 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ b.n 2e4490 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @@ -210165,17 +210162,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #248 @ 0xf8 │ │ │ │ + movs r1, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #54 @ 0x36 │ │ │ │ + movs r1, #78 @ 0x4e │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2e45cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -210184,15 +210181,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e45d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ bl 2c6378 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -210252,31 +210249,31 @@ │ │ │ │ bl 2c4200 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c4200 │ │ │ │ nop │ │ │ │ - add r7, pc, #688 @ (adr r7, 2e4880 ) │ │ │ │ + add r7, pc, #784 @ (adr r7, 2e48e0 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r1, #6 │ │ │ │ + subs r2, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + subs r6, r1, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #86 @ 0x56 │ │ │ │ + movs r0, #110 @ 0x6e │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r0, #84 @ 0x54 │ │ │ │ + movs r0, #108 @ 0x6c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bcc.n 2e44f0 │ │ │ │ + bcc.n 2e4520 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2e46cc │ │ │ │ + bcc.n 2e44fc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r0, #28 │ │ │ │ + movs r0, #52 @ 0x34 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r2, #2 │ │ │ │ + asrs r2, r5, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr.w ip, [pc, #76] @ 2e4640 │ │ │ │ ldr r0, [pc, #76] @ (2e4644 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ mov lr, r1 │ │ │ │ ldr.w r1, [ip, r0] │ │ │ │ @@ -210301,26 +210298,26 @@ │ │ │ │ ldr r1, [pc, #36] @ (2e4650 ) │ │ │ │ uxtb r3, r2 │ │ │ │ ldr r0, [pc, #36] @ (2e4654 ) │ │ │ │ and.w r2, lr, #7 │ │ │ │ add r1, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ str r6, [r2, #52] @ 0x34 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #48] @ (2e467c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r1, #6 │ │ │ │ + subs r4, r4, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r2, r7, #3 │ │ │ │ + subs r2, r2, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #64] @ (2e46a8 ) │ │ │ │ ldr r3, [pc, #64] @ (2e46ac ) │ │ │ │ @@ -210346,27 +210343,27 @@ │ │ │ │ bpl.n 2e4672 │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldr r0, [pc, #28] @ (2e46b8 ) │ │ │ │ ldr r1, [pc, #32] @ (2e46bc ) │ │ │ │ movs r3, #255 @ 0xff │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e4672 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r5, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r4, #4 │ │ │ │ + subs r0, r7, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #164] @ (2e4778 ) │ │ │ │ @@ -210406,15 +210403,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e470a │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e470a │ │ │ │ ldr r3, [pc, #68] @ (2e478c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -210429,15 +210426,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2e4794 ) │ │ │ │ ldr r1, [pc, #48] @ (2e4798 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e46fe │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r4, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ @@ -210446,17 +210443,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r7, #32] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #48] @ (2e47c0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + adds r4, r4, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r0, r3, #1 │ │ │ │ + subs r0, r6, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #168] @ (2e4858 ) │ │ │ │ @@ -210497,15 +210494,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #11 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e47ea │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e47ea │ │ │ │ ldr r3, [pc, #68] @ (2e486c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -210520,15 +210517,15 @@ │ │ │ │ uxth.w ip, r1 │ │ │ │ ldr r0, [pc, #48] @ (2e4874 ) │ │ │ │ ldr r1, [pc, #48] @ (2e4878 ) │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ mov r2, ip │ │ │ │ add r1, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e47de │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r6, [r2, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ str r2, [r1, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ @@ -210537,17 +210534,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r3, #20] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r5, [pc, #48] @ (2e48a0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #176] @ (2e493c ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ @@ -210592,15 +210589,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2e48b8 │ │ │ │ ldr r1, [pc, #96] @ (2e494c ) │ │ │ │ ldr r0, [pc, #96] @ (2e4950 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 2e48b8 │ │ │ │ ldrsb.w r1, [r0, #170] @ 0xaa │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb.w r3, [r0, #170] @ 0xaa │ │ │ │ @@ -210612,29 +210609,29 @@ │ │ │ │ ite mi │ │ │ │ bicmi.w r1, r3, #64 @ 0x40 │ │ │ │ ornpl r1, r3, #63 @ 0x3f │ │ │ │ strb.w r1, [r0, #170] @ 0xaa │ │ │ │ ldr.w r0, [r0, #172] @ 0xac │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 2e48b0 │ │ │ │ nop │ │ │ │ str r0, [r7, #8] │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 2e492c │ │ │ │ + ble.n 2e495c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, r7, #1 │ │ │ │ + adds r6, r2, #2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r1, #32 │ │ │ │ @@ -210692,15 +210689,15 @@ │ │ │ │ lsls r6, r5, #29 │ │ │ │ bmi.n 2e4a44 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ strb.w r3, [r4, #170] @ 0xaa │ │ │ │ cbnz r1, 2e4a7a │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ orr.w r3, r5, #192 @ 0xc0 │ │ │ │ strb.w r3, [r4, #171] @ 0xab │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -210710,35 +210707,35 @@ │ │ │ │ ldrd r0, r3, [r4, #172] @ 0xac │ │ │ │ movs r1, #1 │ │ │ │ strb.w r5, [r4, #168] @ 0xa8 │ │ │ │ cbnz r3, 2e4a3a │ │ │ │ mov r1, r2 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ lsls r0, r5, #28 │ │ │ │ bpl.n 2e4a6e │ │ │ │ ldrb.w r3, [r4, #171] @ 0xab │ │ │ │ lsls r1, r5, #31 │ │ │ │ bpl.n 2e4aae │ │ │ │ ldrb.w r2, [r4, #170] @ 0xaa │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #170] @ 0xaa │ │ │ │ lsls r2, r3, #31 │ │ │ │ bmi.n 2e4a6e │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #168 @ 0xa8 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 688208 │ │ │ │ + bl 688218 │ │ │ │ ldr.w r1, [r4, #176] @ 0xb0 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2e4a0c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 2e4a10 │ │ │ │ ldr r3, [pc, #68] @ (2e4ac8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e49e2 │ │ │ │ ldr r3, [pc, #60] @ (2e4acc ) │ │ │ │ @@ -210748,15 +210745,15 @@ │ │ │ │ bpl.n 2e49e2 │ │ │ │ ldr r1, [pc, #52] @ (2e4ad0 ) │ │ │ │ uxtb r3, r5 │ │ │ │ ldr r0, [pc, #52] @ (2e4ad4 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e49e2 │ │ │ │ lsls r3, r3, #27 │ │ │ │ bpl.n 2e4a6e │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ @@ -210766,17 +210763,17 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #48] @ (2e4afc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 2e4b4c │ │ │ │ + blt.n 2e4b7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, r2, r2 │ │ │ │ + subs r0, r5, r2 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r0, #224] @ 0xe0 │ │ │ │ rsb ip, r3, #8 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ @@ -210841,15 +210838,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr r6, [sp, #0] │ │ │ │ cbz r0, 2e4bb4 │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r4, #216] @ 0xd8 │ │ │ │ ldr r3, [pc, #64] @ (2e4bf8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -210867,15 +210864,15 @@ │ │ │ │ bpl.n 2e4b78 │ │ │ │ ldr r1, [pc, #48] @ (2e4c04 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2e4c08 ) │ │ │ │ uxtb r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e4b78 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrsh r4, [r0, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r6, r7] │ │ │ │ @@ -210884,17 +210881,17 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r5, r7 │ │ │ │ + subs r2, r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r4, r2, r6 │ │ │ │ + adds r4, r5, r6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ movs r2, #2 │ │ │ │ @@ -210935,15 +210932,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r7, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #180 @ 0xb4 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldrh.w r3, [sp, #2] │ │ │ │ mov r6, r3 │ │ │ │ cbz r0, 2e4c98 │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ ldr r2, [pc, #64] @ (2e4cdc ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -210962,15 +210959,15 @@ │ │ │ │ bpl.n 2e4c58 │ │ │ │ ldr r1, [pc, #48] @ (2e4ce8 ) │ │ │ │ uxth r2, r7 │ │ │ │ ldr r0, [pc, #48] @ (2e4cec ) │ │ │ │ uxtb r3, r3 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e4c58 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrb r6, [r3, r4] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r0, r4] │ │ │ │ @@ -210979,17 +210976,17 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r0, r4 │ │ │ │ + adds r6, r3, r4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r0, r6, r2 │ │ │ │ + adds r0, r1, r3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e4cf0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -211006,15 +211003,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2e4d84 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ adds r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 688738 │ │ │ │ + bl 688748 │ │ │ │ ldr r0, [pc, #92] @ (2e4d88 ) │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r4 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ add r0, pc │ │ │ │ bl 2f7754 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ @@ -211049,15 +211046,15 @@ │ │ │ │ ldrb r6, [r6, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r3, [pc, #80] @ (2e4dd8 ) │ │ │ │ movs r0, r0 │ │ │ │ bl 4f2d8a │ │ │ │ b.n 2e4fdc │ │ │ │ lsls r1, r4, #1 │ │ │ │ - asrs r0, r7, #28 │ │ │ │ + asrs r0, r2, #29 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrb.w r3, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 2e4dba │ │ │ │ ldr.w r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.n 2e4db4 │ │ │ │ @@ -211104,34 +211101,34 @@ │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ mvns r0, r0 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #220] @ 0xdc │ │ │ │ - b.w 72e33c │ │ │ │ + b.w 72e34c │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #200 @ 0xc8 │ │ │ │ - bl 71da70 │ │ │ │ + bl 71da80 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ - bl 71da70 │ │ │ │ + bl 71da80 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -211144,15 +211141,15 @@ │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ tst.w r0, #30 │ │ │ │ beq.n 2e4e98 │ │ │ │ orr.w r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ push {r4} │ │ │ │ lsls r0, r1, #31 │ │ │ │ bmi.n 2e4eac │ │ │ │ lsls r4, r1, #30 │ │ │ │ bpl.n 2e4ee6 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cbz r0, 2e4ee6 │ │ │ │ @@ -211161,15 +211158,15 @@ │ │ │ │ ldr.w r0, [r3, #224] @ 0xe0 │ │ │ │ cbz r0, 2e4ec4 │ │ │ │ orr.w r2, r2, #12 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ movs r1, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ pop {r4} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldrb.w r0, [r3, #105] @ 0x69 │ │ │ │ lsls r4, r0, #31 │ │ │ │ bpl.n 2e4e9e │ │ │ │ ldrb.w r0, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #31 │ │ │ │ bpl.n 2e4ee0 │ │ │ │ ldrb.w r0, [r3, #216] @ 0xd8 │ │ │ │ @@ -211184,15 +211181,15 @@ │ │ │ │ lsls r1, r1, #28 │ │ │ │ bne.n 2e4eb6 │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strb.w r2, [r3, #102] @ 0x66 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ movs r1, #0 │ │ │ │ pop {r4} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #128] @ (2e4f98 ) │ │ │ │ @@ -211204,15 +211201,15 @@ │ │ │ │ ldr r3, [pc, #120] @ (2e4f9c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ ldrb.w r1, [r5, #104] @ 0x68 │ │ │ │ bic.w r3, r3, #6 │ │ │ │ str r3, [sp, #8] │ │ │ │ tst.w r1, #2 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ @@ -211221,15 +211218,15 @@ │ │ │ │ strne r3, [sp, #8] │ │ │ │ lsls r3, r1, #31 │ │ │ │ mov.w r1, #13 │ │ │ │ ittt mi │ │ │ │ ldrmi r3, [sp, #8] │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strmi r3, [sp, #8] │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr r2, [pc, #52] @ (2e4fa0 ) │ │ │ │ ldr r3, [pc, #44] @ (2e4f9c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -211295,31 +211292,31 @@ │ │ │ │ vcvt.f32.u32 s14, s14 │ │ │ │ vdiv.f32 s13, s14, s15 │ │ │ │ vdiv.f32 s14, s12, s13 │ │ │ │ vcvt.s32.f32 s15, s13 │ │ │ │ vmov r0, s13 │ │ │ │ vstr s15, [sp, #16] │ │ │ │ vstr s14, [sp, #20] │ │ │ │ - bl 747b18 │ │ │ │ + bl 747b28 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ mov fp, r1 │ │ │ │ vldr s14, [sp, #20] │ │ │ │ vmov s15, r9 │ │ │ │ strd r3, r6, [sp, #24] │ │ │ │ strd r4, r8, [sp, #32] │ │ │ │ vcvt.f32.s32 s15, s15 │ │ │ │ vmul.f32 s15, s15, s14 │ │ │ │ vmov r0, s15 │ │ │ │ - bl 747b18 │ │ │ │ + bl 747b28 │ │ │ │ add r2, sp, #24 │ │ │ │ strd r0, r1, [r5, #232] @ 0xe8 │ │ │ │ add.w r0, r5, #120 @ 0x78 │ │ │ │ movs r1, #1 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldr r3, [pc, #128] @ (2e50f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e50b2 │ │ │ │ ldr r2, [pc, #124] @ (2e50f8 ) │ │ │ │ ldr r3, [pc, #108] @ (2e50ec ) │ │ │ │ add r2, pc │ │ │ │ @@ -211354,15 +211351,15 @@ │ │ │ │ bpl.n 2e507a │ │ │ │ ldr r0, [pc, #60] @ (2e5104 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r6, r4, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e507a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ ldr r6, [pc, #440] @ (2e529c ) │ │ │ │ strh r1, [r1, #18] │ │ │ │ ldr r0, [pc, #556] @ (2e5314 ) │ │ │ │ ldr r0, [r2, r6] │ │ │ │ @@ -211375,15 +211372,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r1, r3] │ │ │ │ lsls r0, r6, #1 │ │ │ │ adds r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r5, #21 │ │ │ │ + asrs r0, r0, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #236] @ (2e5204 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -211393,19 +211390,19 @@ │ │ │ │ ldr.w r0, [r0, #244] @ 0xf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov.w r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ adds r0, #95 @ 0x5f │ │ │ │ itt eq │ │ │ │ moveq.w r3, #4294967295 @ 0xffffffff │ │ │ │ streq.w r3, [r4, #240] @ 0xf0 │ │ │ │ beq.n 2e51a8 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldrb.w r1, [r4, #106] @ 0x6a │ │ │ │ @@ -211460,30 +211457,30 @@ │ │ │ │ moveq r3, r2 │ │ │ │ b.n 2e5198 │ │ │ │ ldr.w r3, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #38528 @ 0x9680 │ │ │ │ movt r4, #152 @ 0x98 │ │ │ │ mov r5, r3 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r0, r4 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ b.n 2e51a8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r6, [r5, r0] │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r4, r6] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e5218 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ble.n 2e5140 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -211504,31 +211501,31 @@ │ │ │ │ movt r3, #2048 @ 0x800 │ │ │ │ strb.w r5, [r4, #98] @ 0x62 │ │ │ │ str.w r3, [r4, #101] @ 0x65 │ │ │ │ strb.w r5, [r4, #107] @ 0x6b │ │ │ │ str.w r5, [r4, #160] @ 0xa0 │ │ │ │ str.w r5, [r4, #240] @ 0xf0 │ │ │ │ str.w r5, [r4, #224] @ 0xe0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 71d6d8 │ │ │ │ + bl 71d6e8 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d6d8 │ │ │ │ + bl 71d6e8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r5 │ │ │ │ strd r2, r3, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ mov r0, r4 │ │ │ │ bl 2e5108 │ │ │ │ ldrb.w r3, [r4, #106] @ 0x6a │ │ │ │ bic.w r3, r3, #15 │ │ │ │ strb.w r3, [r4, #106] @ 0x6a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -211557,21 +211554,21 @@ │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr r3, [pc, #148] @ (2e539c ) │ │ │ │ ldr r2, [pc, #152] @ (2e53a0 ) │ │ │ │ ldr r1, [pc, #152] @ (2e53a4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4fa4 │ │ │ │ movs r1, #2 │ │ │ │ add.w r2, r4, #152 @ 0x98 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ ldrb.w r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ ubfx r3, r3, #3, #1 │ │ │ │ str.w r3, [r4, #240] @ 0xf0 │ │ │ │ bl 2e5108 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -211591,15 +211588,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 2598ec │ │ │ │ ldr r2, [pc, #60] @ (2e53a8 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 688b90 │ │ │ │ + bl 688ba0 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -211625,34 +211622,34 @@ │ │ │ │ ldr r2, [pc, #56] @ (2e53fc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (2e5400 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #44] @ (2e5404 ) │ │ │ │ ldr r3, [pc, #48] @ (2e5408 ) │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r1, [pc, #44] @ (2e540c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r2, #3 │ │ │ │ strb.w ip, [r0, #66] @ 0x42 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ - ldr r1, [sp, #360] @ 0x168 │ │ │ │ + b.w 5cd844 │ │ │ │ + ldr r1, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cmp r2, #44 @ 0x2c │ │ │ │ + cmp r2, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #78 @ 0x4e │ │ │ │ + subs r7, #102 @ 0x66 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r3, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ bvs.n 2e5340 │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -211700,29 +211697,29 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r2, r0, #184 @ 0xb8 │ │ │ │ strb.w r1, [r0, #98] @ 0x62 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 71da7c │ │ │ │ + bl 71da8c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cbz r0, 2e54b2 │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ orr.w r2, r2, #2 │ │ │ │ orr.w r2, r2, #17 │ │ │ │ mov r0, r3 │ │ │ │ strb.w r2, [r3, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 2e4e6c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 71d724 │ │ │ │ + bl 71d734 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w r2, [r3, #105] @ 0x69 │ │ │ │ b.n 2e54a0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -211732,40 +211729,40 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #164] @ (2e5580 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r5, #0 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #140] @ (2e5584 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r6, [r4, #244] @ 0xf4 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #112] @ (2e5588 ) │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r0, [pc, #96] @ (2e558c ) │ │ │ │ mov r1, r4 │ │ │ │ str.w r6, [r4, #220] @ 0xdc │ │ │ │ add r0, pc │ │ │ │ bl 2f7754 │ │ │ │ movs r2, #1 │ │ │ │ ldr r0, [pc, #84] @ (2e5590 ) │ │ │ │ @@ -211775,30 +211772,30 @@ │ │ │ │ ldr r2, [pc, #80] @ (2e5598 ) │ │ │ │ ldr r1, [pc, #84] @ (2e559c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ strd r0, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 71d6e4 │ │ │ │ + bl 71d6f4 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ movs r1, #16 │ │ │ │ - bl 71d6e4 │ │ │ │ + bl 71d6f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 2e521c │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r2, #7 │ │ │ │ + asrs r2, r5, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r2, r6, #18 │ │ │ │ + asrs r2, r1, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stc2 15, cr15, [fp], {255} @ 0xff │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r7], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ vmaxnm.f16 , , │ │ │ │ lsls r7, r2, #3 │ │ │ │ @@ -211814,46 +211811,46 @@ │ │ │ │ movs r3, #85 @ 0x55 │ │ │ │ ldr r1, [pc, #100] @ (2e561c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 688ad4 │ │ │ │ + bl 688ae4 │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ cbz r0, 2e55e2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ cbz r0, 2e55f4 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ - bl 71d71c │ │ │ │ + bl 71d72c │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d71c │ │ │ │ + bl 71d72c │ │ │ │ ldr r0, [pc, #24] @ (2e5620 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2f7880 │ │ │ │ - str r7, [sp, #416] @ 0x1a0 │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r6, #3 │ │ │ │ + asrs r6, r1, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r6, r2, #15 │ │ │ │ + asrs r6, r5, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb.w r3, [r0, #168] @ 0xa8 │ │ │ │ @@ -211873,42 +211870,42 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt.n 2e56ac │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r7, [r4, #220] @ 0xdc │ │ │ │ orrs r3, r0 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr.w r5, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r2, [r4, #236] @ 0xec │ │ │ │ mov r6, r0 │ │ │ │ adds r5, r5, r5 │ │ │ │ mov r0, r7 │ │ │ │ adcs r2, r2 │ │ │ │ adds r5, r5, r5 │ │ │ │ adc.w r3, r2, r2 │ │ │ │ adds r2, r5, r6 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2e4e6c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq.n 2e565e │ │ │ │ mov r0, r7 │ │ │ │ ldrb.w r8, [r5, #1]! │ │ │ │ - bl 71da7c │ │ │ │ + bl 71da8c │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e569c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71d724 │ │ │ │ + bl 71d734 │ │ │ │ b.n 2e56a8 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ lsls r2, r3, #31 │ │ │ │ itt mi │ │ │ │ orrmi.w r3, r3, #2 │ │ │ │ strbmi.w r3, [r4, #105] @ 0x69 │ │ │ │ @@ -211957,15 +211954,15 @@ │ │ │ │ beq.n 2e57f0 │ │ │ │ ldrb.w r3, [r4, #104] @ 0x68 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e571e │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ - bl 6881f0 │ │ │ │ + bl 688200 │ │ │ │ cbz r0, 2e577c │ │ │ │ adds r0, #1 │ │ │ │ bne.n 2e5724 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #11 │ │ │ │ bne.n 2e5724 │ │ │ │ @@ -211976,33 +211973,33 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e5838 │ │ │ │ ldr r2, [pc, #232] @ (2e5878 ) │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ - bl 688b90 │ │ │ │ + bl 688ba0 │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e5724 │ │ │ │ ldr.w r3, [r4, #160] @ 0xa0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71da70 │ │ │ │ + bl 71da80 │ │ │ │ cbnz r0, 2e5824 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d830 │ │ │ │ + bl 71d840 │ │ │ │ ldr.w r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strb.w r0, [r4, #100] @ 0x64 │ │ │ │ cbnz r2, 2e57e6 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ b.n 2e574c │ │ │ │ lsls r5, r3, #26 │ │ │ │ @@ -212012,15 +212009,15 @@ │ │ │ │ bne.n 2e5756 │ │ │ │ movs r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 2e4e6c │ │ │ │ b.n 2e5756 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, r1, [r4, #176] @ 0xb0 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -212063,37 +212060,37 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r3, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #976] @ 0x3d0 │ │ │ │ + str r5, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r4, #27 │ │ │ │ + lsrs r6, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #888] @ 0x378 │ │ │ │ + str r4, [sp, #984] @ 0x3d8 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r1, #26 │ │ │ │ + lsrs r0, r4, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r6, #27 │ │ │ │ + lsrs r0, r1, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r6, #25 │ │ │ │ + lsrs r4, r1, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r4, #26 │ │ │ │ + lsrs r0, r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r4, [sp, #728] @ 0x2d8 │ │ │ │ + str r4, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r4, #25 │ │ │ │ + lsrs r0, r7, #25 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r6, #25 │ │ │ │ + lsrs r0, r1, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ @@ -212138,15 +212135,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e59d8 │ │ │ │ ldr r2, [pc, #188] @ (2e59f0 ) │ │ │ │ add.w r0, r3, #120 @ 0x78 │ │ │ │ movs r1, #20 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 688b90 │ │ │ │ + bl 688ba0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r3, #164] @ 0xa4 │ │ │ │ ldrb.w r2, [r3, #109] @ 0x6d │ │ │ │ ldrb.w r0, [r3, #103] @ 0x67 │ │ │ │ ldrb.w r1, [r3, #102] @ 0x66 │ │ │ │ strb.w r2, [r3, #108] @ 0x6c │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -212175,52 +212172,52 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2e5946 │ │ │ │ ldr r0, [pc, #76] @ (2e59f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2e59d2 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e5986 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ itt eq │ │ │ │ moveq r2, #14 │ │ │ │ strbeq.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e5986 │ │ │ │ movs r2, #8 │ │ │ │ strb.w r2, [r3, #216] @ 0xd8 │ │ │ │ b.n 2e5986 │ │ │ │ ldr r0, [pc, #44] @ (2e59f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2e598e │ │ │ │ ldr r3, [pc, #32] @ (2e59fc ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #32] @ (2e5a00 ) │ │ │ │ ldr r0, [pc, #32] @ (2e5a04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ vminnm.f32 , , │ │ │ │ - lsrs r6, r4, #23 │ │ │ │ + lsrs r6, r7, #23 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r0, #22 │ │ │ │ + lsrs r0, r3, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r3, [sp, #248] @ 0xf8 │ │ │ │ + str r3, [sp, #344] @ 0x158 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r0, r5, #19 │ │ │ │ + lsrs r0, r0, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -212370,15 +212367,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ cmp r5, r3 │ │ │ │ beq.w 2e5a88 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r1, #2 │ │ │ │ add.w r0, r4, #120 @ 0x78 │ │ │ │ str.w r5, [r4, #152] @ 0x98 │ │ │ │ - bl 688384 │ │ │ │ + bl 688394 │ │ │ │ b.n 2e5a88 │ │ │ │ ldrb.w r1, [r4, #104] @ 0x68 │ │ │ │ and.w r2, r2, #31 │ │ │ │ lsls r3, r5, #27 │ │ │ │ strb.w r2, [r4, #104] @ 0x68 │ │ │ │ bmi.w 2e5a88 │ │ │ │ ldr.w r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -212389,15 +212386,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2e5a88 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e4f04 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #244] @ 0xf4 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r2, [pc, #520] @ (2e5e08 ) │ │ │ │ ldr r3, [pc, #492] @ (2e5df0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -212406,25 +212403,25 @@ │ │ │ │ ldr.w r2, [r4, #232] @ 0xe8 │ │ │ │ ldr.w r3, [r4, #236] @ 0xec │ │ │ │ adds r2, r0, r2 │ │ │ │ mov r0, r5 │ │ │ │ adc.w r3, r3, r1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r0, [r4, #220] @ 0xdc │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #184 @ 0xb8 │ │ │ │ str.w r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 71d6d8 │ │ │ │ + bl 71d6e8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e5b32 │ │ │ │ ldrsb.w r3, [r4, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 2e5d30 │ │ │ │ ldrb.w r3, [r4, #108] @ 0x6c │ │ │ │ strb.w r2, [r4, #99] @ 0x63 │ │ │ │ @@ -212463,15 +212460,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 2e5a62 │ │ │ │ ldr r0, [pc, #332] @ (2e5e18 ) │ │ │ │ strd r1, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 2e5a62 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 2e5af2 │ │ │ │ lsls r5, r3, #28 │ │ │ │ beq.w 2e5a88 │ │ │ │ @@ -212494,15 +212491,15 @@ │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ movs r1, #1 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ strb.w r3, [r4, #105] @ 0x69 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 71d6d8 │ │ │ │ + bl 71d6e8 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 2e5b38 │ │ │ │ ldrh.w r2, [r4, #96] @ 0x60 │ │ │ │ eor.w r3, r2, r5 │ │ │ │ uxtb r3, r3 │ │ │ │ eors r3, r2 │ │ │ │ ldr r2, [pc, #220] @ (2e5e1c ) │ │ │ │ @@ -212531,36 +212528,36 @@ │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ beq.n 2e5d56 │ │ │ │ b.n 2e5b10 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71da7c │ │ │ │ + bl 71da8c │ │ │ │ cbnz r0, 2e5dca │ │ │ │ ldrb.w r1, [r4, #99] @ 0x63 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d724 │ │ │ │ + bl 71d734 │ │ │ │ b.n 2e5c6c │ │ │ │ ldr.w r0, [r4, #244] @ 0xf4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str.w r2, [r4, #240] @ 0xf0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 2e5afc │ │ │ │ b.n 2e5aee │ │ │ │ movs r3, #8 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e5b74 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #216] @ 0xd8 │ │ │ │ b.n 2e5b74 │ │ │ │ add.w r0, r4, #200 @ 0xc8 │ │ │ │ - bl 71d830 │ │ │ │ + bl 71d840 │ │ │ │ b.n 2e5d94 │ │ │ │ ldr r3, [pc, #76] @ (2e5e24 ) │ │ │ │ movw r2, #337 @ 0x151 │ │ │ │ ldr r1, [pc, #76] @ (2e5e28 ) │ │ │ │ ldr r0, [pc, #76] @ (2e5e2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -212586,25 +212583,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r4, [pc, #752] @ (2e6100 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r2, #12 │ │ │ │ + lsrs r6, r5, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r4, [pc, #32] @ (2e5e40 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r3, [pc, #848] @ (2e6174 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r2, [r0, #58] @ 0x3a │ │ │ │ + ldrh r2, [r3, #58] @ 0x3a │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r4, r5, #3 │ │ │ │ + lsrs r4, r0, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -212650,15 +212647,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e5ed2 │ │ │ │ ldr r0, [pc, #416] @ (2e6048 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e5ed2 │ │ │ │ ldrsb.w r3, [r0, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ itet lt │ │ │ │ ldrhlt.w r7, [r0, #96] @ 0x60 │ │ │ │ ldrbge.w r7, [r0, #101] @ 0x65 │ │ │ │ lsrlt r7, r7, #8 │ │ │ │ @@ -212727,15 +212724,15 @@ │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ mov r0, r6 │ │ │ │ bl 2e4e6c │ │ │ │ ldrb.w r3, [r6, #104] @ 0x68 │ │ │ │ lsls r0, r3, #27 │ │ │ │ bmi.n 2e5ec8 │ │ │ │ add.w r0, r6, #120 @ 0x78 │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b8 │ │ │ │ b.n 2e5ec8 │ │ │ │ ldr.w r3, [r0, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 2e5fb0 │ │ │ │ ldrb.w r7, [r6, #106] @ 0x6a │ │ │ │ lsls r2, r7, #28 │ │ │ │ beq.w 2e5e8a │ │ │ │ @@ -212745,46 +212742,46 @@ │ │ │ │ mov r8, r7 │ │ │ │ bl 2e4e6c │ │ │ │ b.n 2e5ec8 │ │ │ │ bl 2e5108 │ │ │ │ b.n 2e5f94 │ │ │ │ add.w r7, r6, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71da70 │ │ │ │ + bl 71da80 │ │ │ │ cbz r0, 2e5fe2 │ │ │ │ mov.w r8, #0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r3, [r6, #196] @ 0xc4 │ │ │ │ cbnz r3, 2e5fee │ │ │ │ ldrb.w r3, [r6, #105] @ 0x69 │ │ │ │ bic.w r3, r3, #17 │ │ │ │ strb.w r3, [r6, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r6, #224] @ 0xe0 │ │ │ │ b.n 2e5f74 │ │ │ │ mov r0, r7 │ │ │ │ - bl 71d830 │ │ │ │ + bl 71d840 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b.n 2e5fc8 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr.w r2, [r6, #232] @ 0xe8 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [r6, #236] @ 0xec │ │ │ │ adds r2, r2, r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w ip, r3, r3 │ │ │ │ adds r2, r2, r2 │ │ │ │ adc.w ip, ip, ip │ │ │ │ adds.w r2, r2, lr │ │ │ │ adc.w r3, ip, r1 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ b.n 2e5fda │ │ │ │ ldr r3, [pc, #40] @ (2e604c ) │ │ │ │ mov.w r2, #474 @ 0x1da │ │ │ │ ldr r1, [pc, #40] @ (2e6050 ) │ │ │ │ ldr r0, [pc, #40] @ (2e6054 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -212796,25 +212793,25 @@ │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r4, #5 │ │ │ │ + lsrs r4, r7, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r4, #26 │ │ │ │ + lsls r0, r7, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r3, #30 │ │ │ │ + lsls r4, r6, #30 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e6060 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bne.n 2e6000 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ @@ -212824,26 +212821,26 @@ │ │ │ │ ldr r1, [pc, #280] @ (2e6198 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #268] @ (2e619c ) │ │ │ │ adds r4, #12 │ │ │ │ ldr r1, [pc, #268] @ (2e61a0 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ ldr r5, [pc, #256] @ (2e61a4 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ adds r1, r3, #1 │ │ │ │ bne.n 2e60b8 │ │ │ │ ldr r3, [pc, #244] @ (2e61a8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -212882,22 +212879,22 @@ │ │ │ │ str.w r0, [r4, #236] @ 0xec │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r9 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ ldr r1, [r4, #108] @ 0x6c │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #3 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6ac │ │ │ │ ldr r2, [pc, #160] @ (2e61c4 ) │ │ │ │ vldr d7, [pc, #96] @ 2e6188 │ │ │ │ add.w r0, r4, #368 @ 0x170 │ │ │ │ ldr r1, [pc, #152] @ (2e61c8 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ add r1, pc │ │ │ │ @@ -212919,60 +212916,60 @@ │ │ │ │ ldr r1, [pc, #116] @ (2e61d4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #40] @ 0x28 │ │ │ │ + ldrh r2, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r3} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r3, r4, r7} │ │ │ │ + stmia r5!, {r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r6, #3 │ │ │ │ + lsrs r6, r1, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #656] @ (2e6438 ) │ │ │ │ lsls r0, r6, #1 │ │ │ │ vqadd.s16 q0, q3, │ │ │ │ - ldrh r0, [r2, #38] @ 0x26 │ │ │ │ + ldrh r0, [r5, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r7, #36] @ 0x24 │ │ │ │ + ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r0, r3, #1 │ │ │ │ mcr 0, 7, r0, cr0, cr15, {3} │ │ │ │ - ldrh r6, [r3, #36] @ 0x24 │ │ │ │ + ldrh r6, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r2, r6, #3 │ │ │ │ + adds r2, r1, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r2, #22 │ │ │ │ + adds r2, #46 @ 0x2e │ │ │ │ lsls r6, r1, #1 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #1 │ │ │ │ + lsrs r2, r7, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r0, [r7, #32] │ │ │ │ + ldrh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r7, #32 │ │ │ │ + lsrs r2, r2, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r2, r2, #32 │ │ │ │ + lsrs r2, r5, #32 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (2e6254 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -212981,60 +212978,60 @@ │ │ │ │ ldr r1, [pc, #108] @ (2e625c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (2e6260 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (2e6264 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #80] @ (2e6268 ) │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #80] @ (2e626c ) │ │ │ │ ldr r2, [pc, #80] @ (2e6270 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #80] @ (2e6274 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc │ │ │ │ str r2, [r5, #72] @ 0x48 │ │ │ │ movs r2, #3 │ │ │ │ str r4, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r5, #28] │ │ │ │ + ldrh r0, [r0, #30] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + adds r6, r2, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #34 @ 0x22 │ │ │ │ + adds r1, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - uxtb r6, r1 │ │ │ │ + uxtb r6, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - uxth r2, r6 │ │ │ │ + uxtb r2, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ beq.n 2e627c │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ ldmia r7!, {r1} │ │ │ │ @@ -213050,47 +213047,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2e62e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #64] @ (2e62e4 ) │ │ │ │ add.w r5, r0, #120 @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #44] @ (2e62e8 ) │ │ │ │ ldr r1, [pc, #44] @ (2e62ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd9a8 │ │ │ │ - ldrh r0, [r1, #24] │ │ │ │ + b.w 5cd9b8 │ │ │ │ + ldrh r0, [r4, #24] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r4, #27 │ │ │ │ + lsls r2, r7, #27 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r6, #27 │ │ │ │ + lsls r6, r1, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r5, #27 │ │ │ │ + lsls r0, r0, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r1, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #88 @ 0x58 │ │ │ │ + adds r0, #112 @ 0x70 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #200] @ (2e63c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -213099,15 +213096,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (2e63d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ bl 2c6378 │ │ │ │ movs r3, #8 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldrh.w r2, [r5, #108] @ 0x6c │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -213167,31 +213164,31 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 2c4200 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2c4200 │ │ │ │ - ldrh r0, [r2, #20] │ │ │ │ + ldrh r0, [r5, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r0, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r0, #26 │ │ │ │ + lsls r2, r3, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r0, r0, #26 │ │ │ │ + lsls r0, r3, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r7, #25 │ │ │ │ + lsls r6, r2, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - push {r3, r7, lr} │ │ │ │ + push {r5, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r2, r4, r5, r6, lr} │ │ │ │ + push {r2, r3, r7, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r3, #8 │ │ │ │ + lsls r6, r6, #8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - @ instruction: 0xf2940046 │ │ │ │ + subw r0, ip, #70 @ 0x46 │ │ │ │ │ │ │ │ 002e63ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -213221,20 +213218,20 @@ │ │ │ │ ldr r2, [pc, #132] @ (2e64bc ) │ │ │ │ ldr r1, [pc, #136] @ (2e64c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov sl, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #124] @ (2e64c4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #116] @ (2e64c8 ) │ │ │ │ mov r2, fp │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2f7464 │ │ │ │ ldr r3, [pc, #108] @ (2e64cc ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -213270,39 +213267,39 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, r9 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrh r0, [r0, #12] │ │ │ │ + ldrh r0, [r3, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r2, r7, r6 │ │ │ │ + adds r2, r2, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, #222 @ 0xde │ │ │ │ + cmp r6, #246 @ 0xf6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldrb r0, [r2, #6] │ │ │ │ + ldrb r0, [r5, #6] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - str r5, [sp, #656] @ 0x290 │ │ │ │ + str r5, [sp, #752] @ 0x2f0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #8] │ │ │ │ + ldrh r2, [r4, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r5, #19 │ │ │ │ + lsls r0, r0, #20 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r1, #21 │ │ │ │ + lsls r4, r4, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrh r6, [r6, #6] │ │ │ │ + ldrh r6, [r1, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r2, #19 │ │ │ │ + lsls r4, r5, #19 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r0, #21 │ │ │ │ + lsls r4, r3, #21 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e64e8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -213314,29 +213311,29 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r4, [r5, #96] @ 0x60 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ str r4, [r1, #108] @ 0x6c │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 44dba4 │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r1, #18 │ │ │ │ + lsls r0, r4, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r6, r5, #17 │ │ │ │ + lsls r6, r0, #18 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 002e653c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -213347,31 +213344,31 @@ │ │ │ │ ldr r1, [pc, #44] @ (2e6584 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #12 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #368 @ 0x170 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 44dab8 │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r4, r3, #16 │ │ │ │ + lsls r4, r6, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r6, #16 │ │ │ │ + lsls r2, r1, #17 │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (2e6594 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ ldmia r5!, {r3, r4} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -213380,20 +213377,20 @@ │ │ │ │ ldr r2, [pc, #68] @ (2e65f4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (2e65f8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #56] @ (2e65fc ) │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (2e6600 ) │ │ │ │ ldr r2, [pc, #48] @ (2e6604 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -213402,19 +213399,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adds r0, r0, r1 │ │ │ │ + adds r0, r3, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #98 @ 0x62 │ │ │ │ + cmp r5, #122 @ 0x7a │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ ldmia r4, {r1, r4, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsls r5, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -213431,15 +213428,15 @@ │ │ │ │ adds r1, #16 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (2e6678 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r5, [pc, #76] @ (2e667c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #72] @ (2e6680 ) │ │ │ │ add r5, pc │ │ │ │ ldrb.w r3, [r0, #1168] @ 0x490 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ lsr.w r2, r6, r3 │ │ │ │ ldr r5, [r1, #0] │ │ │ │ @@ -213453,19 +213450,19 @@ │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - ldrh r6, [r1, #0] │ │ │ │ + ldrh r6, [r4, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r4, #15 │ │ │ │ + lsls r0, r7, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #15 │ │ │ │ + lsls r2, r2, #16 │ │ │ │ lsls r7, r0, #1 │ │ │ │ orrs r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -213481,15 +213478,15 @@ │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #88] @ (2e6704 ) │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #84] @ (2e6708 ) │ │ │ │ add r4, pc │ │ │ │ and.w r6, r6, #255 @ 0xff │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r4, [r3, #4] │ │ │ │ ldrb.w r3, [r0, #416] @ 0x1a0 │ │ │ │ @@ -213506,19 +213503,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ strd r1, r5, [sp, #36] @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ nop │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + strh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r0, #14 │ │ │ │ + lsls r6, r3, #14 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r4, #13 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r0, r3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -213531,47 +213528,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (2e6774 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #64] @ (2e6778 ) │ │ │ │ add.w r5, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r4, #28 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #44] @ (2e677c ) │ │ │ │ ldr r1, [pc, #44] @ (2e6780 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd9a8 │ │ │ │ - strh r0, [r1, #56] @ 0x38 │ │ │ │ + b.w 5cd9b8 │ │ │ │ + strh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r3, #11 │ │ │ │ + lsls r6, r6, #11 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r7, #11 │ │ │ │ + lsls r2, r2, #12 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r2, #9 │ │ │ │ + lsls r4, r5, #9 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r4, #26 │ │ │ │ + asrs r0, r7, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #196 @ 0xc4 │ │ │ │ + cmp r3, #220 @ 0xdc │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #196] @ (2e6858 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -213581,28 +213578,28 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #176] @ (2e6864 ) │ │ │ │ ldr r1, [pc, #180] @ (2e6868 ) │ │ │ │ add.w r3, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cbnz r0, 2e67e8 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -213634,154 +213631,154 @@ │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r7 │ │ │ │ bl 2f8304 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #868 @ 0x364 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8254 │ │ │ │ nop │ │ │ │ - strh r0, [r2, #52] @ 0x34 │ │ │ │ + strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r2, r5, #9 │ │ │ │ + lsls r2, r0, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r4, r0, #10 │ │ │ │ + lsls r4, r3, #10 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r4, r7, #24 │ │ │ │ + asrs r4, r2, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #96 @ 0x60 │ │ │ │ + cmp r3, #120 @ 0x78 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldmia r2, {r1, r2, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ - lsls r0, r0, #6 │ │ │ │ + lsls r0, r3, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - orn r0, ip, #70 @ 0x46 │ │ │ │ - eor.w r0, r0, #70 @ 0x46 │ │ │ │ + eor.w r0, r4, #70 @ 0x46 │ │ │ │ + eors.w r0, r8, #70 @ 0x46 │ │ │ │ │ │ │ │ 002e687c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #304] @ (2e69c0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov sl, r2 │ │ │ │ mov fp, r3 │ │ │ │ add r4, pc │ │ │ │ ldr r7, [pc, #300] @ (2e69c4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #292] @ (2e69c8 ) │ │ │ │ add r7, pc │ │ │ │ ldr r2, [pc, #292] @ (2e69cc ) │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r6, [pc, #292] @ (2e69d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r6, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r8, r4, #28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #256] @ (2e69d4 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldrb.w r2, [sp, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ ldr.w r9, [pc, #252] @ 2e69d8 │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #232] @ (2e69dc ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r9, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #208] @ (2e69e0 ) │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ bl 2f7464 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, sl │ │ │ │ movs r2, #2 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r7, [pc, #160] @ (2e69e4 ) │ │ │ │ ldr r1, [pc, #164] @ (2e69e8 ) │ │ │ │ ldr r6, [pc, #164] @ (2e69ec ) │ │ │ │ add r7, pc │ │ │ │ ldrb.w r2, [sp, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #140] @ (2e69f0 ) │ │ │ │ ldr.w r2, [r9, r3] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ bl 2f8650 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ bl 2f7fa8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #12] │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -213791,42 +213788,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r2, #6 │ │ │ │ + lsls r4, r5, #6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - asrs r0, r2, #21 │ │ │ │ + asrs r0, r5, #21 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, #44] @ 0x2c │ │ │ │ + strh r0, [r3, #44] @ 0x2c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r6, r2, #5 │ │ │ │ + lsls r6, r5, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r2, #104 @ 0x68 │ │ │ │ + cmp r2, #128 @ 0x80 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - lsls r4, r3, #5 │ │ │ │ + lsls r4, r6, #5 │ │ │ │ lsls r7, r0, #1 │ │ │ │ eors r6, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - vhadd.u8 q8, q2, q3 │ │ │ │ - str r0, [sp, #936] @ 0x3a8 │ │ │ │ + vhadd.u16 q8, q6, q3 │ │ │ │ + str r1, [sp, #8] │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vhadd.s8 q8, q5, q3 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + vhadd.s32 q8, q1, q3 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - vhadd.s16 q8, q5, q3 │ │ │ │ + vhadd.s q8, q1, q3 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e6a00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -213838,19 +213835,19 @@ │ │ │ │ ldr r1, [pc, #144] @ (2e6ab0 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #136] @ (2e6ab4 ) │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ add r5, pc │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cbnz r0, 2e6a52 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -213884,25 +213881,25 @@ │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 39a8a8 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r3, #34] @ 0x22 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r2, r2, #15 │ │ │ │ + asrs r2, r5, #15 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #246 @ 0xf6 │ │ │ │ + cmp r1, #14 │ │ │ │ lsls r6, r1, #1 │ │ │ │ subs r7, #22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u16 q0, q3, q3 │ │ │ │ + vhadd.u32 q0, q7, q3 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2e6b48 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #120] @ (2e6b4c ) │ │ │ │ @@ -213910,26 +213907,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (2e6b50 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (2e6b54 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2e6b58 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #1 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #88] @ (2e6b5c ) │ │ │ │ ldr r3, [pc, #88] @ (2e6b60 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #2 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -213948,23 +213945,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r1, #28] │ │ │ │ + strh r0, [r4, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r6, r2, #12 │ │ │ │ + asrs r6, r5, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ + cmp r0, #82 @ 0x52 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - push {r1, r4, lr} │ │ │ │ + push {r1, r3, r5, lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, r3] │ │ │ │ + ldr r6, [r4, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr13, cr15, {7} @ │ │ │ │ lsls r7, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ @@ -213978,25 +213975,25 @@ │ │ │ │ ldr r1, [pc, #40] @ (2e6ba8 ) │ │ │ │ ldr r0, [pc, #40] @ (2e6bac ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce7dc │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce7ec │ │ │ │ ldr.w r0, [r4, #1884] @ 0x75c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d0084 │ │ │ │ - asrs r2, r6, #9 │ │ │ │ + b.w 5d0094 │ │ │ │ + asrs r2, r1, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #152 @ 0x98 │ │ │ │ + movs r7, #176 @ 0xb0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (2e6c0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -214005,57 +214002,57 @@ │ │ │ │ ldr r1, [pc, #76] @ (2e6c14 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, r3 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #60] @ (2e6c18 ) │ │ │ │ add.w r5, r0, #1768 @ 0x6e8 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #44] @ (2e6c1c ) │ │ │ │ ldr r1, [pc, #44] @ (2e6c20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd9a8 │ │ │ │ - strh r0, [r3, #20] │ │ │ │ + b.w 5cd9b8 │ │ │ │ + strh r0, [r6, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp2 0, 7, cr0, cr4, cr6, {2} │ │ │ │ - cdp2 0, 8, cr0, cr8, cr6, {2} │ │ │ │ - ldc2 0, cr0, [r2, #280]! @ 0x118 │ │ │ │ - asrs r0, r0, #8 │ │ │ │ + cdp2 0, 8, cr0, cr12, cr6, {2} │ │ │ │ + cdp2 0, 10, cr0, cr0, cr6, {2} │ │ │ │ + stc2l 0, cr0, [sl, #280] @ 0x118 │ │ │ │ + asrs r0, r3, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r7, #36 @ 0x24 │ │ │ │ + movs r7, #60 @ 0x3c │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e6c4c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ addw r1, r1, #906 @ 0x38a │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ ldr.w r2, [r0, #1936] @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ cbz r2, 2e6c7a │ │ │ │ @@ -214080,17 +214077,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2l 0, cr0, [sl, #280] @ 0x118 │ │ │ │ + stc2l 0, cr0, [r2, #280]! @ 0x118 │ │ │ │ ldr.w r3, [r0, #1936] @ 0x790 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e6d34 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -214108,16 +214105,16 @@ │ │ │ │ add r9, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #1 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce7dc │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce7ec │ │ │ │ add.w r1, r4, #248 @ 0xf8 │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ add.w r4, r4, #416 @ 0x1a0 │ │ │ │ bl 44d91c │ │ │ │ ldr.w r0, [r7, #4]! │ │ │ │ blx 2595ac │ │ │ │ ldr.w r3, [r6, #1936] @ 0x790 │ │ │ │ @@ -214134,40 +214131,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - strh r4, [r0, #14] │ │ │ │ + strh r4, [r3, #14] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r5, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r6, #54 @ 0x36 │ │ │ │ + movs r6, #78 @ 0x4e │ │ │ │ lsls r6, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w fp, [pc, #328] @ 2e6eb0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #324] @ (2e6eb4 ) │ │ │ │ add fp, pc │ │ │ │ ldr r2, [pc, #324] @ (2e6eb8 ) │ │ │ │ ldr r1, [pc, #324] @ (2e6ebc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2e6e8a │ │ │ │ cmp r3, #4 │ │ │ │ ittt eq │ │ │ │ streq r3, [sp, #44] @ 0x2c │ │ │ │ moveq r0, #32 │ │ │ │ @@ -214209,18 +214206,18 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r2, r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e6e94 │ │ │ │ ldr r0, [pc, #184] @ (2e6ed0 ) │ │ │ │ adds r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ @@ -214275,28 +214272,28 @@ │ │ │ │ nop.w │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #220 @ 0xdc │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strh r2, [r4, #8] │ │ │ │ + strh r2, [r7, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - uxth r2, r1 │ │ │ │ + uxth r2, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r6, [r0, r1] │ │ │ │ + ldrsb r6, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stc2l 0, cr0, [r4], {70} @ 0x46 │ │ │ │ - asrs r6, r0, #32 │ │ │ │ + ldc2l 0, cr0, [ip], {70} @ 0x46 │ │ │ │ + asrs r6, r3, #32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldc2l 0, cr0, [r0], #-280 @ 0xfffffee8 │ │ │ │ + stc2 0, cr0, [r8], {70} @ 0x46 │ │ │ │ asrs r0, r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (2e6f6c ) │ │ │ │ @@ -214306,27 +214303,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (2e6f74 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (2e6f78 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (2e6f7c ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #6966 @ 0x1b36 │ │ │ │ movt r4, #4 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #92] @ (2e6f80 ) │ │ │ │ ldr r2, [pc, #96] @ (2e6f84 ) │ │ │ │ ldr r3, [pc, #96] @ (2e6f88 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ @@ -214337,35 +214334,35 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ add r1, pc │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r2, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r4, #34 @ 0x22 │ │ │ │ + movs r4, #58 @ 0x3a │ │ │ │ lsls r6, r1, #1 │ │ │ │ - sub sp, #488 @ 0x1e8 │ │ │ │ + cbz r2, 2e6f80 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r6, r2] │ │ │ │ + strb r6, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ stc2 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ stmia r4!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r4!, {r2, r5, r6} │ │ │ │ lsls r5, r5, #1 │ │ │ │ @@ -214380,25 +214377,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (2e7030 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (2e7034 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (2e7038 ) │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (2e703c ) │ │ │ │ ldr r3, [pc, #108] @ (2e7040 ) │ │ │ │ ldr r1, [pc, #108] @ (2e7044 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #104] @ (2e7048 ) │ │ │ │ @@ -214413,36 +214410,36 @@ │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r6, #27] │ │ │ │ + ldrb r0, [r1, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r6, r0, #25 │ │ │ │ + lsrs r6, r3, #25 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r3, #106 @ 0x6a │ │ │ │ + movs r3, #130 @ 0x82 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add sp, #264 @ 0x108 │ │ │ │ + add sp, #360 @ 0x168 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r7, r7] │ │ │ │ + strb r6, [r2, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc2l 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ stmia r4!, {r1, r3, r6} │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmia r3!, {r1, r2, r6, r7} │ │ │ │ lsls r5, r5, #1 │ │ │ │ stc2l 15, cr15, [r5], {255} @ 0xff │ │ │ │ @@ -214460,22 +214457,22 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r4, #96 @ 0x60 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrh.w r8, [r0, #110] @ 0x6e │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.n 2e7102 │ │ │ │ cmp.w r8, #4 │ │ │ │ bne.n 2e7108 │ │ │ │ ldr.w fp, [pc, #116] @ 2e7118 │ │ │ │ addw r6, r9, #3640 @ 0xe38 │ │ │ │ @@ -214489,23 +214486,23 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ strd r9, r4, [sp] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5cfe8c │ │ │ │ + bl 5cfe9c │ │ │ │ ldr r2, [pc, #84] @ (2e7124 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov.w r3, #416 @ 0x1a0 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ adds r6, #32 │ │ │ │ add.w r5, r5, #416 @ 0x1a0 │ │ │ │ cmp r4, r8 │ │ │ │ bne.n 2e70bc │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -214513,35 +214510,35 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov.w r8, #2 │ │ │ │ b.n 2e70a0 │ │ │ │ bl 2e6c80 │ │ │ │ - add r7, sp, #632 @ 0x278 │ │ │ │ + add r7, sp, #728 @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ lsls r0, r3, #1 │ │ │ │ sdiv pc, fp, pc │ │ │ │ - vld1.8 {d16[2]}, [r4], r6 │ │ │ │ - vld1.8 {d16[2]}, [r8], r6 │ │ │ │ - ldrh.w r0, [lr, #70] @ 0x46 │ │ │ │ + ldr??.w r0, [ip, #70] @ 0x46 │ │ │ │ + @ instruction: 0xfa000046 │ │ │ │ + ldr.w r0, [r6, #70] @ 0x46 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (2e714c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ stmia r3!, {r2, r5, r7} │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -214550,25 +214547,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #104] @ (2e71d0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (2e71d4 ) │ │ │ │ ldr r1, [pc, #92] @ (2e71d8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [pc, #76] @ (2e71dc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #76] @ (2e71e0 ) │ │ │ │ ldr r1, [pc, #76] @ (2e71e4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ @@ -214585,23 +214582,23 @@ │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r3, #108] @ 0x6c │ │ │ │ str r4, [r3, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ - ldrb r4, [r3, #22] │ │ │ │ + b.w 5cd844 │ │ │ │ + ldrb r4, [r6, #22] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsrs r2, r1, #18 │ │ │ │ + lsrs r2, r4, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #174 @ 0xae │ │ │ │ + movs r1, #198 @ 0xc6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - vld4.16 {d16-d19}, [r2], r6 │ │ │ │ - vst1.8 {d0[2]}, [r2], r6 │ │ │ │ + ldr??.w r0, [sl, r6] │ │ │ │ + ldrsb.w r0, [sl, #70] @ 0x46 │ │ │ │ lsls r3, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #29 │ │ │ │ @@ -214622,76 +214619,76 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #52] @ (2e7248 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #92] @ 0x5c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - str.w r0, [r8, #70] @ 0x46 │ │ │ │ - str??.w r0, [sl, #70] @ 0x46 │ │ │ │ + str??.w r0, [r0, #70] @ 0x46 │ │ │ │ + vst4.16 {d0-d3}, [r2], r6 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2e7284 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2e7288 ) │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #36] @ (2e728c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 6885a8 │ │ │ │ - ldrb r6, [r3, #18] │ │ │ │ + b.w 6885b8 │ │ │ │ + ldrb r6, [r6, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strh.w r0, [ip, #70] @ 0x46 │ │ │ │ - str.w r0, [r6, #70] @ 0x46 │ │ │ │ + str.w r0, [r4, #70] @ 0x46 │ │ │ │ + ldr.w r0, [lr, #70] @ 0x46 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2e72c8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #36] @ (2e72cc ) │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #36] @ (2e72d0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5a3d8c │ │ │ │ + b.w 5a3d9c │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #17] │ │ │ │ + ldrb r2, [r6, #17] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh.w r0, [r0, r6] │ │ │ │ - ldr.w r0, [r2, r6] │ │ │ │ + str.w r0, [r8, r6] │ │ │ │ + str??.w r0, [sl, r6] │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2e7324 │ │ │ │ sub sp, #8 │ │ │ │ mov r0, r2 │ │ │ │ @@ -214701,62 +214698,62 @@ │ │ │ │ movs r4, #0 │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ str.w r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5a3e68 │ │ │ │ + bl 5a3e78 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strb.w r0, [r6, r6] │ │ │ │ - @ instruction: 0xf7ea0046 │ │ │ │ + ldrb.w r0, [lr, r6] │ │ │ │ + strb.w r0, [r2, r6] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2e7380 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (2e7384 ) │ │ │ │ movs r3, #27 │ │ │ │ ldr r1, [pc, #60] @ (2e7388 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e7376 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2598e8 │ │ │ │ - ldrb r2, [r7, #14] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf7c80046 │ │ │ │ - @ instruction: 0xf7e20046 │ │ │ │ + @ instruction: 0xf7e00046 │ │ │ │ + @ instruction: 0xf7fa0046 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 2e7400 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r1 │ │ │ │ @@ -214766,27 +214763,27 @@ │ │ │ │ ldr r2, [pc, #92] @ (2e7408 ) │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #84] @ (2e740c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #80] @ (2e7410 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 2e73d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5a3cbc │ │ │ │ + b.w 5a3ccc │ │ │ │ ldr r2, [pc, #56] @ (2e7414 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2e73c8 │ │ │ │ ldr r2, [pc, #52] @ (2e7418 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -214794,31 +214791,31 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 2e73c8 │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (2e741c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 2e73c8 │ │ │ │ nop │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf74e0046 │ │ │ │ - @ instruction: 0xf72e0046 │ │ │ │ + @ instruction: 0xf7660046 │ │ │ │ + @ instruction: 0xf7460046 │ │ │ │ adds r5, #142 @ 0x8e │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7500046 │ │ │ │ + @ instruction: 0xf7680046 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #160] @ 2e74d0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #156] @ (2e74d4 ) │ │ │ │ @@ -214828,15 +214825,15 @@ │ │ │ │ add.w r4, ip, #60 @ 0x3c │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #148] @ (2e74dc ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #140] @ (2e74e0 ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e74ac │ │ │ │ cmp r5, #1 │ │ │ │ @@ -214844,64 +214841,64 @@ │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 2e7476 │ │ │ │ ldr.w r0, [r7, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e7496 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5a3c3c │ │ │ │ + b.w 5a3c4c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5a3c08 │ │ │ │ + b.w 5a3c18 │ │ │ │ blx 2598ec │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r7, #184] @ 0xb8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5a3c3c │ │ │ │ + b.w 5a3c4c │ │ │ │ ldr r3, [pc, #52] @ (2e74e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e745c │ │ │ │ ldr r3, [pc, #48] @ (2e74e8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e745c │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #36] @ (2e74ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e745c │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #11] │ │ │ │ + ldrb r2, [r4, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf69c0046 │ │ │ │ - @ instruction: 0xf6bc0046 │ │ │ │ + @ instruction: 0xf6b40046 │ │ │ │ + @ instruction: 0xf6d40046 │ │ │ │ adds r4, #250 @ 0xfa │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #704] @ (2e77a8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, sl, #2118 @ 0x846 │ │ │ │ + movt r0, #10310 @ 0x2846 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #208] @ (2e75d4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r1 │ │ │ │ @@ -214912,69 +214909,69 @@ │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ ldr r5, [pc, #204] @ (2e75e0 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ add r5, pc │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cbnz r0, 2e7542 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ - bl 6881f0 │ │ │ │ + bl 688200 │ │ │ │ ldr r3, [pc, #148] @ (2e75e4 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 2e75ae │ │ │ │ cmp r4, r8 │ │ │ │ it le │ │ │ │ movle r4, r8 │ │ │ │ ble.n 2e752c │ │ │ │ mov r0, r9 │ │ │ │ bic.w r4, r8, r8, asr #31 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #124] @ (2e75e8 ) │ │ │ │ ldr r2, [pc, #124] @ (2e75ec ) │ │ │ │ ldr r1, [pc, #128] @ (2e75f0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e752c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5a3e68 │ │ │ │ + bl 5a3e78 │ │ │ │ ldr.w r3, [r7, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e752c │ │ │ │ ldr r2, [pc, #88] @ (2e75f4 ) │ │ │ │ mov r3, r7 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 688b90 │ │ │ │ + bl 688ba0 │ │ │ │ str.w r0, [r7, #184] @ 0xb8 │ │ │ │ b.n 2e752c │ │ │ │ ldr r3, [pc, #72] @ (2e75f8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e7558 │ │ │ │ @@ -214984,34 +214981,34 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 2e7558 │ │ │ │ ldr r0, [pc, #60] @ (2e7600 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r1, [r9, #120] @ 0x78 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2e7558 │ │ │ │ - ldrb r2, [r7, #7] │ │ │ │ + ldrb r2, [r2, #8] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6220046 │ │ │ │ - addw r0, r2, #2118 @ 0x846 │ │ │ │ + @ instruction: 0xf63a0046 │ │ │ │ + @ instruction: 0xf61a0046 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #6] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - sbc.w r0, ip, #12976128 @ 0xc60000 │ │ │ │ - @ instruction: 0xf58c0046 │ │ │ │ + @ instruction: 0xf5840046 │ │ │ │ + sub.w r0, r4, #12976128 @ 0xc60000 │ │ │ │ stc2 15, cr15, [pc, #-1020]! @ 2e71fc │ │ │ │ subs r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - rsbs r0, r0, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf5e80046 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (2e76a4 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #140] @ (2e76a8 ) │ │ │ │ @@ -215020,70 +215017,70 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #124] @ (2e76b0 ) │ │ │ │ ldr r1, [pc, #124] @ (2e76b4 ) │ │ │ │ add.w r3, r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #96] @ (2e76b8 ) │ │ │ │ ldr r1, [pc, #100] @ (2e76bc ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2e7694 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cbz r0, 2e767e │ │ │ │ subs r1, r7, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 6bc0a8 │ │ │ │ + b.w 6bc0b8 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 688944 │ │ │ │ + bl 688954 │ │ │ │ b.n 2e766a │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf4f40046 │ │ │ │ - add.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ - lsls r2, r7, #30 │ │ │ │ + add.w r0, ip, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf5260046 │ │ │ │ + lsls r2, r2, #31 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r6, r3, #3 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - eor.w r0, r6, #12976128 @ 0xc60000 │ │ │ │ - @ instruction: 0xf4a60046 │ │ │ │ + eors.w r0, lr, #12976128 @ 0xc60000 │ │ │ │ + @ instruction: 0xf4be0046 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #200] @ (2e7798 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #200] @ (2e779c ) │ │ │ │ @@ -215093,36 +215090,36 @@ │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5d29c8 │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #29 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r2, [r0, #92] @ 0x5c │ │ │ │ cbz r2, 2e7744 │ │ │ │ ldr r2, [pc, #152] @ (2e77a4 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #1 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #144] @ (2e77a8 ) │ │ │ │ strd r2, r5, [sp] │ │ │ │ add.w r4, r5, #152 @ 0x98 │ │ │ │ ldr r2, [pc, #140] @ (2e77ac ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cbnz r0, 2e776e │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -215137,38 +215134,38 @@ │ │ │ │ ldr r3, [pc, #96] @ (2e77b4 ) │ │ │ │ strd r1, r5, [sp] │ │ │ │ ldr r2, [pc, #92] @ (2e77b8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #92] @ (2e77bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ ldr.w r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2e7730 │ │ │ │ blx 2598ec │ │ │ │ ldr r2, [pc, #76] @ (2e77c0 ) │ │ │ │ mov r3, r5 │ │ │ │ movs r1, #20 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 688b90 │ │ │ │ + bl 688ba0 │ │ │ │ str.w r0, [r5, #184] @ 0xb8 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrb r4, [r5, #0] │ │ │ │ + ldrb r4, [r0, #1] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - and.w r0, r2, #12976128 @ 0xc60000 │ │ │ │ - bic.w r0, r4, #12976128 @ 0xc60000 │ │ │ │ + ands.w r0, sl, #12976128 @ 0xc60000 │ │ │ │ + bics.w r0, ip, #12976128 @ 0xc60000 │ │ │ │ @ instruction: 0xffabffff │ │ │ │ @ instruction: 0xfb6bffff │ │ │ │ stc2l 15, cr15, [r5], #-1020 @ 0xfffffc04 │ │ │ │ vminnm.f32 , , │ │ │ │ stc2l 15, cr15, [r3], {255} @ 0xff │ │ │ │ stc2 15, cr15, [fp], #-1020 @ 0xfffffc04 │ │ │ │ @ instruction: 0xfb2dffff │ │ │ │ @@ -215188,42 +215185,42 @@ │ │ │ │ add r6, pc │ │ │ │ mov fp, r1 │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #240] @ (2e78ec ) │ │ │ │ add sl, pc │ │ │ │ mov r2, sl │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #29 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r9, #120] @ 0x78 │ │ │ │ mov r5, r0 │ │ │ │ cbnz r3, 2e783a │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e78b0 │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cbz r0, 2e789a │ │ │ │ ldrb.w r2, [r5, #92] @ 0x5c │ │ │ │ cbz r2, 2e7878 │ │ │ │ ldr r1, [pc, #164] @ (2e78f0 ) │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ @@ -215232,32 +215229,32 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #152] @ (2e78f8 ) │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5a3c08 │ │ │ │ + b.w 5a3c18 │ │ │ │ ldr r5, [pc, #128] @ (2e78fc ) │ │ │ │ add.w r0, r8, #152 @ 0x98 │ │ │ │ ldr r3, [pc, #128] @ (2e7900 ) │ │ │ │ ldr r1, [pc, #128] @ (2e7904 ) │ │ │ │ add r5, pc │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #124] @ (2e7908 ) │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215265,38 +215262,38 @@ │ │ │ │ ldr r4, [pc, #88] @ (2e790c ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ movs r2, #227 @ 0xe3 │ │ │ │ mov r1, sl │ │ │ │ add r4, pc │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ssat r0, #7, r2, lsl #1 │ │ │ │ - ssat r0, #7, r4, asr #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + @ instruction: 0xf31a0046 │ │ │ │ + @ instruction: 0xf33c0046 │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf31c0046 │ │ │ │ - @ instruction: 0xf3320046 │ │ │ │ + @ instruction: 0xf3340046 │ │ │ │ + sbfx r0, sl, #1, #7 │ │ │ │ mcr2 15, 3, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfb2bffff │ │ │ │ @ instruction: 0xfa29ffff │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ sdiv pc, r5, pc │ │ │ │ @ instruction: 0xfa01ffff │ │ │ │ @ instruction: 0xfaf7ffff │ │ │ │ - @ instruction: 0xf31e0046 │ │ │ │ + @ instruction: 0xf3360046 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (2e79d0 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #172] @ (2e79d4 ) │ │ │ │ @@ -215305,76 +215302,76 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cbz r0, 2e798a │ │ │ │ cbz r4, 2e79a0 │ │ │ │ mov r0, r8 │ │ │ │ adds r5, #80 @ 0x50 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #136] @ (2e79dc ) │ │ │ │ ldr r1, [pc, #136] @ (2e79e0 ) │ │ │ │ movs r3, #29 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r3, [r0, #92] @ 0x5c │ │ │ │ cbnz r3, 2e79cc │ │ │ │ ldr r3, [pc, #120] @ (2e79e4 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (2e79e8 ) │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #8] │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #112] @ (2e79ec ) │ │ │ │ strd r1, r7, [sp] │ │ │ │ ldr r1, [pc, #108] @ (2e79f0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r7, #152 @ 0x98 │ │ │ │ strd r4, r4, [sp, #8] │ │ │ │ strd r4, r4, [sp] │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 2e796c │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf1e80046 │ │ │ │ addw r0, r0, #70 @ 0x46 │ │ │ │ - @ instruction: 0xf1880046 │ │ │ │ - sub.w r0, r8, #70 @ 0x46 │ │ │ │ + @ instruction: 0xf2180046 │ │ │ │ + sub.w r0, r0, #70 @ 0x46 │ │ │ │ + rsb r0, r0, #70 @ 0x46 │ │ │ │ @ instruction: 0xfab3ffff │ │ │ │ stc2l 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ @ instruction: 0xfa07ffff │ │ │ │ @ instruction: 0xf909ffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -215384,15 +215381,15 @@ │ │ │ │ movls r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2e7a14 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ cbnz r6, 2e7a64 │ │ │ │ lsls r1, r4, #1 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ bne.n 2e7a8a │ │ │ │ @@ -215413,18 +215410,18 @@ │ │ │ │ str.w r1, [r0, #988] @ 0x3dc │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2e7ac2 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #960] @ 0x3c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #928 @ 0x3a0 │ │ │ │ - bl 6885a8 │ │ │ │ + bl 6885b8 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215471,15 +215468,15 @@ │ │ │ │ add r5, pc │ │ │ │ add r6, pc │ │ │ │ movs r3, #21 │ │ │ │ add r2, pc │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r0, #752] @ 0x2f0 │ │ │ │ cbz r2, 2e7b74 │ │ │ │ ldr r3, [pc, #156] @ (2e7bb4 ) │ │ │ │ cmp r2, #2 │ │ │ │ vldr d7, [pc, #132] @ 2e7ba0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -215502,15 +215499,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (2e7bb8 ) │ │ │ │ ldr r2, [pc, #108] @ (2e7bbc ) │ │ │ │ ldr r1, [pc, #108] @ (2e7bc0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -215519,74 +215516,74 @@ │ │ │ │ add.w r3, r6, #16 │ │ │ │ ldr r1, [pc, #76] @ (2e7bc8 ) │ │ │ │ movs r2, #224 @ 0xe0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sbc.w r0, lr, #70 @ 0x46 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + @ instruction: 0xf1860046 │ │ │ │ + strb r0, [r5, #18] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adc.w r0, r4, #70 @ 0x46 │ │ │ │ + adcs.w r0, ip, #70 @ 0x46 │ │ │ │ rev r4, r4 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mrc2 15, 5, pc, cr3, cr15, {7} │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr13, cr15, {7} │ │ │ │ - adds.w r0, lr, #70 @ 0x46 │ │ │ │ - @ instruction: 0xf0fe0046 │ │ │ │ + @ instruction: 0xf1360046 │ │ │ │ + adds.w r0, r6, #70 @ 0x46 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2e7c1c │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #60] @ (2e7c20 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2e7c24 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #44] @ (2e7c28 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #36] @ (2e7c2c ) │ │ │ │ movs r2, #2 │ │ │ │ ldr r1, [pc, #36] @ (2e7c30 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - lsls r0, r1, #8 │ │ │ │ + lsls r0, r4, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r2, r5, #28 │ │ │ │ + asrs r2, r0, #29 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ cbnz r6, 2e7c64 │ │ │ │ lsls r5, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -215600,60 +215597,60 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e7ca0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (2e7ca4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #72] @ (2e7ca8 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r6, #960 @ 0x3c0 │ │ │ │ bl 2f8254 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8304 │ │ │ │ - strb r4, [r0, #13] │ │ │ │ + strb r4, [r3, #13] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vext.8 q8, q5, q3, #0 │ │ │ │ - ands.w r0, sl, #70 @ 0x46 │ │ │ │ - bgt.n 2e7d3c │ │ │ │ + ands.w r0, r2, #70 @ 0x46 │ │ │ │ + bics.w r0, r2, #70 @ 0x46 │ │ │ │ + bgt.n 2e7d6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e7d04 │ │ │ │ + bgt.n 2e7d34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #84] @ 2e7d14 │ │ │ │ ldr r2, [pc, #84] @ (2e7d18 ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #84] @ (2e7d1c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ ldr.w r3, [r0, #988] @ 0x3dc │ │ │ │ sub.w r1, r2, #8 │ │ │ │ clz r1, r1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ orr.w r3, r3, r1, lsl #1 │ │ │ │ @@ -215667,18 +215664,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r4, #11] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vmla.i d0, d0, d2[1] │ │ │ │ - vmla.i16 d0, d14, d6[0] │ │ │ │ + vmla.i16 d0, d8, d6[0] │ │ │ │ + vext.8 q0, q3, q3, #0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #316] @ (2e7e70 ) │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -215720,15 +215717,15 @@ │ │ │ │ orrne.w r1, r1, #1 │ │ │ │ orr.w r1, r1, #4 │ │ │ │ str.w r1, [r3, #988] @ 0x3dc │ │ │ │ bne.n 2e7dfe │ │ │ │ ands.w r1, r1, #16 │ │ │ │ bne.n 2e7e06 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [pc, #200] @ (2e7e7c ) │ │ │ │ ldr r3, [pc, #188] @ (2e7e74 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -215766,15 +215763,15 @@ │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ b.n 2e7d84 │ │ │ │ add.w r1, sp, #11 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 688208 │ │ │ │ + bl 688218 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #988] @ 0x3dc │ │ │ │ ldr.w r0, [r3, #976] @ 0x3d0 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ str.w r4, [r3, #984] @ 0x3d8 │ │ │ │ b.n 2e7d84 │ │ │ │ ldr.w r0, [r0, #976] @ 0x3d0 │ │ │ │ @@ -215783,31 +215780,31 @@ │ │ │ │ b.n 2e7d84 │ │ │ │ ldr r1, [pc, #40] @ (2e7e84 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (2e7e88 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2e7e1c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ cmp r4, #14 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #254 @ 0xfe │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r3, #150 @ 0x96 │ │ │ │ lsls r0, r6, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r6, #4] │ │ │ │ + strb r2, [r1, #5] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cdp 0, 8, cr0, cr6, cr6, {2} │ │ │ │ + cdp 0, 9, cr0, cr14, cr6, {2} │ │ │ │ ldr.w r2, [r0, #976] @ 0x3d0 │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #7 │ │ │ │ bhi.n 2e7ee0 │ │ │ │ ldr.w r0, [r0, #972] @ 0x3cc │ │ │ │ adds r2, #1 │ │ │ │ ldrb.w ip, [r1] │ │ │ │ @@ -215823,24 +215820,24 @@ │ │ │ │ mov.w ip, ip, lsr #5 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldr.w r0, [r3, #960] @ 0x3c0 │ │ │ │ orr.w r2, r2, ip, lsl #1 │ │ │ │ orr.w r2, r2, #21 │ │ │ │ ubfx r1, r1, #4, #1 │ │ │ │ str.w r2, [r3, #988] @ 0x3dc │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r0, [pc, #4] @ (2e7ee8 ) │ │ │ │ add r0, pc │ │ │ │ b.w 259aa8 │ │ │ │ - cdp 0, 2, cr0, cr2, cr6, {2} │ │ │ │ + cdp 0, 3, cr0, cr10, cr6, {2} │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2e7ef8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ @ instruction: 0xb6e6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #8] @ (2e7f08 ) │ │ │ │ add r0, pc │ │ │ │ b.w 2f7880 │ │ │ │ nop │ │ │ │ @@ -215867,15 +215864,15 @@ │ │ │ │ ldr r1, [pc, #656] @ (2e81cc ) │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ vldr d7, [pc, #604] @ 2e81b0 │ │ │ │ strb.w r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r1, r3, [r0, #112] @ 0x70 │ │ │ │ vstr d7, [sp, #40] @ 0x28 │ │ │ │ ldr.w r2, [r0, #128] @ 0x80 │ │ │ │ @@ -215964,15 +215961,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #416] @ (2e81e4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e7ff2 │ │ │ │ ldrd r2, r3, [r4, #112] @ 0x70 │ │ │ │ rev r2, r2 │ │ │ │ rev r3, r3 │ │ │ │ strd r3, r2, [r4, #112] @ 0x70 │ │ │ │ b.n 2e7ff2 │ │ │ │ ldr r3, [pc, #388] @ (2e81e8 ) │ │ │ │ @@ -215981,15 +215978,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #388] @ (2e81f0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e7ff2 │ │ │ │ ldr r3, [pc, #376] @ (2e81f4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ mov r3, r2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ @@ -216005,15 +216002,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #352] @ (2e8200 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e7ff2 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r9, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r5 │ │ │ │ @@ -216039,21 +216036,21 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #276] @ (2e820c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e7ff2 │ │ │ │ ldr r1, [pc, #260] @ (2e8210 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc24 │ │ │ │ + bl 71dc34 │ │ │ │ b.n 2e7ff2 │ │ │ │ ldrb.w r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2e802a │ │ │ │ ldrd r3, r2, [r0, #104] @ 0x68 │ │ │ │ orrs r3, r2 │ │ │ │ beq.n 2e8192 │ │ │ │ @@ -216064,28 +216061,28 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #224] @ (2e8218 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e7ff2 │ │ │ │ ldr r3, [pc, #212] @ (2e821c ) │ │ │ │ movs r2, #124 @ 0x7c │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #208] @ (2e8220 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #208] @ (2e8224 ) │ │ │ │ adds r3, #16 │ │ │ │ add r4, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e7ff2 │ │ │ │ ldr.w r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ strd r5, r6, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -216104,87 +216101,87 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #144] @ (2e822c ) │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e7ff2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ cmp r2, #38 @ 0x26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r2, #30 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - strb r4, [r6, #2] │ │ │ │ + strb r4, [r1, #3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r0, #280]! @ 0x118 │ │ │ │ - cdp 0, 0, cr0, cr2, cr6, {2} │ │ │ │ + ldcl 0, cr0, [r8, #280]! @ 0x118 │ │ │ │ + cdp 0, 1, cr0, cr10, cr6, {2} │ │ │ │ lsls r1, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #86 @ 0x56 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r2, [r4, #120] @ 0x78 │ │ │ │ - lsls r0, r3, #1 │ │ │ │ - stc 0, cr0, [r4, #-280]! @ 0xfffffee8 │ │ │ │ - stc 0, cr0, [r4, #-280] @ 0xfffffee8 │ │ │ │ - ldr r2, [r7, #116] @ 0x74 │ │ │ │ + ldr r2, [r7, #120] @ 0x78 │ │ │ │ lsls r0, r3, #1 │ │ │ │ ldc 0, cr0, [ip, #-280]! @ 0xfffffee8 │ │ │ │ - ldcl 0, cr0, [ip], {70} @ 0x46 │ │ │ │ + ldc 0, cr0, [ip, #-280] @ 0xfffffee8 │ │ │ │ + ldr r2, [r2, #120] @ 0x78 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ + ldcl 0, cr0, [r4, #-280] @ 0xfffffee8 │ │ │ │ + ldcl 0, cr0, [r4], #280 @ 0x118 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stcl 0, cr0, [sl, #-280] @ 0xfffffee8 │ │ │ │ - stc 0, cr0, [r6], #280 @ 0x118 │ │ │ │ - ldr r4, [r5, #108] @ 0x6c │ │ │ │ + stcl 0, cr0, [r2, #-280]! @ 0xfffffee8 │ │ │ │ + ldc 0, cr0, [lr], #280 @ 0x118 │ │ │ │ + ldr r4, [r0, #112] @ 0x70 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldc 0, cr0, [lr, #-280] @ 0xfffffee8 │ │ │ │ - mcrr 0, 4, r0, lr, cr6 │ │ │ │ - ldc 0, cr0, [r4, #280]! @ 0x118 │ │ │ │ - stc 0, cr0, [r8, #-280] @ 0xfffffee8 │ │ │ │ - ldc 0, cr0, [r0], {70} @ 0x46 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + ldc 0, cr0, [r6, #-280]! @ 0xfffffee8 │ │ │ │ + stcl 0, cr0, [r6], #-280 @ 0xfffffee8 │ │ │ │ + stcl 0, cr0, [ip, #280] @ 0x118 │ │ │ │ + stc 0, cr0, [r0, #-280]! @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r8], #-280 @ 0xfffffee8 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stcl 0, cr0, [r6, #-280] @ 0xfffffee8 │ │ │ │ - @ instruction: 0xebf00046 │ │ │ │ - stcl 0, cr0, [r0], #280 @ 0x118 │ │ │ │ - sub.w r0, ip, r6, lsl #1 │ │ │ │ + ldcl 0, cr0, [lr, #-280] @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r8], {70} @ 0x46 │ │ │ │ + ldcl 0, cr0, [r8], #280 @ 0x118 │ │ │ │ + rsb r0, r4, r6, lsl #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 2e829c │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #88] @ (2e82a0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (2e82a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w ip, [pc, #72] @ 2e82a8 │ │ │ │ ldr r3, [pc, #72] @ (2e82ac ) │ │ │ │ movs r2, #7 │ │ │ │ ldr r1, [pc, #72] @ (2e82b0 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ strd ip, r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (2e82b4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216193,38 +216190,38 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r3, #88] @ 0x58 │ │ │ │ + ldr r2, [r6, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xfba40045 │ │ │ │ - asrs r6, r0, #3 │ │ │ │ + @ instruction: 0xfbbc0045 │ │ │ │ + asrs r6, r3, #3 │ │ │ │ lsls r6, r1, #1 │ │ │ │ stc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], {255} @ 0xff │ │ │ │ cbz r6, 2e8324 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - stcl 0, cr0, [ip], #-280 @ 0xfffffee8 │ │ │ │ + stc 0, cr0, [r4], {70} @ 0x46 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w ip, [pc, #176] @ 2e837c │ │ │ │ ldr r2, [pc, #176] @ (2e8380 ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #176] @ (2e8384 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r0, #134] @ 0x86 │ │ │ │ mov r3, r0 │ │ │ │ cbnz r2, 2e834e │ │ │ │ ldrb.w r2, [r3, #120] @ 0x78 │ │ │ │ cbz r2, 2e833e │ │ │ │ cmp r2, #8 │ │ │ │ bhi.n 2e8366 │ │ │ │ @@ -216275,25 +216272,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (2e8390 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - orr.w r0, ip, r6, lsl #1 │ │ │ │ - orn r0, sl, r6, lsl #1 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + orn r0, r4, r6, lsl #1 │ │ │ │ + eor.w r0, r2, r6, lsl #1 │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrd r0, r0, [ip, #280] @ 0x118 │ │ │ │ - @ instruction: 0xeb840046 │ │ │ │ + ldrd r0, r0, [r4, #280]! @ 0x118 │ │ │ │ + @ instruction: 0xeb9c0046 │ │ │ │ ldr r0, [pc, #4] @ (2e839c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ sxtb r6, r6 │ │ │ │ lsls r1, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [pc, #624] @ (2e8624 ) │ │ │ │ @@ -216310,15 +216307,15 @@ │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r7, [pc, #616] @ (2e8638 ) │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2e8502 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -216334,26 +216331,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r1, [r1, #76] @ 0x4c │ │ │ │ strd r1, r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ bl 2eb890 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.w 2e857a │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr r3, [pc, #544] @ (2e8640 ) │ │ │ │ ldr r2, [pc, #548] @ (2e8644 ) │ │ │ │ ldr r1, [pc, #548] @ (2e8648 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r9, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r7, [r0, #20] │ │ │ │ ldr r0, [pc, #532] @ (2e864c ) │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ @@ -216413,15 +216410,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #412] @ (2e8664 ) │ │ │ │ movs r2, #90 @ 0x5a │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #400] @ (2e8668 ) │ │ │ │ ldr r3, [pc, #336] @ (2e862c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -216449,15 +216446,15 @@ │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #332] @ (2e8670 ) │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #99 @ 0x63 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b.n 2e83f8 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e84b8 │ │ │ │ ldr r1, [pc, #308] @ (2e8674 ) │ │ │ │ @@ -216478,15 +216475,15 @@ │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #280] @ (2e8680 ) │ │ │ │ movs r2, #76 @ 0x4c │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e84b8 │ │ │ │ ldr r2, [pc, #264] @ (2e8684 ) │ │ │ │ ldr r3, [pc, #172] @ (2e862c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -216495,141 +216492,141 @@ │ │ │ │ bne.n 2e861e │ │ │ │ ldr r1, [pc, #248] @ (2e8688 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 71dc24 │ │ │ │ + b.w 71dc34 │ │ │ │ ldr r3, [pc, #232] @ (2e868c ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #232] @ (2e8690 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #232] @ (2e8694 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e84d6 │ │ │ │ ldr r4, [pc, #220] @ (2e8698 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #216] @ (2e869c ) │ │ │ │ movs r2, #51 @ 0x33 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e84b8 │ │ │ │ ldr r4, [pc, #204] @ (2e86a0 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #200] @ (2e86a4 ) │ │ │ │ movs r2, #63 @ 0x3f │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e84b8 │ │ │ │ ldr r4, [pc, #184] @ (2e86a8 ) │ │ │ │ add.w r3, r5, #16 │ │ │ │ ldr r1, [pc, #184] @ (2e86ac ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e84d6 │ │ │ │ ldr r4, [pc, #168] @ (2e86b0 ) │ │ │ │ add.w r3, r9, #48 @ 0x30 │ │ │ │ ldr r1, [pc, #168] @ (2e86b4 ) │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2e84b8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ movs r5, #146 @ 0x92 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [r7, #68] @ 0x44 │ │ │ │ + ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r8, r6, lsl #1 │ │ │ │ - @ instruction: 0xeb8e0046 │ │ │ │ + @ instruction: 0xeb900046 │ │ │ │ + sub.w r0, r6, r6, lsl #1 │ │ │ │ movs r5, #112 @ 0x70 │ │ │ │ lsls r0, r6, #1 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #64] @ 0x40 │ │ │ │ + ldr r2, [r5, #64] @ 0x40 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - vld1.8 {d0[2]}, [r0], r5 │ │ │ │ - lsls r0, r4, #13 │ │ │ │ + ldrsh.w r0, [r8, #69] @ 0x45 │ │ │ │ + lsls r0, r7, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - @ instruction: 0xebf80046 │ │ │ │ - @ instruction: 0xeaac0048 │ │ │ │ + ldc 0, cr0, [r0], {70} @ 0x46 │ │ │ │ + pkhbt r0, r4, r8, lsl #1 │ │ │ │ strh r0, [r5, #30] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - stc 0, cr0, [r4], {70} @ 0x46 │ │ │ │ - stc 0, cr0, [r0], {70} @ 0x46 │ │ │ │ - @ instruction: 0xeab60046 │ │ │ │ - eors.w r0, sl, r6, lsl #1 │ │ │ │ + ldc 0, cr0, [ip], {70} @ 0x46 │ │ │ │ + ldc 0, cr0, [r8], {70} @ 0x46 │ │ │ │ + pkhbt r0, lr, r6, lsl #1 │ │ │ │ + @ instruction: 0xeab20046 │ │ │ │ movs r4, #114 @ 0x72 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - @ instruction: 0xeae60046 │ │ │ │ - bics.w r0, lr, r6, lsl #1 │ │ │ │ + @ instruction: 0xeafe0046 │ │ │ │ + orrs.w r0, r6, r6, lsl #1 │ │ │ │ strh r2, [r5, #24] │ │ │ │ lsls r0, r6, #1 │ │ │ │ - adc.w r0, r6, r6, lsl #1 │ │ │ │ - adds.w r0, r6, r6, lsl #1 │ │ │ │ - ldrd r0, r0, [sl, #280]! @ 0x118 │ │ │ │ + adcs.w r0, lr, r6, lsl #1 │ │ │ │ + @ instruction: 0xeb2e0046 │ │ │ │ + ands.w r0, r2, r6, lsl #1 │ │ │ │ movs r3, #206 @ 0xce │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldmdb r0!, {r1, r2, r6} │ │ │ │ - ldr r2, [r1, #40] @ 0x28 │ │ │ │ + strd r0, r0, [r8, #-280] @ 0x118 │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bics.w r0, r4, r6, lsl #1 │ │ │ │ + orr.w r0, ip, r6, lsl #1 │ │ │ │ + ldrd r0, r0, [r0, #280] @ 0x118 │ │ │ │ + @ instruction: 0xeaa00046 │ │ │ │ @ instruction: 0xe9b80046 │ │ │ │ - eor.w r0, r8, r6, lsl #1 │ │ │ │ + @ instruction: 0xeabc0046 │ │ │ │ @ instruction: 0xe9a00046 │ │ │ │ - @ instruction: 0xeaa40046 │ │ │ │ - @ instruction: 0xe9880046 │ │ │ │ - @ instruction: 0xe9be0046 │ │ │ │ + ldrd r0, r0, [r6, #280] @ 0x118 │ │ │ │ + @ instruction: 0xe9860046 │ │ │ │ + @ instruction: 0xeaa60046 │ │ │ │ strd r0, r0, [lr, #-280]! @ 0x118 │ │ │ │ - eor.w r0, lr, r6, lsl #1 │ │ │ │ - ldrd r0, r0, [r6, #-280] @ 0x118 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 2e871c │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #80] @ (2e8720 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (2e8724 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #64] @ (2e8728 ) │ │ │ │ ldr r1, [pc, #68] @ (2e872c ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #52] @ (2e8730 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -216638,26 +216635,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #20] │ │ │ │ + ldr r2, [r7, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf71c0045 │ │ │ │ - lsrs r6, r7, #16 │ │ │ │ + @ instruction: 0xf7340045 │ │ │ │ + lsrs r6, r2, #17 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldc2 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ sub sp, #88 @ 0x58 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - @ instruction: 0xe9bc0046 │ │ │ │ + ldrd r0, r0, [r4, #280] @ 0x118 │ │ │ │ ldr r0, [pc, #4] @ (2e873c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -216667,15 +216664,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (2e87ac ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #80] @ (2e87b0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r3, r0, r5 │ │ │ │ subs r2, r4, #0 │ │ │ │ it ne │ │ │ │ movne r2, #1 │ │ │ │ strb.w r2, [r3, #100] @ 0x64 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cbz r2, 2e879a │ │ │ │ @@ -216685,48 +216682,48 @@ │ │ │ │ ldrb.w r2, [r3, #1]! │ │ │ │ orrs r1, r2 │ │ │ │ cmp r3, ip │ │ │ │ bne.n 2e8784 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ - ldr r6, [r6, #16] │ │ │ │ + b.w 5cfe3c │ │ │ │ + ldr r6, [r1, #20] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r4, #280] @ 0x118 │ │ │ │ - @ instruction: 0xe9aa0046 │ │ │ │ + ldrd r0, r0, [ip, #280] @ 0x118 │ │ │ │ + strd r0, r0, [r2, #280] @ 0x118 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 2e881c │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #84] @ (2e8820 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (2e8824 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #72] @ (2e8828 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #64] @ (2e882c ) │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #56] @ (2e8830 ) │ │ │ │ ldr r2, [pc, #60] @ (2e8834 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r4, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ @@ -216736,18 +216733,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r2, [r0, #12] │ │ │ │ + ldr r2, [r3, #12] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf6200045 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + @ instruction: 0xf6380045 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ add sp, #344 @ 0x158 │ │ │ │ lsls r5, r5, #1 │ │ │ │ add r6, sp, #280 @ 0x118 │ │ │ │ lsls r1, r4, #1 │ │ │ │ @@ -216762,71 +216759,71 @@ │ │ │ │ ldr r2, [pc, #52] @ (2e8884 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #52] @ (2e8888 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r0, [r0, #148] @ 0x94 │ │ │ │ cmp r0, #15 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #0] │ │ │ │ + ldr r6, [r2, #4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia.w r8!, {r1, r2, r6} │ │ │ │ - @ instruction: 0xe8ca0046 │ │ │ │ + @ instruction: 0xe8d00046 │ │ │ │ + strd r0, r0, [r2], #280 @ 0x118 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 2e88c4 │ │ │ │ ldr r2, [pc, #36] @ (2e88c8 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #36] @ (2e88cc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b0f8 │ │ │ │ - str r2, [r5, #124] @ 0x7c │ │ │ │ + ldr r2, [r0, #0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - strd r0, r0, [r4], #-280 @ 0x118 │ │ │ │ - ldrd r0, r0, [r6], #-280 @ 0x118 │ │ │ │ + ldrd r0, r0, [ip], #-280 @ 0x118 │ │ │ │ + stmia.w lr, {r1, r2, r6} │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #60] @ (2e8920 ) │ │ │ │ ldr r2, [pc, #64] @ (2e8924 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (2e8928 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r2, [r0, #148] @ 0x94 │ │ │ │ cmp r2, #48 @ 0x30 │ │ │ │ bhi.n 2e890e │ │ │ │ ldr r1, [pc, #44] @ (2e892c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ @@ -216835,63 +216832,63 @@ │ │ │ │ ldr r1, [pc, #32] @ (2e8930 ) │ │ │ │ add.w r3, r4, #24 │ │ │ │ ldr r0, [pc, #28] @ (2e8934 ) │ │ │ │ movs r2, #61 @ 0x3d │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - str r0, [r5, #120] @ 0x78 │ │ │ │ + str r0, [r0, #124] @ 0x7c │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xe8220046 │ │ │ │ - @ instruction: 0xe8360046 │ │ │ │ + @ instruction: 0xe83a0046 │ │ │ │ + strex r0, r0, [lr, #280] @ 0x118 │ │ │ │ mrc2 15, 1, pc, cr11, cr15, {7} │ │ │ │ - @ instruction: 0xe8140046 │ │ │ │ - @ instruction: 0xe8260046 │ │ │ │ + @ instruction: 0xe82c0046 │ │ │ │ + @ instruction: 0xe83e0046 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (2e8984 ) │ │ │ │ ldr r2, [pc, #60] @ (2e8988 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #60] @ (2e898c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #48] @ (2e8990 ) │ │ │ │ ldr r1, [pc, #48] @ (2e8994 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r5, #96 @ 0x60 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea49c │ │ │ │ - str r0, [r0, #116] @ 0x74 │ │ │ │ + str r0, [r3, #116] @ 0x74 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e8900 │ │ │ │ + b.n 2e8930 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e892c │ │ │ │ + b.n 2e895c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - eor.w r0, lr, #12910592 @ 0xc50000 │ │ │ │ - lsrs r4, r6, #6 │ │ │ │ + @ instruction: 0xf4a60045 │ │ │ │ + lsrs r4, r1, #7 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (2e89a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r5, sp, #392 @ 0x188 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ movs r5, #0 │ │ │ │ @@ -216914,15 +216911,15 @@ │ │ │ │ cmp r1, r4 │ │ │ │ beq.n 2e89f2 │ │ │ │ ldr.w r2, [r3, #4]! │ │ │ │ cmp r2, r0 │ │ │ │ bne.n 2e89da │ │ │ │ ldr.w r0, [r6, #936] @ 0x3a8 │ │ │ │ movs r2, #1 │ │ │ │ - bl 71cb70 │ │ │ │ + bl 71cb80 │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 2f7ea4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2e89c2 │ │ │ │ movs r0, #0 │ │ │ │ @@ -216943,25 +216940,25 @@ │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #196] @ (2e8af0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #184] @ (2e8af4 ) │ │ │ │ ldr r1, [pc, #184] @ (2e8af8 ) │ │ │ │ mov r6, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ ldr r2, [pc, #168] @ (2e8afc ) │ │ │ │ add.w r0, r0, #760 @ 0x2f8 │ │ │ │ mov r1, r7 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r5, #752] @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ @@ -217010,25 +217007,25 @@ │ │ │ │ lsrs r3, r3, #5 │ │ │ │ lsls r2, r3, #2 │ │ │ │ blx 25b0fc │ │ │ │ b.n 2e8ac2 │ │ │ │ ldr.w r0, [r5, #936] @ 0x3a8 │ │ │ │ b.n 2e8abe │ │ │ │ nop │ │ │ │ - str r4, [r2, #104] @ 0x68 │ │ │ │ + str r4, [r5, #104] @ 0x68 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e897c │ │ │ │ + b.n 2e89ac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e89b4 │ │ │ │ + b.n 2e89e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e89a8 │ │ │ │ + b.n 2e89d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2e8b48 │ │ │ │ @@ -217037,29 +217034,29 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2e8b50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #32] @ (2e8b54 ) │ │ │ │ ldr r1, [pc, #36] @ (2e8b58 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - str r2, [r4, #88] @ 0x58 │ │ │ │ + str r2, [r7, #88] @ 0x58 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - @ instruction: 0xf2d00045 │ │ │ │ - lsls r6, r6, #31 │ │ │ │ + @ instruction: 0xf2e80045 │ │ │ │ + lsrs r6, r1, #32 │ │ │ │ lsls r6, r1, #1 │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002e8b5c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -217117,15 +217114,15 @@ │ │ │ │ ldr r3, [pc, #72] @ (2e8c2c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #72] @ (2e8c30 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d583c │ │ │ │ + bl 5d584c │ │ │ │ add.w r3, r6, #760 @ 0x2f8 │ │ │ │ cmp r0, r3 │ │ │ │ beq.n 2e8c14 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ @@ -217135,22 +217132,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #28] @ (2e8c34 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d47b4 │ │ │ │ + b.w 5d47c4 │ │ │ │ nop │ │ │ │ adds r0, r7, #5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldr r3, [pc, #80] @ (2e8c80 ) │ │ │ │ movs r0, r0 │ │ │ │ - sbcs.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ - lsls r6, r0, #3 │ │ │ │ + @ instruction: 0xf5880053 │ │ │ │ + lsls r6, r3, #3 │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002e8c38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -217172,15 +217169,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r8, [r7, #928] @ 0x3a0 │ │ │ │ bl 2f7ef8 │ │ │ │ mov r2, r0 │ │ │ │ cbnz r0, 2e8cb4 │ │ │ │ ldr.w r0, [r7, #936] @ 0x3a8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 71d44c │ │ │ │ + bl 71d45c │ │ │ │ mov r3, r0 │ │ │ │ cmp r8, r0 │ │ │ │ ble.w 2e8dc8 │ │ │ │ mov.w r8, r0, lsr #5 │ │ │ │ ldr.w lr, [r7, #936] @ 0x3a8 │ │ │ │ and.w ip, r0, #31 │ │ │ │ mov r1, r4 │ │ │ │ @@ -217286,33 +217283,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #48] @ (2e8de8 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [pc, #32] @ (2e8dec ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r4, r7, #3 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r6 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - b.n 2e8644 │ │ │ │ + b.n 2e8674 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2e95e4 │ │ │ │ + b.n 2e8614 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #660] @ (2e9098 ) │ │ │ │ @@ -217426,15 +217423,15 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ strd r5, r6, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ str r1, [r4, #52] @ 0x34 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ umull r2, ip, r7, r2 │ │ │ │ mla r3, r7, r3, ip │ │ │ │ adds r2, r3, r1 │ │ │ │ adc.w r3, r0, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2e8f30 │ │ │ │ @@ -217491,15 +217488,15 @@ │ │ │ │ b.n 2e8f06 │ │ │ │ ldr r3, [pc, #184] @ (2e909c ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2e9064 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217524,15 +217521,15 @@ │ │ │ │ ldr r1, [r1, r5] │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 2e8f1a │ │ │ │ ldrd r5, r6, [r4, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ subs.w r2, r9, r2 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ adds r2, r2, r5 │ │ │ │ adc.w r3, r6, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ b.n 2e8f30 │ │ │ │ @@ -217559,19 +217556,19 @@ │ │ │ │ b.n 2e8f7e │ │ │ │ subs r4, r0, r5 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #800] @ (2e93c4 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e9638 │ │ │ │ + b.n 2e9668 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r3, r5] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 2e9444 │ │ │ │ + b.n 2e9474 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e90b0 : │ │ │ │ ldr r3, [pc, #580] @ (2e92f8 ) │ │ │ │ ldrb.w ip, [r0] │ │ │ │ add r3, pc │ │ │ │ ldrd r2, r1, [r0, #16] │ │ │ │ @@ -217592,15 +217589,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ subs r2, r0, r2 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ @@ -217658,15 +217655,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldrb r5, [r3, #0] │ │ │ │ cbnz r5, 2e919c │ │ │ │ mov r2, ip │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ movw r0, #10000 @ 0x2710 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r2, r0 │ │ │ │ str r5, [sp, #20] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ subs.w r0, r6, r8 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ orrs.w ip, r0, r3 │ │ │ │ beq.n 2e9286 │ │ │ │ @@ -217707,15 +217704,15 @@ │ │ │ │ cmp.w lr, #0 │ │ │ │ it eq │ │ │ │ moveq r1, r5 │ │ │ │ lsls.w r2, r4, lr │ │ │ │ bne.n 2e92e2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, ip │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #2 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -217767,21 +217764,21 @@ │ │ │ │ rsb lr, r4, #32 │ │ │ │ lsl.w ip, r6, ip │ │ │ │ lsr.w lr, r6, lr │ │ │ │ orr.w ip, ip, lr │ │ │ │ lsl.w r2, r6, r4 │ │ │ │ orrs r2, r5 │ │ │ │ orr.w r3, ip, r3 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e923c │ │ │ │ adds r2, r1, #1 │ │ │ │ mov r1, ip │ │ │ │ adc.w r3, r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r2, r0 │ │ │ │ b.n 2e923c │ │ │ │ mov.w lr, #64 @ 0x40 │ │ │ │ b.n 2e91d0 │ │ │ │ adds r6, r2, r2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ strh r4, [r3, r5] │ │ │ │ @@ -217815,19 +217812,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e9358 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #28 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r6] │ │ │ │ + ldrb r2, [r1, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - svc 56 @ 0x38 │ │ │ │ + svc 80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - svc 92 @ 0x5c │ │ │ │ + svc 116 @ 0x74 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e935c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217898,21 +217895,21 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ asrs r4, r3, #23 │ │ │ │ lsls r0, r6, #1 │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #800] @ (2e9734 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #78 @ 0x4e │ │ │ │ + udf #102 @ 0x66 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r2, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - udf #126 @ 0x7e │ │ │ │ + udf #150 @ 0x96 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #162 @ 0xa2 │ │ │ │ + udf #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9424 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -217928,15 +217925,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 2e90b0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r4, #0] │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -217949,19 +217946,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e9498 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r6, r1] │ │ │ │ + ldrb r2, [r1, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 2e9488 │ │ │ │ + udf #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - udf #28 │ │ │ │ + udf #52 @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e949c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -217993,19 +217990,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e9504 ) │ │ │ │ ldr r0, [pc, #20] @ (2e9508 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r0, [r0, r0] │ │ │ │ + ldrb r0, [r3, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 2e9414 │ │ │ │ + ble.n 2e9444 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 2e9460 │ │ │ │ + ble.n 2e9490 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e950c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -218042,19 +218039,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e9580 ) │ │ │ │ ldr r0, [pc, #20] @ (2e9584 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 2e9598 │ │ │ │ + ble.n 2e95c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ble.n 2e95e4 │ │ │ │ + ble.n 2e9614 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9588 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -218064,21 +218061,21 @@ │ │ │ │ mov r5, r1 │ │ │ │ bl 2e90b0 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #16] │ │ │ │ add r1, pc, #80 @ (adr r1, 2e9600 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ movs r3, #0 │ │ │ │ strd r0, r1, [r4, #32] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, #72 @ (adr r1, 2e9608 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ str r0, [r4, #24] │ │ │ │ cbz r3, 2e95d4 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r4, #73] @ 0x49 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218098,19 +218095,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ ... │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ - ldrh r4, [r0, r4] │ │ │ │ + ldrh r4, [r3, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2e952c │ │ │ │ + bgt.n 2e955c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e9578 │ │ │ │ + bgt.n 2e95a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e961c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -218136,19 +218133,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2e9674 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2e96ac │ │ │ │ + bgt.n 2e96dc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bgt.n 2e96f8 │ │ │ │ + bgt.n 2e9728 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9678 : │ │ │ │ ldrd r0, r1, [r0, #8] │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -218177,15 +218174,15 @@ │ │ │ │ ldrb.w r3, [r0, #73] @ 0x49 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 2e96ee │ │ │ │ movs r5, #0 │ │ │ │ b.n 2e96e8 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r5, [r4, #73] @ 0x49 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r3, r1 │ │ │ │ mov r2, r0 │ │ │ │ movs r1, #0 │ │ │ │ strd r2, r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e8df0 │ │ │ │ ldrb.w r3, [r4, #73] @ 0x49 │ │ │ │ @@ -218206,19 +218203,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e971c ) │ │ │ │ ldr r0, [pc, #20] @ (2e9720 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r0, [r5, r7] │ │ │ │ + ldrh r0, [r0, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - blt.n 2e97fc │ │ │ │ + blt.n 2e962c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blt.n 2e9648 │ │ │ │ + blt.n 2e9678 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #72] @ 0x48 │ │ │ │ cbnz r3, 2e97a2 │ │ │ │ @@ -218281,15 +218278,15 @@ │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ and.w r3, r6, #36 @ 0x24 │ │ │ │ str r0, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #36 @ 0x24 │ │ │ │ strb.w r6, [r4, #56] @ 0x38 │ │ │ │ strd r5, r7, [r4, #64] @ 0x40 │ │ │ │ beq.n 2e9822 │ │ │ │ @@ -218316,38 +218313,38 @@ │ │ │ │ ldr r0, [pc, #36] @ (2e9850 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ vmaxnm.f32 , , │ │ │ │ - ldr r6, [r3, r3] │ │ │ │ + ldr r6, [r6, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 2e990c │ │ │ │ + bge.n 2e993c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2e9780 │ │ │ │ + bge.n 2e97b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r1, r3] │ │ │ │ + ldr r0, [r4, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bge.n 2e98ec │ │ │ │ + bge.n 2e991c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2e9778 │ │ │ │ + bge.n 2e97a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9854 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ cbz r0, 2e9886 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r0, r3, [sp] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2595a8 │ │ │ │ @@ -218434,38 +218431,38 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r2, r4, #2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 2e98a4 │ │ │ │ + bge.n 2e98d4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2e98b8 │ │ │ │ + bge.n 2e98e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2e98a8 │ │ │ │ + bge.n 2e98d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2e98b4 │ │ │ │ + bvc.n 2e98e4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvs.n 2e99ac │ │ │ │ + bvs.n 2e99dc │ │ │ │ lsls r0, r1, #1 │ │ │ │ asrs r4, r4, #32 │ │ │ │ lsls r0, r6, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (2e9a18 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ blx 25af5c │ │ │ │ cbnz r0, 2e99ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cbz r3, 2e99e0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -218481,20 +218478,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #100] @ (2e9a24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 2f53d0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ (2e9a28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r3, [pc, #72] @ (2e9a2c ) │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, r5, lsl #4 │ │ │ │ @@ -218515,28 +218512,28 @@ │ │ │ │ ldr r0, [pc, #40] @ (2e9a38 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r5, [sp, #904] @ 0x388 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r6, [r7, r7] │ │ │ │ + ldr r6, [r2, r0] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - b.n 2e928c │ │ │ │ + b.n 2e92bc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr??.w r0, [r8, sp] │ │ │ │ - bls.n 2e99e4 │ │ │ │ + ldr??.w r0, [r0, sp] │ │ │ │ + bls.n 2e9a14 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r5, [sp, #552] @ 0x228 │ │ │ │ lsls r1, r4, #1 │ │ │ │ - ldrsb r6, [r5, r6] │ │ │ │ + ldrsb r6, [r0, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bls.n 2e9948 │ │ │ │ + bls.n 2e9978 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r6, #60] @ 0x3c │ │ │ │ + str r6, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (2e9af0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -218604,21 +218601,21 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r6, #27 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 2e9bb8 │ │ │ │ + bls.n 2e9be8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 2e9bb0 │ │ │ │ + bls.n 2e9be0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2e9aec │ │ │ │ + bvs.n 2e9b1c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2e9bd4 │ │ │ │ + bmi.n 2e9c04 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r6, r0, #26 │ │ │ │ lsls r0, r6, #1 │ │ │ │ │ │ │ │ 002e9b0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -218708,21 +218705,21 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 461934 │ │ │ │ bl 2f86ec │ │ │ │ mov r1, r7 │ │ │ │ - bl 5ce91c │ │ │ │ + bl 5ce92c │ │ │ │ ldr r2, [pc, #144] @ (2e9c88 ) │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #30 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #132] @ (2e9c8c ) │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ strd r4, r3, [sp, #24] │ │ │ │ @@ -218753,40 +218750,40 @@ │ │ │ │ ldr r0, [pc, #64] @ (2e9c98 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ lsrs r2, r4, #24 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldrsb r6, [r1, r2] │ │ │ │ + ldrsb r6, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 2e9bc0 │ │ │ │ + bhi.n 2e9bf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2e9c90 │ │ │ │ + bpl.n 2e9cc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2e9b90 │ │ │ │ + bhi.n 2e9bc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2e9b7c │ │ │ │ + bhi.n 2e9bac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #104] @ 0x68 │ │ │ │ + str r0, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bpl.n 2e9c00 │ │ │ │ + bpl.n 2e9c30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bhi.n 2e9d30 │ │ │ │ + bhi.n 2e9d60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2e9b9c │ │ │ │ + bpl.n 2e9bcc │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020]! @ 0xfffffc04 │ │ │ │ lsrs r0, r5, #20 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bvc.n 2e9d18 │ │ │ │ + bvc.n 2e9d48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2e9bf0 │ │ │ │ + bvc.n 2e9c20 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldrb.w r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ strb.w r1, [r0, #124] @ 0x7c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -218893,29 +218890,29 @@ │ │ │ │ ldr r3, [pc, #40] @ (2e9dbc ) │ │ │ │ movs r2, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #36] @ (2e9dc0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bvs.n 2e9dac │ │ │ │ + bvc.n 2e9ddc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bvs.n 2e9d74 │ │ │ │ + bvs.n 2e9da4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9dc4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -219038,19 +219035,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2e9f10 ) │ │ │ │ ldr r0, [pc, #20] @ (2e9f14 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r4, [r4, r4] │ │ │ │ + strh r4, [r7, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bpl.n 2e9ff8 │ │ │ │ + bpl.n 2e9e28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bpl.n 2e9e94 │ │ │ │ + bpl.n 2e9ec4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002e9f18 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cbz r3, 2e9f24 │ │ │ │ @@ -219139,24 +219136,24 @@ │ │ │ │ ldr r3, [pc, #32] @ (2ea000 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #32] @ (2ea004 ) │ │ │ │ ldr r1, [pc, #32] @ (2ea008 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r1, [pc, #24] @ (2ea00c ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r1, pc │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ ldc2 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ ldc2 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ - bmi.n 2ea000 │ │ │ │ + bpl.n 2ea030 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ lsls r5, r5, #1 │ │ │ │ │ │ │ │ 002ea010 : │ │ │ │ ldr.w r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -219178,31 +219175,31 @@ │ │ │ │ ldr r1, [pc, #24] @ (2ea058 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ blx 259290 │ │ │ │ - str r4, [r4, r7] │ │ │ │ + str r4, [r7, r7] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bmi.n 2e9fc4 │ │ │ │ + bmi.n 2e9ff4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2ea0b8 │ │ │ │ + bmi.n 2ea0e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea05c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4554ac │ │ │ │ str.w r0, [r4, #608] @ 0x260 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2df8 │ │ │ │ + b.w 5d2e08 │ │ │ │ │ │ │ │ 002ea07c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #116] @ 2ea100 │ │ │ │ @@ -219212,16 +219209,16 @@ │ │ │ │ ldr r1, [pc, #112] @ (2ea108 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce23c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce24c │ │ │ │ cbz r0, 2ea0e4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cbz r2, 2ea0d0 │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ movs r0, #0 │ │ │ │ @@ -219243,19 +219240,19 @@ │ │ │ │ str.w ip, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #24] @ (2ea10c ) │ │ │ │ ldr.w r1, [r4, #708] @ 0x2c4 │ │ │ │ add r2, pc │ │ │ │ bl 489fc8 │ │ │ │ b.n 2ea0ae │ │ │ │ - str r6, [r1, r6] │ │ │ │ + str r6, [r4, r6] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ble.n 2ea1b8 │ │ │ │ + ble.n 2ea1e8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf27e004d │ │ │ │ + @ instruction: 0xf296004d │ │ │ │ str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002ea110 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -219275,16 +219272,16 @@ │ │ │ │ ldr r1, [pc, #68] @ (2ea180 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce23c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce24c │ │ │ │ cbz r0, 2ea166 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -219293,84 +219290,84 @@ │ │ │ │ ldr r1, [pc, #28] @ (2ea184 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 48a1dc │ │ │ │ nop │ │ │ │ - str r0, [r5, r3] │ │ │ │ + str r0, [r0, r4] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bgt.n 2ea0e8 │ │ │ │ + bgt.n 2ea118 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - rsbs r0, sl, #77 @ 0x4d │ │ │ │ + @ instruction: 0xf1f2004d │ │ │ │ str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ea190 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r7, [sp, #8] │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002ea194 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #36] @ (2ea1d4 ) │ │ │ │ ldr r2, [pc, #36] @ (2ea1d8 ) │ │ │ │ ldr r1, [pc, #40] @ (2ea1dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - str r4, [r0, r3] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2ea1b8 │ │ │ │ + bmi.n 2ea1e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2ea1f4 │ │ │ │ + bmi.n 2ea224 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea1e0 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #76] @ (2ea23c ) │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2ea22a │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #56] @ (2ea240 ) │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [pc, #56] @ (2ea244 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #26 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -219378,19 +219375,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcc.n 2ea1dc │ │ │ │ + bcc.n 2ea20c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r5, r1] │ │ │ │ + str r4, [r0, r2] │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcc.n 2ea170 │ │ │ │ + bcc.n 2ea1a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ @@ -219452,15 +219449,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne.n 2ea34e │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldrd r0, r1, [r0, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5cff34 │ │ │ │ + bl 5cff44 │ │ │ │ str r0, [r5, #4] │ │ │ │ cbz r6, 2ea348 │ │ │ │ ldr r4, [r5, #8] │ │ │ │ adds r2, r7, r4 │ │ │ │ cmp r4, r2 │ │ │ │ bge.n 2ea330 │ │ │ │ ldr.w r9, [pc, #96] @ 2ea364 │ │ │ │ @@ -219471,15 +219468,15 @@ │ │ │ │ blx 2592ec │ │ │ │ ldr r3, [r5, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ adds r4, #1 │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ mov r0, sl │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [r5, #8] │ │ │ │ add r2, r7 │ │ │ │ cmp r2, r4 │ │ │ │ bgt.n 2ea306 │ │ │ │ str r2, [r5, #8] │ │ │ │ @@ -219500,23 +219497,23 @@ │ │ │ │ ldr r0, [pc, #28] @ (2ea374 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bcc.n 2ea3d8 │ │ │ │ + bcc.n 2ea408 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2ea2e8 │ │ │ │ + bcs.n 2ea318 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r7, [pc, #248] @ (2ea468 ) │ │ │ │ + ldr r7, [pc, #344] @ (2ea4c8 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bcs.n 2ea274 │ │ │ │ + bcs.n 2ea2a4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcs.n 2ea2f0 │ │ │ │ + bcs.n 2ea320 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea378 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219585,15 +219582,15 @@ │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r5, #4 │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ mov r0, r7 │ │ │ │ blx 2595ac │ │ │ │ cmp r8, r4 │ │ │ │ bne.n 2ea408 │ │ │ │ mov r7, r9 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r3, r8 │ │ │ │ @@ -219619,29 +219616,29 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ lsls r0, r0, #22 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bcs.n 2ea554 │ │ │ │ + bcs.n 2ea384 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2ea50c │ │ │ │ + bcs.n 2ea53c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r3, r5] │ │ │ │ + ldrsh r0, [r6, r5] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bne.n 2ea45c │ │ │ │ + bne.n 2ea48c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #168] @ (2ea53c ) │ │ │ │ + ldr r6, [pc, #264] @ (2ea59c ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - bne.n 2ea570 │ │ │ │ + bne.n 2ea3a0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2ea46c │ │ │ │ + bcs.n 2ea49c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea49c : │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ b.w 2ea3a8 │ │ │ │ │ │ │ │ @@ -219713,41 +219710,41 @@ │ │ │ │ cbz r3, 2ea568 │ │ │ │ ldr r1, [pc, #60] @ (2ea584 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r6, r1] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2595a8 │ │ │ │ ldr r1, [pc, #36] @ (2ea588 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ea536 │ │ │ │ ldr r0, [pc, #32] @ (2ea58c ) │ │ │ │ add r0, pc │ │ │ │ - bl 5cec9c │ │ │ │ + bl 5cecac │ │ │ │ ldr r1, [pc, #28] @ (2ea590 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ b.n 2ea546 │ │ │ │ lsls r2, r3, #16 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - bne.n 2ea604 │ │ │ │ + bne.n 2ea634 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (2ea5d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - beq.n 2ea54c │ │ │ │ + beq.n 2ea57c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2ea5bc │ │ │ │ + bne.n 2ea5ec │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bne.n 2ea5c4 │ │ │ │ + bne.n 2ea5f4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea594 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -219757,31 +219754,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (2ea5dc ) │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d583c │ │ │ │ + bl 5d584c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2595ac │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #8] @ (2ea5e0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ea5a8 │ │ │ │ - beq.n 2ea57c │ │ │ │ + beq.n 2ea5ac │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2ea6bc │ │ │ │ + beq.n 2ea4ec │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea5e4 : │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -219795,22 +219792,22 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d583c │ │ │ │ + bl 5d584c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2ea626 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ bl 2ea51c │ │ │ │ @@ -219821,17 +219818,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #8] @ (2ea658 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2ea600 │ │ │ │ nop │ │ │ │ - beq.n 2ea740 │ │ │ │ + beq.n 2ea570 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r6, r7} │ │ │ │ + beq.n 2ea678 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea65c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 2ea51c │ │ │ │ @@ -219864,15 +219861,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 2592ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d635c │ │ │ │ + bl 5d636c │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ea698 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -219891,15 +219888,15 @@ │ │ │ │ moveq r1, sl │ │ │ │ blx 2592ec │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d635c │ │ │ │ + bl 5d636c │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2ea6d8 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cbz r3, 2ea70e │ │ │ │ @@ -219921,47 +219918,47 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r2, r4, r5, r6} │ │ │ │ + ldmia r7, {r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r1, r5, r6, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7, {r1, r5, r7} │ │ │ │ + ldmia r7, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2ea758 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r1, [sp, #440] @ 0x1b8 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002ea75c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #56] @ (2ea7b0 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea7b4 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea7b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cbz r3, 2ea79c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -219970,40 +219967,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #448] @ (2ea974 ) │ │ │ │ + ldr r3, [pc, #544] @ (2ea9d4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea7bc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #56] @ (2ea810 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea814 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea818 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ea7fc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220012,40 +220009,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r3, [pc, #64] @ (2ea854 ) │ │ │ │ + ldr r3, [pc, #160] @ (2ea8b4 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r6, r7} │ │ │ │ + ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea81c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #56] @ (2ea870 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea874 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea878 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cbz r3, 2ea85c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220054,40 +220051,40 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #704] @ (2eab34 ) │ │ │ │ + ldr r2, [pc, #800] @ (2eab94 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6, {r1, r5, r6} │ │ │ │ + ldmia r6, {r1, r3, r4, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ea87c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #56] @ (2ea8d0 ) │ │ │ │ ldr r2, [pc, #56] @ (2ea8d4 ) │ │ │ │ ldr r1, [pc, #60] @ (2ea8d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cbz r3, 2ea8bc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -220096,19 +220093,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [pc, #320] @ (2eaa14 ) │ │ │ │ + ldr r2, [pc, #416] @ (2eaa74 ) │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldmia r6!, {r1} │ │ │ │ + ldmia r6!, {r1, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r0, #4] │ │ │ │ cbz r1, 2ea942 │ │ │ │ @@ -220150,17 +220147,17 @@ │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r4, r5 │ │ │ │ + add r4, r8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - add r4, r3 │ │ │ │ + add r4, r6 │ │ │ │ lsls r6, r1, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc.n 2ea972 │ │ │ │ ite hi │ │ │ │ movhi r0, #1 │ │ │ │ @@ -220216,17 +220213,17 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #8] @ (2eaa00 ) │ │ │ │ add r0, pc │ │ │ │ b.n 2ea9d0 │ │ │ │ - muls r2, r7 │ │ │ │ + bics r2, r2 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - muls r0, r5 │ │ │ │ + bics r0, r0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [r0, #8] │ │ │ │ ldr.w lr, [r1, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ @@ -220473,15 +220470,15 @@ │ │ │ │ ldc2l 0, cr0, [ip, #-444]! @ 0xfffffe44 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ lsls r0, r6, #1 │ │ │ │ ldrb r4, [r1, r1] │ │ │ │ lsls r0, r6, #1 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5, r6} │ │ │ │ + ldmia r2!, {r1, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -220659,15 +220656,15 @@ │ │ │ │ movne r0, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (2eaf1c ) │ │ │ │ ldr r5, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ strd r5, r7, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2eadb8 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -220740,28 +220737,28 @@ │ │ │ │ @ instruction: 0xfba0006f │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eaf20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r2, r1 │ │ │ │ sub sp, #28 │ │ │ │ mov r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 712e84 │ │ │ │ + bl 712e94 │ │ │ │ subs r3, r0, #0 │ │ │ │ blt.n 2eaf90 │ │ │ │ mov r5, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ @@ -220788,24 +220785,24 @@ │ │ │ │ strd r3, r6, [sp, #4] │ │ │ │ ldr r3, [pc, #32] @ (2eafa4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ b.n 2eaf5e │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r5, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r0, r0 │ │ │ │ + bics r0, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ │ │ │ │ 002eafa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -220870,27 +220867,27 @@ │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #28] @ (2eb060 ) │ │ │ │ add r0, pc │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r6} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r5, r7} │ │ │ │ + stmia r7!, {r1, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r6} │ │ │ │ + stmia r7!, {r1, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb064 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -220935,15 +220932,15 @@ │ │ │ │ ldr r1, [pc, #316] @ (2eb208 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #393 @ 0x189 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r7 │ │ │ │ blx 25a004 │ │ │ │ ldr r2, [pc, #296] @ (2eb20c ) │ │ │ │ ldr r3, [pc, #276] @ (2eb1fc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -220970,15 +220967,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (2eb218 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #386 @ 0x182 │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 2eb0dc │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne.n 2eb0c2 │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne.n 2eb0c2 │ │ │ │ @@ -221018,28 +221015,28 @@ │ │ │ │ ldr r3, [pc, #140] @ (2eb224 ) │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 2eb0e2 │ │ │ │ ldr r3, [pc, #124] @ (2eb228 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #124] @ (2eb22c ) │ │ │ │ ldr r1, [pc, #128] @ (2eb230 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #408 @ 0x198 │ │ │ │ str.w r8, [sp, #4] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2eb0dc │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #100] @ (2eb234 ) │ │ │ │ mov r2, r0 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -221048,51 +221045,51 @@ │ │ │ │ ldr r1, [pc, #92] @ (2eb23c ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ movw r2, #411 @ 0x19b │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 2eb0dc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr.w r0, [r0, #111] @ 0x6f │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - tst r6, r7 │ │ │ │ + negs r6, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r4, r6} │ │ │ │ + stmia r6!, {r1, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ str??.w r0, [r6, pc, lsl #2] │ │ │ │ - stmia r7!, {r2, r3} │ │ │ │ + stmia r7!, {r2, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rors r4, r4 │ │ │ │ + rors r4, r7 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r7} │ │ │ │ + stmia r5!, {r1, r2, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adcs r4, r5 │ │ │ │ + sbcs r4, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - adcs r0, r3 │ │ │ │ + adcs r0, r6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r7} │ │ │ │ + stmia r6!, {r1, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r6} │ │ │ │ + stmia r5!, {r2, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r4, r6} │ │ │ │ + stmia r6!, {r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r5 │ │ │ │ + adcs r0, r0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb240 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -221231,25 +221228,25 @@ │ │ │ │ b.n 2eb354 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf6f4006f │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bl 28f396 │ │ │ │ - adds r3, #60 @ 0x3c │ │ │ │ + adds r3, #84 @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ pld [r7, #255]! │ │ │ │ @ instruction: 0xf63c006f │ │ │ │ - stmia r5!, {r1, r4, r5, r6} │ │ │ │ + stmia r5!, {r1, r3, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r2} │ │ │ │ + stmia r5!, {r2, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r3, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb3b4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221349,15 +221346,15 @@ │ │ │ │ @ instruction: 0xf580006f │ │ │ │ sbcs.w r0, r8, #15663104 @ 0xef0000 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4fa006f │ │ │ │ ldr r1, [pc, #800] @ (2eb7dc ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r4, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb4c0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -221484,23 +221481,23 @@ │ │ │ │ movs r1, #1 │ │ │ │ str.w r8, [sp] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 25b47c <__fprintf_chk@plt+0x4> │ │ │ │ b.n 2eb5d6 │ │ │ │ nop │ │ │ │ orns r0, r6, #15663104 @ 0xef0000 │ │ │ │ - stmia r3!, {r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2eb93c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r5, r7} │ │ │ │ + stmia r3!, {r4, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r5} │ │ │ │ + stmia r3!, {r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb628 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ @@ -221518,26 +221515,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #196] @ 0xc4 │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [pc, #500] @ (2eb854 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 5cec48 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5cec58 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #492] @ (2eb858 ) │ │ │ │ ldr r2, [pc, #492] @ (2eb85c ) │ │ │ │ ldr r1, [pc, #496] @ (2eb860 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ movs r2, #100 @ 0x64 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ blx 25b0fc │ │ │ │ cmp r6, #0 │ │ │ │ @@ -221723,40 +221720,40 @@ │ │ │ │ b.n 2eb81e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xf308006f │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf2ee006f │ │ │ │ - subs r4, #152 @ 0x98 │ │ │ │ + subs r4, #176 @ 0xb0 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bne.n 2eb888 │ │ │ │ + bne.n 2eb8b8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r0, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1, r2} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [sp, #400] @ 0x190 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ sub.w r0, r8, #111 @ 0x6f │ │ │ │ str r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - stmia r2!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r2!, {r1, r2, r4, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2ebba8 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r1!, {r1, r2, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb890 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -221793,41 +221790,41 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7145c4 │ │ │ │ + bl 7145d4 │ │ │ │ ldr r3, [pc, #96] @ (2eb964 ) │ │ │ │ ldr r4, [pc, #100] @ (2eb968 ) │ │ │ │ movs r2, #149 @ 0x95 │ │ │ │ ldr r1, [pc, #100] @ (2eb96c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ strd r7, r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ b.n 2eb8e2 │ │ │ │ ldr r3, [pc, #76] @ (2eb970 ) │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ ldr r4, [pc, #76] @ (2eb974 ) │ │ │ │ ldr r1, [pc, #76] @ (2eb978 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2eb91c │ │ │ │ ldr r3, [pc, #60] @ (2eb97c ) │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ ldr r4, [pc, #56] @ (2eb980 ) │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ @@ -221835,34 +221832,34 @@ │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #155 @ 0x9b │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2eb91c │ │ │ │ nop │ │ │ │ - subs r2, #0 │ │ │ │ + subs r2, #24 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r6} │ │ │ │ + stmia r1!, {r1, r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bkpt 0x0014 │ │ │ │ + bkpt 0x002c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #222 @ 0xde │ │ │ │ + subs r1, #246 @ 0xf6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r2, r3, r4} │ │ │ │ + stmia r1!, {r2, r4, r5} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r2, r4, r5, r6, r7, pc} │ │ │ │ + bkpt 0x000c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #190 @ 0xbe │ │ │ │ + subs r1, #214 @ 0xd6 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r5} │ │ │ │ + stmia r1!, {r1, r2, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - pop {r4, r6, r7, pc} │ │ │ │ + pop {r3, r5, r6, r7, pc} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eb988 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -221970,24 +221967,24 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldrd r6, r3, [sp, #184] @ 0xb8 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #196] @ 0xc4 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5cec48 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5cec58 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #288] @ (2ebbcc ) │ │ │ │ ldr r1, [pc, #288] @ (2ebbd0 ) │ │ │ │ add.w r3, r9, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ str r0, [sp, #28] │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ blx 259278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ blx 25b8cc │ │ │ │ ldrd r2, r3, [sp, #176] @ 0xb0 │ │ │ │ @@ -222087,32 +222084,32 @@ │ │ │ │ ldr r5, [r4, #20] │ │ │ │ b.n 2ebb38 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cdp 0, 13, cr0, cr4, cr15, {3} │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #126 @ 0x7e │ │ │ │ + subs r0, #150 @ 0x96 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - stmia r3!, {r1, r4} │ │ │ │ + stmia r3!, {r1, r3, r5} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r6, r7} │ │ │ │ + ldmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ str r4, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - itt ls │ │ │ │ - lslls r6, r0, #1 │ │ │ │ - strls r4, [sp, #504] @ 0x1f8 │ │ │ │ + ite lt │ │ │ │ + lsllt r6, r0, #1 │ │ │ │ + strge r4, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldcl 0, cr0, [r2, #444]! @ 0x1bc │ │ │ │ - itte eq │ │ │ │ - lsleq r6, r0, #1 │ │ │ │ - cbnz r6, 2ebc4e @ unpredictable │ │ │ │ + ittt ne │ │ │ │ lslne r6, r0, #1 │ │ │ │ - bkpt 0x008e │ │ │ │ + cbnz r6, 2ebc54 @ unpredictable │ │ │ │ + lslne r6, r0, #1 │ │ │ │ + bkpt 0x00a6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002ebbf4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -222150,15 +222147,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r0, [sp, #336] @ 0x150 │ │ │ │ + str r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 002ebc60 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -222634,23 +222631,23 @@ │ │ │ │ pkhtb r0, r8, pc, asr #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeab4006f │ │ │ │ orn r0, sl, pc, asr #1 │ │ │ │ ldr r1, [pc, #800] @ (2ec43c ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 2ec176 │ │ │ │ + cbnz r0, 2ec17c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 2ec172 │ │ │ │ + cbnz r4, 2ec178 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - revsh r6, r7 │ │ │ │ + cbnz r6, 2ec16c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - hlt 0x0024 │ │ │ │ + hlt 0x003c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2ec16a │ │ │ │ + rev r6, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ec130 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -223604,20 +223601,20 @@ │ │ │ │ add r8, r0 │ │ │ │ ldr.w r3, [r8, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 2ec998 │ │ │ │ ldr.w r0, [r8] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ mov r1, sl │ │ │ │ add r0, r6 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ add r0, r4 │ │ │ │ mul.w r0, sl, r0 │ │ │ │ adds r0, #12 │ │ │ │ cmp r9, r0 │ │ │ │ bcs.n 2ecaf2 │ │ │ │ b.n 2ec9a2 │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ @@ -223757,23 +223754,23 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ b.n 2ed3f2 │ │ │ │ vrshr.u64 q15, , #1 │ │ │ │ vsubw.u q10, , d28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, r6, r7} │ │ │ │ + push {lr} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #38 @ 0x26 │ │ │ │ + cmp r1, #62 @ 0x3e │ │ │ │ lsls r0, r3, #1 │ │ │ │ - cbz r0, 2ecce8 │ │ │ │ + cbz r0, 2eccee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sxth r4, r3 │ │ │ │ + sxth r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2ecfd8 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq.w 2ed5fc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ @@ -224544,23 +224541,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq.w 2ed24c │ │ │ │ ldr r0, [r5, #0] │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ mov sl, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ adds r0, r0, r6 │ │ │ │ adc.w r1, r8, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ adds r7, r7, r0 │ │ │ │ adc.w sl, sl, r1 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mul.w r3, r7, fp │ │ │ │ umull r7, r1, r7, r4 │ │ │ │ mla r3, r4, sl, r3 │ │ │ │ adds r7, #12 │ │ │ │ @@ -224869,33 +224866,33 @@ │ │ │ │ b.w 2ec376 │ │ │ │ bgt.n 2ed8e6 │ │ │ │ @ instruction: 0xffffdb55 │ │ │ │ vsubw.u q10, , d28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #74 @ 0x4a │ │ │ │ + movs r0, #98 @ 0x62 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r1, sp, #16 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, sp, #256 @ 0x100 │ │ │ │ + add r1, sp, #352 @ 0x160 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (2edbdc ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #704 @ (adr r7, 2edb80 ) │ │ │ │ + add r7, pc, #800 @ (adr r7, 2edbe0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #360 @ (adr r7, 2eda2c ) │ │ │ │ + add r7, pc, #456 @ (adr r7, 2eda8c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r1, r3 │ │ │ │ + subs r0, r4, r3 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #512 @ (adr r3, 2edacc ) │ │ │ │ + add r3, pc, #608 @ (adr r3, 2edb2c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r0, r2 │ │ │ │ + subs r6, r3, r2 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - add r3, pc, #248 @ (adr r3, 2ed9cc ) │ │ │ │ + add r3, pc, #344 @ (adr r3, 2eda2c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ed8d4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -224987,15 +224984,15 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, pc, #520 @ (adr r2, 2edbd0 ) │ │ │ │ + add r2, pc, #616 @ (adr r2, 2edc30 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ed9c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -225015,15 +225012,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r2, pc, #272 @ (adr r2, 2edb1c ) │ │ │ │ + add r2, pc, #368 @ (adr r2, 2edb7c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eda0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -225124,49 +225121,49 @@ │ │ │ │ beq.n 2edb60 │ │ │ │ ldr r1, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2edb66 │ │ │ │ ldr r0, [pc, #140] @ (2edb90 ) │ │ │ │ movs r7, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 71e50c │ │ │ │ + bl 71e51c │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5, #0] │ │ │ │ adds r0, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ ldr r5, [pc, #124] @ (2edb94 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ adc.w r0, r3, #0 │ │ │ │ add r5, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e50c │ │ │ │ + bl 71e51c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ adds r5, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str r5, [sp, #0] │ │ │ │ adc.w r5, r3, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 71e50c │ │ │ │ + bl 71e51c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r5, r4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 2eda54 │ │ │ │ movs r7, #1 │ │ │ │ b.n 2edad0 │ │ │ │ ldr r0, [pc, #76] @ (2edb98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r0, [pc, #72] @ (2edb9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e50c │ │ │ │ + bl 71e51c │ │ │ │ ldr r0, [r4, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2edafa │ │ │ │ ldr r1, [pc, #60] @ (2edba0 ) │ │ │ │ add r1, pc │ │ │ │ b.n 2edb00 │ │ │ │ ldr r1, [pc, #60] @ (2edba4 ) │ │ │ │ @@ -225183,25 +225180,25 @@ │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ bcs.n 2edb86 │ │ │ │ vabal.u , d15, d30 │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldmia r6!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r2, pc, #560 @ (adr r2, 2eddc4 ) │ │ │ │ + add r2, pc, #656 @ (adr r2, 2ede24 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #720 @ (adr r2, 2ede68 ) │ │ │ │ + add r2, pc, #816 @ (adr r2, 2edec8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #960 @ (adr r0, 2edf5c ) │ │ │ │ + add r1, pc, #32 @ (adr r1, 2edbbc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r1, pc, #48 @ (adr r1, 2edbd0 ) │ │ │ │ + add r1, pc, #144 @ (adr r1, 2edc30 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #824 @ (adr r0, 2ededc ) │ │ │ │ + add r0, pc, #920 @ (adr r0, 2edf3c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #800 @ (adr r0, 2edec8 ) │ │ │ │ + add r0, pc, #896 @ (adr r0, 2edf28 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002edba8 : │ │ │ │ ldr r3, [pc, #8] @ (2edbb4 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ @@ -226051,19 +226048,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2ee410 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r6, r1, #28 │ │ │ │ + lsrs r6, r4, #28 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldr r1, [sp, #1008] @ 0x3f0 │ │ │ │ + ldr r2, [sp, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [sp, #64] @ 0x40 │ │ │ │ + ldr r2, [sp, #160] @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee414 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -226108,15 +226105,15 @@ │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - bl 722d10 │ │ │ │ + bl 722d20 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee524 │ │ │ │ ldr r5, [r7, #16] │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -226142,15 +226139,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ bl 448870 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 722d10 │ │ │ │ + bl 722d20 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cbz r2, 2ee538 │ │ │ │ subs r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2ee46a │ │ │ │ @@ -226163,15 +226160,15 @@ │ │ │ │ beq.n 2ee46a │ │ │ │ str r3, [sp, #28] │ │ │ │ strb r2, [r0, #4] │ │ │ │ ldr r2, [pc, #88] @ (2ee56c ) │ │ │ │ ldr.w r3, [sl, r2] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r3 │ │ │ │ - bl 71abec │ │ │ │ + bl 71abfc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 2ee46a │ │ │ │ ldr r3, [pc, #72] @ (2ee570 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r0, #0] │ │ │ │ dmb ish │ │ │ │ @@ -226197,19 +226194,19 @@ │ │ │ │ stmia r4!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ mrc2 15, 4, pc, cr11, cr15, {7} │ │ │ │ adds r0, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ adcs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r1, #23 │ │ │ │ + lsrs r0, r4, #23 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, r4, r3 │ │ │ │ + subs r6, r7, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee580 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -226249,15 +226246,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ strd ip, lr, [sp] │ │ │ │ blx 259d28 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ee5c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70cdec │ │ │ │ mov r4, r0 │ │ │ │ cbz r5, 2ee600 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ blx 2590fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ @@ -226278,27 +226275,27 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #36] @ (2ee654 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ b.n 2ee5c4 │ │ │ │ nop │ │ │ │ - lsls r4, r1, #31 │ │ │ │ + lsls r4, r4, #31 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ lsls r0, r6, #1 │ │ │ │ - ldr r0, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r0, [sp, #824] @ 0x338 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r0, [sp, #528] @ 0x210 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r4!, {r1, r3, r5, r7} │ │ │ │ + ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - cpsie a │ │ │ │ + @ instruction: 0xb67c │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r0, [sp, #8] │ │ │ │ + ldr r0, [sp, #104] @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee658 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226374,46 +226371,46 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ bl 262b18 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd sl, fp, [r3] │ │ │ │ - bl 5cadb0 │ │ │ │ + bl 5cadc0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ movs r2, #32 │ │ │ │ cmp fp, r3 │ │ │ │ it eq │ │ │ │ cmpeq sl, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ it eq │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ vldr d7, [r3] │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ee70e │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 6c71f8 │ │ │ │ - str r7, [sp, #488] @ 0x1e8 │ │ │ │ + b.w 6c7208 │ │ │ │ + str r7, [sp, #584] @ 0x248 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #544] @ 0x220 │ │ │ │ + str r7, [sp, #640] @ 0x280 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee774 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -226451,15 +226448,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #384] @ (2ee95c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.w 2ee942 │ │ │ │ ldr.w r8, [pc, #368] @ 2ee960 │ │ │ │ mov r6, sl │ │ │ │ ldr r7, [pc, #368] @ (2ee964 ) │ │ │ │ ldr.w r9, [pc, #368] @ 2ee968 │ │ │ │ add r8, pc │ │ │ │ @@ -226493,145 +226490,145 @@ │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 2ee942 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cbz r2, 2ee86e │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #248] @ (2ee96c ) │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee800 │ │ │ │ ldr r1, [pc, #236] @ (2ee970 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee806 │ │ │ │ ldr r1, [pc, #220] @ (2ee974 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee80e │ │ │ │ ldr r1, [pc, #204] @ (2ee978 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee816 │ │ │ │ ldr r1, [pc, #184] @ (2ee97c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee81e │ │ │ │ ldr r1, [pc, #168] @ (2ee980 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee826 │ │ │ │ ldr r1, [pc, #148] @ (2ee984 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #88] @ 0x58 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee82e │ │ │ │ ldr r1, [pc, #132] @ (2ee988 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee836 │ │ │ │ ldr r1, [pc, #112] @ (2ee98c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ee83e │ │ │ │ ldr r1, [pc, #96] @ (2ee990 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2ee844 │ │ │ │ mov r0, sl │ │ │ │ - bl 6c77d4 │ │ │ │ + bl 6c77e4 │ │ │ │ b.n 2ee7ae │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r1!, {r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r6, [sp, #840] @ 0x348 │ │ │ │ + str r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #816] @ 0x330 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #872] @ 0x368 │ │ │ │ + str r6, [sp, #968] @ 0x3c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #960] @ 0x3c0 │ │ │ │ + str r7, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #560] @ 0x230 │ │ │ │ + str r6, [sp, #656] @ 0x290 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #592] @ 0x250 │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #608] @ 0x260 │ │ │ │ + str r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #616] @ 0x268 │ │ │ │ + str r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #624] @ 0x270 │ │ │ │ + str r6, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #640] @ 0x280 │ │ │ │ + str r6, [sp, #736] @ 0x2e0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [sp, #648] @ 0x288 │ │ │ │ + str r6, [sp, #744] @ 0x2e8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ee994 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -226667,99 +226664,99 @@ │ │ │ │ add r8, pc │ │ │ │ b.n 2eea96 │ │ │ │ ldr r2, [pc, #348] @ (2eeb50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #348] @ (2eeb54 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eead4 │ │ │ │ ldr r2, [pc, #332] @ (2eeb58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #332] @ (2eeb5c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eeae0 │ │ │ │ ldr r2, [pc, #320] @ (2eeb60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #320] @ (2eeb64 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eeada │ │ │ │ ldr r2, [pc, #304] @ (2eeb68 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #304] @ (2eeb6c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cbz r2, 2eea5e │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2eeae6 │ │ │ │ ldr r2, [pc, #288] @ (2eeb70 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #288] @ (2eeb74 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r1, [pc, #272] @ (2eeb78 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708144 │ │ │ │ + bl 708154 │ │ │ │ ldr r1, [pc, #256] @ (2eeb7c ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2595ac │ │ │ │ mov r0, r6 │ │ │ │ - bl 708200 │ │ │ │ + bl 708210 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2eeaec │ │ │ │ mov r1, r7 │ │ │ │ movs r0, #0 │ │ │ │ - bl 70cd04 │ │ │ │ + bl 70cd14 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r3, fp │ │ │ │ movs r1, #0 │ │ │ │ adds r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6980f4 │ │ │ │ + bl 698104 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3, #8] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2ee9f2 │ │ │ │ ldr r2, [pc, #176] @ (2eeb80 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ee9f6 │ │ │ │ @@ -226775,17 +226772,17 @@ │ │ │ │ ldr r2, [pc, #168] @ (2eeb90 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2eea52 │ │ │ │ ldr r6, [sp, #4] │ │ │ │ ldr r1, [pc, #164] @ (2eeb94 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6c7720 │ │ │ │ + bl 6c7730 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #144] @ (2eeb98 ) │ │ │ │ ldr r3, [pc, #44] @ (2eeb38 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -226807,55 +226804,55 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ite ls │ │ │ │ lslls r7, r5, #1 │ │ │ │ ldrhi r3, [pc, #80] @ (2eeb94 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r0, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #88] @ 0x58 │ │ │ │ + str r6, [sp, #184] @ 0xb8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r7, #72] @ 0x48 │ │ │ │ + ldr r4, [r2, #76] @ 0x4c │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [sp, #104] @ 0x68 │ │ │ │ + str r6, [sp, #200] @ 0xc8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [sp, #80] @ 0x50 │ │ │ │ + str r6, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r2, #72] @ 0x48 │ │ │ │ + ldr r0, [r5, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r7, #68] @ 0x44 │ │ │ │ + ldr r2, [r2, #72] @ 0x48 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r6, [sp, #16] │ │ │ │ + str r6, [sp, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r4, #68] @ 0x44 │ │ │ │ + ldr r0, [r7, #68] @ 0x44 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #976] @ 0x3d0 │ │ │ │ + str r6, [sp, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r5, [sp, #960] @ 0x3c0 │ │ │ │ + str r6, [sp, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bcc.n 2eebe4 │ │ │ │ + bcc.n 2eec14 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2eebdc │ │ │ │ + bcc.n 2eec0c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2eebd4 │ │ │ │ + bcc.n 2eec04 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2eebcc │ │ │ │ + bcc.n 2eebfc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2eebc4 │ │ │ │ + bcc.n 2eebf4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r1, #0] │ │ │ │ + ldr r6, [r4, #0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bkpt 0x0042 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002eeb9c : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -226864,46 +226861,46 @@ │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #0 │ │ │ │ bl 2effa4 │ │ │ │ ldr r1, [pc, #68] @ (2eebf8 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cbz r3, 2eebe4 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ cbnz r3, 2eebde │ │ │ │ ldr r2, [pc, #52] @ (2eebfc ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (2eec00 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6f2ed0 │ │ │ │ + b.w 6f2ee0 │ │ │ │ ldr r2, [pc, #36] @ (2eec04 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2eebca │ │ │ │ ldr r1, [pc, #32] @ (2eec08 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6f2ed0 │ │ │ │ - str r4, [sp, #816] @ 0x330 │ │ │ │ + b.w 6f2ee0 │ │ │ │ + str r4, [sp, #912] @ 0x390 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adcs.w r0, r0, #69 @ 0x45 │ │ │ │ - asrs r2, r6, #14 │ │ │ │ + sbc.w r0, r8, #69 @ 0x45 │ │ │ │ + asrs r2, r1, #15 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r4, [r6, #26] │ │ │ │ + ldrh r4, [r1, #28] │ │ │ │ lsls r0, r2, #1 │ │ │ │ - str r4, [sp, #688] @ 0x2b0 │ │ │ │ + str r4, [sp, #784] @ 0x310 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eec0c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -226918,52 +226915,52 @@ │ │ │ │ ldr r3, [pc, #100] @ (2eec94 ) │ │ │ │ ldr.w r8, [pc, #100] @ 2eec98 │ │ │ │ ldr.w r9, [pc, #100] @ 2eec9c │ │ │ │ add r8, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ add r9, pc │ │ │ │ b.n 2eec54 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 2eec84 │ │ │ │ ldrd r3, r1, [r4] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq.w sl, #10 │ │ │ │ movne.w sl, #32 │ │ │ │ cmp r2, r1 │ │ │ │ bne.n 2eec40 │ │ │ │ mov r1, r2 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2eec54 │ │ │ │ mov r0, r6 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 6f2f48 │ │ │ │ + b.w 6f2f58 │ │ │ │ nop │ │ │ │ pop {r1, r5, pc} │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r0, r7, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [sp, #464] @ 0x1d0 │ │ │ │ + str r4, [sp, #560] @ 0x230 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [sp, #416] @ 0x1a0 │ │ │ │ + str r4, [sp, #512] @ 0x200 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eeca0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -226971,20 +226968,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ bl 2efff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #20] @ (2eecd0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 6c739c │ │ │ │ + b.w 6c73ac │ │ │ │ nop │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002eecd4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227009,17 +227006,17 @@ │ │ │ │ ldrd r3, r1, [r5] │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r3, #20 │ │ │ │ asrs r3, r1, #20 │ │ │ │ orr.w r2, r2, r1, lsl #12 │ │ │ │ ldr r1, [pc, #64] @ (2eed5c ) │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6c7810 │ │ │ │ + bl 6c7820 │ │ │ │ ldr r2, [pc, #52] @ (2eed60 ) │ │ │ │ ldr r3, [pc, #44] @ (2eed58 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227034,15 +227031,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ pop {r1, r5, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #608] @ 0x260 │ │ │ │ + str r3, [sp, #704] @ 0x2c0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ pop {r5} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002eed64 : │ │ │ │ movs r0, #0 │ │ │ │ b.w 2f0034 │ │ │ │ @@ -227067,31 +227064,31 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e588 │ │ │ │ + bl 70e598 │ │ │ │ ldr r1, [pc, #152] @ (2eee40 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #144] @ (2eee44 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 70e588 │ │ │ │ + bl 70e598 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r1 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 5cadb0 │ │ │ │ + bl 5cadc0 │ │ │ │ subs.w ip, r0, #0 │ │ │ │ blt.n 2eee22 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ mov.w r4, ip, asr #31 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -227122,31 +227119,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ (2eee4c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 2eedf8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r0, 2eeea8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r1, #154 @ 0x9a │ │ │ │ + adds r1, #178 @ 0xb2 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r2, [r6, #6] │ │ │ │ + ldrb r2, [r1, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ cbnz r0, 2eeea0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [sp, #664] @ 0x298 │ │ │ │ + str r2, [sp, #760] @ 0x2f8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002eee50 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -227159,26 +227156,26 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e588 │ │ │ │ + bl 70e598 │ │ │ │ ldr r1, [pc, #104] @ (2eeee8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #96] @ (2eeeec ) │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add r4, sp, #16 │ │ │ │ - bl 70e588 │ │ │ │ + bl 70e598 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 4415f8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -227203,19 +227200,19 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ revsh r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - adds r0, #192 @ 0xc0 │ │ │ │ + adds r0, #216 @ 0xd8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrb r0, [r3, #3] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ hlt 0x001a │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002eeef4 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227321,15 +227318,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (2ef040 ) │ │ │ │ sub sp, #8 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e588 │ │ │ │ + bl 70e598 │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 43f644 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ bl 497668 │ │ │ │ @@ -227352,15 +227349,15 @@ │ │ │ │ pop {r4, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r2, 2ef056 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #672] @ 0x2a0 │ │ │ │ + ldr r0, [sp, #768] @ 0x300 │ │ │ │ lsls r4, r1, #1 │ │ │ │ cbnz r6, 2ef056 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ef048 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227403,71 +227400,71 @@ │ │ │ │ lsls r3, r1, #4 │ │ │ │ lsls r4, r6, #1 │ │ │ │ ldr r2, [pc, #716] @ (2ef37c ) │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ ldr r3, [r6, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef33e │ │ │ │ ldr r1, [pc, #692] @ (2ef380 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #688] @ (2ef384 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #676] @ (2ef388 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #668] @ (2ef38c ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #656] @ (2ef390 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #648] @ (2ef394 ) │ │ │ │ ldr.w r2, [fp, #40] @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef31c │ │ │ │ ldr r2, [pc, #628] @ (2ef398 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #628] @ (2ef39c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef316 │ │ │ │ ldr r2, [pc, #612] @ (2ef3a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #612] @ (2ef3a4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 2ef08e │ │ │ │ mov r0, r7 │ │ │ │ - bl 6c7c0c │ │ │ │ + bl 6c7c1c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #584] @ (2ef3a8 ) │ │ │ │ ldr r3, [pc, #528] @ (2ef370 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227486,166 +227483,166 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #5 │ │ │ │ ldr r3, [pc, #492] @ (2ef37c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef332 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2ef322 │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2ef148 │ │ │ │ ldr r1, [pc, #476] @ (2ef3ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 2ef148 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #3 │ │ │ │ ldr r3, [pc, #412] @ (2ef37c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2ef338 │ │ │ │ ldr r1, [pc, #440] @ (2ef3b0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #432] @ (2ef3b4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #424] @ (2ef3b8 ) │ │ │ │ ldrd r2, r3, [fp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #412] @ (2ef3bc ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #404] @ (2ef3c0 ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #392] @ (2ef3c4 ) │ │ │ │ ldrd r2, r3, [fp, #32] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #384] @ (2ef3c8 ) │ │ │ │ ldrd r2, r3, [fp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #372] @ (2ef3cc ) │ │ │ │ ldr.w r2, [fp, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 2ef148 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #2 │ │ │ │ ldr r3, [pc, #272] @ (2ef37c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef344 │ │ │ │ ldr r1, [pc, #332] @ (2ef3d0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #328] @ (2ef3d4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #316] @ (2ef3d8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #308] @ (2ef3dc ) │ │ │ │ ldr.w r2, [fp, #24] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 2ef148 │ │ │ │ ldr.w fp, [r3, #4] │ │ │ │ movs r1, #4 │ │ │ │ ldr r3, [pc, #188] @ (2ef37c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef34a │ │ │ │ ldr r1, [pc, #268] @ (2ef3e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #260] @ (2ef3e4 ) │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #252] @ (2ef3e8 ) │ │ │ │ ldrd r2, r3, [fp, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #240] @ (2ef3ec ) │ │ │ │ ldrd r2, r3, [fp, #24] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #232] @ (2ef3f0 ) │ │ │ │ ldr.w r2, [fp, #32] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 2ef148 │ │ │ │ ldr r2, [pc, #220] @ (2ef3f4 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ef13e │ │ │ │ ldr r2, [pc, #216] @ (2ef3f8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2ef126 │ │ │ │ ldr r1, [pc, #216] @ (2ef3fc ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [fp, #8] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 2ef1b8 │ │ │ │ ldr r3, [pc, #204] @ (2ef400 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2ef1a6 │ │ │ │ ldr r3, [pc, #200] @ (2ef404 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2ef1f6 │ │ │ │ @@ -227669,92 +227666,92 @@ │ │ │ │ blx 259290 │ │ │ │ @ instruction: 0xb8ec │ │ │ │ lsls r7, r5, #1 │ │ │ │ @ instruction: 0xb8e2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #344] @ 0x158 │ │ │ │ + str r0, [sp, #440] @ 0x1b8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #80] @ 0x50 │ │ │ │ + str r0, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #144] @ 0x90 │ │ │ │ + str r0, [sp, #240] @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #160] @ 0xa0 │ │ │ │ + str r0, [sp, #256] @ 0x100 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #168] @ 0xa8 │ │ │ │ + str r0, [sp, #264] @ 0x108 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r1, #88] @ 0x58 │ │ │ │ + str r4, [r4, #88] @ 0x58 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r0, [sp, #136] @ 0x88 │ │ │ │ + str r0, [sp, #232] @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r6, #84] @ 0x54 │ │ │ │ + str r4, [r1, #88] @ 0x58 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xb7ec │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r5, #58] @ 0x3a │ │ │ │ + ldrh r4, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r4, #54] @ 0x36 │ │ │ │ + ldrh r6, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, #58] @ 0x3a │ │ │ │ + ldrh r6, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r1, #56] @ 0x38 │ │ │ │ + ldrh r0, [r4, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r4, #58] @ 0x3a │ │ │ │ + ldrh r6, [r7, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r7, #54] @ 0x36 │ │ │ │ + ldrh r4, [r2, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r4, #58] @ 0x3a │ │ │ │ + ldrh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, #58] @ 0x3a │ │ │ │ + ldrh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r4, #54] @ 0x36 │ │ │ │ + ldrh r0, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #52] @ 0x34 │ │ │ │ + ldrh r6, [r4, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r2, #52] @ 0x34 │ │ │ │ + ldrh r2, [r5, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r7, #48] @ 0x30 │ │ │ │ + ldrh r4, [r2, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r3, #48] @ 0x30 │ │ │ │ + ldrh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r5, #48] @ 0x30 │ │ │ │ + ldrh r6, [r0, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r2!, {r1, r5, r6, r7} │ │ │ │ + ldmia r2!, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r1, #50] @ 0x32 │ │ │ │ + ldrh r2, [r4, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ + @ instruction: 0xfa44004d │ │ │ │ + @ instruction: 0xfa3e004d │ │ │ │ + @ instruction: 0xfa38004d │ │ │ │ + @ instruction: 0xfa32004d │ │ │ │ @ instruction: 0xfa2c004d │ │ │ │ - @ instruction: 0xfa26004d │ │ │ │ - @ instruction: 0xfa20004d │ │ │ │ - @ instruction: 0xfa1a004d │ │ │ │ - @ instruction: 0xfa14004d │ │ │ │ - lsls r6, r2, #1 │ │ │ │ + lsls r6, r5, #1 │ │ │ │ lsls r0, r3, #1 │ │ │ │ - ldrh r6, [r4, #50] @ 0x32 │ │ │ │ + ldrh r6, [r7, #50] @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ef41c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -227773,20 +227770,20 @@ │ │ │ │ bl 2f0218 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 2ef458 │ │ │ │ ldr r1, [pc, #76] @ (2ef49c ) │ │ │ │ ldr r2, [r0, #0] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 497668 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c73d8 │ │ │ │ + bl 6c73e8 │ │ │ │ ldr r2, [pc, #56] @ (2ef4a0 ) │ │ │ │ ldr r3, [pc, #44] @ (2ef498 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -227802,15 +227799,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ push {r1, r3, r4, lr} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r5, #12 │ │ │ │ + lsrs r6, r0, #13 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r1, r5, r6, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002ef4a4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -227831,19 +227828,19 @@ │ │ │ │ bl 2f00a8 │ │ │ │ cbz r0, 2ef4ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #96] @ (2ef538 ) │ │ │ │ ldrd r2, r3, [r0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cbnz r3, 2ef51c │ │ │ │ mov r0, r4 │ │ │ │ - bl 6c7888 │ │ │ │ + bl 6c7898 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ bl 497668 │ │ │ │ ldr r2, [pc, #68] @ (2ef53c ) │ │ │ │ ldr r3, [pc, #60] @ (2ef534 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -227860,26 +227857,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #32] @ (2ef540 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 2ef4e6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ push {r1, r4, r7} │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #40] @ 0x28 │ │ │ │ + ldrh r2, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r2, r4, r6} │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r2, #38] @ 0x26 │ │ │ │ + ldrh r4, [r5, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r2, [pc, #344] @ (2ef6b0 ) │ │ │ │ @@ -227893,91 +227890,91 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #336] @ (2ef6bc ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2ef662 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ blx 25b8cc │ │ │ │ ldr r3, [pc, #300] @ (2ef6c0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #300] @ (2ef6c4 ) │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ - bl 5d47b4 │ │ │ │ + bl 5d47c4 │ │ │ │ strd r0, r1, [r4, #8] │ │ │ │ ldr r1, [pc, #288] @ (2ef6c8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ ldr r1, [pc, #280] @ (2ef6cc ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #16] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ ldr r1, [pc, #268] @ (2ef6d0 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #17] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ ldr r1, [pc, #260] @ (2ef6d4 ) │ │ │ │ mov r2, r6 │ │ │ │ strb r0, [r4, #18] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ ldr r1, [pc, #248] @ (2ef6d8 ) │ │ │ │ add r2, sp, #8 │ │ │ │ strb r0, [r4, #19] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strb r0, [r4, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2ef68c │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 71e348 │ │ │ │ + bl 71e358 │ │ │ │ ldr r2, [pc, #224] @ (2ef6dc ) │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [pc, #224] @ (2ef6e0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d48b8 │ │ │ │ + bl 5d48c8 │ │ │ │ ldr r1, [pc, #216] @ (2ef6e4 ) │ │ │ │ mov r3, r0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d7108 │ │ │ │ + bl 5d7118 │ │ │ │ mov r5, r0 │ │ │ │ - bl 70ad74 │ │ │ │ + bl 70ad84 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #24 │ │ │ │ movs r1, #0 │ │ │ │ - bl 6980f4 │ │ │ │ + bl 698104 │ │ │ │ mov r0, r8 │ │ │ │ - bl 708200 │ │ │ │ + bl 708210 │ │ │ │ cbz r5, 2ef654 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cbz r3, 2ef69e │ │ │ │ adds r3, r5, #4 │ │ │ │ dmb ish │ │ │ │ ldrex r2, [r3] │ │ │ │ subs r2, #1 │ │ │ │ @@ -228008,57 +228005,57 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r3, #1 │ │ │ │ strb r3, [r4, #20] │ │ │ │ b.n 2ef5fa │ │ │ │ mov r0, r5 │ │ │ │ - bl 70fa8c │ │ │ │ + bl 70fa9c │ │ │ │ b.n 2ef654 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (2ef6ec ) │ │ │ │ movs r2, #98 @ 0x62 │ │ │ │ ldr r1, [pc, #76] @ (2ef6f0 ) │ │ │ │ ldr r0, [pc, #76] @ (2ef6f4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ cbz r0, 2ef730 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r4, #38 @ 0x26 │ │ │ │ + cmp r4, #62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cbz r2, 2ef738 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2ef714 ) │ │ │ │ movs r0, r0 │ │ │ │ - stc2l 0, cr0, [sl, #-296]! @ 0xfffffed8 │ │ │ │ - str r1, [sp, #80] @ 0x50 │ │ │ │ + stc2 0, cr0, [r2, #296] @ 0x128 │ │ │ │ + str r1, [sp, #176] @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf28c004b │ │ │ │ - bhi.n 2ef750 │ │ │ │ + subw r0, r4, #75 @ 0x4b │ │ │ │ + bhi.n 2ef780 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r1, [sp, #128] @ 0x80 │ │ │ │ + str r1, [sp, #224] @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r6, #14] │ │ │ │ + strb r2, [r1, #15] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrh r6, [r1, #32] │ │ │ │ + ldrh r6, [r4, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r5!, {r2, r6} │ │ │ │ + ldmia r5!, {r2, r3, r4, r6} │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldrh r0, [r2, #32] │ │ │ │ + ldrh r0, [r5, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ uxtb r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - stc2 0, cr0, [r6, #-348]! @ 0xfffffea4 │ │ │ │ - str r6, [sp, #896] @ 0x380 │ │ │ │ + ldc2 0, cr0, [lr, #-348]! @ 0xfffffea4 │ │ │ │ + str r6, [sp, #992] @ 0x3e0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [sp, #1000] @ 0x3e8 │ │ │ │ + str r7, [sp, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #248] @ (2ef804 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -228069,36 +228066,36 @@ │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2ef776 │ │ │ │ ldr r6, [pc, #228] @ (2ef810 ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #228] @ (2ef814 ) │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #20 │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #357 @ 0x165 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #200] @ (2ef818 ) │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ cbz r4, 2ef7a0 │ │ │ │ mov r0, r7 │ │ │ │ add r2, sp, #16 │ │ │ │ add r1, sp, #12 │ │ │ │ @@ -228120,23 +228117,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [pc, #120] @ (2ef820 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ b.n 2ef776 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [pc, #104] @ (2ef824 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ @@ -228164,123 +228161,123 @@ │ │ │ │ b.n 2ef7d4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ sxth r4, r7 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, #24] │ │ │ │ + ldrh r6, [r5, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldc2 0, cr0, [sl], {87} @ 0x57 │ │ │ │ - ldrh r0, [r0, #24] │ │ │ │ + ldc2 0, cr0, [r2], #348 @ 0x15c │ │ │ │ + ldrh r0, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ cbz r2, 2ef854 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r4, #22] │ │ │ │ + ldrh r4, [r7, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r5, #20] │ │ │ │ + ldrh r4, [r0, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #120] @ (2ef8b8 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2ef88c │ │ │ │ ldr r5, [pc, #108] @ (2ef8bc ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #108] @ (2ef8c0 ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #400 @ 0x190 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #80] @ (2ef8c4 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cbz r3, 2ef8a2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [pc, #28] @ (2ef8c8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ b.n 2ef88c │ │ │ │ nop │ │ │ │ - ldrh r0, [r5, #14] │ │ │ │ + ldrh r0, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xfb760057 │ │ │ │ - ldrh r4, [r3, #14] │ │ │ │ + @ instruction: 0xfb8e0057 │ │ │ │ + ldrh r4, [r6, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r2, #14] │ │ │ │ + ldrh r6, [r5, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002ef8cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ movs r0, #8 │ │ │ │ sub sp, #8 │ │ │ │ blx 259278 │ │ │ │ mov r6, r0 │ │ │ │ bl 4e3eb8 │ │ │ │ ldr r5, [pc, #100] @ (2ef950 ) │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #96] @ (2ef954 ) │ │ │ │ ldr r2, [pc, #100] @ (2ef958 ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (2ef95c ) │ │ │ │ add r2, pc │ │ │ │ movs r4, #7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #84] @ (2ef960 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r7, [r5, r3] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ bl 28f62c │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #8 │ │ │ │ cbz r5, 2ef934 │ │ │ │ blx 25bae0 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ cmp r8, r5 │ │ │ │ @@ -228297,18 +228294,18 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ add sp, #336 @ 0x150 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xfad60057 │ │ │ │ - ldrh r4, [r6, #8] │ │ │ │ + @ instruction: 0xfaee0057 │ │ │ │ + ldrh r4, [r1, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r2, r6] │ │ │ │ + ldrh r0, [r5, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r0, r7, #31 │ │ │ │ ... │ │ │ │ │ │ │ │ 002ef964 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -228325,30 +228322,30 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ ldr r5, [pc, #280] @ (2efaa4 ) │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ add.w r1, r4, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ bl 26457c │ │ │ │ ldr r3, [pc, #220] @ (2efaa8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r4, [r3, #0] │ │ │ │ @@ -228360,22 +228357,22 @@ │ │ │ │ blx 259278 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [fp] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #4] │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ str.w r0, [fp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str.w r3, [fp, #16] │ │ │ │ asrs r3, r3, #31 │ │ │ │ str.w r3, [fp, #20] │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [fp, #8] │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ cbz r3, 2efa3a │ │ │ │ movs r0, #144 @ 0x90 │ │ │ │ blx 259278 │ │ │ │ ldr.w r3, [r6, #208] @ 0xd0 │ │ │ │ @@ -228423,19 +228420,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r7, sp, #840 @ 0x348 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r0, #48] @ 0x30 │ │ │ │ + ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xfa440057 │ │ │ │ + @ instruction: 0xfa5c0057 │ │ │ │ add r7, sp, #592 @ 0x250 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r3, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #928 @ 0x3a0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ @@ -228444,15 +228441,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #4] │ │ │ │ bl 264604 │ │ │ │ movs r1, #0 │ │ │ │ - bl 5d2cac │ │ │ │ + bl 5d2cbc │ │ │ │ str r0, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2efbec │ │ │ │ ldr r3, [pc, #308] @ (2efc0c ) │ │ │ │ mov r7, r0 │ │ │ │ mov.w r8, #0 │ │ │ │ add r3, pc │ │ │ │ @@ -228498,15 +228495,15 @@ │ │ │ │ strb r1, [r4, #24] │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r6, [r4, #16] │ │ │ │ str r3, [r4, #20] │ │ │ │ strb.w ip, [r4, #25] │ │ │ │ strb r2, [r4, #26] │ │ │ │ - bl 5d3648 │ │ │ │ + bl 5d3658 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ strb.w r0, [r4, #36] @ 0x24 │ │ │ │ cbz r5, 2efb74 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ @@ -228564,15 +228561,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002efc10 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -228609,87 +228606,87 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (2efcec ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr r2, [pc, #108] @ (2efcf0 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #108] @ (2efcf4 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w r3, r4, #140 @ 0x8c │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r5, [r0, #152] @ 0x98 │ │ │ │ cbz r5, 2efcc2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f2630 │ │ │ │ add.w r3, r4, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #48] @ (2efcf8 ) │ │ │ │ ldr r4, [pc, #48] @ (2efcfc ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0xf74a0057 │ │ │ │ - strh r4, [r7, #8] │ │ │ │ + @ instruction: 0xf7620057 │ │ │ │ + strh r4, [r2, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r7, #22] │ │ │ │ + ldrh r2, [r2, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r0, [r5, #42] @ 0x2a │ │ │ │ + strh r0, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002efd00 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5cf20c │ │ │ │ + bl 5cf21c │ │ │ │ cbnz r0, 2efd44 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr r1, [pc, #80] @ (2efd74 ) │ │ │ │ ldr r2, [pc, #84] @ (2efd78 ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #76] @ (2efd7c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2f478c │ │ │ │ ldr r3, [pc, #56] @ (2efd80 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ @@ -228697,32 +228694,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #56] @ (2efd88 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subw r0, r6, #2135 @ 0x857 │ │ │ │ - strh r6, [r2, #4] │ │ │ │ + @ instruction: 0xf6be0057 │ │ │ │ + strh r6, [r5, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r3, #18] │ │ │ │ + ldrh r0, [r6, #18] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - @ instruction: 0xf67c0057 │ │ │ │ - strh r2, [r1, #46] @ 0x2e │ │ │ │ + @ instruction: 0xf6940057 │ │ │ │ + strh r2, [r4, #46] @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #38] @ 0x26 │ │ │ │ + strh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002efd8c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228730,21 +228727,21 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #80] @ (2efdf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d5644 │ │ │ │ + bl 5d5654 │ │ │ │ ldr r1, [pc, #64] @ (2efdf4 ) │ │ │ │ mov r2, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2c9c │ │ │ │ + bl 5d2cac │ │ │ │ ldr r2, [pc, #56] @ (2efdf8 ) │ │ │ │ ldr r3, [pc, #44] @ (2efdf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -228775,26 +228772,26 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #352] @ (2eff70 ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #352] @ (2eff74 ) │ │ │ │ add r0, pc │ │ │ │ blx 259a3c │ │ │ │ mov r7, r0 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr r1, [pc, #344] @ (2eff78 ) │ │ │ │ ldr r2, [pc, #344] @ (2eff7c ) │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #132 @ 0x84 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #336] @ (2eff80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2eff64 │ │ │ │ ldr.w r9, [r2] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #316] @ (2eff84 ) │ │ │ │ mov r0, r7 │ │ │ │ @@ -228883,19 +228880,19 @@ │ │ │ │ adc.w r6, r6, #0 │ │ │ │ cmp r6, fp │ │ │ │ it eq │ │ │ │ cmpeq sl, r9 │ │ │ │ bne.n 2efe9c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6c71f8 │ │ │ │ + bl 6c7208 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r7 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70cdec │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 2eff40 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ blx 2590fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ @@ -228911,37 +228908,37 @@ │ │ │ │ blx 259d28 │ │ │ │ b.n 2efec4 │ │ │ │ ldr r1, [pc, #56] @ (2effa0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ b.n 2eff2e │ │ │ │ - vhadd.s8 q8, q7, │ │ │ │ + vhadd.s32 q8, q3, │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - sub.w r0, r8, #14090240 @ 0xd70000 │ │ │ │ - ldrb r6, [r2, #30] │ │ │ │ + rsb r0, r0, #14090240 @ 0xd70000 │ │ │ │ + ldrb r6, [r5, #30] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r0, [r3, #10] │ │ │ │ + ldrh r0, [r6, #10] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - strh r4, [r2, #40] @ 0x28 │ │ │ │ + strh r4, [r5, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (2effdc ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r4, #38] @ 0x26 │ │ │ │ + strh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, #38] @ 0x26 │ │ │ │ + strh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r5, r1] │ │ │ │ + strb r0, [r0, r2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r4, #36] @ 0x24 │ │ │ │ + strh r2, [r7, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r7, #30] │ │ │ │ + strh r0, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002effa4 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -228966,15 +228963,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ add r1, sp, #576 @ 0x240 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r4, r5, r1 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r4, r6} │ │ │ │ + stmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 002efff0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -228984,15 +228981,15 @@ │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #36] @ (2f0030 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 722790 │ │ │ │ + bl 7227a0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -229030,52 +229027,52 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f00a0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xf3580057 │ │ │ │ - strh r2, [r0, #26] │ │ │ │ + @ instruction: 0xf3700057 │ │ │ │ + strh r2, [r3, #26] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r2, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f00a4 : │ │ │ │ b.w 342108 │ │ │ │ │ │ │ │ 002f00a8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ movs r0, #24 │ │ │ │ sub sp, #8 │ │ │ │ blx 259278 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr.w ip, [pc, #80] @ 2f0118 │ │ │ │ ldr r2, [pc, #80] @ (2f011c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f0120 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 34210c │ │ │ │ cmp.w r1, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ @@ -229091,29 +229088,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf2fe0057 │ │ │ │ - ldrb r0, [r6, #19] │ │ │ │ + @ instruction: 0xf3160057 │ │ │ │ + ldrb r0, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f0124 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ bl 453e78 │ │ │ │ mov r4, r0 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70cdec │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f014e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2590fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229131,21 +229128,21 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f01b4 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 259a3c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d4abc │ │ │ │ + bl 5d4acc │ │ │ │ ldr r1, [pc, #56] @ (2f01b8 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2ca4 │ │ │ │ + bl 5d2cb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70cdec │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f019e │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2590fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229154,34 +229151,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xebee004d │ │ │ │ + stc 0, cr0, [r6], {77} @ 0x4d │ │ │ │ bl 641ba │ │ │ │ │ │ │ │ 002f01bc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (2f0210 ) │ │ │ │ sub sp, #8 │ │ │ │ add r0, pc │ │ │ │ blx 259a3c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d4abc │ │ │ │ + bl 5d4acc │ │ │ │ ldr r1, [pc, #56] @ (2f0214 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2ca4 │ │ │ │ + bl 5d2cb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70cdec │ │ │ │ mov r3, r0 │ │ │ │ cbz r4, 2f01fa │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2590fc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -229190,15 +229187,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xeb92004d │ │ │ │ + sub.w r0, sl, sp, lsl #1 │ │ │ │ bl 13c216 │ │ │ │ │ │ │ │ 002f0218 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -229206,31 +229203,31 @@ │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #108] @ (2f029c ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d56dc │ │ │ │ + bl 5d56ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f027a │ │ │ │ ldr r4, [pc, #96] @ (2f02a0 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [pc, #96] @ (2f02a4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #4 │ │ │ │ blx 259278 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r5, #96 @ 0x60 │ │ │ │ - bl 722790 │ │ │ │ + bl 7227a0 │ │ │ │ str r0, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -229243,52 +229240,52 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f02b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #429 @ 0x1ad │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f0266 │ │ │ │ - strh r6, [r7, #12] │ │ │ │ + strh r6, [r2, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xeb2e004d │ │ │ │ - @ instruction: 0xf1880057 │ │ │ │ - strh r2, [r2, #14] │ │ │ │ + adc.w r0, r6, sp, lsl #1 │ │ │ │ + sub.w r0, r0, #87 @ 0x57 │ │ │ │ + strh r2, [r5, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adc.w r0, r8, #87 @ 0x57 │ │ │ │ - strh r6, [r5, #10] │ │ │ │ + sbc.w r0, r0, #87 @ 0x57 │ │ │ │ + strh r6, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r5, #30] │ │ │ │ + ldrb r0, [r0, #31] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f02b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5cec48 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5cec58 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #96] @ (2f0334 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2568 │ │ │ │ + bl 5d2578 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cbz r0, 2f0302 │ │ │ │ ldr r3, [pc, #88] @ (2f0338 ) │ │ │ │ ldr r2, [pc, #88] @ (2f033c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #132 @ 0x84 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ @@ -229298,41 +229295,41 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f0348 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #264 @ 0x108 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #445 @ 0x1bd │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r4, #10] │ │ │ │ + strh r2, [r7, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf0ea0057 │ │ │ │ - strh r4, [r4, #12] │ │ │ │ + add.w r0, r2, #87 @ 0x57 │ │ │ │ + strh r4, [r7, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf0c20057 │ │ │ │ - strh r0, [r0, #10] │ │ │ │ + @ instruction: 0xf0da0057 │ │ │ │ + strh r0, [r3, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r7, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f035c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ adds r5, #158 @ 0x9e │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -229341,15 +229338,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #800] @ (2f0698 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov.w r3, #134217728 @ 0x8000000 │ │ │ │ str.w r3, [r0, #136] @ 0x88 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #776] @ (2f069c ) │ │ │ │ movs r7, #1 │ │ │ │ vldr d7, [pc, #752] @ 2f0688 │ │ │ │ add r3, pc │ │ │ │ @@ -229362,585 +229359,585 @@ │ │ │ │ ldr r3, [pc, #764] @ (2f06a8 ) │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r0, #146] @ 0x92 │ │ │ │ mov r0, r4 │ │ │ │ vstr d7, [r5, #224] @ 0xe0 │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #744] @ (2f06ac ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #740] @ (2f06b0 ) │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #740] @ (2f06b4 ) │ │ │ │ ldr r2, [pc, #740] @ (2f06b8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #728] @ (2f06bc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #724] @ (2f06c0 ) │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #724] @ (2f06c4 ) │ │ │ │ ldr r2, [pc, #724] @ (2f06c8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #712] @ (2f06cc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #708] @ (2f06d0 ) │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #708] @ (2f06d4 ) │ │ │ │ ldr r2, [pc, #708] @ (2f06d8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #696] @ (2f06dc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #692] @ (2f06e0 ) │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #692] @ (2f06e4 ) │ │ │ │ ldr r2, [pc, #692] @ (2f06e8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #680] @ (2f06ec ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #676] @ (2f06f0 ) │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #676] @ (2f06f4 ) │ │ │ │ ldr r2, [pc, #676] @ (2f06f8 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #664] @ (2f06fc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #656] @ (2f0700 ) │ │ │ │ ldr r1, [pc, #656] @ (2f0704 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #656] @ (2f0708 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #652] @ (2f070c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ ldr r2, [pc, #640] @ (2f0710 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #636] @ (2f0714 ) │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #636] @ (2f0718 ) │ │ │ │ ldr r1, [pc, #636] @ (2f071c ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #636] @ (2f0720 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #632] @ (2f0724 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r6, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ ldr r2, [pc, #620] @ (2f0728 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #612] @ (2f072c ) │ │ │ │ ldr r1, [pc, #612] @ (2f0730 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #612] @ (2f0734 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #608] @ (2f0738 ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ ldr r2, [pc, #596] @ (2f073c ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r3, [pc, #588] @ (2f0740 ) │ │ │ │ ldr r1, [pc, #592] @ (2f0744 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #588] @ (2f0748 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #588] @ (2f074c ) │ │ │ │ add r2, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ ldr r2, [pc, #576] @ (2f0750 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #568] @ (2f0754 ) │ │ │ │ ldr r3, [pc, #568] @ (2f0758 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #568] @ (2f075c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #560] @ (2f0760 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #552] @ (2f0764 ) │ │ │ │ ldr r3, [pc, #552] @ (2f0768 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #552] @ (2f076c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r2, [pc, #544] @ (2f0770 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #536] @ (2f0774 ) │ │ │ │ ldr r3, [pc, #536] @ (2f0778 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #536] @ (2f077c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r2, [pc, #528] @ (2f0780 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #520] @ (2f0784 ) │ │ │ │ ldr r3, [pc, #520] @ (2f0788 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #520] @ (2f078c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r2, [pc, #512] @ (2f0790 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #504] @ (2f0794 ) │ │ │ │ ldr r3, [pc, #504] @ (2f0798 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #504] @ (2f079c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r2, [pc, #496] @ (2f07a0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #488] @ (2f07a4 ) │ │ │ │ ldr r3, [pc, #488] @ (2f07a8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #488] @ (2f07ac ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r2, [pc, #480] @ (2f07b0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #472] @ (2f07b4 ) │ │ │ │ ldr r3, [pc, #472] @ (2f07b8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #472] @ (2f07bc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #464] @ (2f07c0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #456] @ (2f07c4 ) │ │ │ │ ldr r3, [pc, #456] @ (2f07c8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #456] @ (2f07cc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5dd0 │ │ │ │ + bl 5d5de0 │ │ │ │ ldr r2, [pc, #448] @ (2f07d0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #440] @ (2f07d4 ) │ │ │ │ ldr r3, [pc, #440] @ (2f07d8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r2, r1 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #52 @ 0x34 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d4f9c │ │ │ │ + bl 5d4fac │ │ │ │ ldr r2, [pc, #424] @ (2f07dc ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r1, [pc, #416] @ (2f07e0 ) │ │ │ │ ldr r3, [pc, #416] @ (2f07e4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #416] @ (2f07e8 ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #408] @ (2f07ec ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r2, [pc, #400] @ (2f07f0 ) │ │ │ │ str r7, [sp, #4] │ │ │ │ movs r3, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #396] @ (2f07f4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5d4f9c │ │ │ │ + bl 5d4fac │ │ │ │ ldr r2, [pc, #384] @ (2f07f8 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6458 │ │ │ │ + bl 5d6468 │ │ │ │ ldr r2, [pc, #376] @ (2f07fc ) │ │ │ │ b.n 2f0800 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1880057 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + sub.w r0, r0, #87 @ 0x57 │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r4, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsrs r1, r1, #18 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + add sp, #16 │ │ │ │ lsls r3, r1, #1 │ │ │ │ asrs r5, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, r2, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r3, #31 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r5, [pc, #696] @ (2f098c ) │ │ │ │ + ldr r5, [pc, #792] @ (2f09ec ) │ │ │ │ lsls r7, r1, #1 │ │ │ │ asrs r1, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, #46] @ 0x2e │ │ │ │ + ldrh r6, [r4, #46] @ 0x2e │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r5, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #6] │ │ │ │ + strh r2, [r5, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r4, #23 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r3, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #6] │ │ │ │ + strh r2, [r6, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r4, #6] │ │ │ │ + strh r6, [r7, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r1, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r4, pc, #624 @ (adr r4, 2f0988 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r5, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #8] │ │ │ │ + strh r2, [r3, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r7, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #13] │ │ │ │ + ldrb r0, [r1, #14] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r1, r5, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #6] │ │ │ │ + strh r6, [r1, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #6] │ │ │ │ + strh r6, [r5, #6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #6] │ │ │ │ + strh r2, [r0, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsrs r3, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #8] │ │ │ │ + strh r0, [r3, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, #12] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ lsls r6, r1, #1 │ │ │ │ lsrs r7, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #6] │ │ │ │ + strh r0, [r2, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r5, r6, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, #8] │ │ │ │ + strh r4, [r6, #8] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r0, #10] │ │ │ │ + strh r6, [r3, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #10] │ │ │ │ + strh r4, [r3, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r6, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r2, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + strh r2, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r7, #26 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r5, #10] │ │ │ │ + strh r0, [r0, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r6, r6 │ │ │ │ + mvns r6, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #12] │ │ │ │ + strh r0, [r3, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #12] │ │ │ │ + strh r6, [r5, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r1, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #23 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, #12] │ │ │ │ + strh r0, [r5, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ asrs r1, r3, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r0, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r0, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r0, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc2 15, cr15, [r7, #-1020]! @ 0xfffffc04 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r5, #14] │ │ │ │ + strh r6, [r0, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ asrs r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ str r4, [r5, r3] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, r4 │ │ │ │ + subs r2, r7, r4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #14] │ │ │ │ + strh r0, [r1, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r1, r2, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #44] @ (2f0830 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #44] @ (2f0834 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #40] @ (2f0838 ) │ │ │ │ add r3, pc │ │ │ │ strd r5, r5, [sp, #4] │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ ldr r2, [pc, #28] @ (2f083c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d6458 │ │ │ │ + b.w 5d6468 │ │ │ │ nop │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r5, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r3, #4] │ │ │ │ + strh r6, [r6, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r2 │ │ │ │ - bl 5d5644 │ │ │ │ + bl 5d5654 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d5414 │ │ │ │ + bl 5d5424 │ │ │ │ cbz r0, 2f0876 │ │ │ │ ldr r1, [pc, #68] @ (2f08a8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d51ec │ │ │ │ + b.w 5d51fc │ │ │ │ ldr r3, [pc, #52] @ (2f08ac ) │ │ │ │ mov.w r2, #560 @ 0x230 │ │ │ │ ldr.w ip, [pc, #48] @ 2f08b0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #48] @ (2f08b4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ strd ip, r4, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r2, [r0, #30] │ │ │ │ + ldrb r2, [r3, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldcl 0, cr0, [ip], #-348 @ 0xfffffea4 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + ldc 0, cr0, [r4], {87} @ 0x57 │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r2, #2] │ │ │ │ + strh r2, [r5, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #200] @ (2f0994 ) │ │ │ │ @@ -229948,15 +229945,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #204] @ (2f099c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r4, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ it eq │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -229965,26 +229962,26 @@ │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ str r2, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ - bl 5d29bc │ │ │ │ + bl 5d29cc │ │ │ │ cbz r0, 2f091a │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29c8 │ │ │ │ + bl 5d29d8 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f0968 │ │ │ │ blx 25a920 │ │ │ │ cmp r0, #7 │ │ │ │ bls.n 2f097e │ │ │ │ ldr r1, [pc, #112] @ (2f09a0 ) │ │ │ │ sub.w r3, r0, #8 │ │ │ │ @@ -230022,46 +230019,46 @@ │ │ │ │ ldr r1, [pc, #36] @ (2f09ac ) │ │ │ │ ldr r0, [pc, #40] @ (2f09b0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldc 0, cr0, [r0], #-348 @ 0xfffffea4 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + mcrr 0, 5, r0, r8, cr7 │ │ │ │ + strb r2, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #26] │ │ │ │ + ldrb r2, [r1, #27] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #328] @ 0x148 │ │ │ │ + str r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [sp, #120] @ 0x78 │ │ │ │ + str r0, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - sbcs.w r0, r8, r7, lsr #1 │ │ │ │ - ldrb r2, [r2, #29] │ │ │ │ + @ instruction: 0xeb900057 │ │ │ │ + ldrb r2, [r5, #29] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #124] @ (2f0a4c ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #124] @ (2f0a50 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #72 @ 0x48 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #120] @ (2f0a54 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 2595ac │ │ │ │ @@ -230091,18 +230088,18 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xeb2e0057 │ │ │ │ - strb r2, [r5, #15] │ │ │ │ + adc.w r0, r6, r7, lsr #1 │ │ │ │ + strb r2, [r0, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r4, [r5, #22] │ │ │ │ + ldrb r4, [r0, #23] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0aa0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230111,29 +230108,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0aa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb.w r4, [r0, #41] @ 0x29 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - eor.w r0, lr, r7, lsr #1 │ │ │ │ - strb r4, [r1, #13] │ │ │ │ + @ instruction: 0xeaa60057 │ │ │ │ + strb r4, [r4, #13] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, #20] │ │ │ │ + ldrb r6, [r4, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0af4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230142,29 +230139,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0afc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb.w r4, [r0, #49] @ 0x31 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - bics.w r0, sl, r7, lsr #1 │ │ │ │ - strb r0, [r7, #11] │ │ │ │ + orrs.w r0, r2, r7, lsr #1 │ │ │ │ + strb r0, [r2, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r7, #18] │ │ │ │ + ldrb r2, [r2, #19] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0b44 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230172,28 +230169,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0b4c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #49] @ 0x31 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strd r0, r0, [r6, #348]! @ 0x15c │ │ │ │ - strb r4, [r4, #10] │ │ │ │ + ldrd r0, r0, [lr, #348]! @ 0x15c │ │ │ │ + strb r4, [r7, #10] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #17] │ │ │ │ + ldrb r6, [r7, #17] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0b98 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230202,29 +230199,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0ba0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb.w r4, [r0, #50] @ 0x32 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xe9960057 │ │ │ │ - strb r4, [r2, #9] │ │ │ │ + @ instruction: 0xe9ae0057 │ │ │ │ + strb r4, [r5, #9] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0be8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230232,28 +230229,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0bf0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #50] @ 0x32 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strd r0, r0, [r2, #-348] @ 0x15c │ │ │ │ - strb r0, [r0, #8] │ │ │ │ + ldrd r0, r0, [sl, #-348] @ 0x15c │ │ │ │ + strb r0, [r3, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0c38 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230261,28 +230258,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0c40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrd r0, r0, [r2], #348 @ 0x15c │ │ │ │ - strb r0, [r6, #6] │ │ │ │ + stmdb sl, {r0, r1, r2, r4, r6} │ │ │ │ + strb r0, [r1, #7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0c8c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230291,29 +230288,29 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0c94 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb.w r4, [r0, #60] @ 0x3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia.w r2!, {r0, r1, r2, r4, r6} │ │ │ │ - strb r0, [r4, #5] │ │ │ │ + ldmia.w sl!, {r0, r1, r2, r4, r6} │ │ │ │ + strb r0, [r7, #5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r4, #12] │ │ │ │ + ldrb r2, [r7, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0cdc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230321,28 +230318,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0ce4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #60] @ 0x3c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strex r0, r0, [lr, #348] @ 0x15c │ │ │ │ - strb r4, [r1, #4] │ │ │ │ + strd r0, r0, [r6], #-348 @ 0x15c │ │ │ │ + strb r4, [r4, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0d2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -230350,29 +230347,28 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0d34 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #41] @ 0x29 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f0d2c │ │ │ │ - lsls r7, r2, #1 │ │ │ │ - strb r4, [r7, #2] │ │ │ │ + @ instruction: 0xe8160057 │ │ │ │ + strb r4, [r2, #3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r7, #9] │ │ │ │ + ldrb r6, [r2, #10] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0d80 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230381,30 +230377,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0d88 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb.w r4, [r0, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2f0ce0 │ │ │ │ + b.n 2f0d10 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r5, #8] │ │ │ │ + ldrb r6, [r0, #9] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0dd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230412,29 +230408,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0dd8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f0c88 │ │ │ │ + b.n 2f0cb8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r3, #0] │ │ │ │ + strb r0, [r6, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r3, #7] │ │ │ │ + ldrb r2, [r6, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0e24 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230443,30 +230439,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0e2c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb.w r4, [r0, #260] @ 0x104 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2f0c3c │ │ │ │ + b.n 2f0c6c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r1, #124] @ 0x7c │ │ │ │ + ldr r0, [r4, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r1, #6] │ │ │ │ + ldrb r2, [r4, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0e74 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230474,29 +230470,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0e7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #260] @ 0x104 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 2f0be4 │ │ │ │ + b.n 2f0c14 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #116] @ 0x74 │ │ │ │ + ldr r4, [r1, #120] @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r6, #4] │ │ │ │ + ldrb r6, [r1, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0ec8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230505,30 +230501,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0ed0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 2f0b98 │ │ │ │ + b.n 2f0bc8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r4, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r4, #3] │ │ │ │ + ldrb r6, [r7, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0f18 │ │ │ │ sub sp, #12 │ │ │ │ @@ -230536,29 +230532,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0f20 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2f0b40 │ │ │ │ + b.n 2f0b70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r2, #108] @ 0x6c │ │ │ │ + ldr r0, [r5, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r2, #2] │ │ │ │ + ldrb r2, [r5, #2] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 2f0f6c │ │ │ │ sub sp, #8 │ │ │ │ @@ -230567,30 +230563,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f0f74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - b.n 2f0af4 │ │ │ │ + b.n 2f0b24 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #104] @ 0x68 │ │ │ │ + ldr r0, [r3, #104] @ 0x68 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r2, [r0, #1] │ │ │ │ + ldrb r2, [r3, #1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 2f0fbc │ │ │ │ sub sp, #12 │ │ │ │ @@ -230598,29 +230594,29 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (2f0fc4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - b.n 2f0a9c │ │ │ │ + b.n 2f0acc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #96] @ 0x60 │ │ │ │ + ldr r4, [r0, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r5, #31] │ │ │ │ + ldrb r6, [r0, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1018 │ │ │ │ sub sp, #8 │ │ │ │ @@ -230629,148 +230625,148 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1020 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ eor.w r3, r4, #1 │ │ │ │ strb.w r4, [r0, #42] @ 0x2a │ │ │ │ strb.w r3, [r0, #43] @ 0x2b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - b.n 2f0a58 │ │ │ │ + b.n 2f0a88 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r3, #92] @ 0x5c │ │ │ │ + ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r3, #30] │ │ │ │ + strb r6, [r6, #30] │ │ │ │ lsls r4, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #196] @ (2f1108 ) │ │ │ │ ldr r2, [pc, #200] @ (2f110c ) │ │ │ │ ldr r1, [pc, #200] @ (2f1110 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r8, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 2f10fc │ │ │ │ ldr r0, [pc, #180] @ (2f1114 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r1, [pc, #176] @ (2f1118 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d3ff8 │ │ │ │ + bl 5d4008 │ │ │ │ mov r5, r0 │ │ │ │ cbz r0, 2f108a │ │ │ │ ldr r1, [pc, #164] @ (2f111c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d42d4 │ │ │ │ + bl 5d42e4 │ │ │ │ cbnz r0, 2f10a6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2f18 │ │ │ │ + bl 5d2f28 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 5d5644 │ │ │ │ + bl 5d5654 │ │ │ │ ldr.w r1, [r8, #196] @ 0xc4 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ ldr r1, [pc, #104] @ (2f1120 ) │ │ │ │ mov r3, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4154 │ │ │ │ + bl 5d4164 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f1088 │ │ │ │ ldr r1, [pc, #92] @ (2f1124 ) │ │ │ │ movw r3, #1101 @ 0x44d │ │ │ │ ldr r2, [pc, #88] @ (2f1128 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #84] @ (2f112c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d6558 │ │ │ │ + bl 5d6568 │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f108a │ │ │ │ ldr r1, [pc, #64] @ (2f1130 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ b.n 2f1088 │ │ │ │ ldr r0, [pc, #52] @ (2f1134 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f1076 │ │ │ │ - b.n 2f0a80 │ │ │ │ + b.n 2f0ab0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r7, #84] @ 0x54 │ │ │ │ + ldr r2, [r2, #88] @ 0x58 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r5, #3] │ │ │ │ + ldrb r2, [r0, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r6, #3] │ │ │ │ + ldrb r2, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f162c │ │ │ │ + b.n 2f165c │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r2, [r0, #3] │ │ │ │ + ldrb r2, [r3, #3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - b.n 2f0988 │ │ │ │ + b.n 2f09b8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r0, #0] │ │ │ │ + ldrb r4, [r3, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r5, #20] │ │ │ │ + ldrb r6, [r0, #21] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r0, r3, #2 │ │ │ │ + asrs r0, r6, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 2f11c0 │ │ │ │ sub sp, #24 │ │ │ │ @@ -230788,25 +230784,25 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #96] @ (2f11d4 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #84] @ (2f11d8 ) │ │ │ │ add r4, pc │ │ │ │ adds r0, #96 @ 0x60 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cc3b8 │ │ │ │ + bl 6cc3c8 │ │ │ │ ldr r2, [pc, #64] @ (2f11dc ) │ │ │ │ ldr r3, [pc, #44] @ (2f11c8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230816,23 +230812,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - b.n 2f1920 │ │ │ │ + b.n 2f1950 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r7, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #24] │ │ │ │ + strb r4, [r6, #24] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r2, #68] @ 0x44 │ │ │ │ + ldr r6, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r7, [sp, #800] @ 0x320 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f122c ) │ │ │ │ movs r0, r0 │ │ │ │ str r7, [sp, #704] @ 0x2c0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -230856,25 +230852,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 708a94 │ │ │ │ + bl 708aa4 │ │ │ │ ldr r2, [pc, #60] @ (2f1280 ) │ │ │ │ ldr r3, [pc, #44] @ (2f1274 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -230885,23 +230881,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2f187c │ │ │ │ + b.n 2f18ac │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #21] │ │ │ │ + strb r6, [r1, #22] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r2, [r5, #56] @ 0x38 │ │ │ │ + ldr r2, [r0, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r7, [sp, #24] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -230921,23 +230917,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #68] @ 2f1318 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 708a94 │ │ │ │ + bl 708aa4 │ │ │ │ cbz r0, 2f12ec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #32] │ │ │ │ ldr r2, [pc, #68] @ (2f1334 ) │ │ │ │ ldr r3, [pc, #56] @ (2f1328 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -230952,23 +230948,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - b.n 2f17e8 │ │ │ │ + b.n 2f1818 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r6, [sp, #632] @ 0x278 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #19] │ │ │ │ + strb r2, [r5, #19] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r0, #48] @ 0x30 │ │ │ │ + ldr r6, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r6, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -230988,30 +230984,30 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6c7018 │ │ │ │ + bl 6c7028 │ │ │ │ cbz r0, 2f13a6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 263584 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6c6cac │ │ │ │ + bl 6c6cbc │ │ │ │ ldr r2, [pc, #60] @ (2f13e4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f13d8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231022,23 +231018,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - b.n 2f1730 │ │ │ │ + b.n 2f1760 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r5, [sp, #952] @ 0x3b8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #16] │ │ │ │ + strb r6, [r6, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r5, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231048,24 +231044,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f1428 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - b.n 2f1620 │ │ │ │ + b.n 2f1650 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r7, #24] │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r7, #13] │ │ │ │ + strb r6, [r2, #14] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f1464 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231073,24 +231069,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f146c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - b.n 2f15dc │ │ │ │ + b.n 2f160c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r7, #20] │ │ │ │ + ldr r0, [r2, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r7, #12] │ │ │ │ + strb r2, [r2, #13] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f14a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231098,24 +231094,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f14b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - b.n 2f1598 │ │ │ │ + b.n 2f15c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #16] │ │ │ │ + ldr r4, [r1, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r6, #11] │ │ │ │ + strb r6, [r1, #12] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f14ec │ │ │ │ sub sp, #12 │ │ │ │ @@ -231123,24 +231119,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f14f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - b.n 2f1554 │ │ │ │ + b.n 2f1584 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r6, #10] │ │ │ │ + strb r2, [r1, #11] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 2f1530 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231148,24 +231144,24 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #36] @ (2f1538 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ - svc 238 @ 0xee │ │ │ │ + b.n 2f1540 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, #8] │ │ │ │ + ldr r4, [r0, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r5, #9] │ │ │ │ + strb r6, [r0, #10] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f1578 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231173,25 +231169,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f1580 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ nop │ │ │ │ - svc 170 @ 0xaa │ │ │ │ + svc 194 @ 0xc2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + ldr r0, [r0, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f15c0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231199,25 +231195,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f15c8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ nop │ │ │ │ - svc 98 @ 0x62 │ │ │ │ + svc 122 @ 0x7a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r4, #0] │ │ │ │ + ldr r0, [r7, #0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r4, #7] │ │ │ │ + strb r2, [r7, #7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f1608 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231225,25 +231221,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f1610 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ nop │ │ │ │ - svc 26 │ │ │ │ + svc 50 @ 0x32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r3, #124] @ 0x7c │ │ │ │ + str r0, [r6, #124] @ 0x7c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r3, #6] │ │ │ │ + strb r2, [r6, #6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 2f1650 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231251,25 +231247,25 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (2f1658 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ nop │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + udf #234 @ 0xea │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r2, #120] @ 0x78 │ │ │ │ + str r0, [r5, #120] @ 0x78 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r2, #5] │ │ │ │ + strb r2, [r5, #5] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #48] @ 2f169c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231277,26 +231273,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #44] @ (2f16a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #252] @ 0xfc │ │ │ │ ldr.w r0, [r3, #188] @ 0xbc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ nop │ │ │ │ - udf #138 @ 0x8a │ │ │ │ + udf #162 @ 0xa2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r2, [r1, #4] │ │ │ │ + strb r2, [r4, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #148] @ 2f174c │ │ │ │ sub sp, #20 │ │ │ │ @@ -231314,28 +231310,28 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6cc64c │ │ │ │ + bl 6cc65c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbnz r0, 2f1734 │ │ │ │ cbz r1, 2f1710 │ │ │ │ mov r0, r1 │ │ │ │ - bl 6c7c84 │ │ │ │ + bl 6c7c94 │ │ │ │ ldr r2, [pc, #76] @ (2f1760 ) │ │ │ │ ldr r3, [pc, #64] @ (2f1754 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231350,26 +231346,26 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r4 │ │ │ │ bl 262edc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f1710 │ │ │ │ - bl 6c7c84 │ │ │ │ + bl 6c7c94 │ │ │ │ b.n 2f1710 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - udf #62 @ 0x3e │ │ │ │ + udf #86 @ 0x56 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #2] │ │ │ │ + strb r4, [r0, #3] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r4, #108] @ 0x6c │ │ │ │ + str r4, [r7, #108] @ 0x6c │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -231389,15 +231385,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #168] @ (2f1848 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #76] @ 0x4c │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r3, #76] @ 0x4c │ │ │ │ @@ -231424,15 +231420,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ strb.w r3, [sp, #40] @ 0x28 │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #76] @ (2f184c ) │ │ │ │ str.w ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cc844 │ │ │ │ + bl 6cc854 │ │ │ │ ldr r2, [pc, #68] @ (2f1850 ) │ │ │ │ ldr r3, [pc, #44] @ (2f183c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -231443,23 +231439,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ble.n 2f173c │ │ │ │ + ble.n 2f176c │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r1, [sp, #776] @ 0x308 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #124] @ 0x7c │ │ │ │ + strb r0, [r1, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r1, [sp, #600] @ 0x258 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f18a0 ) │ │ │ │ movs r0, r0 │ │ │ │ str r1, [sp, #248] @ 0xf8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -231485,15 +231481,15 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ mov r8, r7 │ │ │ │ ldr.w r9, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r0, #32 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r0, #8 │ │ │ │ adds r4, #8 │ │ │ │ blx 25bae0 │ │ │ │ @@ -231509,17 +231505,17 @@ │ │ │ │ cmp r4, r6 │ │ │ │ ldr.w r8, [r8] │ │ │ │ bne.n 2f18a2 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 6c7018 │ │ │ │ + bl 6c7028 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6c6cac │ │ │ │ + bl 6c6cbc │ │ │ │ ldr r2, [pc, #64] @ (2f1920 ) │ │ │ │ ldr r3, [pc, #52] @ (2f1918 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -231530,23 +231526,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - bgt.n 2f1838 │ │ │ │ + bgt.n 2f1868 │ │ │ │ lsls r7, r2, #1 │ │ │ │ str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [r1, #112] @ 0x70 │ │ │ │ + ldr r2, [r4, #112] @ 0x70 │ │ │ │ lsls r4, r1, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #84] @ 0x54 │ │ │ │ + str r4, [r3, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r0, [sp, #424] @ 0x1a8 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -231556,33 +231552,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #60] @ (2f197c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f1962 │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 25b8c8 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - blt.n 2f18fc │ │ │ │ + blt.n 2f192c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #72] @ 0x48 │ │ │ │ + str r0, [r3, #72] @ 0x48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r0, #100] @ 0x64 │ │ │ │ + ldr r2, [r3, #100] @ 0x64 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f19d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231591,34 +231587,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f19d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - blt.n 2f1aa0 │ │ │ │ + blt.n 2f1ad0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r4, #64] @ 0x40 │ │ │ │ + str r4, [r7, #64] @ 0x40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r4, #92] @ 0x5c │ │ │ │ + ldr r6, [r7, #92] @ 0x5c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1a2c │ │ │ │ sub sp, #12 │ │ │ │ @@ -231627,34 +231623,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1a34 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - blt.n 2f1a44 │ │ │ │ + blt.n 2f1a74 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r1, #60] @ 0x3c │ │ │ │ + str r0, [r4, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r1, #88] @ 0x58 │ │ │ │ + ldr r2, [r4, #88] @ 0x58 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1a88 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231663,34 +231659,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1a90 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bge.n 2f19e8 │ │ │ │ + bge.n 2f1a18 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r5, #52] @ 0x34 │ │ │ │ + str r4, [r0, #56] @ 0x38 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #64] @ 2f1ae4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231699,34 +231695,34 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f1aec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bge.n 2f1b8c │ │ │ │ + bge.n 2f1bbc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r2, #48] @ 0x30 │ │ │ │ + str r0, [r5, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r2, #76] @ 0x4c │ │ │ │ + ldr r2, [r5, #76] @ 0x4c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1b44 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231735,34 +231731,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1b4c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #156] @ 0x9c │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [r4, #156] @ 0x9c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bls.n 2f1b34 │ │ │ │ + bge.n 2f1b64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #40] @ 0x28 │ │ │ │ + str r4, [r1, #44] @ 0x2c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r6, #68] @ 0x44 │ │ │ │ + ldr r6, [r1, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1ba4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231771,34 +231767,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1bac ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #164] @ 0xa4 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bls.n 2f1ad4 │ │ │ │ + bls.n 2f1b04 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r2, #36] @ 0x24 │ │ │ │ + str r4, [r5, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r2, #64] @ 0x40 │ │ │ │ + ldr r6, [r5, #64] @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1c04 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231807,34 +231803,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1c0c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #160] @ 0xa0 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bls.n 2f1c74 │ │ │ │ + bls.n 2f1ca4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #28] │ │ │ │ + str r4, [r1, #32] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r6, #56] @ 0x38 │ │ │ │ + ldr r6, [r1, #60] @ 0x3c │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 2f1c64 │ │ │ │ sub sp, #12 │ │ │ │ @@ -231843,34 +231839,34 @@ │ │ │ │ ldr r1, [pc, #64] @ (2f1c6c ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #152] @ 0x98 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [r4, #152] @ 0x98 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 2f1c14 │ │ │ │ + bhi.n 2f1c44 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r2, #24] │ │ │ │ + str r4, [r5, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 2f1ccc │ │ │ │ sub sp, #8 │ │ │ │ @@ -231880,15 +231876,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (2f1cd0 ) │ │ │ │ add.w r2, ip, #92 @ 0x5c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #64] @ (2f1cd4 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 42d2c4 │ │ │ │ cbz r0, 2f1cb8 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ blx 2595ac │ │ │ │ @@ -231899,19 +231895,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bhi.n 2f1dc0 │ │ │ │ + bhi.n 2f1bf0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r6, #44] @ 0x2c │ │ │ │ + ldr r4, [r1, #48] @ 0x30 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r5, #16] │ │ │ │ + str r4, [r0, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #124] @ (2f1d64 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -231919,15 +231915,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #124] @ (2f1d6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ blx 2595ac │ │ │ │ @@ -231951,19 +231947,19 @@ │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r4, #256] @ 0x100 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2595a8 │ │ │ │ - bhi.n 2f1d88 │ │ │ │ + bhi.n 2f1db8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r2, #12] │ │ │ │ + str r2, [r5, #12] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [r2, #40] @ 0x28 │ │ │ │ + ldr r2, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ (2f1e18 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -231973,15 +231969,15 @@ │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #148] @ (2f1e20 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #132] @ (2f1e24 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cbz r0, 2f1de6 │ │ │ │ ldr r1, [pc, #124] @ (2f1e28 ) │ │ │ │ @@ -232011,36 +232007,36 @@ │ │ │ │ add.w r3, r5, #124 @ 0x7c │ │ │ │ ldr r1, [pc, #60] @ (2f1e30 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #715 @ 0x2cb │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bvc.n 2f1f0c │ │ │ │ + bvc.n 2f1d3c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r7, #28] │ │ │ │ + ldr r0, [r2, #32] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r0, [r6, #0] │ │ │ │ + str r0, [r1, #4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r7, pc, #888 @ (adr r7, 2f21a0 ) │ │ │ │ + add r7, pc, #984 @ (adr r7, 2f2200 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r6, [r4, #72] @ 0x48 │ │ │ │ + ldr r6, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r6, #56] @ 0x38 │ │ │ │ + ldr r0, [r1, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r4, #44] @ 0x2c │ │ │ │ + ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w lr, [pc, #212] @ 2f1f1c │ │ │ │ @@ -232070,35 +232066,35 @@ │ │ │ │ addeq r4, sp, #12 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6cc3b8 │ │ │ │ + bl 6cc3c8 │ │ │ │ cbz r0, 2f1ee6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ cbz r0, 2f1ec8 │ │ │ │ mov r1, r4 │ │ │ │ bl 43f840 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbz r3, 2f1ec6 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 6c7c48 │ │ │ │ + bl 6c7c58 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2f1eee │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cbz r0, 2f1eda │ │ │ │ mov r1, r4 │ │ │ │ bl 43f840 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ @@ -232106,15 +232102,15 @@ │ │ │ │ bne.n 2f1eb6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 2f09b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 259fc4 │ │ │ │ ldrd r1, r0, [sp, #12] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #72] @ (2f1f38 ) │ │ │ │ ldr r3, [pc, #44] @ (2f1f20 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -232134,19 +232130,19 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #22] │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 2f2030 │ │ │ │ + bvs.n 2f1e60 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [r0, #16] │ │ │ │ + ldr r0, [r3, #16] │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrh r2, [r3, #18] │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3888] @ 0xf30 │ │ │ │ @@ -232166,15 +232162,15 @@ │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #284] @ (2f2094 ) │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #188] @ 0xbc │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #1 │ │ │ │ strb.w ip, [sp, #24] │ │ │ │ add r4, pc │ │ │ │ strb.w ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r3, [r2, #180] @ 0xb4 │ │ │ │ @@ -232239,15 +232235,15 @@ │ │ │ │ str r3, [sp, #176] @ 0xb0 │ │ │ │ add r3, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #76] @ (2f2098 ) │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6cc64c │ │ │ │ + bl 6cc65c │ │ │ │ ldr r2, [pc, #64] @ (2f209c ) │ │ │ │ ldr r3, [pc, #44] @ (2f2088 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3 │ │ │ │ @@ -232257,23 +232253,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - bpl.n 2f1fd8 │ │ │ │ + bpl.n 2f2008 │ │ │ │ lsls r7, r2, #1 │ │ │ │ ldrh r2, [r5, #14] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #0] │ │ │ │ + ldr r0, [r6, #0] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r2, r1] │ │ │ │ + ldrsh r2, [r5, r1] │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrh r4, [r7, #12] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f20ec ) │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r6, #6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ @@ -232297,24 +232293,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #24 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ mov r6, r0 │ │ │ │ strh r3, [r4, #40] @ 0x28 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r4, #50] @ 0x32 │ │ │ │ blx 25bae0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -232336,36 +232332,36 @@ │ │ │ │ ldr r2, [pc, #292] @ (2f225c ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #256] @ 0x100 │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5d50 │ │ │ │ + bl 5d5d60 │ │ │ │ ldr r2, [pc, #276] @ (2f2260 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6308 │ │ │ │ + bl 5d6318 │ │ │ │ ldr r1, [pc, #268] @ (2f2264 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r3, [pc, #268] @ (2f2268 ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #268] @ (2f226c ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ strb.w r5, [r4, #260] @ 0x104 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d5d50 │ │ │ │ + bl 5d5d60 │ │ │ │ ldr r2, [pc, #252] @ (2f2270 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6308 │ │ │ │ + bl 5d6318 │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ str.w r3, [r4, #180] @ 0xb4 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #8 │ │ │ │ add r0, sp, #16 │ │ │ │ ldr r2, [r6, #104] @ 0x68 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ @@ -232410,71 +232406,71 @@ │ │ │ │ ldr r2, [pc, #132] @ (2f2280 ) │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ mov r1, r5 │ │ │ │ str.w r0, [r4, #252] @ 0xfc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5d50 │ │ │ │ + bl 5d5d60 │ │ │ │ ldr r2, [pc, #116] @ (2f2284 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #112] @ (2f2288 ) │ │ │ │ - bl 5d6308 │ │ │ │ + bl 5d6318 │ │ │ │ ldr r3, [pc, #108] @ (2f228c ) │ │ │ │ ldr r2, [pc, #112] @ (2f2290 ) │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5c68 │ │ │ │ + bl 5d5c78 │ │ │ │ ldr r2, [pc, #100] @ (2f2294 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5d6308 │ │ │ │ + bl 5d6318 │ │ │ │ b.n 2f211e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldrh r6, [r2, #4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #108] @ 0x6c │ │ │ │ + str r2, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bmi.n 2f22cc │ │ │ │ + bmi.n 2f22fc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r0, [r0, r4] │ │ │ │ + ldrb r0, [r3, r4] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r0, [r5, #16] │ │ │ │ + ldr r0, [r0, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldc 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ ldc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ - ldr r0, [r3, #16] │ │ │ │ + ldr r0, [r6, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, #20] │ │ │ │ + ldr r0, [r6, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldcl 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [r5], {255} @ 0xff │ │ │ │ - ldr r2, [r1, #20] │ │ │ │ + ldr r2, [r4, #20] │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r0, [r0, #60] @ 0x3c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [r3, #124] @ 0x7c │ │ │ │ + str r4, [r6, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ stcl 15, cr15, [pc, #-1020]! @ 2f1e88 │ │ │ │ - str r4, [r1, #124] @ 0x7c │ │ │ │ + str r4, [r4, #124] @ 0x7c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xfb49ffff │ │ │ │ bl fff26292 <__bss_end__@@Base+0xff40bed6> │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r6, [pc, #532] @ (2f24c0 ) │ │ │ │ @@ -232508,30 +232504,30 @@ │ │ │ │ mov.w r3, #24 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #36 @ 0x24 │ │ │ │ strd r1, r2, [sp, #24] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #24] │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 6cc844 │ │ │ │ + bl 6cc854 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f23b4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f23e6 │ │ │ │ ldrd r3, r2, [r0, #8] │ │ │ │ @@ -232577,19 +232573,19 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 6c7cc0 │ │ │ │ + bl 6c7cd0 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #296] @ (2f24e8 ) │ │ │ │ ldr r3, [pc, #260] @ (2f24c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -232628,15 +232624,15 @@ │ │ │ │ ldr r1, [pc, #212] @ (2f24f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #686 @ 0x2ae │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f23b0 │ │ │ │ vldr d7, [pc, #128] @ 2f24b8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #184] @ (2f24f8 ) │ │ │ │ mov.w r2, #664 @ 0x298 │ │ │ │ ldr r4, [pc, #184] @ (2f24fc ) │ │ │ │ @@ -232645,15 +232641,15 @@ │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f23b0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #156] @ (2f2504 ) │ │ │ │ movw r2, #670 @ 0x29e │ │ │ │ ldr r1, [pc, #152] @ (2f2508 ) │ │ │ │ @@ -232662,15 +232658,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (2f250c ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f23b0 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #128] @ (2f2510 ) │ │ │ │ movw r2, #677 @ 0x2a5 │ │ │ │ ldr r1, [pc, #124] @ (2f2514 ) │ │ │ │ @@ -232679,15 +232675,15 @@ │ │ │ │ ldr r3, [pc, #124] @ (2f2518 ) │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ b.n 2f23b0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -232695,51 +232691,51 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f2534 │ │ │ │ + bcs.n 2f2564 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - bne.n 2f25ac │ │ │ │ + bne.n 2f25dc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strh r4, [r1, #44] @ 0x2c │ │ │ │ lsls r7, r5, #1 │ │ │ │ - beq.n 2f24b0 │ │ │ │ + beq.n 2f24e0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r6, #72] @ 0x48 │ │ │ │ + str r4, [r1, #76] @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2f2470 │ │ │ │ + beq.n 2f24a0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r0, #108] @ 0x6c │ │ │ │ + str r6, [r3, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r2, #72] @ 0x48 │ │ │ │ + str r0, [r5, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r2, #108] @ 0x6c │ │ │ │ + str r2, [r5, #108] @ 0x6c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r5, #68] @ 0x44 │ │ │ │ + str r0, [r0, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2f2420 │ │ │ │ + beq.n 2f2450 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r2, #112] @ 0x70 │ │ │ │ + str r2, [r5, #112] @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, #68] @ 0x44 │ │ │ │ + str r0, [r3, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - beq.n 2f25dc │ │ │ │ + beq.n 2f260c │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f251c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -232768,25 +232764,25 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #92] @ (2f25cc ) │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2f25bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29ac │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29bc │ │ │ │ + bl 5d29e0 │ │ │ │ ldr.w r4, [r6, #172] @ 0xac │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 2f25bc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2568 │ │ │ │ + bl 5d2578 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232801,31 +232797,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f25d0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29e0 │ │ │ │ ldr.w r4, [r4, #172] @ 0xac │ │ │ │ cbz r4, 2f261e │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2568 │ │ │ │ + bl 5d2578 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ clz r3, r0 │ │ │ │ cmp r4, #0 │ │ │ │ mov.w r3, r3, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232850,24 +232846,24 @@ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #212] @ (2f2718 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #208] @ (2f271c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #208] @ (2f2720 ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -232893,15 +232889,15 @@ │ │ │ │ ldrd r2, r3, [r3, #16] │ │ │ │ strd r2, r3, [r4, #8] │ │ │ │ blx 25b900 │ │ │ │ ldr.w r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr.w r0, [r3, fp] │ │ │ │ cbz r0, 2f26c8 │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ str r0, [r4, #20] │ │ │ │ movs r0, #8 │ │ │ │ mov r5, sl │ │ │ │ blx 25bae0 │ │ │ │ ldr.w r2, [r6, #176] @ 0xb0 │ │ │ │ str.w r9, [r0] │ │ │ │ mov r3, r0 │ │ │ │ @@ -232925,41 +232921,41 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldmia r6!, {r2, r4, r5, r7} │ │ │ │ + ldmia r6, {r2, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r2, [r6, r5] │ │ │ │ + ldrsb r2, [r1, r6] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f2724 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r5, [pc, #972] @ (2f2b04 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ mov r4, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #964] @ (2f2b08 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #964] @ (2f2b0c ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ add.w r7, r5, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2a8e │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ ldr.w r7, [r6, #256] @ 0x100 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -233136,15 +233132,15 @@ │ │ │ │ ldr r1, [pc, #444] @ (2f2b18 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233155,27 +233151,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #404] @ (2f2b24 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f2940 │ │ │ │ ldr r3, [pc, #392] @ (2f2b28 ) │ │ │ │ ldr r2, [pc, #392] @ (2f2b2c ) │ │ │ │ ldr r1, [pc, #396] @ (2f2b30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #851 @ 0x353 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233186,15 +233182,15 @@ │ │ │ │ ldr r1, [pc, #356] @ (2f2b3c ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233205,15 +233201,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #861 @ 0x35d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233224,15 +233220,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #866 @ 0x362 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233243,15 +233239,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ movw r2, #871 @ 0x367 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -233260,120 +233256,120 @@ │ │ │ │ add.w r3, r5, #172 @ 0xac │ │ │ │ ldr r1, [pc, #208] @ (2f2b68 ) │ │ │ │ mov.w r2, #836 @ 0x344 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f2940 │ │ │ │ ldr r3, [pc, #192] @ (2f2b6c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, #192] @ (2f2b70 ) │ │ │ │ mov.w r2, #912 @ 0x390 │ │ │ │ ldr r1, [pc, #192] @ (2f2b74 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f2940 │ │ │ │ ldr r3, [pc, #172] @ (2f2b78 ) │ │ │ │ ldr r2, [pc, #172] @ (2f2b7c ) │ │ │ │ ldr r1, [pc, #176] @ (2f2b80 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r3, #172 @ 0xac │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp, #16] │ │ │ │ strd r5, r7, [sp, #8] │ │ │ │ movw r2, #925 @ 0x39d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f2940 │ │ │ │ ldr r1, [pc, #148] @ (2f2b84 ) │ │ │ │ add.w r3, r5, #200 @ 0xc8 │ │ │ │ ldr r0, [pc, #144] @ (2f2b88 ) │ │ │ │ movw r2, #841 @ 0x349 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5, {r2, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r2, r4, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r2, [r7, r1] │ │ │ │ + ldrsb r2, [r2, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [r7, #0] │ │ │ │ + str r0, [r2, #4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldmia r3!, {r2, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r1, #60] @ 0x3c │ │ │ │ + str r4, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r7, r5] │ │ │ │ + ldrsh r2, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3!, {r1, r4, r5, r6} │ │ │ │ + ldmia r3, {r1, r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r1, r5] │ │ │ │ + ldrsh r0, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r2, r3, r4, r6} │ │ │ │ + ldmia r3!, {r2, r4, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r7, #44] @ 0x2c │ │ │ │ + str r0, [r2, #48] @ 0x30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r6, r4] │ │ │ │ + ldrsh r2, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r3, {r3, r5} │ │ │ │ + ldmia r3!, {r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r7, r3] │ │ │ │ + ldrsh r6, [r2, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r3!, {r2, r4} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r2, #44] @ 0x2c │ │ │ │ + str r0, [r5, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r2, r3] │ │ │ │ + ldrsh r2, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r2, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r7, #40] @ 0x28 │ │ │ │ + str r4, [r2, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r4, r2] │ │ │ │ + ldrsh r2, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r5, #40] @ 0x28 │ │ │ │ + str r0, [r0, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r6, r1] │ │ │ │ + ldrsh r2, [r1, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #24] │ │ │ │ + str r2, [r1, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r7, r0] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldmia r2!, {r4, r5} │ │ │ │ + ldmia r2!, {r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r2, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r4, r7] │ │ │ │ + ldrb r2, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r0, #24] │ │ │ │ + str r0, [r3, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2b8c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -233382,28 +233378,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (2f2bc8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #40] @ (2f2bcc ) │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ - bl 5d5ce8 │ │ │ │ + bl 5d5cf8 │ │ │ │ ldr r2, [pc, #28] @ (2f2bd0 ) │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d6458 │ │ │ │ + b.w 5d6468 │ │ │ │ nop │ │ │ │ - cbnz r0, 2f2bfc │ │ │ │ + cbnz r0, 2f2c02 │ │ │ │ lsls r5, r0, #1 │ │ │ │ bl 3babca │ │ │ │ @ instruction: 0xe83bffff │ │ │ │ - str r2, [r7, #28] │ │ │ │ + str r2, [r2, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2bd4 : │ │ │ │ ldrb.w r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -233447,22 +233443,22 @@ │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ (2f2c4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r6, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f2c50 : │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ cbz r3, 2f2c5a │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cbz r2, 2f2c64 │ │ │ │ @@ -233478,25 +233474,25 @@ │ │ │ │ 002f2c6c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #80] @ 2f2cd4 │ │ │ │ ldr r2, [pc, #80] @ (2f2cd8 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #80] @ (2f2cdc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #168] @ 0xa8 │ │ │ │ cbz r3, 2f2cae │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r3, [r0, #160] @ 0xa0 │ │ │ │ @@ -233510,19 +233506,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f2cbc │ │ │ │ nop │ │ │ │ - ldmia r0!, {r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r3, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r6, r4] │ │ │ │ + str r2, [r1, r5] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 002f2ce0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3832] @ 0xef8 │ │ │ │ @@ -233547,23 +233543,23 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ cmp r5, r3 │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ mov sl, r3 │ │ │ │ it eq │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w r2, [pc, #2132] @ 2f358c │ │ │ │ add.w r3, r9, #72 @ 0x48 │ │ │ │ ldr.w r1, [pc, #2128] @ 2f3590 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r7, r0 │ │ │ │ movs r0, #7 │ │ │ │ bl 4b3924 │ │ │ │ ldr.w r3, [pc, #2108] @ 2f3594 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cbnz r3, 2f2d6e │ │ │ │ @@ -233576,15 +233572,15 @@ │ │ │ │ beq.w 2f2f24 │ │ │ │ ldr.w r3, [pc, #2080] @ 2f3598 │ │ │ │ ldr.w r1, [pc, #2080] @ 2f359c │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d47b4 │ │ │ │ + bl 5d47c4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne.w 2f2fa4 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ cbz r3, 2f2dac │ │ │ │ mov r0, r4 │ │ │ │ bl 2f4b50 │ │ │ │ @@ -233595,29 +233591,29 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2f6c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f2e60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w r3, [pc, #2012] @ 2f35a0 │ │ │ │ ldr.w r2, [pc, #2012] @ 2f35a4 │ │ │ │ ldr.w r1, [pc, #2012] @ 2f35a8 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ mov sl, r3 │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 5d29d0 │ │ │ │ + bl 5d29e0 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r6, [r8, #160] @ 0xa0 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 2f3268 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f3550 │ │ │ │ @@ -233625,15 +233621,15 @@ │ │ │ │ cbz r6, 2f2e10 │ │ │ │ b.n 2f3564 │ │ │ │ adds r6, #4 │ │ │ │ ldr r1, [r3, r6] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 2f33e2 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2568 │ │ │ │ + bl 5d2578 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f2e06 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f33e2 │ │ │ │ ldr.w r5, [pc, #1924] @ 2f35ac │ │ │ │ @@ -233642,74 +233638,74 @@ │ │ │ │ ldr.w r1, [pc, #1920] @ 2f35b4 │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #332 @ 0x14c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f353c │ │ │ │ ldr.w r2, [r0, #156] @ 0x9c │ │ │ │ cbz r2, 2f2e60 │ │ │ │ ldr.w r0, [pc, #1892] @ 2f35b8 │ │ │ │ ldr.w r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cbz r3, 2f2eb6 │ │ │ │ ldr.w r0, [pc, #1876] @ 2f35bc │ │ │ │ movs r3, #24 │ │ │ │ ldr.w r2, [pc, #1876] @ 2f35c0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r1, [pc, #1872] @ 2f35c4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1864] @ 2f35c8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [pc, #1856] @ 2f35cc │ │ │ │ strb.w r6, [r0, #41] @ 0x29 │ │ │ │ add r5, pc │ │ │ │ ldr.w r0, [pc, #1852] @ 2f35d0 │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 5d2368 │ │ │ │ + bl 5d2378 │ │ │ │ ldr.w r1, [pc, #1840] @ 2f35d4 │ │ │ │ ldr.w r0, [pc, #1840] @ 2f35d8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 5d2368 │ │ │ │ + bl 5d2378 │ │ │ │ ldr.w r0, [r4, #172] @ 0xac │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w r1, [pc, #1820] @ 2f35dc │ │ │ │ ldr.w r2, [pc, #1820] @ 2f35e0 │ │ │ │ movw r3, #1743 @ 0x6cf │ │ │ │ add r1, pc │ │ │ │ adds r1, #228 @ 0xe4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1808] @ 2f35e4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ bl 28f6e8 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #4 │ │ │ │ - bl 5cf224 │ │ │ │ + bl 5cf234 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr.w r2, [pc, #1776] @ 2f35e8 │ │ │ │ ldr.w r3, [pc, #1668] @ 2f3580 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3 │ │ │ │ @@ -233728,17 +233724,17 @@ │ │ │ │ beq.w 2f2d94 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2d94 │ │ │ │ bl 2f3e18 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f2d94 │ │ │ │ - bl 5d5644 │ │ │ │ + bl 5d5654 │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ - bl 5d378c │ │ │ │ + bl 5d379c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 2f347a │ │ │ │ ldr.w r3, [pc, #1688] @ 2f35ec │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [r3, #0] │ │ │ │ @@ -233758,45 +233754,45 @@ │ │ │ │ add.w r3, r9, #228 @ 0xe4 │ │ │ │ ldr.w r1, [pc, #1644] @ 2f35f4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1671 @ 0x687 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldrd r1, r0, [sp, #64] @ 0x40 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2f2ef4 │ │ │ │ ldr.w r3, [pc, #1616] @ 2f35f8 │ │ │ │ mov.w r2, #1680 @ 0x690 │ │ │ │ ldr.w r4, [pc, #1612] @ 2f35fc │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [pc, #1612] @ 2f3600 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f2f9a │ │ │ │ movs r0, #0 │ │ │ │ ldr.w r6, [pc, #1592] @ 2f3604 │ │ │ │ blx 259a3c │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w r2, [pc, #1580] @ 2f3608 │ │ │ │ ldr.w r1, [pc, #1580] @ 2f360c │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -233952,25 +233948,25 @@ │ │ │ │ mov r0, fp │ │ │ │ movs r1, #1 │ │ │ │ blx 2590fc │ │ │ │ ldrb.w r3, [r7, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f2dac │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w r3, [pc, #1144] @ 2f3634 │ │ │ │ ldr.w r2, [pc, #1144] @ 2f3638 │ │ │ │ ldr.w r1, [pc, #1144] @ 2f363c │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #212] @ 0xd4 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r6, [r4, #256] @ 0x100 │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [pc, #1100] @ 2f3630 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -234036,33 +234032,33 @@ │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ adds r6, #1 │ │ │ │ cmp r3, r6 │ │ │ │ bls.n 2f334c │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [r3, r6, lsl #2] │ │ │ │ - bl 5d2568 │ │ │ │ + bl 5d2578 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f327e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ blx 25a1d0 │ │ │ │ b.n 2f2e26 │ │ │ │ ldr r1, [pc, #920] @ (2f3640 ) │ │ │ │ ldrd r2, r3, [r6, #80] @ 0x50 │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ b.n 2f30c6 │ │ │ │ ldr r0, [pc, #912] @ (2f3644 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r0, [pc, #904] @ (2f3648 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ b.n 2f31a0 │ │ │ │ ldr.w ip, [r3] │ │ │ │ cmp.w ip, #0 │ │ │ │ ble.w 2f318a │ │ │ │ add.w lr, r3, #8 │ │ │ │ movs r2, #0 │ │ │ │ mov.w r9, #152 @ 0x98 │ │ │ │ @@ -234079,15 +234075,15 @@ │ │ │ │ beq.n 2f32e8 │ │ │ │ mla r0, r9, r1, lr │ │ │ │ ldrb r6, [r0, #12] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 2f32e0 │ │ │ │ ldr r0, [pc, #840] @ (2f364c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r1, [pc, #828] @ (2f3650 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ blx 259d28 │ │ │ │ b.n 2f314c │ │ │ │ @@ -234120,19 +234116,19 @@ │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #1633 @ 0x661 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r1, [pc, #760] @ (2f3670 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cbz r3, 2f33d2 │ │ │ │ ldr r7, [pc, #748] @ (2f3674 ) │ │ │ │ mov fp, r6 │ │ │ │ ldr.w r9, [pc, #748] @ 2f3678 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w sl, [pc, #748] @ 2f367c │ │ │ │ @@ -234150,15 +234146,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ ite ne │ │ │ │ movne r3, r6 │ │ │ │ moveq r3, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 2f339c │ │ │ │ mov r6, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -234176,23 +234172,23 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ strd r2, r0, [sp] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #1600 @ 0x640 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f34aa │ │ │ │ ldr r1, [pc, #628] @ (2f368c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2f3468 │ │ │ │ ldr.w r9, [pc, #616] @ 2f3690 │ │ │ │ movs r4, #4 │ │ │ │ ldr r7, [pc, #612] @ (2f3694 ) │ │ │ │ ldr.w sl, [pc, #616] @ 2f3698 │ │ │ │ @@ -234206,26 +234202,26 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, r9 │ │ │ │ movne r3, r7 │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ mov r0, r6 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ adds r4, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f3438 │ │ │ │ ldr r1, [pc, #560] @ (2f369c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ mov r0, fp │ │ │ │ blx 2595ac │ │ │ │ b.n 2f2f9a │ │ │ │ ldr.w r1, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #540] @ (2f36a0 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -234233,29 +234229,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #540] @ (2f36a8 ) │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1687 @ 0x697 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r1, [pc, #528] @ (2f36ac ) │ │ │ │ ldr.w r2, [r7, #196] @ 0xc4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ b.n 2f2f9a │ │ │ │ ldr r0, [r3, #0] │ │ │ │ bl 262b18 │ │ │ │ ldr r1, [pc, #508] @ (2f36b0 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ b.n 2f3472 │ │ │ │ ldrd lr, r3, [r6, #112] @ 0x70 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r1, [r5, #280] @ 0x118 │ │ │ │ cmp r3, r1 │ │ │ │ @@ -234276,23 +234272,23 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ strd r7, r1, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd ip, sl, [sp] │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [r3, #0] │ │ │ │ b.n 2f3252 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ (2f36b8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r1, [pc, #400] @ (2f36bc ) │ │ │ │ add.w r3, r6, #252 @ 0xfc │ │ │ │ ldr r0, [pc, #400] @ (2f36c0 ) │ │ │ │ movw r2, #1455 @ 0x5af │ │ │ │ add r1, pc │ │ │ │ @@ -234323,196 +234319,196 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldrb r2, [r0, #17] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r0, r2] │ │ │ │ + str r2, [r3, r2] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrh r2, [r0, r1] │ │ │ │ + ldrh r2, [r3, r1] │ │ │ │ lsls r4, r1, #1 │ │ │ │ asrs r4, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #80] @ (2f35ec ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r2, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #976] @ (2f3978 ) │ │ │ │ + str r4, [r1, r0] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r6, r6] │ │ │ │ + ldr r4, [r1, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - stmia r6!, {r2, r3, r6, r7} │ │ │ │ + stmia r6!, {r2, r5, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #648] @ (2f383c ) │ │ │ │ + ldr r7, [pc, #744] @ (2f389c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r7, [sp, #264] @ 0x108 │ │ │ │ + str r7, [sp, #360] @ 0x168 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r2, [r2, #64] @ 0x40 │ │ │ │ + str r2, [r5, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r2, r3, r7} │ │ │ │ + stmia r6!, {r2, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #312] @ (2f36fc ) │ │ │ │ + ldr r7, [pc, #408] @ (2f375c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r1, r4] │ │ │ │ + ldr r6, [r4, r4] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r1, [sp, #560] @ 0x230 │ │ │ │ + str r1, [sp, #656] @ 0x290 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r0, [r7, #60] @ 0x3c │ │ │ │ + str r0, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, r2, #0 │ │ │ │ + subs r0, r5, #0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r6, #60] @ 0x3c │ │ │ │ + str r2, [r1, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r0, r2, #28 │ │ │ │ + asrs r0, r5, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r5} │ │ │ │ + stmia r6!, {r1, r2, r3, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r0, [r1, r0] │ │ │ │ + ldrh r0, [r4, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldrb r0, [r2, #9] │ │ │ │ lsls r7, r5, #1 │ │ │ │ movs r0, #122 @ 0x7a │ │ │ │ lsls r7, r7, #1 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r4, [r1, r5] │ │ │ │ + ldr r4, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r1, r3, r6} │ │ │ │ + stmia r5!, {r1, r5, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r7, r1] │ │ │ │ + ldrsh r4, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r4, r4] │ │ │ │ + ldr r0, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r5!, {r2, r3, r5} │ │ │ │ + stmia r5!, {r2, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #888] @ (2f3984 ) │ │ │ │ + ldr r5, [pc, #984] @ (2f39e4 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r6, r6] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrsh r2, [r7, r6] │ │ │ │ + ldrsh r2, [r2, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bvc.n 2f36e8 │ │ │ │ + bvc.n 2f3518 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrsh r6, [r0, r3] │ │ │ │ + ldrsh r6, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r7, r2] │ │ │ │ + ldrsh r0, [r2, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r6, [r5, r2] │ │ │ │ + ldrsh r6, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r4, r2] │ │ │ │ + ldrsh r0, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r4, 2f36aa │ │ │ │ + pop {r2} │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r3, [pc, #1008] @ (2f3a2c ) │ │ │ │ + ldr r4, [pc, #80] @ (2f368c ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldrb r2, [r5, r3] │ │ │ │ + ldrb r2, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r5, r7] │ │ │ │ + ldrsh r0, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r4, [r0, r4] │ │ │ │ + ldrb r4, [r3, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2f359c │ │ │ │ + bmi.n 2f35cc │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2f3588 │ │ │ │ + bmi.n 2f35b8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2f3574 │ │ │ │ + bmi.n 2f35a4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2f3560 │ │ │ │ + bmi.n 2f3590 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2f374c │ │ │ │ + bmi.n 2f357c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r1!, {r2, r5, r7} │ │ │ │ + stmia r1!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r6, r2] │ │ │ │ + ldrsh r2, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r7, r5] │ │ │ │ + strb r0, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r2, r3] │ │ │ │ + ldrsh r0, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bmi.n 2f36c4 │ │ │ │ + bmi.n 2f36f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, r5, #5 │ │ │ │ + subs r2, r0, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xfb74004b │ │ │ │ - stmia r1!, {r1, r2, r3} │ │ │ │ + @ instruction: 0xfb8c004b │ │ │ │ + stmia r1!, {r1, r2, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r4, r0] │ │ │ │ + ldrsh r0, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r3, r3] │ │ │ │ + strb r6, [r6, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r6, r0] │ │ │ │ + ldrsh r0, [r1, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r6, 2f369e │ │ │ │ + cbnz r6, 2f36a4 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - bcc.n 2f35a0 │ │ │ │ + bcc.n 2f35d0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfad6004b │ │ │ │ - subs r4, r2, #2 │ │ │ │ + @ instruction: 0xfaee004b │ │ │ │ + subs r4, r5, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [r5, r7] │ │ │ │ + ldrh r4, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r1, r1] │ │ │ │ + strb r4, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r7, r0] │ │ │ │ + ldrh r2, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r1, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r0, [r1, r1] │ │ │ │ + ldrb r0, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r6, r4] │ │ │ │ + ldrh r4, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r5, r6] │ │ │ │ + strh r0, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r7, r0] │ │ │ │ + ldrh r6, [r2, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r2, r6] │ │ │ │ + strh r4, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r2, r4] │ │ │ │ + ldrb r6, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ + ldrb r2, [r2, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r0, r2] │ │ │ │ + ldrb r6, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f36dc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (2f371c ) │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ adds r0, r3, #4 │ │ │ │ - bl 71f9a0 │ │ │ │ + bl 71f9b0 │ │ │ │ movs r0, #5 │ │ │ │ - bl 5cf20c │ │ │ │ + bl 5cf21c │ │ │ │ cbz r0, 2f370c │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ movs r0, #0 │ │ │ │ @@ -234521,15 +234517,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ adds r4, r4, r3 │ │ │ │ lsls r7, r7, #1 │ │ │ │ │ │ │ │ 002f3720 : │ │ │ │ - b.w 71f9b8 │ │ │ │ + b.w 71f9c8 │ │ │ │ │ │ │ │ 002f3724 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ (2f37c8 ) │ │ │ │ @@ -234553,22 +234549,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ bl 2f7754 │ │ │ │ ldr r4, [pc, #108] @ (2f37d8 ) │ │ │ │ movs r0, #5 │ │ │ │ - bl 5cf224 │ │ │ │ + bl 5cf234 │ │ │ │ add r4, pc │ │ │ │ - bl 5ce804 │ │ │ │ + bl 5ce814 │ │ │ │ bl 2f86ec │ │ │ │ bl 2f79c4 │ │ │ │ adds r0, r4, #4 │ │ │ │ movs r1, #0 │ │ │ │ - bl 71f9d8 │ │ │ │ + bl 71f9e8 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cbz r0, 2f379e │ │ │ │ ldr r3, [pc, #64] @ (2f37d0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r3 │ │ │ │ @@ -234605,61 +234601,61 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #100] @ (2f3850 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2f382a │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #80] @ (2f3854 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [pc, #80] @ (2f3858 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r4, #8] │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr.w r1, [r2], #4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cbnz r3, 2f384a │ │ │ │ ldr r1, [pc, #48] @ (2f385c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2c9c │ │ │ │ + bl 5d2cac │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f3838 │ │ │ │ - ldmia r2, {r1, r2} │ │ │ │ + ldmia r2, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x00c4 │ │ │ │ + bkpt 0x00dc │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r3, #84] @ 0x54 │ │ │ │ + str r0, [r6, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ @ instruction: 0xffa9ffff │ │ │ │ ldr r0, [pc, #4] @ (2f3868 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ lsls r6, r0, #3 │ │ │ │ lsls r1, r4, #1 │ │ │ │ │ │ │ │ 002f386c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -234672,24 +234668,24 @@ │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #116] @ (2f3900 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d4abc │ │ │ │ + bl 5d4acc │ │ │ │ ldr r1, [pc, #104] @ (2f3904 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2c9c │ │ │ │ + bl 5d2cac │ │ │ │ ldrb.w r3, [sp, #16] │ │ │ │ cbz r3, 2f38da │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #84] @ (2f3908 ) │ │ │ │ ldr r3, [pc, #72] @ (2f3900 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -234709,33 +234705,33 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #44] @ (2f3914 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f38b2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r1, #3] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ strb r6, [r2, #2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, #72] @ 0x48 │ │ │ │ + str r0, [r7, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (2f3920 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -234743,15 +234739,15 @@ │ │ │ │ ldr r2, [pc, #84] @ (2f3990 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #84] @ (2f3994 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #72] @ (2f3998 ) │ │ │ │ ldr r2, [pc, #76] @ (2f399c ) │ │ │ │ mov.w ip, #1 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (2f39a0 ) │ │ │ │ str r3, [r0, #60] @ 0x3c │ │ │ │ add r2, pc │ │ │ │ @@ -234767,25 +234763,25 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ - pop {r1, r4, r5, r7, pc} │ │ │ │ + pop {r1, r3, r6, r7, pc} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add ip, r0 │ │ │ │ + add ip, r3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [pc, #264] @ (2f3aa0 ) │ │ │ │ + ldr r6, [pc, #360] @ (2f3b00 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - str r4, [r2, #68] @ 0x44 │ │ │ │ + str r4, [r5, #68] @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r7, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #5] │ │ │ │ + ldrb r0, [r0, #6] │ │ │ │ lsls r0, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #168] @ 0xa8 │ │ │ │ @@ -234808,25 +234804,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #24] @ (2f3a08 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [pc, #16] @ (2f3a0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ - str r6, [r4, #60] @ 0x3c │ │ │ │ + str r6, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r7, #56] @ 0x38 │ │ │ │ + str r4, [r2, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3720] @ 0xe88 │ │ │ │ sub sp, #340 @ 0x154 │ │ │ │ movs r3, #0 │ │ │ │ @@ -234840,24 +234836,24 @@ │ │ │ │ ldr r3, [pc, #704] @ (2f3cf4 ) │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #332] @ 0x14c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #688] @ (2f3cf8 ) │ │ │ │ ldr r2, [pc, #688] @ (2f3cfc ) │ │ │ │ ldr r1, [pc, #692] @ (2f3d00 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r2, [sl] │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ mov r9, r0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f3b32 │ │ │ │ ldrh.w r7, [sl, #2] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ @@ -234919,45 +234915,45 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ movs r2, #115 @ 0x73 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3b52 │ │ │ │ ldr.w r3, [r5, #256] @ 0x100 │ │ │ │ ldrb r3, [r3, #5] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f3c88 │ │ │ │ ldrh.w r1, [sl, #30] │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ itt ls │ │ │ │ ldrls r3, [sp, #20] │ │ │ │ strhls r1, [r3, #16] │ │ │ │ bls.n 2f3a96 │ │ │ │ ldr r0, [pc, #488] @ (2f3d10 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 2f3b52 │ │ │ │ ldrh r7, [r3, #0] │ │ │ │ cmp r7, #127 @ 0x7f │ │ │ │ bls.n 2f3a70 │ │ │ │ ldr r3, [pc, #472] @ (2f3d14 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr r4, [pc, #472] @ (2f3d18 ) │ │ │ │ ldr r1, [pc, #476] @ (2f3d1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r7, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #460] @ (2f3d20 ) │ │ │ │ ldr r3, [pc, #412] @ (2f3cf4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #332] @ 0x14c │ │ │ │ eors r2, r3 │ │ │ │ @@ -234991,36 +234987,36 @@ │ │ │ │ bne.n 2f3c52 │ │ │ │ ldr.w r0, [sl, #24] │ │ │ │ cbz r0, 2f3bee │ │ │ │ ldr r6, [pc, #380] @ (2f3d2c ) │ │ │ │ movs r2, #0 │ │ │ │ add r6, pc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d56dc │ │ │ │ + bl 5d56ec │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f3ca2 │ │ │ │ - bl 5d2df8 │ │ │ │ + bl 5d2e08 │ │ │ │ ldr r1, [pc, #364] @ (2f3d30 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d47b4 │ │ │ │ + bl 5d47c4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #352] @ (2f3d34 ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #348] @ (2f3d38 ) │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ ldr r1, [pc, #328] @ (2f3d3c ) │ │ │ │ add r7, r3 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -235033,15 +235029,15 @@ │ │ │ │ movlt r7, r0 │ │ │ │ str r7, [r1, #8] │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.n 2f3b52 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2f3b52 │ │ │ │ ldr r3, [pc, #292] @ (2f3d40 ) │ │ │ │ movs r2, #85 @ 0x55 │ │ │ │ ldr r4, [pc, #292] @ (2f3d44 ) │ │ │ │ ldr r1, [pc, #292] @ (2f3d48 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -235059,15 +235055,15 @@ │ │ │ │ ldr r1, [pc, #276] @ (2f3d54 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3b52 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f3c38 │ │ │ │ ldr.w r3, [sl, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -235081,136 +235077,136 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f3ba6 │ │ │ │ ldr r0, [pc, #220] @ (2f3d5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ b.n 2f3ba6 │ │ │ │ ldr r3, [pc, #212] @ (2f3d60 ) │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldr r4, [pc, #212] @ (2f3d64 ) │ │ │ │ ldr r1, [pc, #216] @ (2f3d68 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3b52 │ │ │ │ ldr r3, [pc, #200] @ (2f3d6c ) │ │ │ │ movs r2, #157 @ 0x9d │ │ │ │ ldr r4, [pc, #200] @ (2f3d70 ) │ │ │ │ ldr r1, [pc, #200] @ (2f3d74 ) │ │ │ │ add r3, pc │ │ │ │ ldr.w r5, [sl, #24] │ │ │ │ add r4, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3b52 │ │ │ │ ldr r3, [pc, #180] @ (2f3d78 ) │ │ │ │ movs r2, #141 @ 0x8d │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r0, [pc, #176] @ (2f3d7c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #176] @ (2f3d80 ) │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r1, [pc, #164] @ (2f3d84 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc8c │ │ │ │ + bl 71dc9c │ │ │ │ b.n 2f3b52 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r5, r7} │ │ │ │ + pop {r2, r3, r6, r7} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - muls r6, r6 │ │ │ │ + bics r6, r1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r5, [pc, #216] @ (2f3ddc ) │ │ │ │ + ldr r5, [pc, #312] @ (2f3e3c ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - pop {r1, r2, r3} │ │ │ │ + pop {r1, r2, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r1, #72] @ 0x48 │ │ │ │ + str r4, [r4, #72] @ 0x48 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r6, #52] @ 0x34 │ │ │ │ + str r0, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r3, #64] @ 0x40 │ │ │ │ + str r6, [r6, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r0, 2f3d88 │ │ │ │ + cbnz r0, 2f3d8e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r7, #48] @ 0x30 │ │ │ │ + str r2, [r2, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r5, #48] @ 0x30 │ │ │ │ + str r0, [r0, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r6, [r6, #92] @ 0x5c │ │ │ │ lsls r7, r5, #1 │ │ │ │ asrs r2, r3, #17 │ │ │ │ lsls r7, r7, #1 │ │ │ │ asrs r4, r0, #17 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - b.n 2f38e8 │ │ │ │ + b.n 2f3918 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb73c │ │ │ │ + @ instruction: 0xb754 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - str r6, [r5, #76] @ 0x4c │ │ │ │ + str r6, [r0, #80] @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbnz r2, 2f3d84 │ │ │ │ + cbnz r2, 2f3d8a │ │ │ │ lsls r7, r2, #1 │ │ │ │ asrs r4, r4, #15 │ │ │ │ lsls r7, r7, #1 │ │ │ │ - revsh r6, r3 │ │ │ │ + revsh r6, r6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r0, #40] @ 0x28 │ │ │ │ + str r0, [r3, #40] @ 0x28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r0, #36] @ 0x24 │ │ │ │ + str r6, [r3, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - revsh r0, r0 │ │ │ │ + revsh r0, r3 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r6, #52] @ 0x34 │ │ │ │ + str r2, [r1, #56] @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r4, #32] │ │ │ │ + str r6, [r7, #32] │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r6, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #60] @ 0x3c │ │ │ │ + str r4, [r7, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev16 r0, r6 │ │ │ │ + hlt 0x0008 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r5, #32] │ │ │ │ + str r6, [r0, #36] @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r6, [r2, #28] │ │ │ │ + str r6, [r5, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev16 r6, r2 │ │ │ │ + rev16 r6, r5 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r7, #60] @ 0x3c │ │ │ │ + str r4, [r2, #64] @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r7, #24] │ │ │ │ + str r0, [r2, #28] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - rev r6, r6 │ │ │ │ + rev16 r6, r1 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #48] @ 0x30 │ │ │ │ + str r4, [r1, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r4, [r4, #52] @ 0x34 │ │ │ │ + str r4, [r7, #52] @ 0x34 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -235365,15 +235361,15 @@ │ │ │ │ ldr.w r1, [pc, #1204] @ 2f43d8 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 2f42d8 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 2f431a │ │ │ │ @@ -235405,29 +235401,29 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #1096] @ 2f43e4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr.w r3, [pc, #1080] @ 2f43e8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1076] @ 2f43ec │ │ │ │ ldr.w r1, [pc, #1076] @ 2f43f0 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #221 @ 0xdd │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr.w r2, [pc, #1056] @ 2f43f4 │ │ │ │ ldr r3, [pc, #1012] @ (2f43cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3 │ │ │ │ @@ -235447,41 +235443,41 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #1012] @ (2f4400 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr r3, [pc, #996] @ (2f4404 ) │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ ldr r4, [pc, #996] @ (2f4408 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #996] @ (2f440c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr r3, [pc, #980] @ (2f4410 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #980] @ (2f4414 ) │ │ │ │ ldr r1, [pc, #984] @ (2f4418 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r2, #226 @ 0xe2 │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov sl, r3 │ │ │ │ orrs r3, r2 │ │ │ │ mov fp, r2 │ │ │ │ itt eq │ │ │ │ @@ -235559,15 +235555,15 @@ │ │ │ │ bcs.n 2f40d4 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ ldrd r6, r4, [sp, #48] @ 0x30 │ │ │ │ mov r2, sl │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldrd r2, lr, [r5, #8] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w ip, lr, r1 │ │ │ │ itt cc │ │ │ │ movcc r2, r0 │ │ │ │ movcc lr, r1 │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ @@ -235698,27 +235694,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #348] @ (2f4424 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr r3, [pc, #332] @ (2f4428 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #332] @ (2f442c ) │ │ │ │ ldr r1, [pc, #336] @ (2f4430 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #319 @ 0x13f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r8, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b.n 2f414a │ │ │ │ ldr r3, [pc, #308] @ (2f4434 ) │ │ │ │ mov.w r2, #260 @ 0x104 │ │ │ │ @@ -235726,27 +235722,27 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #304] @ (2f443c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr r3, [pc, #292] @ (2f4440 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #292] @ (2f4444 ) │ │ │ │ ldr r1, [pc, #292] @ (2f4448 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #323 @ 0x143 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [pc, #272] @ (2f444c ) │ │ │ │ mov.w r2, #328 @ 0x148 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r4, [pc, #268] @ (2f4450 ) │ │ │ │ @@ -235754,15 +235750,15 @@ │ │ │ │ ldr r1, [pc, #268] @ (2f4454 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r4, pc │ │ │ │ str.w ip, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #236] @ (2f4458 ) │ │ │ │ @@ -235776,15 +235772,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #220] @ (2f445c ) │ │ │ │ ldr r1, [pc, #224] @ (2f4460 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #365 @ 0x16d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ movw r2, #65534 @ 0xfffe │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [pc, #196] @ (2f4464 ) │ │ │ │ @@ -235798,101 +235794,101 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #184] @ (2f4468 ) │ │ │ │ ldr r1, [pc, #184] @ (2f446c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #299 @ 0x12b │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f3fd2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7e0 │ │ │ │ + @ instruction: 0xb7f8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r7, r4] │ │ │ │ + ldrsh r4, [r2, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb76a │ │ │ │ + @ instruction: 0xb782 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r1, #60] @ 0x3c │ │ │ │ + str r6, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb744 │ │ │ │ + @ instruction: 0xb75c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r5, r2] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r4, [r6, #20] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - @ instruction: 0xb6f6 │ │ │ │ + @ instruction: 0xb70e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #20] │ │ │ │ + str r4, [r1, #24] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r3, r1] │ │ │ │ + ldrsh r4, [r6, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb6da │ │ │ │ + @ instruction: 0xb6f2 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r3, #16] │ │ │ │ + str r0, [r6, #16] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xb6c0 │ │ │ │ + @ instruction: 0xb6d8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r1, #12] │ │ │ │ + str r6, [r4, #12] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r4, r0] │ │ │ │ + ldrsh r4, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r3, r4, r5} │ │ │ │ + push {r4, r6} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r4, r3] │ │ │ │ + ldrsh r6, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r3, r6] │ │ │ │ + ldrh r6, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r5} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r5, r7] │ │ │ │ + str r2, [r0, #0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r0, r6] │ │ │ │ + ldrh r4, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2f44b4 │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r0, r3] │ │ │ │ + ldrsh r0, [r3, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2f44ba │ │ │ │ + cbz r6, 2f44c0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r0, r7] │ │ │ │ + ldrsh r4, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r0, r5] │ │ │ │ + ldrh r2, [r3, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r4, 2f44be │ │ │ │ + cbz r4, 2f44c4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r3, r7] │ │ │ │ + ldrsh r2, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r4, [r3, r4] │ │ │ │ + ldrh r4, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r0, 2f44c0 │ │ │ │ + cbz r0, 2f44c6 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r6, #0] │ │ │ │ + str r4, [r1, #4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r5, r3] │ │ │ │ + ldrh r0, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r6, 2f44be │ │ │ │ + cbz r6, 2f44c4 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r3, r2] │ │ │ │ + ldrsh r6, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, r2] │ │ │ │ + ldrh r6, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4470 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -236001,15 +235997,15 @@ │ │ │ │ movw r2, #403 @ 0x193 │ │ │ │ ldr r1, [pc, #376] @ (2f4728 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236022,15 +236018,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236043,15 +236039,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str.w lr, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236064,15 +236060,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -236089,15 +236085,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #24] │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w r9, [sp, #8] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f45be │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #172] @ (2f475c ) │ │ │ │ ldr r4, [pc, #176] @ (2f4760 ) │ │ │ │ ldr r1, [pc, #176] @ (2f4764 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -236107,27 +236103,27 @@ │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ mov.w r2, #448 @ 0x1c0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ str.w lr, [sp, #16] │ │ │ │ str.w ip, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f45be │ │ │ │ ldr r3, [pc, #144] @ (2f4768 ) │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [pc, #144] @ (2f476c ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #140] @ (2f4770 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f45be │ │ │ │ ldr r3, [pc, #124] @ (2f4774 ) │ │ │ │ movw r2, #417 @ 0x1a1 │ │ │ │ ldr r1, [pc, #124] @ (2f4778 ) │ │ │ │ ldr r0, [pc, #124] @ (2f477c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -236139,67 +236135,67 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f4784 ) │ │ │ │ ldr r0, [pc, #116] @ (2f4788 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - cbz r2, 2f4738 │ │ │ │ + cbz r2, 2f473e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r5, r2] │ │ │ │ + ldrsh r0, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r7, r2] │ │ │ │ + ldr r0, [r2, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cbz r0, 2f4738 │ │ │ │ + cbz r0, 2f473e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r6, [r0, r1] │ │ │ │ + ldrsh r6, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r0, r2] │ │ │ │ + ldr r6, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #416 @ 0x1a0 │ │ │ │ + cbz r0, 2f473c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r5, r2] │ │ │ │ + ldrsh r2, [r0, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r1, r1] │ │ │ │ + ldr r6, [r4, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r4, r4] │ │ │ │ + ldrsh r0, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, r0] │ │ │ │ + ldr r0, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r2, [r4, r7] │ │ │ │ + ldrsb r2, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add sp, #448 @ 0x1c0 │ │ │ │ + sub sp, #32 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r6, r6] │ │ │ │ + ldrsb r4, [r1, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r4, [r2, r3] │ │ │ │ + ldrsh r4, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r3, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add sp, #8 │ │ │ │ + add sp, #104 @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrsh r0, [r0, r1] │ │ │ │ + ldrsh r0, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + add sp, #16 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r6, [r2, r5] │ │ │ │ + ldrsb r6, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r6, r7] │ │ │ │ + ldrsh r6, [r1, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f478c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -236294,15 +236290,15 @@ │ │ │ │ ldr r1, [pc, #292] @ (2f49b4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #465 @ 0x1d1 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -236311,26 +236307,26 @@ │ │ │ │ ldr r4, [pc, #256] @ (2f49bc ) │ │ │ │ ldr r1, [pc, #260] @ (2f49c0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ ldr r3, [pc, #244] @ (2f49c4 ) │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ ldr r4, [pc, #244] @ (2f49c8 ) │ │ │ │ ldr r1, [pc, #244] @ (2f49cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ cmp.w lr, #127 @ 0x7f │ │ │ │ bhi.n 2f4928 │ │ │ │ ldr.w ip, [pc, #224] @ 2f49d0 │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #224] @ (2f49d4 ) │ │ │ │ movs r2, #127 @ 0x7f │ │ │ │ @@ -236339,26 +236335,26 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #180 @ 0xb4 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ ldr r3, [pc, #204] @ (2f49e0 ) │ │ │ │ movs r2, #186 @ 0xba │ │ │ │ ldr r4, [pc, #204] @ (2f49e4 ) │ │ │ │ ldr r1, [pc, #208] @ (2f49e8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ ldr.w ip, [pc, #192] @ 2f49ec │ │ │ │ add ip, pc │ │ │ │ b.n 2f48f2 │ │ │ │ ldr r3, [pc, #188] @ (2f49f0 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #188] @ (2f49f4 ) │ │ │ │ @@ -236366,112 +236362,112 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ strd r4, ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ ldr r3, [pc, #172] @ (2f49fc ) │ │ │ │ ldr r4, [pc, #172] @ (2f4a00 ) │ │ │ │ ldr r1, [pc, #176] @ (2f4a04 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #482 @ 0x1e2 │ │ │ │ str.w ip, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ ldr r3, [pc, #152] @ (2f4a08 ) │ │ │ │ mov.w r2, #478 @ 0x1de │ │ │ │ ldr r4, [pc, #148] @ (2f4a0c ) │ │ │ │ ldr r1, [pc, #152] @ (2f4a10 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ ldr r3, [pc, #136] @ (2f4a14 ) │ │ │ │ movs r2, #10 │ │ │ │ ldr r4, [pc, #136] @ (2f4a18 ) │ │ │ │ ldr r1, [pc, #140] @ (2f4a1c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r1, pc │ │ │ │ movs r2, #199 @ 0xc7 │ │ │ │ strd r4, lr, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f48a2 │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ - add r6, sp, #448 @ 0x1c0 │ │ │ │ + add r6, sp, #544 @ 0x220 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r2, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r2, r7] │ │ │ │ + strb r4, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #272 @ 0x110 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsb r2, [r0, r0] │ │ │ │ + ldrsb r2, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, r6] │ │ │ │ + strb r2, [r0, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r0, [r5, r7] │ │ │ │ + ldrsb r0, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r2, r6] │ │ │ │ + strb r0, [r5, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r4, #48] @ 0x30 │ │ │ │ + strh r0, [r7, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r6, sp, #24 │ │ │ │ + add r6, sp, #120 @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r4, [r0, r7] │ │ │ │ + ldrb r4, [r3, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r2, [r5, r5] │ │ │ │ + strb r2, [r0, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #928 @ 0x3a0 │ │ │ │ + add r6, sp, #0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb r2, [r3, r7] │ │ │ │ + ldrb r2, [r6, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r1, r5] │ │ │ │ + strb r6, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r6, #46] @ 0x2e │ │ │ │ + strh r0, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r3, r0] │ │ │ │ + ldrsh r2, [r6, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r5, r4] │ │ │ │ + strb r4, [r0, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #688 @ 0x2b0 │ │ │ │ + add r5, sp, #784 @ 0x310 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r2, r4] │ │ │ │ + strb r0, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #544 @ 0x220 │ │ │ │ + add r5, sp, #640 @ 0x280 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r0, r1] │ │ │ │ + ldrsh r2, [r3, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r6, [r5, r3] │ │ │ │ + strb r6, [r0, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r5, sp, #448 @ 0x1c0 │ │ │ │ + add r5, sp, #544 @ 0x220 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrsh r2, [r0, r0] │ │ │ │ + ldrsh r2, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r2, r3] │ │ │ │ + strb r4, [r5, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ (2f4b2c ) │ │ │ │ @@ -236491,35 +236487,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #24] │ │ │ │ - bl 706afc │ │ │ │ + bl 706b0c │ │ │ │ mov r3, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 6ca2f0 │ │ │ │ + bl 6ca300 │ │ │ │ mov r0, r7 │ │ │ │ - bl 708200 │ │ │ │ + bl 708210 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f4b20 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ cbz r4, 2f4ac2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4aea │ │ │ │ - bl 6c7414 │ │ │ │ + bl 6c7424 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f4b18 │ │ │ │ ldr r2, [pc, #164] @ (2f4b40 ) │ │ │ │ ldr r3, [pc, #144] @ (2f4b30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -236537,20 +236533,20 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4a8a │ │ │ │ ldr r1, [pc, #120] @ (2f4b44 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ - bl 7207a8 │ │ │ │ + bl 7207b8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ adds r2, #24 │ │ │ │ - bl 7142d8 │ │ │ │ + bl 7142e8 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f4af8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 2f4a90 │ │ │ │ mov r1, r0 │ │ │ │ @@ -236566,40 +236562,40 @@ │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 2f4ae2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 2f4a9a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldrsh r4, [r2, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #760 @ 0x2f8 │ │ │ │ + add r4, sp, #856 @ 0x358 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #62 @ 0x3e │ │ │ │ + subs r5, #86 @ 0x56 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - adds r3, #108 @ 0x6c │ │ │ │ + adds r3, #132 @ 0x84 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrsh r6, [r5, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r1, [pc, #688] @ (2f4df8 ) │ │ │ │ + ldr r1, [pc, #784] @ (2f4e58 ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r2, r5] │ │ │ │ + ldrb r6, [r5, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r4, r5] │ │ │ │ + strh r4, [r7, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4b50 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -236610,24 +236606,24 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #804] @ (2f4e90 ) │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #788] @ (2f4e94 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [pc, #788] @ (2f4e98 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #788] @ (2f4e9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r7, [r4, #256] @ 0x100 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cbnz r3, 2f4bd0 │ │ │ │ ldrd r3, r2, [r4, #88] @ 0x58 │ │ │ │ orrs r3, r2 │ │ │ │ beq.w 2f4dd4 │ │ │ │ @@ -236867,38 +236863,38 @@ │ │ │ │ ble.n 2f4dae │ │ │ │ add.w lr, lr, #2 │ │ │ │ cmp r1, lr │ │ │ │ bgt.n 2f4dfc │ │ │ │ b.n 2f4dae │ │ │ │ ldr r0, [pc, #160] @ (2f4eb0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [pc, #148] @ (2f4eb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [pc, #140] @ (2f4eb8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r0, [pc, #128] @ (2f4ebc ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ (2f4ec0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ ldr r3, [pc, #100] @ (2f4ec4 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ ldr r1, [pc, #100] @ (2f4ec8 ) │ │ │ │ ldr r0, [pc, #100] @ (2f4ecc ) │ │ │ │ add r3, pc │ │ │ │ @@ -236917,75 +236913,75 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrb r4, [r4, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r4, r7] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #600 @ 0x258 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #60 @ 0x3c │ │ │ │ + adds r2, #84 @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r3, #254 @ 0xfe │ │ │ │ + subs r4, #22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f4ef4 ) │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r1, #16 │ │ │ │ lsls r7, r7, #1 │ │ │ │ lsls r0, r4, #14 │ │ │ │ lsls r7, r7, #1 │ │ │ │ ldrh r2, [r3, r6] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r1, r2] │ │ │ │ + ldrh r4, [r4, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r1, r5] │ │ │ │ + ldrh r6, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r6, r3] │ │ │ │ + ldrh r0, [r1, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r3, r2] │ │ │ │ + ldrh r0, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #616 @ 0x268 │ │ │ │ + add r0, sp, #712 @ 0x2c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r4, [r0, r0] │ │ │ │ + str r4, [r3, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r0, [r2, r0] │ │ │ │ + ldrh r0, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #528 @ 0x210 │ │ │ │ + add r0, sp, #624 @ 0x270 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r7, [pc, #952] @ (2f5290 ) │ │ │ │ + str r6, [r0, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrh r6, [r6, r0] │ │ │ │ + ldrh r6, [r1, r1] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4edc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #32] @ (2f4f10 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #32] @ (2f4f14 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71f3c4 │ │ │ │ + bl 71f3d4 │ │ │ │ ldr r3, [pc, #28] @ (2f4f18 ) │ │ │ │ ldr r1, [pc, #28] @ (2f4f1c ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 7217ec │ │ │ │ + b.w 7217fc │ │ │ │ ldrh r6, [r3, r1] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldrh r4, [r7, #22] │ │ │ │ + ldrh r4, [r2, #24] │ │ │ │ lsls r0, r2, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb1dffff │ │ │ │ │ │ │ │ 002f4f20 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -237003,15 +236999,15 @@ │ │ │ │ ldr.w r3, [r3, ip] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #148] @ (2f4fdc ) │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5d436c │ │ │ │ + bl 5d437c │ │ │ │ adds r3, r0, #1 │ │ │ │ beq.n 2f4fac │ │ │ │ ldrd r1, r2, [r4, #24] │ │ │ │ asrs r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ it eq │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -237032,15 +237028,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (2f4fe8 ) │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r2, #753 @ 0x2f1 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237048,34 +237044,34 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f4f66 │ │ │ │ ldrd r2, r3, [r4, #24] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d42d4 │ │ │ │ + bl 5d42e4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrh r4, [r2, r0] │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f502c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, r4] │ │ │ │ + ldrh r6, [r6, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r7, pc, #504 @ (adr r7, 2f51dc ) │ │ │ │ + add r7, pc, #600 @ (adr r7, 2f523c ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r6, [r4, r3] │ │ │ │ + ldrh r6, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #896] @ (2f536c ) │ │ │ │ + ldr r6, [pc, #992] @ (2f53cc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f4fec : │ │ │ │ ldr.w r2, [r1, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 2f516c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -237125,15 +237121,15 @@ │ │ │ │ adc.w r5, r5, r6 │ │ │ │ str r5, [r1, #12] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 2f5024 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 6c7c0c │ │ │ │ + bl 6c7c1c │ │ │ │ ldr.w r2, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ cmp r1, #0 │ │ │ │ itt gt │ │ │ │ movgt.w ip, #0 │ │ │ │ movgt r5, #152 @ 0x98 │ │ │ │ @@ -237221,17 +237217,17 @@ │ │ │ │ movw r2, #797 @ 0x31d │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ blx 259290 │ │ │ │ ... │ │ │ │ - add r5, pc, #496 @ (adr r5, 2f538c ) │ │ │ │ + add r5, pc, #592 @ (adr r5, 2f53ec ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r4, [pc, #912] @ (2f5530 ) │ │ │ │ + ldr r4, [pc, #1008] @ (2f5590 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f51a0 : │ │ │ │ ldr r3, [pc, #48] @ (2f51d4 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #48] @ (2f51d8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -237441,81 +237437,81 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ b.n 2f5364 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #48] @ (2f53c4 ) │ │ │ │ ldr r2, [pc, #48] @ (2f53c8 ) │ │ │ │ ldr r1, [pc, #52] @ (2f53cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f5370 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f5342 │ │ │ │ b.n 2f5370 │ │ │ │ nop │ │ │ │ - cmp r0, #32 │ │ │ │ + cmp r0, #56 @ 0x38 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r5, #160 @ 0xa0 │ │ │ │ + subs r5, #184 @ 0xb8 │ │ │ │ lsls r7, r1, #1 │ │ │ │ - add r4, pc, #416 @ (adr r4, 2f5568 ) │ │ │ │ + add r4, pc, #512 @ (adr r4, 2f55c8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #90 @ 0x5a │ │ │ │ + cmp r2, #114 @ 0x72 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2} │ │ │ │ + ldmia r4, {r1, r2, r3, r4} │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f53d0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #60] @ 2f5424 │ │ │ │ ldr r2, [pc, #60] @ (2f5428 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2f542c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cbz r0, 2f5418 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d29ac │ │ │ │ - add r4, pc, #64 @ (adr r4, 2f5468 ) │ │ │ │ + b.w 5d29bc │ │ │ │ + add r4, pc, #160 @ (adr r4, 2f54c8 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r7, #36 @ 0x24 │ │ │ │ + subs r7, #60 @ 0x3c │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f5430 : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b.w 2ea1e0 │ │ │ │ @@ -237575,38 +237571,38 @@ │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #100] @ (2f552c ) │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2f5518 │ │ │ │ ldr r2, [pc, #80] @ (2f5530 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r4, [pc, #80] @ (2f5534 ) │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #200] @ 0xc8 │ │ │ │ cbz r3, 2f5518 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -237614,56 +237610,56 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r0, #224 @ 0xe0 │ │ │ │ + cmp r0, #248 @ 0xf8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r3, pc, #240 @ (adr r3, 2f5628 ) │ │ │ │ + add r3, pc, #336 @ (adr r3, 2f5688 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #212] @ (2f5620 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #204] @ (2f5624 ) │ │ │ │ add r5, pc │ │ │ │ ldr r1, [pc, #204] @ (2f5628 ) │ │ │ │ add.w r4, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r4, [r0, #67] @ 0x43 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f55fe │ │ │ │ cbz r6, 2f55d4 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ cbz r3, 2f55a0 │ │ │ │ mov r0, r3 │ │ │ │ mov r7, r3 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #168] @ (2f562c ) │ │ │ │ ldr r1, [pc, #168] @ (2f5630 ) │ │ │ │ movs r3, #20 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cbz r3, 2f55be │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ cbnz r0, 2f55be │ │ │ │ ldr r3, [pc, #144] @ (2f5634 ) │ │ │ │ @@ -237673,15 +237669,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (2f563c ) │ │ │ │ add r3, pc │ │ │ │ ldr r5, [r6, #24] │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -237689,74 +237685,74 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ bl 2f54b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f55be │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #92] @ (2f5640 ) │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [pc, #92] @ (2f5644 ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f55bc │ │ │ │ mov r0, r7 │ │ │ │ ldr r4, [pc, #68] @ (2f5648 ) │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [pc, #68] @ (2f564c ) │ │ │ │ add r4, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #48 @ 0x30 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f55bc │ │ │ │ nop │ │ │ │ - add r2, pc, #816 @ (adr r2, 2f5954 ) │ │ │ │ + add r2, pc, #912 @ (adr r2, 2f59b4 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r0, #148 @ 0x94 │ │ │ │ + cmp r0, #172 @ 0xac │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r5, #184 @ 0xb8 │ │ │ │ + subs r5, #208 @ 0xd0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r1, #22 │ │ │ │ + movs r1, #46 @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r2, pc, #488 @ (adr r2, 2f5820 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 2f5880 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strb r6, [r4, r4] │ │ │ │ + strb r6, [r7, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r4, r3] │ │ │ │ + strb r0, [r7, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r2, r4] │ │ │ │ + strb r4, [r5, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r4, r2] │ │ │ │ + strb r4, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r0, [r4, r2] │ │ │ │ + strb r0, [r7, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strb r4, [r0, r2] │ │ │ │ + strb r4, [r3, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f5650 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2f5538 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2f5692 │ │ │ │ @@ -237768,58 +237764,58 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #80] @ (2f56e4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f567c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #64] @ (2f56e8 ) │ │ │ │ ldr r5, [pc, #68] @ (2f56ec ) │ │ │ │ movs r3, #24 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r5, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w r3, r5, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 2f567c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ - adds r0, #242 @ 0xf2 │ │ │ │ + adds r1, #10 │ │ │ │ lsls r4, r1, #1 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r1, pc, #472 @ (adr r1, 2f58c8 ) │ │ │ │ + add r1, pc, #568 @ (adr r1, 2f5928 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ │ │ │ │ 002f56f0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5ceb8c │ │ │ │ + bl 5ceb9c │ │ │ │ cbz r0, 2f571a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237857,26 +237853,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ │ │ │ │ 002f5768 : │ │ │ │ mov r0, r1 │ │ │ │ - b.w 5ce7dc │ │ │ │ + b.w 5ce7ec │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #32 │ │ │ │ mov r6, r1 │ │ │ │ mov r5, r3 │ │ │ │ str r2, [sp, #28] │ │ │ │ ldrb.w r4, [sp, #48] @ 0x30 │ │ │ │ - bl 5cd5cc │ │ │ │ + bl 5cd5dc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 2f5806 │ │ │ │ cmp r0, #0 │ │ │ │ ite ne │ │ │ │ movne r4, #0 │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ @@ -237892,15 +237888,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ str r0, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [pc, #104] @ (2f5824 ) │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237911,15 +237907,15 @@ │ │ │ │ ldr r1, [pc, #80] @ (2f5830 ) │ │ │ │ add r0, pc │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ strd r6, r5, [sp, #4] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -237929,25 +237925,25 @@ │ │ │ │ add sp, #32 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r0, pc, #928 @ (adr r0, 2f5bc0 ) │ │ │ │ + add r1, pc, #0 @ (adr r1, 2f5820 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r7, r5] │ │ │ │ + strh r2, [r2, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r3, r6] │ │ │ │ + strh r2, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r3, r6] │ │ │ │ + strh r4, [r6, r6] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, pc, #712 @ (adr r0, 2f5af8 ) │ │ │ │ + add r0, pc, #808 @ (adr r0, 2f5b58 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - strh r2, [r1, r5] │ │ │ │ + strh r2, [r4, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #504] @ (2f5a40 ) │ │ │ │ @@ -237968,28 +237964,28 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldrb.w fp, [sp, #72] @ 0x48 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r9 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, sp, #24 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r6, #0 │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbnz r0, 2f58c8 │ │ │ │ ldr r2, [pc, #436] @ (2f5a54 ) │ │ │ │ ldr r3, [pc, #420] @ (2f5a44 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -238016,117 +238012,117 @@ │ │ │ │ mov r8, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f589c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ mov r9, r0 │ │ │ │ cbz r0, 2f5924 │ │ │ │ - bl 623614 │ │ │ │ + bl 623624 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 60526c │ │ │ │ + bl 60527c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f589c │ │ │ │ - bl 6064e0 │ │ │ │ + bl 6064f0 │ │ │ │ cmp r0, r8 │ │ │ │ beq.n 2f5952 │ │ │ │ ldr r5, [pc, #328] @ (2f5a58 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ ldr r1, [pc, #328] @ (2f5a5c ) │ │ │ │ movs r2, #146 @ 0x92 │ │ │ │ add r5, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f589c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb r6, [r0, #0] │ │ │ │ cbz r6, 2f5948 │ │ │ │ - bl 620bd4 │ │ │ │ + bl 620be4 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 2f595e │ │ │ │ mov r1, sl │ │ │ │ - bl 621268 │ │ │ │ + bl 621278 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f59e2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ blx 2595ac │ │ │ │ b.n 2f589c │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [r3, #0] │ │ │ │ b.n 2f589c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 621158 │ │ │ │ + bl 621168 │ │ │ │ b.n 2f589c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r0 │ │ │ │ - bl 60526c │ │ │ │ + bl 60527c │ │ │ │ mov r7, r0 │ │ │ │ cbz r0, 2f59ae │ │ │ │ - bl 6064e0 │ │ │ │ + bl 6064f0 │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 2f5a14 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62093c │ │ │ │ + bl 62094c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 621058 │ │ │ │ + bl 621068 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f59a6 │ │ │ │ cbz r6, 2f59b0 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 621268 │ │ │ │ + bl 621278 │ │ │ │ cmp r0, #0 │ │ │ │ itt ge │ │ │ │ ldrge r3, [sp, #20] │ │ │ │ strge r6, [r3, #0] │ │ │ │ blt.n 2f59e4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 624080 │ │ │ │ + bl 624090 │ │ │ │ b.n 2f5940 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, sl │ │ │ │ movs r6, #0 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [pc, #160] @ (2f5a60 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [pc, #160] @ (2f5a64 ) │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #156] @ (2f5a68 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ movs r2, #184 @ 0xb8 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f59a6 │ │ │ │ b.n 2f5940 │ │ │ │ mov r8, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 620ec4 │ │ │ │ + bl 620ed4 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cbz r0, 2f59f2 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbnz r3, 2f5a1a │ │ │ │ ldr r3, [pc, #120] @ (2f5a6c ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #120] @ (2f5a70 ) │ │ │ │ @@ -238134,69 +238130,69 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #116] @ (2f5a74 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #197 @ 0xc5 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f59a6 │ │ │ │ b.n 2f5940 │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ b.n 2f5974 │ │ │ │ ldr r3, [pc, #92] @ (2f5a78 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2f5a7c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #88] @ (2f5a80 ) │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 2f59a6 │ │ │ │ b.n 2f5940 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ str r0, [r0, r4] │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #232 @ (adr r0, 2f5b34 ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 2f5b94 ) │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r2, #190 @ 0xbe │ │ │ │ + subs r2, #214 @ 0xd6 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - movs r5, #138 @ 0x8a │ │ │ │ + movs r5, #162 @ 0xa2 │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [r5, r2] │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r2, [r3, r2] │ │ │ │ + strh r2, [r6, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, r0] │ │ │ │ + strh r6, [r5, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r4, r0] │ │ │ │ + strh r0, [r7, r0] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #800] @ 0x320 │ │ │ │ + ldr r6, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r6, [r3, r5] │ │ │ │ + str r6, [r6, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #616] @ 0x268 │ │ │ │ + ldr r6, [sp, #712] @ 0x2c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r6, r4] │ │ │ │ + str r0, [r1, r5] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r6, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - str r0, [r1, r4] │ │ │ │ + str r0, [r4, r4] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r4, r7] │ │ │ │ + str r2, [r7, r7] │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -238242,34 +238238,34 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #16 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2f5b72 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldrb r1, [r0, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cbz r1, 2f5b78 │ │ │ │ mov r0, r3 │ │ │ │ blx 25b8cc │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #80] @ (2f5b9c ) │ │ │ │ ldr r3, [pc, #72] @ (2f5b98 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238286,30 +238282,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [pc, #44] @ (2f5ba0 ) │ │ │ │ add r3, pc │ │ │ │ b.n 2f5b30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5b30 │ │ │ │ - bl 605464 │ │ │ │ + bl 605474 │ │ │ │ mov r3, r0 │ │ │ │ b.n 2f5b30 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [pc, #288] @ (2f5cb8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #1016] @ (2f5f98 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r1, [sp, #944] @ 0x3b0 │ │ │ │ + str r2, [sp, #16] │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #116] @ (2f5c2c ) │ │ │ │ @@ -238319,28 +238315,28 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2f5c22 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cbz r0, 2f5c1c │ │ │ │ blx 25b8cc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #60] @ (2f5c34 ) │ │ │ │ ldr r3, [pc, #56] @ (2f5c30 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238365,17 +238361,17 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r5, [pc, #576] @ (2f5e70 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #336] @ (2f5d88 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r1, [sp, #264] @ 0x108 │ │ │ │ + str r1, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - str r1, [sp, #240] @ 0xf0 │ │ │ │ + str r1, [sp, #336] @ 0x150 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #104] @ (2f5cbc ) │ │ │ │ @@ -238385,25 +238381,25 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cbz r3, 2f5cb2 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ blx 25b8cc │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #56] @ (2f5cc4 ) │ │ │ │ ldr r3, [pc, #48] @ (2f5cc0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -238425,25 +238421,25 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r4, [pc, #976] @ (2f6090 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #760] @ (2f5fc0 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r0, [sp, #688] @ 0x2b0 │ │ │ │ + str r0, [sp, #784] @ 0x310 │ │ │ │ lsls r5, r1, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ - b.w 688ad4 │ │ │ │ + b.w 688ae4 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #272] @ (2f5e10 ) │ │ │ │ sub sp, #32 │ │ │ │ @@ -238467,26 +238463,26 @@ │ │ │ │ mov r0, r6 │ │ │ │ cmp r4, r1 │ │ │ │ it ne │ │ │ │ cmpne r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ it eq │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ movs r7, #0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbnz r0, 2f5d7c │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #204] @ (2f5e20 ) │ │ │ │ ldr r3, [pc, #188] @ (2f5e14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -238507,77 +238503,77 @@ │ │ │ │ strd r7, r4, [sp] │ │ │ │ bl 2f5770 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f5d4a │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0, #0] │ │ │ │ cbz r7, 2f5de6 │ │ │ │ - bl 690590 │ │ │ │ + bl 6905a0 │ │ │ │ cbz r0, 2f5dba │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 688738 │ │ │ │ + bl 688748 │ │ │ │ cbz r0, 2f5df0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2595ac │ │ │ │ ldrd r1, r0, [sp, #20] │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 2f5d52 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [pc, #96] @ (2f5e24 ) │ │ │ │ mov r2, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #92] @ (2f5e28 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [pc, #92] @ (2f5e2c ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ strd r2, r5, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #298 @ 0x12a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f5daa │ │ │ │ blx 2595ac │ │ │ │ str.w r7, [r8] │ │ │ │ b.n 2f5d4a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [pc, #56] @ (2f5e30 ) │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 71dc24 │ │ │ │ + bl 71dc34 │ │ │ │ b.n 2f5daa │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [pc, #288] @ (2f5f34 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #192] @ (2f5edc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #984] @ (2f61fc ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r2, [sp, #800] @ 0x320 │ │ │ │ + ldr r2, [sp, #896] @ 0x380 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r5, [pc, #360] @ (2f5f94 ) │ │ │ │ + ldr r5, [pc, #456] @ (2f5ff4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #48] @ (2f5e60 ) │ │ │ │ + ldr r6, [pc, #144] @ (2f5ec0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [pc, #816] @ (2f6164 ) │ │ │ │ + ldr r6, [pc, #912] @ (2f61c4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -238589,23 +238585,23 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ movs r6, #0 │ │ │ │ strd r6, r6, [sp, #16] │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbz r0, 2f5ede │ │ │ │ mov fp, r5 │ │ │ │ blx 2594f4 <__ctype_b_loc@plt> │ │ │ │ subs r5, r7, #1 │ │ │ │ mov sl, r0 │ │ │ │ rsb r7, r7, #1 │ │ │ │ mov r4, r6 │ │ │ │ @@ -238628,15 +238624,15 @@ │ │ │ │ cmp r1, #58 @ 0x3a │ │ │ │ it ne │ │ │ │ cmpne r1, #45 @ 0x2d │ │ │ │ bne.n 2f5f0c │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ add r1, sp, #20 │ │ │ │ - bl 713860 │ │ │ │ + bl 713870 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f5f26 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt.n 2f5f26 │ │ │ │ adds r4, #3 │ │ │ │ strb.w r3, [r5, #1]! │ │ │ │ @@ -238664,15 +238660,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f5eba │ │ │ │ mov ip, r2 │ │ │ │ mov r0, fp │ │ │ │ movs r1, #22 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5cd1b0 │ │ │ │ + bl 5cd1c0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2595ac │ │ │ │ b.n 2f5ede │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ b.n 2f5f0e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ @@ -238693,15 +238689,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov ip, r0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r0, #4] │ │ │ │ @@ -238724,15 +238720,15 @@ │ │ │ │ ldrb.w r4, [ip] │ │ │ │ strd lr, r4, [sp] │ │ │ │ blx 25b068 <__snprintf_chk@plt> │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r2, [pc, #48] @ (2f5ff0 ) │ │ │ │ ldr r3, [pc, #40] @ (2f5fe8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -238746,15 +238742,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #992] @ (2f63c8 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #432] @ (2f61a0 ) │ │ │ │ + ldr r5, [pc, #528] @ (2f6200 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r1, [pc, #560] @ (2f6224 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -238776,27 +238772,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [r1, #0] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, sp, #4160 @ 0x1040 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, #8 │ │ │ │ ldr.w r8, [r3] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r0, r7, #4 │ │ │ │ blx 25b0fc │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r8 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, sl │ │ │ │ str.w r5, [r2, #-8]! │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbnz r0, 2f6096 │ │ │ │ ldr r2, [pc, #284] @ (2f6180 ) │ │ │ │ add.w r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #272] @ (2f617c ) │ │ │ │ adds r1, #28 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -238864,15 +238860,15 @@ │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r4, [r7, #-8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cd1b0 │ │ │ │ + bl 5cd1c0 │ │ │ │ ldr.w r0, [r7, #-8] │ │ │ │ blx 2595ac │ │ │ │ b.n 2f6062 │ │ │ │ mov r3, r8 │ │ │ │ mov r8, r7 │ │ │ │ mov r7, r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -238895,28 +238891,28 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #40] @ (2f618c ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ movw r2, #441 @ 0x1b9 │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f6134 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #216] @ (2f6254 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #896] @ (2f6504 ) │ │ │ │ lsls r7, r5, #1 │ │ │ │ - ldr r3, [pc, #736] @ (2f6468 ) │ │ │ │ + ldr r3, [pc, #832] @ (2f64c8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #824] @ (2f64c4 ) │ │ │ │ + ldr r1, [pc, #920] @ (2f6524 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r7, [sp, #168] @ 0xa8 │ │ │ │ + str r7, [sp, #264] @ 0x108 │ │ │ │ lsls r7, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #116] @ 2f6214 │ │ │ │ sub sp, #16 │ │ │ │ @@ -238926,23 +238922,23 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbz r0, 2f61e0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ bl 42d2c4 │ │ │ │ cbz r0, 2f61e0 │ │ │ │ str r0, [r6, #0] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ @@ -238985,24 +238981,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bl 42d3f0 │ │ │ │ blx 25b8cc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #48] @ (2f62a4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f62a0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -239037,15 +239033,15 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r3, [pc, #160] @ (2f6378 ) │ │ │ │ add.w ip, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp, #24] │ │ │ │ add r3, pc │ │ │ │ mov lr, ip │ │ │ │ ldmia r3, {r0, r1, r2, r3} │ │ │ │ @@ -239071,15 +239067,15 @@ │ │ │ │ blx 25b068 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne.n 2f6358 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r2, [pc, #80] @ (2f6380 ) │ │ │ │ ldr r3, [pc, #68] @ (2f6374 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -239104,25 +239100,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ mov ip, r1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [pc, #624] @ (2f65ec ) │ │ │ │ + ldr r2, [pc, #720] @ (2f664c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [pc, #264] @ (2f6488 ) │ │ │ │ + ldr r2, [pc, #360] @ (2f64e8 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ mov r4, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r5, [sp, #200] @ 0xc8 │ │ │ │ + str r5, [sp, #296] @ 0x128 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blxns r9 │ │ │ │ + blxns ip │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #992] @ (2f6770 ) │ │ │ │ + ldr r2, [pc, #64] @ (2f63d0 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #184] @ 2f6458 │ │ │ │ sub sp, #24 │ │ │ │ @@ -239133,26 +239129,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ str.w ip, [sp, #16] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7095fc │ │ │ │ + bl 70960c │ │ │ │ cbz r0, 2f63e8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f6410 │ │ │ │ str r3, [r6, #0] │ │ │ │ ldr r2, [pc, #116] @ (2f6460 ) │ │ │ │ ldr r3, [pc, #112] @ (2f645c ) │ │ │ │ @@ -239167,60 +239163,60 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr r3, [pc, #76] @ (2f6464 ) │ │ │ │ ldr r2, [pc, #80] @ (2f6468 ) │ │ │ │ ldr r1, [pc, #80] @ (2f646c ) │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #64] @ (2f6470 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2f643a │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b.n 2f63e6 │ │ │ │ ldr r2, [pc, #56] @ (2f6474 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ ldr r1, [pc, #52] @ (2f6478 ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #593 @ 0x251 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f63e8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ cmp ip, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, ip │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r4, [sp, #488] @ 0x1e8 │ │ │ │ + str r4, [sp, #584] @ 0x248 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, r4, r6 │ │ │ │ + adds r6, r7, r6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - movs r3, #102 @ 0x66 │ │ │ │ + movs r3, #126 @ 0x7e │ │ │ │ lsls r4, r1, #1 │ │ │ │ - ldr r1, [pc, #376] @ (2f65ec ) │ │ │ │ + ldr r1, [pc, #472] @ (2f664c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r1, [pc, #336] @ (2f65c8 ) │ │ │ │ + ldr r1, [pc, #432] @ (2f6628 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov r8, sp │ │ │ │ + bx r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #128] @ (2f6510 ) │ │ │ │ @@ -239230,23 +239226,23 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ vldr d7, [pc, #92] @ 2f6508 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 7091d0 │ │ │ │ + bl 7091e0 │ │ │ │ cbnz r0, 2f64e8 │ │ │ │ ldr r2, [pc, #84] @ (2f6518 ) │ │ │ │ ldr r3, [pc, #80] @ (2f6514 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -239260,15 +239256,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7350f0 │ │ │ │ + bl 735100 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f64c0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #0] │ │ │ │ b.n 2f64c0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -239292,26 +239288,26 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ vldr d7, [pc, #356] @ 2f66b0 │ │ │ │ movs r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ strd r3, r3, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r1, r5 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbnz r0, 2f6598 │ │ │ │ ldr r2, [pc, #336] @ (2f66c0 ) │ │ │ │ ldr r3, [pc, #332] @ (2f66bc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -239327,15 +239323,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ movs r2, #16 │ │ │ │ mov r6, r1 │ │ │ │ - bl 713adc │ │ │ │ + bl 713aec │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 2f662a │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq.n 2f65d4 │ │ │ │ ldr r3, [pc, #272] @ (2f66c4 ) │ │ │ │ @@ -239344,23 +239340,23 @@ │ │ │ │ ldr r1, [pc, #272] @ (2f66cc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #793 @ 0x319 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ b.n 2f656c │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ movs r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 713adc │ │ │ │ + bl 713aec │ │ │ │ cbnz r0, 2f6648 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne.n 2f65b2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr.w ip, [sp, #16] │ │ │ │ @@ -239393,46 +239389,46 @@ │ │ │ │ ldr r1, [pc, #176] @ (2f66e4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #765 @ 0x2fd │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f65cc │ │ │ │ ldr r3, [pc, #156] @ (2f66e8 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #156] @ (2f66ec ) │ │ │ │ ldr r1, [pc, #160] @ (2f66f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #775 @ 0x307 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f65cc │ │ │ │ add.w r3, r8, #16 │ │ │ │ mov r1, r6 │ │ │ │ adds r0, #1 │ │ │ │ movs r2, #10 │ │ │ │ - bl 713730 │ │ │ │ + bl 713740 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f65cc │ │ │ │ ldr r3, [pc, #120] @ (2f66f4 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #120] @ (2f66f8 ) │ │ │ │ ldr r1, [pc, #124] @ (2f66fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #787 @ 0x313 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f65cc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #100] @ (2f6700 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #100] @ (2f6704 ) │ │ │ │ ldr r0, [pc, #100] @ (2f6708 ) │ │ │ │ add r3, pc │ │ │ │ @@ -239444,49 +239440,49 @@ │ │ │ │ ... │ │ │ │ add r6, r2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ mvns r4, r3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - str r2, [sp, #872] @ 0x368 │ │ │ │ + str r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r1, [pc, #112] @ (2f673c ) │ │ │ │ + ldr r1, [pc, #208] @ (2f679c ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r6, sp │ │ │ │ + cmp lr, r0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #472] @ 0x1d8 │ │ │ │ + str r2, [sp, #568] @ 0x238 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #96] @ (2f6738 ) │ │ │ │ + ldr r0, [pc, #192] @ (2f6798 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [pc, #416] @ (2f687c ) │ │ │ │ + ldr r0, [pc, #512] @ (2f68dc ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #392] @ 0x188 │ │ │ │ + str r2, [sp, #488] @ 0x1e8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blxns r3 │ │ │ │ + blxns r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add ip, lr │ │ │ │ + cmp r4, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #272] @ 0x110 │ │ │ │ + str r2, [sp, #368] @ 0x170 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0x47b2 │ │ │ │ + @ instruction: 0x47ca │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add lr, sl │ │ │ │ + add lr, sp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #80] @ 0x50 │ │ │ │ + str r2, [sp, #176] @ 0xb0 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldr r0, [pc, #136] @ (2f6784 ) │ │ │ │ + ldr r0, [pc, #232] @ (2f67e4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add lr, r4 │ │ │ │ + add lr, r7 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r1, [sp, #968] @ 0x3c8 │ │ │ │ + str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blxns r2 │ │ │ │ + blxns r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - blx r5 │ │ │ │ + blx r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #368] @ (2f6890 ) │ │ │ │ @@ -239499,24 +239495,24 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r7, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r4, [sp, #28] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r3, #4 │ │ │ │ mov sl, r0 │ │ │ │ add r2, sp, #28 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ strd r4, r4, [sp, #36] @ 0x24 │ │ │ │ strd r4, r4, [sp, #44] @ 0x2c │ │ │ │ - bl 7086f0 │ │ │ │ + bl 708700 │ │ │ │ cbz r0, 2f6792 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 2f682a │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 2f67c8 │ │ │ │ @@ -239529,18 +239525,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ movw r2, #854 @ 0x356 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add r1, sp, #28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 708830 │ │ │ │ + bl 708840 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #260] @ (2f68a4 ) │ │ │ │ ldr r3, [pc, #240] @ (2f6894 ) │ │ │ │ add r2, pc │ │ │ │ @@ -239558,15 +239554,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f678a │ │ │ │ ldr r1, [pc, #204] @ (2f68a8 ) │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ @@ -239601,15 +239597,15 @@ │ │ │ │ orr.w r2, r2, r1, lsl #3 │ │ │ │ str.w r2, [sl] │ │ │ │ b.n 2f678a │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 70904c │ │ │ │ + bl 70905c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f678a │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r2, r3, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ it ls │ │ │ │ strls.w r3, [sl] │ │ │ │ @@ -239625,56 +239621,56 @@ │ │ │ │ ldr r2, [pc, #96] @ (2f68bc ) │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #846 @ 0x34e │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f678a │ │ │ │ ldr r5, [pc, #76] @ (2f68c0 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f676e │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ movs r1, #22 │ │ │ │ - bl 5cd1b0 │ │ │ │ + bl 5cd1c0 │ │ │ │ b.n 2f678a │ │ │ │ ldr r5, [pc, #60] @ (2f68c4 ) │ │ │ │ add r5, pc │ │ │ │ b.n 2f684c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ tst r6, r4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #120] @ 0x78 │ │ │ │ + str r1, [sp, #216] @ 0xd8 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blx r8 │ │ │ │ + blx fp │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bics r2, r6 │ │ │ │ + mvns r2, r1 │ │ │ │ lsls r6, r0, #1 │ │ │ │ sbcs r2, r5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - bx r5 │ │ │ │ + bx r8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bx r3 │ │ │ │ + bx r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - mov sl, r9 │ │ │ │ + mov sl, ip │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r0, [sp, #240] @ 0xf0 │ │ │ │ + str r0, [sp, #336] @ 0x150 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmn r2, r2 │ │ │ │ + cmn r2, r5 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r6, [r5, r6] │ │ │ │ + ldr r6, [r0, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldc 0, cr0, [r2, #-308]! @ 0xfffffecc │ │ │ │ - ldc 0, cr0, [ip, #-308] @ 0xfffffecc │ │ │ │ + stcl 0, cr0, [sl, #-308] @ 0xfffffecc │ │ │ │ + ldc 0, cr0, [r4, #-308]! @ 0xfffffecc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #276] @ (2f69f0 ) │ │ │ │ mov r4, r1 │ │ │ │ @@ -239684,23 +239680,23 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r3, r5 │ │ │ │ mov r9, r0 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r6 │ │ │ │ movs r4, #0 │ │ │ │ strd r4, r4, [sp, #20] │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbnz r0, 2f6938 │ │ │ │ ldr r2, [pc, #232] @ (2f69f8 ) │ │ │ │ ldr r3, [pc, #224] @ (2f69f4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -239729,15 +239725,15 @@ │ │ │ │ beq.n 2f696a │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cd1b0 │ │ │ │ + bl 5cd1c0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ blx 2595ac │ │ │ │ b.n 2f690e │ │ │ │ adds r3, #1 │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r3 │ │ │ │ add r1, sp, #24 │ │ │ │ @@ -239814,26 +239810,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 7095fc │ │ │ │ + bl 70960c │ │ │ │ cbz r0, 2f6a5c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #5 │ │ │ │ bhi.n 2f6aa6 │ │ │ │ tbb [pc, r3] │ │ │ │ subs r4, r3, #4 │ │ │ │ movs r5, #34 @ 0x22 │ │ │ │ @@ -239894,15 +239890,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #5 │ │ │ │ bhi.n 2f6b56 │ │ │ │ @@ -239914,15 +239910,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7095fc │ │ │ │ + bl 70960c │ │ │ │ ldr r2, [pc, #76] @ (2f6b64 ) │ │ │ │ ldr r3, [pc, #68] @ (2f6b60 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -239968,26 +239964,26 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ - bl 7095fc │ │ │ │ + bl 70960c │ │ │ │ cbz r0, 2f6bca │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #6 │ │ │ │ bhi.n 2f6c1a │ │ │ │ tbb [pc, r3] │ │ │ │ movs r0, #29 │ │ │ │ movs r6, #35 @ 0x23 │ │ │ │ @@ -240052,15 +240048,15 @@ │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov.w r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r1, [r0, #0] │ │ │ │ subs r1, #1 │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2f6ce8 │ │ │ │ @@ -240085,15 +240081,15 @@ │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7095fc │ │ │ │ + bl 70960c │ │ │ │ ldr r2, [pc, #76] @ (2f6cf4 ) │ │ │ │ ldr r3, [pc, #72] @ (2f6cf0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -240140,34 +240136,34 @@ │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r0 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov.w ip, #0 │ │ │ │ str.w ip, [sp, #16] │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ cbz r0, 2f6d62 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #112] @ (2f6db4 ) │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cbz r0, 2f6d8c │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ - bl 722808 │ │ │ │ + bl 722818 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 2f6d94 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #84] @ (2f6db8 ) │ │ │ │ ldr r3, [pc, #72] @ (2f6db0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -240182,31 +240178,31 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7225f8 │ │ │ │ + bl 722608 │ │ │ │ b.n 2f6d5c │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [sp, #16] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #22 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cd1b0 │ │ │ │ + bl 5cd1c0 │ │ │ │ b.n 2f6d5c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r4, #56 @ 0x38 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 2f6d10 │ │ │ │ + bcs.n 2f6d40 │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r3, #230 @ 0xe6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -240218,29 +240214,29 @@ │ │ │ │ add r2, pc │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #4 │ │ │ │ blx 25b0fc │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7226f0 │ │ │ │ + bl 722700 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r2, [pc, #52] @ (2f6e40 ) │ │ │ │ ldr r3, [pc, #44] @ (2f6e3c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240260,26 +240256,26 @@ │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #62 @ 0x3e │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r1, [pc, #4] @ (2f6e4c ) │ │ │ │ add r1, pc │ │ │ │ - b.w 5d4504 │ │ │ │ - bne.n 2f6dac │ │ │ │ + b.w 5d4514 │ │ │ │ + bne.n 2f6ddc │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f03c0 │ │ │ │ + bl 6f03d0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240298,25 +240294,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f1c88 │ │ │ │ + bl 6f1c98 │ │ │ │ cbz r0, 2f6eda │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f03c0 │ │ │ │ + bl 6f03d0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f6f0c ) │ │ │ │ ldr r3, [pc, #40] @ (2f6f08 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240345,31 +240341,31 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f1c88 │ │ │ │ + b.w 6f1c98 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ - bl 6f03fc │ │ │ │ + bl 6f040c │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -240388,25 +240384,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #12] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ movs r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 6f1d18 │ │ │ │ + bl 6f1d28 │ │ │ │ cbz r0, 2f6fca │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 6f03fc │ │ │ │ + bl 6f040c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r5, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f6ffc ) │ │ │ │ ldr r3, [pc, #40] @ (2f6ff8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -240435,27 +240431,27 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 6f1d18 │ │ │ │ + b.w 6f1d28 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ adds r3, r1, #1 │ │ │ │ beq.n 2f705a │ │ │ │ ldr r0, [pc, #52] @ (2f7080 ) │ │ │ │ and.w r2, r1, #7 │ │ │ │ ldmia.w sp!, {r3, lr} │ │ │ │ add r0, pc │ │ │ │ @@ -240473,17 +240469,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - subs r7, #38 @ 0x26 │ │ │ │ + subs r7, #62 @ 0x3e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #12 │ │ │ │ + subs r7, #36 @ 0x24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #92] @ 2f70f4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -240493,44 +240489,44 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cbz r0, 2f70de │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5faa78 │ │ │ │ + bl 5faa88 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 62465c │ │ │ │ + b.w 62466c │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r2, #114 @ 0x72 │ │ │ │ + movs r2, #138 @ 0x8a │ │ │ │ lsls r5, r1, #1 │ │ │ │ - lsrs r0, r1, #21 │ │ │ │ + lsrs r0, r4, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #204] @ (2f71e0 ) │ │ │ │ @@ -240541,15 +240537,15 @@ │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ add r5, sp, #36 @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cd1a4 │ │ │ │ + bl 5cd1b4 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ blx 25b0fc │ │ │ │ str r5, [sp, #32] │ │ │ │ ldrd r1, r3, [r4, #4] │ │ │ │ @@ -240586,15 +240582,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ blx 25b068 <__snprintf_chk@plt> │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 709304 │ │ │ │ + bl 709314 │ │ │ │ ldr r2, [pc, #88] @ (2f71f8 ) │ │ │ │ ldr r3, [pc, #64] @ (2f71e4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3 │ │ │ │ @@ -240618,29 +240614,29 @@ │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ subs r0, #50 @ 0x32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #56] @ 0x38 │ │ │ │ + strh r6, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #208 @ 0xd0 │ │ │ │ + subs r4, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #32 │ │ │ │ + subs r5, #56 @ 0x38 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r7, #170 @ 0xaa │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strh r0, [r0, #54] @ 0x36 │ │ │ │ + strh r0, [r3, #54] @ 0x36 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #98 @ 0x62 │ │ │ │ + subs r4, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7208 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -240689,15 +240685,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2f72cc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ strd ip, ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -240708,28 +240704,28 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #36] @ (2f72d8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #248 @ 0xf8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f7294 │ │ │ │ nop │ │ │ │ - strh r2, [r2, #48] @ 0x30 │ │ │ │ + strh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #88 @ 0x58 │ │ │ │ + subs r5, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #168 @ 0xa8 │ │ │ │ + subs r0, #192 @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r2, [r4, #46] @ 0x2e │ │ │ │ + strh r2, [r7, #46] @ 0x2e │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r5, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r0, #120 @ 0x78 │ │ │ │ + subs r0, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f72dc : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -240771,15 +240767,15 @@ │ │ │ │ blx 25b068 <__snprintf_chk@plt> │ │ │ │ ldr r3, [pc, #72] @ (2f7388 ) │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5d3ff8 │ │ │ │ + bl 5d4008 │ │ │ │ ldr r2, [pc, #60] @ (2f738c ) │ │ │ │ ldr r3, [pc, #48] @ (2f7380 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -240796,15 +240792,15 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ adds r6, #82 @ 0x52 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r6, #70 @ 0x46 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #196 @ 0xc4 │ │ │ │ + subs r1, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f73dc ) │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #252 @ 0xfc │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f7390 : │ │ │ │ @@ -240815,43 +240811,43 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ cbz r2, 2f73c6 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbz r0, 2f73d8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3ff8 │ │ │ │ + b.w 5d4008 │ │ │ │ ldr r2, [pc, #44] @ (2f73f4 ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3ff8 │ │ │ │ + b.w 5d4008 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f73b8 │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 605464 │ │ │ │ + bl 605474 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f73b8 │ │ │ │ - ldrb r4, [r2, #6] │ │ │ │ + ldrb r4, [r5, #6] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f73f8 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240859,46 +240855,46 @@ │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc │ │ │ │ cbz r2, 2f7434 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ mov r2, r0 │ │ │ │ ldrb r0, [r0, #0] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cbz r0, 2f743a │ │ │ │ ldr r3, [pc, #56] @ (2f745c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5d3ff8 │ │ │ │ + b.w 5d4008 │ │ │ │ ldr r2, [pc, #40] @ (2f7460 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f7422 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f7422 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 605464 │ │ │ │ + bl 605474 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ b.n 2f7422 │ │ │ │ nop │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f74b0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #4] │ │ │ │ + ldrb r2, [r0, #5] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f7464 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240909,15 +240905,15 @@ │ │ │ │ ldr r2, [r2, #52] @ 0x34 │ │ │ │ cbz r2, 2f7498 │ │ │ │ ldr r3, [pc, #48] @ (2f74b4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d3ff8 │ │ │ │ + b.w 5d4008 │ │ │ │ ldr r2, [pc, #36] @ (2f74b8 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f7480 │ │ │ │ ldr r3, [pc, #32] @ (2f74bc ) │ │ │ │ movw r2, #549 @ 0x225 │ │ │ │ ldr r1, [pc, #32] @ (2f74c0 ) │ │ │ │ ldr r0, [pc, #32] @ (2f74c4 ) │ │ │ │ @@ -240926,21 +240922,21 @@ │ │ │ │ add.w r3, r3, #284 @ 0x11c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f7508 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #3] │ │ │ │ + ldrb r4, [r4, #3] │ │ │ │ lsls r5, r1, #1 │ │ │ │ - strh r2, [r6, #30] │ │ │ │ + strh r2, [r1, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r6, #140 @ 0x8c │ │ │ │ + adds r6, #164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r3, #106 @ 0x6a │ │ │ │ + subs r3, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f74c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -240951,24 +240947,24 @@ │ │ │ │ ldr r2, [r2, #28] │ │ │ │ cbz r2, 2f74fc │ │ │ │ ldr r3, [pc, #28] @ (2f7504 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5d3ff8 │ │ │ │ + b.w 5d4008 │ │ │ │ ldr r2, [pc, #16] @ (2f7508 ) │ │ │ │ add r2, pc │ │ │ │ b.n 2f74e4 │ │ │ │ bl 25c024 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f7558 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #1] │ │ │ │ + ldrb r0, [r0, #2] │ │ │ │ lsls r5, r1, #1 │ │ │ │ │ │ │ │ 002f750c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -240987,15 +240983,15 @@ │ │ │ │ cbz r2, 2f7596 │ │ │ │ ldr r3, [pc, #108] @ (2f75a4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #108] @ (2f75a8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 5d3ff8 │ │ │ │ + bl 5d4008 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ adds r3, #1 │ │ │ │ bne.n 2f7564 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241005,48 +241001,48 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r5, [pc, #68] @ (2f75ac ) │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d378c │ │ │ │ + bl 5d379c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 2f754c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25c024 │ │ │ │ nop │ │ │ │ - strh r6, [r6, #46] @ 0x2e │ │ │ │ + strh r6, [r1, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r4, #30 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (2f75f8 ) │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #240 @ 0xf0 │ │ │ │ + subs r3, #8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - stmia r3!, {r2, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r4, r1, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f75bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ stmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241054,58 +241050,58 @@ │ │ │ │ ldr r2, [pc, #52] @ (2f760c ) │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #52] @ (2f7610 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #40] @ (2f7614 ) │ │ │ │ ldr r3, [pc, #44] @ (2f7618 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsrs r4, r6, #32 │ │ │ │ + lsrs r4, r1, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r2, r1, #1 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #96] @ (2f7690 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ ldr.w ip, [pc, #88] @ 2f7694 │ │ │ │ ldr r2, [pc, #88] @ (2f7698 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add ip, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cbz r0, 2f765c │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 2f7670 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ @@ -241125,19 +241121,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r7, #208 @ 0xd0 │ │ │ │ + subs r7, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r0, #28] │ │ │ │ + strh r4, [r3, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241147,28 +241143,28 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r1, [pc, #44] @ (2f76e8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r0, #20 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - strh r2, [r1, #24] │ │ │ │ + strh r2, [r4, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #80 @ 0x50 │ │ │ │ + subs r7, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r7, #62 @ 0x3e │ │ │ │ + subs r7, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 2f7748 │ │ │ │ sub sp, #8 │ │ │ │ @@ -241177,15 +241173,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (2f7750 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r4, #1 │ │ │ │ beq.n 2f772a │ │ │ │ ldrd r3, r0, [r0, #28] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ ldrb.w r3, [r0, #36] @ 0x24 │ │ │ │ @@ -241196,146 +241192,146 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r7, #20] │ │ │ │ + strh r6, [r2, #22] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r7, #4 │ │ │ │ + subs r7, #28 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #242 @ 0xf2 │ │ │ │ + subs r7, #10 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7754 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (2f77d0 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #92] @ (2f77d4 ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #92] @ (2f77d8 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #76] @ (2f77dc ) │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2f77a4 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf414 │ │ │ │ + b.w 5cf424 │ │ │ │ ldr r1, [pc, #56] @ (2f77e0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r2, [pc, #48] @ (2f77e4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf414 │ │ │ │ + b.w 5cf424 │ │ │ │ nop │ │ │ │ - subs r6, #150 @ 0x96 │ │ │ │ + subs r6, #174 @ 0xae │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r0, [r1, #18] │ │ │ │ + strh r0, [r4, #18] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r6, #142 @ 0x8e │ │ │ │ + subs r6, #166 @ 0xa6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bhi.n 2f788c │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r6, #120 @ 0x78 │ │ │ │ + subs r6, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r6, #128 @ 0x80 │ │ │ │ + subs r6, #152 @ 0x98 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f77e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (2f7868 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #96] @ (2f786c ) │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ ldr r2, [pc, #96] @ (2f7870 ) │ │ │ │ mov r7, r0 │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r5, [r0, #28] │ │ │ │ ldr r5, [pc, #80] @ (2f7874 ) │ │ │ │ movs r3, #1 │ │ │ │ str r6, [r0, #32] │ │ │ │ add r5, pc │ │ │ │ strb.w r3, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ cbz r0, 2f783e │ │ │ │ mov r1, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf414 │ │ │ │ + b.w 5cf424 │ │ │ │ ldr r1, [pc, #56] @ (2f7878 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r2, [pc, #44] @ (2f787c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r5, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cf414 │ │ │ │ - subs r6, #2 │ │ │ │ + b.w 5cf424 │ │ │ │ + subs r6, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r4, [r6, #12] │ │ │ │ + strh r4, [r1, #14] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r5, #250 @ 0xfa │ │ │ │ + subs r6, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bvc.n 2f77f8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r5, #230 @ 0xe6 │ │ │ │ + subs r5, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7880 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -241352,24 +241348,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 2f795e │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [pc, #224] @ (2f7994 ) │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #224] @ (2f7998 ) │ │ │ │ ldr r1, [pc, #224] @ (2f799c ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #208] @ (2f79a0 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r4, [r2, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ @@ -241381,28 +241377,28 @@ │ │ │ │ cbz r4, 2f7916 │ │ │ │ ldr r3, [pc, #188] @ (2f79a4 ) │ │ │ │ add r3, pc │ │ │ │ mov r6, r3 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ cbz r0, 2f793e │ │ │ │ mov r1, r4 │ │ │ │ - bl 5cf45c │ │ │ │ + bl 5cf46c │ │ │ │ ldr r2, [pc, #176] @ (2f79a8 ) │ │ │ │ ldr r3, [pc, #148] @ (2f7990 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 2f7982 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5d2f18 │ │ │ │ + b.w 5d2f28 │ │ │ │ ldr r2, [pc, #148] @ (2f79ac ) │ │ │ │ ldr r3, [pc, #116] @ (2f7990 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3 │ │ │ │ @@ -241417,69 +241413,69 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #112] @ (2f79b0 ) │ │ │ │ adds r5, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r2, [pc, #100] @ (2f79b4 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [r6, #0] │ │ │ │ b.n 2f78f0 │ │ │ │ ldr r4, [pc, #88] @ (2f79b8 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r3, [pc, #80] @ (2f79bc ) │ │ │ │ ldr r2, [pc, #84] @ (2f79c0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ b.n 2f78ae │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bvc.n 2f7a30 │ │ │ │ lsls r6, r7, #1 │ │ │ │ adds r0, #178 @ 0xb2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r1, #8] │ │ │ │ + strh r2, [r4, #8] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + lsls r4, r5, #21 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r2, r5, #21 │ │ │ │ + lsls r2, r0, #22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stc2l 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ bvc.n 2f79a8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ adds r0, #82 @ 0x52 │ │ │ │ lsls r7, r5, #1 │ │ │ │ adds r0, #50 @ 0x32 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - subs r4, #222 @ 0xde │ │ │ │ + subs r4, #246 @ 0xf6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #230 @ 0xe6 │ │ │ │ + subs r4, #254 @ 0xfe │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r4, #192 @ 0xc0 │ │ │ │ + subs r4, #216 @ 0xd8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - strh r6, [r2, #2] │ │ │ │ + strh r6, [r5, #2] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #198 @ 0xc6 │ │ │ │ + subs r4, #222 @ 0xde │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f79c4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241488,41 +241484,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f79ea │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf414 │ │ │ │ + b.w 5cf424 │ │ │ │ ldr r1, [pc, #48] @ (2f7a1c ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r3, [pc, #40] @ (2f7a20 ) │ │ │ │ ldr r2, [pc, #40] @ (2f7a24 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf414 │ │ │ │ + b.w 5cf424 │ │ │ │ bvs.n 2f7a3c │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r4, #52 @ 0x34 │ │ │ │ + subs r4, #76 @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r1, #31] │ │ │ │ + ldrb r2, [r4, #31] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r4, #56 @ 0x38 │ │ │ │ + subs r4, #80 @ 0x50 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7a28 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241531,41 +241527,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f7a4e │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf45c │ │ │ │ + b.w 5cf46c │ │ │ │ ldr r1, [pc, #48] @ (2f7a80 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r3, [pc, #40] @ (2f7a84 ) │ │ │ │ ldr r2, [pc, #40] @ (2f7a88 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cf45c │ │ │ │ + b.w 5cf46c │ │ │ │ bpl.n 2f79d8 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r3, #208 @ 0xd0 │ │ │ │ + subs r3, #232 @ 0xe8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #212 @ 0xd4 │ │ │ │ + subs r3, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7a8c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241574,41 +241570,41 @@ │ │ │ │ sub sp, #20 │ │ │ │ add r4, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ cbz r0, 2f7ab2 │ │ │ │ mov r1, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfb18 │ │ │ │ + b.w 5cfb28 │ │ │ │ ldr r1, [pc, #48] @ (2f7ae4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r0, r1 │ │ │ │ - bl 5d351c │ │ │ │ + bl 5d352c │ │ │ │ ldr r3, [pc, #40] @ (2f7ae8 ) │ │ │ │ ldr r2, [pc, #40] @ (2f7aec ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfb18 │ │ │ │ + b.w 5cfb28 │ │ │ │ bpl.n 2f7b74 │ │ │ │ lsls r6, r7, #1 │ │ │ │ - subs r3, #108 @ 0x6c │ │ │ │ + subs r3, #132 @ 0x84 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrb r2, [r0, #28] │ │ │ │ + ldrb r2, [r3, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - subs r3, #112 @ 0x70 │ │ │ │ + subs r3, #136 @ 0x88 │ │ │ │ lsls r6, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -241617,15 +241613,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (2f7b48 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (2f7b4c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #48] @ (2f7b50 ) │ │ │ │ ldr r3, [pc, #52] @ (2f7b54 ) │ │ │ │ movs r1, #0 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ @@ -241635,22 +241631,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #28] │ │ │ │ + ldrb r2, [r4, #28] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r7, #11 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r6, r0, r0 │ │ │ │ + adds r6, r3, r0 │ │ │ │ lsls r5, r1, #1 │ │ │ │ @ instruction: 0xffcbffff │ │ │ │ - subs r3, #52 @ 0x34 │ │ │ │ + subs r3, #76 @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f7ba8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241658,15 +241654,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (2f7bb0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #44] @ (2f7bb4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f7bb8 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ @@ -241674,28 +241670,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r4, [r4, #26] │ │ │ │ + ldrb r4, [r7, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r2, r7, #9 │ │ │ │ + lsls r2, r2, #10 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - add r4, pc, #160 @ (adr r4, 2f7c54 ) │ │ │ │ + add r4, pc, #256 @ (adr r4, 2f7cb4 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (2f7bc8 ) │ │ │ │ movs r1, #3 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ nop {13} │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -241708,22 +241704,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #19 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 2f7c1a │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r0, 2f7c34 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ @@ -241766,35 +241762,35 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (2f7ca8 ) │ │ │ │ ldrd r2, r3, [r5, #104] @ 0x68 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2592e8 │ │ │ │ - ldrb r4, [r6, #24] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bgt.n 2f7bf0 │ │ │ │ + bgt.n 2f7c20 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bgt.n 2f7c18 │ │ │ │ + bgt.n 2f7c48 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r2, #36 @ 0x24 │ │ │ │ + subs r2, #60 @ 0x3c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r2, #10 │ │ │ │ + subs r2, #34 @ 0x22 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - subs r1, #228 @ 0xe4 │ │ │ │ + subs r1, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #48] @ (2f7cf0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2f7ce0 │ │ │ │ ldrd r1, r3, [r4] │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -241802,16 +241798,16 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r1, [pc, #16] @ (2f7cf4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5d2c9c │ │ │ │ - blt.n 2f7cc4 │ │ │ │ + b.w 5d2cac │ │ │ │ + bgt.n 2f7cf4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ @ instruction: 0xffc3ffff │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -241819,31 +241815,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2f7d40 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (2f7d44 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r0, #20] │ │ │ │ + ldrb r6, [r3, #20] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - lsls r0, r4, #3 │ │ │ │ + lsls r0, r7, #3 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ lsls r5, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #112] @ (2f7dcc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -241854,15 +241850,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (2f7dd4 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #19 │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 2f7db6 │ │ │ │ ldr.w sl, [pc, #88] @ 2f7dd8 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #88] @ 2f7ddc │ │ │ │ mov r4, r0 │ │ │ │ @@ -241876,35 +241872,35 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ vldr d7, [r4, #104] @ 0x68 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #16 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt.n 2f7d8e │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrb r2, [r6, #18] │ │ │ │ + ldrb r2, [r1, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - blt.n 2f7e1c │ │ │ │ - lsls r5, r0, #1 │ │ │ │ blt.n 2f7e4c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r2, #124] @ 0x7c │ │ │ │ + blt.n 2f7e7c │ │ │ │ + lsls r5, r0, #1 │ │ │ │ + ldr r6, [r5, #124] @ 0x7c │ │ │ │ lsls r5, r1, #1 │ │ │ │ - subs r0, #248 @ 0xf8 │ │ │ │ + subs r1, #16 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7de0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -241916,29 +241912,29 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [pc, #140] @ (2f7e88 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5cec9c │ │ │ │ + bl 5cecac │ │ │ │ ldr r1, [pc, #124] @ (2f7e8c ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2f7e60 │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #112] @ (2f7e90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5cec9c │ │ │ │ + bl 5cecac │ │ │ │ ldr r1, [pc, #108] @ (2f7e94 ) │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 2f7e6e │ │ │ │ ldrd r1, r3, [sp, #4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #92] @ (2f7e98 ) │ │ │ │ ldr r3, [pc, #72] @ (2f7e84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -241955,34 +241951,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #56] @ (2f7e9c ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2c9c │ │ │ │ + bl 5d2cac │ │ │ │ b.n 2f7e1e │ │ │ │ ldr r1, [pc, #48] @ (2f7ea0 ) │ │ │ │ add r2, sp, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2c9c │ │ │ │ + bl 5d2cac │ │ │ │ b.n 2f7e38 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ cmp r3, #88 @ 0x58 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #162 @ 0xa2 │ │ │ │ + subs r0, #186 @ 0xba │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f7dc0 │ │ │ │ + bge.n 2f7df0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r0, #140 @ 0x8c │ │ │ │ + subs r0, #164 @ 0xa4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bge.n 2f7f94 │ │ │ │ + bge.n 2f7dc4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r3, #16 │ │ │ │ lsls r7, r5, #1 │ │ │ │ mcr2 15, 2, pc, cr3, cr15, {7} @ │ │ │ │ mrc2 15, 1, pc, cr5, cr15, {7} │ │ │ │ │ │ │ │ 002f7ea4 : │ │ │ │ @@ -241997,32 +241993,32 @@ │ │ │ │ ldr r0, [pc, #56] @ (2f7ef4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d378c │ │ │ │ + bl 5d379c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2595ac │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - subs r0, #0 │ │ │ │ + subs r0, #24 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - @ instruction: 0xf7ba0045 │ │ │ │ + @ instruction: 0xf7d20045 │ │ │ │ │ │ │ │ 002f7ef8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 2f7f48 │ │ │ │ @@ -242032,35 +242028,35 @@ │ │ │ │ ldr r1, [pc, #60] @ (2f7f50 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #44] @ (2f7f54 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ bl 2ea594 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrb r6, [r0, #12] │ │ │ │ + ldrb r6, [r3, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 13, cr0, cr6, cr4, {2} │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + cdp2 0, 14, cr0, cr14, cr4, {2} │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7f58 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242071,60 +242067,60 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f7fa0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #28] @ (2f7fa4 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ea594 │ │ │ │ nop │ │ │ │ - ldrb r6, [r4, #10] │ │ │ │ + ldrb r6, [r7, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cdp2 0, 7, cr0, cr12, cr4, {2} │ │ │ │ - asrs r2, r4, #14 │ │ │ │ + cdp2 0, 9, cr0, cr4, cr4, {2} │ │ │ │ + asrs r2, r7, #14 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r7, #50 @ 0x32 │ │ │ │ + adds r7, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f7fa8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ (2f8028 ) │ │ │ │ sub sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #100] @ (2f802c ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #100] @ (2f8030 ) │ │ │ │ add.w ip, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #84] @ (2f8034 ) │ │ │ │ ldr r1, [pc, #84] @ (2f8038 ) │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #68] @ (2f803c ) │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc │ │ │ │ bl 2ea51c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cbz r3, 2f8010 │ │ │ │ @@ -242138,24 +242134,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldrb r0, [r2, #9] │ │ │ │ + ldrb r0, [r5, #9] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - bhi.n 2f7fb0 │ │ │ │ + bhi.n 2f7fe0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bhi.n 2f7fd8 │ │ │ │ + bhi.n 2f8008 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cdp2 0, 0, cr0, cr14, cr4, {2} │ │ │ │ - asrs r4, r6, #12 │ │ │ │ + cdp2 0, 2, cr0, cr6, cr4, {2} │ │ │ │ + asrs r4, r1, #13 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r6, #194 @ 0xc2 │ │ │ │ + adds r6, #218 @ 0xda │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8040 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ @@ -242223,19 +242219,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f80ec ) │ │ │ │ ldr r0, [pc, #20] @ (2f80f0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r7, #4] │ │ │ │ + ldrb r4, [r2, #5] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r5, #234 @ 0xea │ │ │ │ + adds r6, #2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r5, #250 @ 0xfa │ │ │ │ + adds r6, #18 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f80f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242366,19 +242362,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f824c ) │ │ │ │ ldr r0, [pc, #20] @ (2f8250 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strb r4, [r3, #31] │ │ │ │ + strb r4, [r6, #31] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r4, #138 @ 0x8a │ │ │ │ + adds r4, #162 @ 0xa2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r4, #154 @ 0x9a │ │ │ │ + adds r4, #178 @ 0xb2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8254 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -242389,28 +242385,28 @@ │ │ │ │ ldr r1, [pc, #44] @ (2f829c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #28] @ (2f82a0 ) │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2ea3a8 │ │ │ │ - strb r2, [r5, #30] │ │ │ │ + strb r2, [r0, #31] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb800044 │ │ │ │ - asrs r6, r4, #2 │ │ │ │ + @ instruction: 0xfb980044 │ │ │ │ + asrs r6, r7, #2 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r4, #52 @ 0x34 │ │ │ │ + adds r4, #76 @ 0x4c │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f82a4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -242424,34 +242420,34 @@ │ │ │ │ add r2, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #28] @ (2f8300 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea668 │ │ │ │ - strb r2, [r3, #29] │ │ │ │ + strb r2, [r6, #29] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xfb340044 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + @ instruction: 0xfb4c0044 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - adds r3, #212 @ 0xd4 │ │ │ │ + adds r3, #236 @ 0xec │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8304 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -242477,19 +242473,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffffff │ │ │ │ @ instruction: 0xffffffff │ │ │ │ - strb r4, [r2, #27] │ │ │ │ + strb r4, [r5, #27] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #174 @ 0xae │ │ │ │ + adds r3, #198 @ 0xc6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f8364 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi.n 2f837a │ │ │ │ add.w r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ @@ -242507,19 +242503,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f83a0 ) │ │ │ │ ldr r0, [pc, #20] @ (2f83a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strb r0, [r1, #26] │ │ │ │ + strb r0, [r4, #26] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r3, #54 @ 0x36 │ │ │ │ + adds r3, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #130 @ 0x82 │ │ │ │ + adds r3, #154 @ 0x9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f83a8 : │ │ │ │ cbz r2, 2f83ec │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242555,19 +242551,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (2f8418 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r2, #24] │ │ │ │ + strb r6, [r5, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r2, #196 @ 0xc4 │ │ │ │ + adds r2, #220 @ 0xdc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r3, #44 @ 0x2c │ │ │ │ + adds r3, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f841c : │ │ │ │ push {r2, r3} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -242585,43 +242581,43 @@ │ │ │ │ ldrd r7, r5, [sp, #56] @ 0x38 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r2, [pc, #288] @ (2f8580 ) │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [pc, #288] @ (2f8584 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #276] @ (2f8588 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #276] @ (2f858c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #276] @ (2f8590 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov sl, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 2f8530 │ │ │ │ ldr r3, [pc, #260] @ (2f8594 ) │ │ │ │ mov r0, sl │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ cmp.w r5, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r7, #4294967295 @ 0xffffffff │ │ │ │ bne.n 2f84f0 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -242684,15 +242680,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (2f85a0 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r3, [pc, #84] @ (2f85a4 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b.n 2f848c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (2f85a8 ) │ │ │ │ @@ -242702,44 +242698,44 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ movs r5, #22 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r2, [r3, #23] │ │ │ │ + strb r2, [r6, #23] │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r5, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 2f85dc │ │ │ │ + bmi.n 2f860c │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bmi.n 2f8608 │ │ │ │ + bmi.n 2f8638 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldmia r3!, {r1, r4, r5, r6} │ │ │ │ lsls r6, r7, #1 │ │ │ │ - ldr??.w r0, [r8, r4] │ │ │ │ - lsrs r6, r3, #26 │ │ │ │ + ldrsb.w r0, [r0, #68] @ 0x44 │ │ │ │ + lsrs r6, r6, #26 │ │ │ │ lsls r5, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #130 @ 0x82 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r2, #18 │ │ │ │ + adds r2, #42 @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #22 │ │ │ │ + adds r1, #46 @ 0x2e │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r6, #18] │ │ │ │ + strb r4, [r1, #19] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - adds r1, #98 @ 0x62 │ │ │ │ + adds r1, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r1, #114 @ 0x72 │ │ │ │ + adds r1, #138 @ 0x8a │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f85b4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -242752,59 +242748,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2f863c ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2f8640 ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2f85fe │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce6ec │ │ │ │ + b.w 5ce6fc │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 259278 │ │ │ │ ldr r2, [pc, #60] @ (2f8644 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2f8648 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r3, [pc, #48] @ (2f864c ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce6ec │ │ │ │ - strb r4, [r1, #17] │ │ │ │ + b.w 5ce6fc │ │ │ │ + strb r4, [r4, #17] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrb.w r0, [sl, r4] │ │ │ │ - lsrs r4, r0, #21 │ │ │ │ + ldrh.w r0, [r2, r4] │ │ │ │ + lsrs r4, r3, #21 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r3, #110 @ 0x6e │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r2!, {r1} │ │ │ │ lsls r6, r7, #1 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #72 @ 0x48 │ │ │ │ + adds r0, #96 @ 0x60 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r0, r2 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f8650 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242819,59 +242815,59 @@ │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #100] @ (2f86d8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r4 │ │ │ │ ldr r4, [pc, #88] @ (2f86dc ) │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r1, [r4, #0] │ │ │ │ cbz r1, 2f869a │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce7ac │ │ │ │ + b.w 5ce7bc │ │ │ │ movs r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ blx 259278 │ │ │ │ ldr r2, [pc, #60] @ (2f86e0 ) │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #52] @ (2f86e4 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r3, [pc, #48] @ (2f86e8 ) │ │ │ │ ldr r1, [r4, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5ce7ac │ │ │ │ - strb r0, [r6, #14] │ │ │ │ + b.w 5ce7bc │ │ │ │ + strb r0, [r1, #15] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - @ instruction: 0xf77e0044 │ │ │ │ - lsrs r0, r5, #18 │ │ │ │ + @ instruction: 0xf7960044 │ │ │ │ + lsrs r0, r0, #19 │ │ │ │ lsls r5, r1, #1 │ │ │ │ movs r2, #210 @ 0xd2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ ldmia r1, {r1, r2, r5, r6} │ │ │ │ lsls r6, r7, #1 │ │ │ │ - adds r0, #168 @ 0xa8 │ │ │ │ + adds r0, #192 @ 0xc0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #172 @ 0xac │ │ │ │ + cmp r7, #196 @ 0xc4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r0, r2 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f86ec : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242899,15 +242895,15 @@ │ │ │ │ str r0, [r4, #0] │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #48] @ (2f8760 ) │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r2, [pc, #44] @ (2f8764 ) │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r3 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [r3, #4] │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -242917,17 +242913,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ ldmia r0!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r6, r7, #1 │ │ │ │ movs r2, #74 @ 0x4a │ │ │ │ lsls r7, r5, #1 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #44 @ 0x2c │ │ │ │ + cmp r7, #68 @ 0x44 │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r0, r2 │ │ │ │ ... │ │ │ │ │ │ │ │ 002f8768 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -242965,19 +242961,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (2f87d0 ) │ │ │ │ ldr r0, [pc, #20] @ (2f87d4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strb r0, [r0, #12] │ │ │ │ + strb r0, [r3, #12] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #214 @ 0xd6 │ │ │ │ + cmp r7, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f87d8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -243027,15 +243023,15 @@ │ │ │ │ bx lr │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (2f8860 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ push {r1, r3, r4, r6} │ │ │ │ lsls r0, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #32 │ │ │ │ @@ -243053,23 +243049,23 @@ │ │ │ │ ldr r1, [pc, #148] @ (2f8924 ) │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #144] @ (2f8928 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #108] @ 2f8910 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #16 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ - bl 708a94 │ │ │ │ + bl 708aa4 │ │ │ │ cbz r0, 2f88c6 │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ it ge │ │ │ │ strge.w r1, [r8, #96] @ 0x60 │ │ │ │ blt.n 2f88f0 │ │ │ │ ldr r2, [pc, #100] @ (2f892c ) │ │ │ │ @@ -243094,33 +243090,33 @@ │ │ │ │ ldr r1, [pc, #52] @ (2f8930 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [pc, #52] @ (2f8934 ) │ │ │ │ movs r2, #37 @ 0x25 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 2f88c6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ... │ │ │ │ movs r0, #202 @ 0xca │ │ │ │ lsls r7, r5, #1 │ │ │ │ - strb r0, [r1, #10] │ │ │ │ + strb r0, [r4, #10] │ │ │ │ lsls r7, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #80 @ 0x50 │ │ │ │ + cmp r7, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #54 @ 0x36 │ │ │ │ + cmp r7, #78 @ 0x4e │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, #130 @ 0x82 │ │ │ │ lsls r7, r5, #1 │ │ │ │ - cmp r6, #244 @ 0xf4 │ │ │ │ + cmp r7, #12 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r7, #2 │ │ │ │ + cmp r7, #26 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #116] @ 2f89bc │ │ │ │ sub sp, #28 │ │ │ │ @@ -243129,15 +243125,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (2f89c4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #96] @ (2f89c8 ) │ │ │ │ movs r4, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #92] @ (2f89cc ) │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -243146,51 +243142,51 @@ │ │ │ │ ldr r3, [pc, #84] @ (2f89d0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #84] @ (2f89d4 ) │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ ldr r1, [pc, #72] @ (2f89d8 ) │ │ │ │ ldr r3, [pc, #76] @ (2f89dc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (2f89e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ - bl 5d36a0 │ │ │ │ + bl 5d36b0 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r7, #6] │ │ │ │ + strb r2, [r2, #7] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - eors.w r0, ip, #12845056 @ 0xc40000 │ │ │ │ - lsrs r0, r0, #7 │ │ │ │ + @ instruction: 0xf4b40044 │ │ │ │ + lsrs r0, r3, #7 │ │ │ │ lsls r5, r1, #1 │ │ │ │ mrc2 15, 7, pc, cr7, cr15, {7} │ │ │ │ - stc2 0, cr0, [sl, #-308] @ 0xfffffecc │ │ │ │ + stc2 0, cr0, [r2, #-308]! @ 0xfffffecc │ │ │ │ lsls r7, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #152 @ 0x98 │ │ │ │ + cmp r6, #176 @ 0xb0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #136 @ 0x88 │ │ │ │ + cmp r6, #160 @ 0xa0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #60] @ 2f8a34 │ │ │ │ @@ -243198,15 +243194,15 @@ │ │ │ │ movs r3, #17 │ │ │ │ ldr r1, [pc, #60] @ (2f8a3c ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [pc, #60] @ (2f8a40 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #52] @ (2f8a44 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 2f8a1e │ │ │ │ ldr.w r3, [r3, #212] @ 0xd4 │ │ │ │ str r3, [r0, #100] @ 0x64 │ │ │ │ @@ -243215,19 +243211,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r6, [r1, #4] │ │ │ │ + strb r6, [r4, #4] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r5, #206 @ 0xce │ │ │ │ + cmp r5, #230 @ 0xe6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #228 @ 0xe4 │ │ │ │ + cmp r5, #252 @ 0xfc │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r4, r7, #4 │ │ │ │ lsls r7, r5, #1 │ │ │ │ cmp r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -243248,25 +243244,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 708a94 │ │ │ │ + bl 708aa4 │ │ │ │ ldr r2, [pc, #60] @ (2f8ae4 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8ad8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243277,23 +243273,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r5, #2] │ │ │ │ + strb r2, [r0, #3] │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r2, r4, #3 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #114 @ 0x72 │ │ │ │ + cmp r5, #138 @ 0x8a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r5, #82 @ 0x52 │ │ │ │ + cmp r5, #106 @ 0x6a │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, r4, #2 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -243312,25 +243308,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asrs r2, r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 708a94 │ │ │ │ + bl 708aa4 │ │ │ │ ldr r2, [pc, #60] @ (2f8b84 ) │ │ │ │ ldr r3, [pc, #44] @ (2f8b78 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -243341,23 +243337,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r2, [r1, #0] │ │ │ │ + strb r2, [r4, #0] │ │ │ │ lsls r7, r2, #1 │ │ │ │ subs r2, r0, #1 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #210 @ 0xd2 │ │ │ │ + cmp r4, #234 @ 0xea │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #178 @ 0xb2 │ │ │ │ + cmp r4, #202 @ 0xca │ │ │ │ lsls r6, r0, #1 │ │ │ │ subs r2, r0, #0 │ │ │ │ lsls r7, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -243376,23 +243372,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #68] @ 2f8c18 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 708a94 │ │ │ │ + bl 708aa4 │ │ │ │ cbz r0, 2f8bec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #68] @ (2f8c34 ) │ │ │ │ ldr r3, [pc, #56] @ (2f8c28 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -243407,23 +243403,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - ldr r2, [r5, #116] @ 0x74 │ │ │ │ + ldr r2, [r0, #120] @ 0x78 │ │ │ │ lsls r7, r2, #1 │ │ │ │ adds r2, r4, #6 │ │ │ │ lsls r7, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #50 @ 0x32 │ │ │ │ + cmp r4, #74 @ 0x4a │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r4, #18 │ │ │ │ + cmp r4, #42 @ 0x2a │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r4, r3, #5 │ │ │ │ lsls r7, r5, #1 │ │ │ │ │ │ │ │ 002f8c38 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -243441,15 +243437,15 @@ │ │ │ │ nop │ │ │ │ │ │ │ │ 002f8c48 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2f8c54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243458,15 +243454,15 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #88] @ (2f8ccc ) │ │ │ │ add ip, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #104] @ 0x68 │ │ │ │ cbnz r3, 2f8ca6 │ │ │ │ ldrb.w r4, [r0, #105] @ 0x69 │ │ │ │ adds r4, #1 │ │ │ │ strb.w r4, [r0, #105] @ 0x69 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ @@ -243483,19 +243479,19 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r6, [r7, #108] @ 0x6c │ │ │ │ + ldr r6, [r2, #112] @ 0x70 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r3, #186 @ 0xba │ │ │ │ + cmp r3, #210 @ 0xd2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #120] @ (2f8d58 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -243504,39 +243500,39 @@ │ │ │ │ ldr r1, [pc, #120] @ (2f8d60 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (2f8d64 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (2f8d68 ) │ │ │ │ movs r3, #23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #88] @ (2f8d6c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #80] @ (2f8d70 ) │ │ │ │ ldr r1, [pc, #84] @ (2f8d74 ) │ │ │ │ movs r2, #5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #68] @ (2f8d78 ) │ │ │ │ ldr r2, [pc, #72] @ (2f8d7c ) │ │ │ │ ldr r3, [pc, #72] @ (2f8d80 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r4, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -243546,22 +243542,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r1, #104] @ 0x68 │ │ │ │ + ldr r0, [r4, #104] @ 0x68 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - add.w r0, r6, #68 @ 0x44 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + adds.w r0, lr, #68 @ 0x44 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ lsls r5, r1, #1 │ │ │ │ - cmp r3, #86 @ 0x56 │ │ │ │ + cmp r3, #110 @ 0x6e │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r3, #106 @ 0x6a │ │ │ │ + cmp r3, #130 @ 0x82 │ │ │ │ lsls r6, r0, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ add r7, sp, #792 @ 0x318 │ │ │ │ lsls r0, r4, #1 │ │ │ │ cbz r4, 2f8dec │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -243579,31 +243575,31 @@ │ │ │ │ ldr r2, [pc, #48] @ (2f8dcc ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #48] @ (2f8dd0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r0, #104] @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r2, [r2, #92] @ 0x5c │ │ │ │ + ldr r2, [r5, #92] @ 0x5c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #144 @ 0x90 │ │ │ │ + cmp r2, #168 @ 0xa8 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #170 @ 0xaa │ │ │ │ + cmp r2, #194 @ 0xc2 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -243611,93 +243607,93 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #48] @ (2f8e20 ) │ │ │ │ ldr r1, [pc, #52] @ (2f8e24 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r4, #1 │ │ │ │ it eq │ │ │ │ strbeq.w r4, [r0, #104] @ 0x68 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #88] @ 0x58 │ │ │ │ + ldr r0, [r3, #88] @ 0x58 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #88 @ 0x58 │ │ │ │ + cmp r2, #112 @ 0x70 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #40] @ 2f8e64 │ │ │ │ ldr r2, [pc, #40] @ (2f8e68 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #40] @ (2f8e6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ add.w r2, r0, #108 @ 0x6c │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2f8f6c │ │ │ │ nop │ │ │ │ - ldr r6, [r5, #80] @ 0x50 │ │ │ │ + ldr r6, [r0, #84] @ 0x54 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #236 @ 0xec │ │ │ │ + cmp r2, #4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r2, #6 │ │ │ │ + cmp r2, #30 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #60] @ 2f8ec0 │ │ │ │ ldr r2, [pc, #60] @ (2f8ec4 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #60] @ (2f8ec8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #105] @ 0x69 │ │ │ │ mov r2, r0 │ │ │ │ and.w r1, r3, #127 @ 0x7f │ │ │ │ adds r3, #1 │ │ │ │ add r1, r0 │ │ │ │ ldrb.w r0, [r1, #144] @ 0x90 │ │ │ │ strb.w r3, [r2, #105] @ 0x69 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r4, #76] @ 0x4c │ │ │ │ + ldr r6, [r7, #76] @ 0x4c │ │ │ │ lsls r7, r2, #1 │ │ │ │ - cmp r1, #164 @ 0xa4 │ │ │ │ + cmp r1, #188 @ 0xbc │ │ │ │ lsls r6, r0, #1 │ │ │ │ - cmp r1, #190 @ 0xbe │ │ │ │ + cmp r1, #214 @ 0xd6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -243742,15 +243738,15 @@ │ │ │ │ mov.w ip, #254 @ 0xfe │ │ │ │ movw r2, #52429 @ 0xcccd │ │ │ │ movt r2, #52428 @ 0xcccc │ │ │ │ mul.w r3, ip, r1 │ │ │ │ mov r1, r0 │ │ │ │ umull r2, r0, r2, r3 │ │ │ │ lsrs r0, r0, #3 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ @@ -243831,15 +243827,15 @@ │ │ │ │ mla r6, sl, r1, r6 │ │ │ │ umull sl, r2, r2, sl │ │ │ │ add r6, r2 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r6 │ │ │ │ movw r2, #38528 @ 0x9680 │ │ │ │ movt r2, #152 @ 0x98 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ cmn.w sl, #1769996288 @ 0x69800000 │ │ │ │ sbcs.w r6, r6, #152 @ 0x98 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ite cs │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp.w r4, #4096 @ 0x1000 │ │ │ │ @@ -244391,19 +244387,19 @@ │ │ │ │ b.n 2f91f6 │ │ │ │ adds r3, #24 │ │ │ │ cmp ip, r3 │ │ │ │ beq.w 2f925a │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 2f921e │ │ │ │ b.n 2f9392 │ │ │ │ - cmp r1, #20 │ │ │ │ + cmp r1, #44 @ 0x2c │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r0, [r3, #24] │ │ │ │ + ldr r0, [r6, #24] │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r2, #80 @ 0x50 │ │ │ │ + movs r2, #104 @ 0x68 │ │ │ │ lsls r6, r0, #1 │ │ │ │ │ │ │ │ 002f96b8 : │ │ │ │ ldrb r3, [r0, #0] │ │ │ │ cbnz r3, 2f96c2 │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ @@ -244446,15 +244442,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 11, cr0, cr2, cr5, {2} │ │ │ │ + cdp2 0, 12, cr0, cr10, cr5, {2} │ │ │ │ add r6, pc, #336 @ (adr r6, 2f987c ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ │ │ │ │ 002f972c : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -244469,29 +244465,29 @@ │ │ │ │ movs r2, #13 │ │ │ │ ldr r3, [pc, #40] @ (2f9774 ) │ │ │ │ ldr r1, [pc, #44] @ (2f9778 ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r1, #156 @ 0x9c │ │ │ │ + movs r1, #180 @ 0xb4 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [r3, #100] @ 0x64 │ │ │ │ + str r2, [r6, #100] @ 0x64 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - movs r1, #120 @ 0x78 │ │ │ │ + movs r1, #144 @ 0x90 │ │ │ │ lsls r6, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -252573,27 +252569,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #32] @ (2fee88 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r0, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ revsh r6, r7 │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r2, r3, r4, r7} │ │ │ │ + ldmia r2, {r2, r4, r5, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ subs.w sl, r2, #0 │ │ │ │ @@ -252751,15 +252747,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (2ff064 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldr r5, [pc, #184] @ (2ff120 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -252768,25 +252764,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (2ff108 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #124] @ (2ff10c ) │ │ │ │ ldr r1, [pc, #124] @ (2ff110 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #108] @ (2ff114 ) │ │ │ │ ldr r3, [pc, #112] @ (2ff118 ) │ │ │ │ mov.w r5, #768 @ 0x300 │ │ │ │ add r2, pc │ │ │ │ strh.w r5, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ @@ -252804,43 +252800,43 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ orr.w r3, r2, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #67] @ 0x43 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #21 │ │ │ │ + lsrs r4, r1, #22 │ │ │ │ lsls r7, r2, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, pc, #600 @ (adr r2, 2ff364 ) │ │ │ │ + add r2, pc, #696 @ (adr r2, 2ff3c4 ) │ │ │ │ lsls r4, r1, #1 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bcc.n 2ff168 │ │ │ │ + bcc.n 2ff198 │ │ │ │ lsls r4, r0, #1 │ │ │ │ strb r5, [r2, #10] │ │ │ │ movs r1, r0 │ │ │ │ - ldmia r0!, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r4, [pc, #784] @ (2ff430 ) │ │ │ │ lsls r0, r4, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ str r4, [r7, r6] │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -252953,15 +252949,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 2ff160 │ │ │ │ ldr r0, [pc, #764] @ (2ff54c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 2ff160 │ │ │ │ add.w r3, r6, #65536 @ 0x10000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r3, #2192] @ 0x890 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ @@ -253136,15 +253132,15 @@ │ │ │ │ ldr r3, [pc, #308] @ (2ff548 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 2ff150 │ │ │ │ ldr r0, [pc, #304] @ (2ff550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2ff150 │ │ │ │ add.w r1, r6, #65536 @ 0x10000 │ │ │ │ ldrb.w r3, [r1, #3778] @ 0xec2 │ │ │ │ adds r3, #1 │ │ │ │ uxtb r3, r3 │ │ │ │ cmp r3, #5 │ │ │ │ it ne │ │ │ │ @@ -253187,15 +253183,15 @@ │ │ │ │ ldr r3, [pc, #172] @ (2ff548 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 2ff150 │ │ │ │ ldr r0, [pc, #172] @ (2ff554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2ff150 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq.n 2ff4ce │ │ │ │ bhi.n 2ff404 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq.n 2ff4ce │ │ │ │ bhi.n 2ff534 │ │ │ │ @@ -253235,15 +253231,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (2ff548 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 2ff150 │ │ │ │ ldr r0, [pc, #56] @ (2ff558 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2ff150 │ │ │ │ ldrb.w r2, [r6, #1138] @ 0x472 │ │ │ │ mov r6, r3 │ │ │ │ and.w r2, r2, #63 @ 0x3f │ │ │ │ mov r3, r2 │ │ │ │ b.n 2ff156 │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ @@ -253254,21 +253250,21 @@ │ │ │ │ lsls r6, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r5!, {r1, r2, r4, r6} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r2, r4, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb.w r3, [r0, #387] @ 0x183 │ │ │ │ tst.w r3, #1 │ │ │ │ beq.w 2ff6ee │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ands.w r3, r3, #4 │ │ │ │ it eq │ │ │ │ @@ -253725,37 +253721,37 @@ │ │ │ │ ldr r0, [pc, #44] @ (2ffa74 ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 2ff92a │ │ │ │ ldr r0, [pc, #44] @ (2ffa80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2ff92a │ │ │ │ ldr r0, [pc, #36] @ (2ffa84 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 2ff91a │ │ │ │ nop │ │ │ │ sub sp, #40 @ 0x28 │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ite lt │ │ │ │ - lsllt r5, r0, #1 │ │ │ │ - itt hi @ unpredictable │ │ │ │ - lslhi r5, r0, #1 │ │ │ │ - pushhi {r3, lr} │ │ │ │ + ite gt │ │ │ │ + lslgt r5, r0, #1 │ │ │ │ + itt ls @ unpredictable │ │ │ │ + lslls r5, r0, #1 │ │ │ │ + pushls {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w ip, [r0, #392] @ 0x188 │ │ │ │ mov r3, r0 │ │ │ │ and.w ip, ip, #68 @ 0x44 │ │ │ │ @@ -253873,24 +253869,24 @@ │ │ │ │ ldr r1, [pc, #32] @ (2ffc0c ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 2ffbc8 │ │ │ │ ldr r0, [pc, #24] @ (2ffc10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 2ffbc8 │ │ │ │ uxtb r1, r2 │ │ │ │ bl 2ff8b0 │ │ │ │ b.n 2ffbca │ │ │ │ add r6, sp, #16 │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x003c │ │ │ │ + bkpt 0x0054 │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ ldrd r5, sl, [sp, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ ble.n 2ffc60 │ │ │ │ ldrb.w r7, [r0, #929] @ 0x3a1 │ │ │ │ movs r4, #0 │ │ │ │ @@ -254479,23 +254475,23 @@ │ │ │ │ ldr r0, [pc, #32] @ (3002b4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xfb760056 │ │ │ │ - @ instruction: 0xb7d4 │ │ │ │ + @ instruction: 0xfb8e0056 │ │ │ │ + @ instruction: 0xb7ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb7e8 │ │ │ │ + @ instruction: 0xb800 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xfb620056 │ │ │ │ - @ instruction: 0xb7c0 │ │ │ │ + @ instruction: 0xfb7a0056 │ │ │ │ + @ instruction: 0xb7d8 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xb7ec │ │ │ │ + @ instruction: 0xb804 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r3, r0, #73728 @ 0x12000 │ │ │ │ sub sp, #24 │ │ │ │ @@ -260453,15 +260449,15 @@ │ │ │ │ ldr r3, [pc, #104] @ (3044f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 30449e │ │ │ │ ldr r0, [pc, #96] @ (3044f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r0, #15 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ add.w r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -260473,15 +260469,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (3044f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 30449e │ │ │ │ ldr r0, [pc, #48] @ (3044fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 30449e │ │ │ │ movs r0, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -260491,17 +260487,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ str r6, [r1, #80] @ 0x50 │ │ │ │ lsls r6, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #24] │ │ │ │ + strb r0, [r4, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - strb r4, [r2, #23] │ │ │ │ + strb r4, [r5, #23] │ │ │ │ lsls r5, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #252] @ (304610 ) │ │ │ │ add.w lr, r0, #65536 @ 0x10000 │ │ │ │ @@ -284500,15 +284496,15 @@ │ │ │ │ ldr.w r3, [pc, #2420] @ 3153b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 3148c0 │ │ │ │ ldr.w r0, [pc, #2412] @ 3153b4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3148c0 │ │ │ │ ldr.w r2, [r1, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 3148e2 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #3900] @ 0xf3c │ │ │ │ ldr.w r2, [pc, #2388] @ 3153b8 │ │ │ │ @@ -284570,15 +284566,15 @@ │ │ │ │ add.w r6, r4, #69120 @ 0x10e00 │ │ │ │ bic.w r2, r2, #52 @ 0x34 │ │ │ │ add.w r6, r6, #308 @ 0x134 │ │ │ │ strb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ strd r6, r6, [r3, #308] @ 0x134 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ tst.w r9, #1 │ │ │ │ itt ne │ │ │ │ addne.w r3, r0, #31 │ │ │ │ asrne r3, r3, #5 │ │ │ │ bne.w 314de2 │ │ │ │ adds r3, r0, #7 │ │ │ │ asrs r3, r3, #3 │ │ │ │ @@ -284590,15 +284586,15 @@ │ │ │ │ ldr.w r3, [pc, #2144] @ 3153b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 3148c0 │ │ │ │ ldr.w r0, [pc, #2152] @ 3153c4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3148c0 │ │ │ │ movs r3, #3 │ │ │ │ b.n 3149c4 │ │ │ │ lsls r7, r2, #28 │ │ │ │ bmi.w 314d62 │ │ │ │ ldr.w r3, [pc, #2132] @ 3153c8 │ │ │ │ and.w r0, r2, #4 │ │ │ │ @@ -284662,47 +284658,47 @@ │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r0, r3, r6 │ │ │ │ ldr.w r3, [r5, #3864] @ 0xf18 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr.w r3, [r5, #3860] @ 0xf14 │ │ │ │ mov r2, r6 │ │ │ │ mov r6, r0 │ │ │ │ subs r0, r7, r2 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ eor.w r1, r3, r3, asr #31 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ sub.w r1, r1, r3, asr #31 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, fp │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr.w r1, [r5, #3852] @ 0xf0c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, r8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ str.w r9, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ ldr.w r2, [r5, #3856] @ 0xf10 │ │ │ │ mov r9, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 314cb6 │ │ │ │ mov r1, fp │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add.w r1, r8, #1 │ │ │ │ subs r1, r1, r0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ rsb r1, r2, #1 │ │ │ │ add.w ip, r6, #1 │ │ │ │ @@ -284761,15 +284757,15 @@ │ │ │ │ ldr.w r3, [pc, #1636] @ 3153b0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.w 3148c0 │ │ │ │ ldr.w r0, [pc, #1668] @ 3153dc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3148c0 │ │ │ │ cmp r3, #2 │ │ │ │ bgt.w 3150bc │ │ │ │ ldr.w r1, [pc, #1652] @ 3153e0 │ │ │ │ subs r3, #1 │ │ │ │ add r1, pc │ │ │ │ ldrb.w r0, [r1, r8] │ │ │ │ @@ -284984,15 +284980,15 @@ │ │ │ │ mov r3, lr │ │ │ │ strd sl, fp, [sp, #8] │ │ │ │ ldr r0, [pc, #1004] @ (315400 ) │ │ │ │ ldrb.w r1, [r4, #929] @ 0x3a1 │ │ │ │ str r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ mov r1, r8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r2, [r5, #3884] @ 0xf2c │ │ │ │ b.n 3149ae │ │ │ │ ldrb.w r1, [r5, #3776] @ 0xec0 │ │ │ │ cmp r3, #2 │ │ │ │ ldrb.w ip, [r5, #3777] @ 0xec1 │ │ │ │ beq.w 315250 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -285040,15 +285036,15 @@ │ │ │ │ ldr r3, [pc, #752] @ (3153b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3148c0 │ │ │ │ ldr r0, [pc, #836] @ (315410 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 3148c0 │ │ │ │ ldr r0, [pc, #828] @ (315414 ) │ │ │ │ add r0, pc │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #1780] @ 0x6f4 │ │ │ │ str.w r3, [r5, #3888] @ 0xf30 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -285177,15 +285173,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ bne.w 314f06 │ │ │ │ b.w 314a5c │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr.w ip, [sp, #68] @ 0x44 │ │ │ │ adds r1, r6, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r1, ip │ │ │ │ bgt.w 314cca │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -285211,15 +285207,15 @@ │ │ │ │ ldr.w r2, [r5, #3880] @ 0xf28 │ │ │ │ blx r6 │ │ │ │ ldrd r2, r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, r2 │ │ │ │ blt.w 314ce2 │ │ │ │ ldr.w r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, fp │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r5, #3856] @ 0xf10 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r0, [r4, #2328] @ 0x918 │ │ │ │ bl 2937b4 │ │ │ │ @@ -285287,59 +285283,59 @@ │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r5, #23 │ │ │ │ lsls r5, r7, #1 │ │ │ │ @ instruction: 0xf370005e │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #7] │ │ │ │ + strb r2, [r6, #7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrsh r2, [r4, r3] │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r0, r3, #20 │ │ │ │ lsls r5, r7, #1 │ │ │ │ subw r0, r6, #94 @ 0x5e │ │ │ │ - ldr r6, [r6, #124] @ 0x7c │ │ │ │ + strb r6, [r1, #0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r6, r6, #17 │ │ │ │ lsls r5, r7, #1 │ │ │ │ addw r0, r4, #94 @ 0x5e │ │ │ │ bpl.n 3152e6 │ │ │ │ vqshl.u64 d27, d19, #62 @ 0x3e │ │ │ │ vcvt.f16.u16 d21, d14, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - ldr r6, [r4, #96] @ 0x60 │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r2, r0, #10 │ │ │ │ lsls r5, r7, #1 │ │ │ │ and.w r0, r6, #94 @ 0x5e │ │ │ │ ldrh r0, [r0, r5] │ │ │ │ lsls r5, r5, #1 │ │ │ │ lsls r6, r1, #5 │ │ │ │ lsls r5, r7, #1 │ │ │ │ mrc 0, 6, r0, cr2, cr14, {2} │ │ │ │ ldrh r4, [r6, r0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ mcr 0, 0, r0, cr4, cr14, {2} │ │ │ │ asrs r4, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #40] @ 0x28 │ │ │ │ + ldr r2, [r1, #44] @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ vqadd.u32 q8, q7, q14 │ │ │ │ ldcl 0, cr0, [lr], #376 @ 0x178 │ │ │ │ stcl 0, cr0, [r6], #376 @ 0x178 │ │ │ │ - ldr r2, [r5, #44] @ 0x2c │ │ │ │ + ldr r2, [r0, #48] @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldc 0, cr0, [r6], #376 @ 0x178 │ │ │ │ stc 0, cr0, [r6], {94} @ 0x5e │ │ │ │ - add r2, sp, #432 @ 0x1b0 │ │ │ │ + add r2, sp, #528 @ 0x210 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [r1, #108] @ 0x6c │ │ │ │ + str r2, [r4, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r5, #4] │ │ │ │ + ldr r2, [r0, #8] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #480] @ (315618 ) │ │ │ │ mov ip, r2 │ │ │ │ @@ -285410,15 +285406,15 @@ │ │ │ │ bpl.n 3154fc │ │ │ │ ldr r0, [pc, #324] @ (315624 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r1, [pc, #312] @ (315628 ) │ │ │ │ add r5, r3 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ ands r3, r2 │ │ │ │ strb.w r3, [r5, #882] @ 0x372 │ │ │ │ add sp, #8 │ │ │ │ @@ -285469,15 +285465,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 315454 │ │ │ │ ldr r0, [pc, #180] @ (315630 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 315454 │ │ │ │ ldrb.w r3, [r5, #931] @ 0x3a3 │ │ │ │ strb.w r2, [r5, #931] @ 0x3a3 │ │ │ │ lsls r4, r3, #29 │ │ │ │ bpl.n 3155d0 │ │ │ │ ands.w r0, r6, #4 │ │ │ │ @@ -285526,21 +285522,21 @@ │ │ │ │ nop │ │ │ │ strb r6, [r1, r4] │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #120] @ 0x78 │ │ │ │ + str r6, [r7, #120] @ 0x78 │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r0, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #108] @ 0x6c │ │ │ │ + str r2, [r6, #108] @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #364] @ (3157b0 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -285604,29 +285600,29 @@ │ │ │ │ ldr r0, [r3, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 315656 │ │ │ │ ldr r0, [pc, #248] @ (3157c0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 315656 │ │ │ │ ldr r2, [pc, #232] @ (3157bc ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3156a0 │ │ │ │ ldr r0, [pc, #228] @ (3157c4 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #39 @ 0x27 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 315428 │ │ │ │ mov r2, r5 │ │ │ │ @@ -285723,17 +285719,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adcs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #52] @ 0x34 │ │ │ │ + str r0, [r3, #52] @ 0x34 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r2, [r3, #92] @ 0x5c │ │ │ │ + str r2, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov lr, r2 │ │ │ │ add.w r2, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r1, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ @@ -285867,15 +285863,15 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 315932 │ │ │ │ ldr r0, [pc, #180] @ (315a08 ) │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ lsrs r3, r1, #15 │ │ │ │ ubfx r1, r1, #0, #15 │ │ │ │ orr.w r3, r3, ip, lsl #17 │ │ │ │ add.w r3, r0, r3, lsl #2 │ │ │ │ add.w r3, r3, #65536 @ 0x10000 │ │ │ │ ldr.w r2, [r3, #3788] @ 0xecc │ │ │ │ cmp r2, r1 │ │ │ │ @@ -285926,15 +285922,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r0, r2] │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #56] @ 0x38 │ │ │ │ + str r4, [r6, #56] @ 0x38 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [pc, #1492] @ 315ff4 │ │ │ │ @@ -286356,15 +286352,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 315a36 │ │ │ │ ldr r0, [pc, #520] @ (316000 ) │ │ │ │ add r0, pc │ │ │ │ mov r2, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ ldrb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ cmp r2, #4 │ │ │ │ mov.w r2, #0 │ │ │ │ it eq │ │ │ │ strbeq.w r7, [r3, #3779] @ 0xec3 │ │ │ │ strb.w r2, [r3, #3778] @ 0xec2 │ │ │ │ @@ -286472,15 +286468,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 315a5a │ │ │ │ ldr r0, [pc, #188] @ (316010 ) │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 315a5a │ │ │ │ ldrb.w r2, [r5, #1138] @ 0x472 │ │ │ │ and.w r2, r2, #31 │ │ │ │ cmp r2, #20 │ │ │ │ bhi.w 315c42 │ │ │ │ tbb [pc, r2] │ │ │ │ @@ -286531,23 +286527,23 @@ │ │ │ │ b.n 315a36 │ │ │ │ ldr r7, [pc, #152] @ (316090 ) │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r5] │ │ │ │ + ldrsh r2, [r6, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh r4, [r1, r3] │ │ │ │ + ldrsh r4, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r2, [pc, #784] @ (31631c ) │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, r7] │ │ │ │ + ldrb r6, [r4, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp.w r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs.w ip, r3, #0 │ │ │ │ bcc.n 31602c │ │ │ │ ldrb.w r2, [sp] │ │ │ │ sub.w r1, r1, #256 @ 0x100 │ │ │ │ @@ -286795,27 +286791,27 @@ │ │ │ │ ... │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ vshr.s16 q0, q14, #2 │ │ │ │ bgt.n 316244 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r7, r2] │ │ │ │ + ldrb r6, [r2, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r4, [r2, r2] │ │ │ │ + ldrb r4, [r5, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrb r0, [r3, r2] │ │ │ │ + ldrb r0, [r6, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ blt.n 31628c │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrb r6, [r1, r0] │ │ │ │ + ldrb r6, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r6, [r5, r7] │ │ │ │ + ldrb r6, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r4, [r4, r7] │ │ │ │ + ldrh r4, [r7, r7] │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 316652 │ │ │ │ vqrshrn.u64 d24, , #2 │ │ │ │ vtbx.8 d24, {d30}, d13 │ │ │ │ vsri.32 , , #2 │ │ │ │ vqshrun.s64 d28, , #2 │ │ │ │ vqmovn.s d25, │ │ │ │ @@ -286833,26 +286829,26 @@ │ │ │ │ add r6, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #190 @ 0xbe │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #340] @ (3164d4 ) │ │ │ │ ldr r1, [pc, #344] @ (3164d8 ) │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r2, [r7, #1948] @ 0x79c │ │ │ │ subs r1, r2, #4 │ │ │ │ bic.w r1, r1, #4 │ │ │ │ cmp r2, #16 │ │ │ │ it ne │ │ │ │ cmpne r1, #0 │ │ │ │ ite ne │ │ │ │ @@ -286895,15 +286891,15 @@ │ │ │ │ add.w r6, r7, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #212] @ (3164e0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r7, #69632 @ 0x11000 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r6, #92] @ 0x5c │ │ │ │ add.w r3, r7, #1768 @ 0x6e8 │ │ │ │ mov r1, sl │ │ │ │ bl 2938bc │ │ │ │ vldr d7, [pc, #152] @ 3164c0 │ │ │ │ str r0, [r6, #0] │ │ │ │ add.w r6, r7, #69632 @ 0x11000 │ │ │ │ @@ -286943,45 +286939,45 @@ │ │ │ │ ldr r4, [pc, #84] @ (3164e8 ) │ │ │ │ add.w r3, r6, #120 @ 0x78 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2955 @ 0xb8b │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r6, r3] │ │ │ │ + ldrsb r6, [r1, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #592] @ 0x250 │ │ │ │ + ldr r2, [sp, #688] @ 0x2b0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, #144 @ 0x90 │ │ │ │ + adds r0, #168 @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - pop {r7} │ │ │ │ + pop {r3, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, #0] │ │ │ │ + str r4, [r2, #4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, r5, r7 │ │ │ │ + subs r0, r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #12 │ │ │ │ + cmp r7, #36 @ 0x24 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r6, [r1, r0] │ │ │ │ + ldrh r6, [r4, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, r6] │ │ │ │ + ldr r2, [r4, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r1, r2, r3 │ │ │ │ beq.n 316518 │ │ │ │ subs r2, #4 │ │ │ │ orrs r2, r3 │ │ │ │ @@ -287049,20 +287045,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3165c4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ b.n 3167f8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -287071,35 +287067,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (316664 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (316668 ) │ │ │ │ ldr r1, [pc, #120] @ (31666c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #100] @ (316670 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #100] @ (316674 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #10 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movw r3, #4660 @ 0x1234 │ │ │ │ movt r3, #4369 @ 0x1111 │ │ │ │ str.w r3, [r8, #108] @ 0x6c │ │ │ │ ldr r3, [pc, #76] @ (316678 ) │ │ │ │ ldr r5, [pc, #76] @ (31667c ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ @@ -287116,46 +287112,46 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r0, [sp, #776] @ 0x308 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r0, r2, r0 │ │ │ │ + adds r0, r5, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r5, #52 @ 0x34 │ │ │ │ + cmp r5, #76 @ 0x4c │ │ │ │ lsls r3, r1, #1 │ │ │ │ - rev r2, r1 │ │ │ │ + rev r2, r4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, r7] │ │ │ │ + ldrb r6, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #784 @ 0x310 │ │ │ │ + add r6, sp, #880 @ 0x370 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, sp, #680 @ 0x2a8 │ │ │ │ + add r6, sp, #776 @ 0x308 │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 3167a0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ orrs r4, r2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #12] @ (316694 ) │ │ │ │ ldr r2, [pc, #16] @ (316698 ) │ │ │ │ ldr r1, [pc, #16] @ (31669c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5d5d50 │ │ │ │ + b.w 5d5d60 │ │ │ │ lsls r3, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, r6] │ │ │ │ + ldr r2, [r5, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3166b8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -287270,52 +287266,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (316830 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (316834 ) │ │ │ │ ldr r1, [pc, #80] @ (316838 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #64] @ (31683c ) │ │ │ │ ldr r3, [pc, #68] @ (316840 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r1, [pc, #64] @ (316844 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #8 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #44] @ (316848 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cebc4 │ │ │ │ - str r6, [sp, #736] @ 0x2e0 │ │ │ │ + b.w 5cebd4 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r3, #24 │ │ │ │ + asrs r6, r6, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #66 @ 0x42 │ │ │ │ + cmp r3, #90 @ 0x5a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb832 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ b.n 316c04 │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -287331,73 +287327,73 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #112] @ (3168d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #100] @ (3168d8 ) │ │ │ │ ldr r1, [pc, #100] @ (3168dc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #84] @ (3168e0 ) │ │ │ │ ldr r1, [pc, #88] @ (3168e4 ) │ │ │ │ movs r2, #10 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #84] @ (3168e8 ) │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov.w r3, #768 @ 0x300 │ │ │ │ strh.w r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [pc, #60] @ (3168ec ) │ │ │ │ mov r0, r6 │ │ │ │ strb.w r1, [r5, #67] @ 0x43 │ │ │ │ ldr r2, [pc, #56] @ (3168f0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #56] @ (3168f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5d5dd0 │ │ │ │ + b.w 5d5de0 │ │ │ │ nop │ │ │ │ - str r6, [sp, #160] @ 0xa0 │ │ │ │ + str r6, [sp, #256] @ 0x100 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r6, r1, #22 │ │ │ │ + asrs r6, r4, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #178 @ 0xb2 │ │ │ │ + cmp r2, #202 @ 0xca │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xb78a │ │ │ │ + @ instruction: 0xb7a2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r1, r5] │ │ │ │ + ldrh r0, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ b.n 316b98 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrsb r6, [r3, r6] │ │ │ │ + ldrsb r6, [r6, r6] │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r5, r7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r5] │ │ │ │ + ldrsb r2, [r7, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #72] @ (316950 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -287407,41 +287403,41 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #52] @ (31695c ) │ │ │ │ ldr r1, [pc, #56] @ (316960 ) │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ strb.w r5, [r0, #98] @ 0x62 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - str r5, [sp, #496] @ 0x1f0 │ │ │ │ + str r5, [sp, #592] @ 0x250 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb6ee │ │ │ │ + @ instruction: 0xb706 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r5, r2] │ │ │ │ + ldrh r2, [r0, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r2, [r4, r4] │ │ │ │ + ldrsb r2, [r7, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r6, [r6, r4] │ │ │ │ + ldrsb r6, [r1, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #72] @ (3169bc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287449,42 +287445,42 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #72] @ (3169c4 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #56] @ (3169c8 ) │ │ │ │ ldr r1, [pc, #56] @ (3169cc ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb.w r0, [r0, #98] @ 0x62 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb682 │ │ │ │ + @ instruction: 0xb69a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r4, [r7, r0] │ │ │ │ + ldrh r4, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r7, r2] │ │ │ │ + ldrsb r0, [r2, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r4, [r1, r3] │ │ │ │ + ldrsb r4, [r4, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #60] @ (316a1c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -287492,37 +287488,37 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #60] @ (316a24 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #44] @ (316a28 ) │ │ │ │ ldr r1, [pc, #44] @ (316a2c ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31dd3c │ │ │ │ nop │ │ │ │ - str r4, [sp, #656] @ 0x290 │ │ │ │ + str r4, [sp, #752] @ 0x2f0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xb616 │ │ │ │ + @ instruction: 0xb62e │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r2, r7] │ │ │ │ + ldr r0, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r4, [r1, r1] │ │ │ │ + ldrsb r4, [r4, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r0, [r4, r1] │ │ │ │ + ldrsb r0, [r7, r1] │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #148] @ 316ad4 │ │ │ │ sub sp, #16 │ │ │ │ @@ -287530,15 +287526,15 @@ │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #144] @ (316adc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r4, r5, #69120 @ 0x10e00 │ │ │ │ add.w r6, r5, #69632 @ 0x11000 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add.w r4, r4, #472 @ 0x1d8 │ │ │ │ bl 293a70 │ │ │ │ @@ -287573,19 +287569,19 @@ │ │ │ │ add.w r1, r5, #70144 @ 0x11200 │ │ │ │ mov r0, r4 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 44d91c │ │ │ │ nop │ │ │ │ - str r4, [sp, #264] @ 0x108 │ │ │ │ + str r4, [sp, #360] @ 0x168 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r4, [r7, r7] │ │ │ │ + ldrsb r4, [r2, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsb r2, [r2, r0] │ │ │ │ + ldrsb r2, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 00316ae0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -287693,19 +287689,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 316b94 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - strb r0, [r4, r5] │ │ │ │ + strb r0, [r7, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r0, r5] │ │ │ │ + strb r2, [r3, r5] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r0, r4] │ │ │ │ + strb r6, [r3, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #252] @ (316d30 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -287716,15 +287712,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ ldr.w r9, [pc, #240] @ 316d3c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ bl 31deb4 │ │ │ │ cbnz r0, 316c7a │ │ │ │ @@ -287742,15 +287738,15 @@ │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #188] @ (316d44 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2938bc │ │ │ │ ldr r3, [pc, #164] @ (316d48 ) │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #69120 @ 0x10e00 │ │ │ │ @@ -287800,29 +287796,29 @@ │ │ │ │ b.w 39a8a8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #328] @ 0x148 │ │ │ │ + str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strb r0, [r2, r0] │ │ │ │ + strb r0, [r5, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r7, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #240 @ 0xf0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r4, r5, #5 │ │ │ │ + asrs r4, r0, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r6, #144 @ 0x90 │ │ │ │ + movs r6, #168 @ 0xa8 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, r7] │ │ │ │ + strb r6, [r0, r0] │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #292] @ (316e88 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -287835,15 +287831,15 @@ │ │ │ │ ldr r3, [pc, #288] @ (316e94 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r9, r3 │ │ │ │ movs r3, #58 @ 0x3a │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ bl 31deb4 │ │ │ │ cbnz r0, 316daa │ │ │ │ add sp, #28 │ │ │ │ @@ -287872,15 +287868,15 @@ │ │ │ │ ldr r2, [pc, #196] @ (316e98 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #196] @ (316e9c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ add.w r3, r4, #1768 @ 0x6e8 │ │ │ │ movs r1, #0 │ │ │ │ bl 2938bc │ │ │ │ str r0, [r7, #0] │ │ │ │ add.w r7, r4, #65536 @ 0x10000 │ │ │ │ add.w r3, r4, #1776 @ 0x6f0 │ │ │ │ @@ -287933,29 +287929,29 @@ │ │ │ │ b.w 39a8a8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r0, [r3, r3] │ │ │ │ + strh r0, [r6, r3] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strh r6, [r5, r3] │ │ │ │ + strh r6, [r0, r4] │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #210 @ 0xd2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r5, #62 @ 0x3e │ │ │ │ + movs r5, #86 @ 0x56 │ │ │ │ lsls r3, r1, #1 │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, r2] │ │ │ │ + strh r4, [r3, r2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsrs r1, r2, #1 │ │ │ │ orrs.w r1, r1, r3, lsl #31 │ │ │ │ beq.n 316edc │ │ │ │ cmp r1, #10 │ │ │ │ beq.n 316ec8 │ │ │ │ cmp r1, #9 │ │ │ │ @@ -288022,15 +288018,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (316f5c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bhi.n 316f24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #548] @ (317198 ) │ │ │ │ @@ -288254,25 +288250,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #128] @ (317244 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (317248 ) │ │ │ │ ldr r1, [pc, #116] @ (31724c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #100] @ (317250 ) │ │ │ │ ldr r2, [pc, #104] @ (317254 ) │ │ │ │ mov.w r4, #896 @ 0x380 │ │ │ │ ldr r3, [pc, #100] @ (317258 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -288287,39 +288283,39 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ movw r4, #4660 @ 0x1234 │ │ │ │ movt r4, #4369 @ 0x1111 │ │ │ │ movs r2, #7 │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r6, r5, #16 │ │ │ │ + lsrs r6, r0, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r1, #82 @ 0x52 │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, sp, #168 @ 0xa8 │ │ │ │ + add r6, sp, #264 @ 0x108 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r4, r7] │ │ │ │ + str r6, [r7, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #880] @ (3175c8 ) │ │ │ │ + ldr r6, [pc, #976] @ (317628 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ bvs.n 3172d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r7, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ blt.n 31723c │ │ │ │ lsls r2, r5, #1 │ │ │ │ @@ -288334,46 +288330,46 @@ │ │ │ │ ldr r1, [pc, #76] @ (3172cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (3172d0 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (3172d4 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #60] @ (3172d8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d5d50 │ │ │ │ + bl 5d5d60 │ │ │ │ ldr.w r3, [r4, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r4, #880] @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrh r6, [r4, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r5, sp, #512 @ 0x200 │ │ │ │ + add r5, sp, #608 @ 0x260 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r7, r4] │ │ │ │ + str r4, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r2, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #520] @ (3174e4 ) │ │ │ │ + ldr r5, [pc, #616] @ (317544 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #4 │ │ │ │ ldrd r1, ip, [sp] │ │ │ │ orrs r2, r3 │ │ │ │ beq.n 3172f4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -288417,15 +288413,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r8, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r6, r0, #2624 @ 0xa40 │ │ │ │ ldr r7, [pc, #636] @ (3175e4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r7, pc │ │ │ │ ldrd r3, r1, [r6, #-8] │ │ │ │ cmp.w r3, #4194304 @ 0x400000 │ │ │ │ @@ -288460,15 +288456,15 @@ │ │ │ │ add r8, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r8, #116 @ 0x74 │ │ │ │ mov r3, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 2938bc │ │ │ │ ldr r3, [pc, #520] @ (3175f8 ) │ │ │ │ str.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ mov r1, r5 │ │ │ │ @@ -288547,24 +288543,24 @@ │ │ │ │ ldr r1, [pc, #348] @ (317618 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #88 @ 0x58 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #328] @ (31761c ) │ │ │ │ ldr r1, [pc, #332] @ (317620 ) │ │ │ │ add.w r3, r4, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 399124 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 317568 │ │ │ │ ldr.w r3, [r5, #880] @ 0x370 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ str.w r3, [r5, #880] @ 0x370 │ │ │ │ movs r2, #0 │ │ │ │ @@ -288578,15 +288574,15 @@ │ │ │ │ ldr r4, [pc, #272] @ (317624 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #275 @ 0x113 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -288594,15 +288590,15 @@ │ │ │ │ ldr r4, [pc, #232] @ (317628 ) │ │ │ │ mov r1, r2 │ │ │ │ add.w r3, r8, #64 @ 0x40 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ movw r2, #271 @ 0x10f │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -288646,59 +288642,59 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #28] │ │ │ │ + ldrh r0, [r6, #28] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r5, [pc, #632] @ (317858 ) │ │ │ │ + ldr r5, [pc, #728] @ (3178b8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r2, #120 @ 0x78 │ │ │ │ + movs r2, #144 @ 0x90 │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r5, #224 @ 0xe0 │ │ │ │ lsls r5, r5, #1 │ │ │ │ bmi.n 3176c0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r3, #24] │ │ │ │ + ldrh r2, [r6, #24] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r2, r4, #8 │ │ │ │ + lsrs r2, r7, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r1, #5 │ │ │ │ + subs r0, r4, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #360] @ (317768 ) │ │ │ │ + ldr r5, [pc, #456] @ (3177c8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #408] @ (31779c ) │ │ │ │ + ldr r4, [pc, #504] @ (3177fc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r4, [pc, #368] @ (317778 ) │ │ │ │ + ldr r4, [pc, #464] @ (3177d8 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r7, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #24] @ (317628 ) │ │ │ │ + ldr r5, [pc, #120] @ (317688 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrh r2, [r5, #16] │ │ │ │ + ldrh r2, [r0, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsrs r0, r7, #4 │ │ │ │ + lsrs r0, r2, #5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r3, #1 │ │ │ │ + subs r2, r6, #1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [pc, #800] @ (317940 ) │ │ │ │ + ldr r6, [pc, #896] @ (3179a0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r4, #112] @ 0x70 │ │ │ │ + ldr r4, [r7, #112] @ 0x70 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [pc, #88] @ (317680 ) │ │ │ │ + ldr r4, [pc, #184] @ (3176e0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #776] @ (317934 ) │ │ │ │ + ldr r3, [pc, #872] @ (317994 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #432] @ (3177e0 ) │ │ │ │ + ldr r3, [pc, #528] @ (317840 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r3, [pc, #1000] @ (317a1c ) │ │ │ │ + ldr r4, [pc, #72] @ (31767c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31767c │ │ │ │ sub sp, #8 │ │ │ │ @@ -288707,30 +288703,30 @@ │ │ │ │ ldr r1, [pc, #52] @ (317684 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strb.w r4, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r6, [r2, #4] │ │ │ │ + ldrh r6, [r5, #4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #608] @ (3178e4 ) │ │ │ │ + ldr r2, [pc, #704] @ (317944 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, r6, #5 │ │ │ │ + subs r6, r1, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 3176cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -288738,29 +288734,29 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #48] @ (3176d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #2940] @ 0xb7c │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r0, #2] │ │ │ │ + ldrh r2, [r3, #2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r2, [pc, #272] @ (3177e4 ) │ │ │ │ + ldr r2, [pc, #368] @ (317844 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ + subs r2, r7, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 317714 │ │ │ │ sub sp, #12 │ │ │ │ @@ -288768,25 +288764,25 @@ │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ ldr r1, [pc, #40] @ (31771c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 293a70 │ │ │ │ nop │ │ │ │ - strh r2, [r6, #62] @ 0x3e │ │ │ │ + ldrh r2, [r1, #0] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #976] @ (317aec ) │ │ │ │ + ldr r2, [pc, #48] @ (31774c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, r2, #3 │ │ │ │ + subs r2, r5, #3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r2, #1 │ │ │ │ add.w ip, r1, #4294967295 @ 0xffffffff │ │ │ │ add r1, r2 │ │ │ │ ldrb.w r2, [ip, #1]! │ │ │ │ cmp r1, ip │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ @@ -288841,18 +288837,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3177e4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bne.n 3178b0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #548] @ (317a20 ) │ │ │ │ @@ -288906,62 +288902,62 @@ │ │ │ │ add r9, pc │ │ │ │ str r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 3233ac │ │ │ │ str.w r0, [r4, #1036] @ 0x40c │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r2, [pc, #432] @ (317a3c ) │ │ │ │ mov r1, r9 │ │ │ │ add.w r3, r7, #24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #416] @ (317a40 ) │ │ │ │ ldr r1, [pc, #420] @ (317a44 ) │ │ │ │ add.w r3, r7, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ bl 32342c │ │ │ │ ldr r2, [pc, #396] @ (317a48 ) │ │ │ │ ldr r1, [pc, #400] @ (317a4c ) │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r7, #52 @ 0x34 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [pc, #376] @ (317a50 ) │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add.w r7, r4, #184 @ 0xb8 │ │ │ │ ldr.w r0, [r4, #1036] @ 0x40c │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #356] @ (317a54 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r9, r4, #352 @ 0x160 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r6, [pc, #344] @ (317a58 ) │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2097152 @ 0x200000 │ │ │ │ strd r2, r3, [sp] │ │ │ │ ldr r2, [pc, #332] @ (317a5c ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ @@ -289058,53 +289054,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #58] @ 0x3a │ │ │ │ + strh r2, [r7, #58] @ 0x3a │ │ │ │ lsls r5, r2, #1 │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ lsls r5, r5, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r1, [pc, #456] @ (317bfc ) │ │ │ │ + ldr r1, [pc, #552] @ (317c5c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #220 @ 0xdc │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r1, [pc, #320] @ (317b7c ) │ │ │ │ + ldr r1, [pc, #416] @ (317bdc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #158 @ 0x9e │ │ │ │ + subs r7, #182 @ 0xb6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #180 @ 0xb4 │ │ │ │ + subs r7, #204 @ 0xcc │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #200 @ 0xc8 │ │ │ │ + subs r7, #224 @ 0xe0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsls r4, r6, #20 │ │ │ │ + lsls r4, r1, #21 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r2, r1 │ │ │ │ + subs r6, r5, r1 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - add r6, pc, #760 @ (adr r6, 317d4c ) │ │ │ │ + add r6, pc, #856 @ (adr r6, 317dac ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (317aa8 ) │ │ │ │ movs r0, r0 │ │ │ │ beq.n 317aa0 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldr r0, [pc, #768] @ (317d60 ) │ │ │ │ + ldr r0, [pc, #864] @ (317dc0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #720] @ (317d34 ) │ │ │ │ + ldr r0, [pc, #816] @ (317d94 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #616] @ (317cd0 ) │ │ │ │ + ldr r0, [pc, #712] @ (317d30 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #464] @ (317c3c ) │ │ │ │ + ldr r0, [pc, #560] @ (317c9c ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r0, [pc, #336] @ (317bc0 ) │ │ │ │ + ldr r0, [pc, #432] @ (317c20 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -289159,19 +289155,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (317b2c ) │ │ │ │ ldr r0, [pc, #20] @ (317b30 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r0, [r1, #34] @ 0x22 │ │ │ │ + strh r0, [r4, #34] @ 0x22 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bx r0 │ │ │ │ + bx r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bx r2 │ │ │ │ + bx r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #688] @ (317df4 ) │ │ │ │ cmp r2, #81 @ 0x51 │ │ │ │ @@ -289386,15 +289382,15 @@ │ │ │ │ ldr.w r2, [r0, #276] @ 0x114 │ │ │ │ mov r5, r2 │ │ │ │ b.n 317b62 │ │ │ │ ldr r0, [pc, #60] @ (317e00 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 317b5e │ │ │ │ ldr r3, [pc, #48] @ (317e04 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 317b6e │ │ │ │ @@ -289402,27 +289398,27 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 317b6e │ │ │ │ ldr r0, [pc, #28] @ (317e08 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 317b6e │ │ │ │ cmp r6, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add sl, r2 │ │ │ │ + add sl, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r0, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r8, r5 │ │ │ │ + add r8, r8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #172] @ (317ec8 ) │ │ │ │ cmp r2, #20 │ │ │ │ @@ -289474,15 +289470,15 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 317e56 │ │ │ │ ldr r0, [pc, #76] @ (317ed8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 317e56 │ │ │ │ ldrb.w r2, [r0, #1077] @ 0x435 │ │ │ │ mov r3, r2 │ │ │ │ b.n 317e4e │ │ │ │ ldrb.w r2, [r0, #1076] @ 0x434 │ │ │ │ mov r3, r2 │ │ │ │ @@ -289495,28 +289491,28 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ b.n 317e4e │ │ │ │ ldr r0, [pc, #32] @ (317edc ) │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 317eb2 │ │ │ │ cmp r3, #42 @ 0x2a │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp │ │ │ │ + add sl, r0 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r2, r0 │ │ │ │ + add r2, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #488] @ (3180d8 ) │ │ │ │ mov r1, r2 │ │ │ │ @@ -289661,15 +289657,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 317f08 │ │ │ │ ldr r0, [pc, #96] @ (3180e8 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 317f08 │ │ │ │ and.w r4, r4, #3 │ │ │ │ str.w r4, [r6, #1072] @ 0x430 │ │ │ │ b.n 317f24 │ │ │ │ lsls r0, r4, #31 │ │ │ │ bpl.w 317f24 │ │ │ │ @@ -289678,35 +289674,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.w 317f24 │ │ │ │ ldr r0, [pc, #52] @ (3180ec ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r0, [pc, #40] @ (3180f0 ) │ │ │ │ mov r2, r1 │ │ │ │ strd r4, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r2, #86 @ 0x56 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, r2 │ │ │ │ + cmp r0, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, r2 │ │ │ │ + cmp r4, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #684] @ (3183b0 ) │ │ │ │ cmp r2, #105 @ 0x69 │ │ │ │ @@ -289908,22 +289904,22 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 31812e │ │ │ │ ldr r0, [pc, #68] @ (3183c0 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 31812e │ │ │ │ ldr r0, [pc, #56] @ (3183c4 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 31811e │ │ │ │ movs r3, #2 │ │ │ │ movt r3, #24 │ │ │ │ mov r2, r3 │ │ │ │ b.n 318122 │ │ │ │ movs r3, #160 @ 0xa0 │ │ │ │ @@ -289935,17 +289931,17 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r2 │ │ │ │ + lsls r0, r5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - eors r0, r0 │ │ │ │ + eors r0, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr.w r2, [pc, #1048] @ 3187f4 │ │ │ │ mov r7, r0 │ │ │ │ @@ -290301,15 +290297,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (318818 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3185fa │ │ │ │ ldr r0, [pc, #140] @ (31881c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3185fa │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ b.n 318712 │ │ │ │ cbz r5, 3187d2 │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ b.n 3186d2 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ @@ -290346,32 +290342,32 @@ │ │ │ │ nop │ │ │ │ movs r5, #102 @ 0x66 │ │ │ │ lsls r5, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #90 @ 0x5a │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5d0802 │ │ │ │ + bl 5d0802 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ lsls r5, r5, #1 │ │ │ │ bl 3be80a │ │ │ │ bl 38480e │ │ │ │ bl 37c812 │ │ │ │ - bl 612816 │ │ │ │ + bl 612816 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #194 @ 0xc2 │ │ │ │ + subs r4, #218 @ 0xda │ │ │ │ lsls r4, r0, #1 │ │ │ │ @ instruction: 0xef85ffff │ │ │ │ vrsqrts.f16 , , │ │ │ │ - strb r6, [r7, #29] │ │ │ │ + strb r6, [r2, #30] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r4, #84 @ 0x54 │ │ │ │ + subs r4, #108 @ 0x6c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ ldr r3, [pc, #340] @ (31899c ) │ │ │ │ @@ -290475,15 +290471,15 @@ │ │ │ │ ldr r0, [pc, #100] @ (3189a8 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r6 │ │ │ │ strd r5, r7, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r2, [pc, #84] @ (3189ac ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 31885c │ │ │ │ ldr r2, [pc, #64] @ (3189a4 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -290491,15 +290487,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31885c │ │ │ │ ldr r0, [pc, #64] @ (3189b0 ) │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 31885c │ │ │ │ bl 3235ec │ │ │ │ ldrb.w r3, [r4, #1077] @ 0x435 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #1077] @ 0x435 │ │ │ │ b.n 318886 │ │ │ │ @@ -290508,19 +290504,19 @@ │ │ │ │ b.n 318886 │ │ │ │ movs r1, #2 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #102 @ 0x66 │ │ │ │ + subs r3, #126 @ 0x7e │ │ │ │ lsls r4, r0, #1 │ │ │ │ adds r0, r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #20 │ │ │ │ + subs r3, #44 @ 0x2c │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #144] @ (318a54 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -290529,25 +290525,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (318a5c ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #128] @ (318a60 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #128] @ (318a64 ) │ │ │ │ adds r5, #116 @ 0x74 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #112] @ (318a68 ) │ │ │ │ mov.w r1, #896 @ 0x380 │ │ │ │ movw r2, #4719 @ 0x126f │ │ │ │ movt r2, #1281 @ 0x501 │ │ │ │ strh.w r1, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -290558,60 +290554,60 @@ │ │ │ │ ldr r1, [pc, #92] @ (318a70 ) │ │ │ │ add r0, pc │ │ │ │ orr.w r3, r3, #32 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #76] @ (318a74 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #68] @ (318a78 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r4, #67] @ 0x43 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #324 @ 0x144 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r3, #22] │ │ │ │ + strb r0, [r6, #22] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - bic.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ - lsrs r6, r0, #5 │ │ │ │ + bics.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ + lsrs r6, r3, #5 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r1, #218 @ 0xda │ │ │ │ + subs r1, #242 @ 0xf2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r1, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmia r6!, {r2} │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r3, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ bkpt 0x00fc │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r2, [pc, #8] @ (318a88 ) │ │ │ │ ldr r1, [pc, #12] @ (318a8c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5d6308 │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ + b.w 5d6318 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r2, #194 @ 0xc2 │ │ │ │ + subs r2, #218 @ 0xda │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (318ab8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -290620,17 +290616,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - strb r6, [r7, #18] │ │ │ │ + strb r6, [r2, #19] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r5!, {r2} │ │ │ │ + ldmia r5!, {r2, r3, r4} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (318ae8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -290639,17 +290635,17 @@ │ │ │ │ add r3, pc │ │ │ │ mov.w r2, #426 @ 0x1aa │ │ │ │ add r1, pc │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - strb r6, [r1, #18] │ │ │ │ + strb r6, [r4, #18] │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldmia r4, {r2, r4, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r5, [pc, #1384] @ 319068 │ │ │ │ mov r4, r2 │ │ │ │ @@ -290917,15 +290913,15 @@ │ │ │ │ ldr r1, [r5, r3] │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ b.n 318b48 │ │ │ │ ldr r0, [pc, #564] @ (319074 ) │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [pc, #552] @ (319070 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r0, [r1, #0] │ │ │ │ b.n 318b48 │ │ │ │ ldr r3, [pc, #540] @ (319070 ) │ │ │ │ @@ -291106,15 +291102,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 318b4e │ │ │ │ ldr r0, [pc, #116] @ (31907c ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 318b4e │ │ │ │ subs.w r1, r4, #1024 @ 0x400 │ │ │ │ movw ip, #3069 @ 0xbfd │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, ip │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ @@ -291138,33 +291134,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 319036 │ │ │ │ ldr r0, [pc, #44] @ (319084 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 319036 │ │ │ │ subs r4, r0, #1 │ │ │ │ lsls r5, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #24 │ │ │ │ + adds r4, #48 @ 0x30 │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r4, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #100 @ 0x64 │ │ │ │ + adds r5, #124 @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ asrs r4, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #248 @ 0xf8 │ │ │ │ + adds r5, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #228] @ 31917c │ │ │ │ sub sp, #12 │ │ │ │ @@ -291172,15 +291168,15 @@ │ │ │ │ movw r3, #2120 @ 0x848 │ │ │ │ ldr r1, [pc, #224] @ (319184 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #160 @ 0xa0 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #2816] @ 0xb00 │ │ │ │ mov.w ip, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r0, #2820] @ 0xb04 │ │ │ │ str.w ip, [r0, #2808] @ 0xaf8 │ │ │ │ @@ -291226,19 +291222,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r0, [r0, #108] @ 0x6c │ │ │ │ + ldr r0, [r3, #108] @ 0x6c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #118 @ 0x76 │ │ │ │ + adds r1, #142 @ 0x8e │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, #236 @ 0xec │ │ │ │ + adds r5, #4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ (3191fc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -291246,56 +291242,56 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #100] @ (319204 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #100 @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #88] @ (319208 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #84] @ (31920c ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #84] @ 319210 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #56] @ 0x38 │ │ │ │ movs r2, #2 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #60] @ (319214 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #56] @ (319218 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #388 @ 0x184 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldr r4, [r0, #92] @ 0x5c │ │ │ │ + ldr r4, [r3, #92] @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - mrrc 0, 4, r0, r2, cr2 │ │ │ │ - lsls r6, r6, #5 │ │ │ │ + stcl 0, cr0, [sl], #-264 @ 0xfffffef8 │ │ │ │ + lsls r6, r1, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ bkpt 0x006e │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r5, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #224 @ 0xe0 │ │ │ │ + adds r3, #248 @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xb754 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -291307,15 +291303,15 @@ │ │ │ │ movw r3, #2018 @ 0x7e2 │ │ │ │ ldr r1, [pc, #184] @ (3192f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r1, #65536 @ 0x10000 │ │ │ │ str.w r3, [r0, #1800] @ 0x708 │ │ │ │ mov.w ip, #1048576 @ 0x100000 │ │ │ │ str.w r3, [r0, #1804] @ 0x70c │ │ │ │ str.w ip, [r0, #1792] @ 0x700 │ │ │ │ @@ -291351,19 +291347,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r4, [r5, #80] @ 0x50 │ │ │ │ + ldr r4, [r0, #84] @ 0x54 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r7, #226 @ 0xe2 │ │ │ │ + cmp r7, #250 @ 0xfa │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r3, #124 @ 0x7c │ │ │ │ + adds r3, #148 @ 0x94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #172] @ 3193b4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -291374,26 +291370,26 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2120 @ 0x848 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #148] @ (3193c0 ) │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ ldr r1, [pc, #144] @ (3193c4 ) │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r7, #2048] @ 0x800 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ bl 3177e8 │ │ │ │ ldr.w r2, [r4, #1772] @ 0x6ec │ │ │ │ ldr.w r3, [r7, #2048] @ 0x800 │ │ │ │ ldr.w r2, [r5, r2, lsl #2] │ │ │ │ @@ -291402,15 +291398,15 @@ │ │ │ │ ldr r4, [pc, #100] @ (3193c8 ) │ │ │ │ add.w r3, r5, #188 @ 0xbc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2136 @ 0x858 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291424,23 +291420,23 @@ │ │ │ │ add.w r3, r4, #1952 @ 0x7a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 39a8a8 │ │ │ │ nop │ │ │ │ - cmp r7, #16 │ │ │ │ + cmp r7, #40 @ 0x28 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r2, #68] @ 0x44 │ │ │ │ + ldr r2, [r5, #68] @ 0x44 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r2, #130 @ 0x82 │ │ │ │ + adds r2, #154 @ 0x9a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xeabe0042 │ │ │ │ - vmla.i32 q8, q2, d10[0] │ │ │ │ - adds r2, #100 @ 0x64 │ │ │ │ + @ instruction: 0xead60042 │ │ │ │ + vrev64. q8, q5 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #224] @ (3194c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -291449,121 +291445,121 @@ │ │ │ │ ldr r1, [pc, #224] @ (3194c8 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #172 @ 0xac │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #208] @ (3194cc ) │ │ │ │ add.w r6, r0, #6304 @ 0x18a0 │ │ │ │ ldr r1, [pc, #204] @ (3194d0 ) │ │ │ │ adds r6, #8 │ │ │ │ mov r2, r6 │ │ │ │ add.w r4, r0, #5120 @ 0x1400 │ │ │ │ add r3, pc │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #10280 @ 0x2828 │ │ │ │ ldr r7, [pc, #188] @ (3194d4 ) │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [pc, #184] @ (3194d8 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add r7, pc │ │ │ │ mov r1, r3 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ - bl 5d635c │ │ │ │ + bl 5d636c │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #168] @ (3194dc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ adds r4, #16 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #156] @ (3194e0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [pc, #148] @ (3194e4 ) │ │ │ │ ldr r1, [pc, #152] @ (3194e8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1176 @ 0x498 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #2 │ │ │ │ mov.w r1, #196608 @ 0x30000 │ │ │ │ - bl 5ce69c │ │ │ │ + bl 5ce6ac │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #96] @ (3194ec ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #76] @ (3194f0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ ldr r3, [pc, #72] @ (3194f4 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r3 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5d635c │ │ │ │ + b.w 5d636c │ │ │ │ nop │ │ │ │ - ldr r4, [r7, #52] @ 0x34 │ │ │ │ + ldr r4, [r2, #56] @ 0x38 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r6, #50 @ 0x32 │ │ │ │ + cmp r6, #74 @ 0x4a │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r2, #10 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add r6, pc, #96 @ (adr r6, 319534 ) │ │ │ │ + add r6, pc, #192 @ (adr r6, 319594 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldrd r0, r0, [r0, #264] @ 0x108 │ │ │ │ - adds r1, #230 @ 0xe6 │ │ │ │ + strd r0, r0, [r8, #264]! @ 0x108 │ │ │ │ + adds r1, #254 @ 0xfe │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cdp2 0, 14, cr0, cr4, cr10, {2} │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + cdp2 0, 15, cr0, cr12, cr10, {2} │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - bpl.n 319490 │ │ │ │ + bpl.n 3194c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 319568 │ │ │ │ + bpl.n 319598 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 319440 │ │ │ │ + bpl.n 319470 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 319b3c │ │ │ │ + b.n 319b6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r1, #84] @ 0x54 │ │ │ │ + str r4, [r4, #84] @ 0x54 │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w fp, [pc, #348] @ 319668 │ │ │ │ @@ -291581,23 +291577,23 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r7, pc │ │ │ │ add r6, pc │ │ │ │ add.w r3, r8, #172 @ 0xac │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2018 @ 0x7e2 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r5, r8, #208 @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r9 │ │ │ │ add.w r9, r4, #4096 @ 0x1000 │ │ │ │ mov sl, r0 │ │ │ │ add.w r0, r4, #752 @ 0x2f0 │ │ │ │ ldr.w r2, [r9, #1032] @ 0x408 │ │ │ │ bl 3177e8 │ │ │ │ ldr.w r2, [r4, #756] @ 0x2f4 │ │ │ │ @@ -291608,15 +291604,15 @@ │ │ │ │ ldr r4, [pc, #264] @ (319680 ) │ │ │ │ add.w r3, r8, #224 @ 0xe0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ add r4, pc │ │ │ │ strd r4, r2, [sp] │ │ │ │ movw r2, #2038 @ 0x7f6 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -291631,58 +291627,58 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 2f8304 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #180] @ (319684 ) │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr.w fp, [r2, r3] │ │ │ │ mov r1, fp │ │ │ │ bl 2f8650 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ mov.w r2, #262144 @ 0x40000 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 44d8fc │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f82a4 │ │ │ │ add.w r0, r4, #5120 @ 0x1400 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #16 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, fp │ │ │ │ bl 2f85b4 │ │ │ │ add.w r0, r4, #5120 @ 0x1400 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #16 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ mov.w r2, #196608 @ 0x30000 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 44d8fc │ │ │ │ @@ -291690,27 +291686,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - cmp r5, #10 │ │ │ │ + cmp r5, #34 @ 0x22 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [r1, #36] @ 0x24 │ │ │ │ + ldr r2, [r4, #36] @ 0x24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r6, r5, #16 │ │ │ │ lsls r5, r5, #1 │ │ │ │ - adds r0, #154 @ 0x9a │ │ │ │ + adds r0, #178 @ 0xb2 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r5, r6} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r4, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #82 @ 0x52 │ │ │ │ + adds r0, #106 @ 0x6a │ │ │ │ lsls r4, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -291860,15 +291856,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3196ba │ │ │ │ ldr.w r0, [pc, #2600] @ 31a27c │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp, #32] │ │ │ │ b.n 3196ba │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r4, [r3, #200] @ 0xc8 │ │ │ │ b.n 3196d0 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r4, [r3, #204] @ 0xcc │ │ │ │ @@ -291964,15 +291960,15 @@ │ │ │ │ ldr.w r0, [pc, #2268] @ 31a280 │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r6, [sp, #152] @ 0x98 │ │ │ │ add r0, pc │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r1, [sl, #120] @ 0x78 │ │ │ │ ldr.w r0, [sl, #128] @ 0x80 │ │ │ │ ubfx r1, r1, #0, #12 │ │ │ │ adds r1, #1 │ │ │ │ ubfx r0, r0, #0, #12 │ │ │ │ mla r1, r0, r1, r1 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -291982,15 +291978,15 @@ │ │ │ │ ldr.w r2, [pc, #2200] @ 31a274 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #21 │ │ │ │ bpl.n 3198e8 │ │ │ │ ldr.w r0, [pc, #2204] @ 31a284 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ ldr.w ip, [sl, #216] @ 0xd8 │ │ │ │ ubfx r5, ip, #16, #13 │ │ │ │ mov fp, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -292067,54 +292063,54 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #21 │ │ │ │ bpl.w 3198e8 │ │ │ │ ldr.w r0, [pc, #1996] @ 31a28c │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ ldr.w r2, [pc, #1952] @ 31a274 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 3198e8 │ │ │ │ ldr.w r0, [pc, #1968] @ 31a290 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ ldr.w r2, [pc, #1920] @ 31a274 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3198e8 │ │ │ │ ldr.w r0, [pc, #1940] @ 31a294 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ ldr.w r2, [pc, #1888] @ 31a274 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #20 │ │ │ │ bpl.w 3198e8 │ │ │ │ ldr.w r0, [pc, #1912] @ 31a298 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ ldr.w r0, [pc, #1896] @ 31a29c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r4, [sl, #220] @ 0xdc │ │ │ │ cmp r3, #1 │ │ │ │ ldrb.w r3, [r8, #1033] @ 0x409 │ │ │ │ @@ -292228,26 +292224,26 @@ │ │ │ │ ldr.w r2, [pc, #1572] @ 31a274 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.w 3198e8 │ │ │ │ ldr.w r0, [pc, #1600] @ 31a2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ ldr.w r2, [pc, #1540] @ 31a274 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #20 │ │ │ │ bpl.w 3198e8 │ │ │ │ ldr.w r0, [pc, #1572] @ 31a2a4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [sl, #212] @ 0xd4 │ │ │ │ mov r9, r3 │ │ │ │ b.n 3198e8 │ │ │ │ eor.w r0, r1, #1 │ │ │ │ cmp r2, #85 @ 0x55 │ │ │ │ bne.n 319c9a │ │ │ │ cmp r0, #0 │ │ │ │ @@ -292604,15 +292600,15 @@ │ │ │ │ rsb r1, r1, #3 │ │ │ │ lsls r3, r4, #31 │ │ │ │ bpl.w 31a388 │ │ │ │ ldr r3, [pc, #668] @ (31a2a8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #668] @ (31a2ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 319eb0 │ │ │ │ movs r0, #0 │ │ │ │ b.n 31a028 │ │ │ │ adds r0, #2 │ │ │ │ str r4, [r3, #8] │ │ │ │ cmp r2, r0 │ │ │ │ str r5, [r3, #12] │ │ │ │ @@ -292869,39 +292865,39 @@ │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #224 @ 0xe0 │ │ │ │ - lsls r4, r0, #1 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r4, #124 @ 0x7c │ │ │ │ + cmp r6, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r4, [r7, #80] @ 0x50 │ │ │ │ - lsls r5, r2, #1 │ │ │ │ - cmp r4, #182 @ 0xb6 │ │ │ │ + cmp r4, #148 @ 0x94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #214 @ 0xd6 │ │ │ │ + str r4, [r2, #84] @ 0x54 │ │ │ │ + lsls r5, r2, #1 │ │ │ │ + cmp r4, #206 @ 0xce │ │ │ │ lsls r4, r0, #1 │ │ │ │ cmp r3, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #178 @ 0xb2 │ │ │ │ + cmp r4, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #202 @ 0xca │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - cmp r2, #148 @ 0x94 │ │ │ │ + cmp r2, #228 @ 0xe4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r6, #20 │ │ │ │ + cmp r2, #172 @ 0xac │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r7, #64 @ 0x40 │ │ │ │ + movs r6, #44 @ 0x2c │ │ │ │ + lsls r4, r0, #1 │ │ │ │ + movs r7, #88 @ 0x58 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ cmp r3, r2 │ │ │ │ it hi │ │ │ │ @@ -293020,15 +293016,15 @@ │ │ │ │ movs r4, #1 │ │ │ │ b.n 31a37a │ │ │ │ nop │ │ │ │ add r5, sp, #888 @ 0x378 │ │ │ │ lsls r4, r7, #1 │ │ │ │ add r5, sp, #520 @ 0x208 │ │ │ │ lsls r4, r7, #1 │ │ │ │ - ldr r1, [pc, #856] @ (31a738 ) │ │ │ │ + ldr r1, [pc, #952] @ (31a798 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1784] @ 31aaec │ │ │ │ mov r1, r2 │ │ │ │ @@ -293197,15 +293193,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 31a410 │ │ │ │ ldr.w r0, [pc, #1284] @ 31aafc │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ b.n 31a410 │ │ │ │ cmp r1, #64 @ 0x40 │ │ │ │ bhi.w 31a434 │ │ │ │ add r2, pc, #8 @ (adr r2, 31a61c ) │ │ │ │ ldr.w r0, [r2, r1, lsl #2] │ │ │ │ add r2, r0 │ │ │ │ @@ -293372,15 +293368,15 @@ │ │ │ │ b.n 31a442 │ │ │ │ ldr r0, [pc, #740] @ (31ab00 ) │ │ │ │ mov r2, r1 │ │ │ │ strd r4, r9, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ bic.w r4, r4, #4026593280 @ 0xf000f000 │ │ │ │ str.w r4, [r3, #128] @ 0x80 │ │ │ │ b.n 31a442 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ bic.w r4, r4, #4278190080 @ 0xff000000 │ │ │ │ bic.w r4, r4, #61440 @ 0xf000 │ │ │ │ @@ -293560,15 +293556,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (31aaf4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.w 31a8ec │ │ │ │ ldr r0, [pc, #136] @ (31ab04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 31a8ec │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ubfx r4, r4, #0, #18 │ │ │ │ str.w r4, [r3, #156] @ 0x9c │ │ │ │ b.n 31a442 │ │ │ │ subs.w r2, r1, #1024 @ 0x400 │ │ │ │ movw r0, #3069 @ 0xbfd │ │ │ │ @@ -293594,40 +293590,40 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 31aab0 │ │ │ │ ldr r0, [pc, #56] @ (31ab0c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 31aab0 │ │ │ │ ldr r0, [pc, #44] @ (31ab10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 31a8ec │ │ │ │ nop │ │ │ │ lsls r0, r2, #21 │ │ │ │ lsls r5, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #240 @ 0xf0 │ │ │ │ + movs r2, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r4, r0, #7 │ │ │ │ + adds r4, r3, #7 │ │ │ │ lsls r4, r0, #1 │ │ │ │ blxns r3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #6 │ │ │ │ + adds r4, r4, #6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - adds r6, r6, #4 │ │ │ │ + adds r6, r1, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -293686,15 +293682,15 @@ │ │ │ │ asrs r0, r3, #31 │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ str.w r0, [r4, #2212] @ 0x8a4 │ │ │ │ cbz r2, 31ac44 │ │ │ │ smull r2, r3, r2, r3 │ │ │ │ add r1, pc, #124 @ (adr r1, 31ac68 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ add.w r3, r8, sl │ │ │ │ ldr r2, [pc, #132] @ (31ac7c ) │ │ │ │ adds r5, #1 │ │ │ │ str.w r3, [r4, #2220] @ 0x8ac │ │ │ │ add r5, r3 │ │ │ │ ldr r3, [pc, #112] @ (31ac74 ) │ │ │ │ add r2, pc │ │ │ │ @@ -293719,31 +293715,31 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and.w r1, r1, #1 │ │ │ │ mov r0, ip │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ mov r2, r0 │ │ │ │ asrs r3, r0, #31 │ │ │ │ add r1, pc, #16 @ (adr r1, 31ac68 ) │ │ │ │ ldrd r0, r1, [r1] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ b.n 31abf2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cdp2 0, 1, cr0, cr8, cr12, {3} │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, r2] │ │ │ │ + strb r2, [r2, r3] │ │ │ │ lsls r5, r2, #1 │ │ │ │ stc2l 0, cr0, [sl, #-432] @ 0xfffffe50 │ │ │ │ ldrb.w r0, [r0, #1424] @ 0x590 │ │ │ │ eor.w r0, r0, #9 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldrh.w r0, [r0, #2292] @ 0x8f4 │ │ │ │ @@ -293904,15 +293900,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r6, r3] │ │ │ │ + strh r4, [r1, r4] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r3, pc, #512 @ (adr r3, 31b060 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ ands.w fp, r6, #7 │ │ │ │ bne.n 31af5a │ │ │ │ @@ -293994,15 +293990,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [r2, r7] │ │ │ │ + str r6, [r5, r7] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r2, pc, #400 @ (adr r2, 31b114 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -294094,15 +294090,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - str r6, [r4, r2] │ │ │ │ + str r6, [r7, r2] │ │ │ │ lsls r5, r2, #1 │ │ │ │ add r1, pc, #224 @ (adr r1, 31b1b0 ) │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub sp, #12 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ands.w r4, r6, #7 │ │ │ │ @@ -294193,15 +294189,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldr r7, [pc, #376] @ (31b388 ) │ │ │ │ + ldr r7, [pc, #472] @ (31b3e8 ) │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r5, r7, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ubfx r9, r4, #1, #2 │ │ │ │ asrs r4, r3, #3 │ │ │ │ @@ -294758,15 +294754,15 @@ │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 31b844 │ │ │ │ ldr r0, [pc, #224] @ (31b958 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 31b844 │ │ │ │ add.w r2, r4, #65536 @ 0x10000 │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [sp] │ │ │ │ ldr.w r2, [r2, #2192] @ 0x890 │ │ │ │ blx r2 │ │ │ │ @@ -294834,15 +294830,15 @@ │ │ │ │ adcs.w r0, ip, #108 @ 0x6c │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #20 │ │ │ │ + asrs r0, r4, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031b95c : │ │ │ │ ldr r3, [pc, #152] @ (31b9f8 ) │ │ │ │ ldrh.w r1, [r0, #2292] @ 0x8f4 │ │ │ │ add r3, pc │ │ │ │ cmp r1, #9 │ │ │ │ @@ -294875,15 +294871,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #96] @ (31ba0c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -294904,23 +294900,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ add.w r0, r0, r1, lsl #1 │ │ │ │ ldrh.w r2, [r0, #2294] @ 0x8f6 │ │ │ │ b.n 31b9d6 │ │ │ │ vmla.i32 d16, d10, d12[1] │ │ │ │ - mov sl, ip │ │ │ │ + mov sl, pc │ │ │ │ lsls r5, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #912] @ (31bd98 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r7, #15 │ │ │ │ + asrs r2, r2, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 31bb24 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -295010,15 +295006,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add.w r1, r0, #200 @ 0xc8 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #16] │ │ │ │ bl 44d91c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #15 │ │ │ │ strb.w r2, [r4, #196] @ 0xc4 │ │ │ │ str.w r3, [r4, #2368] @ 0x940 │ │ │ │ b.n 31ba34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -295074,21 +295070,21 @@ │ │ │ │ ldr r0, [pc, #24] @ (31bbc4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r5, #12 │ │ │ │ + asrs r6, r0, #13 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - add sl, r6 │ │ │ │ + add sl, r9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r0, r4, #8 │ │ │ │ + asrs r0, r7, #8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - asrs r0, r6, #8 │ │ │ │ + asrs r0, r1, #9 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #65536 @ 0x10000 │ │ │ │ ldrb.w r4, [r0, #1424] @ 0x590 │ │ │ │ @@ -295101,22 +295097,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r6, r5, #2208 @ 0x8a0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldrd r2, r3, [r6, #-8] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldrd r2, r3, [r6] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldr.w r1, [r5, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ ldr.w r3, [r5, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt.n 31bc36 │ │ │ │ ldr.w r3, [r5, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ it ge │ │ │ │ orrge.w r0, r4, #9 │ │ │ │ @@ -295282,15 +295278,15 @@ │ │ │ │ bls.n 31beb6 │ │ │ │ mul.w r1, r5, r1 │ │ │ │ ldr.w r6, [r4, #184] @ 0xb8 │ │ │ │ strh.w r3, [r4, #2306] @ 0x902 │ │ │ │ mov r0, r6 │ │ │ │ lsrs r1, r1, #3 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldrh.w r2, [r4, #2298] @ 0x8fa │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 31bec0 │ │ │ │ movs r3, #1 │ │ │ │ strh.w r3, [r4, #2298] @ 0x8fa │ │ │ │ ldrh.w r2, [r4, #2310] @ 0x906 │ │ │ │ @@ -295546,25 +295542,25 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 31c020 │ │ │ │ ldr r0, [pc, #28] @ (31c124 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh.w r3, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 31c020 │ │ │ │ ldrd r0, r0, [lr, #-432] @ 0x1b0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ands r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r0, #20 │ │ │ │ + lsrs r4, r3, #20 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldrh.w r3, [r0, #2302] @ 0x8fe │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 31c158 │ │ │ │ ldr.w r3, [r0, #2320] @ 0x910 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [r1, #0] │ │ │ │ @@ -295779,15 +295775,15 @@ │ │ │ │ lsls r6, r6, #3 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ and.w r6, r6, #512 @ 0x200 │ │ │ │ orrs r0, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ orr.w r0, r0, ip │ │ │ │ adds r0, #1 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ smulbb r6, r2, r0 │ │ │ │ str r0, [sp, #28] │ │ │ │ cmp.w r6, #16000 @ 0x3e80 │ │ │ │ bgt.w 31c4d0 │ │ │ │ ldr.w r1, [r5, #2380] @ 0x94c │ │ │ │ cmp r1, r2 │ │ │ │ @@ -295965,32 +295961,32 @@ │ │ │ │ add.w ip, ip, #1 │ │ │ │ cmp r6, ip │ │ │ │ bne.n 31c582 │ │ │ │ cmp r9, r0 │ │ │ │ blt.w 31c2f4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr.w r4, [r5, #2328] @ 0x918 │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ adds r1, r0, #1 │ │ │ │ subs r1, r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 292c94 │ │ │ │ b.n 31c2f4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ - bl 747394 │ │ │ │ + bl 7473a4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 292c44 │ │ │ │ b.n 31c466 │ │ │ │ ldrb.w r1, [r5, #2376] @ 0x948 │ │ │ │ cmp r1, r9 │ │ │ │ bne.w 31c3be │ │ │ │ @@ -296002,21 +295998,21 @@ │ │ │ │ b.n 31c400 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ b.n 31c51c │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r2, #17 │ │ │ │ + lsrs r2, r5, #17 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - lsrs r4, r7, #15 │ │ │ │ + lsrs r4, r2, #16 │ │ │ │ lsls r4, r0, #1 │ │ │ │ b.n 31c2d0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - lsrs r2, r2, #5 │ │ │ │ + lsrs r2, r5, #5 │ │ │ │ lsls r4, r0, #1 │ │ │ │ │ │ │ │ 0031c62c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296190,15 +296186,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 31c662 │ │ │ │ ldr r0, [pc, #188] @ (31c8d8 ) │ │ │ │ strd r1, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 31c662 │ │ │ │ ldrb.w r1, [r4, #1138] @ 0x472 │ │ │ │ and.w r1, r1, #31 │ │ │ │ cmp r1, #20 │ │ │ │ bhi.n 31c750 │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -296247,23 +296243,23 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 31bed8 │ │ │ │ nop │ │ │ │ b.n 31ced0 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #68 @ 0x44 │ │ │ │ + subs r1, #92 @ 0x5c │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r0, #236 @ 0xec │ │ │ │ + subs r1, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ asrs r0, r2, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r1, #25 │ │ │ │ + lsls r4, r4, #25 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ ldr r5, [pc, #252] @ (31c9e0 ) │ │ │ │ ldr.w lr, [sp, #32] │ │ │ │ mov r7, r2 │ │ │ │ ldr.w ip, [sp, #36] @ 0x24 │ │ │ │ @@ -296407,19 +296403,19 @@ │ │ │ │ add sp, #116 @ 0x74 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 293c4c │ │ │ │ add.w r4, r6, #2416 @ 0x970 │ │ │ │ movs r3, #2 │ │ │ │ movs r0, #1 │ │ │ │ str.w r3, [r6, #2344] @ 0x928 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ strd r0, r1, [r4, #-8] │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 293c4c │ │ │ │ ldr.w r9, [r6, #2388] @ 0x954 │ │ │ │ mov r7, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 31caa8 │ │ │ │ @@ -296520,28 +296516,28 @@ │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r4, r3, #12 │ │ │ │ lsls r3, r0, #19 │ │ │ │ add.w r5, r6, #2416 @ 0x970 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ strd r0, r1, [r5, #-8] │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 31cae6 │ │ │ │ movs r7, #1 │ │ │ │ ldr.w r0, [r6, #2328] @ 0x918 │ │ │ │ bl 293c4c │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldrh.w r3, [r6, #2302] @ 0x8fe │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ ldrbmi.w r3, [r6, #628] @ 0x274 │ │ │ │ ldrbpl.w r3, [r6, #372] @ 0x174 │ │ │ │ @@ -296609,28 +296605,28 @@ │ │ │ │ lsls r0, r3, #7 │ │ │ │ lsls r3, r3, #3 │ │ │ │ and.w r3, r3, #512 @ 0x200 │ │ │ │ and.w r0, r0, #256 @ 0x100 │ │ │ │ orrs r0, r3 │ │ │ │ orrs r0, r2 │ │ │ │ adds r0, #1 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ smulbb r3, r3, r0 │ │ │ │ cmp r3, #1 │ │ │ │ ble.w 31caa8 │ │ │ │ cmp.w r3, #16000 @ 0x3e80 │ │ │ │ bgt.w 31caa8 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldr.w r2, [r6, #2352] @ 0x930 │ │ │ │ ldr.w r3, [r6, #2380] @ 0x94c │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ mov sl, r1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -297460,23 +297456,23 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ svc 4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ udf #156 @ 0x9c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r7, #138 @ 0x8a │ │ │ │ + cmp r7, #162 @ 0xa2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrb r0, [r1, #4] │ │ │ │ lsls r6, r3, #1 │ │ │ │ bpl.n 31d63c │ │ │ │ lsls r4, r5, #1 │ │ │ │ bmi.n 31d53c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - cmp r3, #112 @ 0x70 │ │ │ │ + cmp r3, #136 @ 0x88 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r2, [r6, #188] @ 0xbc │ │ │ │ add.w sl, r4, r3 │ │ │ │ and.w sl, sl, r2 │ │ │ │ ands r2, r4 │ │ │ │ cmp r2, sl │ │ │ │ @@ -297699,20 +297695,20 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ strb r6, [r1, #18] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - cmp r0, #88 @ 0x58 │ │ │ │ + cmp r0, #112 @ 0x70 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - cmp r0, #56 @ 0x38 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - sub.w r0, r6, #12779520 @ 0xc30000 │ │ │ │ - @ instruction: 0xf6680043 │ │ │ │ + subs.w r0, lr, #12779520 @ 0xc30000 │ │ │ │ + @ instruction: 0xf6800043 │ │ │ │ │ │ │ │ 0031d848 : │ │ │ │ ldrb.w r3, [r0, #1421] @ 0x58d │ │ │ │ lsls r3, r3, #31 │ │ │ │ ite mi │ │ │ │ submi.w r1, r1, #944 @ 0x3b0 │ │ │ │ subpl.w r1, r1, #976 @ 0x3d0 │ │ │ │ @@ -297849,15 +297845,15 @@ │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 31d868 │ │ │ │ movs r1, #0 │ │ │ │ @@ -298086,21 +298082,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #136 @ 0x88 │ │ │ │ + movs r5, #160 @ 0xa0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #246 @ 0xf6 │ │ │ │ + movs r5, #14 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #54 @ 0x36 │ │ │ │ + movs r4, #78 @ 0x4e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ b.w 31da00 │ │ │ │ │ │ │ │ 0031dccc : │ │ │ │ cmp.w r1, #2048 @ 0x800 │ │ │ │ bge.n 31dd14 │ │ │ │ cmp.w r2, #2048 @ 0x800 │ │ │ │ @@ -298386,15 +298382,15 @@ │ │ │ │ bne.n 31e0c4 │ │ │ │ ldrb.w r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 31e110 │ │ │ │ mov r0, r9 │ │ │ │ bl 48de34 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73d3bc │ │ │ │ + bl 73d3cc │ │ │ │ mov r0, r9 │ │ │ │ bl 44d314 │ │ │ │ ldr r3, [pc, #272] @ (31e150 ) │ │ │ │ str r0, [r4, #4] │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r3, [pc, #268] @ (31e154 ) │ │ │ │ @@ -298442,15 +298438,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ clz r3, r2 │ │ │ │ b.n 31dfb6 │ │ │ │ mov.w r2, #1048576 @ 0x100000 │ │ │ │ movs r3, #1 │ │ │ │ b.n 31dfcc │ │ │ │ mov r0, r7 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ movs r0, #0 │ │ │ │ b.n 31e08e │ │ │ │ ldr r2, [pc, #152] @ (31e168 ) │ │ │ │ ldr r3, [pc, #152] @ (31e16c ) │ │ │ │ add r2, pc │ │ │ │ str.w r2, [r8, #2192] @ 0x890 │ │ │ │ add r3, pc │ │ │ │ @@ -298469,91 +298465,91 @@ │ │ │ │ ldr r1, [pc, #132] @ (31e180 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2233 @ 0x8b9 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 31e0ca │ │ │ │ ldr r3, [pc, #112] @ (31e184 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #112] @ (31e188 ) │ │ │ │ ldr r1, [pc, #116] @ (31e18c ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #308 @ 0x134 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ b.n 31e02a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ strb r4, [r3, #8] │ │ │ │ lsls r5, r7, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r2!, {r1, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ strb r0, [r5, #6] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - cdp 0, 11, cr0, cr0, cr3, {2} │ │ │ │ - cdp 0, 9, cr0, cr4, cr3, {2} │ │ │ │ + cdp 0, 12, cr0, cr8, cr3, {2} │ │ │ │ + cdp 0, 10, cr0, cr12, cr3, {2} │ │ │ │ bvs.n 31e13e │ │ │ │ vshr.u64 q15, , #1 │ │ │ │ vqshlu.s64 , , #63 @ 0x3f │ │ │ │ @ instruction: 0xffff6b58 │ │ │ │ lsls r6, r3, #1 │ │ │ │ asrs r0, r0, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ bge.n 31e152 │ │ │ │ vtbx.8 d28, {d15-d17}, d1 │ │ │ │ @ instruction: 0xffffcb99 │ │ │ │ vtbl.8 d28, {d15-d17}, d27 │ │ │ │ - vqrdmlsh.s , , d18[0] │ │ │ │ + vcvt.u32.f32 , q13, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldc 0, cr0, [r4, #268]! @ 0x10c │ │ │ │ - stcl 0, cr0, [r8], {67} @ 0x43 │ │ │ │ - subs r4, r0, #5 │ │ │ │ + stcl 0, cr0, [ip, #268] @ 0x10c │ │ │ │ + stcl 0, cr0, [r0], #268 @ 0x10c │ │ │ │ + subs r4, r3, #5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #856] @ 0x358 │ │ │ │ + ldr r4, [sp, #952] @ 0x3b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 31e1ce │ │ │ │ + sxth r4, r2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ │ │ │ │ 0031e190 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ mov r7, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5cec48 │ │ │ │ + bl 5cec58 │ │ │ │ ldr r3, [pc, #128] @ (31e230 ) │ │ │ │ ldr r2, [pc, #132] @ (31e234 ) │ │ │ │ ldr r1, [pc, #132] @ (31e238 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #116] @ (31e23c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cbz r0, 31e21c │ │ │ │ ldr r3, [pc, #112] @ (31e240 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #84 @ 0x54 │ │ │ │ str r3, [r5, #0] │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ ldr r5, [pc, #104] @ (31e244 ) │ │ │ │ @@ -298586,27 +298582,27 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ b.n 31e1d4 │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r5, #2 │ │ │ │ + subs r2, r0, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [sp, #48] @ 0x30 │ │ │ │ + ldr r4, [sp, #144] @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #824 @ (adr r5, 31e574 ) │ │ │ │ + add r5, pc, #920 @ (adr r5, 31e5d4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldmia r3!, {r1, r2, r6, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ ldr r6, [r2, #28] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - stcl 0, cr0, [sl], #268 @ 0x10c │ │ │ │ + stc 0, cr0, [r2, #-268] @ 0xfffffef4 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0031e250 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -298709,22 +298705,22 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r6!, {r5, r6, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldc2 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ - stc 0, cr0, [r8], #-268 @ 0xfffffef4 │ │ │ │ + mcrr 0, 4, r0, r0, cr3 │ │ │ │ stmia r6!, {r2, r4, r5, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ stmia r6!, {r2, r3, r6} │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r4, #124 @ 0x7c │ │ │ │ + subs r4, #148 @ 0x94 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - b.w 7226c4 │ │ │ │ + b.w 7226d4 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #132] @ (31e40c ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #132] @ (31e410 ) │ │ │ │ @@ -298965,18 +298961,18 @@ │ │ │ │ ldr r0, [pc, #20] @ (31e5d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ strb r0, [r5, #6] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - subs r6, r4, r7 │ │ │ │ + subs r6, r7, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xe9900043 │ │ │ │ - @ instruction: 0xe9aa0043 │ │ │ │ + @ instruction: 0xe9a80043 │ │ │ │ + strd r0, r0, [r2, #268] @ 0x10c │ │ │ │ │ │ │ │ 0031e5d4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (31e650 ) │ │ │ │ @@ -299023,18 +299019,18 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ strb r4, [r3, #4] │ │ │ │ lsls r5, r7, #1 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r6, r5 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - stmdb r6, {r0, r1, r6} │ │ │ │ - ldmdb sl!, {r0, r1, r6} │ │ │ │ + ldmdb lr, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [r2, #-268] @ 0x10c │ │ │ │ │ │ │ │ 0031e660 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (31e6bc ) │ │ │ │ @@ -299094,15 +299090,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #156] @ (31e7a0 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 31e796 │ │ │ │ movs r2, #3 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ ldr r0, [pc, #140] @ (31e7a4 ) │ │ │ │ @@ -299155,19 +299151,19 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2c4200 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r3 │ │ │ │ b.n 31e714 │ │ │ │ - add r5, sp, #1000 @ 0x3e8 │ │ │ │ + add r6, sp, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia.w r6, {r0, r1, r6} │ │ │ │ - strd r0, r0, [r4], #-268 @ 0x10c │ │ │ │ - strex r0, r0, [r2, #268] @ 0x10c │ │ │ │ + ldmia.w lr, {r0, r1, r6} │ │ │ │ + ldrd r0, r0, [ip], #-268 @ 0x10c │ │ │ │ + @ instruction: 0xe85a0043 │ │ │ │ sub.w r3, r0, #1768 @ 0x6e8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov r6, r1 │ │ │ │ add.w r1, r3, #69632 @ 0x11000 │ │ │ │ ldr.w r4, [r1, #388] @ 0x184 │ │ │ │ lsls r4, r4, #15 │ │ │ │ bpl.n 31e87a │ │ │ │ @@ -299242,15 +299238,15 @@ │ │ │ │ add.w r9, r9, #1 │ │ │ │ adds r5, #8 │ │ │ │ cmp sl, r6 │ │ │ │ bne.n 31e802 │ │ │ │ b.n 31e87a │ │ │ │ ldr r0, [pc, #4] @ (31e8a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -299335,15 +299331,15 @@ │ │ │ │ bl 31ac94 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31bfe8 │ │ │ │ mul.w r1, r4, r5 │ │ │ │ bic.w r0, sl, #4160749568 @ 0xf8000000 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 31ea92 │ │ │ │ movs r2, #9 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31ac94 │ │ │ │ @@ -299393,15 +299389,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 31e9dc │ │ │ │ ldr r0, [pc, #92] @ (31eabc ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ mov.w r9, #15 │ │ │ │ mov.w fp, #15 │ │ │ │ b.n 31e938 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #8 │ │ │ │ b.n 31e938 │ │ │ │ mov.w r9, #16 │ │ │ │ @@ -299413,26 +299409,26 @@ │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r1, #0 │ │ │ │ bl 31ac94 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 31bfe8 │ │ │ │ b.n 31e9ca │ │ │ │ nop │ │ │ │ stmia r0!, {r1, r2, r3, r7} │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31e574 │ │ │ │ + b.n 31e5a4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3024] @ 0xbd0 │ │ │ │ ldr r5, [pc, #248] @ (31ebcc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -299599,35 +299595,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (31ed4c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #128] @ (31ed50 ) │ │ │ │ ldr r1, [pc, #128] @ (31ed54 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #112] @ (31ed58 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #104] @ (31ed5c ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ (31ed60 ) │ │ │ │ movs r0, #0 │ │ │ │ orr.w r3, r3, #32 │ │ │ │ ldr r2, [pc, #92] @ (31ed64 ) │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ @@ -299648,42 +299644,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r2, #20 │ │ │ │ + asrs r4, r5, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r1, [sp, #200] @ 0xc8 │ │ │ │ + str r1, [sp, #296] @ 0x128 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #344 @ (adr r6, 31eea8 ) │ │ │ │ + add r6, pc, #440 @ (adr r6, 31ef08 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - adds r3, #46 @ 0x2e │ │ │ │ + adds r3, #70 @ 0x46 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 31ed2c │ │ │ │ + bvc.n 31ed5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #8] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - b.n 31f2f0 │ │ │ │ + b.n 31f320 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #8] @ (31ed78 ) │ │ │ │ ldr r1, [pc, #12] @ (31ed7c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - b.w 5d6308 │ │ │ │ - b.n 31f25c │ │ │ │ + b.w 5d6318 │ │ │ │ + b.n 31f28c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 31ed24 │ │ │ │ + bvc.n 31ed54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 31edc8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -299691,30 +299687,30 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #52] @ (31edd0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ add.w r4, r4, #4096 @ 0x1000 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 293a70 │ │ │ │ - asrs r2, r7, #16 │ │ │ │ + asrs r2, r2, #17 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 31f298 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ b.n 31f2c8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ + b.n 31f2f8 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #688] @ (31f098 ) │ │ │ │ sub sp, #32 │ │ │ │ ldr r2, [pc, #688] @ (31f09c ) │ │ │ │ @@ -299723,15 +299719,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r6, r0, #65536 @ 0x10000 │ │ │ │ ldr r4, [pc, #668] @ (31f0a4 ) │ │ │ │ ldr.w r7, [r6, #4016] @ 0xfb0 │ │ │ │ add r4, pc │ │ │ │ mov sl, r4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 31ee3e │ │ │ │ @@ -299746,15 +299742,15 @@ │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ movw r3, #20825 @ 0x5159 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 31f07a │ │ │ │ ldr r0, [pc, #632] @ (31f0b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldrh.w r3, [r6, #4020] @ 0xfb4 │ │ │ │ movw r2, #20550 @ 0x5046 │ │ │ │ movw r1, #20825 @ 0x5159 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ cmpne r3, r1 │ │ │ │ ite ne │ │ │ │ @@ -299800,15 +299796,15 @@ │ │ │ │ ldr r1, [pc, #512] @ (31f0bc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r7 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ bl 2938bc │ │ │ │ str r0, [r7, #0] │ │ │ │ ldrb.w r3, [r6, #4024] @ 0xfb8 │ │ │ │ @@ -299828,63 +299824,63 @@ │ │ │ │ add.w r0, r6, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #448] @ (31f0d4 ) │ │ │ │ add r1, pc │ │ │ │ bl 3233ac │ │ │ │ add.w r2, r4, #69120 @ 0x10e00 │ │ │ │ mov r1, r0 │ │ │ │ mov r8, r0 │ │ │ │ add.w r0, r2, #488 @ 0x1e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 3250b0 │ │ │ │ ldr r0, [pc, #428] @ (31f0d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r2, [pc, #424] @ (31f0dc ) │ │ │ │ ldr r1, [pc, #424] @ (31f0e0 ) │ │ │ │ add.w r3, r6, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 32342c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #388] @ (31f0e4 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r6, #80 @ 0x50 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r6, r4, #69632 @ 0x11000 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #364] @ (31f0e8 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ add.w r7, r6, #176 @ 0xb0 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ vldr d7, [pc, #236] @ 31f080 │ │ │ │ ldr r2, [pc, #340] @ (31f0ec ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #340] @ (31f0f0 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -299925,43 +299921,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ strb.w r3, [r2, #61] @ 0x3d │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ add r5, pc │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r1, r5, [sp] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r3, [r4, #1948] @ 0x79c │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 31ee72 │ │ │ │ ldr r0, [pc, #196] @ (31f0fc ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ movs r3, #16 │ │ │ │ str.w r3, [r4, #1948] @ 0x79c │ │ │ │ b.n 31ee72 │ │ │ │ ldr r3, [pc, #184] @ (31f100 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #184] @ (31f104 ) │ │ │ │ ldr r1, [pc, #184] @ (31f108 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #977 @ 0x3d1 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -299972,69 +299968,69 @@ │ │ │ │ ands r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ ... │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 31f4c4 │ │ │ │ + b.n 31f4f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31f4f0 │ │ │ │ + b.n 31f520 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbnz r2, 31f0f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - b.n 31f4c8 │ │ │ │ + b.n 31f4f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31f4c4 │ │ │ │ + b.n 31f4f4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31f4b4 │ │ │ │ + b.n 31f4e4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r3, #12 │ │ │ │ + asrs r2, r6, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r6, #56] @ 0x38 │ │ │ │ + ldrh r6, [r1, #58] @ 0x3a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #368 @ (adr r4, 31f230 ) │ │ │ │ + add r4, pc, #464 @ (adr r4, 31f290 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldc2l 15, cr15, [r3], #1020 @ 0x3fc │ │ │ │ str.w pc, [r3, #4095] @ 0xfff │ │ │ │ - asrs r4, r3, #11 │ │ │ │ + asrs r4, r6, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #112 @ (adr r4, 31f144 ) │ │ │ │ + add r4, pc, #208 @ (adr r4, 31f1a4 ) │ │ │ │ lsls r2, r1, #1 │ │ │ │ - b.n 31f484 │ │ │ │ + b.n 31f4b4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r1!, {r2, r5} │ │ │ │ + ldmia r1!, {r2, r3, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r1, {r1, r2, r3, r4} │ │ │ │ + ldmia r1, {r1, r2, r4, r5} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r1, {r1, r4, r5} │ │ │ │ + ldmia r1, {r1, r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r0, #56 @ 0x38 │ │ │ │ + adds r0, #80 @ 0x50 │ │ │ │ lsls r4, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (31f13c ) │ │ │ │ movs r0, r0 │ │ │ │ ldrsh r4, [r4, r0] │ │ │ │ lsls r6, r3, #1 │ │ │ │ - b.n 31f394 │ │ │ │ + b.n 31f3c4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31f378 │ │ │ │ + b.n 31f3a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 31f210 │ │ │ │ + b.n 31f240 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r0, #6 │ │ │ │ + asrs r6, r3, #6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 31f168 │ │ │ │ + b.n 31f198 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 31f138 │ │ │ │ + b.n 31f168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #96] @ (31f17c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -300042,19 +300038,19 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #96] @ (31f184 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ add.w r3, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r3, r2, [r3, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -300068,34 +300064,34 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r6, #2 │ │ │ │ + asrs r0, r1, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - udf #222 @ 0xde │ │ │ │ + udf #246 @ 0xf6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - udf #242 @ 0xf2 │ │ │ │ + svc 10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movw ip, #20522 @ 0x502a │ │ │ │ movt ip, #254 @ 0xfe │ │ │ │ adds.w r2, r0, ip │ │ │ │ add.w r0, r4, #69120 @ 0x10e00 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ add.w r2, r4, #69632 @ 0x11000 │ │ │ │ mov r0, r4 │ │ │ │ ldrd r1, r3, [r2, #380] @ 0x17c │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [r2, #384] @ 0x180 │ │ │ │ tst r3, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -300217,15 +300213,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [pc, #3240] @ 31ffb4 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 31f374 │ │ │ │ sub.w r3, r2, #5216 @ 0x1460 │ │ │ │ subs r3, #28 │ │ │ │ orrs r3, r5 │ │ │ │ beq.w 31fe1e │ │ │ │ movw r3, #5245 @ 0x147d │ │ │ │ cmp r2, r3 │ │ │ │ @@ -300770,15 +300766,15 @@ │ │ │ │ ldr.w r3, [pc, #1624] @ 31ffb0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.w 31f2ce │ │ │ │ ldr.w r0, [pc, #1616] @ 31ffb8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 31f2ce │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #100 @ 0x64 │ │ │ │ ldr.w r6, [r6, #404] @ 0x194 │ │ │ │ b.n 31f8f4 │ │ │ │ add.w r6, r0, #69632 @ 0x11000 │ │ │ │ subs.w r2, r4, #96 @ 0x60 │ │ │ │ @@ -301288,27 +301284,27 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #816] @ (3202e0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #32 │ │ │ │ + udf #56 @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvc.n 31fefc │ │ │ │ + bvc.n 31ff2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r4, r4, #11 │ │ │ │ + lsls r4, r7, #11 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r4, [r7, r2] │ │ │ │ + ldr r4, [r2, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r7, #8 │ │ │ │ + lsls r6, r2, #9 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrsb r4, [r5, r4] │ │ │ │ + ldrsb r4, [r0, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r0, [r0, r5] │ │ │ │ + ldrsb r0, [r3, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r4, #4 │ │ │ │ str r3, [sp, #0] │ │ │ │ sbc.w r3, r5, #0 │ │ │ │ adds r2, r2, r1 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ @@ -302641,15 +302637,15 @@ │ │ │ │ bpl.w 320068 │ │ │ │ ldr.w r0, [pc, #1248] @ 321584 │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r4, r8, [sp, #8] │ │ │ │ strd r3, r2, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.w 320068 │ │ │ │ sub.w r2, r2, #5888 @ 0x1700 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 320030 │ │ │ │ add.w r3, r5, #65536 @ 0x10000 │ │ │ │ @@ -302677,15 +302673,15 @@ │ │ │ │ bl 31c62c │ │ │ │ lsrs r2, r4, #24 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #969 @ 0x3c9 │ │ │ │ b.w 32066e │ │ │ │ add.w r0, r5, #69120 @ 0x10e00 │ │ │ │ add.w r0, r0, #456 @ 0x1c8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r3, r2, [r6, #380] @ 0x17c │ │ │ │ tst r2, r3 │ │ │ │ b.n 320c3e │ │ │ │ ubfx r2, r4, #16, #8 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ movw r1, #967 @ 0x3c7 │ │ │ │ @@ -302979,15 +302975,15 @@ │ │ │ │ lsls r0, r3, #20 │ │ │ │ bpl.w 320030 │ │ │ │ ldr r0, [pc, #164] @ (321588 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r3, [r5, #1944] @ 0x798 │ │ │ │ bic.w r6, r6, #2147483648 @ 0x80000000 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, r6 │ │ │ │ bcc.w 320030 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ subs r1, #1 │ │ │ │ @@ -303033,25 +303029,25 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ movs r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r3, r5, r7} │ │ │ │ + stmia r0!, {r1, r6, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldcl 0, cr0, [ip], #-336 @ 0xfffffeb0 │ │ │ │ - negs r4, r2 │ │ │ │ + ldc 0, cr0, [r4], {84} @ 0x54 │ │ │ │ + negs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stcl 0, cr0, [r6], #-336 @ 0xfffffeb0 │ │ │ │ - adcs r4, r2 │ │ │ │ + ldcl 0, cr0, [lr], #-336 @ 0xfffffeb0 │ │ │ │ + adcs r4, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adcs r0, r5 │ │ │ │ + sbcs r0, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003215a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -303124,15 +303120,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #21 │ │ │ │ bpl.n 3216a6 │ │ │ │ ldr.w r0, [pc, #1364] @ 321bd4 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r3, [pc, #1344] @ 321bd0 │ │ │ │ ldr.w r4, [r8, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bmi.n 3216e2 │ │ │ │ ldr.w r0, [pc, #1336] @ 321bd8 │ │ │ │ lsls r5, r3, #20 │ │ │ │ @@ -303157,15 +303153,15 @@ │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3216a6 │ │ │ │ ldr.w r0, [pc, #1280] @ 321bdc │ │ │ │ add r0, pc │ │ │ │ b.n 321684 │ │ │ │ ldr.w r0, [pc, #1276] @ 321be0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 32169c │ │ │ │ ldr.w r2, [r4, #1504] @ 0x5e0 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ add r2, r7 │ │ │ │ mla r2, r9, r2, r5 │ │ │ │ add r2, fp │ │ │ │ @@ -303188,15 +303184,15 @@ │ │ │ │ bpl.n 3216a6 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [pc, #1196] @ 321be4 │ │ │ │ ubfx r1, r3, #16, #8 │ │ │ │ add r0, pc │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r3, [pc, #1156] @ 321bd0 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 32169c │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 321726 │ │ │ │ ldrb.w r8, [r6, #3205] @ 0xc85 │ │ │ │ @@ -303598,44 +303594,44 @@ │ │ │ │ asrs r3, r3, #3 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #1504] @ 0x5e0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b.n 3218ee │ │ │ │ str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - mrrc 0, 5, r0, r0, cr4 @ │ │ │ │ + stcl 0, cr0, [r8], #-336 @ 0xfffffeb0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 321c36 │ │ │ │ + cbnz r6, 321c3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r2, 321c2a │ │ │ │ + cbnz r2, 321c30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cbnz r6, 321c22 │ │ │ │ + cbnz r6, 321c28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - revsh r2, r3 │ │ │ │ + revsh r2, r6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - revsh r2, r7 │ │ │ │ + cbnz r2, 321c2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - @ instruction: 0xb81a │ │ │ │ + @ instruction: 0xb832 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 321a14 │ │ │ │ + b.n 321a44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, #102 @ 0x66 │ │ │ │ + subs r4, #126 @ 0x7e │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00321bf4 : │ │ │ │ ldr r0, [pc, #4] @ (321bfc ) │ │ │ │ add r0, pc │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ - bne.n 321cd4 │ │ │ │ + bne.n 321b04 │ │ │ │ lsls r2, r1, #1 │ │ │ │ ldr r0, [pc, #4] @ (321c08 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ adds r2, #42 @ 0x2a │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov lr, r1 │ │ │ │ @@ -303660,17 +303656,17 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r0, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (321f78 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3218fc │ │ │ │ + b.n 32192c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb61e │ │ │ │ + @ instruction: 0xb636 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (321ca4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303694,17 +303690,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r2, #38] @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (321fcc ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3218a8 │ │ │ │ + b.n 3218d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb60e │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (321cf8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303728,17 +303724,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r2, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (322020 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 321854 │ │ │ │ + b.n 321884 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r5, r7, lr} │ │ │ │ + push {r1, r3, r4, r5, r7, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #52] @ (321d4c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303762,17 +303758,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldrh r6, [r5, #32] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (322074 ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 321800 │ │ │ │ + b.n 321830 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r1, r2, r3, r6, lr} │ │ │ │ + push {r1, r2, r5, r6, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #192] @ (321e30 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -303784,38 +303780,38 @@ │ │ │ │ mov sl, r1 │ │ │ │ add r5, pc │ │ │ │ mov r1, r8 │ │ │ │ add.w r2, r5, #84 @ 0x54 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #168] @ (321e3c ) │ │ │ │ ldr r1, [pc, #172] @ (321e40 ) │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 33f01c │ │ │ │ movs r1, #0 │ │ │ │ mov fp, r0 │ │ │ │ bl 33ed08 │ │ │ │ cbz r0, 321de0 │ │ │ │ ldr r4, [pc, #140] @ (321e44 ) │ │ │ │ add.w r3, r5, #104 @ 0x68 │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -303846,25 +303842,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - push {r3, r4, lr} │ │ │ │ + push {r4, r5, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r1, r2, r5, lr} │ │ │ │ + push {r1, r2, r3, r4, r5, lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ - b.n 321830 │ │ │ │ + b.n 321860 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r4, r3, #3 │ │ │ │ + lsrs r4, r6, #3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r0, #2 │ │ │ │ + lsrs r0, r3, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - push {r3, r5, r6, r7} │ │ │ │ + push {lr} │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, #58 @ 0x3a │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -303874,27 +303870,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (321ec4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #120 @ 0x78 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #76] @ (321ec8 ) │ │ │ │ ldr.w ip, [pc, #80] @ 321ecc │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [pc, #76] @ (321ed0 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #56] @ (321ed4 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ @@ -303903,26 +303899,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - b.n 3216e4 │ │ │ │ + b.n 321714 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r0, [r1, r6] │ │ │ │ + ldrsh r0, [r4, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r2, r1, #1 │ │ │ │ cmp r7, #170 @ 0xaa │ │ │ │ lsls r6, r3, #1 │ │ │ │ mrc2 15, 6, pc, cr5, cr15, {7} │ │ │ │ ldr r1, [pc, #384] @ (322054 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - push {r4, r5} │ │ │ │ + push {r3, r6} │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 321f24 │ │ │ │ sub sp, #8 │ │ │ │ @@ -303950,17 +303946,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ ldrh r6, [r3, #18] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (32224c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 322630 │ │ │ │ + b.n 322660 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r6, 321f86 │ │ │ │ + cbz r6, 321f8c │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ movs r4, #28 │ │ │ │ add.w r5, r0, #124 @ 0x7c │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ @@ -304080,15 +304076,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3220a0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ cmp r6, #106 @ 0x6a │ │ │ │ lsls r6, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r2, [r0, #584] @ 0x248 │ │ │ │ @@ -304110,15 +304106,15 @@ │ │ │ │ adds r6, #28 │ │ │ │ cmp r4, #4 │ │ │ │ bne.n 3220ca │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #584] @ 0x248 │ │ │ │ cbz r2, 322100 │ │ │ │ ldr.w r0, [r5, #576] @ 0x240 │ │ │ │ - bl 72abc8 │ │ │ │ + bl 72abd8 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #580] @ 0x244 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -304182,25 +304178,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (3221d0 ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 322194 │ │ │ │ ldr r0, [pc, #24] @ (3221d4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 322194 │ │ │ │ strh r2, [r0, #62] @ 0x3e │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 3221e2 │ │ │ │ + cbz r4, 3221e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #308] @ (322310 ) │ │ │ │ push {r4, r5, lr} │ │ │ │ add r1, pc │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [r0, #116] @ 0x74 │ │ │ │ ldr.w lr, [sp, #12] │ │ │ │ @@ -304298,35 +304294,35 @@ │ │ │ │ ldr r1, [pc, #48] @ (322318 ) │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #48] @ (32231c ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r0, [pc, #36] @ (322320 ) │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #36] @ (322324 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ ldr r0, [r0, #0] │ │ │ │ b.w 25b478 <__fprintf_chk@plt> │ │ │ │ nop │ │ │ │ strh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 322370 │ │ │ │ + b.n 3223a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #304 @ 0x130 │ │ │ │ + add sp, #400 @ 0x190 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (322644 ) │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #384 @ 0x180 │ │ │ │ + add sp, #480 @ 0x1e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #288] @ (32245c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -304335,26 +304331,26 @@ │ │ │ │ ldr r1, [pc, #288] @ (322464 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #272] @ (322468 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #272] @ (32246c ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ movs r3, #9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ ldr r5, [pc, #264] @ (322470 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ movs r3, #8 │ │ │ │ mov r4, r0 │ │ │ │ add r5, pc │ │ │ │ add.w r7, r0, #240 @ 0xf0 │ │ │ │ lsls r3, r2 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -304428,49 +304424,49 @@ │ │ │ │ add r2, pc │ │ │ │ str.w r1, [r4, #144] @ 0x90 │ │ │ │ str.w r1, [r4, #172] @ 0xac │ │ │ │ add r0, pc │ │ │ │ str.w r1, [r4, #200] @ 0xc8 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #12 │ │ │ │ - lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #11 │ │ │ │ + lsls r4, r0, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add sp, #112 @ 0x70 │ │ │ │ + lsls r2, r5, #11 │ │ │ │ lsls r3, r0, #1 │ │ │ │ add sp, #208 @ 0xd0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ + add sp, #304 @ 0x130 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ cmp r3, #146 @ 0x92 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add sp, #80 @ 0x50 │ │ │ │ + add sp, #176 @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #1000 @ 0x3e8 │ │ │ │ + add sp, #72 @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #920 @ 0x398 │ │ │ │ + add r7, sp, #1016 @ 0x3f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r3, #20 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - add r7, sp, #792 @ 0x318 │ │ │ │ + add r7, sp, #888 @ 0x378 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stc2l 15, cr15, [sp, #-1020] @ 0xfffffc04 │ │ │ │ - add r7, sp, #664 @ 0x298 │ │ │ │ + add r7, sp, #760 @ 0x2f8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #-1020 @ 0xfffffc04 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ (322540 ) │ │ │ │ @@ -304480,42 +304476,42 @@ │ │ │ │ ldr r1, [pc, #156] @ (322548 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #140] @ (32254c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #140] @ (322550 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #22 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #124] @ (322554 ) │ │ │ │ ldr r1, [pc, #128] @ (322558 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #116] @ (32255c ) │ │ │ │ ldr r1, [pc, #116] @ (322560 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r3, r3, #268 @ 0x10c │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #100] @ (322564 ) │ │ │ │ ldr r3, [pc, #104] @ (322568 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #104] @ (32256c ) │ │ │ │ add r3, pc │ │ │ │ strd r1, r3, [r4, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #100] @ (322570 ) │ │ │ │ @@ -304536,23 +304532,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - udf #108 @ 0x6c │ │ │ │ + udf #132 @ 0x84 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [r0, r5] │ │ │ │ + ldr r2, [r3, r5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r4, #100] @ 0x64 │ │ │ │ + ldr r6, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r6, r5, #6 │ │ │ │ + lsls r6, r0, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #7 │ │ │ │ + lsls r2, r3, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ lsls r1, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ bics r0, r3 │ │ │ │ @@ -304610,21 +304606,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ble.n 3226f0 │ │ │ │ + ble.n 322520 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r5, #28] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (322920 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #48 @ 0x30 │ │ │ │ + add r6, sp, #144 @ 0x90 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (322668 ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304655,21 +304651,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bgt.n 322664 │ │ │ │ + ble.n 322694 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r5, #24] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (322994 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #720 @ 0x2d0 │ │ │ │ + add r5, sp, #816 @ 0x330 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #84] @ (3226dc ) │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304700,21 +304696,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - bgt.n 3225f0 │ │ │ │ + bgt.n 322620 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r6, #20] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (322a08 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #256 @ 0x100 │ │ │ │ + add r5, sp, #352 @ 0x160 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 322760 │ │ │ │ and.w r3, r1, #7 │ │ │ │ @@ -304751,21 +304747,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - bgt.n 322784 │ │ │ │ + bgt.n 3227b4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r6, [r7, #16] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (322a8c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #640 @ 0x280 │ │ │ │ + add r4, sp, #736 @ 0x2e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3227c4 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304774,33 +304770,33 @@ │ │ │ │ ldr r1, [pc, #64] @ (3227cc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r2, #28 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r0, [r0, #136] @ 0x88 │ │ │ │ ubfx r0, r0, #4, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - blt.n 3226e4 │ │ │ │ + blt.n 322714 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #928 @ 0x3a0 │ │ │ │ + add r4, sp, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, sp, #8 │ │ │ │ + add r4, sp, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 322820 │ │ │ │ sub sp, #12 │ │ │ │ @@ -304808,33 +304804,33 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #60] @ (322828 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #580] @ 0x244 │ │ │ │ cbnz r3, 322816 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72b608 │ │ │ │ - blt.n 322880 │ │ │ │ + b.w 72b618 │ │ │ │ + blt.n 3228b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #544 @ 0x220 │ │ │ │ + add r3, sp, #640 @ 0x280 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #648 @ 0x288 │ │ │ │ + add r3, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #72] @ 322884 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304845,34 +304841,34 @@ │ │ │ │ ldr r2, [pc, #64] @ (32288c ) │ │ │ │ mov r4, r3 │ │ │ │ add r1, pc │ │ │ │ add.w r3, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ and.w r3, r6, #3 │ │ │ │ add.w r1, r0, #124 @ 0x7c │ │ │ │ movs r2, #28 │ │ │ │ mla r1, r2, r3, r1 │ │ │ │ strd r5, r4, [r1, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bge.n 32282c │ │ │ │ + bge.n 32285c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #288 @ 0x120 │ │ │ │ + add r3, sp, #384 @ 0x180 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #152 @ 0x98 │ │ │ │ + add r3, sp, #248 @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 3228dc │ │ │ │ sub sp, #8 │ │ │ │ @@ -304881,30 +304877,30 @@ │ │ │ │ ldr r1, [pc, #56] @ (3228e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ and.w r2, r4, #3 │ │ │ │ adds r2, #4 │ │ │ │ movs r3, #1 │ │ │ │ ldrb.w r1, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2 │ │ │ │ orrs r3, r1 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3220a4 │ │ │ │ - bge.n 3229bc │ │ │ │ + bge.n 3227ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #800 @ 0x320 │ │ │ │ + add r2, sp, #896 @ 0x380 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #904 @ 0x388 │ │ │ │ + add r2, sp, #1000 @ 0x3e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 322938 │ │ │ │ sub sp, #8 │ │ │ │ @@ -304913,30 +304909,30 @@ │ │ │ │ ldr r1, [pc, #60] @ (322940 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ and.w r3, r4, #3 │ │ │ │ movs r1, #1 │ │ │ │ adds r3, #4 │ │ │ │ ldrb.w r2, [r0, #120] @ 0x78 │ │ │ │ lsl.w r3, r1, r3 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r0, #120] @ 0x78 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3220a4 │ │ │ │ - bge.n 322968 │ │ │ │ + bge.n 322998 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #552 @ 0x228 │ │ │ │ + add r2, sp, #648 @ 0x288 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 3229a8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -304944,15 +304940,15 @@ │ │ │ │ movs r3, #9 │ │ │ │ ldr r1, [pc, #80] @ (3229b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ movs r2, #5 │ │ │ │ vldr d7, [pc, #40] @ 3229a0 │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r3 │ │ │ │ vstr d7, [sp] │ │ │ │ @@ -304964,19 +304960,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - bls.n 322920 │ │ │ │ + bls.n 322950 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r2, sp, #80 @ 0x50 │ │ │ │ + add r2, sp, #176 @ 0xb0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, sp, #168 @ 0xa8 │ │ │ │ + add r2, sp, #264 @ 0x108 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -304988,15 +304984,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 322a4c │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -305046,19 +305042,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bls.n 322b1c │ │ │ │ + bls.n 322b4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r1, sp, #768 @ 0x300 │ │ │ │ + add r1, sp, #864 @ 0x360 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r1, sp, #648 @ 0x288 │ │ │ │ + add r1, sp, #744 @ 0x2e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r3 │ │ │ │ @@ -305070,15 +305066,15 @@ │ │ │ │ add r3, pc │ │ │ │ adds r3, #32 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #9 │ │ │ │ ldr r5, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #28 │ │ │ │ and.w r3, r7, #3 │ │ │ │ mla r0, r2, r3, r0 │ │ │ │ ldrb.w r2, [r0, #136] @ 0x88 │ │ │ │ tst.w r2, #12 │ │ │ │ beq.n 322b30 │ │ │ │ ldrb.w r3, [r0, #138] @ 0x8a │ │ │ │ @@ -305130,19 +305126,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - bhi.n 322c40 │ │ │ │ + bhi.n 322a70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r0, sp, #896 @ 0x380 │ │ │ │ + add r0, sp, #992 @ 0x3e0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #776 @ 0x308 │ │ │ │ + add r0, sp, #872 @ 0x368 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00322b78 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -305163,201 +305159,201 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr.w r9, [pc, #384] @ 322d30 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w fp, [pc, #380] @ 322d34 │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ ldr r3, [pc, #376] @ (322d38 ) │ │ │ │ add r9, pc │ │ │ │ ldr.w r8, [pc, #376] @ 322d3c │ │ │ │ add fp, pc │ │ │ │ add r3, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w r7, r3, #104 @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r8, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ ldr r3, [pc, #340] @ (322d40 ) │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 322cc0 │ │ │ │ ldr r1, [pc, #324] @ (322d44 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #1152 @ 0x480 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ ldr r1, [pc, #312] @ (322d48 ) │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ ldr r3, [pc, #304] @ (322d4c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 33f018 │ │ │ │ mov r0, sl │ │ │ │ bl 33ef0c │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ mov.w r2, #1160 @ 0x488 │ │ │ │ ldr r1, [pc, #236] @ (322d50 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r7, [pc, #236] @ (322d54 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ ldr r1, [pc, #232] @ (322d58 ) │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ bl 33f018 │ │ │ │ ldr r6, [pc, #212] @ (322d5c ) │ │ │ │ ldr r1, [pc, #216] @ (322d60 ) │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ add r6, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ mov r4, r1 │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ movw r3, #657 @ 0x291 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33ec88 │ │ │ │ ldr r1, [pc, #160] @ (322d64 ) │ │ │ │ mov r0, r6 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ add r1, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ ldr r1, [pc, #152] @ (322d68 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ ldr r3, [pc, #112] @ (322d4c ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [r2, r3] │ │ │ │ mov r2, r6 │ │ │ │ bl 33f018 │ │ │ │ mov r0, sl │ │ │ │ bl 33ef0c │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ b.n 322c60 │ │ │ │ - add r0, sp, #8 │ │ │ │ + add r0, sp, #104 @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r2, [r6, #22] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r0, sp, #448 @ 0x1c0 │ │ │ │ + add r0, sp, #544 @ 0x220 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r6, r0] │ │ │ │ + strh r4, [r1, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #116] @ 0x74 │ │ │ │ + str r6, [r5, #116] @ 0x74 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - bvc.n 322ddc │ │ │ │ + bvc.n 322e0c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r6} │ │ │ │ + ldmia r2, {r1, r2, r5, r6} │ │ │ │ lsls r6, r0, #1 │ │ │ │ - add r0, sp, #216 @ 0xd8 │ │ │ │ + add r0, sp, #312 @ 0x138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #808 @ (adr r7, 32307c ) │ │ │ │ + add r7, pc, #904 @ (adr r7, 3230dc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bvs.n 322ca0 │ │ │ │ + bvs.n 322cd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #808 @ (adr r7, 323084 ) │ │ │ │ + add r7, pc, #904 @ (adr r7, 3230e4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #744 @ (adr r7, 323048 ) │ │ │ │ + add r7, pc, #840 @ (adr r7, 3230a8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr??.w r0, [lr, #66] @ 0x42 │ │ │ │ - add r7, pc, #416 @ (adr r7, 322f08 ) │ │ │ │ + @ instruction: 0xfa160042 │ │ │ │ + add r7, pc, #512 @ (adr r7, 322f68 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, pc, #416 @ (adr r7, 322f0c ) │ │ │ │ + add r7, pc, #512 @ (adr r7, 322f6c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (322d7c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -305366,30 +305362,30 @@ │ │ │ │ ldr r2, [pc, #44] @ (322dc4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (322dc8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #32] @ (322dcc ) │ │ │ │ ldr r1, [pc, #36] @ (322dd0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cebc4 │ │ │ │ + b.w 5cebd4 │ │ │ │ nop │ │ │ │ - bpl.n 322dc0 │ │ │ │ + bvs.n 322df0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r3, r1] │ │ │ │ + str r0, [r6, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r7, #84] @ 0x54 │ │ │ │ + str r2, [r2, #88] @ 0x58 │ │ │ │ lsls r2, r1, #1 │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -305403,35 +305399,35 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #152] @ (322e94 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #148] @ (322e98 ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #29 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #128] @ (322e9c ) │ │ │ │ ldr r1, [pc, #128] @ (322ea0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #76] @ 322e80 │ │ │ │ ldr r2, [pc, #108] @ (322ea4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -305456,27 +305452,27 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2ea49c │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 322de0 │ │ │ │ + bpl.n 322e10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, r0] │ │ │ │ + str r0, [r3, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r4, #80] @ 0x50 │ │ │ │ + str r4, [r7, #80] @ 0x50 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r6, pc, #544 @ (adr r6, 3230b8 ) │ │ │ │ + add r6, pc, #640 @ (adr r6, 323118 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #416 @ (adr r6, 32303c ) │ │ │ │ + add r6, pc, #512 @ (adr r6, 32309c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #106 @ 0x6a │ │ │ │ + cmp r2, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r2, #128 @ 0x80 │ │ │ │ + cmp r2, #152 @ 0x98 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r2, #92 @ 0x5c │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ @@ -305499,15 +305495,15 @@ │ │ │ │ ldr.w r3, [r0, #1068] @ 0x42c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ tst.w ip, r3 │ │ │ │ ldr.w r0, [r0, #920] @ 0x398 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r1, #0 │ │ │ │ @@ -305585,15 +305581,15 @@ │ │ │ │ movs r3, #29 │ │ │ │ ldr r1, [pc, #72] @ (323028 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1052] @ 0x41c │ │ │ │ str.w r3, [r0, #1056] @ 0x420 │ │ │ │ str.w r3, [r0, #1060] @ 0x424 │ │ │ │ str.w r3, [r0, #1064] @ 0x428 │ │ │ │ str.w r3, [r0, #1068] @ 0x42c │ │ │ │ str.w r3, [r0, #1072] @ 0x430 │ │ │ │ @@ -305602,19 +305598,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcc.n 322f98 │ │ │ │ + bcc.n 322fc8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r4, pc, #592 @ (adr r4, 323278 ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 3232d8 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #664 @ (adr r4, 3232c4 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 323324 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -305630,15 +305626,15 @@ │ │ │ │ tst r3, r2 │ │ │ │ ldr.w r0, [r4, #920] @ 0x398 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -305706,15 +305702,15 @@ │ │ │ │ tst r5, r2 │ │ │ │ add.w r2, r4, #924 @ 0x39c │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32311e │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ ldr.w r2, [r0, #1068] @ 0x42c │ │ │ │ str.w r5, [r0, #1056] @ 0x420 │ │ │ │ b.n 323058 │ │ │ │ ldr.w r3, [r0, #1064] @ 0x428 │ │ │ │ @@ -305736,28 +305732,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (3231b8 ) │ │ │ │ movs r2, #17 │ │ │ │ ldr r1, [pc, #40] @ (3231bc ) │ │ │ │ add ip, pc │ │ │ │ add r3, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r3, pc, #200 @ (adr r3, 323280 ) │ │ │ │ + add r3, pc, #296 @ (adr r3, 3232e0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bcs.n 323234 │ │ │ │ + bcs.n 323264 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, pc, #56 @ (adr r3, 3231f8 ) │ │ │ │ + add r3, pc, #152 @ (adr r3, 323258 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ strb.w r2, [r0, #80] @ 0x50 │ │ │ │ cbz r3, 3231da │ │ │ │ ldrb.w r2, [r0, #81] @ 0x51 │ │ │ │ cbnz r2, 3231e2 │ │ │ │ @@ -305784,24 +305780,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #108] @ (323274 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #8 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #88] @ (323278 ) │ │ │ │ ldr r1, [pc, #92] @ (32327c ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldrb.w r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ it ne │ │ │ │ cmpne r2, r3 │ │ │ │ bne.n 323256 │ │ │ │ mov r4, r0 │ │ │ │ @@ -305820,35 +305816,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - bne.n 323248 │ │ │ │ + bcs.n 323278 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #936] @ (32361c ) │ │ │ │ + ldr r4, [pc, #8] @ (32327c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r1, #16] │ │ │ │ + str r6, [r4, #16] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r6, #48] @ 0x30 │ │ │ │ + strh r6, [r1, #50] @ 0x32 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #808 @ (adr r2, 3235a8 ) │ │ │ │ + add r2, pc, #904 @ (adr r2, 323608 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (3232a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ subs r4, r5, #2 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (323320 ) │ │ │ │ @@ -305858,62 +305854,62 @@ │ │ │ │ ldr r1, [pc, #104] @ (323328 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #88] @ (32332c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (323330 ) │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #68] @ (323334 ) │ │ │ │ ldr r0, [pc, #72] @ (323338 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ movs r2, #1 │ │ │ │ str r0, [r5, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #52] @ (32333c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bne.n 32338c │ │ │ │ + bne.n 3233bc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r3, [pc, #184] @ (3233e0 ) │ │ │ │ + ldr r3, [pc, #280] @ (323440 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r6, [r7, #42] @ 0x2a │ │ │ │ + strh r6, [r2, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r2, #44] @ 0x2c │ │ │ │ + strh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #240 @ 0xf0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r1, pc, #992 @ (adr r1, 32371c ) │ │ │ │ + add r2, pc, #64 @ (adr r2, 32337c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r7, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb.w ip, [r0, #96] @ 0x60 │ │ │ │ cmp ip, r1 │ │ │ │ it eq │ │ │ │ orreq.w r2, r2, #1 │ │ │ │ @@ -305961,24 +305957,24 @@ │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (32341c ) │ │ │ │ sub sp, #24 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cbf7c │ │ │ │ + bl 5cbf8c │ │ │ │ ldr.w ip, [pc, #84] @ 323420 │ │ │ │ ldr r2, [pc, #84] @ (323424 ) │ │ │ │ mov r1, r4 │ │ │ │ add ip, pc │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #60] @ (323428 ) │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r0, [r3, #68] @ 0x44 │ │ │ │ add r2, pc │ │ │ │ @@ -305993,19 +305989,19 @@ │ │ │ │ add sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r1, pc, #184 @ (adr r1, 3234d8 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 323538 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ - beq.n 323468 │ │ │ │ + beq.n 323498 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, #34] @ 0x22 │ │ │ │ + strh r6, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, r1, #5 │ │ │ │ lsls r6, r3, #1 │ │ │ │ │ │ │ │ 0032342c : │ │ │ │ strb.w r1, [r0, #96] @ 0x60 │ │ │ │ movs r0, #0 │ │ │ │ @@ -306046,23 +306042,23 @@ │ │ │ │ ldr r1, [pc, #120] @ (3234f4 ) │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp] │ │ │ │ mov r8, r1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w ip, r7, #60 @ 0x3c │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov ip, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ ldr.w fp, [ip, #108] @ 0x6c │ │ │ │ blx fp │ │ │ │ @@ -306084,19 +306080,19 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldmia r7, {r2, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r4, #30] │ │ │ │ + strh r6, [r7, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003234f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -306153,15 +306149,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 323570 │ │ │ │ nop │ │ │ │ │ │ │ │ 00323594 : │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -306192,15 +306188,15 @@ │ │ │ │ str r1, [r2, #4] │ │ │ │ mov r0, r2 │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r0, [r3, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ add.w r3, r0, #72 @ 0x48 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ b.n 3235ca │ │ │ │ │ │ │ │ 003235ec : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -306219,20 +306215,20 @@ │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ mov r4, r5 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ ldr.w fp, [r4] │ │ │ │ mov r0, fp │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #132] @ (3236bc ) │ │ │ │ cbz r2, 323648 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 32367c │ │ │ │ movs r1, #3 │ │ │ │ @@ -306271,35 +306267,35 @@ │ │ │ │ bpl.n 323642 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r1, [pc, #48] @ (3236c8 ) │ │ │ │ ldr r0, [pc, #48] @ (3236cc ) │ │ │ │ ldrb.w r2, [fp, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 323642 │ │ │ │ strb r6, [r0, #13] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r5, {r1, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r0, #18] │ │ │ │ + strh r4, [r3, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #36] @ 0x24 │ │ │ │ + str r6, [r6, #36] @ 0x24 │ │ │ │ lsls r6, r1, #1 │ │ │ │ - ldr r6, [sp, #352] @ 0x160 │ │ │ │ + ldr r6, [sp, #448] @ 0x1c0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r9, [pc, #240] @ 3237d4 │ │ │ │ sub sp, #28 │ │ │ │ @@ -306338,20 +306334,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3237a6 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 32378e │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #23 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [r0, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #152] @ (3237ec ) │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 323734 │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -306367,15 +306363,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.n 323724 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [pc, #124] @ (3237f8 ) │ │ │ │ ldrb.w r2, [r5, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ b.n 323724 │ │ │ │ mov r5, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ @@ -306400,31 +306396,31 @@ │ │ │ │ cmp r4, #0 │ │ │ │ bne.n 3236fe │ │ │ │ movs r5, #1 │ │ │ │ b.n 323790 │ │ │ │ nop │ │ │ │ strb r2, [r4, #9] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - subs r0, #208 @ 0xd0 │ │ │ │ + subs r0, #232 @ 0xe8 │ │ │ │ lsls r0, r2, #1 │ │ │ │ - ldr r6, [sp, #40] @ 0x28 │ │ │ │ + ldr r6, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + strh r6, [r2, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r2, #10] │ │ │ │ + strh r4, [r5, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #472] @ 0x1d8 │ │ │ │ + ldr r5, [sp, #568] @ 0x238 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003237fc : │ │ │ │ eor.w r2, r2, #1 │ │ │ │ b.n 3236d0 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -306472,20 +306468,20 @@ │ │ │ │ subs r6, r0, r6 │ │ │ │ it ne │ │ │ │ movne r6, #1 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cbz r4, 32388a │ │ │ │ ldr r5, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [r0, #92] @ 0x5c │ │ │ │ ldr r1, [pc, #124] @ (3238f8 ) │ │ │ │ mov r3, r0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 323846 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ mov.w r6, #4294967295 @ 0xffffffff │ │ │ │ @@ -306514,64 +306510,64 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32384e │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [pc, #60] @ (323904 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 32384e │ │ │ │ mov r0, r4 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ strb r4, [r4, #4] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r3, #0] │ │ │ │ + strh r2, [r6, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r5, #0] │ │ │ │ + strh r6, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #336] @ 0x150 │ │ │ │ + ldr r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323908 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ sub sp, #12 │ │ │ │ mov r6, r1 │ │ │ │ ldr r4, [pc, #116] @ (323994 ) │ │ │ │ ldr r5, [r3, #0] │ │ │ │ add r4, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #108] @ (323998 ) │ │ │ │ ldr r2, [pc, #112] @ (32399c ) │ │ │ │ ldr r1, [pc, #112] @ (3239a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #23 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 32398c │ │ │ │ ldr r2, [pc, #96] @ (3239a4 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 323964 │ │ │ │ mov r0, r5 │ │ │ │ @@ -306596,35 +306592,35 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32394a │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #52] @ (3239b0 ) │ │ │ │ ldrb.w r1, [r5, #96] @ 0x60 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ b.n 32394a │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 323952 │ │ │ │ nop │ │ │ │ strb r4, [r5, #0] │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r2, {r1, r2, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #28] │ │ │ │ + ldrb r6, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #28] │ │ │ │ + ldrb r2, [r2, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #792] @ 0x318 │ │ │ │ + ldr r3, [sp, #888] @ 0x378 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003239b4 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -306642,25 +306638,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #92] @ (323a4c ) │ │ │ │ ldr r2, [pc, #92] @ (323a50 ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (323a54 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3239d4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ @@ -306681,33 +306677,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3239d6 │ │ │ │ ldr r0, [pc, #44] @ (323a64 ) │ │ │ │ ldrb.w r1, [r4, #96] @ 0x60 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 3239d6 │ │ │ │ nop │ │ │ │ ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r2!, {} │ │ │ │ + ldmia r2!, {r3, r4} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r3, #25] │ │ │ │ + ldrb r4, [r6, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r6, #25] │ │ │ │ + ldrb r2, [r1, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #264] @ 0x108 │ │ │ │ + ldr r3, [sp, #360] @ 0x168 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323a68 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -306720,20 +306716,20 @@ │ │ │ │ ldr.w r8, [pc, #132] @ 323b0c │ │ │ │ ldr r7, [pc, #132] @ (323b10 ) │ │ │ │ add r6, pc │ │ │ │ add r8, pc │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #104] @ (323b14 ) │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 323abc │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -306761,48 +306757,48 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 323ab8 │ │ │ │ ldrb.w r2, [r0, #96] @ 0x60 │ │ │ │ ldr r1, [pc, #44] @ (323b20 ) │ │ │ │ ldr r0, [pc, #48] @ (323b24 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ b.n 323ab8 │ │ │ │ nop │ │ │ │ ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r1!, {r3, r5, r6} │ │ │ │ + ldmia r1!, {r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, #23] │ │ │ │ + ldrb r2, [r4, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r5, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbe0004d │ │ │ │ - ldr r2, [sp, #8] │ │ │ │ + @ instruction: 0xfbf8004d │ │ │ │ + ldr r2, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323b28 : │ │ │ │ ldr r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [pc, #96] @ (323b8c ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 323b3e │ │ │ │ ldr r1, [pc, #92] @ (323b90 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 323b4c │ │ │ │ mov r0, r2 │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #68] @ (323b94 ) │ │ │ │ @@ -306819,136 +306815,136 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (323b9c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #84] @ 0x54 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ nop │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #192] @ 0xc0 │ │ │ │ + ldr r2, [sp, #288] @ 0x120 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323ba0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #60] @ (323bf4 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ ldr.w ip, [pc, #52] @ 323bf8 │ │ │ │ ldr r2, [pc, #52] @ (323bfc ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #52] @ (323c00 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r0!, {r3, r5} │ │ │ │ + ldmia r0!, {r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, #18] │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00323c04 : │ │ │ │ - b.w 5ce7ac │ │ │ │ + b.w 5ce7bc │ │ │ │ │ │ │ │ 00323c08 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #80] @ (323c70 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #76] @ (323c74 ) │ │ │ │ add r4, pc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ ldr r1, [pc, #68] @ (323c78 ) │ │ │ │ ldr r2, [pc, #68] @ (323c7c ) │ │ │ │ movs r3, #23 │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #60] @ (323c80 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #56] @ (323c84 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ ldr r6, [r4, #80] @ 0x50 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldmia r6, {r1, r3, r5, r6} │ │ │ │ + ldmia r6!, {r1, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r7} │ │ │ │ + stmia r7!, {r2, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #16] │ │ │ │ + ldrb r6, [r5, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r4, [r5, #16] │ │ │ │ + ldrb r4, [r0, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (323cd8 ) │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (323c90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ asrs r2, r3, #22 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -306956,15 +306952,15 @@ │ │ │ │ ldr r2, [pc, #60] @ (323ce8 ) │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #60] @ (323cec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #48] @ (323cf0 ) │ │ │ │ ldr r2, [pc, #52] @ (323cf4 ) │ │ │ │ ldr r3, [pc, #52] @ (323cf8 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [r0, #100] @ 0x64 │ │ │ │ add r3, pc │ │ │ │ @@ -306974,19 +306970,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r5, #14] │ │ │ │ + ldrb r0, [r0, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #14] │ │ │ │ + ldrb r2, [r2, #15] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r6, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -307006,32 +307002,32 @@ │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 323d56 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 323d80 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ ldr r2, [pc, #68] @ (323da4 ) │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (323da8 ) │ │ │ │ @@ -307047,25 +307043,25 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r7!, {r1, r4, r5} │ │ │ │ + stmia r7!, {r1, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r6, [r6, #64] @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r0, [sp, #848] @ 0x350 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #856] @ 0x358 │ │ │ │ + ldr r0, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (3240c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #600] @ 0x258 │ │ │ │ + ldr r0, [sp, #696] @ 0x2b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #184] @ 323e74 │ │ │ │ sub sp, #20 │ │ │ │ @@ -307075,15 +307071,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #32 │ │ │ │ ldr r4, [pc, #168] @ (323e80 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r0, #104] @ 0x68 │ │ │ │ add r4, pc │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 323e06 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #33 @ 0x21 │ │ │ │ bhi.n 323e40 │ │ │ │ @@ -307096,15 +307092,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ ldr r1, [pc, #116] @ (323e84 ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ ldr r4, [r4, r1] │ │ │ │ movs r1, #1 │ │ │ │ @@ -307120,15 +307116,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #56] @ (323e84 ) │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [pc, #60] @ (323e8c ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [r4, r0] │ │ │ │ add r2, pc │ │ │ │ @@ -307140,45 +307136,45 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [sp, #32] │ │ │ │ + ldr r0, [sp, #128] @ 0x80 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [sp, #152] @ 0x98 │ │ │ │ + ldr r0, [sp, #248] @ 0xf8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [r6, #52] @ 0x34 │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (3241a8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #240] @ 0xf0 │ │ │ │ + ldr r0, [sp, #336] @ 0x150 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #68] @ 323eec │ │ │ │ ldr r2, [pc, #68] @ (323ef0 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #68] @ (323ef4 ) │ │ │ │ add ip, pc │ │ │ │ add ip, r3 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cbz r3, 323ed6 │ │ │ │ ldrb.w r2, [r4, #108] @ 0x6c │ │ │ │ add.w r1, r4, #112 @ 0x70 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -307188,19 +307184,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r7} │ │ │ │ + stmia r5!, {r2, r3, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r7, [sp, #128] @ 0x80 │ │ │ │ + str r7, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #248] @ 0xf8 │ │ │ │ + str r7, [sp, #344] @ 0x158 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #388] @ 32408c │ │ │ │ sub sp, #16 │ │ │ │ @@ -307211,29 +307207,29 @@ │ │ │ │ add.w r4, ip, #16 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #380] @ (324098 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.n 323fde │ │ │ │ tbb [pc, r5] │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ adds r5, r2, #5 │ │ │ │ movs r3, r0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 324026 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 323f92 │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ ldr r2, [pc, #336] @ (32409c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #332] @ (3240a0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ @@ -307275,15 +307271,15 @@ │ │ │ │ beq.n 324020 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 324040 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32401c │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ ldr r2, [pc, #220] @ (32409c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r2, [pc, #216] @ (3240a4 ) │ │ │ │ @@ -307302,15 +307298,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 324054 │ │ │ │ cmp r2, #2 │ │ │ │ bne.n 323f7e │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ ldr r1, [pc, #152] @ (32409c ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #160] @ (3240a8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ add r2, pc │ │ │ │ ldr r0, [r1, #0] │ │ │ │ @@ -307322,80 +307318,80 @@ │ │ │ │ bl 323e90 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ b.n 323f92 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ b.n 323f92 │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ ldr r2, [pc, #104] @ (32409c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #112] @ (3240ac ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 323f56 │ │ │ │ - bl 5d5120 │ │ │ │ + bl 5d5130 │ │ │ │ ldr r2, [pc, #84] @ (32409c ) │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #96] @ (3240b0 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ b.n 323f56 │ │ │ │ bl 323e90 │ │ │ │ b.n 323f7e │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #84] @ (3240b4 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #84] @ (3240b8 ) │ │ │ │ add r1, pc │ │ │ │ add r1, r3 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (3240bc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 323f7e │ │ │ │ sub.w r1, r5, #2 │ │ │ │ mov r0, r4 │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ blx r3 │ │ │ │ b.n 323f7e │ │ │ │ nop │ │ │ │ - stmia r5!, {r2, r4, r5} │ │ │ │ + stmia r5!, {r2, r3, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r6, [sp, #736] @ 0x2e0 │ │ │ │ + str r6, [sp, #832] @ 0x340 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #856] @ 0x358 │ │ │ │ + str r6, [sp, #952] @ 0x3b8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ lsls r4, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (3243c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #128] @ 0x80 │ │ │ │ + ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #8] │ │ │ │ + str r7, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #216] @ 0xd8 │ │ │ │ + str r7, [sp, #312] @ 0x138 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #320] @ 0x140 │ │ │ │ + str r6, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [sp, #704] @ 0x2c0 │ │ │ │ + str r6, [sp, #800] @ 0x320 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003240c0 : │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ @@ -307875,15 +307871,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 324484 │ │ │ │ ldr r0, [pc, #252] @ (3246a4 ) │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 324484 │ │ │ │ ldrh.w r3, [r4, #180] @ 0xb4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 3242c0 │ │ │ │ @@ -307957,15 +307953,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #8] │ │ │ │ + str r2, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #676] @ (32495c ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -308110,15 +308106,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3246d0 │ │ │ │ ldr r0, [pc, #300] @ (32496c ) │ │ │ │ uxth r1, r5 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ b.n 3246d0 │ │ │ │ ldrb.w r1, [r4, #237] @ 0xed │ │ │ │ movs r0, #1 │ │ │ │ str.w r2, [r4, #216] @ 0xd8 │ │ │ │ strb.w r0, [r4, #236] @ 0xec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -308207,15 +308203,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #60] @ 0x3c │ │ │ │ + ldrh r0, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [pc, #336] @ (324ad4 ) │ │ │ │ @@ -308277,15 +308273,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3249b4 │ │ │ │ ldr r0, [pc, #220] @ (324ae4 ) │ │ │ │ mov r2, r5 │ │ │ │ uxth r1, r1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3249b4 │ │ │ │ ldrb.w r0, [r3, #238] @ 0xee │ │ │ │ ldrb.w r5, [r3, #176] @ 0xb0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 324ab0 │ │ │ │ mov r4, r5 │ │ │ │ @@ -308354,49 +308350,49 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00324ae8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5cec48 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5cec58 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #48] @ 324b34 │ │ │ │ ldr r2, [pc, #48] @ (324b38 ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #48] @ (324b3c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r0, [r0, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cbnz r2, 324b54 │ │ │ │ + cbnz r2, 324b5a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r2, #184 @ 0xb8 │ │ │ │ + adds r2, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r4, #118 @ 0x76 │ │ │ │ + subs r4, #142 @ 0x8e │ │ │ │ lsls r1, r1, #1 │ │ │ │ │ │ │ │ 00324b40 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -308439,17 +308435,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w pc, [r5, #4095] @ 0xfff │ │ │ │ - str r0, [sp, #8] │ │ │ │ + str r0, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r4, #36] @ 0x24 │ │ │ │ + ldrh r0, [r7, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r7, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -308481,28 +308477,28 @@ │ │ │ │ ldr r3, [pc, #40] @ (324c3c ) │ │ │ │ ldr r1, [r0, #4] │ │ │ │ add r3, pc │ │ │ │ ldr r0, [pc, #36] @ (324c40 ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ ldr.w r1, [r3, r1, lsl #2] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 324bee │ │ │ │ nop │ │ │ │ ldrb r6, [r4, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #27 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r5, #38] @ 0x26 │ │ │ │ + ldrh r2, [r0, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #84] @ 324ca8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -308533,31 +308529,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 324c6a │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (324cb8 ) │ │ │ │ ldrd r1, r3, [r4, #12] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b.n 324c6a │ │ │ │ ldrb r0, [r6, r3] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #21 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, #36] @ 0x24 │ │ │ │ + ldrh r4, [r4, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (324cc8 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ nop │ │ │ │ lsls r2, r1, #25 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -308566,15 +308562,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (324d1c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (324d20 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #44] @ (324d24 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -308582,21 +308578,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7aa │ │ │ │ + @ instruction: 0xb7c2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - mov r6, r5 │ │ │ │ + mov r6, r8 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r0, [r4, #34] @ 0x22 │ │ │ │ + ldrh r0, [r7, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (324da0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -308605,26 +308601,26 @@ │ │ │ │ ldr r1, [pc, #104] @ (324da8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #88] @ (324dac ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #88] @ (324db0 ) │ │ │ │ movs r3, #189 @ 0xbd │ │ │ │ add r2, pc │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #72] @ (324db4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ bl 3233ac │ │ │ │ ldr r1, [pc, #64] @ (324db8 ) │ │ │ │ str.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -308636,25 +308632,25 @@ │ │ │ │ bl 2ea378 │ │ │ │ mov r2, r5 │ │ │ │ add.w r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea49c │ │ │ │ - @ instruction: 0xb750 │ │ │ │ + @ instruction: 0xb768 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, #174 @ 0xae │ │ │ │ + adds r0, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp sl, sl │ │ │ │ + cmp sl, sp │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrh r2, [r3, #32] │ │ │ │ + ldrh r2, [r6, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r6, [r5, #32] │ │ │ │ + ldrh r6, [r0, #34] @ 0x22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r0, [r7, #46] @ 0x2e │ │ │ │ + ldrh r0, [r2, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r1, r5, #11 │ │ │ │ ... │ │ │ │ │ │ │ │ 00324dbc : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -308888,15 +308884,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 324f08 │ │ │ │ ldr r0, [pc, #116] @ (325058 ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ mov r4, r2 │ │ │ │ b.n 324f08 │ │ │ │ ldr r2, [pc, #100] @ (32505c ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -308907,15 +308903,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 324f20 │ │ │ │ ldr r0, [pc, #84] @ (325060 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldrb.w ip, [r3, #20] │ │ │ │ b.n 324f20 │ │ │ │ ldr r2, [pc, #68] @ (325064 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -308925,36 +308921,36 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 324f88 │ │ │ │ ldr r0, [pc, #52] @ (325068 ) │ │ │ │ mov r1, ip │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w ip, [r3, #24] │ │ │ │ b.n 324f88 │ │ │ │ blx 25b530 │ │ │ │ ldrh r2, [r7, r5] │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #14] │ │ │ │ + ldrh r2, [r2, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r5, #12] │ │ │ │ + ldrh r6, [r0, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r5, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #10] │ │ │ │ + ldrh r2, [r7, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -308969,15 +308965,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str.w r1, [r4, #780] @ 0x30c │ │ │ │ ldr.w r0, [r4, #784] @ 0x310 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ │ │ │ │ 003250b0 : │ │ │ │ movs r3, #1 │ │ │ │ str r1, [r0, #0] │ │ │ │ str r3, [r0, #8] │ │ │ │ strd r3, r3, [r0, #12] │ │ │ │ movs r0, #0 │ │ │ │ @@ -308986,15 +308982,15 @@ │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (3250d4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ lsls r0, r0, #11 │ │ │ │ lsls r6, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -309003,23 +308999,23 @@ │ │ │ │ ldr r2, [pc, #72] @ (325138 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #72] @ (32513c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #60] @ (325140 ) │ │ │ │ ldr r1, [pc, #64] @ (325144 ) │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r2, [pc, #48] @ (325148 ) │ │ │ │ ldr r3, [pc, #52] @ (32514c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ @@ -309027,27 +309023,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbz r2, 3251a8 │ │ │ │ + cbz r2, 3251ae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r5, #0 │ │ │ │ + cmp r5, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - tst r2, r4 │ │ │ │ + tst r2, r7 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r0, r1, #10 │ │ │ │ lsls r6, r3, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, #16] │ │ │ │ + ldrh r0, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 32519c │ │ │ │ sub sp, #12 │ │ │ │ @@ -309055,32 +309051,32 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #56] @ (3251a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ str.w r2, [r0, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r0, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbz r2, 3251f2 │ │ │ │ + cbz r2, 3251f8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r7, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrh r2, [r6, #14] │ │ │ │ + ldrh r2, [r1, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #156] @ (325258 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -309094,23 +309090,23 @@ │ │ │ │ add.w r1, r4, #16 │ │ │ │ add r6, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r5, pc │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #24 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r8, #756 @ 0x2f4 │ │ │ │ bl 2f8254 │ │ │ │ vldr d7, [pc, #84] @ 325250 │ │ │ │ ldr r2, [pc, #108] @ (32526c ) │ │ │ │ mov r3, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r8, #760 @ 0x2f8 │ │ │ │ @@ -309121,15 +309117,15 @@ │ │ │ │ adds r2, #116 @ 0x74 │ │ │ │ bl 449210 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r7 │ │ │ │ bl 2f8304 │ │ │ │ ldr r1, [pc, #68] @ (325270 ) │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ bl 3233ac │ │ │ │ str.w r0, [r8, #752] @ 0x2f0 │ │ │ │ @@ -309142,27 +309138,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r5, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #12] │ │ │ │ + ldrh r2, [r7, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - uxtb r6, r5 │ │ │ │ + cbz r6, 3252a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, #10] │ │ │ │ + ldrh r2, [r2, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r0, #27 │ │ │ │ + lsls r2, r3, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r6, r2, #27 │ │ │ │ + lsls r6, r5, #27 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r6, r0, #6 │ │ │ │ lsls r6, r3, #1 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r1, r3 │ │ │ │ mov r7, r3 │ │ │ │ @@ -309236,15 +309232,15 @@ │ │ │ │ moveq r1, #1 │ │ │ │ strb.w r0, [r6, #932] @ 0x3a4 │ │ │ │ ittet ne │ │ │ │ movne r1, #0 │ │ │ │ strne r3, [sp, #8] │ │ │ │ ldreq.w r0, [r6, #756] @ 0x2f4 │ │ │ │ ldrne.w r0, [r6, #756] @ 0x2f4 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ strb.w r8, [r6, #933] @ 0x3a5 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32529a │ │ │ │ ldr r1, [pc, #76] @ (3253b4 ) │ │ │ │ ldrb.w r5, [r6, #932] @ 0x3a4 │ │ │ │ mov r4, r5 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ @@ -309261,15 +309257,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3252a4 │ │ │ │ ldr r0, [pc, #52] @ (3253c0 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3252a4 │ │ │ │ ldrb.w r5, [r6, #931] @ 0x3a3 │ │ │ │ mov r4, r5 │ │ │ │ b.n 32529a │ │ │ │ ldrb.w r5, [r6, #930] @ 0x3a2 │ │ │ │ mov r4, r5 │ │ │ │ b.n 32529a │ │ │ │ @@ -309281,15 +309277,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r3, #62] @ 0x3e │ │ │ │ + strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #632] @ (32564c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -309380,15 +309376,15 @@ │ │ │ │ b.w 3235ec │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r5, r5, #18 │ │ │ │ strb.w r5, [r4, #932] @ 0x3a4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldrsb.w r3, [r4, #931] @ 0x3a3 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 3255a0 │ │ │ │ bic.w r3, r5, #3 │ │ │ │ ldrb.w r2, [r4, #932] @ 0x3a4 │ │ │ │ strb.w r3, [r4, #931] @ 0x3a3 │ │ │ │ lsls r1, r5, #26 │ │ │ │ @@ -309435,15 +309431,15 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3253ec │ │ │ │ ldr r0, [pc, #232] @ (32565c ) │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3253ec │ │ │ │ ldrb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ bic.w r2, r2, #32 │ │ │ │ strb.w r2, [r4, #932] @ 0x3a4 │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ beq.w 3253f4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ @@ -309460,23 +309456,23 @@ │ │ │ │ ldr r1, [pc, #184] @ (325668 ) │ │ │ │ add.w r0, r5, #40 @ 0x28 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ ldrb.w r6, [r4, #929] @ 0x3a1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #168] @ (32566c ) │ │ │ │ ldr r1, [pc, #168] @ (325670 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ add r2, pc │ │ │ │ adds r5, #16 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ movs r3, #129 @ 0x81 │ │ │ │ str.w r2, [r0, #928] @ 0x3a0 │ │ │ │ strh.w r3, [r0, #932] @ 0x3a4 │ │ │ │ strb.w r6, [r4, #929] @ 0x3a1 │ │ │ │ b.n 3253f4 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ @@ -309513,49 +309509,49 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r7, sp, #40 @ 0x28 │ │ │ │ + add r7, sp, #136 @ 0x88 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #64 @ 0x40 │ │ │ │ + cmp r0, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #102 @ 0x66 │ │ │ │ + subs r5, #126 @ 0x7e │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strh r0, [r1, #44] @ 0x2c │ │ │ │ + strh r0, [r4, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r3, #44] @ 0x2c │ │ │ │ + strh r0, [r6, #44] @ 0x2c │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #8] @ (325680 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [r8, #372]! @ 0x174 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5cec48 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5cec58 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #88] @ 3256f8 │ │ │ │ ldr r2, [pc, #88] @ (3256fc ) │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #88] @ (325700 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrb.w r3, [r4, #413] @ 0x19d │ │ │ │ mov r2, r0 │ │ │ │ cbz r3, 3256d8 │ │ │ │ ldrb.w r0, [r2, #179] @ 0xb3 │ │ │ │ eor.w r0, r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -309573,19 +309569,19 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r6, sp, #240 @ 0xf0 │ │ │ │ + add r6, sp, #336 @ 0x150 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r7, #26 │ │ │ │ + movs r7, #50 @ 0x32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #216 @ 0xd8 │ │ │ │ + adds r0, #240 @ 0xf0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ (325784 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -309594,33 +309590,33 @@ │ │ │ │ ldr r1, [pc, #112] @ (32578c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #96] @ (325790 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #96] @ (325794 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #80] @ (325798 ) │ │ │ │ ldr r1, [pc, #84] @ (32579c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #72] @ (3257a0 ) │ │ │ │ ldr r1, [pc, #72] @ (3257a4 ) │ │ │ │ ldr r2, [pc, #76] @ (3257a8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ @@ -309632,23 +309628,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r5, sp, #800 @ 0x320 │ │ │ │ + add r5, sp, #896 @ 0x380 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r6, #210 @ 0xd2 │ │ │ │ + movs r6, #234 @ 0xea │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #246 @ 0xf6 │ │ │ │ + subs r4, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - ldrb r6, [r3, #26] │ │ │ │ + ldrb r6, [r6, #26] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r7, #26] │ │ │ │ + ldrb r2, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r7, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 0, cr0, [r4], {93} @ 0x5d │ │ │ │ lsls r7, r1, #3 │ │ │ │ @@ -309667,15 +309663,15 @@ │ │ │ │ ldr r1, [pc, #96] @ (325828 ) │ │ │ │ add.w r2, ip, #56 @ 0x38 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #92] @ (32582c ) │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r0, #413] @ 0x19d │ │ │ │ cmp r5, #1 │ │ │ │ ldrb r3, [r4, #0] │ │ │ │ strb.w r3, [r0, #412] @ 0x19c │ │ │ │ beq.n 325810 │ │ │ │ subs r2, r5, #2 │ │ │ │ @@ -309696,19 +309692,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r5, sp, #128 @ 0x80 │ │ │ │ + add r5, sp, #224 @ 0xe0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r1, #32] │ │ │ │ + strh r2, [r4, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r6, #30] │ │ │ │ + strh r0, [r1, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 325888 │ │ │ │ sub sp, #12 │ │ │ │ @@ -309716,15 +309712,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #68] @ (325890 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r0, #412] @ 0x19c │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #1 │ │ │ │ add r0, r2 │ │ │ │ add r2, r1 │ │ │ │ strb.w r2, [r3, #412] @ 0x19c │ │ │ │ ldrb.w r0, [r0, #152] @ 0x98 │ │ │ │ @@ -309733,19 +309729,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #616 @ 0x268 │ │ │ │ + add r4, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r6, #26] │ │ │ │ + strh r4, [r1, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r1, #28] │ │ │ │ + strh r2, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 3258e8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -309753,15 +309749,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #64] @ (3258f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 25a0c0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -309769,19 +309765,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, sp, #216 @ 0xd8 │ │ │ │ + add r4, sp, #312 @ 0x138 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #24] │ │ │ │ + strh r0, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r4, [r4, #24] │ │ │ │ + strh r4, [r7, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #140] @ (325994 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -309793,22 +309789,22 @@ │ │ │ │ mov r8, r0 │ │ │ │ add.w r4, r6, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr.w r1, [r4, #408] @ 0x198 │ │ │ │ blx 25a0c0 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #412] @ 0x19c │ │ │ │ @@ -309825,31 +309821,31 @@ │ │ │ │ ldr r4, [pc, #52] @ (3259a0 ) │ │ │ │ add.w r3, r6, #72 @ 0x48 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - strh r6, [r6, #20] │ │ │ │ + strh r6, [r1, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r3, sp, #848 @ 0x350 │ │ │ │ + add r3, sp, #944 @ 0x3b0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r0, #22] │ │ │ │ + strh r4, [r3, #22] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r2, [r7, #18] │ │ │ │ + strh r2, [r2, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003259a4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -309857,51 +309853,51 @@ │ │ │ │ sub sp, #16 │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r2 │ │ │ │ add r5, pc │ │ │ │ ldr r4, [pc, #76] @ (325a0c ) │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #68] @ (325a10 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ ldr r3, [pc, #60] @ (325a14 ) │ │ │ │ ldr r2, [pc, #60] @ (325a18 ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str.w r7, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [pc, #36] @ (325a1c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5ce7ac │ │ │ │ - strh r0, [r4, #16] │ │ │ │ + b.w 5ce7bc │ │ │ │ + strh r0, [r7, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r7, [pc, #496] @ (325c00 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - sub sp, #280 @ 0x118 │ │ │ │ + sub sp, #376 @ 0x178 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - add r3, sp, #32 │ │ │ │ + add r3, sp, #128 @ 0x80 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #14] │ │ │ │ + strh r2, [r7, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ ... │ │ │ │ │ │ │ │ 00325a20 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -309949,19 +309945,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (325aa8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r2, sp, #328 @ 0x148 │ │ │ │ + add r2, sp, #424 @ 0x1a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r6, #8] │ │ │ │ + strh r0, [r1, #10] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r0, [r6, #10] │ │ │ │ + strh r0, [r1, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00325aac : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310155,65 +310151,65 @@ │ │ │ │ ldr r1, [pc, #48] @ (325ce4 ) │ │ │ │ ldr r0, [pc, #52] @ (325ce8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #136 @ 0x88 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r2, sp, #24 │ │ │ │ + add r2, sp, #120 @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #352 @ 0x160 │ │ │ │ + add r0, sp, #448 @ 0x1c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r1, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #30] │ │ │ │ + ldrb r6, [r3, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #272 @ 0x110 │ │ │ │ + add r0, sp, #368 @ 0x170 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r4, #28] │ │ │ │ + ldrb r2, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #192 @ 0xc0 │ │ │ │ + add r0, sp, #288 @ 0x120 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #28] │ │ │ │ + ldrb r6, [r4, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r1, #30] │ │ │ │ + ldrb r2, [r4, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (325cf4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ @ instruction: 0xf7b6005d │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #36] @ 325d30 │ │ │ │ ldr r2, [pc, #36] @ (325d34 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #36] @ (325d38 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #24] @ (325d3c ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cebc4 │ │ │ │ + b.w 5cebd4 │ │ │ │ nop │ │ │ │ - add r0, sp, #440 @ 0x1b8 │ │ │ │ + add r0, sp, #536 @ 0x218 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r0, #224 @ 0xe0 │ │ │ │ + movs r0, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, #2 │ │ │ │ + adds r6, #26 │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -310228,15 +310224,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (325e98 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #304] @ (325e9c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r4, #17 │ │ │ │ sbcs.w r2, r5, #0 │ │ │ │ bcs.n 325d94 │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, #16 │ │ │ │ bhi.n 325d94 │ │ │ │ tbb [pc, r4] │ │ │ │ @@ -310260,15 +310256,15 @@ │ │ │ │ ldr r1, [pc, #252] @ (325ea4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #252] @ (325ea8 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 325e56 │ │ │ │ ldr.w r2, [r0, #956] @ 0x3bc │ │ │ │ cmp r2, #0 │ │ │ │ it lt │ │ │ │ movlt r4, #255 @ 0xff │ │ │ │ blt.n 325dea │ │ │ │ ldrb.w r4, [r0, #960] @ 0x3c0 │ │ │ │ @@ -310337,33 +310333,33 @@ │ │ │ │ ldr r1, [pc, #44] @ (325eac ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (325eb0 ) │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #28 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 325e56 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r4, #28] │ │ │ │ + ldrb r0, [r7, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r3, [pc, #928] @ (32623c ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrb r6, [r6, #28] │ │ │ │ + ldrb r6, [r1, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #840 @ (adr r7, 3261f0 ) │ │ │ │ + add r7, pc, #936 @ (adr r7, 326250 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r7, #27] │ │ │ │ + ldrb r4, [r2, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r6, pc, #1008 @ (adr r6, 3262a0 ) │ │ │ │ + add r7, pc, #80 @ (adr r7, 325f00 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, #25] │ │ │ │ + ldrb r2, [r4, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 325f14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -310371,15 +310367,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #76] @ (325f1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #4294967295 @ 0xffffffff │ │ │ │ mov.w r1, #1073741824 @ 0x40000000 │ │ │ │ movs r2, #15 │ │ │ │ str.w ip, [r0, #956] @ 0x3bc │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ str.w r1, [r0, #966] @ 0x3c6 │ │ │ │ @@ -310389,19 +310385,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r6, pc, #712 @ (adr r6, 3261e0 ) │ │ │ │ + add r6, pc, #808 @ (adr r6, 326240 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #22] │ │ │ │ + ldrb r4, [r0, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #900] @ 3262b8 │ │ │ │ @@ -310444,15 +310440,15 @@ │ │ │ │ ldr r0, [pc, #824] @ (3262c4 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ mov r3, lr │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r2, [r4, #956] @ 0x3bc │ │ │ │ cmp r2, #2 │ │ │ │ bgt.n 325fca │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r4, #956] @ 0x3bc │ │ │ │ adds r1, r4, r2 │ │ │ │ cmp r2, #3 │ │ │ │ @@ -310484,15 +310480,15 @@ │ │ │ │ bpl.n 32600c │ │ │ │ ldr r1, [pc, #716] @ (3262c8 ) │ │ │ │ ldr r0, [pc, #716] @ (3262cc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ lsls r5, r3, #24 │ │ │ │ bmi.w 3261da │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 325fca │ │ │ │ ubfx r2, r3, #1, #1 │ │ │ │ ubfx r7, r3, #4, #2 │ │ │ │ @@ -310553,15 +310549,15 @@ │ │ │ │ bpl.n 3260d6 │ │ │ │ ldr r1, [pc, #520] @ (3262d0 ) │ │ │ │ ldr r0, [pc, #524] @ (3262d4 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #0 │ │ │ │ lsls r7, r3, #25 │ │ │ │ bpl.w 325fca │ │ │ │ ldrb.w r3, [r4, #968] @ 0x3c8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r4, #960] @ 0x3c0 │ │ │ │ @@ -310578,15 +310574,15 @@ │ │ │ │ ldrb.w r3, [r4, #967] @ 0x3c7 │ │ │ │ lsls r5, r3, #29 │ │ │ │ bpl.w 325fca │ │ │ │ ldr.w r0, [r4, #756] @ 0x2f4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldrb.w r2, [r4, #969] @ 0x3c9 │ │ │ │ bic.w r3, r3, #112 @ 0x70 │ │ │ │ bic.w r3, r2, r3 │ │ │ │ strb.w r3, [r4, #969] @ 0x3c9 │ │ │ │ b.n 325fca │ │ │ │ strb.w r3, [r4, #970] @ 0x3ca │ │ │ │ b.n 325fca │ │ │ │ @@ -310611,15 +310607,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [pc, #352] @ (3262e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 325eb4 │ │ │ │ ubfx r2, r3, #2, #1 │ │ │ │ movs r1, #1 │ │ │ │ strb.w r2, [r4, #976] @ 0x3d0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ @@ -310709,35 +310705,35 @@ │ │ │ │ adds r2, #1 │ │ │ │ bne.n 32627a │ │ │ │ b.n 325fca │ │ │ │ ldr r2, [pc, #72] @ (326304 ) │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #984 @ (adr r5, 32669c ) │ │ │ │ + add r6, pc, #56 @ (adr r6, 3262fc ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, #21] │ │ │ │ + ldrb r4, [r3, #21] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 3264d4 ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 326534 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #19] │ │ │ │ + ldrb r6, [r7, #19] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #736 @ (adr r4, 3265b4 ) │ │ │ │ + add r4, pc, #832 @ (adr r4, 326614 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r0, #17] │ │ │ │ + ldrb r0, [r3, #17] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r4, pc, #8 @ (adr r4, 3262e4 ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 326344 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r6, #1 │ │ │ │ + adds r0, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ lsls r2, r1, #1 │ │ │ │ - add r3, pc, #688 @ (adr r3, 326598 ) │ │ │ │ + add r3, pc, #784 @ (adr r3, 3265f8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #11] │ │ │ │ + ldrb r6, [r5, #11] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #164] @ (3263a4 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -310746,15 +310742,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (3263ac ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add.w r1, r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #148] @ (3263b0 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r0, #760 @ 0x2f8 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r0, #18 │ │ │ │ @@ -310771,57 +310767,57 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r7 │ │ │ │ bl 2f8304 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #756 @ 0x2f4 │ │ │ │ bl 2f8254 │ │ │ │ ldr r2, [pc, #68] @ (3263bc ) │ │ │ │ ldr r1, [pc, #72] @ (3263c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #60] @ (3263c4 ) │ │ │ │ add r1, pc │ │ │ │ bl 3233ac │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #928 @ 0x3a0 │ │ │ │ str.w r1, [r4, #752] @ 0x2f0 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 3250b0 │ │ │ │ nop │ │ │ │ - ldrb r2, [r3, #6] │ │ │ │ + ldrb r2, [r6, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r2, pc, #480 @ (adr r2, 32658c ) │ │ │ │ + add r2, pc, #576 @ (adr r2, 3265ec ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r6, #5] │ │ │ │ + ldrb r2, [r1, #6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xf184005d │ │ │ │ - sbc.w r0, ip, #12713984 @ 0xc20000 │ │ │ │ - adc.w r0, lr, #12713984 @ 0xc20000 │ │ │ │ - subs r2, r7, r1 │ │ │ │ + @ instruction: 0xf5840042 │ │ │ │ + sbc.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + subs r2, r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r7, #158 @ 0x9e │ │ │ │ + cmp r7, #182 @ 0xb6 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr.w r2, [r0, #2160] @ 0x870 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r1 │ │ │ │ str r3, [r2, #4] │ │ │ │ @@ -310869,26 +310865,26 @@ │ │ │ │ uxtb.w lr, lr │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #32] @ (326470 ) │ │ │ │ strd lr, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 326418 │ │ │ │ nop │ │ │ │ cmp r4, sl │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #3] │ │ │ │ + ldrb r0, [r6, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #80] @ 3264d4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -310916,25 +310912,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326496 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #24] @ (3264e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 326496 │ │ │ │ add r8, r8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #3] │ │ │ │ + ldrb r4, [r6, #3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #368] @ 0x170 │ │ │ │ movs r2, #0 │ │ │ │ @@ -310968,15 +310964,15 @@ │ │ │ │ cbz r2, 326548 │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 3265a4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r3, [pc, #188] @ (326614 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3265ee │ │ │ │ ldr r3, [pc, #180] @ (326618 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -310984,15 +310980,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3265ee │ │ │ │ ldr r0, [pc, #176] @ (32661c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3265fa │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r7, r3, #30 │ │ │ │ bpl.n 3265fa │ │ │ │ @@ -311005,19 +311001,19 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3265a4 │ │ │ │ ldr r0, [pc, #136] @ (326624 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #1 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r3, [pc, #92] @ (326610 ) │ │ │ │ ldr r7, [r5, r3] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326548 │ │ │ │ ldr r3, [pc, #84] @ (326614 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -311037,45 +311033,45 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 326548 │ │ │ │ ldr r0, [pc, #72] @ (32662c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 326548 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 3265ce │ │ │ │ ldr r3, [r6, #8] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.n 3265ce │ │ │ │ b.n 326588 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3265ce │ │ │ │ ldr.w r0, [r6, #372] @ 0x174 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ add r4, r8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #976] @ (3269e8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #1] │ │ │ │ + ldrb r6, [r6, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov r4, fp │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #1] │ │ │ │ + ldrb r2, [r0, #2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r5, [pc, #272] @ (32673c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r0, #1] │ │ │ │ + ldrb r6, [r3, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r0, #1 │ │ │ │ rsb r6, r0, #1 │ │ │ │ @@ -311128,19 +311124,19 @@ │ │ │ │ strb r2, [r0, r3] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r5] │ │ │ │ strb r1, [r2, r3] │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2590f8 │ │ │ │ - strb r4, [r7, #31] │ │ │ │ + ldrb r4, [r2, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r6, [r7, #31] │ │ │ │ + ldrb r6, [r2, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r0, #0] │ │ │ │ + ldrb r6, [r3, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #468] @ 3268c0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -311271,15 +311267,15 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #152] @ (3268e4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32678c │ │ │ │ ldr r3, [pc, #136] @ (3268e8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32673a │ │ │ │ ldr r3, [pc, #116] @ (3268e0 ) │ │ │ │ @@ -311288,15 +311284,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32673a │ │ │ │ ldr.w r1, [r1, #2132] @ 0x854 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #104] @ (3268ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 32673a │ │ │ │ ldr r3, [pc, #96] @ (3268f0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3267de │ │ │ │ @@ -311308,44 +311304,44 @@ │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ mov r3, lr │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #68] @ (3268f4 ) │ │ │ │ vldr d7, [r4, #80] @ 0x50 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3267de │ │ │ │ nop │ │ │ │ negs r6, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - strb r4, [r6, #29] │ │ │ │ + strb r4, [r1, #30] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [sp, #840] @ 0x348 │ │ │ │ + ldr r6, [sp, #936] @ 0x3a8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r3, #29] │ │ │ │ + strb r6, [r6, #29] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #18 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #592] @ (326b30 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r0, #25] │ │ │ │ + strb r4, [r3, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp ip, r7 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r7, #26] │ │ │ │ + strb r4, [r2, #27] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #24] │ │ │ │ + strb r2, [r2, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5216 @ 0x1460 │ │ │ │ addw r4, r0, #2168 @ 0x878 │ │ │ │ @@ -311378,20 +311374,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #12] @ (326964 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ands r0, r2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #25] │ │ │ │ + strb r6, [r4, #25] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r3, #1 │ │ │ │ ldr.w ip, [pc, #108] @ 3269e8 │ │ │ │ @@ -311430,27 +311426,27 @@ │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ands r0, r5 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #36] @ (3269fc ) │ │ │ │ ldr.w r3, [r3, lr, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32699a │ │ │ │ subs r7, #200 @ 0xc8 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xeb3c005d │ │ │ │ - strb r0, [r4, #23] │ │ │ │ + strb r0, [r7, #23] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -311597,15 +311593,15 @@ │ │ │ │ ldr.w r3, [r4, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 326c5e │ │ │ │ movs r6, #96 @ 0x60 │ │ │ │ mov r8, r5 │ │ │ │ movw r9, #2184 @ 0x888 │ │ │ │ b.n 326bf8 │ │ │ │ - bl 621ca8 │ │ │ │ + bl 621cb8 │ │ │ │ ldrb.w r1, [fp, #2259] @ 0x8d3 │ │ │ │ str.w r8, [fp, #2172] @ 0x87c │ │ │ │ cbnz r1, 326c10 │ │ │ │ ldr.w r4, [sl] │ │ │ │ adds r5, #1 │ │ │ │ add.w r9, r9, #96 @ 0x60 │ │ │ │ cmp r5, #32 │ │ │ │ @@ -311663,25 +311659,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326b88 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #24] @ (326ca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 326b88 │ │ │ │ subs r5, #212 @ 0xd4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #14] │ │ │ │ + strb r4, [r5, #14] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #452] @ (326e84 ) │ │ │ │ cmp r1, #0 │ │ │ │ @@ -311748,17 +311744,17 @@ │ │ │ │ ldr.w r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #268] @ (326e88 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 326e58 │ │ │ │ ldr.w r0, [r1, #784] @ 0x310 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ add.w r0, r4, #16 │ │ │ │ bl 443d9c │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #91] @ 0x5b │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -311772,24 +311768,24 @@ │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ sub.w r1, r1, #96 @ 0x60 │ │ │ │ str r3, [sp, #0] │ │ │ │ clz r1, r1 │ │ │ │ lsrs r1, r1, #5 │ │ │ │ mov r8, r1 │ │ │ │ - bl 6224f0 │ │ │ │ + bl 622500 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ mov r1, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 326e04 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 326e30 │ │ │ │ ldr.w r0, [r5, #784] @ 0x310 │ │ │ │ mov r2, r8 │ │ │ │ - bl 622558 │ │ │ │ + bl 622568 │ │ │ │ b.n 326cda │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ movs r2, #1 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r1, #2064] @ 0x810 │ │ │ │ orrs r3, r2 │ │ │ │ @@ -311833,27 +311829,27 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 326d84 │ │ │ │ ldr r0, [pc, #36] @ (326e94 ) │ │ │ │ ldr.w r2, [r1, #2056] @ 0x808 │ │ │ │ mov r1, r5 │ │ │ │ ldrb.w r3, [r4, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 326d84 │ │ │ │ nop │ │ │ │ subs r4, #136 @ 0x88 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #7] │ │ │ │ + strb r0, [r6, #7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #184] @ (326f64 ) │ │ │ │ @@ -312037,29 +312033,29 @@ │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ b.n 326fd2 │ │ │ │ ldr r0, [pc, #172] @ (327168 ) │ │ │ │ bic.w r3, r3, #32768 @ 0x8000 │ │ │ │ bic.w r3, r3, #1 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #132] @ (32716c ) │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str.w r3, [r4, #2092] @ 0x82c │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 3270ce │ │ │ │ ldr r2, [pc, #116] @ (327170 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 326fa8 │ │ │ │ ldr r2, [pc, #108] @ (327174 ) │ │ │ │ @@ -312072,15 +312068,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 326fa8 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #84] @ (32717c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 326fa8 │ │ │ │ ldr r3, [pc, #64] @ (327170 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 326fd2 │ │ │ │ ldr r3, [pc, #68] @ (327180 ) │ │ │ │ @@ -312093,34 +312089,34 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 326fd2 │ │ │ │ ldr r0, [pc, #48] @ (327184 ) │ │ │ │ mov r1, ip │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 326fd2 │ │ │ │ nop │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r0, [r0, #124] @ 0x7c │ │ │ │ + ldr r0, [r3, #124] @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r2, [r5, #0] │ │ │ │ + strb r2, [r0, #1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #120] @ 0x78 │ │ │ │ + ldr r6, [r7, #120] @ 0x78 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #0] │ │ │ │ + strb r6, [r4, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ mov ip, r2 │ │ │ │ ldr r2, [pc, #824] @ (3274d4 ) │ │ │ │ @@ -312149,15 +312145,15 @@ │ │ │ │ ldrh.w r5, [ip] │ │ │ │ str r5, [sp, #28] │ │ │ │ ldrd sl, fp, [sp, #120] @ 0x78 │ │ │ │ ldrd r7, r8, [sp, #128] @ 0x80 │ │ │ │ ldrh.w r5, [ip, #2] │ │ │ │ ldr.w r4, [ip, #8] │ │ │ │ ldr.w r9, [ip, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #768] @ (3274ec ) │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r2, r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ @@ -312345,15 +312341,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3272b0 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #272] @ (3274fc ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 3272b4 │ │ │ │ ldr r3, [pc, #256] @ (327500 ) │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr.w r2, [r2, #2056] @ 0x808 │ │ │ │ @@ -312365,15 +312361,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 32741e │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 327208 │ │ │ │ b.n 32743e │ │ │ │ ldr r0, [pc, #228] @ (327504 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 327208 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -312405,15 +312401,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ strd r2, r0, [sp] │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ ldr r0, [pc, #144] @ (327510 ) │ │ │ │ ldr.w r2, [r5, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r5, #2132] @ 0x854 │ │ │ │ b.n 3272b4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 327452 │ │ │ │ ldr r3, [pc, #120] @ (327514 ) │ │ │ │ @@ -312428,60 +312424,60 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327452 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #100] @ (327518 ) │ │ │ │ ldr.w r2, [r3, #2056] @ 0x808 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r3, #2132] @ 0x854 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327452 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ (32751c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327452 │ │ │ │ nop │ │ │ │ adds r7, #172 @ 0xac │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #164 @ 0xa4 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - add r5, sp, #992 @ 0x3e0 │ │ │ │ + add r6, sp, #64 @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r0, r7, #16 │ │ │ │ + lsrs r0, r2, #17 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [sp, #120] @ 0x78 │ │ │ │ + str r4, [sp, #216] @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #124 @ 0x7c │ │ │ │ lsls r4, r5, #1 │ │ │ │ muls r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r7, #100] @ 0x64 │ │ │ │ + ldr r4, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r5, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r3, #88] @ 0x58 │ │ │ │ + ldr r0, [r6, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ strh r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #96] @ 0x60 │ │ │ │ + ldr r0, [r1, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #84] @ 0x54 │ │ │ │ + ldr r6, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r2, #80] @ 0x50 │ │ │ │ + ldr r2, [r5, #80] @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ asrs r3, r1, #31 │ │ │ │ @@ -312524,15 +312520,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32756e │ │ │ │ ldr r0, [pc, #68] @ (3275dc ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r4, #896] @ 0x380 │ │ │ │ b.n 32756e │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32756e │ │ │ │ ldr r3, [pc, #48] @ (3275e0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -312542,29 +312538,29 @@ │ │ │ │ ldr r3, [pc, #28] @ (3275d8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32756e │ │ │ │ ldr r0, [pc, #32] @ (3275e4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32756e │ │ │ │ adds r4, #12 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r7] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r7, #88] @ 0x58 │ │ │ │ + ldr r0, [r2, #92] @ 0x5c │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r1, #84] @ 0x54 │ │ │ │ + ldr r4, [r4, #84] @ 0x54 │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r3, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #32 │ │ │ │ @@ -312722,15 +312718,15 @@ │ │ │ │ add r1, pc │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #204] @ (327898 ) │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327722 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #32 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 326968 │ │ │ │ cmp.w r9, #0 │ │ │ │ @@ -312792,57 +312788,57 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 327722 │ │ │ │ ldr r1, [pc, #92] @ (3278cc ) │ │ │ │ add r1, pc │ │ │ │ b.n 3277c2 │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r4, [r5, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bpl.n 32796c │ │ │ │ + bpl.n 32779c │ │ │ │ lsls r5, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #112 @ 0x70 │ │ │ │ + add r1, sp, #208 @ 0xd0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bmi.n 327858 │ │ │ │ + bmi.n 327888 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0068 │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r2, [r3, #60] @ 0x3c │ │ │ │ + ldr r2, [r6, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #768 @ 0x300 │ │ │ │ + add r0, sp, #864 @ 0x360 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r5, #56] @ 0x38 │ │ │ │ + ldr r6, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r3, #56] @ 0x38 │ │ │ │ + ldr r6, [r6, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r5, #52] @ 0x34 │ │ │ │ + ldr r2, [r0, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r6, #52] @ 0x34 │ │ │ │ + ldr r0, [r1, #56] @ 0x38 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - add r0, sp, #480 @ 0x1e0 │ │ │ │ + add r0, sp, #576 @ 0x240 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - bmi.n 327940 │ │ │ │ + bmi.n 327970 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r2, #52] @ 0x34 │ │ │ │ + ldr r6, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - bmi.n 327934 │ │ │ │ + bmi.n 327964 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r4, [r1, #52] @ 0x34 │ │ │ │ + ldr r4, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r2, [r2, #52] @ 0x34 │ │ │ │ + ldr r2, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #32 │ │ │ │ ldr.w r6, [r0, #812] @ 0x32c │ │ │ │ @@ -312928,25 +312924,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 327962 │ │ │ │ ldr r0, [pc, #32] @ (3279e8 ) │ │ │ │ mov r3, r5 │ │ │ │ ldr.w r2, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r4, #2132] @ 0x854 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327962 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #32] │ │ │ │ + ldr r0, [r7, #32] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #180] @ (327ab0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -312998,39 +312994,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 327a08 │ │ │ │ ldr.w r2, [r0, #2056] @ 0x808 │ │ │ │ ldr.w r1, [r0, #2132] @ 0x854 │ │ │ │ ldr r0, [pc, #56] @ (327ac0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327a08 │ │ │ │ ldr r2, [pc, #52] @ (327ac4 ) │ │ │ │ add.w r3, r4, #5216 @ 0x1460 │ │ │ │ ldr r0, [pc, #48] @ (327ac8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ str.w r0, [r4, #2136] @ 0x858 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ nop │ │ │ │ cmp r7, #76 @ 0x4c │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #24] │ │ │ │ + ldr r2, [r5, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r0, [r5, #24] │ │ │ │ + ldr r0, [r0, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ @@ -313206,15 +313202,15 @@ │ │ │ │ bpl.n 327c26 │ │ │ │ ldr.w r1, [pc, #1908] @ 328430 │ │ │ │ ldr.w r0, [pc, #1908] @ 328434 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adds r1, #24 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327c26 │ │ │ │ ldr.w r3, [pc, #1876] @ 328428 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327b6a │ │ │ │ ldr.w r3, [pc, #1876] @ 328438 │ │ │ │ @@ -313227,15 +313223,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 327b6a │ │ │ │ ldr.w r0, [pc, #1848] @ 32843c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327b6a │ │ │ │ ldr r1, [r6, #0] │ │ │ │ movs r2, #29 │ │ │ │ mov r0, r6 │ │ │ │ add r1, r8 │ │ │ │ bl 326968 │ │ │ │ ldr.w r3, [pc, #1800] @ 328428 │ │ │ │ @@ -313256,15 +313252,15 @@ │ │ │ │ ldr.w r0, [pc, #1780] @ 328444 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327c26 │ │ │ │ ldr.w r3, [pc, #1732] @ 328428 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327b6a │ │ │ │ ldr.w r3, [pc, #1748] @ 328448 │ │ │ │ @@ -313277,15 +313273,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 327b6a │ │ │ │ ldr.w r0, [pc, #1720] @ 32844c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327b6a │ │ │ │ ldr.w r3, [pc, #1668] @ 328428 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327b6a │ │ │ │ ldr.w r3, [pc, #1692] @ 328450 │ │ │ │ @@ -313298,15 +313294,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 327b6a │ │ │ │ ldr.w r0, [pc, #1664] @ 328454 │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327b6a │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 327fdc │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 327c26 │ │ │ │ @@ -313332,15 +313328,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 327b6a │ │ │ │ ldr.w r0, [pc, #1568] @ 32845c │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327b6a │ │ │ │ ldr.w r3, [pc, #1556] @ 328460 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 327fae │ │ │ │ @@ -313360,15 +313356,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 327c26 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r6 │ │ │ │ ldr.w r0, [pc, #1492] @ 328468 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327c26 │ │ │ │ subs r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls.w 327c8e │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ lsls r0, r1, #26 │ │ │ │ ldrb.w r3, [fp, #3] │ │ │ │ @@ -313428,15 +313424,15 @@ │ │ │ │ ldrb.w r2, [fp, #3] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 327c26 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 327c26 │ │ │ │ ldr.w r2, [pc, #1264] @ 328474 │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -313640,15 +313636,15 @@ │ │ │ │ b.n 327c26 │ │ │ │ ldr r0, [pc, #684] @ (328480 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [fp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 328100 │ │ │ │ b.n 328112 │ │ │ │ mov.w r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r3 │ │ │ │ @@ -313659,15 +313655,15 @@ │ │ │ │ ldr r0, [pc, #644] @ (328484 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3281ca │ │ │ │ ldrd r3, r1, [sp, #48] @ 0x30 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ ldrb.w ip, [fp, #2] │ │ │ │ @@ -313693,15 +313689,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [pc, #552] @ (32848c ) │ │ │ │ strd lr, r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3281ca │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r5 │ │ │ │ ldr.w r3, [r0, #2124] @ 0x84c │ │ │ │ bic.w r3, r3, r1 │ │ │ │ str.w r3, [r0, #2124] @ 0x84c │ │ │ │ @@ -313721,15 +313717,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 328146 │ │ │ │ ldr r0, [pc, #480] @ (328494 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328146 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328146 │ │ │ │ ldr r3, [pc, #456] @ (328498 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ @@ -313754,23 +313750,23 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 327fc0 │ │ │ │ ldr r0, [pc, #400] @ (32849c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b.n 327fc0 │ │ │ │ ldr r0, [pc, #388] @ (3284a0 ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, ip │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ movs r2, #4 │ │ │ │ ldr.w r3, [r3, #2168] @ 0x878 │ │ │ │ strb.w r2, [r3, #761] @ 0x2f9 │ │ │ │ movs r2, #65 @ 0x41 │ │ │ │ strb.w r2, [r3, #777] @ 0x309 │ │ │ │ @@ -313855,100 +313851,100 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r6, #46 @ 0x2e │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r3, #8] │ │ │ │ + ldrh r2, [r6, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [r7, #24] │ │ │ │ + ldr r4, [r2, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #116] @ 0x74 │ │ │ │ + str r4, [r4, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #124] @ 0x7c │ │ │ │ + ldr r2, [r2, #0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #112] @ 0x70 │ │ │ │ + str r2, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #104] @ 0x68 │ │ │ │ + str r6, [r7, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #108] @ 0x6c │ │ │ │ + str r4, [r4, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ mov ip, ip │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r6, #48] @ 0x30 │ │ │ │ + ldr r6, [r1, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r3, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr r0, [pc, #272] @ (328590 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, #76] @ 0x4c │ │ │ │ + str r6, [r3, #76] @ 0x4c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r3, #108] @ 0x6c │ │ │ │ + str r4, [r6, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r4, #108] @ 0x6c │ │ │ │ + str r6, [r7, #108] @ 0x6c │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r4, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #84] @ 0x54 │ │ │ │ + str r2, [r1, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrsb r4, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r1, #40] @ 0x28 │ │ │ │ + str r6, [r4, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r5, #84] @ 0x54 │ │ │ │ + str r4, [r0, #88] @ 0x58 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r7, r5] │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #92] @ (328514 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32813c │ │ │ │ ldr r0, [pc, #80] @ (328518 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328132 │ │ │ │ ldr r0, [pc, #68] @ (32851c ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32811c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 328064 │ │ │ │ ldr r2, [pc, #48] @ (328520 ) │ │ │ │ ldr.w r2, [sl, r2] │ │ │ │ @@ -313956,29 +313952,29 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 328064 │ │ │ │ ldr r0, [pc, #36] @ (328524 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ b.n 328064 │ │ │ │ movs r3, #0 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ udf #255 @ 0xff │ │ │ │ - str r4, [r1, #48] @ 0x30 │ │ │ │ + str r4, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r3, #40] @ 0x28 │ │ │ │ + str r0, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r5, #32] │ │ │ │ + str r4, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #72] @ 0x48 │ │ │ │ + str r6, [r6, #72] @ 0x48 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r3, [r0, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3286d8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -314116,39 +314112,39 @@ │ │ │ │ b.n 32867e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 327acc │ │ │ │ b.n 328664 │ │ │ │ ldr r0, [pc, #40] @ (3286f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 32867e │ │ │ │ ldr r0, [pc, #36] @ (3286f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 32867e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ... │ │ │ │ - str r6, [r5, #56] @ 0x38 │ │ │ │ + str r6, [r0, #60] @ 0x3c │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r2, #52] @ 0x34 │ │ │ │ + str r4, [r5, #52] @ 0x34 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2136] @ 0x858 │ │ │ │ ldr.w r1, [r4, #2056] @ 0x808 │ │ │ │ ldr.w r0, [r4, #2132] @ 0x854 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 327acc │ │ │ │ nop │ │ │ │ @@ -314250,15 +314246,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32879e │ │ │ │ ldr r0, [pc, #492] @ (328a1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32879e │ │ │ │ ldr r3, [r1, #8] │ │ │ │ mov r9, r3 │ │ │ │ mov r7, r3 │ │ │ │ b.n 3287fc │ │ │ │ ldr r3, [r1, #20] │ │ │ │ mov r9, r3 │ │ │ │ @@ -314301,15 +314297,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 328818 │ │ │ │ ldr r0, [pc, #388] @ (328a28 ) │ │ │ │ strd sl, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 328818 │ │ │ │ b.n 32879e │ │ │ │ ldr.w r0, [r0, #2068] @ 0x814 │ │ │ │ mov r9, r0 │ │ │ │ @@ -314371,15 +314367,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #20] │ │ │ │ movs r7, #0 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3288b0 │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32879c │ │ │ │ ldr r0, [pc, #192] @ (328a30 ) │ │ │ │ ldr r0, [r6, r0] │ │ │ │ @@ -314392,26 +314388,26 @@ │ │ │ │ mov r9, r0 │ │ │ │ beq.w 328878 │ │ │ │ ldr r0, [pc, #172] @ (328a34 ) │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 32891a │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 328818 │ │ │ │ ldr r0, [pc, #144] @ (328a38 ) │ │ │ │ stmia.w sp, {r4, r5, r9} │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3288b0 │ │ │ │ mov r7, r0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 32888c │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 32879c │ │ │ │ @@ -314427,15 +314423,15 @@ │ │ │ │ beq.w 328878 │ │ │ │ ldr r0, [pc, #96] @ (328a40 ) │ │ │ │ movs r7, #0 │ │ │ │ strd r4, r5, [sp] │ │ │ │ mov.w r9, #0 │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ b.n 3287fc │ │ │ │ mov r7, r3 │ │ │ │ mov r9, r3 │ │ │ │ b.n 328804 │ │ │ │ movs r2, #10 │ │ │ │ lsls r4, r5, #1 │ │ │ │ @@ -314447,33 +314443,33 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r0, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #176] @ (328acc ) │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r7, #60] @ 0x3c │ │ │ │ + str r2, [r2, #64] @ 0x40 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r4, #19 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r1, #48] @ 0x30 │ │ │ │ + str r2, [r4, #48] @ 0x30 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r0, r2, #30 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #28] │ │ │ │ + str r4, [r5, #28] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r6, #20] │ │ │ │ + str r0, [r1, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r3, #12] │ │ │ │ + str r6, [r6, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #24 │ │ │ │ mov r6, r2 │ │ │ │ @@ -314546,15 +314542,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w r9, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 328aa0 │ │ │ │ ldr r3, [pc, #44] @ (328b4c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #44] @ (328b50 ) │ │ │ │ ldr r1, [pc, #44] @ (328b54 ) │ │ │ │ add r3, pc │ │ │ │ @@ -314568,21 +314564,21 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #20] │ │ │ │ + str r2, [r0, #24] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strh r6, [r7, r4] │ │ │ │ + strh r6, [r2, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4} │ │ │ │ movs r4, #0 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ @@ -314653,17 +314649,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1!, {r2, r4, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r6, [r5, #12] │ │ │ │ + str r6, [r0, #16] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r4, [r2, #12] │ │ │ │ + str r4, [r5, #12] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00328c1c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -314702,15 +314698,15 @@ │ │ │ │ str.w r5, [r3, #2060] @ 0x80c │ │ │ │ ldr.w r2, [r4, #368] @ 0x170 │ │ │ │ cmp r2, r1 │ │ │ │ bhi.n 328c7a │ │ │ │ ldr r0, [pc, #152] @ (328d2c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5cffcc │ │ │ │ + bl 5cffdc │ │ │ │ ldr.w r3, [r4, #368] @ 0x170 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 328d0a │ │ │ │ ldr.w r9, [pc, #140] @ 328d30 │ │ │ │ sub.w r8, r0, #4 │ │ │ │ mov.w fp, #5248 @ 0x1480 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -314755,19 +314751,19 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bgt.n 328c72 │ │ │ │ vqrshrun.s64 d28, q4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrb r4, [r7, #2] │ │ │ │ + ldrb r4, [r2, #3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r1, r5] │ │ │ │ + str r2, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r6, [r2, r6] │ │ │ │ + ldrsh r6, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00328d40 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -314781,15 +314777,15 @@ │ │ │ │ add r4, r5 │ │ │ │ add.w r5, r5, #5248 @ 0x1480 │ │ │ │ add.w r0, r4, #112 @ 0x70 │ │ │ │ bl 32e120 │ │ │ │ add.w r0, r4, #1024 @ 0x400 │ │ │ │ bl 32e120 │ │ │ │ add.w r0, r4, #32 │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ ldr.w r3, [r7, #368] @ 0x170 │ │ │ │ cmp r3, r6 │ │ │ │ bhi.n 328d5a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.w 2595a8 │ │ │ │ nop │ │ │ │ @@ -314844,26 +314840,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 328dae │ │ │ │ ldr r0, [pc, #28] @ (328e34 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328dae │ │ │ │ nop │ │ │ │ subs r6, r4, r6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #320] @ (328f70 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r6, r2] │ │ │ │ + ldrsh r2, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w r4, [pc, #1180] @ 3292e8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -314919,15 +314915,15 @@ │ │ │ │ bpl.n 328eb2 │ │ │ │ ldr.w r0, [pc, #1056] @ 3292f4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r2, [pc, #1040] @ 3292f8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r2, r3, lsl #2 │ │ │ │ ldr.w r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314946,15 +314942,15 @@ │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328eb2 │ │ │ │ ldr.w r3, [r8, #368] @ 0x170 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #7 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ bcs.n 328e9a │ │ │ │ lsrs r3, r5, #7 │ │ │ │ @@ -315042,15 +315038,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 328e6e │ │ │ │ ldr r0, [pc, #768] @ (329314 ) │ │ │ │ mov r1, r8 │ │ │ │ strd r9, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328e6e │ │ │ │ mov r0, r8 │ │ │ │ bl 328d90 │ │ │ │ b.n 328ff2 │ │ │ │ ldr r3, [pc, #744] @ (329318 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -315179,15 +315175,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp, #72] @ 0x48 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #332] @ (3292f0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #376] @ (329320 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315198,22 +315194,22 @@ │ │ │ │ bpl.n 32917e │ │ │ │ ldr r0, [pc, #360] @ (329324 ) │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32917e │ │ │ │ ldr r0, [pc, #344] @ (329328 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ strd r9, sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328eaa │ │ │ │ ldr r3, [pc, #332] @ (32932c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328eb2 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -315223,29 +315219,29 @@ │ │ │ │ ldr r0, [pc, #312] @ (329330 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328eb2 │ │ │ │ tst.w r9, #15 │ │ │ │ bne.n 329130 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 326b58 │ │ │ │ b.n 329130 │ │ │ │ ldr r0, [pc, #276] @ (329334 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ cmp.w sl, #14 │ │ │ │ bhi.n 329282 │ │ │ │ add r3, pc, #8 @ (adr r3, 329240 ) │ │ │ │ ldr.w r2, [r3, sl, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -315283,15 +315279,15 @@ │ │ │ │ bpl.n 3292b6 │ │ │ │ ldr r0, [pc, #148] @ (32933c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ strd r9, sl, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 328eb2 │ │ │ │ ldr r3, [pc, #128] @ (329340 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -315302,63 +315298,63 @@ │ │ │ │ bpl.w 328eb2 │ │ │ │ ldr r0, [pc, #108] @ (329344 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ strd r5, r6, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 328ef4 │ │ │ │ subs r0, r7, r3 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r2, r1] │ │ │ │ + ldrsh r0, [r5, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r6!, {r5} │ │ │ │ lsls r5, r3, #1 │ │ │ │ subs r4, r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r4, r3] │ │ │ │ + ldrsh r4, [r7, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r5!, {r1, r4, r5, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 3295c4 │ │ │ │ + b.n 3295f4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r0, [r7, r3] │ │ │ │ + ldrb r0, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r4, [r6, r3] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r2, r3] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r2, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, r5] │ │ │ │ + ldrb r4, [r4, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r0, r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ + ldrb r4, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, r5] │ │ │ │ + ldrb r6, [r6, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ rors r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, r6] │ │ │ │ + ldrb r2, [r5, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r3, r0] │ │ │ │ + ldrb r2, [r6, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ stmia r2!, {r1, r2, r4, r5, r6} │ │ │ │ lsls r5, r3, #1 │ │ │ │ - ldrh r0, [r5, r2] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, r7, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r1, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ movs r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ it eq │ │ │ │ cmpeq r1, r2 │ │ │ │ @@ -315413,15 +315409,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3293e4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315432,27 +315428,27 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #240] @ (3294f8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #224] @ (3294fc ) │ │ │ │ ldr r1, [pc, #228] @ (329500 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #6 │ │ │ │ add r2, pc │ │ │ │ str.w r3, [r0, #2136] @ 0x858 │ │ │ │ add r1, pc │ │ │ │ add.w r3, r8, #12 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328c1c │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov.w r9, #8 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -315513,25 +315509,25 @@ │ │ │ │ add.w r3, r8, #20 │ │ │ │ ldr r0, [pc, #36] @ (329508 ) │ │ │ │ movs r2, #167 @ 0xa7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r4, #8] │ │ │ │ + strb r0, [r7, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsh r2, [r5, r4] │ │ │ │ + ldrsh r2, [r0, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsh r0, [r0, r5] │ │ │ │ + ldrsh r0, [r3, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrd r0, r0, [r4, #260] @ 0x104 │ │ │ │ - cdp2 0, 15, cr0, cr6, cr9, {2} │ │ │ │ - ldrsh r6, [r6, r1] │ │ │ │ + strd r0, r0, [ip, #260]! @ 0x104 │ │ │ │ + vhadd.u8 q0, q7, │ │ │ │ + ldrsh r6, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r7, [sp, #672] @ 0x2a0 │ │ │ │ + str r7, [sp, #768] @ 0x300 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ (3295a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -315540,27 +315536,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (3295a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (3295ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (3295b0 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #32902 @ 0x8086 │ │ │ │ movt r4, #10530 @ 0x2922 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #92] @ (3295b4 ) │ │ │ │ ldr r0, [pc, #92] @ (3295b8 ) │ │ │ │ ldr r3, [pc, #96] @ (3295bc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ strd r0, r1, [r2, #92] @ 0x5c │ │ │ │ @@ -315571,33 +315567,33 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #2 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r4, [r0, #4] │ │ │ │ + strb r4, [r3, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xe8ca0041 │ │ │ │ - stc2l 0, cr0, [lr, #292]! @ 0x124 │ │ │ │ - ldrh r6, [r0, #22] │ │ │ │ + strd r0, r0, [r2], #260 @ 0x104 │ │ │ │ + cdp2 0, 0, cr0, cr6, cr9, {2} │ │ │ │ + ldrh r6, [r3, #22] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #130 @ 0x82 │ │ │ │ + cmp r6, #154 @ 0x9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr7, cr15, {7} @ │ │ │ │ stmia r2!, {r1, r2, r3} │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsls r7, r2, #2 │ │ │ │ @@ -315639,25 +315635,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (32964c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (329650 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 328d90 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #124] @ 0x7c │ │ │ │ + strb r6, [r2, #0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r1, r4] │ │ │ │ + ldrb r0, [r4, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r3, r4] │ │ │ │ + ldrb r6, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #44] @ 329694 │ │ │ │ @@ -315665,90 +315661,90 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #44] @ (32969c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3960ac │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 328d40 │ │ │ │ - ldr r2, [r7, #120] @ 0x78 │ │ │ │ + ldr r2, [r2, #124] @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r0, r3] │ │ │ │ - lsls r3, r0, #1 │ │ │ │ ldrb r4, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ + ldrb r4, [r6, r3] │ │ │ │ + lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #100] @ (329718 ) │ │ │ │ ldr r2, [pc, #104] @ (32971c ) │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #104] @ (329720 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #88] @ (329724 ) │ │ │ │ addw r6, r0, #2152 @ 0x868 │ │ │ │ strd r0, r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [pc, #80] @ (329728 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r4, #12 │ │ │ │ - bl 5cfe8c │ │ │ │ + bl 5cfe9c │ │ │ │ ldr r2, [pc, #68] @ (32972c ) │ │ │ │ ldr r1, [pc, #72] @ (329730 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ bl 328b98 │ │ │ │ str.w r6, [r5, #2140] @ 0x85c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldr r0, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r7, r1] │ │ │ │ - lsls r3, r0, #1 │ │ │ │ ldrb r2, [r2, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r2, r2] │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + ldrb r2, [r5, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr5, cr15, {7} @ │ │ │ │ - b.n 329544 │ │ │ │ + b.n 329574 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stc2 0, cr0, [lr], #-292 @ 0xfffffedc │ │ │ │ + mcrr2 0, 4, r0, r6, cr9 │ │ │ │ ldr r0, [pc, #4] @ (32973c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ stmia r0!, {r1, r6, r7} │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -315756,33 +315752,33 @@ │ │ │ │ ldr r2, [pc, #56] @ (329790 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #56] @ (329794 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #2020] @ 0x7e4 │ │ │ │ cbz r0, 329778 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 45f42c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r6, [r3, #112] @ 0x70 │ │ │ │ + ldr r6, [r6, #112] @ 0x70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r5, r0] │ │ │ │ + ldrb r0, [r0, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r6, [r7, r0] │ │ │ │ + ldrb r6, [r2, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #116] @ 32981c │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -315830,15 +315826,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r3, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r1, r7] │ │ │ │ + ldrh r4, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r0, r3, #5 │ │ │ │ lsls r4, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -315848,15 +315844,15 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #60] @ (329884 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #44] @ (329888 ) │ │ │ │ ldr r3, [pc, #44] @ (32988c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, #12 │ │ │ │ @@ -315864,19 +315860,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r6, #96] @ 0x60 │ │ │ │ + ldr r0, [r1, #100] @ 0x64 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 3293d0 │ │ │ │ + b.n 329400 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r2, #58] @ 0x3a │ │ │ │ + strh r4, [r5, #58] @ 0x3a │ │ │ │ lsls r3, r0, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ mrc2 15, 6, pc, cr11, cr15, {7} │ │ │ │ │ │ │ │ 00329890 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -315886,29 +315882,29 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (3298d4 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str.w r4, [r0, #1908] @ 0x774 │ │ │ │ str.w r3, [r0, #1912] @ 0x778 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, r3] │ │ │ │ + ldrh r4, [r1, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 003298d8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -315919,56 +315915,56 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cbz r3, 329942 │ │ │ │ ldr r0, [pc, #84] @ (32994c ) │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #76] @ (329950 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ mov r0, r6 │ │ │ │ - bl 620f90 │ │ │ │ + bl 620fa0 │ │ │ │ ldr r3, [pc, #64] @ (329954 ) │ │ │ │ ldr r1, [pc, #64] @ (329958 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, r3] │ │ │ │ mov r3, r5 │ │ │ │ bl 2f7390 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #24] @ (32995c ) │ │ │ │ add r0, pc │ │ │ │ b.n 3298fa │ │ │ │ asrs r6, r3, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldrh r4, [r6, r2] │ │ │ │ + ldrh r4, [r1, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrb r2, [r1, #26] │ │ │ │ + ldrb r2, [r4, #26] │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r6, #6 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldrh r0, [r6, r1] │ │ │ │ + ldrh r0, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329960 : │ │ │ │ mov.w ip, #912 @ 0x390 │ │ │ │ mla r1, ip, r1, r0 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cbnz r0, 329990 │ │ │ │ @@ -316003,15 +315999,15 @@ │ │ │ │ mla r0, r3, r1, r0 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (3299c0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bkpt 0x0072 │ │ │ │ lsls r5, r3, #1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #2 │ │ │ │ b.w 32ffc0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -316023,25 +316019,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (329a34 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #68] @ (329a38 ) │ │ │ │ ldr r1, [pc, #68] @ (329a3c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #52] @ (329a40 ) │ │ │ │ ldr r2, [pc, #56] @ (329a44 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (329a48 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (329a4c ) │ │ │ │ @@ -316049,28 +316045,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #25 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ - ldr r0, [r5, #72] @ 0x48 │ │ │ │ + b.w 5cd844 │ │ │ │ + ldr r0, [r0, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 329250 │ │ │ │ + b.n 329280 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh.w r0, [r2, r9] │ │ │ │ - ldr r2, [r0, r7] │ │ │ │ + vst4.16 {d16-d19}, [sl], r9 │ │ │ │ + ldr r2, [r3, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r3, r7] │ │ │ │ + ldr r4, [r6, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ @ instruction: 0xffb5ffff │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - ldr r6, [r1, r7] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ b.n 329540 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ @@ -316193,22 +316189,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr.w r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 72a490 │ │ │ │ + bl 72a4a0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 621a08 │ │ │ │ + b.w 621a18 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mvn.w r1, #124 @ 0x7c │ │ │ │ ldr r3, [r2, #4] │ │ │ │ subs r3, #1 │ │ │ │ str r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [r2, #0] │ │ │ │ add.w r3, r2, r3, lsl #3 │ │ │ │ @@ -316222,15 +316218,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621cec │ │ │ │ + bl 621cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #36] @ 0x24 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316269,25 +316265,25 @@ │ │ │ │ adds r3, #1 │ │ │ │ bne.n 329c8c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add.w r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 329c8c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 72898c │ │ │ │ + bl 72899c │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 2595a8 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 329c78 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 734c8c │ │ │ │ + bl 734c9c │ │ │ │ b.n 329c2a │ │ │ │ ldr r3, [pc, #36] @ (329ca0 ) │ │ │ │ movw r2, #679 @ 0x2a7 │ │ │ │ ldr r1, [pc, #36] @ (329ca4 ) │ │ │ │ ldr r0, [pc, #36] @ (329ca8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -316298,25 +316294,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (329cb0 ) │ │ │ │ ldr r0, [pc, #32] @ (329cb4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #24 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [r5, #32] │ │ │ │ + ldr r6, [r0, #36] @ 0x24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r1, r7] │ │ │ │ + ldrsb r0, [r4, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldrsb r6, [r2, r7] │ │ │ │ + ldrsb r6, [r5, r7] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r4, [r3, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r2, [r6, r7] │ │ │ │ + ldr r2, [r1, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - ldr r6, [r0, r0] │ │ │ │ + ldr r6, [r3, r0] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329cb8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316364,15 +316360,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329cfe │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (329d7c ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 329cfe │ │ │ │ ldr.w lr, [r0, #1664] @ 0x680 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 329ce6 │ │ │ │ mov r2, lr │ │ │ │ b.n 329cec │ │ │ │ @@ -316381,15 +316377,15 @@ │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r0, r6] │ │ │ │ + ldrsb r4, [r3, r6] │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldr.w r2, [r0, #672] @ 0x2a0 │ │ │ │ cbz r2, 329dc6 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316400,15 +316396,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb.w r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r2 │ │ │ │ ubfx r1, r1, #5, #1 │ │ │ │ - bl 6226cc │ │ │ │ + bl 6226dc │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -316441,15 +316437,15 @@ │ │ │ │ ldrb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ ldrb.w r2, [r3, #1657] @ 0x679 │ │ │ │ orn r1, r1, #127 @ 0x7f │ │ │ │ strb.w r1, [r3, #745] @ 0x2e9 │ │ │ │ orn r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r3, #1657] @ 0x679 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ ldr r1, [pc, #76] @ (329e74 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ bl 4b5230 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r4, [r3, #1921] @ 0x781 │ │ │ │ add sp, #8 │ │ │ │ @@ -316468,29 +316464,29 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 329dfa │ │ │ │ ldr r0, [pc, #32] @ (329e80 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 329dfa │ │ │ │ nop │ │ │ │ lsrs r6, r3, #13 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r1, r3] │ │ │ │ + ldrsb r0, [r4, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cbz r1, 329e8c │ │ │ │ ldr.w r3, [r0, #1904] @ 0x770 │ │ │ │ cbz r3, 329e9a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -316504,22 +316500,22 @@ │ │ │ │ ldr r2, [pc, #32] @ (329ecc ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (329ed0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str.w r0, [r1, #1904] @ 0x770 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ nop │ │ │ │ - ldrsb r0, [r0, r3] │ │ │ │ + ldrsb r0, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r0, #171 @ 0xab │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -316600,17 +316596,17 @@ │ │ │ │ strh r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb53ffff │ │ │ │ ldr r1, [pc, #800] @ (32a2b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 00329fa0 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -316704,15 +316700,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 329fd0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #52] @ (32a0c0 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 329fd0 │ │ │ │ nop │ │ │ │ lsrs r2, r2, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ @@ -316726,15 +316722,15 @@ │ │ │ │ lsls r1, r7, #21 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa6bffff │ │ │ │ movs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, r4] │ │ │ │ + strb r6, [r6, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, #1 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -316767,15 +316763,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r3, #672] @ 0x2a0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrd r2, r1, [sp, #8] │ │ │ │ ldr r0, [r3, #8] │ │ │ │ strd r2, r1, [r3, #40] @ 0x28 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32a164 │ │ │ │ cmp r0, #1 │ │ │ │ @@ -316811,19 +316807,19 @@ │ │ │ │ nop │ │ │ │ lsrs r4, r5, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #1 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - str r6, [r4, #80] @ 0x50 │ │ │ │ + str r6, [r7, #80] @ 0x50 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r0, r3] │ │ │ │ + strh r0, [r3, r3] │ │ │ │ lsls r3, r0, #1 │ │ │ │ - strb r0, [r6, r1] │ │ │ │ + strb r0, [r1, r2] │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ (32a2c8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -316833,15 +316829,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32a2a4 │ │ │ │ ldr.w r0, [r1, #744] @ 0x2e8 │ │ │ │ cbz r0, 32a1e4 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 621ca8 │ │ │ │ + bl 621cb8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r1, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r1, #667] @ 0x29b │ │ │ │ cbz r3, 32a1f8 │ │ │ │ ldrd r0, r3, [r1, #12] │ │ │ │ movs r2, #0 │ │ │ │ @@ -316913,28 +316909,28 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a1d0 │ │ │ │ ldr r0, [pc, #32] @ (32a2dc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32a1d0 │ │ │ │ nop │ │ │ │ lsls r6, r0, #30 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ pld [r7, #255]! │ │ │ │ cmp r6, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r3, r5] │ │ │ │ + strh r4, [r6, r5] │ │ │ │ lsls r3, r0, #1 │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ ite eq │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ strb.w r2, [r0, #668] @ 0x29c │ │ │ │ @@ -316982,17 +316978,17 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ blt.w 32a47e │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 32a448 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldr.w ip, [r4, #32] │ │ │ │ ldr.w lr, [r4, #44] @ 0x2c │ │ │ │ ldr.w r3, [ip, #4] │ │ │ │ cmp r3, lr │ │ │ │ it gt │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble.n 32a456 │ │ │ │ @@ -317013,49 +317009,49 @@ │ │ │ │ beq.n 32a390 │ │ │ │ vldr d7, [pc, #260] @ 32a4b8 │ │ │ │ uxth r7, r1 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ vstr d7, [sp, #24] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldrd r1, r3, [sp, #24] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ cmp r1, r6 │ │ │ │ sbcs.w ip, r3, r7 │ │ │ │ bcc.n 32a486 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ subs r1, r1, r6 │ │ │ │ sbc.w r3, r3, r7 │ │ │ │ cmp r1, r2 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcc.n 32a486 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ movs r3, #5 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ (32a4c8 ) │ │ │ │ lsls r3, r7, #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ lsls r2, r6, #9 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621d44 │ │ │ │ + bl 621d54 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #164] @ (32a4cc ) │ │ │ │ ldr r3, [pc, #156] @ (32a4c4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -317065,17 +317061,17 @@ │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ str r6, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32a424 │ │ │ │ ldr r2, [pc, #108] @ (32a4d0 ) │ │ │ │ @@ -317089,17 +317085,17 @@ │ │ │ │ bne.n 32a4b0 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4b51e8 │ │ │ │ cmp r1, #0 │ │ │ │ bge.w 32a376 │ │ │ │ b.n 32a454 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r1, #5 │ │ │ │ - bl 61bb88 │ │ │ │ + bl 61bb98 │ │ │ │ mvn.w r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b.n 32a456 │ │ │ │ add.w lr, lr, #1 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r3, lr, [r4, #40] @ 0x28 │ │ │ │ ldr.w r2, [ip, #4] │ │ │ │ @@ -317131,41 +317127,41 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb r2, [r5, #4] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ ldrd r6, r3, [r3, #68] @ 0x44 │ │ │ │ cmp r2, #0 │ │ │ │ it ne │ │ │ │ movne r6, r3 │ │ │ │ - bl 6219e4 │ │ │ │ + bl 6219f4 │ │ │ │ ldr r0, [pc, #100] @ (32a568 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r5, #672] @ 0x2a0 │ │ │ │ add r0, pc │ │ │ │ - bl 623854 │ │ │ │ + bl 623864 │ │ │ │ ldr r3, [pc, #88] @ (32a56c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #88] @ (32a570 ) │ │ │ │ ldr r1, [pc, #92] @ (32a574 ) │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #72] @ (32a578 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #72] @ (32a57c ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ movs r1, #0 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ strd r0, r1, [r4, #24] │ │ │ │ str r7, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ strd r3, r1, [r4, #40] @ 0x28 │ │ │ │ bl 32a334 │ │ │ │ @@ -317175,20 +317171,20 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cbz r6, 32a5c0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - str r0, [r3, #24] │ │ │ │ + str r0, [r6, #24] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 32a51c │ │ │ │ + bhi.n 32a54c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldcl 0, cr0, [r8, #292]! @ 0x124 │ │ │ │ - str r4, [r7, r3] │ │ │ │ + cdp 0, 1, cr0, cr0, cr9, {2} │ │ │ │ + str r4, [r2, r4] │ │ │ │ lsls r3, r0, #1 │ │ │ │ bl 16857e │ │ │ │ │ │ │ │ 0032a580 : │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #52] @ (32a5bc ) │ │ │ │ ldr.w r1, [r0, #840] @ 0x348 │ │ │ │ @@ -317219,15 +317215,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ @@ -317241,15 +317237,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -317267,15 +317263,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ │ │ │ │ 0032a664 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -317365,15 +317361,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a69e │ │ │ │ ldr r0, [pc, #60] @ (32a788 ) │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ b.n 32a69e │ │ │ │ blx 25b530 │ │ │ │ lsls r0, r1, #11 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -317382,20 +317378,20 @@ │ │ │ │ lsrs r7, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 5, pc, cr9, cr15, {7} @ │ │ │ │ adds r7, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ - bl 6b877e │ │ │ │ + bl 6b877e │ │ │ │ asrs r4, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #960] @ (32ab4c ) │ │ │ │ + ldr r7, [pc, #32] @ (32a7ac ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032a78c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -317481,35 +317477,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32a7bc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #48] @ (32a898 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32a7bc │ │ │ │ lsls r6, r4, #6 │ │ │ │ lsls r4, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r3, r7, #1 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020] @ 0x3fc │ │ │ │ - bl 5aa88e │ │ │ │ + bl 5aa88e │ │ │ │ cmp r8, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #160] @ (32a93c ) │ │ │ │ + ldr r6, [pc, #256] @ (32a99c ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (32a938 ) │ │ │ │ @@ -317522,15 +317518,15 @@ │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov.w r2, #0 │ │ │ │ strb.w r3, [r4, #689] @ 0x2b1 │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ strd r0, r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r2, [r4, #685] @ 0x2ad │ │ │ │ strb.w r1, [r4, #691] @ 0x2b3 │ │ │ │ @@ -317551,15 +317547,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32a8f8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ... │ │ │ │ lsls r2, r3, #2 │ │ │ │ lsls r4, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -317659,15 +317655,15 @@ │ │ │ │ bpl.n 32a974 │ │ │ │ ldr r0, [pc, #96] @ (32aa88 ) │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 32a974 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -317694,15 +317690,15 @@ │ │ │ │ bl 3eaa7a │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #736] @ (32ad6c ) │ │ │ │ + ldr r4, [pc, #832] @ (32adcc ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032aa8c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -317766,15 +317762,15 @@ │ │ │ │ ldr r0, [pc, #268] @ (32ac34 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, r5, lsl #2] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 32aae4 │ │ │ │ ldr.w r0, [r4, #752] @ 0x2f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32abb0 │ │ │ │ cbz r3, 32ab4e │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ @@ -317845,15 +317841,15 @@ │ │ │ │ cbz r3, 32abfc │ │ │ │ ldr.w r3, [r7, #672] @ 0x2a0 │ │ │ │ cbz r3, 32ac00 │ │ │ │ ldrb.w r3, [r7, #665] @ 0x299 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ movs r1, #0 │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 32aadc │ │ │ │ ldr.w r1, [r4, #1664] @ 0x680 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 32abf4 │ │ │ │ mov r3, r1 │ │ │ │ b.n 32ac00 │ │ │ │ @@ -317862,15 +317858,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r6, [r1, #104] @ 0x68 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - ldr r4, [pc, #40] @ (32ac60 ) │ │ │ │ + ldr r4, [pc, #136] @ (32acc0 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -317951,15 +317947,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr.w r0, [ip, #1924] @ 0x784 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -318002,15 +317998,15 @@ │ │ │ │ str r1, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 32ad90 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -318173,15 +318169,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32b0ac │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r5 │ │ │ │ bcc.n 32b048 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r8, r6, asr #31 │ │ │ │ @@ -318195,35 +318191,35 @@ │ │ │ │ str.w r3, [r4, #748] @ 0x2ec │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, r3, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r6, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ mov.w r3, r8, lsl #9 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orr.w r3, r3, r6, lsr #23 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #240] @ (32b0ec ) │ │ │ │ add.w r0, r4, #748 @ 0x2ec │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r3, r5, #9 │ │ │ │ orr.w r3, r3, r7, lsr #23 │ │ │ │ lsls r2, r7, #9 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 621c5c │ │ │ │ + bl 621c6c │ │ │ │ ldr r2, [pc, #212] @ (32b0f0 ) │ │ │ │ ldr r3, [pc, #192] @ (32b0e0 ) │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -318253,31 +318249,31 @@ │ │ │ │ cbz r3, 32b070 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32b0a0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [pc, #116] @ (32b0f8 ) │ │ │ │ ldr r3, [pc, #92] @ (32b0e0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32b0d8 │ │ │ │ movs r1, #2 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 61bb88 │ │ │ │ + b.w 61bb98 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32b078 │ │ │ │ ldr r3, [pc, #76] @ (32b0fc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32af88 │ │ │ │ ldr r3, [pc, #68] @ (32b100 ) │ │ │ │ @@ -318286,15 +318282,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 32af88 │ │ │ │ ldr r0, [pc, #56] @ (32b104 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32af88 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0xfa00006b │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr??.w r0, [r8, #107] @ 0x6b │ │ │ │ cmp r4, #28 │ │ │ │ @@ -318304,15 +318300,15 @@ │ │ │ │ vld4.16 {d0-d3}, [lr :128], fp │ │ │ │ bl 570f6 │ │ │ │ str.w r0, [r8, #107] @ 0x6b │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, r5 │ │ │ │ + mov ip, r8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032b108 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -318445,15 +318441,15 @@ │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stc2 15, cr15, [sp, #-1020]! @ 0xfffffc04 │ │ │ │ - bl 65128a │ │ │ │ + bl 65128a │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ @@ -318529,24 +318525,24 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 59339e │ │ │ │ + bl 59339e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 32b3ba │ │ │ │ @@ -318762,15 +318758,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movw r3, #8255 @ 0x203f │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ strh.w r3, [r4, #232] @ 0xe8 │ │ │ │ b.n 32b48c │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -319001,15 +318997,15 @@ │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ blx 25a0c0 │ │ │ │ b.n 32b754 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32b7a6 │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #512 @ 0x200 │ │ │ │ add.w ip, r4, #676 @ 0x2a4 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ movs r3, #4 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ @@ -319092,15 +319088,15 @@ │ │ │ │ ite ne │ │ │ │ movne.w r3, #16640 @ 0x4100 │ │ │ │ moveq.w r3, #16384 @ 0x4000 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movt r2, #29696 @ 0x7400 │ │ │ │ strh.w r3, [r4, #224] @ 0xe0 │ │ │ │ str.w r2, [r4, #220] @ 0xdc │ │ │ │ - bl 6226c4 │ │ │ │ + bl 6226d4 │ │ │ │ mov.w r3, #13312 @ 0x3400 │ │ │ │ ldrd ip, r1, [r4, #640] @ 0x280 │ │ │ │ strh.w r3, [r4, #228] @ 0xe4 │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ movw r3, #16385 @ 0x4001 │ │ │ │ cmp r0, #0 │ │ │ │ it ne │ │ │ │ @@ -319350,15 +319346,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32bc30 │ │ │ │ adds r1, r3, #2 │ │ │ │ ldr.w r3, [r4, #876] @ 0x36c │ │ │ │ subs r2, r2, r0 │ │ │ │ mov.w ip, #0 │ │ │ │ add r0, r3 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ @@ -319732,15 +319728,15 @@ │ │ │ │ strh.w r3, [r0, #657] @ 0x291 │ │ │ │ b.n 32be38 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #888] @ 0x378 │ │ │ │ b.n 32be38 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32c048 │ │ │ │ movs r2, #5 │ │ │ │ movs r0, #4 │ │ │ │ mov.w ip, #3 │ │ │ │ mov.w lr, #2 │ │ │ │ movs r3, #1 │ │ │ │ b.n 32bf4c │ │ │ │ @@ -319780,18 +319776,18 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #506 @ 0x1fa │ │ │ │ bne.n 32c1de │ │ │ │ b.n 32bed2 │ │ │ │ b.n 32c0ba │ │ │ │ vqshlu.s32 q15, , #31 │ │ │ │ - vabdl.u q10, d15, d12 │ │ │ │ + vabdl.u q10, d15, d20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32bd22 │ │ │ │ - vmlsl.u q10, d15, d10[0] │ │ │ │ + vmlsl.u q10, d15, d18[0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ b.n 32ba76 │ │ │ │ Address 0x32c20a is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032c20c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -319824,22 +319820,22 @@ │ │ │ │ ldr r6, [r0, #28] │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ bic.w r5, r5, #15 │ │ │ │ ldr r2, [r4, #24] │ │ │ │ mul.w r2, r6, r2 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r6 │ │ │ │ strb.w r3, [r4, #657] @ 0x291 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r3, r3, #8 │ │ │ │ strb.w r3, [r4, #658] @ 0x292 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ and.w r0, r0, #15 │ │ │ │ adds r1, #1 │ │ │ │ orrs r5, r0 │ │ │ │ strb.w r1, [r4, #656] @ 0x290 │ │ │ │ strb.w r5, [r4, #664] @ 0x298 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -319961,15 +319957,15 @@ │ │ │ │ blx 259278 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ strd r7, r8, [r0, #32] │ │ │ │ movs r7, #1 │ │ │ │ str r6, [r0, #28] │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 623608 │ │ │ │ + bl 623618 │ │ │ │ ldr r1, [r6, #16] │ │ │ │ str r1, [r4, #24] │ │ │ │ add.w r6, r4, #20 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #108] @ (32c468 ) │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -319983,15 +319979,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ orr.w r3, r3, r2, lsr #23 │ │ │ │ movs r1, #0 │ │ │ │ lsls r2, r2, #9 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #0] │ │ │ │ cbz r3, 32c432 │ │ │ │ str r4, [r3, #4] │ │ │ │ add.w r3, r5, #768 @ 0x300 │ │ │ │ str.w r4, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4, #4] │ │ │ │ @@ -320004,15 +320000,15 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mvn.w r3, #4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 621a28 │ │ │ │ + b.w 621a38 │ │ │ │ nop │ │ │ │ bhi.n 32c48a │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ mvns r0, r6 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -320051,15 +320047,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 32c624 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, sp, #24 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs.w r1, r3, r6 │ │ │ │ bcc.n 32c586 │ │ │ │ subs r2, r2, r7 │ │ │ │ mov.w r1, r5, asr #31 │ │ │ │ @@ -320074,23 +320070,23 @@ │ │ │ │ movs r3, #1 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r3, r2, [r4, #752] @ 0x2f0 │ │ │ │ lsls r2, r5, #9 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsls r3, r1, #9 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ orr.w r3, r3, r5, lsr #23 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ add.w r1, r4, #748 @ 0x2ec │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #276] @ (32c660 ) │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -320130,28 +320126,28 @@ │ │ │ │ cbz r3, 32c5ae │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrb.w r3, [r2, #1921] @ 0x781 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 32c618 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [pc, #172] @ (32c66c ) │ │ │ │ ldr r3, [pc, #144] @ (32c654 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32c64c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 61bb88 │ │ │ │ + b.w 61bb98 │ │ │ │ ldr r3, [pc, #144] @ (32c670 ) │ │ │ │ ldr.w r2, [r0, #840] @ 0x348 │ │ │ │ ldr r1, [r0, #0] │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #836] @ 0x344 │ │ │ │ strd r3, r2, [r0, #828] @ 0x33c │ │ │ │ ldr.w r0, [r1, #1916] @ 0x77c │ │ │ │ @@ -320169,15 +320165,15 @@ │ │ │ │ mov.w r2, #0 │ │ │ │ bne.n 32c64c │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32c5b6 │ │ │ │ ldr r2, [pc, #80] @ (32c678 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32c4d2 │ │ │ │ ldr r2, [pc, #72] @ (32c67c ) │ │ │ │ @@ -320186,15 +320182,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32c4d2 │ │ │ │ ldr r0, [pc, #64] @ (32c680 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32c4d2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 32bfe4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 32bfdc │ │ │ │ @@ -320211,15 +320207,15 @@ │ │ │ │ svc 151 @ 0x97 │ │ │ │ @ instruction: 0xffffe34c │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r4, [pc, #256] @ (32c77c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #100 @ 0x64 │ │ │ │ + adds r1, #124 @ 0x7c │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #672] @ 0x2a0 │ │ │ │ cbz r3, 32c69c │ │ │ │ @@ -320399,15 +320395,15 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32c896 │ │ │ │ ldr r3, [pc, #132] @ (32c904 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 32c8c8 │ │ │ │ ldr.w r0, [r7, #672] @ 0x2a0 │ │ │ │ - bl 622258 │ │ │ │ + bl 622268 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbnz r3, 32c8e6 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -320424,30 +320420,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 32c860 │ │ │ │ ldr r0, [pc, #84] @ (32c910 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ b.n 32c860 │ │ │ │ ldr r3, [pc, #72] @ (32c914 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32c884 │ │ │ │ ldr r3, [pc, #56] @ (32c90c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32c884 │ │ │ │ ldr r0, [pc, #56] @ (32c918 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32c884 │ │ │ │ ldr r3, [pc, #52] @ (32c91c ) │ │ │ │ movw r2, #758 @ 0x2f6 │ │ │ │ ldr r1, [pc, #48] @ (32c920 ) │ │ │ │ ldr r0, [pc, #52] @ (32c924 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -320459,25 +320455,25 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #624] @ (32cb7c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #22 │ │ │ │ + cmp r7, #46 @ 0x2e │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #74 @ 0x4a │ │ │ │ + cmp r7, #98 @ 0x62 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r5, #192 @ 0xc0 │ │ │ │ + subs r5, #216 @ 0xd8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r3, #90 @ 0x5a │ │ │ │ + cmp r3, #114 @ 0x72 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r7, #112 @ 0x70 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #60] @ (32c974 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -320563,15 +320559,15 @@ │ │ │ │ strb.w r3, [r4, #649] @ 0x289 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ movw r3, #60180 @ 0xeb14 │ │ │ │ strh.w r3, [r4, #657] @ 0x291 │ │ │ │ b.n 32ca0c │ │ │ │ ldr.w r0, [r1, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32ca0c │ │ │ │ blt.n 32ca2a │ │ │ │ Address 0x32ca56 is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032ca58 : │ │ │ │ push {r4, lr} │ │ │ │ @@ -320689,15 +320685,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ bge.n 32cc0a │ │ │ │ Address 0x32cb9e is out of bounds. │ │ │ │ │ │ │ │ │ │ │ │ 0032cba0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -320706,25 +320702,25 @@ │ │ │ │ ubfx r7, r2, #5, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6224f0 │ │ │ │ + bl 622500 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, #2 │ │ │ │ beq.n 32cbf6 │ │ │ │ cmp r0, #1 │ │ │ │ beq.n 32cc20 │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 622558 │ │ │ │ + bl 622568 │ │ │ │ subs r0, r4, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -320743,17 +320739,17 @@ │ │ │ │ ldr r0, [pc, #136] @ (32cc9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #444 @ 0x1bc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr.w r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ tst.w r8, #8 │ │ │ │ bne.n 32cc80 │ │ │ │ and.w r8, r8, #248 @ 0xf8 │ │ │ │ cmp.w r8, #32 │ │ │ │ beq.n 32cc88 │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ strb.w r3, [r5, #665] @ 0x299 │ │ │ │ @@ -320772,45 +320768,45 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32cbd0 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32cbd0 │ │ │ │ mov r0, r5 │ │ │ │ bl 32cb18 │ │ │ │ b.n 32cbd0 │ │ │ │ negs r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 32f830 │ │ │ │ b.n 32cbd0 │ │ │ │ nop │ │ │ │ - subs r2, #158 @ 0x9e │ │ │ │ + subs r2, #182 @ 0xb6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #56 @ 0x38 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r4, #106 @ 0x6a │ │ │ │ + cmp r4, #130 @ 0x82 │ │ │ │ lsls r3, r0, #1 │ │ │ │ bls.n 32cd02 │ │ │ │ vsli.32 d27, d0, #31 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ str.w r3, [r0, #744] @ 0x2e8 │ │ │ │ blt.n 32cd0a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cbz r0, 32ccd0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ ldr.w r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0, #0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cbz r2, 32cce6 │ │ │ │ @@ -320824,15 +320820,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ negs r1, r1 │ │ │ │ bl 32cba0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ccbe │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -320862,26 +320858,26 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add.w r3, r3, #1936 @ 0x790 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r2, [r4, #652] @ 0x28c │ │ │ │ str.w r2, [r3, #1944] @ 0x798 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #3 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #40] @ (32cdb4 ) │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 621d8c │ │ │ │ + bl 621d9c │ │ │ │ str.w r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -321006,29 +321002,29 @@ │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ @ instruction: 0xff85ffff │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6226cc │ │ │ │ + bl 6226dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16417 @ 0x4021 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ b.n 32ce62 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #2 │ │ │ │ bne.n 32ce38 │ │ │ │ eor.w r2, r2, #255 @ 0xff │ │ │ │ lsrs r2, r2, #7 │ │ │ │ strb.w r2, [r3, #666] @ 0x29a │ │ │ │ b.n 32ce62 │ │ │ │ movs r1, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 6226cc │ │ │ │ + bl 6226dc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16385 @ 0x4001 │ │ │ │ mov r0, r3 │ │ │ │ strh.w r2, [r3, #226] @ 0xe2 │ │ │ │ bl 32cd28 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -321107,17 +321103,17 @@ │ │ │ │ cbz r1, 32d002 │ │ │ │ movs r2, #16 │ │ │ │ negs r1, r1 │ │ │ │ bl 32cba0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 32d08e │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldr.w r5, [r4, #652] @ 0x28c │ │ │ │ ldr.w r6, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r5 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r3, r6 │ │ │ │ @@ -321155,15 +321151,15 @@ │ │ │ │ ldrb.w r2, [r3, #1921] @ 0x781 │ │ │ │ lsls r2, r2, #30 │ │ │ │ bmi.n 32d08e │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -321183,21 +321179,21 @@ │ │ │ │ beq.n 32d060 │ │ │ │ blx r3 │ │ │ │ b.n 32d060 │ │ │ │ ldr.w r5, [r4, #860] @ 0x35c │ │ │ │ movs r0, #1 │ │ │ │ movw r4, #16960 @ 0x4240 │ │ │ │ movt r4, #15 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r0, r4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ udf #225 @ 0xe1 │ │ │ │ vmls.i , , d11[0] │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ blx lr │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -321335,15 +321331,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 32d426 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #24] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ cmp r2, r6 │ │ │ │ sbcs.w r1, r3, r8 │ │ │ │ bcc.w 32d3c0 │ │ │ │ subs r2, r2, r6 │ │ │ │ mov.w r1, r7, asr #31 │ │ │ │ sbc.w r3, r3, r8 │ │ │ │ @@ -321446,38 +321442,38 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d498 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32cb18 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ b.n 32d328 │ │ │ │ mov r0, r4 │ │ │ │ bl 32cb18 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [pc, #300] @ (32d4fc ) │ │ │ │ ldr r3, [pc, #252] @ (32d4d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 32d498 │ │ │ │ ldr.w r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, #40 @ 0x28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 61bb88 │ │ │ │ + b.w 61bb98 │ │ │ │ ldr.w r0, [r2, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 32d320 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 32d1f6 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ ldr r1, [pc, #248] @ (32d500 ) │ │ │ │ ldr.w r5, [r0, #1916] @ 0x77c │ │ │ │ add r1, pc │ │ │ │ @@ -321510,15 +321506,15 @@ │ │ │ │ ldr r0, [pc, #180] @ (32d510 ) │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ b.n 32d26c │ │ │ │ ldr r2, [pc, #144] @ (32d504 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32d26c │ │ │ │ @@ -321557,15 +321553,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ bhi.n 32d540 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 32d51c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - adds r4, #94 @ 0x5e │ │ │ │ + adds r4, #118 @ 0x76 │ │ │ │ lsls r4, r2, #1 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ bne.n 32d4e2 │ │ │ │ vmlsl.u , d15, d18[0] │ │ │ │ lsls r3, r5, #1 │ │ │ │ bvs.n 32d534 │ │ │ │ lsls r3, r5, #1 │ │ │ │ @@ -321575,31 +321571,31 @@ │ │ │ │ bpl.n 32d5f4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stc2l 15, cr15, [fp], #1020 @ 0x3fc │ │ │ │ subs r3, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #78 @ 0x4e │ │ │ │ + movs r4, #102 @ 0x66 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #146 @ 0x92 │ │ │ │ + movs r4, #170 @ 0xaa │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r5, #38 @ 0x26 │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r4, #6 │ │ │ │ + subs r4, r7, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, #30 │ │ │ │ + movs r4, #54 @ 0x36 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r1, #242 @ 0xf2 │ │ │ │ + adds r2, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r1, #6 │ │ │ │ + subs r4, r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r3, #238 @ 0xee │ │ │ │ + movs r4, #6 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb.w r3, [r0, #665] @ 0x299 │ │ │ │ movs r2, #0 │ │ │ │ @@ -321609,17 +321605,17 @@ │ │ │ │ strb.w r3, [r0, #665] @ 0x299 │ │ │ │ cbz r1, 32d55e │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ negs r1, r1 │ │ │ │ bl 32cba0 │ │ │ │ cbnz r0, 32d5b6 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldr.w r5, [r4, #824] @ 0x338 │ │ │ │ ldr.w r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r6 │ │ │ │ it ge │ │ │ │ movge r5, r6 │ │ │ │ bl 32aeac │ │ │ │ @@ -321648,15 +321644,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ mrc 15, 6, APSR_nzcv, cr1, cr15, {7} │ │ │ │ │ │ │ │ 0032d5dc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -321712,22 +321708,22 @@ │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ movs r5, #0 │ │ │ │ movs r6, #1 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ str.w r6, [r4, #884] @ 0x374 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #100] @ (32d704 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d5dc │ │ │ │ mov r0, r5 │ │ │ │ str.w r6, [r4, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ @@ -321796,15 +321792,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #212] @ (32d844 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1904] @ 0x770 │ │ │ │ add r3, pc │ │ │ │ mov r5, r3 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldr.w r3, [r4, #1928] @ 0x788 │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #1904] @ 0x770 │ │ │ │ cbz r3, 32d7cc │ │ │ │ str.w r2, [r4, #1928] @ 0x788 │ │ │ │ mov.w r0, #912 @ 0x390 │ │ │ │ ldrb.w r2, [r4, #1920] @ 0x780 │ │ │ │ @@ -321870,19 +321866,19 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ blx 25b530 │ │ │ │ bne.n 32d7f4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r0, r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #126 @ 0x7e │ │ │ │ + cmp r6, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r3, #0 │ │ │ │ + adds r0, r6, #0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r0, #242 @ 0xf2 │ │ │ │ + movs r1, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb.w r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -321949,22 +321945,22 @@ │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r5, #0 │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ str.w r5, [r4, #784] @ 0x310 │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ str.w r5, [r4, #884] @ 0x374 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ lsls r2, r3, #9 │ │ │ │ lsrs r3, r3, #23 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #100] @ (32d9a8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ bl 32d5dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -322098,30 +322094,30 @@ │ │ │ │ orrne.w r1, r1, #16 │ │ │ │ strbne.w r1, [r2, #665] @ 0x299 │ │ │ │ b.n 32da18 │ │ │ │ ldr.w r0, [r3, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r1, [pc, #92] @ (32db20 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 32d9e6 │ │ │ │ ldr r1, [pc, #84] @ (32db24 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.n 32d9e6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ (32db28 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 32d9e6 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ b.n 32da4a │ │ │ │ ldr r3, [pc, #56] @ (32db2c ) │ │ │ │ movw r2, #2186 @ 0x88a │ │ │ │ ldr r1, [pc, #56] @ (32db30 ) │ │ │ │ @@ -322139,21 +322135,21 @@ │ │ │ │ ldmia r3, {r0, r1, r3, r4, r5, r6} │ │ │ │ vcvt.f32.u32 d23, d4, #1 │ │ │ │ lsls r5, r3, #1 │ │ │ │ lsrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r6, #1 │ │ │ │ + subs r4, r1, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - cmp r3, #182 @ 0xb6 │ │ │ │ + cmp r3, #206 @ 0xce │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r0, r2, r5 │ │ │ │ + adds r0, r5, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r2, r2, #2 │ │ │ │ + subs r2, r5, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032db38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -322202,15 +322198,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #1924] @ 0x784 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strb.w r2, [r4, #1921] @ 0x781 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32d9b0 │ │ │ │ ldrb.w r2, [r4, #1921] @ 0x781 │ │ │ │ orn r1, r3, #95 @ 0x5f │ │ │ │ @@ -322275,29 +322271,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (32dcf4 ) │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add.w r2, r2, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ strd r4, r6, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 32db74 │ │ │ │ nop │ │ │ │ ldmia r5, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #384] @ (32de6c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #238 @ 0xee │ │ │ │ lsls r4, r5, #1 │ │ │ │ - adds r6, r5, #3 │ │ │ │ + adds r6, r0, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032dcf8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -322307,15 +322303,15 @@ │ │ │ │ ldr r0, [r2, #24] │ │ │ │ add r3, pc │ │ │ │ cbz r0, 32dd28 │ │ │ │ ldr r2, [pc, #124] @ (32dd94 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 32dd6a │ │ │ │ - bl 621ca8 │ │ │ │ + bl 621cb8 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #80 @ 0x50 │ │ │ │ strh.w r3, [r4, #1920] @ 0x780 │ │ │ │ bl 32a1b0 │ │ │ │ @@ -322344,28 +322340,28 @@ │ │ │ │ ldr r2, [pc, #36] @ (32dd9c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32dd1c │ │ │ │ ldr r0, [pc, #32] @ (32dda0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b.n 32dd1c │ │ │ │ nop │ │ │ │ ldmia r4, {r2, r3, r4, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r1, #2 │ │ │ │ + adds r0, r4, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032dda4 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -322384,15 +322380,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ str.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 621bc0 │ │ │ │ + bl 621bd0 │ │ │ │ ldrb.w r3, [r5, #218] @ 0xda │ │ │ │ cmp r6, #1 │ │ │ │ strb.w r3, [r4, #634] @ 0x27a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldr.w r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ @@ -322409,47 +322405,47 @@ │ │ │ │ movw r2, #257 @ 0x101 │ │ │ │ vldr d7, [r5, #208] @ 0xd0 │ │ │ │ strh.w r2, [r4, #888] @ 0x378 │ │ │ │ str.w r3, [r4, #892] @ 0x37c │ │ │ │ strb.w r3, [r4, #896] @ 0x380 │ │ │ │ vstr d7, [r4, #640] @ 0x280 │ │ │ │ beq.n 32def4 │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32df58 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 62264c │ │ │ │ + bl 62265c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 32df7a │ │ │ │ ldr r1, [pc, #344] @ (32dfa4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2088 @ 0x828 │ │ │ │ - bl 621404 │ │ │ │ + bl 621414 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32df0a │ │ │ │ movs r1, #21 │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ - bl 7133e8 │ │ │ │ + bl 7133f8 │ │ │ │ ldr.w r2, [r5, #200] @ 0xc8 │ │ │ │ cbz r2, 32dec4 │ │ │ │ movs r1, #41 @ 0x29 │ │ │ │ addw r0, r4, #593 @ 0x251 │ │ │ │ - bl 7133e8 │ │ │ │ + bl 7133f8 │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cbz r2, 32deec │ │ │ │ movs r1, #9 │ │ │ │ add.w r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 7133e8 │ │ │ │ + bl 7133f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 32a1b0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6216e0 │ │ │ │ + bl 6216f0 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #264] @ (32dfa8 ) │ │ │ │ ldr r3, [pc, #252] @ (32dfa0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -322474,22 +322470,22 @@ │ │ │ │ str.w r1, [r4, #597] @ 0x255 │ │ │ │ str.w r2, [r4, #601] @ 0x259 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ strh.w r3, [r4, #605] @ 0x25d │ │ │ │ ldr.w r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32de84 │ │ │ │ - bl 71319c │ │ │ │ + bl 7131ac │ │ │ │ mov r2, r0 │ │ │ │ b.n 32de84 │ │ │ │ ldr r1, [pc, #184] @ (32dfb0 ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #2056 @ 0x808 │ │ │ │ - bl 621404 │ │ │ │ + bl 621414 │ │ │ │ ldr.w r2, [r5, #196] @ 0xc4 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 32de64 │ │ │ │ ldr r3, [pc, #168] @ (32dfb4 ) │ │ │ │ add.w r0, r4, #572 @ 0x23c │ │ │ │ ldr.w r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc │ │ │ │ @@ -322522,59 +322518,59 @@ │ │ │ │ ldr r1, [pc, #104] @ (32dfc8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2629 @ 0xa45 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 32de9e │ │ │ │ ldr r3, [pc, #80] @ (32dfcc ) │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #80] @ (32dfd0 ) │ │ │ │ ldr r1, [pc, #80] @ (32dfd4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #516 @ 0x204 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2633 @ 0xa49 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 32df74 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r1, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r1, #8] │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldmia r2!, {r1, r3, r5, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ - subs r6, r0, r7 │ │ │ │ + subs r6, r3, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ ldrb r0, [r5, #5] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r0, r3, r5 │ │ │ │ + subs r0, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r3, r5 │ │ │ │ + subs r4, r6, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r4, r6, r4 │ │ │ │ + subs r4, r1, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #80 @ 0x50 │ │ │ │ + movs r7, #104 @ 0x68 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, r0, r3 │ │ │ │ + subs r6, r3, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r4, #19 │ │ │ │ + asrs r2, r7, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r7, #46 @ 0x2e │ │ │ │ + movs r7, #70 @ 0x46 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r0, #19 │ │ │ │ + asrs r0, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032dfd8 : │ │ │ │ ldr.w r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 32e016 │ │ │ │ @@ -322628,37 +322624,37 @@ │ │ │ │ strb r5, [r4, #4] │ │ │ │ str.w r3, [r4, #568] @ 0x238 │ │ │ │ mov.w r0, #2048 @ 0x800 │ │ │ │ str r6, [r4, #0] │ │ │ │ adds r3, #1 │ │ │ │ str.w r8, [r4, #844] @ 0x34c │ │ │ │ str r3, [r7, #0] │ │ │ │ - bl 728928 │ │ │ │ + bl 728938 │ │ │ │ ldr.w r2, [r4, #844] @ 0x34c │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #840] @ 0x348 │ │ │ │ blx 25b0fc │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ - bl 623608 │ │ │ │ + bl 623618 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #900] @ 0x384 │ │ │ │ blx 25b0fc │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #84] @ (32e0f8 ) │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [r4, #860] @ 0x35c │ │ │ │ add.w r4, r4, #912 @ 0x390 │ │ │ │ bl 32a1b0 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ @@ -322689,51 +322685,51 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r0, #1924] @ 0x784 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e120 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #860] @ 0x35c │ │ │ │ sub sp, #8 │ │ │ │ cbz r0, 32e144 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r4, #900] @ 0x384 │ │ │ │ - bl 72898c │ │ │ │ + bl 72899c │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72898c │ │ │ │ + b.w 72899c │ │ │ │ nop │ │ │ │ │ │ │ │ 0032e15c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ ble.n 32e184 │ │ │ │ subs r5, r0, #4 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #1 │ │ │ │ - bl 5fad64 │ │ │ │ + bl 5fad74 │ │ │ │ cmp r6, r4 │ │ │ │ str.w r0, [r5, #4]! │ │ │ │ bne.n 32e172 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -322883,17 +322879,17 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ bl 32e100 │ │ │ │ cmp r5, #0 │ │ │ │ blt.n 32e3a8 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 32caa0 │ │ │ │ negs r1, r2 │ │ │ │ ldrb.w r2, [r0, #884] @ 0x374 │ │ │ │ @@ -322926,17 +322922,17 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r7, #4 │ │ │ │ mov.w r6, #2048 @ 0x800 │ │ │ │ movs r5, #16 │ │ │ │ movs r1, #1 │ │ │ │ b.n 32e2a0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ b.n 32e346 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 32e190 │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r4, #784] @ 0x310 │ │ │ │ @@ -322953,28 +322949,28 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e2b0 │ │ │ │ ldr r0, [pc, #40] @ (32e414 ) │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32e2b0 │ │ │ │ stmia r7!, {r1, r2, r5} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f16 , , │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r7, r5 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ sub sp, #12 │ │ │ │ @@ -323019,15 +323015,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ and.w r3, r3, #1 │ │ │ │ strb.w r3, [r4, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ and.w r1, r1, #1 │ │ │ │ - bl 686218 │ │ │ │ + bl 686228 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ orr.w r3, r3, #3 │ │ │ │ strb.w r1, [r4, #649] @ 0x289 │ │ │ │ @@ -323102,26 +323098,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 32e554 │ │ │ │ ldr r0, [pc, #32] @ (32e5c4 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 32e554 │ │ │ │ stmia r4!, {r1, r2} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #31 │ │ │ │ + adds r2, r1, r0 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #40] @ 0x28 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -323184,15 +323180,15 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e100 │ │ │ │ movs r1, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32e65a │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 686394 │ │ │ │ + bl 6863a4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ strb.w r1, [r4, #689] @ 0x2b1 │ │ │ │ b.n 32e65a │ │ │ │ ldr.w r3, [r0, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ strb.w r1, [r0, #649] @ 0x289 │ │ │ │ @@ -323201,15 +323197,15 @@ │ │ │ │ orr.w r3, r3, #3 │ │ │ │ b.n 32e674 │ │ │ │ ldrb.w r3, [r0, #690] @ 0x2b2 │ │ │ │ movs r1, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32e68e │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ cmp r0, #0 │ │ │ │ mov.w r2, #83 @ 0x53 │ │ │ │ ite eq │ │ │ │ moveq r1, #5 │ │ │ │ movne r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ @@ -323243,45 +323239,45 @@ │ │ │ │ ldr.w r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt.n 32e7c0 │ │ │ │ ldr.w r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 32ea02 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32e942 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ beq.w 32e8e6 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.w 32e89e │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r1, #1 │ │ │ │ - bl 61bb88 │ │ │ │ + bl 61bb98 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 32e52c │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r0, [r4, #840] @ 0x348 │ │ │ │ bl 32e190 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #704] @ 0x2c0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #700] @ 0x2bc │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323366,21 +323362,21 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ asrs r3, r2, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 686684 │ │ │ │ + bl 686694 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge.w 32e794 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ adds r5, #123 @ 0x7b │ │ │ │ bne.w 32e784 │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ b.n 32e788 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr.w r3, [r4, #840] @ 0x348 │ │ │ │ @@ -323389,15 +323385,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ asrs r3, r2, #31 │ │ │ │ vstr d7, [sp] │ │ │ │ lsls r3, r3, #11 │ │ │ │ orr.w r3, r3, r2, lsr #21 │ │ │ │ lsls r2, r2, #11 │ │ │ │ - bl 686684 │ │ │ │ + bl 686694 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt.n 32e8ca │ │ │ │ b.n 32e7a0 │ │ │ │ ldr r3, [pc, #568] @ (32eb4c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323409,30 +323405,30 @@ │ │ │ │ bpl.w 32e722 │ │ │ │ ldr.w r3, [r4, #700] @ 0x2bc │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [pc, #540] @ (32eb54 ) │ │ │ │ ldr.w r3, [r4, #696] @ 0x2b8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32e722 │ │ │ │ ldr r3, [pc, #532] @ (32eb58 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e762 │ │ │ │ ldr r3, [pc, #508] @ (32eb50 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 32e762 │ │ │ │ ldr r0, [pc, #508] @ (32eb5c ) │ │ │ │ ldr.w r1, [r4, #704] @ 0x2c0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32e762 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 32eab8 │ │ │ │ ldr.w r3, [r4, #652] @ 0x28c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ @@ -323458,15 +323454,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 32e898 │ │ │ │ ldr r0, [pc, #416] @ (32eb64 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [r4, #692] @ 0x2b4 │ │ │ │ b.n 32e898 │ │ │ │ ldr r3, [pc, #400] @ (32eb68 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32e858 │ │ │ │ @@ -323475,15 +323471,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e858 │ │ │ │ ldr r0, [pc, #376] @ (32eb6c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ b.n 32e858 │ │ │ │ cmp.w r3, #2048 @ 0x800 │ │ │ │ it ne │ │ │ │ cmpne.w r3, #2352 @ 0x930 │ │ │ │ bne.n 32eaa4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ @@ -323498,21 +323494,21 @@ │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str.w r2, [r4, #764] @ 0x2fc │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ str.w r2, [r4, #748] @ 0x2ec │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32eae4 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r1, #1 │ │ │ │ mov.w r2, #2048 @ 0x800 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #272] @ (32eb70 ) │ │ │ │ movs r0, #4 │ │ │ │ adds r2, r3, r3 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov.w r3, r3, asr #31 │ │ │ │ add r1, pc │ │ │ │ @@ -323532,17 +323528,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r1, #1 │ │ │ │ - bl 61bb88 │ │ │ │ + bl 61bb98 │ │ │ │ movs r2, #33 @ 0x21 │ │ │ │ movs r1, #5 │ │ │ │ b.n 32e788 │ │ │ │ ldr r3, [pc, #184] @ (32eb74 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -323552,29 +323548,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 32e972 │ │ │ │ ldr r0, [pc, #160] @ (32eb78 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrb.w r2, [r4, #665] @ 0x299 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32e972 │ │ │ │ ldr r3, [pc, #148] @ (32eb7c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ea40 │ │ │ │ ldr r3, [pc, #92] @ (32eb50 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32ea40 │ │ │ │ ldr r0, [pc, #128] @ (32eb80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32ea40 │ │ │ │ ldr r3, [pc, #124] @ (32eb84 ) │ │ │ │ movw r2, #281 @ 0x119 │ │ │ │ ldr r1, [pc, #120] @ (32eb88 ) │ │ │ │ ldr r0, [pc, #124] @ (32eb8c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -323601,49 +323597,49 @@ │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffd7ffff │ │ │ │ adds r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #18 │ │ │ │ + asrs r2, r6, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r4, r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ adds r2, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #19 │ │ │ │ + asrs r2, r5, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r4, #17 │ │ │ │ + asrs r4, r7, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsrs r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #17 │ │ │ │ + asrs r0, r1, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r5, #12 │ │ │ │ + asrs r2, r0, #13 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r4, r6, #6 │ │ │ │ + adds r4, r1, #7 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r3, #15 │ │ │ │ + asrs r2, r6, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r6, r4, #15 │ │ │ │ + asrs r6, r7, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - adds r6, r3, #6 │ │ │ │ + adds r6, r6, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r0, #15 │ │ │ │ + asrs r4, r3, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r6, #15 │ │ │ │ + asrs r0, r1, #16 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #316] @ 32ece8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -323673,21 +323669,21 @@ │ │ │ │ mul.w r2, r6, r7 │ │ │ │ movs r3, #0 │ │ │ │ str.w r2, [r4, #692] @ 0x2b4 │ │ │ │ str.w r3, [r4, #784] @ 0x310 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str.w r5, [r4, #704] @ 0x2c0 │ │ │ │ str.w r6, [r4, #708] @ 0x2c4 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr.w r2, [r4, #692] @ 0x2b4 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #216] @ (32ecf0 ) │ │ │ │ movs r3, #216 @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ @@ -323740,15 +323736,15 @@ │ │ │ │ ldr r2, [pc, #92] @ (32ed00 ) │ │ │ │ add r2, pc │ │ │ │ ldr r0, [pc, #92] @ (32ed04 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32ec2e │ │ │ │ b.n 32ebcc │ │ │ │ ldr r3, [pc, #72] @ (32ed08 ) │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ ldr r1, [pc, #72] @ (32ed0c ) │ │ │ │ @@ -323772,31 +323768,31 @@ │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bl 120cf2 │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r3, #2] │ │ │ │ + ldrh r0, [r6, #2] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r1, #238 @ 0xee │ │ │ │ + subs r2, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r5, #11 │ │ │ │ + asrs r0, r0, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r6, r7, r7 │ │ │ │ + adds r6, r2, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r4, r4, #8 │ │ │ │ + asrs r4, r7, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r0, r1, #12 │ │ │ │ + asrs r0, r4, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - subs r0, r5, r7 │ │ │ │ + adds r0, r0, #0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r6, r1, #8 │ │ │ │ + asrs r6, r4, #8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - asrs r2, r6, #11 │ │ │ │ + asrs r2, r1, #12 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r4, r0 │ │ │ │ @@ -323946,36 +323942,36 @@ │ │ │ │ movs r4, #0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r4, [r0, #696] @ 0x2b8 │ │ │ │ cbz r1, 32ef1c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #40] @ (32ef30 ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32d5dc │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ str.w r1, [r0, #700] @ 0x2bc │ │ │ │ strb.w r2, [r0, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e6e4 │ │ │ │ - bl 630f32 │ │ │ │ + bl 630f32 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrh r2, [r1, #8] │ │ │ │ mov r3, r1 │ │ │ │ ldrb r5, [r1, #7] │ │ │ │ @@ -324238,15 +324234,15 @@ │ │ │ │ b.n 32f1fa │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ movs r1, #5 │ │ │ │ b.w 32e52c │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ strd r3, r1, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ ldrb.w ip, [r4, #686] @ 0x2ae │ │ │ │ ldrd r2, r3, [sp, #4] │ │ │ │ cmp.w ip, #0 │ │ │ │ bne.n 32f25a │ │ │ │ ldrb.w r1, [r4, #685] @ 0x2ad │ │ │ │ cbz r1, 32f266 │ │ │ │ mov r1, r5 │ │ │ │ @@ -324585,19 +324581,19 @@ │ │ │ │ rev r2, r3 │ │ │ │ str r0, [r1, #108] @ 0x6c │ │ │ │ movs r3, #112 @ 0x70 │ │ │ │ str r2, [r1, #104] @ 0x68 │ │ │ │ movs r0, #108 @ 0x6c │ │ │ │ movs r2, #3 │ │ │ │ b.n 32f430 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r0, #14 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r4, r5, #23 │ │ │ │ + lsls r4, r0, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - str r0, [r2, #60] @ 0x3c │ │ │ │ + str r0, [r5, #60] @ 0x3c │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {lr} │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #240 @ 0xf0 │ │ │ │ str.w r3, [r1, #5] │ │ │ │ mov.w lr, #10 │ │ │ │ str.w r3, [r1, #9] │ │ │ │ @@ -324632,17 +324628,17 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32f6d2 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r2, #0 │ │ │ │ blt.n 32f69c │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldr.w r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp.w r3, #2352 @ 0x930 │ │ │ │ beq.n 32f6c4 │ │ │ │ ldr.w r2, [r4, #704] @ 0x2c0 │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r3, [r4, #665] @ 0x299 │ │ │ │ mov r0, r4 │ │ │ │ @@ -324650,17 +324646,17 @@ │ │ │ │ strd r1, r2, [r4, #700] @ 0x2bc │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 32e6e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #123 @ 0x7b │ │ │ │ ittee eq │ │ │ │ moveq r2, #58 @ 0x3a │ │ │ │ moveq r1, #2 │ │ │ │ movne r2, #33 @ 0x21 │ │ │ │ @@ -324682,26 +324678,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f65a │ │ │ │ ldr.w r1, [r0, #704] @ 0x2c0 │ │ │ │ ldr r0, [pc, #28] @ (32f70c ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 32f65a │ │ │ │ cbz r0, 32f740 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r1, #4 │ │ │ │ + lsrs r2, r4, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r2, r4, [r0, #40] @ 0x28 │ │ │ │ sub sp, #8 │ │ │ │ @@ -324719,21 +324715,21 @@ │ │ │ │ str.w ip, [r0, #696] @ 0x2b8 │ │ │ │ str.w r4, [r0, #704] @ 0x2c0 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ cbz r1, 32f786 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r1, #1 │ │ │ │ movs r2, #8 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #40] @ (32f79c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -324768,21 +324764,21 @@ │ │ │ │ movge r2, #8 │ │ │ │ str.w r2, [r0, #692] @ 0x2b4 │ │ │ │ str.w r2, [r0, #784] @ 0x310 │ │ │ │ cbz r1, 32f816 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #40] @ (32f82c ) │ │ │ │ movs r3, #88 @ 0x58 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ strb.w r3, [r4, #665] @ 0x299 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ @@ -324843,26 +324839,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32f852 │ │ │ │ ldr r0, [pc, #32] @ (32f8cc ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ movs r2, #5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 32f852 │ │ │ │ cbz r0, 32f8c6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r5, #19 │ │ │ │ + lsls r2, r0, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032f8d0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -324906,15 +324902,15 @@ │ │ │ │ bne.n 32f920 │ │ │ │ ldrd r1, r2, [r4, #40] @ 0x28 │ │ │ │ cmp r1, #1 │ │ │ │ sbcs.w r2, r2, #0 │ │ │ │ blt.n 32f920 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32f920 │ │ │ │ ldr r2, [pc, #356] @ (32fac0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r2, [r2, r6, lsl #3] │ │ │ │ cbz r2, 32f976 │ │ │ │ @@ -324942,15 +324938,15 @@ │ │ │ │ strb.w r2, [r4, #665] @ 0x299 │ │ │ │ str.w r3, [r4, #652] @ 0x28c │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 32e100 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 685f28 │ │ │ │ + bl 685f38 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32f932 │ │ │ │ ldrb.w r2, [r4, #691] @ 0x2b3 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 32f932 │ │ │ │ cmp r2, #1 │ │ │ │ @@ -324994,27 +324990,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 32f8fc │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ - bl 7337bc │ │ │ │ + bl 7337cc │ │ │ │ ldr.w r3, [r8] │ │ │ │ mov r9, r0 │ │ │ │ cbnz r3, 32fa90 │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ blx 2590fc │ │ │ │ b.n 32f8fc │ │ │ │ ldr r0, [pc, #132] @ (32fad0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 32fa1a │ │ │ │ b.n 32f8fc │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ movs r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ @@ -325031,15 +325027,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 32f98e │ │ │ │ ldr r0, [pc, #80] @ (32fad8 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32f98e │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 32fa3e │ │ │ │ ldr r3, [pc, #44] @ (32fac8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -325047,15 +325043,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 32fa3e │ │ │ │ ldr r3, [r0, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #52] @ (32fadc ) │ │ │ │ ldrh.w r2, [r4, #657] @ 0x291 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 32fa3e │ │ │ │ add sp, #400 @ 0x190 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r3, #28] │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -325063,21 +325059,21 @@ │ │ │ │ lsls r5, r3, #1 │ │ │ │ asrs r4, r2, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r2, #23 │ │ │ │ + lsls r2, r5, #23 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r4, r3, #25 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #24 │ │ │ │ + lsls r0, r3, #24 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r4, #22 │ │ │ │ + lsls r0, r7, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032fae0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -325095,20 +325091,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (32fb38 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldr r4, [r0, #124] @ 0x7c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -325120,22 +325116,22 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w r3, r4, #12 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w ip, [r5, #96] @ 0x60 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ cmp.w ip, #4294967295 @ 0xffffffff │ │ │ │ beq.n 32fbca │ │ │ │ ldr.w r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs.n 32fc02 │ │ │ │ @@ -325147,15 +325143,15 @@ │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #216] @ (32fc80 ) │ │ │ │ movs r2, #69 @ 0x45 │ │ │ │ add r5, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ strd r5, ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325191,15 +325187,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #48 @ 0x30 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325211,54 +325207,54 @@ │ │ │ │ ldr r1, [pc, #88] @ (32fc98 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 32fbb6 │ │ │ │ ldr r3, [pc, #72] @ (32fc9c ) │ │ │ │ movs r5, #0 │ │ │ │ ldr r4, [pc, #72] @ (32fca0 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #72] @ (32fca4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 32fbb6 │ │ │ │ - str??.w r0, [r8, r2] │ │ │ │ - lsrs r0, r7, #22 │ │ │ │ + strb.w r0, [r0, #66] @ 0x42 │ │ │ │ + lsrs r0, r2, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr??.w r0, [lr, r2] │ │ │ │ - lsls r0, r6, #21 │ │ │ │ + ldrb.w r0, [r6, #66] @ 0x42 │ │ │ │ + lsls r0, r1, #22 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r6, r0, #20 │ │ │ │ + lsrs r6, r3, #20 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r7, #18 │ │ │ │ + lsls r2, r2, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4, #18 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #19 │ │ │ │ + lsrs r2, r5, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r0, r0, #19 │ │ │ │ + lsls r0, r3, #19 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r1, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r4, r6, #18 │ │ │ │ + lsrs r4, r1, #19 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r2, r4, #18 │ │ │ │ + lsls r2, r7, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #17 │ │ │ │ + lsls r2, r5, #17 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ ldr r2, [pc, #68] @ (32fd00 ) │ │ │ │ @@ -325270,37 +325266,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (32fd0c ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d39dc │ │ │ │ + bl 5d39ec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d42d4 │ │ │ │ + bl 5d42e4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r5, #17 │ │ │ │ + lsls r0, r0, #18 │ │ │ │ lsls r3, r0, #1 │ │ │ │ lsls r3, r1, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #60] @ 0x3c │ │ │ │ + ldrh r4, [r7, #60] @ 0x3c │ │ │ │ lsls r7, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #84] @ (32fd74 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -325309,25 +325305,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (32fd7c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #68] @ (32fd80 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (32fd84 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #52] @ (32fd88 ) │ │ │ │ ldr r2, [pc, #56] @ (32fd8c ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #56] @ (32fd90 ) │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #52] @ (32fd94 ) │ │ │ │ @@ -325335,28 +325331,28 @@ │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ movs r2, #18 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ - lsrs r0, r5, #15 │ │ │ │ + b.w 5cd844 │ │ │ │ + lsrs r0, r0, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #6] │ │ │ │ + strh r6, [r3, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #936] @ 0x3a8 │ │ │ │ + str r6, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf67a0042 │ │ │ │ @ instruction: 0xf6920042 │ │ │ │ + subw r0, sl, #2114 @ 0x842 │ │ │ │ lsls r1, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r1, {r1, r2, r6, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - lsls r2, r3, #15 │ │ │ │ + lsls r2, r6, #15 │ │ │ │ lsls r3, r0, #1 │ │ │ │ str r0, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -325368,42 +325364,42 @@ │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #44] @ (32fde4 ) │ │ │ │ add ip, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, r0, #124 @ 0x7c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 70904c │ │ │ │ + b.w 70905c │ │ │ │ nop │ │ │ │ - lsrs r2, r3, #13 │ │ │ │ + lsrs r2, r6, #13 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xf61e0042 │ │ │ │ - addw r0, r0, #2114 @ 0x842 │ │ │ │ + @ instruction: 0xf6360042 │ │ │ │ + @ instruction: 0xf6180042 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 32fe40 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #68] @ (32fe44 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (32fe48 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #52] @ (32fe4c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #52] @ (32fe50 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #52] @ 32fe54 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ add r2, pc │ │ │ │ @@ -325411,25 +325407,25 @@ │ │ │ │ add ip, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ - lsrs r6, r1, #12 │ │ │ │ + b.w 5cd844 │ │ │ │ + lsrs r6, r4, #12 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #31] │ │ │ │ + strh r4, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #56] @ 0x38 │ │ │ │ + str r5, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrh r2, [r5, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldc2 15, cr15, [r5, #-1020] @ 0xfffffc04 │ │ │ │ - sbcs.w r0, r6, #12713984 @ 0xc20000 │ │ │ │ + @ instruction: 0xf58e0042 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (32fec0 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #88] @ (32fec4 ) │ │ │ │ @@ -325437,56 +325433,56 @@ │ │ │ │ ldr r1, [pc, #88] @ (32fec8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #72] @ (32fecc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (32fed0 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [pc, #60] @ (32fed4 ) │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #60] @ (32fed8 ) │ │ │ │ ldr r1, [pc, #60] @ (32fedc ) │ │ │ │ add r4, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #56] @ (32fee0 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #26 │ │ │ │ add.w r1, r1, #960 @ 0x3c0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r3, [r5, #52] @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ - lsrs r0, r4, #10 │ │ │ │ + b.w 5cd844 │ │ │ │ + lsrs r0, r7, #10 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #29] │ │ │ │ + ldrb r6, [r2, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [sp, #648] @ 0x288 │ │ │ │ + str r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf5320042 │ │ │ │ adc.w r0, sl, #12713984 @ 0xc20000 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + sbc.w r0, r2, #12713984 @ 0xc20000 │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r2, r1, #1 │ │ │ │ lsls r5, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r3, #56] @ 0x38 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - lsls r6, r3, #10 │ │ │ │ + lsls r6, r6, #10 │ │ │ │ lsls r3, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #28 │ │ │ │ ldr.w ip, [pc, #168] @ 32ffa0 │ │ │ │ @@ -325503,23 +325499,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 70904c │ │ │ │ + bl 70905c │ │ │ │ cbnz r0, 32ff66 │ │ │ │ ldr r2, [pc, #112] @ (32ffb4 ) │ │ │ │ ldr r3, [pc, #96] @ (32ffa8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -325535,15 +325531,15 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 43fa0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbz r1, 32ff7a │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 32ff42 │ │ │ │ ldr r3, [r5, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ adds r2, r3, #1 │ │ │ │ str r0, [r5, #124] @ 0x7c │ │ │ │ beq.n 32ff72 │ │ │ │ cbz r3, 32ff94 │ │ │ │ @@ -325554,27 +325550,27 @@ │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 32ff72 │ │ │ │ ldr r2, [pc, #36] @ (32ffbc ) │ │ │ │ add r2, pc │ │ │ │ b.n 32ff8a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - lsrs r2, r2, #8 │ │ │ │ + lsrs r2, r5, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ add r2, sp, #280 @ 0x118 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4c40042 │ │ │ │ - @ instruction: 0xf4a20042 │ │ │ │ + @ instruction: 0xf4dc0042 │ │ │ │ + @ instruction: 0xf4ba0042 │ │ │ │ add r2, sp, #24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r0, r3, #7 │ │ │ │ + lsls r0, r6, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r2, #7 │ │ │ │ + lsls r2, r5, #7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ │ │ │ │ 0032ffc0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -325643,33 +325639,33 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #316] @ (3301b0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 72b5f8 │ │ │ │ + bl 72b608 │ │ │ │ movs r2, #15 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [sp] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ - bl 62093c │ │ │ │ + bl 62094c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 621268 │ │ │ │ + bl 621278 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 32ffe6 │ │ │ │ ldr r3, [pc, #252] @ (3301b4 ) │ │ │ │ movs r2, #89 @ 0x59 │ │ │ │ ldr r1, [pc, #252] @ (3301b8 ) │ │ │ │ ldr r0, [pc, #252] @ (3301bc ) │ │ │ │ add r3, pc │ │ │ │ @@ -325718,15 +325714,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #160] @ (3301d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325737,15 +325733,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #128] @ (3301dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -325760,49 +325756,50 @@ │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [r4, #196] @ 0xc4 │ │ │ │ b.n 3300f6 │ │ │ │ add.w r0, r5, #676 @ 0x2a4 │ │ │ │ blx 25b8cc │ │ │ │ str.w r0, [r4, #192] @ 0xc0 │ │ │ │ b.n 3300ee │ │ │ │ - lsrs r6, r3, #2 │ │ │ │ + lsrs r6, r6, #2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r7, #3 │ │ │ │ + lsls r4, r2, #4 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - movs r4, r7 │ │ │ │ + lsls r4, r2, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsrs r2, r2, #1 │ │ │ │ + lsrs r2, r5, #1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - vrev64.16 q8, q1 │ │ │ │ - cdp2 0, 8, cr0, cr0, cr1, {2} │ │ │ │ - lsls r0, r5, #1 │ │ │ │ + movs r4, r1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r0, r2, #1 │ │ │ │ + cdp2 0, 9, cr0, cr8, cr1, {2} │ │ │ │ + lsls r0, r0, #2 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - lsls r2, r4, #31 │ │ │ │ - lsls r4, r2, #1 │ │ │ │ + lsls r0, r5, #1 │ │ │ │ + lsls r3, r0, #1 │ │ │ │ + lsls r2, r7, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ + lsls r4, r5, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vmla.i q0, q0, d2[0] │ │ │ │ - lsls r4, r6, #30 │ │ │ │ + vmla.i16 q0, q4, d2[0] │ │ │ │ + lsls r4, r1, #31 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r6, r1, #1 │ │ │ │ + lsls r6, r4, #1 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - vhadd.u16 q8, q1, q1 │ │ │ │ - vmla.i16 q8, q7, d2[0] │ │ │ │ - vmla.i32 q8, q0, d2[0] │ │ │ │ + vhadd.u32 q8, q5, q1 │ │ │ │ + vmla.i q8, q3, d2[0] │ │ │ │ + vrev64.32 q8, q1 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #1 │ │ │ │ b.w 32ffc0 │ │ │ │ mov r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ b.w 32ffc0 │ │ │ │ ldr r0, [pc, #4] @ (330200 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldr r2, [r0, #24] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -325810,51 +325807,51 @@ │ │ │ │ ldr r2, [pc, #84] @ (33026c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (330270 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #72] @ (330274 ) │ │ │ │ ldr r3, [pc, #76] @ (330278 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (33027c ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #64] @ (330280 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r6, #29 │ │ │ │ + lsls r0, r1, #30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r2, #15] │ │ │ │ + ldrb r6, [r5, #15] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [sp, #1000] @ 0x3e8 │ │ │ │ + str r1, [sp, #72] @ 0x48 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r1, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.u q8, q3, q1 │ │ │ │ + vmla.i q0, q7, d2[0] │ │ │ │ lsls r1, r4, #4 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -325866,26 +325863,26 @@ │ │ │ │ ldr r1, [pc, #164] @ (330344 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #144] @ (330348 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #144] @ (33034c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #15 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ @@ -325904,38 +325901,38 @@ │ │ │ │ ldr r2, [pc, #72] @ (330350 ) │ │ │ │ ldr r1, [pc, #76] @ (330354 ) │ │ │ │ movs r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #64] @ (330358 ) │ │ │ │ movs r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc │ │ │ │ strd r1, r1, [sp, #4] │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 489fc8 │ │ │ │ add.w r0, r5, #104 @ 0x68 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 32dfd8 │ │ │ │ - lsls r6, r5, #27 │ │ │ │ + lsls r6, r0, #28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #116 @ 0x74 │ │ │ │ + movs r3, #140 @ 0x8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vhadd.u q0, q6, q1 │ │ │ │ - vhadd.u8 q8, q7, q1 │ │ │ │ - vhadd.u8 q0, q7, q1 │ │ │ │ - vhadd.u16 q0, q5, q1 │ │ │ │ + vhadd.u16 q8, q2, q1 │ │ │ │ + vhadd.u32 q8, q3, q1 │ │ │ │ + vhadd.u32 q0, q3, q1 │ │ │ │ + vhadd.u q0, q1, q1 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 330394 │ │ │ │ @@ -325944,23 +325941,23 @@ │ │ │ │ movs r3, #15 │ │ │ │ ldr r1, [pc, #36] @ (33039c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32dcf8 │ │ │ │ - lsls r6, r2, #24 │ │ │ │ + lsls r6, r5, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cdp2 0, 7, cr0, cr12, cr2, {2} │ │ │ │ - cdp2 0, 9, cr0, cr2, cr2, {2} │ │ │ │ + cdp2 0, 9, cr0, cr4, cr2, {2} │ │ │ │ + cdp2 0, 10, cr0, cr10, cr2, {2} │ │ │ │ │ │ │ │ 003303a0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #176] @ (330464 ) │ │ │ │ @@ -325978,47 +325975,47 @@ │ │ │ │ ldr r1, [pc, #164] @ (330470 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #148] @ (330474 ) │ │ │ │ mov r2, fp │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r8, [pc, #144] @ 330478 │ │ │ │ add r1, pc │ │ │ │ adds r4, #28 │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #136] @ (33047c ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ add r8, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #128] @ (330480 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [pc, #120] @ (330484 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 33f018 │ │ │ │ ldr r2, [pc, #104] @ (330488 ) │ │ │ │ movs r3, #15 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 33043c │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ bl 3298d8 │ │ │ │ @@ -326033,30 +326030,30 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - cdp2 0, 5, cr0, cr8, cr2, {2} │ │ │ │ - lsls r4, r0, #23 │ │ │ │ + cdp2 0, 7, cr0, cr0, cr2, {2} │ │ │ │ + lsls r4, r3, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r1, #58] @ 0x3a │ │ │ │ + ldrh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r1, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #336 @ (adr r5, 3305cc ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - cdp2 0, 3, cr0, cr14, cr2, {2} │ │ │ │ - vhadd.u16 q8, q4, q1 │ │ │ │ + cdp2 0, 5, cr0, cr6, cr2, {2} │ │ │ │ + vhadd.u q8, q0, q1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r2, #264] @ 0x108 │ │ │ │ + stc2l 0, cr0, [sl, #264]! @ 0x108 │ │ │ │ │ │ │ │ 0033048c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #112] @ (330510 ) │ │ │ │ @@ -326105,15 +326102,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, pc, #672 @ (adr r4, 3307b4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2l 0, cr0, [r6], #264 @ 0x108 │ │ │ │ + stc2 0, cr0, [lr, #-264] @ 0xfffffef8 │ │ │ │ lsrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #0] │ │ │ │ @@ -326123,15 +326120,15 @@ │ │ │ │ mul.w r3, r1, r3 │ │ │ │ adds r1, r2, r3 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 33054e │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ - b.w 622258 │ │ │ │ + b.w 622268 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -326180,15 +326177,15 @@ │ │ │ │ add.w r8, r4, #792 @ 0x318 │ │ │ │ add r3, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #396] @ (330778 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ addw r2, r0, #4095 @ 0xfff │ │ │ │ ands.w r2, r2, r0, asr #32 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ @@ -326266,17 +326263,17 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r3, #2992] @ 0xbb0 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 330698 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ b.n 330698 │ │ │ │ ldr.w r6, [r7, r9] │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ ldrd r2, r3, [sp, #28] │ │ │ │ ldr.w r4, [r6, #1916] @ 0x77c │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r5, [pc, #132] @ (330780 ) │ │ │ │ @@ -326291,17 +326288,17 @@ │ │ │ │ bl 443d9c │ │ │ │ mov r0, r4 │ │ │ │ bl 32cb18 │ │ │ │ ldr.w r3, [r4, #884] @ 0x374 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 330698 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ b.n 330698 │ │ │ │ ldr.w r6, [r7, r9] │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ ldrd r2, r3, [sp, #28] │ │ │ │ ldr.w r6, [r6, #1916] @ 0x77c │ │ │ │ strd r5, r1, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -326315,31 +326312,31 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 443dc8 │ │ │ │ str r0, [r6, #24] │ │ │ │ b.n 33067e │ │ │ │ blx 25b530 │ │ │ │ add r3, pc, #856 @ (adr r3, 330ac4 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r4, #0] │ │ │ │ + ldrb r2, [r7, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #15 │ │ │ │ + lsls r2, r1, #16 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r7, #40] @ 0x28 │ │ │ │ + ldrh r6, [r2, #42] @ 0x2a │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 2, pc, cr13, cr15, {7} │ │ │ │ rors r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr11, cr15, {7} @ │ │ │ │ ldr r0, [pc, #4] @ (330794 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r2, [r4, #68] @ 0x44 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr r3, [r1, #8] │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r1, #700] @ 0x2bc │ │ │ │ cmp r3, #1 │ │ │ │ mov r3, r0 │ │ │ │ @@ -326362,27 +326359,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (330830 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #76] @ (330834 ) │ │ │ │ ldr r1, [pc, #76] @ (330838 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #68] @ (33083c ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #60] @ (330840 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -326391,19 +326388,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r6, #7 │ │ │ │ + lsls r4, r1, #8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r3, #24] │ │ │ │ + strb r2, [r6, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r7, #24] │ │ │ │ + ldrh r6, [r2, #26] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r1, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r4, #60] @ 0x3c │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -326584,45 +326581,45 @@ │ │ │ │ lsr.w ip, ip, r1 │ │ │ │ cbz r2, 330a1a │ │ │ │ orr.w r3, r3, ip │ │ │ │ str.w r3, [r0, #3000] @ 0xbb8 │ │ │ │ cbz r1, 330a26 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ bic.w r3, r3, ip │ │ │ │ str.w r3, [r0, #3000] @ 0xbb8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 330a10 │ │ │ │ ldr.w r0, [r0, #764] @ 0x2fc │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 330a6c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #40] @ (330a70 ) │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ ldr r1, [pc, #40] @ (330a74 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #936 @ 0x3a8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 32dcf8 │ │ │ │ nop │ │ │ │ - vmov.i32 q0, #163 @ 0x000000a3 │ │ │ │ - @ instruction: 0xf7f40042 │ │ │ │ - ldrb.w r0, [r2, r2] │ │ │ │ + vshr.u16 q0, , #6 │ │ │ │ + strb.w r0, [ip, r2] │ │ │ │ + strh.w r0, [sl, r2] │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #88] @ 330ae0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #84] @ (330ae4 ) │ │ │ │ @@ -326630,15 +326627,15 @@ │ │ │ │ ldr r1, [pc, #84] @ (330ae8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #24 │ │ │ │ add r2, pc │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea4e4 │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 32e028 │ │ │ │ @@ -326653,17 +326650,17 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - vqadd.u64 q0, q5, │ │ │ │ - @ instruction: 0xf7ac0042 │ │ │ │ - @ instruction: 0xf7c60042 │ │ │ │ + vqadd.u16 q8, q1, │ │ │ │ + @ instruction: 0xf7c40042 │ │ │ │ + @ instruction: 0xf7de0042 │ │ │ │ str r6, [r5, #16] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [pc, #252] @ (330c00 ) │ │ │ │ @@ -326674,36 +326671,36 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r9, [pc, #240] @ 330c0c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r8, [pc, #236] @ 330c10 │ │ │ │ ldr r2, [pc, #236] @ (330c14 ) │ │ │ │ mov sl, r0 │ │ │ │ ldr r1, [pc, #236] @ (330c18 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ mov.w fp, #2 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w r1, #2024 @ 0x7e8 │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ str.w fp, [sp] │ │ │ │ bl 329890 │ │ │ │ vldr d7, [pc, #140] @ 330bf8 │ │ │ │ @@ -326731,15 +326728,15 @@ │ │ │ │ add r7, pc │ │ │ │ bl 2f8254 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #108] @ (330c28 ) │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ bl 2ea378 │ │ │ │ ldr r1, [pc, #104] @ (330c2c ) │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -326747,49 +326744,49 @@ │ │ │ │ addw r3, r4, #2988 @ 0xbac │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (330c34 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop.w │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mcr2 0, 6, r0, cr2, cr3, {2} │ │ │ │ - ldr r5, [pc, #512] @ (330e08 ) │ │ │ │ + mrc2 0, 6, r0, cr10, cr3, {2} │ │ │ │ + ldr r5, [pc, #608] @ (330e68 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [pc, #592] @ (330e5c ) │ │ │ │ + ldr r5, [pc, #688] @ (330ebc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r0, #11] │ │ │ │ + strb r6, [r3, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r5, #62] @ 0x3e │ │ │ │ + ldrh r4, [r0, #0] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7100042 │ │ │ │ - @ instruction: 0xf72c0042 │ │ │ │ + @ instruction: 0xf7280042 │ │ │ │ + @ instruction: 0xf7440042 │ │ │ │ str r2, [r7, #4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - @ instruction: 0xf6f20042 │ │ │ │ + @ instruction: 0xf70a0042 │ │ │ │ ldr r5, [sp, #672] @ 0x2a0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ mrc2 15, 1, pc, cr9, cr15, {7} │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - subw r0, sl, #2114 @ 0x842 │ │ │ │ - subw r0, r8, #2114 @ 0x842 │ │ │ │ + movt r0, #10306 @ 0x2842 │ │ │ │ + movt r0, #2114 @ 0x842 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r8, [r0] │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ ldr r3, [pc, #500] @ (330e44 ) │ │ │ │ @@ -326828,15 +326825,15 @@ │ │ │ │ ldr r3, [pc, #416] @ (330e4c ) │ │ │ │ ldr r1, [pc, #416] @ (330e50 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ ldr r3, [pc, #400] @ (330e54 ) │ │ │ │ addw r2, r0, #4095 @ 0xfff │ │ │ │ ands.w r2, r2, r0, asr #32 │ │ │ │ it cc │ │ │ │ movcc r2, r0 │ │ │ │ @@ -326896,17 +326893,17 @@ │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ bl 443d9c │ │ │ │ mov r0, r4 │ │ │ │ bl 32e4ec │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ bl 32caa0 │ │ │ │ ldr r3, [r5, #28] │ │ │ │ mov r0, r5 │ │ │ │ add sp, #72 @ 0x48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -326914,17 +326911,17 @@ │ │ │ │ add.w r0, r4, #792 @ 0x318 │ │ │ │ str r1, [sp, #32] │ │ │ │ bl 443d9c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ bl 32f830 │ │ │ │ ldr.w r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ b.n 330d8a │ │ │ │ cmp r3, r1 │ │ │ │ mov.w r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #40] @ 0x28 │ │ │ │ add r7, sp, #56 @ 0x38 │ │ │ │ strb.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -326962,18 +326959,18 @@ │ │ │ │ bl 32e4ec │ │ │ │ mov.w r3, #0 │ │ │ │ strb.w r3, [r8, #2992] @ 0xbb0 │ │ │ │ b.n 330d7a │ │ │ │ nop │ │ │ │ ldr r4, [sp, #976] @ 0x3d0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r0, #5] │ │ │ │ + strb r6, [r3, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2 0, cr0, [ip, #-332] @ 0xfffffeb4 │ │ │ │ - strh r0, [r5, #50] @ 0x32 │ │ │ │ + ldc2 0, cr0, [r4, #-332]! @ 0xfffffeb4 │ │ │ │ + strh r0, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ vmaxnm.f32 , , │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -326990,44 +326987,44 @@ │ │ │ │ beq.n 330eca │ │ │ │ ldr.w r3, [r1, #884] @ 0x374 │ │ │ │ cbz r3, 330eba │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 330eac │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 33055c │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ movs r3, #1 │ │ │ │ b.n 330e9e │ │ │ │ ldr.w r0, [r1, #672] @ 0x2a0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r1, #720 @ 0x2d0 │ │ │ │ asrs r3, r2, #31 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 330c38 │ │ │ │ │ │ │ │ 00330ef4 : │ │ │ │ @@ -327074,15 +327071,15 @@ │ │ │ │ add ip, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r5, [r0, #2988] @ 0xbac │ │ │ │ ldr.w r6, [r0, #756] @ 0x2f4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2ea4e4 │ │ │ │ ldr r3, [pc, #52] @ (330fb0 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp] │ │ │ │ @@ -327095,18 +327092,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa720053 │ │ │ │ - ldr r4, [r2, #104] @ 0x68 │ │ │ │ + @ instruction: 0xfa8a0053 │ │ │ │ + ldr r4, [r5, #104] @ 0x68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r7, #28] │ │ │ │ + strh r2, [r2, #30] │ │ │ │ lsls r1, r1, #1 │ │ │ │ bl d8fb2 │ │ │ │ mrc2 15, 6, pc, cr1, cr15, {7} │ │ │ │ ldr r3, [r0, #32] │ │ │ │ str r3, [r0, #40] @ 0x28 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -327227,26 +327224,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3310aa │ │ │ │ ldr r0, [pc, #32] @ (331108 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r1, [sp] │ │ │ │ b.n 3310aa │ │ │ │ ldr r0, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #26 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs.w r0, lr, #66 @ 0x42 │ │ │ │ + rsbs r0, r6, #66 @ 0x42 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 331178 │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [pc, #88] @ (33117c ) │ │ │ │ @@ -327280,26 +327277,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 331140 │ │ │ │ ldr r0, [pc, #28] @ (331188 ) │ │ │ │ movs r3, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 331140 │ │ │ │ ldr r0, [sp, #160] @ 0xa0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r7] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, lr, #66 @ 0x42 │ │ │ │ + sbcs.w r0, r6, #66 @ 0x42 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #88] @ (3311f4 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #88] @ (3311f8 ) │ │ │ │ @@ -327334,29 +327331,29 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 3311aa │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #24] @ (331204 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3311aa │ │ │ │ str r7, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #224] @ (3312e0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r6, #66 @ 0x42 │ │ │ │ + adds.w r0, lr, #66 @ 0x42 │ │ │ │ ldr r0, [pc, #4] @ (331210 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrh r2, [r6, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov r1, r2 │ │ │ │ ldr.w ip, [sp, #12] │ │ │ │ ldr.w lr, [sp, #4] │ │ │ │ cmp.w ip, #1 │ │ │ │ @@ -327432,17 +327429,17 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #400] @ 0x190 │ │ │ │ cbz r2, 331302 │ │ │ │ ldrb.w ip, [r3, #29] │ │ │ │ mov r1, r2 │ │ │ │ orr.w ip, ip, #4 │ │ │ │ strb.w ip, [r3, #29] │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ movs r2, #0 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ cbz r1, 331320 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ strb r3, [r0, #29] │ │ │ │ movs r0, #0 │ │ │ │ @@ -327508,40 +327505,40 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #68] @ (331410 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #52] @ (331414 ) │ │ │ │ ldr r1, [pc, #52] @ (331418 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #40] @ (33141c ) │ │ │ │ add.w r1, r5, #6656 @ 0x1a00 │ │ │ │ movs r3, #2 │ │ │ │ adds r1, #8 │ │ │ │ add r2, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2ea3a8 │ │ │ │ - @ instruction: 0xf6340053 │ │ │ │ - vhadd.s32 q8, q3, q1 │ │ │ │ - vhadd.s q8, q4, q1 │ │ │ │ - ldr r0, [r2, #32] │ │ │ │ + movw r0, #51283 @ 0xc853 │ │ │ │ + vhadd.s q8, q7, q1 │ │ │ │ + vmla.i16 d0, d0, d2[0] │ │ │ │ + ldr r0, [r5, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r6, #28] │ │ │ │ + ldrb r4, [r1, #29] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - vhadd.s16 q8, q6, q1 │ │ │ │ + vhadd.s q8, q2, q1 │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ strd r1, r1, [r0, #44] @ 0x2c │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 33143e │ │ │ │ @@ -327594,15 +327591,15 @@ │ │ │ │ ldr r2, [pc, #376] @ (331630 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r7, sp, #44 @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r8, #652] @ 0x28c │ │ │ │ ldr r2, [pc, #356] @ (331634 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r1, [pc, #356] @ (331638 ) │ │ │ │ add.w r6, r0, #424 @ 0x1a8 │ │ │ │ lsrs r3, r3, #3 │ │ │ │ str r4, [sp, #0] │ │ │ │ @@ -327611,15 +327608,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [r7, #4] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w sl, r8, #792 @ 0x318 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ bl 443ce4 │ │ │ │ mov r3, r4 │ │ │ │ str.w r3, [r8, #784] @ 0x310 │ │ │ │ @@ -327728,22 +327725,22 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [sp, #808] @ 0x328 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r2, #13828096 @ 0xd30000 │ │ │ │ - add r7, sp, #48 @ 0x30 │ │ │ │ + sbc.w r0, sl, #13828096 @ 0xd30000 │ │ │ │ + add r7, sp, #144 @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r1, #13 │ │ │ │ + lsrs r0, r4, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #16] │ │ │ │ + ldr r6, [r5, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r7, #24] │ │ │ │ + ldrb r2, [r2, #25] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r3, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -327773,15 +327770,15 @@ │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ adds r1, #32 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #500] @ (331888 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r0, [r0, #420] @ 0x1a4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #700] @ 0x2bc │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #60] @ 0x3c │ │ │ │ mov r2, r3 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -327949,18 +327946,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #968] @ 0x3c8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf3760053 │ │ │ │ - lsrs r0, r6, #5 │ │ │ │ + usat r0, #19, lr, lsl #1 │ │ │ │ + lsrs r0, r1, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, sp, #168 @ 0xa8 │ │ │ │ + add r5, sp, #264 @ 0x108 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r1, [sp, #264] @ 0x108 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -328004,15 +328001,15 @@ │ │ │ │ add r1, pc │ │ │ │ add r2, r1 │ │ │ │ ldrb.w r1, [r2, #44] @ 0x2c │ │ │ │ str.w r1, [r0, #1928] @ 0x788 │ │ │ │ ldrb r2, [r3, #29] │ │ │ │ b.n 3318cc │ │ │ │ bl 25c080 │ │ │ │ - @ instruction: 0xf0f40053 │ │ │ │ + add.w r0, ip, #83 @ 0x53 │ │ │ │ │ │ │ │ 00331924 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #440] @ 331af0 │ │ │ │ @@ -328022,15 +328019,15 @@ │ │ │ │ ldr r1, [pc, #440] @ (331af8 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #420] @ (331afc ) │ │ │ │ ldrb r3, [r2, #9] │ │ │ │ add r5, pc │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #10 │ │ │ │ beq.n 3319ee │ │ │ │ @@ -328165,32 +328162,32 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 39ba88 │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ mov r1, r0 │ │ │ │ addw r0, r4, #3716 @ 0xe84 │ │ │ │ bl 444d98 │ │ │ │ b.n 331a00 │ │ │ │ - @ instruction: 0xf0c00053 │ │ │ │ - lsls r6, r7, #26 │ │ │ │ + @ instruction: 0xf0d80053 │ │ │ │ + lsls r6, r2, #27 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, sp, #488 @ 0x1e8 │ │ │ │ + add r2, sp, #584 @ 0x248 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh r4, [r6, #62] @ 0x3e │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsrs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3319f8 │ │ │ │ + b.n 331a28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331988 │ │ │ │ + b.n 3319b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331938 │ │ │ │ + b.n 331968 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 3318d8 │ │ │ │ + b.n 331908 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00331b18 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -328270,28 +328267,28 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 331b40 │ │ │ │ ldr r0, [pc, #36] @ (331c18 ) │ │ │ │ strd r2, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 331b40 │ │ │ │ bl 25c080 │ │ │ │ nop │ │ │ │ ldrh r2, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331af0 │ │ │ │ + b.n 331b20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00331c1c : │ │ │ │ ldrb r3, [r0, #29] │ │ │ │ and.w r2, r1, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ and.w ip, r3, #1 │ │ │ │ @@ -328330,15 +328327,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add.w r6, r5, #48 @ 0x30 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ add r4, sp, #12 │ │ │ │ add.w r7, r7, #1768 @ 0x6e8 │ │ │ │ movs r1, #4 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -328370,22 +328367,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stc 0, cr0, [r0, #332]! @ 0x14c │ │ │ │ + ldc 0, cr0, [r8, #332]! @ 0x14c │ │ │ │ ldrh r0, [r4, #38] @ 0x26 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - b.n 331a90 │ │ │ │ + b.n 331ac0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 331ab4 │ │ │ │ + b.n 331ae4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00331d0c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -328404,15 +328401,15 @@ │ │ │ │ str r2, [r1, #0] │ │ │ │ str.w r1, [r0, #1916] @ 0x77c │ │ │ │ ldr.w r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r0, [pc, #44] @ (331d68 ) │ │ │ │ str.w r2, [r1, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 5cfffc │ │ │ │ + bl 5d000c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str.w r0, [r4, #1924] @ 0x784 │ │ │ │ str r4, [r3, #36] @ 0x24 │ │ │ │ str.w r5, [r3, #420] @ 0x1a4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -328423,15 +328420,15 @@ │ │ │ │ ldr r7, [pc, #576] @ (331fa8 ) │ │ │ │ lsls r5, r3, #1 │ │ │ │ bl d5d6a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (331d78 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r2, [r3, r4] │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -328441,37 +328438,37 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #516] @ (331fa0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r5, #12 │ │ │ │ ldr r2, [pc, #500] @ (331fa4 ) │ │ │ │ mov r6, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #496] @ (331fa8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #20 │ │ │ │ add r1, pc │ │ │ │ add.w r7, r6, #7520 @ 0x1d60 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #484] @ (331fac ) │ │ │ │ ldr r1, [pc, #484] @ (331fb0 ) │ │ │ │ mov r9, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #468] @ (331fb4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov.w sl, #512 @ 0x200 │ │ │ │ movs r0, #8 │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ add r2, pc │ │ │ │ @@ -328632,40 +328629,40 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r6], #332 @ 0x14c │ │ │ │ - b.n 331d38 │ │ │ │ + stcl 0, cr0, [lr], {83} @ 0x53 │ │ │ │ + b.n 331d68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331d5c │ │ │ │ + b.n 331d8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331aac │ │ │ │ + b.n 331adc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331ad4 │ │ │ │ + b.n 331b04 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r5, #0] │ │ │ │ + str r0, [r0, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r1, r1, #1 │ │ │ │ str r0, [r4, r2] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - b.n 331cd4 │ │ │ │ + b.n 331d04 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331c7c │ │ │ │ + b.n 331cac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331c3c │ │ │ │ + b.n 331c6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331c08 │ │ │ │ + b.n 331c38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331be4 │ │ │ │ + b.n 331c14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 331bac │ │ │ │ + b.n 331bdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r7, #14 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328797,15 +328794,15 @@ │ │ │ │ bpl.n 3320c2 │ │ │ │ ldr r0, [pc, #420] @ (3322cc ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ strd r6, r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3320c2 │ │ │ │ sub.w r3, r2, #224 @ 0xe0 │ │ │ │ orrs r3, r5 │ │ │ │ beq.n 332192 │ │ │ │ sub.w r3, r2, #256 @ 0x100 │ │ │ │ orrs r3, r5 │ │ │ │ ittt eq │ │ │ │ @@ -328934,15 +328931,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #608] @ (332528 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 332a40 │ │ │ │ + b.n 332a70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -328978,15 +328975,15 @@ │ │ │ │ ldr r2, [pc, #88] @ (332384 ) │ │ │ │ ldr.w r4, [ip, #3592] @ 0xe08 │ │ │ │ ldr.w ip, [ip, #3604] @ 0xe14 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ orr.w r4, r4, ip │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ and.w r4, r4, #2048 @ 0x800 │ │ │ │ lsrs r1, r4, #11 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 39abc8 │ │ │ │ bic.w r3, r3, #2048 @ 0x800 │ │ │ │ b.n 33230c │ │ │ │ @@ -328998,30 +328995,30 @@ │ │ │ │ ldr r0, [pc, #40] @ (33238c ) │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3322fa │ │ │ │ ldr r0, [pc, #36] @ (332390 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3322fa │ │ │ │ strh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3321e4 │ │ │ │ + b.n 332214 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #656 @ (adr r0, 332614 ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 332674 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldc2l 0, cr0, [r2], {65} @ 0x41 │ │ │ │ + stc2l 0, cr0, [sl], #260 @ 0x104 │ │ │ │ movs r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3326f4 │ │ │ │ + b.n 332724 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r6, [pc, #1056] @ 3327c8 │ │ │ │ mov r8, r0 │ │ │ │ @@ -329332,15 +329329,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3323c6 │ │ │ │ ldr r0, [pc, #136] @ (3327e4 ) │ │ │ │ strd r7, r9, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3323c6 │ │ │ │ sub.w r4, r4, #256 @ 0x100 │ │ │ │ orrs r4, r5 │ │ │ │ bne.w 3323d6 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ubfx r2, r7, #0, #12 │ │ │ │ @@ -329377,15 +329374,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #608] @ (332a40 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3327b0 │ │ │ │ + ble.n 3327e0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (332874 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -329394,67 +329391,67 @@ │ │ │ │ ldr r1, [pc, #124] @ (33287c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #108] @ (332880 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (332884 ) │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #260 @ 0x104 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #88] @ (332888 ) │ │ │ │ movw r1, #4245 @ 0x1095 │ │ │ │ movt r1, #12562 @ 0x3112 │ │ │ │ movs r0, #1 │ │ │ │ str r1, [r3, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #76] @ (33288c ) │ │ │ │ strh.w r4, [r3, #114] @ 0x72 │ │ │ │ strb.w r0, [r3, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #56] @ (332890 ) │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - b.n 332d18 │ │ │ │ + b.n 332d48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, r7] │ │ │ │ + ldrsb r6, [r0, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #48] @ 0x30 │ │ │ │ + ldr r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf7ea0041 │ │ │ │ - ldr r3, [sp, #664] @ 0x298 │ │ │ │ + strb.w r0, [r2, r1] │ │ │ │ + ldr r3, [sp, #760] @ 0x2f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bl 7088a │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3328d4 │ │ │ │ + ble.n 332904 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #60] @ (3328e4 ) │ │ │ │ @@ -329463,35 +329460,35 @@ │ │ │ │ ldr r1, [pc, #64] @ (3328ec ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ movt r4, #25877 @ 0x6515 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r6, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ str.w r4, [r6, #3592] @ 0xe08 │ │ │ │ bl 32dcf8 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ str.w r4, [r6, #3604] @ 0xe14 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 32dcf8 │ │ │ │ nop │ │ │ │ - b.n 332c30 │ │ │ │ + b.n 332c60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 332860 │ │ │ │ + blt.n 332890 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 332884 │ │ │ │ + blt.n 3328b4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (3328f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ cmp lr, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -329501,25 +329498,25 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #580] @ (332b60 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #568] @ (332b64 ) │ │ │ │ ldr r1, [pc, #572] @ (332b68 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r9, [pc, #548] @ 332b6c │ │ │ │ movs r1, #5 │ │ │ │ str r2, [r3, #52] @ 0x34 │ │ │ │ add.w r8, r4, #1768 @ 0x6e8 │ │ │ │ @@ -329711,47 +329708,47 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 332e60 │ │ │ │ + b.n 332e90 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 332b98 │ │ │ │ + bge.n 332bc8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bge.n 332bc4 │ │ │ │ + bge.n 332bf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r0, r3] │ │ │ │ + strb r4, [r3, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r5, #28] │ │ │ │ + ldr r0, [r0, #32] │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r4, [r7, #31] │ │ │ │ lsls r3, r5, #1 │ │ │ │ asrs r4, r1, #19 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, pc │ │ │ │ lsls r5, r3, #1 │ │ │ │ - bgt.n 332ba8 │ │ │ │ + bgt.n 332bd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 332b74 │ │ │ │ + bgt.n 332ba4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 332b58 │ │ │ │ + bgt.n 332b88 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 332b1c │ │ │ │ + blt.n 332b4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 332ae0 │ │ │ │ + blt.n 332b10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r3, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 332ac8 │ │ │ │ + blt.n 332af8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bls.n 332bc8 │ │ │ │ + bls.n 332bf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r6, #14 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -329834,32 +329831,32 @@ │ │ │ │ ldr r1, [pc, #152] @ (332d0c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #136] @ (332d10 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #136] @ (332d14 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ adds r4, #32 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #124] @ (332d18 ) │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #124] @ (332d1c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add r6, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r2, [pc, #112] @ (332d20 ) │ │ │ │ ldr r3, [pc, #116] @ (332d24 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ @@ -329886,22 +329883,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - udf #40 @ 0x28 │ │ │ │ + udf #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r7, r5] │ │ │ │ + str r2, [r2, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r3, #104] @ 0x68 │ │ │ │ + str r6, [r6, #104] @ 0x68 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - @ instruction: 0xf3760041 │ │ │ │ - str r7, [sp, #184] @ 0xb8 │ │ │ │ + usat r0, #1, lr, lsl #1 │ │ │ │ + str r7, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r4, #18] │ │ │ │ lsls r3, r5, #1 │ │ │ │ lsls r5, r0, #13 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ @@ -329958,27 +329955,27 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 332d70 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r1, r0, [sp] │ │ │ │ ldr r0, [pc, #28] @ (332dd0 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 332d70 │ │ │ │ nop │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ eors r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 332e5c │ │ │ │ + bhi.n 332e8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #16 │ │ │ │ ldr.w ip, [pc, #144] @ 332e78 │ │ │ │ @@ -330023,15 +330020,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 332e12 │ │ │ │ ldr r0, [pc, #48] @ (332e88 ) │ │ │ │ str.w lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 332e12 │ │ │ │ movs r4, #255 @ 0xff │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r4 │ │ │ │ b.n 332e30 │ │ │ │ ldrb.w lr, [r0, #28] │ │ │ │ @@ -330042,15 +330039,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 332e30 │ │ │ │ + bvc.n 332e60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 332eec │ │ │ │ sub sp, #8 │ │ │ │ @@ -330061,48 +330058,48 @@ │ │ │ │ ldr r2, [pc, #72] @ (332ef4 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #14 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r2, r1, lsl #3] │ │ │ │ cbz r5, 332ee6 │ │ │ │ orn r3, r3, #127 @ 0x7f │ │ │ │ addw r4, r4, #1666 @ 0x682 │ │ │ │ strb.w r3, [r2, r1, lsl #3] │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r0, [r6, r4, lsl #2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ and.w r3, r3, #127 @ 0x7f │ │ │ │ b.n 332ece │ │ │ │ - blt.n 332edc │ │ │ │ + bgt.n 332f0c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #88] @ 0x58 │ │ │ │ + str r5, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adcs.w r0, r2, #65 @ 0x41 │ │ │ │ + sbc.w r0, sl, #65 @ 0x41 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #76] @ (332f58 ) │ │ │ │ ldr r2, [pc, #80] @ (332f5c ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #80] @ (332f60 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r4, r0, #6656 @ 0x1a00 │ │ │ │ adds r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ add.w r1, r0, #6048 @ 0x17a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 44d91c │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ @@ -330115,19 +330112,19 @@ │ │ │ │ bl 44d91c │ │ │ │ add.w r1, r5, #6304 @ 0x18a0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 44d91c │ │ │ │ nop │ │ │ │ - blt.n 332e74 │ │ │ │ + blt.n 332ea4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 332fac │ │ │ │ + bmi.n 332fdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bmi.n 332fd8 │ │ │ │ + bmi.n 333008 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -330138,15 +330135,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (332fe4 ) │ │ │ │ ldr r1, [pc, #100] @ (332fe8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 39a3d0 │ │ │ │ cmp r5, #9 │ │ │ │ @@ -330168,19 +330165,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - bcc.n 332f4c │ │ │ │ + bcc.n 332f7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blt.n 333014 │ │ │ │ + blt.n 333044 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 332f78 │ │ │ │ + bcc.n 332fa8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #160] @ (3330a0 ) │ │ │ │ @@ -330188,25 +330185,25 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #164] @ (3330a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #152] @ (3330ac ) │ │ │ │ ldr r1, [pc, #152] @ (3330b0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ bl 32dcf8 │ │ │ │ add.w r0, r5, #3792 @ 0xed0 │ │ │ │ bl 32dcf8 │ │ │ │ movs r3, #138 @ 0x8a │ │ │ │ @@ -330242,22 +330239,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - bge.n 332fd4 │ │ │ │ + bge.n 333004 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 33310c │ │ │ │ + bcc.n 33313c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 333138 │ │ │ │ + bcc.n 333168 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vmla.i32 d16, d12, d1[0] │ │ │ │ - str r3, [sp, #672] @ 0x2a0 │ │ │ │ + and.w r0, r4, #65 @ 0x41 │ │ │ │ + str r3, [sp, #768] @ 0x300 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r3, [r0, #284] @ 0x11c │ │ │ │ strb.w r2, [r0, #277] @ 0x115 │ │ │ │ bx r3 │ │ │ │ ldr.w r1, [r0, #264] @ 0x108 │ │ │ │ cmp r1, #15 │ │ │ │ @@ -330467,23 +330464,23 @@ │ │ │ │ movs r2, #125 @ 0x7d │ │ │ │ ldr r1, [pc, #24] @ (3332e4 ) │ │ │ │ ldr r0, [pc, #24] @ (3332e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - bhi.n 3332c0 │ │ │ │ + bls.n 3332f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 333394 │ │ │ │ + bhi.n 3333c4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 333300 │ │ │ │ + bhi.n 333330 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 333210 │ │ │ │ + bcc.n 333240 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcc.n 333230 │ │ │ │ + bcc.n 333260 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #28 │ │ │ │ mov r1, r2 │ │ │ │ @@ -330555,15 +330552,15 @@ │ │ │ │ ldr r3, [pc, #44] @ (3333cc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333364 │ │ │ │ ldr r0, [pc, #40] @ (3333d0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 333364 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strb r2, [r0, #25] │ │ │ │ lsls r3, r5, #1 │ │ │ │ strb r2, [r7, #24] │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -330572,15 +330569,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 33339c │ │ │ │ + bcs.n 3333cc │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003333d4 : │ │ │ │ ldr.w r3, [r0, #264] @ 0x108 │ │ │ │ cbnz r3, 3333e2 │ │ │ │ ldrb.w r0, [r0, #277] @ 0x115 │ │ │ │ movs r3, #0 │ │ │ │ @@ -330597,55 +330594,55 @@ │ │ │ │ ldrb.w r3, [r0, #276] @ 0x114 │ │ │ │ sub sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ cbnz r3, 33342a │ │ │ │ ldr.w r0, [r0, #280] @ 0x118 │ │ │ │ cbz r0, 33341a │ │ │ │ strd r0, r3, [sp, #16] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldrb.w r2, [r4, #276] @ 0x114 │ │ │ │ mov.w r3, #2304 @ 0x900 │ │ │ │ movt r3, #61 @ 0x3d │ │ │ │ smlal r0, r1, r2, r3 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r3 │ │ │ │ cbz r3, 33345c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e0ac │ │ │ │ + b.w 72e0bc │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #28] @ (333480 ) │ │ │ │ movs r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r5, [r4, #280] @ 0x118 │ │ │ │ b.n 33344c │ │ │ │ nop │ │ │ │ mcrr2 15, 15, pc, r9, cr15 @ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -331029,15 +331026,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33379c │ │ │ │ ldr r0, [pc, #200] @ (333948 ) │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r1, [sp] │ │ │ │ b.n 33379c │ │ │ │ ldr r5, [r3, #84] @ 0x54 │ │ │ │ lsls r6, r6, #24 │ │ │ │ mov r7, r5 │ │ │ │ add.w r0, r5, #4294967295 @ 0xffffffff │ │ │ │ bpl.n 3338ce │ │ │ │ @@ -331096,29 +331093,29 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ eor.w ip, ip, #768 @ 0x300 │ │ │ │ strh.w ip, [r3, #64] @ 0x40 │ │ │ │ b.n 3337ee │ │ │ │ nop │ │ │ │ strb r0, [r5, #7] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - bcc.n 33398c │ │ │ │ + bcc.n 3339bc │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6!, {r3, r5} │ │ │ │ + ldmia r6, {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bne.n 3338d4 │ │ │ │ + bne.n 333904 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r5!, {r3, r6} │ │ │ │ + ldmia r5, {r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r5!, {r1, r2, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00333958 : │ │ │ │ cmp r2, #0 │ │ │ │ bgt.n 33396a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -331173,15 +331170,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ strd r3, r3, [r4, #260] @ 0x104 │ │ │ │ str.w r2, [r4, #272] @ 0x110 │ │ │ │ strh.w r3, [r4, #276] @ 0x114 │ │ │ │ cbz r0, 333a0e │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -331205,15 +331202,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r0, [r0, #288] @ 0x120 │ │ │ │ bl 296628 │ │ │ │ ldr.w r0, [r4, #280] @ 0x118 │ │ │ │ cbz r0, 333a62 │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ blx 2595ac │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #280] @ 0x118 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -331298,38 +331295,38 @@ │ │ │ │ ldr r2, [pc, #52] @ (333b68 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (333b6c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #40] @ (333b70 ) │ │ │ │ ldr r3, [pc, #44] @ (333b74 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bne.n 333b6c │ │ │ │ + bne.n 333b9c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, r7 │ │ │ │ + cmn r4, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r6, [r3, r7] │ │ │ │ + ldrsb r6, [r6, r7] │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsls r5, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r5, r6} │ │ │ │ + ldmia r4!, {r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (333be0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -331338,25 +331335,25 @@ │ │ │ │ ldr r1, [pc, #84] @ (333be8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #68] @ (333bec ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #68] @ (333bf0 ) │ │ │ │ adds r4, #28 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #56] @ (333bf4 ) │ │ │ │ ldr r2, [pc, #56] @ (333bf8 ) │ │ │ │ ldr r3, [pc, #60] @ (333bfc ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #64] @ 0x40 │ │ │ │ add r3, pc │ │ │ │ @@ -331365,24 +331362,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - beq.n 333b30 │ │ │ │ + beq.n 333b60 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - negs r4, r3 │ │ │ │ + negs r4, r6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3333fc │ │ │ │ + b.n 33342c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - negs r4, r4 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ negs r4, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ + cmp r4, r2 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ lsls r5, r5, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -331393,26 +331390,26 @@ │ │ │ │ sub sp, #12 │ │ │ │ ldr r3, [pc, #148] @ (333cac ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ cbz r2, 333c4a │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r5, [r4, #148] @ 0x94 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldrb.w r4, [r4, #154] @ 0x9a │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr r2, [pc, #100] @ (333cb0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 333c86 │ │ │ │ ldrd r2, r0, [r4, #160] @ 0xa0 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -331430,15 +331427,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 333c1c │ │ │ │ ldr r0, [pc, #64] @ (333cbc ) │ │ │ │ ldrh.w r1, [r4, #156] @ 0x9c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 333c1c │ │ │ │ ldr r2, [pc, #56] @ (333cc0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 333c54 │ │ │ │ ldr r2, [pc, #36] @ (333cb8 ) │ │ │ │ @@ -331446,42 +331443,42 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 333c54 │ │ │ │ ldrh.w r1, [r0, #156] @ 0x9c │ │ │ │ ldr r0, [pc, #36] @ (333cc4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 333c54 │ │ │ │ ldr r4, [r6, #80] @ 0x50 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r1, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r5} │ │ │ │ + ldmia r3!, {r1, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (333cec ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ adds r3, #108 @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #112] @ (333d70 ) │ │ │ │ @@ -331490,29 +331487,29 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #112] @ (333d78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #32 │ │ │ │ movs r4, #0 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #88] @ (333d7c ) │ │ │ │ mov r1, r4 │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r2, [pc, #64] @ (333d80 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r5, #148] @ 0x94 │ │ │ │ mov r3, r5 │ │ │ │ adds r2, #104 @ 0x68 │ │ │ │ @@ -331525,19 +331522,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - ldmia r7!, {r4, r5} │ │ │ │ + ldmia r7!, {r3, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r1, r3, r5, r7} │ │ │ │ + ldmia r2!, {r1, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mrc2 15, 6, pc, cr7, cr15, {7} │ │ │ │ adds r3, #0 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -331560,20 +331557,20 @@ │ │ │ │ add.w r3, r9, #56 @ 0x38 │ │ │ │ add fp, pc │ │ │ │ mov r9, r7 │ │ │ │ add sl, pc │ │ │ │ mov r7, r3 │ │ │ │ ldr.w r5, [r8, #4]! │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #96] @ 0x60 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ add r6, r3 │ │ │ │ cbz r0, 333e00 │ │ │ │ @@ -331605,20 +331602,20 @@ │ │ │ │ b.n 333e42 │ │ │ │ ldr.w r3, [r8, #136] @ 0x88 │ │ │ │ cmp r5, r3 │ │ │ │ bge.n 333e8e │ │ │ │ ldr.w r6, [r7, #4]! │ │ │ │ adds r5, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r9, r3 │ │ │ │ bne.n 333e3a │ │ │ │ ldr r5, [r0, #92] @ 0x5c │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r2, r1, [sp, #12] │ │ │ │ @@ -331643,25 +331640,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #1 │ │ │ │ b.n 333e98 │ │ │ │ - ldmia r6, {r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2!, {r1, r3, r4, r7} │ │ │ │ - lsls r2, r0, #1 │ │ │ │ ldmia r2!, {r1, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r6!, {r1, r2, r4} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + ldmia r6!, {r1, r2, r3, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r4, r5} │ │ │ │ + ldmia r2, {r1, r2, r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #68] @ 333f20 │ │ │ │ sub sp, #12 │ │ │ │ @@ -331669,34 +331666,34 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #64] @ (333f28 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #20 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ strh.w r2, [r0, #156] @ 0x9c │ │ │ │ strb.w r3, [r0, #154] @ 0x9a │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r4, r5, r6} │ │ │ │ + ldmia r1!, {r2, r3, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r6, r7} │ │ │ │ + ldmia r0!, {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #60] @ 333f78 │ │ │ │ sub sp, #20 │ │ │ │ @@ -331704,32 +331701,32 @@ │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ ldr r1, [pc, #56] @ (333f80 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r0, #148] @ 0x94 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r1, [pc, #28] @ (333f84 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 48a1dc │ │ │ │ - ldmia r4, {r1, r4, r5, r6, r7} │ │ │ │ + ldmia r5!, {r1, r3} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r4} │ │ │ │ + ldmia r1!, {r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6} │ │ │ │ + ldmia r0!, {r1, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r0, #218 @ 0xda │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -331742,24 +331739,24 @@ │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (333ffc ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr r1, [pc, #64] @ (334000 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #15 │ │ │ │ itttt le │ │ │ │ addle.w r2, r0, r3, lsl #2 │ │ │ │ addle r3, #1 │ │ │ │ strle.w r3, [r0, #136] @ 0x88 │ │ │ │ strle r6, [r2, #68] @ 0x44 │ │ │ │ @@ -331767,21 +331764,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r4, {r1, r3, r4, r7} │ │ │ │ + ldmia r4, {r1, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r0!, {r2, r3, r6, r7} │ │ │ │ + ldmia r0!, {r2, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00334004 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -331833,16 +331830,16 @@ │ │ │ │ add r9, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr.w r0, [r6, #4]! │ │ │ │ adds r4, #1 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce6e0 │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce6f0 │ │ │ │ ldr.w r3, [r5, #136] @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 334088 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r4, #0 │ │ │ │ strb.w r4, [r5, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -331864,15 +331861,15 @@ │ │ │ │ and.w r0, r1, #15 │ │ │ │ add r2, pc │ │ │ │ lsrs r1, r1, #4 │ │ │ │ add.w r2, r2, r0, lsl #2 │ │ │ │ ldr r0, [pc, #120] @ (33415c ) │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, #168] @ 0xa8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 334058 │ │ │ │ ldr r2, [pc, #112] @ (334160 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 334032 │ │ │ │ ldr r2, [pc, #88] @ (334154 ) │ │ │ │ @@ -331885,15 +331882,15 @@ │ │ │ │ and.w r4, r1, #15 │ │ │ │ ldr r0, [pc, #84] @ (334168 ) │ │ │ │ add r2, pc │ │ │ │ lsrs r1, r1, #4 │ │ │ │ add.w r2, r2, r4, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r2, #168] @ 0xa8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 334032 │ │ │ │ ldr r3, [pc, #68] @ (33416c ) │ │ │ │ movs r2, #101 @ 0x65 │ │ │ │ ldr r1, [pc, #68] @ (334170 ) │ │ │ │ ldr r0, [pc, #68] @ (334174 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -331901,39 +331898,39 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ ldr r6, [r5, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r6, [r2, r2] │ │ │ │ + strh r6, [r5, r2] │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #108 @ 0x6c │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #50 @ 0x32 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5, r6} │ │ │ │ + stmia r7!, {r1, r2, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r3, {r1, r3} │ │ │ │ + ldmia r3!, {r1, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r7} │ │ │ │ + stmia r7!, {r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r7!, {r4, r7} │ │ │ │ + stmia r7!, {r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00334178 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -332030,32 +332027,32 @@ │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w r4, [r0, #148] @ 0x94 │ │ │ │ strb.w r1, [r0, #152] @ 0x98 │ │ │ │ cbz r1, 3342ae │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -332074,28 +332071,28 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r3, #148] @ 0x94 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ nop │ │ │ │ │ │ │ │ 00334328 : │ │ │ │ ldrh.w r3, [r0, #156] @ 0x9c │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 334366 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -332111,37 +332108,37 @@ │ │ │ │ andne.w r3, r3, #1 │ │ │ │ strh.w r1, [r0, #156] @ 0x9c │ │ │ │ mov r5, r2 │ │ │ │ cbnz r3, 334374 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ str r0, [sp, #4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrb.w r3, [r3, #154] @ 0x9a │ │ │ │ mov r4, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ │ │ │ │ 003343a4 : │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (33442c ) │ │ │ │ ldr r3, [pc, #132] @ (334430 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -332154,15 +332151,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr.w r0, [r2, #148] @ 0x94 │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ ldr r3, [pc, #92] @ (334434 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3343b8 │ │ │ │ ldr r3, [pc, #88] @ (334438 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ @@ -332173,39 +332170,39 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (33443c ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #152] @ 0x98 │ │ │ │ cbnz r3, 33441e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ ldr.w r0, [r2, #148] @ 0x94 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ str r0, [r4, #88] @ 0x58 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (334568 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r1, r4} │ │ │ │ + stmia r5!, {r1, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00334440 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -332227,53 +332224,53 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r4, [r2, #148] @ 0x94 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #154] @ 0x9a │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ mov r5, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr r3, [pc, #40] @ (3344d8 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 334464 │ │ │ │ ldr r3, [pc, #32] @ (3344dc ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 334464 │ │ │ │ ldr r0, [pc, #28] @ (3344e0 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 334464 │ │ │ │ str r6, [r6, #76] @ 0x4c │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #304] @ (33460c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r2, r6} │ │ │ │ + stmia r4!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003344e4 : │ │ │ │ strd r1, r2, [r0, #160] @ 0xa0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332328,19 +332325,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ bic.w r2, r2, r3 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ b.n 3344fa │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r0, [pc, #4] @ (33456c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ cmp r4, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ (334610 ) │ │ │ │ @@ -332350,78 +332347,78 @@ │ │ │ │ ldr r1, [pc, #144] @ (334618 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ ldr r2, [pc, #124] @ (33461c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (334620 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #108] @ (334624 ) │ │ │ │ ldr r1, [pc, #112] @ (334628 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #96] @ (33462c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cec28 │ │ │ │ + bl 5cec38 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (334630 ) │ │ │ │ mov r0, r5 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ ldr r3, [pc, #80] @ (334634 ) │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (334638 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #68] @ (33463c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r7!, {r5} │ │ │ │ + stmia r7!, {r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #102 @ 0x66 │ │ │ │ + subs r0, #126 @ 0x7e │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [pc, #552] @ (334844 ) │ │ │ │ + ldr r5, [pc, #648] @ (3348a4 ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r2!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r4, r6, r7} │ │ │ │ + stmia r2!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r2, r5, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r4!, {r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -332439,30 +332436,30 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #48] @ (33468c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r6!, {r1, r2, r3, r6} │ │ │ │ + stmia r6!, {r1, r2, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {} │ │ │ │ + stmia r2!, {r3, r4} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r1, r3, r4} │ │ │ │ + stmia r2!, {r1, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 3346f8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -332470,15 +332467,15 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #84] @ (334700 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r3, r2, [r0, #108] @ 0x6c │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3346d8 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -332496,19 +332493,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r5!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r7} │ │ │ │ + stmia r3!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r1, r2, r6, r7} │ │ │ │ + stmia r3!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #100] @ (334778 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -332517,25 +332514,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (334780 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #80] @ (334784 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (334788 ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #40] @ 334770 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r5, #96] @ 0x60 │ │ │ │ strd r3, r3, [r0, #108] @ 0x6c │ │ │ │ strd r3, r3, [r0, #120] @ 0x78 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ add sp, #8 │ │ │ │ @@ -332547,23 +332544,23 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ movs r3, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r1!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r1!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r1!, {r2, r4, r6} │ │ │ │ + stmia r1!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r3, r5} │ │ │ │ + stmia r3!, {r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (334800 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -332575,23 +332572,23 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (334808 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #44] @ (33480c ) │ │ │ │ mov r0, r5 │ │ │ │ @@ -332604,19 +332601,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - stmia r5!, {r1, r2} │ │ │ │ + stmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r6, r7} │ │ │ │ + stmia r2!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r1, #140 @ 0x8c │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -332631,15 +332628,15 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ add r1, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov sl, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ ldr r5, [pc, #524] @ (334a54 ) │ │ │ │ and.w ip, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp.w ip, #1 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ beq.w 334990 │ │ │ │ @@ -332679,15 +332676,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33486c │ │ │ │ ldr r0, [pc, #428] @ (334a64 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33486c │ │ │ │ ldr r3, [pc, #404] @ (334a58 ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3349ee │ │ │ │ cmp.w r9, #3 │ │ │ │ @@ -332721,20 +332718,20 @@ │ │ │ │ ldr r3, [pc, #332] @ (334a60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 33486a │ │ │ │ ldr r0, [pc, #336] @ (334a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33486a │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r6, r3, [r0, #108] @ 0x6c │ │ │ │ ldrd r2, r1, [r0, #116] @ 0x74 │ │ │ │ cmp r3, r6 │ │ │ │ beq.n 3349de │ │ │ │ cmp r2, #63 @ 0x3f │ │ │ │ mvn.w r4, #62 @ 0x3e │ │ │ │ mov r3, r2 │ │ │ │ @@ -332787,15 +332784,15 @@ │ │ │ │ ldr r3, [pc, #168] @ (334a60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33486a │ │ │ │ ldr r0, [pc, #176] @ (334a74 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33486a │ │ │ │ ldrb.w r2, [sl, #96] @ 0x60 │ │ │ │ movs r4, #2 │ │ │ │ strb.w r2, [r8] │ │ │ │ ldrb.w r3, [sl, #100] @ 0x64 │ │ │ │ strb.w r3, [r8, #1] │ │ │ │ b.n 334896 │ │ │ │ @@ -332814,15 +332811,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3348cc │ │ │ │ ldr r0, [pc, #116] @ (334a7c ) │ │ │ │ mov r1, r7 │ │ │ │ ldrb r2, [r6, #1] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3348cc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldrb r1, [r6, #1] │ │ │ │ and.w r1, r1, #15 │ │ │ │ str.w r1, [sl, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33486a │ │ │ │ @@ -332834,51 +332831,51 @@ │ │ │ │ ldr r3, [pc, #44] @ (334a60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 33486a │ │ │ │ ldr r0, [pc, #68] @ (334a84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33486a │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r2!, {r4, r5} │ │ │ │ + stmia r2!, {r3, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r2!, {r2, r6} │ │ │ │ + stmia r2!, {r2, r3, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r0, [r0, #16] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #944] @ (334e10 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r4, r5, r7} │ │ │ │ + stmia r2!, {r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r3, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r2, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r2, r3} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r1, r6, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r3, r4, r7} │ │ │ │ + stmia r0!, {r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (334a90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r7, #102 @ 0x66 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #144] @ (334b34 ) │ │ │ │ @@ -332937,61 +332934,61 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 334af4 │ │ │ │ ldr r0, [pc, #32] @ (334b48 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldrsh r4, [r4, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ stmia r7!, {r1, r4, r7} │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r0!, {r2, r4, r5, r7} │ │ │ │ + stmia r0!, {r2, r3, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #44] @ (334b94 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #44] @ (334b98 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #44] @ (334b9c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #100] @ 0x64 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #28] @ (334ba0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 296528 │ │ │ │ - stmia r1!, {r1, r2, r6, r7} │ │ │ │ + stmia r1!, {r1, r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r2, r4, r7} │ │ │ │ + stmia r0!, {r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r2, r5, r7} │ │ │ │ + stmia r0!, {r1, r2, r3, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r6, #106 @ 0x6a │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -333002,78 +332999,78 @@ │ │ │ │ ldr r1, [pc, #144] @ (334c4c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #40 @ 0x28 │ │ │ │ ldr r2, [pc, #124] @ (334c50 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (334c54 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #108] @ (334c58 ) │ │ │ │ ldr r1, [pc, #112] @ (334c5c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r2, pc │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #96] @ (334c60 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cec28 │ │ │ │ + bl 5cec38 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #84] @ (334c64 ) │ │ │ │ mov r0, r5 │ │ │ │ orr.w r1, r1, #16 │ │ │ │ ldr r3, [pc, #80] @ (334c68 ) │ │ │ │ str r1, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #80] @ (334c6c ) │ │ │ │ add r3, pc │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ str r3, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #68] @ (334c70 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - stmia r1!, {r2, r4, r5, r6} │ │ │ │ + stmia r1!, {r2, r3, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #50 @ 0x32 │ │ │ │ + adds r2, #74 @ 0x4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bx sl │ │ │ │ + bx sp │ │ │ │ lsls r1, r1, #1 │ │ │ │ - pop {r1, r2, r7} │ │ │ │ + pop {r1, r2, r3, r4, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r2, r3, r4, r7} │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r4} │ │ │ │ + stmia r0!, {r2, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r2, r5} │ │ │ │ + stmia r0!, {r2, r3, r4, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmaxnm.f32 , , │ │ │ │ lsls r1, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #3 │ │ │ │ @@ -333090,30 +333087,30 @@ │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #48] @ (334cc0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - stmia r0!, {r1, r5, r7} │ │ │ │ + stmia r0!, {r1, r3, r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 334d32 │ │ │ │ + cbnz r4, 334d38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 334d3c │ │ │ │ + cbnz r6, 334d42 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 334d10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -333121,60 +333118,60 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #56] @ (334d18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #240] @ 0xf0 │ │ │ │ cmp r0, #0 │ │ │ │ ite le │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - stmia r0!, {r1, r4, r6} │ │ │ │ + stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - wfe │ │ │ │ - lsls r2, r0, #1 │ │ │ │ - itee cc │ │ │ │ + it cc │ │ │ │ lslcc r2, r0, #1 │ │ │ │ - pushcs {r4, r5, r6, lr} │ │ │ │ - movcs.w ip, #4096 @ 0x1000 │ │ │ │ + itet mi │ │ │ │ + lslmi r2, r0, #1 │ │ │ │ + pushpl {r4, r5, r6, lr} │ │ │ │ + movmi.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (334d98 ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #108] @ (334d9c ) │ │ │ │ movs r3, #45 @ 0x2d │ │ │ │ ldr r1, [pc, #108] @ (334da0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #88] @ (334da4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (334da8 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r0, #2 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strd r0, r1, [r5, #96] @ 0x60 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ @@ -333189,23 +333186,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - itt │ │ │ │ - lsl r3, r2, #1 │ │ │ │ - cbnz r6, 334de8 @ unpredictable > │ │ │ │ + stmia r0!, {r2, r4} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + cbnz r6, 334dee │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r4, 334df2 │ │ │ │ + cbnz r4, 334df8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00b2 │ │ │ │ + bkpt 0x00ca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bkpt 0x00c2 │ │ │ │ + bkpt 0x00da │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #476] @ (334f9c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -333217,15 +333214,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r2, pc │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ ldr r5, [pc, #452] @ (334fa8 ) │ │ │ │ and.w ip, r3, #15 │ │ │ │ add r5, pc │ │ │ │ cmp.w ip, #1 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ beq.n 334eb6 │ │ │ │ @@ -333267,15 +333264,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 334e04 │ │ │ │ ldr r0, [pc, #360] @ (334fb8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 334e04 │ │ │ │ ldr r3, [pc, #336] @ (334fac ) │ │ │ │ ldr r4, [r5, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 334f74 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -333307,30 +333304,30 @@ │ │ │ │ ldr r3, [pc, #272] @ (334fb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 334e02 │ │ │ │ ldr r0, [pc, #272] @ (334fc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 334e02 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #240] @ 0xf0 │ │ │ │ strd r3, r3, [r0, #232] @ 0xe8 │ │ │ │ b.n 334e02 │ │ │ │ mov.w r2, #1792 @ 0x700 │ │ │ │ movs r3, #7 │ │ │ │ strh.w r2, [r8] │ │ │ │ mov r4, r7 │ │ │ │ movs r2, #0 │ │ │ │ b.n 334e30 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r4, [r0, #240] @ 0xf0 │ │ │ │ cbz r4, 334f36 │ │ │ │ ldr.w r3, [r0, #232] @ 0xe8 │ │ │ │ subs r4, #1 │ │ │ │ adds r2, r0, r3 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ add.w r3, r3, #1 │ │ │ │ @@ -333374,15 +333371,15 @@ │ │ │ │ ldr r3, [pc, #84] @ (334fb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 334e02 │ │ │ │ ldr r0, [pc, #92] @ (334fc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 334e02 │ │ │ │ ldr r3, [pc, #84] @ (334fcc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 334e66 │ │ │ │ ldr r3, [pc, #48] @ (334fb4 ) │ │ │ │ @@ -333390,44 +333387,44 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 334e66 │ │ │ │ ldr r0, [pc, #64] @ (334fd0 ) │ │ │ │ mov r1, r7 │ │ │ │ ldrb r2, [r6, #1] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 334e66 │ │ │ │ nop │ │ │ │ - itet vs │ │ │ │ - lslvs r3, r2, #1 │ │ │ │ - bkpt 0x0038 │ │ │ │ - lslvs r2, r0, #1 │ │ │ │ - bkpt 0x0048 │ │ │ │ + ittt hi │ │ │ │ + lslhi r3, r2, #1 │ │ │ │ + bkpt 0x0050 │ │ │ │ + lslhi r2, r0, #1 │ │ │ │ + bkpt 0x0060 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrh r6, [r4, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r0, #30 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0092 │ │ │ │ + bkpt 0x00aa │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, r7, pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r5, r6, r7} │ │ │ │ + pop {pc} │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, r7} │ │ │ │ + pop {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ strb r2, [r3, #12] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -333493,32 +333490,32 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (335094 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r1, #244 @ 0xf4 │ │ │ │ lsls r5, r3, #1 │ │ │ │ ldr.w r2, [r0, #2144] @ 0x860 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ cbz r2, 3350d8 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 72e33c │ │ │ │ + bl 72e34c │ │ │ │ cbz r0, 3350c6 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ str r2, [r3, #4] │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -333549,19 +333546,19 @@ │ │ │ │ subeq r1, #1 │ │ │ │ ubfxne r4, r1, #1, #1 │ │ │ │ clzeq r1, r1 │ │ │ │ ite ne │ │ │ │ movne r1, #0 │ │ │ │ lsreq r1, r1, #5 │ │ │ │ ldr.w r0, [r5, #2148] @ 0x864 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r0, [r5, #2152] @ 0x868 │ │ │ │ mov r1, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #112] @ (3351b8 ) │ │ │ │ @@ -333569,35 +333566,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #116] @ (3351c0 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (3351c4 ) │ │ │ │ ldr r1, [pc, #104] @ (3351c8 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #10 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #88] @ (3351cc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #80] @ (3351d0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #72] @ (3351d4 ) │ │ │ │ ldr r1, [pc, #76] @ (3351d8 ) │ │ │ │ ldr r2, [pc, #76] @ (3351dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ @@ -333611,23 +333608,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - pop {r4, r6} │ │ │ │ + pop {r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, #166 @ 0xa6 │ │ │ │ + cmp r4, #190 @ 0xbe │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rors r2, r1 │ │ │ │ + rors r2, r4 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r3!, {r2, r4, r5, r6} │ │ │ │ + stmia r3!, {r2, r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r3!, {r3, r4, r6} │ │ │ │ + stmia r3!, {r4, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r4, [r3, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r3, r3, #18 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #230 @ 0xe6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -333711,49 +333708,49 @@ │ │ │ │ ldr r2, [pc, #88] @ (3352f8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (3352fc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #76] @ (335300 ) │ │ │ │ ldr r1, [pc, #80] @ (335304 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #68] @ (335308 ) │ │ │ │ ldr r1, [pc, #72] @ (33530c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r3, #168 @ 0xa8 │ │ │ │ adds r1, #192 @ 0xc0 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - revsh r0, r7 │ │ │ │ + cbnz r0, 33533c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r3, #78 @ 0x4e │ │ │ │ + cmp r3, #102 @ 0x66 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - eors r2, r6 │ │ │ │ + lsls r2, r1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ lsrs r7, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r4, #8 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, r5, #6 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -333785,15 +333782,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #2144] @ 0x860 │ │ │ │ sub sp, #12 │ │ │ │ cbz r0, 335360 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e33c │ │ │ │ + bl 72e34c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ cbnz r0, 335372 │ │ │ │ ldrb r2, [r3, #13] │ │ │ │ cbz r2, 335382 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ ldrb r1, [r3, #15] │ │ │ │ mvns r2, r2 │ │ │ │ @@ -333831,15 +333828,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (335404 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 3353ea │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -333847,19 +333844,19 @@ │ │ │ │ b.n 335338 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 335338 │ │ │ │ nop │ │ │ │ - cbnz r2, 335438 │ │ │ │ + cbnz r2, 33543e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 33542e │ │ │ │ + cbnz r0, 335434 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 33542a │ │ │ │ + cbnz r6, 335430 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #76] @ 335464 │ │ │ │ sub sp, #8 │ │ │ │ @@ -333868,15 +333865,15 @@ │ │ │ │ ldr r2, [pc, #72] @ (33546c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ ldrb.w r2, [r3, #767] @ 0x2ff │ │ │ │ cbz r4, 335452 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ @@ -333884,19 +333881,19 @@ │ │ │ │ b.n 335338 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #767] @ 0x2ff │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 335338 │ │ │ │ nop │ │ │ │ - cbnz r2, 335486 │ │ │ │ + cbnz r2, 33548c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r0, 33547c │ │ │ │ + cbnz r0, 335482 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbnz r6, 335478 │ │ │ │ + cbnz r6, 33547e │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [pc, #92] @ (3354d0 ) │ │ │ │ ldr r3, [pc, #96] @ (3354d4 ) │ │ │ │ add r2, pc │ │ │ │ ldrb r1, [r0, #1] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -333921,15 +333918,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (3354e0 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -333939,15 +333936,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8c6 │ │ │ │ + @ instruction: 0xb8de │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (33554c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -333955,43 +333952,43 @@ │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ ldr r1, [pc, #88] @ (335554 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #755] @ 0x2f3 │ │ │ │ strh.w r1, [r4, #753] @ 0x2f1 │ │ │ │ strb.w r3, [r4, #767] @ 0x2ff │ │ │ │ bl 3350e4 │ │ │ │ ldr.w r0, [r4, #2896] @ 0xb50 │ │ │ │ cbz r0, 335538 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8b8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb852 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ @ instruction: 0xb86a │ │ │ │ lsls r2, r0, #1 │ │ │ │ + @ instruction: 0xb882 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 3355b0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #68] @ (3355b4 ) │ │ │ │ @@ -333999,34 +333996,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (3355b8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 3355a0 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 335338 │ │ │ │ and.w r2, r2, #239 @ 0xef │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 335338 │ │ │ │ - @ instruction: 0xb82a │ │ │ │ + @ instruction: 0xb842 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - muls r0, r2 │ │ │ │ + muls r0, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb7d6 │ │ │ │ + @ instruction: 0xb7ee │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 335614 │ │ │ │ sub sp, #8 │ │ │ │ @@ -334035,34 +334032,34 @@ │ │ │ │ ldr r2, [pc, #68] @ (33561c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ ldrb.w r2, [r3, #119] @ 0x77 │ │ │ │ cbz r4, 335604 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 335338 │ │ │ │ and.w r2, r2, #223 @ 0xdf │ │ │ │ strb.w r2, [r3, #119] @ 0x77 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 335338 │ │ │ │ - @ instruction: 0xb7c6 │ │ │ │ + @ instruction: 0xb7de │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r4, r5 │ │ │ │ + orrs r4, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb772 │ │ │ │ + @ instruction: 0xb78a │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (335688 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -334070,43 +334067,43 @@ │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ ldr r1, [pc, #88] @ (335690 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #207 @ 0xcf │ │ │ │ movs r3, #0 │ │ │ │ adds r0, #104 @ 0x68 │ │ │ │ mov.w r1, #792 @ 0x318 │ │ │ │ strb.w r2, [r4, #107] @ 0x6b │ │ │ │ strh.w r1, [r4, #105] @ 0x69 │ │ │ │ strb.w r3, [r4, #119] @ 0x77 │ │ │ │ bl 3350e4 │ │ │ │ ldr.w r0, [r4, #2248] @ 0x8c8 │ │ │ │ cbz r0, 335672 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb764 │ │ │ │ + @ instruction: 0xb77c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb716 │ │ │ │ + @ instruction: 0xb72e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, r1 │ │ │ │ + cmp r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #16 │ │ │ │ @@ -334136,33 +334133,33 @@ │ │ │ │ bl 3350e4 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ lsls r0, r3, #31 │ │ │ │ bpl.n 335754 │ │ │ │ ldr.w r6, [r4, #2144] @ 0x860 │ │ │ │ cbz r6, 335708 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ ldr r0, [pc, #168] @ (3357b4 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #168] @ (3357b8 ) │ │ │ │ ldr r1, [pc, #172] @ (3357bc ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 337b54 │ │ │ │ ldr r3, [pc, #136] @ (3357b0 ) │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -334175,15 +334172,15 @@ │ │ │ │ ldr r3, [pc, #132] @ (3357c4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3356bc │ │ │ │ ldr r0, [pc, #124] @ (3357c8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb r1, [r4, #16] │ │ │ │ b.n 3356bc │ │ │ │ lsls r1, r3, #30 │ │ │ │ bmi.n 33577a │ │ │ │ lsls r2, r3, #29 │ │ │ │ bpl.n 3356b0 │ │ │ │ ldrb r2, [r4, #13] │ │ │ │ @@ -334205,47 +334202,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (3357d4 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 337b54 │ │ │ │ uxtb r1, r0 │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 3356b2 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 335208 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ strb r1, [r4, #16] │ │ │ │ b.n 3356b2 │ │ │ │ strh r2, [r4, r2] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb68c │ │ │ │ + @ instruction: 0xb6a4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb686 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ @ instruction: 0xb69e │ │ │ │ lsls r2, r0, #1 │ │ │ │ + @ instruction: 0xb6b6 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ cmp r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cpsid ai │ │ │ │ + @ instruction: 0xb68e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xb61a │ │ │ │ + @ instruction: 0xb632 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb614 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ @ instruction: 0xb62c │ │ │ │ lsls r2, r0, #1 │ │ │ │ + @ instruction: 0xb644 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w r1, [r0, #2160] @ 0x870 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #96] @ 335850 │ │ │ │ @@ -334283,26 +334280,26 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33580a │ │ │ │ ldr r0, [pc, #28] @ (335860 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33580a │ │ │ │ str r6, [r2, r5] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r4, r5, lr} │ │ │ │ + push {r1, r3, r6, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #304] @ 3359a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -334312,15 +334309,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov sl, r0 │ │ │ │ bl 2c6378 │ │ │ │ movs r2, #96 @ 0x60 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ @@ -334416,32 +334413,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 2c4200 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2c4200 │ │ │ │ - push {r2, r3, r4, lr} │ │ │ │ + push {r2, r4, r5, lr} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r1, r3, r6, r7} │ │ │ │ + push {r1, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r4, r0 │ │ │ │ + eors r4, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stmia r0!, {r1, r3, r4, r5} │ │ │ │ + stmia r0!, {r1, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r2, r3, #19 │ │ │ │ + lsrs r2, r6, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r2, r4, r5, r6, r7} │ │ │ │ + push {r2, r3, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - stc2l 0, cr0, [lr, #-260] @ 0xfffffefc │ │ │ │ - push {r2, r3, r5, r6, r7} │ │ │ │ + stc2l 0, cr0, [r6, #-260]! @ 0xfffffefc │ │ │ │ + push {r2, lr} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r1, r2, r3, r4, r7} │ │ │ │ + push {r1, r2, r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ mov r3, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 3359ea │ │ │ │ movs r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ @@ -334492,69 +334489,69 @@ │ │ │ │ ldr r1, [pc, #204] @ (335b1c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #188] @ (335b20 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #188] @ (335b24 ) │ │ │ │ mov.w r9, #1 │ │ │ │ add.w r2, r0, #776 @ 0x308 │ │ │ │ strb.w r9, [r0, #765] @ 0x2fd │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ ldr r7, [pc, #168] @ (335b28 ) │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r6, [pc, #164] @ (335b2c ) │ │ │ │ ldr r3, [pc, #168] @ (335b30 ) │ │ │ │ add r7, pc │ │ │ │ ldr r1, [pc, #168] @ (335b34 ) │ │ │ │ add r6, pc │ │ │ │ add.w r2, r8, #1832 @ 0x728 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ addw r1, r8, #2900 @ 0xb54 │ │ │ │ movs r2, #2 │ │ │ │ bl 2ea49c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #108] @ (335b38 ) │ │ │ │ ldr r1, [pc, #108] @ (335b3c ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea2b8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #84] @ (335b40 ) │ │ │ │ ldr r1, [pc, #84] @ (335b44 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea2b8 │ │ │ │ @@ -334563,36 +334560,36 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ - cbz r6, 335b6a │ │ │ │ + cbz r6, 335b70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - uxtb r4, r7 │ │ │ │ + cbz r4, 335b60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 335b64 │ │ │ │ + cbz r4, 335b6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r2, 335b86 │ │ │ │ + cbz r2, 335b8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 335b86 │ │ │ │ + cbz r4, 335b8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #108 @ 0x6c │ │ │ │ + movs r3, #132 @ 0x84 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, #144 @ 0x90 │ │ │ │ + subs r0, #168 @ 0xa8 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cbz r4, 335b92 │ │ │ │ + cbz r4, 335b98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r6, 335b92 │ │ │ │ + cbz r6, 335b98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 335b8e │ │ │ │ + cbz r4, 335b94 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str.w pc, [r7, #4095] @ 0xfff │ │ │ │ - cbz r0, 335b94 │ │ │ │ + cbz r0, 335b9a │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #296] @ (335c84 ) │ │ │ │ @@ -334603,15 +334600,15 @@ │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #288] @ (335c90 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #284] @ (335c94 ) │ │ │ │ add r4, pc │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r4, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ mov.w sl, #1 │ │ │ │ mov.w fp, #0 │ │ │ │ @@ -334637,66 +334634,66 @@ │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1056 @ 0x420 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #128 @ 0x80 │ │ │ │ ldr r4, [pc, #212] @ (335ca8 ) │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #208] @ (335cac ) │ │ │ │ ldr r1, [pc, #212] @ (335cb0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #1064 @ 0x428 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r8, #1184 @ 0x4a0 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #176] @ (335cb4 ) │ │ │ │ addw r1, r8, #2260 @ 0x8d4 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ bl 2ea3a8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ addw r1, r8, #2252 @ 0x8cc │ │ │ │ movs r2, #2 │ │ │ │ mov.w r8, #1 │ │ │ │ bl 2ea49c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #124] @ (335cb8 ) │ │ │ │ ldr r1, [pc, #124] @ (335cbc ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea2b8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #100] @ (335cc0 ) │ │ │ │ ldr r1, [pc, #100] @ (335cc4 ) │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r8, [sp] │ │ │ │ add r1, pc │ │ │ │ bl 2ea2b8 │ │ │ │ @@ -334705,44 +334702,44 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, sl, fp, pc} │ │ │ │ nop │ │ │ │ - sxth r2, r7 │ │ │ │ + sxtb r2, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbz r0, 335cc6 │ │ │ │ + sxth r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #96 @ 0x60 │ │ │ │ + subs r5, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r4, r7, #27 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - uxth r2, r7 │ │ │ │ + uxtb r2, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #64 @ 0x40 │ │ │ │ + movs r2, #88 @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - uxth r2, r4 │ │ │ │ + uxth r2, r7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxth r0, r7 │ │ │ │ + sxtb r0, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxth r0, r5 │ │ │ │ + sxtb r0, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r7, #64 @ 0x40 │ │ │ │ + adds r7, #88 @ 0x58 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - sxth r0, r6 │ │ │ │ + sxtb r0, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxth r4, r3 │ │ │ │ + sxth r4, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - sxtb r2, r2 │ │ │ │ + sxtb r2, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cbz r4, 335cf2 │ │ │ │ + cbz r4, 335cf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - cbz r0, 335cf8 │ │ │ │ + cbz r0, 335cfe │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -334755,15 +334752,15 @@ │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #276] @ (335e00 ) │ │ │ │ add.w r3, r5, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #268] @ (335e04 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #268] @ (335e08 ) │ │ │ │ ldr.w r3, [r0, #2920] @ 0xb68 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #260] @ (335e0c ) │ │ │ │ add.w r2, r2, #328 @ 0x148 │ │ │ │ @@ -334779,24 +334776,24 @@ │ │ │ │ add.w r8, r5, #80 @ 0x50 │ │ │ │ bl 449210 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w sl, r4, #776 @ 0x308 │ │ │ │ add.w r1, r4, #2928 @ 0xb70 │ │ │ │ bl 2f8304 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2f85b4 │ │ │ │ cbnz r0, 335d78 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334805,30 +334802,30 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ bl 2f85b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335d62 │ │ │ │ ldr r7, [pc, #120] @ (335e10 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #120] @ (335e14 ) │ │ │ │ adds r5, #72 @ 0x48 │ │ │ │ add r7, pc │ │ │ │ mov r0, sl │ │ │ │ add r6, pc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #104] @ (335e18 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2ea4a4 │ │ │ │ mov r1, fp │ │ │ │ @@ -334836,47 +334833,47 @@ │ │ │ │ mov r0, r8 │ │ │ │ bl 2ea65c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r0, r4, #1832 @ 0x728 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #68] @ (335e1c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ bl 2ea4a4 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2ea65c │ │ │ │ nop │ │ │ │ - sub sp, #240 @ 0xf0 │ │ │ │ + sub sp, #336 @ 0x150 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add sp, #424 @ 0x1a8 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfb820041 │ │ │ │ - add sp, #488 @ 0x1e8 │ │ │ │ + @ instruction: 0xfb9a0041 │ │ │ │ + sub sp, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xfb960041 │ │ │ │ + @ instruction: 0xfbae0041 │ │ │ │ asrs r0, r6, #21 │ │ │ │ lsls r5, r3, #1 │ │ │ │ - subs r3, #188 @ 0xbc │ │ │ │ + subs r3, #212 @ 0xd4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #88 @ 0x58 │ │ │ │ + movs r0, #112 @ 0x70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #124 @ 0x7c │ │ │ │ + adds r5, #148 @ 0x94 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add sp, #424 @ 0x1a8 │ │ │ │ + sub sp, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r6, [pc, #468] @ (336008 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -334886,25 +334883,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #14 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #452] @ (336014 ) │ │ │ │ ldr r1, [pc, #452] @ (336018 ) │ │ │ │ add.w r3, r6, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #54 @ 0x36 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r0, #2616] @ 0xa38 │ │ │ │ cmp r2, #15 │ │ │ │ bhi.w 335fc6 │ │ │ │ ldrb.w r3, [r0, #2617] @ 0xa39 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #15 │ │ │ │ bhi.w 335f94 │ │ │ │ @@ -334932,15 +334929,15 @@ │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r7, r6, #80 @ 0x50 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r1 │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r8 │ │ │ │ bl 2f85b4 │ │ │ │ cbnz r0, 335eea │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -334954,15 +334951,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #296] @ (33602c ) │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea4a4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -334971,25 +334968,25 @@ │ │ │ │ bl 2ea65c │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r4, #1184 @ 0x4a0 │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r8 │ │ │ │ bl 2f85b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 335ed4 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #232] @ (336030 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea4a4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -335010,27 +335007,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov.w r3, #1000 @ 0x3e8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r5, [r4, #2248] @ 0x8c8 │ │ │ │ b.n 335ed4 │ │ │ │ ldr r2, [pc, #160] @ (336038 ) │ │ │ │ movs r4, #15 │ │ │ │ ldr r1, [pc, #160] @ (33603c ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #870 @ 0x366 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -335040,59 +335037,59 @@ │ │ │ │ ldr r1, [pc, #120] @ (336044 ) │ │ │ │ add.w r3, r6, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov.w r2, #864 @ 0x360 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #76] @ (336048 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71e960 │ │ │ │ + b.w 71e970 │ │ │ │ nop │ │ │ │ - add r7, sp, #392 @ 0x188 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r3, r4, r5} │ │ │ │ + ldmia r0!, {r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r4, r6, r7} │ │ │ │ + stmia r7!, {r1, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #110 @ 0x6e │ │ │ │ + subs r2, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vld1.8 {d16[2]}, [r0], r1 │ │ │ │ - ldr??.w r0, [r2, #65] @ 0x41 │ │ │ │ - subs r2, r0, #4 │ │ │ │ + ldr??.w r0, [r8, #65] @ 0x41 │ │ │ │ + @ instruction: 0xfa0a0041 │ │ │ │ + subs r2, r3, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r1, r1, #1 │ │ │ │ - add r7, sp, #80 @ 0x50 │ │ │ │ + add r7, sp, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #920 @ 0x398 │ │ │ │ + add r6, sp, #1016 @ 0x3f8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bl 6cc036 │ │ │ │ - add r6, sp, #1000 @ 0x3e8 │ │ │ │ + bl 6cc036 │ │ │ │ + add r7, sp, #72 @ 0x48 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #744 @ 0x2e8 │ │ │ │ + add r6, sp, #840 @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #656 @ 0x290 │ │ │ │ + add r6, sp, #752 @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #552 @ 0x228 │ │ │ │ + add r6, sp, #648 @ 0x288 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, sp, #792 @ 0x318 │ │ │ │ + add r6, sp, #888 @ 0x378 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #424] @ (336204 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335206,51 +335203,51 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 336072 │ │ │ │ ldr r0, [pc, #160] @ (336214 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 336072 │ │ │ │ ldr r0, [pc, #148] @ (336218 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #148] @ (33621c ) │ │ │ │ ldr r1, [pc, #152] @ (336220 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #1080 @ 0x438 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ bl 337974 │ │ │ │ b.n 3360a4 │ │ │ │ ldr r0, [pc, #128] @ (336224 ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #128] @ (336228 ) │ │ │ │ ldr r1, [pc, #128] @ (33622c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r4, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ bl 337974 │ │ │ │ b.n 3360a4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbnz r3, 3361e4 │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ubfx r1, r5, #1, #1 │ │ │ │ strb r5, [r4, #3] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ lsls r3, r5, #31 │ │ │ │ bmi.w 3360a4 │ │ │ │ movs r0, #7 │ │ │ │ bl 45f718 │ │ │ │ b.n 3360a4 │ │ │ │ ldr r3, [pc, #72] @ (336230 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -335261,41 +335258,41 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3361c8 │ │ │ │ ldr r0, [pc, #56] @ (336234 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3361c8 │ │ │ │ ldr r0, [pc, #936] @ (3365b0 ) │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #616 @ 0x268 │ │ │ │ + add r5, sp, #712 @ 0x2c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, sp, #80 @ 0x50 │ │ │ │ + add r4, sp, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ add r4, sp, #152 @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - add r3, sp, #944 @ 0x3b0 │ │ │ │ + add r4, sp, #248 @ 0xf8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ add r4, sp, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + add r4, sp, #112 @ 0x70 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ subs r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, sp, #208 @ 0xd0 │ │ │ │ + add r5, sp, #304 @ 0x130 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #860] @ (3365a4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -335326,25 +335323,25 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 3362c8 │ │ │ │ ldr r0, [pc, #792] @ (3365b0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ and.w r2, r2, #1 │ │ │ │ orrs r2, r1 │ │ │ │ bne.n 3362c8 │ │ │ │ movs r0, #7 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 45f718 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -335485,15 +335482,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 33625e │ │ │ │ ldr r0, [pc, #300] @ (3365b8 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 33625e │ │ │ │ sub.w r1, r2, #32 │ │ │ │ orrs r1, r3 │ │ │ │ bne.n 3364d2 │ │ │ │ ldrb r3, [r5, #13] │ │ │ │ ldrb r2, [r5, #2] │ │ │ │ @@ -335506,15 +335503,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add.w r0, r5, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 337974 │ │ │ │ sub.w r1, r2, #96 @ 0x60 │ │ │ │ orrs r1, r3 │ │ │ │ bne.w 33628a │ │ │ │ @@ -335547,15 +335544,15 @@ │ │ │ │ ldr r1, [pc, #200] @ (3365dc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ b.n 3364b8 │ │ │ │ ldr.w r0, [r5, #2156] @ 0x86c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrb r3, [r5, #3] │ │ │ │ bic.w r3, r3, #2 │ │ │ │ strb r3, [r5, #3] │ │ │ │ b.n 3362c8 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ orr.w r3, r3, #16 │ │ │ │ strb r3, [r5, #2] │ │ │ │ @@ -335585,73 +335582,73 @@ │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #116] @ (3365e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #85 @ 0x55 │ │ │ │ b.n 3364c8 │ │ │ │ ldr r4, [pc, #100] @ (3365ec ) │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r2, [pc, #100] @ (3365f0 ) │ │ │ │ add.w r0, r5, #24 │ │ │ │ ldr r1, [pc, #100] @ (3365f4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #128 @ 0x80 │ │ │ │ b.n 3364c8 │ │ │ │ nop │ │ │ │ mov lr, pc │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #872 @ 0x368 │ │ │ │ + add r4, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r0, r7, #17 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #768 @ 0x300 │ │ │ │ + add r2, sp, #864 @ 0x360 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #936 @ 0x3a8 │ │ │ │ + add r1, sp, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #912 @ 0x390 │ │ │ │ + add r0, sp, #1008 @ 0x3f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #1016 @ 0x3f8 │ │ │ │ + add r1, sp, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #728 @ 0x2d8 │ │ │ │ + add r0, sp, #824 @ 0x338 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #704 @ 0x2c0 │ │ │ │ + add r0, sp, #800 @ 0x320 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #808 @ 0x328 │ │ │ │ + add r0, sp, #904 @ 0x388 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #544 @ 0x220 │ │ │ │ + add r0, sp, #640 @ 0x280 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #520 @ 0x208 │ │ │ │ + add r0, sp, #616 @ 0x268 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #624 @ 0x270 │ │ │ │ + add r0, sp, #720 @ 0x2d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #144 @ 0x90 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ add r0, sp, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - add r0, sp, #24 │ │ │ │ + add r0, sp, #336 @ 0x150 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + add r0, sp, #216 @ 0xd8 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ movs r1, #0 │ │ │ │ ldr.w lr, [r0, #2164] @ 0x874 │ │ │ │ ldr.w r4, [r0, #2160] @ 0x870 │ │ │ │ and.w r3, r3, lr │ │ │ │ ldrb.w ip, [sp, #8] │ │ │ │ ands r2, r4 │ │ │ │ @@ -335695,50 +335692,50 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (3366a4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ lsrs r0, r3, #28 │ │ │ │ lsls r5, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #152] @ (336758 ) │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #148] @ (33675c ) │ │ │ │ ldr r1, [pc, #152] @ (336760 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #136] @ (336764 ) │ │ │ │ adds r4, #24 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #128] @ (336768 ) │ │ │ │ movs r3, #98 @ 0x62 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #124] @ (33676c ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 336738 │ │ │ │ ldr r2, [r7, #104] @ 0x68 │ │ │ │ @@ -335771,33 +335768,33 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 3366fa │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (336778 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3366fa │ │ │ │ - add r7, pc, #320 @ (adr r7, 33689c ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 3368fc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r6, pc, #824 @ (adr r6, 336a98 ) │ │ │ │ + add r6, pc, #920 @ (adr r6, 336af8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 336afc ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 336b5c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r7, pc, #184 @ (adr r7, 336820 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 336880 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ negs r4, r3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #944 @ 0x3b0 │ │ │ │ + add r1, sp, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ (33680c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -335806,72 +335803,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (336814 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (336818 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (33681c ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (336820 ) │ │ │ │ ldr r1, [pc, #96] @ (336824 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #80] @ (336828 ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (33682c ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5cfdcc │ │ │ │ + bl 5cfddc │ │ │ │ ldr r3, [pc, #64] @ (336830 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #528 @ (adr r6, 336a20 ) │ │ │ │ + add r6, pc, #624 @ (adr r6, 336a80 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #25 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #126 @ 0x7e │ │ │ │ + cmp r3, #150 @ 0x96 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r6, r3, #25 │ │ │ │ + asrs r6, r6, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r6, #25 │ │ │ │ + asrs r4, r1, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #840 @ (adr r5, 336b6c ) │ │ │ │ + add r5, pc, #936 @ (adr r5, 336bcc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r5, pc, #928 @ (adr r5, 336bc8 ) │ │ │ │ + add r6, pc, #0 @ (adr r6, 336828 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r5, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r6, #22 │ │ │ │ lsls r5, r3, #1 │ │ │ │ @@ -335978,17 +335975,17 @@ │ │ │ │ b.n 3368cc │ │ │ │ ldr.w r3, [r0, #1048] @ 0x418 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r0, #1048] @ 0x418 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ b.n 3368c4 │ │ │ │ nop │ │ │ │ - add r5, pc, #480 @ (adr r5, 336b18 ) │ │ │ │ + add r5, pc, #576 @ (adr r5, 336b78 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #240 @ (adr r5, 336a2c ) │ │ │ │ + add r5, pc, #336 @ (adr r5, 336a8c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov.w ip, #250 @ 0xfa │ │ │ │ subs r3, #2 │ │ │ │ uxtb r3, r3 │ │ │ │ str.w r3, [r0, #1008] @ 0x3f0 │ │ │ │ @@ -336007,45 +336004,45 @@ │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ add.w ip, r0, #2 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r2, #1028] @ 0x404 │ │ │ │ strd r3, ip, [r2, #1016] @ 0x3f8 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r4, [pc, #148] @ (336a38 ) │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #144] @ (336a3c ) │ │ │ │ ldr r1, [pc, #148] @ (336a40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #132] @ (336a44 ) │ │ │ │ adds r4, #140 @ 0x8c │ │ │ │ movs r3, #79 @ 0x4f │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #128] @ (336a48 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r5, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #116] @ (336a4c ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 336a16 │ │ │ │ ldr r3, [r7, #104] @ 0x68 │ │ │ │ cbz r3, 3369e8 │ │ │ │ @@ -336077,34 +336074,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3369de │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (336a58 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3369de │ │ │ │ nop │ │ │ │ - add r4, pc, #432 @ (adr r4, 336bec ) │ │ │ │ + add r4, pc, #528 @ (adr r4, 336c4c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #936 @ (adr r3, 336de8 ) │ │ │ │ + add r4, pc, #8 @ (adr r4, 336a48 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #8 @ (adr r4, 336a4c ) │ │ │ │ + add r4, pc, #104 @ (adr r4, 336aac ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r4, pc, #200 @ (adr r4, 336b10 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 336b70 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r7, #126 @ 0x7e │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ muls r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #136 @ (adr r6, 336ae4 ) │ │ │ │ + add r6, pc, #232 @ (adr r6, 336b44 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #88] @ (336ac4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336113,25 +336110,25 @@ │ │ │ │ ldr r1, [pc, #88] @ (336acc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #72] @ (336ad0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #72] @ (336ad4 ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #56] @ (336ad8 ) │ │ │ │ ldr r3, [pc, #60] @ (336adc ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #16 │ │ │ │ @@ -336140,24 +336137,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - add r3, pc, #656 @ (adr r3, 336d58 ) │ │ │ │ + add r3, pc, #752 @ (adr r3, 336db8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7, #13 │ │ │ │ + asrs r2, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #158 @ 0x9e │ │ │ │ + cmp r0, #182 @ 0xb6 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r0, #14 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ asrs r2, r3, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ + asrs r2, r6, #14 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ lsls r5, r2, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -336169,72 +336166,72 @@ │ │ │ │ ldr r1, [pc, #128] @ (336b78 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #108] @ (336b7c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #104] @ (336b80 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ adds r4, #80 @ 0x50 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (336b84 ) │ │ │ │ ldr r1, [pc, #96] @ (336b88 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #80] @ (336b8c ) │ │ │ │ add.w r2, r0, #100 @ 0x64 │ │ │ │ movs r3, #0 │ │ │ │ add r1, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [pc, #68] @ (336b90 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ - bl 5cfdcc │ │ │ │ + bl 5cfddc │ │ │ │ ldr r3, [pc, #64] @ (336b94 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r3, pc, #128 @ (adr r3, 336bf4 ) │ │ │ │ + add r3, pc, #224 @ (adr r3, 336c54 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #11 │ │ │ │ + asrs r6, r1, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #26 │ │ │ │ + cmp r0, #50 @ 0x32 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - asrs r2, r7, #11 │ │ │ │ + asrs r2, r2, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r2, #12 │ │ │ │ + asrs r0, r5, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #440 @ (adr r2, 336d40 ) │ │ │ │ + add r2, pc, #536 @ (adr r2, 336da0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r2, pc, #528 @ (adr r2, 336d9c ) │ │ │ │ + add r2, pc, #624 @ (adr r2, 336dfc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldc2l 15, cr15, [r1], #1020 @ 0x3fc │ │ │ │ @ instruction: 0xfb59ffff │ │ │ │ lsrs r4, r1, #9 │ │ │ │ lsls r5, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -336246,31 +336243,31 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #52] @ (336be8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #1016] @ 0x3f8 │ │ │ │ adds r0, #1 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - add r2, pc, #408 @ (adr r2, 336d7c ) │ │ │ │ + add r2, pc, #504 @ (adr r2, 336ddc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #896 @ (adr r1, 336f68 ) │ │ │ │ + add r1, pc, #992 @ (adr r1, 336fc8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #1000 @ (adr r1, 336fd4 ) │ │ │ │ + add r2, pc, #72 @ (adr r2, 336c34 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 336c28 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336278,25 +336275,25 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #40] @ (336c30 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfe2c │ │ │ │ - add r2, pc, #72 @ (adr r2, 336c74 ) │ │ │ │ + b.w 5cfe3c │ │ │ │ + add r2, pc, #168 @ (adr r2, 336cd4 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #560 @ (adr r1, 336e60 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 336ec0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #664 @ (adr r1, 336ecc ) │ │ │ │ + add r1, pc, #760 @ (adr r1, 336f2c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #168] @ 336cec │ │ │ │ sub sp, #12 │ │ │ │ @@ -336306,15 +336303,15 @@ │ │ │ │ add ip, pc │ │ │ │ ldr r1, [pc, #160] @ (336cf4 ) │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r4, #2 │ │ │ │ it eq │ │ │ │ streq.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ @@ -336359,19 +336356,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - add r1, pc, #808 @ (adr r1, 337018 ) │ │ │ │ + add r1, pc, #904 @ (adr r1, 337078 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r1, pc, #264 @ (adr r1, 336dfc ) │ │ │ │ + add r1, pc, #360 @ (adr r1, 336e5c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #360 @ (adr r1, 336e60 ) │ │ │ │ + add r1, pc, #456 @ (adr r1, 336ec0 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 336d60 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336379,15 +336376,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #84] @ (336d68 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #48] @ 336d58 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r0, #1024] @ 0x400 │ │ │ │ movs r3, #0 │ │ │ │ vstr d7, [r0, #1008] @ 0x3f0 │ │ │ │ strd r2, r3, [r0, #1016] @ 0x3f8 │ │ │ │ @@ -336398,19 +336395,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ - add r1, pc, #24 @ (adr r1, 336d7c ) │ │ │ │ + add r1, pc, #120 @ (adr r1, 336ddc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #512 @ (adr r0, 336f68 ) │ │ │ │ + add r0, pc, #608 @ (adr r0, 336fc8 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #616 @ (adr r0, 336fd4 ) │ │ │ │ + add r0, pc, #712 @ (adr r0, 337034 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #68] @ (336dc0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -336419,40 +336416,40 @@ │ │ │ │ ldr r1, [pc, #68] @ (336dc8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #48] @ (336dcc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #48] @ (336dd0 ) │ │ │ │ adds r4, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #1 │ │ │ │ addw r1, r5, #1028 @ 0x404 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea49c │ │ │ │ nop │ │ │ │ - add r0, pc, #592 @ (adr r0, 337014 ) │ │ │ │ + add r0, pc, #688 @ (adr r0, 337074 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, pc, #56 @ (adr r0, 336e00 ) │ │ │ │ + add r0, pc, #152 @ (adr r0, 336e60 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r0, pc, #144 @ (adr r0, 336e5c ) │ │ │ │ + add r0, pc, #240 @ (adr r0, 336ebc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r2, #1 │ │ │ │ + asrs r4, r5, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #120 @ 0x78 │ │ │ │ + movs r5, #144 @ 0x90 │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #216] @ 336ebc │ │ │ │ sub sp, #16 │ │ │ │ @@ -336462,15 +336459,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #204] @ (336ec8 ) │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #200] @ (336ecc ) │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 336e38 │ │ │ │ @@ -336513,21 +336510,21 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336e28 │ │ │ │ ldr r0, [pc, #96] @ (336edc ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 336e28 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #84] @ (336ee0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r2, #1 │ │ │ │ str.w r2, [r4, #1032] @ 0x408 │ │ │ │ movs r2, #2 │ │ │ │ str.w r2, [r4, #1040] @ 0x410 │ │ │ │ movs r2, #0 │ │ │ │ @@ -336535,33 +336532,33 @@ │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1016] @ 0x3f8 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 336e64 │ │ │ │ b.n 336e28 │ │ │ │ nop │ │ │ │ - add r0, pc, #168 @ (adr r0, 336f68 ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 336fc8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r7, [sp, #656] @ 0x290 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ ldr r7, [sp, #752] @ 0x2f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + ldr r7, [sp, #848] @ 0x350 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ subs r3, #72 @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ tst r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #1016 @ (adr r1, 3372d8 ) │ │ │ │ + add r2, pc, #88 @ (adr r2, 336f38 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #864 @ (adr r1, 337244 ) │ │ │ │ + add r1, pc, #960 @ (adr r1, 3372a4 ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #156] @ 336f90 │ │ │ │ sub sp, #12 │ │ │ │ @@ -336569,15 +336566,15 @@ │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ ldr r1, [pc, #152] @ (336f98 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ add.w ip, ip, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1016] @ 0x3f8 │ │ │ │ ldr.w r1, [r0, #1008] @ 0x3f0 │ │ │ │ adds r2, r3, #1 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ beq.n 336f2a │ │ │ │ subs r3, r3, r1 │ │ │ │ @@ -336619,19 +336616,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r7, [sp, #104] @ 0x68 │ │ │ │ + ldr r7, [sp, #200] @ 0xc8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #608] @ 0x260 │ │ │ │ + ldr r6, [sp, #704] @ 0x2c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r6, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #288] @ 3370cc │ │ │ │ sub sp, #12 │ │ │ │ @@ -336642,15 +336639,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [pc, #276] @ (3370d8 ) │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #268] @ (3370dc ) │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3370aa │ │ │ │ @@ -336698,15 +336695,15 @@ │ │ │ │ moveq r2, #0 │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ adds r2, #1 │ │ │ │ bge.n 337016 │ │ │ │ ldr.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ adds r3, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ add.w r2, r2, #1 │ │ │ │ @@ -336721,15 +336718,15 @@ │ │ │ │ it eq │ │ │ │ moveq r2, #0 │ │ │ │ strb.w r0, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r3, [r6, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r6, #1028] @ 0x404 │ │ │ │ str.w r2, [r6, #1012] @ 0x3f4 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 337010 │ │ │ │ ldr r3, [pc, #56] @ (3370e4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 336fda │ │ │ │ ldr r3, [pc, #48] @ (3370e8 ) │ │ │ │ @@ -336737,33 +336734,33 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 336fda │ │ │ │ ldr r0, [pc, #44] @ (3370ec ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 336fda │ │ │ │ - ldr r6, [sp, #392] @ 0x188 │ │ │ │ + ldr r6, [sp, #488] @ 0x1e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #864] @ 0x360 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ ldr r5, [sp, #960] @ 0x3c0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + ldr r6, [sp, #32] │ │ │ │ + lsls r2, r0, #1 │ │ │ │ subs r1, #126 @ 0x7e │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r3, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #880] @ 0x370 │ │ │ │ + ldr r7, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [r0, #1032] @ 0x408 │ │ │ │ sub sp, #28 │ │ │ │ @@ -336935,15 +336932,15 @@ │ │ │ │ str r7, [sp, #0] │ │ │ │ ldr r0, [pc, #868] @ (337614 ) │ │ │ │ ldr.w r1, [r4, #1036] @ 0x40c │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w ip, [r6, #4] │ │ │ │ ldr.w r3, [r4, #1052] @ 0x41c │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ b.n 337170 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -336955,15 +336952,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #21 │ │ │ │ bpl.w 33710c │ │ │ │ mov r1, r2 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33710c │ │ │ │ movs r1, #225 @ 0xe1 │ │ │ │ mov r0, r4 │ │ │ │ bl 336f9c │ │ │ │ movs r1, #29 │ │ │ │ mov r0, r4 │ │ │ │ @@ -337258,47 +337255,47 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #432 @ 0x1b0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, #68 @ 0x44 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldr r4, [sp, #824] @ 0x338 │ │ │ │ + ldr r4, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r7] │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ blx r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #120] @ 0x78 │ │ │ │ + ldr r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [sp, #312] @ 0x138 │ │ │ │ + ldr r6, [sp, #408] @ 0x198 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r5, [sp, #432] @ 0x1b0 │ │ │ │ + ldr r5, [sp, #528] @ 0x210 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ + ldr r3, [sp, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrd r0, r0, [ip, #260] @ 0x104 │ │ │ │ + ldrd r0, r0, [r4, #260]! @ 0x104 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #600] @ (337898 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #600] @ (33789c ) │ │ │ │ @@ -337307,15 +337304,15 @@ │ │ │ │ ldr r1, [pc, #600] @ (3378a0 ) │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #592] @ (3378a4 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w ip, [r0, #1020] @ 0x3fc │ │ │ │ ldrb.w r3, [r4, #1036] @ 0x40c │ │ │ │ add r6, pc │ │ │ │ rsb r2, ip, #16 │ │ │ │ cmp r3, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #3 │ │ │ │ @@ -337413,15 +337410,15 @@ │ │ │ │ moveq r1, #0 │ │ │ │ strb.w r9, [lr, #752] @ 0x2f0 │ │ │ │ str.w ip, [r0, #1020] @ 0x3fc │ │ │ │ str.w r1, [r0, #1012] @ 0x3f4 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r0, #1028] @ 0x404 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r1, [pc, #280] @ (3378a8 ) │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 337864 │ │ │ │ ldr.w r1, [r4, #1040] @ 0x410 │ │ │ │ @@ -337505,33 +337502,33 @@ │ │ │ │ bpl.n 337798 │ │ │ │ ldr r0, [pc, #56] @ (3378b4 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 337798 │ │ │ │ ... │ │ │ │ - str r7, [sp, #848] @ 0x350 │ │ │ │ + str r7, [sp, #944] @ 0x3b0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r7, [sp, #400] @ 0x190 │ │ │ │ + str r7, [sp, #496] @ 0x1f0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ adds r2, #236 @ 0xec │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #896] @ (337c30 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #824] @ 0x338 │ │ │ │ + ldr r0, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r3, [r0, #1032] @ 0x408 │ │ │ │ lsls r2, r3, #26 │ │ │ │ bpl.n 337922 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -337624,15 +337621,15 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r1, [ip, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ │ │ │ │ 003379bc : │ │ │ │ push {lr} │ │ │ │ mov r3, r0 │ │ │ │ ldr.w lr, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, lr, #17 │ │ │ │ @@ -337661,15 +337658,15 @@ │ │ │ │ strb.w r2, [r1, #752] @ 0x2f0 │ │ │ │ add.w r2, lr, #2 │ │ │ │ str.w ip, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ │ │ │ │ 00337a24 : │ │ │ │ push {r4, lr} │ │ │ │ mov r4, r3 │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r3, [r0, #1020] @ 0x3fc │ │ │ │ sub.w r0, r3, #17 │ │ │ │ @@ -337708,15 +337705,15 @@ │ │ │ │ strb.w r4, [r2, #752] @ 0x2f0 │ │ │ │ adds r3, #3 │ │ │ │ str.w lr, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ │ │ │ │ 00337aac : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ ldr.w r0, [r0, #1020] @ 0x3fc │ │ │ │ @@ -337749,15 +337746,15 @@ │ │ │ │ strb.w r5, [ip, #752] @ 0x2f0 │ │ │ │ adds r3, r0, #4 │ │ │ │ str.w r2, [ip, #1012] @ 0x3f4 │ │ │ │ str.w r3, [ip, #1020] @ 0x3fc │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r0, [ip, #1028] @ 0x404 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ movs r2, #2 │ │ │ │ strb.w r3, [ip, #752] @ 0x2f0 │ │ │ │ strb.w r5, [ip, #753] @ 0x2f1 │ │ │ │ b.n 337b0a │ │ │ │ strb.w r2, [ip, #752] @ 0x2f0 │ │ │ │ movs r2, #3 │ │ │ │ strb.w r3, [ip, #753] @ 0x2f1 │ │ │ │ @@ -337815,24 +337812,24 @@ │ │ │ │ cmp r1, r0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ itt eq │ │ │ │ moveq.w r1, #4294967295 @ 0xffffffff │ │ │ │ streq.w r1, [r3, #1016] @ 0x3f8 │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr.w r1, [r3, #1020] @ 0x3fc │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 337b8a │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -337848,27 +337845,27 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 337b74 │ │ │ │ ldr r0, [pc, #32] @ (337c38 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 337b74 │ │ │ │ nop │ │ │ │ cmp r5, #226 @ 0xe2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #416] @ 0x1a0 │ │ │ │ + str r5, [sp, #512] @ 0x200 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00337c3c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -337881,15 +337878,15 @@ │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #720] @ (337f34 ) │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #716] @ (337f38 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -337938,15 +337935,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r4, #1024] @ 0x400 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -338009,15 +338006,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 337c7c │ │ │ │ ldr r0, [pc, #400] @ (337f48 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 337c7c │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ b.n 337cda │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #254 @ 0xfe │ │ │ │ movs r1, #1 │ │ │ │ @@ -338033,15 +338030,15 @@ │ │ │ │ str.w r3, [r4, #1016] @ 0x3f8 │ │ │ │ ldr.w r0, [r4, #1028] @ 0x404 │ │ │ │ ldr.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add r3, r1 │ │ │ │ str.w r3, [r4, #1020] @ 0x3fc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ str.w r6, [r4, #1024] @ 0x400 │ │ │ │ b.n 337dd2 │ │ │ │ ldr r3, [pc, #312] @ (337f4c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -338052,15 +338049,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 337cca │ │ │ │ ldr r0, [pc, #292] @ (337f50 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 337cca │ │ │ │ mov r0, r7 │ │ │ │ bl 336dd4 │ │ │ │ movs r1, #1 │ │ │ │ str.w r1, [r7, #1032] @ 0x408 │ │ │ │ movs r0, #250 @ 0xfa │ │ │ │ ldr.w r3, [r4, #1008] @ 0x3f0 │ │ │ │ @@ -338141,35 +338138,35 @@ │ │ │ │ cmp r3, #253 @ 0xfd │ │ │ │ add.w r3, r3, #3 │ │ │ │ it eq │ │ │ │ moveq r3, #0 │ │ │ │ strb.w r0, [r2, #752] @ 0x2f0 │ │ │ │ b.n 337eae │ │ │ │ nop │ │ │ │ - str r1, [sp, #776] @ 0x308 │ │ │ │ + str r1, [sp, #872] @ 0x368 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #232] @ 0xe8 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ str r1, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + str r1, [sp, #424] @ 0x1a8 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ cmp r4, #224 @ 0xe0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #744] @ 0x2e8 │ │ │ │ + str r0, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ tst r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #304] @ 0x130 │ │ │ │ + str r2, [sp, #400] @ 0x190 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00337f54 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338200,26 +338197,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337f78 │ │ │ │ ldr r0, [pc, #28] @ (337fc4 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 337f78 │ │ │ │ cmp r1, #224 @ 0xe0 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #56] @ 0x38 │ │ │ │ + str r2, [sp, #152] @ 0x98 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00337fc8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -338240,15 +338237,15 @@ │ │ │ │ add r2, pc │ │ │ │ str.w ip, [r4, #1040] @ 0x410 │ │ │ │ add r1, pc │ │ │ │ adds r0, #168 @ 0xa8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 3378b8 │ │ │ │ ldr r3, [pc, #52] @ (338048 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338257,31 +338254,31 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 337fe6 │ │ │ │ ldr r0, [pc, #40] @ (338050 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 337fe6 │ │ │ │ nop │ │ │ │ cmp r1, #110 @ 0x6e │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #48] @ 0x30 │ │ │ │ + ldrh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldc2l 0, cr0, [lr, #256]! @ 0x100 │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + cdp2 0, 1, cr0, cr6, cr0, {2} │ │ │ │ + asrs r0, r7, #12 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r0, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #744] @ 0x2e8 │ │ │ │ + str r1, [sp, #840] @ 0x348 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00338054 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -338294,15 +338291,15 @@ │ │ │ │ add.w r4, ip, #156 @ 0x9c │ │ │ │ add r2, pc │ │ │ │ movs r3, #65 @ 0x41 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr.w r5, [pc, #1104] @ 3384d0 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [pc, #1096] @ 3384d4 │ │ │ │ add r5, pc │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 338228 │ │ │ │ @@ -338349,15 +338346,15 @@ │ │ │ │ ldrb.w r4, [r4, #1036] @ 0x40c │ │ │ │ strb.w r4, [r3, #754] @ 0x2f2 │ │ │ │ strh.w r5, [r3, #752] @ 0x2f0 │ │ │ │ str.w r2, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ strb.w r6, [r4, #1033] @ 0x409 │ │ │ │ ldr.w r2, [r3, #1020] @ 0x3fc │ │ │ │ sub.w r1, r2, #17 │ │ │ │ adds r1, #1 │ │ │ │ blt.n 3381f8 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ str.w r2, [r3, #1024] @ 0x400 │ │ │ │ @@ -338436,15 +338433,15 @@ │ │ │ │ add.w r4, r0, r1 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ str.w r4, [r3, #1012] @ 0x3f4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 338144 │ │ │ │ ldr r2, [pc, #684] @ (3384d8 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 33809c │ │ │ │ @@ -338454,15 +338451,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 33809c │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #664] @ (3384e0 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 33809c │ │ │ │ cmp r6, #80 @ 0x50 │ │ │ │ itt eq │ │ │ │ moveq r2, #3 │ │ │ │ strbeq.w r2, [r4, #1036] @ 0x40c │ │ │ │ b.n 3381e6 │ │ │ │ @@ -338650,56 +338647,56 @@ │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ strb.w r5, [r1, #752] @ 0x2f0 │ │ │ │ movs r1, #1 │ │ │ │ str.w r0, [r3, #1012] @ 0x3f4 │ │ │ │ str.w r2, [r3, #1020] @ 0x3fc │ │ │ │ ldr.w r0, [r3, #1028] @ 0x404 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 3383aa │ │ │ │ movs r4, #3 │ │ │ │ strb.w r6, [r3, #752] @ 0x2f0 │ │ │ │ strb.w ip, [r3, #753] @ 0x2f1 │ │ │ │ strb.w r5, [r3, #754] @ 0x2f2 │ │ │ │ b.n 338420 │ │ │ │ add r0, r3 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ add.w r4, r1, #4 │ │ │ │ it eq │ │ │ │ moveq r4, #0 │ │ │ │ strb.w r5, [r0, #752] @ 0x2f0 │ │ │ │ b.n 338420 │ │ │ │ nop │ │ │ │ - ldrh r6, [r4, #44] @ 0x2c │ │ │ │ + ldrh r6, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r4, #40] @ 0x28 │ │ │ │ + ldrh r0, [r7, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r6, #40] @ 0x28 │ │ │ │ + ldrh r2, [r1, #42] @ 0x2a │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r0, #190 @ 0xbe │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (3384fc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ @ instruction: 0xf2f6005c │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #132] @ (338598 ) │ │ │ │ @@ -338707,31 +338704,31 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (3385a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #124] @ (3385a4 ) │ │ │ │ ldr r1, [pc, #124] @ (3385a8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #108] @ (3385ac ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #100] @ (3385b0 ) │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #96] @ (3385b4 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ @@ -338757,22 +338754,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r4, [r3, #22] │ │ │ │ + ldrh r4, [r6, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr.w r0, [sl, #64] @ 0x40 │ │ │ │ - lsrs r6, r7, #23 │ │ │ │ + ldr??.w r0, [r2, #64] @ 0x40 │ │ │ │ + lsrs r6, r2, #24 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - stmia r0!, {r4, r5, r6} │ │ │ │ + stmia r0!, {r3, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r2, r3, r7} │ │ │ │ + stmia r0!, {r2, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @ instruction: 0xf29e005c │ │ │ │ lsls r7, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r1, #5 │ │ │ │ @@ -338798,30 +338795,30 @@ │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #0] │ │ │ │ mov r0, r5 │ │ │ │ strb.w r2, [r3, #328] @ 0x148 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ strb.w r2, [r3, #329] @ 0x149 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5be16c │ │ │ │ + b.w 5be17c │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #16] │ │ │ │ + ldrh r2, [r4, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r0, #46] @ 0x2e │ │ │ │ + ldrh r4, [r3, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r4, #46] @ 0x2e │ │ │ │ + ldrh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3386a4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -338829,15 +338826,15 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #108] @ (3386ac ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbz r0, 338694 │ │ │ │ ldrd r4, r3, [r0, #136] @ 0x88 │ │ │ │ movs r5, #0 │ │ │ │ cbz r4, 33867c │ │ │ │ str.w r3, [r4, #140] @ 0x8c │ │ │ │ @@ -338859,19 +338856,19 @@ │ │ │ │ strd r2, r2, [r4, #136] @ 0x88 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r6, #356] @ 0x164 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2595a8 │ │ │ │ nop │ │ │ │ - ldrh r4, [r6, #12] │ │ │ │ + ldrh r4, [r1, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r6, #42] @ 0x2a │ │ │ │ + ldrh r2, [r1, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #96] @ 338720 │ │ │ │ sub sp, #8 │ │ │ │ @@ -338880,15 +338877,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (338728 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r0, #336] @ 0x150 │ │ │ │ cbz r1, 338710 │ │ │ │ ldrb.w r2, [r0, #328] @ 0x148 │ │ │ │ ldrb.w ip, [r0, #329] @ 0x149 │ │ │ │ b.n 3386f4 │ │ │ │ ldr.w r1, [r1, #136] @ 0x88 │ │ │ │ cbz r1, 338710 │ │ │ │ @@ -338904,45 +338901,45 @@ │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25a0bc │ │ │ │ ldr.w r2, [r0, #332] @ 0x14c │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25b0f8 │ │ │ │ - ldrh r2, [r5, #8] │ │ │ │ + ldrh r2, [r0, #10] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r4, #38] @ 0x26 │ │ │ │ + ldrh r4, [r7, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #100] @ (3387a0 ) │ │ │ │ sub sp, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #92] @ (3387a4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #92] @ (3387a8 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r3, #24 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbz r2, 33878c │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 33878c │ │ │ │ add sp, #16 │ │ │ │ @@ -338952,47 +338949,47 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r6, [r5, #4] │ │ │ │ + ldrh r6, [r0, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #34] @ 0x22 │ │ │ │ + ldrh r6, [r7, #34] @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #36] @ 0x24 │ │ │ │ + ldrh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (33881c ) │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #88] @ (338820 ) │ │ │ │ add r4, pc │ │ │ │ ldr r1, [pc, #88] @ (338824 ) │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #24 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #72] @ (338828 ) │ │ │ │ ldr r1, [pc, #76] @ (33882c ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ adds r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ ubfx r3, r3, #2, #1 │ │ │ │ strb.w r3, [r5, #368] @ 0x170 │ │ │ │ ldr.w r3, [r6, #216] @ 0xd8 │ │ │ │ cbz r3, 338808 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -339000,51 +338997,51 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrh r6, [r5, #0] │ │ │ │ + ldrh r6, [r0, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r4, #30] │ │ │ │ + ldrh r6, [r7, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r0, #32] │ │ │ │ + ldrh r6, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r3, r4, r6, r7, pc} │ │ │ │ + pop {r4, r5, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #100] @ (3388a4 ) │ │ │ │ sub sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #92] @ (3388a8 ) │ │ │ │ ldr r1, [pc, #92] @ (3388ac ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str.w ip, [sp] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r3, #24 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ lsls r3, r5, #29 │ │ │ │ bpl.n 338890 │ │ │ │ ldrb.w r2, [r0, #368] @ 0x170 │ │ │ │ cbnz r2, 338890 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r0, #368] @ 0x170 │ │ │ │ ldr.w r3, [r7, #216] @ 0xd8 │ │ │ │ @@ -339054,79 +339051,79 @@ │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strh r6, [r4, #60] @ 0x3c │ │ │ │ + strh r6, [r7, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r4, #26] │ │ │ │ + ldrh r0, [r7, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #116] @ (338938 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #116] @ (33893c ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r4, [pc, #116] @ (338940 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add r4, pc │ │ │ │ movs r3, #24 │ │ │ │ add.w ip, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (338944 ) │ │ │ │ ldr r1, [pc, #92] @ (338948 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r8, #212] @ 0xd4 │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 33891c │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf8 │ │ │ │ ldr.w r0, [r4, #348] @ 0x15c │ │ │ │ - bl 5bdbe8 │ │ │ │ + bl 5bdbf8 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5be5f0 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + b.w 5be600 │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r1, #24] │ │ │ │ + ldrh r4, [r4, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r4, #56] @ 0x38 │ │ │ │ + strh r2, [r7, #56] @ 0x38 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r4, r5, r7} │ │ │ │ + pop {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r3, r6, r7} │ │ │ │ + pop {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #236] @ (338a4c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -339141,53 +339138,53 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov.w sl, #8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w r1, r4, #52 @ 0x34 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #12 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str.w r8, [sp, #12] │ │ │ │ mov r7, r0 │ │ │ │ str.w r8, [r5, #4] │ │ │ │ b.n 3389e4 │ │ │ │ mov r3, r5 │ │ │ │ movs r2, #0 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r3, [r9, #220] @ 0xdc │ │ │ │ cbz r3, 3389d2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r7, #348] @ 0x15c │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5c0b74 │ │ │ │ + bl 5c0b84 │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 338a12 │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r8, r8, [r5] │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3389b8 │ │ │ │ @@ -339199,15 +339196,15 @@ │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ ldr r1, [r2, #4] │ │ │ │ stmia r3!, {r0, r1} │ │ │ │ b.n 3389c6 │ │ │ │ ldr.w r1, [r7, #348] @ 0x15c │ │ │ │ mov r0, fp │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ ldr r2, [pc, #64] @ (338a60 ) │ │ │ │ ldr r3, [pc, #48] @ (338a50 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -339223,19 +339220,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r5, #7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #18] │ │ │ │ + ldrh r4, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r4, [r4, #18] │ │ │ │ + ldrh r4, [r7, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r7, #50] @ 0x32 │ │ │ │ + strh r6, [r2, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, r5, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ │ │ │ │ 00338a64 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -339273,26 +339270,26 @@ │ │ │ │ adds r6, #12 │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ cmp r3, r5 │ │ │ │ bls.n 338b70 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ movs r1, #40 @ 0x28 │ │ │ │ - bl 5c0b74 │ │ │ │ + bl 5c0b84 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 338ab8 │ │ │ │ subs r5, #1 │ │ │ │ bmi.n 338af8 │ │ │ │ movs r6, #12 │ │ │ │ ldr.w r3, [r4, #356] @ 0x164 │ │ │ │ movs r2, #0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ - bl 5bc92c │ │ │ │ + bl 5bc93c │ │ │ │ subs r5, #1 │ │ │ │ bcs.n 338ae0 │ │ │ │ ldr r3, [pc, #252] @ (338bf8 ) │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r4, #360] @ 0x168 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -339311,17 +339308,17 @@ │ │ │ │ ldr r1, [pc, #224] @ (338c04 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r4, #344] @ 0x158 │ │ │ │ - bl 5bdc98 │ │ │ │ + bl 5bdca8 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #360] @ 0x168 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -339339,19 +339336,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 338b1a │ │ │ │ movs r6, #0 │ │ │ │ mov r8, r6 │ │ │ │ b.n 338ba2 │ │ │ │ movs r7, #8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [r4, #344] @ 0x158 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5bd120 │ │ │ │ + bl 5bd130 │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r3, [r4, #360] @ 0x168 │ │ │ │ add.w r8, r8, #1 │ │ │ │ adds r6, #12 │ │ │ │ cmp r3, r8 │ │ │ │ bls.n 338b1a │ │ │ │ @@ -339384,30 +339381,30 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 338b08 │ │ │ │ ldr r0, [pc, #40] @ (338c10 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ subs r0, r2, #3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strh r2, [r5, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rev16 r4, r7 │ │ │ │ + hlt 0x0014 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - hlt 0x0018 │ │ │ │ + hlt 0x0030 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #144] @ (338c9c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r0, #0] │ │ │ │ + ldrh r4, [r3, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00338c14 : │ │ │ │ ldr.w r0, [r0, #336] @ 0x150 │ │ │ │ cbnz r0, 338c22 │ │ │ │ b.n 338c2e │ │ │ │ ldr.w r0, [r0, #136] @ 0x88 │ │ │ │ @@ -339480,17 +339477,17 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ adds r2, r7, #3 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (338ff4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r7, #26] │ │ │ │ + strh r6, [r2, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r1, #60] @ 0x3c │ │ │ │ + strh r2, [r4, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #320] @ (338e30 ) │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -339505,38 +339502,38 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r6, pc │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #284] @ (338e44 ) │ │ │ │ ldr r1, [pc, #288] @ (338e48 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #89 @ 0x59 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r9, #208] @ 0xd0 │ │ │ │ movs r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ cbz r3, 338d66 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r7 │ │ │ │ @@ -339574,27 +339571,27 @@ │ │ │ │ bne.n 338d9c │ │ │ │ adds r2, #8 │ │ │ │ str.w r2, [r4, #332] @ 0x14c │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ bhi.n 338e1a │ │ │ │ movs r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5be648 │ │ │ │ + bl 5be658 │ │ │ │ ldr r2, [pc, #140] @ (338e50 ) │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ - bl 5bdb70 │ │ │ │ + bl 5bdb80 │ │ │ │ ldr r2, [pc, #132] @ (338e54 ) │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ str.w r3, [r4, #344] @ 0x158 │ │ │ │ - bl 5bdb70 │ │ │ │ + bl 5bdb80 │ │ │ │ str.w r0, [r4, #348] @ 0x15c │ │ │ │ ldr r2, [pc, #112] @ (338e58 ) │ │ │ │ ldr r3, [pc, #76] @ (338e34 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -339606,15 +339603,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, sl │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 338de4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ (338e5c ) │ │ │ │ movw r2, #259 @ 0x103 │ │ │ │ ldr r1, [pc, #60] @ (338e60 ) │ │ │ │ ldr r0, [pc, #64] @ (338e64 ) │ │ │ │ add r3, pc │ │ │ │ @@ -339622,34 +339619,34 @@ │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ adds r0, r3, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r6, #52] @ 0x34 │ │ │ │ + strh r4, [r1, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r2, #54] @ 0x36 │ │ │ │ + strh r4, [r5, #54] @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r5, #22] │ │ │ │ + strh r6, [r0, #24] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xb872 │ │ │ │ + @ instruction: 0xb88a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb890 │ │ │ │ + @ instruction: 0xb8a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stcl 0, cr0, [r8, #288]! @ 0x120 │ │ │ │ + cdp 0, 0, cr0, cr0, cr8, {2} │ │ │ │ bl 252e52 │ │ │ │ @ instruction: 0xfb75ffff │ │ │ │ subs r4, r4, r5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r0, [r2, #14] │ │ │ │ + strh r0, [r5, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r1, #48] @ 0x30 │ │ │ │ + strh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r3, #48] @ 0x30 │ │ │ │ + strh r6, [r6, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00338e68 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -339725,34 +339722,34 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ subs r6, r1, r2 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r8], {72} @ 0x48 │ │ │ │ + stc 0, cr0, [r0], #288 @ 0x120 │ │ │ │ subs r4, r1, r1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ (338f70 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldmdb ip, {r2, r3, r4, r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #580] @ (3391cc ) │ │ │ │ @@ -339773,24 +339770,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ str r2, [sp, #28] │ │ │ │ mov.w r2, #0 │ │ │ │ ldr r2, [pc, #560] @ (3391e0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #552] @ (3391e4 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #24 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r4, sp, #20 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ movs r2, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ cmp r3, #4 │ │ │ │ bhi.n 339008 │ │ │ │ @@ -339869,15 +339866,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [pc, #360] @ (3391fc ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r0, r3 │ │ │ │ ldr r4, [r2, #0] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [pc, #348] @ (339200 ) │ │ │ │ ldr r2, [pc, #348] @ (339204 ) │ │ │ │ movs r1, #1 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -339906,15 +339903,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [r7, r2] │ │ │ │ ldr r4, [r7, r1] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ - bl 707c38 │ │ │ │ + bl 707c48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #1 │ │ │ │ ldr r2, [pc, #272] @ (339210 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ @@ -339989,53 +339986,53 @@ │ │ │ │ b.n 339008 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r0, r0, r7 │ │ │ │ lsls r3, r5, #1 │ │ │ │ adds r0, r7, r6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r6, [r5, #6] │ │ │ │ + strh r6, [r0, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #38] @ 0x26 │ │ │ │ + strh r2, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r0, #32] │ │ │ │ + strh r4, [r3, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r6, [r2, #32] │ │ │ │ + strh r6, [r5, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r2, #4] │ │ │ │ + strh r2, [r5, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ adds r0, r0, r5 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #800] @ (33951c ) │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #31] │ │ │ │ + ldrb r4, [r6, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, #30] │ │ │ │ + ldrb r4, [r1, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r7, #28] │ │ │ │ + strh r0, [r2, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r7, #30] │ │ │ │ + ldrb r2, [r2, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r6, #27] │ │ │ │ + ldrb r4, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r2, #27] │ │ │ │ + ldrb r6, [r5, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3392a0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -340044,31 +340041,31 @@ │ │ │ │ ldr r1, [pc, #108] @ (3392a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #88] @ (3392ac ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #88] @ (3392b0 ) │ │ │ │ movs r3, #24 │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #76] @ (3392b4 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [pc, #64] @ (3392b8 ) │ │ │ │ ldr r1, [pc, #68] @ (3392bc ) │ │ │ │ ldr r2, [pc, #68] @ (3392c0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [pc, #68] @ (3392c4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -340079,22 +340076,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r0, [r1, #25] │ │ │ │ + ldrb r0, [r4, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs.w r0, r2, r0, lsl #1 │ │ │ │ - lsls r4, r2, #3 │ │ │ │ + rsb r0, sl, r0, lsl #1 │ │ │ │ + lsls r4, r5, #3 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - strh r2, [r3, #10] │ │ │ │ + strh r2, [r6, #10] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r7, #10] │ │ │ │ + strh r2, [r2, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ subs r6, r3, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r7, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340112,27 +340109,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (339310 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #28] @ (339314 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - ldrb r2, [r4, #22] │ │ │ │ + ldrb r2, [r7, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add.w r0, ip, r0, lsl #1 │ │ │ │ - movs r2, r6 │ │ │ │ + @ instruction: 0xeb240040 │ │ │ │ + lsls r2, r1, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r4, r2, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340142,27 +340139,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (339360 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #28] @ (339364 ) │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ adds r1, #144 @ 0x90 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - ldrb r2, [r2, #21] │ │ │ │ + ldrb r2, [r5, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xeabc0040 │ │ │ │ - vmla.i32 q8, q1, d8[0] │ │ │ │ + @ instruction: 0xead40040 │ │ │ │ + vmla.i q8, q5, d8[0] │ │ │ │ subs r4, r0, #2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #108] @ 3393e4 │ │ │ │ @@ -340178,15 +340175,15 @@ │ │ │ │ ldr r1, [pc, #92] @ (3393f4 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r1, sp, #12 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ bl 338a64 │ │ │ │ ldr r2, [pc, #60] @ (3393f8 ) │ │ │ │ ldr r3, [pc, #48] @ (3393f0 ) │ │ │ │ add r2, pc │ │ │ │ @@ -340201,23 +340198,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldrb r2, [r0, #20] │ │ │ │ + ldrb r2, [r3, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r2, r7, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strh r6, [r3, #0] │ │ │ │ + strh r6, [r6, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #2] │ │ │ │ + strh r0, [r3, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r1, #22 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -340226,25 +340223,25 @@ │ │ │ │ ldr r2, [pc, #36] @ (339438 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #36] @ (33943c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 296628 │ │ │ │ nop │ │ │ │ - ldrb r6, [r5, #17] │ │ │ │ + ldrb r6, [r0, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r3, #30] │ │ │ │ + ldrb r4, [r6, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r2, [r5, #2] │ │ │ │ + strh r2, [r0, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -340252,29 +340249,29 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #48] @ (33948c ) │ │ │ │ ldr r1, [pc, #52] @ (339490 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r4, #368] @ 0x170 │ │ │ │ ldr.w r0, [r0, #388] @ 0x184 │ │ │ │ cbz r3, 33947e │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 296594 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 2965e8 │ │ │ │ - ldrb r0, [r5, #16] │ │ │ │ + ldrb r0, [r0, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r2, #29] │ │ │ │ + ldrb r6, [r5, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strh r4, [r4, #0] │ │ │ │ + strh r4, [r7, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #84] @ (3394fc ) │ │ │ │ @@ -340282,15 +340279,15 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #88] @ (339504 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r1, [r4, #384] @ 0x180 │ │ │ │ bl 296528 │ │ │ │ ldr.w r1, [r4, #376] @ 0x178 │ │ │ │ str.w r0, [r4, #388] @ 0x184 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -340307,19 +340304,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr.w r2, [r4, #380] @ 0x17c │ │ │ │ movs r3, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 29666c │ │ │ │ nop │ │ │ │ - ldrb r0, [r3, #15] │ │ │ │ + ldrb r0, [r6, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r0, #28] │ │ │ │ + ldrb r6, [r3, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, #31] │ │ │ │ + ldrb r6, [r5, #31] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr.w ip, [pc, #232] @ 339604 │ │ │ │ sub sp, #152 @ 0x98 │ │ │ │ @@ -340338,23 +340335,23 @@ │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #208] @ (339618 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #204] @ (33961c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #192] @ (339620 ) │ │ │ │ ldr r1, [pc, #192] @ (339624 ) │ │ │ │ mov r8, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r7, #384] @ 0x180 │ │ │ │ @@ -340413,25 +340410,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, r5 │ │ │ │ b.n 3395be │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ asrs r0, r5, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r7, #25] │ │ │ │ + ldrb r6, [r2, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r2, r2, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r0, #29] │ │ │ │ + ldrb r2, [r3, #29] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r0, #26] │ │ │ │ + ldrb r2, [r3, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 339c1c │ │ │ │ lsls r4, r3, #1 │ │ │ │ strh r6, [r4, #6] │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r0, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ @@ -340450,15 +340447,15 @@ │ │ │ │ ldr r2, [pc, #148] @ (3396e0 ) │ │ │ │ ldr r1, [pc, #148] @ (3396e4 ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #144] @ (3396e8 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ add r5, pc │ │ │ │ cmp r1, #17 │ │ │ │ bne.n 3396b2 │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ mov r2, r0 │ │ │ │ cbnz r3, 339684 │ │ │ │ @@ -340500,25 +340497,25 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrb r6, [r6, #8] │ │ │ │ + ldrb r6, [r1, #9] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #21] │ │ │ │ + ldrb r4, [r7, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, #24] │ │ │ │ + ldrb r4, [r1, #25] │ │ │ │ lsls r2, r0, #1 │ │ │ │ asrs r6, r5, #11 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (339a10 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r6, [pc, #240] @ (3397f4 ) │ │ │ │ sub sp, #156 @ 0x9c │ │ │ │ @@ -340535,23 +340532,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (339804 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #216] @ (339808 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (33980c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -340613,29 +340610,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #1224 @ 0x4c8 │ │ │ │ b.n 33975e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r0, r0, #9 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r6, [r6, #5] │ │ │ │ + ldrb r6, [r1, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r4, #21] │ │ │ │ + ldrb r0, [r7, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r4, #18] │ │ │ │ + ldrb r0, [r7, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.n 339a40 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r0, [r7, #27] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r4, [r1, #4] │ │ │ │ + ldrb r4, [r4, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r4, r1, #6 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrb r2, [r5, #25] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340656,23 +340653,23 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #220] @ (339930 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #216] @ (339934 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r6, #396] @ 0x18c │ │ │ │ ldr r3, [pc, #196] @ (339938 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ str.w r3, [r6, #384] @ 0x180 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -340734,29 +340731,29 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #2720 @ 0xaa0 │ │ │ │ b.n 33988a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r4, r2, #4 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r1, #1] │ │ │ │ + ldrb r2, [r4, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #13] │ │ │ │ + ldrb r6, [r0, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, #16] │ │ │ │ + ldrb r4, [r1, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r4, [r6, #13] │ │ │ │ + ldrb r4, [r1, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ svc 236 @ 0xec │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r4, [r1, #23] │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r0, [r4, #31] │ │ │ │ + strb r0, [r7, #31] │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r4, #1 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldrb r6, [r7, #20] │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -340776,24 +340773,24 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ mov.w r1, #0 │ │ │ │ ldr r1, [pc, #324] @ (339ac4 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #320] @ (339ac8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r6, #20 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #304] @ (339acc ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ movt r3, #57 @ 0x39 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ movt r3, #54 @ 0x36 │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -340892,33 +340889,33 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r5, #31 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r3, #28] │ │ │ │ + strb r6, [r6, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #9] │ │ │ │ + ldrb r4, [r3, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r1, #9] │ │ │ │ + ldrb r2, [r4, #9] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r2, [r4, #18] │ │ │ │ lsls r3, r5, #1 │ │ │ │ udf #170 @ 0xaa │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r2, r0, #27 │ │ │ │ lsls r3, r5, #1 │ │ │ │ ldr r0, [pc, #4] @ (339ae0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ udf #202 @ 0xca │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -340927,33 +340924,33 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #104] @ (339b64 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (339b68 ) │ │ │ │ ldr r1, [pc, #92] @ (339b6c ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #76] @ (339b70 ) │ │ │ │ ldr r1, [pc, #80] @ (339b74 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #68] @ (339b78 ) │ │ │ │ ldr r2, [pc, #68] @ (339b7c ) │ │ │ │ ldr r3, [pc, #72] @ (339b80 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r5, #208] @ 0xd0 │ │ │ │ add r3, pc │ │ │ │ @@ -340963,23 +340960,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r5, #24] │ │ │ │ + strb r0, [r0, #25] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r6, #2] │ │ │ │ + ldrb r6, [r1, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r2, #3] │ │ │ │ + ldrb r6, [r5, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - b.n 33a130 │ │ │ │ + b.n 33a160 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb.w r0, [r8, r8] │ │ │ │ + strh.w r0, [r0, r8] │ │ │ │ udf #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r2, r4, #29 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ @@ -340996,15 +340993,15 @@ │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #76] @ (339bec ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #380] @ 0x17c │ │ │ │ cmp r0, #0 │ │ │ │ bgt.n 339bcc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -341012,24 +341009,24 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ ldr.w r0, [r4, #380] @ 0x17c │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 25a000 │ │ │ │ - strb r6, [r0, #22] │ │ │ │ + strb r6, [r3, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r2, #0] │ │ │ │ + ldrb r0, [r5, #0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r3, #7] │ │ │ │ + ldrb r0, [r6, #7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w ip, [pc, #172] @ 339cac │ │ │ │ sub sp, #48 @ 0x30 │ │ │ │ @@ -341045,15 +341042,15 @@ │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #28] │ │ │ │ strd r1, r1, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -341094,29 +341091,29 @@ │ │ │ │ add r0, pc │ │ │ │ blx 25ae64 │ │ │ │ b.n 339c6c │ │ │ │ ldr r0, [pc, #36] @ (339cc8 ) │ │ │ │ add r0, pc │ │ │ │ blx 25ae64 │ │ │ │ b.n 339c6c │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #30] │ │ │ │ + strb r0, [r6, #30] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ + ldrb r2, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r2, r6, #20 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r3, #19 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrb r2, [r6, #4] │ │ │ │ + ldrb r2, [r1, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, #3] │ │ │ │ + ldrb r0, [r2, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 339d08 │ │ │ │ sub sp, #12 │ │ │ │ @@ -341124,26 +341121,26 @@ │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #40] @ (339d10 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #24] @ (339d14 ) │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 338e68 │ │ │ │ nop │ │ │ │ - strb r6, [r7, #16] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r1, #27] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r5, #27] │ │ │ │ + strb r2, [r0, #28] │ │ │ │ lsls r2, r0, #1 │ │ │ │ rev r6, r2 │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -341161,15 +341158,15 @@ │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r3, r3, [sp, #16] │ │ │ │ strd r3, r3, [sp, #24] │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 339d72 │ │ │ │ @@ -341199,23 +341196,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - strb r6, [r6, #15] │ │ │ │ + strb r6, [r1, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ lsrs r4, r2, #16 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r0, [r7, #25] │ │ │ │ + strb r0, [r2, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r3, #26] │ │ │ │ + strb r0, [r6, #26] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r6, r0, #15 │ │ │ │ lsls r3, r5, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -341281,30 +341278,30 @@ │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ strb.w r3, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #24 │ │ │ │ str r4, [sp, #0] │ │ │ │ strb.w r6, [sp, #9] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r1, sp, #8 │ │ │ │ bl 338c38 │ │ │ │ b.n 339e32 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r6, r5, #13 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r2, #12 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r4, #21] │ │ │ │ + strb r6, [r7, #21] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r2, [pc, #816] @ (33a1e8 ) │ │ │ │ sub sp, #348 @ 0x15c │ │ │ │ @@ -341322,25 +341319,25 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r5, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #788] @ (33a1fc ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #24 │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov fp, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ movs r4, #0 │ │ │ │ blx 25b0fc │ │ │ │ ldr.w r0, [r8, #376] @ 0x178 │ │ │ │ @@ -341351,15 +341348,15 @@ │ │ │ │ movs r1, #2 │ │ │ │ blx 25bc58 │ │ │ │ cmp r0, #0 │ │ │ │ str.w r0, [r8, #380] @ 0x17c │ │ │ │ blt.w 33a118 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 71706c │ │ │ │ + bl 71707c │ │ │ │ cbnz r0, 339f70 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ blx 25a004 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str.w r3, [r8, #380] @ 0x17c │ │ │ │ ldr r2, [pc, #696] @ (33a200 ) │ │ │ │ ldr r3, [pc, #676] @ (33a1ec ) │ │ │ │ @@ -341446,15 +341443,15 @@ │ │ │ │ ldr r1, [pc, #476] @ (33a20c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #3 │ │ │ │ movs r1, #17 │ │ │ │ bl 338c14 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 33a176 │ │ │ │ ldrb r1, [r0, #2] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -341522,15 +341519,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #212] @ 0xd4 │ │ │ │ movs r3, #24 │ │ │ │ strb.w ip, [sp, #204] @ 0xcc │ │ │ │ mov.w ip, #20 │ │ │ │ strb.w r7, [sp, #205] @ 0xcd │ │ │ │ strb.w ip, [sp, #206] @ 0xce │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r1, sp, #204 @ 0xcc │ │ │ │ bl 338c38 │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq.n 33a162 │ │ │ │ adds r7, #1 │ │ │ │ b.n 33a090 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ @@ -341540,15 +341537,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (33a21c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ movs r2, #114 @ 0x72 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71e0ac │ │ │ │ + bl 71e0bc │ │ │ │ b.n 339f44 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr.w r2, [r8, #376] @ 0x178 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #216] @ (33a220 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ @@ -341556,50 +341553,50 @@ │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movs r2, #129 @ 0x81 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 339f34 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ ldr.w sl, [sp, #20] │ │ │ │ ldrb r1, [r3, #2] │ │ │ │ add.w sl, sl, #1 │ │ │ │ cmp r1, sl │ │ │ │ bgt.w 33a06a │ │ │ │ ldr r1, [pc, #176] @ (33a228 ) │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [r8, #380] @ 0x17c │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ b.n 339f44 │ │ │ │ ldr r4, [pc, #160] @ (33a22c ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr r1, [pc, #160] @ (33a230 ) │ │ │ │ movs r2, #108 @ 0x6c │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 339f44 │ │ │ │ ldr r2, [pc, #144] @ (33a234 ) │ │ │ │ add.w r3, r5, #72 @ 0x48 │ │ │ │ ldr.w r1, [r8, #376] @ 0x178 │ │ │ │ mov r0, r9 │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ ldr r1, [pc, #132] @ (33a238 ) │ │ │ │ movs r2, #123 @ 0x7b │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 339f34 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ mov r0, r7 │ │ │ │ blx 25b0fc │ │ │ │ movs r3, #3 │ │ │ │ strb r3, [r7, #0] │ │ │ │ @@ -341615,59 +341612,59 @@ │ │ │ │ b.n 339fe8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r0, r2, #10 │ │ │ │ lsls r3, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #19] │ │ │ │ + strb r6, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r3, #9] │ │ │ │ + strb r2, [r6, #9] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r6, #26] │ │ │ │ + strb r2, [r1, #27] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r2, [r5, #19] │ │ │ │ + strb r2, [r0, #20] │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsrs r4, r0, #8 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - strb r6, [r6, #3] │ │ │ │ + strb r6, [r1, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r0, #14] │ │ │ │ + strb r4, [r3, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r4, #14] │ │ │ │ + strb r4, [r7, #14] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r0, #3] │ │ │ │ + strb r0, [r3, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r1, #11] │ │ │ │ + strb r2, [r4, #11] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r5, #11] │ │ │ │ + strb r0, [r0, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r4, #19] │ │ │ │ + strb r0, [r7, #19] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r4, #18] │ │ │ │ + strb r0, [r7, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ sdiv pc, r5, pc │ │ │ │ - strb r2, [r0, #18] │ │ │ │ + strb r2, [r3, #18] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r3, #17] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r1, #132 @ 0x84 │ │ │ │ + cmp r1, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, #16] │ │ │ │ + strb r6, [r2, #17] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a244 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bvc.n 33a1fc │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a250 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bhi.n 33a258 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -341675,19 +341672,19 @@ │ │ │ │ ldr r2, [pc, #68] @ (33a2b0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33a2b4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #56] @ (33a2b8 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (33a2bc ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #128 @ 0x80 │ │ │ │ @@ -341696,19 +341693,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r3, #112] @ 0x70 │ │ │ │ + ldr r2, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 33a1bc │ │ │ │ + blt.n 33a1ec │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf0a60048 │ │ │ │ + @ instruction: 0xf0be0048 │ │ │ │ lsls r1, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ bvc.n 33a240 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -341764,15 +341761,15 @@ │ │ │ │ bpl.n 33a302 │ │ │ │ ldr r0, [pc, #56] @ (33a38c ) │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ str.w ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 33a302 │ │ │ │ add.w r0, r5, ip, lsl #4 │ │ │ │ ldr.w r1, [r0, #928] @ 0x3a0 │ │ │ │ b.n 33a2f8 │ │ │ │ add.w r0, r5, ip, lsl #4 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ @@ -341781,15 +341778,15 @@ │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #12] │ │ │ │ + strb r2, [r5, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ add.w r1, r0, #920 @ 0x398 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w ip, [r0, #952] @ 0x3b8 │ │ │ │ ldmia r1, {r1, r2, r3, r4} │ │ │ │ ands r3, r4 │ │ │ │ orrs r3, r1 │ │ │ │ @@ -341800,18 +341797,18 @@ │ │ │ │ and.w r1, r1, lr │ │ │ │ orrs r1, r2 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 33a3c2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ movs r1, #1 │ │ │ │ mov r0, ip │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ mov r0, ip │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #176] @ (33a490 ) │ │ │ │ ldr r1, [pc, #180] @ (33a494 ) │ │ │ │ @@ -341871,26 +341868,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 33a408 │ │ │ │ ldr r0, [pc, #32] @ (33a4a0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ strd r6, lr, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 33a408 │ │ │ │ lsls r2, r5, #21 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ bxns sl │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r1, #8] │ │ │ │ + strb r4, [r4, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ asrs r3, r1, #5 │ │ │ │ and.w r5, r1, #31 │ │ │ │ @@ -341936,26 +341933,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (33a54c ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33a4fc │ │ │ │ ldr r0, [pc, #24] @ (33a550 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33a4fc │ │ │ │ nop │ │ │ │ lsls r4, r0, #18 │ │ │ │ lsls r3, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #5] │ │ │ │ + strb r2, [r2, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 33a5a4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -341963,33 +341960,33 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #60] @ (33a5ac ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r2 │ │ │ │ str.w r2, [r0, #932] @ 0x3a4 │ │ │ │ movt r3, #8176 @ 0x1ff0 │ │ │ │ str.w r3, [r0, #948] @ 0x3b4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r3, #64] @ 0x40 │ │ │ │ + ldr r2, [r6, #64] @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r4, [r5, #5] │ │ │ │ + strb r4, [r0, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r1, #6] │ │ │ │ + strb r6, [r4, #6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #160] @ (33a664 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -341999,45 +341996,45 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ ldr r6, [pc, #148] @ (33a670 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r5, [pc, #148] @ (33a674 ) │ │ │ │ add.w r1, r4, #28 │ │ │ │ ldr r2, [pc, #144] @ (33a678 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #144] @ (33a67c ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r7, #952 @ 0x3b8 │ │ │ │ movs r2, #1 │ │ │ │ bl 2ea49c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #88] @ (33a680 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ add.w r4, r7, #752 @ 0x2f0 │ │ │ │ add r1, pc │ │ │ │ mov.w r6, #4096 @ 0x1000 │ │ │ │ bl 2ea378 │ │ │ │ ldr r2, [pc, #72] @ (33a684 ) │ │ │ │ @@ -342054,71 +342051,71 @@ │ │ │ │ bl 449210 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2f8304 │ │ │ │ nop │ │ │ │ - ldr r6, [r7, #56] @ 0x38 │ │ │ │ + ldr r6, [r2, #60] @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r2, #4] │ │ │ │ + strb r0, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r6, #4] │ │ │ │ + strb r0, [r1, #5] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bhi.n 33a684 │ │ │ │ + bhi.n 33a6b4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc 0, cr0, [lr, #-288]! @ 0xfffffee0 │ │ │ │ - uxth r0, r4 │ │ │ │ + stcl 0, cr0, [r6, #-288] @ 0xfffffee0 │ │ │ │ + uxth r0, r7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - uxth r4, r6 │ │ │ │ + uxtb r4, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ bmi.n 33a6a4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - strb r4, [r1, #3] │ │ │ │ + strb r4, [r4, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33a694 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bpl.n 33a6bc │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #52] @ 33a6e4 │ │ │ │ ldr r2, [pc, #52] @ (33a6e8 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33a6ec ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 33a6ce │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r0, #48] @ 0x30 │ │ │ │ + ldr r4, [r3, #48] @ 0x30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r0, #3] │ │ │ │ + strb r0, [r3, #3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ (33a774 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -342127,35 +342124,35 @@ │ │ │ │ ldr r1, [pc, #116] @ (33a77c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #100] @ (33a780 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #100] @ (33a784 ) │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #84] @ (33a788 ) │ │ │ │ ldr r1, [pc, #88] @ (33a78c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #72] @ (33a790 ) │ │ │ │ ldr r2, [pc, #72] @ (33a794 ) │ │ │ │ ldr r3, [pc, #76] @ (33a798 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r1, [r5, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ @@ -342167,22 +342164,22 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldr r4, [r6, #40] @ 0x28 │ │ │ │ + ldr r4, [r1, #44] @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 33a748 │ │ │ │ + bvs.n 33a778 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc 0, cr0, [sl], {72} @ 0x48 │ │ │ │ - blt.n 33a7e0 │ │ │ │ + stc 0, cr0, [r2], #-288 @ 0xfffffee0 │ │ │ │ + blt.n 33a810 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - blt.n 33a794 │ │ │ │ + blt.n 33a7c4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bmi.n 33a860 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsrs r0, r3, #18 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -342192,42 +342189,42 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #52] @ 33a7e8 │ │ │ │ ldr r2, [pc, #52] @ (33a7ec ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33a7f0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cbz r3, 33a7d2 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r0, [r0, #32] │ │ │ │ + ldr r0, [r3, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r3, #120] @ 0x78 │ │ │ │ + ldr r6, [r6, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r4, [r7, #120] @ 0x78 │ │ │ │ + ldr r4, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #116] @ (33a878 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -342236,15 +342233,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (33a880 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ bl 33a79c │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r1, [r4, #116] @ 0x74 │ │ │ │ ldrb.w r3, [r4, #105] @ 0x69 │ │ │ │ ldr.w r2, [r4, #128] @ 0x80 │ │ │ │ str r1, [sp, #24] │ │ │ │ @@ -342269,21 +342266,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r1, #116] @ 0x74 │ │ │ │ + ldr r6, [r4, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r5, #116] @ 0x74 │ │ │ │ + ldr r6, [r0, #120] @ 0x78 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r6, #112] @ 0x70 │ │ │ │ + ldr r0, [r1, #116] @ 0x74 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33a8d0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342291,31 +342288,31 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33a8d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #121] @ 0x79 │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ movne r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldr r2, [r3, #16] │ │ │ │ + ldr r2, [r6, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r6, #104] @ 0x68 │ │ │ │ + ldr r4, [r1, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r2, #108] @ 0x6c │ │ │ │ + ldr r6, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #68] @ 33a930 │ │ │ │ sub sp, #12 │ │ │ │ @@ -342325,15 +342322,15 @@ │ │ │ │ ldr r1, [pc, #60] @ (33a934 ) │ │ │ │ add.w r2, ip, #72 @ 0x48 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #56] @ (33a938 ) │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r2, r3 │ │ │ │ cbz r3, 33a918 │ │ │ │ ldr r2, [pc, #40] @ (33a93c ) │ │ │ │ movs r3, #16 │ │ │ │ add r2, pc │ │ │ │ movs r0, #1 │ │ │ │ @@ -342342,19 +342339,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, #100] @ 0x64 │ │ │ │ + ldr r6, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r3, #100] @ 0x64 │ │ │ │ + ldr r0, [r6, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r6, sp, #536 @ 0x218 │ │ │ │ lsls r3, r7, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -342365,25 +342362,25 @@ │ │ │ │ ldr r1, [pc, #100] @ (33a9bc ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #84] @ (33a9c0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (33a9c4 ) │ │ │ │ movs r3, #14 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r2, [r5, #132] @ 0x84 │ │ │ │ add.w r1, r5, #144 @ 0x90 │ │ │ │ mov r4, r0 │ │ │ │ bl 33ed54 │ │ │ │ ldr.w r2, [r5, #136] @ 0x88 │ │ │ │ adds r3, r2, #1 │ │ │ │ beq.n 33a9a2 │ │ │ │ @@ -342392,24 +342389,24 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 33ed54 │ │ │ │ ldr.w r1, [r5, #132] @ 0x84 │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5ce69c │ │ │ │ - ldr r4, [r4, #4] │ │ │ │ + b.w 5ce6ac │ │ │ │ + ldr r4, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r7, #92] @ 0x5c │ │ │ │ + ldr r6, [r2, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #96] @ 0x60 │ │ │ │ + ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, #20] │ │ │ │ + ldrb r0, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r4, #18] │ │ │ │ + ldrb r6, [r7, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033a9c8 : │ │ │ │ ldrb.w r2, [r0, #105] @ 0x69 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r1, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #104] @ 0x68 │ │ │ │ @@ -342444,36 +342441,36 @@ │ │ │ │ ldr r6, [pc, #144] @ (33aab0 ) │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r6, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ cbz r7, 33aa88 │ │ │ │ ldr r1, [pc, #128] @ (33aab4 ) │ │ │ │ movs r2, #32 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #120] @ (33aab8 ) │ │ │ │ mov.w r2, #1232 @ 0x4d0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r2, #248 @ 0xf8 │ │ │ │ ldr r1, [pc, #108] @ (33aabc ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2cc │ │ │ │ + bl 5cd2dc │ │ │ │ ldr r1, [pc, #104] @ (33aac0 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2ac │ │ │ │ + bl 5cd2bc │ │ │ │ ldr r3, [pc, #96] @ (33aac4 ) │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ bl 33f018 │ │ │ │ @@ -342484,41 +342481,41 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #60] @ (33aac8 ) │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #56] @ (33aacc ) │ │ │ │ movw r2, #1233 @ 0x4d1 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ b.n 33aa4c │ │ │ │ - str r2, [r4, #120] @ 0x78 │ │ │ │ + str r2, [r7, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 33aa54 │ │ │ │ + bcc.n 33aa84 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrd r0, r0, [r8], #288 @ 0x120 │ │ │ │ + ldmdb r0, {r3, r6} │ │ │ │ vhadd.u32 q0, q2, q13 │ │ │ │ - ldrb r2, [r6, #15] │ │ │ │ + ldrb r2, [r1, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r0, [r4, #88] @ 0x58 │ │ │ │ + ldr r0, [r7, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r3, pc, #432 @ (adr r3, 33ac74 ) │ │ │ │ + add r3, pc, #528 @ (adr r3, 33acd4 ) │ │ │ │ lsls r3, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r3, #14] │ │ │ │ + ldrb r4, [r6, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r1, #84] @ 0x54 │ │ │ │ + ldr r2, [r4, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033aad0 : │ │ │ │ ldr r3, [pc, #80] @ (33ab24 ) │ │ │ │ push {r4} │ │ │ │ add r3, pc │ │ │ │ add.w r2, r3, r0, lsl #2 │ │ │ │ @@ -342560,15 +342557,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r0, [r0, #119] @ 0x77 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (33ab4c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ bne.n 33ab8c │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -342577,46 +342574,46 @@ │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ ldr r1, [pc, #76] @ (33abb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #64] @ (33abb8 ) │ │ │ │ ldr r1, [pc, #64] @ (33abbc ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #48] @ (33abc0 ) │ │ │ │ add.w r2, r5, #100 @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cec28 │ │ │ │ + bl 5cec38 │ │ │ │ ldr r1, [pc, #40] @ (33abc4 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cebc4 │ │ │ │ + b.w 5cebd4 │ │ │ │ nop │ │ │ │ - str r4, [r7, #104] @ 0x68 │ │ │ │ + str r4, [r2, #108] @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r2, #84] @ 0x54 │ │ │ │ + ldr r2, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r6, [r3, #84] @ 0x54 │ │ │ │ + ldr r6, [r6, #84] @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bcs.n 33aca4 │ │ │ │ + bcs.n 33aad4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 33aaf0 │ │ │ │ + b.n 33ab20 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldrb.w r6, [r0, #106] @ 0x6a │ │ │ │ @@ -342700,20 +342697,20 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 33acc6 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r3, [pc, #60] @ (33ad04 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33acaa │ │ │ │ ldr r3, [pc, #52] @ (33ad08 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -342726,24 +342723,24 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldrb.w r2, [r5, #106] @ 0x6a │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (33ad0c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33acaa │ │ │ │ ldc2 0, cr0, [r0], #424 @ 0x1a8 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r4, #60] @ 0x3c │ │ │ │ + ldr r4, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb.w r3, [r0, #114] @ 0x72 │ │ │ │ cbz r3, 33ad3e │ │ │ │ ldrb.w r3, [r0, #115] @ 0x73 │ │ │ │ cbnz r3, 33ad4e │ │ │ │ ldrb.w r3, [r0, #121] @ 0x79 │ │ │ │ cbnz r3, 33ad3c │ │ │ │ @@ -342903,15 +342900,15 @@ │ │ │ │ strd r4, r3, [sp] │ │ │ │ ldr.w r1, [r0, #128] @ 0x80 │ │ │ │ ldr r0, [pc, #204] @ (33af8c ) │ │ │ │ subs r1, r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33ad82 │ │ │ │ movs r3, #2 │ │ │ │ b.n 33ae50 │ │ │ │ ldrb.w ip, [r5, #107] @ 0x6b │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.w 33adae │ │ │ │ ldrb.w r3, [r5, #108] @ 0x6c │ │ │ │ @@ -342971,15 +342968,15 @@ │ │ │ │ @ instruction: 0xfbda006a │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r4, [r3, r0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #36] @ 0x24 │ │ │ │ + ldr r2, [r3, #36] @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ movs r5, #1 │ │ │ │ @@ -343050,24 +343047,24 @@ │ │ │ │ ldr r0, [pc, #32] @ (33b074 ) │ │ │ │ mov r2, r1 │ │ │ │ subs r1, r3, #0 │ │ │ │ mov r3, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33afc0 │ │ │ │ ldrsb.w r0, [ip, #106] @ 0x6a │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb.w r1, [r0, #111] @ 0x6f │ │ │ │ sub sp, #20 │ │ │ │ @@ -343116,15 +343113,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #96] @ (33b150 ) │ │ │ │ ldr.w r1, [r4, #128] @ 0x80 │ │ │ │ add r0, pc │ │ │ │ subs r1, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33b0ac │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ bl 33abc8 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ adds r0, r6, #1 │ │ │ │ bne.n 33b12a │ │ │ │ @@ -343149,15 +343146,15 @@ │ │ │ │ ldrh.w r0, [ip, #106] @ 0x6a │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #4] │ │ │ │ + ldr r2, [r1, #8] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 33b19c │ │ │ │ sub sp, #20 │ │ │ │ @@ -343165,30 +343162,30 @@ │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ ldr r1, [pc, #52] @ (33b1a4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #119] @ 0x77 │ │ │ │ strb.w r3, [r0, #121] @ 0x79 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 33a9c8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 33ac84 │ │ │ │ nop │ │ │ │ - str r6, [r6, #8] │ │ │ │ + str r6, [r1, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r5, #92] @ 0x5c │ │ │ │ + str r0, [r0, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r1, #96] @ 0x60 │ │ │ │ + str r2, [r4, #96] @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #172] @ (33b268 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -343198,27 +343195,27 @@ │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #144] @ (33b274 ) │ │ │ │ ldr r1, [pc, #148] @ (33b278 ) │ │ │ │ movs r3, #39 @ 0x27 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #140] @ (33b27c ) │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ vldr d7, [pc, #100] @ 33b258 │ │ │ │ ldr r3, [pc, #136] @ (33b280 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r4, #144 @ 0x90 │ │ │ │ @@ -343256,29 +343253,29 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #4] │ │ │ │ + str r2, [r7, #4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r6, [r2, #88] @ 0x58 │ │ │ │ + str r6, [r5, #88] @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r7, #88] @ 0x58 │ │ │ │ + str r0, [r2, #92] @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r2, #108] @ 0x6c │ │ │ │ + str r4, [r5, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r2, [r4, #108] @ 0x6c │ │ │ │ + str r2, [r7, #108] @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldmia r2, {r2, r3, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldr r2, [r2, r3] │ │ │ │ + ldr r2, [r5, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [r7, #100] @ 0x64 │ │ │ │ + str r0, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stc2l 15, cr15, [r9, #-1020] @ 0xfffffc04 │ │ │ │ │ │ │ │ 0033b28c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -343347,15 +343344,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.n 33b2ca │ │ │ │ ldr r0, [pc, #60] @ (33b368 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33b2ca │ │ │ │ ldrb.w r2, [r5, #109] @ 0x6d │ │ │ │ movs r3, #7 │ │ │ │ adds r5, r2, r3 │ │ │ │ b.n 33b2c2 │ │ │ │ mov r0, r2 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -343369,15 +343366,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #496 @ (adr r5, 33b550 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r1, [pc, #304] @ (33b494 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #100] @ 0x64 │ │ │ │ + str r4, [r7, #100] @ 0x64 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033b36c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -343412,15 +343409,15 @@ │ │ │ │ ldr r1, [pc, #204] @ (33b490 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r4 │ │ │ │ movs r4, #0 │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2ea65c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -343437,15 +343434,15 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #140] @ (33b4a0 ) │ │ │ │ mov r1, r8 │ │ │ │ movs r2, #0 │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #4] │ │ │ │ ldr r0, [pc, #136] @ (33b4a4 ) │ │ │ │ add r0, pc │ │ │ │ @@ -343453,15 +343450,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (33b4a8 ) │ │ │ │ ldr r1, [pc, #132] @ (33b4ac ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ movs r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ bl 2ea65c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ @@ -343475,53 +343472,53 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #92] @ (33b4b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #80] @ (33b4bc ) │ │ │ │ add r3, pc │ │ │ │ str r0, [r3, #0] │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r6, [r2, #80] @ 0x50 │ │ │ │ + str r6, [r5, #80] @ 0x50 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r4, r1] │ │ │ │ + ldrsh r2, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5} │ │ │ │ + ldmia r2, {r1, r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 84 @ 0x54 │ │ │ │ + svc 108 @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrsh r0, [r5, r0] │ │ │ │ + ldrsh r0, [r0, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r3, #52] @ 0x34 │ │ │ │ + str r2, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r4, [r7, #52] @ 0x34 │ │ │ │ + str r4, [r2, #56] @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r4, pc, #280 @ (adr r4, 33b5bc ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ - str r0, [r6, #72] @ 0x48 │ │ │ │ + str r0, [r1, #76] @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldmia r1!, {r3, r6, r7} │ │ │ │ + ldmia r1!, {r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldrb r2, [r1, r7] │ │ │ │ + ldrb r2, [r4, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r0, [r0, #48] @ 0x30 │ │ │ │ + str r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r0, [r4, #48] @ 0x30 │ │ │ │ + str r0, [r7, #48] @ 0x30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r3, pc, #968 @ (adr r3, 33b888 ) │ │ │ │ lsls r3, r7, #1 │ │ │ │ │ │ │ │ 0033b4c0 : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -343531,15 +343528,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33b4dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldmia r0!, {r1, r2, r5} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -343644,15 +343641,15 @@ │ │ │ │ ldr.w r3, [r3, #252] @ 0xfc │ │ │ │ add r3, r2 │ │ │ │ add.w r3, r0, r3, lsl #5 │ │ │ │ ldr.w r0, [r3, #1996] @ 0x7cc │ │ │ │ b.n 33b5a6 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [sp] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movw ip, #12368 @ 0x3050 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ ldr.w r4, [r2, ip] │ │ │ │ movw ip, #12392 @ 0x3068 │ │ │ │ add.w lr, r2, ip │ │ │ │ ldr.w ip, [r2, ip] │ │ │ │ mov r6, r4 │ │ │ │ @@ -343734,19 +343731,19 @@ │ │ │ │ movw r2, #1377 @ 0x561 │ │ │ │ ldr r1, [pc, #16] @ (33b73c ) │ │ │ │ ldr r0, [pc, #16] @ (33b740 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r6, r4] │ │ │ │ + ldrh r6, [r1, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r0, #40] @ 0x28 │ │ │ │ + str r4, [r3, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #40] @ 0x28 │ │ │ │ + str r6, [r5, #40] @ 0x28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (33b7ac ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -343754,27 +343751,27 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (33b7b4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #12 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #76] @ (33b7b8 ) │ │ │ │ ldr r1, [pc, #76] @ (33b7bc ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #64] @ (33b7c0 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #60] @ (33b7c4 ) │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ orr.w r2, r2, #128 @ 0x80 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ @@ -343783,19 +343780,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldrh r0, [r1, r4] │ │ │ │ + ldrh r0, [r4, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1, r2, r4, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blt.n 33b72c │ │ │ │ + blt.n 33b75c │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r1, #5 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsls r1, r2, #19 │ │ │ │ movs r0, r0 │ │ │ │ @@ -343818,28 +343815,28 @@ │ │ │ │ movs r2, #0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ and.w r3, r3, #2147483648 @ 0x80000000 │ │ │ │ strb r2, [r4, #12] │ │ │ │ str r3, [r4, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ movs r0, #1 │ │ │ │ strb r0, [r4, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ str r0, [r4, #24] │ │ │ │ adds r2, r3, r0 │ │ │ │ str r1, [r4, #28] │ │ │ │ ldr r0, [r4, #16] │ │ │ │ adc.w r3, r5, r1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #268] @ (33b94c ) │ │ │ │ @@ -343917,15 +343914,15 @@ │ │ │ │ blx 259278 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r3 │ │ │ │ strd r9, r6, [sp, #4] │ │ │ │ mov sl, r0 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ cmp r7, #4 │ │ │ │ strd sl, r4, [r6, #16] │ │ │ │ beq.n 33b936 │ │ │ │ ldr.w r3, [r5, #252] @ 0xfc │ │ │ │ adds r6, #32 │ │ │ │ b.n 33b902 │ │ │ │ add sp, #16 │ │ │ │ @@ -343960,25 +343957,25 @@ │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #536] @ (33bbb0 ) │ │ │ │ ldr r1, [pc, #536] @ (33bbb4 ) │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ add r1, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w sl, r0, #12288 @ 0x3000 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr.w r2, [sl, #76] @ 0x4c │ │ │ │ cmp r2, #32 │ │ │ │ bhi.w 33bb42 │ │ │ │ ldr.w r1, [r0, #924] @ 0x39c │ │ │ │ @@ -344055,15 +344052,15 @@ │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #288] @ (33bbc4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1585 @ 0x631 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 33bb5e │ │ │ │ str.w r8, [r5, #4] │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ blx 259278 │ │ │ │ str.w r8, [r5, #20] │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #40 @ 0x28 │ │ │ │ @@ -344116,15 +344113,15 @@ │ │ │ │ ldr r1, [pc, #148] @ (33bbdc ) │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ strd r2, r6, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1538 @ 0x602 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #128] @ (33bbe0 ) │ │ │ │ ldr r3, [pc, #68] @ (33bba8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -344141,45 +344138,45 @@ │ │ │ │ ldr r1, [pc, #88] @ (33bbe4 ) │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #312 @ 0x138 │ │ │ │ bl 33b6a0 │ │ │ │ b.n 33ba1a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - ldr r4, [r6, r3] │ │ │ │ + ldr r4, [r1, r4] │ │ │ │ lsls r3, r2, #1 │ │ │ │ vmla.i16 d16, d0, d2[3] │ │ │ │ - ldr r7, [sp, #64] @ 0x40 │ │ │ │ + ldr r7, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #144] @ 0x90 │ │ │ │ + ldr r7, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r4, #4] │ │ │ │ + str r6, [r7, #4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmia r3!, {r1, r2, r4} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r6, [r5, #92] @ 0x5c │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsh r0, [r3, r6] │ │ │ │ + ldrsh r0, [r6, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r1, r4] │ │ │ │ + ldrsh r4, [r4, r4] │ │ │ │ lsls r2, r0, #1 │ │ │ │ cdp 0, 6, cr0, cr4, cr10, {3} │ │ │ │ lsls r1, r5, #27 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r4, r6, r7} │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - ldrsh r0, [r1, r3] │ │ │ │ + ldrsh r0, [r4, r3] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r0, [r4, r1] │ │ │ │ + ldrsh r0, [r7, r1] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stcl 0, cr0, [sl, #424]! @ 0x1a8 │ │ │ │ stmia r1!, {r4, r5, r6} │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -344192,15 +344189,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, ip, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (33bc50 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #40] @ 33bc40 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r4 │ │ │ │ add.w r0, r0, #752 @ 0x2f0 │ │ │ │ vstr d7, [sp] │ │ │ │ bl 4491d4 │ │ │ │ add sp, #16 │ │ │ │ @@ -344212,19 +344209,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, r7] │ │ │ │ + ldrb r4, [r7, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r7, r7] │ │ │ │ + ldrsh r6, [r2, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #556] @ (33be94 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -344232,15 +344229,15 @@ │ │ │ │ movs r3, #127 @ 0x7f │ │ │ │ ldr r1, [pc, #556] @ (33be9c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r5, r0, #12288 @ 0x3000 │ │ │ │ mov r4, r0 │ │ │ │ mov.w r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r3, [r0, #1980] @ 0x7bc │ │ │ │ ldrd r3, r2, [r0, #932] @ 0x3a4 │ │ │ │ ldr.w r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ @@ -344350,21 +344347,21 @@ │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #-8] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ str.w sl, [r6, #-12] │ │ │ │ add.w r8, r8, #1 │ │ │ │ strd r9, r7, [r6] │ │ │ │ - bl 71cd0c │ │ │ │ + bl 71cd1c │ │ │ │ ldr r0, [r6, #8] │ │ │ │ strd r9, r7, [r6, #16] │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r7 │ │ │ │ adds r6, #60 @ 0x3c │ │ │ │ - bl 71cd0c │ │ │ │ + bl 71cd1c │ │ │ │ ldr r3, [r5, #76] @ 0x4c │ │ │ │ cmp r3, r8 │ │ │ │ bhi.n 33bdbe │ │ │ │ add.w r5, r4, #12352 @ 0x3040 │ │ │ │ add.w r6, r4, #12480 @ 0x30c0 │ │ │ │ adds r5, #16 │ │ │ │ adds r6, #16 │ │ │ │ @@ -344397,15 +344394,15 @@ │ │ │ │ and.w r1, sl, lr │ │ │ │ ldrb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ bfi sl, fp, #1, #1 │ │ │ │ strb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ str r1, [r3, #8] │ │ │ │ b.n 33bd0a │ │ │ │ ldr r0, [r5, #16] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ strb r7, [r5, #12] │ │ │ │ b.n 33be10 │ │ │ │ cbnz r1, 33be78 │ │ │ │ mov.w sl, #0 │ │ │ │ mov.w fp, #0 │ │ │ │ strd sl, fp, [r3, #4] │ │ │ │ b.n 33bd0a │ │ │ │ @@ -344415,20 +344412,20 @@ │ │ │ │ str r1, [r3, #16] │ │ │ │ ldrb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ bfi sl, r1, #1, #1 │ │ │ │ strb.w sl, [r9, #2024] @ 0x7e8 │ │ │ │ str r1, [r3, #8] │ │ │ │ b.n 33bd0a │ │ │ │ nop │ │ │ │ - strb r6, [r6, r7] │ │ │ │ + ldrsb r6, [r1, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ - lsls r2, r0, #1 │ │ │ │ ldrb r0, [r3, r6] │ │ │ │ lsls r2, r0, #1 │ │ │ │ + ldrb r0, [r6, r6] │ │ │ │ + lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ add.w r1, r0, r2, lsl #5 │ │ │ │ sub sp, #12 │ │ │ │ @@ -344469,15 +344466,15 @@ │ │ │ │ it gt │ │ │ │ movgt sl, r0 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33bf16 │ │ │ │ movw r3, #10456 @ 0x28d8 │ │ │ │ str.w sl, [r9, r3] │ │ │ │ @@ -344505,15 +344502,15 @@ │ │ │ │ it gt │ │ │ │ movgt r7, r0 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ movgt r4, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [r8] │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33bf82 │ │ │ │ movw r1, #10472 @ 0x28e8 │ │ │ │ movw r3, #10444 @ 0x28cc │ │ │ │ @@ -344530,15 +344527,15 @@ │ │ │ │ bgt.n 33c018 │ │ │ │ movs r1, #0 │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ bic.w r1, r1, r4 │ │ │ │ str.w r1, [r5, r2, lsl #2] │ │ │ │ b.n 33bef2 │ │ │ │ cbz r3, 33c02a │ │ │ │ cbnz r4, 33c018 │ │ │ │ rsb r3, r8, r8, lsl #4 │ │ │ │ add r3, r5 │ │ │ │ @@ -344585,15 +344582,15 @@ │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, r4 │ │ │ │ itt gt │ │ │ │ movgt r4, r3 │ │ │ │ movgt sl, r0 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [r8] │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33c076 │ │ │ │ movw r2, #10472 @ 0x28e8 │ │ │ │ mvn.w r3, sl │ │ │ │ @@ -344761,20 +344758,20 @@ │ │ │ │ b.n 33c236 │ │ │ │ ldr r1, [pc, #20] @ (33c278 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #20] @ (33c27c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ - ldr r7, [pc, #1008] @ (33c66c ) │ │ │ │ + str r4, [r2, r0] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrsb r2, [r5, r7] │ │ │ │ + ldr r2, [r0, r0] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ cmp.w r2, #320 @ 0x140 │ │ │ │ ldrd r1, lr, [sp, #8] │ │ │ │ beq.n 33c29a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -344924,29 +344921,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ mov.w r8, #4294967295 @ 0xffffffff │ │ │ │ sub sp, #8 │ │ │ │ ldr r3, [r6, #36] @ 0x24 │ │ │ │ mov sl, r2 │ │ │ │ mov r4, r8 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr.w r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r8 │ │ │ │ b.n 33c454 │ │ │ │ ldrh.w r3, [r3, #1998] @ 0x7ce │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, r8 │ │ │ │ it gt │ │ │ │ movgt r4, r0 │ │ │ │ cmp r3, r8 │ │ │ │ it gt │ │ │ │ movgt r8, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ ldr.w r1, [r7, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r5, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33c440 │ │ │ │ adds r3, r4, #1 │ │ │ │ strd r4, r8, [r6, #12] │ │ │ │ @@ -344966,15 +344963,15 @@ │ │ │ │ ldr r1, [pc, #244] @ (33c58c ) │ │ │ │ ldr r0, [pc, #248] @ (33c590 ) │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r1, #84 @ 0x54 │ │ │ │ add r0, pc │ │ │ │ mov r2, r4 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 33c0dc │ │ │ │ ldr.w r3, [r5, #1988] @ 0x7c4 │ │ │ │ mov r9, r3 │ │ │ │ add.w r1, r4, #63 @ 0x3f │ │ │ │ add.w r3, r5, r1, lsl #5 │ │ │ │ @@ -345045,17 +345042,17 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ lsrs r6, r4, #5 │ │ │ │ lsls r2, r3 │ │ │ │ ldr.w r3, [r0, r6, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r6, lsl #2] │ │ │ │ b.n 33c4c4 │ │ │ │ - ldr r5, [pc, #816] @ (33c8c0 ) │ │ │ │ + ldr r5, [pc, #912] @ (33c920 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, r7] │ │ │ │ + strb r6, [r4, r7] │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ movs r1, #0 │ │ │ │ mov lr, r0 │ │ │ │ @@ -345681,15 +345678,15 @@ │ │ │ │ beq.n 33ccf0 │ │ │ │ ldr r1, [pc, #76] @ (33cd2c ) │ │ │ │ ldr r0, [pc, #80] @ (33cd30 ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ adds r1, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, r5, r3, lsl #5 │ │ │ │ str.w r2, [r0, #2012] @ 0x7dc │ │ │ │ b.n 33cc1c │ │ │ │ bic.w r1, r1, #4194304 @ 0x400000 │ │ │ │ str.w r1, [lr, #1996] @ 0x7cc │ │ │ │ @@ -345702,17 +345699,17 @@ │ │ │ │ ands r1, r5 │ │ │ │ ldrb.w r2, [r3, #2024] @ 0x7e8 │ │ │ │ bfi r2, ip, #1, #1 │ │ │ │ strb.w r2, [r3, #2024] @ 0x7e8 │ │ │ │ str.w r1, [lr, #2004] @ 0x7d4 │ │ │ │ b.n 33cc1c │ │ │ │ nop │ │ │ │ - cmp ip, r0 │ │ │ │ + cmp ip, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [pc, #712] @ (33cffc ) │ │ │ │ + ldr r5, [pc, #808] @ (33d05c ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ and.w r3, r2, #4080 @ 0xff0 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ @@ -345743,15 +345740,15 @@ │ │ │ │ it gt │ │ │ │ movgt r8, r0 │ │ │ │ cmp r3, r5 │ │ │ │ it gt │ │ │ │ movgt r5, r3 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ add.w r3, r4, r0, lsl #5 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33cd84 │ │ │ │ movw r3, #10472 @ 0x28e8 │ │ │ │ cmp.w r8, #0 │ │ │ │ @@ -345805,15 +345802,15 @@ │ │ │ │ cmp r3, r2 │ │ │ │ ble.n 33cdc4 │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ cmp r3, #112 @ 0x70 │ │ │ │ beq.n 33cde8 │ │ │ │ b.n 33cdc4 │ │ │ │ movw r3, #10464 @ 0x28e0 │ │ │ │ mov.w r0, r8, lsr #5 │ │ │ │ movs r2, #1 │ │ │ │ and.w r8, r8, #31 │ │ │ │ @@ -345837,15 +345834,15 @@ │ │ │ │ and.w r0, r0, #15 │ │ │ │ cmp r0, r8 │ │ │ │ itt gt │ │ │ │ movgt r8, r0 │ │ │ │ movgt r7, r2 │ │ │ │ adds r2, #1 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33ce9a │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ mov.w r5, #4294967295 @ 0xffffffff │ │ │ │ @@ -345865,15 +345862,15 @@ │ │ │ │ and.w r0, r0, #15 │ │ │ │ cmp r0, r5 │ │ │ │ itt gt │ │ │ │ movgt r5, r0 │ │ │ │ movgt r8, r2 │ │ │ │ adds r2, #1 │ │ │ │ ldr.w r0, [sl] │ │ │ │ - bl 71d394 │ │ │ │ + bl 71d3a4 │ │ │ │ ldr.w r1, [r6, #244] @ 0xf4 │ │ │ │ mov r2, r0 │ │ │ │ cmp r0, r1 │ │ │ │ bne.n 33ceec │ │ │ │ movw r2, #10456 @ 0x28d8 │ │ │ │ cmp.w r8, #4294967295 @ 0xffffffff │ │ │ │ str.w r8, [fp, r2] │ │ │ │ @@ -345892,20 +345889,20 @@ │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ movs r1, #1 │ │ │ │ mla r4, r2, r9, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ movw r3, #10480 @ 0x28f0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ands.w r6, r2, #15 │ │ │ │ @@ -346066,22 +346063,22 @@ │ │ │ │ beq.n 33d126 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 33d128 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 33d128 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r0, [r3, #16] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 33d128 │ │ │ │ subs r1, #128 @ 0x80 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 33d0c6 │ │ │ │ sub.w r1, r2, #160 @ 0xa0 │ │ │ │ orrs r1, r3 │ │ │ │ @@ -346108,26 +346105,26 @@ │ │ │ │ ldr r2, [pc, #36] @ (33d1dc ) │ │ │ │ ldr r1, [pc, #36] @ (33d1e0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #120 @ 0x78 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 33bc54 │ │ │ │ nop │ │ │ │ lsrs r0, r3, #27 │ │ │ │ lsls r3, r5, #1 │ │ │ │ - lsls r2, r5 │ │ │ │ + lsrs r2, r0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r1!, {r2, r3, r4, r6} │ │ │ │ + stmia r1!, {r2, r4, r5, r6} │ │ │ │ lsls r0, r1, #1 │ │ │ │ add.w r1, r0, #12288 @ 0x3000 │ │ │ │ push {lr} │ │ │ │ ldr.w lr, [r1, #76] @ 0x4c │ │ │ │ ubfx r1, r2, #12, #5 │ │ │ │ cmp lr, r1 │ │ │ │ bls.n 33d204 │ │ │ │ @@ -346155,15 +346152,15 @@ │ │ │ │ ldrcc.w r0, [r0, r2, lsl #2] │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33d240 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r7, sp, #584 @ 0x248 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov ip, r0 │ │ │ │ ldr.w lr, [r0, #964] @ 0x3c4 │ │ │ │ ldr.w r1, [r0, #936] @ 0x3a8 │ │ │ │ tst.w lr, #2 │ │ │ │ @@ -346188,15 +346185,15 @@ │ │ │ │ str.w r3, [ip, #960] @ 0x3c0 │ │ │ │ cmp r1, #0 │ │ │ │ ite eq │ │ │ │ moveq r1, #0 │ │ │ │ andne.w r1, lr, #1 │ │ │ │ ldr.w r0, [ip, #928] @ 0x3a0 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 33d288 │ │ │ │ movs r3, #0 │ │ │ │ b.n 33d288 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ @@ -346270,33 +346267,33 @@ │ │ │ │ ldr r2, [pc, #44] @ (33d3b4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #44] @ (33d3b8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #32] @ (33d3bc ) │ │ │ │ ldr r1, [pc, #36] @ (33d3c0 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - subs r7, #90 @ 0x5a │ │ │ │ + subs r7, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r2, sp, #416 @ 0x1a0 │ │ │ │ + add r2, sp, #512 @ 0x200 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - itet hi │ │ │ │ - lslhi r0, r1, #1 │ │ │ │ - movls r3, r4 │ │ │ │ - movhi r0, r0 │ │ │ │ + ittt ge │ │ │ │ + lslge r0, r1, #1 │ │ │ │ + movge r3, r4 │ │ │ │ + movge r0, r0 │ │ │ │ stc 0, cr0, [r2, #-416]! @ 0xfffffe60 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #140] @ (33d464 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -346308,15 +346305,15 @@ │ │ │ │ movs r3, #51 @ 0x33 │ │ │ │ add r6, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r2, r6, #16 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r0, #752] @ 0x2f0 │ │ │ │ cbz r1, 33d43a │ │ │ │ ldr r2, [pc, #112] @ (33d470 ) │ │ │ │ cmp r1, #2 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r0, #48 @ 0x30 │ │ │ │ @@ -346343,32 +346340,32 @@ │ │ │ │ ldr r4, [pc, #56] @ (33d474 ) │ │ │ │ add.w r3, r6, #28 │ │ │ │ movs r2, #201 @ 0xc9 │ │ │ │ mov r1, r5 │ │ │ │ add r4, pc │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x47e6 │ │ │ │ + @ instruction: 0x47fe │ │ │ │ lsls r2, r0, #1 │ │ │ │ - blxns pc │ │ │ │ + ldr r0, [pc, #80] @ (33d4bc ) │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #0 │ │ │ │ + subs r7, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ add r5, sp, #792 @ 0x318 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - blx r5 │ │ │ │ + blx r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #120] @ (33d500 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -346377,66 +346374,66 @@ │ │ │ │ ldr r1, [pc, #120] @ (33d508 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #48 @ 0x30 │ │ │ │ ldr r2, [pc, #100] @ (33d50c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (33d510 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #92] @ (33d514 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #88] @ (33d518 ) │ │ │ │ movs r2, #32 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ bl 2ea378 │ │ │ │ ldr r2, [pc, #80] @ (33d51c ) │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r7, #928 @ 0x3a0 │ │ │ │ bl 2f8254 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r7, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8304 │ │ │ │ - subs r6, #84 @ 0x54 │ │ │ │ + subs r6, #108 @ 0x6c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bx r5 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ bx r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, sp, #272 @ 0x110 │ │ │ │ + bx fp │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + add r1, sp, #368 @ 0x170 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0068 │ │ │ │ + bkpt 0x0080 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r0, [r5, #30] │ │ │ │ + strh r0, [r0, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mrc2 15, 3, pc, cr3, cr15, {7} │ │ │ │ - strh r0, [r0, #30] │ │ │ │ + strh r0, [r3, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033d520 : │ │ │ │ ldr.w ip, [pc, #68] @ 33d568 │ │ │ │ ldr r2, [pc, #68] @ (33d56c ) │ │ │ │ add ip, pc │ │ │ │ ldr r3, [pc, #68] @ (33d570 ) │ │ │ │ @@ -346461,27 +346458,27 @@ │ │ │ │ ldr r3, [pc, #32] @ (33d578 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d53c │ │ │ │ ldr r0, [pc, #28] @ (33d57c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ strh r6, [r7, #24] │ │ │ │ lsls r3, r7, #1 │ │ │ │ bmi.n 33d5b4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov ip, ip │ │ │ │ + mov ip, pc │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033d580 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -346516,29 +346513,29 @@ │ │ │ │ ldr r3, [pc, #36] @ (33d5f0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d5a6 │ │ │ │ ldr r0, [pc, #32] @ (33d5f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33d5a6 │ │ │ │ strh r0, [r2, #22] │ │ │ │ lsls r3, r7, #1 │ │ │ │ bcc.n 33d54c │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r2, [r7, #20] │ │ │ │ lsls r3, r7, #1 │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, r3 │ │ │ │ + mov r8, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033d5f8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -346565,41 +346562,41 @@ │ │ │ │ ldr r3, [pc, #36] @ (33d658 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33d618 │ │ │ │ ldr r0, [pc, #32] @ (33d65c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 33d618 │ │ │ │ nop │ │ │ │ bcc.n 33d6d0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r2, #18] │ │ │ │ lsls r3, r7, #1 │ │ │ │ subs r5, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, fp │ │ │ │ + mov r4, lr │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (33d684 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r3, sp, #960 @ 0x3c0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -346607,15 +346604,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (33d6e4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33d6e8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #56] @ (33d6ec ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #56] @ 33d6f0 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #16 │ │ │ │ ldr r3, [pc, #48] @ (33d6f4 ) │ │ │ │ @@ -346625,25 +346622,25 @@ │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - subs r4, #138 @ 0x8a │ │ │ │ + subs r4, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #320 @ (adr r7, 33d828 ) │ │ │ │ + add r7, pc, #416 @ (adr r7, 33d888 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - mov r6, r0 │ │ │ │ + mov r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs.w r0, sl, r8, asr #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -346658,34 +346655,34 @@ │ │ │ │ movs r3, #32 │ │ │ │ add r4, pc │ │ │ │ mov sl, r1 │ │ │ │ add.w r2, r4, #16 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr r1, [pc, #156] @ (33d7d8 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #32 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r8, #96] @ 0x60 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ itt lt │ │ │ │ ldrblt.w r3, [r6, #69] @ 0x45 │ │ │ │ strlt.w r3, [r8, #96] @ 0x60 │ │ │ │ ldrb.w r4, [r6, #68] @ 0x44 │ │ │ │ @@ -346693,15 +346690,15 @@ │ │ │ │ ble.n 33d79c │ │ │ │ add.w r0, r8, #100 @ 0x64 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ strb.w r3, [r6, #69] @ 0x45 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5cfed0 │ │ │ │ + bl 5cfee0 │ │ │ │ ldr r3, [r5, #92] @ 0x5c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r7 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #60] @ (33d7dc ) │ │ │ │ @@ -346710,73 +346707,73 @@ │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #60] @ (33d7e4 ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrh r4, [r2, #30] │ │ │ │ + ldrh r4, [r5, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #30] │ │ │ │ + ldrh r6, [r0, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, #14 │ │ │ │ + subs r4, #38 @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r8, r1 │ │ │ │ + cmp r8, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r3, #134 @ 0x86 │ │ │ │ + subs r3, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r4, r8 │ │ │ │ + cmp r4, fp │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, r5 │ │ │ │ + cmp r4, r8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr.w ip, [pc, #60] @ 33d83c │ │ │ │ ldr r2, [pc, #60] @ (33d840 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r1, [pc, #60] @ (33d844 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cbz r3, 33d828 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ bx r3 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subs r3, #36 @ 0x24 │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r3, #22] │ │ │ │ + ldrh r6, [r6, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #22] │ │ │ │ + ldrh r0, [r2, #24] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033d848 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -346787,15 +346784,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (33d8d4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cbz r4, 33d8b4 │ │ │ │ ldr.w r8, [pc, #92] @ 33d8d8 │ │ │ │ adds r5, #16 │ │ │ │ ldr r7, [pc, #88] @ (33d8dc ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ @@ -346803,15 +346800,15 @@ │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cbz r4, 33d8b4 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ movs r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne.n 33d888 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -346823,23 +346820,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - subs r2, #202 @ 0xca │ │ │ │ + subs r2, #226 @ 0xe2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #560 @ (adr r5, 33db04 ) │ │ │ │ + add r5, pc, #656 @ (adr r5, 33db64 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx r7 │ │ │ │ + bx sl │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r2, [r5, #18] │ │ │ │ + ldrh r2, [r0, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #20] │ │ │ │ + ldrh r4, [r3, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033d8e0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -346847,28 +346844,28 @@ │ │ │ │ mov r4, r3 │ │ │ │ mov r3, r2 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #36] @ (33d920 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ add r2, pc │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r4, [r0, #68] @ 0x44 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - mvns r4, r1 │ │ │ │ + mvns r4, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ it cs │ │ │ │ movcs r0, #0 │ │ │ │ @@ -346905,15 +346902,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb.w r3, [r0, #2856] @ 0xb28 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33d962 │ │ │ │ b.n 33d95e │ │ │ │ - subs r2, #78 @ 0x4e │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ ldr.w ip, [sp] │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 33d9c0 │ │ │ │ @@ -346931,15 +346928,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (33d9d8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r1, sp, #216 @ 0xd8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (33da6c ) │ │ │ │ @@ -346949,25 +346946,25 @@ │ │ │ │ ldr r1, [pc, #128] @ (33da74 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #112] @ (33da78 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (33da7c ) │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #96] @ (33da80 ) │ │ │ │ mov.w r2, #1664 @ 0x680 │ │ │ │ movt r2, #5272 @ 0x1498 │ │ │ │ add r3, pc │ │ │ │ str.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ movw r1, #5272 @ 0x1498 │ │ │ │ @@ -346990,28 +346987,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, pc, #1000 @ (adr r3, 33de5c ) │ │ │ │ + add r4, pc, #72 @ (adr r4, 33dabc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbnz r6, 33da7e │ │ │ │ + cbnz r6, 33da84 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp lr, lr │ │ │ │ + mov r6, r1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xe9b20040 │ │ │ │ + strd r0, r0, [sl, #256] @ 0x100 │ │ │ │ lsls r3, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #776 @ 0x308 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - cmn r2, r1 │ │ │ │ + cmn r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cmp r2, #13 │ │ │ │ mov ip, r0 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 33dada │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ @@ -347108,21 +347105,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r2, #132 @ 0x84 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 33db48 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 33db3e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -347138,25 +347135,25 @@ │ │ │ │ lsrs r6, r4, #8 │ │ │ │ orr.w r6, r6, r3, lsl #24 │ │ │ │ mov r1, r6 │ │ │ │ bl 33d848 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33dc64 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #200] @ (33dcc0 ) │ │ │ │ ldr r2, [pc, #204] @ (33dcc4 ) │ │ │ │ ldr r1, [pc, #204] @ (33dcc8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 33dca0 │ │ │ │ cmp r3, #3 │ │ │ │ bne.n 33dc90 │ │ │ │ and.w r3, r4, #63 @ 0x3f │ │ │ │ @@ -347217,23 +347214,23 @@ │ │ │ │ and.w r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b.n 33dc66 │ │ │ │ add.w r0, r7, r0, lsl #5 │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r0, #100 @ 0x64 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 33dc58 │ │ │ │ - adds r7, #146 @ 0x92 │ │ │ │ + adds r7, #170 @ 0xaa │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r5, #54] @ 0x36 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ strh r6, [r0, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ + strh r6, [r3, #56] @ 0x38 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r9, [pc, #452] @ 33dea8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -347242,15 +347239,15 @@ │ │ │ │ ldr r1, [pc, #452] @ (33deb0 ) │ │ │ │ add r9, pc │ │ │ │ add.w r4, r9, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ mov.w sl, #1 │ │ │ │ vldr d8, [pc, #376] @ 33de80 │ │ │ │ movs r7, #3 │ │ │ │ ldr r5, [pc, #424] @ (33deb4 ) │ │ │ │ movs r3, #3 │ │ │ │ movt r3, #640 @ 0x280 │ │ │ │ @@ -347363,15 +347360,15 @@ │ │ │ │ ldr r1, [pc, #140] @ (33ded4 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #136] @ (33ded8 ) │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r5, pc │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #76 @ 0x4c │ │ │ │ add.w r0, r4, #1768 @ 0x6e8 │ │ │ │ str r5, [sp, #0] │ │ │ │ bl 33d8e0 │ │ │ │ @@ -347397,37 +347394,37 @@ │ │ │ │ lsls r0, r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #160 @ 0xa0 │ │ │ │ + adds r6, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - eors r2, r1 │ │ │ │ + eors r2, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r2, r3 │ │ │ │ + eors r2, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ add r5, pc, #824 @ (adr r5, 33e1f0 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ands r6, r1 │ │ │ │ + ands r6, r4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ands r0, r0 │ │ │ │ + ands r0, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #236 @ 0xec │ │ │ │ + ands r4, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #220 @ 0xdc │ │ │ │ + subs r7, #244 @ 0xf4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #206 @ 0xce │ │ │ │ + subs r7, #230 @ 0xe6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r7, #192 @ 0xc0 │ │ │ │ + subs r7, #216 @ 0xd8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - push {r1, r2, r3, r6, r7} │ │ │ │ + push {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -347441,49 +347438,49 @@ │ │ │ │ mov r8, r2 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #156 @ 0x9c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #344] @ (33e06c ) │ │ │ │ ldr r1, [pc, #344] @ (33e070 ) │ │ │ │ add.w r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #332] @ (33e074 ) │ │ │ │ mov r2, r6 │ │ │ │ add.w r3, r4, #176 @ 0xb0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r6, [pc, #320] @ (33e078 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #316] @ (33e07c ) │ │ │ │ ldr r1, [pc, #320] @ (33e080 ) │ │ │ │ add.w r3, r4, #180 @ 0xb4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r6, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #300] @ (33e084 ) │ │ │ │ add.w r3, r4, #148 @ 0x94 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #75 @ 0x4b │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [r7, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi.n 33e050 │ │ │ │ adds r3, r0, r2 │ │ │ │ ldrb.w r4, [r3, #2859] @ 0xb2b │ │ │ │ adds r3, r5, #6 │ │ │ │ lsr.w r3, r4, r3 │ │ │ │ @@ -347565,60 +347562,60 @@ │ │ │ │ b.w 39abc8 │ │ │ │ ldr r0, [pc, #52] @ (33e088 ) │ │ │ │ add.w r3, r4, #192 @ 0xc0 │ │ │ │ movs r2, #116 @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r6, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r7, [sp, #88] @ 0x58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r4, #148 @ 0x94 │ │ │ │ + adds r4, #172 @ 0xac │ │ │ │ lsls r3, r2, #1 │ │ │ │ - push {r5} │ │ │ │ + push {r3, r4, r5} │ │ │ │ lsls r0, r1, #1 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #170 @ 0xaa │ │ │ │ + subs r5, #194 @ 0xc2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eors r6, r6 │ │ │ │ + lsls r6, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #238 @ 0xee │ │ │ │ + subs r6, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r6, r7 │ │ │ │ + lsrs r6, r2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 33d97c │ │ │ │ + b.n 33d9ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #242 @ 0xf2 │ │ │ │ + subs r6, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r5, #90 @ 0x5a │ │ │ │ + subs r5, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ bl 33d848 │ │ │ │ cbz r0, 33e0e2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #64] @ (33e0f8 ) │ │ │ │ ldr r2, [pc, #64] @ (33e0fc ) │ │ │ │ ldr r1, [pc, #68] @ (33e100 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #136] @ 0x88 │ │ │ │ cbz r3, 33e0e2 │ │ │ │ uxtb r2, r6 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -347628,43 +347625,43 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - adds r2, #208 @ 0xd0 │ │ │ │ + adds r2, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r5, #16] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ strh r4, [r0, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ + strh r4, [r3, #18] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ sub sp, #12 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #10 │ │ │ │ mov r5, r2 │ │ │ │ bl 33d848 │ │ │ │ cbz r0, 33e162 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #72] @ (33e178 ) │ │ │ │ movs r3, #32 │ │ │ │ ldr r2, [pc, #72] @ (33e17c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #124 @ 0x7c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #68] @ (33e180 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #132] @ 0x84 │ │ │ │ cbz r3, 33e162 │ │ │ │ ubfx r1, r5, #0, #22 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ @@ -347678,19 +347675,19 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - adds r2, #90 @ 0x5a │ │ │ │ + adds r2, #114 @ 0x72 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r6, #12] │ │ │ │ + strh r2, [r1, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r4, [r1, #14] │ │ │ │ + strh r4, [r4, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -347705,25 +347702,25 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33d848 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33e1f0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #80] @ (33e218 ) │ │ │ │ ldr r2, [pc, #84] @ (33e21c ) │ │ │ │ ldr r1, [pc, #84] @ (33e220 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ cbz r3, 33e1f0 │ │ │ │ uxth r2, r5 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -347741,20 +347738,20 @@ │ │ │ │ movne r2, #0 │ │ │ │ andeq.w r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 33e1ae │ │ │ │ rev16 r5, r5 │ │ │ │ b.n 33e1ae │ │ │ │ nop │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ strh r6, [r6, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ + strh r6, [r1, #10] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldrb.w r4, [r0, #2858] @ 0xb2a │ │ │ │ mov r5, r0 │ │ │ │ @@ -347766,25 +347763,25 @@ │ │ │ │ andeq.w r4, r4, #1 │ │ │ │ eors r4, r2 │ │ │ │ lsrs r1, r4, #23 │ │ │ │ orr.w r1, r1, r3, lsl #9 │ │ │ │ bl 33d848 │ │ │ │ cbz r0, 33e282 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #76] @ (33e2ac ) │ │ │ │ ldr r2, [pc, #76] @ (33e2b0 ) │ │ │ │ ldr r1, [pc, #80] @ (33e2b4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cbz r3, 33e282 │ │ │ │ ubfx r1, r4, #0, #23 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ b.n 33e284 │ │ │ │ movs r0, #0 │ │ │ │ @@ -347800,20 +347797,20 @@ │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r1, #40 @ 0x28 │ │ │ │ + adds r1, #64 @ 0x40 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r0, #4] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ strh r4, [r3, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ + strh r4, [r6, #4] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r2 │ │ │ │ ldrb.w r2, [r0, #2857] @ 0xb29 │ │ │ │ @@ -347828,26 +347825,26 @@ │ │ │ │ eor.w r4, r4, #1 │ │ │ │ lsrs r1, r4, #8 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ orr.w r1, r1, r3, lsl #24 │ │ │ │ bl 33d848 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 33e336 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #120] @ (33e374 ) │ │ │ │ ldr r2, [pc, #120] @ (33e378 ) │ │ │ │ ubfx r7, r4, #6, #2 │ │ │ │ ldr r1, [pc, #120] @ (33e37c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #32 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ cmp r7, #2 │ │ │ │ beq.n 33e330 │ │ │ │ cmp r7, #3 │ │ │ │ bne.n 33e35c │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ cbz r3, 33e336 │ │ │ │ uxth r2, r5 │ │ │ │ @@ -347881,20 +347878,20 @@ │ │ │ │ uxth r2, r5 │ │ │ │ and.w r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ - adds r0, #136 @ 0x88 │ │ │ │ + adds r0, #160 @ 0xa0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r4, [r4, #31] │ │ │ │ - lsls r1, r0, #1 │ │ │ │ ldrb r4, [r7, #31] │ │ │ │ lsls r1, r0, #1 │ │ │ │ + strh r4, [r2, #0] │ │ │ │ + lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (33e3f4 ) │ │ │ │ and.w r1, r2, #1 │ │ │ │ ldr r2, [pc, #96] @ (33e3f8 ) │ │ │ │ @@ -347933,27 +347930,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 33e3a6 │ │ │ │ ldr r0, [pc, #32] @ (33e404 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 33e3a6 │ │ │ │ nop │ │ │ │ stmia r5!, {r2, r4, r5, r7} │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #12 │ │ │ │ + subs r2, #36 @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ands.w r1, r2, #1 │ │ │ │ ldr r3, [pc, #96] @ (33e470 ) │ │ │ │ add r3, pc │ │ │ │ ite eq │ │ │ │ ldrbeq r2, [r0, #0] │ │ │ │ ldrbne r2, [r0, #1] │ │ │ │ @@ -347981,15 +347978,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #48] @ (33e480 ) │ │ │ │ sub sp, #12 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r2 │ │ │ │ add sp, #12 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -347999,15 +347996,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #202 @ 0xca │ │ │ │ + subs r1, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033e484 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -348041,26 +348038,26 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [sp, #792] @ 0x318 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (33e4f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldr r7, [sp, #968] @ 0x3c8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r0, [r0, #1768] @ 0x6e8 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #108] @ (33e588 ) │ │ │ │ @@ -348068,25 +348065,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #112] @ (33e590 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #100] @ (33e594 ) │ │ │ │ ldr r1, [pc, #100] @ (33e598 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #84] @ (33e59c ) │ │ │ │ movs r2, #3 │ │ │ │ strb.w r2, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r2, #1537 @ 0x601 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ movw r3, #32902 @ 0x8086 │ │ │ │ @@ -348105,23 +348102,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r7, #60 @ 0x3c │ │ │ │ + cmp r7, #84 @ 0x54 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, #226 @ 0xe2 │ │ │ │ + subs r2, #250 @ 0xfa │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #158 @ 0x9e │ │ │ │ + udf #182 @ 0xb6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [sp, #760] @ 0x2f8 │ │ │ │ + ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #912 @ 0x390 │ │ │ │ + add r5, sp, #1008 @ 0x3f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [sp, #504] @ 0x1f8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -348135,27 +348132,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (33e5ec ) │ │ │ │ add.w r2, ip, #36 @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #40] @ (33e5f0 ) │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1772] @ 0x6ec │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, r5, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ - cmp r6, #160 @ 0xa0 │ │ │ │ + cmp r6, #184 @ 0xb8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r0, #186 @ 0xba │ │ │ │ + subs r0, #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #156 @ 0x9c │ │ │ │ + subs r0, #180 @ 0xb4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #80] @ (33e654 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -348164,46 +348161,46 @@ │ │ │ │ ldr r1, [pc, #80] @ (33e65c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #64] @ (33e660 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #64] @ (33e664 ) │ │ │ │ movs r3, #30 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #1 │ │ │ │ add.w r1, r0, #1768 @ 0x6e8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2ea49c │ │ │ │ ldr r1, [pc, #36] @ (33e668 ) │ │ │ │ movs r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea378 │ │ │ │ nop │ │ │ │ - cmp r6, #80 @ 0x50 │ │ │ │ + cmp r6, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r7, [sp, #904] @ 0x388 │ │ │ │ + str r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, sp, #24 │ │ │ │ + add r5, sp, #120 @ 0x78 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, #64 @ 0x40 │ │ │ │ + subs r0, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r0, #90 @ 0x5a │ │ │ │ + subs r0, #114 @ 0x72 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vmaxnm.f16 , , │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r9, [pc, #280] @ 33e798 │ │ │ │ @@ -348216,24 +348213,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ mov r2, r9 │ │ │ │ add.w sl, r4, #44 @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #252] @ (33e7a4 ) │ │ │ │ ldr r1, [pc, #256] @ (33e7a8 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ ldr r7, [pc, #236] @ (33e7ac ) │ │ │ │ mov r4, r0 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ movs r2, #7 │ │ │ │ movt r2, #512 @ 0x200 │ │ │ │ @@ -348251,15 +348248,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 33e772 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #192] @ (33e7b0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 5cfffc │ │ │ │ + bl 5d000c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 33b390 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ bl 33eb18 │ │ │ │ @@ -348267,20 +348264,20 @@ │ │ │ │ add r0, pc │ │ │ │ bl 33ef0c │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #144] @ (33e7b8 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [pc, #136] @ (33e7bc ) │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r7, [r7, r3] │ │ │ │ mov r2, r7 │ │ │ │ bl 33f018 │ │ │ │ movs r1, #0 │ │ │ │ @@ -348294,15 +348291,15 @@ │ │ │ │ add r0, pc │ │ │ │ bl 33ef0c │ │ │ │ ldr r1, [pc, #104] @ (33e7c4 ) │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ mov r3, r7 │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 33f018 │ │ │ │ cbnz r0, 33e788 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ @@ -348314,53 +348311,53 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #60] @ (33e7c8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 33efac │ │ │ │ - str r7, [sp, #424] @ 0x1a8 │ │ │ │ + str r7, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, sp, #576 @ 0x240 │ │ │ │ + add r4, sp, #672 @ 0x2a0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r5, #204 @ 0xcc │ │ │ │ + cmp r5, #228 @ 0xe4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #190 @ 0xbe │ │ │ │ - lsls r2, r0, #1 │ │ │ │ adds r7, #214 @ 0xd6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + adds r7, #238 @ 0xee │ │ │ │ + lsls r2, r0, #1 │ │ │ │ stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ - adds r7, #106 @ 0x6a │ │ │ │ + adds r7, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r6, #254 @ 0xfe │ │ │ │ + subs r7, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r4, r4] │ │ │ │ + strh r2, [r7, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r7, #30 │ │ │ │ + adds r7, #54 @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds.w r0, r4, r1, lsl #1 │ │ │ │ + @ instruction: 0xeb2c0041 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (33e800 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldr r5, [sp, #528] @ 0x210 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348368,15 +348365,15 @@ │ │ │ │ ldr r2, [pc, #56] @ (33e854 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (33e858 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #44] @ (33e85c ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -348384,21 +348381,21 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r4, #114 @ 0x72 │ │ │ │ + cmp r4, #138 @ 0x8a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #848] @ 0x350 │ │ │ │ + str r5, [sp, #944] @ 0x3b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #984 @ 0x3d8 │ │ │ │ + add r3, sp, #56 @ 0x38 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #200 @ 0xc8 │ │ │ │ + subs r3, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #56] @ 33e8a8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -348406,31 +348403,31 @@ │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r1, [pc, #52] @ (33e8b0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #36] @ (33e8b4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cmp r4, #20 │ │ │ │ + cmp r4, #44 @ 0x2c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #456] @ 0x1c8 │ │ │ │ + str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #32 │ │ │ │ + adds r7, #56 @ 0x38 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -348449,15 +348446,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [ip, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov.w r4, #0 │ │ │ │ add r4, sp, #12 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx 25b0fc │ │ │ │ mov r0, r6 │ │ │ │ bl 2f53d0 │ │ │ │ @@ -348493,63 +348490,63 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ subs r1, r3, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r0, r4 │ │ │ │ blx 25b068 <__snprintf_chk@plt> │ │ │ │ b.n 33e91e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - cmp r3, #192 @ 0xc0 │ │ │ │ + cmp r3, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r5, #150 @ 0x96 │ │ │ │ + subs r5, #174 @ 0xae │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [sp, #360] @ 0x168 │ │ │ │ + str r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmia r0!, {r2, r5} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #86 @ 0x56 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 33e9c8 │ │ │ │ ldr r2, [pc, #48] @ (33e9cc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (33e9d0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #36] @ (33e9d4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - cmp r2, #242 @ 0xf2 │ │ │ │ + cmp r3, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [sp, #336] @ 0x150 │ │ │ │ + str r4, [sp, #432] @ 0x1b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #472 @ 0x1d8 │ │ │ │ + add r1, sp, #568 @ 0x238 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r5, #10 │ │ │ │ + adds r5, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033e9d8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -348566,65 +348563,65 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ cbz r0, 33ea3c │ │ │ │ ldr r5, [pc, #224] @ (33eae4 ) │ │ │ │ mov r1, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cbf7c │ │ │ │ + bl 5cbf8c │ │ │ │ ldr r3, [pc, #216] @ (33eae8 ) │ │ │ │ ldr r2, [pc, #216] @ (33eaec ) │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #17 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [r4, #0] │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #176] @ (33eaf0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ mov r2, r5 │ │ │ │ ldr r5, [pc, #172] @ (33eaf4 ) │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ add r5, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cbf7c │ │ │ │ + bl 5cbf8c │ │ │ │ mov r1, r5 │ │ │ │ ldr r5, [pc, #160] @ (33eaf8 ) │ │ │ │ movs r3, #17 │ │ │ │ ldr r2, [pc, #160] @ (33eafc ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strd r7, r8, [r0, #68] @ 0x44 │ │ │ │ str r0, [r4, #0] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 33ea28 │ │ │ │ ldr r2, [pc, #136] @ (33eb00 ) │ │ │ │ adds r5, #76 @ 0x4c │ │ │ │ ldr r1, [pc, #136] @ (33eb04 ) │ │ │ │ movs r3, #19 │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #124] @ (33eb08 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2f8650 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add sp, #20 │ │ │ │ @@ -348640,52 +348637,52 @@ │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ ldr r1, [pc, #92] @ (33eb14 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ittt pl │ │ │ │ lslpl r2, r5, #1 │ │ │ │ ldrpl r4, [r6, #100] @ 0x64 │ │ │ │ lslpl r3, r7, #1 │ │ │ │ - adds r4, #178 @ 0xb2 │ │ │ │ + adds r4, #202 @ 0xca │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #124 @ 0x7c │ │ │ │ + cmp r2, #148 @ 0x94 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #92 @ 0x5c │ │ │ │ + subs r4, #116 @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #158 @ 0x9e │ │ │ │ + adds r4, #182 @ 0xb6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r2, #52 @ 0x34 │ │ │ │ + cmp r2, #76 @ 0x4c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, #18 │ │ │ │ + subs r4, #42 @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r2, #96] @ 0x60 │ │ │ │ + ldr r2, [r5, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [r4, #96] @ 0x60 │ │ │ │ + ldr r6, [r7, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #216 @ 0xd8 │ │ │ │ + cmp r1, #240 @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, #2 │ │ │ │ + adds r4, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #214 @ 0xd6 │ │ │ │ + adds r3, #238 @ 0xee │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033eb18 : │ │ │ │ str r1, [r0, #76] @ 0x4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -348712,19 +348709,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bl 25c0ac │ │ │ │ nop │ │ │ │ - cmp r1, #66 @ 0x42 │ │ │ │ + cmp r1, #90 @ 0x5a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r3, #68 @ 0x44 │ │ │ │ + adds r3, #92 @ 0x5c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #152 @ 0x98 │ │ │ │ + adds r3, #176 @ 0xb0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033eb6c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348736,24 +348733,24 @@ │ │ │ │ ldr r2, [pc, #132] @ (33ec0c ) │ │ │ │ ldr r1, [pc, #136] @ (33ec10 ) │ │ │ │ add r5, pc │ │ │ │ add.w ip, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #116] @ (33ec14 ) │ │ │ │ ldr r1, [pc, #116] @ (33ec18 ) │ │ │ │ add.w r3, r5, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #17 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #104] @ (33ec1c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, r0 │ │ │ │ bne.n 33ebf6 │ │ │ │ cmp r4, #15 │ │ │ │ bhi.n 33ebe2 │ │ │ │ @@ -348783,37 +348780,37 @@ │ │ │ │ ldr r1, [pc, #56] @ (33ec30 ) │ │ │ │ add.w r3, r5, #100 @ 0x64 │ │ │ │ ldr r0, [pc, #52] @ (33ec34 ) │ │ │ │ movs r2, #97 @ 0x61 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - cmp r1, #8 │ │ │ │ + cmp r1, #32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #408] @ 0x198 │ │ │ │ + str r2, [sp, #504] @ 0x1f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #560 @ (adr r7, 33ee44 ) │ │ │ │ + add r7, pc, #656 @ (adr r7, 33eea4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r2, #206 @ 0xce │ │ │ │ + subs r2, #230 @ 0xe6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #14 │ │ │ │ + adds r3, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [r6, #72] @ 0x48 │ │ │ │ lsls r3, r7, #1 │ │ │ │ ldr r0, [r2, #72] @ 0x48 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - cmp r0, #166 @ 0xa6 │ │ │ │ + cmp r0, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, #168 @ 0xa8 │ │ │ │ + adds r2, #192 @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #252 @ 0xfc │ │ │ │ + adds r3, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #148 @ 0x94 │ │ │ │ + adds r2, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r3, #2 │ │ │ │ + adds r3, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ec38 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -348829,26 +348826,26 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r1, #92 @ 0x5c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #32] @ (33ec84 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2ea65c │ │ │ │ nop │ │ │ │ - cmp r0, #56 @ 0x38 │ │ │ │ + cmp r0, #80 @ 0x50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #728 @ (adr r6, 33ef60 ) │ │ │ │ + add r6, pc, #824 @ (adr r6, 33efc0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ │ │ │ │ 0033ec88 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -348888,25 +348885,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (33ed00 ) │ │ │ │ ldr r0, [pc, #32] @ (33ed04 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - movs r7, #192 @ 0xc0 │ │ │ │ + movs r7, #216 @ 0xd8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #194 @ 0xc2 │ │ │ │ + adds r1, #218 @ 0xda │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #106 @ 0x6a │ │ │ │ + adds r2, #130 @ 0x82 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #172 @ 0xac │ │ │ │ + movs r7, #196 @ 0xc4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #174 @ 0xae │ │ │ │ + adds r1, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #110 @ 0x6e │ │ │ │ + adds r2, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ed08 : │ │ │ │ cbz r0, 33ed24 │ │ │ │ cmp r1, #3 │ │ │ │ ite le │ │ │ │ movle r1, #0 │ │ │ │ @@ -348928,19 +348925,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33ed50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #124 @ 0x7c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - movs r7, #86 @ 0x56 │ │ │ │ + movs r7, #110 @ 0x6e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r1, #88 @ 0x58 │ │ │ │ + adds r1, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, #100 @ 0x64 │ │ │ │ + adds r2, #124 @ 0x7c │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ed54 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -348969,24 +348966,24 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #108] @ (33ee04 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #84] @ (33ee08 ) │ │ │ │ ldr r1, [pc, #88] @ (33ee0c ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 44d8fc │ │ │ │ ldr r2, [r5, #96] @ 0x60 │ │ │ │ clz r3, r2 │ │ │ │ @@ -349004,23 +349001,23 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ ldr r2, [r7, #44] @ 0x2c │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r6, #248 @ 0xf8 │ │ │ │ + movs r7, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, pc, #504 @ (adr r5, 33effc ) │ │ │ │ + add r5, pc, #600 @ (adr r5, 33f05c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r0, [sp, #320] @ 0x140 │ │ │ │ + str r0, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r0, #190 @ 0xbe │ │ │ │ + subs r0, #214 @ 0xd6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #254 @ 0xfe │ │ │ │ + adds r1, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ee10 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349065,23 +349062,23 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r3, r5, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #112] @ (33eef8 ) │ │ │ │ ldr r1, [pc, #112] @ (33eefc ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ bl 444d98 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ @@ -349111,145 +349108,145 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r4, [r6, #32] │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r6, #34 @ 0x22 │ │ │ │ + movs r6, #58 @ 0x3a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r0, #60] @ 0x3c │ │ │ │ + ldrh r0, [r3, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #664 @ (adr r4, 33f190 ) │ │ │ │ + add r4, pc, #760 @ (adr r4, 33f1f0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r7, #232 @ 0xe8 │ │ │ │ + subs r0, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r0, #40 @ 0x28 │ │ │ │ + adds r0, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r5, #180 @ 0xb4 │ │ │ │ + movs r5, #204 @ 0xcc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #182 @ 0xb6 │ │ │ │ + cmp r7, #206 @ 0xce │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r0, #150 @ 0x96 │ │ │ │ + adds r0, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033ef0c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr.w ip, [pc, #44] @ 33ef50 │ │ │ │ ldr r2, [pc, #44] @ (33ef54 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (33ef58 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #102 @ 0x66 │ │ │ │ + movs r5, #126 @ 0x7e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r7, #68 @ 0x44 │ │ │ │ + adds r7, #92 @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #234 @ 0xea │ │ │ │ + adds r7, #2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033ef5c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ - bl 5ce4ec │ │ │ │ + bl 5ce4fc │ │ │ │ ldr.w ip, [pc, #44] @ 33efa0 │ │ │ │ ldr r2, [pc, #44] @ (33efa4 ) │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #44] @ (33efa8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - movs r5, #22 │ │ │ │ + movs r5, #46 @ 0x2e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #244 @ 0xf4 │ │ │ │ + adds r7, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #154 @ 0x9a │ │ │ │ + adds r6, #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0033efac : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r4, [pc, #64] @ (33f004 ) │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #64] @ (33f008 ) │ │ │ │ ldr r2, [pc, #64] @ (33f00c ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ add r4, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #56] @ (33f010 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #52] @ (33f014 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ cbnz r6, 33f026 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r4, #196 @ 0xc4 │ │ │ │ + movs r4, #220 @ 0xdc │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, #158 @ 0x9e │ │ │ │ + adds r6, #182 @ 0xb6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r6, #68 @ 0x44 │ │ │ │ + adds r6, #92 @ 0x5c │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ ... │ │ │ │ │ │ │ │ 0033f018 : │ │ │ │ - b.w 5ce7ac │ │ │ │ + b.w 5ce7bc │ │ │ │ │ │ │ │ 0033f01c : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #68] @ (33f070 ) │ │ │ │ @@ -349258,41 +349255,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (33f078 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #68 @ 0x44 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #44] @ (33f07c ) │ │ │ │ ldr r1, [pc, #48] @ (33f080 ) │ │ │ │ movs r3, #17 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - movs r4, #92 @ 0x5c │ │ │ │ + movs r4, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r2, [r7, #44] @ 0x2c │ │ │ │ + ldrh r2, [r2, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, pc, #880 @ (adr r2, 33f3ec ) │ │ │ │ + add r2, pc, #976 @ (adr r2, 33f44c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r6, #34 @ 0x22 │ │ │ │ + adds r6, #58 @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r6, #98 @ 0x62 │ │ │ │ + cmp r6, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033f084 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -349317,55 +349314,55 @@ │ │ │ │ lsrs r4, r1, #16 │ │ │ │ movs r5, r0 │ │ │ │ ldr r1, [pc, #168] @ (33f168 ) │ │ │ │ ldr r0, [pc, #172] @ (33f16c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #144] @ (33f170 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #140] @ (33f174 ) │ │ │ │ ldr r2, [pc, #144] @ (33f178 ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #136] @ (33f17c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #132] @ (33f180 ) │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r4, r2] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5ce7ac │ │ │ │ + bl 5ce7bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #96] @ (33f184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #92] @ (33f188 ) │ │ │ │ ldr r2, [pc, #96] @ (33f18c ) │ │ │ │ movs r3, #14 │ │ │ │ add r1, pc │ │ │ │ adds r1, #28 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #88] @ (33f190 ) │ │ │ │ @@ -349373,58 +349370,58 @@ │ │ │ │ add r1, pc │ │ │ │ b.n 33f0f6 │ │ │ │ ldr r1, [pc, #84] @ (33f194 ) │ │ │ │ ldr r0, [pc, #88] @ (33f198 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 33f0ca │ │ │ │ ldr r1, [pc, #76] @ (33f19c ) │ │ │ │ ldr r0, [pc, #80] @ (33f1a0 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ adds r1, #168 @ 0xa8 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 33f0ca │ │ │ │ @ instruction: 0xb8b2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r7, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #20 │ │ │ │ movs r0, r0 │ │ │ │ - movs r3, #208 @ 0xd0 │ │ │ │ + movs r3, #232 @ 0xe8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #10 │ │ │ │ + cmp r7, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r6, #202 @ 0xca │ │ │ │ + cmp r6, #226 @ 0xe2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #166 @ 0xa6 │ │ │ │ + movs r3, #190 @ 0xbe │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #130 @ 0x82 │ │ │ │ + adds r5, #154 @ 0x9a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #40 @ 0x28 │ │ │ │ + adds r5, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - add r2, pc, #824 @ (adr r2, 33f4c0 ) │ │ │ │ + add r2, pc, #920 @ (adr r2, 33f520 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #98 @ 0x62 │ │ │ │ + movs r3, #122 @ 0x7a │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r5, #62 @ 0x3e │ │ │ │ + adds r5, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #228 @ 0xe4 │ │ │ │ + adds r4, #252 @ 0xfc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #80 @ 0x50 │ │ │ │ + movs r3, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #110 @ 0x6e │ │ │ │ + cmp r6, #134 @ 0x86 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #64 @ 0x40 │ │ │ │ + movs r3, #88 @ 0x58 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033f1a4 : │ │ │ │ cbnz r0, 33f1ba │ │ │ │ ldr r3, [pc, #108] @ (33f214 ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -349444,44 +349441,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (33f220 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #56] @ (33f224 ) │ │ │ │ ldr r1, [pc, #60] @ (33f228 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r0, [r0, #108] @ 0x6c │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r2, #190 @ 0xbe │ │ │ │ + movs r2, #214 @ 0xd6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r3, #32] │ │ │ │ + ldrh r4, [r6, #32] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, pc, #248 @ (adr r1, 33f31c ) │ │ │ │ + add r1, pc, #344 @ (adr r1, 33f37c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r4, #132 @ 0x84 │ │ │ │ + adds r4, #156 @ 0x9c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #196 @ 0xc4 │ │ │ │ + cmp r4, #220 @ 0xdc │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0033f22c : │ │ │ │ cbnz r0, 33f242 │ │ │ │ ldr r3, [pc, #108] @ (33f29c ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -349501,48 +349498,48 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #76] @ (33f2a8 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #56] @ (33f2ac ) │ │ │ │ ldr r1, [pc, #60] @ (33f2b0 ) │ │ │ │ add.w ip, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ movs r3, #17 │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ str r0, [r7, #96] @ 0x60 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - movs r2, #54 @ 0x36 │ │ │ │ + movs r2, #78 @ 0x4e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r4, [r2, #28] │ │ │ │ + ldrh r4, [r5, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #728 @ (adr r0, 33f584 ) │ │ │ │ + add r0, pc, #824 @ (adr r0, 33f5e4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - adds r3, #252 @ 0xfc │ │ │ │ + adds r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #60 @ 0x3c │ │ │ │ + cmp r4, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (33f2bc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r3, [sp, #488] @ 0x1e8 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -349550,33 +349547,33 @@ │ │ │ │ ldr r2, [pc, #52] @ (33f30c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #52] @ (33f310 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #40] @ (33f314 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r0, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - movs r2, #110 @ 0x6e │ │ │ │ + movs r2, #134 @ 0x86 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r0, [r3, #24] │ │ │ │ + ldrh r0, [r6, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r0, pc, #232 @ (adr r0, 33f3fc ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 33f45c ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ movs r5, r4 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -349599,33 +349596,33 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r5, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ ldr.w r7, [pc, #1432] @ 33f900 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r2, [pc, #1408] @ 33f904 │ │ │ │ ldr.w r1, [pc, #1408] @ 33f908 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #14 │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r5, #0 │ │ │ │ bl 33f01c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ add r7, pc │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #12] │ │ │ │ str.w r5, [sl, #4] │ │ │ │ @@ -349663,50 +349660,50 @@ │ │ │ │ ldr.w r1, [pc, #1304] @ 33f920 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [pc, #1288] @ 33f924 │ │ │ │ mov r2, r5 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ cbz r3, 33f43e │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1268] @ 33f928 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cbz r3, 33f456 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr.w r1, [pc, #1248] @ 33f92c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr.w r1, [pc, #1240] @ 33f930 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ movw r7, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2f7464 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ ldr.w r3, [pc, #1216] @ 33f934 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ bl 33f018 │ │ │ │ add.w r3, r6, #104 @ 0x68 │ │ │ │ str.w r9, [r3, r5, lsl #2] │ │ │ │ @@ -349736,15 +349733,15 @@ │ │ │ │ cmp r5, #3 │ │ │ │ bne.n 33f3cc │ │ │ │ ldr.w r0, [pc, #1136] @ 33f93c │ │ │ │ subs r1, #3 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33f5f6 │ │ │ │ ldr.w r3, [pc, #1116] @ 33f940 │ │ │ │ movs r5, #0 │ │ │ │ str.w sl, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ @@ -349776,50 +349773,50 @@ │ │ │ │ ldr.w r1, [pc, #1056] @ 33f950 │ │ │ │ mov sl, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [pc, #1040] @ 33f954 │ │ │ │ mov r2, r5 │ │ │ │ mov fp, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cbz r3, 33f566 │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1020] @ (33f958 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ cbz r3, 33f57e │ │ │ │ uxtb r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #1000] @ (33f95c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #992] @ (33f960 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, fp │ │ │ │ movw r8, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ bl 2f7464 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ ldr r3, [pc, #920] @ (33f934 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [r7, r3] │ │ │ │ bl 33f018 │ │ │ │ add.w r3, r6, #116 @ 0x74 │ │ │ │ str.w sl, [r3, r5, lsl #2] │ │ │ │ @@ -349848,15 +349845,15 @@ │ │ │ │ bls.w 33f870 │ │ │ │ cmp r5, #4 │ │ │ │ bne.n 33f4fa │ │ │ │ ldr r0, [pc, #888] @ (33f964 ) │ │ │ │ subs r1, #4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr.w r3, [r4, #136] @ 0x88 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.w 33f8d6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33f6f6 │ │ │ │ ldr.w r3, [r4, #140] @ 0x8c │ │ │ │ cbz r3, 33f614 │ │ │ │ @@ -349874,53 +349871,53 @@ │ │ │ │ ldr r1, [pc, #848] @ (33f974 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #144] @ 0x90 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 33f64e │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #820] @ (33f978 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr.w r3, [r4, #148] @ 0x94 │ │ │ │ cbz r3, 33f666 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #800] @ (33f97c ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ mov r9, sl │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ movs r0, #3 │ │ │ │ - bl 5fabc0 │ │ │ │ + bl 5fabd0 │ │ │ │ adds r3, r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ mov.w r5, #1 │ │ │ │ str.w r0, [r9], #4 │ │ │ │ bne.n 33f66a │ │ │ │ ldr r1, [pc, #764] @ (33f980 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ ldr r3, [pc, #672] @ (33f934 ) │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ mov r2, r9 │ │ │ │ bl 33f018 │ │ │ │ mov r1, sl │ │ │ │ @@ -349953,27 +349950,27 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 33f6fc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #672] @ (33f98c ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33f6fc │ │ │ │ ldr r3, [pc, #572] @ (33f934 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r8, [pc, #656] @ 33f990 │ │ │ │ add r8, pc │ │ │ │ mov r0, r8 │ │ │ │ bl 33ef0c │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 33f018 │ │ │ │ str.w r5, [r6, #136] @ 0x88 │ │ │ │ ldr.w r3, [r4, #156] @ 0x9c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -349994,51 +349991,51 @@ │ │ │ │ ldr r1, [pc, #596] @ (33f9a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ mov r8, r0 │ │ │ │ cbz r3, 33f78c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #568] @ (33f9a4 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ cbz r3, 33f78c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #548] @ (33f9a8 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr.w r3, [r4, #168] @ 0xa8 │ │ │ │ cbz r3, 33f7a4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r1, [pc, #528] @ (33f9ac ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #520] @ (33f9b0 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f74 │ │ │ │ + bl 5d4f84 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ bl 33f018 │ │ │ │ str.w r5, [r6, #140] @ 0x8c │ │ │ │ movw r5, #65535 @ 0xffff │ │ │ │ ldr.w r3, [r4, #164] @ 0xa4 │ │ │ │ @@ -350080,26 +350077,26 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ ldr r1, [pc, #412] @ (33f9bc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 690a68 │ │ │ │ + bl 690a78 │ │ │ │ mov r8, r0 │ │ │ │ b.n 33f524 │ │ │ │ ldr r0, [pc, #400] @ (33f9c0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ blx 2592ec │ │ │ │ ldr r1, [pc, #392] @ (33f9c4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 690a68 │ │ │ │ + bl 690a78 │ │ │ │ mov r7, r0 │ │ │ │ b.n 33f3fa │ │ │ │ ldr r3, [pc, #380] @ (33f9c8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 33f5d4 │ │ │ │ @@ -350109,15 +350106,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 33f5d4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #360] @ (33f9cc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33f5d4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ b.n 33f5f6 │ │ │ │ ldr r3, [pc, #344] @ (33f9d0 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350128,15 +350125,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 33f4b4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #316] @ (33f9d4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33f4b4 │ │ │ │ ldr.w sl, [sp, #28] │ │ │ │ mov r7, fp │ │ │ │ b.n 33f4da │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ b.n 33f7e0 │ │ │ │ ldr r2, [pc, #292] @ (33f9d8 ) │ │ │ │ @@ -350149,15 +350146,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 33f7ea │ │ │ │ ldr r0, [pc, #276] @ (33f9dc ) │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 33f7ea │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #264] @ (33f9e0 ) │ │ │ │ movs r2, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #264] @ (33f9e4 ) │ │ │ │ ldr r0, [pc, #264] @ (33f9e8 ) │ │ │ │ add r3, pc │ │ │ │ @@ -350166,141 +350163,141 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ setpan #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #164 @ 0xa4 │ │ │ │ + cmp r4, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #184 @ 0xb8 │ │ │ │ + cmp r4, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #250 @ 0xfa │ │ │ │ + movs r2, #18 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {r3, r5, r7, lr} │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adds r2, #228 @ 0xe4 │ │ │ │ + adds r2, #252 @ 0xfc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #138 @ 0x8a │ │ │ │ + adds r2, #162 @ 0xa2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #138 @ 0x8a │ │ │ │ + movs r1, #162 @ 0xa2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r0, #3] │ │ │ │ + strb r0, [r3, #3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ands r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r4, #98 @ 0x62 │ │ │ │ + cmp r4, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r0, [r5, #14] │ │ │ │ + ldrh r0, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xe9bc0048 │ │ │ │ - adds r1, #240 @ 0xf0 │ │ │ │ + ldrd r0, r0, [r4, #288] @ 0x120 │ │ │ │ + adds r2, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r1, #28 │ │ │ │ + lsrs r4, r4, #28 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r2, r3, #22 │ │ │ │ + lsls r2, r6, #22 │ │ │ │ lsls r1, r1, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #60 @ 0x3c │ │ │ │ + cmp r3, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #92 @ 0x5c │ │ │ │ + movs r0, #116 @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r3, #18] │ │ │ │ + strb r2, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #184 @ 0xb8 │ │ │ │ + cmp r3, #208 @ 0xd0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [sp, #912] @ 0x390 │ │ │ │ + ldr r5, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia.w r2, {r3, r6} │ │ │ │ - adds r0, #200 @ 0xc8 │ │ │ │ + stmia.w sl!, {r3, r6} │ │ │ │ + adds r0, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r4, #23 │ │ │ │ + lsrs r4, r7, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r6, #17 │ │ │ │ + lsls r4, r1, #18 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r2, #164 @ 0xa4 │ │ │ │ + cmp r2, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r2, [r4, r7] │ │ │ │ + ldrsh r2, [r7, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r4, r4, #4 │ │ │ │ + subs r4, r7, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r4, [r1, #62] @ 0x3e │ │ │ │ + strh r4, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r7, #224 @ 0xe0 │ │ │ │ + cmp r7, #248 @ 0xf8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r7, #19 │ │ │ │ + lsrs r4, r2, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrsh r4, [r5, r5] │ │ │ │ + ldrsh r4, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #86 @ 0x56 │ │ │ │ + cmp r2, #110 @ 0x6e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - add r1, pc, #816 @ (adr r1, 33fcc4 ) │ │ │ │ + add r1, pc, #912 @ (adr r1, 33fd24 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r7, #7 │ │ │ │ + subs r6, r2, #0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r4, #52] @ 0x34 │ │ │ │ + strh r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #808] @ 0x328 │ │ │ │ + ldr r3, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #186 @ 0xba │ │ │ │ + cmp r6, #210 @ 0xd2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r5, #10 │ │ │ │ + lsrs r6, r0, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r7, #14 │ │ │ │ + lsrs r6, r2, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r4, #9 │ │ │ │ + lsrs r6, r7, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbz r6, 33f9ce │ │ │ │ lsls r2, r5, #1 │ │ │ │ - cmp r0, #168 @ 0xa8 │ │ │ │ + cmp r0, #192 @ 0xc0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r0, r6] │ │ │ │ + ldrb r0, [r3, r6] │ │ │ │ lsls r1, r1, #1 │ │ │ │ - cmp r0, #10 │ │ │ │ + cmp r0, #34 @ 0x22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r4, r5] │ │ │ │ + ldrb r6, [r7, r5] │ │ │ │ lsls r1, r1, #1 │ │ │ │ tst r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #120 @ 0x78 │ │ │ │ + cmp r0, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r4, [pc, #944] @ (33fd84 ) │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #198 @ 0xc6 │ │ │ │ + movs r7, #222 @ 0xde │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #174 @ 0xae │ │ │ │ + cmp r0, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r5, #1 │ │ │ │ + adds r2, r0, #2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r0, #52 @ 0x34 │ │ │ │ + cmp r0, #76 @ 0x4c │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r0, #72 @ 0x48 │ │ │ │ + cmp r0, #96 @ 0x60 │ │ │ │ lsls r2, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (33f9f8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrh r2, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #208] @ 33fae0 │ │ │ │ @@ -350319,25 +350316,25 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r5, [ip, r5] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #180] @ (33faf4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #180] @ (33faf8 ) │ │ │ │ add.w r3, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #14 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r5, #152 @ 0x98 │ │ │ │ ldrh.w r2, [r5, #144] @ 0x90 │ │ │ │ bl 33ed54 │ │ │ │ ldrb.w r3, [r5, #146] @ 0x92 │ │ │ │ mov r0, r6 │ │ │ │ strh.w r7, [r5, #320] @ 0x140 │ │ │ │ and.w r3, r3, #31 │ │ │ │ @@ -350345,31 +350342,31 @@ │ │ │ │ adds r4, #116 @ 0x74 │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ strb.w r2, [r5, #322] @ 0x142 │ │ │ │ ldrb.w r2, [r3, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r3, #84] @ 0x54 │ │ │ │ strb.w r2, [r5, #323] @ 0x143 │ │ │ │ strb.w r3, [r5, #324] @ 0x144 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #108] @ (33fafc ) │ │ │ │ ldr r1, [pc, #108] @ (33fb00 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3, #92] @ 0x5c │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cbz r1, 33fab2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #80] @ (33fb04 ) │ │ │ │ ldr r3, [pc, #48] @ (33fae8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -350382,30 +350379,30 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r2, r1, r6 │ │ │ │ + subs r2, r4, r6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - movs r7, #122 @ 0x7a │ │ │ │ + movs r7, #146 @ 0x92 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r7, #148 @ 0x94 │ │ │ │ + movs r7, #172 @ 0xac │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #44 @ 0x2c │ │ │ │ + cmp r4, #68 @ 0x44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #208 @ 0xd0 │ │ │ │ + cmp r3, #232 @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #84 @ 0x54 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ movs r5, #108 @ 0x6c │ │ │ │ lsls r2, r0, #1 │ │ │ │ + movs r5, #132 @ 0x84 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ add r6, sp, #600 @ 0x258 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ (33fbf8 ) │ │ │ │ @@ -350415,45 +350412,45 @@ │ │ │ │ ldr r1, [pc, #224] @ (33fc00 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #208] @ (33fc04 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #208] @ (33fc08 ) │ │ │ │ movs r3, #20 │ │ │ │ add r2, pc │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #192] @ (33fc0c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #184] @ (33fc10 ) │ │ │ │ ldr r1, [pc, #188] @ (33fc14 ) │ │ │ │ add.w r2, r4, #92 @ 0x5c │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cec28 │ │ │ │ + bl 5cec38 │ │ │ │ ldr r1, [pc, #172] @ (33fc18 ) │ │ │ │ mov r0, r5 │ │ │ │ movs r2, #2 │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #168] @ (33fc1c ) │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r2, [pc, #164] @ (33fc20 ) │ │ │ │ ldr r1, [pc, #168] @ (33fc24 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [pc, #164] @ (33fc28 ) │ │ │ │ add r1, pc │ │ │ │ @@ -350497,24 +350494,24 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r3, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r6, [r1, #22] │ │ │ │ + strh r6, [r4, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r7, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ - lsls r2, r0, #1 │ │ │ │ movs r4, #198 @ 0xc6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + movs r4, #222 @ 0xde │ │ │ │ + lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r1, #24] │ │ │ │ lsls r4, r3, #1 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ ldmia r0!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -350573,15 +350570,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 33fcd4 │ │ │ │ ldr r0, [pc, #100] @ (33fd04 ) │ │ │ │ mov r1, r2 │ │ │ │ mov r2, lr │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 33fcd4 │ │ │ │ ldrb.w r3, [r0, #321] @ 0x141 │ │ │ │ cmp r3, #2 │ │ │ │ itete ls │ │ │ │ addls r0, r0, r3 │ │ │ │ movhi r4, #0 │ │ │ │ @@ -350613,15 +350610,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #40 @ 0x28 │ │ │ │ + movs r5, #64 @ 0x40 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r1, 33fd18 │ │ │ │ movs r0, #14 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -350636,19 +350633,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33fd44 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r6, r1 │ │ │ │ + adds r6, r1, r2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #200 @ 0xc8 │ │ │ │ + movs r4, #224 @ 0xe0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #216 @ 0xd8 │ │ │ │ + movs r4, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ cbnz r1, 33fd58 │ │ │ │ movs r0, #6 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -350663,19 +350660,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (33fd84 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #188 @ 0xbc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - adds r6, r6, r0 │ │ │ │ + adds r6, r1, r1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r4, #136 @ 0x88 │ │ │ │ + movs r4, #160 @ 0xa0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r4, #164 @ 0xa4 │ │ │ │ + movs r4, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #132] @ 33fe1c │ │ │ │ sub sp, #12 │ │ │ │ @@ -350707,64 +350704,64 @@ │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #322] @ 0x142 │ │ │ │ ldrb.w r3, [r4, #324] @ 0x144 │ │ │ │ ldrb.w r2, [r4, #323] @ 0x143 │ │ │ │ ldrb.w r1, [r4, #322] @ 0x142 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 71e8f4 │ │ │ │ + b.w 71e904 │ │ │ │ ldr r3, [pc, #48] @ (33fe28 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 33fdae │ │ │ │ ldr r3, [pc, #40] @ (33fe2c ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 33fdae │ │ │ │ ldr r0, [pc, #32] @ (33fe30 ) │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 33fdae │ │ │ │ add r3, sp, #688 @ 0x2b0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #116 @ 0x74 │ │ │ │ + movs r4, #140 @ 0x8c │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, #14 │ │ │ │ + movs r4, #38 @ 0x26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #36] @ (33fe6c ) │ │ │ │ add r0, pc │ │ │ │ ldrb.w r3, [r1, #324] @ 0x144 │ │ │ │ ldrb.w r2, [r1, #323] @ 0x143 │ │ │ │ ldrb.w r1, [r1, #322] @ 0x142 │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ nop │ │ │ │ - movs r4, #6 │ │ │ │ + movs r4, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #92] @ (33fedc ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -350775,23 +350772,23 @@ │ │ │ │ add r2, pc │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cmp r7, #1 │ │ │ │ bne.n 33fed6 │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movw r3, #518 @ 0x206 │ │ │ │ ldrsb.w r2, [r0, #322] @ 0x142 │ │ │ │ cmp r2, #0 │ │ │ │ ite ge │ │ │ │ movge.w r0, #496 @ 0x1f0 │ │ │ │ movlt.w r0, #368 @ 0x170 │ │ │ │ add r0, r3 │ │ │ │ @@ -350801,49 +350798,49 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ movs r3, #0 │ │ │ │ b.n 33feb2 │ │ │ │ nop │ │ │ │ - movs r3, #60 @ 0x3c │ │ │ │ + movs r3, #84 @ 0x54 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r3, #30 │ │ │ │ + movs r3, #54 @ 0x36 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #28 │ │ │ │ + asrs r6, r5, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #48] @ 33ff2c │ │ │ │ ldr r2, [pc, #48] @ (33ff30 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #48] @ (33ff34 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - asrs r2, r4, #26 │ │ │ │ + asrs r2, r7, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #164 @ 0xa4 │ │ │ │ + movs r2, #188 @ 0xbc │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #186 @ 0xba │ │ │ │ + movs r2, #210 @ 0xd2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -350851,15 +350848,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #68] @ (33ff98 ) │ │ │ │ ldr r1, [pc, #72] @ (33ff9c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cbnz r4, 33ff7e │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ and.w r0, r0, #1 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -350871,19 +350868,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r2, #25 │ │ │ │ + asrs r0, r5, #25 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #82 @ 0x52 │ │ │ │ + movs r2, #106 @ 0x6a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #104 @ 0x68 │ │ │ │ + movs r2, #128 @ 0x80 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -350891,82 +350888,82 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #52] @ (33fff0 ) │ │ │ │ ldr r1, [pc, #56] @ (33fff4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #2 │ │ │ │ ldrb.w r2, [r0, #322] @ 0x142 │ │ │ │ lsls r3, r4 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r0, #1 │ │ │ │ moveq r0, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r0, r5, #23 │ │ │ │ + asrs r0, r0, #24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #234 @ 0xea │ │ │ │ + movs r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #52] @ (340040 ) │ │ │ │ ldr r2, [pc, #56] @ (340044 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #56] @ (340048 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ and.w r3, r3, #3 │ │ │ │ add.w r4, r4, r3, lsl #1 │ │ │ │ ldrh.w r0, [r4, #200] @ 0xc8 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r4, r2, #22 │ │ │ │ + asrs r4, r5, #22 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #150 @ 0x96 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ movs r1, #174 @ 0xae │ │ │ │ lsls r2, r0, #1 │ │ │ │ + movs r1, #198 @ 0xc6 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [pc, #64] @ (3400a0 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #64] @ (3400a4 ) │ │ │ │ ldr r1, [pc, #64] @ (3400a8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cbnz r5, 34008e │ │ │ │ ldrb.w r0, [r0, #322] @ 0x142 │ │ │ │ ubfx r0, r0, #3, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -350976,23 +350973,23 @@ │ │ │ │ ldr r1, [pc, #28] @ (3400ac ) │ │ │ │ add.w r3, r4, #208 @ 0xd0 │ │ │ │ ldr r0, [pc, #24] @ (3400b0 ) │ │ │ │ movs r2, #136 @ 0x88 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #64 @ 0x40 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ movs r1, #88 @ 0x58 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #96 @ 0x60 │ │ │ │ + movs r1, #112 @ 0x70 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #126 @ 0x7e │ │ │ │ + movs r1, #120 @ 0x78 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + movs r1, #150 @ 0x96 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ @@ -351000,15 +350997,15 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #76] @ (340118 ) │ │ │ │ ldr r1, [pc, #76] @ (34011c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cbnz r5, 340100 │ │ │ │ ldrb.w r3, [r0, #322] @ 0x142 │ │ │ │ tst.w r3, #32 │ │ │ │ ite eq │ │ │ │ moveq.w r0, #1008 @ 0x3f0 │ │ │ │ movne.w r0, #880 @ 0x370 │ │ │ │ add sp, #12 │ │ │ │ @@ -351022,23 +351019,23 @@ │ │ │ │ add.w r3, r4, #224 @ 0xe0 │ │ │ │ ldr r0, [pc, #28] @ (340124 ) │ │ │ │ movs r2, #143 @ 0x8f │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r6, r2, #19 │ │ │ │ + asrs r6, r5, #19 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #216 @ 0xd8 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ movs r0, #240 @ 0xf0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #238 @ 0xee │ │ │ │ + movs r1, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r1, #12 │ │ │ │ + movs r1, #6 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ + movs r1, #36 @ 0x24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -351046,34 +351043,34 @@ │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #56] @ (34017c ) │ │ │ │ ldr r1, [pc, #60] @ (340180 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r3, r4, #1 │ │ │ │ ldrb.w r0, [r0, #323] @ 0x143 │ │ │ │ lsls r3, r3, #1 │ │ │ │ asrs r0, r3 │ │ │ │ and.w r0, r0, #1 │ │ │ │ rsb r0, r0, #4 │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r4, #17 │ │ │ │ + asrs r0, r7, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #98 @ 0x62 │ │ │ │ + movs r0, #122 @ 0x7a │ │ │ │ lsls r2, r0, #1 │ │ │ │ - movs r0, #120 @ 0x78 │ │ │ │ + movs r0, #144 @ 0x90 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #24 │ │ │ │ ldr r1, [pc, #80] @ (3401e8 ) │ │ │ │ @@ -351082,15 +351079,15 @@ │ │ │ │ ldr r2, [pc, #80] @ (3401f0 ) │ │ │ │ add r1, pc │ │ │ │ add ip, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #44] @ 3401e0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #60] @ (3401f4 ) │ │ │ │ adds r0, #152 @ 0x98 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -351106,19 +351103,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r0, #38 @ 0x26 │ │ │ │ + movs r0, #62 @ 0x3e │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #16 │ │ │ │ + asrs r4, r3, #16 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #2 │ │ │ │ + movs r0, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ strh r0, [r5, #36] @ 0x24 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -351127,15 +351124,15 @@ │ │ │ │ ldr r2, [pc, #88] @ (340264 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #88] @ (340268 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ ands.w r3, r3, #3 │ │ │ │ bne.n 340246 │ │ │ │ ldrb.w r3, [r0, #324] @ 0x144 │ │ │ │ tst.w r3, #8 │ │ │ │ ite eq │ │ │ │ moveq r0, #5 │ │ │ │ @@ -351152,34 +351149,34 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - asrs r4, r2, #14 │ │ │ │ + asrs r4, r5, #14 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r2, #6 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ subs r6, r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + subs r6, r0, #7 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #76] @ (3402cc ) │ │ │ │ ldr r2, [pc, #80] @ (3402d0 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r1, [pc, #80] @ (3402d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r0, #146] @ 0x92 │ │ │ │ movs r2, #0 │ │ │ │ strh.w r2, [r0, #320] @ 0x140 │ │ │ │ and.w r3, r3, #31 │ │ │ │ add r3, r4 │ │ │ │ ldrb r1, [r3, #20] │ │ │ │ ldrb.w r2, [r3, #52] @ 0x34 │ │ │ │ @@ -351192,35 +351189,35 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - asrs r0, r4, #12 │ │ │ │ + asrs r0, r7, #12 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r4, #4 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ subs r2, r7, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + subs r2, r2, #5 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ ldr r4, [pc, #88] @ (340344 ) │ │ │ │ movs r3, #33 @ 0x21 │ │ │ │ ldr r2, [pc, #88] @ (340348 ) │ │ │ │ ldr r1, [pc, #88] @ (34034c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r1, r5, #1 │ │ │ │ ldrb.w r3, [r0, #323] @ 0x143 │ │ │ │ lsls r1, r1, #1 │ │ │ │ asr.w r1, r3, r1 │ │ │ │ ands.w r2, r1, #3 │ │ │ │ it eq │ │ │ │ moveq.w r0, #1016 @ 0x3f8 │ │ │ │ @@ -351237,20 +351234,20 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - asrs r2, r6, #10 │ │ │ │ + asrs r2, r1, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ subs r4, r1, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + subs r4, r4, #3 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 3403d4 │ │ │ │ orrs.w lr, r2, r3 │ │ │ │ ldrb.w r1, [r0, #144] @ 0x90 │ │ │ │ @@ -351292,27 +351289,27 @@ │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 340398 │ │ │ │ ldr r0, [pc, #28] @ (3403e4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 340398 │ │ │ │ nop │ │ │ │ add r5, pc, #896 @ (adr r5, 340758 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r4, #3 │ │ │ │ + subs r4, r7, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w ip, [pc, #72] @ 340434 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #72] @ (340438 ) │ │ │ │ add ip, pc │ │ │ │ push {lr} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -351335,55 +351332,55 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3403fe │ │ │ │ ldr r0, [pc, #28] @ (340444 ) │ │ │ │ ldr r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ add r5, pc, #368 @ (adr r5, 3405a8 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, #2 │ │ │ │ + subs r4, r0, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr.w r0, [r0, #1800] @ 0x708 │ │ │ │ mov r1, r2 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #76] @ (3404b0 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #208 @ 0xd0 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #260 @ 0x104 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #312 @ 0x138 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #364 @ 0x16c │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #416 @ 0x1a0 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ strh r4, [r4, #20] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -351394,24 +351391,24 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #128] @ (340550 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r4, #16 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (340554 ) │ │ │ │ ldr r1, [pc, #116] @ (340558 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (34055c ) │ │ │ │ ldr r3, [pc, #104] @ (340560 ) │ │ │ │ mov.w r1, #1664 @ 0x680 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -351421,38 +351418,38 @@ │ │ │ │ ldrh r2, [r7, #0] │ │ │ │ strh.w r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #80] @ (340564 ) │ │ │ │ strh.w r2, [r0, #110] @ 0x6e │ │ │ │ strb.w r3, [r0, #112] @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #64] @ (340568 ) │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r5, #66] @ 0x42 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #468 @ 0x1d4 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - asrs r4, r4, #7 │ │ │ │ + asrs r4, r7, #7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r6, [r0, #50] @ 0x32 │ │ │ │ + ldrh r6, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r0, r4, r4 │ │ │ │ + subs r0, r7, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x00da │ │ │ │ + bkpt 0x00f2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r6, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r1, r7, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -351521,25 +351518,25 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3405ee │ │ │ │ ldr r0, [pc, #28] @ (340630 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3405ee │ │ │ │ add r3, pc, #408 @ (adr r3, 3407bc ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ blx r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r5, #3 │ │ │ │ + adds r4, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #256] @ (340748 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -351558,39 +351555,39 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #220] @ (34075c ) │ │ │ │ ldr r1, [pc, #220] @ (340760 ) │ │ │ │ add.w r3, r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r3, [r5, #400] @ 0x190 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34072a │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ cbz r6, 3406dc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #176] @ (340764 ) │ │ │ │ ldr r3, [pc, #148] @ (34074c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -351620,15 +351617,15 @@ │ │ │ │ ldr r2, [pc, #100] @ (340768 ) │ │ │ │ ldr r1, [pc, #100] @ (34076c ) │ │ │ │ movs r3, #14 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 33f22c │ │ │ │ mov.w r2, #1008 @ 0x3f0 │ │ │ │ movs r3, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ bl 44d8fc │ │ │ │ b.n 3406b2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @@ -351643,53 +351640,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #0 @ (adr r3, 34074c ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, r3, #3 │ │ │ │ + adds r2, r6, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r2, r5, #3 │ │ │ │ + adds r2, r0, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r2, r4, r5 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ adds r2, r7, r5 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + adds r2, r2, r6 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ add r2, pc, #600 @ (adr r2, 3409c0 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - subs r4, r5, #5 │ │ │ │ + subs r4, r0, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r0, r2, #4 │ │ │ │ + subs r0, r5, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, r3, #0 │ │ │ │ + adds r2, r6, #0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r8, r0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #104] @ (3407f8 ) │ │ │ │ movs r3, #20 │ │ │ │ ldr r2, [pc, #104] @ (3407fc ) │ │ │ │ add.w r5, r8, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #48 @ 0x30 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #92] @ (340800 ) │ │ │ │ add r2, pc │ │ │ │ movs r7, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ and.w r1, r6, #3 │ │ │ │ mov r9, r0 │ │ │ │ subs r1, #3 │ │ │ │ ldr.w r0, [r8, #104] @ 0x68 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ bl 2e3ef8 │ │ │ │ @@ -351708,20 +351705,20 @@ │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3407c6 │ │ │ │ ldr.w r0, [r8, #132] @ 0x84 │ │ │ │ ubfx r1, r6, #4, #1 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 2e006c │ │ │ │ - lsrs r4, r3, #28 │ │ │ │ + lsrs r4, r6, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r6, r0, r1 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ adds r6, r3, r1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + adds r6, r6, r1 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ orrs r2, r3 │ │ │ │ ldr r3, [pc, #324] @ (34095c ) │ │ │ │ @@ -351819,15 +351816,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bpl.n 3408a8 │ │ │ │ ldr r0, [pc, #104] @ (340968 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 3408a8 │ │ │ │ and.w r4, r4, #254 @ 0xfe │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, r4, r4 │ │ │ │ adcs r0, r0 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -351847,34 +351844,34 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 340846 │ │ │ │ ldr r0, [pc, #52] @ (340970 ) │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 340846 │ │ │ │ and.w r4, r4, #31 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 340774 │ │ │ │ movs r1, #226 @ 0xe2 │ │ │ │ b.n 3408a8 │ │ │ │ add r1, pc, #200 @ (adr r1, 340a28 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r0, r2 │ │ │ │ + subs r4, r3, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, r3, r0 │ │ │ │ + subs r6, r6, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r3 │ │ │ │ @@ -351887,15 +351884,15 @@ │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ ldr r7, [pc, #440] @ (340b50 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #428] @ (340b54 ) │ │ │ │ add r7, pc │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 340b1c │ │ │ │ @@ -352036,31 +352033,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3409b6 │ │ │ │ ldr r0, [pc, #40] @ (340b60 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3409b6 │ │ │ │ - lsrs r2, r4, #20 │ │ │ │ + lsrs r2, r7, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r6, r2, r0 │ │ │ │ + subs r6, r5, r0 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r6, r2, r6 │ │ │ │ + adds r6, r5, r6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldr r7, [sp, #656] @ 0x290 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r0, r2 │ │ │ │ + adds r0, r3, r2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 340bb4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352068,33 +352065,33 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (340bbc ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #44] @ (340bc0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #532 @ 0x214 │ │ │ │ str.w r3, [r0, #400] @ 0x190 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r6, #12 │ │ │ │ + lsrs r4, r1, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r5, #30 │ │ │ │ + asrs r2, r0, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #30 │ │ │ │ + asrs r4, r2, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r6, #13] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -352104,33 +352101,33 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #60] @ (340c1c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #44] @ (340c20 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #580 @ 0x244 │ │ │ │ str.w r3, [r0, #400] @ 0x190 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r2, #11 │ │ │ │ + lsrs r4, r5, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r1, #29 │ │ │ │ + asrs r2, r4, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r3, #29 │ │ │ │ + asrs r4, r6, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ ldrb r4, [r2, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352140,41 +352137,41 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #64] @ (340c7c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #52] @ (340c80 ) │ │ │ │ ldr r1, [pc, #52] @ (340c84 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #20 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #36] @ (340c88 ) │ │ │ │ add.w r2, r0, #92 @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cec28 │ │ │ │ - lsrs r0, r7, #9 │ │ │ │ + b.w 5cec38 │ │ │ │ + lsrs r0, r2, #10 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r6, #6] │ │ │ │ + strb r6, [r1, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r3, #54] @ 0x36 │ │ │ │ + strh r2, [r6, #54] @ 0x36 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r2, #14 │ │ │ │ + asrs r6, r5, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r6, #14 │ │ │ │ + asrs r0, r1, #15 │ │ │ │ lsls r2, r0, #1 │ │ │ │ vst4. {d31[0],d33[0],d35[0],d37[0]}, [r9 :256] │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -352183,53 +352180,53 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (340d00 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (340d04 ) │ │ │ │ ldr r1, [pc, #80] @ (340d08 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #64] @ (340d0c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - lsrs r0, r2, #8 │ │ │ │ + lsrs r0, r5, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r1, #5] │ │ │ │ + strb r6, [r4, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r2, [r6, #50] @ 0x32 │ │ │ │ + strh r2, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r0, r6, #12 │ │ │ │ + asrs r0, r1, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r0, #13 │ │ │ │ + asrs r6, r3, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r7, r5, #18 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352239,30 +352236,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (340d88 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #84] @ (340d8c ) │ │ │ │ ldr r1, [pc, #84] @ (340d90 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #20 │ │ │ │ adds r4, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #68] @ (340d94 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ movs r3, #1 │ │ │ │ movs r1, #2 │ │ │ │ movs r2, #0 │ │ │ │ str r1, [r4, #116] @ 0x74 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ str.w r2, [r4, #156] @ 0x9c │ │ │ │ str.w r3, [r4, #136] @ 0x88 │ │ │ │ @@ -352271,23 +352268,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r1, #6 │ │ │ │ + lsrs r4, r4, #6 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r1, #3] │ │ │ │ + strb r2, [r4, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r5, #46] @ 0x2e │ │ │ │ + strh r6, [r0, #48] @ 0x30 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r4, r5, #10 │ │ │ │ + asrs r4, r0, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #11 │ │ │ │ + asrs r2, r3, #11 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -352297,25 +352294,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (340e38 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #124] @ (340e3c ) │ │ │ │ ldr r1, [pc, #124] @ (340e40 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #108] @ (340e44 ) │ │ │ │ movs r4, #16 │ │ │ │ ldr r2, [pc, #108] @ (340e48 ) │ │ │ │ movw r0, #1537 @ 0x601 │ │ │ │ add r1, pc │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ @@ -352325,15 +352322,15 @@ │ │ │ │ strh.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ movt r2, #33329 @ 0x8231 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #72] @ (340e50 ) │ │ │ │ ldr r2, [pc, #76] @ (340e54 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ @@ -352344,33 +352341,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r3, #4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r0, #1] │ │ │ │ + strb r2, [r3, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r4, #42] @ 0x2a │ │ │ │ + strh r6, [r7, #42] @ 0x2a │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #8 │ │ │ │ + asrs r6, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r5, r6, r7, lr} │ │ │ │ + @ instruction: 0xb612 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r0, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r3, #23 │ │ │ │ + asrs r0, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #132] @ (340ef0 ) │ │ │ │ @@ -352378,25 +352375,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #136] @ (340ef8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #124] @ (340efc ) │ │ │ │ ldr r1, [pc, #124] @ (340f00 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [pc, #108] @ (340f04 ) │ │ │ │ movs r4, #64 @ 0x40 │ │ │ │ ldr r2, [pc, #108] @ (340f08 ) │ │ │ │ movw r0, #1537 @ 0x601 │ │ │ │ add r1, pc │ │ │ │ str r1, [r3, #92] @ 0x5c │ │ │ │ @@ -352406,15 +352403,15 @@ │ │ │ │ strh.w r0, [r3, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ str r2, [r3, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ movw r2, #4358 @ 0x1106 │ │ │ │ movt r2, #1670 @ 0x686 │ │ │ │ str r2, [r3, #108] @ 0x6c │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #72] @ (340f10 ) │ │ │ │ ldr r2, [pc, #76] @ (340f14 ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ strb.w r1, [r5, #66] @ 0x42 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #628 @ 0x274 │ │ │ │ @@ -352425,33 +352422,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsrs r4, r0, #1 │ │ │ │ + lsrs r4, r3, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r0, #120] @ 0x78 │ │ │ │ + ldr r2, [r3, #120] @ 0x78 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r4, #36] @ 0x24 │ │ │ │ + strh r6, [r7, #36] @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - asrs r6, r7, #5 │ │ │ │ + asrs r6, r2, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r3, r4, r5, lr} │ │ │ │ + push {r1, r4, r6, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r2, #16 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #0] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r0, r3, #20 │ │ │ │ + asrs r0, r6, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ (341004 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -352459,15 +352456,15 @@ │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #216] @ (34100c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ adds r0, #145 @ 0x91 │ │ │ │ movs r5, #1 │ │ │ │ blx 25b0fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -352536,19 +352533,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r0, #30 │ │ │ │ + lsls r2, r3, #30 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r7, #15 │ │ │ │ + asrs r4, r2, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r1, #16 │ │ │ │ + asrs r4, r4, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r5, [pc, #324] @ (341168 ) │ │ │ │ @@ -352669,51 +352666,51 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 341050 │ │ │ │ ldr r0, [pc, #44] @ (341178 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 341050 │ │ │ │ ldr r0, [pc, #32] @ (34117c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3410d8 │ │ │ │ ldr r1, [sp, #160] @ 0xa0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r1, #8 │ │ │ │ - lsls r2, r0, #1 │ │ │ │ asrs r6, r4, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ + asrs r6, r7, #8 │ │ │ │ + lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (341240 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r2, [pc, #176] @ (341244 ) │ │ │ │ mov.w r3, #280 @ 0x118 │ │ │ │ ldr r1, [pc, #172] @ (341248 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #255 @ 0xff │ │ │ │ adds r0, #145 @ 0x91 │ │ │ │ movs r5, #1 │ │ │ │ blx 25b0fc │ │ │ │ mov r0, r4 │ │ │ │ @@ -352764,19 +352761,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - lsls r2, r3, #20 │ │ │ │ + lsls r2, r6, #20 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r2, #6 │ │ │ │ + asrs r4, r5, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r4, #6 │ │ │ │ + asrs r4, r7, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #92] @ 3412b8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352784,15 +352781,15 @@ │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ ldr r1, [pc, #88] @ (3412c0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r1, #192 @ 0xc0 │ │ │ │ mov.w ip, #4 │ │ │ │ movs r0, #64 @ 0x40 │ │ │ │ movs r2, #15 │ │ │ │ movt r2, #512 @ 0x200 │ │ │ │ str r1, [r3, #52] @ 0x34 │ │ │ │ @@ -352808,19 +352805,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r4, r1, #17 │ │ │ │ + lsls r4, r4, #17 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #3 │ │ │ │ + asrs r2, r3, #3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r0, #6 │ │ │ │ + asrs r0, r3, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #108] @ 341340 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352828,15 +352825,15 @@ │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ ldr r1, [pc, #104] @ (341348 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ movs r2, #4 │ │ │ │ mov.w ip, #192 @ 0xc0 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #15 │ │ │ │ movt r1, #512 @ 0x200 │ │ │ │ str.w ip, [r3, #52] @ 0x34 │ │ │ │ @@ -352855,19 +352852,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - lsls r4, r2, #15 │ │ │ │ + lsls r4, r5, #15 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r1, #1 │ │ │ │ + asrs r2, r4, #1 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r1, #4 │ │ │ │ + asrs r0, r4, #4 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 3413c4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352876,57 +352873,57 @@ │ │ │ │ ldr r1, [pc, #100] @ (3413cc ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #84] @ (3413d0 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (3413d4 ) │ │ │ │ mov.w r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #1840 @ 0x730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [pc, #64] @ (3413d8 ) │ │ │ │ ldr r1, [pc, #68] @ (3413dc ) │ │ │ │ add.w r2, r5, #15040 @ 0x3ac0 │ │ │ │ add r3, pc │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #2936 @ 0xb78 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r4, r1, #13 │ │ │ │ + lsls r4, r4, #13 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r2, r0, #31 │ │ │ │ + lsrs r2, r3, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r2, r0, #2 │ │ │ │ + asrs r2, r3, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r7, #1 │ │ │ │ + asrs r4, r2, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r6, r2, #32 │ │ │ │ + asrs r6, r5, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #104] @ 341458 │ │ │ │ sub sp, #12 │ │ │ │ @@ -352935,57 +352932,57 @@ │ │ │ │ ldr r1, [pc, #100] @ (341460 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #84] @ (341464 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #84] @ (341468 ) │ │ │ │ mov.w r3, #576 @ 0x240 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #1840 @ 0x730 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [pc, #64] @ (34146c ) │ │ │ │ ldr r1, [pc, #68] @ (341470 ) │ │ │ │ add.w r2, r5, #15040 @ 0x3ac0 │ │ │ │ add r3, pc │ │ │ │ adds r2, #56 @ 0x38 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #2936 @ 0xb78 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - lsls r0, r7, #10 │ │ │ │ + lsls r0, r2, #11 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r5, #28 │ │ │ │ + lsrs r6, r0, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r5, #31 │ │ │ │ + asrs r6, r0, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r4, r0, #32 │ │ │ │ + asrs r4, r3, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r4, #31 │ │ │ │ + lsrs r0, r7, #31 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - asrs r0, r0, #32 │ │ │ │ + asrs r0, r3, #32 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r0, #30 │ │ │ │ + lsrs r2, r3, #30 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -352998,15 +352995,15 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ ldr r4, [pc, #132] @ (34151c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #116] @ (341520 ) │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3414ec │ │ │ │ mov r3, r7 │ │ │ │ @@ -353040,31 +353037,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3414b4 │ │ │ │ ldr r0, [pc, #40] @ (34152c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3414b4 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #29 │ │ │ │ + lsrs r4, r5, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r2, #26 │ │ │ │ + lsrs r6, r5, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r4, [sp, #648] @ 0x288 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r7, #28 │ │ │ │ + lsrs r0, r2, #29 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r3 │ │ │ │ @@ -353077,15 +353074,15 @@ │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ ldr r4, [pc, #132] @ (3415d8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #116] @ (3415dc ) │ │ │ │ add r4, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3415a8 │ │ │ │ mov r3, r7 │ │ │ │ @@ -353119,31 +353116,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 341570 │ │ │ │ ldr r0, [pc, #40] @ (3415e8 ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 341570 │ │ │ │ - lsls r6, r4, #5 │ │ │ │ + lsls r6, r7, #5 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r3, #26 │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r3, #23 │ │ │ │ + lsrs r2, r6, #23 │ │ │ │ lsls r2, r0, #1 │ │ │ │ str r3, [sp, #920] @ 0x398 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r4, #21 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r7, #25 │ │ │ │ + lsrs r4, r2, #26 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #196] @ (3416c0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -353152,105 +353149,105 @@ │ │ │ │ ldr r1, [pc, #192] @ (3416c8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #180] @ (3416cc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #180] @ (3416d0 ) │ │ │ │ mov.w r3, #696 @ 0x2b8 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #164] @ (3416d4 ) │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #164] @ (3416d8 ) │ │ │ │ ldr r1, [pc, #164] @ (3416dc ) │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #7520 @ 0x1d60 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ addw r2, r5, #3112 @ 0xc28 │ │ │ │ add r6, pc │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r1, [pc, #144] @ (3416e0 ) │ │ │ │ add.w r2, r5, #10624 @ 0x2980 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r2, #8 │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r1, [pc, #128] @ (3416e4 ) │ │ │ │ add.w r2, r5, #12864 @ 0x3240 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #2232 @ 0x8b8 │ │ │ │ ldr r6, [pc, #116] @ (3416e8 ) │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [pc, #112] @ (3416ec ) │ │ │ │ ldr r1, [pc, #116] @ (3416f0 ) │ │ │ │ add.w r2, r5, #17920 @ 0x4600 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #112 @ 0x70 │ │ │ │ movw r3, #2568 @ 0xa08 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r1, [pc, #96] @ (3416f4 ) │ │ │ │ add.w r2, r5, #20480 @ 0x5000 │ │ │ │ add r6, pc │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1768 @ 0x6e8 │ │ │ │ adds r2, #120 @ 0x78 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - lsls r6, r5, #2 │ │ │ │ + lsls r6, r0, #3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r0, r5, #20 │ │ │ │ + lsrs r0, r0, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #23 │ │ │ │ + lsrs r0, r0, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r1, #25 │ │ │ │ + lsrs r4, r4, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r2, #25 │ │ │ │ + lsrs r0, r5, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r2, r7, #24 │ │ │ │ + lsrs r2, r2, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - bic.w r0, r4, #65 @ 0x41 │ │ │ │ - sbc.w r0, r8, r1, lsl #1 │ │ │ │ - lsrs r2, r4, #24 │ │ │ │ + bics.w r0, ip, #65 @ 0x41 │ │ │ │ + @ instruction: 0xeb800041 │ │ │ │ + lsrs r2, r7, #24 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r5, #24 │ │ │ │ + lsrs r0, r0, #25 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - cmp r4, #152 @ 0x98 │ │ │ │ + cmp r4, #176 @ 0xb0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #202 @ 0xca │ │ │ │ + cmp r2, #226 @ 0xe2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r2, #204 @ 0xcc │ │ │ │ + cmp r2, #228 @ 0xe4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #154 @ 0x9a │ │ │ │ + cmp r4, #178 @ 0xb2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ sub sp, #8 │ │ │ │ @@ -353309,28 +353306,28 @@ │ │ │ │ add r7, pc │ │ │ │ add r5, pc │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ add.w r1, r5, #104 @ 0x68 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ ldr r1, [pc, #208] @ (341888 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #140 @ 0x8c │ │ │ │ strh r2, [r3, #6] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #200] @ (34188c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r5, r4, #2704 @ 0xa90 │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ addw r1, r4, #2696 @ 0xa88 │ │ │ │ movs r2, #0 │ │ │ │ bl 324b40 │ │ │ │ mov r0, r6 │ │ │ │ bl 39ba88 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -353387,22 +353384,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - lsrs r0, r3, #16 │ │ │ │ + lsrs r0, r6, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - vqadd.u16 q0, q3, q1 │ │ │ │ - lsrs r2, r1, #14 │ │ │ │ + vqadd.u32 q0, q7, q1 │ │ │ │ + lsrs r2, r4, #14 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r6, [r3, #13] │ │ │ │ + ldrb r6, [r6, #13] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - str r2, [r5, #96] @ 0x60 │ │ │ │ + str r2, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [r7, #108] @ 0x6c │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldc 15, cr15, [fp, #1020] @ 0x3fc │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -353413,15 +353410,15 @@ │ │ │ │ movs r3, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ (341968 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #192 @ 0xc0 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ blx 25b0fc │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -353467,18 +353464,18 @@ │ │ │ │ add.w r0, r4, #2704 @ 0xa90 │ │ │ │ ldrb.w r1, [r3, #210] @ 0xd2 │ │ │ │ and.w r1, r1, #1 │ │ │ │ bl 44dab8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 44bcf4 │ │ │ │ - mcr2 0, 0, r0, cr4, cr2, {2} │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + mrc2 0, 0, r0, cr12, cr2, {2} │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r2, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r6, [pc, #1104] @ 341dd0 │ │ │ │ @@ -353492,40 +353489,40 @@ │ │ │ │ add.w r3, r6, #132 @ 0x84 │ │ │ │ ldr.w r7, [pc, #1092] @ 341de0 │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r8, r6, #140 @ 0x8c │ │ │ │ mov sl, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, fp │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r9, [pc, #1036] @ 341de4 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr.w r2, [pc, #1032] @ 341de8 │ │ │ │ ldr.w r1, [pc, #1032] @ 341dec │ │ │ │ add.w r3, r6, #148 @ 0x94 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #1012] @ (341df0 ) │ │ │ │ add.w r1, sl, #1800 @ 0x708 │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ str.w sl, [sp, #8] │ │ │ │ @@ -353542,15 +353539,15 @@ │ │ │ │ bl 2ea2b8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r1, [pc, #980] @ (341dfc ) │ │ │ │ movs r3, #0 │ │ │ │ add.w sl, r2, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ - bl 5cfe48 │ │ │ │ + bl 5cfe58 │ │ │ │ mov r0, fp │ │ │ │ bl 39ba1c │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ bl 39ba88 │ │ │ │ mov r2, r0 │ │ │ │ ldrd r3, r1, [sp, #12] │ │ │ │ @@ -353570,20 +353567,20 @@ │ │ │ │ add r0, pc │ │ │ │ bl 33ef0c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r5 │ │ │ │ str.w r8, [sp] │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #896] @ (341e04 ) │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [pc, #888] @ (341e08 ) │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldr.w r1, [r9, r3] │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ bl 33f018 │ │ │ │ @@ -353601,38 +353598,38 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ add.w r9, r0, #2416 @ 0x970 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #824] @ (341e0c ) │ │ │ │ mov.w r2, #2000 @ 0x7d0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r9 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #800] @ (341e10 ) │ │ │ │ mov r7, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r6, #156 @ 0x9c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cbnz r0, 341b28 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -353642,15 +353639,15 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #744] @ (341e18 ) │ │ │ │ adds r6, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldrb.w r2, [r2, #2985] @ 0xba9 │ │ │ │ bl 33ec38 │ │ │ │ movs r3, #0 │ │ │ │ b.n 341b4e │ │ │ │ adds r3, #1 │ │ │ │ @@ -353673,71 +353670,71 @@ │ │ │ │ mov r1, r6 │ │ │ │ add.w r7, r5, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #1840 @ 0x730 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov sl, r2 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r4, [pc, #664] @ (341e28 ) │ │ │ │ mov r2, sl │ │ │ │ adds r5, #156 @ 0x9c │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r4, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341b12 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ addw r8, r0, #3112 @ 0xc28 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [pc, #612] @ (341e2c ) │ │ │ │ adds r2, #1 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 341b12 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ movs r4, #0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #1804] @ 0x70c │ │ │ │ ldr r1, [pc, #536] @ (341e30 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r3, r4, lsl #2 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ bl 2ea51c │ │ │ │ @@ -353757,44 +353754,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [fp, #120] @ 0x78 │ │ │ │ ldr.w r9, [pc, #476] @ 341e3c │ │ │ │ adds r3, #2 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r3, [pc, #472] @ (341e40 ) │ │ │ │ add r9, pc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w r8, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r8, sl, #156 @ 0x9c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #28] │ │ │ │ str.w r8, [sp] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 341b12 │ │ │ │ adds r3, r5, #1 │ │ │ │ addw r4, r4, #2232 @ 0x8b8 │ │ │ │ movs r5, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 341c42 │ │ │ │ @@ -353804,158 +353801,158 @@ │ │ │ │ mov r8, r6 │ │ │ │ add.w r0, r5, #15040 @ 0x3ac0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r6, r4 │ │ │ │ adds r2, #4 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ add.w r0, r5, #15040 @ 0x3ac0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #56 @ 0x38 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 341b12 │ │ │ │ add.w r0, r5, #17920 @ 0x4600 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ adds r2, #5 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ add.w r0, r5, #17920 @ 0x4600 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ adds r0, #112 @ 0x70 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ str.w sl, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 341b12 │ │ │ │ add.w r0, r5, #20480 @ 0x5000 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ ldr.w sl, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [fp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ adds r2, #6 │ │ │ │ - bl 5cd38c │ │ │ │ + bl 5cd39c │ │ │ │ add.w r0, r5, #20480 @ 0x5000 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ adds r0, #120 @ 0x78 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 5ce6ec │ │ │ │ + b.w 5ce6fc │ │ │ │ nop │ │ │ │ - stc2 0, cr0, [r8, #-328]! @ 0xfffffeb8 │ │ │ │ - lsrs r0, r4, #6 │ │ │ │ + stc2l 0, cr0, [r0, #-328] @ 0xfffffeb8 │ │ │ │ + lsrs r0, r7, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - str r6, [r2, #68] @ 0x44 │ │ │ │ + str r6, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r2, #9 │ │ │ │ + lsrs r4, r5, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - ldrb r0, [r7, #5] │ │ │ │ + ldrb r0, [r2, #6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrh r0, [r6, #56] @ 0x38 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r1, sp, #728 @ 0x2d8 │ │ │ │ + add r1, sp, #824 @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r2!, {r1, r4} │ │ │ │ + ldmia r2!, {r1, r3, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r7, #8 │ │ │ │ + lsls r4, r2, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r1, #23 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r7, #9 │ │ │ │ + lsrs r6, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ @ instruction: 0xea17ffff │ │ │ │ - lsls r4, r1, #16 │ │ │ │ + lsls r4, r4, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r0, r4, #14 │ │ │ │ + lsrs r0, r7, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r1, #7 │ │ │ │ + lsrs r4, r4, #7 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r5, #18 │ │ │ │ + lsls r4, r0, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsrs r4, r0, #13 │ │ │ │ + lsrs r4, r3, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r5, #11 │ │ │ │ + lsrs r0, r0, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r6, #30] │ │ │ │ + strb r0, [r1, #31] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfb440052 │ │ │ │ - str r4, [r7, #36] @ 0x24 │ │ │ │ + @ instruction: 0xfb5c0052 │ │ │ │ + str r4, [r2, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r1, #16 │ │ │ │ + lsls r6, r4, #16 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r6, [r2, #4] │ │ │ │ + strb r6, [r5, #4] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - b.n 341cac │ │ │ │ + b.n 341cdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfa800052 │ │ │ │ - strb r0, [r2, #27] │ │ │ │ + @ instruction: 0xfa980052 │ │ │ │ + strb r0, [r5, #27] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - lsls r6, r7, #12 │ │ │ │ + lsls r6, r2, #13 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - strb r0, [r7, #1] │ │ │ │ + strb r0, [r2, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00341e44 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -353972,15 +353969,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (341fdc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #591 @ 0x24f │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldrb.w r3, [r3, #60] @ 0x3c │ │ │ │ and.w r2, r1, #7 │ │ │ │ tst.w r1, #4 │ │ │ │ bne.n 341ea6 │ │ │ │ tst.w r1, #6 │ │ │ │ @@ -354023,15 +354020,15 @@ │ │ │ │ subs r1, #0 │ │ │ │ ldr.w r2, [r0, #1804] @ 0x70c │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ bic.w r1, r1, ip │ │ │ │ cmp.w lr, #253 @ 0xfd │ │ │ │ strh.w r1, [r0, #1808] @ 0x710 │ │ │ │ bls.n 341ed0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -354077,37 +354074,37 @@ │ │ │ │ lsls r1, r1, #20 │ │ │ │ bpl.n 341f22 │ │ │ │ ldr r0, [pc, #68] @ (341fe4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ add.w r1, r6, #8 │ │ │ │ movs r2, #1 │ │ │ │ ldrh.w r3, [r0, #1808] @ 0x710 │ │ │ │ lsls r2, r1 │ │ │ │ cbz r4, 341fc4 │ │ │ │ orrs r3, r2 │ │ │ │ strh.w r3, [r0, #1808] @ 0x710 │ │ │ │ b.n 341f22 │ │ │ │ bic.w r3, r3, r2 │ │ │ │ strh.w r3, [r0, #1808] @ 0x710 │ │ │ │ b.n 341f22 │ │ │ │ nop │ │ │ │ ldrh r2, [r6, #22] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str.w r0, [sl, r2, lsl #1] │ │ │ │ - lsls r2, r0, #19 │ │ │ │ + str??.w r0, [r2, r2, lsl #1] │ │ │ │ + lsls r2, r3, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r0, #22 │ │ │ │ + lsls r4, r3, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r1, #20 │ │ │ │ + lsls r6, r4, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ b.w 341e44 │ │ │ │ │ │ │ │ 00341fec : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -354125,20 +354122,20 @@ │ │ │ │ ldr r3, [pc, #24] @ (342018 ) │ │ │ │ ldr r1, [pc, #24] @ (34201c ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 71df94 │ │ │ │ + b.w 71dfa4 │ │ │ │ nop │ │ │ │ - lsls r6, r6, #21 │ │ │ │ + lsls r6, r1, #22 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - @ instruction: 0xf7560052 │ │ │ │ - lsls r4, r2, #21 │ │ │ │ + @ instruction: 0xf76e0052 │ │ │ │ + lsls r4, r5, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342020 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354149,27 +354146,27 @@ │ │ │ │ ldr r1, [pc, #44] @ (342068 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #24 │ │ │ │ add r1, pc │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf7220052 │ │ │ │ - lsls r4, r7, #20 │ │ │ │ + @ instruction: 0xf73a0052 │ │ │ │ + lsls r4, r2, #21 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r3, #20 │ │ │ │ + lsls r4, r6, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 0034206c : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354180,63 +354177,63 @@ │ │ │ │ ldr r1, [pc, #44] @ (3420b4 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r1, pc │ │ │ │ movs r2, #68 @ 0x44 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - @ instruction: 0xf6d60052 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + @ instruction: 0xf6ee0052 │ │ │ │ + lsls r0, r1, #20 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r0, r2, #19 │ │ │ │ + lsls r0, r5, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003420b8 : │ │ │ │ ldr r3, [pc, #24] @ (3420d4 ) │ │ │ │ movs r2, #79 @ 0x4f │ │ │ │ ldr.w ip, [pc, #24] @ 3420d8 │ │ │ │ ldr r1, [pc, #24] @ (3420dc ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 71df94 │ │ │ │ - @ instruction: 0xf69a0052 │ │ │ │ - lsls r4, r6, #18 │ │ │ │ + b.w 71dfa4 │ │ │ │ + @ instruction: 0xf6b20052 │ │ │ │ + lsls r4, r1, #19 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r2, #18 │ │ │ │ + lsls r4, r5, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 003420e0 : │ │ │ │ ldr r3, [pc, #24] @ (3420fc ) │ │ │ │ movs r2, #93 @ 0x5d │ │ │ │ ldr.w ip, [pc, #24] @ 342100 │ │ │ │ ldr r1, [pc, #24] @ (342104 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ str.w ip, [sp] │ │ │ │ - b.w 71df94 │ │ │ │ - @ instruction: 0xf6720052 │ │ │ │ - lsls r4, r1, #18 │ │ │ │ + b.w 71dfa4 │ │ │ │ + @ instruction: 0xf68a0052 │ │ │ │ + lsls r4, r4, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - lsls r4, r5, #17 │ │ │ │ + lsls r4, r0, #18 │ │ │ │ lsls r2, r0, #1 │ │ │ │ │ │ │ │ 00342108 : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034210c : │ │ │ │ @@ -354251,15 +354248,15 @@ │ │ │ │ │ │ │ │ 0034211c : │ │ │ │ movs r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #8] @ (34212c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ ldr r0, [r3, #12] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -354428,29 +354425,29 @@ │ │ │ │ strd r1, r0, [sp] │ │ │ │ blx r3 │ │ │ │ ldr.w r3, [r4, #2032] @ 0x7f0 │ │ │ │ ldrd r1, r0, [sp] │ │ │ │ movs r2, #214 @ 0xd6 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r4, #0 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 342196 │ │ │ │ ldr.w r3, [r4, #2028] @ 0x7ec │ │ │ │ movs r4, #0 │ │ │ │ b.n 342196 │ │ │ │ movs r3, #237 @ 0xed │ │ │ │ movt r3, #256 @ 0x100 │ │ │ │ movs r4, #0 │ │ │ │ b.n 342196 │ │ │ │ strh r6, [r6, #62] @ 0x3e │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r7, #9 │ │ │ │ + lsls r4, r2, #10 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #200] @ (342438 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -354460,15 +354457,15 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r5, r1 │ │ │ │ add r2, pc │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ strb.w r2, [r3, #61] @ 0x3d │ │ │ │ mov r3, r2 │ │ │ │ @@ -354491,27 +354488,27 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 71819c │ │ │ │ + bl 7181ac │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 718568 │ │ │ │ + bl 718578 │ │ │ │ ldr r2, [pc, #92] @ (342448 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r7, r4, #1768 @ 0x6e8 │ │ │ │ - bl 718c10 │ │ │ │ + bl 718c20 │ │ │ │ vldr d7, [pc, #48] @ 342430 │ │ │ │ ldr r2, [pc, #72] @ (34244c ) │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #72] @ (342450 ) │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -354528,26 +354525,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 39a8a8 │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #8 │ │ │ │ + lsls r0, r2, #9 │ │ │ │ lsls r2, r0, #1 │ │ │ │ - eor.w r0, r6, #13762560 @ 0xd20000 │ │ │ │ - lsls r2, r4, #8 │ │ │ │ + eors.w r0, lr, #13762560 @ 0xd20000 │ │ │ │ + lsls r2, r7, #8 │ │ │ │ lsls r2, r0, #1 │ │ │ │ lsls r3, r3, #27 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ lsls r4, r3, #1 │ │ │ │ - lsls r2, r4, #6 │ │ │ │ + lsls r2, r7, #6 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #108] @ (3424d0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -354556,26 +354553,26 @@ │ │ │ │ ldr r1, [pc, #108] @ (3424d8 ) │ │ │ │ add r4, pc │ │ │ │ adds r5, r4, #4 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (3424dc ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #92] @ (3424e0 ) │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #16 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #76] @ (3424e4 ) │ │ │ │ ldr r3, [pc, #80] @ (3424e8 ) │ │ │ │ movw r1, #4660 @ 0x1234 │ │ │ │ movt r1, #4584 @ 0x11e8 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -354590,21 +354587,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf3940052 │ │ │ │ - ldr r4, [r0, r6] │ │ │ │ + usat r0, #18, ip, asr #1 │ │ │ │ + ldr r4, [r3, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r5, #104] @ 0x68 │ │ │ │ + ldr r0, [r0, #108] @ 0x6c │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xfb800040 │ │ │ │ - ldr r7, [sp, #240] @ 0xf0 │ │ │ │ + @ instruction: 0xfb980040 │ │ │ │ + ldr r7, [sp, #336] @ 0x150 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ lsls r5, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -354676,21 +354673,21 @@ │ │ │ │ ldrex r2, [r3] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ strex r0, r2, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3425aa │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ dmb ish │ │ │ │ - bl 718660 │ │ │ │ + bl 718670 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ movw r2, #267 @ 0x10b │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 7183d0 │ │ │ │ + b.w 7183e0 │ │ │ │ subs.w r1, r2, #128 @ 0x80 │ │ │ │ sbc.w r0, r3, #0 │ │ │ │ cmp r1, #25 │ │ │ │ sbcs.w r0, r0, #0 │ │ │ │ bcs.n 3425f8 │ │ │ │ subs r2, #128 @ 0x80 │ │ │ │ sbc.w r3, r3, #0 │ │ │ │ @@ -354772,25 +354769,25 @@ │ │ │ │ bpl.n 3425f8 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 3425f8 │ │ │ │ str.w r6, [r4, #2072] @ 0x818 │ │ │ │ movs r0, #1 │ │ │ │ str.w r5, [r4, #2076] @ 0x81c │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #100 @ 0x64 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bmi.w 3425f8 │ │ │ │ str.w r6, [r4, #2064] @ 0x810 │ │ │ │ str.w r5, [r4, #2068] @ 0x814 │ │ │ │ b.n 3425f8 │ │ │ │ ldr.w r3, [r4, #2072] @ 0x818 │ │ │ │ @@ -354831,15 +354828,15 @@ │ │ │ │ movs r1, #1 │ │ │ │ b.n 342770 │ │ │ │ nop │ │ │ │ strh r4, [r7, #32] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - movs r6, r0 │ │ │ │ + movs r6, r3 │ │ │ │ lsls r2, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #136] @ (342840 ) │ │ │ │ @@ -354888,54 +354885,54 @@ │ │ │ │ movw r4, #4095 @ 0xfff │ │ │ │ movt r4, #4 │ │ │ │ str r1, [sp, #4] │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ mov.w r4, #262144 @ 0x40000 │ │ │ │ movs r5, #0 │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3427fc │ │ │ │ strh r4, [r1, #12] │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r4, #260]! @ 0x104 │ │ │ │ + ldc2 0, cr0, [ip, #260]! @ 0x104 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #64] @ 3428a0 │ │ │ │ ldr r2, [pc, #64] @ (3428a4 ) │ │ │ │ movs r3, #38 @ 0x26 │ │ │ │ ldr r1, [pc, #64] @ (3428a8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #32] @ 342898 │ │ │ │ add.w r2, r0, #6208 @ 0x1840 │ │ │ │ ldr r1, [pc, #44] @ (3428ac ) │ │ │ │ movs r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ vstr d7, [r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d6240 │ │ │ │ + b.w 5d6250 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffff0fff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 q0, q1, #6 │ │ │ │ - ldc2 0, cr0, [r8, #-260]! @ 0xfffffefc │ │ │ │ - stc2l 0, cr0, [r2, #-260] @ 0xfffffefc │ │ │ │ - stc2 0, cr0, [r4, #260] @ 0x104 │ │ │ │ + vshr.s32 q0, q1, #14 │ │ │ │ + ldc2l 0, cr0, [r0, #-260] @ 0xfffffefc │ │ │ │ + ldc2l 0, cr0, [sl, #-260] @ 0xfffffefc │ │ │ │ + ldc2 0, cr0, [ip, #260] @ 0x104 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #120] @ (342938 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #120] @ (34293c ) │ │ │ │ @@ -354944,47 +354941,47 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ ldr r6, [pc, #116] @ (342944 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #108] @ (342948 ) │ │ │ │ add r6, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ mov.w r2, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r0, #1940 @ 0x794 │ │ │ │ blx r3 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov.w r2, #398 @ 0x18e │ │ │ │ strb.w r3, [r4, #2024] @ 0x7e8 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 718660 │ │ │ │ + bl 718670 │ │ │ │ add.w r0, r4, #1936 @ 0x790 │ │ │ │ - bl 718f48 │ │ │ │ + bl 718f58 │ │ │ │ add.w r0, r4, #1968 @ 0x7b0 │ │ │ │ - bl 718618 │ │ │ │ + bl 718628 │ │ │ │ addw r0, r4, #1940 @ 0x794 │ │ │ │ - bl 7181d8 │ │ │ │ + bl 7181e8 │ │ │ │ add.w r0, r4, #2080 @ 0x820 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3960ac │ │ │ │ - ldc2l 0, cr0, [r8], {65} @ 0x41 │ │ │ │ - vqadd.s64 q0, q3, q1 │ │ │ │ - stc2l 0, cr0, [r0], #260 @ 0x104 │ │ │ │ + ldc2l 0, cr0, [r0], #260 @ 0x104 │ │ │ │ + vqadd.s8 q8, q7, q1 │ │ │ │ + ldc2l 0, cr0, [r8], #260 @ 0x104 │ │ │ │ strh r0, [r6, #2] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -355024,15 +355021,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 342a50 │ │ │ │ ldr.w r4, [r5, #2032] @ 0x7f0 │ │ │ │ mov.w r2, #340 @ 0x154 │ │ │ │ ldr r1, [pc, #204] @ (342a94 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ cbz r4, 3429dc │ │ │ │ mul.w r8, r4, r8 │ │ │ │ subs r4, #1 │ │ │ │ bne.n 3429d4 │ │ │ │ ldr.w r3, [fp] │ │ │ │ ldr r4, [pc, #180] @ (342a98 ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ @@ -355040,15 +355037,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #353 @ 0x161 │ │ │ │ str.w r8, [r5, #2032] @ 0x7f0 │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ dmb ish │ │ │ │ ldrex r3, [r7] │ │ │ │ bic.w r3, r3, #1 │ │ │ │ strex r2, r3, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 342a06 │ │ │ │ dmb ish │ │ │ │ @@ -355070,15 +355067,15 @@ │ │ │ │ bl 39abc8 │ │ │ │ bl 440b90 │ │ │ │ b.n 34297c │ │ │ │ ldr r1, [pc, #72] @ (342a9c ) │ │ │ │ addw r0, r5, #1940 @ 0x794 │ │ │ │ movw r2, #335 @ 0x14f │ │ │ │ add r1, pc │ │ │ │ - bl 7183d0 │ │ │ │ + bl 7183e0 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -355087,21 +355084,21 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 3962c8 │ │ │ │ b.n 342a4a │ │ │ │ ldrb r6, [r4, #31] │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0], #-260 @ 0xfffffefc │ │ │ │ - stc2 0, cr0, [r8], #-260 @ 0xfffffefc │ │ │ │ + mcrr2 0, 4, r0, r8, cr1 │ │ │ │ + mcrr2 0, 4, r0, r0, cr1 │ │ │ │ adds r0, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfbd40041 │ │ │ │ - @ instruction: 0xfbb60041 │ │ │ │ - @ instruction: 0xfb460041 │ │ │ │ + @ instruction: 0xfbec0041 │ │ │ │ + @ instruction: 0xfbce0041 │ │ │ │ + @ instruction: 0xfb5e0041 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r3, [r0, #2072] @ 0x818 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr r6, [pc, #388] @ (342c3c ) │ │ │ │ @@ -355225,28 +355222,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 39abc8 │ │ │ │ ldr r0, [pc, #36] @ (342c44 ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 342b10 │ │ │ │ strd r0, r8, [sp] │ │ │ │ ldr r0, [pc, #20] @ (342c48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 342be6 │ │ │ │ nop │ │ │ │ ldrb r2, [r2, #26] │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr??.w r0, [r0, #65] @ 0x41 │ │ │ │ - vld1.8 {d16[2]}, [r2], r1 │ │ │ │ + @ instruction: 0xfa080041 │ │ │ │ + ldr??.w r0, [sl, #65] @ 0x41 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4} │ │ │ │ @@ -355288,15 +355285,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (342cd4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrb r2, [r3, r6] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -355436,25 +355433,25 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #328] @ (342fa0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #316] @ (342fa4 ) │ │ │ │ ldr r1, [pc, #320] @ (342fa8 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #59 @ 0x3b │ │ │ │ add r1, pc │ │ │ │ adds r4, #12 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add.w sl, r4, #104 @ 0x68 │ │ │ │ bl 33f1a4 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [pc, #288] @ (342fac ) │ │ │ │ @@ -355548,41 +355545,41 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r0, r3 │ │ │ │ ... │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [r2, #328] @ 0x148 │ │ │ │ - ldrb.w r0, [ip, r0] │ │ │ │ - @ instruction: 0xf7c00040 │ │ │ │ - @ instruction: 0xf7d60041 │ │ │ │ - @ instruction: 0xf7ea0041 │ │ │ │ + strd r0, r0, [sl, #328]! @ 0x148 │ │ │ │ + ldrh.w r0, [r4, r0] │ │ │ │ + @ instruction: 0xf7d80040 │ │ │ │ + @ instruction: 0xf7ee0041 │ │ │ │ + strb.w r0, [r2, r1] │ │ │ │ ldrh r6, [r2, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf7ba0041 │ │ │ │ + @ instruction: 0xf7d20041 │ │ │ │ + @ instruction: 0xf7ca0041 │ │ │ │ + @ instruction: 0xf7c60041 │ │ │ │ + @ instruction: 0xf7be0041 │ │ │ │ @ instruction: 0xf7b20041 │ │ │ │ - @ instruction: 0xf7ae0041 │ │ │ │ - @ instruction: 0xf7a60041 │ │ │ │ - @ instruction: 0xf79a0041 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 343014 │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #60] @ (343018 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #60] @ (34301c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #44] @ (343020 ) │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ @@ -355590,18 +355587,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - strex r0, r0, [sl, #328] @ 0x148 │ │ │ │ - ldr r6, [pc, #64] @ (34305c ) │ │ │ │ + strd r0, r0, [r2], #-328 @ 0x148 │ │ │ │ + ldr r6, [pc, #160] @ (3430bc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r6, #48] @ 0x30 │ │ │ │ + str r6, [r1, #52] @ 0x34 │ │ │ │ lsls r0, r1, #1 │ │ │ │ mcr2 15, 2, pc, cr5, cr15, {7} @ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -355615,32 +355612,32 @@ │ │ │ │ ldr r1, [pc, #48] @ (343078 ) │ │ │ │ ldr r2, [pc, #52] @ (34307c ) │ │ │ │ add ip, pc │ │ │ │ ldrd r4, r5, [sp, #24] │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r6 │ │ │ │ bl 33eb6c │ │ │ │ orrs r4, r5 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ - b.n 343038 │ │ │ │ + b.n 343068 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rsb r0, r8, #12582912 @ 0xc00000 │ │ │ │ - @ instruction: 0xf6260040 │ │ │ │ + @ instruction: 0xf5e00040 │ │ │ │ + @ instruction: 0xf63e0040 │ │ │ │ ldr r0, [pc, #4] @ (343088 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrh r2, [r1, r4] │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 343118 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -355729,15 +355726,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ adds r0, #4 │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 716580 │ │ │ │ + bl 716590 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 343168 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -355749,15 +355746,15 @@ │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #584] @ (343400 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #580] @ (343404 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov sl, r0 │ │ │ │ add r4, pc │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add.w r2, r4, #52 @ 0x34 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ mov r1, sl │ │ │ │ @@ -355832,15 +355829,15 @@ │ │ │ │ add r8, pc │ │ │ │ mov sl, r0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #32] │ │ │ │ b.n 3432e6 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 71648c │ │ │ │ + bl 71649c │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 3433e2 │ │ │ │ adds r5, #1 │ │ │ │ strb r7, [r4, #16] │ │ │ │ cmp r5, #6 │ │ │ │ beq.n 3433b6 │ │ │ │ movw r2, #43691 @ 0xaaab │ │ │ │ @@ -355957,38 +355954,38 @@ │ │ │ │ ldr r1, [pc, #76] @ (343438 ) │ │ │ │ ldr r0, [pc, #80] @ (34343c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - b.n 343128 │ │ │ │ + b.n 343158 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf5240041 │ │ │ │ - @ instruction: 0xf5380041 │ │ │ │ + @ instruction: 0xf53c0041 │ │ │ │ + adcs.w r0, r0, #12648448 @ 0xc10000 │ │ │ │ ldr r4, [r0, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - adds.w r0, sl, #12648448 @ 0xc10000 │ │ │ │ - adds.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ - @ instruction: 0xf4ec0041 │ │ │ │ - orr.w r0, lr, #12648448 @ 0xc10000 │ │ │ │ - ldr r0, [pc, #440] @ (3435d4 ) │ │ │ │ + @ instruction: 0xf5320041 │ │ │ │ + @ instruction: 0xf52c0041 │ │ │ │ + add.w r0, r4, #12648448 @ 0xc10000 │ │ │ │ + orn r0, r6, #12648448 @ 0xc10000 │ │ │ │ + ldr r0, [pc, #536] @ (343634 ) │ │ │ │ lsls r3, r1, #1 │ │ │ │ - @ instruction: 0xf4cc0041 │ │ │ │ - subs r7, #114 @ 0x72 │ │ │ │ + @ instruction: 0xf4e40041 │ │ │ │ + subs r7, #138 @ 0x8a │ │ │ │ lsls r3, r0, #1 │ │ │ │ - eor.w r0, r8, #12648448 @ 0xc10000 │ │ │ │ + @ instruction: 0xf4a00041 │ │ │ │ ldr r4, [r0, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - @ instruction: 0xf33c0041 │ │ │ │ - sbfx r0, lr, #1, #2 │ │ │ │ - b.n 342cf8 │ │ │ │ + @ instruction: 0xf3540041 │ │ │ │ + bfi r0, r6, #1, #1 │ │ │ │ + b.n 342d28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf2ee0041 │ │ │ │ - movs r2, #234 @ 0xea │ │ │ │ + ssat r0, #2, r6, lsl #1 │ │ │ │ + movs r3, #2 │ │ │ │ lsls r2, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (3434cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -355997,26 +355994,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (3434d4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #108] @ (3434d8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #108] @ (3434dc ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #92] @ (3434e0 ) │ │ │ │ ldr r3, [pc, #92] @ (3434e4 ) │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ movt r1, #5 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -356029,35 +356026,35 @@ │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #64] @ (3434ec ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #52] @ (3434f0 ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ - b.n 343cb8 │ │ │ │ + b.w 5cd844 │ │ │ │ + b.n 342ce8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [pc, #600] @ (34372c ) │ │ │ │ + ldr r1, [pc, #696] @ (34378c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r2, [r7, r2] │ │ │ │ + ldrsh r2, [r2, r3] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - @ instruction: 0xeb920040 │ │ │ │ - ldrh r6, [r1, #58] @ 0x3a │ │ │ │ + sub.w r0, sl, r0, lsl #1 │ │ │ │ + ldrh r6, [r4, #58] @ 0x3a │ │ │ │ lsls r0, r0, #1 │ │ │ │ stc2 15, cr15, [r1, #-1020] @ 0xfffffc04 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - movt r0, #8257 @ 0x2041 │ │ │ │ + @ instruction: 0xf2da0041 │ │ │ │ lsls r7, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [sp, #880] @ 0x370 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #12] │ │ │ │ @@ -356074,15 +356071,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ adds r2, r0, #4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ - bl 716580 │ │ │ │ + bl 716590 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [r1, #28] │ │ │ │ ldr.w lr, [r0, #4] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, lr │ │ │ │ @@ -356184,45 +356181,45 @@ │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #92] @ (343690 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ bl 34308c │ │ │ │ b.n 343656 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ blx 2595ac │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ beq.n 34367a │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34364a │ │ │ │ adds r0, #4 │ │ │ │ - bl 7163c8 │ │ │ │ + bl 7163d8 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add r0, r4 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ blx 2595ac │ │ │ │ cmp r4, #216 @ 0xd8 │ │ │ │ bne.n 343656 │ │ │ │ ldr.w r0, [r5, #2104] @ 0x838 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 2595a8 │ │ │ │ - b.n 343abc │ │ │ │ + b.n 343aec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0a60041 │ │ │ │ - @ instruction: 0xf0ba0041 │ │ │ │ + @ instruction: 0xf0be0041 │ │ │ │ + @ instruction: 0xf0d20041 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrd r5, r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ orrs.w ip, r2, r3 │ │ │ │ @@ -356292,15 +356289,15 @@ │ │ │ │ ldr r2, [pc, #124] @ (3437d0 ) │ │ │ │ movs r3, #99 @ 0x63 │ │ │ │ ldr r1, [pc, #124] @ (3437d4 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #2108] @ 0x83c │ │ │ │ adds r2, r3, #1 │ │ │ │ beq.n 34378a │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #36 @ 0x24 │ │ │ │ ldr.w r2, [r1, #2104] @ 0x838 │ │ │ │ mul.w r3, r0, r3 │ │ │ │ @@ -356330,21 +356327,21 @@ │ │ │ │ str.w lr, [sp, #4] │ │ │ │ ldr.w r1, [ip, #20] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 44d790 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ b.n 343782 │ │ │ │ nop │ │ │ │ - b.n 3439bc │ │ │ │ + b.n 3439ec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i d0, d4, d1[0] │ │ │ │ - vmla.i16 d0, d6, d1[0] │ │ │ │ + vmla.i16 d0, d12, d1[0] │ │ │ │ + vmla.i32 d0, d14, d1[0] │ │ │ │ ldr r0, [pc, #4] @ (3437e0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ strb r2, [r4, r1] │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -356353,15 +356350,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #216] @ (3438d4 ) │ │ │ │ movs r3, #18 │ │ │ │ add r2, pc │ │ │ │ add r5, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r2, r1, [r0, #928] @ 0x3a0 │ │ │ │ orrs.w r3, r2, r1 │ │ │ │ beq.n 343888 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #924] @ 0x39c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3438b2 │ │ │ │ @@ -356394,28 +356391,28 @@ │ │ │ │ ldr r1, [pc, #124] @ (3438e4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #752 @ 0x2f0 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f8304 │ │ │ │ ldr r4, [pc, #92] @ (3438e8 ) │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #92] @ (3438ec ) │ │ │ │ movs r2, #57 @ 0x39 │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -356424,63 +356421,63 @@ │ │ │ │ add.w r3, r5, #24 │ │ │ │ ldr r1, [pc, #56] @ (3438f4 ) │ │ │ │ movs r2, #62 @ 0x3e │ │ │ │ add r4, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34389e │ │ │ │ nop │ │ │ │ - b.n 3439f8 │ │ │ │ + b.n 343a28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i16 d0, d2, d1[0] │ │ │ │ vmla.i32 d0, d10, d1[0] │ │ │ │ + vmla.i d16, d2, d1[0] │ │ │ │ strh r6, [r5, r7] │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 34393c │ │ │ │ + b.n 34396c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #36 @ 0x24 │ │ │ │ + movs r0, #60 @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #58 @ 0x3a │ │ │ │ + movs r0, #82 @ 0x52 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vhadd.s8 q8, q1, │ │ │ │ - vhadd.s32 q0, q7, │ │ │ │ - vhadd.s8 q8, q0, │ │ │ │ - vhadd.s8 q0, q2, │ │ │ │ + vhadd.s16 q8, q5, │ │ │ │ + vhadd.s8 q8, q3, │ │ │ │ + vhadd.s16 q8, q4, │ │ │ │ + vhadd.s16 q0, q6, │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #52] @ 34393c │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #48] @ (343940 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #48] @ (343944 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #32] @ (343948 ) │ │ │ │ ldr r1, [pc, #36] @ (34394c ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - svc 130 @ 0x82 │ │ │ │ + svc 154 @ 0x9a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add ip, fp │ │ │ │ + add ip, lr │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r0, r0] │ │ │ │ + ldrh r2, [r3, r0] │ │ │ │ lsls r0, r1, #1 │ │ │ │ mrc2 15, 5, pc, cr7, cr15, {7} │ │ │ │ ldrh r6, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -356493,15 +356490,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #92] @ (3439d0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #88] @ (3439d4 ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 34399a │ │ │ │ movs r0, #0 │ │ │ │ @@ -356515,32 +356512,32 @@ │ │ │ │ ldrd r3, r1, [r0, #920] @ 0x398 │ │ │ │ mov r4, r5 │ │ │ │ ldr r0, [pc, #52] @ (3439d8 ) │ │ │ │ mov r5, r6 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - svc 44 @ 0x2c │ │ │ │ + svc 68 @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 3, cr0, cr10, cr1, {2} │ │ │ │ - cdp 0, 1, cr0, cr12, cr1, {2} │ │ │ │ + cdp 0, 5, cr0, cr2, cr1, {2} │ │ │ │ + cdp 0, 3, cr0, cr4, cr1, {2} │ │ │ │ ldr r0, [r2, #124] @ 0x7c │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 7, cr0, cr6, cr1, {2} │ │ │ │ + cdp 0, 8, cr0, cr14, cr1, {2} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #108] @ (343a5c ) │ │ │ │ ldr r1, [pc, #112] @ (343a60 ) │ │ │ │ @@ -356549,15 +356546,15 @@ │ │ │ │ add r4, pc │ │ │ │ mov r6, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #18 │ │ │ │ ldr r4, [pc, #104] @ (343a68 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #100] @ (343a6c ) │ │ │ │ add r4, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 343a26 │ │ │ │ add sp, #24 │ │ │ │ @@ -356575,32 +356572,32 @@ │ │ │ │ ldr r0, [pc, #60] @ (343a70 ) │ │ │ │ strd r4, r5, [sp] │ │ │ │ ldrd r4, r5, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - udf #160 @ 0xa0 │ │ │ │ + udf #184 @ 0xb8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [lr, #260]! @ 0x104 │ │ │ │ - ldc 0, cr0, [r0, #260] @ 0x104 │ │ │ │ + stcl 0, cr0, [r6, #260] @ 0x104 │ │ │ │ + stc 0, cr0, [r8, #260]! @ 0x104 │ │ │ │ ldr r4, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 1, cr0, cr10, cr1, {2} │ │ │ │ + cdp 0, 3, cr0, cr2, cr1, {2} │ │ │ │ ldrb.w r0, [r0, #168] @ 0xa8 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -356647,27 +356644,27 @@ │ │ │ │ b.w 45f6d0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 45fc14 │ │ │ │ ldr r0, [pc, #28] @ (343b14 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 343ac6 │ │ │ │ nop │ │ │ │ ldr r6, [r7, #104] @ 0x68 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r4, r2, #7 │ │ │ │ lsls r3, r7, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #6 │ │ │ │ lsls r3, r7, #1 │ │ │ │ - stc 0, cr0, [ip, #260]! @ 0x104 │ │ │ │ + stcl 0, cr0, [r4, #260] @ 0x104 │ │ │ │ │ │ │ │ 00343b18 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -356686,24 +356683,24 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r6, [r2, r3] │ │ │ │ + ldrb r6, [r5, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r4, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r0, #1 │ │ │ │ - b.w 72e3e0 │ │ │ │ + b.w 72e3f0 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (343b70 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ str r6, [r4, r5] │ │ │ │ lsls r4, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -356712,49 +356709,49 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #148] @ (343c24 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #136] @ (343c28 ) │ │ │ │ ldr r1, [pc, #140] @ (343c2c ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (343c30 ) │ │ │ │ ldr r1, [pc, #124] @ (343c34 ) │ │ │ │ mov r8, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #108] @ (343c38 ) │ │ │ │ ldr r1, [pc, #108] @ (343c3c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r8, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #104] @ (343c40 ) │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc │ │ │ │ ldr r5, [pc, #96] @ (343c44 ) │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #92] @ (343c48 ) │ │ │ │ ldr r1, [pc, #92] @ (343c4c ) │ │ │ │ add r5, pc │ │ │ │ ldr r2, [pc, #92] @ (343c50 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ strd r3, r3, [r4, #120] @ 0x78 │ │ │ │ @@ -356766,26 +356763,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ - ble.n 343cbc │ │ │ │ + ble.n 343cec │ │ │ │ lsls r2, r2, #1 │ │ │ │ - negs r4, r4 │ │ │ │ + negs r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsb r0, [r1, r6] │ │ │ │ + ldrsb r0, [r4, r6] │ │ │ │ lsls r0, r1, #1 │ │ │ │ - negs r2, r5 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ cmp r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc 0, cr0, [r2, #-260] @ 0xfffffefc │ │ │ │ - ldc 0, cr0, [ip, #-260] @ 0xfffffefc │ │ │ │ + cmp r2, r3 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + ldc 0, cr0, [sl, #-260] @ 0xfffffefc │ │ │ │ + ldc 0, cr0, [r4, #-260]! @ 0xfffffefc │ │ │ │ lsrs r5, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r0, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ str r2, [r6, r3] │ │ │ │ lsls r4, r3, #1 │ │ │ │ vminnm.f32 , , │ │ │ │ @@ -356805,66 +356802,66 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ (343c80 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ ldr r4, [r6, #76] @ 0x4c │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8], #-260 @ 0xfffffefc │ │ │ │ + ldc 0, cr0, [r0], {65} @ 0x41 │ │ │ │ ldr r3, [pc, #32] @ (343ca8 ) │ │ │ │ ldr r2, [pc, #36] @ (343cac ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 343c9e │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ (343cb0 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4], #-260 @ 0xfffffefc │ │ │ │ + ldcl 0, cr0, [ip], #-260 @ 0xfffffefc │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r5, #0 │ │ │ │ ldrd r2, ip, [r4, #8] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ subs r4, r0, r2 │ │ │ │ sbc.w r2, r1, ip │ │ │ │ mov r1, r5 │ │ │ │ umull r4, r0, r4, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #44 @ (adr r3, 343d10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r4 │ │ │ │ add r3, pc, #28 @ (adr r3, 343d10 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ @@ -356878,34 +356875,34 @@ │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ movs r0, #1 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w fp, [pc, #340] @ 343e88 │ │ │ │ strd r2, r3, [sp, #16] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr.w r5, [r9, #8] │ │ │ │ add fp, pc │ │ │ │ ldr.w r7, [r9, #24] │ │ │ │ subs r0, r0, r5 │ │ │ │ ldr.w r3, [r9, #12] │ │ │ │ str r3, [sp, #12] │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ mov r1, r4 │ │ │ │ umull r6, r0, r0, r7 │ │ │ │ umlal r0, r1, r3, r7 │ │ │ │ add r3, pc, #288 @ (adr r3, 343e80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ add r3, pc, #272 @ (adr r3, 343e80 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldrh.w r2, [r9, #6] │ │ │ │ mov r6, r0 │ │ │ │ ldrh.w r1, [r9, #4] │ │ │ │ adds r0, r2, #1 │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs.w r3, r4, r8 │ │ │ │ @@ -356929,21 +356926,21 @@ │ │ │ │ movt ip, #15258 @ 0x3b9a │ │ │ │ movs r6, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r6 │ │ │ │ umull r8, r0, r4, ip │ │ │ │ umlal r0, r1, sl, ip │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r6, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adds r0, r5, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ adc.w r1, r3, r4 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w r3, r4, r1 │ │ │ │ @@ -356957,15 +356954,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r4, [sp, #8] │ │ │ │ subs r0, r6, r0 │ │ │ │ sbc.w r1, r8, #0 │ │ │ │ movs r3, #0 │ │ │ │ adds r2, r4, #2 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ subs r2, r4, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ uxth r2, r2 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 343d98 │ │ │ │ adds r4, r6, #1 │ │ │ │ b.n 343e2c │ │ │ │ @@ -356993,15 +356990,15 @@ │ │ │ │ bpl.n 343db2 │ │ │ │ ldr r0, [pc, #52] @ (343e98 ) │ │ │ │ mov r3, r8 │ │ │ │ strd r2, r1, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r7, [r9, #24] │ │ │ │ ldrd r5, r3, [r9, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 343db2 │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ @@ -357010,15 +357007,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeab20041 │ │ │ │ + pkhbt r0, sl, r1, lsl #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r1, #32] │ │ │ │ cbz r0, 343ef8 │ │ │ │ @@ -357035,21 +357032,21 @@ │ │ │ │ lsls r3, r3, #25 │ │ │ │ bpl.n 343edc │ │ │ │ ldrb.w r3, [r5, #925] @ 0x39d │ │ │ │ and.w r3, r3, #192 @ 0xc0 │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ beq.n 343eee │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 343ec4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ mov r3, r1 │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ @@ -357071,17 +357068,17 @@ │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, r1 │ │ │ │ strd r2, r3, [r4, #16] │ │ │ │ ldrb.w r1, [r6, #928] @ 0x3a0 │ │ │ │ lsls r1, r1, #26 │ │ │ │ bmi.n 343f48 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r3, #2147483648 @ 0x80000000 │ │ │ │ b.n 343f34 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -357097,61 +357094,61 @@ │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #92] @ (343fe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #968] @ 0x3c8 │ │ │ │ cbz r0, 343fac │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr.w r0, [r3, #1008] @ 0x3f0 │ │ │ │ cbz r0, 343fc4 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 2595a8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - bls.n 344090 │ │ │ │ + bls.n 3440c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmdb ip!, {r0, r6} │ │ │ │ - ldrd r0, r0, [r6, #-260] @ 0x104 │ │ │ │ + ldrd r0, r0, [r4, #-260] @ 0x104 │ │ │ │ + strd r0, r0, [lr, #-260]! @ 0x104 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r1, [pc, #120] @ (344078 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r2, [pc, #120] @ (34407c ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #116] @ (344080 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 344048 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ @@ -357177,54 +357174,54 @@ │ │ │ │ blx r3 │ │ │ │ b.n 34401e │ │ │ │ ldrh r4, [r4, #4] │ │ │ │ subs r0, r0, r2 │ │ │ │ sbc.w r1, r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ adds r2, r4, #2 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ subs r0, r4, r2 │ │ │ │ uxth r0, r0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bhi.n 344030 │ │ │ │ + bhi.n 344060 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia.w sl!, {r0, r6} │ │ │ │ - @ instruction: 0xe8d40041 │ │ │ │ + @ instruction: 0xe8d20041 │ │ │ │ + strd r0, r0, [ip], #260 @ 0x104 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #672] @ (344338 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r4, pc │ │ │ │ mov r1, r4 │ │ │ │ - bl 5d2710 │ │ │ │ + bl 5d2720 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3442f8 │ │ │ │ ldr r0, [pc, #656] @ (34433c ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r2, [pc, #656] @ (344340 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r4, #936 @ 0x3a8 │ │ │ │ mov r9, r0 │ │ │ │ mov sl, r1 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r3 │ │ │ │ strd r9, sl, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -357233,15 +357230,15 @@ │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 343fe4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr r1, [pc, #588] @ (344344 ) │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #584] @ 344348 │ │ │ │ blx 259d28 │ │ │ │ ldr r1, [pc, #580] @ (34434c ) │ │ │ │ @@ -357449,54 +357446,53 @@ │ │ │ │ bne.n 344280 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 344292 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ mvn.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 3442d6 │ │ │ │ - strex r0, r0, [r4, #260] @ 0x104 │ │ │ │ - bhi.n 344394 │ │ │ │ + @ instruction: 0xe85c0041 │ │ │ │ + bhi.n 3443c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe8100041 │ │ │ │ - ldrb r4, [r0, #18] │ │ │ │ + @ instruction: 0xe8280041 │ │ │ │ + ldrb r4, [r3, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia.w sl, {r0, r6} │ │ │ │ - ldrd r0, r0, [r4], #-260 @ 0x104 │ │ │ │ + stmia.w r2!, {r0, r6} │ │ │ │ + stmia.w ip, {r0, r6} │ │ │ │ + stmia.w r8, {r0, r6} │ │ │ │ + stmia.w ip, {r0, r6} │ │ │ │ + ldrd r0, r0, [ip], #-260 @ 0x104 │ │ │ │ ldrd r0, r0, [r0], #-260 @ 0x104 │ │ │ │ - ldrd r0, r0, [r4], #-260 @ 0x104 │ │ │ │ - strd r0, r0, [r4], #-260 @ 0x104 │ │ │ │ - @ instruction: 0xe8580041 │ │ │ │ - @ instruction: 0xe8540041 │ │ │ │ - strex r0, r0, [r8, #260] @ 0x104 │ │ │ │ - @ instruction: 0xe8360041 │ │ │ │ - @ instruction: 0xe8280041 │ │ │ │ - @ instruction: 0xe8240041 │ │ │ │ - @ instruction: 0xe8180041 │ │ │ │ - @ instruction: 0xe8060041 │ │ │ │ - b.n 34436c │ │ │ │ + strd r0, r0, [ip], #-260 @ 0x104 │ │ │ │ + strd r0, r0, [r0], #-260 @ 0x104 │ │ │ │ + strex r0, r0, [lr, #260] @ 0x104 │ │ │ │ + strex r0, r0, [r0, #260] @ 0x104 │ │ │ │ + @ instruction: 0xe83c0041 │ │ │ │ + @ instruction: 0xe8300041 │ │ │ │ + @ instruction: 0xe81e0041 │ │ │ │ + @ instruction: 0xe80e0041 │ │ │ │ + b.n 344380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344350 │ │ │ │ + b.n 344364 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344334 │ │ │ │ + b.n 344348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344318 │ │ │ │ + b.n 344340 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344310 │ │ │ │ + b.n 344344 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344314 │ │ │ │ + b.n 3441c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344190 │ │ │ │ + b.n 3442e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3442b8 │ │ │ │ + b.n 3440ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3440bc │ │ │ │ + b.n 344328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 3442f8 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - b.n 344040 │ │ │ │ + b.n 344070 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #228] @ (3444a0 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -357506,25 +357502,25 @@ │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #80 @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #220] @ (3444ac ) │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #216] @ (3444b0 ) │ │ │ │ add r6, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #168] @ 344498 │ │ │ │ ldr r2, [pc, #192] @ (3444b4 ) │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -357550,69 +357546,69 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str.w r0, [r4, #968] @ 0x3c8 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #100] @ (3444bc ) │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r2, [pc, #80] @ (3444c0 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (3444c4 ) │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str.w r0, [r4, #1008] @ 0x3f0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #64] @ (3444c8 ) │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2ea378 │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 3444d8 │ │ │ │ + bpl.n 344508 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r1, #19 │ │ │ │ + asrs r0, r4, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r3, #19 │ │ │ │ + asrs r4, r6, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343ec0 │ │ │ │ + b.n 343ef0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 343e74 │ │ │ │ + b.n 343ea4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #856] @ (344810 ) │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r3, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #128 @ 0x80 │ │ │ │ + subs r1, #152 @ 0x98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r6, [pc, #648] @ (344750 ) │ │ │ │ + ldr r6, [pc, #744] @ (3447b0 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r5, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -357623,25 +357619,25 @@ │ │ │ │ add ip, pc │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 344548 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #124] @ (344578 ) │ │ │ │ ldr r2, [pc, #128] @ (34457c ) │ │ │ │ ldr r1, [pc, #128] @ (344580 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cbnz r3, 344536 │ │ │ │ ldr.w r3, [r0, #128] @ 0x80 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, r1 │ │ │ │ @@ -357672,32 +357668,32 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3444f2 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ ldr r0, [pc, #40] @ (34458c ) │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3444f2 │ │ │ │ nop │ │ │ │ str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 344538 │ │ │ │ + bcc.n 344568 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 344d04 │ │ │ │ + b.n 344d34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344d38 │ │ │ │ + b.n 344d68 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3440cc │ │ │ │ + b.n 3440fc │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ (344604 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -357705,41 +357701,41 @@ │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #100] @ (34460c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [r0, #1016] @ 0x3f8 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r0, #936 @ 0x3a8 │ │ │ │ strb.w r3, [r0, #928] @ 0x3a0 │ │ │ │ vstr d7, [r0, #960] @ 0x3c0 │ │ │ │ mov.w r2, #16711680 @ 0xff0000 │ │ │ │ strd r2, r3, [r0, #920] @ 0x398 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ strh.w r2, [r0, #940] @ 0x3ac │ │ │ │ bl 3444cc │ │ │ │ ldr.w r0, [r4, #968] @ 0x3c8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ vldr d7, [r4, #1016] @ 0x3f8 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ ldr.w r0, [r4, #1008] @ 0x3f0 │ │ │ │ strh.w r2, [r4, #980] @ 0x3d4 │ │ │ │ vstr d7, [r4, #1000] @ 0x3e8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e024 │ │ │ │ - bcc.n 344670 │ │ │ │ + b.w 72e034 │ │ │ │ + bcc.n 3446a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 344c40 │ │ │ │ + b.n 344c70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344c74 │ │ │ │ + b.n 344ca4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r1, r0, #936 @ 0x3a8 │ │ │ │ @@ -357753,15 +357749,15 @@ │ │ │ │ strb.w r1, [r0, #927] @ 0x39f │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r0, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ add.w r1, r0, #976 @ 0x3d0 │ │ │ │ ldrd r2, r3, [r0, #992] @ 0x3e0 │ │ │ │ @@ -357774,15 +357770,15 @@ │ │ │ │ strb.w r1, [r0, #927] @ 0x39f │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r0, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #308] @ 3447dc │ │ │ │ sub sp, #20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -357791,15 +357787,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3447e0 ) │ │ │ │ add.w r2, ip, #52 @ 0x34 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #296] @ (3447e4 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r0 │ │ │ │ ldrb.w r0, [r0, #1028] @ 0x404 │ │ │ │ cmp r4, #2 │ │ │ │ asr.w r3, r0, r4 │ │ │ │ and.w r3, r3, #1 │ │ │ │ sub.w r1, r3, r5 │ │ │ │ clz r1, r1 │ │ │ │ @@ -357825,15 +357821,15 @@ │ │ │ │ beq.n 34472e │ │ │ │ ldrb.w r3, [r2, #928] @ 0x3a0 │ │ │ │ ldr.w r0, [r2, #1024] @ 0x400 │ │ │ │ ands r1, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrb.w r0, [r2, #1028] @ 0x404 │ │ │ │ cbnz r5, 344750 │ │ │ │ movs r3, #1 │ │ │ │ lsls r3, r4 │ │ │ │ bic.w r0, r0, r3 │ │ │ │ strb.w r0, [r2, #1028] @ 0x404 │ │ │ │ @@ -357896,19 +357892,19 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 344730 │ │ │ │ b.n 3447bc │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 344730 │ │ │ │ b.n 3447a8 │ │ │ │ nop │ │ │ │ - bcs.n 344838 │ │ │ │ + bcs.n 344868 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 344c28 │ │ │ │ + b.n 344c58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 344bf0 │ │ │ │ + b.n 344c20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003447e8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -357916,15 +357912,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ mov r7, r1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, r1, [r4, #952] @ 0x3b8 │ │ │ │ cmp r2, r0 │ │ │ │ sbcs.w r1, r3, r1 │ │ │ │ bge.n 344862 │ │ │ │ ldrd r0, r1, [r4, #992] @ 0x3e0 │ │ │ │ @@ -357977,15 +357973,15 @@ │ │ │ │ strb.w r1, [r4, #927] @ 0x39f │ │ │ │ ldrb.w r2, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #1024] @ 0x400 │ │ │ │ beq.n 3448be │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #336] @ (344a18 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3449c4 │ │ │ │ @@ -358066,15 +358062,15 @@ │ │ │ │ beq.n 3448d0 │ │ │ │ b.n 3448c4 │ │ │ │ ldrb.w r3, [r4, #928] @ 0x3a0 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ b.n 3448c4 │ │ │ │ ldr r0, [pc, #96] @ (344a1c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34488e │ │ │ │ ldr r3, [pc, #88] @ (344a20 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3448d0 │ │ │ │ ldr r3, [pc, #68] @ (344a14 ) │ │ │ │ @@ -358088,15 +358084,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ add.w r1, r1, r5, lsl #2 │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #164] @ 0xa4 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3448d0 │ │ │ │ ldr r3, [pc, #48] @ (344a2c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #48] @ (344a30 ) │ │ │ │ mov.w r2, #384 @ 0x180 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -358106,50 +358102,50 @@ │ │ │ │ nop │ │ │ │ str r6, [r1, #20] │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 344cf8 │ │ │ │ + b.n 344d28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r7, #88 @ 0x58 │ │ │ │ movs r0, r0 │ │ │ │ cmn r6, r5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 344d28 │ │ │ │ + b.n 344d58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 344cd0 │ │ │ │ + b.n 344d00 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00344a34 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ mov r8, r3 │ │ │ │ mov r4, r0 │ │ │ │ ldr r6, [pc, #676] @ (344cf4 ) │ │ │ │ ldrd r7, r9, [sp, #56] @ 0x38 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #672] @ (344cf8 ) │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr r1, [pc, #672] @ (344cfc ) │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r2, #60 @ 0x3c │ │ │ │ str r2, [sp, #0] │ │ │ │ ldr r2, [pc, #664] @ (344d00 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #660] @ (344d04 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 344c94 │ │ │ │ cmp r5, #16 │ │ │ │ @@ -358175,15 +358171,15 @@ │ │ │ │ lsls r3, r0, #2 │ │ │ │ movs r2, r5 │ │ │ │ ldrh.w r3, [r4, #940] @ 0x3ac │ │ │ │ movs r0, #1 │ │ │ │ bic.w r3, r3, #255 @ 0xff │ │ │ │ orrs r3, r7 │ │ │ │ strh.w r3, [r4, #940] @ 0x3ac │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 343e9c │ │ │ │ @@ -358212,15 +358208,15 @@ │ │ │ │ and.w r3, r3, #253 @ 0xfd │ │ │ │ strb.w r3, [r4, #927] @ 0x39f │ │ │ │ ands.w r1, r3, r2 │ │ │ │ beq.n 344b2a │ │ │ │ movs r1, #1 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldrb.w r2, [r4, #940] @ 0x3ac │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ ldrb.w r3, [r4, #927] @ 0x39f │ │ │ │ orr.w r2, r2, r7, lsl #8 │ │ │ │ bic.w r3, r3, #64 @ 0x40 │ │ │ │ strb.w r3, [r4, #927] @ 0x39f │ │ │ │ uxth r2, r2 │ │ │ │ @@ -358257,24 +358253,24 @@ │ │ │ │ bicpl r1, r3 │ │ │ │ ldrb.w r3, [r4, #927] @ 0x39f │ │ │ │ strb.w r1, [r4, #928] @ 0x3a0 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r4, #1024] @ 0x400 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ bl 343e9c │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ add.w r1, r4, #976 @ 0x3d0 │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 343f08 │ │ │ │ @@ -358346,118 +358342,118 @@ │ │ │ │ ldr r0, [pc, #92] @ (344d14 ) │ │ │ │ add.w r3, r3, r5, lsl #2 │ │ │ │ strd r7, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r3, #164] @ 0xa4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 344a7c │ │ │ │ ldr r0, [pc, #68] @ (344d18 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 344ae4 │ │ │ │ ldr r3, [pc, #60] @ (344d1c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #60] @ (344d20 ) │ │ │ │ mov.w r2, #496 @ 0x1f0 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #120 @ 0x78 │ │ │ │ blx 259290 │ │ │ │ ldrsh r0, [r6, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldmia r6, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r6!, {r1, r2, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #122 @ 0x7a │ │ │ │ + udf #146 @ 0x92 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #92 @ 0x5c │ │ │ │ + udf #116 @ 0x74 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #4 │ │ │ │ movs r0, r0 │ │ │ │ ands r6, r3 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - udf #210 @ 0xd2 │ │ │ │ + udf #234 @ 0xea │ │ │ │ lsls r1, r0, #1 │ │ │ │ - udf #232 @ 0xe8 │ │ │ │ + svc 0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r4!, {r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - udf #104 @ 0x68 │ │ │ │ + udf #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00344d24 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #96] @ (344d98 ) │ │ │ │ add r0, pc │ │ │ │ blx 259a3c │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d4abc │ │ │ │ + bl 5d4acc │ │ │ │ ldr r1, [pc, #88] @ (344d9c ) │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2ca4 │ │ │ │ + bl 5d2cb4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 70cddc │ │ │ │ + bl 70cdec │ │ │ │ mov r5, r0 │ │ │ │ cbz r4, 344d5e │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ blx 2590fc │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 497668 │ │ │ │ cbz r0, 344d84 │ │ │ │ cbz r5, 344d74 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6bd2c8 │ │ │ │ + b.w 6bd2d8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [r5, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6936e8 │ │ │ │ + bl 6936f8 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 6bd2c8 │ │ │ │ + b.w 6bd2d8 │ │ │ │ nop │ │ │ │ - add r0, pc, #168 @ (adr r0, 344e44 ) │ │ │ │ + add r0, pc, #264 @ (adr r0, 344ea4 ) │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bl 680d9e │ │ │ │ + bl 680d9e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ (344dd4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ eors r4, r0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldr r0, [pc, #104] @ (344e44 ) │ │ │ │ ldr r1, [pc, #108] @ (344e48 ) │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ @@ -358485,15 +358481,15 @@ │ │ │ │ sub sp, #16 │ │ │ │ ldr r0, [pc, #56] @ (344e54 ) │ │ │ │ add r0, pc │ │ │ │ ldrd fp, ip, [sp, #24] │ │ │ │ strd fp, ip, [sp, #8] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -358503,15 +358499,15 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #96] @ (344ecc ) │ │ │ │ @@ -358519,85 +358515,85 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #100] @ (344ed4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #88] @ (344ed8 ) │ │ │ │ ldr r1, [pc, #88] @ (344edc ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #72] @ (344ee0 ) │ │ │ │ mov r4, r0 │ │ │ │ movw r3, #4203 @ 0x106b │ │ │ │ mov.w r2, #65280 @ 0xff00 │ │ │ │ strh.w r3, [r5, #108] @ 0x6c │ │ │ │ strh.w r2, [r5, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movs r2, #1 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r2, {r2, r4, r5, r6, r7} │ │ │ │ + ldmia r3, {r2, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 344df8 │ │ │ │ + bne.n 344e28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r1, #21] │ │ │ │ + strb r6, [r4, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r7, #110 @ 0x6e │ │ │ │ + cmp r7, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add sl, r2 │ │ │ │ + add sl, r5 │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldrb r4, [r2, #23] │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ movs r0, #1 │ │ │ │ sub sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movw r3, #65532 @ 0xfffc │ │ │ │ movt r3, #63 @ 0x3f │ │ │ │ movs r4, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r5, [pc, #272] @ (345020 ) │ │ │ │ umull r9, r0, r0, r3 │ │ │ │ add r5, pc │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #252 @ (adr r3, 345018 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r9, r4 │ │ │ │ add r3, pc, #232 @ (adr r3, 345018 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov.w r2, #16384 @ 0x4000 │ │ │ │ movt r2, #281 @ 0x119 │ │ │ │ movw ip, #4097 @ 0x1001 │ │ │ │ mvn.w lr, #1048576 @ 0x100000 │ │ │ │ umull r1, r3, r0, r2 │ │ │ │ sub.w r0, r7, #56 @ 0x38 │ │ │ │ umlal r3, r9, r8, r2 │ │ │ │ @@ -358665,29 +358661,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (345030 ) │ │ │ │ mov r2, r7 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 344fdc │ │ │ │ nop │ │ │ │ cmp r0, #0 │ │ │ │ cdp 0, 6, cr0, cr11, cr0, {0} │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r7, r0] │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, sl │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 345114 │ │ │ │ + bgt.n 344f44 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (345098 ) │ │ │ │ @@ -358695,25 +358691,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (3450a0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #72] @ (3450a4 ) │ │ │ │ ldr r1, [pc, #72] @ (3450a8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #56] @ (3450ac ) │ │ │ │ ldr r2, [pc, #60] @ (3450b0 ) │ │ │ │ movs r1, #16 │ │ │ │ add r3, pc │ │ │ │ strh.w r1, [r5, #110] @ 0x6e │ │ │ │ add r2, pc │ │ │ │ adds r3, #208 @ 0xd0 │ │ │ │ @@ -358723,23 +358719,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldmia r1!, {r3, r4} │ │ │ │ + ldmia r1!, {r4, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r1, r2, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r6, #13] │ │ │ │ + strb r2, [r1, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #146 @ 0x92 │ │ │ │ + cmp r5, #170 @ 0xaa │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, r7 │ │ │ │ + cmn r0, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r5, #126 @ 0x7e │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r5, r7, #30 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -358751,25 +358747,25 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (345120 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #72] @ (345124 ) │ │ │ │ ldr r1, [pc, #72] @ (345128 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #56] @ (34512c ) │ │ │ │ ldr r1, [pc, #60] @ (345130 ) │ │ │ │ ldr r2, [pc, #60] @ (345134 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #272 @ 0x110 │ │ │ │ add r2, pc │ │ │ │ @@ -358777,24 +358773,24 @@ │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ movs r2, #34 @ 0x22 │ │ │ │ strh.w r2, [r5, #110] @ 0x6e │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + b.w 5cd844 │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r7!, {r1, r2, r4, r5} │ │ │ │ + ldmia r7!, {r1, r2, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r6, #11] │ │ │ │ + strb r2, [r1, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #18 │ │ │ │ + cmp r5, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - tst r0, r7 │ │ │ │ + negs r0, r2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ subs r4, #254 @ 0xfe │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrb r4, [r0, #14] │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsrs r3, r6, #7 │ │ │ │ movs r0, r0 │ │ │ │ @@ -358814,53 +358810,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #3008 @ 0xbc0 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [pc, #72] @ (3451bc ) │ │ │ │ ldr r2, [pc, #76] @ (3451c0 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #76] @ (3451c4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ sxth r4, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #60] @ (3451c8 ) │ │ │ │ lsls r2, r4, #12 │ │ │ │ add.w r5, r5, #768 @ 0x300 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ lsls r2, r4, #12 │ │ │ │ add.w r0, r7, #1840 @ 0x730 │ │ │ │ str r5, [sp, #0] │ │ │ │ asrs r3, r2, #31 │ │ │ │ bl 44d8fc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2595a8 │ │ │ │ nop │ │ │ │ - blt.n 34527c │ │ │ │ + blt.n 3452ac │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r2, 3451bc │ │ │ │ + cbz r2, 3451c2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r0!, {r2} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r4, #120 @ 0x78 │ │ │ │ + cmp r4, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sbcs r4, r3 │ │ │ │ + sbcs r4, r6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - subs r3, #78 @ 0x4e │ │ │ │ + subs r3, #102 @ 0x66 │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ (345264 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -358871,72 +358867,72 @@ │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #124] @ (34526c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #116] @ (345270 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #133 @ 0x85 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #100] @ (345274 ) │ │ │ │ ldr r1, [pc, #104] @ (345278 ) │ │ │ │ add.w r2, r0, #13824 @ 0x3600 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #32 │ │ │ │ add r1, pc │ │ │ │ movw r3, #12552 @ 0x3108 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r1, [pc, #80] @ (34527c ) │ │ │ │ add.w r2, r4, #32384 @ 0x7e80 │ │ │ │ mov.w r3, #1008 @ 0x3f0 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #72] @ (345280 ) │ │ │ │ mov r0, r5 │ │ │ │ adds r2, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ add.w r1, r4, #26368 @ 0x6700 │ │ │ │ mov r0, r6 │ │ │ │ movs r2, #0 │ │ │ │ adds r1, #40 @ 0x28 │ │ │ │ bl 345138 │ │ │ │ add.w r1, r4, #29312 @ 0x7280 │ │ │ │ movs r2, #1 │ │ │ │ adds r1, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 345138 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r7} │ │ │ │ + stmia r7!, {r1, r3, r4, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #344 @ 0x158 │ │ │ │ + add sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 3451f8 │ │ │ │ + bge.n 345228 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bge.n 3451f0 │ │ │ │ + bge.n 345220 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb8be │ │ │ │ + @ instruction: 0xb8d6 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 3451bc │ │ │ │ + bge.n 3451ec │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r3, #18] │ │ │ │ + strh r0, [r6, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ (345334 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -358946,15 +358942,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov.w r0, #524288 @ 0x80000 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, r6, #1840 @ 0x730 │ │ │ │ @@ -358963,68 +358959,68 @@ │ │ │ │ ldr r1, [pc, #120] @ (345344 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #104] @ (345348 ) │ │ │ │ ldr r2, [pc, #108] @ (34534c ) │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r0, r6, #1768 @ 0x6e8 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r2, [pc, #92] @ (345350 ) │ │ │ │ ldr r1, [pc, #92] @ (345354 ) │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ mov.w r3, #5280 @ 0x14a0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r2, r6, #6784 @ 0x1a80 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r1, [pc, #76] @ (345358 ) │ │ │ │ add.w r2, r6, #12032 @ 0x2f00 │ │ │ │ mov.w r3, #1776 @ 0x6f0 │ │ │ │ add r1, pc │ │ │ │ adds r2, #32 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r6!, {r3, r6, r7} │ │ │ │ + stmia r6!, {r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bge.n 345370 │ │ │ │ + bge.n 3453a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #640 @ 0x280 │ │ │ │ + add r7, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #38 @ 0x26 │ │ │ │ + cmp r3, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eors r2, r1 │ │ │ │ + eors r2, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - bge.n 345358 │ │ │ │ + bge.n 345388 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 345334 │ │ │ │ + bge.n 345364 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #528 @ 0x210 │ │ │ │ + add r7, sp, #624 @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r6, #16 │ │ │ │ + lsrs r4, r1, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #204] @ (34543c ) │ │ │ │ @@ -359040,59 +359036,59 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w sl, r4, #36 @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov fp, r0 │ │ │ │ str.w sl, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #160] @ (345450 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #156] @ 345454 │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r3, [pc, #152] @ (345458 ) │ │ │ │ add r8, pc │ │ │ │ add.w r2, r9, #6784 @ 0x1a80 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r1, [r8, r3] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #136] @ (34545c ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ mov r0, r6 │ │ │ │ bl 330f40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #112] @ (345460 ) │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r0, r9, #1768 @ 0x6e8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ mov r4, r0 │ │ │ │ cbz r0, 345426 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, fp │ │ │ │ bl 2f7fa8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ @@ -359103,33 +359099,33 @@ │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r2, #110 @ 0x6e │ │ │ │ + cmp r2, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r3, #20 │ │ │ │ + lsls r6, r6, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r1, #20 │ │ │ │ + lsls r0, r4, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r7, #142 @ 0x8e │ │ │ │ + subs r7, #166 @ 0xa6 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r0, [r1, #84] @ 0x54 │ │ │ │ + ldr r0, [r4, #84] @ 0x54 │ │ │ │ lsls r6, r0, #1 │ │ │ │ strb r4, [r1, r6] │ │ │ │ lsls r2, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (3454ac ) │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #696 @ 0x2b8 │ │ │ │ + add r6, sp, #792 @ 0x318 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r3!, {r4, r5, r7} │ │ │ │ + ldmia r3, {r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #204] @ (345544 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -359139,109 +359135,109 @@ │ │ │ │ add r5, pc │ │ │ │ add r4, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r2, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #188] @ (345550 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #119 @ 0x77 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #168] @ (345554 ) │ │ │ │ ldr r1, [pc, #168] @ (345558 ) │ │ │ │ add.w r2, r0, #13824 @ 0x3600 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #24 │ │ │ │ mov.w r3, #960 @ 0x3c0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r1, [pc, #148] @ (34555c ) │ │ │ │ add.w r2, r8, #2008 @ 0x7d8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #2320 @ 0x910 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [pc, #132] @ (345560 ) │ │ │ │ ldr r1, [pc, #132] @ (345564 ) │ │ │ │ add.w r2, r5, #14784 @ 0x39c0 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r2, #24 │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #112] @ (345568 ) │ │ │ │ ldr r1, [pc, #116] @ (34556c ) │ │ │ │ add.w r0, r5, #14784 @ 0x39c0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r0, #24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #100] @ (345570 ) │ │ │ │ mov.w r2, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r1, [pc, #88] @ (345574 ) │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ add.w r1, r5, #15744 @ 0x3d80 │ │ │ │ mov r0, r8 │ │ │ │ movs r2, #0 │ │ │ │ bl 345138 │ │ │ │ add.w r1, r5, #18688 @ 0x4900 │ │ │ │ movs r2, #1 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 345138 │ │ │ │ nop │ │ │ │ - add r5, sp, #792 @ 0x318 │ │ │ │ + add r5, sp, #888 @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r4!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 3455b0 │ │ │ │ + bhi.n 3455e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 3455f8 │ │ │ │ + bhi.n 345628 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r4, r6} │ │ │ │ + stmia r2!, {r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb61c │ │ │ │ + @ instruction: 0xb634 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - bge.n 34546c │ │ │ │ + bge.n 34549c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 3455ac │ │ │ │ + bhi.n 3455dc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bhi.n 34559c │ │ │ │ + bhi.n 3455cc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #244 @ 0xf4 │ │ │ │ + cmp r1, #12 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r6, #26 │ │ │ │ + subs r6, #50 @ 0x32 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldr r5, [sp, #968] @ 0x3c8 │ │ │ │ + ldr r6, [sp, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsrs r6, r7, #19 │ │ │ │ + lsrs r6, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -359259,34 +359255,34 @@ │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r7, pc │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ add.w r8, r4, #36 @ 0x24 │ │ │ │ add r9, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r0, #6784 @ 0x1a80 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #24] │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ ldrd r2, r0, [sp, #20] │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cbnz r0, 345612 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -359302,15 +359298,15 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add.w sl, r5, #12032 @ 0x2f00 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ add.w sl, sl, #32 │ │ │ │ add.w r3, r5, #1840 @ 0x730 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 2f8364 │ │ │ │ mov.w r2, #32768 @ 0x8000 │ │ │ │ movs r3, #0 │ │ │ │ @@ -359318,103 +359314,103 @@ │ │ │ │ add.w r0, r5, #1840 @ 0x730 │ │ │ │ bl 44d8fc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #440] @ (345820 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #420] @ (345824 ) │ │ │ │ mov.w r2, #3686400 @ 0x384000 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #396] @ (345828 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #372] @ (34582c ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #352] @ (345830 ) │ │ │ │ movs r2, #0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, sl │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ mov r7, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3455f6 │ │ │ │ ldr.w r9, [sp, #24] │ │ │ │ movs r3, #19 │ │ │ │ ldr.w r8, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ mov.w r2, #77824 @ 0x13000 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r5, #1840 @ 0x730 │ │ │ │ vldr d8, [pc, #180] @ 3457f0 │ │ │ │ bl 44d8fc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r9, [pc, #224] @ 345834 │ │ │ │ mov sl, r0 │ │ │ │ movs r0, #168 @ 0xa8 │ │ │ │ blx 25bae0 │ │ │ │ vldr d7, [pc, #152] @ 3457f8 │ │ │ │ ldr r2, [pc, #212] @ (345838 ) │ │ │ │ add r9, pc │ │ │ │ @@ -359473,43 +359469,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r4, r6, r7} │ │ │ │ + stmia r3!, {r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r4, sp, #688 @ 0x2b0 │ │ │ │ + add r4, sp, #784 @ 0x310 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r0, #82 @ 0x52 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvc.n 345830 │ │ │ │ + bvc.n 345860 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - subs r5, #112 @ 0x70 │ │ │ │ + subs r5, #136 @ 0x88 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - ldmia r1!, {r4, r5, r6, r7} │ │ │ │ + ldmia r2!, {r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r6, #9 │ │ │ │ + lsls r2, r1, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r6, r0, #10 │ │ │ │ + lsls r6, r3, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r6, #52] @ 0x34 │ │ │ │ + strh r0, [r1, #54] @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #120 @ 0x78 │ │ │ │ + adds r5, #144 @ 0x90 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsrs r6, r7, #13 │ │ │ │ + lsrs r6, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r7, #13 │ │ │ │ + lsrs r4, r2, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r6, r5, #13 │ │ │ │ + lsrs r6, r0, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 3457b4 │ │ │ │ + bpl.n 3457e4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bpl.n 34578c │ │ │ │ + bpl.n 3457bc │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #636] @ (345acc ) │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -359520,38 +359516,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #616] @ (345ad8 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #88 @ 0x58 │ │ │ │ ldr r6, [pc, #612] @ (345adc ) │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r7, [pc, #612] @ (345ae0 ) │ │ │ │ movs r3, #119 @ 0x77 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r4, r0, #13824 @ 0x3600 │ │ │ │ add r6, pc │ │ │ │ add r7, pc │ │ │ │ adds r4, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #8] │ │ │ │ add.w r8, r5, #36 @ 0x24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 345578 │ │ │ │ cbnz r0, 3458c8 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ @@ -359562,90 +359558,90 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #520] @ (345ae4 ) │ │ │ │ add.w r2, r5, #84 @ 0x54 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r0, fp, #1768 @ 0x6e8 │ │ │ │ str r2, [sp, #24] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ strd r0, r1, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3458b2 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r9, [pc, #476] @ 345ae8 │ │ │ │ ldr r4, [pc, #476] @ (345aec ) │ │ │ │ movs r3, #19 │ │ │ │ add r9, pc │ │ │ │ adds r5, #68 @ 0x44 │ │ │ │ add r4, pc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r4, fp, #1840 @ 0x730 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ str r4, [sp, #32] │ │ │ │ bl 44d8fc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, fp, #13824 @ 0x3600 │ │ │ │ adds r3, #16 │ │ │ │ ldr r1, [pc, #412] @ (345af0 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 5cd3cc │ │ │ │ + bl 5cd3dc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3458b2 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r0, fp, #2008 @ 0x7d8 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 2f8364 │ │ │ │ movs r3, #0 │ │ │ │ mov.w r2, #90112 @ 0x16000 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -359659,15 +359655,15 @@ │ │ │ │ bl 2f7fa8 │ │ │ │ add.w r0, fp, #12032 @ 0x2f00 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r9 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ adds r0, #32 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 2ea4e4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -359683,34 +359679,34 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add.w r4, r3, #14784 @ 0x39c0 │ │ │ │ str.w r8, [sp] │ │ │ │ adds r4, #24 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ str r2, [sp, #0] │ │ │ │ ldrd r0, r1, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3458b2 │ │ │ │ mov r2, r9 │ │ │ │ movs r3, #19 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ mov.w r2, #393216 @ 0x60000 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 44d8fc │ │ │ │ @@ -359750,31 +359746,31 @@ │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ movs r4, #26 │ │ │ │ mov r0, fp │ │ │ │ str.w sl, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 34535c │ │ │ │ b.n 3458b2 │ │ │ │ - add r1, sp, #952 @ 0x3b8 │ │ │ │ + add r2, sp, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r2, r3} │ │ │ │ + stmia r1!, {r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bmi.n 345b88 │ │ │ │ + bmi.n 345bb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bmi.n 345bd0 │ │ │ │ + bmi.n 345a00 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r5, #106 @ 0x6a │ │ │ │ + movs r5, #130 @ 0x82 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r6!, {r2, r6, r7} │ │ │ │ + stmia r6!, {r2, r3, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vmla.i q0, q0, d0[0] │ │ │ │ - vmla.i16 q0, q2, d0[0] │ │ │ │ - bcc.n 345ab4 │ │ │ │ + vmla.i16 q0, q4, d0[0] │ │ │ │ + vmla.i32 q0, q6, d0[0] │ │ │ │ + bcc.n 345ae4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r5, [pc, #952] @ (345ec0 ) │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ @@ -359785,38 +359781,38 @@ │ │ │ │ add r4, pc │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #102 @ 0x66 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #932] @ (345ecc ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ movs r3, #133 @ 0x85 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #916] @ (345ed0 ) │ │ │ │ ldr r1, [pc, #916] @ (345ed4 ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r0, r0, #13824 @ 0x3600 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #24] │ │ │ │ adds r0, #32 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w fp, [pc, #896] @ 345ed8 │ │ │ │ strd r2, r1, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r9 │ │ │ │ add fp, pc │ │ │ │ bl 345578 │ │ │ │ cbnz r0, 345b84 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ @@ -359829,26 +359825,26 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #852] @ (345edc ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r9, [pc, #852] @ 345ee0 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ - bl 5cd34c │ │ │ │ + bl 5cd35c │ │ │ │ ldr r2, [pc, #840] @ (345ee4 ) │ │ │ │ add r9, pc │ │ │ │ add.w r0, r7, #13824 @ 0x3600 │ │ │ │ add r2, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #820] @ (345ee8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r1, [fp, r3] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 2f8650 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -359863,15 +359859,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add.w r0, r8, #12032 @ 0x2f00 │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r0, #32 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea4e4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -359947,40 +359943,40 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adds r7, #40 @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #544] @ (345ef4 ) │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r4, r8, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 345b6e │ │ │ │ mov r0, r7 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ movs r3, #19 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #47 @ 0x2f │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea4e4 │ │ │ │ movs r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360006,127 +360002,127 @@ │ │ │ │ ldr r1, [pc, #424] @ (345efc ) │ │ │ │ mov r0, r8 │ │ │ │ add r3, pc │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #2456 @ 0x998 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [pc, #408] @ (345f00 ) │ │ │ │ ldr r1, [pc, #412] @ (345f04 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 5d51ec │ │ │ │ + bl 5d51fc │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr.w fp, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #372] @ (345f08 ) │ │ │ │ ldrb.w r2, [r3, #1561] @ 0x619 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd2ac │ │ │ │ + bl 5cd2bc │ │ │ │ mov r1, fp │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r8 │ │ │ │ ldrd r0, r1, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 345b6e │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #25 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea4e4 │ │ │ │ movs r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f7fa8 │ │ │ │ movs r1, #0 │ │ │ │ b.n 345e9e │ │ │ │ add.w r0, r7, #32384 @ 0x7e80 │ │ │ │ add.w r7, r8, #2008 @ 0x7d8 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ ldr r1, [pc, #260] @ (345f0c ) │ │ │ │ mov.w r3, #2320 @ 0x910 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r7 │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r8, #13824 @ 0x3600 │ │ │ │ adds r3, #16 │ │ │ │ ldr r1, [pc, #220] @ (345f10 ) │ │ │ │ add r1, pc │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 5cd3cc │ │ │ │ + bl 5cd3dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w fp, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #192] @ (345f14 ) │ │ │ │ mov fp, r0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r0, r8, #1768 @ 0x6e8 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 345b6e │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #25 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2ea4e4 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -360142,67 +360138,67 @@ │ │ │ │ bl 44d8fc │ │ │ │ b.n 345b6e │ │ │ │ nop │ │ │ │ asrs r0, r0, #32 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #216 @ (adr r7, 345f9c ) │ │ │ │ + add r7, pc, #312 @ (adr r7, 345ffc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x0054 │ │ │ │ + bkpt 0x006c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 345e0c │ │ │ │ + bne.n 345e3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 345df4 │ │ │ │ + bne.n 345e24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #170 @ 0xaa │ │ │ │ + movs r2, #194 @ 0xc2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #212 @ 0xd4 │ │ │ │ + adds r7, #236 @ 0xec │ │ │ │ lsls r0, r1, #1 │ │ │ │ ldr r5, [pc, #920] @ (346274 ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ - movs r2, #230 @ 0xe6 │ │ │ │ + movs r2, #254 @ 0xfe │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stc2 0, cr0, [lr, #-256] @ 0xffffff00 │ │ │ │ - ldc2l 0, cr0, [r0], #256 @ 0x100 │ │ │ │ + stc2 0, cr0, [r6, #-256]! @ 0xffffff00 │ │ │ │ + stc2 0, cr0, [r8, #-256] @ 0xffffff00 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #110 @ 0x6e │ │ │ │ lsls r4, r3, #1 │ │ │ │ - b.n 345fa4 │ │ │ │ + b.n 345fd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r2!, {r3, r6, r7} │ │ │ │ + stmia r2!, {r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r6, r7} │ │ │ │ + beq.n 345f14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 345e40 │ │ │ │ + bls.n 345e70 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (345f54 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r5, #28] │ │ │ │ + strb r0, [r0, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7, {r3, r4, r5, r7} │ │ │ │ + ldmia r7, {r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bne.n 345f9c │ │ │ │ + bne.n 345fcc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r7!, {} │ │ │ │ + ldmia r7!, {r3, r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r1!, {r3, r6} │ │ │ │ + stmia r1!, {r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (345f3c ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ adds r0, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r2, #1 │ │ │ │ beq.n 345f50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -360321,93 +360317,93 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ (3460cc ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3460a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr.w r3, [r4, #2144] @ 0x860 │ │ │ │ ldr.w ip, [r4, #2148] @ 0x864 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ adc.w r3, ip, r1 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr r3, [pc, #36] @ (3460d0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 346088 │ │ │ │ ldr r3, [pc, #32] @ (3460d4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 346088 │ │ │ │ ldr r0, [pc, #24] @ (3460d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 346088 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #816] @ (3463fc ) │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r1, r2, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #80] @ (346140 ) │ │ │ │ ldr r2, [pc, #84] @ (346144 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (346148 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #72] @ (34614c ) │ │ │ │ ldr r1, [pc, #76] @ (346150 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #64] @ (346154 ) │ │ │ │ ldr r1, [pc, #68] @ (346158 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - cbnz r0, 34614e │ │ │ │ + cbnz r0, 346154 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r7, #3 │ │ │ │ + adds r6, r2, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r2, #34 @ 0x22 │ │ │ │ + adds r2, #58 @ 0x3a │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r3, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #102 @ 0x66 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -360424,36 +360420,36 @@ │ │ │ │ ldr r1, [pc, #112] @ (3461e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #96] @ (3461ec ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #96] @ (3461f0 ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #88] @ (3461f4 ) │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #84] @ (3461f8 ) │ │ │ │ add.w r3, r0, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ ldr r5, [pc, #72] @ (3461fc ) │ │ │ │ - bl 5cfdcc │ │ │ │ + bl 5cfddc │ │ │ │ ldr r3, [pc, #68] @ (346200 ) │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ add r3, pc │ │ │ │ strd r6, r6, [r4, #120] @ 0x78 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ strd r5, r5, [r4, #128] @ 0x80 │ │ │ │ @@ -360461,23 +360457,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0xb8a6 │ │ │ │ + @ instruction: 0xb8be │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r2, #2 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ adds r4, r5, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + adds r4, r0, #3 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r3, r6} │ │ │ │ + stmia r7!, {r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r1, #32 │ │ │ │ movs r0, r0 │ │ │ │ @@ -360503,22 +360499,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #20] @ (34624c ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 346228 │ │ │ │ nop │ │ │ │ bx r6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #48] @ (346290 ) │ │ │ │ cmp r2, #1 │ │ │ │ @@ -360536,22 +360532,22 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #20] @ (346298 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 346274 │ │ │ │ nop │ │ │ │ mov lr, ip │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3, {r1, r3, r4, r5} │ │ │ │ + ldmia r3!, {r1, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3462ae │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -360561,18 +360557,18 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ rev r4, r3 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add r3, pc, #36 @ (adr r3, 3462f0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r3, r4, r0 │ │ │ │ str.w r3, [r5, #2120] @ 0x848 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -360602,15 +360598,15 @@ │ │ │ │ ldr r5, [r7, r5] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r4, #1088 @ 0x440 │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r2, [r0, #920] @ 0x398 │ │ │ │ add.w r8, r4, #920 @ 0x398 │ │ │ │ ldr r6, [pc, #980] @ (346718 ) │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ lsls r1, r2, #26 │ │ │ │ bmi.n 34639a │ │ │ │ @@ -360777,15 +360773,15 @@ │ │ │ │ bpl.w 34640c │ │ │ │ ldr r0, [pc, #524] @ (346730 ) │ │ │ │ subs r1, r1, r4 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ subw r1, r1, #2299 @ 0x8fb │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 34640c │ │ │ │ ldr.w r0, [r4, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r4, #2160] @ 0x870 │ │ │ │ cmp r0, r1 │ │ │ │ ble.n 3464f8 │ │ │ │ bic.w r2, r2, #8 │ │ │ │ @@ -360888,26 +360884,26 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3463f2 │ │ │ │ ldr r0, [pc, #224] @ (346740 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3463f2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ adds r2, #3 │ │ │ │ bl 346764 │ │ │ │ b.n 34636e │ │ │ │ ldr r0, [pc, #204] @ (346744 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r7, [r4, #2301] @ 0x8fd │ │ │ │ b.n 346464 │ │ │ │ ldr r2, [pc, #192] @ (346748 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34656a │ │ │ │ @@ -360915,100 +360911,100 @@ │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.w 34656a │ │ │ │ ldr r0, [pc, #172] @ (34674c ) │ │ │ │ ldrb.w r1, [r7, #924] @ 0x39c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34656a │ │ │ │ ldr r2, [pc, #160] @ (346750 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3464ba │ │ │ │ ldr r2, [pc, #108] @ (346728 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.w 3464ba │ │ │ │ ldr r0, [pc, #140] @ (346754 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3464ba │ │ │ │ ldr r3, [pc, #136] @ (346758 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3465ee │ │ │ │ ldr r3, [pc, #76] @ (346728 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 3465ee │ │ │ │ ldr r0, [pc, #120] @ (34675c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3465ee │ │ │ │ ldr r0, [pc, #112] @ (346760 ) │ │ │ │ add.w r2, r9, #4294967295 @ 0xffffffff │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 346622 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ mov r2, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - @ instruction: 0xb708 │ │ │ │ + @ instruction: 0xb720 │ │ │ │ lsls r2, r2, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r5, r7} │ │ │ │ - lsls r1, r0, #1 │ │ │ │ stmia r5!, {r2, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ + stmia r5!, {r2, r4, r6, r7} │ │ │ │ + lsls r1, r0, #1 │ │ │ │ mov r0, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp sl, fp │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ lsls r4, r3, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5} │ │ │ │ + ldmia r1!, {r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #156 @ 0x9c │ │ │ │ lsls r4, r3, #1 │ │ │ │ cmp r1, #132 @ 0x84 │ │ │ │ lsls r4, r3, #1 │ │ │ │ movs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r4, r6, r7} │ │ │ │ + stmia r7!, {r2, r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r0!, {r1, r4, r6} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #256] @ (34684c ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r4, r6} │ │ │ │ + stmia r7!, {r3, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r2, [pc, #560] @ (346984 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r4, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w r8, [pc, #164] @ 34681c │ │ │ │ sub sp, #12 │ │ │ │ @@ -361056,15 +361052,15 @@ │ │ │ │ bpl.n 3467a0 │ │ │ │ ldr r0, [pc, #72] @ (34682c ) │ │ │ │ rsb r2, r9, #1 │ │ │ │ add r1, r2 │ │ │ │ ldrb r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3467a0 │ │ │ │ ldr r3, [pc, #52] @ (346830 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34678e │ │ │ │ @@ -361072,29 +361068,29 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34678e │ │ │ │ ldr r0, [pc, #32] @ (346834 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34678e │ │ │ │ rors r6, r1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r2, r3, r4} │ │ │ │ + stmia r7!, {r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r4, r6, r7} │ │ │ │ + stmia r6!, {r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #120] @ 3468c0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -361152,46 +361148,46 @@ │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r3, r1 │ │ │ │ ldr.w r4, [r5, #1040] @ 0x410 │ │ │ │ ldr.w r7, [r5, #1044] @ 0x414 │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r5 │ │ │ │ umull r8, r0, r0, r4 │ │ │ │ umlal r0, r1, r3, r4 │ │ │ │ add r3, pc, #88 @ (adr r3, 346960 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r5, r8 │ │ │ │ add r3, pc, #72 @ (adr r3, 346960 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r1, [r6, #8] │ │ │ │ lsls r3, r7, #24 │ │ │ │ orr.w r3, r3, r4, lsr #8 │ │ │ │ lsls r2, r4, #24 │ │ │ │ ldr r4, [r6, #12] │ │ │ │ subs r0, r0, r1 │ │ │ │ movw ip, #24157 @ 0x5e5d │ │ │ │ movt ip, #359 @ 0x167 │ │ │ │ sbc.w r4, r9, r4 │ │ │ │ movw r1, #3060 @ 0xbf4 │ │ │ │ mul.w r1, r0, r1 │ │ │ │ mla r1, ip, r4, r1 │ │ │ │ umull r0, ip, r0, ip │ │ │ │ add r1, ip │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ @@ -361209,18 +361205,18 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r3 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r2, #2120] @ 0x848 │ │ │ │ mov r4, r2 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add r3, pc, #40 @ (adr r3, 3469c0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds r2, r4, r0 │ │ │ │ movs r3, #4 │ │ │ │ rev r2, r2 │ │ │ │ str r2, [r5, #0] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r2, #0] │ │ │ │ @@ -361237,30 +361233,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r3, [r4, #1040] @ 0x410 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ umull r5, r0, r0, r3 │ │ │ │ umlal r0, r1, r2, r3 │ │ │ │ add r3, pc, #44 @ (adr r3, 346a20 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r5 │ │ │ │ add r3, pc, #28 @ (adr r3, 346a20 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r1, r6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ @@ -361279,30 +361275,30 @@ │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ ldr r1, [pc, #56] @ (346a7c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r0, #920 @ 0x398 │ │ │ │ str.w r1, [r3, #2156] @ 0x86c │ │ │ │ str.w r1, [r3, #2160] @ 0x870 │ │ │ │ str.w r1, [r3, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 33425c │ │ │ │ nop │ │ │ │ - add r7, sp, #872 @ 0x368 │ │ │ │ + add r7, sp, #968 @ 0x3c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r2, r5, r6, r7} │ │ │ │ + stmia r4!, {r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #188] @ (346b50 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -361312,33 +361308,33 @@ │ │ │ │ add r7, pc │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #172] @ (346b5c ) │ │ │ │ ldr r1, [pc, #172] @ (346b60 ) │ │ │ │ mov r5, r0 │ │ │ │ add.w r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #156] @ (346b64 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r2, r5, #1088 @ 0x440 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1032 @ 0x408 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ vldr d7, [pc, #104] @ 346b48 │ │ │ │ ldr r2, [pc, #132] @ (346b68 ) │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp, #0] │ │ │ │ add.w r7, r5, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -361353,56 +361349,56 @@ │ │ │ │ ldr r2, [pc, #100] @ (346b6c ) │ │ │ │ ldr r1, [pc, #100] @ (346b70 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r4, [pc, #88] @ (346b74 ) │ │ │ │ ldr r2, [pc, #92] @ (346b78 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop.w │ │ │ │ movs r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #512 @ 0x200 │ │ │ │ + add r7, sp, #608 @ 0x260 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r3, r7} │ │ │ │ + stmia r4!, {r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldcl 0, cr0, [r8, #256] @ 0x100 │ │ │ │ - stcl 0, cr0, [ip, #256]! @ 0x100 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldcl 0, cr0, [r0, #256]! @ 0x100 │ │ │ │ + cdp 0, 0, cr0, cr4, cr0, {2} │ │ │ │ + stmia r4!, {r1, r2, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r4, #146 @ 0x92 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - asrs r6, r4, #11 │ │ │ │ + asrs r6, r7, #11 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r0, #12 │ │ │ │ + cmp r0, #36 @ 0x24 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #600] @ 0x258 │ │ │ │ + ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #56] @ (346bc4 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -361414,27 +361410,27 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #1088 @ 0x440 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ubfx r2, r7, #9, #4 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 344a34 │ │ │ │ - add r6, sp, #544 @ 0x220 │ │ │ │ + add r6, sp, #640 @ 0x280 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4, r5, pc} │ │ │ │ + pop {r1, r2, r4, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r1, r2, r5, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 346c14 │ │ │ │ sub sp, #12 │ │ │ │ @@ -361445,26 +361441,26 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #1088 @ 0x440 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ ubfx r2, r5, #9, #4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3447e8 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #296 @ 0x128 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r4, r5, r6, r7} │ │ │ │ + pop {r3, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r4, r6, r7} │ │ │ │ + pop {r3, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #64] @ (346c70 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -361474,37 +361470,37 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ adds r4, #84 @ 0x54 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #44] @ (346c7c ) │ │ │ │ ldr r1, [pc, #44] @ (346c80 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #2 │ │ │ │ bl 2ea4e4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ - add r5, sp, #904 @ 0x388 │ │ │ │ + b.w 5cfe3c │ │ │ │ + add r5, sp, #1000 @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r2, r7} │ │ │ │ - lsls r1, r0, #1 │ │ │ │ pop {r2, r3, r4, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r0, r4, #6 │ │ │ │ + pop {r2, r4, r5, r7} │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + asrs r0, r7, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r6, #196 @ 0xc4 │ │ │ │ + movs r6, #220 @ 0xdc │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #108] @ (346d00 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -361516,22 +361512,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (346d08 ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 346cd2 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -361545,19 +361541,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - add r5, sp, #520 @ 0x208 │ │ │ │ + add r5, sp, #616 @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, r3, r4} │ │ │ │ + pop {r1, r2, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r2, r4, r5} │ │ │ │ + pop {r2, r3, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r4, [pc, #268] @ (346e2c ) │ │ │ │ sub sp, #64 @ 0x40 │ │ │ │ @@ -361578,69 +361574,69 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #73 @ 0x49 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25b0fc │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ add.w r0, r5, #1088 @ 0x440 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, sl │ │ │ │ bl 2f85b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 346dfc │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movw r6, #20000 @ 0x4e20 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #1088 @ 0x440 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f82a4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 45e870 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 713590 │ │ │ │ + bl 7135a0 │ │ │ │ movw r3, #45184 @ 0xb080 │ │ │ │ movt r3, #31781 @ 0x7c25 │ │ │ │ add r3, r0 │ │ │ │ movs r0, #32 │ │ │ │ str.w r3, [r5, #2120] @ 0x848 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #120] @ (346e48 ) │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ add.w r3, r5, #2144 @ 0x860 │ │ │ │ ldr r1, [pc, #100] @ (346e4c ) │ │ │ │ mov r2, r5 │ │ │ │ str.w r4, [r5, #2152] @ 0x868 │ │ │ │ add.w r0, r5, #920 @ 0x398 │ │ │ │ add r1, pc │ │ │ │ strd r6, r7, [r3] │ │ │ │ @@ -361660,26 +361656,26 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r4, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ + stmia r2!, {r4} │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r2, r4} │ │ │ │ + stmia r2!, {r1, r2, r3, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adc.w r0, lr, r0, lsl #1 │ │ │ │ - sbc.w r0, r4, r0, lsl #1 │ │ │ │ + sbc.w r0, r6, r0, lsl #1 │ │ │ │ + sbcs.w r0, ip, r0, lsl #1 │ │ │ │ mcr2 15, 2, pc, cr11, cr15, {7} @ │ │ │ │ @ instruction: 0xfa43ffff │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -361729,29 +361725,29 @@ │ │ │ │ ldr r1, [r1, r0] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 346e82 │ │ │ │ ldr r0, [pc, #28] @ (346eec ) │ │ │ │ strd r4, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 346e82 │ │ │ │ subs r2, #224 @ 0xe0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r7} │ │ │ │ + stmia r1!, {r3, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (346ef8 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r1, #206 @ 0xce │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -361760,30 +361756,30 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #92] @ (346f70 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (346f74 ) │ │ │ │ ldr r1, [pc, #80] @ (346f78 ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #30 │ │ │ │ adds r4, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #64] @ (346f7c ) │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #56] @ (346f80 ) │ │ │ │ ldr r2, [pc, #60] @ (346f84 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ @@ -361792,23 +361788,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #480 @ 0x1e0 │ │ │ │ + add r3, sp, #576 @ 0x240 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r3, #27 │ │ │ │ + lsrs r6, r6, #27 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #2 │ │ │ │ + movs r4, #26 │ │ │ │ lsls r0, r1, #1 │ │ │ │ - cmp r6, #60 @ 0x3c │ │ │ │ + cmp r6, #84 @ 0x54 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #808] @ 0x328 │ │ │ │ + str r2, [sp, #904] @ 0x388 │ │ │ │ lsls r5, r1, #1 │ │ │ │ lsls r7, r0, #15 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #120 @ 0x78 │ │ │ │ lsls r4, r3, #1 │ │ │ │ lsls r7, r3, #13 │ │ │ │ movs r0, r0 │ │ │ │ @@ -361823,25 +361819,25 @@ │ │ │ │ ldr r1, [pc, #120] @ (34701c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #104] @ (347020 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #104] @ (347024 ) │ │ │ │ mov r5, r0 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ add.w r6, r0, #960 @ 0x3c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ adds r4, #4 │ │ │ │ bl 2f8254 │ │ │ │ @@ -361863,25 +361859,25 @@ │ │ │ │ bl 449210 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f8304 │ │ │ │ nop │ │ │ │ - add r2, sp, #936 @ 0x3a8 │ │ │ │ + add r3, sp, #8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strd r0, r0, [r8], #256 @ 0x100 │ │ │ │ - ldrd r0, r0, [lr], #256 @ 0x100 │ │ │ │ - stmia r0!, {r1, r2, r3, r6, r7} │ │ │ │ + stmdb r0, {r6} │ │ │ │ + ldmdb r6, {r6} │ │ │ │ + stmia r0!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - pop {r4, pc} │ │ │ │ + pop {r3, r5, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, #212 @ 0xd4 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - str r2, [r4, #72] @ 0x48 │ │ │ │ + str r2, [r7, #72] @ 0x48 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 3470c8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -361930,26 +361926,26 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34705a │ │ │ │ ldr r0, [pc, #32] @ (3470d8 ) │ │ │ │ strd r5, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 34705a │ │ │ │ subs r1, #4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - nop {15} │ │ │ │ + stmia r0!, {r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003470dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -362006,39 +362002,39 @@ │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347254 │ │ │ │ ldr.w r0, [r6, #956] @ 0x3bc │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347214 │ │ │ │ ldr.w r0, [r6, #956] @ 0x3bc │ │ │ │ movs r1, #0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r0, [pc, #244] @ (347284 ) │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldrb.w r3, [r2, #968] @ 0x3c8 │ │ │ │ b.n 347118 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 347234 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cbnz r3, 3471f4 │ │ │ │ ldr.w r0, [r6, #924] @ 0x39c │ │ │ │ b.n 347182 │ │ │ │ ldr r3, [pc, #192] @ (347288 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -362047,108 +362043,108 @@ │ │ │ │ ldr r3, [pc, #172] @ (347280 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 347104 │ │ │ │ ldr r0, [pc, #176] @ (34728c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 347104 │ │ │ │ ldr r0, [pc, #168] @ (347290 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #156] @ (347294 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3471c0 │ │ │ │ ldr r3, [pc, #128] @ (347280 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3471c0 │ │ │ │ ldr r0, [pc, #140] @ (347298 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3471c0 │ │ │ │ ldr r3, [pc, #124] @ (347294 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34717e │ │ │ │ ldr r3, [pc, #96] @ (347280 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 34717e │ │ │ │ ldr r0, [pc, #112] @ (34729c ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34717e │ │ │ │ ldr r3, [pc, #104] @ (3472a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3471aa │ │ │ │ ldr r3, [pc, #64] @ (347280 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3471aa │ │ │ │ ldr r0, [pc, #88] @ (3472a4 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3471aa │ │ │ │ ldr r3, [pc, #72] @ (3472a0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 347166 │ │ │ │ ldr r3, [pc, #32] @ (347280 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 347166 │ │ │ │ ldr r0, [pc, #60] @ (3472a8 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 347166 │ │ │ │ nop │ │ │ │ subs r0, #88 @ 0x58 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ite vs │ │ │ │ - lslvs r1, r0, #1 │ │ │ │ - asrvc r0, r5, #31 │ │ │ │ + itt hi │ │ │ │ + lslhi r1, r0, #1 │ │ │ │ + asrhi r0, r5, #31 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00fc │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - nop {10} │ │ │ │ - lsls r1, r0, #1 │ │ │ │ + ite ne │ │ │ │ + lslne r1, r0, #1 │ │ │ │ + it lt @ unpredictable │ │ │ │ + lsllt r1, r0, #1 │ │ │ │ asrs r0, r5, #8 │ │ │ │ movs r0, r0 │ │ │ │ - ite mi │ │ │ │ + itt vs │ │ │ │ + lslvs r1, r0, #1 │ │ │ │ + itt mi @ unpredictable │ │ │ │ lslmi r1, r0, #1 │ │ │ │ - ite cs @ unpredictable │ │ │ │ - lslcs r1, r0, #1 │ │ │ │ - biccc r4, r1 │ │ │ │ + bicmi r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00e0 │ │ │ │ + bkpt 0x00f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bkpt 0x00be │ │ │ │ + bkpt 0x00d6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #64] @ (3472fc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -362159,34 +362155,34 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r6 │ │ │ │ add r4, pc │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #9 │ │ │ │ bl 3470dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3470dc │ │ │ │ - pop {r3, r6, r7, pc} │ │ │ │ + pop {r5, r6, r7, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - rev r2, r1 │ │ │ │ + rev r2, r4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #776 @ (adr r7, 347610 ) │ │ │ │ + add r7, pc, #872 @ (adr r7, 347670 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 347344 │ │ │ │ sub sp, #12 │ │ │ │ @@ -362194,26 +362190,26 @@ │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ ldr r1, [pc, #40] @ (34734c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3470dc │ │ │ │ nop │ │ │ │ - add r7, pc, #424 @ (adr r7, 3474f0 ) │ │ │ │ + add r7, pc, #520 @ (adr r7, 347550 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r2, r5, r6, pc} │ │ │ │ + pop {r2, r3, r4, r5, r6, pc} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r6, 347378 │ │ │ │ + cbnz r6, 34737e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrh.w r3, [r0, #122] @ 0x7a │ │ │ │ ands.w r3, r3, #3 │ │ │ │ beq.n 347396 │ │ │ │ cmp r3, #3 │ │ │ │ beq.n 347388 │ │ │ │ ldr.w ip, [r0, #28] │ │ │ │ @@ -362290,15 +362286,15 @@ │ │ │ │ ldr.w r0, [r0, #928] @ 0x3a0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (347428 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ adds r2, r1, #5 │ │ │ │ lsls r4, r3, #1 │ │ │ │ ldrh.w r3, [r0, #122] @ 0x7a │ │ │ │ ands.w r3, r3, #48 @ 0x30 │ │ │ │ beq.n 347466 │ │ │ │ cmp r3, #48 @ 0x30 │ │ │ │ beq.n 347478 │ │ │ │ @@ -362325,55 +362321,55 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 347466 │ │ │ │ ldr r0, [r0, #68] @ 0x44 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w ip, [pc, #68] @ 3474d8 │ │ │ │ ldr r2, [pc, #68] @ (3474dc ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #68] @ (3474e0 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #56] @ (3474e4 ) │ │ │ │ ldr r1, [pc, #60] @ (3474e8 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #48] @ (3474ec ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - add r6, pc, #168 @ (adr r6, 347584 ) │ │ │ │ + add r6, pc, #264 @ (adr r6, 3475e4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r3, #5 │ │ │ │ + lsrs r0, r6, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r7, #1 │ │ │ │ + subs r2, r2, #2 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #6 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -362388,25 +362384,25 @@ │ │ │ │ ldr r1, [pc, #132] @ (34758c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #116] @ (347590 ) │ │ │ │ adds r4, #32 │ │ │ │ ldr r1, [pc, #116] @ (347594 ) │ │ │ │ movs r3, #169 @ 0xa9 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #100] @ (347598 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r2, r0, #920 @ 0x398 │ │ │ │ ldr r0, [pc, #96] @ (34759c ) │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ @@ -362432,31 +362428,31 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ bl 449210 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2f8304 │ │ │ │ - add r5, pc, #752 @ (adr r5, 347878 ) │ │ │ │ + add r5, pc, #848 @ (adr r5, 3478d8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 347c90 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ b.n 347cc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - pop {r1, r2, r3, r5, r7} │ │ │ │ + b.n 347cf0 │ │ │ │ + lsls r0, r0, #1 │ │ │ │ + pop {r1, r2, r6, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #0 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - ldrh r6, [r3, #40] @ 0x28 │ │ │ │ + ldrh r6, [r6, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #44] @ (3475d8 ) │ │ │ │ ldr r2, [pc, #48] @ (3475dc ) │ │ │ │ add r3, pc │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ @@ -362470,23 +362466,23 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #24] @ (3475e0 ) │ │ │ │ ldr r0, [pc, #24] @ (3475e4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #1000 @ (adr r4, 3479cc ) │ │ │ │ + add r5, pc, #72 @ (adr r5, 34762c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r5} │ │ │ │ + pop {r1, r3, r4, r5} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #80] @ 347648 │ │ │ │ sub sp, #16 │ │ │ │ @@ -362495,41 +362491,41 @@ │ │ │ │ ldr r1, [pc, #76] @ (347650 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #60] @ (347654 ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (347658 ) │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add.w r1, r1, #4096 @ 0x1000 │ │ │ │ str.w r0, [r1, #1176] @ 0x498 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - add r4, pc, #776 @ (adr r4, 347954 ) │ │ │ │ + add r4, pc, #872 @ (adr r4, 3479b4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 3476c2 │ │ │ │ + cbnz r0, 3476c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, #34] @ 0x22 │ │ │ │ + ldrh r6, [r0, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbnz r4, 3476d4 │ │ │ │ + pop {r2, r3} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r5, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -362539,15 +362535,15 @@ │ │ │ │ movs r3, #169 @ 0xa9 │ │ │ │ ldr r1, [pc, #72] @ (3476bc ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #32 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r4, r0, #5248 @ 0x1480 │ │ │ │ add.w r3, r0, #924 @ 0x39c │ │ │ │ adds r4, #28 │ │ │ │ mov r0, r3 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b0fc │ │ │ │ @@ -362559,19 +362555,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - add r4, pc, #320 @ (adr r4, 3477f8 ) │ │ │ │ + add r4, pc, #416 @ (adr r4, 347858 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbnz r0, 347712 │ │ │ │ + cbnz r0, 347718 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r0, #32] │ │ │ │ + ldrh r0, [r3, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #72 @ 0x48 │ │ │ │ movs r3, #0 │ │ │ │ @@ -362654,24 +362650,24 @@ │ │ │ │ ldr r1, [pc, #28] @ (3477c0 ) │ │ │ │ ldr r0, [pc, #28] @ (3477c4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ add r0, pc │ │ │ │ adds r1, #68 @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 347762 │ │ │ │ adds r1, #246 @ 0xf6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #120 @ (adr r3, 34783c ) │ │ │ │ + add r3, pc, #216 @ (adr r3, 34789c ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - rev16 r6, r0 │ │ │ │ + rev16 r6, r3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ movs r3, #0 │ │ │ │ @@ -362834,15 +362830,15 @@ │ │ │ │ ldr.w r1, [r0, #920] @ 0x398 │ │ │ │ mls r3, r2, r1, r3 │ │ │ │ movw r2, #5272 @ 0x1498 │ │ │ │ adds r3, r7, r3 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ mov r3, r2 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ bic.w r3, r3, #16384 @ 0x4000 │ │ │ │ and.w r5, lr, #16384 @ 0x4000 │ │ │ │ orrs r3, r5 │ │ │ │ lsls r6, r0, #18 │ │ │ │ bmi.w 3478de │ │ │ │ @@ -363029,15 +363025,15 @@ │ │ │ │ movt r3, #65535 @ 0xffff │ │ │ │ movw r2, #5272 @ 0x1498 │ │ │ │ mls r3, r0, r1, r3 │ │ │ │ add r3, r4 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ mov r0, r4 │ │ │ │ strh.w r5, [r4, #134] @ 0x86 │ │ │ │ bl 3476c0 │ │ │ │ mov r0, r4 │ │ │ │ bl 34742c │ │ │ │ mov r0, r4 │ │ │ │ bl 347a98 │ │ │ │ @@ -363204,15 +363200,15 @@ │ │ │ │ bic.w r3, r1, #5120 @ 0x1400 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ orr.w r3, r3, #2048 @ 0x800 │ │ │ │ movs r1, #1 │ │ │ │ str r3, [r4, #8] │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r1, [pc, #156] @ (347e74 ) │ │ │ │ add r1, pc │ │ │ │ b.n 347cb0 │ │ │ │ cmp.w r3, #1536 @ 0x600 │ │ │ │ beq.n 347de8 │ │ │ │ ldr r1, [pc, #148] @ (347e78 ) │ │ │ │ add r1, pc │ │ │ │ @@ -363259,25 +363255,25 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r3, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #9 │ │ │ │ movs r0, r0 │ │ │ │ - push {r4, r5, r7, lr} │ │ │ │ + push {r3, r6, r7, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r4, #7 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, lr} │ │ │ │ + push {r2, r3, r6, lr} │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r3, r6} │ │ │ │ + push {r1, r2, r5, r6} │ │ │ │ lsls r1, r0, #1 │ │ │ │ - push {r1, r5, r7} │ │ │ │ + push {r1, r3, r4, r5, r7} │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #5248 @ 0x1480 │ │ │ │ add.w r4, r0, #920 @ 0x398 │ │ │ │ @@ -363343,15 +363339,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.n 347b1c │ │ │ │ │ │ │ │ 00347f38 : │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r0, #1176] @ 0x498 │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ │ │ │ │ 00347f44 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [sp, #8] │ │ │ │ @@ -363386,25 +363382,25 @@ │ │ │ │ ldr r0, [pc, #32] @ (347fc8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r3, [sp, #208] @ 0xd0 │ │ │ │ + ldr r3, [sp, #304] @ 0x130 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r6, 348002 │ │ │ │ + cbz r6, 348008 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #776] @ 0x308 │ │ │ │ + ldr r2, [sp, #872] @ 0x368 │ │ │ │ lsls r1, r1, #1 │ │ │ │ - ldr r3, [sp, #120] @ 0x78 │ │ │ │ + ldr r3, [sp, #216] @ 0xd8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 34800a │ │ │ │ + cbz r0, 348010 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r0!, {r5, r6, r7} │ │ │ │ + stmia r0!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r3, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r1, [sp, #0] │ │ │ │ movs r2, #1 │ │ │ │ @@ -363440,18 +363436,18 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (348038 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ asrs r0, r4, #12 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ @@ -363460,53 +363456,53 @@ │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #92] @ (3480b0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (3480b4 ) │ │ │ │ ldr r1, [pc, #80] @ (3480b8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #64] @ (3480bc ) │ │ │ │ movs r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r1, r0, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r3 │ │ │ │ - bl 5cfdcc │ │ │ │ + bl 5cfddc │ │ │ │ ldr r3, [pc, #48] @ (3480c0 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldr r2, [sp, #896] @ 0x380 │ │ │ │ + ldr r2, [sp, #992] @ 0x3e0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2 0, cr0, [sl, #252]! @ 0xfc │ │ │ │ ldc2l 0, cr0, [r2, #252] @ 0xfc │ │ │ │ - add r0, sp, #360 @ 0x168 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ + stc2l 0, cr0, [sl, #252]! @ 0xfc │ │ │ │ add r0, sp, #456 @ 0x1c8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ lsrs r3, r5, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -363517,47 +363513,47 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (348134 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #76] @ (348138 ) │ │ │ │ ldr r1, [pc, #76] @ (34813c ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #68] @ (348140 ) │ │ │ │ ldr r1, [pc, #68] @ (348144 ) │ │ │ │ movs r2, #1 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - ldr r2, [sp, #352] @ 0x160 │ │ │ │ + ldr r2, [sp, #448] @ 0x1c0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc2 0, cr0, [r6, #-252] @ 0xffffff04 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + stc2 0, cr0, [lr, #-252]! @ 0xffffff04 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #22 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #9 │ │ │ │ lsls r4, r3, #1 │ │ │ │ @@ -363587,29 +363583,29 @@ │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348170 │ │ │ │ ldr r0, [pc, #36] @ (3481a8 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r0, [pc, #24] @ (3481ac ) │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ ldrb r2, [r1, #1] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34816c │ │ │ │ movs r7, #240 @ 0xf0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 3481dc │ │ │ │ + cbz r2, 3481e2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 3481ea │ │ │ │ + sxth r6, r0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #104] @ (348228 ) │ │ │ │ cmp r2, #4 │ │ │ │ @@ -363626,42 +363622,42 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r3, [r1, #0] │ │ │ │ mov r5, r0 │ │ │ │ movs r0, #1 │ │ │ │ rev r4, r3 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add r3, pc, #52 @ (adr r3, 348220 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ add r0, r4 │ │ │ │ str.w r0, [r5, #2428] @ 0x97c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, r4, r5, pc} │ │ │ │ ldr r0, [pc, #32] @ (348230 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ adds r6, #0 │ │ │ │ stmia r4!, {r0, r2, r5, r6} │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r7, #138 @ 0x8a │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 34825e │ │ │ │ + cbz r0, 348264 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #100] @ (34829c ) │ │ │ │ cmp r2, #4 │ │ │ │ ldr.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ beq.n 348258 │ │ │ │ ldr r3, [pc, #92] @ (3482a0 ) │ │ │ │ @@ -363685,37 +363681,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (3482a0 ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34824a │ │ │ │ ldr r0, [pc, #48] @ (3482a4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne.n 348268 │ │ │ │ ldrb r3, [r1, #2] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne.n 348268 │ │ │ │ ldrb r3, [r1, #3] │ │ │ │ cmp r3, #84 @ 0x54 │ │ │ │ bne.n 348268 │ │ │ │ movs r0, #6 │ │ │ │ b.w 45f978 │ │ │ │ ldr r0, [pc, #20] @ (3482a8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ movs r7, #16 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r0, 3482d2 │ │ │ │ + cbz r0, 3482d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 3482c0 │ │ │ │ + cbz r6, 3482c6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #44] @ (3482dc ) │ │ │ │ add r3, pc │ │ │ │ cbz r2, 3482ca │ │ │ │ ldr r1, [pc, #44] @ (3482e0 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -363728,21 +363724,21 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ movs r0, #7 │ │ │ │ b.w 45f718 │ │ │ │ ldr r0, [pc, #16] @ (3482e4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ movs r6, #158 @ 0x9e │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 348304 │ │ │ │ + cbz r4, 34830a │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #52] @ (348320 ) │ │ │ │ add r3, pc │ │ │ │ cbnz r2, 34830c │ │ │ │ ldrb.w r3, [r0, #2237] @ 0x8bd │ │ │ │ cbnz r3, 348302 │ │ │ │ movs r0, #0 │ │ │ │ @@ -363758,20 +363754,20 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 3482f4 │ │ │ │ ldr r0, [pc, #16] @ (348328 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ movs r6, #98 @ 0x62 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 348342 │ │ │ │ + cbz r6, 348348 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3776] @ 0xec0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #528] @ (348550 ) │ │ │ │ @@ -363859,15 +363855,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.n 3483e2 │ │ │ │ ldr r0, [pc, #332] @ (348568 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3483e2 │ │ │ │ mov r1, r5 │ │ │ │ add.w r0, sp, #29 │ │ │ │ ldrb.w r3, [r1], #3 │ │ │ │ strb.w r3, [sp, #28] │ │ │ │ blx 25a0c0 │ │ │ │ subs r3, r7, #2 │ │ │ │ @@ -363898,27 +363894,27 @@ │ │ │ │ ldr r3, [pc, #236] @ (348560 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 3483e2 │ │ │ │ ldr r0, [pc, #240] @ (348570 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3483e2 │ │ │ │ cmp r7, #4 │ │ │ │ beq.n 3484da │ │ │ │ ldr r3, [pc, #212] @ (348560 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #20 │ │ │ │ bpl.n 3483e2 │ │ │ │ ldr r0, [pc, #220] @ (348574 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3483e2 │ │ │ │ ldr r1, [pc, #212] @ (348578 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 348392 │ │ │ │ ldr r1, [pc, #176] @ (348560 ) │ │ │ │ @@ -363931,19 +363927,19 @@ │ │ │ │ ldr r0, [pc, #188] @ (34857c ) │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r5, #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 348392 │ │ │ │ ldr r0, [pc, #172] @ (348580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3483ac │ │ │ │ ldr r3, [pc, #128] @ (34855c ) │ │ │ │ add.w r4, r4, #2240 @ 0x8c0 │ │ │ │ ldrh r5, [r5, #2] │ │ │ │ rev16 r2, r5 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ uxth r1, r2 │ │ │ │ @@ -363966,15 +363962,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3484ec │ │ │ │ ldr r0, [pc, #112] @ (348588 ) │ │ │ │ str r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3484ec │ │ │ │ ldr r3, [pc, #104] @ (34858c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348450 │ │ │ │ @@ -363982,15 +363978,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348450 │ │ │ │ ldr r0, [pc, #88] @ (348590 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 348450 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 33425c │ │ │ │ b.n 3483e2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ movs r6, #8 │ │ │ │ @@ -364001,35 +363997,35 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #102 @ 0x66 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - sub sp, #64 @ 0x40 │ │ │ │ + sub sp, #160 @ 0xa0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r5, [pc, #592] @ (3487c0 ) │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #392 @ 0x188 │ │ │ │ + add sp, #488 @ 0x1e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add sp, #480 @ 0x1e0 │ │ │ │ + sub sp, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r4, #17 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cbz r6, 348584 │ │ │ │ + cbz r6, 34858a │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #144 @ 0x90 │ │ │ │ + add sp, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #312 @ 0x138 │ │ │ │ + sub sp, #408 @ 0x198 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #116] @ 348618 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -364047,18 +364043,18 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r3 │ │ │ │ movs r0, #1 │ │ │ │ ldr.w r2, [r2, #2428] @ 0x97c │ │ │ │ mov r4, r2 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add r3, pc, #56 @ (adr r3, 348610 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ add r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ rev r0, r0 │ │ │ │ str r0, [r5, #0] │ │ │ │ strb r3, [r6, #0] │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364067,26 +364063,26 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #32] @ (348620 ) │ │ │ │ mov r1, r2 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ldmia r2!, {} │ │ │ │ subs r3, #154 @ 0x9a │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #164 @ 0xa4 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add sp, #192 @ 0xc0 │ │ │ │ + add sp, #288 @ 0x120 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #96] @ (348688 ) │ │ │ │ push {lr} │ │ │ │ ldr.w ip, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ cbz r2, 34865a │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ @@ -364111,31 +364107,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.n 34864c │ │ │ │ ldr r0, [pc, #40] @ (348690 ) │ │ │ │ mov r1, r2 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #24] @ (34868c ) │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 34864c │ │ │ │ ldr r0, [pc, #20] @ (348694 ) │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ movs r3, #32 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #992 @ 0x3e0 │ │ │ │ + add sp, #64 @ 0x40 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add sp, #120 @ 0x78 │ │ │ │ + add sp, #216 @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #64] @ 3486e8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364143,33 +364139,33 @@ │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ ldr r1, [pc, #60] @ (3486f0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov.w r2, #36864 @ 0x9000 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r2, [r0, #2235] @ 0x8bb │ │ │ │ str.w r3, [r0, #1960] @ 0x7a8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - str r4, [sp, #520] @ 0x208 │ │ │ │ + str r4, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add sp, #96 @ 0x60 │ │ │ │ + add sp, #192 @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #568 @ (adr r6, 34892c ) │ │ │ │ + add r6, pc, #664 @ (adr r6, 34898c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ (34879c ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -364179,47 +364175,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #140] @ (3487a8 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #136] @ (3487ac ) │ │ │ │ add r6, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r6 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ ldr r7, [pc, #120] @ (3487b0 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #120] @ (3487b4 ) │ │ │ │ movs r2, #0 │ │ │ │ add r7, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #116] @ (3487b8 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #116] @ (3487bc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r3, r0, #2448 @ 0x990 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ ldr r1, [pc, #100] @ (3487c0 ) │ │ │ │ add.w r2, r4, #928 @ 0x3a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov.w r3, #1032 @ 0x408 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #84] @ (3487c4 ) │ │ │ │ str r6, [sp, #0] │ │ │ │ add.w r6, r4, #752 @ 0x2f0 │ │ │ │ add r2, pc │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -364229,33 +364225,33 @@ │ │ │ │ strd r4, r5, [sp, #8] │ │ │ │ bl 449210 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2f8304 │ │ │ │ - str r4, [sp, #152] @ 0x98 │ │ │ │ + str r4, [sp, #248] @ 0xf8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bne.n 34889c │ │ │ │ + bne.n 3486cc │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bne.n 3486c8 │ │ │ │ + bne.n 3486f8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #144 @ (adr r6, 34883c ) │ │ │ │ + add r6, pc, #240 @ (adr r6, 34889c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #640 @ 0x280 │ │ │ │ + add r7, sp, #736 @ 0x2e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r2, #14 │ │ │ │ lsls r2, r5, #1 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #296] @ (3488e4 ) │ │ │ │ + ldr r5, [pc, #392] @ (348944 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #520 @ (adr r5, 3489c8 ) │ │ │ │ + add r5, pc, #616 @ (adr r5, 348a28 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #568 @ 0x238 │ │ │ │ + add r7, sp, #664 @ 0x298 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r6, r1, #15 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -364269,27 +364265,27 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ubfx r2, r7, #9, #4 │ │ │ │ movs r3, #0 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ strd r4, r5, [sp, #32] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 344a34 │ │ │ │ - str r3, [sp, #336] @ 0x150 │ │ │ │ + str r3, [sp, #432] @ 0x1b0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #968 @ (adr r0, 348be0 ) │ │ │ │ + add r1, pc, #40 @ (adr r1, 348840 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #872 @ (adr r0, 348b84 ) │ │ │ │ + add r0, pc, #968 @ (adr r0, 348be4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #52] @ 348860 │ │ │ │ sub sp, #12 │ │ │ │ @@ -364300,26 +364296,26 @@ │ │ │ │ add.w r4, ip, #76 @ 0x4c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r4, [sp, #24] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ add.w r0, r0, #928 @ 0x3a0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ ubfx r2, r5, #9, #4 │ │ │ │ str r4, [sp, #24] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3447e8 │ │ │ │ - str r2, [sp, #1016] @ 0x3f8 │ │ │ │ + str r3, [sp, #88] @ 0x58 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #656 @ (adr r0, 348af8 ) │ │ │ │ + add r0, pc, #752 @ (adr r0, 348b58 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #528 @ (adr r0, 348a7c ) │ │ │ │ + add r0, pc, #624 @ (adr r0, 348adc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ (3488d4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -364328,50 +364324,50 @@ │ │ │ │ ldr r1, [pc, #84] @ (3488dc ) │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #184 @ 0xb8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #68] @ (3488e0 ) │ │ │ │ ldr r1, [pc, #72] @ (3488e4 ) │ │ │ │ add.w ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #56] @ (3488e8 ) │ │ │ │ ldr r1, [pc, #56] @ (3488ec ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #2 │ │ │ │ bl 2ea4e4 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ - str r2, [sp, #696] @ 0x2b8 │ │ │ │ + str r2, [sp, #792] @ 0x318 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, sp, #272 @ 0x110 │ │ │ │ + add r6, sp, #368 @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, sp, #384 @ 0x180 │ │ │ │ + add r6, sp, #480 @ 0x1e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #144 @ (adr r0, 348974 ) │ │ │ │ + add r0, pc, #240 @ (adr r0, 3489d4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #232 @ (adr r0, 3489d0 ) │ │ │ │ + add r0, pc, #328 @ (adr r0, 348a30 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adc.w r0, r0, #12517376 @ 0xbf0000 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + adcs.w r0, r8, #12517376 @ 0xbf0000 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ lsls r0, r1, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #116] @ (348974 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -364383,22 +364379,22 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #104] @ (34897c ) │ │ │ │ add r2, pc │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #104 @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ str r4, [sp, #0] │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cbz r3, 34893e │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ movs r3, #24 │ │ │ │ movs r1, #0 │ │ │ │ @@ -364414,19 +364410,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - str r2, [sp, #184] @ 0xb8 │ │ │ │ + str r2, [sp, #280] @ 0x118 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r7, [sp, #808] @ 0x328 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #800] @ 0x320 │ │ │ │ + ldr r7, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [pc, #336] @ (348ae4 ) │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -364448,26 +364444,26 @@ │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #233 @ 0xe9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ blx 25b0fc │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ add.w r0, r5, #928 @ 0x3a0 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, sl │ │ │ │ bl 2f85b4 │ │ │ │ cbnz r0, 348a18 │ │ │ │ ldr r2, [pc, #272] @ (348b00 ) │ │ │ │ ldr r3, [pc, #252] @ (348af0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -364485,31 +364481,31 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ movs r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r8 │ │ │ │ movs r3, #19 │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add.w r0, r5, #928 @ 0x3a0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2f82a4 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ bl 45e870 │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 713590 │ │ │ │ + bl 7135a0 │ │ │ │ movw r3, #45184 @ 0xb080 │ │ │ │ movt r3, #31781 @ 0x7c25 │ │ │ │ add r3, r0 │ │ │ │ movs r0, #32 │ │ │ │ str.w r3, [r5, #2428] @ 0x97c │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #156] @ (348b04 ) │ │ │ │ @@ -364518,69 +364514,69 @@ │ │ │ │ add r3, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ movs r0, #1 │ │ │ │ str.w r4, [r5, #2432] @ 0x980 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ ldr.w r0, [r5, #2432] @ 0x980 │ │ │ │ str.w r3, [r5, #2444] @ 0x98c │ │ │ │ str.w r2, [r5, #2440] @ 0x988 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ ldrb.w r3, [r5, #2237] @ 0x8bd │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3489ee │ │ │ │ ldr r1, [pc, #76] @ (348b08 ) │ │ │ │ add.w r0, r5, #2240 @ 0x8c0 │ │ │ │ ldr r2, [pc, #76] @ (348b0c ) │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr r1, [pc, #64] @ (348b10 ) │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r5, #2240 @ 0x8c0 │ │ │ │ add r1, pc │ │ │ │ bl 3344e4 │ │ │ │ b.n 3489ee │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r1, [sp, #624] @ 0x270 │ │ │ │ + str r1, [sp, #720] @ 0x2d0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r0, r5, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r5, sp, #160 @ 0xa0 │ │ │ │ + add r5, sp, #256 @ 0x100 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #600 @ (adr r3, 348d50 ) │ │ │ │ + add r3, pc, #696 @ (adr r3, 348db0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r6, {r4, r5, r6, r7} │ │ │ │ + ldmia r7!, {r3} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r2, r3, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r7, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #616 @ (adr r4, 348d74 ) │ │ │ │ + add r4, pc, #712 @ (adr r4, 348dd4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r2, [r6, #19] │ │ │ │ + ldrb r2, [r1, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r7, r1, #10 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -364609,38 +364605,38 @@ │ │ │ │ ldr.w r3, [r4, #2444] @ 0x98c │ │ │ │ adds.w r2, r2, #1000 @ 0x3e8 │ │ │ │ str.w r2, [r4, #2440] @ 0x988 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str.w r3, [r4, #2444] @ 0x98c │ │ │ │ ldr.w r0, [r4, #2432] @ 0x980 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr r3, [pc, #36] @ (348ba4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 348b30 │ │ │ │ ldr r3, [pc, #28] @ (348ba8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348b30 │ │ │ │ ldr r0, [pc, #24] @ (348bac ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 348b30 │ │ │ │ subs r4, r4, #0 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #416 @ 0x1a0 │ │ │ │ + add r3, sp, #512 @ 0x200 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr.w ip, [pc, #220] @ 348ca0 │ │ │ │ @@ -364710,32 +364706,32 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (348ca8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldrb.w r2, [r3, #2408] @ 0x968 │ │ │ │ b.n 348c14 │ │ │ │ ldr r0, [pc, #28] @ (348cac ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ adds r0, r1, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #832 @ 0x340 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, sp, #568 @ 0x238 │ │ │ │ + add r2, sp, #664 @ 0x298 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #156] @ (348d50 ) │ │ │ │ cmp r2, #1 │ │ │ │ add r3, pc │ │ │ │ beq.n 348cd0 │ │ │ │ ldr r1, [pc, #152] @ (348d54 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ @@ -364775,44 +364771,44 @@ │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 3470dc │ │ │ │ ldr r0, [pc, #60] @ (348d5c ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r1, [pc, #52] @ (348d60 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 348cec │ │ │ │ ldr r1, [pc, #32] @ (348d54 ) │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348cec │ │ │ │ ldrb.w r1, [r0, #2236] @ 0x8bc │ │ │ │ ldr r0, [pc, #32] @ (348d64 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 348cec │ │ │ │ nop │ │ │ │ adds r0, r3, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #376 @ 0x178 │ │ │ │ + add r2, sp, #472 @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r1, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #448 @ 0x1c0 │ │ │ │ + add r2, sp, #544 @ 0x220 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb.w r2, [r0, #2235] @ 0x8bb │ │ │ │ ldr r3, [pc, #176] @ (348e20 ) │ │ │ │ lsls r2, r2, #27 │ │ │ │ add r3, pc │ │ │ │ bpl.n 348d82 │ │ │ │ movs r0, #0 │ │ │ │ @@ -364873,27 +364869,27 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348db2 │ │ │ │ ldr r0, [pc, #28] @ (348e30 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 348db2 │ │ │ │ nop │ │ │ │ subs r4, r3, r7 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r2, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r3, [pc, #1448] @ 3493f0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -364904,15 +364900,15 @@ │ │ │ │ adds r3, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #154 @ 0x9a │ │ │ │ ldr.w r6, [pc, #1432] @ 3493fc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r4, #1964] @ 0x7ac │ │ │ │ add r6, pc │ │ │ │ ldrb.w r1, [r0, #920] @ 0x398 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 348f62 │ │ │ │ and.w r3, r1, #24 │ │ │ │ mov r5, r0 │ │ │ │ @@ -364957,15 +364953,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 348f62 │ │ │ │ ldr.w r1, [pc, #1300] @ 34940c │ │ │ │ ldr.w r0, [pc, #1300] @ 349410 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 348fea │ │ │ │ ldrb.w r3, [r4, #1976] @ 0x7b8 │ │ │ │ ldr.w r2, [r4, #1968] @ 0x7b0 │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 348f62 │ │ │ │ @@ -365040,15 +365036,15 @@ │ │ │ │ bpl.n 348f62 │ │ │ │ ldr.w r1, [pc, #1096] @ 349420 │ │ │ │ ldr.w r0, [pc, #1096] @ 349424 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r3, #2 │ │ │ │ bne.n 348f62 │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ ldrb.w r3, [r4, #2105] @ 0x839 │ │ │ │ cmp r3, r2 │ │ │ │ bne.n 348f62 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -365131,15 +365127,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 349048 │ │ │ │ ldr r0, [pc, #840] @ (349430 ) │ │ │ │ ldr.w r3, [r4, #1972] @ 0x7b4 │ │ │ │ ldr.w r2, [r4, #1968] @ 0x7b0 │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [r4, #1965] @ 0x7ad │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348f08 │ │ │ │ ldr r3, [pc, #816] @ (349434 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348ea6 │ │ │ │ @@ -365147,15 +365143,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 348ea6 │ │ │ │ ldr r0, [pc, #796] @ (349438 ) │ │ │ │ ldr.w r1, [r4, #1960] @ 0x7a8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 348ea6 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348fee │ │ │ │ ldr r3, [pc, #720] @ (349404 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -365166,15 +365162,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 348fee │ │ │ │ ldr r1, [pc, #752] @ (34943c ) │ │ │ │ ldr r0, [pc, #756] @ (349440 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348f08 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 34924e │ │ │ │ ldrb.w r2, [r4, #1976] @ 0x7b8 │ │ │ │ ldr.w r3, [r4, #1968] @ 0x7b0 │ │ │ │ @@ -365233,15 +365229,15 @@ │ │ │ │ ldr r3, [pc, #512] @ (349408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 349042 │ │ │ │ ldr r0, [pc, #568] @ (34944c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 349042 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3491ba │ │ │ │ ldr r3, [pc, #560] @ (349450 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -365249,15 +365245,15 @@ │ │ │ │ ldr r3, [pc, #476] @ (349408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3491ba │ │ │ │ ldr r0, [pc, #544] @ (349454 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 3491ba │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3493e0 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348f62 │ │ │ │ @@ -365283,15 +365279,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 348f22 │ │ │ │ ldr r1, [pc, #460] @ (349458 ) │ │ │ │ ldr r0, [pc, #464] @ (34945c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r0, [r8] │ │ │ │ b.n 348f22 │ │ │ │ ldr r3, [pc, #452] @ (349460 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 349004 │ │ │ │ @@ -365299,15 +365295,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 349004 │ │ │ │ ldr r0, [pc, #432] @ (349464 ) │ │ │ │ ldrb.w r1, [r5, #928] @ 0x3a0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 349004 │ │ │ │ strb.w r2, [r4, #2106] @ 0x83a │ │ │ │ addw r0, r7, #1179 @ 0x49b │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ blx 25b0fc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ @@ -365329,15 +365325,15 @@ │ │ │ │ movs r1, #12 │ │ │ │ ldr r0, [pc, #376] @ (349470 ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ mla r3, r1, r2, r3 │ │ │ │ ldr.w r1, [r3, #220] @ 0xdc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 349178 │ │ │ │ ldr r1, [pc, #356] @ (349474 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 349076 │ │ │ │ @@ -365345,45 +365341,45 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 349076 │ │ │ │ ldr r0, [pc, #336] @ (349478 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r4, #2105] @ 0x839 │ │ │ │ b.n 349076 │ │ │ │ ldr r3, [pc, #324] @ (34947c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3491e4 │ │ │ │ ldr r3, [pc, #196] @ (349408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3491e4 │ │ │ │ ldr r0, [pc, #304] @ (349480 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r5, #924] @ 0x39c │ │ │ │ b.n 3491e4 │ │ │ │ ldr r3, [pc, #292] @ (349484 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3491cc │ │ │ │ ldr r3, [pc, #156] @ (349408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3491cc │ │ │ │ ldr r0, [pc, #272] @ (349488 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r4, #2106] @ 0x83a │ │ │ │ b.n 3491cc │ │ │ │ ldr r3, [pc, #128] @ (349404 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3491ba │ │ │ │ @@ -365392,134 +365388,134 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3491ba │ │ │ │ ldr r1, [pc, #240] @ (34948c ) │ │ │ │ ldr r0, [pc, #240] @ (349490 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r4, #1972] @ 0x7b4 │ │ │ │ b.n 3491ba │ │ │ │ ldr r1, [pc, #228] @ (349494 ) │ │ │ │ ldr r0, [pc, #232] @ (349498 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #1960] @ 0x7a8 │ │ │ │ b.n 348f08 │ │ │ │ ldr r3, [pc, #220] @ (34949c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 348f4c │ │ │ │ ldr r3, [pc, #60] @ (349408 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 348f4c │ │ │ │ ldr r0, [pc, #200] @ (3494a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 348f4c │ │ │ │ ldr r3, [pc, #108] @ (349450 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 349228 │ │ │ │ b.n 349246 │ │ │ │ nop │ │ │ │ - ldrh r6, [r3, #38] @ 0x26 │ │ │ │ + ldrh r6, [r6, #38] @ 0x26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #520] @ 0x208 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #528] @ 0x210 │ │ │ │ + ldr r2, [sp, #624] @ 0x270 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r4, r3, r3 │ │ │ │ lsls r2, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #864 @ 0x360 │ │ │ │ + add r1, sp, #960 @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, sp, #216 @ 0xd8 │ │ │ │ + add r1, sp, #312 @ 0x138 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r0, r3, #16 │ │ │ │ lsls r4, r3, #1 │ │ │ │ subs r7, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #720 @ 0x2d0 │ │ │ │ + add r0, sp, #816 @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #208 @ 0xd0 │ │ │ │ + add r0, sp, #304 @ 0x130 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #344 @ 0x158 │ │ │ │ + add r0, sp, #440 @ 0x1b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #20] │ │ │ │ + ldrh r2, [r4, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r2, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #440 @ (adr r7, 3495f4 ) │ │ │ │ + add r7, pc, #536 @ (adr r7, 349654 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, sp, #560 @ 0x230 │ │ │ │ + add r0, sp, #656 @ 0x290 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #920 @ (adr r6, 3497dc ) │ │ │ │ + add r6, pc, #1016 @ (adr r6, 34983c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r6, r0, #7 │ │ │ │ lsls r4, r3, #1 │ │ │ │ asrs r0, r2, #8 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #552 @ (adr r7, 349678 ) │ │ │ │ + add r7, pc, #648 @ (adr r7, 3496d8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ mov r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #752 @ 0x2f0 │ │ │ │ + add r0, sp, #848 @ 0x350 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #944 @ (adr r7, 34980c ) │ │ │ │ + add r0, sp, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #664 @ (adr r5, 3496f8 ) │ │ │ │ + add r5, pc, #760 @ (adr r5, 349758 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #656 @ 0x290 │ │ │ │ + add r0, sp, #752 @ 0x2f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #1 │ │ │ │ lsls r4, r3, #1 │ │ │ │ - add r7, pc, #672 @ (adr r7, 349714 ) │ │ │ │ + add r7, pc, #768 @ (adr r7, 349774 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r7, [pc, #912] @ (349808 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #88 @ (adr r7, 3494d4 ) │ │ │ │ + add r7, pc, #184 @ (adr r7, 349534 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #96 @ (adr r6, 3494e4 ) │ │ │ │ + add r6, pc, #192 @ (adr r6, 349544 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmn r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #552 @ (adr r6, 3496b4 ) │ │ │ │ + add r6, pc, #648 @ (adr r6, 349714 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #184 @ (adr r7, 349548 ) │ │ │ │ + add r7, pc, #280 @ (adr r7, 3495a8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #592 @ (adr r4, 3496e4 ) │ │ │ │ + add r4, pc, #688 @ (adr r4, 349744 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #576 @ (adr r5, 3496d8 ) │ │ │ │ + add r5, pc, #672 @ (adr r5, 349738 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #520 @ (adr r4, 3496a4 ) │ │ │ │ + add r4, pc, #616 @ (adr r4, 349704 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #304 @ (adr r7, 3495d4 ) │ │ │ │ + add r7, pc, #400 @ (adr r7, 349634 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, r2, #4 │ │ │ │ orrs r1, r3 │ │ │ │ beq.n 3494d6 │ │ │ │ sub.w r1, r2, #8 │ │ │ │ @@ -365551,20 +365547,20 @@ │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ (349518 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #104 @ 0x68 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r0, r2 │ │ │ │ lsls r4, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -365572,31 +365568,31 @@ │ │ │ │ ldr r2, [pc, #52] @ (349568 ) │ │ │ │ movs r3, #70 @ 0x46 │ │ │ │ ldr r1, [pc, #52] @ (34956c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - ldrh r2, [r7, #2] │ │ │ │ + ldrh r2, [r2, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r7, pc, #640 @ (adr r7, 3497ec ) │ │ │ │ + add r7, pc, #736 @ (adr r7, 34984c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, pc, #712 @ (adr r7, 349838 ) │ │ │ │ + add r7, pc, #808 @ (adr r7, 349898 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #28 │ │ │ │ subs r7, r1, #0 │ │ │ │ @@ -365618,15 +365614,15 @@ │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #12 │ │ │ │ b.n 3495b6 │ │ │ │ add r3, r5 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ add.w r8, r8, #1 │ │ │ │ - bl 7163c8 │ │ │ │ + bl 7163d8 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ cmp r6, r8 │ │ │ │ bne.n 3495b4 │ │ │ │ adds r2, r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ @@ -365679,19 +365675,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (349674 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #20 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r6, pc, #480 @ (adr r6, 349854 ) │ │ │ │ + add r6, pc, #576 @ (adr r6, 3498b4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r6, pc, #640 @ (adr r6, 3498f8 ) │ │ │ │ + add r6, pc, #736 @ (adr r6, 349958 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ and.w r2, r2, #252 @ 0xfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r2, #4 │ │ │ │ beq.n 3496b2 │ │ │ │ cmp r2, #12 │ │ │ │ beq.n 34969a │ │ │ │ @@ -365725,15 +365721,15 @@ │ │ │ │ ldr.w r0, [r1, r2, lsl #3] │ │ │ │ add.w r1, r1, r2, lsl #3 │ │ │ │ cmp r3, r0 │ │ │ │ bge.n 3496a4 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ movs r0, #12 │ │ │ │ mla r0, r0, r3, r2 │ │ │ │ - b.w 716428 │ │ │ │ + b.w 716438 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r4, [r0, #2172] @ 0x87c │ │ │ │ cmp r4, r1 │ │ │ │ @@ -365769,19 +365765,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (349760 ) │ │ │ │ ldr r0, [pc, #20] @ (349764 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #40 @ 0x28 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r0, [r4, #50] @ 0x32 │ │ │ │ + strh r0, [r7, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #536 @ (adr r5, 34997c ) │ │ │ │ + add r5, pc, #632 @ (adr r5, 3499dc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r5, pc, #824 @ (adr r5, 349aa0 ) │ │ │ │ + add r5, pc, #920 @ (adr r5, 349b00 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #28 │ │ │ │ movs r3, #0 │ │ │ │ @@ -365799,25 +365795,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688220 │ │ │ │ + bl 688230 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 3497c8 │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 3497f2 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688220 │ │ │ │ + bl 688230 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3497b0 │ │ │ │ adds r3, r0, #4 │ │ │ │ beq.n 3497a2 │ │ │ │ ldr r3, [pc, #100] @ (349834 ) │ │ │ │ negs r2, r0 │ │ │ │ ldr r4, [pc, #100] @ (349838 ) │ │ │ │ @@ -365825,20 +365821,20 @@ │ │ │ │ ldr r1, [pc, #100] @ (34983c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ strd r2, r4, [sp] │ │ │ │ movw r2, #633 @ 0x279 │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ movs r0, #0 │ │ │ │ mov.w r1, #2147483648 @ 0x80000000 │ │ │ │ b.n 349802 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688490 │ │ │ │ + bl 6884a0 │ │ │ │ mov r3, r0 │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ str.w r3, [r8] │ │ │ │ ldr r2, [pc, #60] @ (349840 ) │ │ │ │ ldr r3, [pc, #40] @ (349830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -365854,19 +365850,19 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ asrs r6, r6, #6 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #46] @ 0x2e │ │ │ │ + strh r2, [r6, #46] @ 0x2e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r5, pc, #400 @ (adr r5, 3499cc ) │ │ │ │ + add r5, pc, #496 @ (adr r5, 349a2c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #1008 @ (adr r4, 349c30 ) │ │ │ │ + add r5, pc, #80 @ (adr r5, 349890 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r6, r0, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -365877,25 +365873,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (3498e4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (3498e8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (3498ec ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #104] @ (3498f0 ) │ │ │ │ ldr r2, [pc, #108] @ (3498f4 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #108] @ (3498f8 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #1280 @ 0x500 │ │ │ │ @@ -365906,15 +365902,15 @@ │ │ │ │ strb.w r2, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ movw r3, #6900 @ 0x1af4 │ │ │ │ movt r3, #4368 @ 0x1110 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ (349900 ) │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ add sp, #8 │ │ │ │ @@ -365922,32 +365918,32 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r4, [r2, #42] @ 0x2a │ │ │ │ + strh r4, [r5, #42] @ 0x2a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 349408 │ │ │ │ + b.n 349438 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfab60047 │ │ │ │ - strh r6, [r1, #60] @ 0x3c │ │ │ │ + @ instruction: 0xface0047 │ │ │ │ + strh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #74 @ 0x4a │ │ │ │ + cmp r3, #98 @ 0x62 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r1, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ asrs r7, r1, #14 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #584 @ (adr r4, 349b4c ) │ │ │ │ + add r4, pc, #680 @ (adr r4, 349bac ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w r3, [r0, #2196] @ 0x894 │ │ │ │ cbz r3, 349940 │ │ │ │ @@ -365956,22 +365952,22 @@ │ │ │ │ moveq r0, #0 │ │ │ │ bne.n 349928 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldr r0, [pc, #24] @ (349944 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ mvn.w r0, #21 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ bl 25c0dc │ │ │ │ - add r4, pc, #392 @ (adr r4, 349ad0 ) │ │ │ │ + add r4, pc, #488 @ (adr r4, 349b30 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r0, [r0, #2192] @ 0x890 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 349960 │ │ │ │ rsb r0, r0, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -365987,19 +365983,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (349988 ) │ │ │ │ ldr r0, [pc, #20] @ (34998c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strh r0, [r7, #32] │ │ │ │ + strh r0, [r2, #34] @ 0x22 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #376 @ (adr r3, 349b04 ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 349b64 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r4, pc, #200 @ (adr r4, 349a58 ) │ │ │ │ + add r4, pc, #296 @ (adr r4, 349ab8 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #96] @ (349a00 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366008,54 +366004,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (349a08 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (349a0c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (349a10 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #64] @ (349a14 ) │ │ │ │ ldr r1, [pc, #68] @ (349a18 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #56] @ (349a1c ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r1, #32] │ │ │ │ + strh r0, [r4, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 349294 │ │ │ │ + b.n 3492c4 │ │ │ │ movs r7, r7 │ │ │ │ - vld4.16 {d16-d19}, [sl], r7 │ │ │ │ - strh r2, [r0, #50] @ 0x32 │ │ │ │ + vst1.8 {d0[2]}, [r2], r7 │ │ │ │ + strh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #254 @ 0xfe │ │ │ │ + cmp r2, #22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r7, r3, #6 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #98 @ 0x62 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xfb28005b │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -366069,54 +366065,54 @@ │ │ │ │ ldr r1, [pc, #96] @ (349a98 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #76 @ 0x4c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #80] @ (349a9c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #80] @ (349aa0 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #64] @ (349aa4 ) │ │ │ │ ldr r3, [pc, #68] @ (349aa8 ) │ │ │ │ movs r2, #4 │ │ │ │ add r1, pc │ │ │ │ add r3, pc │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #52] @ (349aac ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #220 @ 0xdc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r0, [r7, #26] │ │ │ │ + strh r0, [r2, #28] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 34a204 │ │ │ │ + b.n 34a234 │ │ │ │ movs r7, r7 │ │ │ │ - ldr.w r0, [sl, #71] @ 0x47 │ │ │ │ - strh r2, [r6, #44] @ 0x2c │ │ │ │ + ldr??.w r0, [r2, #71] @ 0x47 │ │ │ │ + strh r2, [r1, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r1, #110 @ 0x6e │ │ │ │ + cmp r1, #134 @ 0x86 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #214 @ 0xd6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r5, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa96005b │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -366141,15 +366137,15 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mul.w r4, r4, r9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ add r0, sp, #12 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r6, [pc, #172] @ (349bb0 ) │ │ │ │ str r2, [r0, #4] │ │ │ │ @@ -366160,15 +366156,15 @@ │ │ │ │ ldr r2, [pc, #164] @ (349bb4 ) │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r2, #0] │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5cb700 │ │ │ │ + bl 5cb710 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt.n 349b6a │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cbnz r2, 349b62 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ add r2, r4 │ │ │ │ str r6, [r2, #4] │ │ │ │ @@ -366188,57 +366184,57 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 5cb724 │ │ │ │ + bl 5cb734 │ │ │ │ b.n 349b28 │ │ │ │ ldr r4, [pc, #80] @ (349bbc ) │ │ │ │ add.w r3, r7, #192 @ 0xc0 │ │ │ │ ldr r1, [pc, #76] @ (349bc0 ) │ │ │ │ mov.w r2, #436 @ 0x1b4 │ │ │ │ add r4, pc │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 349b38 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #56] @ (349bc4 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #56] @ (349bc8 ) │ │ │ │ movw r2, #431 @ 0x1af │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ lsrs r4, r0, #26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r4, #22] │ │ │ │ + strh r0, [r7, #22] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r0, #234 @ 0xea │ │ │ │ + cmp r1, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r4, [r3, #40] @ 0x28 │ │ │ │ + strh r4, [r6, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r6, r0, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r2, #24 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - add r2, pc, #536 @ (adr r2, 349dd8 ) │ │ │ │ + add r2, pc, #632 @ (adr r2, 349e38 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #376 @ (adr r1, 349d3c ) │ │ │ │ + add r1, pc, #472 @ (adr r1, 349d9c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #272 @ (adr r1, 349cd8 ) │ │ │ │ + add r1, pc, #368 @ (adr r1, 349d38 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #280 @ (adr r2, 349ce4 ) │ │ │ │ + add r2, pc, #376 @ (adr r2, 349d44 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #132] @ (349c64 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -366249,15 +366245,15 @@ │ │ │ │ ldr r1, [pc, #128] @ (349c6c ) │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ adds r5, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #2176] @ 0x880 │ │ │ │ cmp r6, r3 │ │ │ │ it cs │ │ │ │ movcs r6, r3 │ │ │ │ cmp r6, r4 │ │ │ │ bls.n 349c4e │ │ │ │ mov r5, r0 │ │ │ │ @@ -366273,15 +366269,15 @@ │ │ │ │ add.w r3, r3, r2, lsl #3 │ │ │ │ ldr.w r9, [r3, #4] │ │ │ │ bl 396ac8 │ │ │ │ mov r3, r0 │ │ │ │ mla r0, r8, r4, r9 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349c10 │ │ │ │ - bl 716580 │ │ │ │ + bl 716590 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 349c10 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #1 │ │ │ │ bl 396a68 │ │ │ │ cmp r6, r4 │ │ │ │ @@ -366290,19 +366286,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strh r2, [r1, #14] │ │ │ │ + strh r2, [r4, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #936 @ (adr r0, 34a014 ) │ │ │ │ + add r1, pc, #8 @ (adr r1, 349c74 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r2, pc, #192 @ (adr r2, 349d30 ) │ │ │ │ + add r2, pc, #288 @ (adr r2, 349d90 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -366313,24 +366309,24 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #124] @ (349d0c ) │ │ │ │ add r2, pc │ │ │ │ adds r0, #220 @ 0xdc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r0, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r0, #2168] @ 0x878 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r2, [r0, #2180] @ 0x884 │ │ │ │ add.w r3, r3, r1, lsl #3 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ add r0, r4 │ │ │ │ - bl 716580 │ │ │ │ + bl 716590 │ │ │ │ cbz r0, 349cca │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ itt pl │ │ │ │ movpl r3, #1 │ │ │ │ strpl.w r3, [r5, #1812] @ 0x714 │ │ │ │ bmi.n 349cde │ │ │ │ @@ -366351,19 +366347,19 @@ │ │ │ │ movt r1, #43690 @ 0xaaaa │ │ │ │ mov r0, r6 │ │ │ │ mul.w r1, r4, r1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 396cd8 │ │ │ │ nop │ │ │ │ - strh r6, [r4, #8] │ │ │ │ + strh r6, [r7, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r0, pc, #296 @ (adr r0, 349e34 ) │ │ │ │ + add r0, pc, #392 @ (adr r0, 349e94 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r1, pc, #560 @ (adr r1, 349f40 ) │ │ │ │ + add r1, pc, #656 @ (adr r1, 349fa0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #160] @ (349dc4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366374,15 +366370,15 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r6, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r8, r2 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r1, [r0, #2180] @ 0x884 │ │ │ │ ldr r4, [pc, #136] @ (349dd0 ) │ │ │ │ mul.w r3, r5, r3 │ │ │ │ add r4, pc │ │ │ │ adds r5, r1, r3 │ │ │ │ ldr r1, [r1, r3] │ │ │ │ @@ -366394,15 +366390,15 @@ │ │ │ │ add r1, r3 │ │ │ │ ldrb r3, [r5, #8] │ │ │ │ cbz r3, 349db0 │ │ │ │ ldr r3, [pc, #104] @ (349dd4 ) │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 5cb73c │ │ │ │ + bl 5cb74c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 349d92 │ │ │ │ movs r3, #0 │ │ │ │ strb r3, [r5, #8] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -366411,43 +366407,43 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #68] @ (349dd8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71e8f4 │ │ │ │ + b.w 71e904 │ │ │ │ ldr r0, [pc, #56] @ (349ddc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 71e8f4 │ │ │ │ + b.w 71e904 │ │ │ │ ldr r0, [pc, #44] @ (349de0 ) │ │ │ │ add.w r3, r6, #236 @ 0xec │ │ │ │ mov r1, r8 │ │ │ │ movw r2, #317 @ 0x13d │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strh r4, [r0, #4] │ │ │ │ + strh r4, [r3, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #680] @ 0x2a8 │ │ │ │ + ldr r7, [sp, #776] @ 0x308 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #944 @ (adr r0, 34a180 ) │ │ │ │ + add r1, pc, #16 @ (adr r1, 349de0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r0, r0, #16 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #832 @ (adr r0, 34a11c ) │ │ │ │ + add r0, pc, #928 @ (adr r0, 34a17c ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #560 @ (adr r0, 34a010 ) │ │ │ │ + add r0, pc, #656 @ (adr r0, 34a070 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r0, pc, #624 @ (adr r0, 34a054 ) │ │ │ │ + add r0, pc, #720 @ (adr r0, 34a0b4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (349e94 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -366456,15 +366452,15 @@ │ │ │ │ ldr r1, [pc, #156] @ (349e9c ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1680] @ 0x690 │ │ │ │ ldr r6, [pc, #140] @ (349ea0 ) │ │ │ │ add r6, pc │ │ │ │ cbz r3, 349e7e │ │ │ │ mov r8, r0 │ │ │ │ bl 397930 │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ @@ -366478,15 +366474,15 @@ │ │ │ │ b.n 349e62 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r1, [pc, #104] @ (349ea4 ) │ │ │ │ cbz r2, 349e4c │ │ │ │ ldr r2, [r6, r1] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5cb70c │ │ │ │ + bl 5cb71c │ │ │ │ ldr.w r3, [r4, #2180] @ 0x884 │ │ │ │ str r7, [r3, r5] │ │ │ │ ldr.w r2, [r4, #1816] @ 0x718 │ │ │ │ add.w r9, r9, #1 │ │ │ │ ldr.w r3, [r4, #2168] @ 0x878 │ │ │ │ adds r5, #12 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ @@ -366507,19 +366503,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - ldrb r2, [r6, #30] │ │ │ │ + ldrb r2, [r1, #31] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #190 @ 0xbe │ │ │ │ + movs r5, #214 @ 0xd6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r7, #12 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -366538,15 +366534,15 @@ │ │ │ │ mul.w r4, r7, r4 │ │ │ │ add.w r3, r8, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov fp, r2 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #2180] @ 0x884 │ │ │ │ ldr r6, [pc, #160] @ (349f8c ) │ │ │ │ adds r5, r3, r4 │ │ │ │ ldr r3, [r3, r4] │ │ │ │ add r6, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 349f5e │ │ │ │ @@ -366562,24 +366558,24 @@ │ │ │ │ ldr r2, [r5, #4] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ mov r1, r2 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5cb710 │ │ │ │ + bl 5cb720 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 349f4a │ │ │ │ ldr r0, [r6, #0] │ │ │ │ - bl 5cb724 │ │ │ │ + bl 5cb734 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r6, #0] │ │ │ │ add.w r1, sl, r4 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5cb734 │ │ │ │ + bl 5cb744 │ │ │ │ cmp r0, #0 │ │ │ │ ittt ge │ │ │ │ movge r0, r7 │ │ │ │ movge r3, #1 │ │ │ │ strbge r3, [r5, #8] │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -366588,36 +366584,36 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #52] @ (349f94 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ mvn.w r0, #21 │ │ │ │ b.n 349f4a │ │ │ │ ldr r0, [pc, #40] @ (349f98 ) │ │ │ │ add.w r3, r8, #256 @ 0x100 │ │ │ │ mov.w r2, #288 @ 0x120 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r4, #27] │ │ │ │ + ldrb r4, [r7, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #288] @ 0x120 │ │ │ │ + ldr r7, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r5, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r6, [sp, #88] @ 0x58 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r3, #9 │ │ │ │ lsls r2, r5, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #824] @ 0x338 │ │ │ │ + ldr r6, [sp, #920] @ 0x398 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r7, [sp, #56] @ 0x38 │ │ │ │ + ldr r7, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #264] @ (34a0b4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -366626,15 +366622,15 @@ │ │ │ │ ldr r1, [pc, #264] @ (34a0bc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ addw r0, r0, #2200 @ 0x898 │ │ │ │ bl 476eb0 │ │ │ │ ldr.w r0, [r5, #1992] @ 0x7c8 │ │ │ │ bl 44dd08 │ │ │ │ cbz r0, 34a006 │ │ │ │ ldr.w r3, [r5, #1772] @ 0x6ec │ │ │ │ @@ -366647,15 +366643,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #212] @ (34a0c4 ) │ │ │ │ add.w r1, r1, #280 @ 0x118 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #208] @ (34a0c8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 48de80 │ │ │ │ ldr.w r0, [r5, #1772] @ 0x6ec │ │ │ │ cbz r0, 34a012 │ │ │ │ movs r1, #0 │ │ │ │ bl 465188 │ │ │ │ @@ -366707,28 +366703,28 @@ │ │ │ │ b.n 349fe0 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r0, [r0, #0] │ │ │ │ blx 259938 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ (34a0cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 34a090 │ │ │ │ - ldrb r4, [r7, #23] │ │ │ │ + ldrb r4, [r2, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #136] @ 0x88 │ │ │ │ + ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [sp, #408] @ 0x198 │ │ │ │ + ldr r6, [sp, #504] @ 0x1f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r0, #23] │ │ │ │ + ldrb r6, [r3, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ble.n 34a0c4 │ │ │ │ + udf #22 │ │ │ │ movs r7, r7 │ │ │ │ - ssat r0, #8, r4, asr #1 │ │ │ │ - ldr r5, [sp, #944] @ 0x3b0 │ │ │ │ + @ instruction: 0xf33c0047 │ │ │ │ + ldr r6, [sp, #16] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r1, [pc, #940] @ (34a490 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -366772,19 +366768,19 @@ │ │ │ │ movs r2, #12 │ │ │ │ mul.w r7, r2, r0 │ │ │ │ adds r2, r0, #1 │ │ │ │ str.w r2, [r3, r4, lsl #3] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r7 │ │ │ │ - bl 7163b8 │ │ │ │ + bl 7163c8 │ │ │ │ mov r2, r8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 71706c │ │ │ │ + bl 71707c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34a212 │ │ │ │ ldr.w r3, [r5, #1816] @ 0x718 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 34a308 │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -366838,15 +366834,15 @@ │ │ │ │ ldr r1, [pc, #688] @ (34a4ac ) │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ cmp r6, #0 │ │ │ │ blt.n 34a186 │ │ │ │ ldr r2, [pc, #668] @ (34a4b0 ) │ │ │ │ ldr r3, [pc, #636] @ (34a494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -366875,15 +366871,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #364 @ 0x16c │ │ │ │ strd r2, r4, [sp, #192] @ 0xc0 │ │ │ │ add r1, pc │ │ │ │ movw r2, #517 @ 0x205 │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 71df94 │ │ │ │ + b.w 71dfa4 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ orr.w r4, sl, r4, lsl #16 │ │ │ │ movs r2, #1 │ │ │ │ add.w r0, r5, #1824 @ 0x720 │ │ │ │ add r3, fp │ │ │ │ asrs r1, r4, #31 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -366905,15 +366901,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #552] @ (34a4cc ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #320 @ 0x140 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ movw r2, #534 @ 0x216 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #536] @ (34a4d0 ) │ │ │ │ ldr r3, [pc, #476] @ (34a494 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3 │ │ │ │ @@ -366935,15 +366931,15 @@ │ │ │ │ mov.w r2, #488 @ 0x1e8 │ │ │ │ ldr r1, [pc, #492] @ (34a4dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r6 │ │ │ │ blx 25a004 │ │ │ │ b.n 34a186 │ │ │ │ ldr r3, [pc, #468] @ (34a4e0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrb r6, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ @@ -366961,15 +366957,15 @@ │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ and.w r6, r3, #2 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 34a3c4 │ │ │ │ bl 396cb4 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -366978,15 +366974,15 @@ │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r5 │ │ │ │ bl 349ab0 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34a450 │ │ │ │ mov r0, r8 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 34a17e │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25b204 <__fstat64_time64@plt> │ │ │ │ cmp r0, r4 │ │ │ │ blt.n 34a424 │ │ │ │ movs r2, #2 │ │ │ │ @@ -367014,18 +367010,18 @@ │ │ │ │ ldr r1, [pc, #328] @ (34a4fc ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 716420 │ │ │ │ + bl 716430 │ │ │ │ ldr.w r6, [r5, #2180] @ 0x884 │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r6, r7] │ │ │ │ mov r8, r3 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34a478 │ │ │ │ ldr r3, [pc, #292] @ (34a500 ) │ │ │ │ @@ -367034,50 +367030,50 @@ │ │ │ │ ldr r1, [pc, #296] @ (34a508 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [r6, r7] │ │ │ │ ldr r1, [pc, #280] @ (34a50c ) │ │ │ │ mov r2, r8 │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ add r3, r7 │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ b.n 34a17e │ │ │ │ ldr r3, [pc, #264] @ (34a510 ) │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #264] @ (34a514 ) │ │ │ │ ldr r1, [pc, #264] @ (34a518 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34a186 │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #240] @ (34a51c ) │ │ │ │ ldr r3, [pc, #244] @ (34a520 ) │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r1, [pc, #240] @ (34a524 ) │ │ │ │ add r3, pc │ │ │ │ ldr r4, [r0, #0] │ │ │ │ add.w r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #494 @ 0x1ee │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ mov r0, r6 │ │ │ │ blx 25a004 │ │ │ │ b.n 34a186 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ bl 396ac8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -367086,15 +367082,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr.w r3, [r5, #2180] @ 0x884 │ │ │ │ add r3, r7 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ - bl 5cb734 │ │ │ │ + bl 5cb744 │ │ │ │ b.n 34a17e │ │ │ │ ldr r3, [pc, #176] @ (34a52c ) │ │ │ │ mov.w r2, #356 @ 0x164 │ │ │ │ ldr r1, [pc, #176] @ (34a530 ) │ │ │ │ ldr r0, [pc, #176] @ (34a534 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -367107,86 +367103,86 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r1, #1 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r2, r0, #31 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r6, r0, #30 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldr r4, [sp, #800] @ 0x320 │ │ │ │ + ldr r4, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r6, #14] │ │ │ │ + ldrb r6, [r1, #15] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #856] @ 0x358 │ │ │ │ + ldr r2, [sp, #952] @ 0x3b8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r6, r6, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r6, r2, #28 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrb r2, [r4, #13] │ │ │ │ + ldrb r2, [r7, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r5, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r5, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [sp, #504] @ 0x1f8 │ │ │ │ + ldr r2, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r4, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r5, [sp, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, #12] │ │ │ │ + ldrb r6, [r4, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #184] @ 0xb8 │ │ │ │ + ldr r2, [sp, #280] @ 0x118 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r4, r2, #26 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - ldrb r0, [r0, #11] │ │ │ │ + ldrb r0, [r3, #11] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [sp, #136] @ 0x88 │ │ │ │ + ldr r4, [sp, #232] @ 0xe8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #896] @ 0x380 │ │ │ │ + ldr r1, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r2, #19] │ │ │ │ + ldrb r6, [r5, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #148 @ 0x94 │ │ │ │ + movs r0, #172 @ 0xac │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r3, [sp, #976] @ 0x3d0 │ │ │ │ + ldr r4, [sp, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r7, #7] │ │ │ │ + ldrb r6, [r2, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r1, #17] │ │ │ │ + ldrb r6, [r4, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r0, #10 │ │ │ │ + movs r0, #34 @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r2, #7] │ │ │ │ + ldrb r0, [r5, #7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r4, #16] │ │ │ │ + ldrb r0, [r7, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r3, #7 │ │ │ │ + subs r4, r6, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr??.w pc, [r1, #255]! │ │ │ │ - ldrb r2, [r4, #6] │ │ │ │ + ldrb r2, [r7, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r2, [sp, #832] @ 0x340 │ │ │ │ + ldr r2, [sp, #928] @ 0x3a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [sp, #768] @ 0x300 │ │ │ │ + ldr r0, [sp, #864] @ 0x360 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r3, [sp, #96] @ 0x60 │ │ │ │ + ldr r3, [sp, #192] @ 0xc0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r7, #5] │ │ │ │ + ldrb r6, [r2, #6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #624] @ 0x270 │ │ │ │ + ldr r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r0, [sp, #336] @ 0x150 │ │ │ │ + ldr r0, [sp, #432] @ 0x1b0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #328] @ 0x148 │ │ │ │ + ldr r1, [sp, #424] @ 0x1a8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #184] @ (34a600 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -367231,25 +367227,25 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add.w r3, r5, #2192 @ 0x890 │ │ │ │ add.w r0, r5, #1776 @ 0x6f0 │ │ │ │ ldrd r2, r3, [r3, #-8] │ │ │ │ str.w r6, [r5, #2192] @ 0x890 │ │ │ │ strd r2, r3, [sp, #8] │ │ │ │ - bl 688490 │ │ │ │ + bl 6884a0 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r3, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ strd r4, r1, [sp] │ │ │ │ bl 34a0d0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34a584 │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 34a584 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #36] @ (34a60c ) │ │ │ │ movw r2, #603 @ 0x25b │ │ │ │ ldr r1, [pc, #32] @ (34a610 ) │ │ │ │ ldr r0, [pc, #36] @ (34a614 ) │ │ │ │ add r3, pc │ │ │ │ @@ -367260,19 +367256,19 @@ │ │ │ │ nop │ │ │ │ lsls r6, r7, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r0, #15 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - strb r0, [r0, #31] │ │ │ │ + strb r0, [r3, #31] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #920] @ 0x398 │ │ │ │ + str r6, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r1, [sp, #864] @ 0x360 │ │ │ │ + ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 34a62e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -367290,15 +367286,15 @@ │ │ │ │ ldr r1, [pc, #72] @ (34a690 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cbz r3, 34a672 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 3976b4 │ │ │ │ @@ -367311,19 +367307,19 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r2, [r5, #29] │ │ │ │ + strb r2, [r0, #30] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r7, #6] │ │ │ │ + ldrb r2, [r2, #7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r0, r7, #5 │ │ │ │ + adds r0, r2, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, #56 @ 0x38 │ │ │ │ movs r4, #0 │ │ │ │ @@ -367353,15 +367349,15 @@ │ │ │ │ it ne │ │ │ │ cmpne r5, #0 │ │ │ │ add.w r3, r9, #220 @ 0xdc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #62 @ 0x3e │ │ │ │ it eq │ │ │ │ addeq r5, sp, #44 @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [sp, #32] │ │ │ │ and.w r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq.w 34a822 │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ @@ -367406,15 +367402,15 @@ │ │ │ │ ldr r1, [pc, #704] @ (34aa34 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #915 @ 0x393 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r1, r5 │ │ │ │ addw r0, r4, #2200 @ 0x898 │ │ │ │ bl 476e48 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 34a838 │ │ │ │ ldr r5, [pc, #672] @ (34aa38 ) │ │ │ │ mov r0, r4 │ │ │ │ @@ -367423,33 +367419,33 @@ │ │ │ │ add r5, pc │ │ │ │ ldr.w r6, [r4, #1992] @ 0x7c8 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r5, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ adds r5, #152 @ 0x98 │ │ │ │ bl 48de34 │ │ │ │ ldr r2, [pc, #644] @ (34aa44 ) │ │ │ │ ldr r1, [pc, #644] @ (34aa48 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #2 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ movs r2, #12 │ │ │ │ bl 39a8a8 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #612] @ (34aa4c ) │ │ │ │ ldr r3, [pc, #556] @ (34aa14 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3 │ │ │ │ @@ -367472,21 +367468,21 @@ │ │ │ │ ldr r2, [pc, #556] @ (34aa50 ) │ │ │ │ add.w r3, r9, #404 @ 0x194 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #855 @ 0x357 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldrd r1, r0, [sp, #44] @ 0x2c │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 34a7e4 │ │ │ │ add.w r0, r4, #1776 @ 0x6f0 │ │ │ │ add.w sl, r4, #1776 @ 0x6f0 │ │ │ │ - bl 6886dc │ │ │ │ + bl 6886ec │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 34aac4 │ │ │ │ movs r1, #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 3496e4 │ │ │ │ add r7, sp, #40 @ 0x28 │ │ │ │ strd r6, r6, [sp, #36] @ 0x24 │ │ │ │ @@ -367506,15 +367502,15 @@ │ │ │ │ ldr r2, [pc, #464] @ (34aa54 ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov.w r2, #660 @ 0x294 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34a964 │ │ │ │ ldr.w r3, [r4, #2196] @ 0x894 │ │ │ │ cmp r3, #1 │ │ │ │ bne.n 34a8b0 │ │ │ │ ldr.w r3, [r4, #1816] @ 0x718 │ │ │ │ @@ -367525,15 +367521,15 @@ │ │ │ │ ldr r1, [pc, #420] @ (34aa5c ) │ │ │ │ mov r0, sl │ │ │ │ strd r3, r4, [sp] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ strd r3, r6, [sp, #8] │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ ldr.w r0, [r4, #2176] @ 0x880 │ │ │ │ movs r1, #12 │ │ │ │ blx 259448 │ │ │ │ ldr.w r3, [r4, #1768] @ 0x6e8 │ │ │ │ str.w r0, [r4, #2180] @ 0x884 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.w 34a75e │ │ │ │ @@ -367545,28 +367541,28 @@ │ │ │ │ add r9, pc │ │ │ │ add r8, pc │ │ │ │ mov r2, r9 │ │ │ │ add r7, pc │ │ │ │ mov r1, r8 │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r6 │ │ │ │ ldr.w r1, [r4, #2176] @ 0x880 │ │ │ │ mov r3, r5 │ │ │ │ bl 397400 │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 34aa92 │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #2176] @ 0x880 │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34a75e │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3976b4 │ │ │ │ @@ -367582,18 +367578,18 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ bl 349768 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cbz r3, 34a96c │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 34a898 │ │ │ │ mov r0, r5 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 34a838 │ │ │ │ cmp.w r0, #65536 @ 0x10000 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ it cs │ │ │ │ movcs r3, #1 │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -367603,26 +367599,26 @@ │ │ │ │ ldr r2, [pc, #228] @ (34aa6c ) │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #683 @ 0x2ab │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34a898 │ │ │ │ ldr r2, [pc, #208] @ (34aa70 ) │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ mov r1, r8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #0] │ │ │ │ add.w r3, r9, #452 @ 0x1c4 │ │ │ │ add r0, sp, #32 │ │ │ │ movw r2, #655 @ 0x28f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34a898 │ │ │ │ str.w r0, [r4, #1816] @ 0x718 │ │ │ │ b.n 34a9e2 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ @@ -367641,87 +367637,87 @@ │ │ │ │ bl 349768 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34a9c2 │ │ │ │ add r0, sp, #32 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 34a898 │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r3, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r2, #10 │ │ │ │ lsls r2, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #72] @ 0x48 │ │ │ │ + str r6, [sp, #168] @ 0xa8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r4, #27] │ │ │ │ + strb r6, [r7, #27] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #296] @ 0x128 │ │ │ │ + str r7, [sp, #392] @ 0x188 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldcl 0, cr0, [r4, #364]! @ 0x16c │ │ │ │ - ldr r1, [sp, #56] @ 0x38 │ │ │ │ + ldr r1, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r7, #24] │ │ │ │ + strb r4, [r2, #25] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #648] @ 0x288 │ │ │ │ + ldr r1, [sp, #744] @ 0x2e8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #368] @ 0x170 │ │ │ │ + str r5, [sp, #464] @ 0x1d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r2, #24] │ │ │ │ + strb r2, [r5, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvs.n 34aae0 │ │ │ │ + bvs.n 34ab10 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs.w r0, r2, r7, lsl #1 │ │ │ │ - ldrb r0, [r0, #1] │ │ │ │ + @ instruction: 0xeb8a0047 │ │ │ │ + ldrb r0, [r3, #1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, r7, r7 │ │ │ │ + adds r4, r2, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r4, #5 │ │ │ │ lsls r2, r5, #1 │ │ │ │ - str r7, [sp, #912] @ 0x390 │ │ │ │ + str r7, [sp, #1008] @ 0x3f0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r7, [sp, #896] @ 0x380 │ │ │ │ + str r7, [sp, #992] @ 0x3e0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2l 15, cr15, [r9], #-1020 @ 0xfffffc04 │ │ │ │ bl 3d2a5e │ │ │ │ - strb r4, [r2, #28] │ │ │ │ + strb r4, [r5, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r7, #18] │ │ │ │ + strb r2, [r2, #19] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r7, [sp, #0] │ │ │ │ + str r7, [sp, #96] @ 0x60 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #632] @ 0x278 │ │ │ │ + str r6, [sp, #728] @ 0x2d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #96] @ (34aad8 ) │ │ │ │ mov.w r2, #896 @ 0x380 │ │ │ │ ldr r4, [pc, #96] @ (34aadc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #96] @ (34aae0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34a838 │ │ │ │ ldr r1, [pc, #80] @ (34aae4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 71dc24 │ │ │ │ + bl 71dc34 │ │ │ │ b.n 34a838 │ │ │ │ ldr.w r3, [r4, #1992] @ 0x7c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34a898 │ │ │ │ ldr r3, [pc, #60] @ (34aae8 ) │ │ │ │ movw r2, #710 @ 0x2c6 │ │ │ │ ldr r1, [pc, #60] @ (34aaec ) │ │ │ │ @@ -367735,29 +367731,29 @@ │ │ │ │ ldr r0, [pc, #44] @ (34aaf4 ) │ │ │ │ add.w r3, r9, #428 @ 0x1ac │ │ │ │ mov.w r2, #876 @ 0x36c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - strb r0, [r6, #12] │ │ │ │ + strb r0, [r1, #13] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [sp, #320] @ 0x140 │ │ │ │ + str r2, [sp, #416] @ 0x1a0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #376] @ 0x178 │ │ │ │ + str r6, [sp, #472] @ 0x1d8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r7, #11] │ │ │ │ + strb r6, [r2, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #144] @ 0x90 │ │ │ │ + str r2, [sp, #240] @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #984] @ 0x3d8 │ │ │ │ + str r6, [sp, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r5, [sp, #448] @ 0x1c0 │ │ │ │ + str r5, [sp, #544] @ 0x220 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #96] @ (34ab68 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -367768,47 +367764,47 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r3, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r6, r0 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #1776 @ 0x6f0 │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cbz r0, 34ab3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 34a694 │ │ │ │ ldr r2, [pc, #52] @ (34ab74 ) │ │ │ │ add.w r3, r4, #492 @ 0x1ec │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #1111 @ 0x457 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r4, #10] │ │ │ │ + strb r0, [r7, #10] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #792] @ 0x318 │ │ │ │ + str r1, [sp, #888] @ 0x378 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r3, [sp, #32] │ │ │ │ + str r3, [sp, #128] @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [sp, #120] @ 0x78 │ │ │ │ + str r6, [sp, #216] @ 0xd8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #156] @ (34ac24 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -367819,38 +367815,38 @@ │ │ │ │ add r5, pc │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r5, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ ldr.w r0, [r0, #1772] @ 0x6ec │ │ │ │ cbz r0, 34abf8 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 465194 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cbnz r0, 34abc4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.n 34a694 │ │ │ │ ldr.w r0, [r3, #1772] @ 0x6ec │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ ldr r2, [pc, #96] @ (34ac30 ) │ │ │ │ str r0, [sp, #4] │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movw r2, #1051 @ 0x41b │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -367858,33 +367854,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #56] @ (34ac34 ) │ │ │ │ add.w r3, r5, #520 @ 0x208 │ │ │ │ mov.w r2, #1048 @ 0x418 │ │ │ │ mov r0, r6 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - str r1, [sp, #288] @ 0x120 │ │ │ │ + str r1, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r3, #8] │ │ │ │ + strb r6, [r6, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [sp, #536] @ 0x218 │ │ │ │ + str r2, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r4, [r1, #12] │ │ │ │ + strb r4, [r4, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #140] @ (34acd4 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -367892,15 +367888,15 @@ │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r1, [pc, #140] @ (34acdc ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #220 @ 0xdc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ bl 349de4 │ │ │ │ add.w r3, r5, #1808 @ 0x710 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ strd r0, r1, [r3] │ │ │ │ ldr.w r3, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -367918,15 +367914,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #80] @ (34ace4 ) │ │ │ │ adds r4, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #2176] @ 0x880 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34ac7a │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -367939,23 +367935,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strb r0, [r4, #5] │ │ │ │ + strb r0, [r7, #5] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #536] @ 0x218 │ │ │ │ + str r0, [sp, #632] @ 0x278 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r1, [sp, #800] @ 0x320 │ │ │ │ + str r1, [sp, #896] @ 0x380 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r6, [r5, #13] │ │ │ │ + strb r6, [r0, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r5, #28 │ │ │ │ + asrs r2, r0, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #360] @ (34ae64 ) │ │ │ │ @@ -367975,15 +367971,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ add.w r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #62 @ 0x3e │ │ │ │ ldr r6, [pc, #336] @ (34ae78 ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r6, pc │ │ │ │ bl 396cb4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ @@ -368031,15 +368027,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #228] @ (34ae88 ) │ │ │ │ adds r7, #152 @ 0x98 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r5, #1816] @ 0x718 │ │ │ │ ldr.w r3, [r5, #2168] @ 0x878 │ │ │ │ mov r9, r0 │ │ │ │ movs r4, #0 │ │ │ │ ldr.w r3, [r3, r2, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ ble.n 34ae40 │ │ │ │ @@ -368055,28 +368051,28 @@ │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ bl 349ab0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34adca │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ subs r4, #1 │ │ │ │ bmi.n 34ad74 │ │ │ │ movs r3, #12 │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ mul.w r7, r3, r4 │ │ │ │ adds r1, r2, r7 │ │ │ │ ldr r2, [r2, r7] │ │ │ │ cbz r2, 34ae1a │ │ │ │ ldr r2, [pc, #132] @ (34ae8c ) │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ - bl 5cb70c │ │ │ │ + bl 5cb71c │ │ │ │ ldr.w r2, [r5, #2180] @ 0x884 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, r7] │ │ │ │ subs r4, #1 │ │ │ │ bcs.n 34adf6 │ │ │ │ b.n 34ad74 │ │ │ │ ldr r2, [pc, #108] @ (34ae90 ) │ │ │ │ @@ -368100,48 +368096,48 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ bl 3977f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34ad74 │ │ │ │ ldr r0, [pc, #72] @ (34aea0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 34adf2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ mcrr2 0, 6, r0, ip, cr9 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r4, #2] │ │ │ │ + strb r2, [r7, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #56] @ 0x38 │ │ │ │ + str r1, [sp, #152] @ 0x98 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r7, #60] @ 0x3c │ │ │ │ + ldrh r0, [r2, #62] @ 0x3e │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldc2 0, cr0, [ip], {105} @ 0x69 │ │ │ │ subs r0, #24 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbd40069 │ │ │ │ - strb r6, [r3, #9] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r2, r3, #24 │ │ │ │ + asrs r2, r6, #24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r6, #4 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfb280069 │ │ │ │ stc 15, cr15, [r1, #1020] @ 0x3fc │ │ │ │ mcr 15, 6, pc, cr3, cr15, {7} @ │ │ │ │ bl 3a4e9e │ │ │ │ - str r3, [sp, #288] @ 0x120 │ │ │ │ + str r3, [sp, #384] @ 0x180 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #8] @ (34aeb4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ b.n 34ae20 │ │ │ │ lsls r3, r3, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -368187,15 +368183,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r4, [r6, #752] @ 0x2f0 │ │ │ │ movs r3, #0 │ │ │ │ addw r0, r6, #1812 @ 0x714 │ │ │ │ str.w r3, [r6, #760] @ 0x2f8 │ │ │ │ - bl 688490 │ │ │ │ + bl 6884a0 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ uxth r1, r4 │ │ │ │ mov r8, r5 │ │ │ │ mov r7, r0 │ │ │ │ cmp r1, r3 │ │ │ │ beq.n 34b038 │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -368223,22 +368219,22 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 34b0d2 │ │ │ │ add.w r3, r4, r2, lsl #4 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ strh r2, [r3, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ - bl 71706c │ │ │ │ + bl 71707c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b08e │ │ │ │ ldr.w r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r7 │ │ │ │ add.w r0, r4, r0, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ - bl 7163b8 │ │ │ │ + bl 7163c8 │ │ │ │ add.w r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq.w 34b0c0 │ │ │ │ ldr.w r3, [r4, #1032] @ 0x408 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r4, #1032] @ 0x408 │ │ │ │ b.n 34af0a │ │ │ │ @@ -368258,15 +368254,15 @@ │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r3, r4 │ │ │ │ it gt │ │ │ │ addgt.w r6, r5, #8 │ │ │ │ ble.n 34b010 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ - bl 716420 │ │ │ │ + bl 716430 │ │ │ │ adds r6, #16 │ │ │ │ blx 25a004 │ │ │ │ ldr.w r3, [r5, #1032] @ 0x408 │ │ │ │ cmp r4, r3 │ │ │ │ blt.n 34affa │ │ │ │ ldr r2, [pc, #352] @ (34b174 ) │ │ │ │ ldr r3, [pc, #336] @ (34b164 ) │ │ │ │ @@ -368313,15 +368309,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 34b126 │ │ │ │ cmp r7, #0 │ │ │ │ blt.n 34b096 │ │ │ │ ldrh.w r3, [r4, #1036] @ 0x40c │ │ │ │ b.n 34af7c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71e0ec │ │ │ │ + bl 71e0fc │ │ │ │ b.n 34afa4 │ │ │ │ ldrh.w r3, [r6, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ beq.n 34b0ba │ │ │ │ ldr.w r5, [r6, #764] @ 0x2fc │ │ │ │ cmp r5, #0 │ │ │ │ bne.n 34afd0 │ │ │ │ @@ -368337,15 +368333,15 @@ │ │ │ │ add.w r5, r6, #772 @ 0x304 │ │ │ │ b.n 34afd8 │ │ │ │ ldr r1, [pc, #192] @ (34b184 ) │ │ │ │ add.w r3, r6, #780 @ 0x30c │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ b.n 34afbe │ │ │ │ ldr r1, [pc, #180] @ (34b188 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34af90 │ │ │ │ ldr r1, [pc, #168] @ (34b18c ) │ │ │ │ @@ -368353,15 +368349,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34af90 │ │ │ │ ldr r0, [pc, #160] @ (34b190 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r4, #1032] @ 0x408 │ │ │ │ b.n 34af90 │ │ │ │ ldr r1, [pc, #144] @ (34b194 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 34b04a │ │ │ │ @@ -368370,29 +368366,29 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34b04a │ │ │ │ ldr r0, [pc, #124] @ (34b198 ) │ │ │ │ uxth r1, r2 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34b04a │ │ │ │ ldr r3, [pc, #116] @ (34b19c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b084 │ │ │ │ ldr r3, [pc, #88] @ (34b18c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b084 │ │ │ │ ldr r0, [pc, #96] @ (34b1a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34b084 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ (34b1a4 ) │ │ │ │ movs r2, #211 @ 0xd3 │ │ │ │ ldr r1, [pc, #84] @ (34b1a8 ) │ │ │ │ ldr r0, [pc, #84] @ (34b1ac ) │ │ │ │ @@ -368404,41 +368400,41 @@ │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfa7a0069 │ │ │ │ @ instruction: 0xfa3e0069 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrsh.w r0, [r8, r9, lsl #2] │ │ │ │ - ldr r2, [r4, #112] @ 0x70 │ │ │ │ + ldr r2, [r7, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - uxtb r0, r1 │ │ │ │ + uxtb r0, r4 │ │ │ │ lsls r0, r1, #1 │ │ │ │ lsls r3, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #1008] @ (34b57c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #720] @ 0x2d0 │ │ │ │ + str r1, [sp, #816] @ 0x330 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r4, [r4, r0] │ │ │ │ movs r0, r0 │ │ │ │ - str r1, [sp, #88] @ 0x58 │ │ │ │ + str r1, [sp, #184] @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r5, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r7, #100] @ 0x64 │ │ │ │ + ldr r2, [r2, #104] @ 0x68 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #624] @ 0x270 │ │ │ │ + str r0, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r6, #50] @ 0x32 │ │ │ │ + ldrh r6, [r1, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -368455,35 +368451,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688220 │ │ │ │ + bl 688230 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 34b20c │ │ │ │ add r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi.n 34b216 │ │ │ │ rsb r5, r4, #8 │ │ │ │ adds r1, r7, r4 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688220 │ │ │ │ + bl 688230 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 34b1f4 │ │ │ │ adds r0, #4 │ │ │ │ beq.n 34b1e6 │ │ │ │ movs r0, #1 │ │ │ │ blx 25b6f0 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 34b226 │ │ │ │ mov r0, r6 │ │ │ │ - bl 688490 │ │ │ │ + bl 6884a0 │ │ │ │ str.w r0, [r8] │ │ │ │ ldr r2, [pc, #52] @ (34b25c ) │ │ │ │ ldr r3, [pc, #44] @ (34b258 ) │ │ │ │ add r2, pc │ │ │ │ ldrd r0, r1, [sp] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -368512,44 +368508,44 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #88] @ (34b2d4 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w ip, [pc, #72] @ 34b2d8 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ mov.w lr, #1 │ │ │ │ ldr r1, [pc, #68] @ (34b2dc ) │ │ │ │ add ip, pc │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strb.w lr, [r0, #67] @ 0x43 │ │ │ │ str.w ip, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ movs r2, #2 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r0, #66] @ 0x42 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #84] @ 0x54 │ │ │ │ + ldr r6, [r5, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r5, r6} │ │ │ │ + ldmia r3, {r2, r3, r7} │ │ │ │ movs r7, r7 │ │ │ │ - b.n 34b404 │ │ │ │ + b.n 34b434 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #174 @ 0xae │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr.w r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ @@ -368570,31 +368566,31 @@ │ │ │ │ ldr r0, [pc, #20] @ (34b324 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r0, #76] @ 0x4c │ │ │ │ + ldr r2, [r3, #76] @ 0x4c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r4, #54] @ 0x36 │ │ │ │ + ldrh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r3, #20] │ │ │ │ + ldrh r4, [r6, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r5, [pc, #120] @ (34b3b4 ) │ │ │ │ add r5, pc │ │ │ │ cbz r3, 34b39e │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 716580 │ │ │ │ + bl 716590 │ │ │ │ cbnz r0, 34b35a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -368603,33 +368599,33 @@ │ │ │ │ sub.w r4, r4, r6, lsl #4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34b37e │ │ │ │ ldr.w r4, [r4, #1064] @ 0x428 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr r3, [pc, #60] @ (34b3bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b366 │ │ │ │ ldr r3, [pc, #52] @ (34b3c0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b366 │ │ │ │ ldr r0, [pc, #48] @ (34b3c4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34b366 │ │ │ │ ldr r3, [pc, #40] @ (34b3c8 ) │ │ │ │ movs r2, #56 @ 0x38 │ │ │ │ ldr r1, [pc, #40] @ (34b3cc ) │ │ │ │ ldr r0, [pc, #40] @ (34b3d0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -368640,21 +368636,21 @@ │ │ │ │ @ instruction: 0xf6120069 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #58] @ 0x3a │ │ │ │ + ldrh r6, [r2, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r5, #64] @ 0x40 │ │ │ │ + ldr r2, [r0, #68] @ 0x44 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r1, #50] @ 0x32 │ │ │ │ + ldrh r4, [r4, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r3, #58] @ 0x3a │ │ │ │ + ldrh r0, [r6, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr.w r8, [pc, #524] @ 34b5f4 │ │ │ │ sub sp, #164 @ 0xa4 │ │ │ │ @@ -368674,34 +368670,34 @@ │ │ │ │ ldr r6, [pc, #512] @ (34b608 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ mov.w r3, #0 │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #496] @ (34b60c ) │ │ │ │ ldr r1, [pc, #496] @ (34b610 ) │ │ │ │ mov r4, r0 │ │ │ │ add.w r3, r8, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ blx 25b0fc │ │ │ │ addw r0, r4, #1812 @ 0x714 │ │ │ │ - bl 68871c │ │ │ │ + bl 68872c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34b520 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 34b1b0 │ │ │ │ strd r0, r1, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -368747,27 +368743,27 @@ │ │ │ │ ldr r1, [pc, #344] @ (34b620 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #405 @ 0x195 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34b4f6 │ │ │ │ ldr r3, [pc, #324] @ (34b624 ) │ │ │ │ mov.w r2, #388 @ 0x184 │ │ │ │ ldr r4, [pc, #324] @ (34b628 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #324] @ (34b62c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r2, [pc, #312] @ (34b630 ) │ │ │ │ ldr r3, [pc, #260] @ (34b600 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ eors r2, r3 │ │ │ │ @@ -368785,39 +368781,39 @@ │ │ │ │ add.w r3, r8, #160 @ 0xa0 │ │ │ │ ldr r1, [pc, #272] @ (34b638 ) │ │ │ │ mov.w r2, #342 @ 0x156 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34b4f6 │ │ │ │ ldr r3, [pc, #256] @ (34b63c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r4, [pc, #252] @ (34b640 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #252] @ (34b644 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 34b4f6 │ │ │ │ ldr r2, [pc, #240] @ (34b648 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r1, [pc, #240] @ (34b64c ) │ │ │ │ movs r3, #1 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ strd r4, r5, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 688a90 │ │ │ │ + bl 688aa0 │ │ │ │ strd r5, r5, [sp, #16] │ │ │ │ str.w r8, [sp, #12] │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [pc, #208] @ (34b650 ) │ │ │ │ add.w r0, r4, #2032 @ 0x7f0 │ │ │ │ @@ -368839,86 +368835,86 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 34b47c │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #160] @ (34b65c ) │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34b47c │ │ │ │ ldr r1, [pc, #152] @ (34b660 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34b4b2 │ │ │ │ ldr r1, [pc, #132] @ (34b658 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34b4b2 │ │ │ │ ldr r0, [pc, #132] @ (34b664 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp, #80] @ 0x50 │ │ │ │ b.n 34b4b2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r2, [r4, #60] @ 0x3c │ │ │ │ + ldr r2, [r7, #60] @ 0x3c │ │ │ │ lsls r2, r2, #1 │ │ │ │ adcs.w r0, r2, #15269888 @ 0xe90000 │ │ │ │ - ldrh r6, [r2, #58] @ 0x3a │ │ │ │ + ldrh r6, [r5, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adc.w r0, r2, #15269888 @ 0xe90000 │ │ │ │ - add r4, pc, #424 @ (adr r4, 34b7b8 ) │ │ │ │ + add r4, pc, #520 @ (adr r4, 34b818 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r4, pc, #512 @ (adr r4, 34b814 ) │ │ │ │ + add r4, pc, #608 @ (adr r4, 34b874 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #48] @ 0x30 │ │ │ │ + ldr r0, [r4, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r0, [sp, #24] │ │ │ │ + str r0, [sp, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r4, #40] @ 0x28 │ │ │ │ + ldrh r4, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [r5, #44] @ 0x2c │ │ │ │ + ldr r0, [r0, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r6, #56] @ 0x38 │ │ │ │ + ldrh r2, [r1, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r0, #40] @ 0x28 │ │ │ │ + ldrh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ orrs.w r0, r2, #15269888 @ 0xe90000 │ │ │ │ - ldrh r4, [r3, #50] @ 0x32 │ │ │ │ + ldrh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r0, #38] @ 0x26 │ │ │ │ + ldrh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r2, [r1, #40] @ 0x28 │ │ │ │ + ldr r2, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r1, #56] @ 0x38 │ │ │ │ + ldrh r4, [r4, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r5, #36] @ 0x24 │ │ │ │ + ldrh r0, [r0, #38] @ 0x26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr??.w pc, [r7, #255]! │ │ │ │ ldc2l 15, cr15, [fp, #-1020]! @ 0xfffffc04 │ │ │ │ - ldrh r4, [r0, #60] @ 0x3c │ │ │ │ + ldrh r4, [r3, #60] @ 0x3c │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #48] @ 0x30 │ │ │ │ + ldrh r2, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r5, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r5, #52] @ 0x34 │ │ │ │ + ldrh r2, [r0, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #488] @ (34b864 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -368976,15 +368972,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34b71a │ │ │ │ ldr r0, [pc, #356] @ (34b874 ) │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrh.w r3, [r8, #1808] @ 0x710 │ │ │ │ cmp r3, r1 │ │ │ │ it eq │ │ │ │ addeq.w r0, r8, #772 @ 0x304 │ │ │ │ beq.n 34b73e │ │ │ │ ldr.w r0, [r8, #764] @ 0x2fc │ │ │ │ @@ -368996,15 +368992,15 @@ │ │ │ │ ldrh.w r3, [r0, #1036] @ 0x40c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 34b730 │ │ │ │ add.w r0, r0, r9, lsl #4 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 716428 │ │ │ │ + b.w 716438 │ │ │ │ ldr r0, [pc, #296] @ (34b878 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cbz r0, 34b760 │ │ │ │ ldr r0, [pc, #280] @ (34b870 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ @@ -369025,19 +369021,19 @@ │ │ │ │ bpl.n 34b6a0 │ │ │ │ ldr r0, [pc, #256] @ (34b880 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r0, [pc, #244] @ (34b884 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ cmp r5, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r7, #0 │ │ │ │ bcc.n 34b820 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34b6a0 │ │ │ │ @@ -369055,15 +369051,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34b6a0 │ │ │ │ ldr r0, [pc, #184] @ (34b88c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r5, #12 │ │ │ │ bhi.n 34b768 │ │ │ │ add r3, pc, #8 @ (adr r3, 34b7ec ) │ │ │ │ ldr.w r2, [r3, r5, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ mrc2 15, 5, pc, cr5, cr15, {7} │ │ │ │ @@ -369102,27 +369098,27 @@ │ │ │ │ movt r0, #49257 @ 0xc069 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #48] @ 0x30 │ │ │ │ + ldrh r6, [r2, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ bxns fp │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #50] @ 0x32 │ │ │ │ + ldrh r6, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r1, #44] @ 0x2c │ │ │ │ + ldrh r2, [r4, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r0, #46] @ 0x2e │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #144] @ (34b930 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -369131,25 +369127,25 @@ │ │ │ │ ldr r1, [pc, #144] @ (34b938 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #144 @ 0x90 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #128] @ (34b93c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #128] @ (34b940 ) │ │ │ │ adds r4, #128 @ 0x80 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ vldr d7, [pc, #84] @ 34b928 │ │ │ │ ldr r2, [pc, #108] @ (34b944 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #108] @ (34b948 ) │ │ │ │ add.w r0, r0, #1848 @ 0x738 │ │ │ │ add r2, pc │ │ │ │ vstr d7, [sp, #8] │ │ │ │ @@ -369178,27 +369174,27 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop.w │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #112] @ 0x70 │ │ │ │ + str r0, [r0, #116] @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r7, [sp, #904] @ 0x388 │ │ │ │ + ldr r7, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #56 @ (adr r0, 34b974 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r2, [r2, #20] │ │ │ │ + ldrh r2, [r5, #20] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r6, #20] │ │ │ │ + ldrh r2, [r1, #22] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ble.n 34b84c │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strh r0, [r1, #58] @ 0x3a │ │ │ │ + strh r0, [r4, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #392] @ (34bae4 ) │ │ │ │ mov r6, r0 │ │ │ │ @@ -369271,20 +369267,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34b978 │ │ │ │ ldr r0, [pc, #232] @ (34baf8 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34b978 │ │ │ │ ldr r0, [pc, #224] @ (34bafc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ cmp r4, #13 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ sbcs.w r3, r5, #0 │ │ │ │ bcc.n 34baa2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34b978 │ │ │ │ @@ -369320,15 +369316,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (34baf0 ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34b978 │ │ │ │ ldr r0, [pc, #104] @ (34bb04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34b978 │ │ │ │ cmp r4, #12 │ │ │ │ bhi.n 34ba2e │ │ │ │ add r3, pc, #8 @ (adr r3, 34bab0 ) │ │ │ │ ldr.w r2, [r3, r4, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -369350,25 +369346,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ bxns r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r1, #30] │ │ │ │ + ldrh r6, [r4, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r2, #32] │ │ │ │ + ldrh r2, [r5, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r4, r6, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #30] │ │ │ │ + ldrh r2, [r4, #30] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (34bb10 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ blt.n 34ba88 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -369377,44 +369373,44 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #72] @ (34bb74 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #60] @ (34bb78 ) │ │ │ │ ldr r1, [pc, #60] @ (34bb7c ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r4, r0, #1768 @ 0x6e8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 343b18 │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39a8a8 │ │ │ │ - str r0, [r4, #84] @ 0x54 │ │ │ │ + str r0, [r7, #84] @ 0x54 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r0, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r2, [r3, #28] │ │ │ │ + ldrh r2, [r6, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 34bb2c │ │ │ │ + bvc.n 34bb5c │ │ │ │ lsls r7, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ (34bc10 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -369423,31 +369419,31 @@ │ │ │ │ ldr r1, [pc, #128] @ (34bc18 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #28 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #112] @ (34bc1c ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #112] @ (34bc20 ) │ │ │ │ movs r3, #11 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #96] @ (34bc24 ) │ │ │ │ mov r4, r0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #88] @ (34bc28 ) │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r4, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ mov.w r3, #2176 @ 0x880 │ │ │ │ strh.w r3, [r4, #114] @ 0x72 │ │ │ │ @@ -369465,32 +369461,32 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r6, #76] @ 0x4c │ │ │ │ + str r4, [r1, #80] @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r2!, {r1, r2, r4, r6} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - bvc.n 34bd10 │ │ │ │ + bvc.n 34bb40 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - str r0, [r2, #68] @ 0x44 │ │ │ │ + str r0, [r5, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r4, r1, #32 │ │ │ │ + lsrs r4, r4, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #238 @ 0xee │ │ │ │ lsls r0, r5, #1 │ │ │ │ vminnm.f16 , , │ │ │ │ bge.n 34bbd8 │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (34bc38 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ blt.n 34bc58 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ @@ -369557,25 +369553,25 @@ │ │ │ │ movs r3, #23 │ │ │ │ ldr r1, [pc, #88] @ (34bd3c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #76] @ (34bd40 ) │ │ │ │ ldr r1, [pc, #76] @ (34bd44 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #60] @ (34bd48 ) │ │ │ │ ldr r3, [pc, #64] @ (34bd4c ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #64] @ (34bd50 ) │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #104] @ 0x68 │ │ │ │ @@ -369588,21 +369584,21 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r5, #60] @ 0x3c │ │ │ │ + str r0, [r0, #64] @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xfb720040 │ │ │ │ - @ instruction: 0xfb860040 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + @ instruction: 0xfb8a0040 │ │ │ │ + @ instruction: 0xfb9e0040 │ │ │ │ + stmia r1!, {r1, r4} │ │ │ │ movs r7, r7 │ │ │ │ - bvs.n 34bd88 │ │ │ │ + bvs.n 34bdb8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ lsls r1, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r3, #9 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ @@ -369620,54 +369616,54 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ str r5, [sp, #0] │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #68] @ (34bdd4 ) │ │ │ │ ldr r1, [pc, #72] @ (34bdd8 ) │ │ │ │ movs r3, #67 @ 0x43 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #60] @ (34bddc ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ (34bde0 ) │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r2, pc │ │ │ │ movs r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - str r4, [r3, #52] @ 0x34 │ │ │ │ + str r4, [r6, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r6, [r4, #10] │ │ │ │ + ldrh r6, [r7, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xfac60040 │ │ │ │ - asrs r2, r3, #29 │ │ │ │ + @ instruction: 0xfade0040 │ │ │ │ + asrs r2, r6, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r4, [r2, #10] │ │ │ │ + ldrh r4, [r5, #10] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 4, pc, cr15, cr15, {7} @ │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #140] @ (34be84 ) │ │ │ │ @@ -369678,27 +369674,27 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #124] @ (34be90 ) │ │ │ │ ldr r1, [pc, #124] @ (34be94 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r6, [pc, #124] @ (34be98 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ mov r0, r7 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r6, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #108] @ (34be9c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34be60 │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ ittte ls │ │ │ │ @@ -369726,35 +369722,35 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34be34 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ mov r2, r8 │ │ │ │ ldr r0, [pc, #44] @ (34bea8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34be34 │ │ │ │ nop │ │ │ │ - str r6, [r1, #44] @ 0x2c │ │ │ │ + str r6, [r4, #44] @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r4, [r2, #6] │ │ │ │ + ldrh r4, [r5, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r4, #6] │ │ │ │ + ldrh r6, [r7, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ite le │ │ │ │ - movle r7, r7 │ │ │ │ - bmi.n 34be8c @ unpredictable │ │ │ │ + ite al │ │ │ │ + moval r7, r7 │ │ │ │ + bpl.n 34bebc @ unpredictable > │ │ │ │ lsls r7, r0, #1 │ │ │ │ @ instruction: 0xeb260069 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #4] │ │ │ │ + ldrh r2, [r4, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #144] @ (34bf4c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -369763,15 +369759,15 @@ │ │ │ │ ldr r1, [pc, #144] @ (34bf54 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r5, #32 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ ldr r6, [pc, #124] @ (34bf58 ) │ │ │ │ cmp r3, #2 │ │ │ │ add r6, pc │ │ │ │ it hi │ │ │ │ movhi r2, #255 @ 0xff │ │ │ │ bhi.n 34bf0e │ │ │ │ @@ -369780,15 +369776,15 @@ │ │ │ │ ldr r1, [pc, #116] @ (34bf60 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ adds r5, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #104] @ (34bf64 ) │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 34bf22 │ │ │ │ @@ -369811,38 +369807,38 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34bf0a │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r0, [pc, #52] @ (34bf70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrb.w r2, [r2, #120] @ 0x78 │ │ │ │ b.n 34bf0a │ │ │ │ nop │ │ │ │ - str r0, [r1, #32] │ │ │ │ + str r0, [r4, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r2, #0] │ │ │ │ + ldrh r2, [r5, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ orns r0, r0, r9, asr #1 │ │ │ │ - it eq │ │ │ │ - moveq r7, r7 │ │ │ │ - bmi.n 34bfbc │ │ │ │ + wfe │ │ │ │ + movs r7, r7 │ │ │ │ + bmi.n 34bfec │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r5, #62] @ 0x3e │ │ │ │ + ldrh r2, [r0, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #488] @ 34c16c │ │ │ │ sub sp, #8 │ │ │ │ @@ -369854,15 +369850,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #480] @ (34c178 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #19 │ │ │ │ add r4, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r0 │ │ │ │ cmp r5, #4 │ │ │ │ bhi.w 34c0e2 │ │ │ │ tbb [pc, r5] │ │ │ │ ldr r0, [pc, #448] @ (34c174 ) │ │ │ │ subs r0, r3, r2 │ │ │ │ movs r3, r0 │ │ │ │ @@ -369872,15 +369868,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #448] @ (34c184 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #432] @ (34c188 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c142 │ │ │ │ movs r0, #0 │ │ │ │ b.n 34c10c │ │ │ │ @@ -369897,15 +369893,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (34c194 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #368] @ (34c188 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bfe2 │ │ │ │ ldr r3, [pc, #376] @ (34c198 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369918,29 +369914,29 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 34bfe2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #360] @ (34c1a0 ) │ │ │ │ ldr r0, [pc, #364] @ (34c1a4 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34bfe2 │ │ │ │ ldr.w ip, [pc, #356] @ 34c1a8 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #352] @ (34c1ac ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #348] @ (34c1b0 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #288] @ (34c188 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bfe2 │ │ │ │ ldr r3, [pc, #296] @ (34c198 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369953,29 +369949,29 @@ │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 34bfe2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #300] @ (34c1b4 ) │ │ │ │ ldr r0, [pc, #304] @ (34c1b8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34bfe2 │ │ │ │ ldr.w ip, [pc, #296] @ 34c1bc │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #292] @ (34c1c0 ) │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r2, #116] @ 0x74 │ │ │ │ add ip, pc │ │ │ │ ldr r2, [pc, #288] @ (34c1c4 ) │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #208] @ (34c188 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 34bfe2 │ │ │ │ ldr r3, [pc, #216] @ (34c198 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -369988,27 +369984,27 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 34bfe2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #240] @ (34c1c8 ) │ │ │ │ ldr r0, [pc, #244] @ (34c1cc ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34bfe2 │ │ │ │ ldr.w ip, [pc, #236] @ 34c1d0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r2, [pc, #232] @ (34c1d4 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #232] @ (34c1d8 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #132] @ (34c188 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 34c11e │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ @@ -370028,15 +370024,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34c108 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #164] @ (34c1dc ) │ │ │ │ ldr r0, [pc, #168] @ (34c1e0 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34c108 │ │ │ │ ldr r3, [pc, #84] @ (34c198 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34bfe2 │ │ │ │ ldr r3, [pc, #76] @ (34c19c ) │ │ │ │ @@ -370045,79 +370041,79 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 34bfe2 │ │ │ │ ldr r1, [r0, #24] │ │ │ │ ldr r2, [pc, #132] @ (34c1e4 ) │ │ │ │ ldr r0, [pc, #136] @ (34c1e8 ) │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34bfe2 │ │ │ │ nop │ │ │ │ - str r0, [r0, #20] │ │ │ │ + str r0, [r3, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r0, [r0, #58] @ 0x3a │ │ │ │ + strh r0, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r2, #58] @ 0x3a │ │ │ │ + strh r2, [r5, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ @ instruction: 0xe9ae0069 │ │ │ │ - str r0, [r1, #16] │ │ │ │ + str r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bkpt 0x002a │ │ │ │ + bkpt 0x0042 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 34c228 │ │ │ │ + bcc.n 34c258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r1, #12] │ │ │ │ + str r4, [r4, #12] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0006 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 34c1c0 │ │ │ │ + bcc.n 34c1f0 │ │ │ │ lsls r7, r0, #1 │ │ │ │ cmp r3, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #58] @ 0x3a │ │ │ │ + strh r4, [r3, #58] @ 0x3a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #56] @ 0x38 │ │ │ │ + strh r2, [r6, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r7, #4] │ │ │ │ + str r6, [r2, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 34c138 │ │ │ │ + bcs.n 34c168 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r4, r7, pc} │ │ │ │ + pop {r1, r4, r5, r7, pc} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r4, #54] @ 0x36 │ │ │ │ + strh r4, [r7, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r1, #54] @ 0x36 │ │ │ │ + strh r2, [r4, #54] @ 0x36 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #0] │ │ │ │ + str r6, [r0, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bcs.n 34c2ac │ │ │ │ + bcs.n 34c0dc │ │ │ │ lsls r7, r0, #1 │ │ │ │ - pop {r1, r3, r6, pc} │ │ │ │ + pop {r1, r5, r6, pc} │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r5, #50] @ 0x32 │ │ │ │ + strh r4, [r0, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r7, #50] @ 0x32 │ │ │ │ + strh r2, [r2, #52] @ 0x34 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r6, [r3, r7] │ │ │ │ + ldrsh r6, [r6, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - pop {pc} │ │ │ │ + pop {r3, r4, pc} │ │ │ │ movs r7, r7 │ │ │ │ - bcs.n 34c228 │ │ │ │ + bcs.n 34c258 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r4, [r3, #50] @ 0x32 │ │ │ │ + strh r4, [r6, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r3, #48] @ 0x30 │ │ │ │ + strh r2, [r6, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r0, [r5, #48] @ 0x30 │ │ │ │ + strh r0, [r0, #50] @ 0x32 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strh r2, [r6, #46] @ 0x2e │ │ │ │ + strh r2, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #1 │ │ │ │ itt le │ │ │ │ movle r3, #12 │ │ │ │ strble.w r3, [r0, #193] @ 0xc1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -370215,15 +370211,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strh.w ip, [r0, #186] @ 0xba │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #212] @ 0xd4 │ │ │ │ strd r2, r3, [sp, #12] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrd r2, r3, [sp, #12] │ │ │ │ b.n 34c43c │ │ │ │ ldrb.w r4, [r0, #168] @ 0xa8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 34c3a0 │ │ │ │ movs r6, #0 │ │ │ │ ldr r1, [pc, #548] @ (34c564 ) │ │ │ │ @@ -370241,15 +370237,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 34c284 │ │ │ │ ldr r0, [pc, #532] @ (34c570 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ strd r3, r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrd r3, r2, [sp, #12] │ │ │ │ ldr.w lr, [r1] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 34c284 │ │ │ │ ldr r1, [pc, #504] @ (34c574 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ @@ -370260,15 +370256,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 34c284 │ │ │ │ ldr r0, [pc, #484] @ (34c578 ) │ │ │ │ strd r4, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34c284 │ │ │ │ lsrs r4, r4, #6 │ │ │ │ orr.w r4, r2, r4, lsl #4 │ │ │ │ subs r1, r4, #3 │ │ │ │ cmp r1, #51 @ 0x33 │ │ │ │ bhi.w 34c4fa │ │ │ │ tbb [pc, r1] │ │ │ │ @@ -370436,19 +370432,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ adds r4, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r0, #34] @ 0x22 │ │ │ │ + strh r0, [r3, #34] @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w r5, [pc, #1068] @ 34c9bc │ │ │ │ cmp r2, #16 │ │ │ │ @@ -370543,15 +370539,15 @@ │ │ │ │ ldr r0, [pc, #852] @ (34c9d0 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r3, r7 │ │ │ │ strd r9, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 34c72e │ │ │ │ strb.w r9, [r4, #168] @ 0xa8 │ │ │ │ movs.w r0, r9, lsl #31 │ │ │ │ bmi.n 34c5d8 │ │ │ │ ldrb.w r3, [r4, #194] @ 0xc2 │ │ │ │ @@ -370564,15 +370560,15 @@ │ │ │ │ ldrb.w r2, [r4, #196] @ 0xc4 │ │ │ │ orr.w r3, r3, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #212] @ 0xd4 │ │ │ │ tst r3, r2 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ tst.w r9, #4 │ │ │ │ beq.n 34c5d8 │ │ │ │ ldrb.w r5, [r4, #182] @ 0xb6 │ │ │ │ ldrh.w r3, [r4, #184] @ 0xb8 │ │ │ │ lsls r5, r5, #8 │ │ │ │ cmp.w r5, #49152 @ 0xc000 │ │ │ │ it ge │ │ │ │ @@ -370592,15 +370588,15 @@ │ │ │ │ bic.w r2, r2, #4 │ │ │ │ strb.w r3, [r4, #194] @ 0xc2 │ │ │ │ strb.w r2, [r4, #168] @ 0xa8 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldrb.w r3, [r4, #168] @ 0xa8 │ │ │ │ lsrs r3, r3, #6 │ │ │ │ orr.w r3, r1, r3, lsl #4 │ │ │ │ subs r2, r3, #1 │ │ │ │ cmp r2, #30 │ │ │ │ bhi.w 34c5d8 │ │ │ │ add r1, pc, #8 @ (adr r1, 34c74c ) │ │ │ │ @@ -370737,15 +370733,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 34c7ec │ │ │ │ b.n 34c7da │ │ │ │ ldr r0, [pc, #312] @ (34c9d4 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 34c5d2 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34c668 │ │ │ │ @@ -370832,17 +370828,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r5, #12] │ │ │ │ + strh r4, [r0, #14] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0034c9d8 : │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ push {lr} │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ strb.w r2, [r0, #194] @ 0xc2 │ │ │ │ @@ -370963,15 +370959,15 @@ │ │ │ │ strb.w r1, [fp, #194] @ 0xc2 │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [fp, #212] @ 0xd4 │ │ │ │ ands.w r1, r1, #127 @ 0x7f │ │ │ │ strb.w r9, [fp, #203] @ 0xcb │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ mov r0, sl │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -371032,15 +371028,15 @@ │ │ │ │ bne.n 34cb4a │ │ │ │ ldrb.w r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [r7, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 34cb4a │ │ │ │ b.n 34ca90 │ │ │ │ nop │ │ │ │ - strb r4, [r1, r6] │ │ │ │ + strb r4, [r4, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 0034cc04 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371060,33 +371056,33 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r3, {r2, r3, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ ldr r0, [pc, #4] @ (34cc54 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldmia r3!, {r1, r2, r4, r7} │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #1984] @ 0x7c0 │ │ │ │ bl 4a18dc │ │ │ │ ldr.w r0, [r4, #1980] @ 0x7bc │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d0084 │ │ │ │ + b.w 5d0094 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ ldr r7, [r0, #100] @ 0x64 │ │ │ │ ldr r1, [pc, #132] @ (34cd14 ) │ │ │ │ @@ -371097,15 +371093,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #120] @ (34cd1c ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34cc04 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #0 │ │ │ │ @@ -371115,15 +371111,15 @@ │ │ │ │ bl 39ab78 │ │ │ │ str.w r0, [r4, #1980] @ 0x7bc │ │ │ │ addw r0, r4, #1988 @ 0x7c4 │ │ │ │ bl 4a1328 │ │ │ │ mov r0, r5 │ │ │ │ bl 34c9d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ add.w r3, r4, #88 @ 0x58 │ │ │ │ mov r2, r0 │ │ │ │ strd r3, r5, [sp] │ │ │ │ ldr r0, [pc, #48] @ (34cd20 ) │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r0, pc │ │ │ │ @@ -371131,19 +371127,19 @@ │ │ │ │ str.w r0, [r4, #1984] @ 0x7c0 │ │ │ │ bl 4a1858 │ │ │ │ addw r1, r4, #1988 @ 0x7c4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a12c8 │ │ │ │ nop │ │ │ │ - strb r4, [r6, r1] │ │ │ │ + strb r4, [r1, r2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r0, 34cd30 │ │ │ │ + cbz r0, 34cd36 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r2, r4, r5, r6} │ │ │ │ + stmia r6!, {r2, r3, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ ldrh r2, [r5, r3] │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -371154,27 +371150,27 @@ │ │ │ │ ldr r1, [pc, #132] @ (34cdc0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #8 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (34cdc4 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #116] @ (34cdc8 ) │ │ │ │ adds r4, #24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movw r4, #4332 @ 0x10ec │ │ │ │ movt r4, #32809 @ 0x8029 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #92] @ (34cdcc ) │ │ │ │ ldr r2, [pc, #96] @ (34cdd0 ) │ │ │ │ ldr r3, [pc, #96] @ (34cdd4 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -371186,40 +371182,40 @@ │ │ │ │ str r4, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r2, r7] │ │ │ │ + strh r4, [r5, r7] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r5!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strh r6, [r5, r2] │ │ │ │ + strh r6, [r0, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xf66a003f │ │ │ │ + @ instruction: 0xf682003f │ │ │ │ vmaxnm.f32 , , │ │ │ │ mcr2 15, 7, pc, cr1, cr15, {7} @ │ │ │ │ ldmia r2!, {r5, r6} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - ldrb r0, [r7, #12] │ │ │ │ + ldrb r0, [r2, #13] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r6, r4, #16 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -371230,15 +371226,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (34ce40 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #52] @ (34ce44 ) │ │ │ │ add.w r1, r0, #6080 @ 0x17c0 │ │ │ │ ldr r2, [pc, #48] @ (34ce48 ) │ │ │ │ adds r1, #16 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371248,22 +371244,22 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strh r6, [r2, r4] │ │ │ │ + strh r6, [r5, r4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strh r4, [r0, r0] │ │ │ │ + strh r4, [r3, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs.w r0, lr, #12517376 @ 0xbf0000 │ │ │ │ - ldrb r6, [r7, #10] │ │ │ │ + rsbs r0, r6, #12517376 @ 0xbf0000 │ │ │ │ + ldrb r6, [r2, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #16 │ │ │ │ + adds r3, #40 @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -371298,15 +371294,15 @@ │ │ │ │ add r3, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ strd r3, r7, [sp, #52] @ 0x34 │ │ │ │ str.w r9, [sp, #48] @ 0x30 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne.n 34ce82 │ │ │ │ ldr r2, [pc, #68] @ (34cf08 ) │ │ │ │ ldr r3, [pc, #44] @ (34cef0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -371325,18 +371321,18 @@ │ │ │ │ nop │ │ │ │ bge.n 34ceb8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r2, r7] │ │ │ │ lsls r2, r5, #1 │ │ │ │ - adc.w r0, ip, #12517376 @ 0xbf0000 │ │ │ │ + sbc.w r0, r4, #12517376 @ 0xbf0000 │ │ │ │ lsls r7, r4, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r2, r3] │ │ │ │ + strh r0, [r5, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r3, r0, #17 │ │ │ │ movs r0, r0 │ │ │ │ bge.n 34ce1c │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -371348,24 +371344,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #84] @ (34cf78 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #72] @ (34cf7c ) │ │ │ │ ldr r1, [pc, #72] @ (34cf80 ) │ │ │ │ adds r4, #12 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (34cf84 ) │ │ │ │ add.w r1, r5, #6368 @ 0x18e0 │ │ │ │ ldr r2, [pc, #56] @ (34cf88 ) │ │ │ │ adds r1, #24 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -371375,26 +371371,26 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strh r4, [r4, r0] │ │ │ │ + strh r4, [r7, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r6, [r3, r3] │ │ │ │ + str r6, [r6, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eors.w r0, sl, #12517376 @ 0xbf0000 │ │ │ │ - add r6, sp, #752 @ 0x2f0 │ │ │ │ + @ instruction: 0xf4b2003f │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r3!, {r5, r6, r7} │ │ │ │ + stmia r3!, {r3, r4, r5, r6, r7} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrb r6, [r0, #6] │ │ │ │ + ldrb r6, [r3, #6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #216 @ 0xd8 │ │ │ │ + adds r1, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #76] @ (34cfe8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371404,33 +371400,33 @@ │ │ │ │ ldr r1, [pc, #72] @ (34cff0 ) │ │ │ │ adds r4, #20 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc │ │ │ │ add.w r5, r4, #8192 @ 0x2000 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r4 │ │ │ │ ldr.w r1, [r5, #2536] @ 0x9e8 │ │ │ │ bl 48a1dc │ │ │ │ ldr.w r0, [r5, #2536] @ 0x9e8 │ │ │ │ blx 2595ac │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r1, [r3, #2368] @ 0x940 │ │ │ │ bl 394b80 │ │ │ │ ldr.w r0, [r4, #2280] @ 0x8e8 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4a18dc │ │ │ │ - str r4, [r4, r6] │ │ │ │ + str r4, [r7, r6] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r6, [r0, #5] │ │ │ │ + ldrb r6, [r3, #5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r2, #116 @ 0x74 │ │ │ │ + adds r2, #140 @ 0x8c │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -371493,15 +371489,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 25c13c │ │ │ │ nop │ │ │ │ - str r4, [r0, r3] │ │ │ │ + str r4, [r3, r3] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #1768] @ 0x6e8 │ │ │ │ str.w r3, [r0, #1772] @ 0x6ec │ │ │ │ b.n 34cff4 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -371693,21 +371689,21 @@ │ │ │ │ b.n 34d25c │ │ │ │ bl 25c10c │ │ │ │ nop │ │ │ │ bvc.n 34d27c │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (34d600 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #28] │ │ │ │ + strb r2, [r2, #29] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r6, [pc, #928] @ (34d688 ) │ │ │ │ + ldr r7, [pc, #0] @ (34d2e8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r0, [r0, #28] │ │ │ │ + strb r0, [r3, #28] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r5, #26] │ │ │ │ + strb r2, [r0, #27] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (34d3d8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -371716,30 +371712,30 @@ │ │ │ │ ldr r1, [pc, #212] @ (34d3e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #240 @ 0xf0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #196] @ (34d3e4 ) │ │ │ │ add.w r4, r4, #256 @ 0x100 │ │ │ │ ldr r1, [pc, #196] @ (34d3e8 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r6, [pc, #188] @ (34d3ec ) │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29c8 │ │ │ │ + bl 5d29d8 │ │ │ │ mov r5, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc │ │ │ │ b.n 34d350 │ │ │ │ adds r5, #1 │ │ │ │ adds r4, #6 │ │ │ │ cmp r5, #13 │ │ │ │ @@ -371752,15 +371748,15 @@ │ │ │ │ ldr.w r3, [r9, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #136] @ (34d3f0 ) │ │ │ │ movs r2, #2 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str.w r3, [r9, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ movs r3, #24 │ │ │ │ ldr r1, [pc, #120] @ (34d3f4 ) │ │ │ │ movw r0, #32902 @ 0x8086 │ │ │ │ ldr r2, [pc, #120] @ (34d3f8 ) │ │ │ │ mla r5, r3, r5, r6 │ │ │ │ mov.w r3, #512 @ 0x200 │ │ │ │ add r1, pc │ │ │ │ @@ -371786,28 +371782,28 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 25c19c │ │ │ │ - ldr r6, [pc, #248] @ (34d4d4 ) │ │ │ │ + ldr r6, [pc, #344] @ (34d534 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r2, sp, #912 @ 0x390 │ │ │ │ + add r2, sp, #1008 @ 0x3f0 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r0!, {r1, r3} │ │ │ │ + stmia r0!, {r1, r5} │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldr r4, [pc, #888] @ (34d760 ) │ │ │ │ + ldr r4, [pc, #984] @ (34d7c0 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - eors.w r0, sl, #63 @ 0x3f │ │ │ │ + @ instruction: 0xf0b2003f │ │ │ │ strb r4, [r0, r4] │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsrs r4, r1, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r4, [r2, #25] │ │ │ │ + strb r4, [r5, #25] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xfbe9ffff │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -371822,15 +371818,15 @@ │ │ │ │ mov sl, r1 │ │ │ │ mov r6, r5 │ │ │ │ add r8, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r9, r0 │ │ │ │ b.n 34d442 │ │ │ │ adds r6, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r6, #13 │ │ │ │ beq.w 34d678 │ │ │ │ ldr.w r0, [r8, r5, lsl #2] │ │ │ │ @@ -371845,15 +371841,15 @@ │ │ │ │ mov r5, r4 │ │ │ │ mla r8, r3, r6, r8 │ │ │ │ ldr r6, [pc, #580] @ (34d6a4 ) │ │ │ │ add r6, pc │ │ │ │ ldr.w r3, [r8, #16] │ │ │ │ add.w r8, r7, #4096 @ 0x1000 │ │ │ │ str.w r3, [r8, #2372] @ 0x944 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r9, r0 │ │ │ │ b.n 34d480 │ │ │ │ adds r4, #1 │ │ │ │ adds r5, #6 │ │ │ │ cmp r4, #13 │ │ │ │ beq.w 34d678 │ │ │ │ ldr.w r0, [r6, r5, lsl #2] │ │ │ │ @@ -371890,15 +371886,15 @@ │ │ │ │ ldrb r3, [r3, #22] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 34d65c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ cbz r4, 34d524 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r2, [pc, #432] @ (34d6ac ) │ │ │ │ ldr r3, [pc, #416] @ (34d69c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -371966,15 +371962,15 @@ │ │ │ │ addw r0, r7, #2284 @ 0x8ec │ │ │ │ bl 4a1328 │ │ │ │ mov r0, r7 │ │ │ │ str.w r4, [r7, #1768] @ 0x6e8 │ │ │ │ str.w r4, [r7, #1772] @ 0x6ec │ │ │ │ bl 34cff4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #236] @ (34d6c0 ) │ │ │ │ add.w r3, r7, #88 @ 0x58 │ │ │ │ str r7, [sp, #4] │ │ │ │ addw r1, r7, #2284 @ 0x8ec │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ @@ -372004,15 +372000,15 @@ │ │ │ │ add.w r1, r1, #276 @ 0x114 │ │ │ │ ldr r2, [pc, #156] @ (34d6cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov.w r3, #1888 @ 0x760 │ │ │ │ ldr r1, [pc, #152] @ (34d6d0 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r5, #2536] @ 0x9e8 │ │ │ │ mov.w r1, #4294967295 @ 0xffffffff │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ bl 489fc8 │ │ │ │ b.n 34d4f8 │ │ │ │ @@ -372050,28 +372046,28 @@ │ │ │ │ lsls r2, r5, #1 │ │ │ │ strh r2, [r5, r5] │ │ │ │ lsls r2, r5, #1 │ │ │ │ bmi.n 34d750 │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r3!, {r1, r3, r5} │ │ │ │ lsls r3, r3, #1 │ │ │ │ - strb r2, [r5, #18] │ │ │ │ + strb r2, [r0, #19] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r0, [r2, #18] │ │ │ │ + strb r0, [r5, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - strb r2, [r6, #17] │ │ │ │ + strb r2, [r1, #18] │ │ │ │ lsls r1, r0, #1 │ │ │ │ strh r2, [r5, r1] │ │ │ │ lsls r2, r5, #1 │ │ │ │ @ instruction: 0xfac7ffff │ │ │ │ - ldr r3, [pc, #144] @ (34d75c ) │ │ │ │ + ldr r3, [pc, #240] @ (34d7bc ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strb r6, [r7, #10] │ │ │ │ + strb r6, [r2, #11] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #240 @ 0xf0 │ │ │ │ + cmp r4, #8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3944] @ 0xf68 │ │ │ │ sub sp, #108 @ 0x6c │ │ │ │ @@ -372903,21 +372899,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3!, {r4, r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldmia r3!, {r2, r4, r5, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r5, #72] @ 0x48 │ │ │ │ + ldr r4, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r2!, {r4, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (34e400 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, #40] @ 0x28 │ │ │ │ + ldr r6, [r2, #44] @ 0x2c │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldmia r0!, {r6, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r2, [pc, #44] @ (34e118 ) │ │ │ │ ldr r3, [pc, #48] @ (34e11c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -373225,19 +373221,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r2, r3, r4, r5} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (34e790 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r2, #4] │ │ │ │ + ldr r2, [r5, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r2, #120] @ 0x78 │ │ │ │ + str r4, [r5, #120] @ 0x78 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r0, [r7, #104] @ 0x68 │ │ │ │ + str r0, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3856] @ 0xf10 │ │ │ │ sub sp, #204 @ 0xcc │ │ │ │ mov sl, r2 │ │ │ │ @@ -373551,19 +373547,19 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r1, [pc, #800] @ (34eb50 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #52] @ 0x34 │ │ │ │ + str r6, [r1, #56] @ 0x38 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r1, [pc, #512] @ (34ea48 ) │ │ │ │ @@ -373761,21 +373757,21 @@ │ │ │ │ b.n 34e91a │ │ │ │ bl 25c16c │ │ │ │ blx 25b530 │ │ │ │ bl 25c10c │ │ │ │ nop │ │ │ │ stmia r1!, {r1, r2} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r4, [r6, #44] @ 0x2c │ │ │ │ + str r4, [r1, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (34ed74 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #384] @ (34ebf0 ) │ │ │ │ sub sp, #104 @ 0x68 │ │ │ │ @@ -373929,15 +373925,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ pop {r1, r6, r7, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ pop {r3, r4, r7, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldr r1, [pc, #800] @ (34ef30 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #12] │ │ │ │ + str r0, [r3, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #572] @ 34ee64 │ │ │ │ @@ -374152,33 +374148,33 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ b.n 34ee34 │ │ │ │ blx 25b530 │ │ │ │ bl 25c13c │ │ │ │ nop │ │ │ │ pop {r2, r5, pc} │ │ │ │ lsls r1, r5, #1 │ │ │ │ - str r6, [r1, #0] │ │ │ │ + str r6, [r4, #0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r1, [pc, #800] @ (34f190 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #150 @ 0x96 │ │ │ │ + adds r3, #174 @ 0xae │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r0, [r0, r5] │ │ │ │ + ldrh r0, [r3, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r5, r5] │ │ │ │ + ldrh r6, [r0, r6] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r2, r5] │ │ │ │ + ldrsh r2, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r4, [r0, r4] │ │ │ │ + ldrsh r4, [r3, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (34ee90 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r2, sp, #280 @ 0x118 │ │ │ │ lsls r3, r3, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #104] @ 34ef0c │ │ │ │ @@ -374216,27 +374212,27 @@ │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 34eebc │ │ │ │ ldr r0, [pc, #32] @ (34ef1c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34eebc │ │ │ │ nop │ │ │ │ hlt 0x001e │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r2, #48] @ 0x30 │ │ │ │ + str r4, [r5, #48] @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [pc, #256] @ (34f034 ) │ │ │ │ mov r7, r0 │ │ │ │ @@ -374329,15 +374325,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 34ef4c │ │ │ │ ldr r0, [pc, #48] @ (34f044 ) │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34ef4c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3517d0 │ │ │ │ @@ -374345,15 +374341,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r3, #2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r6, #32] │ │ │ │ + str r4, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (34f0e8 ) │ │ │ │ @@ -374361,25 +374357,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (34f0f0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #132] @ (34f0f4 ) │ │ │ │ ldr r1, [pc, #132] @ (34f0f8 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #116] @ (34f0fc ) │ │ │ │ ldr r2, [pc, #120] @ (34f100 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (34f104 ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #16 │ │ │ │ @@ -374390,50 +374386,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4130 @ 0x1022 │ │ │ │ movt r3, #8192 @ 0x2000 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #80] @ (34f10c ) │ │ │ │ ldr r1, [pc, #84] @ (34f110 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - adds r2, #40 @ 0x28 │ │ │ │ + adds r2, #64 @ 0x40 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrh r2, [r2, #44] @ 0x2c │ │ │ │ + ldrh r2, [r5, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - add r2, pc, #728 @ (adr r2, 34f3cc ) │ │ │ │ + add r2, pc, #824 @ (adr r2, 34f42c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ - cmp r7, #142 @ 0x8e │ │ │ │ + cmp r7, #166 @ 0xa6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 34f194 │ │ │ │ + bcc.n 34f1c4 │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r5, #13 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #28] │ │ │ │ + str r6, [r0, #32] │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r3, r0, #10 │ │ │ │ movs r0, r0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ lsls r3, r3, #1 │ │ │ │ @ instruction: 0xfae00067 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -374517,15 +374513,15 @@ │ │ │ │ add r8, pc │ │ │ │ add.w r4, r8, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ vldr d8, [pc, #236] @ 34f2f8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr.w r9, [pc, #244] @ 34f30c │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [pc, #244] @ (34f310 ) │ │ │ │ add.w r7, r0, #1768 @ 0x6e8 │ │ │ │ add r9, pc │ │ │ │ movs r1, #255 @ 0xff │ │ │ │ @@ -374583,50 +374579,50 @@ │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc │ │ │ │ mov r0, r6 │ │ │ │ str.w r3, [r5, #2336] @ 0x920 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r9 │ │ │ │ str.w r0, [r5, #2340] @ 0x924 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #68] @ (34f328 ) │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc │ │ │ │ add sp, #16 │ │ │ │ vpop {d8} │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 351964 │ │ │ │ nop │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #140 @ 0x8c │ │ │ │ + adds r0, #164 @ 0xa4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r2, [r5, #8] │ │ │ │ + str r2, [r0, #12] │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r6, pc, #704 @ (adr r6, 34f5d0 ) │ │ │ │ lsls r3, r3, #1 │ │ │ │ - str r0, [r7, #4] │ │ │ │ + str r0, [r2, #8] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - str r4, [r3, #4] │ │ │ │ + str r4, [r6, #4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ mcr2 15, 3, pc, cr9, cr15, {7} @ │ │ │ │ - ldrh r6, [r0, #26] │ │ │ │ + ldrh r6, [r3, #26] │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #424 @ (adr r0, 34f4cc ) │ │ │ │ + add r0, pc, #520 @ (adr r0, 34f52c ) │ │ │ │ lsls r7, r0, #1 │ │ │ │ mrc2 15, 5, pc, cr9, cr15, {7} │ │ │ │ adds r7, #2 │ │ │ │ lsls r2, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -374637,25 +374633,25 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #40] @ (34f370 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #1768 @ 0x6e8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 3515f0 │ │ │ │ nop │ │ │ │ - cmp r7, #66 @ 0x42 │ │ │ │ + cmp r7, #90 @ 0x5a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r2, r5] │ │ │ │ + ldrsh r0, [r5, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r4, r5] │ │ │ │ + ldrsh r2, [r7, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (34f3e0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -374664,25 +374660,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (34f3e8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #76] @ (34f3ec ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (34f3f0 ) │ │ │ │ adds r4, #48 @ 0x30 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (34f3f4 ) │ │ │ │ ldr r2, [pc, #64] @ (34f3f8 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -374693,27 +374689,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - cmp r6, #252 @ 0xfc │ │ │ │ + cmp r7, #20 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r2, [r1, r4] │ │ │ │ + ldrsh r2, [r4, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r3, r4] │ │ │ │ + ldrsh r2, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r1, #18] │ │ │ │ + ldrh r6, [r4, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r7, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r2, [r3, r4] │ │ │ │ + strb r2, [r6, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r5, #21 │ │ │ │ + lsrs r4, r0, #22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #76] @ 34f458 │ │ │ │ sub sp, #16 │ │ │ │ @@ -374721,35 +374717,35 @@ │ │ │ │ movs r3, #55 @ 0x37 │ │ │ │ ldr r1, [pc, #72] @ (34f460 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r3, #2328] @ 0x918 │ │ │ │ - bl 5d0084 │ │ │ │ + bl 5d0094 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r0, [r3, #1788] @ 0x6fc │ │ │ │ cbz r0, 34f44a │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r4, #1768] @ 0x6e8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 4a18dc │ │ │ │ - cmp r6, #114 @ 0x72 │ │ │ │ + cmp r6, #138 @ 0x8a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsh r2, [r2, r2] │ │ │ │ + ldrsh r2, [r5, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #740] @ (34f75c ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -374858,15 +374854,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 34f48c │ │ │ │ ldr r0, [pc, #484] @ (34f76c ) │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r1, r7 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34f48c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 35186c │ │ │ │ movs r1, #0 │ │ │ │ b.n 34f50e │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -374888,15 +374884,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34f5b0 │ │ │ │ ldr r0, [pc, #424] @ (34f774 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 34f5b0 │ │ │ │ ldr r3, [pc, #400] @ (34f770 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov sl, r3 │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -374953,15 +374949,15 @@ │ │ │ │ b.n 34f642 │ │ │ │ ldr r0, [pc, #264] @ (34f778 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ movw r4, #4140 @ 0x102c │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrb r4, [r2, r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 34f4d6 │ │ │ │ ldrh.w r3, [sl] │ │ │ │ @@ -374970,22 +374966,22 @@ │ │ │ │ ldr r3, [r5, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 34f4d6 │ │ │ │ ldr r0, [pc, #216] @ (34f77c ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 34f4d6 │ │ │ │ ldr r0, [pc, #204] @ (34f780 ) │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ adds r1, r7, r4 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34f55e │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -374995,23 +374991,23 @@ │ │ │ │ beq.w 34f55e │ │ │ │ ldr.w r2, [fp] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 34f55e │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ b.n 34f55e │ │ │ │ ldr r0, [pc, #140] @ (34f784 ) │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r8] │ │ │ │ add.w r1, r7, sl │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r3, [r1, r3] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 34f552 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ @@ -375022,15 +375018,15 @@ │ │ │ │ beq.n 34f642 │ │ │ │ b.n 34f63a │ │ │ │ ldr r0, [pc, #96] @ (34f788 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r8] │ │ │ │ adds r2, r7, r6 │ │ │ │ movw r3, #4140 @ 0x102c │ │ │ │ ldrb r2, [r2, r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 34f546 │ │ │ │ @@ -375046,29 +375042,29 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r7, r3] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, r5] │ │ │ │ + ldrb r4, [r3, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r7, #18 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r6, r4] │ │ │ │ + ldrb r2, [r1, r5] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, r2] │ │ │ │ + ldrb r6, [r4, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r4, [r3, r1] │ │ │ │ + ldrb r4, [r6, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r6, [r1, r1] │ │ │ │ + ldrb r6, [r4, r1] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrb r0, [r1, r0] │ │ │ │ + ldrb r0, [r4, r0] │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrh r6, [r2, r7] │ │ │ │ + ldrh r6, [r5, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ sub.w r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -375114,15 +375110,15 @@ │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [r5, #28] │ │ │ │ cmp r3, r4 │ │ │ │ bne.n 34f84c │ │ │ │ add.w r3, r1, #8192 @ 0x2000 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r0, [r3, #560] @ 0x230 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ str r4, [r5, #28] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -375147,15 +375143,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 34f81c │ │ │ │ ldr r0, [pc, #100] @ (34f8d0 ) │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ b.n 34f81c │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #64] @ (34f8c4 ) │ │ │ │ bic.w ip, ip, #128 @ 0x80 │ │ │ │ orr.w ip, ip, #64 @ 0x40 │ │ │ │ @@ -375175,31 +375171,31 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 34f894 │ │ │ │ ldr r0, [pc, #40] @ (34f8d8 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r2, [sp] │ │ │ │ b.n 34f894 │ │ │ │ nop │ │ │ │ cbz r2, 34f8e6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r4, r3] │ │ │ │ + ldrh r0, [r7, r3] │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #144] @ (34f968 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r1, r2] │ │ │ │ + ldrh r0, [r4, r2] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #224] @ (34f9cc ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -375269,26 +375265,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 34f8fc │ │ │ │ ldr r0, [pc, #28] @ (34f9dc ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 34f8fc │ │ │ │ add sp, #360 @ 0x168 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, r6] │ │ │ │ + ldr r2, [r1, r7] │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ (34fa94 ) │ │ │ │ and.w r3, r1, #127 @ 0x7f │ │ │ │ @@ -375346,22 +375342,22 @@ │ │ │ │ lsls r2, r2, #20 │ │ │ │ bmi.n 34fa86 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ b.n 34fa46 │ │ │ │ ldr r0, [pc, #20] @ (34fa9c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 34fa80 │ │ │ │ add r7, sp, #328 @ 0x148 │ │ │ │ lsls r1, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r3] │ │ │ │ + ldr r6, [r2, r4] │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r1, #17 │ │ │ │ mov r3, r0 │ │ │ │ it eq │ │ │ │ moveq r1, #2 │ │ │ │ beq.n 34fae0 │ │ │ │ bls.n 34fad8 │ │ │ │ @@ -376359,15 +376355,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r6, r3, #28 │ │ │ │ bmi.n 35060a │ │ │ │ mov r0, r5 │ │ │ │ bl 34f79c │ │ │ │ ldrh r3, [r4, #60] @ 0x3c │ │ │ │ lsls r0, r3, #29 │ │ │ │ @@ -376385,15 +376381,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 34fca0 │ │ │ │ b.n 3505dc │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w ip, r5, #4480 @ 0x1180 │ │ │ │ lsls r3, r1, #5 │ │ │ │ lsls r2, r0, #5 │ │ │ │ orr.w r3, r3, r0, lsr #27 │ │ │ │ adds r2, r2, r0 │ │ │ │ ldrd lr, r0, [ip] │ │ │ │ adc.w r1, r3, r1 │ │ │ │ @@ -376404,15 +376400,15 @@ │ │ │ │ orrs.w r6, r2, r1 │ │ │ │ it eq │ │ │ │ orreq.w r3, r3, #1 │ │ │ │ cbz r3, 35068e │ │ │ │ strd r2, r1, [ip] │ │ │ │ movs r0, #1 │ │ │ │ ldr r5, [r4, #20] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldrh.w r3, [r4, #70] @ 0x46 │ │ │ │ lsls r3, r3, #31 │ │ │ │ iteet pl │ │ │ │ mvnpl.w r3, #29 │ │ │ │ movmi.w r2, #1966080 @ 0x1e0000 │ │ │ │ movmi r3, #0 │ │ │ │ ldrhpl.w r2, [r4, #152] @ 0x98 │ │ │ │ @@ -376425,15 +376421,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs.w r4, r1, r3 │ │ │ │ blt.n 350684 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldrh.w r3, [r4, #152] @ 0x98 │ │ │ │ subs.w r3, r3, lr │ │ │ │ sbc.w r0, r0, r0, lsl #1 │ │ │ │ adds r2, r3, r2 │ │ │ │ adc.w r3, r1, r0 │ │ │ │ cmp.w r2, #65536 @ 0x10000 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ @@ -376854,15 +376850,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 350ae8 │ │ │ │ ldr r0, [pc, #212] @ (350bec ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ movs r1, #1 │ │ │ │ lsls r1, r2 │ │ │ │ str r1, [sp, #32] │ │ │ │ uxth r1, r1 │ │ │ │ b.n 3509f6 │ │ │ │ @@ -376875,15 +376871,15 @@ │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.w 35097a │ │ │ │ ldr r0, [pc, #160] @ (350bf4 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [sl, #62] @ 0x3e │ │ │ │ b.n 35097a │ │ │ │ ldr r3, [pc, #148] @ (350bf8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 350a58 │ │ │ │ @@ -376896,15 +376892,15 @@ │ │ │ │ lsrs r2, r2, #8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r3, fp │ │ │ │ strd r5, lr, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 350a58 │ │ │ │ ldr r1, [pc, #76] @ (350be4 ) │ │ │ │ ldr.w r1, [r8, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3509e8 │ │ │ │ ldr r1, [pc, #68] @ (350be8 ) │ │ │ │ @@ -376912,15 +376908,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 3509e8 │ │ │ │ ldr r0, [pc, #76] @ (350c00 ) │ │ │ │ mov r1, r4 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w ip, [r6] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ b.n 3509e8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r2, pc, #448 @ (adr r2, 350d90 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ add r2, pc, #408 @ (adr r2, 350d6c ) │ │ │ │ @@ -376933,25 +376929,25 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #688] @ (350ea0 ) │ │ │ │ + ldr r0, [pc, #784] @ (350f00 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #320] @ (350d38 ) │ │ │ │ + ldr r0, [pc, #416] @ (350d98 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r4, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #424] @ (350da8 ) │ │ │ │ + ldr r0, [pc, #520] @ (350e08 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldr r0, [pc, #64] @ (350c44 ) │ │ │ │ + ldr r0, [pc, #160] @ (350ca4 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00350c04 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -377789,21 +377785,21 @@ │ │ │ │ ldrh.w r3, [r4, #356] @ 0x164 │ │ │ │ b.n 350fd4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [sp, #160] @ 0xa0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r4, r5, #24 │ │ │ │ + asrs r4, r0, #25 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - asrs r0, r0, #17 │ │ │ │ + asrs r0, r3, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r0, r2, #32 │ │ │ │ + asrs r0, r5, #32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00351568 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -378194,21 +378190,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r7, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str r7, [r6, #20] │ │ │ │ adds r7, r5, #4 │ │ │ │ mov r0, r7 │ │ │ │ bl 4a1328 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ add.w r3, r8, #88 @ 0x58 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ @@ -378392,15 +378388,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ strh r4, [r7, #0] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - lsrs r6, r0, #19 │ │ │ │ + lsrs r6, r3, #19 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #88] @ (351c30 ) │ │ │ │ ubfx r1, r2, #2, #15 │ │ │ │ @@ -378434,15 +378430,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r0, [r4, #31] │ │ │ │ lsls r5, r3, #1 │ │ │ │ - lsrs r6, r5, #17 │ │ │ │ + lsrs r6, r0, #18 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ @@ -378482,26 +378478,26 @@ │ │ │ │ add r8, pc │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ add r7, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ movs r2, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ blx 25b0fc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, sp │ │ │ │ adds r4, #12 │ │ │ │ strd r3, r8, [sp] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ cmp r4, r5 │ │ │ │ bne.n 351cb4 │ │ │ │ ldr r2, [pc, #64] @ (351d18 ) │ │ │ │ ldr r3, [pc, #52] @ (351d0c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -378521,15 +378517,15 @@ │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #36] @ 0x24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ ldrb r6, [r2, #21] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r7, #196 @ 0xc4 │ │ │ │ + adds r7, #220 @ 0xdc │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r6, #34] @ 0x22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378580,19 +378576,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ str.w r3, [r4, #2672] @ 0xa70 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #2664] @ 0xa68 │ │ │ │ strb.w r6, [r4, #2668] @ 0xa6c │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r0, #1 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ add.w r5, r5, #135168 @ 0x21000 │ │ │ │ ldrb.w r3, [r3, #2136] @ 0x858 │ │ │ │ ubfx r3, r3, #1, #1 │ │ │ │ eors r3, r6 │ │ │ │ str r3, [r7, #4] │ │ │ │ ldrh.w r3, [r5, #2128] @ 0x850 │ │ │ │ @@ -378621,23 +378617,23 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ str r3, [r7, #4] │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r5, [r4, #2660] @ 0xa64 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ b.n 351df6 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -378647,45 +378643,45 @@ │ │ │ │ ldr r2, [pc, #192] @ (351f3c ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #192] @ (351f40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #184] @ (351f44 ) │ │ │ │ ldr r1, [pc, #184] @ (351f48 ) │ │ │ │ mov r6, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #168] @ (351f4c ) │ │ │ │ ldr r1, [pc, #168] @ (351f50 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #152] @ (351f54 ) │ │ │ │ ldr r1, [pc, #152] @ (351f58 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #136] @ (351f5c ) │ │ │ │ mov.w lr, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #136] @ (351f60 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #132] @ (351f64 ) │ │ │ │ add r4, pc │ │ │ │ @@ -378716,43 +378712,43 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ str r4, [r6, #56] @ 0x38 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - lsrs r2, r1, #1 │ │ │ │ + lsrs r2, r4, #1 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r4, [r6, r5] │ │ │ │ + ldrsh r4, [r1, r6] │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r3, #18] │ │ │ │ + strb r0, [r6, #18] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - ldrsh r4, [r7, r5] │ │ │ │ - movs r7, r7 │ │ │ │ ldrsh r4, [r2, r6] │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r3, #5 │ │ │ │ + ldrsh r4, [r5, r6] │ │ │ │ + movs r7, r7 │ │ │ │ + lsls r0, r6, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #80 @ (adr r5, 351fa4 ) │ │ │ │ + add r5, pc, #176 @ (adr r5, 352004 ) │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #170 @ 0xaa │ │ │ │ + adds r5, #194 @ 0xc2 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r5, #156 @ 0x9c │ │ │ │ + adds r5, #180 @ 0xb4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - adds r5, #178 @ 0xb2 │ │ │ │ + adds r5, #202 @ 0xca │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsrs r3, r2, #6 │ │ │ │ movs r0, r0 │ │ │ │ bne.n 351f84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - adds r5, #150 @ 0x96 │ │ │ │ + adds r5, #174 @ 0xae │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrb r6, [r5, #11] │ │ │ │ lsls r3, r3, #1 │ │ │ │ lsrs r5, r4, #24 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -378912,15 +378908,15 @@ │ │ │ │ add.w r2, r6, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r2, #2372] @ 0x944 │ │ │ │ adds r4, r3, #1 │ │ │ │ beq.n 352108 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [r2, #2372] @ 0x944 │ │ │ │ b.n 352108 │ │ │ │ - lsls r6, r6, #22 │ │ │ │ + lsls r6, r1, #23 │ │ │ │ lsls r2, r2, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -378935,25 +378931,25 @@ │ │ │ │ mov r1, r0 │ │ │ │ movs r0, #1 │ │ │ │ ubfx r2, r2, #8, #2 │ │ │ │ str.w r1, [r3, #2320] @ 0x910 │ │ │ │ adds r2, #1 │ │ │ │ str.w r2, [r3, #2324] @ 0x914 │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #1000 @ 0x3e8 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ add.w r0, r0, #200704 @ 0x31000 │ │ │ │ and.w r1, r2, #119 @ 0x77 │ │ │ │ ldr.w r3, [r0, #2656] @ 0xa60 │ │ │ │ str.w r1, [r0, #2656] @ 0xa60 │ │ │ │ lsls r1, r2, #30 │ │ │ │ bpl.n 3521fa │ │ │ │ eors r3, r2 │ │ │ │ @@ -379045,26 +379041,26 @@ │ │ │ │ add.w sl, sp, #20 │ │ │ │ add r1, pc │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [r6, r5] │ │ │ │ ldr r5, [r5, #0] │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ mov.w r5, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #100 @ 0x64 │ │ │ │ ldr r2, [pc, #512] @ (3524cc ) │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #512] @ (3524d0 ) │ │ │ │ add r2, pc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #108 @ 0x6c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #500] @ (3524d4 ) │ │ │ │ ldr r2, [r7, #100] @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r7, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #492] @ (3524d8 ) │ │ │ │ add.w r6, r0, #5888 @ 0x1700 │ │ │ │ @@ -379134,33 +379130,33 @@ │ │ │ │ adds r3, #8 │ │ │ │ mov r0, r7 │ │ │ │ bl 39a8a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 4a1328 │ │ │ │ ldr r6, [pc, #312] @ (3524e8 ) │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r2, [pc, #308] @ (3524ec ) │ │ │ │ ldr r1, [pc, #312] @ (3524f0 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ add.w r0, r5, #137216 @ 0x21800 │ │ │ │ add.w r1, r6, #164 @ 0xa4 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ adds r0, #144 @ 0x90 │ │ │ │ str r4, [sp, #0] │ │ │ │ bl 354158 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #264] @ (3524f4 ) │ │ │ │ add.w r1, r8, #88 @ 0x58 │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ mov r1, r4 │ │ │ │ @@ -379177,42 +379173,42 @@ │ │ │ │ movs r1, #0 │ │ │ │ str.w r9, [sp] │ │ │ │ add r3, pc │ │ │ │ strd r3, r5, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r6, [r4, #2660] @ 0xa64 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #188] @ (3524fc ) │ │ │ │ movs r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r2, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r6, [r4, #2664] @ 0xa68 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #156] @ (352500 ) │ │ │ │ movs r2, #1 │ │ │ │ movs r1, #0 │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ ldr r2, [pc, #132] @ (352504 ) │ │ │ │ ldr r3, [pc, #64] @ (3524c4 ) │ │ │ │ add r2, pc │ │ │ │ str.w r6, [r4, #2676] @ 0xa74 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -379228,42 +379224,42 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #16 │ │ │ │ + lsls r0, r1, #17 │ │ │ │ lsls r2, r2, #1 │ │ │ │ strh r0, [r5, #52] @ 0x34 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ movs r7, r7 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r5, #1] │ │ │ │ + strb r4, [r0, #2] │ │ │ │ lsls r7, r0, #1 │ │ │ │ - adds r1, #160 @ 0xa0 │ │ │ │ + adds r1, #184 @ 0xb8 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r1, #142 @ 0x8e │ │ │ │ + adds r1, #166 @ 0xa6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ lsls r5, r7, #19 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #180 @ 0xb4 │ │ │ │ + adds r1, #204 @ 0xcc │ │ │ │ lsls r1, r0, #1 │ │ │ │ strb r6, [r2, #27] │ │ │ │ lsls r3, r3, #1 │ │ │ │ strb r0, [r7, #25] │ │ │ │ lsls r3, r3, #1 │ │ │ │ - adds r1, #56 @ 0x38 │ │ │ │ + adds r1, #80 @ 0x50 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r0, r2, #12 │ │ │ │ + lsls r0, r5, #12 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mcrr2 0, 3, r0, r6, cr15 │ │ │ │ - add r0, pc, #16 @ (adr r0, 352504 ) │ │ │ │ + mrrc2 0, 3, r0, lr, cr15 │ │ │ │ + add r0, pc, #112 @ (adr r0, 352564 ) │ │ │ │ movs r7, r7 │ │ │ │ lsls r6, r3, #25 │ │ │ │ lsls r2, r5, #1 │ │ │ │ lsls r5, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r5, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ @@ -379476,24 +379472,24 @@ │ │ │ │ ldr r1, [pc, #92] @ (3527d0 ) │ │ │ │ add r4, pc │ │ │ │ add.w ip, r4, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #72] @ (3527d4 ) │ │ │ │ adds r4, #92 @ 0x5c │ │ │ │ ldr r1, [pc, #72] @ (3527d8 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (3527dc ) │ │ │ │ ldr r2, [pc, #64] @ (3527e0 ) │ │ │ │ add.w r1, r5, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -379504,26 +379500,26 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - vqadd.u16 q8, q2, │ │ │ │ - cmp r4, #246 @ 0xf6 │ │ │ │ + vqadd.u32 q8, q6, │ │ │ │ + cmp r5, #14 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #228 @ 0xe4 │ │ │ │ + cmp r4, #252 @ 0xfc │ │ │ │ lsls r1, r0, #1 │ │ │ │ - ldrsb r4, [r4, r1] │ │ │ │ + ldrsb r4, [r7, r1] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r1, #56] @ 0x38 │ │ │ │ + ldr r0, [r4, #56] @ 0x38 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - movs r1, #50 @ 0x32 │ │ │ │ + movs r1, #74 @ 0x4a │ │ │ │ lsls r1, r0, #1 │ │ │ │ - bls.n 3526ec │ │ │ │ + bls.n 35271c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ @@ -379535,15 +379531,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 39a3d0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -379569,18 +379565,18 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr.w r0, [r8, #1768] @ 0x6e8 │ │ │ │ bl 4a1858 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 4a1d1c │ │ │ │ - mcr2 0, 6, r0, cr6, cr1, {2} │ │ │ │ - cmp r4, #90 @ 0x5a │ │ │ │ + mrc2 0, 6, r0, cr14, cr1, {2} │ │ │ │ + cmp r4, #114 @ 0x72 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #104 @ 0x68 │ │ │ │ + cmp r4, #128 @ 0x80 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #100] @ 3528ec │ │ │ │ sub sp, #20 │ │ │ │ @@ -379588,43 +379584,43 @@ │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ ldr r1, [pc, #96] @ (3528f4 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r4, r0, #200704 @ 0x31000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2660] @ 0xa64 │ │ │ │ cbz r0, 3528ba │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r4, #2664] @ 0xa68 │ │ │ │ cbz r0, 3528cc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r4, #2676] @ 0xa74 │ │ │ │ cbz r4, 3528de │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4a18dc │ │ │ │ - mrc2 0, 1, r0, cr6, cr1, {2} │ │ │ │ - cmp r3, #216 @ 0xd8 │ │ │ │ + mcr2 0, 2, r0, cr14, cr1, {2} │ │ │ │ + cmp r3, #240 @ 0xf0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r3, #200 @ 0xc8 │ │ │ │ + cmp r3, #224 @ 0xe0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #256] @ 352a0c │ │ │ │ sub sp, #16 │ │ │ │ @@ -379634,15 +379630,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r5, ip, #292 @ 0x124 │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r6, #4096 @ 0x1000 │ │ │ │ add.w r5, r6, #200704 @ 0x31000 │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r2, #2336] @ 0x920 │ │ │ │ str.w r4, [r2, #2320] @ 0x910 │ │ │ │ str.w r4, [r2, #2328] @ 0x918 │ │ │ │ ands r4, r3 │ │ │ │ @@ -379687,26 +379683,26 @@ │ │ │ │ movls r3, r1 │ │ │ │ cbnz r2, 352a04 │ │ │ │ mov r2, r3 │ │ │ │ movs r0, #1 │ │ │ │ strb.w r0, [r5, #2668] @ 0xa6c │ │ │ │ ldr.w r6, [r5, #2664] @ 0xa68 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ cmp.w r2, #500 @ 0x1f4 │ │ │ │ it cc │ │ │ │ movcc.w r2, #500 @ 0x1f4 │ │ │ │ lsls r2, r2, #8 │ │ │ │ adds r2, r2, r4 │ │ │ │ mov.w r4, #0 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ str.w r4, [r5, #2672] @ 0xa70 │ │ │ │ b.n 352958 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3529a8 │ │ │ │ lsls r4, r4, #24 │ │ │ │ bpl.n 3529a8 │ │ │ │ ldr r3, [r1, #124] @ 0x7c │ │ │ │ @@ -379721,17 +379717,17 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ cmp r2, r3 │ │ │ │ it cs │ │ │ │ movcs r2, r3 │ │ │ │ b.n 3529a8 │ │ │ │ - ldc2 0, cr0, [r4, #324]! @ 0x144 │ │ │ │ - @ instruction: 0xf6e8003f │ │ │ │ - ldr r2, [sp, #648] @ 0x288 │ │ │ │ + stc2l 0, cr0, [ip, #324] @ 0x144 │ │ │ │ + @ instruction: 0xf700003f │ │ │ │ + ldr r2, [sp, #744] @ 0x2e8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #104] @ (352a90 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -379768,26 +379764,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 352a34 │ │ │ │ add.w r2, r0, #16384 @ 0x4000 │ │ │ │ ldr r0, [pc, #28] @ (352aa0 ) │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r2, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #96] @ 0x60 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 352a34 │ │ │ │ nop │ │ │ │ ldrb r0, [r4, #28] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r2, #62 @ 0x3e │ │ │ │ + cmp r2, #86 @ 0x56 │ │ │ │ lsls r1, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -379970,16 +379966,16 @@ │ │ │ │ b.n 352c3e │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ add.w r0, r2, #68608 @ 0x10c00 │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ strh.w r3, [r4, r0, lsl #1] │ │ │ │ b.n 352c3e │ │ │ │ nop │ │ │ │ - @ instruction: 0xfa620051 │ │ │ │ - @ instruction: 0xfa200051 │ │ │ │ + @ instruction: 0xfa7a0051 │ │ │ │ + @ instruction: 0xfa380051 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ ldr.w r4, [r3, #2336] @ 0x920 │ │ │ │ ldr.w r1, [r3, #2320] @ 0x910 │ │ │ │ orrs r2, r4 │ │ │ │ str.w r2, [r3, #2336] @ 0x920 │ │ │ │ pop {r4} │ │ │ │ @@ -380016,33 +380012,33 @@ │ │ │ │ mov r2, r6 │ │ │ │ add r7, pc │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #100 @ 0x64 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r8, r7, #352 @ 0x160 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r6 │ │ │ │ add.w r6, r5, #200704 @ 0x31000 │ │ │ │ mov r1, r4 │ │ │ │ add.w r3, r7, #336 @ 0x150 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ add.w r4, r5, #137216 @ 0x21800 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov sl, r0 │ │ │ │ ldr.w r0, [r6, #2660] @ 0xa64 │ │ │ │ addw r9, r5, #1772 @ 0x6ec │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr.w r0, [r6, #2664] @ 0xa68 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr.w r0, [r6, #2676] @ 0xa74 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ add.w r7, r7, #384 @ 0x180 │ │ │ │ add.w ip, r4, #80 @ 0x50 │ │ │ │ movs r3, #0 │ │ │ │ strh.w r3, [r6, #2668] @ 0xa6c │ │ │ │ str.w r3, [r6, #2672] @ 0xa70 │ │ │ │ str.w r3, [r4, #122] @ 0x7a │ │ │ │ str.w r3, [r4, #126] @ 0x7e │ │ │ │ @@ -380114,20 +380110,20 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - movs r7, #24 │ │ │ │ + movs r7, #48 @ 0x30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r7, #10 │ │ │ │ + movs r7, #34 @ 0x22 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - vld4.16 {d16-d19}, [sl :64], r1 │ │ │ │ - ldrb r2, [r4, #8] │ │ │ │ + vst1.8 @ instruction: 0xf9820051 │ │ │ │ + ldrb r2, [r7, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r4, [pc, #900] @ (353268 ) │ │ │ │ @@ -380150,15 +380146,15 @@ │ │ │ │ str r4, [r7, #104] @ 0x68 │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ ldr r2, [pc, #864] @ (353274 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #864] @ (353278 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #152] @ 0x98 │ │ │ │ strd r3, r3, [sp, #160] @ 0xa0 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r0, [sp, #92] @ 0x5c │ │ │ │ ldr.w r3, [r3, #3152] @ 0xc50 │ │ │ │ @@ -380233,15 +380229,15 @@ │ │ │ │ ldr r1, [pc, #648] @ (353288 ) │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r4 │ │ │ │ ldr.w r3, [r6, #2672] @ 0xa70 │ │ │ │ movt r1, #8208 @ 0x2010 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ and.w lr, r2, r1 │ │ │ │ and.w r0, r2, #2147483648 @ 0x80000000 │ │ │ │ @@ -380318,15 +380314,15 @@ │ │ │ │ ldr r1, [pc, #404] @ (353290 ) │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ mov r4, r0 │ │ │ │ tst.w r3, #402653184 @ 0x18000000 │ │ │ │ beq.n 353178 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #1 │ │ │ │ @@ -380446,25 +380442,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r4, #9] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7be0051 │ │ │ │ - @ instruction: 0xf0ec003f │ │ │ │ - str r4, [sp, #680] @ 0x2a8 │ │ │ │ + @ instruction: 0xf7d60051 │ │ │ │ + add.w r0, r4, #63 @ 0x3f │ │ │ │ + str r4, [sp, #776] @ 0x308 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7740051 │ │ │ │ - @ instruction: 0xf7640051 │ │ │ │ - eor.w r0, ip, #63 @ 0x3f │ │ │ │ - str r3, [sp, #768] @ 0x300 │ │ │ │ + @ instruction: 0xf78c0051 │ │ │ │ + @ instruction: 0xf77c0051 │ │ │ │ + @ instruction: 0xf0a4003f │ │ │ │ + str r3, [sp, #864] @ 0x360 │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.s8 d0, d6, d31 │ │ │ │ - str r2, [sp, #776] @ 0x308 │ │ │ │ + vqadd.s16 d0, d14, d31 │ │ │ │ + str r2, [sp, #872] @ 0x368 │ │ │ │ movs r7, r7 │ │ │ │ strb r6, [r2, #30] │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs.w r8, r8, r4 │ │ │ │ ite ne │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -380624,15 +380620,15 @@ │ │ │ │ add.w r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 353490 │ │ │ │ add.w r4, r4, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r4, #2676] @ 0xa74 │ │ │ │ - bl 72e33c │ │ │ │ + bl 72e34c │ │ │ │ eor.w r0, r0, #1 │ │ │ │ uxtb r0, r0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -380668,40 +380664,40 @@ │ │ │ │ ldr.w r1, [pc, #1240] @ 3539c0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ add r3, sp, #160 @ 0xa0 │ │ │ │ strd fp, fp, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ strd fp, fp, [sp, #168] @ 0xa8 │ │ │ │ blx 25b0fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ ldr.w r5, [r8] │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r9, #6208 @ 0x1840 │ │ │ │ strd r9, r0, [sp, #76] @ 0x4c │ │ │ │ adds r3, #16 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r0, r3 │ │ │ │ bl 353e40 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 353938 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ add.w r3, r3, #200704 @ 0x31000 │ │ │ │ ldr.w r0, [r3, #2676] @ 0xa74 │ │ │ │ - bl 72e33c │ │ │ │ + bl 72e34c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3538cc │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls.n 3535b6 │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ @@ -380741,15 +380737,15 @@ │ │ │ │ b.n 353560 │ │ │ │ mov r2, r0 │ │ │ │ movs r3, #18 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r6, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ add r5, sp, #176 @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ bl 353ee8 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 35355e │ │ │ │ @@ -381098,27 +381094,27 @@ │ │ │ │ b.n 35362e │ │ │ │ movs r3, #12 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r2, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ b.n 353908 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r1, #18] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf1e00051 │ │ │ │ - adds.w r0, r6, pc, rrx │ │ │ │ - ldrh r4, [r2, #54] @ 0x36 │ │ │ │ + @ instruction: 0xf1f80051 │ │ │ │ + @ instruction: 0xeb2e003f │ │ │ │ + ldrh r4, [r5, #54] @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ strb r4, [r4, #15] │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r2, #12 │ │ │ │ mov r1, r5 │ │ │ │ adds r0, r5, #4 │ │ │ │ blx 25a0f4 │ │ │ │ @@ -381219,26 +381215,26 @@ │ │ │ │ bpl.n 353aa6 │ │ │ │ and.w ip, ip, #4 │ │ │ │ ldr r0, [pc, #32] @ (353af4 ) │ │ │ │ lsrs r2, r2, #1 │ │ │ │ lsrs r1, r1, #1 │ │ │ │ add r0, pc │ │ │ │ mov.w r3, ip, lsr #2 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353aa6 │ │ │ │ nop │ │ │ │ ldr r6, [r2, #108] @ 0x6c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r6, #6 │ │ │ │ + subs r2, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353af8 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381270,25 +381266,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353b24 │ │ │ │ ldr r0, [pc, #28] @ (353b68 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353b24 │ │ │ │ ldr r0, [r0, #100] @ 0x64 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r0, #6 │ │ │ │ + subs r0, r3, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353b6c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381334,45 +381330,45 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353bb0 │ │ │ │ ldr r0, [pc, #60] @ (353c20 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353bb0 │ │ │ │ ldr r3, [pc, #52] @ (353c24 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353bc0 │ │ │ │ ldr r3, [pc, #32] @ (353c1c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 353bc0 │ │ │ │ ldr r0, [pc, #36] @ (353c28 ) │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353bc0 │ │ │ │ nop │ │ │ │ ldr r2, [r1, #92] @ 0x5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #5 │ │ │ │ + subs r2, r7, #5 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldrsb r4, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r2, #4 │ │ │ │ + subs r2, r5, #4 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353c2c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -381506,15 +381502,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, ip │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, r1, lsr #31 │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353d3a │ │ │ │ ldr r1, [pc, #148] @ (353e30 ) │ │ │ │ ldr.w r1, [r9, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 353d0e │ │ │ │ ldr r1, [pc, #128] @ (353e28 ) │ │ │ │ @@ -381527,15 +381523,15 @@ │ │ │ │ strd r2, r8, [sp, #8] │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ ldrb r1, [r5, #0] │ │ │ │ strd r0, lr, [sp] │ │ │ │ ldr r0, [pc, #108] @ (353e34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353d0e │ │ │ │ ldr r3, [pc, #104] @ (353e38 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353ce0 │ │ │ │ ldr r3, [pc, #76] @ (353e28 ) │ │ │ │ @@ -381546,45 +381542,45 @@ │ │ │ │ strd lr, r2, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (353e3c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb.w lr, [r5, #4] │ │ │ │ b.n 353ce0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r4, [r0, #80] @ 0x50 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r0, #76] @ 0x4c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r1, r4, r7} │ │ │ │ + stmia r3!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r0, [r7, #64] @ 0x40 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #7 │ │ │ │ + subs r0, r1, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r1, #24 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r1, #1 │ │ │ │ + subs r2, r4, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ ldr r3, [pc, #752] @ (35412c ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r1, #7 │ │ │ │ + adds r4, r4, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353e40 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381626,43 +381622,43 @@ │ │ │ │ ldr r2, [pc, #60] @ (353ed8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353e78 │ │ │ │ ldr r0, [pc, #52] @ (353edc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353e78 │ │ │ │ ldr r2, [pc, #48] @ (353ee0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 353e78 │ │ │ │ ldr r2, [pc, #28] @ (353ed8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 353e78 │ │ │ │ ldr r0, [pc, #32] @ (353ee4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353e78 │ │ │ │ ldr r0, [r7, #44] @ 0x2c │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, r4, #0 │ │ │ │ + subs r2, r7, #0 │ │ │ │ lsls r1, r0, #1 │ │ │ │ eors r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353ee8 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381711,25 +381707,25 @@ │ │ │ │ ldr r2, [pc, #28] @ (353f80 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353f48 │ │ │ │ ldr r0, [pc, #24] @ (353f84 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353f48 │ │ │ │ ldr r0, [r1, #36] @ 0x24 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #6 │ │ │ │ + adds r0, r1, #7 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00353f88 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -381746,47 +381742,47 @@ │ │ │ │ ldrh r2, [r1, #10] │ │ │ │ bic.w r2, r2, #16384 @ 0x4000 │ │ │ │ strh r2, [r1, #10] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 353fe6 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ ldr r3, [pc, #40] @ (354010 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 353fc0 │ │ │ │ ldr r3, [pc, #32] @ (354014 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 353fc0 │ │ │ │ ldr r0, [pc, #24] @ (354018 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 353fc0 │ │ │ │ ldr r6, [r4, #24] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r5, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r6, #5 │ │ │ │ + adds r0, r1, #6 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 0035401c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -381853,26 +381849,26 @@ │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ ldrb r1, [r4, #0] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (3540e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 354092 │ │ │ │ nop │ │ │ │ ldr r4, [r0, #16] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r3, #17 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, r3, #3 │ │ │ │ + adds r6, r6, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003540ec : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr.w ip, [pc, #84] @ 354144 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ str r3, [r0, #8] │ │ │ │ @@ -381901,25 +381897,25 @@ │ │ │ │ ldr r3, [pc, #32] @ (354150 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 354114 │ │ │ │ ldr r0, [pc, #24] @ (354154 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, r7, #2 │ │ │ │ + adds r4, r2, #3 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00354158 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -382145,15 +382141,15 @@ │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - pop {r1, r3, r4, r5, r7, pc} │ │ │ │ + pop {r1, r4, r6, r7, pc} │ │ │ │ lsls r2, r2, #1 │ │ │ │ │ │ │ │ 00354398 : │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1, #0] │ │ │ │ ldrb r2, [r0, #1] │ │ │ │ @@ -382191,36 +382187,36 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov sl, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r6, #45056 @ 0xb000 │ │ │ │ movs r5, #0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r5 │ │ │ │ ldr.w r4, [r3, #1544] @ 0x608 │ │ │ │ mov r3, r5 │ │ │ │ bic.w ip, r4, #4278190080 @ 0xff000000 │ │ │ │ lsrs r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ umull r7, r0, r0, ip │ │ │ │ it cc │ │ │ │ movcc r4, #1 │ │ │ │ umlal r0, r1, ip, r2 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ lsls r2, r4, #4 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ adds.w r0, sl, r0 │ │ │ │ adc.w r3, r8, r9 │ │ │ │ str.w r0, [r6, r2, lsl #2] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str.w r3, [r6, r2, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -382236,15 +382232,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r9, r2 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ mov r7, r1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ bic.w ip, r9, #4278190080 @ 0xff000000 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r4, #45056 @ 0xb000 │ │ │ │ mov.w sl, r9, lsr #24 │ │ │ │ movs r4, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -382253,40 +382249,40 @@ │ │ │ │ str.w r9, [r0, #1544] @ 0x608 │ │ │ │ umull r9, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc.w sl, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, sl │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r4 │ │ │ │ mov fp, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds.w r0, r4, r9 │ │ │ │ mov r2, sl │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ bic.w ip, r5, #4278190080 @ 0xff000000 │ │ │ │ mov r9, r0 │ │ │ │ lsrs r5, r5, #24 │ │ │ │ mov r1, r4 │ │ │ │ cmp r5, #1 │ │ │ │ umull r6, r0, ip, r6 │ │ │ │ it cc │ │ │ │ movcc r5, #1 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ umlal r0, r1, ip, r8 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r4 │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r4, ip │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ subs.w r3, r9, r0 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ sbc.w r0, fp, r4 │ │ │ │ lsrs r3, r3, #4 │ │ │ │ orr.w r3, r3, r0, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -382360,15 +382356,15 @@ │ │ │ │ bhi.n 354662 │ │ │ │ movs r3, #2 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ movs r3, #0 │ │ │ │ cmp.w r8, #2048 @ 0x800 │ │ │ │ str r3, [sp, #16] │ │ │ │ beq.n 354650 │ │ │ │ movw r2, #34525 @ 0x86dd │ │ │ │ cmp r8, r2 │ │ │ │ it ne │ │ │ │ @@ -382395,15 +382391,15 @@ │ │ │ │ bhi.n 35466c │ │ │ │ movs r7, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldr r2, [pc, #116] @ (354698 ) │ │ │ │ ldr r3, [pc, #108] @ (354690 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3 │ │ │ │ @@ -382773,25 +382769,25 @@ │ │ │ │ nop │ │ │ │ str r6, [r2, #40] @ 0x28 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r0, #32] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - @ instruction: 0xb6e0 │ │ │ │ + @ instruction: 0xb6f8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r6, #17 │ │ │ │ + asrs r2, r1, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r6, r5, #18 │ │ │ │ + asrs r6, r0, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - @ instruction: 0xb6ca │ │ │ │ + @ instruction: 0xb6e2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r4, r3, #17 │ │ │ │ + asrs r4, r6, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - asrs r4, r5, #17 │ │ │ │ + asrs r4, r0, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00354a0c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382884,19 +382880,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (354b0c ) │ │ │ │ ldr r0, [pc, #20] @ (354b10 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - push {r2, r5, r7, lr} │ │ │ │ + push {r2, r3, r4, r5, r7, lr} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r6, #12 │ │ │ │ + asrs r6, r1, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r4, #30 │ │ │ │ + adds r4, #54 @ 0x36 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00354b14 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -382969,15 +382965,15 @@ │ │ │ │ ldr r1, [r0, #24] │ │ │ │ strh r3, [r1, r2] │ │ │ │ b.n 354b6a │ │ │ │ movs r4, #2 │ │ │ │ add.w r3, sp, #14 │ │ │ │ str r4, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ b.n 354b6a │ │ │ │ add r3, sp, #16 │ │ │ │ uxth r1, r1 │ │ │ │ movs r2, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 49d3a0 │ │ │ │ bl 49b53c │ │ │ │ @@ -382997,19 +382993,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrsh r4, [r4, r0] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - push {r3, r5, r7} │ │ │ │ + push {r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r2, r7, #8 │ │ │ │ + asrs r2, r2, #9 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - adds r3, #34 @ 0x22 │ │ │ │ + adds r3, #58 @ 0x3a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00354c1c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -383032,15 +383028,15 @@ │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 354c7a │ │ │ │ ldr r2, [r4, #24] │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r6 │ │ │ │ ldr r2, [r5, #60] @ 0x3c │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ - bl 72259c │ │ │ │ + bl 7225ac │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ cbz r1, 354cb6 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ cmp r2, #11 │ │ │ │ bls.n 354cb6 │ │ │ │ @@ -383049,15 +383045,15 @@ │ │ │ │ str r3, [r2, #8] │ │ │ │ b.n 354c90 │ │ │ │ movs r3, #4 │ │ │ │ movs r2, #8 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ add r3, sp, #8 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ cmp r0, #3 │ │ │ │ it ls │ │ │ │ movls r0, #0 │ │ │ │ bhi.n 354c58 │ │ │ │ ldr r2, [pc, #72] @ (354cdc ) │ │ │ │ ldr r3, [pc, #68] @ (354cd8 ) │ │ │ │ add r2, pc │ │ │ │ @@ -383075,15 +383071,15 @@ │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ movs r4, #4 │ │ │ │ add r3, sp, #8 │ │ │ │ movs r2, #8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ cmp r0, #3 │ │ │ │ ite ls │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b.n 354c90 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ @@ -383117,15 +383113,15 @@ │ │ │ │ cbz r1, 354d18 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi.n 354d84 │ │ │ │ movs r6, #22 │ │ │ │ movs r2, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #13 │ │ │ │ itt ls │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls.n 354d5e │ │ │ │ ldr r2, [r5, #8] │ │ │ │ movs r3, #14 │ │ │ │ @@ -383227,25 +383223,25 @@ │ │ │ │ str r3, [r5, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r2 │ │ │ │ strh.w r3, [r6, #68] @ 0x44 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldrh.w r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp, #0] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldrd r2, r3, [r4, #12] │ │ │ │ adds r0, #24 │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 734440 │ │ │ │ + bl 734450 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ b.n 354d60 │ │ │ │ movs r2, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ @@ -383291,15 +383287,15 @@ │ │ │ │ str.w lr, [r3, #4] │ │ │ │ str.w ip, [r3, #8] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ str r2, [r3, #16] │ │ │ │ b.n 354ede │ │ │ │ mov.w ip, #20 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 354e7a │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2, #0] │ │ │ │ lsls r3, r3, #2 │ │ │ │ and.w r3, r3, #60 @ 0x3c │ │ │ │ str r3, [r5, #20] │ │ │ │ @@ -383315,27 +383311,27 @@ │ │ │ │ ldr r1, [r5, #20] │ │ │ │ adds r3, #20 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ subs r1, #20 │ │ │ │ str r1, [sp, #0] │ │ │ │ adds r2, #20 │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ subs r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls.w 354e1c │ │ │ │ b.n 354e7a │ │ │ │ movw r3, #52225 @ 0xcc01 │ │ │ │ movt r3, #43707 @ 0xaabb │ │ │ │ b.n 354dfc │ │ │ │ ldrd r2, r3, [r5, #12] │ │ │ │ str r7, [sp, #0] │ │ │ │ ldrd r0, r1, [r4, #12] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r7, r0 │ │ │ │ it ls │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls.w 354e1c │ │ │ │ b.n 354e7a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (354f68 ) │ │ │ │ @@ -383349,19 +383345,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldrb r0, [r3, r1] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r5, r7] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - cbz r0, 354f80 │ │ │ │ + cbz r0, 354f86 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r4, #27 │ │ │ │ + lsrs r2, r7, #27 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #202 @ 0xca │ │ │ │ + cmp r7, #226 @ 0xe2 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00354f74 : │ │ │ │ cbz r0, 354f82 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -383377,19 +383373,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (354fb0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #152 @ 0x98 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 354fac │ │ │ │ + cbz r6, 354fb2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r3, #26 │ │ │ │ + lsrs r0, r6, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r7, #128 @ 0x80 │ │ │ │ + cmp r7, #152 @ 0x98 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00354fb4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -383478,15 +383474,15 @@ │ │ │ │ cmp r3, #19 │ │ │ │ bhi.n 3550fa │ │ │ │ movs r2, #20 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #0] │ │ │ │ adds r0, #24 │ │ │ │ movs r2, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #19 │ │ │ │ bls.n 3550ce │ │ │ │ ldrb.w r3, [sp, #20] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ lsls r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls.n 3550ce │ │ │ │ @@ -383565,29 +383561,29 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r0, [r0, r6] │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r3, r4] │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r7, sp, #416 @ 0x1a0 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r7, #19 │ │ │ │ + lsrs r0, r2, #20 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #408 @ 0x198 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #19 │ │ │ │ + lsrs r0, r7, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r0, #21 │ │ │ │ + lsrs r0, r3, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - add r7, sp, #224 @ 0xe0 │ │ │ │ + add r7, sp, #320 @ 0x140 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r2, r1, #19 │ │ │ │ + lsrs r2, r4, #19 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #178 @ 0xb2 │ │ │ │ + cmp r5, #202 @ 0xca │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003551a0 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383615,19 +383611,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (3551fc ) │ │ │ │ ldr r0, [pc, #20] @ (355200 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #228 @ 0xe4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r6, sp, #720 @ 0x2d0 │ │ │ │ + add r6, sp, #816 @ 0x330 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r0, #17 │ │ │ │ + lsrs r6, r3, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r5, #46 @ 0x2e │ │ │ │ + cmp r5, #70 @ 0x46 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355204 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383681,19 +383677,19 @@ │ │ │ │ ldr r0, [pc, #24] @ (35529c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #260 @ 0x104 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r6, sp, #112 @ 0x70 │ │ │ │ + add r6, sp, #208 @ 0xd0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r6, r5, #14 │ │ │ │ + lsrs r6, r0, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #148 @ 0x94 │ │ │ │ + cmp r4, #172 @ 0xac │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003552a0 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383712,19 +383708,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3552e4 ) │ │ │ │ ldr r0, [pc, #20] @ (3552e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r5, sp, #824 @ 0x338 │ │ │ │ + add r5, sp, #920 @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #13 │ │ │ │ + lsrs r0, r7, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r4, #70 @ 0x46 │ │ │ │ + cmp r4, #94 @ 0x5e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003552ec : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 003552f0 : │ │ │ │ @@ -383804,31 +383800,31 @@ │ │ │ │ ldr r0, [pc, #48] @ (3553dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #316 @ 0x13c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ + add r5, sp, #240 @ 0xf0 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + lsrs r6, r1, #11 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ + lsrs r4, r2, #13 │ │ │ │ + lsls r1, r0, #1 │ │ │ │ add r5, sp, #144 @ 0x90 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r6, r6, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r4, r7, #12 │ │ │ │ + lsrs r0, r1, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ add r5, sp, #48 @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsrs r6, r3, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsrs r0, r6, #12 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - add r4, sp, #976 @ 0x3d0 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - lsrs r6, r0, #10 │ │ │ │ - lsls r1, r0, #1 │ │ │ │ - lsrs r0, r0, #12 │ │ │ │ + lsrs r0, r3, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 003553e0 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -384023,19 +384019,19 @@ │ │ │ │ ldr r1, [pc, #20] @ (3555e4 ) │ │ │ │ ldr r0, [pc, #20] @ (3555e8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #336 @ 0x150 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r2, sp, #824 @ 0x338 │ │ │ │ + add r2, sp, #920 @ 0x398 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsrs r0, r4, #1 │ │ │ │ + lsrs r0, r7, #1 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - cmp r1, #70 @ 0x46 │ │ │ │ + cmp r1, #94 @ 0x5e │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003555ec : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -384101,15 +384097,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, r3 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sub.w r5, r0, r9 │ │ │ │ ldr r7, [pc, #260] @ (3557b4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r7, pc │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -384128,15 +384124,15 @@ │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [r4, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ adds r0, #8 │ │ │ │ subs r1, #1 │ │ │ │ - bl 734440 │ │ │ │ + bl 734450 │ │ │ │ adds r1, r0, #1 │ │ │ │ uxth r1, r1 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add.w r2, r4, #176 @ 0xb0 │ │ │ │ add.w r3, r4, #152 @ 0x98 │ │ │ │ strd r3, r2, [sp, #20] │ │ │ │ add.w r2, r4, #68 @ 0x44 │ │ │ │ @@ -384166,15 +384162,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ bgt.n 355756 │ │ │ │ str.w r9, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r5, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 734440 │ │ │ │ + bl 734450 │ │ │ │ uxth r1, r0 │ │ │ │ b.n 3556e8 │ │ │ │ blx 2595ac │ │ │ │ lsls r0, r6, #3 │ │ │ │ blx 25bae0 │ │ │ │ uxth r1, r6 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -384204,25 +384200,25 @@ │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ strd r2, r1, [sp, #4] │ │ │ │ ldrb.w r2, [r4, #53] @ 0x35 │ │ │ │ ldrb.w r1, [r4, #52] @ 0x34 │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #24] @ (3557c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 355728 │ │ │ │ strh r4, [r3, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r1, [pc, #576] @ (355a1c ) │ │ │ │ @@ -384272,15 +384268,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35589a │ │ │ │ ldr r0, [pc, #476] @ (355a34 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35589a │ │ │ │ cmp r2, #2 │ │ │ │ beq.n 3558ee │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ ldrh.w r5, [r4, #80] @ 0x50 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ subs r2, #40 @ 0x28 │ │ │ │ @@ -384346,15 +384342,15 @@ │ │ │ │ ldr r3, [pc, #296] @ (355a30 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 355880 │ │ │ │ ldr r0, [pc, #300] @ (355a40 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 355880 │ │ │ │ ldrh.w r5, [r4, #180] @ 0xb4 │ │ │ │ rev16 r5, r5 │ │ │ │ uxth r5, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35582e │ │ │ │ ldr r3, [pc, #280] @ (355a44 ) │ │ │ │ @@ -384365,29 +384361,29 @@ │ │ │ │ ldr r3, [pc, #248] @ (355a30 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35582e │ │ │ │ ldr r0, [pc, #256] @ (355a48 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35582e │ │ │ │ ldr r2, [pc, #252] @ (355a4c ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 355804 │ │ │ │ ldr r2, [pc, #208] @ (355a30 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 355804 │ │ │ │ ldr r0, [pc, #228] @ (355a50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ b.n 355804 │ │ │ │ ldr r3, [pc, #220] @ (355a54 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3558c2 │ │ │ │ @@ -384398,15 +384394,15 @@ │ │ │ │ bpl.n 3558c2 │ │ │ │ ldr r0, [pc, #200] @ (355a58 ) │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3558c2 │ │ │ │ ldr r3, [pc, #136] @ (355a2c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35589a │ │ │ │ ldr r3, [pc, #128] @ (355a30 ) │ │ │ │ @@ -384414,43 +384410,43 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35589a │ │ │ │ ldr r0, [pc, #156] @ (355a5c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35589a │ │ │ │ ldr r3, [pc, #148] @ (355a60 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35582e │ │ │ │ ldr r3, [pc, #84] @ (355a30 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35582e │ │ │ │ ldr r0, [pc, #124] @ (355a64 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35582e │ │ │ │ ldr r3, [pc, #116] @ (355a68 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 355880 │ │ │ │ ldr r3, [pc, #48] @ (355a30 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 355880 │ │ │ │ ldr r0, [pc, #92] @ (355a6c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 355880 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r2, [r5, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ str r4, [r4, r5] │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -384458,43 +384454,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #30 │ │ │ │ + lsls r0, r7, #30 │ │ │ │ lsls r1, r0, #1 │ │ │ │ str r6, [r0, r2] │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r0, r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #28 │ │ │ │ + lsls r0, r2, #29 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r6, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #25 │ │ │ │ + lsls r6, r5, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ asrs r0, r2, #18 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #23 │ │ │ │ + lsls r0, r1, #24 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmp r7, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r2, #28 │ │ │ │ + lsls r6, r5, #28 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - lsls r2, r7, #24 │ │ │ │ + lsls r2, r2, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ subs r0, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r4, #23 │ │ │ │ + lsls r4, r7, #23 │ │ │ │ lsls r1, r0, #1 │ │ │ │ cmn r4, r5 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r5, #25 │ │ │ │ + lsls r6, r0, #26 │ │ │ │ lsls r1, r0, #1 │ │ │ │ │ │ │ │ 00355a70 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -384548,19 +384544,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (355b04 ) │ │ │ │ ldr r0, [pc, #20] @ (355b08 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r7, pc, #80 @ (adr r7, 355b54 ) │ │ │ │ + add r7, pc, #176 @ (adr r7, 355bb4 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r5, #24 │ │ │ │ + lsls r2, r0, #25 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r4, #40 @ 0x28 │ │ │ │ + movs r4, #64 @ 0x40 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355b0c : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -384634,19 +384630,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r6, [pc, #152] @ (355c64 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #920] @ (355f6c ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r6, pc, #304 @ (adr r6, 355d08 ) │ │ │ │ + add r6, pc, #400 @ (adr r6, 355d68 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r2, r4, #21 │ │ │ │ + lsls r2, r7, #21 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r3, #94 @ 0x5e │ │ │ │ + movs r3, #118 @ 0x76 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355be0 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -384718,19 +384714,19 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ ldr r5, [pc, #328] @ (355de0 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #976] @ (356070 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ - add r5, pc, #512 @ (adr r5, 355ea4 ) │ │ │ │ + add r5, pc, #608 @ (adr r5, 355f04 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r2, #18 │ │ │ │ + lsls r6, r5, #18 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #146 @ 0x92 │ │ │ │ + movs r2, #170 @ 0xaa │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355cac : │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ │ │ │ │ 00355cb0 : │ │ │ │ @@ -384751,19 +384747,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (355ce8 ) │ │ │ │ ldr r0, [pc, #20] @ (355cec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r5, pc, #192 @ (adr r5, 355da8 ) │ │ │ │ + add r5, pc, #288 @ (adr r5, 355e08 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r0, #17 │ │ │ │ + lsls r6, r3, #17 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355cf0 : │ │ │ │ cbz r0, 355d00 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384780,19 +384776,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355d2c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #100 @ 0x64 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #968 @ (adr r4, 3560f0 ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 355d50 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r1, #16 │ │ │ │ + lsls r0, r4, #16 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r2, #4 │ │ │ │ + movs r2, #28 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355d30 : │ │ │ │ cbz r0, 355d40 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384809,19 +384805,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355d6c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r4, pc, #712 @ (adr r4, 356030 ) │ │ │ │ + add r4, pc, #808 @ (adr r4, 356090 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r0, r1, #15 │ │ │ │ + lsls r0, r4, #15 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355d70 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -384859,19 +384855,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (355de8 ) │ │ │ │ ldr r0, [pc, #20] @ (355dec ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #156 @ 0x9c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r4, pc, #192 @ (adr r4, 355ea8 ) │ │ │ │ + add r4, pc, #288 @ (adr r4, 355f08 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r6, r0, #13 │ │ │ │ + lsls r6, r3, #13 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r1, #66 @ 0x42 │ │ │ │ + movs r1, #90 @ 0x5a │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355df0 : │ │ │ │ cbz r0, 355e14 │ │ │ │ ldrb.w ip, [r0, #52] @ 0x34 │ │ │ │ strb.w ip, [r1] │ │ │ │ ldrb.w r1, [r0, #53] @ 0x35 │ │ │ │ @@ -384894,19 +384890,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355e40 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #184 @ 0xb8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #888 @ (adr r3, 3561b4 ) │ │ │ │ + add r3, pc, #984 @ (adr r3, 356214 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r6, #11 │ │ │ │ + lsls r4, r1, #12 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #240 @ 0xf0 │ │ │ │ + movs r1, #8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355e44 : │ │ │ │ cbz r0, 355e54 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384923,19 +384919,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355e80 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #632 @ (adr r3, 3560f4 ) │ │ │ │ + add r3, pc, #728 @ (adr r3, 356154 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r6, #10 │ │ │ │ + lsls r4, r1, #11 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #176 @ 0xb0 │ │ │ │ + movs r0, #200 @ 0xc8 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355e84 : │ │ │ │ cbz r0, 355e94 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -384952,19 +384948,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (355ec0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, pc, #376 @ (adr r3, 356034 ) │ │ │ │ + add r3, pc, #472 @ (adr r3, 356094 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r6, #9 │ │ │ │ + lsls r4, r1, #10 │ │ │ │ lsls r1, r0, #1 │ │ │ │ - movs r0, #112 @ 0x70 │ │ │ │ + movs r0, #136 @ 0x88 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00355ec4 : │ │ │ │ adds r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00355ec8 : │ │ │ │ @@ -385226,15 +385222,15 @@ │ │ │ │ bpl.w 35632e │ │ │ │ ldr.w r0, [pc, #2300] @ 356ad4 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 356330 │ │ │ │ ldrb.w r3, [r7, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 356f94 │ │ │ │ ldr.w r3, [r7, #196] @ 0xc4 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -385389,88 +385385,88 @@ │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ b.n 355f64 │ │ │ │ ldr.w r0, [pc, #1796] @ 356ae4 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f90 │ │ │ │ b.n 35631e │ │ │ │ ldr.w r0, [pc, #1764] @ 356ae8 │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f88 │ │ │ │ b.n 356302 │ │ │ │ ldr.w r0, [pc, #1732] @ 356aec │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #100 @ 0x64 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f80 │ │ │ │ b.n 3562e6 │ │ │ │ ldr.w r0, [pc, #1692] @ 356af0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 35603e │ │ │ │ b.n 3562ae │ │ │ │ ldr.w r0, [pc, #1656] @ 356af4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ff0 │ │ │ │ b.n 356234 │ │ │ │ ldr.w r0, [pc, #1632] @ 356af8 │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f90 │ │ │ │ b.n 3561c2 │ │ │ │ ldr.w r0, [pc, #1600] @ 356afc │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f88 │ │ │ │ b.n 3561a4 │ │ │ │ ldr.w r3, [pc, #1568] @ 356b00 │ │ │ │ @@ -385483,19 +385479,19 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 356384 │ │ │ │ ldr.w r0, [pc, #1544] @ 356b04 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 356384 │ │ │ │ ldr.w r0, [pc, #1532] @ 356b08 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 356526 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385506,15 +385502,15 @@ │ │ │ │ beq.w 355f64 │ │ │ │ b.n 35613c │ │ │ │ ldr.w r0, [pc, #1480] @ 356b0c │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 356564 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -385584,23 +385580,23 @@ │ │ │ │ bpl.w 3560d8 │ │ │ │ ldr.w r0, [pc, #1248] @ 356b14 │ │ │ │ movs r3, #16 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #32 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 356330 │ │ │ │ ldr.w r0, [pc, #1228] @ 356b18 │ │ │ │ movs r3, #0 │ │ │ │ mov r1, ip │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ cbz r3, 3566b4 │ │ │ │ adds r7, #135 @ 0x87 │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r0, [r7, #0] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -385608,15 +385604,15 @@ │ │ │ │ ldr r3, [r7, #12] │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3560d6 │ │ │ │ b.n 356618 │ │ │ │ ldr.w r0, [pc, #1180] @ 356b1c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 356698 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385653,15 +385649,15 @@ │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ b.n 3560d8 │ │ │ │ ldr.w r0, [pc, #1056] @ 356b24 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -385689,15 +385685,15 @@ │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ b.n 356008 │ │ │ │ ldr r0, [pc, #960] @ (356b2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ff0 │ │ │ │ b.n 356740 │ │ │ │ ldr r3, [pc, #940] @ (356b30 ) │ │ │ │ @@ -385758,20 +385754,20 @@ │ │ │ │ bpl.w 35632e │ │ │ │ ldr r0, [pc, #784] @ (356b34 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 356330 │ │ │ │ ldr r0, [pc, #764] @ (356b38 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr r1, [r7, #88] @ 0x58 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ ldr r2, [r7, #92] @ 0x5c │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ stmia.w r8!, {r0, r1, r2, r3} │ │ │ │ add.w r1, r7, #84 @ 0x54 │ │ │ │ @@ -385779,37 +385775,37 @@ │ │ │ │ beq.w 35603e │ │ │ │ b.n 3567a4 │ │ │ │ ldr r0, [pc, #732] @ (356b3c ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f90 │ │ │ │ b.n 35680e │ │ │ │ ldr r0, [pc, #700] @ (356b40 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f88 │ │ │ │ b.n 3567f2 │ │ │ │ ldr r0, [pc, #672] @ (356b44 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -385898,44 +385894,44 @@ │ │ │ │ bpl.w 35632e │ │ │ │ ldr r0, [pc, #396] @ (356b50 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.n 356330 │ │ │ │ ldr r0, [pc, #376] @ (356b54 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #40] @ 0x28 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f88 │ │ │ │ b.n 356990 │ │ │ │ ldr r0, [pc, #348] @ (356b58 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #42] @ 0x2a │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355f90 │ │ │ │ b.n 3569ac │ │ │ │ ldr r0, [pc, #316] @ (356b5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r7, #117] @ 0x75 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #118 @ 0x76 │ │ │ │ cbnz r3, 356a38 │ │ │ │ add.w ip, r7, #84 @ 0x54 │ │ │ │ ldr.w r0, [ip] │ │ │ │ ldr.w r1, [ip, #4] │ │ │ │ @@ -385946,15 +385942,15 @@ │ │ │ │ beq.w 355f64 │ │ │ │ b.n 356930 │ │ │ │ ldr r0, [pc, #264] @ (356b60 ) │ │ │ │ mov r1, ip │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r7, #134] @ 0x86 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, r7, #135 @ 0x87 │ │ │ │ cbnz r3, 356a74 │ │ │ │ add.w ip, r7, #100 @ 0x64 │ │ │ │ add.w lr, sp, #24 │ │ │ │ ldr.w r0, [ip] │ │ │ │ @@ -385989,60 +385985,60 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i q0, q7, d0[0] │ │ │ │ + vmla.i32 q0, q3, d0[0] │ │ │ │ ldr r3, [pc, #352] @ (356c3c ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - stc2 0, cr0, [r8, #256] @ 0x100 │ │ │ │ - stc2l 0, cr0, [r6, #-256]! @ 0xffffff00 │ │ │ │ - stc2l 0, cr0, [r4, #-256] @ 0xffffff00 │ │ │ │ - vhadd.u32 q0, q5, q0 │ │ │ │ - cdp2 0, 12, cr0, cr12, cr0, {2} │ │ │ │ - ldc2l 0, cr0, [r0], {64} @ 0x40 │ │ │ │ - stc2 0, cr0, [ip], #256 @ 0x100 │ │ │ │ + stc2 0, cr0, [r0, #256]! @ 0x100 │ │ │ │ + ldc2l 0, cr0, [lr, #-256]! @ 0xffffff00 │ │ │ │ + ldc2l 0, cr0, [ip, #-256] @ 0xffffff00 │ │ │ │ + vhadd.u8 q8, q1, q0 │ │ │ │ + cdp2 0, 14, cr0, cr4, cr0, {2} │ │ │ │ + stc2l 0, cr0, [r8], #256 @ 0x100 │ │ │ │ + stc2l 0, cr0, [r4], {64} @ 0x40 │ │ │ │ cmp r0, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - cdp2 0, 15, cr0, cr6, cr0, {2} │ │ │ │ - stc2l 0, cr0, [sl, #256] @ 0x100 │ │ │ │ - stc2 0, cr0, [r4], #-256 @ 0xffffff00 │ │ │ │ + vhadd.u8 q0, q7, q0 │ │ │ │ + stc2l 0, cr0, [r2, #256]! @ 0x100 │ │ │ │ + ldc2 0, cr0, [ip], #-256 @ 0xffffff00 │ │ │ │ movs r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ + @ instruction: 0xfb4e0040 │ │ │ │ @ instruction: 0xfb360040 │ │ │ │ - @ instruction: 0xfb1e0040 │ │ │ │ - stc2 0, cr0, [r0], #-256 @ 0xffffff00 │ │ │ │ + ldc2 0, cr0, [r8], #-256 @ 0xffffff00 │ │ │ │ movs r2, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb6c0040 │ │ │ │ + @ instruction: 0xfb840040 │ │ │ │ asrs r0, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa8a0040 │ │ │ │ + @ instruction: 0xfaa20040 │ │ │ │ cmp r6, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - vst4.16 {d16-d19}, [r4], r0 │ │ │ │ - ldr??.w r0, [ip, #64] @ 0x40 │ │ │ │ - vst4.16 {d0-d3}, [r8], r0 │ │ │ │ - str??.w r0, [r8, #64] @ 0x40 │ │ │ │ - str.w r0, [r8, #64] @ 0x40 │ │ │ │ + ldr??.w r0, [ip, r0] │ │ │ │ + @ instruction: 0xfa140040 │ │ │ │ + vld4.16 {d0-d3}, [r0], r0 │ │ │ │ + vst4.16 {d0-d3}, [r0], r0 │ │ │ │ + str??.w r0, [r0, #64] @ 0x40 │ │ │ │ subs r7, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7a60040 │ │ │ │ - @ instruction: 0xf7900040 │ │ │ │ - @ instruction: 0xf76c0040 │ │ │ │ - ldrsb.w r0, [r8, #64] @ 0x40 │ │ │ │ - @ instruction: 0xf7140040 │ │ │ │ + @ instruction: 0xf7be0040 │ │ │ │ + @ instruction: 0xf7a80040 │ │ │ │ + @ instruction: 0xf7840040 │ │ │ │ + ldrsh.w r0, [r0, #64] @ 0x40 │ │ │ │ + @ instruction: 0xf72c0040 │ │ │ │ ldr.w r3, [pc, #1236] @ 35703c │ │ │ │ ldr.w sl, [r4, r3] │ │ │ │ ldr.w r3, [sl] │ │ │ │ lsls r1, r3, #16 │ │ │ │ itt pl │ │ │ │ ldrpl.w r3, [r7, #168] @ 0xa8 │ │ │ │ strpl r3, [sp, #12] │ │ │ │ @@ -386073,47 +386069,47 @@ │ │ │ │ bpl.w 356008 │ │ │ │ ldr.w r0, [pc, #1140] @ 357040 │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 356330 │ │ │ │ ldr.w r0, [pc, #1116] @ 357044 │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ff6 │ │ │ │ b.n 356b7c │ │ │ │ ldr.w r0, [pc, #1084] @ 357048 │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 356008 │ │ │ │ b.n 356bb4 │ │ │ │ ldr.w r0, [pc, #1052] @ 35704c │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ffe │ │ │ │ b.n 356b98 │ │ │ │ ldr r3, [pc, #996] @ (35703c ) │ │ │ │ @@ -386135,22 +386131,22 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3560d8 │ │ │ │ ldr r0, [pc, #964] @ (357050 ) │ │ │ │ movs r3, #16 │ │ │ │ mov r2, r3 │ │ │ │ movs r7, #32 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 356330 │ │ │ │ ldr r0, [pc, #944] @ (357054 ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ add.w ip, sp, #24 │ │ │ │ ldr r1, [r7, #104] @ 0x68 │ │ │ │ ldr r0, [r7, #100] @ 0x64 │ │ │ │ ldr r2, [r7, #108] @ 0x6c │ │ │ │ ldr r3, [r7, #112] @ 0x70 │ │ │ │ stmia.w ip!, {r0, r1, r2, r3} │ │ │ │ @@ -386199,47 +386195,47 @@ │ │ │ │ bpl.w 356008 │ │ │ │ ldr r0, [pc, #788] @ (357058 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #10 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #12 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 356330 │ │ │ │ ldr r0, [pc, #764] @ (35705c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ff6 │ │ │ │ b.n 356cf6 │ │ │ │ ldr r0, [pc, #736] @ (357060 ) │ │ │ │ movs r3, #8 │ │ │ │ movs r2, #2 │ │ │ │ add.w r1, r7, #176 @ 0xb0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #178] @ 0xb2 │ │ │ │ strh.w r3, [sp, #18] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 356008 │ │ │ │ b.n 356d2e │ │ │ │ ldr r0, [pc, #704] @ (357064 ) │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r3 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldrh.w r3, [r7, #176] @ 0xb0 │ │ │ │ strh.w r3, [sp, #16] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 355ffe │ │ │ │ b.n 356d12 │ │ │ │ ldr r0, [r7, #84] @ 0x54 │ │ │ │ @@ -386285,52 +386281,52 @@ │ │ │ │ bpl.w 3568f6 │ │ │ │ ldr r0, [pc, #560] @ (357068 ) │ │ │ │ movs r3, #4 │ │ │ │ add.w r1, r7, #168 @ 0xa8 │ │ │ │ mov r2, r3 │ │ │ │ add r0, pc │ │ │ │ movs r7, #8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 356330 │ │ │ │ ldr r0, [pc, #540] @ (35706c ) │ │ │ │ movs r3, #0 │ │ │ │ movs r2, #4 │ │ │ │ add.w r1, r7, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3568f6 │ │ │ │ b.n 356e20 │ │ │ │ ldr r3, [pc, #456] @ (35703c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3568da │ │ │ │ ldr r0, [pc, #496] @ (357070 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ ldr.w r3, [r7, #164] @ 0xa4 │ │ │ │ str r3, [sp, #8] │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 3568e0 │ │ │ │ ldr.w r3, [r7, #168] @ 0xa8 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.w 355fbe │ │ │ │ ldr r0, [pc, #468] @ (357074 ) │ │ │ │ add.w r1, r7, #178 @ 0xb2 │ │ │ │ movs r3, #34 @ 0x22 │ │ │ │ movs r2, #2 │ │ │ │ add r0, pc │ │ │ │ movs r7, #36 @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r9] │ │ │ │ b.w 356330 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #440] @ (357078 ) │ │ │ │ mov.w r2, #352 @ 0x160 │ │ │ │ ldr r1, [pc, #440] @ (35707c ) │ │ │ │ ldr r0, [pc, #440] @ (357080 ) │ │ │ │ @@ -386472,91 +386468,91 @@ │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf59c0040 │ │ │ │ - @ instruction: 0xf5800040 │ │ │ │ - adcs.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ - @ instruction: 0xf5360040 │ │ │ │ - @ instruction: 0xf4de0040 │ │ │ │ - @ instruction: 0xf4ca0040 │ │ │ │ - bic.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ - and.w r0, sl, #12582912 @ 0xc00000 │ │ │ │ - @ instruction: 0xf3e80040 │ │ │ │ - ubfx r0, r4, #1, #1 │ │ │ │ - @ instruction: 0xf3320040 │ │ │ │ - @ instruction: 0xf3180040 │ │ │ │ - movt r0, #8256 @ 0x2040 │ │ │ │ - movt r0, #32832 @ 0x8040 │ │ │ │ + subs.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf5980040 │ │ │ │ + sbcs.w r0, r4, #12582912 @ 0xc00000 │ │ │ │ + adc.w r0, lr, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf4f60040 │ │ │ │ + @ instruction: 0xf4e20040 │ │ │ │ + bics.w r0, ip, #12582912 @ 0xc00000 │ │ │ │ + bic.w r0, r2, #12582912 @ 0xc00000 │ │ │ │ + and.w r0, r0, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf3dc0040 │ │ │ │ + sbfx r0, sl, #1, #1 │ │ │ │ + @ instruction: 0xf3300040 │ │ │ │ + @ instruction: 0xf2da0040 │ │ │ │ + @ instruction: 0xf2e00040 │ │ │ │ + str r3, [sp, #360] @ 0x168 │ │ │ │ + lsls r2, r2, #1 │ │ │ │ + @ instruction: 0xf2700040 │ │ │ │ + orn r0, r2, #12582912 @ 0xc00000 │ │ │ │ str r3, [sp, #264] @ 0x108 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf2580040 │ │ │ │ - orr.w r0, sl, #12582912 @ 0xc00000 │ │ │ │ + @ instruction: 0xf2660040 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ movw r0, #64 @ 0x40 │ │ │ │ - movw r0, #57408 @ 0xe040 │ │ │ │ + sbfx r0, r6, #1, #1 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf2280040 │ │ │ │ - ssat r0, #1, lr, asr #1 │ │ │ │ + @ instruction: 0xf2260040 │ │ │ │ str r2, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - addw r0, lr, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf2100040 │ │ │ │ + subw r0, lr, #64 @ 0x40 │ │ │ │ str r2, [sp, #904] @ 0x388 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf1f80040 │ │ │ │ @ instruction: 0xf2960040 │ │ │ │ str r2, [sp, #808] @ 0x328 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf1e00040 │ │ │ │ - @ instruction: 0xf27e0040 │ │ │ │ + @ instruction: 0xf2e60040 │ │ │ │ str r2, [sp, #712] @ 0x2c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ rsb r0, r8, #64 @ 0x40 │ │ │ │ movt r0, #57408 @ 0xe040 │ │ │ │ str r2, [sp, #616] @ 0x268 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs.w r0, r0, #64 @ 0x40 │ │ │ │ @ instruction: 0xf2b60040 │ │ │ │ str r2, [sp, #520] @ 0x208 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf1980040 │ │ │ │ - @ instruction: 0xf29e0040 │ │ │ │ + sub.w r0, r6, #64 @ 0x40 │ │ │ │ str r2, [sp, #424] @ 0x1a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf1800040 │ │ │ │ - @ instruction: 0xf18e0040 │ │ │ │ + @ instruction: 0xf21e0040 │ │ │ │ str r2, [sp, #328] @ 0x148 │ │ │ │ lsls r2, r2, #1 │ │ │ │ sbc.w r0, r8, #64 @ 0x40 │ │ │ │ - addw r0, r6, #64 @ 0x40 │ │ │ │ + @ instruction: 0xf26e0040 │ │ │ │ str r2, [sp, #232] @ 0xe8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adcs.w r0, r0, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf2560040 │ │ │ │ + adcs.w r0, lr, #64 @ 0x40 │ │ │ │ str r2, [sp, #136] @ 0x88 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf1380040 │ │ │ │ - adc.w r0, r6, #64 @ 0x40 │ │ │ │ + ssat r0, #1, sl, asr #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r2, r2, #1 │ │ │ │ @ instruction: 0xf1200040 │ │ │ │ @ instruction: 0xf3120040 │ │ │ │ str r1, [sp, #968] @ 0x3c8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ add.w r0, r8, #64 @ 0x40 │ │ │ │ - @ instruction: 0xf2fa0040 │ │ │ │ - str r1, [sp, #872] @ 0x368 │ │ │ │ - lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xf0f00040 │ │ │ │ - @ instruction: 0xf1f60040 │ │ │ │ + addw r0, lr, #64 @ 0x40 │ │ │ │ │ │ │ │ 00357134 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ cbz r0, 35716c │ │ │ │ @@ -386581,18 +386577,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (357188 ) │ │ │ │ ldr r0, [pc, #20] @ (35718c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #332 @ 0x14c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - str r0, [sp, #584] @ 0x248 │ │ │ │ + str r0, [sp, #680] @ 0x2a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vmla.i32 d0, d8, d0[0] │ │ │ │ - lsrs r2, r4, #22 │ │ │ │ + vmla.i d16, d0, d0[0] │ │ │ │ + lsrs r2, r7, #22 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357190 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386614,18 +386610,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (3571e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #356 @ 0x164 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [sp, #256] @ 0x100 │ │ │ │ + str r0, [sp, #352] @ 0x160 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.s16 q8, q3, q0 │ │ │ │ - lsrs r0, r2, #21 │ │ │ │ + vhadd.s32 q8, q7, q0 │ │ │ │ + lsrs r0, r5, #21 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003571e4 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386646,18 +386642,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (357230 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #380 @ 0x17c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r6, #62] @ 0x3e │ │ │ │ + str r0, [sp, #32] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vhadd.s8 q0, q3, q0 │ │ │ │ - lsrs r0, r0, #20 │ │ │ │ + vhadd.s16 q0, q7, q0 │ │ │ │ + lsrs r0, r3, #20 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357234 : │ │ │ │ cbz r0, 357244 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386674,18 +386670,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (357274 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r5, #60] @ 0x3c │ │ │ │ + ldrh r4, [r0, #62] @ 0x3e │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 12, cr0, cr2, cr0, {2} │ │ │ │ - lsrs r4, r7, #18 │ │ │ │ + cdp 0, 13, cr0, cr10, cr0, {2} │ │ │ │ + lsrs r4, r2, #19 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357278 : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386708,18 +386704,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (3572c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #428 @ 0x1ac │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r3, #58] @ 0x3a │ │ │ │ + ldrh r4, [r6, #58] @ 0x3a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cdp 0, 7, cr0, cr2, cr0, {2} │ │ │ │ - lsrs r4, r5, #17 │ │ │ │ + cdp 0, 8, cr0, cr10, cr0, {2} │ │ │ │ + lsrs r4, r0, #18 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003572c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -386731,15 +386727,15 @@ │ │ │ │ cbz r2, 3572e8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi.n 35730a │ │ │ │ mov.w ip, #10 │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -386763,18 +386759,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (357344 ) │ │ │ │ ldr r0, [pc, #20] @ (357348 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrh r6, [r2, #54] @ 0x36 │ │ │ │ + ldrh r6, [r5, #54] @ 0x36 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stcl 0, cr0, [ip, #256]! @ 0x100 │ │ │ │ - lsrs r6, r4, #15 │ │ │ │ + cdp 0, 0, cr0, cr4, cr0, {2} │ │ │ │ + lsrs r6, r7, #15 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 0035734c : │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -386795,18 +386791,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (357394 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #476 @ 0x1dc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r4, [r1, #52] @ 0x34 │ │ │ │ + ldrh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stc 0, cr0, [r2, #256]! @ 0x100 │ │ │ │ - lsrs r4, r3, #14 │ │ │ │ + ldc 0, cr0, [sl, #256]! @ 0x100 │ │ │ │ + lsrs r4, r6, #14 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357398 : │ │ │ │ cbz r0, 3573ae │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, #0 │ │ │ │ it ne │ │ │ │ @@ -386825,18 +386821,18 @@ │ │ │ │ ldr r1, [pc, #20] @ (3573d8 ) │ │ │ │ ldr r0, [pc, #20] @ (3573dc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldcl 0, cr0, [r8, #-256] @ 0xffffff00 │ │ │ │ - lsrs r2, r2, #13 │ │ │ │ + ldcl 0, cr0, [r0, #-256]! @ 0xffffff00 │ │ │ │ + lsrs r2, r5, #13 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 003573e0 : │ │ │ │ cbz r0, 3573f0 │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -386853,18 +386849,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (357420 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #528 @ 0x210 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldrh r0, [r0, #48] @ 0x30 │ │ │ │ + ldrh r0, [r3, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldc 0, cr0, [r6, #-256] @ 0xffffff00 │ │ │ │ - lsrs r0, r2, #12 │ │ │ │ + stc 0, cr0, [lr, #-256]! @ 0xffffff00 │ │ │ │ + lsrs r0, r5, #12 │ │ │ │ lsls r4, r1, #1 │ │ │ │ │ │ │ │ 00357424 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -386925,15 +386921,15 @@ │ │ │ │ ldr r3, [pc, #112] @ (357528 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3574c6 │ │ │ │ ldr r0, [pc, #112] @ (357530 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r0, #0 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -386950,19 +386946,19 @@ │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r3, r9 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #64] @ (357538 ) │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35747c │ │ │ │ ldr r0, [pc, #56] @ (35753c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 357450 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3574ac │ │ │ │ b.n 3574c6 │ │ │ │ @@ -386973,19 +386969,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #11 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - vext.8 q0, q0, q0, #0 │ │ │ │ + vmla.i d16, d8, d0[0] │ │ │ │ lsls r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - vmla.i32 d0, d14, d0[0] │ │ │ │ - vhadd.s32 q0, q4, q0 │ │ │ │ + vmla.i d16, d6, d0[0] │ │ │ │ + vhadd.s8 q8, q0, q0 │ │ │ │ │ │ │ │ 00357540 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #676] @ (3577f8 ) │ │ │ │ @@ -387064,15 +387060,15 @@ │ │ │ │ movs r2, #4 │ │ │ │ add r3, sp, #24 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov fp, r3 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 35774a │ │ │ │ movs r5, #0 │ │ │ │ b.n 357634 │ │ │ │ ldrh.w r3, [r6, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 357796 │ │ │ │ @@ -387099,26 +387095,26 @@ │ │ │ │ ldr r3, [pc, #440] @ (357810 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3575a0 │ │ │ │ ldr r0, [pc, #432] @ (357814 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3575a0 │ │ │ │ subs r3, r3, r1 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 3577c2 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, r1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 357614 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi.n 3576f2 │ │ │ │ sub.w r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -387129,20 +387125,20 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 72256c │ │ │ │ + bl 72257c │ │ │ │ subs r2, r6, #1 │ │ │ │ str r0, [sp, #20] │ │ │ │ mvns r0, r0 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ - bl 72259c │ │ │ │ + bl 7225ac │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r0, r2 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ cbz r6, 3576dc │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -387154,23 +387150,23 @@ │ │ │ │ add.w fp, sp, #24 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ movs r4, #4 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ b.n 357634 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 357614 │ │ │ │ b.n 35769c │ │ │ │ ldr r3, [pc, #268] @ (357818 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387178,55 +387174,55 @@ │ │ │ │ ldr r3, [pc, #248] @ (357810 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 357578 │ │ │ │ ldr r0, [pc, #248] @ (35781c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357578 │ │ │ │ ldr r3, [pc, #244] @ (357820 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357640 │ │ │ │ ldr r3, [pc, #216] @ (357810 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357640 │ │ │ │ ldr r0, [pc, #228] @ (357824 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357640 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 357686 │ │ │ │ movs r3, #4 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ add r3, sp, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 357614 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ subs r2, r2, r5 │ │ │ │ ldr.w r1, [r3], #8 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, r5 │ │ │ │ - bl 72256c │ │ │ │ + bl 72257c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mvns r0, r0 │ │ │ │ - bl 72259c │ │ │ │ + bl 7225ac │ │ │ │ ldr r5, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ subs r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 3576e0 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -387240,15 +387236,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (357810 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3575a0 │ │ │ │ ldr r0, [pc, #112] @ (35782c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3575a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r3, [r3, r1] │ │ │ │ str r3, [sp, #24] │ │ │ │ b.n 357686 │ │ │ │ ldr r3, [pc, #100] @ (357830 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -387258,15 +387254,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (357810 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3575a0 │ │ │ │ ldr r0, [pc, #80] @ (357834 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3575a0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str.w r2, [r3, sl] │ │ │ │ b.n 357634 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ @@ -387278,27 +387274,27 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #166 @ 0xa6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ asrs r4, r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vhadd.s8 q0, q7, q0 │ │ │ │ + vhadd.s32 q0, q3, q0 │ │ │ │ cmn r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 0, cr0, cr10, cr0, {2} │ │ │ │ + cdp 0, 2, cr0, cr2, cr0, {2} │ │ │ │ adds r0, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 15, cr0, cr2, cr0, {2} │ │ │ │ + vhadd.s8 q0, q5, q0 │ │ │ │ asrs r0, r1, #16 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr, #256]! @ 0x100 │ │ │ │ + cdp 0, 0, cr0, cr6, cr0, {2} │ │ │ │ movs r5, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - cdp 0, 1, cr0, cr4, cr0, {2} │ │ │ │ + cdp 0, 2, cr0, cr12, cr0, {2} │ │ │ │ │ │ │ │ 00357838 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -387344,15 +387340,15 @@ │ │ │ │ bhi.n 3578ac │ │ │ │ subs r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi.n 35791e │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ mov r0, r4 │ │ │ │ bl 3557c8 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ rev16 r3, r0 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, r7 │ │ │ │ @@ -387363,15 +387359,15 @@ │ │ │ │ bhi.n 3578e0 │ │ │ │ sub.w ip, ip, r2 │ │ │ │ cmp.w ip, #1 │ │ │ │ bhi.n 357918 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, sp, #10 │ │ │ │ - bl 7341fc │ │ │ │ + bl 73420c │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3579b0 │ │ │ │ movs r0, #1 │ │ │ │ ldr r2, [pc, #356] @ (357a5c ) │ │ │ │ ldr r3, [pc, #352] @ (357a58 ) │ │ │ │ add r2, pc │ │ │ │ @@ -387420,24 +387416,24 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 357886 │ │ │ │ ldr r0, [pc, #264] @ (357a6c ) │ │ │ │ movs r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357886 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 357a1a │ │ │ │ movs r0, #0 │ │ │ │ b.n 3578f4 │ │ │ │ ldr r0, [pc, #244] @ (357a70 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ cmp r3, #1 │ │ │ │ beq.n 3579d6 │ │ │ │ cmp r3, #2 │ │ │ │ beq.n 357a38 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -387450,15 +387446,15 @@ │ │ │ │ ldr r3, [pc, #196] @ (357a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 357974 │ │ │ │ ldr r0, [pc, #208] @ (357a78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357974 │ │ │ │ ldr r3, [pc, #200] @ (357a7c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3578f2 │ │ │ │ ldr r3, [pc, #168] @ (357a64 ) │ │ │ │ @@ -387467,30 +387463,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3578f2 │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ ldr r0, [pc, #184] @ (357a80 ) │ │ │ │ ldrh.w r2, [sp, #10] │ │ │ │ adds r1, r7, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3578f2 │ │ │ │ cbz r2, 3579f4 │ │ │ │ ldr r3, [pc, #168] @ (357a84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3579f4 │ │ │ │ ldr r3, [pc, #128] @ (357a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 3579f4 │ │ │ │ ldr r0, [pc, #156] @ (357a88 ) │ │ │ │ movs r1, #16 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r7, #16 │ │ │ │ b.n 357888 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 357974 │ │ │ │ ldr r3, [pc, #140] @ (357a8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -387499,29 +387495,29 @@ │ │ │ │ ldr r3, [pc, #92] @ (357a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 357974 │ │ │ │ ldr r0, [pc, #124] @ (357a90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357974 │ │ │ │ ldr r3, [pc, #120] @ (357a94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357974 │ │ │ │ ldr r3, [pc, #60] @ (357a64 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 357974 │ │ │ │ ldr r0, [pc, #104] @ (357a98 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357974 │ │ │ │ ldrh.w r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3579f8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35794e │ │ │ │ b.n 357886 │ │ │ │ @@ -387539,40 +387535,40 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r6, #256] @ 0x100 │ │ │ │ - ldcl 0, cr0, [r2], #256 @ 0x100 │ │ │ │ + ldcl 0, cr0, [lr, #256] @ 0x100 │ │ │ │ + stc 0, cr0, [sl, #-256] @ 0xffffff00 │ │ │ │ adds r4, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [r8, #256]! @ 0x100 │ │ │ │ + ldcl 0, cr0, [r0, #256] @ 0x100 │ │ │ │ strb r0, [r3, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [sl, #256]! @ 0x100 │ │ │ │ + cdp 0, 1, cr0, cr2, cr0, {2} │ │ │ │ ldr r7, [pc, #96] @ (357ae8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [lr], #256 @ 0x100 │ │ │ │ + ldcl 0, cr0, [r6], {64} @ 0x40 │ │ │ │ movs r5, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [lr], {64} @ 0x40 │ │ │ │ + stcl 0, cr0, [r6], #256 @ 0x100 │ │ │ │ asrs r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ - stcl 0, cr0, [r4, #-256]! @ 0xffffff00 │ │ │ │ + ldcl 0, cr0, [ip, #-256]! @ 0xffffff00 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add.w r0, r0, #135168 @ 0x21000 │ │ │ │ ldrb.w r0, [r0, #3433] @ 0xd69 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (357ab4 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r1, #14 │ │ │ │ lsls r7, r3, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (357b18 ) │ │ │ │ @@ -387603,27 +387599,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357ad6 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (357b28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 357ad6 │ │ │ │ nop │ │ │ │ cmp r6, #126 @ 0x7e │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0, #-256] @ 0xffffff00 │ │ │ │ + ldc 0, cr0, [r8, #-256] @ 0xffffff00 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 35df38 │ │ │ │ nop │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ b.w 35e0b8 │ │ │ │ @@ -387682,35 +387678,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #284] @ (357d14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #272] @ (357d18 ) │ │ │ │ ldr r1, [pc, #276] @ (357d1c ) │ │ │ │ mov r7, r0 │ │ │ │ add.w r3, r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #256] @ (357d20 ) │ │ │ │ ldr r1, [pc, #260] @ (357d24 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #244] @ (357d28 ) │ │ │ │ ldr r1, [pc, #244] @ (357d2c ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #244] @ (357d30 ) │ │ │ │ add r1, pc │ │ │ │ ldr.w r8, [pc, #244] @ 357d34 │ │ │ │ @@ -387773,61 +387769,61 @@ │ │ │ │ stmia.w lr, {r0, r1} │ │ │ │ ldr r1, [pc, #120] @ (357d5c ) │ │ │ │ movs r2, #7 │ │ │ │ mov r0, r7 │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r7, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r7, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r7, #0] │ │ │ │ + ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - lsls r4, r7, #7 │ │ │ │ + lsls r4, r2, #8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r4, #28 │ │ │ │ + asrs r0, r7, #28 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - lsls r2, r0, #8 │ │ │ │ - movs r7, r7 │ │ │ │ lsls r2, r3, #8 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #872 @ (adr r3, 35808c ) │ │ │ │ + lsls r2, r6, #8 │ │ │ │ + movs r7, r7 │ │ │ │ + add r3, pc, #968 @ (adr r3, 3580ec ) │ │ │ │ movs r7, r7 │ │ │ │ - blx r3 │ │ │ │ + blx r6 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r3, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r5, #24 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #246 @ 0xf6 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - rsbs r0, ip, r0, lsl #1 │ │ │ │ + @ instruction: 0xebf40040 │ │ │ │ bgt.n 357d4c │ │ │ │ lsls r1, r7, #1 │ │ │ │ subs r4, r1, #5 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - rsb r0, lr, r0, lsl #1 │ │ │ │ + @ instruction: 0xebe60040 │ │ │ │ str r4, [r6, r2] │ │ │ │ movs r0, r0 │ │ │ │ adds r0, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, ip, r0, lsl #1 │ │ │ │ - @ instruction: 0xebf20040 │ │ │ │ - @ instruction: 0xebe20040 │ │ │ │ + @ instruction: 0xebe40040 │ │ │ │ + stc 0, cr0, [sl], {64} @ 0x40 │ │ │ │ + @ instruction: 0xebfa0040 │ │ │ │ strh r4, [r0, #58] @ 0x3a │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #132] @ (357df4 ) │ │ │ │ @@ -387861,15 +387857,15 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357d7e │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #64] @ (357e04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 357d7e │ │ │ │ ldr r3, [pc, #56] @ (357e08 ) │ │ │ │ movs r2, #72 @ 0x48 │ │ │ │ ldr r0, [pc, #56] @ (357e0c ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ @@ -387888,18 +387884,18 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds.w r0, lr, r0, lsl #1 │ │ │ │ + @ instruction: 0xeb360040 │ │ │ │ ldr r1, [pc, #800] @ (35812c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeb380040 │ │ │ │ + adcs.w r0, r0, r0, lsl #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 357ee4 │ │ │ │ movw r3, #65534 @ 0xfffe │ │ │ │ @@ -387941,15 +387937,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 357e62 │ │ │ │ ldr r0, [pc, #100] @ (357ef4 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357e62 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 357e62 │ │ │ │ ldr r3, [pc, #88] @ (357ef8 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -387958,46 +387954,46 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 357e62 │ │ │ │ ldr r0, [pc, #68] @ (357efc ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357e62 │ │ │ │ ldr r3, [pc, #60] @ (357f00 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 357e62 │ │ │ │ ldr r3, [pc, #32] @ (357ef0 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 357e62 │ │ │ │ ldr r0, [pc, #40] @ (357f04 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357e62 │ │ │ │ cmp r3, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #896] @ (358270 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r4, r0, lsl #1 │ │ │ │ + adds.w r0, ip, r0, lsl #1 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeaa00040 │ │ │ │ + @ instruction: 0xeab80040 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeafc0040 │ │ │ │ + adds.w r0, r4, r0, lsl #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (35802c ) │ │ │ │ sub sp, #28 │ │ │ │ ldr r4, [pc, #276] @ (358030 ) │ │ │ │ @@ -388052,15 +388048,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (358044 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 357f4a │ │ │ │ ldr r0, [pc, #176] @ (358048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 357f4a │ │ │ │ ldr r3, [pc, #156] @ (35803c ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -388077,15 +388073,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 357f4e │ │ │ │ ldr r0, [pc, #132] @ (358050 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 357f4e │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ movs r3, #8 │ │ │ │ adds r0, #16 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -388112,15 +388108,15 @@ │ │ │ │ bpl.n 357f4e │ │ │ │ ldr r0, [pc, #68] @ (358058 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 357f4e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -388131,21 +388127,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xeada0040 │ │ │ │ + @ instruction: 0xeaf20040 │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - orr.w r0, r2, r0, lsl #1 │ │ │ │ + orrs.w r0, sl, r0, lsl #1 │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - bic.w r0, r0, r0, lsl #1 │ │ │ │ + bics.w r0, r8, r0, lsl #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (3581a8 ) │ │ │ │ sub sp, #24 │ │ │ │ ldr r4, [pc, #312] @ (3581ac ) │ │ │ │ @@ -388210,15 +388206,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 3581a2 │ │ │ │ ldr r0, [pc, #196] @ (3581c8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #168] @ (3581b8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 358158 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 3580a4 │ │ │ │ @@ -388255,15 +388251,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 358116 │ │ │ │ ldr r0, [pc, #100] @ (3581d4 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 358116 │ │ │ │ ldr r3, [pc, #92] @ (3581d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35812a │ │ │ │ ldr r3, [pc, #56] @ (3581c0 ) │ │ │ │ @@ -388272,15 +388268,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35812a │ │ │ │ ldr r0, [pc, #76] @ (3581dc ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 35812a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #216 @ 0xd8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -388293,23 +388289,23 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #92 @ 0x5c │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ands.w r0, r2, r0, lsl #1 │ │ │ │ + bic.w r0, sl, r0, lsl #1 │ │ │ │ cmp r0, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldmdb sl!, {r6} │ │ │ │ + ldrd r0, r0, [r2, #-256] @ 0x100 │ │ │ │ subs r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - strd r0, r0, [r2, #-256] @ 0x100 │ │ │ │ + ldrd r0, r0, [sl, #-256] @ 0x100 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (35824c ) │ │ │ │ sub sp, #8 │ │ │ │ ldr r2, [pc, #92] @ (358250 ) │ │ │ │ @@ -388317,25 +388313,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (358254 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #76] @ (358258 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (35825c ) │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (358260 ) │ │ │ │ ldr r2, [pc, #64] @ (358264 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -388346,25 +388342,25 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - strh r0, [r7, #16] │ │ │ │ + strh r0, [r2, #18] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrd r0, r0, [r6, #-256] @ 0x100 │ │ │ │ - asrs r6, r0, #28 │ │ │ │ + strd r0, r0, [lr, #-256]! @ 0x100 │ │ │ │ + asrs r6, r3, #28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xfbe2003e │ │ │ │ - asrs r6, r0, #4 │ │ │ │ + @ instruction: 0xfbfa003e │ │ │ │ + asrs r6, r3, #4 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - stmia r6!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r0, [r0, #28] │ │ │ │ + ldrb r0, [r3, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #124] @ 3582f4 │ │ │ │ sub sp, #12 │ │ │ │ @@ -388374,15 +388370,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #56 @ 0x38 │ │ │ │ ldr r5, [pc, #116] @ (358300 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #108] @ (358304 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 3582d4 │ │ │ │ add.w r0, r4, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ @@ -388409,31 +388405,31 @@ │ │ │ │ ldr r3, [pc, #44] @ (35830c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3582a0 │ │ │ │ ldr r0, [pc, #36] @ (358310 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3582a0 │ │ │ │ nop │ │ │ │ - strh r6, [r5, #12] │ │ │ │ + strh r6, [r0, #14] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - @ instruction: 0xe8c80040 │ │ │ │ - asrs r2, r7, #25 │ │ │ │ + strd r0, r0, [r0], #256 @ 0x100 │ │ │ │ + asrs r2, r2, #26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r6, #188 @ 0xbc │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #496] @ (3584fc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrd r0, r0, [sl], #-256 @ 0x100 │ │ │ │ + ldmia.w r2, {r6} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #112] @ (35839c ) │ │ │ │ @@ -388444,15 +388440,15 @@ │ │ │ │ add r3, pc │ │ │ │ mov r6, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #60 @ 0x3c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 39a3d0 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -388479,19 +388475,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r0, r8, #6560 @ 0x19a0 │ │ │ │ adds r0, #16 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 35d8d8 │ │ │ │ nop │ │ │ │ - strh r6, [r7, #6] │ │ │ │ + strh r6, [r2, #8] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - asrs r6, r1, #23 │ │ │ │ + asrs r6, r4, #23 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xe81c0040 │ │ │ │ + @ instruction: 0xe8340040 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #212] @ (358490 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #212] @ (358494 ) │ │ │ │ @@ -388500,15 +388496,15 @@ │ │ │ │ add r4, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #204] @ (35849c ) │ │ │ │ mov r9, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #200] @ (3584a0 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 358472 │ │ │ │ @@ -388529,39 +388525,39 @@ │ │ │ │ bl 4a18dc │ │ │ │ adds r6, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 396ca8 │ │ │ │ cbnz r0, 358430 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b.w 3960ac │ │ │ │ movs r4, #0 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 397708 │ │ │ │ cmp r4, #5 │ │ │ │ bne.n 358432 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r5, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ bl 396b54 │ │ │ │ mov r0, r9 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -388574,37 +388570,37 @@ │ │ │ │ ldr r3, [pc, #52] @ (3584b4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3583e2 │ │ │ │ ldr r0, [pc, #48] @ (3584b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3583e2 │ │ │ │ - strh r6, [r5, #2] │ │ │ │ + strh r6, [r0, #4] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3583b4 │ │ │ │ + b.n 3583e4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r7, #20 │ │ │ │ + asrs r6, r2, #21 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #118 @ 0x76 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #56] @ 0x38 │ │ │ │ + ldr r4, [sp, #152] @ 0x98 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #194 @ 0xc2 │ │ │ │ + subs r7, #218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r5, #0] │ │ │ │ + strh r0, [r0, #2] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3582dc │ │ │ │ + b.n 35830c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r4, [pc, #884] @ (358848 ) │ │ │ │ @@ -388624,15 +388620,15 @@ │ │ │ │ ldr r1, [pc, #876] @ (35885c ) │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #860] @ (358860 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 358940 │ │ │ │ @@ -388728,15 +388724,15 @@ │ │ │ │ bl 4a1328 │ │ │ │ add.w r8, r8, #72 @ 0x48 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #160 @ 0xa0 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -388751,15 +388747,15 @@ │ │ │ │ mov r4, r8 │ │ │ │ mov r8, r3 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3976b4 │ │ │ │ cmp r5, #5 │ │ │ │ bne.n 358654 │ │ │ │ mov r4, r8 │ │ │ │ movs r1, #224 @ 0xe0 │ │ │ │ @@ -388773,15 +388769,15 @@ │ │ │ │ ldr r1, [pc, #520] @ (358890 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #208 @ 0xd0 │ │ │ │ strd r2, r2, [sp] │ │ │ │ mov r2, r3 │ │ │ │ bl 395ef8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -388839,19 +388835,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #135168 @ 0x21000 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #312] @ (3588a0 ) │ │ │ │ mov r1, fp │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 4a1760 │ │ │ │ @@ -388924,61 +388920,61 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 35e1dc │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r2, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #29] │ │ │ │ + ldrb r0, [r6, #29] │ │ │ │ lsls r2, r2, #1 │ │ │ │ movs r4, #106 @ 0x6a │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r4, #104 @ 0x68 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358524 │ │ │ │ + b.n 358554 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r6, r2, #16 │ │ │ │ + asrs r6, r5, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldc2l 15, cr15, [r5, #1020]! @ 0x3fc │ │ │ │ asrs r4, r0, #26 │ │ │ │ lsls r7, r3, #1 │ │ │ │ - b.n 358588 │ │ │ │ + b.n 3585b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358560 │ │ │ │ + b.n 358590 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 35852c │ │ │ │ + b.n 35855c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358500 │ │ │ │ + b.n 358530 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #186 @ 0xba │ │ │ │ + subs r5, #210 @ 0xd2 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #24] │ │ │ │ + ldrb r2, [r7, #24] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r2, [r5, #22] │ │ │ │ + ldrb r2, [r0, #23] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r1, [sp, #488] @ 0x1e8 │ │ │ │ + ldr r1, [sp, #584] @ 0x248 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #56 @ 0x38 │ │ │ │ + subs r5, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r5, #19] │ │ │ │ + ldrb r4, [r0, #20] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subw r0, lr, #2110 @ 0x83e │ │ │ │ - lsrs r2, r2, #15 │ │ │ │ + movt r0, #26686 @ 0x683e │ │ │ │ + lsrs r2, r5, #15 │ │ │ │ lsls r7, r0, #1 │ │ │ │ add r3, pc, #304 @ (adr r3, 3589d4 ) │ │ │ │ lsls r1, r5, #1 │ │ │ │ movs r1, #66 @ 0x42 │ │ │ │ lsls r1, r5, #1 │ │ │ │ - ldrb r0, [r1, #16] │ │ │ │ + ldrb r0, [r4, #16] │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 358670 │ │ │ │ ldr r3, [pc, #356] @ (358a1c ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -388990,17 +388986,17 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 358670 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ (358a24 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 358670 │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 3586e2 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3586ac │ │ │ │ ldr r3, [pc, #312] @ (358a28 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -389012,15 +389008,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3586ac │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ (358a2c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3586ac │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 3589d6 │ │ │ │ cmp r3, #0 │ │ │ │ ble.w 3587fc │ │ │ │ @@ -389045,15 +389041,15 @@ │ │ │ │ ldr r3, [pc, #208] @ (358a20 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 358510 │ │ │ │ ldr r0, [pc, #216] @ (358a34 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 358510 │ │ │ │ ldr r3, [pc, #208] @ (358a38 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 358792 │ │ │ │ @@ -389069,15 +389065,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #168] @ (358a3c ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 358792 │ │ │ │ ldr r3, [pc, #152] @ (358a40 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3587fc │ │ │ │ @@ -389085,15 +389081,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3587fc │ │ │ │ ldr r0, [pc, #128] @ (358a44 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3587fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3587fc │ │ │ │ ldr r3, [pc, #104] @ (358a40 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -389107,15 +389103,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 3589f2 │ │ │ │ ldr.w r3, [r7, #1780] @ 0x6f4 │ │ │ │ b.n 35891a │ │ │ │ ldr r0, [pc, #84] @ (358a48 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3589ec │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ (358a4c ) │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ ldr r0, [pc, #68] @ (358a50 ) │ │ │ │ add r0, pc │ │ │ │ @@ -389124,39 +389120,39 @@ │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ nop │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3590d0 │ │ │ │ + b.n 359100 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bx r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 359134 │ │ │ │ + b.n 359164 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 358f08 │ │ │ │ + b.n 358f38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [pc, #160] @ (358adc ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 359130 │ │ │ │ + b.n 359160 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 359178 │ │ │ │ + b.n 3591a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 359118 │ │ │ │ + b.n 359148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358fd8 │ │ │ │ + b.n 359008 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 358f04 │ │ │ │ + b.n 358f34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 359008 │ │ │ │ + b.n 359038 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r0, r0, #131072 @ 0x20000 │ │ │ │ and.w r2, r2, #127 @ 0x7f │ │ │ │ strh r2, [r0, #44] @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ bx lr │ │ │ │ @@ -389435,15 +389431,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (358d80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389455,15 +389451,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 359190 │ │ │ │ + b.n 3591c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (358dec ) │ │ │ │ ldr r3, [pc, #104] @ (358df0 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -389488,15 +389484,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (358dfc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -389508,15 +389504,15 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 359164 │ │ │ │ + b.n 359194 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #0] │ │ │ │ sub sp, #8 │ │ │ │ @@ -389573,26 +389569,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (358eb4 ) │ │ │ │ ubfx r1, r4, #8, #2 │ │ │ │ ubfx r3, r4, #6, #2 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r4, #1 │ │ │ │ ubfx r1, r4, #1, #1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 358e54 │ │ │ │ nop │ │ │ │ subs r6, r4, r4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3590dc │ │ │ │ + b.n 35910c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (358f24 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -389626,25 +389622,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (358f34 ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 358ed8 │ │ │ │ subs r0, r0, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3590d8 │ │ │ │ + b.n 359108 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (359058 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -389733,40 +389729,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 358f62 │ │ │ │ ldr r0, [pc, #104] @ (359074 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 358f62 │ │ │ │ ldr r0, [pc, #96] @ (359078 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 358f5a │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 358fc8 │ │ │ │ b.n 358f5a │ │ │ │ ldr r0, [pc, #68] @ (35907c ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 358f5e │ │ │ │ ldr r0, [pc, #56] @ (359080 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 358f5a │ │ │ │ adds r4, r7, r7 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #180 @ 0xb4 │ │ │ │ @@ -389775,21 +389771,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 359360 │ │ │ │ + b.n 359390 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 359134 │ │ │ │ + b.n 359164 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 35922c │ │ │ │ + b.n 35925c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 359134 │ │ │ │ + b.n 359164 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #108] @ 359100 │ │ │ │ mov r4, r1 │ │ │ │ @@ -389826,26 +389822,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3590aa │ │ │ │ ldr r0, [pc, #32] @ (359110 ) │ │ │ │ sub.w r1, r4, #58 @ 0x3a │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3590aa │ │ │ │ adds r0, r6, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 359308 │ │ │ │ + b.n 359338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ (359188 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -389882,27 +389878,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35913a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ ldr r0, [pc, #28] @ (359198 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35913a │ │ │ │ nop │ │ │ │ adds r2, r4, r0 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #704] @ (359454 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3592cc │ │ │ │ + b.n 3592fc │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r1, [pc, #56] @ (3591d8 ) │ │ │ │ uxth r2, r2 │ │ │ │ ldr r3, [pc, #56] @ (3591dc ) │ │ │ │ add r1, pc │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -389923,24 +389919,24 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3591ac │ │ │ │ ldr r0, [pc, #24] @ (3591e8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ asrs r2, r5, #30 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3592b0 │ │ │ │ + b.n 3592e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #88] @ 359254 │ │ │ │ mov r3, r2 │ │ │ │ @@ -389971,26 +389967,26 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 359210 │ │ │ │ ldr r0, [pc, #36] @ (359264 ) │ │ │ │ ubfx r2, r3, #15, #1 │ │ │ │ ubfx r1, r3, #12, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 359210 │ │ │ │ asrs r0, r1, #29 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3592a4 │ │ │ │ + b.n 3592d4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #108] @ 3592e4 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390023,29 +390019,29 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3592a6 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (3592f4 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ ldr r3, [r3, #16] │ │ │ │ add.w r3, r3, #131072 @ 0x20000 │ │ │ │ b.n 3592a6 │ │ │ │ asrs r4, r1, #27 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 246 @ 0xf6 │ │ │ │ + b.n 359314 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ @@ -390130,15 +390126,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (359428 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3593a2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ asrs r6, r4, #23 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -390148,15 +390144,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r4, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - svc 32 │ │ │ │ + svc 56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r3, [pc, #80] @ (359480 ) │ │ │ │ ldr.w r1, [r0, #256] @ 0x100 │ │ │ │ add r3, pc │ │ │ │ tst.w r1, #3072 @ 0xc00 │ │ │ │ beq.n 359444 │ │ │ │ lsls r1, r2, #25 │ │ │ │ @@ -390174,31 +390170,31 @@ │ │ │ │ ldr r2, [pc, #40] @ (359484 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 35944c │ │ │ │ ldr r0, [pc, #32] @ (359488 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r2, [pc, #20] @ (359484 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.n 35944c │ │ │ │ ldr r0, [pc, #20] @ (35948c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ asrs r2, r3, #20 │ │ │ │ lsls r1, r5, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - udf #238 @ 0xee │ │ │ │ + svc 6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - svc 4 │ │ │ │ + svc 28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ bic.w r3, r2, #33280 @ 0x8200 │ │ │ │ and.w r2, r2, #4608 @ 0x1200 │ │ │ │ bic.w r3, r3, #63 @ 0x3f │ │ │ │ cmp.w r2, #4608 @ 0x1200 │ │ │ │ strh r3, [r1, #0] │ │ │ │ @@ -390323,23 +390319,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 35957c │ │ │ │ ldr r0, [pc, #120] @ (359674 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r2, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r3, r2 │ │ │ │ b.n 35957c │ │ │ │ ldr r0, [pc, #100] @ (359678 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ @@ -390356,34 +390352,34 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3595b0 │ │ │ │ ldr r0, [pc, #44] @ (359680 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3595b0 │ │ │ │ nop │ │ │ │ asrs r0, r7, #15 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #144] @ (359704 ) │ │ │ │ movs r0, r0 │ │ │ │ - udf #60 @ 0x3c │ │ │ │ + udf #84 @ 0x54 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 35963c │ │ │ │ + ble.n 35966c │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - udf #42 @ 0x2a │ │ │ │ + udf #66 @ 0x42 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #208] @ 0xd0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -390475,97 +390471,97 @@ │ │ │ │ ldr r3, [pc, #148] @ (359804 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359724 │ │ │ │ ldr r0, [pc, #144] @ (359808 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 359724 │ │ │ │ ldr r3, [pc, #136] @ (35980c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35970e │ │ │ │ ldr r3, [pc, #120] @ (359804 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 35970e │ │ │ │ ldr r0, [pc, #120] @ (359810 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35970e │ │ │ │ ldr r3, [pc, #116] @ (359814 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3596e6 │ │ │ │ ldr r3, [pc, #88] @ (359804 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3596e6 │ │ │ │ ldr r0, [pc, #100] @ (359818 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3596e6 │ │ │ │ ldr r3, [pc, #92] @ (35981c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359750 │ │ │ │ ldr r3, [pc, #60] @ (359804 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 359750 │ │ │ │ ldr r0, [pc, #76] @ (359820 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 359750 │ │ │ │ ldr r3, [pc, #72] @ (359824 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35973e │ │ │ │ ldr r3, [pc, #28] @ (359804 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35973e │ │ │ │ ldr r0, [pc, #56] @ (359828 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35973e │ │ │ │ asrs r6, r5, #10 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 35987c │ │ │ │ + ble.n 3598ac │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3598d0 │ │ │ │ + ble.n 359900 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ - udf #12 │ │ │ │ + udf #36 @ 0x24 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 359788 │ │ │ │ + ble.n 3597b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r1, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3598dc │ │ │ │ + ble.n 35990c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 359884 │ │ │ │ sub sp, #8 │ │ │ │ @@ -390590,27 +390586,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35984e │ │ │ │ ldr r0, [pc, #32] @ (359894 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 35984e │ │ │ │ nop │ │ │ │ asrs r0, r1, #4 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 3597e8 │ │ │ │ + ble.n 359818 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (359954 ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (359958 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -390649,15 +390645,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3598ba │ │ │ │ ldr r0, [pc, #104] @ (359964 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r1, [pc, #84] @ (35995c ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3598d0 │ │ │ │ ldr r1, [pc, #80] @ (359960 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -390669,15 +390665,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (359968 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -390691,28 +390687,28 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 359a3c │ │ │ │ + ble.n 35986c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ble.n 3599e0 │ │ │ │ + ble.n 359a10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ movs r7, #0 │ │ │ │ ldr.w r0, [r6, #604] @ 0x25c │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldrb.w r3, [r6, #684] @ 0x2ac │ │ │ │ str.w r7, [r6, #676] @ 0x2a4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 359aac │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 359ac2 │ │ │ │ @@ -390796,53 +390792,53 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr.w r2, [r0, r3, lsl #2] │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ b.n 359a1a │ │ │ │ ldr r0, [r7, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ strb.w r9, [r7, #4] │ │ │ │ b.n 3599e0 │ │ │ │ ldr.w r0, [r6, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldrb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ strb.w r7, [r6, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3599a6 │ │ │ │ ldr.w r0, [r6, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3599b0 │ │ │ │ ldr.w r0, [r6, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r6, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3599ba │ │ │ │ ldr.w r0, [r6, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3599c4 │ │ │ │ ldr.w r0, [r6, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #744] @ 0x2e8 │ │ │ │ ldrb.w r3, [r6, #784] @ 0x310 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3599ce │ │ │ │ ldr.w r0, [r6, #780] @ 0x30c │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 3599ce │ │ │ │ ldr r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ bic.w r3, r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ @@ -390878,19 +390874,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 359b90 │ │ │ │ b.n 359a2e │ │ │ │ nop │ │ │ │ - ldr r6, [r2, #48] @ 0x30 │ │ │ │ + ldr r6, [r5, #48] @ 0x30 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r2, #112] @ 0x70 │ │ │ │ + ldr r4, [r5, #112] @ 0x70 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r4, [r7, #88] @ 0x58 │ │ │ │ + ldr r4, [r2, #92] @ 0x5c │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (359cd0 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -390936,15 +390932,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (359cdc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 359c2c │ │ │ │ ldr r0, [pc, #188] @ (359ce4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 35996c │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 359be6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -390970,28 +390966,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 359bd0 │ │ │ │ ldr r0, [pc, #124] @ (359cec ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 359bd0 │ │ │ │ ldr r0, [pc, #112] @ (359cf0 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359be2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 359c12 │ │ │ │ b.n 359c2c │ │ │ │ @@ -391003,37 +390999,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (359cdc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359c3e │ │ │ │ ldr r0, [pc, #48] @ (359cf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 359c3e │ │ │ │ lsrs r0, r1, #22 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 359d9c │ │ │ │ + blt.n 359dcc │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 359d68 │ │ │ │ + bge.n 359d98 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 359dc4 │ │ │ │ + bge.n 359bf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 359cc4 │ │ │ │ + bge.n 359cf4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w lr, [pc, #180] @ 359dc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -391075,15 +391071,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359d42 │ │ │ │ ldr r0, [pc, #96] @ (359dd0 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #84] @ (359dd4 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359d42 │ │ │ │ ldr r3, [pc, #64] @ (359dcc ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ @@ -391102,34 +391098,34 @@ │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 359d2c │ │ │ │ ldr r0, [pc, #44] @ (359de0 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 359d2c │ │ │ │ lsrs r0, r7, #16 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - blt.n 359e0c │ │ │ │ + blt.n 359e3c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 359d38 │ │ │ │ + bge.n 359d68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #24 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 359e28 │ │ │ │ + bge.n 359e58 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ movs r1, #0 │ │ │ │ @@ -391201,35 +391197,35 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r4, r2, #16 │ │ │ │ bpl.n 359e3a │ │ │ │ ldr r0, [pc, #84] @ (359ef8 ) │ │ │ │ movs r1, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 359e3a │ │ │ │ ldr r3, [pc, #72] @ (359efc ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 359e62 │ │ │ │ ldr r3, [pc, #52] @ (359ef0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 359e62 │ │ │ │ ldr r0, [pc, #56] @ (359f00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 359e62 │ │ │ │ ldr r0, [pc, #52] @ (359f04 ) │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r5, #0] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 359e8c │ │ │ │ b.n 359e3a │ │ │ │ lsrs r0, r1, #13 │ │ │ │ @@ -391238,21 +391234,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 359eb0 │ │ │ │ + bpl.n 359ee0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r6, #19 │ │ │ │ movs r0, r0 │ │ │ │ - bge.n 359f08 │ │ │ │ + bge.n 359f38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bge.n 359f74 │ │ │ │ + bge.n 359fa4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #292] @ (35a03c ) │ │ │ │ mov r7, r2 │ │ │ │ @@ -391276,15 +391272,15 @@ │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ subs r2, r2, r3 │ │ │ │ ldrb.w r1, [r4, #600] @ 0x258 │ │ │ │ mov r0, r2 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r7 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #20 │ │ │ │ movs r1, #0 │ │ │ │ @@ -391334,15 +391330,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 359f50 │ │ │ │ ldr r0, [pc, #112] @ (35a050 ) │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r5, [r4, #592] @ 0x250 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 359f50 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ add.w r2, ip, r2, lsr #4 │ │ │ │ @@ -391350,15 +391346,15 @@ │ │ │ │ subs r2, r2, r3 │ │ │ │ b.n 359fca │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [pc, #68] @ (35a054 ) │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr r0, [r3, #0] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr.w ip, [r4, r2, lsl #2] │ │ │ │ ldr.w r3, [r4, r3, lsl #2] │ │ │ │ @@ -391374,17 +391370,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #1008] @ (35a438 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 359fa4 │ │ │ │ + bls.n 359fd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bls.n 35a0d4 │ │ │ │ + bls.n 35a104 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #116] @ (35a0dc ) │ │ │ │ mov r3, r2 │ │ │ │ @@ -391427,27 +391423,27 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35a0a6 │ │ │ │ ldr r0, [pc, #28] @ (35a0ec ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35a0a6 │ │ │ │ nop │ │ │ │ lsrs r4, r3, #3 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35a058 │ │ │ │ + bmi.n 35a088 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr.w r5, [pc, #1336] @ 35a63c │ │ │ │ sub sp, #28 │ │ │ │ @@ -391600,15 +391596,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35a1c2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #968] @ (35a658 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a1c2 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ bls.n 35a2aa │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ @@ -391647,15 +391643,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ tst.w r1, #32768 @ 0x8000 │ │ │ │ beq.w 35a1c2 │ │ │ │ ldr r0, [pc, #856] @ (35a660 ) │ │ │ │ ldr.w r1, [fp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a1c2 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ mov r0, r6 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #0] │ │ │ │ bl 3573e0 │ │ │ │ @@ -391672,15 +391668,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35a1ae │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ (35a668 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a1ae │ │ │ │ ldr r1, [r7, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 35a51c │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 35a240 │ │ │ │ b.n 35a152 │ │ │ │ @@ -391705,15 +391701,15 @@ │ │ │ │ ldr r3, [pc, #708] @ (35a654 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35a152 │ │ │ │ ldr r0, [pc, #728] @ (35a674 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a152 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 357190 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35a1ca │ │ │ │ @@ -391735,15 +391731,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 35a1ca │ │ │ │ ldr r0, [pc, #660] @ (35a67c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a1ca │ │ │ │ mov r0, r6 │ │ │ │ add.w r1, sp, #15 │ │ │ │ bl 357540 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35a5aa │ │ │ │ @@ -391774,15 +391770,15 @@ │ │ │ │ ldr r3, [pc, #528] @ (35a654 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 35a380 │ │ │ │ ldr r0, [pc, #564] @ (35a684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldr r3, [r7, #0] │ │ │ │ b.n 35a14c │ │ │ │ ldr r2, [pc, #556] @ (35a688 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -391791,15 +391787,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 35a202 │ │ │ │ ldr r0, [pc, #536] @ (35a68c ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a202 │ │ │ │ ldr r3, [pc, #524] @ (35a690 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35a1a2 │ │ │ │ @@ -391809,15 +391805,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35a1a2 │ │ │ │ ldr r0, [pc, #504] @ (35a694 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldrb.w r2, [sp, #14] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #13] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a1a2 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35a566 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r8, [sp, #16] │ │ │ │ @@ -391880,15 +391876,15 @@ │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 35a2c8 │ │ │ │ ldr r0, [pc, #336] @ (35a6a0 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a2c8 │ │ │ │ ldr r2, [r7, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35a604 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 35a504 │ │ │ │ @@ -391900,15 +391896,15 @@ │ │ │ │ ldr r2, [pc, #224] @ (35a654 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 35a4b2 │ │ │ │ ldr r0, [pc, #300] @ (35a6a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a4b2 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35a4fa │ │ │ │ ldr r3, [pc, #220] @ (35a66c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -391918,15 +391914,15 @@ │ │ │ │ ldr r3, [pc, #188] @ (35a654 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35a4f8 │ │ │ │ ldr r0, [pc, #264] @ (35a6ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a4f8 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35a4fa │ │ │ │ ldr r2, [pc, #252] @ (35a6b0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ @@ -391935,19 +391931,19 @@ │ │ │ │ ldr r2, [pc, #152] @ (35a654 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 35a4fa │ │ │ │ ldr r0, [pc, #236] @ (35a6b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a4f8 │ │ │ │ ldr r0, [pc, #232] @ (35a6b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ b.n 35a250 │ │ │ │ ldr r1, [pc, #188] @ (35a698 ) │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cbz r1, 35a5ec │ │ │ │ ldr r1, [pc, #112] @ (35a654 ) │ │ │ │ @@ -391957,15 +391953,15 @@ │ │ │ │ bmi.n 35a61e │ │ │ │ lsls r1, r2, #22 │ │ │ │ bmi.w 35a4ee │ │ │ │ b.n 35a58c │ │ │ │ ldr r0, [pc, #196] @ (35a6bc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.n 35a23a │ │ │ │ ldr r2, [pc, #184] @ (35a6c0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 35a616 │ │ │ │ @@ -391976,21 +391972,21 @@ │ │ │ │ bmi.n 35a62c │ │ │ │ ldr r2, [r3, #0] │ │ │ │ b.n 35a5ec │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ (35a6c4 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a4e8 │ │ │ │ ldr r0, [pc, #152] @ (35a6c8 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35a4e8 │ │ │ │ nop │ │ │ │ lsrs r0, r0, #1 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -392000,71 +391996,71 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r6, #31 │ │ │ │ lsls r1, r5, #1 │ │ │ │ lsrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bhi.n 35a65c │ │ │ │ + bhi.n 35a68c │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #22 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35a700 │ │ │ │ + bvc.n 35a730 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmn r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a62c │ │ │ │ + bvs.n 35a65c │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 35a588 │ │ │ │ + bls.n 35a5b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r0, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a630 │ │ │ │ + bvs.n 35a660 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35a6d4 │ │ │ │ + bvc.n 35a704 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #608] @ (35a8ec ) │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a624 │ │ │ │ + bvs.n 35a654 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a720 │ │ │ │ + bpl.n 35a750 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r0, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a5e0 │ │ │ │ + bpl.n 35a610 │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a73c │ │ │ │ + bvs.n 35a76c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 35a6a4 │ │ │ │ + bvc.n 35a6d4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - bvc.n 35a6dc │ │ │ │ + bvc.n 35a70c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 35a654 │ │ │ │ + bvs.n 35a684 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bvs.n 35a798 │ │ │ │ + bvs.n 35a5c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bvs.n 35a74c │ │ │ │ + bvs.n 35a77c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bpl.n 35a69c │ │ │ │ + bvs.n 35a6cc │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 35a780 │ │ │ │ mov r3, r0 │ │ │ │ @@ -392123,15 +392119,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35a708 │ │ │ │ ldr r0, [pc, #48] @ (35a79c ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 35a708 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r4, #9 │ │ │ │ lsls r1, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -392142,15 +392138,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r6, #8 │ │ │ │ lsls r1, r5, #1 │ │ │ │ subs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bpl.n 35a778 │ │ │ │ + bvs.n 35a7a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ ldr.w sl, [pc, #332] @ 35a900 │ │ │ │ @@ -392251,15 +392247,15 @@ │ │ │ │ bpl.n 35a81c │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ (35a910 ) │ │ │ │ mov r3, lr │ │ │ │ strd fp, r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r1, r3, lsl #3 │ │ │ │ ldr.w lr, [r2, #4] │ │ │ │ ldr.w r2, [r1, r3, lsl #3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r2, [r6, r3, lsl #1] │ │ │ │ @@ -392278,21 +392274,21 @@ │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35a8dc │ │ │ │ + bmi.n 35a90c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r4, [r2, r0] │ │ │ │ + ldrb r4, [r5, r0] │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldmia r2!, {r1, r4, r5, r7} │ │ │ │ + ldmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bmi.n 35a840 │ │ │ │ + bmi.n 35a870 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #632] @ (35abac ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -392388,19 +392384,19 @@ │ │ │ │ bne.w 35ab44 │ │ │ │ movs r3, #20 │ │ │ │ movs r0, #1 │ │ │ │ mla r3, r3, r9, r4 │ │ │ │ add.w r7, r3, #131072 @ 0x20000 │ │ │ │ ldr.w r3, [r7, #800] @ 0x320 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds.w r2, sl, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r1, fp │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #804] @ 0x324 │ │ │ │ b.n 35a9b6 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ ldr r3, [pc, #328] @ (35abb4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -392456,15 +392452,15 @@ │ │ │ │ it mi │ │ │ │ ldrmi.w r3, [r4, #224] @ 0xe0 │ │ │ │ bmi.w 35a9e2 │ │ │ │ b.n 35a95e │ │ │ │ ldr r0, [pc, #212] @ (35abc4 ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #220] @ 0xdc │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ b.n 35a966 │ │ │ │ ldr r3, [pc, #196] @ (35abc8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -392473,30 +392469,30 @@ │ │ │ │ ldr r3, [pc, #168] @ (35abb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35aaae │ │ │ │ ldr r0, [pc, #180] @ (35abcc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a9ce │ │ │ │ ldr r3, [pc, #172] @ (35abd0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35a9c0 │ │ │ │ ldr r3, [pc, #136] @ (35abb8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35a9c0 │ │ │ │ ldr r0, [pc, #152] @ (35abd4 ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a9c0 │ │ │ │ ldr r3, [pc, #144] @ (35abd8 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35aa38 │ │ │ │ ldr r3, [pc, #100] @ (35abb8 ) │ │ │ │ @@ -392505,15 +392501,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35aa38 │ │ │ │ ldr r0, [pc, #124] @ (35abdc ) │ │ │ │ lsls r1, r2, #2 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35aa38 │ │ │ │ ldr r2, [pc, #112] @ (35abe0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35aaae │ │ │ │ ldr r2, [pc, #64] @ (35abb8 ) │ │ │ │ @@ -392521,24 +392517,24 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35aaae │ │ │ │ ldr.w r1, [r3, #808] @ 0x328 │ │ │ │ ldr r0, [pc, #92] @ (35abe4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a9ce │ │ │ │ ldr r0, [pc, #84] @ (35abe8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35a9ce │ │ │ │ ldr r0, [pc, #80] @ (35abec ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #224] @ 0xe0 │ │ │ │ b.n 35aa7c │ │ │ │ nop │ │ │ │ movs r4, r2 │ │ │ │ lsls r1, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -392546,35 +392542,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #156 @ 0x9c │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - bmi.n 35ac38 │ │ │ │ + bmi.n 35ac68 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r2, r4, r5, r6} │ │ │ │ + ldmia r5!, {r2, r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 35aca0 │ │ │ │ + bcc.n 35acd0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35abb8 │ │ │ │ + bcc.n 35abe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - bcs.n 35ace0 │ │ │ │ + bcs.n 35ab10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r4, {r1, r4, r5, r7} │ │ │ │ + ldmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bcc.n 35ac64 │ │ │ │ + bcc.n 35ac94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -392681,19 +392677,19 @@ │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35aefc │ │ │ │ ldr.w r3, [r6, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds.w r2, r9, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r8, r1 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r6, #784] @ 0x310 │ │ │ │ b.n 35ace4 │ │ │ │ ldr.w r2, [r4, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r4 │ │ │ │ lsrs r2, r2, #12 │ │ │ │ @@ -392725,15 +392721,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35ac3c │ │ │ │ ldr r0, [pc, #400] @ (35af48 ) │ │ │ │ lsls r1, r7, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, r7, lsl #2] │ │ │ │ ldr r0, [r2, #0] │ │ │ │ orr.w r3, r9, r3 │ │ │ │ b.n 35ac3c │ │ │ │ ldr r2, [pc, #380] @ (35af4c ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -392763,15 +392759,15 @@ │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35ac98 │ │ │ │ ldr r0, [pc, #316] @ (35af58 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r7, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ ands r7, r3 │ │ │ │ b.n 35ac98 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -392788,15 +392784,15 @@ │ │ │ │ bpl.w 35ac6a │ │ │ │ ldr.w r1, [r6, #788] @ 0x314 │ │ │ │ ldr r0, [pc, #264] @ (35af60 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35aedc │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ itt ne │ │ │ │ @@ -392810,15 +392806,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35adf4 │ │ │ │ ldr r0, [pc, #204] @ (35af64 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ str.w r2, [r4, #200] @ 0xc8 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r7, r3, r2 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -392833,30 +392829,30 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35acfc │ │ │ │ ldr r0, [pc, #152] @ (35af6c ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35acfc │ │ │ │ ldr r3, [pc, #144] @ (35af70 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35ae68 │ │ │ │ ldr r3, [pc, #92] @ (35af44 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35ae68 │ │ │ │ ldr r0, [pc, #128] @ (35af74 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ae68 │ │ │ │ ldr r3, [pc, #120] @ (35af78 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ad36 │ │ │ │ ldr r3, [pc, #56] @ (35af44 ) │ │ │ │ @@ -392865,60 +392861,60 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35ad36 │ │ │ │ ldr r0, [pc, #100] @ (35af7c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ad36 │ │ │ │ ldr r0, [pc, #88] @ (35af80 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ b.n 35ac56 │ │ │ │ nop │ │ │ │ ldc2 0, cr0, [sl, #-416]! @ 0xfffffe60 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35aec8 │ │ │ │ + bne.n 35aef8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #144] @ (35afe8 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7, {r2, r3, r5, r7} │ │ │ │ + ldmia r7, {r2, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bne.n 35b010 │ │ │ │ + bne.n 35b040 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 35b018 │ │ │ │ + bne.n 35b048 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r7} │ │ │ │ + stmia r5!, {r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r2, r4, r5} │ │ │ │ + ldmia r7!, {r2, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - beq.n 35aea8 │ │ │ │ + beq.n 35aed8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ (35b0ec ) │ │ │ │ @@ -392964,15 +392960,15 @@ │ │ │ │ cmp r4, r2 │ │ │ │ beq.n 35afc0 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35aff8 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ strd r3, r2, [sp] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ bl 359268 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 35aff8 │ │ │ │ add.w r2, r0, #131072 @ 0x20000 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r0, [r2, #936] @ 0x3a8 │ │ │ │ @@ -392996,15 +392992,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 359cfc │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35afb4 │ │ │ │ ldr.w r0, [r2, #780] @ 0x30c │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ add.w r0, r2, #780 @ 0x30c │ │ │ │ bl 359de4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 35afea │ │ │ │ ldr.w r2, [r5, #228] @ 0xe4 │ │ │ │ mov.w r1, #8388608 @ 0x800000 │ │ │ │ @@ -393046,26 +393042,26 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35afde │ │ │ │ ldr r0, [pc, #32] @ (35b0fc ) │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 35afde │ │ │ │ nop │ │ │ │ vld1.8 {d0[3]}, [lr], r8 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r4, r5, r6} │ │ │ │ + ldmia r7, {r3, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #212] @ (35b1e4 ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -393092,43 +393088,43 @@ │ │ │ │ cbnz r3, 35b1b2 │ │ │ │ orr.w r2, r7, r6 │ │ │ │ mov r0, r5 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, lr} │ │ │ │ b.n 35abf0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b13a │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b140 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b146 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b14c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35b14c │ │ │ │ ldr r3, [pc, #40] @ (35b1ec ) │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -393137,25 +393133,25 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b120 │ │ │ │ ldr r0, [pc, #28] @ (35b1f4 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35b120 │ │ │ │ nop │ │ │ │ ldrh.w r0, [r6, r8, lsl #2] │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (35b318 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -393187,43 +393183,43 @@ │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.n 35abf0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b238 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b23e │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b244 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35b24c │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35b24c │ │ │ │ ldr r3, [pc, #92] @ (35b320 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35b2d6 │ │ │ │ @@ -393242,22 +393238,22 @@ │ │ │ │ ldr r3, [pc, #60] @ (35b324 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b21c │ │ │ │ ldr r0, [pc, #60] @ (35b32c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35b21c │ │ │ │ ldr r1, [r0, #8] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (35b330 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ movs r1, #0 │ │ │ │ ldr r5, [r2, #16] │ │ │ │ strb r1, [r2, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35b2da │ │ │ │ @@ -393268,17 +393264,17 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r6, {r2, r6} │ │ │ │ + ldmia r6, {r2, r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r5, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r6!, {r2} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (35b494 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393339,46 +393335,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b36c │ │ │ │ ldr r0, [pc, #204] @ (35b4a4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 35b3b2 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 35b3ac │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 35b3a6 │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 35b39e │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 35b396 │ │ │ │ ldr r1, [pc, #96] @ (35b4a8 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393387,15 +393383,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35b382 │ │ │ │ ldr r0, [pc, #80] @ (35b4ac ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35b382 │ │ │ │ ldr r1, [pc, #64] @ (35b4b0 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393405,34 +393401,34 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35b382 │ │ │ │ ldr r0, [pc, #44] @ (35b4b4 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35b382 │ │ │ │ nop │ │ │ │ @ instruction: 0xf5fc0068 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r3, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r4} │ │ │ │ + ldmia r5, {r1, r2, r3, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r5, r7} │ │ │ │ + ldmia r4!, {r2, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #336] @ (35b618 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -393493,46 +393489,46 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35b4f0 │ │ │ │ ldr r0, [pc, #204] @ (35b628 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r0, [r2, #740] @ 0x2e4 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #744] @ 0x2e8 │ │ │ │ b.n 35b536 │ │ │ │ ldr.w r0, [r2, #760] @ 0x2f8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #764] @ 0x2fc │ │ │ │ b.n 35b530 │ │ │ │ ldr.w r0, [r2, #720] @ 0x2d0 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #724] @ 0x2d4 │ │ │ │ b.n 35b52a │ │ │ │ ldr.w r0, [r2, #700] @ 0x2bc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #704] @ 0x2c0 │ │ │ │ b.n 35b522 │ │ │ │ ldr.w r0, [r2, #680] @ 0x2a8 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r2, #684] @ 0x2ac │ │ │ │ b.n 35b51a │ │ │ │ ldr r1, [pc, #92] @ (35b62c ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393541,15 +393537,15 @@ │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 35b506 │ │ │ │ ldr r0, [pc, #80] @ (35b630 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #0] │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 35b506 │ │ │ │ ldr r1, [pc, #60] @ (35b634 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ @@ -393559,33 +393555,33 @@ │ │ │ │ ldr r3, [r3, r1] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35b506 │ │ │ │ ldr r0, [pc, #44] @ (35b638 ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35b506 │ │ │ │ orns r0, r8, #15204352 @ 0xe80000 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r5, r6, r7} │ │ │ │ + ldmia r4, {r3, r4, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4, {r3, r4} │ │ │ │ + ldmia r4, {r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r1, r2, r5} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #564] @ (35b880 ) │ │ │ │ mov r4, r2 │ │ │ │ @@ -393638,15 +393634,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35b744 │ │ │ │ ldr r0, [pc, #452] @ (35b894 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r1, lr │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35b744 │ │ │ │ add.w r4, r5, #131072 @ 0x20000 │ │ │ │ movs r3, #0 │ │ │ │ ldrb.w r2, [r4, #684] @ 0x2ac │ │ │ │ ldr.w r1, [r4, #676] @ 0x2a4 │ │ │ │ str.w r3, [r4, #676] @ 0x2a4 │ │ │ │ mov r6, r1 │ │ │ │ @@ -393681,35 +393677,35 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 35b838 │ │ │ │ orr.w r4, r4, #1073741824 @ 0x40000000 │ │ │ │ b.n 35b664 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35b70e │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 35b708 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 35b702 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 35b6fc │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ b.n 35b6f4 │ │ │ │ movs r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.n 35b73a │ │ │ │ @@ -393733,15 +393729,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35b664 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ (35b8a0 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35b664 │ │ │ │ mov r1, r2 │ │ │ │ mov lr, r2 │ │ │ │ lsls r0, r0, #30 │ │ │ │ bpl.w 35b6b0 │ │ │ │ ldr r2, [pc, #148] @ (35b888 ) │ │ │ │ uxth r7, r4 │ │ │ │ @@ -393780,15 +393776,15 @@ │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35b744 │ │ │ │ ldr r0, [pc, #92] @ (35b8ac ) │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35b744 │ │ │ │ ldr r2, [pc, #84] @ (35b8b0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35b7fa │ │ │ │ ldr r2, [pc, #40] @ (35b890 ) │ │ │ │ @@ -393797,43 +393793,43 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35b7fa │ │ │ │ ldr r0, [pc, #68] @ (35b8b4 ) │ │ │ │ uxth r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35b7fa │ │ │ │ @ instruction: 0xf2f80068 │ │ │ │ - ldr r6, [pc, #464] @ (35ba58 ) │ │ │ │ + ldr r6, [pc, #560] @ (35bab8 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #544] @ (35bab0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r4!, {r2, r3, r5} │ │ │ │ + ldmia r4!, {r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #904] @ (35bc24 ) │ │ │ │ + ldr r5, [pc, #1000] @ (35bc84 ) │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldr r5, [pc, #544] @ (35bac0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1} │ │ │ │ lsls r0, r0, #1 │ │ │ │ b.n 35b2d8 │ │ │ │ lsls r6, r3, #1 │ │ │ │ strb r4, [r7, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r1, r4, r5} │ │ │ │ + ldmia r2!, {r1, r3, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ negs r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r5, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8-d9} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ sub sp, #140 @ 0x8c │ │ │ │ @@ -393899,19 +393895,19 @@ │ │ │ │ ldr.w r7, [r3, r1, lsl #2] │ │ │ │ ldr r3, [r5, #0] │ │ │ │ umull r4, r7, r7, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35bfcc │ │ │ │ ldr.w r6, [r9, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r7, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35ba3e │ │ │ │ add.w r3, fp, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r3, #2092] @ 0x82c │ │ │ │ @@ -393923,19 +393919,19 @@ │ │ │ │ ldr.w r4, [r3, r1, lsl #2] │ │ │ │ ldr.w r3, [r9, #752] @ 0x2f0 │ │ │ │ umull r4, r5, r4, r3 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 35bff4 │ │ │ │ ldr.w r6, [r9, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r5, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 35ba3e │ │ │ │ add.w r9, fp, #131072 @ 0x20000 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldrb.w r3, [r9, #684] @ 0x2ac │ │ │ │ @@ -394178,15 +394174,15 @@ │ │ │ │ ldr r3, [pc, #952] @ (35c044 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35bb2a │ │ │ │ ldr r0, [pc, #944] @ (35c048 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35bb2a │ │ │ │ uxth r3, r6 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr.w r1, [r3, #936] @ 0x3a8 │ │ │ │ ldrd r2, r3, [sp, #112] @ 0x70 │ │ │ │ @@ -394215,15 +394211,15 @@ │ │ │ │ ldr r3, [pc, #860] @ (35c044 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35bb26 │ │ │ │ ldr r0, [pc, #856] @ (35c04c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35bb26 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ bl 354398 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ lsls r5, r3, #1 │ │ │ │ bpl.w 35bb3c │ │ │ │ @@ -394240,15 +394236,15 @@ │ │ │ │ ldr r2, [pc, #800] @ (35c044 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 35bb3c │ │ │ │ ldr r0, [pc, #804] @ (35c054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ b.n 35bb3c │ │ │ │ ldr r3, [pc, #796] @ (35c058 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -394259,15 +394255,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35baf8 │ │ │ │ ldr r0, [pc, #772] @ (35c05c ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r6, [sp, #120] @ 0x78 │ │ │ │ b.n 35baf8 │ │ │ │ ldr.w r3, [fp] │ │ │ │ lsls r3, r3, #1 │ │ │ │ bpl.n 35bd74 │ │ │ │ lsls r0, r6, #1 │ │ │ │ bmi.w 35bf6a │ │ │ │ @@ -394391,45 +394387,45 @@ │ │ │ │ ldr r3, [pc, #396] @ (35c044 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35ba56 │ │ │ │ ldr r0, [pc, #428] @ (35c070 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ba56 │ │ │ │ ldr.w r0, [r9, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ b.n 35ba32 │ │ │ │ ldr.w r0, [r9, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ba1e │ │ │ │ ldr.w r0, [r9, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r9, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ba28 │ │ │ │ b.n 35bf24 │ │ │ │ ldr.w r0, [r9, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldrb.w r3, [r9, #704] @ 0x2c0 │ │ │ │ strb.w r4, [r9, #684] @ 0x2ac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ba14 │ │ │ │ b.n 35beda │ │ │ │ ldr.w r0, [r9, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r9, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r9, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35ba32 │ │ │ │ b.n 35beca │ │ │ │ movs r2, #1 │ │ │ │ @@ -394494,15 +394490,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35b984 │ │ │ │ ldr r0, [pc, #144] @ (35c078 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35b984 │ │ │ │ ldr r3, [pc, #124] @ (35c074 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35b9d0 │ │ │ │ @@ -394512,15 +394508,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35b9d0 │ │ │ │ ldr r0, [pc, #108] @ (35c07c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35b9d0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ (35c080 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #92] @ (35c084 ) │ │ │ │ movw r2, #675 @ 0x2a3 │ │ │ │ add r3, pc │ │ │ │ @@ -394531,45 +394527,45 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #784] @ (35c350 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r7} │ │ │ │ + stmia r7!, {r1, r2, r3, r4, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r1, r3, r5} │ │ │ │ + stmia r7!, {r1, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r7, r1] │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r3, r7} │ │ │ │ + stmia r6!, {r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r6} │ │ │ │ + stmia r6!, {r3, r4, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - bxns r3 │ │ │ │ + bxns r6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x0064 │ │ │ │ + bkpt 0x007c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x003a │ │ │ │ + bkpt 0x0052 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r8, fp │ │ │ │ + add r8, lr │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cbz r4, 35c0e4 │ │ │ │ + cbz r4, 35c0ea │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #188] @ (35c154 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -394640,21 +394636,21 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ stmia.w ip!, {r3, r5, r6} │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strd r0, r0, [ip], #-416 @ 0x1a0 │ │ │ │ - mvns r4, r5 │ │ │ │ + add r4, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - mvns r0, r0 │ │ │ │ + mvns r0, r3 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - sxtb r6, r3 │ │ │ │ + sxtb r6, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r3!, {r2, r3, r5} │ │ │ │ + stmia r3!, {r2, r6} │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 35c224 │ │ │ │ sub sp, #24 │ │ │ │ @@ -394719,17 +394715,17 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ b.n 35c1b0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 35c158 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - orrs r0, r5 │ │ │ │ + muls r0, r0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmn r0, r7 │ │ │ │ + orrs r0, r2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3688] @ 0xe68 │ │ │ │ sub sp, #372 @ 0x174 │ │ │ │ mov r5, r2 │ │ │ │ @@ -394772,26 +394768,26 @@ │ │ │ │ add.w fp, r7, #131072 @ 0x20000 │ │ │ │ ldr.w r0, [fp, #664] @ 0x298 │ │ │ │ cmp r4, #0 │ │ │ │ bne.w 35c680 │ │ │ │ bl 35734c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ subs r7, r0, r4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r7, #59 @ 0x3b │ │ │ │ bhi.w 35c6c8 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r5, #1 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ add.w r2, r4, #60 @ 0x3c │ │ │ │ sub.w r2, r2, r9 │ │ │ │ add.w r0, r8, r7 │ │ │ │ movs r1, #0 │ │ │ │ movs r4, #0 │ │ │ │ blx 25b0fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -395145,15 +395141,15 @@ │ │ │ │ bhi.n 35c6e8 │ │ │ │ movs r3, #18 │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ b.n 35c314 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ mov ip, r8 │ │ │ │ add.w lr, r3, r4 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ ldr.w r1, [lr, #4] │ │ │ │ ldr.w r3, [lr, #12] │ │ │ │ @@ -395703,15 +395699,15 @@ │ │ │ │ bpl.w 35c858 │ │ │ │ ldr r0, [pc, #316] @ (35ce48 ) │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35c858 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d3a2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov.w sl, #64 @ 0x40 │ │ │ │ @@ -395762,15 +395758,15 @@ │ │ │ │ ldr r0, [pc, #188] @ (35ce54 ) │ │ │ │ ldrb.w r3, [r3, #600] @ 0x258 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ ldrd r2, r3, [sp, #52] @ 0x34 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35c78c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r6, r3 │ │ │ │ b.n 35cbc0 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #18 │ │ │ │ @@ -395807,41 +395803,41 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ b.n 35cbec │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors r4, r4 │ │ │ │ + eors r4, r7 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - eors r2, r1 │ │ │ │ + eors r2, r4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r7, #172 @ 0xac │ │ │ │ + subs r7, #196 @ 0xc4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ b.n 35d38c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r3, #92 @ 0x5c │ │ │ │ + subs r3, #116 @ 0x74 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r1, sp, #1000 @ 0x3e8 │ │ │ │ + add r2, sp, #72 @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bkpt 0x0004 │ │ │ │ + bkpt 0x001c │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r0, r1 │ │ │ │ + revsh r0, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r7, #186 @ 0xba │ │ │ │ + adds r7, #210 @ 0xd2 │ │ │ │ lsls r2, r2, #1 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 35ce6e │ │ │ │ + cbnz r4, 35ce74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbnz r5, 35ce60 │ │ │ │ lsls r2, r3, #14 │ │ │ │ bmi.w 35d2de │ │ │ │ ldr.w r3, [fp, #716] @ 0x2cc │ │ │ │ ldr.w r1, [fp, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [fp, #712] @ 0x2c8 │ │ │ │ @@ -395849,19 +395845,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d622 │ │ │ │ ldr.w r7, [fp, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ ldrb.w r3, [fp, #684] @ 0x2ac │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [fp, #704] @ 0x2c0 │ │ │ │ eor.w r3, r3, #1 │ │ │ │ cmp.w r8, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ @@ -395880,19 +395876,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d70e │ │ │ │ ldr.w r7, [fp, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c698 │ │ │ │ ldr.w r3, [pc, #2296] @ 35d800 │ │ │ │ @@ -395905,15 +395901,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35c698 │ │ │ │ ldr.w r0, [pc, #2272] @ 35d808 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c698 │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.w 35c366 │ │ │ │ ldr.w r3, [pc, #2248] @ 35d80c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -395924,15 +395920,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35c29e │ │ │ │ ldr.w r0, [pc, #2224] @ 35d810 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c29e │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -396045,35 +396041,35 @@ │ │ │ │ bmi.w 35d546 │ │ │ │ orr.w r6, r6, #131072 @ 0x20000 │ │ │ │ b.w 35c552 │ │ │ │ mov r0, r4 │ │ │ │ bl 357838 │ │ │ │ b.w 35c43a │ │ │ │ ldr.w r0, [fp, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #744] @ 0x2e8 │ │ │ │ b.w 35c672 │ │ │ │ ldr.w r0, [fp, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #764] @ 0x2fc │ │ │ │ b.w 35c668 │ │ │ │ ldr.w r0, [fp, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #724] @ 0x2d4 │ │ │ │ b.w 35c65e │ │ │ │ ldr.w r0, [fp, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [fp, #704] @ 0x2c0 │ │ │ │ b.w 35c654 │ │ │ │ ldr.w r0, [fp, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ strb.w r5, [fp, #684] @ 0x2ac │ │ │ │ b.w 35c64a │ │ │ │ mov r0, r5 │ │ │ │ bl 355ec4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r4, r0 │ │ │ │ @@ -396115,15 +396111,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35ce04 │ │ │ │ ldr.w r0, [pc, #1656] @ 35d824 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ce04 │ │ │ │ ldr.w r3, [pc, #1644] @ 35d828 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35d1d2 │ │ │ │ ldr.w r3, [pc, #1596] @ 35d804 │ │ │ │ @@ -396146,15 +396142,15 @@ │ │ │ │ ands.w r5, r5, #32768 @ 0x8000 │ │ │ │ beq.w 35cb2a │ │ │ │ ldr.w r0, [pc, #1588] @ 35d830 │ │ │ │ movs r5, #0 │ │ │ │ mov r6, r5 │ │ │ │ mov r4, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ and.w r3, r3, #32768 @ 0x8000 │ │ │ │ b.w 35c80c │ │ │ │ add r3, sp, #200 @ 0xc8 │ │ │ │ @@ -396211,15 +396207,15 @@ │ │ │ │ ldr.w r3, [pc, #1376] @ 35d804 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35c696 │ │ │ │ ldr.w r0, [pc, #1412] @ 35d838 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c696 │ │ │ │ ldrb.w r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d17a │ │ │ │ b.n 35d15a │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r5, r6 │ │ │ │ @@ -396240,15 +396236,15 @@ │ │ │ │ ldr.w r3, [pc, #1292] @ 35d804 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35c3f0 │ │ │ │ ldr.w r0, [pc, #1340] @ 35d840 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c3f0 │ │ │ │ lsls r3, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 35cf98 │ │ │ │ b.n 35cf86 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -396288,15 +396284,15 @@ │ │ │ │ ldr.w r3, [pc, #1156] @ 35d804 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 35c3c4 │ │ │ │ ldr.w r0, [pc, #1216] @ 35d84c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c3c4 │ │ │ │ mov r5, r7 │ │ │ │ str r7, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ b.w 35c7ee │ │ │ │ ldr.w r3, [pc, #1196] @ 35d850 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ @@ -396313,15 +396309,15 @@ │ │ │ │ ldr.w r3, [pc, #1168] @ 35d854 │ │ │ │ movs r2, #24 │ │ │ │ ldr.w r0, [pc, #1164] @ 35d858 │ │ │ │ add r3, pc │ │ │ │ add r0, pc │ │ │ │ mla r3, r2, sl, r3 │ │ │ │ ldr.w r1, [r3, #892] @ 0x37c │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35cd24 │ │ │ │ ldr.w r3, [pc, #1148] @ 35d85c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c636 │ │ │ │ @@ -396329,15 +396325,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35c636 │ │ │ │ ldr.w r0, [pc, #1120] @ 35d860 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c636 │ │ │ │ ldr.w r3, [pc, #1108] @ 35d864 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35c5be │ │ │ │ @@ -396345,15 +396341,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35c5be │ │ │ │ ldr.w r0, [pc, #1084] @ 35d868 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c5be │ │ │ │ ldr.w r1, [pc, #1072] @ 35d86c │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 35c584 │ │ │ │ @@ -396363,15 +396359,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 35c584 │ │ │ │ ldr.w r0, [pc, #1048] @ 35d870 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r2, [r3, r9, lsl #2] │ │ │ │ mov sl, r2 │ │ │ │ mov r2, r3 │ │ │ │ ldr.w r3, [r3, r8, lsl #2] │ │ │ │ ldr.w r2, [r2, r7, lsl #2] │ │ │ │ b.w 35c584 │ │ │ │ @@ -396386,19 +396382,19 @@ │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, r6, r5, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35d73a │ │ │ │ ldr.w r7, [fp, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [fp, #684] @ 0x2ac │ │ │ │ b.n 35ceb4 │ │ │ │ movs r4, #5 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35cf98 │ │ │ │ @@ -396413,15 +396409,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35cf98 │ │ │ │ ldr r0, [pc, #908] @ (35d874 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35cf98 │ │ │ │ bl 355e84 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ b.n 35d262 │ │ │ │ mov.w r4, #4294967295 @ 0xffffffff │ │ │ │ @@ -396443,15 +396439,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35cf98 │ │ │ │ ldr r0, [pc, #832] @ (35d878 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35cf98 │ │ │ │ mov r0, r7 │ │ │ │ bl 3571e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 35d0c4 │ │ │ │ @@ -396474,15 +396470,15 @@ │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 35d18a │ │ │ │ ldr r0, [pc, #768] @ (35d880 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #200] @ 0xc8 │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ beq.n 35d5b0 │ │ │ │ @@ -396507,15 +396503,15 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35cf98 │ │ │ │ ldr r0, [pc, #684] @ (35d884 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35cf98 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35cf96 │ │ │ │ @@ -396531,15 +396527,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 35cf96 │ │ │ │ ldr r0, [pc, #632] @ (35d888 ) │ │ │ │ movs r1, #2 │ │ │ │ movs r4, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35cf98 │ │ │ │ ldr r3, [pc, #616] @ (35d88c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -396551,15 +396547,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35ce7e │ │ │ │ ldr r0, [pc, #592] @ (35d890 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ce7e │ │ │ │ ldr r3, [pc, #580] @ (35d894 ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 35d662 │ │ │ │ ldr r3, [pc, #428] @ (35d804 ) │ │ │ │ @@ -396607,29 +396603,29 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 35cf98 │ │ │ │ ldr r0, [pc, #464] @ (35d89c ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ b.n 35cf98 │ │ │ │ ldrd r6, r7, [sp, #296] @ 0x128 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ ldr r0, [pc, #444] @ (35d8a0 ) │ │ │ │ mov r2, r5 │ │ │ │ ldrd r6, r7, [sp, #288] @ 0x120 │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ ldrd r6, r7, [sp, #280] @ 0x118 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r6, r7, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35c7b6 │ │ │ │ lsls r0, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r4, [sp, #220] @ 0xdc │ │ │ │ bmi.w 35d5bc │ │ │ │ b.n 35d5a0 │ │ │ │ ldr r3, [pc, #380] @ (35d88c ) │ │ │ │ @@ -396644,15 +396640,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35cee0 │ │ │ │ ldr r0, [pc, #376] @ (35d8a4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 35cee0 │ │ │ │ ldr r3, [pc, #336] @ (35d88c ) │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35d4a2 │ │ │ │ @@ -396662,19 +396658,19 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35d4a2 │ │ │ │ ldr r0, [pc, #336] @ (35d8a8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35d4a2 │ │ │ │ ldr r0, [pc, #324] @ (35d8ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb.w ip, [r4, #48] @ 0x30 │ │ │ │ ldrb.w lr, [r4, #66] @ 0x42 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r2, [r3, #2072] @ 0x818 │ │ │ │ ldr r3, [sp, #200] @ 0xc8 │ │ │ │ @@ -396693,15 +396689,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strd r2, sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ strd lr, r3, [sp, #4] │ │ │ │ mov.w r2, r8, lsr #17 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35d69c │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #220] @ 0xdc │ │ │ │ b.n 35d5f2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #232] @ (35d8b4 ) │ │ │ │ movw r2, #1231 @ 0x4cf │ │ │ │ @@ -396723,111 +396719,111 @@ │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ subs r0, r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 35d83c │ │ │ │ + cbnz r2, 35d842 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r5, lr} │ │ │ │ + push {r6, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r5, #82 @ 0x52 │ │ │ │ + adds r5, #106 @ 0x6a │ │ │ │ lsls r2, r2, #1 │ │ │ │ - add r3, pc, #960 @ (adr r3, 35dbdc ) │ │ │ │ + add r4, pc, #32 @ (adr r4, 35d83c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0xb722 │ │ │ │ + @ instruction: 0xb73a │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, lr} │ │ │ │ + push {r5, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #172 @ 0xac │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - push {r7, lr} │ │ │ │ + push {r3, r4, r7, lr} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r0, r2 │ │ │ │ + sxth r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ - sxth r2, r5 │ │ │ │ + sxtb r2, r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - adds r1, #206 @ 0xce │ │ │ │ + adds r1, #230 @ 0xe6 │ │ │ │ lsls r2, r2, #1 │ │ │ │ adds r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r2, 35d86c │ │ │ │ + cbz r2, 35d872 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #56 @ 0x38 │ │ │ │ + adds r1, #80 @ 0x50 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - push {r1, r2, r3, r7} │ │ │ │ + push {r1, r2, r5, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r3, r5, r7} │ │ │ │ + push {r1, r6, r7} │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r6, 35d8e4 │ │ │ │ + cbz r6, 35d8ea │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #1008] @ (35dc60 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #968 @ (adr r4, 35dc3c ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 35d89c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r6, 35d8aa │ │ │ │ + cbz r6, 35d8b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cbz r0, 35d89c │ │ │ │ + cbz r0, 35d8a2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #824 @ 0x338 │ │ │ │ + add r7, sp, #920 @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #376 @ 0x178 │ │ │ │ + sub sp, #472 @ 0x1d8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - sub sp, #144 @ 0x90 │ │ │ │ + sub sp, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #48 @ 0x30 │ │ │ │ + add r0, sp, #144 @ 0x90 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #944 @ 0x3b0 │ │ │ │ + add sp, #16 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add sp, #312 @ 0x138 │ │ │ │ + add sp, #408 @ 0x198 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #128 @ (adr r7, 35d928 ) │ │ │ │ + add r7, pc, #224 @ (adr r7, 35d988 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, pc, #976 @ (adr r6, 35dc7c ) │ │ │ │ + add r7, pc, #48 @ (adr r7, 35d8dc ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #344 @ 0x158 │ │ │ │ + add r6, sp, #440 @ 0x1b8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #264 @ 0x108 │ │ │ │ + add r6, sp, #360 @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #48 @ 0x30 │ │ │ │ + cmp r5, #72 @ 0x48 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #824] @ 0x338 │ │ │ │ + ldr r3, [sp, #920] @ 0x398 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #928 @ 0x3a0 │ │ │ │ + add sp, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r5, #20 │ │ │ │ + cmp r5, #44 @ 0x2c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldr r3, [sp, #712] @ 0x2c8 │ │ │ │ + ldr r3, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, sp, #752 @ 0x2f0 │ │ │ │ + add r7, sp, #848 @ 0x350 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r1, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ movs r3, #1 │ │ │ │ b.w 35c238 │ │ │ │ nop │ │ │ │ │ │ │ │ @@ -396870,26 +396866,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (35d954 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d8f4 │ │ │ │ ldr r0, [pc, #24] @ (35d958 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35d8f4 │ │ │ │ nop │ │ │ │ beq.n 35da0c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #240] @ (35da44 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #984 @ 0x3d8 │ │ │ │ + add sp, #56 @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (35d9b8 ) │ │ │ │ @@ -396917,25 +396913,25 @@ │ │ │ │ subw r1, r1, #2503 @ 0x9c7 │ │ │ │ ands.w r1, r1, r3, asr #32 │ │ │ │ it cc │ │ │ │ movcc r1, r3 │ │ │ │ ldr r0, [pc, #24] @ (35d9c8 ) │ │ │ │ asrs r1, r1, #6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35d97e │ │ │ │ ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #880] @ (35dd34 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #376] @ (35db58 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -397028,15 +397024,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35d9f6 │ │ │ │ ldr r0, [pc, #136] @ (35db68 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35d9f6 │ │ │ │ bl 3541c0 │ │ │ │ ldr.w r9, [r4, #588] @ 0x24c │ │ │ │ ldrd r2, ip, [r4, #580] @ 0x244 │ │ │ │ str.w r0, [r4, #576] @ 0x240 │ │ │ │ b.n 35da40 │ │ │ │ ldr r2, [pc, #108] @ (35db6c ) │ │ │ │ @@ -397048,15 +397044,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35da82 │ │ │ │ ldr r0, [pc, #92] @ (35db70 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35da82 │ │ │ │ ldr.w lr, [pc, #84] @ 35db74 │ │ │ │ ldr.w r3, [r7, lr] │ │ │ │ ldrh.w lr, [r3] │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 35da48 │ │ │ │ ldr.w lr, [pc, #52] @ 35db64 │ │ │ │ @@ -397065,35 +397061,35 @@ │ │ │ │ tst.w lr, #32768 @ 0x8000 │ │ │ │ beq.n 35da48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #52] @ (35db78 ) │ │ │ │ mov r3, ip │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r8] │ │ │ │ b.n 35da48 │ │ │ │ nop │ │ │ │ ldmia r7!, {r3, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #848] @ (35deb4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #584 @ 0x248 │ │ │ │ + add r6, sp, #680 @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #752 @ 0x2f0 │ │ │ │ + add r6, sp, #848 @ 0x350 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r4, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #296 @ 0x128 │ │ │ │ + add r6, sp, #392 @ 0x188 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -397136,43 +397132,43 @@ │ │ │ │ orr.w r2, r6, #4 │ │ │ │ movs r1, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 35abf0 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ strb.w r3, [r4, #684] @ 0x2ac │ │ │ │ ldrb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35dbe0 │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ ldrb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35dbe6 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ ldrb.w r3, [r4, #764] @ 0x2fc │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35dbec │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ ldrb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35dbf4 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35dbf4 │ │ │ │ nop │ │ │ │ │ │ │ │ 0035dc70 : │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -397235,46 +397231,46 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35dcbc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #60] @ (35dd44 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 35dcbc │ │ │ │ ldr r3, [pc, #52] @ (35dd48 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35dcba │ │ │ │ ldr r3, [pc, #32] @ (35dd40 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35dcba │ │ │ │ ldr r0, [pc, #36] @ (35dd4c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35dcba │ │ │ │ ldmia r4!, {r1, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ - cmp r0, #108 @ 0x6c │ │ │ │ + cmp r0, #132 @ 0x84 │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #992 @ 0x3e0 │ │ │ │ + add r5, sp, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035dd50 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -397411,40 +397407,40 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 35de00 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #124] @ (35df34 ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 35de00 │ │ │ │ ldr.w r0, [r4, #740] @ 0x2e4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #744] @ 0x2e8 │ │ │ │ b.n 35de88 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #764] @ 0x2fc │ │ │ │ b.n 35de82 │ │ │ │ ldr.w r0, [r4, #720] @ 0x2d0 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #724] @ 0x2d4 │ │ │ │ b.n 35de7c │ │ │ │ ldr.w r0, [r4, #700] @ 0x2bc │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r4, #704] @ 0x2c0 │ │ │ │ b.n 35de74 │ │ │ │ ldr.w r0, [r4, #680] @ 0x2a8 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ strb.w r6, [r4, #684] @ 0x2ac │ │ │ │ b.n 35de6c │ │ │ │ ldr.w r2, [r4, #604] @ 0x25c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 353f88 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ @@ -397454,15 +397450,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #688 @ 0x2b0 │ │ │ │ + add r3, sp, #784 @ 0x310 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035df38 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -397520,15 +397516,15 @@ │ │ │ │ bpl.n 35dfe6 │ │ │ │ ldr r0, [pc, #208] @ (35e09c ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35dfe6 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.n 35e03e │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -397560,15 +397556,15 @@ │ │ │ │ bpl.n 35df98 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #124] @ (35e0a8 ) │ │ │ │ str.w r9, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35df98 │ │ │ │ ldr r2, [pc, #108] @ (35e0ac ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 35dfe6 │ │ │ │ ldr r2, [pc, #76] @ (35e098 ) │ │ │ │ @@ -397578,51 +397574,51 @@ │ │ │ │ bpl.n 35dfe6 │ │ │ │ ldr r0, [pc, #92] @ (35e0b0 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35dfe6 │ │ │ │ ldr r0, [pc, #72] @ (35e0b4 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 35df92 │ │ │ │ nop │ │ │ │ - b.n 35e088 │ │ │ │ + b.n 35e0b8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r1, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ stmia r1!, {r3, r4} │ │ │ │ lsls r6, r3, #1 │ │ │ │ str r6, [r5, #12] │ │ │ │ lsls r0, r4, #1 │ │ │ │ add r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #464 @ 0x1d0 │ │ │ │ + add r3, sp, #560 @ 0x230 │ │ │ │ lsls r0, r0, #1 │ │ │ │ orrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #832 @ 0x340 │ │ │ │ + add r2, sp, #928 @ 0x3a0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #280 @ 0x118 │ │ │ │ + add r3, sp, #376 @ 0x178 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #136 @ 0x88 │ │ │ │ + add r2, sp, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035e0b8 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -397672,15 +397668,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 35e14a │ │ │ │ ldr r3, [pc, #120] @ (35e1bc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35e188 │ │ │ │ movs r1, #0 │ │ │ │ @@ -397704,15 +397700,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35e102 │ │ │ │ ldr r0, [pc, #88] @ (35e1d0 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 35e102 │ │ │ │ ldr r3, [pc, #72] @ (35e1d4 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35e148 │ │ │ │ @@ -397723,38 +397719,38 @@ │ │ │ │ bpl.n 35e148 │ │ │ │ ldr r0, [pc, #56] @ (35e1d8 ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e148 │ │ │ │ nop │ │ │ │ - udf #132 @ 0x84 │ │ │ │ + udf #156 @ 0x9c │ │ │ │ lsls r2, r2, #1 │ │ │ │ ldmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrsh r4, [r5, r6] │ │ │ │ lsls r0, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #248 @ 0xf8 │ │ │ │ + add r3, sp, #344 @ 0x158 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #64] @ (35e210 ) │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #560 @ 0x230 │ │ │ │ + add r2, sp, #656 @ 0x290 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #80 @ 0x50 │ │ │ │ + add r3, sp, #176 @ 0xb0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035e1dc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -397782,15 +397778,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ add.w r3, r4, #808 @ 0x328 │ │ │ │ add.w r0, r4, #908 @ 0x38c │ │ │ │ movs r2, #58 @ 0x3a │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ strd r8, r9, [r4, #688] @ 0x2b0 │ │ │ │ str.w r5, [r4, #604] @ 0x25c │ │ │ │ mov.w r9, #1024 @ 0x400 │ │ │ │ @@ -397830,113 +397826,113 @@ │ │ │ │ add.w r2, r4, #680 @ 0x2a8 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov fp, r7 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r8, [r4, #680] @ 0x2a8 │ │ │ │ movs r0, #32 │ │ │ │ ldr r7, [pc, #448] @ (35e49c ) │ │ │ │ blx 259278 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #700 @ 0x2bc │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r8, [r4, #700] @ 0x2bc │ │ │ │ movs r0, #32 │ │ │ │ add r7, pc │ │ │ │ blx 259278 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #720 @ 0x2d0 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r8, [r4, #720] @ 0x2d0 │ │ │ │ movs r0, #32 │ │ │ │ mov r9, r4 │ │ │ │ blx 259278 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #740 @ 0x2e4 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r8, [r4, #740] @ 0x2e4 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ movs r3, #1 │ │ │ │ mov r1, r6 │ │ │ │ add.w r2, r4, #760 @ 0x2f8 │ │ │ │ strd r6, r5, [sp] │ │ │ │ mov r8, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r8, [r4, #760] @ 0x2f8 │ │ │ │ movs r0, #32 │ │ │ │ add.w r8, r4, #900 @ 0x384 │ │ │ │ blx 259278 │ │ │ │ ldr r3, [pc, #308] @ (35e4a0 ) │ │ │ │ add.w r2, r4, #780 @ 0x30c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ movs r3, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r5, [r4, #780] @ 0x30c │ │ │ │ add.w r5, r4, #800 @ 0x320 │ │ │ │ movs r0, #32 │ │ │ │ blx 259278 │ │ │ │ movs r3, #1 │ │ │ │ strd r7, r5, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r4, [r5], #20 │ │ │ │ cmp r8, r5 │ │ │ │ bne.n 35e38a │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #632 @ 0x278 │ │ │ │ bl 354a0c │ │ │ │ movs r1, #64 @ 0x40 │ │ │ │ add.w r0, r9, #660 @ 0x294 │ │ │ │ add.w r7, fp, #20480 @ 0x5000 │ │ │ │ bl 354a0c │ │ │ │ add.w r0, r9, #664 @ 0x298 │ │ │ │ bl 355a70 │ │ │ │ ldr.w r0, [r9, #936] @ 0x3a8 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #208] @ (35e4a4 ) │ │ │ │ ldr r2, [pc, #208] @ (35e4a8 ) │ │ │ │ mov r4, r9 │ │ │ │ ldr r1, [pc, #208] @ (35e4ac ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #1020 @ 0x3fc │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #448 @ 0x1c0 │ │ │ │ bl 354158 │ │ │ │ ldr r3, [pc, #172] @ (35e4b0 ) │ │ │ │ @@ -397983,100 +397979,100 @@ │ │ │ │ ldr r3, [pc, #76] @ (35e4bc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35e412 │ │ │ │ ldr r0, [pc, #68] @ (35e4c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e412 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ stmia r7!, {r2, r6} │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr??.w pc, [r3, #255]! │ │ │ │ ldmia r7!, {r0, r3, r4, r5} │ │ │ │ vqrdmlsh.s q13, , d25[0] │ │ │ │ @ instruction: 0xffffba71 │ │ │ │ - vaddw.u q9, , d26 │ │ │ │ + @ instruction: 0xffff2142 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, #36 @ 0x24 │ │ │ │ + subs r4, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - svc 226 @ 0xe2 │ │ │ │ + svc 250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ stmia r5!, {r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #896] @ 0x380 │ │ │ │ + ldr r0, [sp, #992] @ 0x3e0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035e4c4 : │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r4, [r7, #604] @ 0x25c │ │ │ │ cbz r4, 35e4ea │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r7, #680] @ 0x2a8 │ │ │ │ cbz r4, 35e4fc │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r7, #700] @ 0x2bc │ │ │ │ cbz r4, 35e50e │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r7, #720] @ 0x2d0 │ │ │ │ cbz r4, 35e520 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r7, #740] @ 0x2e4 │ │ │ │ cbz r4, 35e532 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r7, #760] @ 0x2f8 │ │ │ │ cbz r4, 35e544 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r4, [r7, #780] @ 0x30c │ │ │ │ cbz r4, 35e556 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ add.w r6, r6, #131072 @ 0x20000 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #800 @ 0x320 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 35e572 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 35e560 │ │ │ │ ldr.w r0, [r7, #632] @ 0x278 │ │ │ │ bl 354a74 │ │ │ │ @@ -398188,150 +398184,150 @@ │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r6, fp, r2, r6 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e876 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r6, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ strb.w r9, [r4, #4] │ │ │ │ b.n 35e674 │ │ │ │ ldrd r4, r3, [r5, #792] @ 0x318 │ │ │ │ ldr.w r1, [r5, #788] @ 0x314 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #688] @ (35e994 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e89e │ │ │ │ ldr.w r8, [r5, #780] @ 0x30c │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #784] @ 0x310 │ │ │ │ b.n 35e664 │ │ │ │ ldrd r4, r3, [r5, #752] @ 0x2f0 │ │ │ │ ldr.w r1, [r5, #748] @ 0x2ec │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #632] @ (35e994 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e8c6 │ │ │ │ ldr.w r8, [r5, #740] @ 0x2e4 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #744] @ 0x2e8 │ │ │ │ b.n 35e65c │ │ │ │ ldrd r4, r3, [r5, #772] @ 0x304 │ │ │ │ ldr.w r1, [r5, #768] @ 0x300 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #572] @ (35e994 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e8ee │ │ │ │ ldr.w r8, [r5, #760] @ 0x2f8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #764] @ 0x2fc │ │ │ │ b.n 35e654 │ │ │ │ ldrd r4, r3, [r5, #732] @ 0x2dc │ │ │ │ ldr.w r1, [r5, #728] @ 0x2d8 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #516] @ (35e994 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e916 │ │ │ │ ldr.w r8, [r5, #720] @ 0x2d0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #724] @ 0x2d4 │ │ │ │ b.n 35e64c │ │ │ │ ldrd r4, r3, [r5, #712] @ 0x2c8 │ │ │ │ ldr.w r1, [r5, #708] @ 0x2c4 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #456] @ (35e994 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e93e │ │ │ │ ldr.w r8, [r5, #700] @ 0x2bc │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #704] @ 0x2c0 │ │ │ │ b.n 35e642 │ │ │ │ ldrd r4, r3, [r5, #692] @ 0x2b4 │ │ │ │ ldr.w r1, [r5, #688] @ 0x2b0 │ │ │ │ ldr.w r6, [r3, r1, lsl #2] │ │ │ │ ldr r3, [pc, #400] @ (35e994 ) │ │ │ │ umull r4, r6, r6, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35e966 │ │ │ │ ldr.w r8, [r5, #680] @ 0x2a8 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc.w r3, r6, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r5, #684] @ 0x2ac │ │ │ │ b.n 35e638 │ │ │ │ ldr.w r0, [r5, #932] @ 0x3a4 │ │ │ │ bl 4a1858 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r5, #604] @ 0x25c │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -398346,15 +398342,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35e6b8 │ │ │ │ ldr r0, [pc, #272] @ (35e9a0 ) │ │ │ │ mov r2, r6 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e6b8 │ │ │ │ ldr r3, [pc, #248] @ (35e998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e6f0 │ │ │ │ ldr r3, [pc, #240] @ (35e99c ) │ │ │ │ @@ -398363,15 +398359,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35e6f0 │ │ │ │ ldr r0, [pc, #236] @ (35e9a4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e6f0 │ │ │ │ ldr r3, [pc, #208] @ (35e998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e72a │ │ │ │ ldr r3, [pc, #200] @ (35e99c ) │ │ │ │ @@ -398380,15 +398376,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35e72a │ │ │ │ ldr r0, [pc, #200] @ (35e9a8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e72a │ │ │ │ ldr r3, [pc, #168] @ (35e998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e764 │ │ │ │ ldr r3, [pc, #160] @ (35e99c ) │ │ │ │ @@ -398397,15 +398393,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35e764 │ │ │ │ ldr r0, [pc, #164] @ (35e9ac ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e764 │ │ │ │ ldr r3, [pc, #128] @ (35e998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e79e │ │ │ │ ldr r3, [pc, #120] @ (35e99c ) │ │ │ │ @@ -398414,15 +398410,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 35e79e │ │ │ │ ldr r0, [pc, #128] @ (35e9b0 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e79e │ │ │ │ ldr r3, [pc, #88] @ (35e998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e7d8 │ │ │ │ ldr r3, [pc, #80] @ (35e99c ) │ │ │ │ @@ -398431,15 +398427,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35e7d8 │ │ │ │ ldr r0, [pc, #92] @ (35e9b4 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e7d8 │ │ │ │ ldr r3, [pc, #48] @ (35e998 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35e812 │ │ │ │ ldr r3, [pc, #40] @ (35e99c ) │ │ │ │ @@ -398448,38 +398444,38 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35e812 │ │ │ │ ldr r0, [pc, #56] @ (35e9b8 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35e812 │ │ │ │ nop │ │ │ │ stmia r3!, {r4, r5} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #744] @ 0x2e8 │ │ │ │ + str r5, [sp, #840] @ 0x348 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #584] @ 0x248 │ │ │ │ + str r5, [sp, #680] @ 0x2a8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #424] @ 0x1a8 │ │ │ │ + str r5, [sp, #520] @ 0x208 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #264] @ 0x108 │ │ │ │ + str r5, [sp, #360] @ 0x168 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #104] @ 0x68 │ │ │ │ + str r5, [sp, #200] @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #968] @ 0x3c8 │ │ │ │ + str r5, [sp, #40] @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #808] @ 0x328 │ │ │ │ + str r4, [sp, #904] @ 0x388 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035e9bc : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 365ddc │ │ │ │ nop │ │ │ │ @@ -398487,15 +398483,15 @@ │ │ │ │ 0035e9c8 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 365c68 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35e9dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movt r0, #10337 @ 0x2861 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #80] @ (35ea40 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -398525,27 +398521,27 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35e9fe │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (35ea50 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 35e9fe │ │ │ │ nop │ │ │ │ itet pl │ │ │ │ lslpl r0, r5, #1 │ │ │ │ cmpmi r4, #28 │ │ │ │ movpl r0, r0 │ │ │ │ asrs r4, r2, #11 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #23] │ │ │ │ + ldrb r0, [r6, #23] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #84] @ (35eaac ) │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [pc, #84] @ (35eab0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -398567,30 +398563,30 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #40] @ (35eabc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add.w r0, r1, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 36619c │ │ │ │ bkpt 0x00f2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #25] │ │ │ │ + ldrb r4, [r4, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4a1878 │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ @@ -398642,35 +398638,35 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (35ec14 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #16 │ │ │ │ ldr r2, [pc, #148] @ (35ec18 ) │ │ │ │ mov r5, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #21 │ │ │ │ ldr r1, [pc, #144] @ (35ec1c ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #132] @ (35ec20 ) │ │ │ │ ldr r1, [pc, #136] @ (35ec24 ) │ │ │ │ mov r7, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (35ec28 ) │ │ │ │ ldr r3, [pc, #124] @ (35ec2c ) │ │ │ │ add r2, pc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #120] @ (35ec30 ) │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #120] @ (35ec34 ) │ │ │ │ @@ -398690,50 +398686,50 @@ │ │ │ │ add r2, pc │ │ │ │ str r2, [r7, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcc.n 35ebd8 │ │ │ │ + bcc.n 35ec08 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [sp, #520] @ 0x208 │ │ │ │ + str r2, [sp, #616] @ 0x268 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, pc, #664 @ (adr r7, 35eeb0 ) │ │ │ │ + add r7, pc, #760 @ (adr r7, 35ef10 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - str r2, [sp, #528] @ 0x210 │ │ │ │ + str r2, [sp, #624] @ 0x270 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [sp, #616] @ 0x268 │ │ │ │ + str r2, [sp, #712] @ 0x2c8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #102 @ 0x66 │ │ │ │ + adds r4, #126 @ 0x7e │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 35ec68 │ │ │ │ + bhi.n 35ec98 │ │ │ │ movs r6, r7 │ │ │ │ lsls r5, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xf4e20061 │ │ │ │ lsls r1, r0, #23 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #36 @ 0x24 │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r3, r2, #20 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #184 @ (adr r1, 35ecf8 ) │ │ │ │ + add r1, pc, #280 @ (adr r1, 35ed58 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ ldr.w ip, [pc, #192] @ 35ed14 │ │ │ │ @@ -398776,15 +398772,15 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 35ec92 │ │ │ │ ldr r0, [pc, #100] @ (35ed24 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ec92 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 35ec92 │ │ │ │ ldr r3, [pc, #88] @ (35ed28 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -398793,48 +398789,48 @@ │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35ec92 │ │ │ │ ldr r0, [pc, #68] @ (35ed2c ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ec92 │ │ │ │ ldr r3, [pc, #60] @ (35ed30 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35ec92 │ │ │ │ ldr r3, [pc, #32] @ (35ed20 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35ec92 │ │ │ │ ldr r0, [pc, #40] @ (35ed34 ) │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ec92 │ │ │ │ pop {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #896] @ (35f0a0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r2, #19] │ │ │ │ + ldrb r4, [r5, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ strh r0, [r0, r5] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #19] │ │ │ │ + ldrb r4, [r4, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #276] @ (35ee5c ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -398890,15 +398886,15 @@ │ │ │ │ ldr r1, [pc, #184] @ (35ee74 ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 35ed7a │ │ │ │ ldr r0, [pc, #176] @ (35ee78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ed7a │ │ │ │ ldr r3, [pc, #156] @ (35ee6c ) │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r5 │ │ │ │ ldr.w r1, [r2, #2464] @ 0x9a0 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -398915,15 +398911,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 35ed7e │ │ │ │ ldr r0, [pc, #132] @ (35ee80 ) │ │ │ │ mov r2, r1 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r7, #2464] @ 0x9a0 │ │ │ │ b.n 35ed7e │ │ │ │ movs r3, #8 │ │ │ │ add.w r0, r6, #6560 @ 0x19a0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ @@ -398950,15 +398946,15 @@ │ │ │ │ bpl.n 35ed7e │ │ │ │ ldr r0, [pc, #68] @ (35ee88 ) │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 35ed7e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cbnz r6, 35eede │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -398969,23 +398965,23 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #22 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #16] │ │ │ │ + ldrb r2, [r5, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r1, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #312] @ (35efd8 ) │ │ │ │ sub sp, #24 │ │ │ │ @@ -399051,15 +399047,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.n 35efd2 │ │ │ │ ldr r0, [pc, #196] @ (35eff8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #168] @ (35efe8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35ef88 │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ str.w r7, [r3, #2464] @ 0x9a0 │ │ │ │ b.n 35eed4 │ │ │ │ @@ -399096,15 +399092,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 35ef46 │ │ │ │ ldr r0, [pc, #100] @ (35f004 ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35ef46 │ │ │ │ ldr r3, [pc, #92] @ (35f008 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35ef5a │ │ │ │ ldr r3, [pc, #56] @ (35eff0 ) │ │ │ │ @@ -399113,15 +399109,15 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 35ef5a │ │ │ │ ldr r0, [pc, #76] @ (35f00c ) │ │ │ │ mov r3, r5 │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 35ef5a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ hlt 0x0028 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -399134,25 +399130,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ rev r4, r5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrb r2, [r4, #15] │ │ │ │ + ldrb r2, [r7, #15] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cbnz r6, 35f03a │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r3, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #64] @ (35f060 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -399162,32 +399158,32 @@ │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ adds r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ mov r4, r0 │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 397784 │ │ │ │ movs r3, #11 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r4, #6368 @ 0x18e0 │ │ │ │ adds r2, #24 │ │ │ │ mov r1, r2 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 396b54 │ │ │ │ - ldmia r7!, {r2, r3, r5} │ │ │ │ + ldmia r7!, {r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmp r7, #218 @ 0xda │ │ │ │ + cmp r7, #242 @ 0xf2 │ │ │ │ movs r7, r7 │ │ │ │ - bcc.n 35ef98 │ │ │ │ + bcc.n 35efc8 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (35f0d8 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -399196,25 +399192,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (35f0e0 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #76] @ (35f0e4 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (35f0e8 ) │ │ │ │ adds r4, #72 @ 0x48 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (35f0ec ) │ │ │ │ ldr r2, [pc, #64] @ (35f0f0 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -399225,27 +399221,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - ldmia r6, {r4, r6, r7} │ │ │ │ + ldmia r6, {r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #696] @ 0x2b8 │ │ │ │ + ldr r4, [sp, #792] @ 0x318 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r2, sp, #264 @ 0x108 │ │ │ │ + add r2, sp, #360 @ 0x168 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #42] @ 0x2a │ │ │ │ + ldrh r6, [r5, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ - add r2, pc, #488 @ (adr r2, 35f2d4 ) │ │ │ │ + add r2, pc, #584 @ (adr r2, 35f334 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - ldr r2, [r4, r0] │ │ │ │ + ldr r2, [r7, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r6, #1 │ │ │ │ + asrs r4, r1, #2 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #92] @ 35f160 │ │ │ │ sub sp, #16 │ │ │ │ @@ -399254,15 +399250,15 @@ │ │ │ │ ldr r1, [pc, #88] @ (35f168 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #80] @ (35f16c ) │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #76] @ (35f170 ) │ │ │ │ mov r3, r0 │ │ │ │ add r4, pc │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cbnz r2, 35f13c │ │ │ │ add.w r0, r3, #6560 @ 0x19a0 │ │ │ │ @@ -399279,33 +399275,33 @@ │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 35f12c │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #40] @ (35f17c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ b.n 35f12c │ │ │ │ nop │ │ │ │ - ldmia r6, {r1, r2, r6} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #240] @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #736 @ 0x2e0 │ │ │ │ + add r1, sp, #832 @ 0x340 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xb828 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r5, [pc, #496] @ (35f368 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r2, #8] │ │ │ │ + ldrb r0, [r5, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #120] @ 35f208 │ │ │ │ sub sp, #8 │ │ │ │ @@ -399315,15 +399311,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #68 @ 0x44 │ │ │ │ ldr r6, [pc, #112] @ (35f214 ) │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #104] @ (35f218 ) │ │ │ │ add r6, pc │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35f1ea │ │ │ │ add.w r0, r5, #6560 @ 0x19a0 │ │ │ │ @@ -399349,31 +399345,31 @@ │ │ │ │ ldr r3, [pc, #40] @ (35f220 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35f1ba │ │ │ │ ldr r0, [pc, #36] @ (35f224 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f1ba │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r3, [sp, #592] @ 0x250 │ │ │ │ + ldr r3, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r1, sp, #168 @ 0xa8 │ │ │ │ + add r1, sp, #264 @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xb79c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #6] │ │ │ │ + ldrb r0, [r6, #6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r3 │ │ │ │ @@ -399386,15 +399382,15 @@ │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ ldr r7, [pc, #184] @ (35f304 ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #66 @ 0x42 │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #172] @ (35f308 ) │ │ │ │ add r7, pc │ │ │ │ mov r9, r0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 35f2d2 │ │ │ │ mov r3, r4 │ │ │ │ @@ -399449,32 +399445,32 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 35f266 │ │ │ │ ldr r0, [pc, #44] @ (35f314 ) │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f266 │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r2, r3} │ │ │ │ + ldmia r5, {r1, r2, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r0, sp, #504 @ 0x1f8 │ │ │ │ + add r0, sp, #600 @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r3, [sp, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xb6f0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #360] @ 0x168 │ │ │ │ + ldr r2, [sp, #456] @ 0x1c8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1272] @ 35f824 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -399494,15 +399490,15 @@ │ │ │ │ ldr.w r1, [pc, #1252] @ 35f838 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [pc, #1236] @ 35f83c │ │ │ │ mov r4, r0 │ │ │ │ ldr.w fp, [r7, r3] │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 35f74a │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ @@ -399594,15 +399590,15 @@ │ │ │ │ add r8, pc │ │ │ │ add r9, pc │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r9 │ │ │ │ adds r7, #56 @ 0x38 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r5 │ │ │ │ movs r3, #3 │ │ │ │ mov.w r1, #8192 @ 0x2000 │ │ │ │ mov.w ip, #112 @ 0x70 │ │ │ │ str r5, [sp, #4] │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r5, #0 │ │ │ │ @@ -399614,15 +399610,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 35f6e4 │ │ │ │ movs r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r5 │ │ │ │ adds r5, #1 │ │ │ │ bl 3976b4 │ │ │ │ cmp r5, #10 │ │ │ │ bne.n 35f4b0 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ @@ -399704,19 +399700,19 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #72 @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ adds r5, #88 @ 0x58 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #684] @ (35f874 ) │ │ │ │ mov r1, sl │ │ │ │ ldr.w r3, [r5, #-68] │ │ │ │ add r0, pc │ │ │ │ strd r5, r4, [sp] │ │ │ │ bl 4a1760 │ │ │ │ @@ -399776,15 +399772,15 @@ │ │ │ │ movs r2, #130 @ 0x82 │ │ │ │ add r1, pc │ │ │ │ adds r0, #8 │ │ │ │ adds r1, #96 @ 0x60 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 365f00 │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 35f518 │ │ │ │ ldr r2, [pc, #496] @ (35f880 ) │ │ │ │ ldr r3, [pc, #416] @ (35f830 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -399808,15 +399804,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 35f4e2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ (35f88c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f4e2 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a2784 │ │ │ │ b.n 35f52c │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35f4ca │ │ │ │ @@ -399830,15 +399826,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 35f4ca │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ (35f894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f4ca │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 35f7d6 │ │ │ │ movs r3, #1 │ │ │ │ strb.w r3, [r7, #1268] @ 0x4f4 │ │ │ │ ldr.w r3, [r6, #1780] @ 0x6f4 │ │ │ │ @@ -399865,15 +399861,15 @@ │ │ │ │ ldr r3, [pc, #300] @ (35f888 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35f37a │ │ │ │ ldr r0, [pc, #308] @ (35f89c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f37a │ │ │ │ ldr r3, [pc, #304] @ (35f8a0 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35f5f2 │ │ │ │ @@ -399889,15 +399885,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #264] @ (35f8a4 ) │ │ │ │ ldrb.w r5, [r4, #1776] @ 0x6f0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r5, [r4, #1775] @ 0x6ef │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f5f2 │ │ │ │ ldr r3, [pc, #244] @ (35f8a8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 35f64a │ │ │ │ @@ -399905,15 +399901,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 35f64a │ │ │ │ ldr r0, [pc, #224] @ (35f8ac ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f64a │ │ │ │ ldr r3, [pc, #208] @ (35f8a8 ) │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 35f71c │ │ │ │ @@ -399921,15 +399917,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 35f71c │ │ │ │ ldr r0, [pc, #192] @ (35f8b0 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35f71c │ │ │ │ ldr r0, [pc, #184] @ (35f8b4 ) │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ ldr r0, [pc, #180] @ (35f8b8 ) │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ @@ -399940,103 +399936,103 @@ │ │ │ │ ldr r0, [pc, #172] @ (35f8c4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r4!, {r5} │ │ │ │ + ldmia r4, {r3, r4, r5} │ │ │ │ lsls r3, r2, #1 │ │ │ │ @ instruction: 0xb60a │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xb606 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r7, pc, #480 @ (adr r7, 35fa1c ) │ │ │ │ + add r7, pc, #576 @ (adr r7, 35fa7c ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mrc2 15, 4, pc, cr7, cr15, {7} │ │ │ │ ldcl 0, cr0, [ip], #388 @ 0x184 │ │ │ │ - ldr r1, [sp, #904] @ 0x388 │ │ │ │ + ldr r1, [sp, #1000] @ 0x3e8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r1, [sp, #824] @ 0x338 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #592] @ 0x250 │ │ │ │ + ldr r1, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r3, #140 @ 0x8c │ │ │ │ + cmp r3, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7!, {r1, r3, r6} │ │ │ │ + ldmia r7!, {r1, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2, {r1, r2, r4, r6, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #536] @ 0x218 │ │ │ │ + ldr r0, [sp, #632] @ 0x278 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldmia r1!, {r4, r5, r7} │ │ │ │ + ldmia r1!, {r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrh r6, [r1, #2] │ │ │ │ + ldrh r6, [r4, #2] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r5, [sp, #552] @ 0x228 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r5, #84 @ 0x54 │ │ │ │ lsls r1, r5, #1 │ │ │ │ uxtb r4, r6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ uxth r4, r7 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bx r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r7, #22] │ │ │ │ + strb r0, [r2, #23] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r7, #32 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r3, #20] │ │ │ │ + strb r4, [r6, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r2, #21 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r3, #17] │ │ │ │ + strb r6, [r6, #17] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r6, [pc, #160] @ (35f944 ) │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r5, #21] │ │ │ │ + strb r6, [r0, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r7, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r1, #22] │ │ │ │ + strb r6, [r4, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r5, #21] │ │ │ │ + strb r4, [r0, #22] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r6, #19] │ │ │ │ + strb r2, [r1, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r6, [r0, #19] │ │ │ │ + strb r6, [r3, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - stmia r7!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r2, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #128] @ 0x80 │ │ │ │ + str r5, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #592] @ 0x250 │ │ │ │ + str r5, [sp, #688] @ 0x2b0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 0035f8c8 : │ │ │ │ add.w r0, r0, #6560 @ 0x19a0 │ │ │ │ adds r0, #8 │ │ │ │ b.w 365b60 │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (35f8dc ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrd r0, r0, [lr, #-388] @ 0x184 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ @@ -400046,15 +400042,15 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #284] @ (35fa1c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #16384 @ 0x4000 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #272] @ (35fa20 ) │ │ │ │ ldr r2, [pc, #272] @ (35fa24 ) │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc │ │ │ │ str.w r3, [r5, #860] @ 0x35c │ │ │ │ ldr r3, [pc, #268] @ (35fa28 ) │ │ │ │ add r2, pc │ │ │ │ @@ -400117,15 +400113,15 @@ │ │ │ │ bl 3a021c │ │ │ │ ldr r3, [pc, #132] @ (35fa34 ) │ │ │ │ ldr r1, [pc, #132] @ (35fa38 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ cbnz r0, 35f9e4 │ │ │ │ movs r3, #64 @ 0x40 │ │ │ │ mov.w r2, #256 @ 0x100 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 3a3150 │ │ │ │ @@ -400150,36 +400146,36 @@ │ │ │ │ ldr r0, [pc, #56] @ (35fa3c ) │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ ldr r0, [pc, #52] @ (35fa40 ) │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ nop │ │ │ │ - stmia r7!, {r1, r3, r4, r5} │ │ │ │ + stmia r7!, {r1, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #432] @ 0x1b0 │ │ │ │ + str r5, [sp, #528] @ 0x210 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [sp, #864] @ 0x360 │ │ │ │ + str r4, [sp, #960] @ 0x3c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r5, r2, #27 │ │ │ │ movs r0, r0 │ │ │ │ ldmdb r8, {r0, r5, r6} │ │ │ │ - str r5, [sp, #352] @ 0x160 │ │ │ │ + str r5, [sp, #448] @ 0x1c0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r5, [sp, #232] @ 0xe8 │ │ │ │ + str r5, [sp, #328] @ 0x148 │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r7, sp, #800 @ 0x320 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r3, [pc, #80] @ (35fa88 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r4, [sp, #552] @ 0x228 │ │ │ │ movs r7, r7 │ │ │ │ - strb r0, [r4, #9] │ │ │ │ + strb r0, [r7, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r0, [r4, #11] │ │ │ │ + strb r0, [r7, #11] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr.w ip, [pc, #3316] @ 360748 │ │ │ │ movw lr, #10289 @ 0x2831 │ │ │ │ @@ -400707,15 +400703,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 35fab4 │ │ │ │ mov r2, r0 │ │ │ │ ldr.w r0, [pc, #1600] @ 360758 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 35fab4 │ │ │ │ movw r3, #49712 @ 0xc230 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r3, r2, lsl #6 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -401245,15 +401241,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r7, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #42] @ 0x2a │ │ │ │ + ldrh r2, [r2, #44] @ 0x2c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #112] @ 3607e0 │ │ │ │ sub sp, #8 │ │ │ │ @@ -401264,15 +401260,15 @@ │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ mov r6, r3 │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r7, r0 │ │ │ │ bl 3a021c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a01d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -401295,19 +401291,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #32] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 35e9bc │ │ │ │ nop │ │ │ │ - @ instruction: 0xb8c0 │ │ │ │ + @ instruction: 0xb8d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r2, r6} │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r0, r2 │ │ │ │ + adds r4, r3, r2 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (36087c ) │ │ │ │ mov r5, r0 │ │ │ │ @@ -401329,15 +401325,15 @@ │ │ │ │ bl 3a021c │ │ │ │ ldr r3, [pc, #92] @ (360884 ) │ │ │ │ ldr r1, [pc, #96] @ (360888 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5d41e8 │ │ │ │ + bl 5d41f8 │ │ │ │ cbnz r0, 36084c │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -401358,29 +401354,29 @@ │ │ │ │ ldr r0, [pc, #36] @ (360890 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 360812 │ │ │ │ ldr r0, [pc, #32] @ (360894 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 360812 │ │ │ │ add r1, pc, #288 @ (adr r1, 3609a0 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #80] @ (3608d8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #46] @ 0x2e │ │ │ │ + ldrh r4, [r2, #48] @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r5, #19 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strh r0, [r3, #50] @ 0x32 │ │ │ │ + strh r0, [r6, #50] @ 0x32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #156] @ (360944 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -401389,35 +401385,35 @@ │ │ │ │ ldr r1, [pc, #156] @ (36094c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #20 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #136] @ (360950 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #132] @ (360954 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ adds r4, #56 @ 0x38 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (360958 ) │ │ │ │ ldr r1, [pc, #124] @ (36095c ) │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #21 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #108] @ (360960 ) │ │ │ │ ldr r3, [pc, #112] @ (360964 ) │ │ │ │ movs r1, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r1, [r5, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r5, #92] @ 0x5c │ │ │ │ @@ -401442,34 +401438,34 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xb788 │ │ │ │ + @ instruction: 0xb7a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r7, #20] │ │ │ │ + strb r6, [r2, #21] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #18] │ │ │ │ + ldrh r2, [r7, #18] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - asrs r6, r6, #28 │ │ │ │ + asrs r6, r1, #29 │ │ │ │ movs r7, r7 │ │ │ │ - revsh r0, r6 │ │ │ │ + cbnz r0, 36099a │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, #20] │ │ │ │ + strb r6, [r0, #21] │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r0, #21] │ │ │ │ + strb r4, [r3, #21] │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xefe7ffff │ │ │ │ lsls r1, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r4, #46] @ 0x2e │ │ │ │ + strh r6, [r7, #46] @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #56] @ (3609bc ) │ │ │ │ @@ -401477,33 +401473,33 @@ │ │ │ │ movs r3, #53 @ 0x35 │ │ │ │ ldr r1, [pc, #60] @ (3609c4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a327c │ │ │ │ mov r0, r4 │ │ │ │ bl 3a1a00 │ │ │ │ mov r0, r4 │ │ │ │ bl 397784 │ │ │ │ add.w r2, r5, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 396b54 │ │ │ │ - @ instruction: 0xb6b0 │ │ │ │ + @ instruction: 0xb6c8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r2, [r4, #38] @ 0x26 │ │ │ │ + strh r2, [r7, #38] @ 0x26 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 360a10 │ │ │ │ sub sp, #12 │ │ │ │ @@ -401511,30 +401507,30 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #52] @ (360a18 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ bl 3a021c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a01d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 35f8c8 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb66e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r4, r3, #24 │ │ │ │ + asrs r4, r6, #24 │ │ │ │ movs r7, r7 │ │ │ │ - cbnz r2, 360a52 │ │ │ │ + cbnz r2, 360a58 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -401546,15 +401542,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r3, #8 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r7, r8, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r9, r0 │ │ │ │ bl 3a021c │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 3a01d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ @@ -401577,19 +401573,19 @@ │ │ │ │ mov r3, r1 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ strd r7, r8, [sp, #40] @ 0x28 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.w 35e9c8 │ │ │ │ - @ instruction: 0xb600 │ │ │ │ + setpan #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r2, 360aca │ │ │ │ + cbnz r2, 360ad0 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r6, r0, #23 │ │ │ │ + asrs r6, r3, #23 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w r3, [r0, r1, lsl #2] │ │ │ │ bic.w r3, r3, r2 │ │ │ │ str.w r3, [r0, r1, lsl #2] │ │ │ │ movs r0, #0 │ │ │ │ @@ -401886,15 +401882,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (360e10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #208] @ 0xd0 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -401906,15 +401902,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r6, #15 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r6, #20] │ │ │ │ + str r6, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #100] @ (360e7c ) │ │ │ │ ldr r3, [pc, #104] @ (360e80 ) │ │ │ │ add r2, pc │ │ │ │ ldr.w r1, [r0, #200] @ 0xc8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -401939,15 +401935,15 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (360e8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr.w r1, [r3, #200] @ 0xc8 │ │ │ │ mov r0, r1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -401959,15 +401955,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r1, #9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, #16] │ │ │ │ + str r2, [r7, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #92] @ (360efc ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -402001,25 +401997,25 @@ │ │ │ │ ubfx r1, r1, #12, #1 │ │ │ │ ldr r0, [pc, #36] @ (360f0c ) │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ add r0, pc │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 360eb0 │ │ │ │ ldr r2, [sp, #672] @ 0x2a0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r7, #12] │ │ │ │ + str r0, [r2, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #272] @ (361030 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -402108,40 +402104,40 @@ │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 360f3a │ │ │ │ ldr r0, [pc, #104] @ (36104c ) │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ b.n 360f3a │ │ │ │ ldr r0, [pc, #96] @ (361050 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 360f32 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 360fa0 │ │ │ │ b.n 360f32 │ │ │ │ ldr r0, [pc, #68] @ (361054 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 360f36 │ │ │ │ ldr r0, [pc, #56] @ (361058 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 360f32 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #180 @ 0xb4 │ │ │ │ @@ -402150,21 +402146,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #176 @ 0xb0 │ │ │ │ movs r0, r0 │ │ │ │ subs r1, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r3, #24] │ │ │ │ + str r4, [r6, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r4, [r0, #8] │ │ │ │ + str r4, [r3, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r6, [r7, #12] │ │ │ │ + str r6, [r2, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r0, [r0, #8] │ │ │ │ + str r0, [r3, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w lr, [pc, #108] @ 3610d8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -402200,26 +402196,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 361084 │ │ │ │ ldr r0, [pc, #32] @ (3610e8 ) │ │ │ │ sub.w r1, r4, #1440 @ 0x5a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 361084 │ │ │ │ ldr r0, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r3, #25] │ │ │ │ + ldrb r2, [r6, #25] │ │ │ │ lsls r0, r0, #1 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ push {r4} │ │ │ │ mov r1, r2 │ │ │ │ movw r3, #65535 @ 0xffff │ │ │ │ movt r3, #16384 @ 0x4000 │ │ │ │ ldr.w r2, [r0, #1300] @ 0x514 │ │ │ │ @@ -402253,24 +402249,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361128 │ │ │ │ ldr r0, [pc, #24] @ (36116c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ pop {r4} │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r0, [sp, #224] @ 0xe0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #23] │ │ │ │ + ldrb r6, [r1, #24] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #20 │ │ │ │ add.w r3, r0, #134144 @ 0x20c00 │ │ │ │ @@ -402348,15 +402344,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 361236 │ │ │ │ ldr r0, [pc, #104] @ (3612c4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ add.w r4, r4, r4, lsl #1 │ │ │ │ bl 3a0224 │ │ │ │ subs r1, r7, r4 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 36120c │ │ │ │ @@ -402376,36 +402372,36 @@ │ │ │ │ ldr r3, [pc, #36] @ (3612c0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361228 │ │ │ │ ldr r0, [pc, #48] @ (3612d8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r5, #1324] @ 0x52c │ │ │ │ ldr.w r1, [r5, #1408] @ 0x580 │ │ │ │ b.n 361228 │ │ │ │ nop │ │ │ │ str r7, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #20] │ │ │ │ + ldrb r6, [r1, #21] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #8 │ │ │ │ + add r6, sp, #104 @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r0, [r7, #19] │ │ │ │ + ldrb r0, [r2, #20] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r2, r9 │ │ │ │ + mov r2, ip │ │ │ │ lsls r0, r1, #1 │ │ │ │ adds r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #72] @ 0x48 │ │ │ │ + ldr r2, [r3, #72] @ 0x48 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #100] @ 361350 │ │ │ │ mov r2, r0 │ │ │ │ @@ -402438,28 +402434,28 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36131c │ │ │ │ mov r4, r2 │ │ │ │ ldr r0, [pc, #32] @ (361360 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36131c │ │ │ │ nop │ │ │ │ str r6, [sp, #352] @ 0x160 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r4, [r7, r2] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r6, [r0, r6] │ │ │ │ + ldrsh r6, [r3, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ @@ -402565,15 +402561,15 @@ │ │ │ │ ldr r0, [pc, #60] @ (3614c8 ) │ │ │ │ ldrb.w r4, [sp, #23] │ │ │ │ ldrb.w r3, [sp, #22] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r2, [sp, #21] │ │ │ │ ldrb.w r1, [sp, #20] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 361442 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ str r5, [sp, #280] @ 0x118 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -402583,15 +402579,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r4, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r0, [r0, r2] │ │ │ │ + ldrsh r0, [r3, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #284] @ (3615fc ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -402662,23 +402658,23 @@ │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r1, r0, #16 │ │ │ │ bpl.n 36150a │ │ │ │ ldr r0, [pc, #116] @ (361610 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r1, [r4, #208] @ 0xd0 │ │ │ │ ldr.w r3, [r4, #192] @ 0xc0 │ │ │ │ and.w r6, r1, r3 │ │ │ │ b.n 36150a │ │ │ │ ldr r0, [pc, #96] @ (361614 ) │ │ │ │ lsls r1, r6, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, r6, lsl #2] │ │ │ │ ldr r0, [r7, #0] │ │ │ │ bic.w r3, r3, r8 │ │ │ │ str.w r3, [r4, r6, lsl #2] │ │ │ │ ldr.w r2, [r4, #192] @ 0xc0 │ │ │ │ ldr.w r3, [r4, #208] @ 0xd0 │ │ │ │ and.w r6, r2, r3 │ │ │ │ @@ -402694,33 +402690,33 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361556 │ │ │ │ ldr r0, [pc, #40] @ (36161c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 361556 │ │ │ │ str r4, [sp, #416] @ 0x1a0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [pc, #144] @ (3616a0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r3, r2] │ │ │ │ + ldrsh r2, [r6, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrsh r6, [r7, r0] │ │ │ │ + ldrsh r6, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r2] │ │ │ │ + ldrsh r4, [r4, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -402755,26 +402751,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36165e │ │ │ │ ldr r0, [pc, #32] @ (3616ac ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 36165e │ │ │ │ str r3, [sp, #24] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, #4] │ │ │ │ + ldrb r6, [r0, #5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -402809,26 +402805,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3616ee │ │ │ │ ldr r0, [pc, #32] @ (36173c ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3616ee │ │ │ │ str r2, [sp, #472] @ 0x1d8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #624] @ (3619a8 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #3] │ │ │ │ + ldrb r6, [r4, #3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #72] @ 361798 │ │ │ │ sub sp, #8 │ │ │ │ @@ -402853,27 +402849,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361762 │ │ │ │ ldr r0, [pc, #32] @ (3617a8 ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 361762 │ │ │ │ nop │ │ │ │ str r1, [sp, #976] @ 0x3d0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r3, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r2, r2] │ │ │ │ + ldrsh r4, [r5, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -402924,26 +402920,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36180a │ │ │ │ ldr r0, [pc, #28] @ (36185c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 36180a │ │ │ │ str r1, [sp, #512] @ 0x200 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #31] │ │ │ │ + strb r2, [r6, #31] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #120] @ (3618e8 ) │ │ │ │ mov r5, r2 │ │ │ │ @@ -402985,26 +402981,26 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 361882 │ │ │ │ ldr r0, [pc, #36] @ (3618f8 ) │ │ │ │ lsrs r3, r6, #14 │ │ │ │ ubfx r2, r2, #15, #1 │ │ │ │ ubfx r1, r5, #12, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 361882 │ │ │ │ nop │ │ │ │ str r0, [sp, #856] @ 0x358 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ negs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r4, #29] │ │ │ │ + strb r6, [r7, #29] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr.w r6, [pc, #1072] @ 361d40 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -403096,15 +403092,15 @@ │ │ │ │ ldr r3, [pc, #864] @ (361d58 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36193c │ │ │ │ ldr r0, [pc, #860] @ (361d5c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36193c │ │ │ │ ldr r3, [pc, #852] @ (361d60 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 361962 │ │ │ │ ldr r3, [pc, #836] @ (361d58 ) │ │ │ │ @@ -403121,15 +403117,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 361d0e │ │ │ │ ldr r0, [pc, #820] @ (361d68 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 361bac │ │ │ │ cmp r1, #1 │ │ │ │ beq.w 361b5c │ │ │ │ @@ -403229,15 +403225,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3619e2 │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #548] @ (361d78 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ b.n 361a62 │ │ │ │ lsls r5, r2, #15 │ │ │ │ it mi │ │ │ │ strmi r1, [r4, #12] │ │ │ │ bpl.w 361a5a │ │ │ │ movs r1, #1 │ │ │ │ @@ -403365,30 +403361,30 @@ │ │ │ │ beq.w 361a66 │ │ │ │ b.n 361b82 │ │ │ │ ldr r0, [pc, #256] @ (361d88 ) │ │ │ │ ubfx r3, r2, #17, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r2, #16, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ ldr.w r2, [r7, #2072] @ 0x818 │ │ │ │ cmp r1, #1 │ │ │ │ bne.n 361bc2 │ │ │ │ lsls r1, r2, #15 │ │ │ │ bpl.n 361bc6 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 361b66 │ │ │ │ b.n 361c68 │ │ │ │ ldr r0, [pc, #216] @ (361d8c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ ldr.w r3, [r7, #2072] @ 0x818 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r1, [r8, #66] @ 0x42 │ │ │ │ ubfx r0, r3, #19, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -403408,15 +403404,15 @@ │ │ │ │ ldr r0, [pc, #152] @ (361d90 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ lsrs r2, r2, #17 │ │ │ │ strd lr, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w ip, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 361c36 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ (361d94 ) │ │ │ │ movw r2, #375 @ 0x177 │ │ │ │ ldr r1, [pc, #124] @ (361d98 ) │ │ │ │ ldr r0, [pc, #128] @ (361d9c ) │ │ │ │ add r3, pc │ │ │ │ @@ -403444,53 +403440,53 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #62] @ 0x3e │ │ │ │ lsls r0, r5, #1 │ │ │ │ adds r0, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r0, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r4, [r5, #56] @ 0x38 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [r7, #44] @ 0x2c │ │ │ │ + ldr r4, [r2, #48] @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r5, pc, #744 @ (adr r5, 362058 ) │ │ │ │ + add r5, pc, #840 @ (adr r5, 3620b8 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r5, #18] │ │ │ │ + strb r6, [r0, #19] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r4, #52] @ 0x34 │ │ │ │ + ldr r6, [r7, #52] @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #116 @ 0x74 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, #12] │ │ │ │ + ldr r0, [r4, #12] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [r1, #16] │ │ │ │ + ldr r0, [r4, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r5, #12] │ │ │ │ + ldr r4, [r0, #16] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #416 @ (adr r3, 361f38 ) │ │ │ │ + add r3, pc, #512 @ (adr r3, 361f98 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r6, [r3, #9] │ │ │ │ + strb r6, [r6, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r2, #14] │ │ │ │ + strb r2, [r5, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r3, pc, #328 @ (adr r3, 361eec ) │ │ │ │ + add r3, pc, #424 @ (adr r3, 361f4c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r1, #9] │ │ │ │ + strb r0, [r4, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r4, [r7, #13] │ │ │ │ + strb r4, [r2, #14] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [pc, #252] @ (361ebc ) │ │ │ │ @@ -403549,15 +403545,15 @@ │ │ │ │ ldr r2, [pc, #132] @ (361ec8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 361df8 │ │ │ │ ldr r0, [pc, #124] @ (361ecc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 361df8 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r2, [r4, #224] @ 0xe0 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ bl 3614cc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ @@ -403580,47 +403576,47 @@ │ │ │ │ ldr r2, [pc, #60] @ (361ec8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 361df8 │ │ │ │ ldr r0, [pc, #60] @ (361ed4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 361df8 │ │ │ │ ldr r2, [pc, #56] @ (361ed8 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 361df8 │ │ │ │ ldr r2, [pc, #28] @ (361ec8 ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 361df8 │ │ │ │ ldr r0, [pc, #40] @ (361edc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 361df8 │ │ │ │ ldrh r6, [r0, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r1, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r2, [r4, r1] │ │ │ │ + ldrsb r2, [r7, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #25 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r6, #8] │ │ │ │ + strb r6, [r1, #9] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r3, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r0, [r0, r1] │ │ │ │ + ldrsb r0, [r3, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r5, r0, #20480 @ 0x5000 │ │ │ │ add.w r6, r0, #131072 @ 0x20000 │ │ │ │ @@ -403694,15 +403690,15 @@ │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #68] @ (361ff4 ) │ │ │ │ sub sp, #12 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ bic.w r2, r2, #4261412864 @ 0xfe000000 │ │ │ │ ldr.w r1, [r3, #1324] @ 0x52c │ │ │ │ orrs r1, r2 │ │ │ │ str.w r1, [r3, #1324] @ 0x52c │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ @@ -403717,15 +403713,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r6, #44 @ 0x2c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r5, #1] │ │ │ │ + strb r2, [r0, #2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #784] @ (36231c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -403821,19 +403817,19 @@ │ │ │ │ ldr.w r2, [r8, #12] │ │ │ │ umull r7, r4, r4, r2 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 36225a │ │ │ │ ldr.w r3, [r8] │ │ │ │ movs r0, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r7, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ adc.w r3, r4, r1 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ mov.w r3, #1 │ │ │ │ strb.w r3, [r8, #4] │ │ │ │ b.n 362100 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3620d8 │ │ │ │ ldr r3, [pc, #476] @ (362324 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ @@ -403844,15 +403840,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 3620d8 │ │ │ │ ldr r0, [pc, #460] @ (36232c ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3620d8 │ │ │ │ bic.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ ldr r2, [r6, #0] │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ cbz r1, 3621c6 │ │ │ │ orr.w r1, r3, #2147483648 @ 0x80000000 │ │ │ │ str.w r1, [r4, #192] @ 0xc0 │ │ │ │ @@ -403901,15 +403897,15 @@ │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 362046 │ │ │ │ ldr r0, [pc, #312] @ (362338 ) │ │ │ │ mov.w r1, r8, lsl #2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r4, r8, lsl #2] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ orrs r3, r2 │ │ │ │ b.n 362046 │ │ │ │ ldr r3, [pc, #296] @ (36233c ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -403919,15 +403915,15 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 362108 │ │ │ │ ldr r0, [pc, #272] @ (362340 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 362108 │ │ │ │ ldr.w r0, [r5, #3512] @ 0xdb8 │ │ │ │ bl 395ed4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cbz r0, 362286 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3622da │ │ │ │ @@ -403947,15 +403943,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 362120 │ │ │ │ ldr r0, [pc, #208] @ (362348 ) │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 362120 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3622fa │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ movs r1, #1 │ │ │ │ ldr.w r3, [r4, #256] @ 0x100 │ │ │ │ adds r2, r3, #1 │ │ │ │ @@ -403975,86 +403971,86 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3621b6 │ │ │ │ ldr r0, [pc, #132] @ (36234c ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3621b6 │ │ │ │ ldr r0, [pc, #124] @ (362350 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3621de │ │ │ │ ldr r3, [pc, #120] @ (362354 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36224a │ │ │ │ ldr r3, [pc, #64] @ (362328 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 36224a │ │ │ │ ldr r0, [pc, #104] @ (362358 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36224a │ │ │ │ ldr r3, [pc, #96] @ (36235c ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36228a │ │ │ │ ldr r3, [pc, #32] @ (362328 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 36228a │ │ │ │ ldr r0, [pc, #80] @ (362360 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36228a │ │ │ │ nop │ │ │ │ ldrh r4, [r7, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mov ip, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r4, r2] │ │ │ │ + ldrb r2, [r7, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r7, #80 @ 0x50 │ │ │ │ movs r0, r0 │ │ │ │ movs r3, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r5] │ │ │ │ + ldrb r6, [r1, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r5, r1] │ │ │ │ + ldrb r6, [r0, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, r7] │ │ │ │ + ldrh r2, [r5, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrh r0, [r3, r7] │ │ │ │ + ldrh r0, [r6, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldrb r2, [r3, r4] │ │ │ │ + ldrb r2, [r6, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r6, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, r4] │ │ │ │ + ldrb r6, [r1, r5] │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r0, r5, #20 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, r5] │ │ │ │ + str r6, [r0, r6] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #236] @ 362460 │ │ │ │ sub.w r3, r1, #784 @ 0x310 │ │ │ │ @@ -404138,26 +404134,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 362392 │ │ │ │ ldr r0, [pc, #28] @ (362470 ) │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 362392 │ │ │ │ strh r6, [r1, #46] @ 0x2e │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r0, [r1, r4] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #76] @ 0x4c │ │ │ │ + ldr r6, [r3, #76] @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -404192,26 +404188,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 3624b2 │ │ │ │ ldr r0, [pc, #32] @ (362500 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 3624b2 │ │ │ │ strh r2, [r6, #36] @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r4, #68] @ 0x44 │ │ │ │ + ldr r2, [r7, #68] @ 0x44 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ @@ -404246,26 +404242,26 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 362542 │ │ │ │ ldr r0, [pc, #32] @ (362590 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 362542 │ │ │ │ strh r2, [r4, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, sp │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r0, #64] @ 0x40 │ │ │ │ + ldr r2, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ movw r2, #64509 @ 0xfbfd │ │ │ │ movt r2, #30676 @ 0x77d4 │ │ │ │ movs r1, #52 @ 0x34 │ │ │ │ ands r2, r3 │ │ │ │ b.n 361ff8 │ │ │ │ @@ -404296,27 +404292,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3625c6 │ │ │ │ ldr r0, [pc, #32] @ (36260c ) │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 3625c6 │ │ │ │ nop │ │ │ │ strh r0, [r2, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r8, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #184] @ (3626cc ) │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ ldr r3, [pc, #184] @ (3626d0 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr.w ip, [r3] │ │ │ │ @@ -404355,15 +404351,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 362632 │ │ │ │ ldr r0, [pc, #104] @ (3626dc ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r1, [pc, #84] @ (3626d4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 362648 │ │ │ │ ldr r1, [pc, #80] @ (3626d8 ) │ │ │ │ ldr r2, [r2, r1] │ │ │ │ @@ -404375,15 +404371,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #56] @ (3626e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ orr.w r2, r2, #402653184 @ 0x18000000 │ │ │ │ str r2, [r3, #0] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404397,40 +404393,40 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [pc, #968] @ (362aa8 ) │ │ │ │ + str r2, [r1, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r7, [pc, #776] @ (3629ec ) │ │ │ │ + ldr r7, [pc, #872] @ (362a4c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ add.w r7, r0, #131072 @ 0x20000 │ │ │ │ mov r5, r0 │ │ │ │ add.w r6, r5, #133120 @ 0x20800 │ │ │ │ add.w r8, r5, #134144 @ 0x20c00 │ │ │ │ mov sl, r1 │ │ │ │ add.w r4, r6, #852 @ 0x354 │ │ │ │ ldr.w r0, [r7, #2116] @ 0x844 │ │ │ │ add.w r9, r8, #328 @ 0x148 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ b.n 36271c │ │ │ │ adds r4, #20 │ │ │ │ cmp r4, r9 │ │ │ │ beq.n 362734 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 362716 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ adds r4, #20 │ │ │ │ bl 3612dc │ │ │ │ cmp r4, r9 │ │ │ │ bne.n 36271c │ │ │ │ ldr r3, [pc, #316] @ (362874 ) │ │ │ │ mov ip, r7 │ │ │ │ @@ -404540,19 +404536,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ str.w r2, [r5, r3, lsl #2] │ │ │ │ adds r3, #1 │ │ │ │ cmp.w r3, #32768 @ 0x8000 │ │ │ │ bne.n 362864 │ │ │ │ b.n 3627a8 │ │ │ │ nop │ │ │ │ - ldr r1, [sp, #288] @ 0x120 │ │ │ │ + ldr r1, [sp, #384] @ 0x180 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #320] @ 0x140 │ │ │ │ + ldr r5, [sp, #416] @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [sp, #648] @ 0x288 │ │ │ │ + ldr r4, [sp, #744] @ 0x2e8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #272] @ (3629a4 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -404598,15 +404594,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (3629b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 362900 │ │ │ │ ldr r0, [pc, #188] @ (3629b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3626e4 │ │ │ │ cmp r4, #0 │ │ │ │ bge.n 3628ba │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -404632,28 +404628,28 @@ │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3628a4 │ │ │ │ ldr r0, [pc, #124] @ (3629c0 ) │ │ │ │ asrs r3, r1, #31 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3628a4 │ │ │ │ ldr r0, [pc, #112] @ (3629c4 ) │ │ │ │ ubfx r3, r4, #28, #1 │ │ │ │ ubfx r2, r4, #8, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ ubfx r3, r4, #27, #1 │ │ │ │ ubfx r1, r4, #5, #1 │ │ │ │ str r3, [sp, #4] │ │ │ │ ubfx r3, r4, #12, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ ubfx r3, r4, #11, #1 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ and.w r3, r4, #67108864 @ 0x4000000 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3628b6 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3628e6 │ │ │ │ b.n 362900 │ │ │ │ @@ -404665,37 +404661,37 @@ │ │ │ │ ldr r3, [pc, #28] @ (3629b0 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 362912 │ │ │ │ ldr r0, [pc, #48] @ (3629cc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 362912 │ │ │ │ strh r4, [r6, #4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, r9 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #536] @ (362bd4 ) │ │ │ │ + ldr r6, [pc, #632] @ (362c34 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ add r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #416] @ (362b64 ) │ │ │ │ + ldr r5, [pc, #512] @ (362bc4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r5, [pc, #592] @ (362c18 ) │ │ │ │ + ldr r5, [pc, #688] @ (362c78 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #64] @ (362a10 ) │ │ │ │ + ldr r6, [pc, #160] @ (362a70 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ mov r3, r2 │ │ │ │ add.w r2, r0, #4096 @ 0x1000 │ │ │ │ ldr.w r2, [r2, #1300] @ 0x514 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bmi.n 3629f4 │ │ │ │ ldr.w r2, [r0, #208] @ 0xd0 │ │ │ │ @@ -404794,15 +404790,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 362a8a │ │ │ │ ldr r0, [pc, #232] @ (362bcc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 362a8a │ │ │ │ add.w r2, r1, #65536 @ 0x10000 │ │ │ │ ldrh.w r2, [r4, r2, lsl #1] │ │ │ │ bfi r3, r2, #0, #16 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 362a4e │ │ │ │ @@ -404816,15 +404812,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 362a4e │ │ │ │ ldr r0, [pc, #188] @ (362bd4 ) │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 362a4e │ │ │ │ cbnz r0, 362b86 │ │ │ │ uxth r2, r3 │ │ │ │ cbz r1, 362b36 │ │ │ │ add.w r1, r1, #65536 @ 0x10000 │ │ │ │ strh.w r2, [r4, r1, lsl #1] │ │ │ │ @@ -404851,15 +404847,15 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 362a8a │ │ │ │ ldr r0, [pc, #96] @ (362bdc ) │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #0] │ │ │ │ b.n 362a8a │ │ │ │ ldr r2, [pc, #88] @ (362be0 ) │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 362b28 │ │ │ │ @@ -404868,43 +404864,43 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 362b28 │ │ │ │ ldr r0, [pc, #68] @ (362be4 ) │ │ │ │ uxth r2, r3 │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r1, r3, [sp] │ │ │ │ b.n 362b28 │ │ │ │ nop │ │ │ │ ldrb r6, [r1, #28] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #40] @ 0x28 │ │ │ │ + str r6, [sp, #136] @ 0x88 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r5, [sp, #816] @ 0x330 │ │ │ │ + str r5, [sp, #912] @ 0x390 │ │ │ │ lsls r3, r2, #1 │ │ │ │ asrs r0, r2, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #112] @ 0x70 │ │ │ │ + str r4, [r0, #116] @ 0x74 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r4, [pc, #880] @ (362f44 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #108] @ 0x6c │ │ │ │ + str r4, [r3, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #912] @ (362f6c ) │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r5, #96] @ 0x60 │ │ │ │ + str r0, [r0, #100] @ 0x64 │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r5, #104] @ 0x68 │ │ │ │ + str r2, [r0, #108] @ 0x6c │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #232] @ (362ce4 ) │ │ │ │ mov r5, r1 │ │ │ │ @@ -404944,15 +404940,15 @@ │ │ │ │ ldr r3, [r7, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 362cbc │ │ │ │ add.w r4, r4, #131072 @ 0x20000 │ │ │ │ mov r0, r2 │ │ │ │ ldrb.w r1, [r4, #2112] @ 0x840 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ mul.w r0, r5, r0 │ │ │ │ cmp r0, r8 │ │ │ │ ite cc │ │ │ │ movcc r0, #0 │ │ │ │ movcs r0, #1 │ │ │ │ add sp, #16 │ │ │ │ movs r1, #0 │ │ │ │ @@ -404973,15 +404969,15 @@ │ │ │ │ bpl.n 362c1c │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr.w r2, [r4, r2, lsl #2] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #76] @ (362cf4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #20] │ │ │ │ ldr.w r2, [r4, r3, lsl #2] │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr.w r0, [r4, r3, lsl #2] │ │ │ │ b.n 362c1c │ │ │ │ ldr r3, [pc, #56] @ (362cf8 ) │ │ │ │ @@ -404995,31 +404991,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 362c56 │ │ │ │ ldr r0, [pc, #40] @ (362cfc ) │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 362c56 │ │ │ │ nop │ │ │ │ ldrb r4, [r1, #21] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #1008] @ (3630e0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #680] @ (362fa0 ) │ │ │ │ + ldr r4, [pc, #776] @ (363000 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r4, #5 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #728] @ (362fd8 ) │ │ │ │ + ldr r4, [pc, #824] @ (363038 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {lr} │ │ │ │ and.w lr, r2, #7 │ │ │ │ ldr.w ip, [pc, #136] @ 362d90 │ │ │ │ str.w r2, [r0, r1, lsl #2] │ │ │ │ sub.w r1, r1, #16384 @ 0x4000 │ │ │ │ add.w r3, r1, #51 @ 0x33 │ │ │ │ @@ -405061,25 +405057,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 362d5a │ │ │ │ ldr r0, [pc, #28] @ (362da0 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ ldrb r4, [r5, #16] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r0, fp │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #28] │ │ │ │ + str r4, [r3, #28] │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #308] @ (362eec ) │ │ │ │ @@ -405174,15 +405170,15 @@ │ │ │ │ bpl.n 362e0c │ │ │ │ ldr r0, [pc, #80] @ (362efc ) │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ mov r2, lr │ │ │ │ strd sl, r4, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r5, #42] @ 0x2a │ │ │ │ adds r1, r3, #6 │ │ │ │ add.w r3, r5, r3, lsl #1 │ │ │ │ ldr.w lr, [r5, r1, lsl #3] │ │ │ │ ldrh r2, [r3, #38] @ 0x26 │ │ │ │ add.w r3, r5, r1, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -405201,21 +405197,21 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, #64] @ 0x40 │ │ │ │ + str r0, [r3, #64] @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r1, [sp, #656] @ 0x290 │ │ │ │ + str r1, [sp, #752] @ 0x2f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r3, #8] │ │ │ │ + str r2, [r6, #8] │ │ │ │ lsls r0, r0, #1 │ │ │ │ - str r2, [r3, #56] @ 0x38 │ │ │ │ + str r2, [r6, #56] @ 0x38 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r4, [pc, #1556] @ 363534 │ │ │ │ mov r5, r1 │ │ │ │ @@ -405382,15 +405378,15 @@ │ │ │ │ ldr.w r3, [pc, #1112] @ 36354c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 362f82 │ │ │ │ ldr.w r0, [pc, #1100] @ 363550 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 362f82 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 363046 │ │ │ │ ldr.w r3, [pc, #1084] @ 363554 │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405409,15 +405405,15 @@ │ │ │ │ ldr.w r3, [pc, #1032] @ 36354c │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 363046 │ │ │ │ ldr.w r0, [pc, #1028] @ 363558 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363046 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ orr.w r1, r1, #48 @ 0x30 │ │ │ │ str r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 363046 │ │ │ │ @@ -405452,15 +405448,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 362fe6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ (363560 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 362fe6 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3633b4 │ │ │ │ lsls r3, r2, #22 │ │ │ │ bmi.w 363026 │ │ │ │ b.n 363046 │ │ │ │ @@ -405503,15 +405499,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3630cc │ │ │ │ ldr r0, [pc, #776] @ (363568 ) │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3630cc │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 363046 │ │ │ │ ldr r3, [pc, #756] @ (36356c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405520,15 +405516,15 @@ │ │ │ │ ldr r3, [pc, #712] @ (36354c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 363132 │ │ │ │ ldr r0, [pc, #732] @ (363570 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 363046 │ │ │ │ b.n 363134 │ │ │ │ mov r0, r7 │ │ │ │ bl 355ec4 │ │ │ │ @@ -405549,15 +405545,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 362fda │ │ │ │ ldr r0, [pc, #668] @ (363578 ) │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrb.w r2, [sp, #25] │ │ │ │ add r0, pc │ │ │ │ ldrb.w r1, [sp, #24] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 362fda │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 363498 │ │ │ │ ldr.w r3, [r8] │ │ │ │ ldr r6, [sp, #32] │ │ │ │ strb.w r4, [sp, #27] │ │ │ │ @@ -405616,15 +405612,15 @@ │ │ │ │ ldr r3, [pc, #428] @ (36354c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 363132 │ │ │ │ ldr r0, [pc, #468] @ (363580 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363376 │ │ │ │ ldr r3, [pc, #460] @ (363584 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 3633ca │ │ │ │ ldr r3, [pc, #396] @ (36354c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ @@ -405643,15 +405639,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36322a │ │ │ │ ldr r0, [pc, #412] @ (36358c ) │ │ │ │ uxth r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36322a │ │ │ │ ldr r3, [pc, #404] @ (363590 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbnz r3, 36344c │ │ │ │ movs r3, #0 │ │ │ │ mov.w r6, #512 @ 0x200 │ │ │ │ @@ -405672,26 +405668,26 @@ │ │ │ │ ldr r3, [pc, #280] @ (36354c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 363132 │ │ │ │ ldr r0, [pc, #340] @ (363594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ b.n 36337a │ │ │ │ ldr r3, [pc, #252] @ (36354c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ ands.w r3, r3, #32768 @ 0x8000 │ │ │ │ beq.w 36318e │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ (363598 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363404 │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 363046 │ │ │ │ ldr r3, [pc, #224] @ (363554 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -405700,38 +405696,38 @@ │ │ │ │ ldr r3, [pc, #200] @ (36354c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 363376 │ │ │ │ ldr r0, [pc, #268] @ (36359c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363376 │ │ │ │ ldr r3, [pc, #260] @ (3635a0 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3632f8 │ │ │ │ ldr r3, [pc, #164] @ (36354c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3632f8 │ │ │ │ ldr r0, [pc, #236] @ (3635a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3632f8 │ │ │ │ ldr r0, [pc, #232] @ (3635a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 363022 │ │ │ │ ldr r0, [pc, #220] @ (3635ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 363046 │ │ │ │ b.n 363134 │ │ │ │ ldr r2, [pc, #160] @ (363584 ) │ │ │ │ ldr.w r2, [r9, r2] │ │ │ │ @@ -405754,20 +405750,20 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bmi.n 36352a │ │ │ │ ldr.w r3, [r8] │ │ │ │ b.n 3634f8 │ │ │ │ ldr r0, [pc, #148] @ (3635b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363328 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ (3635b8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363328 │ │ │ │ ldrb r4, [r4, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r3, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -405775,67 +405771,67 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r0, #7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ asrs r4, r6, #13 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #120] @ (3635cc ) │ │ │ │ + ldr r4, [pc, #216] @ (36362c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r4, r7, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #824] @ (363894 ) │ │ │ │ + ldr r3, [pc, #920] @ (3638f4 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmn r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #368] @ (3636d4 ) │ │ │ │ + ldr r0, [pc, #464] @ (363734 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #608] @ (3637c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #888] @ (3638e4 ) │ │ │ │ + ldr r0, [pc, #984] @ (363944 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r1, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #904] @ (3638fc ) │ │ │ │ + ldr r0, [pc, #1000] @ (36395c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ cmp r5, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - bx r0 │ │ │ │ + bx r3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r7] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #176] @ (363634 ) │ │ │ │ + ldr r1, [pc, #272] @ (363694 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r7, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ movs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r2, [r2, r4] │ │ │ │ + ldrsh r2, [r5, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsrs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [pc, #608] @ (3637f8 ) │ │ │ │ + ldr r0, [pc, #704] @ (363858 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov r0, r6 │ │ │ │ + mov r0, r9 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r0, [pc, #48] @ (3635d0 ) │ │ │ │ + ldr r0, [pc, #144] @ (363630 ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ strb r4, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - bx r1 │ │ │ │ + bx r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - blxns r4 │ │ │ │ + blxns r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - @ instruction: 0x47ce │ │ │ │ + @ instruction: 0x47e6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ - bx r8 │ │ │ │ + bx fp │ │ │ │ lsls r0, r0, #1 │ │ │ │ - mov ip, sp │ │ │ │ + bxns r0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -405877,26 +405873,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 363614 │ │ │ │ ldr r0, [pc, #28] @ (363658 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363614 │ │ │ │ nop │ │ │ │ strb r0, [r5, #13] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r0, r4] │ │ │ │ + ldrh r6, [r3, r4] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -405938,26 +405934,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3636b4 │ │ │ │ ldr r0, [pc, #28] @ (3636f8 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3636b4 │ │ │ │ nop │ │ │ │ strb r0, [r1, #11] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mov r0, sp │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r2, r2] │ │ │ │ + ldrh r6, [r5, r2] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -405999,26 +405995,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 363754 │ │ │ │ ldr r0, [pc, #28] @ (363798 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363754 │ │ │ │ nop │ │ │ │ strb r0, [r5, #8] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r7, r0] │ │ │ │ + ldr r6, [r2, r1] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ and.w ip, r2, #7 │ │ │ │ @@ -406060,26 +406056,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3637f4 │ │ │ │ ldr r0, [pc, #28] @ (363838 ) │ │ │ │ lsrs r2, r2, #4 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3637f4 │ │ │ │ nop │ │ │ │ strb r0, [r1, #6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #624] @ (363aa4 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsb r6, [r1, r7] │ │ │ │ + ldrsb r6, [r4, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #328] @ 363994 │ │ │ │ sub.w r4, r1, #768 @ 0x300 │ │ │ │ @@ -406183,26 +406179,26 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.w 36386a │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [pc, #24] @ (3639a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 36386a │ │ │ │ strb r6, [r6, #3] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r5, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r7, r6] │ │ │ │ + ldr r2, [r2, r7] │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #164] @ 363a5c │ │ │ │ mov r3, r0 │ │ │ │ @@ -406261,15 +406257,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 3639e4 │ │ │ │ ldr r0, [pc, #48] @ (363a78 ) │ │ │ │ uxtb r1, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 3639e4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r2, [r1, #120] @ 0x78 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -406280,15 +406276,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r3, #116] @ 0x74 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - orrs r0, r2 │ │ │ │ + orrs r0, r5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3656] @ 0xe48 │ │ │ │ sub sp, #396 @ 0x18c │ │ │ │ @@ -406337,28 +406333,28 @@ │ │ │ │ bl 35734c │ │ │ │ str r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r9, [sp, #124] @ 0x7c │ │ │ │ ldr.w sl, [sp, #116] @ 0x74 │ │ │ │ mov r1, r9 │ │ │ │ mov r6, r9 │ │ │ │ mov r0, sl │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r7, r0 │ │ │ │ str r0, [sp, #152] @ 0x98 │ │ │ │ subs r5, r0, r2 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #59 @ 0x3b │ │ │ │ bhi.w 363eb8 │ │ │ │ mov r3, r4 │ │ │ │ mov r6, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ add.w r2, r6, #60 @ 0x3c │ │ │ │ subs r2, r2, r7 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, r4, r5 │ │ │ │ movs r6, #1 │ │ │ │ blx 25b0fc │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ @@ -406695,15 +406691,15 @@ │ │ │ │ cmp r3, #21 │ │ │ │ bhi.w 36438a │ │ │ │ movs r3, #22 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ ldrd r2, r1, [sp, #120] @ 0x78 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ b.n 363b70 │ │ │ │ uxth r3, r3 │ │ │ │ subs r5, r3, r1 │ │ │ │ clz r5, r5 │ │ │ │ lsrs r5, r5, #5 │ │ │ │ b.n 363c36 │ │ │ │ add r3, sp, #392 @ 0x188 │ │ │ │ @@ -407025,15 +407021,15 @@ │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 363f0a │ │ │ │ ldr r0, [pc, #76] @ (3642b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 363f0a │ │ │ │ movw r1, #52225 @ 0xcc01 │ │ │ │ movt r1, #43707 @ 0xaabb │ │ │ │ b.n 363bb8 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ @@ -407043,27 +407039,27 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r6, [r3, #104] @ 0x68 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [r7, #32] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strh r4, [r7, #4] │ │ │ │ + strh r4, [r2, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strh r0, [r6, #4] │ │ │ │ + strh r0, [r1, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r2, [pc, #1008] @ (364698 ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, #8 │ │ │ │ movs r0, r0 │ │ │ │ - negs r4, r3 │ │ │ │ + negs r4, r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr.w r3, [pc, #2524] @ 364c98 │ │ │ │ ubfx r2, sl, #12, #2 │ │ │ │ tst.w r7, #1 │ │ │ │ mov.w r6, #1 │ │ │ │ add r3, pc │ │ │ │ it eq │ │ │ │ @@ -407128,15 +407124,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 363adc │ │ │ │ ldr.w r0, [pc, #2344] @ 364ca4 │ │ │ │ ldr r1, [sp, #124] @ 0x7c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 363adc │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ mov r5, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ adds r7, r3, r2 │ │ │ │ ldr r0, [r3, r2] │ │ │ │ ldr r1, [r7, #4] │ │ │ │ @@ -407463,15 +407459,15 @@ │ │ │ │ ldr.w r3, [pc, #1432] @ 364ca0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 364720 │ │ │ │ ldr.w r0, [pc, #1436] @ 364cb0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 364720 │ │ │ │ ldr r3, [sp, #324] @ 0x144 │ │ │ │ add r6, r3 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ cmp r6, r5 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ @@ -407655,15 +407651,15 @@ │ │ │ │ ldr r0, [pc, #912] @ (364cb8 ) │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 364424 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r4, [r8, #20] │ │ │ │ ldr.w r0, [r3, #2888] @ 0xb48 │ │ │ │ bl 355cf0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ cmp r0, r3 │ │ │ │ @@ -407704,15 +407700,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 36467c │ │ │ │ ldr r0, [pc, #776] @ (364cc0 ) │ │ │ │ ldr.w r1, [r8, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36467c │ │ │ │ mov r0, r4 │ │ │ │ bl 357838 │ │ │ │ b.w 364074 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr.w r3, [r3, #3512] @ 0xdb8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -407726,15 +407722,15 @@ │ │ │ │ ldr r3, [pc, #696] @ (364ca0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 364456 │ │ │ │ ldr r0, [pc, #724] @ (364cc8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 364456 │ │ │ │ str r5, [sp, #380] @ 0x17c │ │ │ │ cmp.w r6, #167772160 @ 0xa000000 │ │ │ │ bne.n 364984 │ │ │ │ str r5, [sp, #320] @ 0x140 │ │ │ │ b.w 3641b8 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -407804,15 +407800,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 364698 │ │ │ │ ldr r0, [pc, #512] @ (364cd4 ) │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 364698 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 364bb6 │ │ │ │ add.w r2, r8, #16384 @ 0x4000 │ │ │ │ ldr.w r3, [r2, #172] @ 0xac │ │ │ │ @@ -407820,22 +407816,22 @@ │ │ │ │ itt ne │ │ │ │ addne r3, #1 │ │ │ │ strne.w r3, [r2, #172] @ 0xac │ │ │ │ b.w 363e42 │ │ │ │ ldr r0, [pc, #476] @ (364cd8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36467c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, lr │ │ │ │ ldr r0, [pc, #464] @ (364cdc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr.w r3, [r9, r4, lsl #2] │ │ │ │ ldr.w r0, [r9, r6, lsl #2] │ │ │ │ ldr r1, [r2, #0] │ │ │ │ b.n 364a4c │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add.w r2, r3, #14 │ │ │ │ @@ -407848,15 +407844,15 @@ │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi.w 364c42 │ │ │ │ movs r3, #40 @ 0x28 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ cmp r0, #39 @ 0x27 │ │ │ │ bls.w 363f4e │ │ │ │ ldrb.w r3, [sp, #313] @ 0x139 │ │ │ │ and.w r3, r3, #15 │ │ │ │ cmp r3, #2 │ │ │ │ bne.w 363f4e │ │ │ │ add.w r3, r8, #20480 @ 0x5000 │ │ │ │ @@ -407893,15 +407889,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 364ae4 │ │ │ │ ldr r0, [pc, #276] @ (364ce4 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 364ae4 │ │ │ │ ldr r2, [pc, #268] @ (364ce8 ) │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 363f98 │ │ │ │ @@ -407924,21 +407920,21 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrb.w r3, [sp, #254] @ 0xfe │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ asrs r1, r1, #1 │ │ │ │ ldrb.w r3, [sp, #253] @ 0xfd │ │ │ │ ldrb.w r2, [sp, #252] @ 0xfc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 363f98 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #184] @ (364cf0 ) │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 363f00 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr.w r9, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add.w lr, r3, r2 │ │ │ │ add.w ip, lr, #32 │ │ │ │ mov r6, r9 │ │ │ │ @@ -407961,65 +407957,65 @@ │ │ │ │ ldr r1, [pc, #112] @ (364cf8 ) │ │ │ │ ldr r0, [pc, #112] @ (364cfc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #604 @ 0x25c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r4, [r7, #22] │ │ │ │ + ldrb r4, [r2, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ subs r4, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1 │ │ │ │ + asrs r4, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r7] │ │ │ │ movs r0, r0 │ │ │ │ - eors r0, r6 │ │ │ │ + lsls r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #204 @ 0xcc │ │ │ │ + subs r5, #228 @ 0xe4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ str r0, [r5, r1] │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r5, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #480] @ (364eac ) │ │ │ │ + ldr r1, [pc, #576] @ (364f0c ) │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [pc, #1008] @ (3650c0 ) │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #40 @ 0x28 │ │ │ │ movs r0, r0 │ │ │ │ - subs r5, #216 @ 0xd8 │ │ │ │ + subs r5, #240 @ 0xf0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r5, #22 │ │ │ │ + subs r5, #46 @ 0x2e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #66 @ 0x42 │ │ │ │ + cmp r6, #90 @ 0x5a │ │ │ │ lsls r0, r0, #1 │ │ │ │ asrs r4, r7, #16 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r1, #5 │ │ │ │ + asrs r4, r4, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r3, #236 @ 0xec │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r3, #29 │ │ │ │ + lsrs r2, r6, #29 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r4, r4, #3 │ │ │ │ + asrs r4, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - strb r2, [r7, #15] │ │ │ │ + strb r2, [r2, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cmn r0, r6 │ │ │ │ + orrs r0, r1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - bx r3 │ │ │ │ + bx r6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r1, r3 │ │ │ │ mov.w ip, #0 │ │ │ │ movs r3, #1 │ │ │ │ str.w ip, [sp] │ │ │ │ b.w 363a7c │ │ │ │ @@ -408468,35 +408464,35 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrh r2, [r6, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r0, [r3, r4] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r2, [r5, #8] │ │ │ │ + strb r2, [r0, #9] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r7, #7] │ │ │ │ + strb r2, [r2, #8] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r0, #7] │ │ │ │ + strb r2, [r3, #7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r5, [pc, #784] @ (365504 ) │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r6, r7] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - strb r4, [r0, #2] │ │ │ │ + strb r4, [r3, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r2, [r6, #0] │ │ │ │ + strb r2, [r1, #1] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [r6, #116] @ 0x74 │ │ │ │ + ldr r0, [r1, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r6, #112] @ 0x70 │ │ │ │ + ldr r4, [r1, #116] @ 0x74 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r4, [r3, #112] @ 0x70 │ │ │ │ + ldr r4, [r6, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3651ca │ │ │ │ ldrb.w r3, [fp, #113] @ 0x71 │ │ │ │ ldr.w r0, [fp, #116] @ 0x74 │ │ │ │ cbnz r3, 365228 │ │ │ │ @@ -408567,15 +408563,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 364ffc │ │ │ │ ldr r0, [pc, #936] @ (365684 ) │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ b.n 364ffc │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr.w r3, [fp, #104] @ 0x68 │ │ │ │ ldr.w r2, [r2, #2072] @ 0x818 │ │ │ │ lsls r2, r2, #31 │ │ │ │ bpl.w 365518 │ │ │ │ @@ -408824,15 +408820,15 @@ │ │ │ │ ldr r3, [pc, #192] @ (365680 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 364f56 │ │ │ │ ldr r0, [pc, #200] @ (365694 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 364f56 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ ldr.w r3, [r3, #2072] @ 0x818 │ │ │ │ ldr r0, [r2, #44] @ 0x2c │ │ │ │ str r1, [r4, #4] │ │ │ │ @@ -408890,33 +408886,33 @@ │ │ │ │ nop │ │ │ │ ldr r5, [pc, #784] @ (36598c ) │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #188 @ 0xbc │ │ │ │ + adds r0, #212 @ 0xd4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ @ instruction: 0xf90fffff │ │ │ │ - ldr r0, [r5, #68] @ 0x44 │ │ │ │ + ldr r0, [r0, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r3, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #176 @ 0xb0 │ │ │ │ + cmp r5, #200 @ 0xc8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ bl 23f69a │ │ │ │ - ldr r4, [r6, #32] │ │ │ │ + ldr r4, [r1, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #40 @ 0x28 │ │ │ │ + subs r1, #64 @ 0x40 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - ldr r4, [r3, #32] │ │ │ │ + ldr r4, [r6, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r1, #18 │ │ │ │ + subs r1, #42 @ 0x2a │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r6, #8 │ │ │ │ + cmp r6, #32 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003656b0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -408954,26 +408950,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (36572c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3656cc │ │ │ │ ldr r0, [pc, #24] @ (365730 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3656cc │ │ │ │ nop │ │ │ │ strh r0, [r1, r2] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #240] @ (36581c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #30 │ │ │ │ + adds r2, #54 @ 0x36 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #72] @ (365790 ) │ │ │ │ @@ -409001,26 +408997,26 @@ │ │ │ │ ldr r0, [pc, #36] @ (3657a0 ) │ │ │ │ add.w r3, r1, #9 │ │ │ │ subs r1, #6 │ │ │ │ it mi │ │ │ │ movmi r1, r3 │ │ │ │ add r0, pc │ │ │ │ asrs r1, r1, #4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 365756 │ │ │ │ nop │ │ │ │ strh r4, [r0, r0] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #880] @ (365b0c ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #200 @ 0xc8 │ │ │ │ + adds r1, #224 @ 0xe0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (36585c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -409055,15 +409051,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 3656b0 │ │ │ │ ldr r0, [pc, #96] @ (365868 ) │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 3657d6 │ │ │ │ ldr r1, [pc, #84] @ (36586c ) │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3657c6 │ │ │ │ @@ -409073,46 +409069,46 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.n 3657c6 │ │ │ │ ldr r0, [pc, #68] @ (365870 ) │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp] │ │ │ │ b.n 3657c6 │ │ │ │ ldr r3, [pc, #52] @ (365874 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3657f8 │ │ │ │ ldr r3, [pc, #24] @ (365864 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 3657f8 │ │ │ │ ldr r0, [pc, #36] @ (365878 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3657f8 │ │ │ │ str r2, [r2, r6] │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r4, #10 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r5, [pc, #848] @ (365bc0 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #68 @ 0x44 │ │ │ │ + adds r1, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ movs r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ - adds r1, #124 @ 0x7c │ │ │ │ + adds r1, #148 @ 0x94 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r1, r0, #131072 @ 0x20000 │ │ │ │ sub sp, #8 │ │ │ │ @@ -409196,15 +409192,15 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 365972 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #92] @ (3659bc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 365972 │ │ │ │ ldr r3, [pc, #68] @ (3659b0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 365988 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409224,32 +409220,32 @@ │ │ │ │ ldr r3, [pc, #36] @ (3659b8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 365970 │ │ │ │ ldr r0, [pc, #36] @ (3659c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 365970 │ │ │ │ nop │ │ │ │ str r0, [r3, r1] │ │ │ │ lsls r0, r5, #1 │ │ │ │ - str r6, [r6, #116] @ 0x74 │ │ │ │ + str r6, [r1, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #162 @ 0xa2 │ │ │ │ + adds r0, #186 @ 0xba │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #130 @ 0x82 │ │ │ │ + adds r0, #154 @ 0x9a │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003659c8 : │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -409389,15 +409385,15 @@ │ │ │ │ lsls r6, r2, #16 │ │ │ │ bpl.n 365aa8 │ │ │ │ str r0, [sp, #4] │ │ │ │ clz r1, r1 │ │ │ │ ldr r0, [pc, #44] @ (365b5c ) │ │ │ │ lsrs r1, r1, #5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [r3, #4] │ │ │ │ b.n 365aa8 │ │ │ │ ldr.w r2, [r5, #2116] @ 0x844 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 353f88 │ │ │ │ @@ -409407,15 +409403,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r5, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r7, #52 @ 0x34 │ │ │ │ + cmp r7, #76 @ 0x4c │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365b60 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -409475,27 +409471,27 @@ │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r2, r0, #16 │ │ │ │ bpl.n 365b8a │ │ │ │ ldr r0, [pc, #28] @ (365c38 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 365b8a │ │ │ │ nop │ │ │ │ ldr r5, [pc, #848] @ (365f7c ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #16 │ │ │ │ + subs r0, #40 @ 0x28 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r3, r2, #5 │ │ │ │ bmi.n 365c4e │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -409570,15 +409566,15 @@ │ │ │ │ bpl.n 365d12 │ │ │ │ ldr r0, [pc, #196] @ (365dc0 ) │ │ │ │ lsls r2, r4, #2 │ │ │ │ asrs r3, r4, #31 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 365d12 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 365d68 │ │ │ │ add sp, #24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -409610,15 +409606,15 @@ │ │ │ │ bpl.n 365cca │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #116] @ (365dcc ) │ │ │ │ str.w sl, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 365cca │ │ │ │ ldr r2, [pc, #100] @ (365dd0 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 365d12 │ │ │ │ ldr r2, [pc, #72] @ (365dbc ) │ │ │ │ @@ -409628,50 +409624,50 @@ │ │ │ │ bpl.n 365d12 │ │ │ │ ldr r0, [pc, #84] @ (365dd4 ) │ │ │ │ mov.w r2, ip, lsl #2 │ │ │ │ movs r3, #0 │ │ │ │ strd r5, sl, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 365d12 │ │ │ │ ldr r0, [pc, #64] @ (365dd8 ) │ │ │ │ lsls r1, r4, #2 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 365cc4 │ │ │ │ - ldr r4, [pc, #248] @ (365ea0 ) │ │ │ │ + ldr r4, [pc, #344] @ (365f00 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r4, [pc, #792] @ (3660c4 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r6, [r5, #46] @ 0x2e │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r5, [sp, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ add r4, r2 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #70 @ 0x46 │ │ │ │ + cmp r6, #94 @ 0x5e │ │ │ │ lsls r0, r0, #1 │ │ │ │ orrs r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #166 @ 0xa6 │ │ │ │ + cmp r5, #190 @ 0xbe │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r6, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #28 │ │ │ │ + cmp r6, #52 @ 0x34 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - cmp r4, #250 @ 0xfa │ │ │ │ + cmp r5, #18 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365ddc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -409722,15 +409718,15 @@ │ │ │ │ asrs r3, r5, #31 │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b.n 365e70 │ │ │ │ ldr r3, [pc, #120] @ (365ee0 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 365eae │ │ │ │ movs r1, #0 │ │ │ │ @@ -409754,15 +409750,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 365e28 │ │ │ │ ldr r0, [pc, #88] @ (365ef4 ) │ │ │ │ lsls r1, r5, #2 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ b.n 365e28 │ │ │ │ ldr r3, [pc, #72] @ (365ef8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 365e6e │ │ │ │ @@ -409773,37 +409769,37 @@ │ │ │ │ bpl.n 365e6e │ │ │ │ ldr r0, [pc, #56] @ (365efc ) │ │ │ │ lsls r2, r2, #2 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 365e6e │ │ │ │ - ldr r2, [pc, #816] @ (366208 ) │ │ │ │ + ldr r2, [pc, #912] @ (366268 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [pc, #328] @ (366024 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldr r3, [sp, #824] @ 0x338 │ │ │ │ lsls r2, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ rors r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #24 │ │ │ │ + cmp r6, #48 @ 0x30 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r7, [pc, #64] @ (365f34 ) │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #102 @ 0x66 │ │ │ │ + cmp r5, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ adds r4, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #238 @ 0xee │ │ │ │ + cmp r6, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 00365f00 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -409831,15 +409827,15 @@ │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ movw r3, #16960 @ 0x4240 │ │ │ │ movt r3, #15 │ │ │ │ mov r4, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ add.w r3, fp, #860 @ 0x35c │ │ │ │ add.w r0, r6, #336 @ 0x150 │ │ │ │ mov.w r2, #1440 @ 0x5a0 │ │ │ │ mov.w r1, #1024 @ 0x400 │ │ │ │ str.w r4, [r9, #2116] @ 0x844 │ │ │ │ str r2, [r3, #0] │ │ │ │ adds r2, #1 │ │ │ │ @@ -409857,15 +409853,15 @@ │ │ │ │ blx 259278 │ │ │ │ movs r3, #1 │ │ │ │ strd r5, r4, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ movs r1, #0 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r8, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r8, [r4], #20 │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 365f90 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ add.w r4, fp, #116 @ 0x74 │ │ │ │ add.w r6, fp, #884 @ 0x374 │ │ │ │ mov r0, r4 │ │ │ │ @@ -409874,25 +409870,25 @@ │ │ │ │ bl 354a0c │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 365fba │ │ │ │ add.w r0, fp, #840 @ 0x348 │ │ │ │ add.w r5, r5, #20480 @ 0x5000 │ │ │ │ bl 355a70 │ │ │ │ ldr.w r0, [r9, #3512] @ 0xdb8 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d29c8 │ │ │ │ ldr r3, [pc, #196] @ (3660a4 ) │ │ │ │ ldr r2, [pc, #200] @ (3660a8 ) │ │ │ │ ldr r1, [pc, #200] @ (3660ac ) │ │ │ │ add r3, pc │ │ │ │ addw r3, r3, #1100 @ 0x44c │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldrh.w r3, [r0, #110] @ 0x6e │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrd r1, r2, [sp, #16] │ │ │ │ str r0, [sp, #0] │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ bl 354158 │ │ │ │ ldr r3, [pc, #164] @ (3660b0 ) │ │ │ │ @@ -409939,62 +409935,62 @@ │ │ │ │ ldr r3, [pc, #68] @ (3660bc ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 36601a │ │ │ │ ldr r0, [pc, #60] @ (3660c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36601a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #128] @ (366114 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #104] @ (366104 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ @ instruction: 0xf92fffff │ │ │ │ cbz r3, 3660f6 │ │ │ │ - vaddl.u q11, d31, d18 │ │ │ │ + vshr.u64 d22, d26, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r2, r3, r4} │ │ │ │ + stmia r0!, {r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r3, #60] @ 0x3c │ │ │ │ + str r2, [r6, #60] @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r1, [pc, #160] @ (366158 ) │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r4, r0, #7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, r3, #3 │ │ │ │ + adds r0, r6, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ │ │ │ │ 003660c4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r8, r0, #131072 @ 0x20000 │ │ │ │ mov r7, r0 │ │ │ │ ldr.w r4, [r8, #2116] @ 0x844 │ │ │ │ cbz r4, 3660ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ add.w r6, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ add.w r6, r6, #852 @ 0x354 │ │ │ │ ldr.w r5, [r6, r4, lsl #2] │ │ │ │ mov r0, r5 │ │ │ │ cbz r5, 366108 │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ adds r4, #5 │ │ │ │ cmp r4, #125 @ 0x7d │ │ │ │ bne.n 3660f6 │ │ │ │ add.w r7, r7, #133120 @ 0x20800 │ │ │ │ movs r4, #0 │ │ │ │ @@ -410083,19 +410079,19 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr.w r2, [r2, r1, lsl #2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ umull r5, fp, r2, r5 │ │ │ │ cbnz r3, 366248 │ │ │ │ ldr.w sl, [r4] │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ adds r2, r5, r0 │ │ │ │ adc.w r3, fp, r1 │ │ │ │ mov r0, sl │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ adds r4, #20 │ │ │ │ strb.w r8, [r4, #-16] │ │ │ │ cmp r4, r6 │ │ │ │ bne.n 3661e6 │ │ │ │ ldrh.w r3, [r9] │ │ │ │ lsls r3, r3, #19 │ │ │ │ bpl.n 366234 │ │ │ │ @@ -410120,31 +410116,31 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 366202 │ │ │ │ ldr r0, [pc, #100] @ (3662c4 ) │ │ │ │ mov r2, r5 │ │ │ │ lsls r1, r1, #2 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 366202 │ │ │ │ ldr.w r0, [r9, #3508] @ 0xdb4 │ │ │ │ bl 4a1858 │ │ │ │ mov r3, r0 │ │ │ │ movs r0, #1 │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr.w r4, [r9, #2116] @ 0x844 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ adds.w r2, r0, #500 @ 0x1f4 │ │ │ │ adc.w r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 72e30c │ │ │ │ + bl 72e31c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -410153,15 +410149,15 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, r5, r7 │ │ │ │ + adds r4, r0, #0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #128] @ 366358 │ │ │ │ sub sp, #8 │ │ │ │ @@ -410403,25 +410399,25 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36653c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ add r3, sp, #936 @ 0x3a8 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - b.w 5ce828 │ │ │ │ + b.w 5ce838 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r2, r4, #6176 @ 0x1820 │ │ │ │ add.w ip, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ ldr r2, [r2, #4] │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc.w r1, r1, r2 │ │ │ │ lsrs r2, r3, #28 │ │ │ │ @@ -410822,15 +410818,15 @@ │ │ │ │ ldrh.w r0, [r4, #1868] @ 0x74c │ │ │ │ movs r1, #0 │ │ │ │ b.n 366618 │ │ │ │ ldr.w r0, [r4, #1844] @ 0x734 │ │ │ │ movs r1, #0 │ │ │ │ b.n 366618 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldrd r2, ip, [r3] │ │ │ │ subs r3, r0, r2 │ │ │ │ movw r0, #34953 @ 0x8889 │ │ │ │ movt r0, #34952 @ 0x8888 │ │ │ │ sbc.w r1, r1, ip │ │ │ │ mov.w ip, r3, lsr #28 │ │ │ │ @@ -410897,49 +410893,49 @@ │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ b.n 366a5c │ │ │ │ ldrd r6, r4, [r5] │ │ │ │ adds r4, #30 │ │ │ │ str r4, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ adds r4, #30 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r4 │ │ │ │ bcs.n 366a54 │ │ │ │ add.w r7, r7, #4096 @ 0x1000 │ │ │ │ ldr.w r4, [r7, #2072] @ 0x818 │ │ │ │ cbnz r4, 366a82 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e024 │ │ │ │ + b.w 72e034 │ │ │ │ movs r6, #30 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ ldr r2, [r5, #4] │ │ │ │ movs r0, #1 │ │ │ │ umull r4, r6, r4, r6 │ │ │ │ adds r3, r4, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ adc.w r2, r6, r2 │ │ │ │ str r2, [sp, #0] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #0] │ │ │ │ cmp r0, r3 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ sbcs r1, r2 │ │ │ │ ldr.w r0, [r7, #2164] @ 0x874 │ │ │ │ it cs │ │ │ │ addcs r6, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc.w r3, r6, r3 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72e30c │ │ │ │ + b.w 72e31c │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ @@ -411031,25 +411027,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (366c58 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #132] @ (366c5c ) │ │ │ │ ldr r1, [pc, #132] @ (366c60 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #116] @ (366c64 ) │ │ │ │ ldr r2, [pc, #120] @ (366c68 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #120] @ (366c6c ) │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #32 │ │ │ │ @@ -411060,50 +411056,50 @@ │ │ │ │ strh.w r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ add r1, pc │ │ │ │ movw r3, #4332 @ 0x10ec │ │ │ │ movt r3, #33081 @ 0x8139 │ │ │ │ str r3, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #80] @ (366c74 ) │ │ │ │ ldr r1, [pc, #84] @ (366c78 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subs r4, #248 @ 0xf8 │ │ │ │ + subs r5, #16 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - asrs r2, r5, #8 │ │ │ │ + asrs r2, r0, #9 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #78 @ 0x4e │ │ │ │ + movs r7, #102 @ 0x66 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - push {r1, r2, r5} │ │ │ │ + push {r1, r2, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r4, r7] │ │ │ │ + ldrsb r4, [r7, r7] │ │ │ │ movs r6, r7 │ │ │ │ lsls r1, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r4, #14 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #62 @ 0x3e │ │ │ │ + cmp r0, #86 @ 0x56 │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r7, r3, #19 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #1000 @ (adr r4, 367060 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ add r2, sp, #288 @ 0x120 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -411119,25 +411115,25 @@ │ │ │ │ add r9, pc │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add.w r1, r5, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #316] @ (366dec ) │ │ │ │ ldr r1, [pc, #320] @ (366df0 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r6, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #300] @ (366df4 ) │ │ │ │ add.w r5, r4, #6240 @ 0x1860 │ │ │ │ adds r5, #24 │ │ │ │ movs r7, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r7, [r3, #61] @ 0x3d │ │ │ │ @@ -411181,15 +411177,15 @@ │ │ │ │ movt r3, #4332 @ 0x10ec │ │ │ │ str.w r3, [r5, #1920] @ 0x780 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r3, [r4, #1880] @ 0x758 │ │ │ │ str.w r3, [r5, #1934] @ 0x78e │ │ │ │ ldrh.w r3, [r4, #1884] @ 0x75c │ │ │ │ strh.w r3, [r5, #1938] @ 0x792 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ ldr.w r3, [r8, #20] │ │ │ │ mov r2, r0 │ │ │ │ add.w r0, r8, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ add.w r1, r4, #1880 @ 0x758 │ │ │ │ ldr r0, [pc, #132] @ (366dfc ) │ │ │ │ mov.w r8, #0 │ │ │ │ @@ -411209,39 +411205,39 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r3, pc │ │ │ │ str r4, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ str.w r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 72df90 │ │ │ │ + bl 72dfa0 │ │ │ │ str.w r6, [r5, #2164] @ 0x874 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ nop │ │ │ │ ... │ │ │ │ - movs r7, #208 @ 0xd0 │ │ │ │ + movs r7, #232 @ 0xe8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - subs r4, #38 @ 0x26 │ │ │ │ + subs r4, #62 @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r7, #178 @ 0xb2 │ │ │ │ + movs r7, #202 @ 0xca │ │ │ │ lsls r0, r0, #1 │ │ │ │ - asrs r0, r0, #5 │ │ │ │ + asrs r0, r3, #5 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #98 @ 0x62 │ │ │ │ + movs r6, #122 @ 0x7a │ │ │ │ lsls r6, r0, #1 │ │ │ │ add r4, pc, #328 @ (adr r4, 366f40 ) │ │ │ │ lsls r3, r4, #1 │ │ │ │ - movs r7, #102 @ 0x66 │ │ │ │ + movs r7, #126 @ 0x7e │ │ │ │ lsls r0, r0, #1 │ │ │ │ bkpt 0x000c │ │ │ │ lsls r0, r5, #1 │ │ │ │ lsls r7, r1, #11 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -411310,25 +411306,25 @@ │ │ │ │ bl 4a1858 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r5 │ │ │ │ bl 4a1db8 │ │ │ │ b.n 366e7c │ │ │ │ movs r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ mov r7, r0 │ │ │ │ blx 25bae0 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r4, r1 │ │ │ │ movs r1, #3 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr.w r0, [r6, #1876] @ 0x754 │ │ │ │ bl 4a1858 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ bl 4a1df0 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ @@ -411356,25 +411352,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (366f84 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #76] @ (366f88 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (366f8c ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (366f90 ) │ │ │ │ ldr r2, [pc, #64] @ (366f94 ) │ │ │ │ add.w r1, r6, #5984 @ 0x1760 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #4 │ │ │ │ @@ -411385,27 +411381,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - subs r1, #152 @ 0x98 │ │ │ │ + subs r1, #176 @ 0xb0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r5, #38 @ 0x26 │ │ │ │ + movs r5, #62 @ 0x3e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r5, #54 @ 0x36 │ │ │ │ + movs r5, #78 @ 0x4e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsrs r2, r6, #26 │ │ │ │ + lsrs r2, r1, #27 │ │ │ │ movs r6, r7 │ │ │ │ - movs r3, #214 @ 0xd6 │ │ │ │ + movs r3, #238 @ 0xee │ │ │ │ lsls r6, r0, #1 │ │ │ │ - bls.n 367090 │ │ │ │ + bls.n 366ec0 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #832] @ 0x340 │ │ │ │ + str r1, [sp, #928] @ 0x3a0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #80] @ 366ff8 │ │ │ │ sub sp, #20 │ │ │ │ @@ -411413,37 +411409,37 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #76] @ (367000 ) │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2152] @ 0x868 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r4, #2164] @ 0x874 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbz r0, 366fe8 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 72e024 │ │ │ │ + bl 72e034 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ blx 2595ac │ │ │ │ ldr.w r0, [r5, #1876] @ 0x754 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 4a18dc │ │ │ │ nop │ │ │ │ - subs r1, #14 │ │ │ │ + subs r1, #38 @ 0x26 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, #174 @ 0xae │ │ │ │ + movs r4, #198 @ 0xc6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -411463,31 +411459,31 @@ │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w r3, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 39abc8 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ b.n 367028 │ │ │ │ - subs r0, #142 @ 0x8e │ │ │ │ + subs r0, #166 @ 0xa6 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, sp, #776 @ 0x308 │ │ │ │ + add r7, sp, #872 @ 0x368 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r0, r6] │ │ │ │ + strh r0, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ ldrb.w r3, [r0, #1856] @ 0x740 │ │ │ │ cbnz r3, 367090 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -411507,32 +411503,32 @@ │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ strh.w ip, [r0, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #44] @ (3670ec ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39abc8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.n 366a38 │ │ │ │ nop │ │ │ │ - subs r0, #24 │ │ │ │ + subs r0, #48 @ 0x30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r7, sp, #312 @ 0x138 │ │ │ │ + add r7, sp, #408 @ 0x198 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r0, r4] │ │ │ │ + strh r6, [r3, r4] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #372] @ (367278 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -411540,15 +411536,15 @@ │ │ │ │ movs r3, #95 @ 0x5f │ │ │ │ ldr r1, [pc, #372] @ (367280 ) │ │ │ │ add r6, pc │ │ │ │ add.w r4, r6, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r0, #1880] @ 0x758 │ │ │ │ ldrh.w r3, [r0, #1884] @ 0x75c │ │ │ │ mov r4, r0 │ │ │ │ str.w r2, [r0, #1768] @ 0x6e8 │ │ │ │ movs r5, #0 │ │ │ │ strh.w r3, [r0, #1772] @ 0x6ec │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ @@ -411562,15 +411558,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ str.w r5, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ add.w r6, r4, #4096 @ 0x1000 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ mov.w r9, #0 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -411640,23 +411636,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r8, r9, pc} │ │ │ │ - adds r7, #182 @ 0xb6 │ │ │ │ + adds r7, #206 @ 0xce │ │ │ │ lsls r5, r2, #1 │ │ │ │ - movs r3, #68 @ 0x44 │ │ │ │ + movs r3, #92 @ 0x5c │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r3, #86 @ 0x56 │ │ │ │ + movs r3, #110 @ 0x6e │ │ │ │ lsls r0, r0, #1 │ │ │ │ - add r6, sp, #728 @ 0x2d8 │ │ │ │ + add r6, sp, #824 @ 0x338 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r6, r1] │ │ │ │ + strh r4, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ sub.w ip, ip, #4096 @ 0x1000 │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -411707,15 +411703,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r7, r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r9, r1 │ │ │ │ mov sl, r2 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov fp, r0 │ │ │ │ ldr.w r0, [r6, #1784] @ 0x6f8 │ │ │ │ strd r5, r5, [sp, #52] @ 0x34 │ │ │ │ strb.w r8, [sp, #56] @ 0x38 │ │ │ │ ubfx r0, r0, #0, #13 │ │ │ │ str r0, [sp, #32] │ │ │ │ ldrd r0, r1, [sp, #52] @ 0x34 │ │ │ │ @@ -411748,15 +411744,15 @@ │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #11 │ │ │ │ ldrh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r2, sl │ │ │ │ orr.w r0, r0, #4 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39abc8 │ │ │ │ @@ -411766,19 +411762,19 @@ │ │ │ │ nop │ │ │ │ adds r6, #154 @ 0x9a │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #98 @ 0x62 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r5, #168 @ 0xa8 │ │ │ │ + adds r5, #192 @ 0xc0 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r4, sp, #936 @ 0x3a8 │ │ │ │ + add r5, sp, #8 │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r4, r2] │ │ │ │ + str r4, [r7, r2] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #404] @ (367590 ) │ │ │ │ sub sp, #84 @ 0x54 │ │ │ │ @@ -411789,15 +411785,15 @@ │ │ │ │ ldr r1, [pc, #400] @ (367598 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [r5, #1828] @ 0x724 │ │ │ │ ldr.w r1, [r5, #1820] @ 0x71c │ │ │ │ mov ip, r0 │ │ │ │ adds r3, r2, r6 │ │ │ │ cmp r3, r1 │ │ │ │ bls.n 36743a │ │ │ │ subs r4, r1, #1 │ │ │ │ @@ -411914,19 +411910,19 @@ │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ ldmia.w r7, {r0, r1} │ │ │ │ stmia.w r6, {r0, r1} │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 455a64 │ │ │ │ b.n 3674c2 │ │ │ │ - adds r4, #186 @ 0xba │ │ │ │ + adds r4, #210 @ 0xd2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r3, sp, #1008 @ 0x3f0 │ │ │ │ + add r4, sp, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #736] @ (36787c ) │ │ │ │ + ldr r7, [pc, #832] @ (3678dc ) │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3840] @ 0xf00 │ │ │ │ ldr.w r4, [pc, #2672] @ 368020 │ │ │ │ sub sp, #220 @ 0xdc │ │ │ │ @@ -412100,15 +412096,15 @@ │ │ │ │ orr.w ip, ip, #4 │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ strh.w ip, [r4, #1832] @ 0x728 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [pc, #2296] @ 368040 │ │ │ │ ldr.w r3, [pc, #2264] @ 368024 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -412129,15 +412125,15 @@ │ │ │ │ ldr.w r1, [pc, #2244] @ 36804c │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ lsls r2, r5, #27 │ │ │ │ bmi.w 367952 │ │ │ │ lsls r3, r5, #28 │ │ │ │ ittt mi │ │ │ │ addmi.w r3, r4, #4096 @ 0x1000 │ │ │ │ movmi r2, #0 │ │ │ │ strmi.w r2, [r3, #1904] @ 0x770 │ │ │ │ @@ -412192,15 +412188,15 @@ │ │ │ │ ldr.w r1, [pc, #2064] @ 368058 │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r4, #1850] @ 0x73a │ │ │ │ and.w r2, r5, #206 @ 0xce │ │ │ │ and.w r3, r3, #49 @ 0x31 │ │ │ │ and.w r1, r2, #192 @ 0xc0 │ │ │ │ orrs r3, r2 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ beq.n 367958 │ │ │ │ @@ -412399,15 +412395,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ add r5, sp, #124 @ 0x7c │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ add r6, sp, #116 @ 0x74 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ movs r2, #0 │ │ │ │ str r2, [sp, #124] @ 0x7c │ │ │ │ @@ -412817,15 +412813,15 @@ │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ mov r1, r9 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldrh.w r4, [fp, #18] │ │ │ │ rev16 r2, r2 │ │ │ │ strh.w r2, [fp, #16] │ │ │ │ rev16 r4, r4 │ │ │ │ - bl 747100 │ │ │ │ + bl 747110 │ │ │ │ adds r3, r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ rev16 r3, r3 │ │ │ │ mov r0, sl │ │ │ │ strh.w r3, [fp, #18] │ │ │ │ strb.w r5, [fp, #24] │ │ │ │ strb.w r5, [fp, #25] │ │ │ │ @@ -412882,41 +412878,41 @@ │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #148 @ 0x94 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #180 @ 0xb4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r1, #210 @ 0xd2 │ │ │ │ + adds r1, #234 @ 0xea │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r1, sp, #72 @ 0x48 │ │ │ │ + add r1, sp, #168 @ 0xa8 │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #150 @ 0x96 │ │ │ │ + adds r1, #174 @ 0xae │ │ │ │ lsls r5, r2, #1 │ │ │ │ - add r0, sp, #832 @ 0x340 │ │ │ │ + add r0, sp, #928 @ 0x3a0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #544] @ (368260 ) │ │ │ │ + ldr r4, [pc, #640] @ (3682c0 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #254 @ 0xfe │ │ │ │ lsls r0, r5, #1 │ │ │ │ - adds r1, #56 @ 0x38 │ │ │ │ + adds r1, #80 @ 0x50 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r2, r5, #25 │ │ │ │ + lsls r2, r0, #26 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r1, r6 │ │ │ │ + subs r6, r4, r6 │ │ │ │ lsls r6, r0, #1 │ │ │ │ - adds r0, #118 @ 0x76 │ │ │ │ + adds r0, #142 @ 0x8e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r1, r3 │ │ │ │ + subs r4, r4, r3 │ │ │ │ lsls r6, r0, #1 │ │ │ │ adds r0, #26 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r0, [pc, #856] @ (3683bc ) │ │ │ │ + ldr r0, [pc, #952] @ (36841c ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 367876 │ │ │ │ b.n 3679a0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsls r0, r2, #13 │ │ │ │ @@ -413350,15 +413346,15 @@ │ │ │ │ add r3, pc │ │ │ │ ldr.w r1, [pc, #2048] @ 368ca0 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r0, #424 @ 0x1a8 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #108 @ 0x6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ strd r5, r5, [sp, #108] @ 0x6c │ │ │ │ @@ -413793,15 +413789,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ add.w r5, r3, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r7, r1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r1, [r4, #1832] @ 0x728 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ tst r1, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39abc8 │ │ │ │ @@ -413809,15 +413805,15 @@ │ │ │ │ strh.w r6, [r4, #1832] @ 0x728 │ │ │ │ bl 366a38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #628] @ (368cb0 ) │ │ │ │ ldr r3, [pc, #580] @ (368c84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413843,15 +413839,15 @@ │ │ │ │ strh.w r0, [r4, #1834] @ 0x72a │ │ │ │ str r1, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #560] @ (368cbc ) │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #552] @ (368cc0 ) │ │ │ │ ldr r3, [pc, #492] @ (368c84 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ eors r2, r3 │ │ │ │ @@ -413905,15 +413901,15 @@ │ │ │ │ add sp, #140 @ 0x8c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 366a38 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ b.w 368294 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r4, #6176 @ 0x1820 │ │ │ │ ldr r2, [pc, #376] @ (368ccc ) │ │ │ │ strd r0, r1, [r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [pc, #296] @ (368c84 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -414010,33 +414006,33 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r6, #176 @ 0xb0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r5, #90 @ 0x5a │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r5, #36 @ 0x24 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - movs r4, #38 @ 0x26 │ │ │ │ + movs r4, #62 @ 0x3e │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldr r3, [sp, #392] @ 0x188 │ │ │ │ + ldr r3, [sp, #488] @ 0x1e8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #30 │ │ │ │ + subs r7, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #56] @ 0x38 │ │ │ │ + str r6, [sp, #152] @ 0x98 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r1, #3 │ │ │ │ + subs r0, r4, #3 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - subs r1, #200 @ 0xc8 │ │ │ │ + subs r1, #224 @ 0xe0 │ │ │ │ movs r6, r7 │ │ │ │ subs r6, r1, #4 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - subs r6, r0, #1 │ │ │ │ + subs r6, r3, #1 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r5, [sp, #504] @ 0x1f8 │ │ │ │ + str r5, [sp, #600] @ 0x258 │ │ │ │ movs r6, r7 │ │ │ │ - subs r1, #54 @ 0x36 │ │ │ │ + subs r1, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r6, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r6, r0, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ subs r6, r5, #0 │ │ │ │ lsls r0, r5, #1 │ │ │ │ @@ -414064,15 +414060,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r1, [pc, #1600] @ 369350 │ │ │ │ add.w r3, r5, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r4, #1856] @ 0x740 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 369486 │ │ │ │ ldrb.w r3, [r4, #1857] @ 0x741 │ │ │ │ lsls r6, r3, #28 │ │ │ │ bpl.w 369486 │ │ │ │ ldr.w r7, [r4, #1840] @ 0x730 │ │ │ │ @@ -414433,15 +414429,15 @@ │ │ │ │ orr.w r0, r0, #1 │ │ │ │ strh.w r0, [r4, #1832] @ 0x728 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #464] @ (36935c ) │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39abc8 │ │ │ │ @@ -414521,15 +414517,15 @@ │ │ │ │ add r1, r9 │ │ │ │ strh.w r1, [r0, #2116] @ 0x844 │ │ │ │ ldr r1, [pc, #240] @ (36936c ) │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, r9 │ │ │ │ moveq r1, r8 │ │ │ │ bl 39abc8 │ │ │ │ @@ -414546,15 +414542,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w r3, [r4, #1844] @ 0x734 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh.w r3, [r4, #1834] @ 0x72a │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ tst r2, r3 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 39abc8 │ │ │ │ @@ -414594,39 +414590,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, r3, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, r1, r7 │ │ │ │ + subs r0, r4, r7 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - str r2, [sp, #960] @ 0x3c0 │ │ │ │ + str r3, [sp, #32] │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, #172 @ 0xac │ │ │ │ + adds r6, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ - asrs r0, r1, #29 │ │ │ │ + asrs r0, r4, #29 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r6, [r7, #50] @ 0x32 │ │ │ │ + ldrh r6, [r2, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #56 @ 0x38 │ │ │ │ + adds r2, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ asrs r6, r5, #29 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - asrs r4, r3, #25 │ │ │ │ + asrs r4, r6, #25 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r4, [r2, #44] @ 0x2c │ │ │ │ + ldrh r4, [r5, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - adds r1, #66 @ 0x42 │ │ │ │ + adds r1, #90 @ 0x5a │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r2, #24 │ │ │ │ + asrs r2, r5, #24 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - adds r1, #12 │ │ │ │ + adds r1, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r0, #42] @ 0x2a │ │ │ │ + ldrh r4, [r3, #42] @ 0x2a │ │ │ │ movs r6, r7 │ │ │ │ ldrh.w r2, [r4, #1832] @ 0x728 │ │ │ │ ldr.w r3, [r4, #1844] @ 0x734 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ orr.w r2, r2, #16 │ │ │ │ adds r3, #1 │ │ │ │ strh.w r2, [r4, #1832] @ 0x728 │ │ │ │ @@ -414712,19 +414708,19 @@ │ │ │ │ ldr.w r8, [sp, #92] @ 0x5c │ │ │ │ b.n 368f52 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b.n 3691da │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - asrs r4, r4, #20 │ │ │ │ + asrs r4, r7, #20 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - ldrh r2, [r3, #34] @ 0x22 │ │ │ │ + ldrh r2, [r6, #34] @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, #12 │ │ │ │ + adds r0, #36 @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs.w r1, r1, #0 │ │ │ │ bcc.n 3694b2 │ │ │ │ ldr r0, [pc, #664] @ (369744 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ @@ -414949,63 +414945,63 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #72] @ (369784 ) │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ - ldr r6, [r6, r2] │ │ │ │ + ldr r6, [r1, r3] │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r2, r6, #7 │ │ │ │ + lsls r2, r1, #8 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r4, #7 │ │ │ │ + lsls r0, r7, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r1, #7 │ │ │ │ + lsls r6, r4, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r7, #6 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r5, #6 │ │ │ │ + lsls r2, r0, #7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r3, #6 │ │ │ │ + lsls r0, r6, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r6, #5 │ │ │ │ + lsls r4, r1, #6 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r4, #5 │ │ │ │ + lsls r2, r7, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r2, #5 │ │ │ │ + lsls r0, r5, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r7, #4 │ │ │ │ + lsls r6, r2, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r2, r3, #4 │ │ │ │ + lsls r2, r6, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r0, r1, #4 │ │ │ │ + lsls r0, r4, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r6, r6, #3 │ │ │ │ + lsls r6, r1, #4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - lsls r4, r4, #3 │ │ │ │ + lsls r4, r7, #3 │ │ │ │ lsls r0, r0, #1 │ │ │ │ ldr r0, [pc, #4] @ (369790 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrb r2, [r1, #10] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #2124] @ 0x84c │ │ │ │ bl 4a18dc │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ - bl 5d0084 │ │ │ │ + bl 5d0094 │ │ │ │ ldr.w r1, [r4, #2128] @ 0x850 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ b.w 394b80 │ │ │ │ nop │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -415038,15 +415034,15 @@ │ │ │ │ ldr r1, [pc, #124] @ (3698a0 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cbnz r1, 36986c │ │ │ │ ldr.w r0, [r4, #2120] @ 0x848 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ movw r1, #14266 @ 0x37ba │ │ │ │ movt r1, #3072 @ 0xc00 │ │ │ │ orr.w r0, r0, #65536 @ 0x10000 │ │ │ │ ands r1, r3 │ │ │ │ str.w r0, [r4, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36980a │ │ │ │ @@ -415070,35 +415066,35 @@ │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 36982c │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #40] @ (3698b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36982c │ │ │ │ ldr r3, [pc, #32] @ (3698b4 ) │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc │ │ │ │ b.n 369822 │ │ │ │ asrs r2, r5, #5 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldr r4, [sp, #624] @ 0x270 │ │ │ │ + ldr r4, [sp, #720] @ 0x2d0 │ │ │ │ lsls r1, r1, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r0, #1 │ │ │ │ + lsls r0, r3, #1 │ │ │ │ lsls r0, r0, #1 │ │ │ │ subs r0, r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r4, r4 │ │ │ │ + movs r4, r7 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - movs r4, r1 │ │ │ │ + movs r4, r4 │ │ │ │ lsls r0, r0, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #140] @ (369958 ) │ │ │ │ @@ -415106,25 +415102,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (369960 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #132] @ (369964 ) │ │ │ │ ldr r1, [pc, #132] @ (369968 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #116] @ (36996c ) │ │ │ │ ldr r2, [pc, #120] @ (369970 ) │ │ │ │ mov.w r4, #512 @ 0x200 │ │ │ │ movt r4, #4156 @ 0x103c │ │ │ │ ldr r3, [pc, #112] @ (369974 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ @@ -415138,38 +415134,38 @@ │ │ │ │ strh.w r2, [r0, #118] @ 0x76 │ │ │ │ movw r2, #4113 @ 0x1011 │ │ │ │ movt r2, #25 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ movs r2, #2 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r1, [pc, #72] @ (36997c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - asrs r0, r6, #1 │ │ │ │ + asrs r0, r1, #2 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - b.n 3693a4 │ │ │ │ + b.n 3693d4 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xfa460045 │ │ │ │ - strh r6, [r3, #56] @ 0x38 │ │ │ │ + @ instruction: 0xfa5e0045 │ │ │ │ + strh r6, [r6, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #218 @ 0xda │ │ │ │ + cmp r2, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r4, #3 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 4, pc, cr13, cr15, {7} @ │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ lsls r3, r4, #1 │ │ │ │ ldrh r4, [r4, #34] @ 0x22 │ │ │ │ @@ -415187,15 +415183,15 @@ │ │ │ │ ldr r1, [pc, #68] @ (3699e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #52] @ (3699e4 ) │ │ │ │ add.w r1, r0, #6208 @ 0x1840 │ │ │ │ ldr r2, [pc, #48] @ (3699e8 ) │ │ │ │ adds r1, #4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -415205,23 +415201,23 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - lsrs r6, r4, #30 │ │ │ │ + lsrs r6, r7, #30 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r4, [r4, #50] @ 0x32 │ │ │ │ + strh r4, [r7, #50] @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ - cmp r2, #30 │ │ │ │ + cmp r2, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #120 @ 0x78 │ │ │ │ + add r7, sp, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -415337,15 +415333,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 39a8a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 39ab78 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str.w r3, [r6, #2120] @ 0x848 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (369ba0 ) │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add.w r1, r4, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -415356,20 +415352,20 @@ │ │ │ │ addw r1, r4, #2104 @ 0x838 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 4a12c8 │ │ │ │ strb.w r8, [r7, #16] │ │ │ │ b.n 369a9a │ │ │ │ nop │ │ │ │ - lsrs r2, r2, #28 │ │ │ │ + lsrs r2, r5, #28 │ │ │ │ lsls r5, r2, #1 │ │ │ │ strb r4, [r3, #28] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - stc2l 0, cr0, [sl, #252] @ 0xfc │ │ │ │ - ldc2 0, cr0, [ip, #252]! @ 0xfc │ │ │ │ + stc2l 0, cr0, [r2, #252]! @ 0xfc │ │ │ │ + ldc2l 0, cr0, [r4, #252] @ 0xfc │ │ │ │ str r0, [sp, #808] @ 0x328 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #4096 @ 0x1000 │ │ │ │ @@ -415483,15 +415479,15 @@ │ │ │ │ ldr r0, [pc, #88] @ (369d2c ) │ │ │ │ ldr.w r0, [ip, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 369c56 │ │ │ │ ldr r0, [pc, #80] @ (369d30 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 369c56 │ │ │ │ ldr r3, [pc, #72] @ (369d34 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 369c96 │ │ │ │ ldr r3, [pc, #52] @ (369d2c ) │ │ │ │ @@ -415500,36 +415496,36 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 369c96 │ │ │ │ ldr r0, [pc, #52] @ (369d38 ) │ │ │ │ uxth r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 369c96 │ │ │ │ nop │ │ │ │ lsrs r0, r2, #22 │ │ │ │ lsls r0, r5, #1 │ │ │ │ ldrh r4, [r5, #60] @ 0x3c │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r4, #18 │ │ │ │ + lsrs r2, r7, #18 │ │ │ │ lsls r5, r2, #1 │ │ │ │ ldrh r0, [r2, #58] @ 0x3a │ │ │ │ lsls r0, r5, #1 │ │ │ │ movs r2, #4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc2 0, cr0, [r8], {63} @ 0x3f │ │ │ │ + stc2 0, cr0, [r0], #-252 @ 0xffffff04 │ │ │ │ cmp r8, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r0], {63} @ 0x3f │ │ │ │ + stc2 0, cr0, [r8], #-252 @ 0xffffff04 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #256] @ (369e50 ) │ │ │ │ sub.w r1, r2, #72 @ 0x48 │ │ │ │ sub sp, #24 │ │ │ │ @@ -415598,15 +415594,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (369e60 ) │ │ │ │ mov r3, r6 │ │ │ │ strd r7, r8, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 369d7a │ │ │ │ lsrs r3, r2, #3 │ │ │ │ mov r8, r1 │ │ │ │ orr.w r3, r3, r6, lsl #29 │ │ │ │ addw r3, r3, #1556 @ 0x614 │ │ │ │ add.w r3, r7, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -415625,29 +415621,29 @@ │ │ │ │ str.w r2, [r3, #2168] @ 0x878 │ │ │ │ b.n 369db0 │ │ │ │ ldr r1, [pc, #36] @ (369e64 ) │ │ │ │ ldr r0, [pc, #36] @ (369e68 ) │ │ │ │ add r1, pc │ │ │ │ adds r1, #240 @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 369d9c │ │ │ │ nop │ │ │ │ lsrs r6, r6, #15 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfb7a003f │ │ │ │ - lsrs r6, r7, #11 │ │ │ │ + @ instruction: 0xfb92003f │ │ │ │ + lsrs r6, r2, #12 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - @ instruction: 0xfb02003f │ │ │ │ + smlatt r0, sl, pc, r0 │ │ │ │ ldr r1, [pc, #124] @ (369eec ) │ │ │ │ ldr r3, [pc, #128] @ (369ef0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 369e86 │ │ │ │ movs r0, #0 │ │ │ │ @@ -415682,15 +415678,15 @@ │ │ │ │ ubfx r0, r1, #0, #11 │ │ │ │ ldr r1, [pc, #52] @ (369efc ) │ │ │ │ strd r0, lr, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (369f00 ) │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {pc} │ │ │ │ @@ -415699,40 +415695,40 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfae2003f │ │ │ │ - @ instruction: 0xfae0003f │ │ │ │ + @ instruction: 0xfafa003f │ │ │ │ + @ instruction: 0xfaf8003f │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ (369ff0 ) │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #220] @ (369ff4 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #220] @ (369ff8 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #204] @ (369ffc ) │ │ │ │ ldr r1, [pc, #208] @ (36a000 ) │ │ │ │ adds r4, #252 @ 0xfc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #204] @ (36a004 ) │ │ │ │ add r1, pc │ │ │ │ movs r3, #9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #196] @ (36a008 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 369fd2 │ │ │ │ @@ -415783,33 +415779,33 @@ │ │ │ │ ldr r2, [pc, #48] @ (36a010 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r3, r2, #16 │ │ │ │ bpl.n 369f4e │ │ │ │ ldr r0, [pc, #44] @ (36a014 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 369f4e │ │ │ │ - lsrs r4, r4, #8 │ │ │ │ + lsrs r4, r7, #8 │ │ │ │ lsls r5, r2, #1 │ │ │ │ - strh r2, [r4, #6] │ │ │ │ + strh r2, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ - movs r4, #160 @ 0xa0 │ │ │ │ + movs r4, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfae6003f │ │ │ │ - @ instruction: 0xfaf0003f │ │ │ │ + @ instruction: 0xfafe003f │ │ │ │ + @ instruction: 0xfb08003f │ │ │ │ lsrs r2, r1, #8 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa48003f │ │ │ │ + @ instruction: 0xfa60003f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-112] │ │ │ │ ldr r4, [pc, #392] @ (36a1b8 ) │ │ │ │ sub.w sp, sp, #4160 @ 0x1040 │ │ │ │ @@ -415926,30 +415922,30 @@ │ │ │ │ ldr r0, [pc, #108] @ (36a1d4 ) │ │ │ │ strd r3, ip, [sp] │ │ │ │ uxtb r3, r2 │ │ │ │ add r0, pc │ │ │ │ ubfx r2, r2, #8, #8 │ │ │ │ strd lr, r9, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 36a116 │ │ │ │ ldr r3, [pc, #84] @ (36a1d8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36a066 │ │ │ │ ldr r3, [pc, #64] @ (36a1d0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 36a066 │ │ │ │ ldr r0, [pc, #60] @ (36a1dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36a066 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ lsls r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ @@ -415964,18 +415960,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r1, #3 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r8, #63] @ 0x3f │ │ │ │ + vst4.8 {d0-d3}, [r0 :256] │ │ │ │ subs r7, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - strh.w r0, [r2, #63] @ 0x3f │ │ │ │ + ldrh.w r0, [sl, #63] @ 0x3f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #116 @ 0x74 │ │ │ │ add.w r1, r0, #4096 @ 0x1000 │ │ │ │ @@ -416675,15 +416671,15 @@ │ │ │ │ ldr r3, [pc, #96] @ (36ab0c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 36a7d0 │ │ │ │ ldr r0, [pc, #88] @ (36ab10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36a7d0 │ │ │ │ ldr.w r3, [sl, #2152] @ 0x868 │ │ │ │ mov r0, r8 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str.w r3, [sl, #2152] @ 0x868 │ │ │ │ bl 3697c8 │ │ │ │ ldrh.w r0, [r5, #2228] @ 0x8b4 │ │ │ │ @@ -416700,23 +416696,23 @@ │ │ │ │ lsls r0, r5, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r4, #6 │ │ │ │ lsls r0, r5, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #4 │ │ │ │ + lsls r0, r7, #4 │ │ │ │ lsls r5, r2, #1 │ │ │ │ lsls r4, r0, #1 │ │ │ │ lsls r0, r5, #1 │ │ │ │ strh r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s16 d16, d31, #10 │ │ │ │ + vshr.s32 d16, d31, #18 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ strd r2, r1, [sp] │ │ │ │ bl 4a1878 │ │ │ │ @@ -416845,15 +416841,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, ip │ │ │ │ ldr r0, [pc, #644] @ (36af10 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36ac18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ bl 36a018 │ │ │ │ b.n 36ac18 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ add r4, sp, #84 @ 0x54 │ │ │ │ @@ -417012,15 +417008,15 @@ │ │ │ │ lsrs r1, r1, #22 │ │ │ │ str r0, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #188] @ (36af1c ) │ │ │ │ ldr r1, [pc, #192] @ (36af20 ) │ │ │ │ add r0, pc │ │ │ │ add r1, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ b.n 36abda │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r0, [r3, #2124] @ 0x84c │ │ │ │ bl 4a1858 │ │ │ │ add.w r1, r9, #8320 @ 0x2080 │ │ │ │ ldrh.w r2, [fp, #2224] @ 0x8b0 │ │ │ │ @@ -417047,15 +417043,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [pc, #112] @ (36af28 ) │ │ │ │ add r1, pc │ │ │ │ mov r2, ip │ │ │ │ add.w r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36ac18 │ │ │ │ ldr r2, [pc, #96] @ (36af2c ) │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36adee │ │ │ │ @@ -417064,41 +417060,41 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.n 36adee │ │ │ │ ldr r1, [pc, #80] @ (36af30 ) │ │ │ │ ldr r0, [pc, #80] @ (36af34 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #2152] @ 0x868 │ │ │ │ b.n 36adee │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldc2l 0, cr0, [r2, #412]! @ 0x19c │ │ │ │ stc2l 0, cr0, [r2, #412]! @ 0x19c │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc2 0, cr0, [r6], #336 @ 0x150 │ │ │ │ - mcr 0, 2, r0, cr2, cr15, {1} │ │ │ │ + stc2l 0, cr0, [lr], {84} @ 0x54 │ │ │ │ + mrc 0, 2, r0, cr10, cr15, {1} │ │ │ │ @ instruction: 0xfb4a0067 │ │ │ │ subs r0, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ - adcs.w r0, r4, pc, rrx │ │ │ │ - mcrr 0, 3, r0, sl, cr15 │ │ │ │ - @ instruction: 0xfa880054 │ │ │ │ - ldc 0, cr0, [r4], {63} @ 0x3f │ │ │ │ + sbc.w r0, ip, pc, rrx │ │ │ │ + stcl 0, cr0, [r2], #-252 @ 0xffffff04 │ │ │ │ + @ instruction: 0xfaa00054 │ │ │ │ + stc 0, cr0, [ip], #-252 @ 0xffffff04 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - rsb r0, lr, pc, rrx │ │ │ │ - rsbs r0, r8, pc, rrx │ │ │ │ + @ instruction: 0xebe6003f │ │ │ │ + @ instruction: 0xebf0003f │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr.w r5, [pc, #1420] @ 36b4d8 │ │ │ │ sub sp, #24 │ │ │ │ ldr.w r1, [pc, #1420] @ 36b4dc │ │ │ │ @@ -417303,15 +417299,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 36b1fa │ │ │ │ ldr r1, [pc, #760] @ (36b4e8 ) │ │ │ │ ldr r0, [pc, #760] @ (36b4ec ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b.n 36ab38 │ │ │ │ add.w r7, r4, #4096 @ 0x1000 │ │ │ │ str.w r6, [r7, #2132] @ 0x854 │ │ │ │ lsls r6, r6, #31 │ │ │ │ @@ -417442,15 +417438,15 @@ │ │ │ │ bl 3694a0 │ │ │ │ strd r0, r9, [sp] │ │ │ │ ldr r0, [pc, #320] @ (36b4f4 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 36af6c │ │ │ │ str.w r2, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 36b46e │ │ │ │ bic.w r3, r3, #8257536 @ 0x7e0000 │ │ │ │ lsls r1, r6, #18 │ │ │ │ @@ -417470,15 +417466,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [pc, #248] @ (36b4fc ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #292 @ 0x124 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ str.w r3, [r7, #2152] @ 0x868 │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 36af82 │ │ │ │ ldr r3, [pc, #196] @ (36b4e4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -417490,30 +417486,30 @@ │ │ │ │ bpl.w 36af82 │ │ │ │ ldr r1, [pc, #200] @ (36b500 ) │ │ │ │ ldr r0, [pc, #200] @ (36b504 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #188] @ (36b508 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36b1b0 │ │ │ │ ldr r3, [pc, #136] @ (36b4e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 36b1b0 │ │ │ │ ldr r1, [pc, #168] @ (36b50c ) │ │ │ │ ldr r0, [pc, #172] @ (36b510 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36b1b0 │ │ │ │ ldr r2, [pc, #152] @ (36b508 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 36b480 │ │ │ │ ldr r2, [pc, #104] @ (36b4e0 ) │ │ │ │ ldr r2, [r5, r2] │ │ │ │ @@ -417536,59 +417532,59 @@ │ │ │ │ ldr r3, [pc, #56] @ (36b4e0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 36b21c │ │ │ │ ldr r0, [pc, #100] @ (36b518 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36b21c │ │ │ │ ldr r1, [pc, #92] @ (36b51c ) │ │ │ │ ldr r0, [pc, #96] @ (36b520 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [r7, #2156] @ 0x86c │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr.w r3, [r7, #2152] @ 0x868 │ │ │ │ b.n 36b1c8 │ │ │ │ nop │ │ │ │ ldr??.w r0, [r8, #103] @ 0x67 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia.w lr!, {r0, r1, r2, r3, r4, r5} │ │ │ │ - @ instruction: 0xe8c8003f │ │ │ │ + @ instruction: 0xe8d6003f │ │ │ │ + strd r0, r0, [r0], #252 @ 0xfc │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36b3a8 │ │ │ │ - movs r7, r7 │ │ │ │ - @ instruction: 0xf53e0054 │ │ │ │ b.n 36b3d8 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #616 @ (adr r3, 36b76c ) │ │ │ │ + adcs.w r0, r6, #13893632 @ 0xd40000 │ │ │ │ + b.n 36b408 │ │ │ │ + movs r7, r7 │ │ │ │ + add r3, pc, #712 @ (adr r3, 36b7cc ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 36b208 │ │ │ │ + b.n 36b238 │ │ │ │ movs r7, r7 │ │ │ │ asrs r0, r5, #23 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36b2d8 │ │ │ │ + b.n 36b308 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36b2f8 │ │ │ │ + b.n 36b328 │ │ │ │ movs r7, r7 │ │ │ │ add r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36b014 │ │ │ │ + b.n 36b044 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, pc, #80 @ (adr r3, 36b570 ) │ │ │ │ + add r3, pc, #176 @ (adr r3, 36b5d0 ) │ │ │ │ lsls r1, r0, #1 │ │ │ │ - b.n 36b250 │ │ │ │ + b.n 36b280 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ itett cc │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ @@ -417614,15 +417610,15 @@ │ │ │ │ str.w r2, [r3, #1392] @ 0x570 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ (36b578 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrb r6, [r1, r5] │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -417670,26 +417666,26 @@ │ │ │ │ ldr r2, [pc, #32] @ (36b61c ) │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #20 │ │ │ │ bpl.n 36b5ec │ │ │ │ ldr r0, [pc, #24] @ (36b620 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36b5ec │ │ │ │ ldr r0, [pc, #20] @ (36b624 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36b5ec │ │ │ │ @ instruction: 0xf38c0067 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36b280 │ │ │ │ + b.n 36b2b0 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36b2b8 │ │ │ │ + b.n 36b2e8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r5, [pc, #160] @ (36b6dc ) │ │ │ │ @@ -417697,25 +417693,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #164] @ (36b6e4 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #152] @ (36b6e8 ) │ │ │ │ ldr r1, [pc, #152] @ (36b6ec ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #136] @ (36b6f0 ) │ │ │ │ ldr r3, [pc, #140] @ (36b6f4 ) │ │ │ │ movs r5, #1 │ │ │ │ ldr r1, [pc, #140] @ (36b6f8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ strd r2, r3, [r0, #92] @ 0x5c │ │ │ │ @@ -417732,52 +417728,52 @@ │ │ │ │ str.w r5, [r0, #114] @ 0x72 │ │ │ │ add r1, pc │ │ │ │ movw r2, #5549 @ 0x15ad │ │ │ │ movt r2, #1968 @ 0x7b0 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [pc, #88] @ (36b704 ) │ │ │ │ ldr r1, [pc, #88] @ (36b708 ) │ │ │ │ movs r2, #2 │ │ │ │ add r3, pc │ │ │ │ mov r0, r4 │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - bics.w r0, r0, #13893632 @ 0xd40000 │ │ │ │ - stmia r7!, {r1, r4, r5, r7} │ │ │ │ + orr.w r0, r8, #13893632 @ 0xd40000 │ │ │ │ + stmia r7!, {r1, r3, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bgt.n 36b694 │ │ │ │ + bgt.n 36b6c4 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r6, [r5, #24] │ │ │ │ + ldr r6, [r0, #28] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r2, r5, #21 │ │ │ │ + lsrs r2, r0, #22 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #25 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36b30c │ │ │ │ + b.n 36b33c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36b318 │ │ │ │ + b.n 36b348 │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r0, [r2, r0] │ │ │ │ lsls r3, r4, #1 │ │ │ │ strb r6, [r5, #9] │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -417830,19 +417826,19 @@ │ │ │ │ ldr r0, [pc, #20] @ (36b79c ) │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ ldr r0, [pc, #16] @ (36b7a0 ) │ │ │ │ add r0, pc │ │ │ │ bl 440310 │ │ │ │ nop │ │ │ │ - b.n 36b1fc │ │ │ │ + b.n 36b22c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36b1f0 │ │ │ │ + b.n 36b220 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36b1e4 │ │ │ │ + b.n 36b214 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ (36b830 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -417851,26 +417847,26 @@ │ │ │ │ ldr r1, [pc, #124] @ (36b838 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #44 @ 0x2c │ │ │ │ ldr r2, [pc, #104] @ (36b83c ) │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #100] @ (36b840 ) │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #88] @ (36b844 ) │ │ │ │ ldr r2, [pc, #92] @ (36b848 ) │ │ │ │ add.w r1, r6, #5856 @ 0x16e0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ adds r1, #24 │ │ │ │ @@ -417879,42 +417875,42 @@ │ │ │ │ ldr r2, [pc, #76] @ (36b84c ) │ │ │ │ ldr r1, [pc, #76] @ (36b850 ) │ │ │ │ movs r3, #11 │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #880] @ 0x370 │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str.w r3, [r0, #880] @ 0x370 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xf2b40054 │ │ │ │ - b.n 36b24c │ │ │ │ + movt r0, #49236 @ 0xc054 │ │ │ │ + b.n 36b27c │ │ │ │ movs r7, r7 │ │ │ │ - b.n 36b278 │ │ │ │ + b.n 36b2a8 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r3, r4} │ │ │ │ + stmia r6!, {r1, r4, r5} │ │ │ │ movs r5, r7 │ │ │ │ - blt.n 36b8bc │ │ │ │ + blt.n 36b8ec │ │ │ │ lsls r5, r0, #1 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [pc, #208] @ (36b91c ) │ │ │ │ + ldr r1, [pc, #304] @ (36b97c ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r0, #0] │ │ │ │ + ldr r0, [r3, #0] │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r7, #14 │ │ │ │ + lsrs r4, r2, #15 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ (36b90c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -417922,23 +417918,23 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #168] @ (36b914 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #152] @ (36b918 ) │ │ │ │ ldr r1, [pc, #156] @ (36b91c ) │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ movs r3, #26 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r3, [r5, #768] @ 0x300 │ │ │ │ cbnz r3, 36b8f2 │ │ │ │ add.w r3, r4, #8960 @ 0x2300 │ │ │ │ add.w r2, r4, #9024 @ 0x2340 │ │ │ │ movs r1, #1 │ │ │ │ @@ -417973,23 +417969,23 @@ │ │ │ │ bl 354a74 │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 355aa0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r5, #768] @ 0x300 │ │ │ │ b.n 36b89a │ │ │ │ nop │ │ │ │ - addw r0, r4, #84 @ 0x54 │ │ │ │ - str r2, [r2, #120] @ 0x78 │ │ │ │ + @ instruction: 0xf21c0054 │ │ │ │ + str r2, [r5, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r2, #13 │ │ │ │ + lsrs r0, r5, #13 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36b1a8 │ │ │ │ - movs r7, r7 │ │ │ │ b.n 36b1d8 │ │ │ │ movs r7, r7 │ │ │ │ + b.n 36b208 │ │ │ │ + movs r7, r7 │ │ │ │ add.w r2, r0, #8192 @ 0x2000 │ │ │ │ ldrb.w r2, [r2, #696] @ 0x2b8 │ │ │ │ cbz r2, 36b938 │ │ │ │ movs r0, #1 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -418007,15 +418003,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add.w r1, ip, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #80] @ (36b9ac ) │ │ │ │ add r2, pc │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 395ed4 │ │ │ │ cbz r0, 36b980 │ │ │ │ movs r0, #1 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -418032,18 +418028,18 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1200054 │ │ │ │ - str r0, [r5, #104] @ 0x68 │ │ │ │ + @ instruction: 0xf1380054 │ │ │ │ + str r0, [r0, #108] @ 0x6c │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r4, r4, #9 │ │ │ │ + lsrs r4, r7, #9 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w ip, [pc, #244] @ 36bab4 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ @@ -418060,15 +418056,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ movs r5, #1 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r6, #8896 @ 0x22c0 │ │ │ │ movs r4, #0 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov lr, r0 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ strb.w r5, [sp, #52] @ 0x34 │ │ │ │ @@ -418126,21 +418122,21 @@ │ │ │ │ bl 4a1858 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ bl 4a1aa8 │ │ │ │ b.n 36ba60 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xf0a80054 │ │ │ │ + @ instruction: 0xf0c00054 │ │ │ │ vhadd.s q8, q4, │ │ │ │ - str r4, [r5, #96] @ 0x60 │ │ │ │ + str r4, [r0, #100] @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r0, r5, #7 │ │ │ │ + lsrs r0, r0, #8 │ │ │ │ movs r6, r7 │ │ │ │ cdp 0, 14, cr0, cr8, cr7, {3} │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ @@ -418175,29 +418171,29 @@ │ │ │ │ ldr r1, [pc, #48] @ (36bb5c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 3976b4 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 36bb3e │ │ │ │ b.n 36bb00 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 36bb10 │ │ │ │ - vqadd.s8 q8, q2, q2 │ │ │ │ - str r4, [r2, #76] @ 0x4c │ │ │ │ + vqadd.s16 q8, q6, q2 │ │ │ │ + str r4, [r5, #76] @ 0x4c │ │ │ │ movs r6, r7 │ │ │ │ - lsrs r0, r2, #2 │ │ │ │ + lsrs r0, r5, #2 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #352] @ (36bcd8 ) │ │ │ │ @@ -418216,15 +418212,15 @@ │ │ │ │ movs r7, #0 │ │ │ │ add r1, pc │ │ │ │ mov.w sl, #1 │ │ │ │ ldr r4, [r5, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ add.w fp, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [r9] │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ strb.w sl, [sp, #64] @ 0x40 │ │ │ │ adds.w r2, r2, #668 @ 0x29c │ │ │ │ ldr.w r3, [r9, #4] │ │ │ │ @@ -418313,21 +418309,21 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - mrc 0, 7, r0, cr2, cr4, {2} │ │ │ │ + vqadd.s8 q0, q5, q2 │ │ │ │ stcl 0, cr0, [r4, #412] @ 0x19c │ │ │ │ - str r0, [r7, #68] @ 0x44 │ │ │ │ + str r0, [r2, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r2, r6, #32 │ │ │ │ + lsrs r2, r1, #1 │ │ │ │ movs r6, r7 │ │ │ │ ldc 0, cr0, [r0], #412 @ 0x19c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #192] @ (36bdc0 ) │ │ │ │ @@ -418336,15 +418332,15 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #192] @ (36bdc8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r4, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r4, #1384] @ 0x568 │ │ │ │ blx 2595ac │ │ │ │ ldr.w r3, [r4, #768] @ 0x300 │ │ │ │ cbnz r3, 36bd7c │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ @@ -418356,72 +418352,72 @@ │ │ │ │ add r6, pc │ │ │ │ add r2, pc │ │ │ │ adds r6, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrb.w r3, [r4, #696] @ 0x2b8 │ │ │ │ mov r7, r0 │ │ │ │ ldrd r1, r2, [sp, #8] │ │ │ │ cbnz r3, 36bd94 │ │ │ │ ldr r4, [pc, #124] @ (36bdd8 ) │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #124] @ (36bddc ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #124] @ (36bde0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 3960ac │ │ │ │ ldr.w r0, [r4, #744] @ 0x2e8 │ │ │ │ bl 354a74 │ │ │ │ ldr.w r0, [r4, #760] @ 0x2f8 │ │ │ │ bl 355aa0 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r4, #768] @ 0x300 │ │ │ │ b.n 36bd2a │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 397708 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 36bda2 │ │ │ │ add.w r2, r5, #6208 @ 0x1840 │ │ │ │ mov r0, r7 │ │ │ │ adds r2, #16 │ │ │ │ mov r1, r2 │ │ │ │ bl 396b54 │ │ │ │ b.n 36bd5a │ │ │ │ - stcl 0, cr0, [r8, #-336]! @ 0xfffffeb0 │ │ │ │ - svc 194 @ 0xc2 │ │ │ │ + stc 0, cr0, [r0, #336] @ 0x150 │ │ │ │ + svc 218 @ 0xda │ │ │ │ movs r7, r7 │ │ │ │ - svc 214 @ 0xd6 │ │ │ │ + svc 238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - ldc 0, cr0, [r6, #-336]! @ 0xfffffeb0 │ │ │ │ - str r0, [r1, #44] @ 0x2c │ │ │ │ + stcl 0, cr0, [lr, #-336] @ 0xfffffeb0 │ │ │ │ + str r0, [r4, #44] @ 0x2c │ │ │ │ movs r6, r7 │ │ │ │ - lsls r4, r0, #26 │ │ │ │ + lsls r4, r3, #26 │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [ip, #-336] @ 0xfffffeb0 │ │ │ │ - str r6, [r3, #40] @ 0x28 │ │ │ │ + stc 0, cr0, [r4, #-336]! @ 0xfffffeb0 │ │ │ │ + str r6, [r6, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r3, #25 │ │ │ │ + lsls r2, r6, #25 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r4, [pc, #424] @ (36bfa0 ) │ │ │ │ sub sp, #100 @ 0x64 │ │ │ │ @@ -418441,15 +418437,15 @@ │ │ │ │ mov.w r9, #1 │ │ │ │ add r2, pc │ │ │ │ ldr r4, [r5, r4] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #92] @ 0x5c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ strb.w r9, [sp, #72] @ 0x48 │ │ │ │ adds r2, #124 @ 0x7c │ │ │ │ str r3, [sp, #32] │ │ │ │ @@ -418561,26 +418557,26 @@ │ │ │ │ adds r3, #64 @ 0x40 │ │ │ │ ldr r1, [pc, #40] @ (36bfbc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ blx 25b38c <__printf_chk@plt+0x4> │ │ │ │ b.n 36bf7e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - ldcl 0, cr0, [r4], #-336 @ 0xfffffeb0 │ │ │ │ + stc 0, cr0, [ip], {84} @ 0x54 │ │ │ │ adc.w r0, r4, r7, asr #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r5, #28] │ │ │ │ + str r4, [r0, #32] │ │ │ │ movs r6, r7 │ │ │ │ - lsls r0, r5, #22 │ │ │ │ + lsls r0, r0, #23 │ │ │ │ movs r6, r7 │ │ │ │ ldrd r0, r0, [sl, #412]! @ 0x19c │ │ │ │ - ble.n 36c060 │ │ │ │ + ble.n 36c090 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 36c070 │ │ │ │ + ble.n 36c0a0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #788] @ (36c2e8 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -418590,15 +418586,15 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r4, [pc, #780] @ (36c2f4 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #776] @ (36c2f8 ) │ │ │ │ add r4, pc │ │ │ │ mov r5, r0 │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ add.w r2, r4, #116 @ 0x74 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc │ │ │ │ @@ -418683,15 +418679,15 @@ │ │ │ │ mov r2, fp │ │ │ │ add r1, pc │ │ │ │ add.w r0, sl, #52 @ 0x34 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #2 │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ mov.w ip, #156 @ 0x9c │ │ │ │ mov r2, r8 │ │ │ │ strd r1, ip, [sp, #12] │ │ │ │ movs r1, #25 │ │ │ │ str r4, [sp, #20] │ │ │ │ @@ -418703,15 +418699,15 @@ │ │ │ │ blt.n 36c1fe │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ adds r4, #1 │ │ │ │ bl 3976b4 │ │ │ │ cmp r4, #25 │ │ │ │ bne.n 36c12c │ │ │ │ @@ -418724,15 +418720,15 @@ │ │ │ │ add r1, pc │ │ │ │ movs r4, #0 │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #452] @ (36c318 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r9, r0 │ │ │ │ addw r0, r5, #1772 @ 0x6ec │ │ │ │ bl 4a1328 │ │ │ │ movw r3, #9052 @ 0x235c │ │ │ │ ldr.w r2, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, r3] │ │ │ │ @@ -418740,15 +418736,15 @@ │ │ │ │ movs r2, #1 │ │ │ │ movt r2, #1000 @ 0x3e8 │ │ │ │ ldrh.w r1, [r5, #1776] @ 0x6f0 │ │ │ │ strh r1, [r3, #4] │ │ │ │ str.w r2, [r6, #776] @ 0x308 │ │ │ │ str.w r4, [r6, #1384] @ 0x568 │ │ │ │ str.w r4, [r6, #1388] @ 0x56c │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #392] @ (36c31c ) │ │ │ │ add.w r1, r9, #88 @ 0x58 │ │ │ │ ldr.w r3, [r9, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r5, [sp] │ │ │ │ addw r1, r5, #1772 @ 0x6ec │ │ │ │ @@ -418804,23 +418800,23 @@ │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r4, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ adds r4, #156 @ 0x9c │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r2, [pc, #232] @ (36c338 ) │ │ │ │ ldr r1, [pc, #236] @ (36c33c ) │ │ │ │ movw r3, #291 @ 0x123 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 399124 │ │ │ │ cbnz r0, 36c2c6 │ │ │ │ mvn.w r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ ldrb.w r6, [r5, #1772] @ 0x6ec │ │ │ │ mov r0, r7 │ │ │ │ bfi r2, r3, #0, #8 │ │ │ │ @@ -418857,59 +418853,59 @@ │ │ │ │ ldr r0, [pc, #108] @ (36c348 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - eors.w r0, r6, r4, lsr #1 │ │ │ │ - bgt.n 36c2d0 │ │ │ │ + @ instruction: 0xeaae0054 │ │ │ │ + ble.n 36c300 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 36c2fc │ │ │ │ + ble.n 36c32c │ │ │ │ movs r7, r7 │ │ │ │ strh r2, [r2, r3] │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ble.n 36c35c │ │ │ │ + ble.n 36c38c │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 36c31c │ │ │ │ + ble.n 36c34c │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 36c2bc │ │ │ │ + bgt.n 36c2ec │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r6, [r4, r4] │ │ │ │ + ldrsh r6, [r7, r4] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xe9900054 │ │ │ │ - lsls r0, r4, #11 │ │ │ │ + @ instruction: 0xe9a80054 │ │ │ │ + lsls r0, r7, #11 │ │ │ │ movs r6, r7 │ │ │ │ - stmdb r8!, {r2, r4, r6} │ │ │ │ - pop {r1, r5, r7} │ │ │ │ + strd r0, r0, [r0, #-336] @ 0x150 │ │ │ │ + pop {r1, r3, r4, r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 36c2ac │ │ │ │ + bne.n 36c2dc │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r6, [r7, #44] @ 0x2c │ │ │ │ lsls r0, r5, #1 │ │ │ │ - bge.n 36c2dc │ │ │ │ + bge.n 36c30c │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 36c3e4 │ │ │ │ + blt.n 36c414 │ │ │ │ movs r7, r7 │ │ │ │ - blt.n 36c22c │ │ │ │ + blt.n 36c25c │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xe83c0054 │ │ │ │ - cbnz r6, 36c3a2 │ │ │ │ + @ instruction: 0xe8540054 │ │ │ │ + cbnz r6, 36c3a8 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 36c2f8 │ │ │ │ + beq.n 36c328 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - lsls r4, r1, #5 │ │ │ │ + lsls r4, r4, #5 │ │ │ │ movs r6, r7 │ │ │ │ - movs r1, #168 @ 0xa8 │ │ │ │ + movs r1, #192 @ 0xc0 │ │ │ │ lsls r0, r0, #1 │ │ │ │ - b.n 36c270 │ │ │ │ + b.n 36c2a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bge.n 36c440 │ │ │ │ + bge.n 36c270 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r6, #24] │ │ │ │ + ldr r0, [r1, #28] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsls r6, r1, #1 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ @@ -418943,15 +418939,15 @@ │ │ │ │ ldr r2, [pc, #236] @ (36c490 ) │ │ │ │ ldr r1, [pc, #236] @ (36c494 ) │ │ │ │ add r7, pc │ │ │ │ add.w ip, r7, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 36c3cc │ │ │ │ bl 396cb4 │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 36c478 │ │ │ │ @@ -418980,15 +418976,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (36c4a0 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ mov r8, r0 │ │ │ │ ldrb.w r3, [r3, #696] @ 0x2b8 │ │ │ │ cbz r3, 36c428 │ │ │ │ bl 396cb4 │ │ │ │ cbnz r0, 36c458 │ │ │ │ mov r0, r8 │ │ │ │ @@ -419026,34 +419022,34 @@ │ │ │ │ ldr r1, [pc, #52] @ (36c4b0 ) │ │ │ │ add.w r3, r7, #164 @ 0xa4 │ │ │ │ ldr r0, [pc, #52] @ (36c4b4 ) │ │ │ │ movw r2, #263 @ 0x107 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - b.n 36c224 │ │ │ │ + b.n 36c254 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r3, r1] │ │ │ │ + ldrb r0, [r6, r1] │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, r2 │ │ │ │ + movs r6, r5 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36c170 │ │ │ │ + b.n 36c1a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, r7] │ │ │ │ + ldrb r2, [r2, r0] │ │ │ │ movs r6, r7 │ │ │ │ - vshr.u32 d0, d29, #10 │ │ │ │ - b.n 36c0b0 │ │ │ │ + vshr.u8 d16, d29, #2 │ │ │ │ + b.n 36c0e0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 36c480 │ │ │ │ + bls.n 36c4b0 │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 36c3ec │ │ │ │ + bls.n 36c41c │ │ │ │ movs r7, r7 │ │ │ │ - bhi.n 36c45c │ │ │ │ + bhi.n 36c48c │ │ │ │ movs r7, r7 │ │ │ │ - bls.n 36c584 │ │ │ │ + bls.n 36c5b4 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #136] @ 36c554 │ │ │ │ sub sp, #8 │ │ │ │ @@ -419064,15 +419060,15 @@ │ │ │ │ add.w r4, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r6, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r3, r6, r5 │ │ │ │ movw r2, #8973 @ 0x230d │ │ │ │ add r3, r4 │ │ │ │ add.w r7, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -419105,19 +419101,19 @@ │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r6, r3] │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 36c34c │ │ │ │ - b.n 36c090 │ │ │ │ + b.n 36c0c0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r5, r4] │ │ │ │ + ldrh r2, [r0, r5] │ │ │ │ movs r6, r7 │ │ │ │ - mcr2 0, 7, r0, cr8, cr13, {1} │ │ │ │ + vqadd.u8 d0, d0, d29 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #328] @ (36c6c0 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -419149,15 +419145,15 @@ │ │ │ │ add r1, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r0, fp │ │ │ │ mov.w r9, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [sl] │ │ │ │ str.w r8, [sp, #60] @ 0x3c │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str.w r8, [r7, #4] │ │ │ │ adds.w r2, r2, #696 @ 0x2b8 │ │ │ │ strb.w r9, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -419228,18 +419224,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36ce64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 36c03c │ │ │ │ + b.n 36c06c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - mcr2 0, 0, r0, cr8, cr13, {1} │ │ │ │ - ldrh r0, [r0, r1] │ │ │ │ + mcr2 0, 1, r0, cr0, cr13, {1} │ │ │ │ + ldrh r0, [r3, r1] │ │ │ │ movs r6, r7 │ │ │ │ b.n 36cc60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3896] @ 0xf38 │ │ │ │ @@ -419328,15 +419324,15 @@ │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ movs r5, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movw r3, #7752 @ 0x1e48 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ add.w sl, r9, r6 │ │ │ │ ldr.w ip, [r2] │ │ │ │ @@ -419376,15 +419372,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr.w sl, [sp, #76] @ 0x4c │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [pc, #1420] @ 36ce08 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r3 │ │ │ │ bl 3552f0 │ │ │ │ @@ -419453,15 +419449,15 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 36cdb8 │ │ │ │ ldr.w r0, [pc, #1236] @ 36ce24 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc │ │ │ │ add sp, #164 @ 0xa4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ dmb ish │ │ │ │ ldr.w r3, [sl, #4] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ movw sl, #7752 @ 0x1e48 │ │ │ │ ldr.w r1, [r9, r6] │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr r6, [r2, #0] │ │ │ │ @@ -419515,15 +419511,15 @@ │ │ │ │ ldrd r4, r5, [sp, #120] @ 0x78 │ │ │ │ ldr.w r2, [pc, #1048] @ 36ce28 │ │ │ │ ldr.w r1, [pc, #1048] @ 36ce2c │ │ │ │ ldr.w r7, [fp, #744] @ 0x2e8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #0] │ │ │ │ bl 355420 │ │ │ │ cbnz r0, 36ca38 │ │ │ │ @@ -419673,15 +419669,15 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ strd r4, r4, [r6] │ │ │ │ strd r4, r4, [r6, #8] │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strd r4, r4, [r6] │ │ │ │ str r4, [r6, #12] │ │ │ │ movs r3, #144 @ 0x90 │ │ │ │ str r4, [r6, #8] │ │ │ │ movw r2, #7772 @ 0x1e5c │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ mov.w lr, #1 │ │ │ │ @@ -419759,15 +419755,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #1 │ │ │ │ add r1, pc │ │ │ │ strh.w r3, [fp, #764] @ 0x2fc │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r4, [fp, #744] @ 0x2e8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #268] @ (36ce08 ) │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ @@ -419857,57 +419853,57 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36d28c │ │ │ │ lsls r7, r4, #1 │ │ │ │ b.n 36d1e8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 36d3d0 │ │ │ │ + b.n 36d400 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - b.n 36d3bc │ │ │ │ + b.n 36d3ec │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r1, r1] │ │ │ │ + ldr r0, [r4, r1] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xfbf6003d │ │ │ │ + stc2 0, cr0, [lr], {61} @ 0x3d │ │ │ │ ldr r5, [pc, #784] @ (36d11c ) │ │ │ │ movs r0, r0 │ │ │ │ b.n 36cf80 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - b.n 36d104 │ │ │ │ + b.n 36d134 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bcc.n 36cddc │ │ │ │ + bcc.n 36ce0c │ │ │ │ movs r7, r7 │ │ │ │ - bpl.n 36ce98 │ │ │ │ + bpl.n 36cec8 │ │ │ │ movs r7, r7 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ b.n 36ce48 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bmi.n 36cdc4 │ │ │ │ + bmi.n 36cdf4 │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r5, r7] │ │ │ │ + ldrsb r4, [r0, r0] │ │ │ │ movs r6, r7 │ │ │ │ - vld1.8 @ instruction: 0xf9aa003d │ │ │ │ - udf #150 @ 0x96 │ │ │ │ + vst1.8 @ instruction: 0xf9c2003d │ │ │ │ + udf #174 @ 0xae │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r4, [r4, r0] │ │ │ │ + strb r4, [r7, r0] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf7e0003d │ │ │ │ - ble.n 36cd60 │ │ │ │ + @ instruction: 0xf7f8003d │ │ │ │ + ble.n 36cd90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r3, r4] │ │ │ │ + strh r6, [r6, r4] │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf6da003d │ │ │ │ - bgt.n 36cda0 │ │ │ │ + @ instruction: 0xf6f2003d │ │ │ │ + bgt.n 36cdd0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7, {r1, r2, r3, r7} │ │ │ │ + ldmia r7, {r1, r2, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - bgt.n 36cd7c │ │ │ │ + bgt.n 36cdac │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r7!, {r3, r4, r5, r6} │ │ │ │ + ldmia r7, {r4, r7} │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 36ce76 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 36ce84 │ │ │ │ @@ -420046,19 +420042,19 @@ │ │ │ │ cmp ip, r3 │ │ │ │ bne.n 36cece │ │ │ │ ldr.w r0, [r0, #768] @ 0x300 │ │ │ │ clz r0, r0 │ │ │ │ lsrs r0, r0, #5 │ │ │ │ b.n 36cef8 │ │ │ │ nop │ │ │ │ - blt.n 36cef4 │ │ │ │ + blt.n 36cf24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r6!, {r1, r2, r4} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r7, {r2, r4, r7} │ │ │ │ + ldmia r7, {r2, r3, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3816] @ 0xee8 │ │ │ │ mov r7, r2 │ │ │ │ ldr.w r2, [pc, #3276] @ 36dcc4 │ │ │ │ @@ -420193,15 +420189,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #184] @ 0xb8 │ │ │ │ movs r3, #11 │ │ │ │ strd r4, r4, [r6, #4] │ │ │ │ str r4, [r6, #12] │ │ │ │ mov r0, r9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ str r4, [sp, #204] @ 0xcc │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r4, r4, [r3, #4] │ │ │ │ str r4, [r3, #12] │ │ │ │ ldr.w r0, [r5, #760] @ 0x2f8 │ │ │ │ bl 357234 │ │ │ │ @@ -420260,15 +420256,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov.w r5, #1 │ │ │ │ str r1, [sp, #0] │ │ │ │ adc.w r1, r2, #0 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, r1, [sp, #128] @ 0x80 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strd r4, r4, [sp, #160] @ 0xa0 │ │ │ │ mov r6, r0 │ │ │ │ strb.w r5, [sp, #164] @ 0xa4 │ │ │ │ ldmia.w sl, {r0, r1} │ │ │ │ strd r0, r1, [sp, #152] @ 0x98 │ │ │ │ stmia.w r8, {r0, r1} │ │ │ │ dmb ish │ │ │ │ @@ -420390,15 +420386,15 @@ │ │ │ │ b.n 36d44e │ │ │ │ dmb ish │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mul.w r2, ip, r3 │ │ │ │ ldr.w r3, [r6, #-4] │ │ │ │ @@ -420437,15 +420433,15 @@ │ │ │ │ beq.w 36d5a2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ movs r4, #0 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ movs r5, #1 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ mov lr, r0 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -420772,15 +420768,15 @@ │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r6, r4, #6400 @ 0x1900 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ movs r4, #1 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w ip, [fp, #2308] @ 0x904 │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r2, [r6, #-8] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -420821,15 +420817,15 @@ │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r6, [sp, #0] │ │ │ │ movs r4, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w ip, [fp, #2332] @ 0x91c │ │ │ │ mov lr, r0 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ mul.w r3, r3, ip │ │ │ │ adds r2, r3, r2 │ │ │ │ ldr.w r3, [fp, #2324] @ 0x914 │ │ │ │ @@ -420858,15 +420854,15 @@ │ │ │ │ cmp.w r3, r2, lsr #7 │ │ │ │ bne.w 36d4ce │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [fp, #2336] @ 0x920 │ │ │ │ ldr.w r6, [fp, #2332] @ 0x91c │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r2, [fp, #2320] @ 0x910 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r1, [fp, #2324] @ 0x914 │ │ │ │ mul.w r3, r6, r3 │ │ │ │ @@ -420964,15 +420960,15 @@ │ │ │ │ strh.w r0, [sp, #214] @ 0xd6 │ │ │ │ b.n 36d71a │ │ │ │ dmb ish │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [fp, #2312] @ 0x908 │ │ │ │ ldr.w r5, [fp, #2308] @ 0x904 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r2, r1, [r6, #-8] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mul.w r3, r5, r3 │ │ │ │ @@ -421154,44 +421150,44 @@ │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #312 @ 0x138 │ │ │ │ blx 259290 │ │ │ │ bls.n 36dd60 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 36dce8 │ │ │ │ + bls.n 36dd18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #608] @ (36df34 ) │ │ │ │ + ldr r6, [pc, #704] @ (36df94 ) │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xf254003d │ │ │ │ - bhi.n 36dc40 │ │ │ │ + @ instruction: 0xf26c003d │ │ │ │ + bhi.n 36dc70 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bhi.n 36dc28 │ │ │ │ + bhi.n 36dc58 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r6, [pc, #160] @ (36dd84 ) │ │ │ │ + ldr r6, [pc, #256] @ (36dde4 ) │ │ │ │ movs r6, r7 │ │ │ │ - rsbs r0, lr, #61 @ 0x3d │ │ │ │ + @ instruction: 0xf1f6003d │ │ │ │ bvs.n 36dd8c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r4, [pc, #416] @ (36de90 ) │ │ │ │ + ldr r4, [pc, #512] @ (36def0 ) │ │ │ │ movs r6, r7 │ │ │ │ - bic.w r0, r0, #61 @ 0x3d │ │ │ │ - bcs.n 36ddc8 │ │ │ │ + bics.w r0, r8, #61 @ 0x3d │ │ │ │ + bcs.n 36dbf8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0x47f2 │ │ │ │ + ldr r0, [pc, #40] @ (36dd24 ) │ │ │ │ movs r6, r7 │ │ │ │ - sub.w r0, lr, sp, rrx │ │ │ │ - bne.n 36dc8c │ │ │ │ + rsb r0, r6, sp, rrx │ │ │ │ + bne.n 36dcbc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - bx sl │ │ │ │ + bx sp │ │ │ │ movs r6, r7 │ │ │ │ - adds.w r0, r0, sp, rrx │ │ │ │ - ldmia r5, {r1, r3, r4, r5, r7} │ │ │ │ + @ instruction: 0xeb28003d │ │ │ │ + ldmia r5!, {r1, r4, r6, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r0!, {r1, r2, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #84] @ (36dd6c ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #84] @ (36dd70 ) │ │ │ │ movw r2, #551 @ 0x227 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -421217,28 +421213,28 @@ │ │ │ │ ldr r0, [pc, #40] @ (36dd84 ) │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r3, r3, #344 @ 0x158 │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldmia r5!, {r1, r4, r6} │ │ │ │ + ldmia r5, {r1, r3, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r1, r2, r4, r5} │ │ │ │ + stmia r0!, {r1, r2, r3, r6} │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5, {r1, r3, r5} │ │ │ │ + ldmia r5!, {r1, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - stmia r0!, {r4} │ │ │ │ + stmia r0!, {r3, r5} │ │ │ │ movs r7, r7 │ │ │ │ - stmia r1!, {r1, r2, r3, r7} │ │ │ │ + stmia r1!, {r1, r2, r5, r7} │ │ │ │ + movs r7, r7 │ │ │ │ + stmia r0!, {r1, r4} │ │ │ │ + movs r7, r7 │ │ │ │ + stmia r1!, {r4, r5, r6} │ │ │ │ movs r7, r7 │ │ │ │ - itte │ │ │ │ - mov r7, r7 │ │ │ │ - stmia r1!, {r3, r4, r6} │ │ │ │ - moval r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3864] @ 0xf18 │ │ │ │ ldr.w r4, [pc, #1076] @ 36e1d0 │ │ │ │ sub sp, #196 @ 0xc4 │ │ │ │ ldr.w r1, [pc, #1076] @ 36e1d4 │ │ │ │ @@ -421343,15 +421339,15 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r6, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov.w r8, #1 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ add.w r5, r5, #8896 @ 0x22c0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ strb.w r8, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #32] │ │ │ │ @@ -421432,15 +421428,15 @@ │ │ │ │ bne.w 36f1ac │ │ │ │ ldr r1, [pc, #536] @ (36e1f4 ) │ │ │ │ ldr r0, [pc, #540] @ (36e1f8 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r0, [r5, #1768] @ 0x6e8 │ │ │ │ ldr.w r3, [r3, #856] @ 0x358 │ │ │ │ str.w r3, [r5, #1772] @ 0x6ec │ │ │ │ strh.w r4, [r5, #1776] @ 0x6f0 │ │ │ │ bl 4a1858 │ │ │ │ ldr r2, [pc, #504] @ (36e1fc ) │ │ │ │ @@ -421554,15 +421550,15 @@ │ │ │ │ ldr r1, [pc, #224] @ (36e20c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd lr, lr, [sp, #164] @ 0xa4 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ strb.w ip, [sp, #168] @ 0xa8 │ │ │ │ @@ -421609,37 +421605,37 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldmia r3, {r1, r3, r4, r5, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r0, r6 │ │ │ │ + adcs r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36dbc4 │ │ │ │ + b.n 36dbf4 │ │ │ │ movs r5, r7 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r1, {r1, r2, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - pop {r3, pc} │ │ │ │ + pop {r5, pc} │ │ │ │ movs r7, r7 │ │ │ │ - ittt │ │ │ │ - mov r7, r7 │ │ │ │ - ldmia r1, {r1, r2, r6} │ │ │ │ - lsl r7, r4, #1 │ │ │ │ + stmia r0!, {r1, r2, r4} │ │ │ │ + movs r7, r7 │ │ │ │ + ldmia r1, {r1, r2, r6} │ │ │ │ + lsls r7, r4, #1 │ │ │ │ ldmia r0!, {r1, r2, r6} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldmia r1!, {r2, r6} │ │ │ │ + ldmia r1!, {r2, r3, r4, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36e734 │ │ │ │ + b.n 36e764 │ │ │ │ movs r5, r7 │ │ │ │ stmia r7!, {r1, r2, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr.w r0, [pc, #1600] @ 36e858 │ │ │ │ movs r3, #11 │ │ │ │ ldr.w r2, [pc, #1600] @ 36e85c │ │ │ │ movs r6, #0 │ │ │ │ @@ -421652,15 +421648,15 @@ │ │ │ │ str r0, [sp, #88] @ 0x58 │ │ │ │ mov.w r4, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ add r7, sp, #172 @ 0xac │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ add r3, sp, #164 @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ add r2, sp, #156 @ 0x9c │ │ │ │ strb.w r4, [sp, #168] @ 0xa8 │ │ │ │ @@ -421780,15 +421776,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov.w sl, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -421827,15 +421823,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 36bb60 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -421865,15 +421861,15 @@ │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ str.w r3, [r0, #1380] @ 0x564 │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [r7, #4] │ │ │ │ strb.w sl, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ @@ -421973,15 +421969,15 @@ │ │ │ │ ldr r1, [pc, #680] @ (36e880 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r5, #8896 @ 0x22c0 │ │ │ │ mov.w lr, #1 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #168] @ 0xa8 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r3, r1, [r2] │ │ │ │ str r5, [sp, #164] @ 0xa4 │ │ │ │ @@ -422062,15 +422058,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #412] @ (36e88c ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r2, #768] @ 0x300 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 36ddca │ │ │ │ ldrb.w r3, [r2, #720] @ 0x2d0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36e788 │ │ │ │ @@ -422192,47 +422188,47 @@ │ │ │ │ ldr r1, [pc, #80] @ (36e898 ) │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add sp, #196 @ 0xc4 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 25b388 <__printf_chk@plt> │ │ │ │ - ldmia r0!, {r2, r3, r6} │ │ │ │ + ldmia r0!, {r2, r5, r6} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r5, #222 @ 0xde │ │ │ │ + subs r5, #246 @ 0xf6 │ │ │ │ movs r6, r7 │ │ │ │ - b.n 36eb98 │ │ │ │ + b.n 36ebc8 │ │ │ │ movs r5, r7 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r2, 36e894 │ │ │ │ + cbnz r2, 36e89a │ │ │ │ movs r7, r7 │ │ │ │ stmia r3!, {r1, r3, r4, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - stmia r4!, {r3, r4, r7} │ │ │ │ + stmia r4!, {r4, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r2, #42 @ 0x2a │ │ │ │ + subs r2, #66 @ 0x42 │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 36e850 │ │ │ │ + ble.n 36e880 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r3!, {r1, r3, r7} │ │ │ │ + stmia r3!, {r1, r5, r7} │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r1, #22 │ │ │ │ + subs r1, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - bgt.n 36e838 │ │ │ │ + bgt.n 36e868 │ │ │ │ movs r5, r7 │ │ │ │ stmia r1!, {r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ - push {r1, r3, r4, r7} │ │ │ │ + push {r1, r4, r5, r7} │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb69c │ │ │ │ + @ instruction: 0xb6b4 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov.w ip, #1 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r1, #0] │ │ │ │ @@ -423022,33 +423018,33 @@ │ │ │ │ ldr r0, [pc, #44] @ (36f214 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - add r3, sp, #632 @ 0x278 │ │ │ │ + add r3, sp, #728 @ 0x2d8 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #560 @ 0x230 │ │ │ │ + add r5, sp, #656 @ 0x290 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb8a0 │ │ │ │ + @ instruction: 0xb8b8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #536 @ 0x218 │ │ │ │ + add r3, sp, #632 @ 0x278 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #832 @ 0x340 │ │ │ │ + add r5, sp, #928 @ 0x3a0 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb888 │ │ │ │ + @ instruction: 0xb8a0 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r3, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #536 @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - add r5, sp, #528 @ 0x210 │ │ │ │ + add r5, sp, #624 @ 0x270 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (36f220 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r3, #78 @ 0x4e │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ @@ -423057,36 +423053,36 @@ │ │ │ │ movs r3, #14 │ │ │ │ ldr r1, [pc, #172] @ (36f2e8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r4, #12 │ │ │ │ ldr r2, [pc, #156] @ (36f2ec ) │ │ │ │ mov r7, r0 │ │ │ │ str r1, [sp, #0] │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ ldr r1, [pc, #152] @ (36f2f0 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #24 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #140] @ (36f2f4 ) │ │ │ │ ldr r1, [pc, #144] @ (36f2f8 ) │ │ │ │ mov r5, r0 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add.w r4, r0, #112 @ 0x70 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 34cc04 │ │ │ │ ldrh.w r2, [r5, #104] @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ @@ -423097,15 +423093,15 @@ │ │ │ │ bl 33eb6c │ │ │ │ str.w r0, [r5, #324] @ 0x144 │ │ │ │ mov r0, r7 │ │ │ │ bl 4a1328 │ │ │ │ mov r0, r4 │ │ │ │ bl 34c9d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ (36f2fc ) │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ @@ -423114,27 +423110,27 @@ │ │ │ │ str.w r0, [r5, #328] @ 0x148 │ │ │ │ bl 4a1858 │ │ │ │ mov r1, r7 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 4a12c8 │ │ │ │ nop │ │ │ │ - rev r4, r1 │ │ │ │ + rev r4, r4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #54 @ 0x36 │ │ │ │ + adds r4, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ - adds r3, #218 @ 0xda │ │ │ │ + adds r3, #242 @ 0xf2 │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 36f308 │ │ │ │ + cbz r0, 36f30e │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 36f30e │ │ │ │ + cbz r6, 36f314 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r0, #28] │ │ │ │ + ldrh r6, [r3, #28] │ │ │ │ movs r5, r7 │ │ │ │ - add r0, pc, #672 @ (adr r0, 36f59c ) │ │ │ │ + add r0, pc, #768 @ (adr r0, 36f5fc ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ subs r2, #64 @ 0x40 │ │ │ │ lsls r0, r5, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -423144,23 +423140,23 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #80] @ (36f36c ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #32 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #64] @ (36f370 ) │ │ │ │ ldr r1, [pc, #68] @ (36f374 ) │ │ │ │ movs r2, #4 │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (36f378 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ orr.w r2, r2, #8 │ │ │ │ @@ -423169,19 +423165,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ - cbnz r6, 36f372 │ │ │ │ + cbnz r6, 36f378 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r2, #22] │ │ │ │ + ldrh r4, [r5, #22] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [sp, #984] @ 0x3d8 │ │ │ │ + add r0, pc, #56 @ (adr r0, 36f3a8 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ mcr2 15, 7, pc, cr15, cr15, {7} @ │ │ │ │ mov r6, r1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r2, #36 @ 0x24 │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -423198,37 +423194,37 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r2, [pc, #68] @ (36f3e0 ) │ │ │ │ mov r5, r0 │ │ │ │ add r3, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 5d39dc │ │ │ │ + bl 5d39ec │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d42d4 │ │ │ │ + bl 5d42e4 │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ lsls r3, r4, #2 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r2, #22 │ │ │ │ + lsrs r4, r5, #22 │ │ │ │ movs r7, r7 │ │ │ │ lsls r3, r0, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #832] @ 0x340 │ │ │ │ + ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ lsls r3, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #56] @ 36f42c │ │ │ │ sub sp, #8 │ │ │ │ @@ -423239,28 +423235,28 @@ │ │ │ │ ldr r2, [pc, #48] @ (36f434 ) │ │ │ │ add.w ip, ip, #12 │ │ │ │ ldr r4, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ movs r3, #36 @ 0x24 │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r0, #4416 @ 0x1140 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ adds r2, #24 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 70904c │ │ │ │ - @ instruction: 0xb84a │ │ │ │ + b.w 70905c │ │ │ │ + @ instruction: 0xb862 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #784 @ 0x310 │ │ │ │ + add r7, sp, #880 @ 0x370 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #696 @ 0x2b8 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr.w ip, [pc, #152] @ 36f4e0 │ │ │ │ sub sp, #28 │ │ │ │ @@ -423278,23 +423274,23 @@ │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [lr, ip] │ │ │ │ add r2, pc │ │ │ │ ldr.w ip, [ip] │ │ │ │ str.w ip, [sp, #20] │ │ │ │ mov.w ip, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r3, r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 70904c │ │ │ │ + bl 70905c │ │ │ │ cbnz r0, 36f4bc │ │ │ │ ldr r2, [pc, #88] @ (36f4f4 ) │ │ │ │ ldr r3, [pc, #76] @ (36f4e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -423313,35 +423309,35 @@ │ │ │ │ bl 43fa0c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cbnz r1, 36f4d2 │ │ │ │ add.w r3, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str.w r2, [r3, #344] @ 0x158 │ │ │ │ mov r0, r4 │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.n 36f498 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - @ instruction: 0xb7f6 │ │ │ │ + @ instruction: 0xb80e │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, sp, #392 @ 0x188 │ │ │ │ + add r7, sp, #488 @ 0x1e8 │ │ │ │ movs r7, r7 │ │ │ │ - add r7, sp, #288 @ 0x120 │ │ │ │ + add r7, sp, #384 @ 0x180 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r7} │ │ │ │ lsls r7, r4, #1 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (36f504 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ movs r0, #222 @ 0xde │ │ │ │ lsls r3, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #216] @ (36f5f0 ) │ │ │ │ @@ -423397,64 +423393,64 @@ │ │ │ │ ldr r3, [pc, #96] @ (36f5fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 36f574 │ │ │ │ ldr r0, [pc, #88] @ (36f600 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36f574 │ │ │ │ ldr r0, [pc, #84] @ (36f604 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 36f55e │ │ │ │ ldr r0, [pc, #64] @ (36f5fc ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f55e │ │ │ │ ldr r0, [pc, #68] @ (36f608 ) │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ b.n 36f55e │ │ │ │ ldr r3, [pc, #56] @ (36f60c ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 36f574 │ │ │ │ ldr r3, [pc, #32] @ (36f5fc ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.n 36f574 │ │ │ │ ldr r0, [pc, #40] @ (36f610 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36f574 │ │ │ │ nop │ │ │ │ push {r2, r3, r5} │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r6, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #200 @ 0xc8 │ │ │ │ + add r6, sp, #296 @ 0x128 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #472 @ 0x1d8 │ │ │ │ + add r6, sp, #568 @ 0x238 │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r6, #21 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #136] @ (36f6b0 ) │ │ │ │ @@ -423462,25 +423458,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #140] @ (36f6b8 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #128] @ (36f6bc ) │ │ │ │ ldr r1, [pc, #128] @ (36f6c0 ) │ │ │ │ mov r5, r0 │ │ │ │ adds r4, #16 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ mov r2, r0 │ │ │ │ ldr r1, [pc, #112] @ (36f6c4 ) │ │ │ │ movw r4, #4203 @ 0x106b │ │ │ │ movt r4, #33 @ 0x21 │ │ │ │ ldr r0, [pc, #104] @ (36f6c8 ) │ │ │ │ ldr r3, [pc, #108] @ (36f6cc ) │ │ │ │ add r1, pc │ │ │ │ @@ -423493,40 +423489,40 @@ │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r4, [r2, #108] @ 0x6c │ │ │ │ movs r0, #1 │ │ │ │ add r1, pc │ │ │ │ strb.w r0, [r2, #112] @ 0x70 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #72] @ (36f6d4 ) │ │ │ │ movs r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xb64c │ │ │ │ + cpsie a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r6, [r0, #62] @ 0x3e │ │ │ │ + strh r6, [r3, #62] @ 0x3e │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #936] @ 0x3a8 │ │ │ │ + ldr r5, [sp, #8] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - cmp r1, #194 @ 0xc2 │ │ │ │ + cmp r1, #218 @ 0xda │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r5!, {r1, r2, r4, r7} │ │ │ │ movs r5, r7 │ │ │ │ lsrs r5, r7, #9 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, r3, r1 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, r5, #5 │ │ │ │ lsls r3, r4, #1 │ │ │ │ @@ -423596,43 +423592,43 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #72] @ (36f7d4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w ip, [pc, #64] @ 36f7d8 │ │ │ │ ldr.w r5, [r0, ip] │ │ │ │ ldrh.w ip, [r5] │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 36f750 │ │ │ │ ldr.w ip, [pc, #32] @ 36f7cc │ │ │ │ ldr.w r0, [r0, ip] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f750 │ │ │ │ ldr r0, [pc, #36] @ (36f7dc ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f750 │ │ │ │ sxth r2, r7 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #904 @ 0x388 │ │ │ │ + add r4, sp, #1000 @ 0x3e8 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #128] @ (36f85c ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #864 @ 0x360 │ │ │ │ + add r4, sp, #960 @ 0x3c0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #80 @ 0x50 │ │ │ │ @@ -423686,32 +423682,32 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f830 │ │ │ │ ldr r0, [pc, #44] @ (36f8b0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f830 │ │ │ │ ldr r0, [pc, #28] @ (36f8b4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36f82e │ │ │ │ cbz r0, 36f8b2 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #456 @ 0x1c8 │ │ │ │ + add r4, sp, #552 @ 0x228 │ │ │ │ movs r7, r7 │ │ │ │ - add r4, sp, #224 @ 0xe0 │ │ │ │ + add r4, sp, #320 @ 0x140 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #128] @ 36f948 │ │ │ │ cmp r2, #29 │ │ │ │ @@ -423754,33 +423750,33 @@ │ │ │ │ bpl.n 36f8e4 │ │ │ │ ldr r0, [pc, #44] @ (36f958 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ movs r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f8e4 │ │ │ │ ldr r0, [pc, #28] @ (36f95c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36f8e2 │ │ │ │ nop │ │ │ │ add sp, #488 @ 0x1e8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r1, r3] │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #184 @ 0xb8 │ │ │ │ + add r4, sp, #280 @ 0x118 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #984 @ 0x3d8 │ │ │ │ + add r4, sp, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #128] @ (36f9f0 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -423827,34 +423823,34 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36f984 │ │ │ │ ldr r0, [pc, #48] @ (36fa00 ) │ │ │ │ strd r6, r7, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36f984 │ │ │ │ ldr r0, [pc, #32] @ (36fa04 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ add r7, sp, #856 @ 0x358 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ movs r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #784 @ 0x310 │ │ │ │ + add r3, sp, #880 @ 0x370 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #968 @ 0x3c8 │ │ │ │ + add r4, sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #256 @ 0x100 │ │ │ │ @@ -423908,32 +423904,32 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36fa58 │ │ │ │ ldr r0, [pc, #44] @ (36fad8 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36fa58 │ │ │ │ ldr r0, [pc, #28] @ (36fadc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36fa56 │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #180 @ 0xb4 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #440 @ 0x1b8 │ │ │ │ + add r3, sp, #536 @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - add r3, sp, #192 @ 0xc0 │ │ │ │ + add r3, sp, #288 @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #256 @ 0x100 │ │ │ │ @@ -423986,33 +423982,33 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36fb30 │ │ │ │ ldr r0, [pc, #44] @ (36fbb0 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str.w ip, [sp, #4] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36fb30 │ │ │ │ ldr r0, [pc, #28] @ (36fbb4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36fb2e │ │ │ │ nop │ │ │ │ add r6, sp, #224 @ 0xe0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #128 @ 0x80 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, sp, #16 │ │ │ │ + add r3, sp, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - add r2, sp, #792 @ 0x318 │ │ │ │ + add r2, sp, #888 @ 0x378 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ subs.w r5, r2, #256 @ 0x100 │ │ │ │ sub sp, #16 │ │ │ │ @@ -424131,15 +424127,15 @@ │ │ │ │ bpl.n 36fc10 │ │ │ │ ldr r0, [pc, #124] @ (36fd8c ) │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ subs.w r2, r1, #260 @ 0x104 │ │ │ │ sbc.w r3, r6, #0 │ │ │ │ cmp r2, #29 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ bcs.n 36fce2 │ │ │ │ movw r3, #4097 @ 0x1001 │ │ │ │ movt r3, #4096 @ 0x1000 │ │ │ │ @@ -424163,32 +424159,32 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 36fc36 │ │ │ │ ldr r0, [pc, #44] @ (36fd94 ) │ │ │ │ strd r7, r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 36fc36 │ │ │ │ add r5, sp, #376 @ 0x178 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #784 @ 0x310 │ │ │ │ + add r2, sp, #880 @ 0x370 │ │ │ │ movs r7, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #120 @ 0x78 │ │ │ │ + add r2, sp, #216 @ 0xd8 │ │ │ │ movs r7, r7 │ │ │ │ movs r7, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #528 @ 0x210 │ │ │ │ + add r1, sp, #624 @ 0x270 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #120] @ (36fe20 ) │ │ │ │ mov r5, r3 │ │ │ │ @@ -424210,15 +424206,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #84] @ (36fe2c ) │ │ │ │ strd r1, r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [pc, #68] @ (36fe28 ) │ │ │ │ ldrd r1, r3, [sp, #8] │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 36fdc2 │ │ │ │ ldr r2, [pc, #64] @ (36fe30 ) │ │ │ │ @@ -424231,31 +424227,31 @@ │ │ │ │ bpl.n 36fdc2 │ │ │ │ vldr d7, [pc, #24] @ 36fe18 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #44] @ (36fe34 ) │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36fdc2 │ │ │ │ nop.w │ │ │ │ @ instruction: 0xffffffff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ add r3, sp, #632 @ 0x278 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #1000 @ (adr r7, 370218 ) │ │ │ │ + add r0, sp, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ adds r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #336 @ 0x150 │ │ │ │ + add r1, sp, #432 @ 0x1b0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #604] @ (3700a8 ) │ │ │ │ @@ -424332,15 +424328,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r0, [pc, #412] @ (3700b4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 370042 │ │ │ │ orr.w r5, r6, #65536 @ 0x10000 │ │ │ │ b.n 36fee6 │ │ │ │ ldr r0, [pc, #384] @ (3700b8 ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ @@ -424352,15 +424348,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36fe8c │ │ │ │ ldr r0, [pc, #368] @ (3700bc ) │ │ │ │ strd r7, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 36fe8c │ │ │ │ add.w r3, r8, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r3, #3132] @ 0xc3c │ │ │ │ cmp r3, r1 │ │ │ │ bne.n 370032 │ │ │ │ subs r3, r2, #1 │ │ │ │ @@ -424392,15 +424388,15 @@ │ │ │ │ ldr r0, [pc, #264] @ (3700ac ) │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 36fee6 │ │ │ │ ldr r0, [pc, #280] @ (3700c4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36fee6 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ movt r3, #1 │ │ │ │ mov r5, r3 │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ b.n 36ff8e │ │ │ │ movw r3, #25104 @ 0x6210 │ │ │ │ @@ -424455,72 +424451,72 @@ │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 36ff2e │ │ │ │ ldr r0, [pc, #112] @ (3700cc ) │ │ │ │ uxth r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36ff2e │ │ │ │ ldr r2, [pc, #104] @ (3700d0 ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 36fedc │ │ │ │ ldr r2, [pc, #56] @ (3700ac ) │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 36fedc │ │ │ │ ldr r0, [pc, #84] @ (3700d4 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 36fedc │ │ │ │ ldr r3, [pc, #76] @ (3700d8 ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37002c │ │ │ │ ldr r3, [pc, #20] @ (3700ac ) │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 37002c │ │ │ │ ldr r0, [pc, #60] @ (3700dc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37002c │ │ │ │ add r2, sp, #1016 @ 0x3f8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #512 @ 0x200 │ │ │ │ + add r0, sp, #608 @ 0x260 │ │ │ │ movs r7, r7 │ │ │ │ cmp r5, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #456 @ 0x1c8 │ │ │ │ + add r0, sp, #552 @ 0x228 │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #784 @ 0x310 │ │ │ │ + add r0, sp, #880 @ 0x370 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #856 @ (adr r7, 370428 ) │ │ │ │ + add r7, pc, #952 @ (adr r7, 370488 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r4, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, sp, #168 @ 0xa8 │ │ │ │ + add r0, sp, #264 @ 0x108 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #736] @ (3703bc ) │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #368 @ (adr r7, 370250 ) │ │ │ │ + add r7, pc, #464 @ (adr r7, 3702b0 ) │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #44] @ 37011c │ │ │ │ sub sp, #12 │ │ │ │ @@ -424528,25 +424524,25 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #40] @ (370124 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r0, [r0, #3112] @ 0xc28 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 4a18dc │ │ │ │ nop │ │ │ │ - add r3, sp, #504 @ 0x1f8 │ │ │ │ + add r3, sp, #600 @ 0x258 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #912 @ (adr r7, 3704b4 ) │ │ │ │ + add r7, pc, #1008 @ (adr r7, 370514 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #968 @ (adr r7, 3704f0 ) │ │ │ │ + add r0, sp, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #92] @ (370194 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -424555,25 +424551,25 @@ │ │ │ │ ldr r1, [pc, #92] @ (37019c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #76] @ (3701a0 ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #76] @ (3701a4 ) │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #60] @ (3701a8 ) │ │ │ │ ldr r2, [pc, #64] @ (3701ac ) │ │ │ │ add.w r1, r6, #7200 @ 0x1c20 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r1, #24 │ │ │ │ @@ -424584,27 +424580,27 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ nop │ │ │ │ - add r3, sp, #224 @ 0xe0 │ │ │ │ + add r3, sp, #320 @ 0x140 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, pc, #632 @ (adr r7, 370414 ) │ │ │ │ + add r7, pc, #728 @ (adr r7, 370474 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r7, pc, #680 @ (adr r7, 370448 ) │ │ │ │ + add r7, pc, #776 @ (adr r7, 3704a8 ) │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r3, #18] │ │ │ │ + ldrb r2, [r6, #18] │ │ │ │ movs r5, r7 │ │ │ │ - str r1, [sp, #760] @ 0x2f8 │ │ │ │ + str r1, [sp, #856] @ 0x358 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bx ip │ │ │ │ + bx pc │ │ │ │ movs r7, r7 │ │ │ │ - vshr.u32 d0, d30, #8 │ │ │ │ + vshr.u16 d16, d30, #16 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ add.w r3, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w r2, [r3, #3152] @ 0xc50 │ │ │ │ @@ -424617,44 +424613,44 @@ │ │ │ │ ldr r2, [pc, #72] @ (370224 ) │ │ │ │ ldr r1, [pc, #72] @ (370228 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39abc8 │ │ │ │ ldr.w ip, [pc, #48] @ 37022c │ │ │ │ movs r3, #11 │ │ │ │ ldr r2, [pc, #48] @ (370230 ) │ │ │ │ ldr r1, [pc, #48] @ (370234 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r1, r4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 39abc8 │ │ │ │ - add r2, sp, #616 @ 0x268 │ │ │ │ + add r2, sp, #712 @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r4, #0 │ │ │ │ + subs r4, r7, #0 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r5, r6, r7} │ │ │ │ + stmia r1!, {r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - add r2, sp, #472 @ 0x1d8 │ │ │ │ + add r2, sp, #568 @ 0x238 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, r7, #7 │ │ │ │ + subs r4, r2, #0 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r1!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r1!, {r1, r4, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w ip, [pc, #340] @ 37039c │ │ │ │ mov r5, r0 │ │ │ │ @@ -424715,15 +424711,15 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #184] @ (3703a8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 370268 │ │ │ │ add.w r1, r5, #24576 @ 0x6000 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ ldr.w r3, [r1, #3160] @ 0xc58 │ │ │ │ bfc r3, #0, #16 │ │ │ │ str.w r3, [r1, #3160] @ 0xc58 │ │ │ │ @@ -424766,29 +424762,29 @@ │ │ │ │ ldr.w ip, [r6] │ │ │ │ tst.w ip, #32768 @ 0x8000 │ │ │ │ beq.n 3702a2 │ │ │ │ strd r7, r0, [sp] │ │ │ │ ldr r0, [pc, #32] @ (3703b0 ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3702a2 │ │ │ │ nop │ │ │ │ add r6, pc, #1000 @ (adr r6, 370788 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, pc, #56 @ (adr r6, 3703e4 ) │ │ │ │ + add r6, pc, #152 @ (adr r6, 370444 ) │ │ │ │ movs r7, r7 │ │ │ │ movs r0, #216 @ 0xd8 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #592 @ (adr r5, 370604 ) │ │ │ │ + add r5, pc, #688 @ (adr r5, 370664 ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ subs.w r0, r2, #4096 @ 0x1000 │ │ │ │ @@ -424849,15 +424845,15 @@ │ │ │ │ add sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #132] @ (3704f4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3703fe │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ mov r0, r5 │ │ │ │ add.w r5, r5, #12288 @ 0x3000 │ │ │ │ ldr.w r3, [r2, #3148] @ 0xc4c │ │ │ │ bic.w r3, r3, #115 @ 0x73 │ │ │ │ str.w r3, [r2, #3148] @ 0xc4c │ │ │ │ @@ -424883,28 +424879,28 @@ │ │ │ │ ldr.w ip, [r7] │ │ │ │ tst.w ip, #32768 @ 0x8000 │ │ │ │ beq.n 370434 │ │ │ │ strd r6, r0, [sp] │ │ │ │ ldr r0, [pc, #32] @ (3704fc ) │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 370434 │ │ │ │ add r5, pc, #432 @ (adr r5, 37069c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #968 @ (adr r4, 3708c0 ) │ │ │ │ + add r5, pc, #40 @ (adr r5, 370520 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #448] @ (3706bc ) │ │ │ │ movs r0, r0 │ │ │ │ - add r4, pc, #680 @ (adr r4, 3707a8 ) │ │ │ │ + add r4, pc, #776 @ (adr r4, 370808 ) │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, #148 @ 0x94 │ │ │ │ ldr.w r3, [pc, #1220] @ 3709d8 │ │ │ │ @@ -424926,15 +424922,15 @@ │ │ │ │ ldr.w r1, [pc, #1192] @ 3709ec │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ strd r3, r3, [r5, #4] │ │ │ │ str r3, [r5, #12] │ │ │ │ ldr.w r3, [pc, #1168] @ 3709f0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -425222,23 +425218,23 @@ │ │ │ │ ldr r3, [pc, #408] @ (3709fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 370874 │ │ │ │ ldr r0, [pc, #404] @ (370a04 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 37079a │ │ │ │ ldr r0, [pc, #396] @ (370a08 ) │ │ │ │ mov r2, fp │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ and.w r3, r4, fp │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ands r3, r2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ @@ -425274,21 +425270,21 @@ │ │ │ │ ldr r3, [pc, #272] @ (3709fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 370798 │ │ │ │ ldr r0, [pc, #280] @ (370a10 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 370798 │ │ │ │ ldr r0, [pc, #272] @ (370a14 ) │ │ │ │ add.w r9, r7, #16384 @ 0x4000 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w sl, [r9, #3136] @ 0xc40 │ │ │ │ tst.w sl, #1 │ │ │ │ beq.n 370928 │ │ │ │ add.w r8, r7, #24576 @ 0x6000 │ │ │ │ ldr.w r3, [r8, #3188] @ 0xc74 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ lsls r3, r3, #31 │ │ │ │ @@ -425310,15 +425306,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 370798 │ │ │ │ ldr r0, [pc, #200] @ (370a1c ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 370798 │ │ │ │ ldr.w r3, [r8, #3268] @ 0xcc4 │ │ │ │ cmp fp, r3 │ │ │ │ beq.w 370ade │ │ │ │ ldr.w r3, [r8, #3276] @ 0xccc │ │ │ │ cmp r4, r3 │ │ │ │ bne.w 370798 │ │ │ │ @@ -425356,61 +425352,61 @@ │ │ │ │ ldr r3, [pc, #64] @ (3709fc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 370874 │ │ │ │ ldr r0, [pc, #96] @ (370a28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 370874 │ │ │ │ movs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r4, pc, #184 @ (adr r4, 370a98 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ add r4, pc, #152 @ (adr r4, 370a7c ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ - add r7, pc, #208 @ (adr r7, 370ab8 ) │ │ │ │ + add r7, pc, #304 @ (adr r7, 370b18 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - subs r4, r7, r2 │ │ │ │ + subs r4, r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0078 │ │ │ │ + bkpt 0x0090 │ │ │ │ movs r5, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r1, pc, #696 @ (adr r1, 370cb0 ) │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r4, [pc, #448] @ (370bbc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #536 @ (adr r1, 370c20 ) │ │ │ │ + add r1, pc, #632 @ (adr r1, 370c80 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #848 @ (adr r1, 370d5c ) │ │ │ │ + add r1, pc, #944 @ (adr r1, 370dbc ) │ │ │ │ movs r7, r7 │ │ │ │ asrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #928 @ (adr r1, 370db4 ) │ │ │ │ + add r2, pc, #0 @ (adr r2, 370a14 ) │ │ │ │ movs r7, r7 │ │ │ │ - add r0, pc, #768 @ (adr r0, 370d18 ) │ │ │ │ + add r0, pc, #864 @ (adr r0, 370d78 ) │ │ │ │ movs r7, r7 │ │ │ │ subs r6, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - add r0, pc, #784 @ (adr r0, 370d30 ) │ │ │ │ + add r0, pc, #880 @ (adr r0, 370d90 ) │ │ │ │ movs r7, r7 │ │ │ │ cmp r3, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #496 @ (adr r1, 370c1c ) │ │ │ │ + add r1, pc, #592 @ (adr r1, 370c7c ) │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #424] @ (370bd8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 370684 │ │ │ │ ldr r1, [pc, #416] @ (370bdc ) │ │ │ │ @@ -425418,15 +425414,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 370684 │ │ │ │ ldr r0, [pc, #408] @ (370be0 ) │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #120] @ 0x78 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r3, [sp, #128] @ 0x80 │ │ │ │ b.n 370684 │ │ │ │ ldr r3, [pc, #392] @ (370be4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 370a6e │ │ │ │ ldr r3, [pc, #376] @ (370bdc ) │ │ │ │ @@ -425501,15 +425497,15 @@ │ │ │ │ lsls r1, r3, #26 │ │ │ │ bmi.w 3708bc │ │ │ │ b.n 3708de │ │ │ │ ldr r0, [pc, #212] @ (370bf0 ) │ │ │ │ mov r2, fp │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ ldr.w r3, [r8, #3776] @ 0xec0 │ │ │ │ ands r3, r1 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ cmp r3, fp │ │ │ │ bne.w 3705ee │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -425517,15 +425513,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3709ae │ │ │ │ b.n 370874 │ │ │ │ ldr r0, [pc, #176] @ (370bf4 ) │ │ │ │ ldr.w r3, [r8, #3272] @ 0xcc8 │ │ │ │ ldr.w r2, [r8, #3268] @ 0xcc4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r8, #3264] @ 0xcc0 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r4, r3 │ │ │ │ bne.n 370aea │ │ │ │ ldr.w r3, [r8, #3268] @ 0xcc4 │ │ │ │ cmp fp, r3 │ │ │ │ @@ -425538,15 +425534,15 @@ │ │ │ │ movs r2, #3 │ │ │ │ ands r1, r3 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ adds r3, #1 │ │ │ │ b.n 370988 │ │ │ │ ldr r0, [pc, #116] @ (370bf8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ lsls r1, r3, #27 │ │ │ │ bmi.n 370bca │ │ │ │ lsls r4, r3, #26 │ │ │ │ bpl.w 3708d8 │ │ │ │ @@ -425575,27 +425571,27 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b.n 3705ca │ │ │ │ nop │ │ │ │ cmp r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #120 @ (adr r1, 370c5c ) │ │ │ │ + add r1, pc, #216 @ (adr r1, 370cbc ) │ │ │ │ movs r7, r7 │ │ │ │ ldrsb r4, [r0, r1] │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ cmp r1, #152 @ 0x98 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r7, [sp, #936] @ 0x3a8 │ │ │ │ + add r0, pc, #8 @ (adr r0, 370bfc ) │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #376] @ 0x178 │ │ │ │ + ldr r7, [sp, #472] @ 0x1d8 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r7, [sp, #8] │ │ │ │ + ldr r7, [sp, #104] @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #164] @ (370cb0 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -425645,28 +425641,28 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370c1a │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #36] @ (370cc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370c1a │ │ │ │ nop.w │ │ │ │ ... │ │ │ │ ldr r5, [sp, #232] @ 0xe8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r4, r7, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r7, [sp, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #172] @ (370d80 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -425716,15 +425712,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 370ce2 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #48] @ (370d90 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 370ce2 │ │ │ │ nop │ │ │ │ nop.w │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r2, #0] │ │ │ │ @@ -425734,15 +425730,15 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [sp, #304] @ 0x130 │ │ │ │ + ldr r6, [sp, #400] @ 0x190 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #200] @ (370e6c ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -425810,26 +425806,26 @@ │ │ │ │ ldr r3, [pc, #32] @ (370e78 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 370db4 │ │ │ │ ldr r0, [pc, #24] @ (370e7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 370db4 │ │ │ │ nop │ │ │ │ ldr r3, [sp, #648] @ 0x288 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r1, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #408] @ 0x198 │ │ │ │ + ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #40] @ 370eb8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -425837,25 +425833,25 @@ │ │ │ │ movs r3, #26 │ │ │ │ ldr r1, [pc, #36] @ (370ec0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #1 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 370d94 │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #888] @ 0x378 │ │ │ │ + ldr r5, [sp, #984] @ 0x3d8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r2, [sp, #272] @ 0x110 │ │ │ │ + ldr r2, [sp, #368] @ 0x170 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #568] @ (371110 ) │ │ │ │ sub sp, #28 │ │ │ │ @@ -425865,25 +425861,25 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #560] @ (37111c ) │ │ │ │ mov sl, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #556] @ (371120 ) │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ mov r1, r5 │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #26 │ │ │ │ mov r0, sl │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [sl, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ mov.w fp, #0 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #1 │ │ │ │ str.w fp, [r3, #44] @ 0x2c │ │ │ │ mov.w r8, #2097152 @ 0x200000 │ │ │ │ @@ -426020,15 +426016,15 @@ │ │ │ │ mov r2, fp │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ bl 39a8a8 │ │ │ │ addw r0, r4, #3116 @ 0xc2c │ │ │ │ bl 4a1328 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #124] @ (371144 ) │ │ │ │ addw r1, r4, #3116 @ 0xc2c │ │ │ │ ldr r3, [r7, #20] │ │ │ │ adds r7, #88 @ 0x58 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ @@ -426052,39 +426048,39 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [sp, #616] @ 0x268 │ │ │ │ + ldr r5, [sp, #712] @ 0x2c8 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r5, #112] @ 0x70 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r6, #32] │ │ │ │ + strh r4, [r1, #34] @ 0x22 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldr r2, [sp, #0] │ │ │ │ + ldr r2, [sp, #96] @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r2, [sp, #0] │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r2, #26 │ │ │ │ lsls r3, r4, #1 │ │ │ │ - ldr r4, [sp, #544] @ 0x220 │ │ │ │ + ldr r4, [sp, #640] @ 0x280 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #400] @ 0x190 │ │ │ │ + ldr r4, [sp, #496] @ 0x1f0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #280] @ 0x118 │ │ │ │ + ldr r4, [sp, #376] @ 0x178 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r4, [sp, #144] @ 0x90 │ │ │ │ + ldr r4, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #1016] @ 0x3f8 │ │ │ │ + ldr r4, [sp, #88] @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #864] @ 0x360 │ │ │ │ + ldr r3, [sp, #960] @ 0x3c0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r3, [sp, #728] @ 0x2d8 │ │ │ │ + ldr r3, [sp, #824] @ 0x338 │ │ │ │ movs r7, r7 │ │ │ │ adds r6, r2, #2 │ │ │ │ lsls r0, r5, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -426172,15 +426168,15 @@ │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 370cc4 │ │ │ │ ldr r0, [pc, #256] @ (371344 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r1, #28 │ │ │ │ bhi.n 3711d4 │ │ │ │ add r3, pc, #8 @ (adr r3, 371260 ) │ │ │ │ ldr.w r2, [r3, r1, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ nop │ │ │ │ @@ -426237,33 +426233,33 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3711c4 │ │ │ │ ldr r0, [pc, #48] @ (37134c ) │ │ │ │ strd r7, r6, [sp] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 3711c4 │ │ │ │ mov r0, r8 │ │ │ │ add sp, #16 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.n 370bfc │ │ │ │ nop │ │ │ │ str r7, [sp, #816] @ 0x330 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #16] │ │ │ │ + ldr r2, [sp, #112] @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ subs r0, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #320] @ 0x140 │ │ │ │ + ldr r1, [sp, #416] @ 0x1a0 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr.w r5, [pc, #1812] @ 371a78 │ │ │ │ mov r4, r0 │ │ │ │ @@ -426349,15 +426345,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ adds r1, #52 @ 0x34 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr.w r1, [pc, #1600] @ 371a98 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [fp] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37190a │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ @@ -426502,15 +426498,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r1, [pc, #1160] @ 371aa4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldrd r3, r0, [sp, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ bge.w 3714f6 │ │ │ │ add.w r5, r9, #37376 @ 0x9200 │ │ │ │ adds r5, #16 │ │ │ │ ldrd r1, r2, [r5, #-8] │ │ │ │ @@ -426530,15 +426526,15 @@ │ │ │ │ eors r0, r1 │ │ │ │ mov.w r1, #0 │ │ │ │ bne.w 371a72 │ │ │ │ ldr.w r0, [pc, #1084] @ 371aac │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp.w r8, #25 │ │ │ │ sbcs.w r7, r7, #0 │ │ │ │ itt cs │ │ │ │ addcs.w r4, r4, #12288 @ 0x3000 │ │ │ │ strcs.w r9, [r4, #3188] @ 0xc74 │ │ │ │ bcs.w 3713ba │ │ │ │ movw r3, #257 @ 0x101 │ │ │ │ @@ -426593,15 +426589,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 3713fa │ │ │ │ ldr r0, [pc, #900] @ (371ab4 ) │ │ │ │ strd r9, ip, [sp] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3713fa │ │ │ │ ldr.w r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 371644 │ │ │ │ ldr r2, [pc, #876] @ (371ab8 ) │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ @@ -426612,15 +426608,15 @@ │ │ │ │ ldr r2, [pc, #812] @ (371a84 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 371644 │ │ │ │ ldr r0, [pc, #856] @ (371abc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r0, [sp, #128] @ 0x80 │ │ │ │ b.n 371644 │ │ │ │ bl 4a1db8 │ │ │ │ b.n 3716ee │ │ │ │ subs r6, #4 │ │ │ │ orrs r6, r1 │ │ │ │ bne.w 3713ba │ │ │ │ @@ -426672,15 +426668,15 @@ │ │ │ │ bpl.w 371612 │ │ │ │ ldr r0, [pc, #708] @ (371ac8 ) │ │ │ │ mov r1, r4 │ │ │ │ ldrd r2, r3, [sp, #136] @ 0x88 │ │ │ │ strd r2, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #128] @ 0x80 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 371612 │ │ │ │ ubfx r1, r3, #15, #6 │ │ │ │ ubfx sl, r3, #21, #8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp sl, r1 │ │ │ │ ldr.w r2, [r3, #512] @ 0x200 │ │ │ │ mov r3, sl │ │ │ │ @@ -426752,30 +426748,30 @@ │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 3716c2 │ │ │ │ ldr r0, [pc, #512] @ (371ad8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3716c2 │ │ │ │ ldr r3, [pc, #504] @ (371adc ) │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37170a │ │ │ │ ldr r3, [pc, #404] @ (371a84 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37170a │ │ │ │ ldr r0, [pc, #484] @ (371ae0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w ip, [r3, #512] @ 0x200 │ │ │ │ b.n 37170a │ │ │ │ ldr r3, [pc, #472] @ (371ae4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 37191c │ │ │ │ @@ -426818,15 +426814,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.w 3714ae │ │ │ │ ldr r0, [pc, #372] @ (371aec ) │ │ │ │ adds r3, #1 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3714ae │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3713ba │ │ │ │ ldr r3, [pc, #356] @ (371af0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -426845,33 +426841,33 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 371a72 │ │ │ │ ldr r0, [pc, #320] @ (371af8 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #156 @ 0x9c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ add.w r5, r9, #37376 @ 0x9200 │ │ │ │ ldr r0, [pc, #304] @ (371afc ) │ │ │ │ adds r5, #16 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r5, #-8] │ │ │ │ lsls r1, r3, #2 │ │ │ │ bpl.w 3716c2 │ │ │ │ ldr.w r2, [fp] │ │ │ │ ubfx r1, r3, #15, #6 │ │ │ │ ubfx sl, r3, #21, #8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 371890 │ │ │ │ b.n 371822 │ │ │ │ ldr r0, [pc, #268] @ (371b00 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ add.w r3, r4, #12288 @ 0x3000 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr.w r0, [fp] │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bpl.n 371984 │ │ │ │ add.w r3, r4, #24576 @ 0x6000 │ │ │ │ @@ -426896,15 +426892,15 @@ │ │ │ │ beq.w 3714ae │ │ │ │ b.n 37195c │ │ │ │ ldr r0, [pc, #188] @ (371b04 ) │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr.w r2, [r3, #512] @ 0x200 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ subs r0, r2, #2 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 37183e │ │ │ │ @@ -426922,73 +426918,73 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ str r5, [sp, #552] @ 0x228 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #160] @ 0xa0 │ │ │ │ + ldr r0, [sp, #256] @ 0x100 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r2, r5, #14 │ │ │ │ + lsrs r2, r0, #15 │ │ │ │ movs r6, r7 │ │ │ │ - add r7, sp, #416 @ 0x1a0 │ │ │ │ + add r7, sp, #512 @ 0x200 │ │ │ │ movs r5, r7 │ │ │ │ - str r7, [sp, #680] @ 0x2a8 │ │ │ │ + str r7, [sp, #776] @ 0x308 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsrs r6, r4, #7 │ │ │ │ + lsrs r6, r7, #7 │ │ │ │ movs r6, r7 │ │ │ │ - add r5, sp, #648 @ 0x288 │ │ │ │ + add r5, sp, #744 @ 0x2e8 │ │ │ │ movs r5, r7 │ │ │ │ str r2, [sp, #960] @ 0x3c0 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r6, [sp, #248] @ 0xf8 │ │ │ │ + str r6, [sp, #344] @ 0x158 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r4, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #664] @ 0x298 │ │ │ │ + str r5, [sp, #760] @ 0x2f8 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #368] @ 0x170 │ │ │ │ + str r6, [sp, #464] @ 0x1d0 │ │ │ │ movs r7, r7 │ │ │ │ str r1, [sp, #520] @ 0x208 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #536] @ 0x218 │ │ │ │ + str r5, [sp, #632] @ 0x278 │ │ │ │ movs r7, r7 │ │ │ │ ldrsb r0, [r6, r1] │ │ │ │ movs r0, r0 │ │ │ │ adds r6, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r4, r5, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #880] @ 0x370 │ │ │ │ + str r5, [sp, #976] @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #256] @ (371be0 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #64] @ 0x40 │ │ │ │ + str r5, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, #12 │ │ │ │ movs r0, r0 │ │ │ │ sbcs r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #880] @ 0x370 │ │ │ │ + str r3, [sp, #976] @ 0x3d0 │ │ │ │ movs r7, r7 │ │ │ │ str r0, [r6, r5] │ │ │ │ movs r0, r0 │ │ │ │ ldrh r6, [r4, #60] @ 0x3c │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r3, [sp, #496] @ 0x1f0 │ │ │ │ + str r3, [sp, #592] @ 0x250 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #440] @ 0x1b8 │ │ │ │ + str r4, [sp, #536] @ 0x218 │ │ │ │ movs r7, r7 │ │ │ │ - str r3, [sp, #144] @ 0x90 │ │ │ │ + str r3, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [sp, #144] @ 0x90 │ │ │ │ + str r4, [sp, #240] @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr.w lr, [pc, #596] @ 371d70 │ │ │ │ @@ -427056,15 +427052,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #444] @ (371d7c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ add.w r3, r6, #24576 @ 0x6000 │ │ │ │ ubfx r2, r5, #0, #10 │ │ │ │ str.w r2, [r3, #3216] @ 0xc90 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -427081,15 +427077,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 371b5e │ │ │ │ ldr r0, [pc, #384] @ (371d84 ) │ │ │ │ strd r7, r2, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ b.n 371b5e │ │ │ │ lsrs r3, r1, #2 │ │ │ │ subs r1, #32 │ │ │ │ orr.w r3, r3, r4, lsl #30 │ │ │ │ sbc.w ip, r4, #0 │ │ │ │ add.w r3, r3, #6912 @ 0x1b00 │ │ │ │ @@ -427198,24 +427194,24 @@ │ │ │ │ nop │ │ │ │ ldrh r0, [r5, #48] @ 0x30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #192] @ 0xc0 │ │ │ │ + str r3, [sp, #288] @ 0x120 │ │ │ │ movs r7, r7 │ │ │ │ ldr r6, [pc, #512] @ (371f84 ) │ │ │ │ movs r0, r0 │ │ │ │ - str r3, [sp, #72] @ 0x48 │ │ │ │ + str r3, [sp, #168] @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #8] @ (371d94 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ @ instruction: 0xfa1c0062 │ │ │ │ push {r3, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4a1878 │ │ │ │ @@ -427243,35 +427239,35 @@ │ │ │ │ ldr r2, [pc, #56] @ (371e28 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #56] @ (371e2c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #44] @ (371e30 ) │ │ │ │ ldr r1, [pc, #48] @ (371e34 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #36] @ (371e38 ) │ │ │ │ ldr r0, [sp, #12] │ │ │ │ movs r2, #5 │ │ │ │ add r1, pc │ │ │ │ add sp, #20 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 5cd834 │ │ │ │ + b.w 5cd844 │ │ │ │ nop │ │ │ │ - ldrh r6, [r0, #54] @ 0x36 │ │ │ │ + ldrh r6, [r3, #54] @ 0x36 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r0, #0] │ │ │ │ + str r0, [r3, #0] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r0, #21 │ │ │ │ movs r0, r0 │ │ │ │ lsls r1, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, #54 @ 0x36 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -427319,17 +427315,17 @@ │ │ │ │ movs r2, #242 @ 0xf2 │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ blx 259290 │ │ │ │ nop │ │ │ │ - ldrh r2, [r1, #48] @ 0x30 │ │ │ │ + ldrh r2, [r4, #48] @ 0x30 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #40] @ 0x28 │ │ │ │ + str r1, [sp, #136] @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ orrs.w r2, r2, r3, ror #2 │ │ │ │ bne.n 371ee0 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r0, #3524] @ 0xdc4 │ │ │ │ @@ -427347,17 +427343,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #222 @ 0xde │ │ │ │ add r1, pc │ │ │ │ adds r3, #32 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ - ldrh r2, [r0, #46] @ 0x2e │ │ │ │ + ldrh r2, [r3, #46] @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #776] @ 0x308 │ │ │ │ + str r0, [sp, #872] @ 0x368 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ lsrs r1, r3, #2 │ │ │ │ orr.w r2, r2, r3, lsl #30 │ │ │ │ subs r3, r2, #1 │ │ │ │ orrs r3, r1 │ │ │ │ beq.n 371f4c │ │ │ │ @@ -427397,17 +427393,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movs r2, #144 @ 0x90 │ │ │ │ add r1, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ - ldrh r2, [r0, #42] @ 0x2a │ │ │ │ + ldrh r2, [r3, #42] @ 0x2a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #264] @ 0x108 │ │ │ │ + str r0, [sp, #360] @ 0x168 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr.w ip, [pc, #60] @ 371fd8 │ │ │ │ sub sp, #12 │ │ │ │ @@ -427415,32 +427411,32 @@ │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ ldr r1, [pc, #56] @ (371fe0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #4096 @ 0x1000 │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r0, #960] @ 0x3c0 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - ldrh r2, [r2, #40] @ 0x28 │ │ │ │ + ldrh r2, [r5, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [sp, #64] @ 0x40 │ │ │ │ + str r0, [sp, #160] @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [sp, #152] @ 0x98 │ │ │ │ + str r0, [sp, #248] @ 0xf8 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #296] @ (372120 ) │ │ │ │ mov r7, r1 │ │ │ │ @@ -427495,18 +427491,18 @@ │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr.w r3, [r5, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 37206c │ │ │ │ ldr.w r6, [r6, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37206c │ │ │ │ mov r0, r4 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -427530,15 +427526,15 @@ │ │ │ │ ldr r3, [pc, #68] @ (37212c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3720c6 │ │ │ │ ldr r0, [pc, #60] @ (372130 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3720c6 │ │ │ │ ldr r3, [pc, #56] @ (372134 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3720c6 │ │ │ │ ldr r3, [pc, #36] @ (37212c ) │ │ │ │ @@ -427546,29 +427542,29 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 3720c6 │ │ │ │ ldr r0, [pc, #36] @ (372138 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3720c6 │ │ │ │ ldrh r2, [r2, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r7, #54] @ 0x36 │ │ │ │ + ldrh r2, [r2, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [pc, #752] @ (372428 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r6, #54] @ 0x36 │ │ │ │ + ldrh r4, [r1, #56] @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ lsrs r2, r2, #2 │ │ │ │ @@ -427636,18 +427632,18 @@ │ │ │ │ bpl.n 37219a │ │ │ │ ldr.w r3, [r7, #3516] @ 0xdbc │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 37219a │ │ │ │ ldr.w r0, [r5, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37219a │ │ │ │ ldr.w r0, [r0, #932] @ 0x3a4 │ │ │ │ str r2, [sp, #8] │ │ │ │ bl 4a1858 │ │ │ │ mov r6, r0 │ │ │ │ add.w r0, r5, #7264 @ 0x1c60 │ │ │ │ adds r0, #8 │ │ │ │ @@ -427674,31 +427670,31 @@ │ │ │ │ ldr r2, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bge.n 37219a │ │ │ │ ldr.w r0, [r5, #928] @ 0x3a0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldrd r0, r1, [sp, #8] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37219a │ │ │ │ ldr r1, [pc, #60] @ (3722b8 ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3721e8 │ │ │ │ ldr r1, [pc, #52] @ (3722bc ) │ │ │ │ ldr.w r1, [ip, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 3721e8 │ │ │ │ ldr r0, [pc, #44] @ (3722c0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3721e8 │ │ │ │ ldr r3, [pc, #40] @ (3722c4 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #40] @ (3722c8 ) │ │ │ │ movs r2, #190 @ 0xbe │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -427710,19 +427706,19 @@ │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r5, #17 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #44] @ 0x2c │ │ │ │ + ldrh r2, [r7, #44] @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r2, #16] │ │ │ │ + ldrh r6, [r5, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r2, #40] @ 0x28 │ │ │ │ + ldrh r6, [r5, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #88] @ (372334 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -427732,47 +427728,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #64 @ 0x40 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #76] @ (372340 ) │ │ │ │ mov r7, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #72] @ (372344 ) │ │ │ │ add r5, pc │ │ │ │ mov r6, r0 │ │ │ │ add r2, pc │ │ │ │ adds r4, #96 @ 0x60 │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r6, #928 @ 0x3a0 │ │ │ │ bl 2f8254 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, r7 │ │ │ │ movs r3, #19 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, r6, #760 @ 0x2f8 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8304 │ │ │ │ - ldrh r4, [r2, #14] │ │ │ │ + ldrh r4, [r5, #14] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r2, #38] @ 0x26 │ │ │ │ + ldrh r2, [r5, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #38] @ 0x26 │ │ │ │ + ldrh r6, [r7, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - adds r5, #174 @ 0xae │ │ │ │ + adds r5, #198 @ 0xc6 │ │ │ │ movs r6, r7 │ │ │ │ - adds r5, #146 @ 0x92 │ │ │ │ + adds r5, #170 @ 0xaa │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr.w r8, [pc, #968] @ 372728 │ │ │ │ @@ -427785,15 +427781,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r7, pc │ │ │ │ mov r1, r6 │ │ │ │ add.w r3, r7, #64 @ 0x40 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #83 @ 0x53 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #752] @ 0x2f0 │ │ │ │ ldr.w fp, [pc, #940] @ 372734 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ add fp, pc │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3726e0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -427812,73 +427808,73 @@ │ │ │ │ mov r2, r8 │ │ │ │ add r3, pc │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r2, [pc, #876] @ (372740 ) │ │ │ │ ldr r1, [pc, #880] @ (372744 ) │ │ │ │ add.w r3, r7, #136 @ 0x88 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov sl, r1 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #856] @ (372748 ) │ │ │ │ mov r2, r9 │ │ │ │ adds r7, #96 @ 0x60 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 5cd408 │ │ │ │ + bl 5cd418 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str.w sl, [sp, #24] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r9, r0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr.w sl, [pc, #820] @ 37274c │ │ │ │ bl 4499d0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #812] @ (372750 ) │ │ │ │ add sl, pc │ │ │ │ ldr.w r9, [pc, #812] @ 372754 │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r9, pc │ │ │ │ - bl 5cd3cc │ │ │ │ + bl 5cd3dc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r8 │ │ │ │ vldr d8, [pc, #720] @ 372710 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #784] @ (372758 ) │ │ │ │ ldr.w r2, [fp, r3] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ bl 2f85b4 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -427890,49 +427886,49 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ mov r2, r8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov.w r3, #936 @ 0x3a8 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 5d4dac │ │ │ │ + bl 5d4dbc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrd r2, r1, [sp, #28] │ │ │ │ - bl 5cd408 │ │ │ │ + bl 5cd418 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #16 │ │ │ │ movs r3, #0 │ │ │ │ - bl 5cd3cc │ │ │ │ + bl 5cd3dc │ │ │ │ mov r2, sl │ │ │ │ movs r3, #19 │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ bl 2f85b4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ movs r3, #19 │ │ │ │ str r7, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ bl 2f8364 │ │ │ │ movw r2, #2020 @ 0x7e4 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ ldr r7, [pc, #604] @ (372760 ) │ │ │ │ @@ -428074,15 +428070,15 @@ │ │ │ │ movw r2, #8188 @ 0x1ffc │ │ │ │ add.w r0, r4, #760 @ 0x2f8 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 44d8fc │ │ │ │ add.w r0, r4, #936 @ 0x3a8 │ │ │ │ bl 4a1328 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #212] @ (372788 ) │ │ │ │ add.w r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ add.w r1, r4, #936 @ 0x3a8 │ │ │ │ @@ -428097,15 +428093,15 @@ │ │ │ │ ldr r4, [pc, #168] @ (37278c ) │ │ │ │ add.w r3, r7, #112 @ 0x70 │ │ │ │ mov.w r2, #320 @ 0x140 │ │ │ │ mov r1, r8 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #52 @ 0x34 │ │ │ │ vpop {d8} │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -428119,64 +428115,64 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r2, #34] @ 0x22 │ │ │ │ + ldrh r4, [r5, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r5, #34] @ 0x22 │ │ │ │ + ldrh r2, [r0, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r1, #10] │ │ │ │ + ldrh r2, [r4, #10] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r2, [r0, #46] @ 0x2e │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r6, [r6, #38] @ 0x26 │ │ │ │ + ldrh r6, [r1, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r6, r5, #15 │ │ │ │ + lsls r6, r0, #16 │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r3, r0] │ │ │ │ + ldrh r4, [r6, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r0, #116] @ 0x74 │ │ │ │ + ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - b.n 372b80 │ │ │ │ + b.n 372bb0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adds r4, #108 @ 0x6c │ │ │ │ + adds r4, #132 @ 0x84 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r6, {r1, r4, r5, r6, r7} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - adds r4, #122 @ 0x7a │ │ │ │ + adds r4, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r7, #32] │ │ │ │ + ldrh r4, [r2, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ subw r0, r0, #98 @ 0x62 │ │ │ │ ldr r3, [pc, #80] @ (3727b8 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r4, #28] │ │ │ │ + ldrh r2, [r7, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #28] │ │ │ │ + ldrh r2, [r3, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r4, #26] │ │ │ │ + ldrh r2, [r7, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r6, [r4, #24] │ │ │ │ + ldrh r6, [r7, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r0, #24] │ │ │ │ + ldrh r2, [r3, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r5, #22] │ │ │ │ + ldrh r2, [r0, #24] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r0, [r2, #22] │ │ │ │ + ldrh r0, [r5, #22] │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r3, #28 │ │ │ │ lsls r0, r5, #1 │ │ │ │ - ldrh r4, [r6, #10] │ │ │ │ + ldrh r4, [r1, #12] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #16 │ │ │ │ movs r2, #0 │ │ │ │ @@ -428255,19 +428251,19 @@ │ │ │ │ nop │ │ │ │ strh r6, [r2, #12] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r4, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r0, [r0, #40] @ 0x28 │ │ │ │ + strh r0, [r3, #40] @ 0x28 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r7, #8] │ │ │ │ + ldrh r2, [r2, #10] │ │ │ │ movs r7, r7 │ │ │ │ - cmp r6, #144 @ 0x90 │ │ │ │ + cmp r6, #168 @ 0xa8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr r4, [pc, #436] @ (372a34 ) │ │ │ │ @@ -428280,33 +428276,33 @@ │ │ │ │ ldr r2, [pc, #420] @ (372a38 ) │ │ │ │ ldr r1, [pc, #424] @ (372a3c ) │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r5, [pc, #420] @ (372a40 ) │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #416] @ (372a44 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r1, [pc, #388] @ (372a48 ) │ │ │ │ mov r2, r5 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ bl 4491a4 │ │ │ │ cmp.w fp, #0 │ │ │ │ ble.w 372a22 │ │ │ │ ldr r5, [pc, #364] @ (372a4c ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w r9, [pc, #364] @ 372a50 │ │ │ │ @@ -428340,15 +428336,15 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ movs r2, #0 │ │ │ │ add r1, r4 │ │ │ │ bl 40e970 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 372a00 │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ @@ -428394,24 +428390,24 @@ │ │ │ │ movs r4, #0 │ │ │ │ add r7, pc │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r5, #224] @ 0xe0 │ │ │ │ add r1, r4 │ │ │ │ adds r4, #1 │ │ │ │ bl 40eaac │ │ │ │ ldr.w r3, [r5, #220] @ 0xdc │ │ │ │ cmp r3, r4 │ │ │ │ bhi.n 3729b8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 5c1930 │ │ │ │ + bl 5c1940 │ │ │ │ cmp fp, sl │ │ │ │ beq.n 3729ea │ │ │ │ add.w fp, fp, #1 │ │ │ │ b.n 372980 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -428422,56 +428418,56 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ negs r3, r0 │ │ │ │ ldr r0, [pc, #96] @ (372a64 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ ldr r5, [sp, #28] │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r1, [pc, #84] @ (372a68 ) │ │ │ │ ldr r0, [pc, #88] @ (372a6c ) │ │ │ │ add.w r3, r5, #56 @ 0x38 │ │ │ │ add r1, pc │ │ │ │ movs r2, #112 @ 0x70 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 44bcf4 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ - strh r4, [r0, #38] @ 0x26 │ │ │ │ + strh r4, [r3, #38] @ 0x26 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r0, #8] │ │ │ │ + ldrh r4, [r3, #8] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r0, [r5, #52] @ 0x34 │ │ │ │ + ldr r0, [r0, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r2, r5] │ │ │ │ + strb r0, [r5, r5] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r0, [r6, #36] @ 0x24 │ │ │ │ + ldr r0, [r1, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - @ instruction: 0xf6dc003e │ │ │ │ - strh r6, [r3, #34] @ 0x22 │ │ │ │ + @ instruction: 0xf6f4003e │ │ │ │ + strh r6, [r6, #34] @ 0x22 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r1, #6] │ │ │ │ + ldrh r6, [r4, #6] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r6, #4] │ │ │ │ + ldrh r2, [r1, #6] │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, #30] │ │ │ │ + strh r2, [r5, #30] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r0, [r0, #2] │ │ │ │ + ldrh r0, [r3, #2] │ │ │ │ movs r7, r7 │ │ │ │ - ldrh r2, [r5, #0] │ │ │ │ + ldrh r2, [r0, #2] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r4, #62] @ 0x3e │ │ │ │ + strh r4, [r7, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r5, #58] @ 0x3a │ │ │ │ + strh r4, [r0, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r4, #192 @ 0xc0 │ │ │ │ + cmp r4, #216 @ 0xd8 │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00372a70 : │ │ │ │ mov r2, r1 │ │ │ │ ldr.w r1, [r0, #644] @ 0x284 │ │ │ │ b.w 41c684 │ │ │ │ nop │ │ │ │ @@ -428715,15 +428711,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 41b5a0 │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ movs r4, #0 │ │ │ │ b.n 372c4a │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 372d26 │ │ │ │ ldr r3, [pc, #112] @ (372db0 ) │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ ldr r0, [pc, #116] @ (372db8 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ @@ -428762,21 +428758,21 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r7, #23] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldrb r6, [r7, #19] │ │ │ │ lsls r7, r4, #1 │ │ │ │ ldr r1, [pc, #800] @ (3730d4 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #42] @ 0x2a │ │ │ │ + strh r4, [r3, #42] @ 0x2a │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r2, #38] @ 0x26 │ │ │ │ + strh r2, [r5, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #40] @ 0x28 │ │ │ │ + strh r4, [r4, #40] @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r1, #38] @ 0x26 │ │ │ │ + strh r0, [r4, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00372dc4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -428794,52 +428790,52 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add.w r2, r7, #32 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r1, [pc, #264] @ (372f10 ) │ │ │ │ mov r2, r9 │ │ │ │ add.w r3, r7, #40 @ 0x28 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr.w r9, [pc, #256] @ 372f14 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #248] @ (372f18 ) │ │ │ │ add r9, pc │ │ │ │ add.w r3, r7, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov fp, r0 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5d29c8 │ │ │ │ add.w r3, r7, #92 @ 0x5c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #208] @ (372f1c ) │ │ │ │ ldr r1, [pc, #212] @ (372f20 ) │ │ │ │ adds r7, #20 │ │ │ │ str r0, [sp, #8] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r6 │ │ │ │ add.w r7, r5, sl │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r1, sl, r5, lsl #1 │ │ │ │ cmp r7, #0 │ │ │ │ ble.n 372eae │ │ │ │ add.w r9, r0, #4096 @ 0x1000 │ │ │ │ movs r4, #0 │ │ │ │ mov sl, r1 │ │ │ │ b.n 372e82 │ │ │ │ @@ -428899,40 +428895,40 @@ │ │ │ │ ldr r0, [pc, #64] @ (372f34 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r4, [r2, r0] │ │ │ │ + str r4, [r5, r0] │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r4, #29] │ │ │ │ + ldrb r6, [r7, #29] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r2, [r6, #80] @ 0x50 │ │ │ │ + str r2, [r1, #84] @ 0x54 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r4, [r2, #13] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - @ instruction: 0xf198003e │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + subs.w r0, r0, #62 @ 0x3e │ │ │ │ + strh r2, [r3, #30] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r3, #28] │ │ │ │ + strh r0, [r6, #28] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - str r6, [r5, #88] @ 0x58 │ │ │ │ + str r6, [r0, #92] @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #800] @ (373248 ) │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r0, #30] │ │ │ │ + strh r2, [r3, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r2, #25] │ │ │ │ + ldrb r6, [r5, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r2, #20] │ │ │ │ + strh r0, [r5, #20] │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #228 @ 0xe4 │ │ │ │ + movs r7, #252 @ 0xfc │ │ │ │ lsls r7, r0, #1 │ │ │ │ │ │ │ │ 00372f38 : │ │ │ │ b.w 41b5a0 │ │ │ │ │ │ │ │ 00372f3c : │ │ │ │ push {r4, lr} │ │ │ │ @@ -428961,25 +428957,25 @@ │ │ │ │ ldr r1, [pc, #28] @ (372f9c ) │ │ │ │ ldr r0, [pc, #32] @ (372fa0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldrb r6, [r3, #23] │ │ │ │ + ldrb r6, [r6, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r0, [r3, #16] │ │ │ │ + strh r0, [r6, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r3, #26] │ │ │ │ + strh r0, [r6, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r1, #23] │ │ │ │ + ldrb r0, [r4, #23] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r0, #16] │ │ │ │ + strh r2, [r3, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r6, #26] │ │ │ │ + strh r6, [r1, #28] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00372fa4 : │ │ │ │ b.w 41bf10 │ │ │ │ │ │ │ │ 00372fa8 : │ │ │ │ b.w 41bf84 │ │ │ │ @@ -429068,52 +429064,52 @@ │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r4, pc │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr.w r8, [pc, #1304] @ 3735a8 │ │ │ │ mov r2, r7 │ │ │ │ ldr.w r1, [pc, #1304] @ 3735ac │ │ │ │ ldr.w r7, [pc, #1304] @ 3735b0 │ │ │ │ add.w r3, r6, #40 @ 0x28 │ │ │ │ add r8, pc │ │ │ │ add r1, pc │ │ │ │ add r7, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #44 @ 0x2c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5d29b8 │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5d29c8 │ │ │ │ mov r2, r8 │ │ │ │ add.w r3, r6, #92 @ 0x5c │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr.w r2, [pc, #1244] @ 3735b4 │ │ │ │ ldr.w r1, [pc, #1244] @ 3735b8 │ │ │ │ adds r6, #20 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r2, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #27 │ │ │ │ mov r0, r5 │ │ │ │ mov.w r6, sl, lsl #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r8, r6, #1 │ │ │ │ str r0, [sp, #24] │ │ │ │ cmp.w r9, #0 │ │ │ │ bne.n 373100 │ │ │ │ mov r8, r6 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ @@ -429159,60 +429155,60 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr.w r6, [pc, #1092] @ 3735c8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [pc, #1084] @ 3735cc │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5ce84c │ │ │ │ ldr.w r1, [pc, #1056] @ 3735d0 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ b.n 3731ca │ │ │ │ adds r6, #1 │ │ │ │ cmp fp, r6 │ │ │ │ beq.n 37322a │ │ │ │ mov r0, r5 │ │ │ │ - bl 5c18d0 │ │ │ │ + bl 5c18e0 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3731c4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1020] @ (3735d4 ) │ │ │ │ mov r1, r6 │ │ │ │ rsb r8, r4, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ cbz r6, 3731f4 │ │ │ │ movs r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ adds r7, #1 │ │ │ │ - bl 5c1930 │ │ │ │ + bl 5c1940 │ │ │ │ cmp r6, r7 │ │ │ │ bne.n 3731e8 │ │ │ │ ldr r0, [pc, #992] @ (3735d8 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r2, [pc, #988] @ (3735dc ) │ │ │ │ ldr r3, [pc, #912] @ (373594 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3 │ │ │ │ @@ -429263,15 +429259,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls.n 3732fa │ │ │ │ movs r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r7, #224] @ 0xe0 │ │ │ │ movs r2, #1 │ │ │ │ add r1, fp │ │ │ │ bl 40e970 │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 373282 │ │ │ │ rsb r8, r0, #0 │ │ │ │ @@ -429281,15 +429277,15 @@ │ │ │ │ mov r6, fp │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r1, r9 │ │ │ │ ldr.w fp, [sp, #16] │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ bl 44bcf4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 41bcbc │ │ │ │ add.w r6, r9, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ @@ -429297,15 +429293,15 @@ │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 37286c │ │ │ │ cmp fp, r6 │ │ │ │ ble.n 3731f4 │ │ │ │ mov r0, r5 │ │ │ │ adds r6, #1 │ │ │ │ - bl 5c1930 │ │ │ │ + bl 5c1940 │ │ │ │ cmp fp, r6 │ │ │ │ bgt.n 3732ec │ │ │ │ b.n 3731f4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ adds r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bne.n 373246 │ │ │ │ @@ -429432,47 +429428,47 @@ │ │ │ │ add r4, pc │ │ │ │ add.w r0, r4, #20 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r6, [pc, #464] @ (373604 ) │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #460] @ (373608 ) │ │ │ │ add r6, pc │ │ │ │ add.w r3, r4, #32 │ │ │ │ add r1, pc │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ - bl 5ce83c │ │ │ │ + bl 5d2764 │ │ │ │ + bl 5ce84c │ │ │ │ ldr r1, [pc, #436] @ (37360c ) │ │ │ │ mov r2, r6 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 4491a4 │ │ │ │ bl 44bcf4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [r2, #20] │ │ │ │ movs r2, #1 │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge.n 373498 │ │ │ │ ldr r0, [pc, #396] @ (373610 ) │ │ │ │ negs r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 37286c │ │ │ │ b.n 3731fe │ │ │ │ movs r4, #0 │ │ │ │ @@ -429502,15 +429498,15 @@ │ │ │ │ subs r2, r3, #1 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37355c │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r2 │ │ │ │ - bl 5be84c │ │ │ │ + bl 5be85c │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 3734d0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 41cf2c │ │ │ │ cmp r0, #0 │ │ │ │ bge.n 3734d0 │ │ │ │ @@ -429523,25 +429519,25 @@ │ │ │ │ adds r3, #164 @ 0xa4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [r6, #640] @ 0x280 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 72bae0 │ │ │ │ + bl 72baf0 │ │ │ │ ldr.w r3, [r6, #220] @ 0xdc │ │ │ │ ldr.w r2, [r6, #640] @ 0x280 │ │ │ │ str.w r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ cbz r3, 373554 │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r1, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r3 │ │ │ │ - bl 5be84c │ │ │ │ + bl 5be85c │ │ │ │ cbz r0, 373546 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 41cf2c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37349c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -429555,15 +429551,15 @@ │ │ │ │ b.n 37335c │ │ │ │ ldr.w r0, [r6, #660] @ 0x294 │ │ │ │ ldr r2, [r0, #0] │ │ │ │ b.n 3734b6 │ │ │ │ ldr r0, [pc, #184] @ (373620 ) │ │ │ │ mvn.w r4, #37 @ 0x25 │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ b.n 3731fe │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r3, [r3, #660] @ 0x294 │ │ │ │ udf #255 @ 0xff │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [r3, #224] @ 0xe0 │ │ │ │ @@ -429571,80 +429567,80 @@ │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r3, [r3, #220] @ 0xdc │ │ │ │ udf #255 @ 0xff │ │ │ │ ldrb r4, [r7, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #600] @ (3737f4 ) │ │ │ │ + ldr r5, [pc, #696] @ (373854 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r0, [r4, #40] @ 0x28 │ │ │ │ + str r0, [r7, #40] @ 0x28 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldrb r4, [r1, #3] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r6, [r3, #8] │ │ │ │ + strh r6, [r6, #8] │ │ │ │ movs r7, r7 │ │ │ │ - vqadd.s8 d0, d4, d30 │ │ │ │ - strh r6, [r7, #8] │ │ │ │ + vqadd.s16 d0, d12, d30 │ │ │ │ + strh r6, [r2, #10] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r7, #4] │ │ │ │ + strh r0, [r2, #6] │ │ │ │ movs r7, r7 │ │ │ │ - str r4, [r3, #48] @ 0x30 │ │ │ │ + str r4, [r6, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #15] │ │ │ │ + ldrb r2, [r5, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r3, #0] │ │ │ │ + strh r4, [r6, #0] │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r0, #40] @ 0x28 │ │ │ │ + str r2, [r3, #40] @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [pc, #400] @ (37375c ) │ │ │ │ + ldr r4, [pc, #496] @ (3737bc ) │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r0, #24] │ │ │ │ + str r4, [r3, #24] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldcl 0, cr0, [r0, #248]! @ 0xf8 │ │ │ │ - strh r2, [r5, #10] │ │ │ │ + mcr 0, 0, r0, cr8, cr14, {1} │ │ │ │ + strh r2, [r0, #12] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r1, #29] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r2, [r2, #12] │ │ │ │ + ldrb r2, [r5, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r7, #29] │ │ │ │ + ldrb r0, [r2, #30] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #29] │ │ │ │ + ldrb r2, [r7, #29] │ │ │ │ movs r7, r7 │ │ │ │ - strh r6, [r7, #4] │ │ │ │ + strh r6, [r2, #6] │ │ │ │ movs r7, r7 │ │ │ │ ldr r1, [pc, #800] @ (373914 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r1, #26] │ │ │ │ + ldrb r4, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r4, #4] │ │ │ │ + ldrb r2, [r7, #4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r4, [r5, #21] │ │ │ │ + ldrb r4, [r0, #22] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsh r2, [r2, r7] │ │ │ │ + ldrsh r2, [r5, r7] │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [pc, #736] @ (3738e8 ) │ │ │ │ + ldr r1, [pc, #832] @ (373948 ) │ │ │ │ movs r5, r7 │ │ │ │ - ldrsh r2, [r3, r3] │ │ │ │ + ldrsh r2, [r6, r3] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - adc.w r0, r6, lr, rrx │ │ │ │ - ldrb r0, [r1, #29] │ │ │ │ + adcs.w r0, lr, lr, rrx │ │ │ │ + ldrb r0, [r4, #29] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r0, [r1, #1] │ │ │ │ + ldrb r0, [r4, #1] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r0, #18] │ │ │ │ + ldrb r2, [r3, #18] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r5, #27] │ │ │ │ + ldrb r2, [r0, #28] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, #22] │ │ │ │ + ldrb r2, [r1, #23] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00373624 : │ │ │ │ ldr.w r3, [r0, #332] @ 0x14c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cbz r3, 37362e │ │ │ │ bx r3 │ │ │ │ @@ -429753,25 +429749,25 @@ │ │ │ │ nop │ │ │ │ strb r4, [r7, #11] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r2, #10] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strb r0, [r2, #25] │ │ │ │ + strb r0, [r5, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r1, #10] │ │ │ │ + ldrb r2, [r4, #10] │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, r3, #7 │ │ │ │ + subs r6, r6, #7 │ │ │ │ lsls r7, r0, #1 │ │ │ │ - strb r6, [r6, #24] │ │ │ │ + strb r6, [r1, #25] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r0, [r6, #9] │ │ │ │ + ldrb r0, [r1, #10] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r4, [r4, #19] │ │ │ │ + ldrb r4, [r7, #19] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037374c : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -429850,15 +429846,15 @@ │ │ │ │ bge.n 3737ce │ │ │ │ blx 259be0 <__errno_location@plt> │ │ │ │ ldr r3, [r0, #0] │ │ │ │ negs r3, r3 │ │ │ │ ldr r0, [pc, #132] @ (37389c ) │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 71e8f4 │ │ │ │ + bl 71e904 │ │ │ │ ldr.w r2, [r4, #660] @ 0x294 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #3 │ │ │ │ beq.n 37383c │ │ │ │ movs r2, #0 │ │ │ │ @@ -429903,32 +429899,32 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ strb r4, [r5, #7] │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ strb r0, [r7, #5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrb r0, [r6, #15] │ │ │ │ + ldrb r0, [r1, #16] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r5, #19] │ │ │ │ + strb r4, [r0, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r4, #4] │ │ │ │ + ldrb r6, [r7, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r6, [r1, #14] │ │ │ │ + ldrb r6, [r4, #14] │ │ │ │ movs r7, r7 │ │ │ │ - strb r4, [r0, #19] │ │ │ │ + strb r4, [r3, #19] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r7, #3] │ │ │ │ + ldrb r6, [r2, #4] │ │ │ │ movs r7, r7 │ │ │ │ - ldrb r2, [r6, #13] │ │ │ │ + ldrb r2, [r1, #14] │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #8] @ (3738c4 ) │ │ │ │ movs r1, #1 │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2330 │ │ │ │ + b.w 5d2340 │ │ │ │ nop │ │ │ │ svc 224 @ 0xe0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -429971,51 +429967,51 @@ │ │ │ │ ldr r2, [pc, #84] @ (373998 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #84] @ (37399c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #72] @ (3739a0 ) │ │ │ │ ldr r3, [pc, #76] @ (3739a4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #76] @ (3739a8 ) │ │ │ │ add r2, pc │ │ │ │ add r3, pc │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #64] @ (3739ac ) │ │ │ │ movs r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ nop │ │ │ │ - strb r0, [r6, #19] │ │ │ │ + strb r0, [r1, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sl, r5 │ │ │ │ + add sl, r8 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [r1, r7] │ │ │ │ + ldr r6, [r4, r7] │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsls r1, r7, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r1, #11] │ │ │ │ + ldrb r6, [r4, #11] │ │ │ │ movs r7, r7 │ │ │ │ lsls r1, r7, #10 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r1, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430073,20 +430069,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (373a60 ) │ │ │ │ ldr r0, [pc, #20] @ (373a64 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #16 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strb r0, [r5, #15] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r6, [r1, #8] │ │ │ │ - movs r7, r7 │ │ │ │ ldrb r6, [r4, #8] │ │ │ │ movs r7, r7 │ │ │ │ + ldrb r6, [r7, #8] │ │ │ │ + movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #136] @ (373b00 ) │ │ │ │ sub sp, #20 │ │ │ │ ldr r5, [pc, #136] @ (373b04 ) │ │ │ │ @@ -430095,25 +430091,25 @@ │ │ │ │ add r6, pc │ │ │ │ add r5, pc │ │ │ │ mov r7, r0 │ │ │ │ add.w r1, r5, #28 │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ mov r1, r6 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #116] @ (373b0c ) │ │ │ │ ldr r1, [pc, #120] @ (373b10 ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movs r3, #19 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #104] @ (373b14 ) │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc │ │ │ │ mov.w r0, #4096 @ 0x1000 │ │ │ │ adds r2, #52 @ 0x34 │ │ │ │ movs r1, #0 │ │ │ │ @@ -430136,23 +430132,23 @@ │ │ │ │ add.w r1, r4, #21376 @ 0x5380 │ │ │ │ adds r1, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ add sp, #20 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2f8254 │ │ │ │ nop │ │ │ │ - ldrb r0, [r7, #8] │ │ │ │ + ldrb r0, [r2, #9] │ │ │ │ movs r7, r7 │ │ │ │ - strb r6, [r6, #14] │ │ │ │ + strb r6, [r1, #15] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r2, #8] │ │ │ │ + ldrb r2, [r5, #8] │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r6, #7 │ │ │ │ + subs r4, r1, #0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + subs r4, r3, #0 │ │ │ │ movs r6, r7 │ │ │ │ ble.n 373af0 │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -430163,22 +430159,22 @@ │ │ │ │ ldr r1, [pc, #132] @ (373bb4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r5, r0, #17280 @ 0x4380 │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #28 │ │ │ │ mov r0, r5 │ │ │ │ bl 4a1328 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d29ac │ │ │ │ + bl 5d29bc │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #96] @ (373bb8 ) │ │ │ │ add.w r1, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ add r0, pc │ │ │ │ strd r1, r4, [sp] │ │ │ │ mov r1, r5 │ │ │ │ @@ -430199,20 +430195,20 @@ │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ movs r1, #100 @ 0x64 │ │ │ │ bl 2e9588 │ │ │ │ ldr.w r0, [r4, #1012] @ 0x3f4 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 2e96a8 │ │ │ │ - strb r0, [r1, #12] │ │ │ │ + strb r0, [r4, #12] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r5, #5] │ │ │ │ - movs r7, r7 │ │ │ │ ldrb r2, [r0, #6] │ │ │ │ movs r7, r7 │ │ │ │ + ldrb r2, [r3, #6] │ │ │ │ + movs r7, r7 │ │ │ │ @ instruction: 0xf2da0067 │ │ │ │ mcr2 15, 1, pc, cr7, cr15, {7} @ │ │ │ │ │ │ │ │ 00373bc0 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -430222,31 +430218,31 @@ │ │ │ │ ldr.w r4, [r0, #996] @ 0x3e4 │ │ │ │ ands r4, r3 │ │ │ │ ldr.w r0, [r5, #996] @ 0x3e4 │ │ │ │ tst.w r4, #3145728 @ 0x300000 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movw r3, #32896 @ 0x8080 │ │ │ │ tst r4, r3 │ │ │ │ ldr.w r0, [r5, #1000] @ 0x3e8 │ │ │ │ ite ne │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movw r1, #3871 @ 0xf1f │ │ │ │ movt r1, #63431 @ 0xf7c7 │ │ │ │ ldr.w r0, [r5, #1004] @ 0x3ec │ │ │ │ ands r1, r4 │ │ │ │ subs r1, #0 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ (373cc8 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -430254,15 +430250,15 @@ │ │ │ │ movs r3, #135 @ 0x87 │ │ │ │ ldr r1, [pc, #152] @ (373cd0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #28 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r4, [pc, #140] @ (373cd4 ) │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [pc, #140] @ (373cd8 ) │ │ │ │ add r4, pc │ │ │ │ mov r3, lr │ │ │ │ add r0, pc │ │ │ │ add.w ip, lr, #16384 @ 0x4000 │ │ │ │ @@ -430302,23 +430298,23 @@ │ │ │ │ strd r2, r2, [r3, #940] @ 0x3ac │ │ │ │ strd r2, r2, [r3, #956] @ 0x3bc │ │ │ │ strh.w r1, [r3, #1008] @ 0x3f0 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ b.w 373bc0 │ │ │ │ nop │ │ │ │ - strb r0, [r0, #8] │ │ │ │ + strb r0, [r3, #8] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrb r2, [r4, #1] │ │ │ │ - movs r7, r7 │ │ │ │ ldrb r2, [r7, #1] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xb644 │ │ │ │ + ldrb r2, [r2, #2] │ │ │ │ + movs r7, r7 │ │ │ │ + @ instruction: 0xb65c │ │ │ │ movs r6, r7 │ │ │ │ - cbz r0, 373ce0 │ │ │ │ + cbz r0, 373ce6 │ │ │ │ lsls r5, r0, #1 │ │ │ │ ldr r0, [r6, #76] @ 0x4c │ │ │ │ lsls r7, r4, #1 │ │ │ │ asrs r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -430502,20 +430498,20 @@ │ │ │ │ ldr r1, [pc, #16] @ (373efc ) │ │ │ │ ldr r0, [pc, #20] @ (373f00 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldr r4, [r1, #116] @ 0x74 │ │ │ │ + ldr r4, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r6, #21] │ │ │ │ - movs r7, r7 │ │ │ │ strb r2, [r1, #22] │ │ │ │ movs r7, r7 │ │ │ │ + strb r2, [r4, #22] │ │ │ │ + movs r7, r7 │ │ │ │ │ │ │ │ 00373f04 : │ │ │ │ movw ip, #329 @ 0x149 │ │ │ │ cmp r2, ip │ │ │ │ beq.n 373f5e │ │ │ │ movw ip, #331 @ 0x14b │ │ │ │ cmp r2, ip │ │ │ │ @@ -431235,38 +431231,38 @@ │ │ │ │ b.n 37451a │ │ │ │ ldr r1, [pc, #52] @ (374744 ) │ │ │ │ ldr r0, [pc, #56] @ (374748 ) │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ adds r1, #12 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh.w r2, [sp, #68] @ 0x44 │ │ │ │ orr.w r2, r2, #32 │ │ │ │ strh.w r2, [sp, #68] @ 0x44 │ │ │ │ b.n 374504 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #28] @ (37474c ) │ │ │ │ mov.w r2, #392 @ 0x188 │ │ │ │ ldr r1, [pc, #24] @ (374750 ) │ │ │ │ ldr r0, [pc, #28] @ (374754 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r6, #116] @ 0x74 │ │ │ │ + str r0, [r1, #120] @ 0x78 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #904] @ 0x388 │ │ │ │ + str r1, [sp, #1000] @ 0x3e8 │ │ │ │ movs r7, r7 │ │ │ │ - str r0, [r1, #116] @ 0x74 │ │ │ │ + str r0, [r4, #116] @ 0x74 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - str r1, [sp, #504] @ 0x1f8 │ │ │ │ + str r1, [sp, #600] @ 0x258 │ │ │ │ movs r7, r7 │ │ │ │ - str r1, [sp, #608] @ 0x260 │ │ │ │ + str r1, [sp, #704] @ 0x2c0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00374758 : │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -431341,15 +431337,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 3747f8 │ │ │ │ ldr r0, [pc, #4] @ (374844 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ b.n 374cf4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ ldr.w r1, [r0, #2112] @ 0x840 │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 3748cc │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -431409,25 +431405,25 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #144] @ (374984 ) │ │ │ │ add r5, pc │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #132] @ (374988 ) │ │ │ │ ldr r1, [pc, #132] @ (37498c ) │ │ │ │ mov r4, r0 │ │ │ │ adds r5, #16 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #116] @ (374990 ) │ │ │ │ ldr r3, [pc, #120] @ (374994 ) │ │ │ │ movs r5, #1 │ │ │ │ add r2, pc │ │ │ │ strb.w r5, [r0, #112] @ 0x70 │ │ │ │ add r3, pc │ │ │ │ movw r1, #6966 @ 0x1b36 │ │ │ │ @@ -431441,47 +431437,47 @@ │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #88] @ (37499c ) │ │ │ │ add r2, pc │ │ │ │ orr.w r3, r3, #8 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r1, [pc, #72] @ (3749a0 ) │ │ │ │ movs r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #64] @ (3749a4 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r4, [r5, #88] @ 0x58 │ │ │ │ + str r4, [r0, #92] @ 0x5c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r4, #254 @ 0xfe │ │ │ │ + adds r5, #22 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [pc, #136] @ (374a10 ) │ │ │ │ + ldr r2, [pc, #232] @ (374a70 ) │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bvs.n 374980 │ │ │ │ + bvc.n 3749b0 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r6, [r6, #10] │ │ │ │ + ldrb r6, [r1, #11] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r7, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r6, #6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r4, #62] @ 0x3e │ │ │ │ + ldrh r4, [r7, #62] @ 0x3e │ │ │ │ movs r7, r7 │ │ │ │ lsls r7, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ movw r0, #10341 @ 0x2865 │ │ │ │ b.n 374c0c │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -431494,15 +431490,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #148] @ (374a54 ) │ │ │ │ add r4, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ ldr.w r0, [r0, #2428] @ 0x97c │ │ │ │ cbz r0, 3749da │ │ │ │ bl 379a88 │ │ │ │ ldr.w r3, [r4, #2112] @ 0x840 │ │ │ │ cbz r3, 374a02 │ │ │ │ addw r6, r4, #2132 @ 0x854 │ │ │ │ @@ -431537,19 +431533,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - str r0, [r4, #76] @ 0x4c │ │ │ │ + str r0, [r7, #76] @ 0x4c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r6, #58] @ 0x3a │ │ │ │ + ldrh r4, [r1, #60] @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6!, {r3, r4, r5} │ │ │ │ + ldmia r6, {r4, r6} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #100] @ (374ad0 ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -431560,27 +431556,27 @@ │ │ │ │ add r6, pc │ │ │ │ movs r3, #11 │ │ │ │ add r4, pc │ │ │ │ mov r2, r7 │ │ │ │ adds r4, #44 @ 0x2c │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r2, r8, #1936 @ 0x790 │ │ │ │ mov r1, r2 │ │ │ │ bl 396b54 │ │ │ │ ldr.w r5, [r8, #2112] @ 0x840 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ adds r5, #2 │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsls r5, r5, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ cbz r5, 374aba │ │ │ │ mov r6, r0 │ │ │ │ movs r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ adds r4, #1 │ │ │ │ bl 397708 │ │ │ │ @@ -431590,19 +431586,19 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - bpl.n 3749f8 │ │ │ │ + bpl.n 374a28 │ │ │ │ movs r5, r7 │ │ │ │ - ldrb r0, [r2, #5] │ │ │ │ + ldrb r0, [r5, #5] │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [r5, #64] @ 0x40 │ │ │ │ + str r0, [r0, #68] @ 0x44 │ │ │ │ lsls r4, r2, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ (374b9c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -431610,15 +431606,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ ldr r1, [pc, #176] @ (374ba4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ adds r4, #36 @ 0x24 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ mov r5, r0 │ │ │ │ cbz r3, 374b16 │ │ │ │ ldr.w r2, [r0, #2440] @ 0x988 │ │ │ │ str.w r2, [r3, #2440] @ 0x988 │ │ │ │ ldr.w r3, [r0, #2436] @ 0x984 │ │ │ │ ldr.w r2, [r5, #2440] @ 0x988 │ │ │ │ @@ -431649,29 +431645,29 @@ │ │ │ │ cmp.w r4, r3, lsl #1 │ │ │ │ blt.n 374b4c │ │ │ │ mov r0, r1 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ bl 374a58 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ add.w r0, r5, #1768 @ 0x6e8 │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ ldr.w r0, [r5, #2428] @ 0x97c │ │ │ │ cbz r0, 374b8e │ │ │ │ bl 379a5c │ │ │ │ ldr.w r0, [r5, #2116] @ 0x844 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ b.w 2595a8 │ │ │ │ - str r4, [r5, #56] @ 0x38 │ │ │ │ + str r4, [r0, #60] @ 0x3c │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r2, [r0, #50] @ 0x32 │ │ │ │ + ldrh r2, [r3, #50] @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr r4, [pc, #752] @ (374eac ) │ │ │ │ sub sp, #240 @ 0xf0 │ │ │ │ @@ -431691,15 +431687,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r4, [r6, r4] │ │ │ │ add r5, pc │ │ │ │ movs r6, #0 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #236] @ 0xec │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add r4, sp, #108 @ 0x6c │ │ │ │ movs r1, #1 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 377030 │ │ │ │ movs r2, #128 @ 0x80 │ │ │ │ mov r8, r0 │ │ │ │ @@ -431764,15 +431760,15 @@ │ │ │ │ bpl.n 374cb0 │ │ │ │ ldr r1, [pc, #556] @ (374ec8 ) │ │ │ │ ldr r0, [pc, #560] @ (374ecc ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r2, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ cmp r7, #0 │ │ │ │ beq.n 374d5a │ │ │ │ ldr r3, [pc, #532] @ (374ec4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #21 │ │ │ │ bmi.n 374d4a │ │ │ │ @@ -431838,29 +431834,29 @@ │ │ │ │ b.n 374d5a │ │ │ │ ldr r1, [pc, #392] @ (374ed4 ) │ │ │ │ ldr r0, [pc, #392] @ (374ed8 ) │ │ │ │ add r1, pc │ │ │ │ ldrh r2, [r7, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.n 374cb6 │ │ │ │ ldr r3, [pc, #352] @ (374ec4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #21 │ │ │ │ bpl.n 374cb6 │ │ │ │ ldr r1, [pc, #368] @ (374edc ) │ │ │ │ ldr r0, [pc, #368] @ (374ee0 ) │ │ │ │ add r1, pc │ │ │ │ ldrh.w r2, [r8, #8] │ │ │ │ adds r1, #56 @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 374cb6 │ │ │ │ movs r7, #0 │ │ │ │ b.n 374cda │ │ │ │ ldr r2, [sp, #92] @ 0x5c │ │ │ │ ldrd r7, r8, [sp, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 374d3a │ │ │ │ @@ -431966,41 +431962,41 @@ │ │ │ │ b.n 374de8 │ │ │ │ mvn.w r6, #5 │ │ │ │ b.n 374d02 │ │ │ │ movs r6, #0 │ │ │ │ b.n 374cee │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - str r0, [r4, #44] @ 0x2c │ │ │ │ + str r0, [r7, #44] @ 0x2c │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldrb r2, [r0, r6] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bmi.n 374f24 │ │ │ │ + bmi.n 374f54 │ │ │ │ movs r5, r7 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r6, #31] │ │ │ │ + ldrb r0, [r1, #0] │ │ │ │ movs r5, r7 │ │ │ │ ldrb r2, [r6, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r0, #32] │ │ │ │ + str r4, [r3, #32] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r5, #36] @ 0x24 │ │ │ │ + ldrh r6, [r0, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ ldrb r6, [r0, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - str r2, [r2, #20] │ │ │ │ + str r2, [r5, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r4, [r5, #32] │ │ │ │ + ldrh r4, [r0, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - str r2, [r6, #16] │ │ │ │ + str r2, [r1, #20] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldrh r6, [r6, #32] │ │ │ │ + ldrh r6, [r1, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -432523,15 +432519,15 @@ │ │ │ │ movs r3, #63 @ 0x3f │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc │ │ │ │ ldr r4, [r6, r4] │ │ │ │ ldr r4, [r4, #0] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov.w r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ strh.w r3, [sp, #32] │ │ │ │ movw r3, #21586 @ 0x5452 │ │ │ │ movt r3, #4608 @ 0x1200 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -432594,32 +432590,32 @@ │ │ │ │ bl 39a8a8 │ │ │ │ adds r5, #44 @ 0x2c │ │ │ │ movs r3, #11 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r4, #2112] @ 0x840 │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ adds r1, #2 │ │ │ │ strd r6, fp, [sp, #16] │ │ │ │ str r6, [sp, #0] │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ lsls r1, r1, #1 │ │ │ │ mov r2, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ bl 3971a8 │ │ │ │ mov r6, r0 │ │ │ │ cbz r0, 37562c │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d246c │ │ │ │ + bl 5d247c │ │ │ │ ldr.w r0, [r4, #2428] @ 0x97c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3757fc │ │ │ │ ldr r2, [pc, #708] @ (3758d4 ) │ │ │ │ ldr r3, [pc, #676] @ (3758b4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -432636,15 +432632,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r5, [sp, #0] │ │ │ │ add.w r9, r3, #2 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r6 │ │ │ │ mov.w r9, r9, lsl #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov sl, r0 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 37565e │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ adds r5, #1 │ │ │ │ bl 3976b4 │ │ │ │ @@ -432672,15 +432668,15 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #588] @ (3758e4 ) │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp, #4] │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 374a58 │ │ │ │ b.n 3755f6 │ │ │ │ mov r0, r9 │ │ │ │ blx 25a920 │ │ │ │ cmp r0, #9 │ │ │ │ bhi.w 375884 │ │ │ │ @@ -432762,15 +432758,15 @@ │ │ │ │ add r2, pc │ │ │ │ strd r2, r1, [sp] │ │ │ │ movw r2, #1278 @ 0x4fe │ │ │ │ ldr r1, [pc, #360] @ (3758f8 ) │ │ │ │ add r3, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 375602 │ │ │ │ mov r2, r5 │ │ │ │ movs r1, #0 │ │ │ │ bl 377538 │ │ │ │ b.n 375738 │ │ │ │ addw r7, r4, #2132 @ 0x854 │ │ │ │ movw r9, #4100 @ 0x1004 │ │ │ │ @@ -432862,73 +432858,73 @@ │ │ │ │ add r2, pc │ │ │ │ adds r3, #68 @ 0x44 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r2, #9 │ │ │ │ str r2, [sp, #4] │ │ │ │ movw r2, #1326 @ 0x52e │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 3756a6 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - ldr r0, [r7, r6] │ │ │ │ + ldr r0, [r2, r7] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strb r2, [r3, r1] │ │ │ │ lsls r7, r4, #1 │ │ │ │ - strh r2, [r0, #34] @ 0x22 │ │ │ │ + strh r2, [r3, #34] @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r2} │ │ │ │ + stmia r3!, {r2, r3, r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ bpl.n 375910 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strh r4, [r6, #36] @ 0x24 │ │ │ │ + strh r4, [r1, #38] @ 0x26 │ │ │ │ movs r7, r7 │ │ │ │ - strh r2, [r3, #36] @ 0x24 │ │ │ │ + strh r2, [r6, #36] @ 0x24 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r2, {r2, r3, r6} │ │ │ │ + ldmia r2, {r2, r5, r6} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r2, [r1, #96] @ 0x60 │ │ │ │ + ldr r2, [r4, #96] @ 0x60 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r4, r3] │ │ │ │ + ldr r4, [r7, r3] │ │ │ │ lsls r4, r2, #1 │ │ │ │ strh r4, [r7, r4] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r7, #9 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - strh r2, [r5, #30] │ │ │ │ + strh r2, [r0, #32] │ │ │ │ movs r7, r7 │ │ │ │ - strh r0, [r1, #26] │ │ │ │ + strh r0, [r4, #26] │ │ │ │ movs r7, r7 │ │ │ │ - ldr r2, [r0, r0] │ │ │ │ + ldr r2, [r3, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ lsls r3, r7, #7 │ │ │ │ movs r0, r0 │ │ │ │ bl fffaf8ee <__bss_end__@@Base+0xff495532> │ │ │ │ - strh r4, [r6, #18] │ │ │ │ + strh r4, [r1, #20] │ │ │ │ movs r7, r7 │ │ │ │ - ldrsb r0, [r2, r4] │ │ │ │ + ldrsb r0, [r5, r4] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r1, #18] │ │ │ │ + strh r4, [r4, #18] │ │ │ │ movs r7, r7 │ │ │ │ lsls r0, r1, #4 │ │ │ │ lsls r0, r7, #1 │ │ │ │ lsls r4, r6, #3 │ │ │ │ lsls r0, r7, #1 │ │ │ │ str r4, [r1, r5] │ │ │ │ lsls r7, r4, #1 │ │ │ │ lsls r4, r7, #2 │ │ │ │ lsls r0, r7, #1 │ │ │ │ - nop {9} │ │ │ │ - lsls r2, r1, #1 │ │ │ │ - ldrsb r4, [r2, r0] │ │ │ │ + it ge │ │ │ │ + lslge r2, r1, #1 │ │ │ │ + ldrsb r4, [r5, r0] │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r2, [r7, #12] │ │ │ │ + strh r2, [r2, #14] │ │ │ │ movs r7, r7 │ │ │ │ - strh r4, [r1, #10] │ │ │ │ + strh r4, [r4, #10] │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r2, [pc, #1452] @ 375edc │ │ │ │ mov r6, r1 │ │ │ │ @@ -433044,43 +433040,43 @@ │ │ │ │ cmp r7, r0 │ │ │ │ bhi.w 375ed2 │ │ │ │ add r7, sp, #60 @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ mov r8, r7 │ │ │ │ strd r4, r4, [sp, #60] @ 0x3c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ strh r2, [r5, #4] │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r1, #2 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [r5, #0] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r7, r2 │ │ │ │ add r0, r5 │ │ │ │ blx 25b0fc │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r8 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ movs r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str.w r9, [sp, #56] @ 0x38 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ mov r2, r7 │ │ │ │ adds r7, r5, r7 │ │ │ │ mov r1, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r7, #1 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r7, [r5, r2] │ │ │ │ @@ -433092,15 +433088,15 @@ │ │ │ │ strh r3, [r1, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r1, r7 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ subs r2, r3, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ @@ -433109,15 +433105,15 @@ │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r3, #2 │ │ │ │ adds r2, r5, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [r5, r1] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ @@ -433128,30 +433124,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b0fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #46] @ 0x2e │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #3 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -433163,30 +433159,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b0fc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ ldrb.w r3, [sp, #47] @ 0x2f │ │ │ │ strb.w r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movs r2, #4 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [r5, r1] │ │ │ │ adds r2, r5, r1 │ │ │ │ @@ -433197,30 +433193,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b0fc │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ add r2, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ movs r2, #6 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #5 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -433232,30 +433228,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b0fc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ strb.w r1, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r1, #6 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [r5, r2] │ │ │ │ mov r1, r2 │ │ │ │ @@ -433267,30 +433263,30 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ subs r2, r3, r1 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ mov r1, r4 │ │ │ │ blx 25b0fc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ strd r3, r7, [sp, #60] @ 0x3c │ │ │ │ strb.w r2, [sp, #56] @ 0x38 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #8] │ │ │ │ adds r2, r5, r1 │ │ │ │ movs r3, #7 │ │ │ │ str r3, [r5, r1] │ │ │ │ @@ -433302,29 +433298,29 @@ │ │ │ │ add.w r3, r2, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r1, r7 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ subs r2, r1, r3 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r4 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25b0fc │ │ │ │ mov r0, fp │ │ │ │ blx 25a920 │ │ │ │ mov r1, r7 │ │ │ │ strd fp, r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r8 │ │ │ │ add.w r8, r5, r2 │ │ │ │ add.w r2, r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ bic.w r7, r2, #7 │ │ │ │ @@ -433336,15 +433332,15 @@ │ │ │ │ adds r7, r2, r7 │ │ │ │ mov r2, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ add.w r7, r3, #8 │ │ │ │ strh.w r7, [r8, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r8, #8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldrh.w r0, [r8, #4] │ │ │ │ mov r1, r4 │ │ │ │ subs r2, r3, r7 │ │ │ │ add r0, r8 │ │ │ │ blx 25b0fc │ │ │ │ ldr r7, [sp, #16] │ │ │ │ @@ -433654,15 +433650,15 @@ │ │ │ │ ldr r2, [pc, #972] @ (376464 ) │ │ │ │ ldr r1, [pc, #976] @ (376468 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #88 @ 0x58 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 3749a8 │ │ │ │ str.w r6, [r0, #2400] @ 0x960 │ │ │ │ str.w lr, [r0, #2404] @ 0x964 │ │ │ │ b.n 375f60 │ │ │ │ and.w r3, r2, #31 │ │ │ │ @@ -433751,15 +433747,15 @@ │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ movs r3, #11 │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r5, r3, lsl #1 │ │ │ │ it cc │ │ │ │ movcc r1, r5 │ │ │ │ bcs.w 375f60 │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ @@ -433813,15 +433809,15 @@ │ │ │ │ ldr r1, [pc, #536] @ (37648c ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r5, r0 │ │ │ │ ldr.w r0, [r8, #2408] @ 0x968 │ │ │ │ blx 25bae0 │ │ │ │ cmp r6, #2 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ beq.w 376448 │ │ │ │ cmp r6, #4 │ │ │ │ @@ -433870,15 +433866,15 @@ │ │ │ │ ldr r1, [pc, #380] @ (376498 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #2 │ │ │ │ bls.n 37633c │ │ │ │ movs r1, #2 │ │ │ │ bl 396cd8 │ │ │ │ @@ -433905,15 +433901,15 @@ │ │ │ │ ldr r1, [pc, #300] @ (3764a4 ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r8 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r8, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r6, r3, lsl #1 │ │ │ │ bcs.w 375f60 │ │ │ │ mov r1, r6 │ │ │ │ b.n 3761e2 │ │ │ │ add.w r2, r0, #2416 @ 0x970 │ │ │ │ @@ -433976,49 +433972,49 @@ │ │ │ │ ldr.w r2, [r8, #2408] @ 0x968 │ │ │ │ movs r1, #150 @ 0x96 │ │ │ │ blx 25b0fc │ │ │ │ add.w sl, r8, #2400 @ 0x960 │ │ │ │ ldr.w r3, [r8, #2408] @ 0x968 │ │ │ │ add.w r7, r5, #424 @ 0x1a8 │ │ │ │ b.n 3762b6 │ │ │ │ - ldr r6, [pc, #32] @ (376484 ) │ │ │ │ + ldr r6, [pc, #128] @ (3764e4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - adds r6, r2, #5 │ │ │ │ + adds r6, r5, #5 │ │ │ │ movs r5, r7 │ │ │ │ - adds r2, #124 @ 0x7c │ │ │ │ + adds r2, #148 @ 0x94 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - bkpt 0x0046 │ │ │ │ + bkpt 0x005e │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r0, #32] │ │ │ │ + str r4, [r3, #32] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #888] @ (3767f0 ) │ │ │ │ + ldr r4, [pc, #984] @ (376850 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r2, r3, r4, r6, r7, pc} │ │ │ │ + pop {r2, r4, r5, r6, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r3, #24] │ │ │ │ + str r2, [r6, #24] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [pc, #464] @ (376654 ) │ │ │ │ + ldr r4, [pc, #560] @ (3766b4 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - ldr r4, [pc, #176] @ (376538 ) │ │ │ │ + ldr r4, [pc, #272] @ (376598 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r3, r7, pc} │ │ │ │ + pop {r1, r2, r5, r7, pc} │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r1, #20] │ │ │ │ + str r2, [r4, #20] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #536] @ (3766ac ) │ │ │ │ + ldr r3, [pc, #632] @ (37670c ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r1, r2, r5, r6, r7} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r4, #8] │ │ │ │ + str r2, [r7, #8] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [pc, #160] @ (376540 ) │ │ │ │ + ldr r3, [pc, #256] @ (3765a0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - pop {r3, r7} │ │ │ │ + pop {r5, r7} │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [r0, #4] │ │ │ │ + str r4, [r3, #4] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003764a8 : │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -434098,22 +434094,22 @@ │ │ │ │ ldr r1, [pc, #32] @ (37658c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #96 @ 0x60 │ │ │ │ strd r4, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movs r5, #0 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 37654e │ │ │ │ @ instruction: 0xf3da0077 │ │ │ │ - ldr r1, [pc, #208] @ (376658 ) │ │ │ │ + ldr r1, [pc, #304] @ (3766b8 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r2, [r4, #20] │ │ │ │ + strb r2, [r7, #20] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r5, #17] │ │ │ │ + strb r2, [r0, #18] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00376590 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -434163,31 +434159,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #52] @ (376644 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #116 @ 0x74 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #12 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ @ instruction: 0xf3420077 │ │ │ │ - ldr r0, [pc, #576] @ (376880 ) │ │ │ │ + ldr r0, [pc, #672] @ (3768e0 ) │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strb r6, [r7, #17] │ │ │ │ + strb r6, [r2, #18] │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, #15] │ │ │ │ + strb r2, [r4, #15] │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00376648 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -434247,37 +434243,37 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ movs r7, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r9, r0, #8 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r5, [r4, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh.w r9, [r4, #4] │ │ │ │ mov r1, r5 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r7, r9 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r4 │ │ │ │ add.w fp, r4, r7 │ │ │ │ blx 25b0fc │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ mov.w r9, #0 │ │ │ │ strd r9, r9, [sp, #44] @ 0x2c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r6, r0, #8 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ movs r2, #2 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r2, [r4, r7] │ │ │ │ @@ -434285,15 +434281,15 @@ │ │ │ │ strh.w r6, [fp, #4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r6, [sp, #36] @ 0x24 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r7, [sp, #28] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ add r7, r6 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r0, r6 │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ add r0, fp │ │ │ │ @@ -434302,15 +434298,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ adds r1, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r6, r3, #7 │ │ │ │ str r5, [r4, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r1, #8 │ │ │ │ add.w r7, r0, #8 │ │ │ │ @@ -434318,28 +434314,28 @@ │ │ │ │ strh r7, [r1, #4] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, r9 │ │ │ │ subs r2, r6, r0 │ │ │ │ ldrh r0, [r7, #4] │ │ │ │ adds r0, r7, r0 │ │ │ │ blx 25b0fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r5 │ │ │ │ strb.w r0, [sp, #40] @ 0x28 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ strd r3, r5, [sp, #44] @ 0x2c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ movs r1, #2 │ │ │ │ add.w r8, r3, #15 │ │ │ │ bic.w r8, r8, #7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r1, [r4, r2] │ │ │ │ @@ -434347,15 +434343,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ add.w r6, r8, r2 │ │ │ │ add.w r5, r3, #8 │ │ │ │ mov r2, r9 │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r4, #8 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ sub.w r2, r8, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r4 │ │ │ │ blx 25b0fc │ │ │ │ ldr r7, [sp, #28] │ │ │ │ movs r1, #56 @ 0x38 │ │ │ │ @@ -434376,15 +434372,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #72] @ (376888 ) │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 3766a2 │ │ │ │ movs r1, #1 │ │ │ │ bl 396cd8 │ │ │ │ @@ -434397,19 +434393,19 @@ │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - mov r6, ip │ │ │ │ + mov r6, pc │ │ │ │ lsls r4, r2, #1 │ │ │ │ - @ instruction: 0xb7c4 │ │ │ │ + @ instruction: 0xb7dc │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r0, [r0, r6] │ │ │ │ + ldrh r0, [r3, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0037688c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -434481,41 +434477,41 @@ │ │ │ │ movs r7, #2 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ add r7, sp, #48 @ 0x30 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ movs r7, #4 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #1 │ │ │ │ bic.w r7, r3, #7 │ │ │ │ str r1, [r6, #0] │ │ │ │ add.w r3, r6, #8 │ │ │ │ add.w r1, r0, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r1, [r6, #4] │ │ │ │ str r1, [sp, #16] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldrh r0, [r6, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r6 │ │ │ │ blx 25b0fc │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #52] @ 0x34 │ │ │ │ adds r3, r6, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r0, #15 │ │ │ │ movs r1, #2 │ │ │ │ str r1, [r6, r7] │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r1, [sp, #32] │ │ │ │ add.w r4, r0, #8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -434526,15 +434522,15 @@ │ │ │ │ strh r4, [r1, #4] │ │ │ │ movs r1, #1 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ add r7, r4 │ │ │ │ str r7, [sp, #32] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, r4 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ movs r7, #4 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ subs r2, r3, r4 │ │ │ │ add r0, r1 │ │ │ │ @@ -434542,15 +434538,15 @@ │ │ │ │ blx 25b0fc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str.w r8, [sp, #48] @ 0x30 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ movs r7, #1 │ │ │ │ adds r1, r6, r2 │ │ │ │ add.w r3, r0, #8 │ │ │ │ str r7, [r6, r2] │ │ │ │ @@ -434559,43 +434555,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ strh r3, [r1, #4] │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r1, [sp, #28] │ │ │ │ movs r1, #1 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ subs r2, r4, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b0fc │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r3, #6 │ │ │ │ str.w fp, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ movs r2, #2 │ │ │ │ str r2, [r6, r7] │ │ │ │ adds r2, r6, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r4, r3, #7 │ │ │ │ add.w r1, r0, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r1, [sp, #32] │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #28] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #32] │ │ │ │ adds r7, r4, r7 │ │ │ │ subs r2, r4, r1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -434603,15 +434599,15 @@ │ │ │ │ ldr r3, [sp, #20] │ │ │ │ movs r1, #1 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ movs r2, #2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ strh.w sl, [sp, #48] @ 0x30 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ mov r3, r0 │ │ │ │ adds r2, r6, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ add.w r2, r3, #15 │ │ │ │ bic.w r4, r2, #7 │ │ │ │ movs r2, #3 │ │ │ │ str r2, [r6, r7] │ │ │ │ @@ -434620,15 +434616,15 @@ │ │ │ │ add.w r6, r3, #8 │ │ │ │ add r0, sp, #52 @ 0x34 │ │ │ │ adds r7, r4, r7 │ │ │ │ strh r6, [r2, #4] │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r2, #8 │ │ │ │ movs r2, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r2, r4, r6 │ │ │ │ movs r1, #0 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ add r0, r3 │ │ │ │ blx 25b0fc │ │ │ │ ldr r1, [sp, #16] │ │ │ │ @@ -434651,15 +434647,15 @@ │ │ │ │ ldr r1, [pc, #76] @ (376b3c ) │ │ │ │ add r0, pc │ │ │ │ adds r0, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ lsls r3, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bls.w 3768e2 │ │ │ │ movs r1, #1 │ │ │ │ bl 396cd8 │ │ │ │ @@ -434672,19 +434668,19 @@ │ │ │ │ nop │ │ │ │ lsls r0, r5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ eors r6, r4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - bics r0, r6 │ │ │ │ + mvns r0, r1 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - push {r4, lr} │ │ │ │ + push {r3, r5, lr} │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [r1, r3] │ │ │ │ + ldr r4, [r4, r3] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00376b40 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -434709,15 +434705,15 @@ │ │ │ │ add.w r3, r3, r8, lsl #3 │ │ │ │ ldr r6, [r3, #4] │ │ │ │ mov r0, r6 │ │ │ │ bl 377258 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 376eda │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 377030 │ │ │ │ mov r4, r0 │ │ │ │ @@ -434793,15 +434789,15 @@ │ │ │ │ adds r1, #44 @ 0x2c │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #680] @ (376ef8 ) │ │ │ │ add r2, pc │ │ │ │ mov r0, r5 │ │ │ │ add.w r8, r8, #3 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #2112] @ 0x840 │ │ │ │ adds r3, #2 │ │ │ │ cmp.w r8, r3, lsl #1 │ │ │ │ bcs.n 376c10 │ │ │ │ mov r1, r8 │ │ │ │ bl 396cd8 │ │ │ │ b.n 376c10 │ │ │ │ @@ -434815,15 +434811,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ mov r3, r9 │ │ │ │ movs r2, #0 │ │ │ │ str.w fp, [sp] │ │ │ │ str.w fp, [sp, #36] @ 0x24 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #72] @ 0x48 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ strb.w ip, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -434863,27 +434859,27 @@ │ │ │ │ movne r3, #1 │ │ │ │ movs r1, #1 │ │ │ │ movs r7, #1 │ │ │ │ lsls r3, r3, #8 │ │ │ │ strh.w r3, [sp, #80] @ 0x50 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r0, #15 │ │ │ │ str r7, [r4, #0] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r7, r0, #8 │ │ │ │ add.w r3, r4, #8 │ │ │ │ strh r7, [r4, #4] │ │ │ │ movs r1, #1 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ movs r1, #0 │ │ │ │ subs r2, r0, r7 │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov.w r7, #0 │ │ │ │ add r0, r4 │ │ │ │ blx 25b0fc │ │ │ │ @@ -434891,15 +434887,15 @@ │ │ │ │ movs r3, #2 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ strh.w r7, [sp, #80] @ 0x50 │ │ │ │ mov r7, r3 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add.w r3, r0, #15 │ │ │ │ adds r1, r4, r2 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r7, [r4, r2] │ │ │ │ bic.w r7, r3, #7 │ │ │ │ add.w r3, r0, #8 │ │ │ │ @@ -434908,15 +434904,15 @@ │ │ │ │ add r7, r2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ movs r2, #0 │ │ │ │ add.w r3, r1, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r3 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -434924,15 +434920,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ mov r0, r9 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #8 │ │ │ │ strd fp, sl, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ movs r3, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -434941,15 +434937,15 @@ │ │ │ │ add.w r1, r0, #8 │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r2, r0, r1 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -434958,15 +434954,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ adds r2, r4, r7 │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r1, r3, #7 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ movs r3, #4 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [r4, r7] │ │ │ │ @@ -434976,15 +434972,15 @@ │ │ │ │ strh r1, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r9 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r7, r1 │ │ │ │ movs r1, #0 │ │ │ │ add r0, r3 │ │ │ │ @@ -434993,30 +434989,30 @@ │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #2 │ │ │ │ strh.w r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r7, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ movs r1, #1 │ │ │ │ movs r3, #5 │ │ │ │ adds r2, r4, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r4, r7] │ │ │ │ add.w r4, ip, #8 │ │ │ │ add.w r3, r2, #8 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ strh r4, [r2, #4] │ │ │ │ movs r2, #0 │ │ │ │ str.w ip, [sp] │ │ │ │ mov r7, ip │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add.w r2, r7, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ subs r2, r2, r4 │ │ │ │ add r0, r3 │ │ │ │ @@ -435045,19 +435041,19 @@ │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ subs r5, #238 @ 0xee │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #56 @ 0x38 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - negs r2, r3 │ │ │ │ + negs r2, r6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cbz r4, 376f64 │ │ │ │ + cbz r4, 376f6a │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb r4, [r5, r5] │ │ │ │ + ldrsb r4, [r0, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00376efc : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -435123,15 +435119,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #132] @ (377024 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ movs r7, #1 │ │ │ │ ldr r0, [r6, #28] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r5, [r6, #32] │ │ │ │ movs r3, #48 @ 0x30 │ │ │ │ lsls r2, r4, #5 │ │ │ │ mov.w lr, #0 │ │ │ │ strd lr, lr, [sp, #40] @ 0x28 │ │ │ │ strb.w r7, [sp, #44] @ 0x2c │ │ │ │ mov ip, r0 │ │ │ │ @@ -435160,19 +435156,19 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subs r7, #146 @ 0x92 │ │ │ │ + subs r7, #170 @ 0xaa │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add sp, #400 @ 0x190 │ │ │ │ + add sp, #496 @ 0x1f0 │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r4, r0] │ │ │ │ + strb r2, [r7, r0] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00377028 : │ │ │ │ ldrh r0, [r0, #24] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0037702c : │ │ │ │ @@ -435193,15 +435189,15 @@ │ │ │ │ ldr r2, [pc, #156] @ (3770ec ) │ │ │ │ ldr r1, [pc, #156] @ (3770f0 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r9, r0 │ │ │ │ cbz r5, 3770c8 │ │ │ │ ldrd r5, r3, [r4, #40] @ 0x28 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ cmp r3, r2 │ │ │ │ bcc.n 3770d2 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -435240,19 +435236,19 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ blx 25aa1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ strd r0, r2, [r4, #40] @ 0x28 │ │ │ │ b.n 377070 │ │ │ │ nop │ │ │ │ - subs r6, #218 @ 0xda │ │ │ │ + subs r6, #242 @ 0xf2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r7, sp, #696 @ 0x2b8 │ │ │ │ + add r7, sp, #792 @ 0x318 │ │ │ │ movs r5, r7 │ │ │ │ - strh r4, [r5, r5] │ │ │ │ + strh r4, [r0, r6] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003770f4 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -435265,15 +435261,15 @@ │ │ │ │ ldr r2, [pc, #128] @ (377194 ) │ │ │ │ ldr r1, [pc, #128] @ (377198 ) │ │ │ │ add ip, pc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str.w ip, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r5 │ │ │ │ bcc.n 377188 │ │ │ │ ldrd r7, r8, [r4, #8] │ │ │ │ movs r2, #1 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ @@ -435303,19 +435299,19 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn.w r0, #89 @ 0x59 │ │ │ │ b.n 377178 │ │ │ │ nop │ │ │ │ - subs r6, #22 │ │ │ │ + subs r6, #46 @ 0x2e │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r6, sp, #936 @ 0x3a8 │ │ │ │ + add r7, sp, #8 │ │ │ │ movs r5, r7 │ │ │ │ - strh r0, [r5, r2] │ │ │ │ + strh r0, [r0, r3] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0037719c : │ │ │ │ ldr r0, [r0, #0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003771a0 : │ │ │ │ @@ -435447,15 +435443,15 @@ │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r2, [pc, #176] @ (37736c ) │ │ │ │ ldr r1, [pc, #176] @ (377370 ) │ │ │ │ ldr r0, [r4, #28] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #40] @ 0x28 │ │ │ │ add.w ip, sp, r6 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ lsls r2, r5, #5 │ │ │ │ mov r7, r0 │ │ │ │ mla r3, r6, r5, r3 │ │ │ │ @@ -435479,15 +435475,15 @@ │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, r7, #424 @ 0x1a8 │ │ │ │ vstr d7, [sp, #16] │ │ │ │ bl 455a64 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ add r0, r5 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ adds r3, r0, r5 │ │ │ │ clz r0, r0 │ │ │ │ str r3, [r4, #24] │ │ │ │ lsrs r0, r0, #5 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ @@ -435503,19 +435499,19 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ bx lr │ │ │ │ nop.w │ │ │ │ movs r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #126 @ 0x7e │ │ │ │ + subs r4, #150 @ 0x96 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - add r5, sp, #272 @ 0x110 │ │ │ │ + add r5, sp, #368 @ 0x170 │ │ │ │ movs r5, r7 │ │ │ │ - str r2, [r0, r4] │ │ │ │ + str r2, [r3, r4] │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 00377374 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -435594,15 +435590,15 @@ │ │ │ │ strh r0, [r3, #38] @ 0x26 │ │ │ │ ldr r3, [pc, #168] @ (3774dc ) │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ ldr r5, [r4, #16] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ strd r3, r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ mov.w lr, #1 │ │ │ │ lsls r2, r5, #5 │ │ │ │ strb.w lr, [sp, #60] @ 0x3c │ │ │ │ mov ip, r0 │ │ │ │ @@ -435627,15 +435623,15 @@ │ │ │ │ ldrd r0, r1, [sp, #72] @ 0x48 │ │ │ │ stmia.w sp, {r0, r1} │ │ │ │ add.w r0, ip, #424 @ 0x1a8 │ │ │ │ bl 455a64 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ adds r0, #1 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r1, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ it eq │ │ │ │ orreq.w sl, sl, #1 │ │ │ │ adds r3, #1 │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -435646,19 +435642,19 @@ │ │ │ │ add sp, #84 @ 0x54 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ nop │ │ │ │ - add r4, sp, #56 @ 0x38 │ │ │ │ + add r4, sp, #152 @ 0x98 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r7, [pc, #800] @ (3777fc ) │ │ │ │ + ldr r7, [pc, #896] @ (37785c ) │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #250 @ 0xfa │ │ │ │ + subs r3, #18 │ │ │ │ lsls r4, r2, #1 │ │ │ │ │ │ │ │ 003774e0 : │ │ │ │ ldr r0, [r0, #12] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003774e4 : │ │ │ │ @@ -436128,15 +436124,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [pc, #116] @ (37797c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r0, #88 @ 0x58 │ │ │ │ strd r0, r4, [sp] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #96] @ (377980 ) │ │ │ │ movs r3, #0 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ add r0, pc │ │ │ │ @@ -436164,21 +436160,21 @@ │ │ │ │ add sp, #8 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ - str r4, [r0, #32] │ │ │ │ + str r4, [r3, #32] │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, #50 @ 0x32 │ │ │ │ + adds r6, #74 @ 0x4a │ │ │ │ lsls r4, r2, #1 │ │ │ │ - lsls r4, r5, #19 │ │ │ │ + lsls r4, r0, #20 │ │ │ │ movs r5, r7 │ │ │ │ - subs r0, r2, r0 │ │ │ │ + subs r0, r5, r0 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r2, r3, r4, r5, r6, lr} │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00377984 : │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -437014,17 +437010,17 @@ │ │ │ │ b.n 3780c0 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ cmp r0, #248 @ 0xf8 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #174 @ 0xae │ │ │ │ + cmp r6, #198 @ 0xc6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r6, #138 @ 0x8a │ │ │ │ + cmp r6, #162 @ 0xa2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ cmp r0, #100 @ 0x64 │ │ │ │ lsls r7, r4, #1 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -437041,15 +437037,15 @@ │ │ │ │ movs r5, #4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov.w r3, #0 │ │ │ │ blx 25b0fc │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [r4, #56] @ 0x38 │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, sp, #4 │ │ │ │ ldrh r6, [r1, #0] │ │ │ │ movs r1, #50 @ 0x32 │ │ │ │ @@ -437099,15 +437095,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, pc, #44 @ (adr r3, 378250 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldrd r7, r3, [r5, #288] @ 0x120 │ │ │ │ subs r2, r0, r7 │ │ │ │ sbc.w r3, r1, r3 │ │ │ │ cmp r2, #1 │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ blt.n 3781f8 │ │ │ │ strd r0, r1, [r5, #288] @ 0x120 │ │ │ │ @@ -437120,15 +437116,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r7, #204 @ 0xcc │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r3, r0, #6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r5, #100 @ 0x64 │ │ │ │ + cmp r5, #124 @ 0x7c │ │ │ │ lsls r4, r2, #1 │ │ │ │ movs r7, #80 @ 0x50 │ │ │ │ lsls r7, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -437418,21 +437414,21 @@ │ │ │ │ bl 4a11fc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ b.n 378520 │ │ │ │ mov r0, r7 │ │ │ │ bl 4a11fc │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b.n 37850e │ │ │ │ - cmp r2, #138 @ 0x8a │ │ │ │ + cmp r2, #162 @ 0xa2 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #120 @ 0x78 │ │ │ │ + cmp r2, #144 @ 0x90 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #58 @ 0x3a │ │ │ │ + cmp r2, #82 @ 0x52 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r2, #40 @ 0x28 │ │ │ │ + cmp r2, #64 @ 0x40 │ │ │ │ lsls r4, r2, #1 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ adds r0, r3, #1 │ │ │ │ beq.n 37857a │ │ │ │ ldr r0, [r1, #32] │ │ │ │ cmp r3, r0 │ │ │ │ beq.n 37857a │ │ │ │ @@ -437680,23 +437676,23 @@ │ │ │ │ strb.w r1, [r5, #42] @ 0x2a │ │ │ │ beq.w 3786bc │ │ │ │ strb.w r2, [r8, #31] │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [r8, #30] │ │ │ │ b.n 3786bc │ │ │ │ nop │ │ │ │ - cmp r1, #28 │ │ │ │ + cmp r1, #52 @ 0x34 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #238 @ 0xee │ │ │ │ + cmp r1, #6 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #214 @ 0xd6 │ │ │ │ + cmp r0, #238 @ 0xee │ │ │ │ lsls r4, r2, #1 │ │ │ │ - cmp r0, #172 @ 0xac │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - strh r4, [r7, r4] │ │ │ │ + strh r4, [r2, r5] │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #84] @ (3788a0 ) │ │ │ │ @@ -438538,15 +438534,15 @@ │ │ │ │ nop │ │ │ │ movs r0, #132 @ 0x84 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #6 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldr r2, [pc, #968] @ (3794d8 ) │ │ │ │ + ldr r3, [pc, #40] @ (379138 ) │ │ │ │ movs r7, r7 │ │ │ │ ldr.w r3, [r1, #244] @ 0xf4 │ │ │ │ cbz r3, 379118 │ │ │ │ str r3, [r0, #80] @ 0x50 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -438826,15 +438822,15 @@ │ │ │ │ bne.n 379398 │ │ │ │ str r6, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ mov r0, sp │ │ │ │ bl 377afc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [pc, #120] @ (379440 ) │ │ │ │ ldr r3, [pc, #112] @ (37943c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -439000,18 +438996,18 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ blx 25b3cc │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 3797be │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add r3, pc, #620 @ (adr r3, 3797e0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov.w r0, #312 @ 0x138 │ │ │ │ blx 259278 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r5, [r0, #16] │ │ │ │ mov r1, r6 │ │ │ │ @@ -439056,69 +439052,69 @@ │ │ │ │ b.n 3795ba │ │ │ │ ldr.w r0, [r9, #4] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ strd r4, r5, [sp, #40] @ 0x28 │ │ │ │ blx 25b3cc │ │ │ │ mov r4, r0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r1 │ │ │ │ cmp r4, #0 │ │ │ │ beq.w 3797c4 │ │ │ │ mov r0, sl │ │ │ │ bl 377028 │ │ │ │ cmp r0, #47 @ 0x2f │ │ │ │ bls.w 3797d6 │ │ │ │ add r3, pc, #432 @ (adr r3, 3797e0 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r5, sp, #32 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldr.w r3, [r4, #280] @ 0x118 │ │ │ │ movs r1, #1 │ │ │ │ str r5, [sp, #12] │ │ │ │ subs r0, r0, r3 │ │ │ │ str r0, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ movs r3, #4 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ movs r5, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ add.w r3, r0, #15 │ │ │ │ add.w r2, r0, #8 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, r5 │ │ │ │ str.w r5, [fp] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r7, fp │ │ │ │ strh.w r2, [fp, #4] │ │ │ │ bic.w r2, r3, #7 │ │ │ │ add.w r3, fp, #8 │ │ │ │ str r2, [sp, #16] │ │ │ │ movs r2, #0 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldrh.w r0, [fp, #4] │ │ │ │ ldrd r2, r1, [sp, #16] │ │ │ │ add r0, fp │ │ │ │ subs r2, r2, r1 │ │ │ │ movs r1, #0 │ │ │ │ blx 25b0fc │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r4, #296] @ 0x128 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add.w r3, r0, #15 │ │ │ │ bic.w r3, r3, #7 │ │ │ │ str r3, [sp, #16] │ │ │ │ adds r1, r7, r2 │ │ │ │ movs r3, #2 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ @@ -439130,15 +439126,15 @@ │ │ │ │ add.w r2, r0, #8 │ │ │ │ strh r2, [r1, #4] │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp, #24] │ │ │ │ movs r2, #0 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs r2, r2, r0 │ │ │ │ ldrh r0, [r1, #4] │ │ │ │ add r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ @@ -439147,28 +439143,28 @@ │ │ │ │ ldrd r2, r3, [r4, #304] @ 0x130 │ │ │ │ strd r2, r3, [sp, #32] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movs r3, #8 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 7343ac │ │ │ │ + bl 7343bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ movs r3, #3 │ │ │ │ adds r5, r7, r2 │ │ │ │ add.w r6, r4, #8 │ │ │ │ str.w r3, [fp, r2] │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ add.w r3, r5, #8 │ │ │ │ movs r2, #0 │ │ │ │ strh r6, [r5, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 73428c │ │ │ │ + bl 73429c │ │ │ │ ldrh r0, [r5, #4] │ │ │ │ add.w r2, r4, #15 │ │ │ │ movs r1, #0 │ │ │ │ bic.w r2, r2, #7 │ │ │ │ add r0, r5 │ │ │ │ subs r2, r2, r6 │ │ │ │ blx 25b0fc │ │ │ │ @@ -439296,49 +439292,49 @@ │ │ │ │ ldr r1, [pc, #84] @ (3798c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2422 @ 0x976 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 379842 │ │ │ │ ldr r3, [pc, #60] @ (3798c8 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #60] @ (3798cc ) │ │ │ │ ldr r1, [pc, #64] @ (3798d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #16 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2428 @ 0x97c │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 379884 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r6, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ stc 15, cr15, [r3, #-1020]! @ 0xfffffc04 │ │ │ │ asrs r6, r0, #4 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r0, r2, #27 │ │ │ │ + asrs r0, r5, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - tst r6, r3 │ │ │ │ + tst r6, r6 │ │ │ │ movs r7, r7 │ │ │ │ - negs r2, r5 │ │ │ │ + cmp r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r6, #26 │ │ │ │ + asrs r0, r1, #27 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - negs r2, r6 │ │ │ │ + cmp r2, r1 │ │ │ │ movs r7, r7 │ │ │ │ - negs r2, r1 │ │ │ │ + negs r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003798d4 : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -439389,49 +439385,49 @@ │ │ │ │ mov r0, r6 │ │ │ │ ldr r1, [pc, #80] @ (3799a4 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ add r1, pc │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ b.n 379922 │ │ │ │ ldr r3, [pc, #60] @ (3799a8 ) │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #60] @ (3799ac ) │ │ │ │ ldr r1, [pc, #64] @ (3799b0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #48 @ 0x30 │ │ │ │ strd r2, r5, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #2550 @ 0x9f6 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 379964 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ asrs r6, r2, #1 │ │ │ │ lsls r7, r4, #1 │ │ │ │ @ instruction: 0xeaa7ffff │ │ │ │ asrs r6, r4, #32 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - asrs r4, r5, #23 │ │ │ │ + asrs r4, r0, #24 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - asrs r2, r7 │ │ │ │ + adcs r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ - sbcs r2, r1 │ │ │ │ + sbcs r2, r4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r2, #23 │ │ │ │ + asrs r0, r5, #23 │ │ │ │ lsls r4, r2, #1 │ │ │ │ - sbcs r2, r2 │ │ │ │ + sbcs r2, r5 │ │ │ │ movs r7, r7 │ │ │ │ - adcs r2, r5 │ │ │ │ + sbcs r2, r0 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 003799b4 : │ │ │ │ ldr r3, [pc, #8] @ (3799c0 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r1, #20 │ │ │ │ add r3, pc │ │ │ │ @@ -439587,41 +439583,41 @@ │ │ │ │ ldr r1, [pc, #136] @ (379b94 ) │ │ │ │ sub sp, #12 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ mov r1, sp │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ bl 3764f8 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 497668 │ │ │ │ cbnz r0, 379b5e │ │ │ │ ldr r1, [pc, #100] @ (379b98 ) │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r5, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #92] @ (379b9c ) │ │ │ │ ldrd r2, r3, [r5, #8] │ │ │ │ add r1, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #80] @ (379ba0 ) │ │ │ │ ldr r2, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f94d0 │ │ │ │ + bl 6f94e0 │ │ │ │ ldr r2, [pc, #68] @ (379ba4 ) │ │ │ │ ldr r3, [pc, #44] @ (379b90 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3 │ │ │ │ @@ -439637,21 +439633,21 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r6, r0, #25 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r0, #48] @ 0x30 │ │ │ │ + ldr r0, [r3, #48] @ 0x30 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r7, #248 @ 0xf8 │ │ │ │ + ands r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #248 @ 0xf8 │ │ │ │ + ands r0, r2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #246 @ 0xf6 │ │ │ │ + ands r6, r1 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r2, r5, #23 │ │ │ │ lsls r7, r4, #1 │ │ │ │ │ │ │ │ 00379ba8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -439665,15 +439661,15 @@ │ │ │ │ ldr r1, [pc, #256] @ (379cc4 ) │ │ │ │ sub sp, #28 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ add r1, sp, #16 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 376590 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -439695,19 +439691,19 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #180] @ (379ccc ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #172] @ (379cd0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ cmp r6, #0 │ │ │ │ beq.n 379cae │ │ │ │ ldr.w r9, [pc, #164] @ 379cd4 │ │ │ │ mov r4, r6 │ │ │ │ ldr.w r8, [pc, #160] @ 379cd8 │ │ │ │ ldr r7, [pc, #160] @ (379cdc ) │ │ │ │ add r9, pc │ │ │ │ @@ -439721,15 +439717,15 @@ │ │ │ │ ldr r1, [pc, #152] @ (379ce4 ) │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #148] @ (379ce8 ) │ │ │ │ strd ip, r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 379cae │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1, #0] │ │ │ │ cbz r3, 379c9a │ │ │ │ ldrb r3, [r1, #5] │ │ │ │ @@ -439759,48 +439755,48 @@ │ │ │ │ mov r3, r9 │ │ │ │ cmp r0, ip │ │ │ │ bne.n 379c7e │ │ │ │ ldr.w ip, [pc, #80] @ 379cf8 │ │ │ │ add ip, pc │ │ │ │ b.n 379c84 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f9548 │ │ │ │ + bl 6f9558 │ │ │ │ b.n 379bec │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsrs r4, r1, #22 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [r0, #36] @ 0x24 │ │ │ │ + ldr r6, [r3, #36] @ 0x24 │ │ │ │ lsls r5, r0, #1 │ │ │ │ lsrs r4, r3, #21 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r7, #86 @ 0x56 │ │ │ │ + subs r7, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #112 @ 0x70 │ │ │ │ + subs r7, #136 @ 0x88 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #26 │ │ │ │ + subs r7, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xeb3c0040 │ │ │ │ - add r0, pc, #72 @ (adr r0, 379d28 ) │ │ │ │ + adcs.w r0, r4, r0, lsl #1 │ │ │ │ + add r0, pc, #168 @ (adr r0, 379d88 ) │ │ │ │ lsls r6, r0, #1 │ │ │ │ - lsls r6, r0, #27 │ │ │ │ + lsls r6, r3, #27 │ │ │ │ lsls r3, r1, #1 │ │ │ │ - subs r7, #28 │ │ │ │ + subs r7, #52 @ 0x34 │ │ │ │ movs r7, r7 │ │ │ │ - subs r7, #96 @ 0x60 │ │ │ │ + subs r7, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #222 @ 0xde │ │ │ │ + subs r6, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #214 @ 0xd6 │ │ │ │ + subs r6, #238 @ 0xee │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #178 @ 0xb2 │ │ │ │ + subs r6, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 00379cfc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -439813,22 +439809,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #956] @ (37a0ec ) │ │ │ │ mov r6, r0 │ │ │ │ mov.w r2, #4294967295 @ 0xffffffff │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e760 │ │ │ │ + bl 70e770 │ │ │ │ mov r2, r0 │ │ │ │ adds r1, r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -439855,15 +439851,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #868] @ (37a0f4 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 37a08c │ │ │ │ ldr r3, [pc, #856] @ (37a0f8 ) │ │ │ │ mov r8, r6 │ │ │ │ ldr.w fp, [pc, #856] @ 37a0fc │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -439872,15 +439868,15 @@ │ │ │ │ str r6, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ b.n 379f1a │ │ │ │ strd r0, r1, [sp] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379f42 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379f68 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -439897,15 +439893,15 @@ │ │ │ │ beq.w 37a0ac │ │ │ │ movw r3, #2054 @ 0x806 │ │ │ │ cmp r2, r3 │ │ │ │ bne.w 37a0a0 │ │ │ │ ldr r1, [pc, #772] @ (37a104 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr.w sl, [r4, #32] │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 379e50 │ │ │ │ ldr.w r9, [pc, #756] @ 37a108 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -439918,21 +439914,21 @@ │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37a0d0 │ │ │ │ ldr r1, [pc, #724] @ (37a10c ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r6, #20] │ │ │ │ cbz r2, 379e50 │ │ │ │ ldr r1, [pc, #712] @ (37a110 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr.w sl, [r4, #36] @ 0x24 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 379e98 │ │ │ │ ldr.w r9, [pc, #696] @ 37a114 │ │ │ │ mov r0, sl │ │ │ │ add r9, pc │ │ │ │ mov r1, r9 │ │ │ │ @@ -439945,131 +439941,131 @@ │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 37a0c4 │ │ │ │ ldr r1, [pc, #664] @ (37a118 ) │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ cbz r2, 379e98 │ │ │ │ ldr r1, [pc, #652] @ (37a11c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 379fee │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37a01a │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cbz r2, 379eba │ │ │ │ ldr r1, [pc, #620] @ (37a120 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbnz r3, 379ec6 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbnz r3, 379ec6 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 379f04 │ │ │ │ ldr r1, [pc, #604] @ (37a124 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cbz r3, 379ee4 │ │ │ │ ldrh r2, [r7, #30] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #588] @ (37a128 ) │ │ │ │ rev16 r2, r2 │ │ │ │ add r1, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cbz r3, 379ef4 │ │ │ │ ldr r1, [pc, #576] @ (37a12c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r7, #0] │ │ │ │ cbz r3, 379f04 │ │ │ │ ldr r1, [pc, #564] @ (37a130 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r1, [pc, #556] @ (37a134 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr.w r8, [r8] │ │ │ │ cmp.w r8, #0 │ │ │ │ beq.w 37a08a │ │ │ │ ldr.w r3, [r8, #4] │ │ │ │ add.w r0, r3, #8 │ │ │ │ ldr r7, [r3, #24] │ │ │ │ ldmia r0, {r0, r1, r4, r6} │ │ │ │ ldrd r2, r3, [r4] │ │ │ │ orrs.w ip, r0, r1 │ │ │ │ bne.w 379db4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dc8 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dc8 │ │ │ │ ldr r1, [pc, #480] @ (37a138 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dd0 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [pc, #460] @ (37a13c ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dd0 │ │ │ │ ldr r1, [pc, #444] @ (37a140 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r6, #18] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dd8 │ │ │ │ ldr r1, [pc, #428] @ (37a144 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379dd8 │ │ │ │ ldr r1, [pc, #412] @ (37a148 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r6, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379dd8 │ │ │ │ ldr r1, [pc, #404] @ (37a14c ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379e7e │ │ │ │ @@ -440079,47 +440075,47 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379e7e │ │ │ │ ldr r1, [pc, #372] @ (37a150 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379ea2 │ │ │ │ ldr r1, [pc, #356] @ (37a154 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379ea2 │ │ │ │ ldr r1, [pc, #336] @ (37a158 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #29] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379eac │ │ │ │ ldr r1, [pc, #320] @ (37a15c ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb.w r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r6, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 379eac │ │ │ │ ldr r1, [pc, #300] @ (37a160 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r6, #31] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379eac │ │ │ │ ldr r1, [pc, #292] @ (37a164 ) │ │ │ │ mov r0, sl │ │ │ │ add r1, pc │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379e36 │ │ │ │ @@ -440129,145 +440125,145 @@ │ │ │ │ mov r1, r9 │ │ │ │ blx 25af5c │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 379e36 │ │ │ │ ldr r1, [pc, #260] @ (37a168 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e50 │ │ │ │ movw r3, #34825 @ 0x8809 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 37a0b8 │ │ │ │ movw r3, #35020 @ 0x88cc │ │ │ │ cmp r2, r3 │ │ │ │ bne.n 37a0a0 │ │ │ │ ldr r1, [pc, #236] @ (37a16c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e08 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f9674 │ │ │ │ + bl 6f9684 │ │ │ │ b.n 379d60 │ │ │ │ ldr r1, [pc, #216] @ (37a170 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e08 │ │ │ │ ldr r1, [pc, #208] @ (37a174 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e08 │ │ │ │ ldr r1, [pc, #200] @ (37a178 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e08 │ │ │ │ ldr r1, [pc, #192] @ (37a17c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e08 │ │ │ │ ldr r1, [pc, #184] @ (37a180 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e98 │ │ │ │ ldr r1, [pc, #176] @ (37a184 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 379e50 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r7, #16 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, #12] │ │ │ │ + ldr r0, [r1, #16] │ │ │ │ lsls r5, r0, #1 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r0, r5, #15 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r6, #76 @ 0x4c │ │ │ │ + subs r6, #100 @ 0x64 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #90 @ 0x5a │ │ │ │ + subs r6, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r4 │ │ │ │ + lsls r2, r7 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #58 @ 0x3a │ │ │ │ + subs r6, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #88 @ 0x58 │ │ │ │ + subs r6, #112 @ 0x70 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #136 @ 0x88 │ │ │ │ + subs r6, #160 @ 0xa0 │ │ │ │ movs r7, r7 │ │ │ │ - push {r1, r2, r3, r4, r5} │ │ │ │ + push {r1, r2, r4, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #16 │ │ │ │ + subs r6, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #116 @ 0x74 │ │ │ │ + subs r6, #140 @ 0x8c │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 37a19c │ │ │ │ + push {r1, r2, r3} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r6, #68 @ 0x44 │ │ │ │ + subs r6, #92 @ 0x5c │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #74 @ 0x4a │ │ │ │ + subs r6, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #64 @ 0x40 │ │ │ │ + subs r6, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #66 @ 0x42 │ │ │ │ + subs r6, #90 @ 0x5a │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #70 @ 0x46 │ │ │ │ + subs r6, #94 @ 0x5e │ │ │ │ movs r7, r7 │ │ │ │ - cbz r0, 37a1b6 │ │ │ │ + push {r4} │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r4, #206 @ 0xce │ │ │ │ + subs r4, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r6, #162 @ 0xa2 │ │ │ │ + subs r6, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #162 @ 0xa2 │ │ │ │ + subs r4, #186 @ 0xba │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #150 @ 0x96 │ │ │ │ + subs r4, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #122 @ 0x7a │ │ │ │ + subs r4, #146 @ 0x92 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #226 @ 0xe2 │ │ │ │ + subs r4, #250 @ 0xfa │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #6 │ │ │ │ + subs r5, #30 │ │ │ │ movs r7, r7 │ │ │ │ - subs r5, #10 │ │ │ │ + subs r5, #34 @ 0x22 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #30 │ │ │ │ + subs r4, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #234 @ 0xea │ │ │ │ + subs r5, #2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #242 @ 0xf2 │ │ │ │ + subs r4, #10 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #90 @ 0x5a │ │ │ │ + subs r4, #114 @ 0x72 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #74 @ 0x4a │ │ │ │ + subs r4, #98 @ 0x62 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #210 @ 0xd2 │ │ │ │ + subs r3, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #172 @ 0xac │ │ │ │ + subs r3, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - ldr r5, [pc, #736] @ (37a45c ) │ │ │ │ + ldr r5, [pc, #832] @ (37a4bc ) │ │ │ │ movs r5, r7 │ │ │ │ - subs r3, #144 @ 0x90 │ │ │ │ + subs r3, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r4, #4 │ │ │ │ + subs r4, #28 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037a188 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -440280,22 +440276,22 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 70e714 │ │ │ │ + bl 70e724 │ │ │ │ ldr r1, [pc, #628] @ (37a430 ) │ │ │ │ mov r6, r0 │ │ │ │ movs r2, #9 │ │ │ │ movs r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 70e760 │ │ │ │ + bl 70e770 │ │ │ │ uxtb r2, r0 │ │ │ │ subs.w r1, r2, #9 │ │ │ │ mov.w r3, #0 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ @@ -440322,27 +440318,27 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #540] @ (37a438 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ cmp.w r9, #0 │ │ │ │ beq.n 37a30a │ │ │ │ ldr.w r8, [pc, #528] @ 37a43c │ │ │ │ mov r6, r9 │ │ │ │ ldr r7, [pc, #528] @ (37a440 ) │ │ │ │ add r8, pc │ │ │ │ add r7, pc │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a33c │ │ │ │ subs r3, #1 │ │ │ │ cmp r3, #7 │ │ │ │ bhi.w 37a41c │ │ │ │ tbb [pc, r3] │ │ │ │ @@ -440351,51 +440347,51 @@ │ │ │ │ str r1, [r5, #100] @ 0x64 │ │ │ │ str r3, [r4, #4] │ │ │ │ ldr r2, [pc, #488] @ (37a444 ) │ │ │ │ add r2, pc │ │ │ │ ldr r1, [pc, #488] @ (37a448 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a342 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a354 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a366 │ │ │ │ ldr r1, [pc, #464] @ (37a44c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #40] @ 0x28 │ │ │ │ cbz r3, 37a292 │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37a3e8 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37a3c6 │ │ │ │ ldr r1, [pc, #436] @ (37a450 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #428] @ (37a454 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cbz r2, 37a2be │ │ │ │ ldr r1, [pc, #416] @ (37a458 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #60] @ 0x3c │ │ │ │ cbz r3, 37a2ce │ │ │ │ ldrb.w r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 37a3dc │ │ │ │ ldrb.w r3, [r4, #32] │ │ │ │ cbz r3, 37a2dc │ │ │ │ @@ -440412,20 +440408,20 @@ │ │ │ │ bne.n 37a374 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a388 │ │ │ │ ldr r1, [pc, #352] @ (37a45c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r6, [r6, #0] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 37a234 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6f96ec │ │ │ │ + bl 6f96fc │ │ │ │ b.n 37a1ec │ │ │ │ ldr r2, [pc, #332] @ (37a460 ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a25e │ │ │ │ ldr r2, [pc, #328] @ (37a464 ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a25e │ │ │ │ @@ -440447,175 +440443,175 @@ │ │ │ │ ldr r2, [pc, #316] @ (37a47c ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a25e │ │ │ │ ldr r1, [pc, #316] @ (37a480 ) │ │ │ │ mov r0, r5 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a274 │ │ │ │ ldr r1, [pc, #300] @ (37a484 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a27a │ │ │ │ ldr r1, [pc, #288] @ (37a488 ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 37a27a │ │ │ │ ldr r1, [pc, #276] @ (37a48c ) │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldrb.w r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37a2fa │ │ │ │ ldr r1, [pc, #260] @ (37a490 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cbz r4, 37a3ba │ │ │ │ ldr.w sl, [pc, #252] @ 37a494 │ │ │ │ add sl, pc │ │ │ │ b.n 37a3aa │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r4, [r4, #0] │ │ │ │ cbz r4, 37a3ba │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 37a39e │ │ │ │ ldr r1, [pc, #220] @ (37a498 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 37a2fa │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37a2be │ │ │ │ ldr r1, [pc, #204] @ (37a49c ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b.n 37a2b4 │ │ │ │ ldr r1, [pc, #192] @ (37a4a0 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 37a2ce │ │ │ │ ldr r1, [pc, #184] @ (37a4a4 ) │ │ │ │ ubfx r2, r2, #0, #12 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 37a2a6 │ │ │ │ b.n 37a2b0 │ │ │ │ ldr r1, [pc, #164] @ (37a4a8 ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 37a2dc │ │ │ │ ldr r1, [pc, #156] @ (37a4ac ) │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ - bl 693774 │ │ │ │ + bl 693784 │ │ │ │ b.n 37a2ec │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ (37a4b0 ) │ │ │ │ add r2, pc │ │ │ │ b.n 37a25e │ │ │ │ nop │ │ │ │ lsls r4, r5, #30 │ │ │ │ lsls r7, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldrb r6, [r5, r7] │ │ │ │ + ldrsh r6, [r0, r0] │ │ │ │ lsls r0, r0, #1 │ │ │ │ lsls r4, r3, #29 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - subs r3, #176 @ 0xb0 │ │ │ │ + subs r3, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #184 @ 0xb8 │ │ │ │ + subs r3, #208 @ 0xd0 │ │ │ │ movs r7, r7 │ │ │ │ - strb r2, [r1, r2] │ │ │ │ + strb r2, [r4, r2] │ │ │ │ movs r5, r7 │ │ │ │ - subs r2, #248 @ 0xf8 │ │ │ │ + subs r3, #16 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #142 @ 0x8e │ │ │ │ + subs r3, #166 @ 0xa6 │ │ │ │ movs r7, r7 │ │ │ │ - subs r3, #138 @ 0x8a │ │ │ │ + subs r3, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r6!, {r1, r2, r3, r4, r5} │ │ │ │ + ldmia r6, {r1, r2, r4, r6} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #26 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - add sp, #8 │ │ │ │ + add sp, #104 @ 0x68 │ │ │ │ lsls r2, r1, #1 │ │ │ │ - subs r2, #132 @ 0x84 │ │ │ │ + subs r2, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #104 @ 0x68 │ │ │ │ + subs r2, #128 @ 0x80 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #134 @ 0x86 │ │ │ │ + subs r2, #158 @ 0x9e │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #80 @ 0x50 │ │ │ │ + subs r2, #104 @ 0x68 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #138 @ 0x8a │ │ │ │ + subs r2, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #56 @ 0x38 │ │ │ │ + subs r2, #80 @ 0x50 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #34 @ 0x22 │ │ │ │ + subs r2, #58 @ 0x3a │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #204 @ 0xcc │ │ │ │ + subs r2, #228 @ 0xe4 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #246 @ 0xf6 │ │ │ │ + subs r3, #14 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #144 @ 0x90 │ │ │ │ + subs r2, #168 @ 0xa8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #210 @ 0xd2 │ │ │ │ + subs r2, #234 @ 0xea │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #208 @ 0xd0 │ │ │ │ + subs r2, #232 @ 0xe8 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #78 @ 0x4e │ │ │ │ + subs r2, #102 @ 0x66 │ │ │ │ movs r7, r7 │ │ │ │ - stmia r6!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r7!, {r1} │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r5!, {r1, r3} │ │ │ │ + ldmia r5, {r1, r5} │ │ │ │ lsls r2, r0, #1 │ │ │ │ - subs r2, #64 @ 0x40 │ │ │ │ + subs r2, #88 @ 0x58 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #32 │ │ │ │ + subs r2, #56 @ 0x38 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #40 @ 0x28 │ │ │ │ + subs r2, #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - subs r2, #48 @ 0x30 │ │ │ │ + subs r2, #72 @ 0x48 │ │ │ │ movs r7, r7 │ │ │ │ - add r1, pc, #920 @ (adr r1, 37a84c ) │ │ │ │ + add r1, pc, #1016 @ (adr r1, 37a8ac ) │ │ │ │ lsls r1, r1, #1 │ │ │ │ ldrb r3, [r1, #0] │ │ │ │ lsls r3, r3, #3 │ │ │ │ str r3, [r0, #0] │ │ │ │ ldrb.w ip, [r1, #1] │ │ │ │ orr.w r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0, #0] │ │ │ │ @@ -440667,29 +440663,29 @@ │ │ │ │ blt.n 37a564 │ │ │ │ ldrb.w r2, [r0, #100] @ 0x64 │ │ │ │ ldrb.w r3, [r0, #102] @ 0x66 │ │ │ │ ands.w r3, r3, r2, lsr #1 │ │ │ │ bne.n 37a56c │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq.n 37a548 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -440788,15 +440784,15 @@ │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ orr.w r2, r2, #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ ands.w r1, r1, r3, lsr #1 │ │ │ │ strb.w r2, [r4, #-43] │ │ │ │ beq.w 37a82c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r2, #1 │ │ │ │ ldr.w r1, [pc, #1024] @ 37aabc │ │ │ │ ldr r3, [pc, #1008] @ (37aab0 ) │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -440917,15 +440913,15 @@ │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r0, [r4, #-52] │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ ands r1, r2 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ bne.w 37a6b0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r2, #1 │ │ │ │ b.n 37a6b8 │ │ │ │ ldrb.w r3, [r4, #-43] │ │ │ │ ldrb.w r1, [r4, #-42] │ │ │ │ ldrb.w r0, [r4, #-44] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -440933,30 +440929,30 @@ │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-42] │ │ │ │ strb.w r3, [r4, #-43] │ │ │ │ ands.w r1, r1, r0, lsr #1 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ beq.n 37a894 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 37a6b8 │ │ │ │ ldrb.w r3, [r4, #-143] │ │ │ │ ldrb.w r1, [r4, #-142] │ │ │ │ ldrb.w r0, [r4, #-141] │ │ │ │ bic.w r3, r3, #16 │ │ │ │ str r2, [sp, #4] │ │ │ │ orr.w r1, r1, #8 │ │ │ │ orr.w r3, r3, #2 │ │ │ │ strb.w r1, [r4, #-142] │ │ │ │ strb.w r3, [r4, #-143] │ │ │ │ ands r1, r0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ bne.n 37a860 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 37a6b8 │ │ │ │ mov.w r0, ip, lsr #5 │ │ │ │ tst.w ip, #16 │ │ │ │ orr.w r0, r0, r6, lsl #3 │ │ │ │ str r3, [sp, #4] │ │ │ │ it ne │ │ │ │ @@ -441164,15 +441160,15 @@ │ │ │ │ strb r1, [r3, #2] │ │ │ │ ldr.w r0, [r3, #140] @ 0x8c │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh.w r2, [r3, #100] @ 0x64 │ │ │ │ strb.w r1, [r3, #102] @ 0x66 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ │ │ │ │ 0037aaf8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -441389,15 +441385,15 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #2 │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ beq.n 37ad50 │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37ab4c │ │ │ │ ldrb.w r3, [r5, #100] @ 0x64 │ │ │ │ and.w r4, r7, #1 │ │ │ │ lsls r3, r3, #31 │ │ │ │ bmi.n 37ae24 │ │ │ │ cbnz r4, 37ad80 │ │ │ │ ldrb r2, [r5, #0] │ │ │ │ @@ -441536,15 +441532,15 @@ │ │ │ │ orr.w r3, r3, #12 │ │ │ │ strb.w r1, [r5, #102] @ 0x66 │ │ │ │ strb.w r3, [r5, #101] @ 0x65 │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 37af82 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37acea │ │ │ │ ldrb r6, [r5, #15] │ │ │ │ strb.w r3, [sp, #13] │ │ │ │ and.w r2, r6, #15 │ │ │ │ ldrb r0, [r5, #16] │ │ │ │ ubfx r1, r6, #6, #1 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -441590,21 +441586,21 @@ │ │ │ │ orr.w r2, r2, #12 │ │ │ │ ands r1, r3 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ beq.n 37af8c │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37ad98 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37acea │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37ad98 │ │ │ │ lsls r3, r3, #13 │ │ │ │ orr.w r3, r3, r0, lsl #21 │ │ │ │ orrs r3, r1 │ │ │ │ ldrb r1, [r5, #18] │ │ │ │ orr.w r3, r3, r1, lsl #5 │ │ │ │ ldrb r1, [r5, #19] │ │ │ │ @@ -441634,28 +441630,28 @@ │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ ands.w r1, r3, r1, lsr #1 │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r3, [r5, #102] @ 0x66 │ │ │ │ strb.w r2, [r5, #101] @ 0x65 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37ad22 │ │ │ │ ldrb r3, [r5, #2] │ │ │ │ ldrb r1, [r5, #3] │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ and.w r3, r3, #254 @ 0xfe │ │ │ │ ands r1, r3 │ │ │ │ ldr.w r0, [r5, #140] @ 0x8c │ │ │ │ bic.w r2, r2, #1 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb r3, [r5, #2] │ │ │ │ strb r2, [r5, #1] │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ b.n 37adde │ │ │ │ mov r4, r2 │ │ │ │ b.n 37ae98 │ │ │ │ mov r4, r2 │ │ │ │ b.n 37af38 │ │ │ │ mov r4, r2 │ │ │ │ b.n 37afc4 │ │ │ │ @@ -441863,15 +441859,15 @@ │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ strb.w r1, [r0, #102] @ 0x66 │ │ │ │ ldr.w r0, [r0, #140] @ 0x8c │ │ │ │ ands.w r1, r1, r2, lsr #1 │ │ │ │ beq.n 37b22a │ │ │ │ movs r1, #1 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ ldr r3, [sp, #4] │ │ │ │ b.n 37b072 │ │ │ │ ldrb.w r3, [r0, #101] @ 0x65 │ │ │ │ b.n 37b072 │ │ │ │ ldrb.w r3, [r0, #100] @ 0x64 │ │ │ │ b.n 37b072 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ @@ -441938,27 +441934,27 @@ │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r4, #140] @ 0x8c │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r1, #0 │ │ │ │ ldr.w r0, [r4, #140] @ 0x8c │ │ │ │ movw r2, #15361 @ 0x3c01 │ │ │ │ movw r3, #3073 @ 0xc01 │ │ │ │ strh r2, [r4, #0] │ │ │ │ strb r1, [r4, #2] │ │ │ │ strb r1, [r4, #6] │ │ │ │ strh r1, [r4, #4] │ │ │ │ str r1, [r4, #96] @ 0x60 │ │ │ │ strh.w r3, [r4, #100] @ 0x64 │ │ │ │ strb.w r1, [r4, #102] @ 0x66 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -441973,15 +441969,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37b338 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrb r6, [r0, #25] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #280] @ (37b468 ) │ │ │ │ @@ -441992,24 +441988,24 @@ │ │ │ │ ldr r1, [pc, #276] @ (37b470 ) │ │ │ │ add r7, pc │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ add r1, pc │ │ │ │ mov r2, r7 │ │ │ │ add r8, pc │ │ │ │ str.w r8, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #256] @ (37b474 ) │ │ │ │ movs r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ movs r5, #1 │ │ │ │ add r0, pc │ │ │ │ strb.w r5, [r3, #61] @ 0x3d │ │ │ │ - bl 5cfffc │ │ │ │ + bl 5d000c │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2456] @ 0x998 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 37b2c4 │ │ │ │ ldr.w r1, [r4, #2468] @ 0x9a4 │ │ │ │ add.w r0, r4, #2272 @ 0x8e0 │ │ │ │ bl 37b274 │ │ │ │ @@ -442068,15 +442064,15 @@ │ │ │ │ ldr r4, [pc, #88] @ (37b488 ) │ │ │ │ add.w r3, r8, #16 │ │ │ │ movs r2, #232 @ 0xe8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, pc │ │ │ │ mov r0, r9 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -442085,30 +442081,30 @@ │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r1 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #198 @ 0xc6 │ │ │ │ - movs r7, r7 │ │ │ │ - stc2 0, cr0, [lr], #-332 @ 0xfffffeb4 │ │ │ │ cmp r3, #222 @ 0xde │ │ │ │ movs r7, r7 │ │ │ │ + mcrr2 0, 5, r0, r6, cr3 │ │ │ │ + cmp r3, #246 @ 0xf6 │ │ │ │ + movs r7, r7 │ │ │ │ lsls r1, r2, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #23] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r3, #172 @ 0xac │ │ │ │ + cmp r3, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #164 @ 0xa4 │ │ │ │ + cmp r3, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #150 @ 0x96 │ │ │ │ + cmp r3, #174 @ 0xae │ │ │ │ movs r7, r7 │ │ │ │ - cmp r3, #16 │ │ │ │ + cmp r3, #40 @ 0x28 │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 37b4a2 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442153,26 +442149,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (37b58c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (37b590 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37b594 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ mov.w r4, #65280 @ 0xff00 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #100] @ (37b598 ) │ │ │ │ ldr r2, [pc, #104] @ (37b59c ) │ │ │ │ ldr r3, [pc, #104] @ (37b5a0 ) │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ strd r1, r2, [r0, #92] @ 0x5c │ │ │ │ movs r1, #0 │ │ │ │ @@ -442186,41 +442182,41 @@ │ │ │ │ strh.w r4, [r0, #114] @ 0x72 │ │ │ │ add r2, pc │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ add r1, pc │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r5, #56] @ 0x38 │ │ │ │ - bl 5cebc4 │ │ │ │ + bl 5cebd4 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr.w r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0xfa8c0053 │ │ │ │ - ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ + @ instruction: 0xfaa40053 │ │ │ │ + ldmia r1, {r1} │ │ │ │ movs r4, r7 │ │ │ │ - udf #14 │ │ │ │ + udf #38 @ 0x26 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r6, [r4, #44] @ 0x2c │ │ │ │ + ldr r6, [r7, #44] @ 0x2c │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r4, #26 │ │ │ │ + lsrs r2, r7, #26 │ │ │ │ movs r5, r7 │ │ │ │ mcr2 15, 0, pc, cr3, cr15, {7} @ │ │ │ │ lsls r5, r0, #5 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r4, #16] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r2, #72 @ 0x48 │ │ │ │ + cmp r2, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r3, #3 │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #56 @ 0x38 │ │ │ │ orrs r2, r3 │ │ │ │ it ne │ │ │ │ movne r0, #0 │ │ │ │ @@ -442287,50 +442283,50 @@ │ │ │ │ ldr r2, [pc, #36] @ (37b678 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #36] @ (37b67c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.w 37aad0 │ │ │ │ nop │ │ │ │ - ldrsh.w r0, [sl, r3, lsl #1] │ │ │ │ - cmp r0, #200 @ 0xc8 │ │ │ │ + ldr??.w r0, [r2, r3, lsl #1] │ │ │ │ + cmp r0, #224 @ 0xe0 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #222 @ 0xde │ │ │ │ + cmp r0, #246 @ 0xf6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr.w ip, [pc, #44] @ 37b6c0 │ │ │ │ ldr r2, [pc, #44] @ (37b6c4 ) │ │ │ │ movs r3, #47 @ 0x2f │ │ │ │ ldr r1, [pc, #44] @ (37b6c8 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ add.w r0, r0, #2272 @ 0x8e0 │ │ │ │ bl 37b2bc │ │ │ │ ldr.w r0, [r4, #2456] @ 0x998 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d0084 │ │ │ │ - ldr??.w r0, [r6, #83] @ 0x53 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + b.w 5d0094 │ │ │ │ + vst4.16 {d0-d3}, [lr :64], r3 │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #154 @ 0x9a │ │ │ │ + cmp r0, #178 @ 0xb2 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, #12 │ │ │ │ ldr r4, [pc, #72] @ (37b728 ) │ │ │ │ @@ -442339,54 +442335,54 @@ │ │ │ │ ldr r1, [pc, #76] @ (37b730 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #68] @ (37b734 ) │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r1, [pc, #64] @ (37b738 ) │ │ │ │ add r4, pc │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [pc, #60] @ (37b73c ) │ │ │ │ addw r3, r0, #2468 @ 0x9a4 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ add r2, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (37b740 ) │ │ │ │ add r1, pc │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ nop │ │ │ │ - strh.w r0, [ip, #83] @ 0x53 │ │ │ │ - cmp r0, #58 @ 0x3a │ │ │ │ - movs r7, r7 │ │ │ │ + str.w r0, [r4, #83] @ 0x53 │ │ │ │ cmp r0, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ + cmp r0, #106 @ 0x6a │ │ │ │ + movs r7, r7 │ │ │ │ @ instruction: 0xf2560066 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r0, #170 @ 0xaa │ │ │ │ + cmp r0, #194 @ 0xc2 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #172 @ 0xac │ │ │ │ + cmp r0, #196 @ 0xc4 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr r0, [pc, #4] @ (37b750 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrb r2, [r7, #12] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -442397,15 +442393,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (37b868 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 39ab78 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -442465,43 +442461,43 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (37b880 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - str??.w r0, [r6, r3, lsl #1] │ │ │ │ - cmp r0, #104 @ 0x68 │ │ │ │ + ldr??.w r0, [lr, r3, lsl #1] │ │ │ │ + cmp r0, #128 @ 0x80 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #132 @ 0x84 │ │ │ │ + cmp r0, #156 @ 0x9c │ │ │ │ movs r7, r7 │ │ │ │ ldrb r6, [r5, #10] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - cmp r0, #40 @ 0x28 │ │ │ │ + cmp r0, #64 @ 0x40 │ │ │ │ movs r7, r7 │ │ │ │ - cmp r0, #30 │ │ │ │ + cmp r0, #54 @ 0x36 │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xf7a60053 │ │ │ │ - movs r7, #20 │ │ │ │ + @ instruction: 0xf7be0053 │ │ │ │ + movs r7, #44 @ 0x2c │ │ │ │ movs r7, r7 │ │ │ │ - movs r7, #164 @ 0xa4 │ │ │ │ + movs r7, #188 @ 0xbc │ │ │ │ movs r7, r7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcc.n 37b89a │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -442558,26 +442554,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (37b9a4 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (37b9a8 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37b9ac ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (37b9b0 ) │ │ │ │ ldr r3, [pc, #104] @ (37b9b4 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49154 @ 0xc002 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -442599,31 +442595,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cebc4 │ │ │ │ + b.w 5cebd4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf6bc0053 │ │ │ │ - stmia r4!, {r1, r4, r6, r7} │ │ │ │ + @ instruction: 0xf6d40053 │ │ │ │ + stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - bls.n 37b994 │ │ │ │ + bge.n 37b9c4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r1, #108] @ 0x6c │ │ │ │ + str r6, [r4, #108] @ 0x6c │ │ │ │ movs r5, r7 │ │ │ │ - lsrs r2, r1, #10 │ │ │ │ + lsrs r2, r4, #10 │ │ │ │ movs r5, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020]! @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r2, [r1, #4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ movs r7, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -442632,54 +442628,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (37ba08 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (37ba0c ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37aad0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37aad0 │ │ │ │ - @ instruction: 0xf5fa0053 │ │ │ │ - movs r5, #252 @ 0xfc │ │ │ │ + @ instruction: 0xf6120053 │ │ │ │ + movs r6, #20 │ │ │ │ movs r7, r7 │ │ │ │ - movs r6, #22 │ │ │ │ + movs r6, #46 @ 0x2e │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (37ba54 ) │ │ │ │ ldr r2, [pc, #52] @ (37ba58 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (37ba5c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37b2bc │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 37b2bc │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d0084 │ │ │ │ - subs.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ - movs r5, #178 @ 0xb2 │ │ │ │ + b.w 5d0094 │ │ │ │ + rsb r0, r8, #13828096 @ 0xd30000 │ │ │ │ + movs r5, #202 @ 0xca │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #206 @ 0xce │ │ │ │ + movs r5, #230 @ 0xe6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (37bad8 ) │ │ │ │ @@ -442688,15 +442684,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (37bae0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (37bae4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #92] @ (37bae8 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (37baec ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (37baf0 ) │ │ │ │ @@ -442704,50 +442700,50 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ ldr r1, [pc, #68] @ (37baf4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - sbc.w r0, r0, #13828096 @ 0xd30000 │ │ │ │ - movs r5, #98 @ 0x62 │ │ │ │ + sbcs.w r0, r8, #13828096 @ 0xd30000 │ │ │ │ + movs r5, #122 @ 0x7a │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #126 @ 0x7e │ │ │ │ + movs r5, #150 @ 0x96 │ │ │ │ movs r7, r7 │ │ │ │ cdp 0, 12, cr0, cr2, cr6, {3} │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r5, #24 │ │ │ │ + movs r5, #48 @ 0x30 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #168 @ 0xa8 │ │ │ │ + movs r5, #192 @ 0xc0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #148 @ 0x94 │ │ │ │ + movs r5, #172 @ 0xac │ │ │ │ movs r7, r7 │ │ │ │ ldr r0, [pc, #4] @ (37bb00 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrb r6, [r4, #1] │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ @@ -442758,15 +442754,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #244] @ (37bc18 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r6, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r7, r4, #2288 @ 0x8f0 │ │ │ │ strb.w r6, [r3, #61] @ 0x3d │ │ │ │ bl 39ab78 │ │ │ │ mov r1, r0 │ │ │ │ str.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ @@ -442826,43 +442822,43 @@ │ │ │ │ mov r0, r8 │ │ │ │ ldr r1, [pc, #76] @ (37bc30 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #20 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ nop │ │ │ │ lsls r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - add.w r0, r6, #13828096 @ 0xd30000 │ │ │ │ - movs r5, #96 @ 0x60 │ │ │ │ + adds.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ + movs r5, #120 @ 0x78 │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #124 @ 0x7c │ │ │ │ + movs r5, #148 @ 0x94 │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r3, #31] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r5, #36 @ 0x24 │ │ │ │ + movs r5, #60 @ 0x3c │ │ │ │ movs r7, r7 │ │ │ │ - movs r5, #26 │ │ │ │ + movs r5, #50 @ 0x32 │ │ │ │ movs r7, r7 │ │ │ │ - orr.w r0, r6, #13828096 @ 0xd30000 │ │ │ │ - movs r3, #100 @ 0x64 │ │ │ │ + orrs.w r0, lr, #13828096 @ 0xd30000 │ │ │ │ + movs r3, #124 @ 0x7c │ │ │ │ movs r7, r7 │ │ │ │ - movs r4, #156 @ 0x9c │ │ │ │ + movs r4, #180 @ 0xb4 │ │ │ │ movs r7, r7 │ │ │ │ mov r1, r3 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs.w r3, r1, #0 │ │ │ │ bcc.n 37bc4c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ @@ -442931,26 +442927,26 @@ │ │ │ │ ldr r1, [pc, #136] @ (37bd74 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #44 @ 0x2c │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (37bd78 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37bd7c ) │ │ │ │ adds r4, #60 @ 0x3c │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ mov r0, r6 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (37bd80 ) │ │ │ │ ldr r3, [pc, #104] @ (37bd84 ) │ │ │ │ movw r1, #5118 @ 0x13fe │ │ │ │ movt r1, #49922 @ 0xc302 │ │ │ │ strb.w r4, [r0, #112] @ 0x70 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r2, pc │ │ │ │ @@ -442972,31 +442968,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cebc4 │ │ │ │ + b.w 5cebd4 │ │ │ │ nop │ │ │ │ - @ instruction: 0xf33c0053 │ │ │ │ - stmia r1!, {r1} │ │ │ │ + @ instruction: 0xf3540053 │ │ │ │ + stmia r1!, {r1, r3, r4} │ │ │ │ movs r4, r7 │ │ │ │ - bvs.n 37bdc4 │ │ │ │ + bvs.n 37bdf4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - str r6, [r7, #44] @ 0x2c │ │ │ │ + str r6, [r2, #48] @ 0x30 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r2, r7, #26 │ │ │ │ + lsls r2, r2, #27 │ │ │ │ movs r5, r7 │ │ │ │ ldc2l 15, cr15, [r9, #1020] @ 0x3fc │ │ │ │ lsls r3, r6, #2 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #24] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - movs r3, #140 @ 0x8c │ │ │ │ + movs r3, #164 @ 0xa4 │ │ │ │ movs r7, r7 │ │ │ │ movs r1, r7 │ │ │ │ movs r0, r0 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -443005,54 +443001,54 @@ │ │ │ │ ldr r2, [pc, #44] @ (37bdd8 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #44] @ (37bddc ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37aad0 │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37aad0 │ │ │ │ - @ instruction: 0xf27a0053 │ │ │ │ - movs r2, #212 @ 0xd4 │ │ │ │ + @ instruction: 0xf2920053 │ │ │ │ + movs r2, #236 @ 0xec │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #238 @ 0xee │ │ │ │ + movs r3, #6 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #48] @ (37be24 ) │ │ │ │ ldr r2, [pc, #52] @ (37be28 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #52] @ (37be2c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37b2bc │ │ │ │ add.w r0, r4, #2288 @ 0x8f0 │ │ │ │ bl 37b2bc │ │ │ │ ldr.w r0, [r4, #2472] @ 0x9a8 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d0084 │ │ │ │ - @ instruction: 0xf2300053 │ │ │ │ - movs r2, #138 @ 0x8a │ │ │ │ + b.w 5d0094 │ │ │ │ + movw r0, #32851 @ 0x8053 │ │ │ │ + movs r2, #162 @ 0xa2 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #166 @ 0xa6 │ │ │ │ + movs r2, #190 @ 0xbe │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #100] @ (37bea8 ) │ │ │ │ @@ -443061,15 +443057,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (37beb0 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #96] @ (37beb4 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #92] @ (37beb8 ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #88] @ (37bebc ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #88] @ (37bec0 ) │ │ │ │ @@ -443077,46 +443073,46 @@ │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #2480 @ 0x9b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ ldr r1, [pc, #68] @ (37bec4 ) │ │ │ │ mov r2, r4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ addw r3, r7, #2484 @ 0x9b4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - @ instruction: 0xf1e00053 │ │ │ │ - movs r2, #58 @ 0x3a │ │ │ │ + @ instruction: 0xf1f80053 │ │ │ │ + movs r2, #82 @ 0x52 │ │ │ │ movs r7, r7 │ │ │ │ - movs r2, #86 @ 0x56 │ │ │ │ + movs r2, #110 @ 0x6e │ │ │ │ movs r7, r7 │ │ │ │ @ instruction: 0xeaf20066 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #72 @ 0x48 │ │ │ │ + movs r1, #96 @ 0x60 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #216 @ 0xd8 │ │ │ │ + movs r1, #240 @ 0xf0 │ │ │ │ movs r7, r7 │ │ │ │ - movs r1, #196 @ 0xc4 │ │ │ │ + movs r1, #220 @ 0xdc │ │ │ │ movs r7, r7 │ │ │ │ │ │ │ │ 0037bec8 : │ │ │ │ sub.w r0, r0, #8640 @ 0x21c0 │ │ │ │ subs r0, #20 │ │ │ │ ldrb r0, [r0, #2] │ │ │ │ ubfx r0, r0, #6, #1 │ │ │ │ @@ -443137,17 +443133,17 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ beq.n 37bf0c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ movs r1, #1 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ │ │ │ │ 0037bf14 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -443332,15 +443328,15 @@ │ │ │ │ ldr r3, [r0, #12] │ │ │ │ str r1, [r0, #8] │ │ │ │ add.w r0, r0, #8192 @ 0x2000 │ │ │ │ ands r1, r3 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ ldr.w r0, [r0, #464] @ 0x1d0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r3, pc} │ │ │ │ @@ -443362,15 +443358,15 @@ │ │ │ │ strb r3, [r0, #4] │ │ │ │ movw r3, #48879 @ 0xbeef │ │ │ │ movt r3, #57005 @ 0xdead │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ ldr.w r0, [r2, #464] @ 0x1d0 │ │ │ │ - b.w 5cfe2c │ │ │ │ + b.w 5cfe3c │ │ │ │ nop │ │ │ │ │ │ │ │ 0037c1a8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -443782,21 +443778,21 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ b.n 37c48c │ │ │ │ lsls r6, r4, #1 │ │ │ │ b.n 37c410 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stc 0, cr0, [ip, #-332]! @ 0xfffffeb4 │ │ │ │ - str r4, [sp, #384] @ 0x180 │ │ │ │ + stcl 0, cr0, [r4, #-332] @ 0xfffffeb4 │ │ │ │ + str r4, [sp, #480] @ 0x1e0 │ │ │ │ movs r5, r7 │ │ │ │ - orn r0, lr, r3, lsr #1 │ │ │ │ - str r0, [sp, #736] @ 0x2e0 │ │ │ │ + eor.w r0, r6, r3, lsr #1 │ │ │ │ + str r0, [sp, #832] @ 0x340 │ │ │ │ movs r5, r7 │ │ │ │ - str r0, [sp, #816] @ 0x330 │ │ │ │ + str r0, [sp, #912] @ 0x390 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 0037c63c : │ │ │ │ movw r1, #1281 @ 0x501 │ │ │ │ cmp r2, r1 │ │ │ │ sbcs.w r1, r3, #0 │ │ │ │ bcs.n 37c73c │ │ │ │ @@ -444118,15 +444114,15 @@ │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ movs r1, #0 │ │ │ │ str.w r0, [r3, #464] @ 0x1d0 │ │ │ │ - bl 5cfe2c │ │ │ │ + bl 5cfe3c │ │ │ │ mov r0, r4 │ │ │ │ bl 37c164 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -444134,15 +444130,15 @@ │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ bx lr │ │ │ │ nop │ │ │ │ ldr r0, [pc, #4] @ (37ca1c ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ lsls r2, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, #20 │ │ │ │ @@ -444153,15 +444149,15 @@ │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #256] @ (37cb40 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r8, #1 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ add.w r6, r4, #16384 @ 0x4000 │ │ │ │ addw r7, r4, #2104 @ 0x838 │ │ │ │ strb.w r8, [r3, #61] @ 0x3d │ │ │ │ bl 39ab78 │ │ │ │ mov r1, r0 │ │ │ │ @@ -444225,45 +444221,45 @@ │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #76] @ (37cb58 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #16 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ nop │ │ │ │ movs r0, r0 │ │ │ │ movs r1, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 37c7e0 │ │ │ │ + b.n 37c810 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r1, r5 │ │ │ │ + adds r4, r4, r5 │ │ │ │ movs r7, r7 │ │ │ │ - adds r0, r4, r5 │ │ │ │ + adds r0, r7, r5 │ │ │ │ movs r7, r7 │ │ │ │ ldr r4, [r2, #32] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - adds r4, r3, r4 │ │ │ │ + adds r4, r6, r4 │ │ │ │ movs r7, r7 │ │ │ │ - adds r6, r1, r4 │ │ │ │ + adds r6, r4, r4 │ │ │ │ movs r7, r7 │ │ │ │ - b.n 37c660 │ │ │ │ + b.n 37c690 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - adds r4, r4, r2 │ │ │ │ + adds r4, r7, r2 │ │ │ │ movs r7, r7 │ │ │ │ - adds r4, r7, r1 │ │ │ │ + adds r4, r2, r2 │ │ │ │ movs r7, r7 │ │ │ │ lsrs r1, r2, #14 │ │ │ │ mov.w ip, r3, lsr #14 │ │ │ │ orr.w r1, r1, r3, lsl #18 │ │ │ │ cmp r1, #2 │ │ │ │ sbcs.w ip, ip, #0 │ │ │ │ bcc.n 37cb7c │ │ │ │ @@ -444312,25 +444308,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (37cc6c ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (37cc70 ) │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [pc, #120] @ (37cc74 ) │ │ │ │ adds r4, #52 @ 0x34 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #104] @ (37cc78 ) │ │ │ │ ldr r3, [pc, #108] @ (37cc7c ) │ │ │ │ mov.w r1, #5984 @ 0x1760 │ │ │ │ movt r1, #65280 @ 0xff00 │ │ │ │ add r2, pc │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ add r3, pc │ │ │ │ @@ -444353,31 +444349,31 @@ │ │ │ │ str r0, [r5, #56] @ 0x38 │ │ │ │ add r1, pc │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ str r2, [r5, #48] @ 0x30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cebc4 │ │ │ │ + b.w 5cebd4 │ │ │ │ nop │ │ │ │ - b.n 37c5c0 │ │ │ │ + b.n 37c5f0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxth r2, r1 │ │ │ │ + sxth r2, r4 │ │ │ │ movs r4, r7 │ │ │ │ - stmia r7!, {r1, r2, r3, r5} │ │ │ │ + stmia r7!, {r1, r2, r6} │ │ │ │ lsls r4, r0, #1 │ │ │ │ - strb r6, [r0, r0] │ │ │ │ + strb r6, [r3, r0] │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xf7c2003c │ │ │ │ + @ instruction: 0xf7da003c │ │ │ │ mcr2 15, 0, pc, cr5, cr15, {7} @ │ │ │ │ lsls r1, r7, #3 │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ lsls r2, r4, #1 │ │ │ │ - asrs r0, r6, #30 │ │ │ │ + asrs r0, r1, #31 │ │ │ │ movs r7, r7 │ │ │ │ lsls r5, r6, #1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r2, #4 │ │ │ │ ldr r1, [sp, #0] │ │ │ │ sbcs.w r3, r3, #0 │ │ │ │ it cs │ │ │ │ @@ -444409,61 +444405,61 @@ │ │ │ │ ldr r2, [pc, #48] @ (37cd10 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #48] @ (37cd14 ) │ │ │ │ add ip, pc │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37c164 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ b.w 37c164 │ │ │ │ nop │ │ │ │ - b.n 37d46c │ │ │ │ + b.n 37d49c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r5, #26 │ │ │ │ + asrs r0, r0, #27 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r2, r7, #26 │ │ │ │ + asrs r2, r2, #27 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ ldr r4, [pc, #56] @ (37cd64 ) │ │ │ │ ldr r2, [pc, #60] @ (37cd68 ) │ │ │ │ movs r3, #43 @ 0x2b │ │ │ │ ldr r1, [pc, #60] @ (37cd6c ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r4, r0 │ │ │ │ addw r0, r0, #2104 @ 0x838 │ │ │ │ bl 37c9c8 │ │ │ │ add.w r0, r4, #10752 @ 0x2a00 │ │ │ │ add.w r4, r4, #16384 @ 0x4000 │ │ │ │ adds r0, #52 @ 0x34 │ │ │ │ bl 37c9c8 │ │ │ │ ldr.w r0, [r4, #3120] @ 0xc30 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d0084 │ │ │ │ + b.w 5d0094 │ │ │ │ nop │ │ │ │ - b.n 37d428 │ │ │ │ + b.n 37d458 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #25 │ │ │ │ + asrs r2, r6, #25 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r5, #25 │ │ │ │ + asrs r6, r0, #26 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r4, [pc, #104] @ (37cdec ) │ │ │ │ @@ -444472,15 +444468,15 @@ │ │ │ │ ldr r1, [pc, #108] @ (37cdf4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ ldr r4, [pc, #100] @ (37cdf8 ) │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #96] @ (37cdfc ) │ │ │ │ add r4, pc │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r2, [pc, #92] @ (37ce00 ) │ │ │ │ mov r7, r0 │ │ │ │ ldr r1, [pc, #92] @ (37ce04 ) │ │ │ │ @@ -444489,49 +444485,49 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r3, r0, #19456 @ 0x4c00 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ mov r0, r6 │ │ │ │ mov r4, r2 │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ ldr r1, [pc, #72] @ (37ce08 ) │ │ │ │ mov r2, r4 │ │ │ │ add.w r3, r7, #19456 @ 0x4c00 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ adds r3, #60 @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d4f98 │ │ │ │ + bl 5d4fa8 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ nop │ │ │ │ - b.n 37d400 │ │ │ │ + b.n 37d430 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r0, #24 │ │ │ │ + asrs r2, r3, #24 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r6, r2, #24 │ │ │ │ + asrs r6, r5, #24 │ │ │ │ movs r7, r7 │ │ │ │ blt.n 37cd60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r4, [r4, r4] │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r3, #10 │ │ │ │ + asrs r0, r6, #10 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r0, #10 │ │ │ │ + asrs r0, r3, #10 │ │ │ │ movs r7, r7 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ ldr.w ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, lr} │ │ │ │ cmp.w ip, #0 │ │ │ │ beq.n 37ce52 │ │ │ │ @@ -444785,44 +444781,44 @@ │ │ │ │ ldr.w r2, [ip, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37d06e │ │ │ │ ldr r0, [pc, #60] @ (37d0f0 ) │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37d06e │ │ │ │ ldr r3, [pc, #52] @ (37d0f4 ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d088 │ │ │ │ ldr r3, [pc, #32] @ (37d0ec ) │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37d088 │ │ │ │ ldr r0, [pc, #32] @ (37d0f8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37d088 │ │ │ │ nop │ │ │ │ bls.n 37d124 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r0, r5 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r6, #13 │ │ │ │ + asrs r0, r1, #14 │ │ │ │ movs r7, r7 │ │ │ │ adds r0, r4, #6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r2, #14 │ │ │ │ + asrs r2, r5, #14 │ │ │ │ movs r7, r7 │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r5, r0, #8192 @ 0x2000 │ │ │ │ movs r2, #1 │ │ │ │ @@ -444966,15 +444962,15 @@ │ │ │ │ ldrcc r5, [sp, #8] │ │ │ │ cmp.w fp, #0 │ │ │ │ beq.n 37d206 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ mov r2, r4 │ │ │ │ add.w r0, fp, #8 │ │ │ │ add r1, r6 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ b.n 37d206 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq.n 37d224 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr.w fp, [sp, #24] │ │ │ │ ldrh.w r7, [r2, #232] @ 0xe8 │ │ │ │ @@ -444984,19 +444980,19 @@ │ │ │ │ ldr r1, [pc, #16] @ (37d2bc ) │ │ │ │ ldr r0, [pc, #20] @ (37d2c0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - udf #44 @ 0x2c │ │ │ │ + udf #68 @ 0x44 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r7, #7 │ │ │ │ + asrs r2, r2, #8 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r1, #8 │ │ │ │ + asrs r0, r4, #8 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r1, #0] │ │ │ │ sub sp, #12 │ │ │ │ @@ -445033,15 +445029,15 @@ │ │ │ │ ldr r3, [r5, #88] @ 0x58 │ │ │ │ str.w r3, [r4, #176] @ 0xb0 │ │ │ │ str r4, [r3, #0] │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ ldr r3, [r4, #0] │ │ │ │ str r2, [r3, #84] @ 0x54 │ │ │ │ b.n 37d310 │ │ │ │ ldr r1, [pc, #108] @ (37d3ac ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -445054,15 +445050,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ (37d3b4 ) │ │ │ │ ldr r3, [r4, #24] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b.n 37d2f2 │ │ │ │ ldr r1, [pc, #80] @ (37d3b8 ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37d306 │ │ │ │ @@ -445072,15 +445068,15 @@ │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37d306 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r0, [pc, #56] @ (37d3bc ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37d306 │ │ │ │ ldr r3, [pc, #48] @ (37d3c0 ) │ │ │ │ movw r2, #1555 @ 0x613 │ │ │ │ ldr r1, [pc, #48] @ (37d3c4 ) │ │ │ │ ldr r0, [pc, #48] @ (37d3c8 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -445092,25 +445088,25 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r3, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #6 │ │ │ │ + asrs r0, r6, #6 │ │ │ │ movs r7, r7 │ │ │ │ movs r6, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r7, #6 │ │ │ │ + asrs r4, r2, #7 │ │ │ │ movs r7, r7 │ │ │ │ - ble.n 37d448 │ │ │ │ + ble.n 37d478 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r0, r2, #4 │ │ │ │ + asrs r0, r5, #4 │ │ │ │ movs r7, r7 │ │ │ │ - asrs r0, r7, #4 │ │ │ │ + asrs r0, r2, #5 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr.w fp, [pc, #372] @ 37d554 │ │ │ │ mov r7, r0 │ │ │ │ @@ -445198,15 +445194,15 @@ │ │ │ │ ldr r3, [pc, #152] @ (37d560 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 37d486 │ │ │ │ ldr r0, [pc, #144] @ (37d564 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37d486 │ │ │ │ ldr r3, [pc, #140] @ (37d568 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d47e │ │ │ │ ldr r3, [pc, #120] @ (37d560 ) │ │ │ │ @@ -445215,15 +445211,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37d47e │ │ │ │ ldr r0, [pc, #120] @ (37d56c ) │ │ │ │ ldrb r3, [r6, #22] │ │ │ │ ldrb r2, [r6, #21] │ │ │ │ add r0, pc │ │ │ │ ldrb r1, [r6, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37d47e │ │ │ │ ldr r3, [pc, #108] @ (37d570 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37d3f4 │ │ │ │ ldr r3, [pc, #76] @ (37d560 ) │ │ │ │ @@ -445231,51 +445227,51 @@ │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37d3f8 │ │ │ │ ldr r0, [pc, #80] @ (37d574 ) │ │ │ │ ldr.w r1, [r4, #1520] @ 0x5f0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37d3f8 │ │ │ │ ldr r3, [pc, #68] @ (37d578 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d49a │ │ │ │ ldr r3, [pc, #32] @ (37d560 ) │ │ │ │ ldr.w r3, [fp, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37d49a │ │ │ │ ldr r0, [pc, #48] @ (37d57c ) │ │ │ │ ldmia.w sp!, {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add r0, pc │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ bpl.n 37d628 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ blx r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #4 │ │ │ │ + asrs r6, r5, #4 │ │ │ │ movs r7, r7 │ │ │ │ ldr r3, [pc, #32] @ (37d58c ) │ │ │ │ movs r0, r0 │ │ │ │ - asrs r4, r3, #4 │ │ │ │ + asrs r4, r6, #4 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r0, r3, #1 │ │ │ │ + asrs r0, r6, #1 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r5, r0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r2, #1 │ │ │ │ + asrs r6, r5, #1 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ (37d674 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -445324,15 +445320,15 @@ │ │ │ │ ldr r0, [pc, #128] @ (37d680 ) │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37d63c │ │ │ │ ldr r0, [pc, #120] @ (37d684 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r2, #1520] @ 0x5f0 │ │ │ │ ldr.w r3, [r3, #2128] @ 0x850 │ │ │ │ cmp r1, r3 │ │ │ │ bne.n 37d5bc │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -445360,41 +445356,41 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37d62a │ │ │ │ ldr r0, [pc, #36] @ (37d68c ) │ │ │ │ add r0, pc │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop │ │ │ │ bcc.n 37d5e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r7, [pc, #624] @ (37d8f0 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r6, r7, #32 │ │ │ │ + asrs r6, r2, #1 │ │ │ │ movs r7, r7 │ │ │ │ subs r4, r6, #0 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r3, #32 │ │ │ │ + asrs r2, r6, #32 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ (37d6b4 ) │ │ │ │ add r4, pc │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2314 │ │ │ │ + bl 5d2324 │ │ │ │ add.w r0, r4, #52 @ 0x34 │ │ │ │ ldmia.w sp!, {r4, lr} │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ ldrsh r0, [r7, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ add.w r3, r1, #20480 @ 0x5000 │ │ │ │ @@ -445402,15 +445398,15 @@ │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ movs r6, #0 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ str r1, [sp, #28] │ │ │ │ str.w r6, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldrb.w r3, [r4, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ cbnz r3, 37d708 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 2595ac │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cbnz r3, 37d748 │ │ │ │ @@ -445433,17 +445429,17 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r6 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ bl 44d790 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 72bb54 │ │ │ │ + bl 72bb64 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7163c8 │ │ │ │ + bl 7163d8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ blx 2595ac │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37d6f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ @@ -445552,21 +445548,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #60 @ 0x3c │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #6] │ │ │ │ - bl 71648c │ │ │ │ + bl 71649c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37d8a8 │ │ │ │ ldr r1, [pc, #80] @ (37d8c8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72bb54 │ │ │ │ + bl 72bb64 │ │ │ │ lsls r2, r6, #3 │ │ │ │ vldr d7, [pc, #60] @ 37d8c0 │ │ │ │ adds r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ uxth r2, r2 │ │ │ │ str r4, [sp, #16] │ │ │ │ @@ -445596,21 +445592,21 @@ │ │ │ │ mov r3, r0 │ │ │ │ add.w r4, r0, #52 @ 0x34 │ │ │ │ sub sp, #24 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #0] │ │ │ │ ldrh r6, [r3, #4] │ │ │ │ - bl 71648c │ │ │ │ + bl 71649c │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 37d922 │ │ │ │ ldr r1, [pc, #76] @ (37d940 ) │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc │ │ │ │ - bl 72bb54 │ │ │ │ + bl 72bb64 │ │ │ │ vldr d7, [pc, #56] @ 37d938 │ │ │ │ lsls r2, r6, #3 │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #1936 @ 0x790 │ │ │ │ str r4, [sp, #16] │ │ │ │ uxth r2, r2 │ │ │ │ movs r4, #4 │ │ │ │ @@ -445638,15 +445634,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621cec │ │ │ │ + bl 621cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445668,15 +445664,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621cec │ │ │ │ + bl 621cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445698,15 +445694,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621cec │ │ │ │ + bl 621cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445730,15 +445726,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621cec │ │ │ │ + bl 621cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -445759,15 +445755,15 @@ │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #12 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r2 │ │ │ │ - bl 621cec │ │ │ │ + bl 621cfc │ │ │ │ ldr r3, [sp, #4] │ │ │ │ movs r2, #0 │ │ │ │ str r2, [r3, #20] │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445815,15 +445811,15 @@ │ │ │ │ cbnz r3, 37db40 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [pc, #84] @ (37db70 ) │ │ │ │ str r3, [r2, #32] │ │ │ │ add r1, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 621d8c │ │ │ │ + bl 621d9c │ │ │ │ ldr r2, [sp, #4] │ │ │ │ str r0, [r2, #20] │ │ │ │ add sp, #8 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -445840,27 +445836,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37db18 │ │ │ │ ldr r1, [r0, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #28] @ (37db7c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ b.n 37db18 │ │ │ │ ldmia r6, {r1, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @ instruction: 0xffa3ffff │ │ │ │ add r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r6, r1, #13 │ │ │ │ + lsrs r6, r4, #13 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ sub sp, #12 │ │ │ │ @@ -445894,15 +445890,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ - b.w 72a490 │ │ │ │ + b.w 72a4a0 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37dbd4 │ │ │ │ movs r1, #0 │ │ │ │ add sp, #12 │ │ │ │ ldr.w lr, [sp], #4 │ │ │ │ b.n 37dac4 │ │ │ │ @@ -445929,15 +445925,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov.w r9, #0 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ add fp, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ ldrb.w r3, [r6, #234] @ 0xea │ │ │ │ movs r6, #0 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov sl, r6 │ │ │ │ mov r0, r6 │ │ │ │ lsls r5, r3 │ │ │ │ @@ -445965,15 +445961,15 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r5, r7 │ │ │ │ strd sl, sl, [sp, #12] │ │ │ │ mov r6, r9 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r7, r9, [sp] │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 683ae4 │ │ │ │ + bl 683af4 │ │ │ │ subs.w r8, r0, #0 │ │ │ │ blt.n 37dcfc │ │ │ │ ldr r0, [pc, #144] @ (37dd3c ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr.w r0, [fp, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -445993,15 +445989,15 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [pc, #108] @ (37dd48 ) │ │ │ │ str.w r8, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ strd r7, r9, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ tst.w r8, r2 │ │ │ │ bne.n 37dc6e │ │ │ │ movs r1, #1 │ │ │ │ b.n 37dcfe │ │ │ │ mov r1, r8 │ │ │ │ @@ -446033,15 +446029,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r5, #7 │ │ │ │ + lsrs r4, r0, #8 │ │ │ │ movs r7, r7 │ │ │ │ ldmia r4!, {r1, r3, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -446088,31 +446084,31 @@ │ │ │ │ ldr r1, [pc, #52] @ (37ddf8 ) │ │ │ │ add r3, pc │ │ │ │ add ip, pc │ │ │ │ adds r3, #44 @ 0x2c │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #1756 @ 0x6dc │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ movs r0, #6 │ │ │ │ b.n 37dd90 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldmia r3!, {r1, r2, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldmia r3, {r3, r4, r5, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - bcc.n 37de20 │ │ │ │ + bcc.n 37de50 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r4, r2, #5 │ │ │ │ + lsrs r4, r5, #5 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r3, #27 │ │ │ │ + lsls r4, r6, #27 │ │ │ │ movs r7, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr.w ip, [pc, #304] @ 37df40 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -446180,15 +446176,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ asrs r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ movs r1, #4 │ │ │ │ str r6, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a9c │ │ │ │ + bl 621aac │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ str r0, [r4, #20] │ │ │ │ adc.w r5, r5, r2 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ str r5, [r4, #52] @ 0x34 │ │ │ │ @@ -446213,15 +446209,15 @@ │ │ │ │ add.w r1, r5, #12288 @ 0x3000 │ │ │ │ ldr r0, [pc, #64] @ (37df54 ) │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ ldr.w r1, [r1, #356] @ 0x164 │ │ │ │ strd r7, r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b.n 37de66 │ │ │ │ ldr r3, [pc, #44] @ (37df58 ) │ │ │ │ movw r2, #6960 @ 0x1b30 │ │ │ │ ldr r1, [pc, #40] @ (37df5c ) │ │ │ │ ldr r0, [pc, #44] @ (37df60 ) │ │ │ │ add r3, pc │ │ │ │ @@ -446234,21 +446230,21 @@ │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ vminnm.f16 , , │ │ │ │ asrs r0, r7, #23 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsrs r4, r3, #32 │ │ │ │ + lsrs r4, r6, #32 │ │ │ │ movs r7, r7 │ │ │ │ - bne.n 37dea4 │ │ │ │ + bne.n 37ded4 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r2, r6, #21 │ │ │ │ + lsls r2, r1, #22 │ │ │ │ movs r7, r7 │ │ │ │ - cbz r6, 37df94 │ │ │ │ + cbz r6, 37df9a │ │ │ │ lsls r6, r0, #1 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -446281,15 +446277,15 @@ │ │ │ │ cmp r3, lr │ │ │ │ bne.n 37df9c │ │ │ │ mov r4, r0 │ │ │ │ ldrd r2, r0, [r0, #8] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ ldmia.w sp!, {r3, r4, r5, lr} │ │ │ │ - b.w 72a490 │ │ │ │ + b.w 72a4a0 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37dfba │ │ │ │ add.w r3, r2, #12288 @ 0x3000 │ │ │ │ ldrb.w r1, [r3, #417] @ 0x1a1 │ │ │ │ cbnz r1, 37e022 │ │ │ │ ldrb.w ip, [r2, #257] @ 0x101 │ │ │ │ @@ -446334,25 +446330,25 @@ │ │ │ │ ldr r1, [pc, #136] @ (37e0d0 ) │ │ │ │ add r5, pc │ │ │ │ add.w r4, r5, #84 @ 0x54 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r2, [pc, #120] @ (37e0d4 ) │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [pc, #120] @ (37e0d8 ) │ │ │ │ adds r5, #100 @ 0x64 │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r3, [pc, #104] @ (37e0dc ) │ │ │ │ ldr r1, [pc, #108] @ (37e0e0 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [pc, #108] @ (37e0e4 ) │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [pc, #104] @ (37e0e8 ) │ │ │ │ @@ -446370,45 +446366,45 @@ │ │ │ │ ldr r0, [pc, #80] @ (37e0f0 ) │ │ │ │ add r1, pc │ │ │ │ orr.w r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r3, [pc, #64] @ (37e0f4 ) │ │ │ │ ldr r1, [pc, #68] @ (37e0f8 ) │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc │ │ │ │ adds r3, #104 @ 0x68 │ │ │ │ add r1, pc │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ - b.w 5cebc4 │ │ │ │ - beq.n 37dfec │ │ │ │ + b.w 5cebd4 │ │ │ │ + beq.n 37e01c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r5, [sp, #664] @ 0x298 │ │ │ │ + ldr r5, [sp, #760] @ 0x2f8 │ │ │ │ movs r4, r7 │ │ │ │ - uxtb r2, r1 │ │ │ │ + uxtb r2, r4 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs r7, #162 @ 0xa2 │ │ │ │ + subs r7, #186 @ 0xba │ │ │ │ movs r5, r7 │ │ │ │ - b.n 37e798 │ │ │ │ + b.n 37e7c8 │ │ │ │ movs r4, r7 │ │ │ │ adds r2, #77 @ 0x4d │ │ │ │ movs r0, r0 │ │ │ │ adds r4, #103 @ 0x67 │ │ │ │ movs r0, r0 │ │ │ │ bl 25e0e6 │ │ │ │ adds r2, #255 @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r6, #4] │ │ │ │ lsls r5, r4, #1 │ │ │ │ - lsls r2, r1, #27 │ │ │ │ + lsls r2, r4, #27 │ │ │ │ movs r7, r7 │ │ │ │ strb r2, [r4, r3] │ │ │ │ lsls r2, r4, #1 │ │ │ │ adds r0, #43 @ 0x2b │ │ │ │ movs r0, r0 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ @@ -446430,23 +446426,23 @@ │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr.w r3, [ip, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9417 @ 0x24c9 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w ip, r0, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldrb.w ip, [ip, #2290] @ 0x8f2 │ │ │ │ strb.w ip, [sp, #11] │ │ │ │ - bl 708b28 │ │ │ │ + bl 708b38 │ │ │ │ ldr r2, [pc, #60] @ (37e198 ) │ │ │ │ ldr r3, [pc, #48] @ (37e18c ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3 │ │ │ │ @@ -446457,23 +446453,23 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ - ldmia r7, {r2, r6, r7} │ │ │ │ + ldmia r7, {r2, r3, r4, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ ldmia r0!, {r1, r2, r3, r5} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb6d0 │ │ │ │ + @ instruction: 0xb6e8 │ │ │ │ movs r5, r7 │ │ │ │ - lsls r4, r7, #13 │ │ │ │ + lsls r4, r2, #14 │ │ │ │ movs r7, r7 │ │ │ │ stmia r7!, {r4, r5, r6, r7} │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -446489,15 +446485,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add.w r2, r3, #12288 @ 0x3000 │ │ │ │ cbz r3, 37e206 │ │ │ │ ldrb.w r4, [r2, #234] @ 0xea │ │ │ │ ldr.w sl, [r9, #1524] @ 0x5f4 │ │ │ │ lsl.w r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ cmp.w sl, #0 │ │ │ │ beq.n 37e202 │ │ │ │ cmp sl, r0 │ │ │ │ ite cs │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ @@ -446657,15 +446653,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37e368 │ │ │ │ ldr r0, [pc, #252] @ (37e49c ) │ │ │ │ strd r4, r1, [sp, #8] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37e368 │ │ │ │ ldr r1, [pc, #216] @ (37e488 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 37e2e8 │ │ │ │ ldr r1, [pc, #228] @ (37e4a0 ) │ │ │ │ @@ -446678,15 +446674,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 37e2e8 │ │ │ │ ldr r0, [pc, #208] @ (37e4a4 ) │ │ │ │ strd ip, r4, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37e2e8 │ │ │ │ ldr r3, [pc, #192] @ (37e4a8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37e32a │ │ │ │ ldr r3, [pc, #164] @ (37e498 ) │ │ │ │ @@ -446694,15 +446690,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37e32a │ │ │ │ ldr r0, [pc, #172] @ (37e4ac ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37e32a │ │ │ │ ldr r3, [pc, #164] @ (37e4b0 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37e34a │ │ │ │ ldr r3, [pc, #128] @ (37e498 ) │ │ │ │ @@ -446710,15 +446706,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 37e34a │ │ │ │ ldr r0, [pc, #144] @ (37e4b4 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37e34a │ │ │ │ ldr r3, [pc, #132] @ (37e4b8 ) │ │ │ │ ldr.w r3, [lr, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 37e30a │ │ │ │ ldr r3, [pc, #88] @ (37e498 ) │ │ │ │ @@ -446726,64 +446722,64 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 37e30a │ │ │ │ ldr r0, [pc, #108] @ (37e4bc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37e30a │ │ │ │ ldr r1, [pc, #100] @ (37e4c0 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 37e2e8 │ │ │ │ ldr r1, [pc, #44] @ (37e498 ) │ │ │ │ ldr.w r1, [lr, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r6, r1, #16 │ │ │ │ bpl.w 37e2e8 │ │ │ │ ldr r0, [pc, #76] @ (37e4c4 ) │ │ │ │ strd ip, r4, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37e2e8 │ │ │ │ stmia r7!, {r3} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5, {r5, r6} │ │ │ │ + ldmia r5, {r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r5, #4 │ │ │ │ + lsls r4, r0, #5 │ │ │ │ movs r7, r7 │ │ │ │ strb r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #19 │ │ │ │ + lsls r0, r1, #20 │ │ │ │ movs r7, r7 │ │ │ │ cmp r7, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r6, #17 │ │ │ │ + lsls r0, r1, #18 │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #56 @ 0x38 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r1, #14 │ │ │ │ + lsls r2, r4, #14 │ │ │ │ movs r7, r7 │ │ │ │ adds r6, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r7, #14 │ │ │ │ + lsls r0, r2, #15 │ │ │ │ movs r7, r7 │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r2, r4, #13 │ │ │ │ + lsls r2, r7, #13 │ │ │ │ movs r7, r7 │ │ │ │ adds r4, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r4, r2, #14 │ │ │ │ + lsls r4, r5, #14 │ │ │ │ movs r7, r7 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -446817,18 +446813,18 @@ │ │ │ │ ldr r1, [pc, #16] @ (37e534 ) │ │ │ │ ldr r0, [pc, #20] @ (37e538 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #252 @ 0xfc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ldmia r3!, {r2, r4, r5, r7} │ │ │ │ + ldmia r3, {r2, r3, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vmvn.i32 d0, #174 @ 0x000000ae │ │ │ │ - lsls r6, r3, #16 │ │ │ │ + vshr.u16 d0, d30, #6 │ │ │ │ + lsls r6, r6, #16 │ │ │ │ movs r7, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (37e564 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -446836,17 +446832,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #276 @ 0x114 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ - ldmia r3!, {r1, r2, r7} │ │ │ │ + ldmia r3, {r1, r2, r3, r4, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r3, #9] │ │ │ │ + strb r0, [r6, #9] │ │ │ │ movs r5, r7 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #24] @ (37e594 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -446854,17 +446850,17 @@ │ │ │ │ movs r0, #0 │ │ │ │ add r3, pc │ │ │ │ movw r2, #427 @ 0x1ab │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #288 @ 0x120 │ │ │ │ str r0, [sp, #0] │ │ │ │ blx 259290 │ │ │ │ - ldmia r3!, {r1, r2, r4, r6} │ │ │ │ + ldmia r3, {r1, r2, r3, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strb r0, [r5, #8] │ │ │ │ + strb r0, [r0, #9] │ │ │ │ movs r5, r7 │ │ │ │ lsrs r1, r1, #4 │ │ │ │ cmp r0, #7 │ │ │ │ bhi.n 37e626 │ │ │ │ tbb [pc, r0] │ │ │ │ lsrs r4, r0, #32 │ │ │ │ adds r0, r2, r0 │ │ │ │ @@ -446986,15 +446982,15 @@ │ │ │ │ movs r5, #0 │ │ │ │ mov r1, r3 │ │ │ │ str r5, [r4, #20] │ │ │ │ blx r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, lr} │ │ │ │ - b.w 72a490 │ │ │ │ + b.w 72a4a0 │ │ │ │ cmp.w ip, #14 │ │ │ │ beq.n 37e6f2 │ │ │ │ ldr.w r1, [r5, #312] @ 0x138 │ │ │ │ adds r2, #80 @ 0x50 │ │ │ │ cmp r1, r3 │ │ │ │ bhi.n 37e6a4 │ │ │ │ b.n 37e6c6 │ │ │ │ @@ -447014,15 +447010,15 @@ │ │ │ │ strd r1, r4, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsls r2, r5 │ │ │ │ ldr.w r1, [ip] │ │ │ │ lsls r1, r5 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 621a9c │ │ │ │ + bl 621aac │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -447075,15 +447071,15 @@ │ │ │ │ ldr r0, [r6, r0] │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 37e702 │ │ │ │ ldr r0, [pc, #100] @ (37e828 ) │ │ │ │ str r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r2, [r1, #16] │ │ │ │ b.n 37e702 │ │ │ │ ldr r3, [pc, #88] @ (37e82c ) │ │ │ │ mov.w r2, #394 @ 0x18a │ │ │ │ ldr r1, [pc, #88] @ (37e830 ) │ │ │ │ ldr r0, [pc, #88] @ (37e834 ) │ │ │ │ @@ -447117,33 +447113,33 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r5, r7, #4 │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r6, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #9 │ │ │ │ + lsls r0, r7, #9 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ + ldmia r1, {r1, r2, r4} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r4, r6, #3 │ │ │ │ + lsls r4, r1, #4 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r0, r3, #8 │ │ │ │ + lsls r0, r6, #8 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r3, r5, r6, r7} │ │ │ │ + ldmia r1!, {} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r3, #3 │ │ │ │ + lsls r6, r6, #3 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r2, r5, #7 │ │ │ │ + lsls r2, r0, #8 │ │ │ │ movs r7, r7 │ │ │ │ - ldmia r0!, {r1, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r3, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r0, r1, #3 │ │ │ │ + lsls r0, r4, #3 │ │ │ │ movs r7, r7 │ │ │ │ - lsls r4, r7, #6 │ │ │ │ + lsls r4, r2, #7 │ │ │ │ movs r7, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 37e8e2 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 37e8e2 │ │ │ │ push {r4, lr} │ │ │ │ @@ -447177,15 +447173,15 @@ │ │ │ │ str.w lr, [sp, #8] │ │ │ │ adc.w r3, r3, #0 │ │ │ │ ldr.w lr, [r4] │ │ │ │ mul.w ip, lr, ip │ │ │ │ str.w ip, [sp] │ │ │ │ mov.w ip, ip, asr #31 │ │ │ │ str.w ip, [sp, #4] │ │ │ │ - bl 621a9c │ │ │ │ + bl 621aac │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r0, [r1, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -447334,29 +447330,29 @@ │ │ │ │ movs r1, #0 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ blx 25b0fc │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr.w r2, [r3, #-8] │ │ │ │ ldr.w r3, [r3, #-4] │ │ │ │ str r2, [sp, #8] │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #12] │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ subs.w ip, r3, r2 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ sbc.w r3, r3, r2 │ │ │ │ adds.w r2, r0, ip │ │ │ │ @@ -447410,26 +447406,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37eae2 │ │ │ │ ldr r0, [pc, #28] @ (37eb5c ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ b.n 37eae2 │ │ │ │ nop {14} │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - vqadd.u8 d0, d12, d30 │ │ │ │ + vqadd.u32 d0, d4, d30 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #288] @ (37ec94 ) │ │ │ │ sub sp, #16 │ │ │ │ ldr r7, [pc, #288] @ (37ec98 ) │ │ │ │ @@ -447446,23 +447442,23 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov.w r3, #0 │ │ │ │ movw r3, #9426 @ 0x24d2 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ strb.w r3, [sp, #11] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, r4 │ │ │ │ add.w r2, sp, #11 │ │ │ │ - bl 708b28 │ │ │ │ + bl 708b38 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 37ec38 │ │ │ │ ldr.w r3, [r7, #2108] @ 0x83c │ │ │ │ ldrb.w r2, [sp, #11] │ │ │ │ lsls r3, r3, #7 │ │ │ │ ite pl │ │ │ │ movpl r1, #31 │ │ │ │ @@ -447533,37 +447529,37 @@ │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #64] @ (37ecb4 ) │ │ │ │ add r5, pc │ │ │ │ add.w r3, r3, #348 @ 0x15c │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #9440 @ 0x24e0 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 37ec38 │ │ │ │ movs r2, #0 │ │ │ │ b.n 37ec28 │ │ │ │ movs r2, #2 │ │ │ │ b.n 37ec28 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r5!, {r5, r6} │ │ │ │ + stmia r5!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ pop {r3, r6, r7, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r4, sp, #416 @ 0x1a0 │ │ │ │ + add r4, sp, #512 @ 0x200 │ │ │ │ movs r5, r7 │ │ │ │ - ldrsb.w r0, [r8, lr, lsl #3] │ │ │ │ + ldrsh.w r0, [r0, lr, lsl #3] │ │ │ │ pop {r4, pc} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r6} │ │ │ │ + stmia r4!, {r1, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - mrc2 0, 0, r0, cr6, cr14, {1} │ │ │ │ - strh.w r0, [lr, lr, lsl #3] │ │ │ │ + mcr2 0, 1, r0, cr14, cr14, {1} │ │ │ │ + str.w r0, [r6, lr, lsl #3] │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ sub sp, #12 │ │ │ │ ldr r2, [pc, #124] @ (37ed48 ) │ │ │ │ @@ -447614,29 +447610,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37ed12 │ │ │ │ ldrd r2, r3, [r0, #16] │ │ │ │ ldr r0, [pc, #32] @ (37ed60 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37ed12 │ │ │ │ nop │ │ │ │ pop {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r3!, {r2, r3, r4, r6, r7} │ │ │ │ + stmia r3!, {r2, r4, r5, r6, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf7a8003e │ │ │ │ + @ instruction: 0xf7c0003e │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r8, r0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xfa76003e │ │ │ │ + @ instruction: 0xfa8e003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ add.w r6, r0, #12288 @ 0x3000 │ │ │ │ mov r8, r0 │ │ │ │ sub sp, #16 │ │ │ │ @@ -447694,15 +447690,15 @@ │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ b.n 37eda0 │ │ │ │ ldr.w r1, [r8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr.w r0, [r8, #4] │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [sp, #0] │ │ │ │ @@ -447736,18 +447732,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (37ee90 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #404 @ 0x194 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - stmia r2!, {r5, r6} │ │ │ │ + stmia r2!, {r3, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf62e003e │ │ │ │ - movs r1, #132 @ 0x84 │ │ │ │ + movw r0, #26686 @ 0x683e │ │ │ │ + movs r1, #156 @ 0x9c │ │ │ │ lsls r1, r1, #1 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #124] @ (37ef20 ) │ │ │ │ sub sp, #16 │ │ │ │ @@ -447756,26 +447752,26 @@ │ │ │ │ ldr r1, [pc, #120] @ (37ef28 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #428 @ 0x1ac │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #104] @ (37ef2c ) │ │ │ │ mov r6, r0 │ │ │ │ ldr r1, [pc, #104] @ (37ef30 ) │ │ │ │ add.w r4, r4, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ movs r4, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #88] @ (37ef34 ) │ │ │ │ ldr r2, [pc, #88] @ (37ef38 ) │ │ │ │ add.w r1, r6, #9856 @ 0x2680 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc │ │ │ │ @@ -447788,40 +447784,40 @@ │ │ │ │ ldr r2, [pc, #72] @ (37ef44 ) │ │ │ │ str r1, [sp, #0] │ │ │ │ add r3, pc │ │ │ │ ldr r1, [pc, #72] @ (37ef48 ) │ │ │ │ add r2, pc │ │ │ │ strd r4, r4, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ - bl 5d39dc │ │ │ │ + bl 5d39ec │ │ │ │ add sp, #16 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - stmia r2!, {r1, r3, r5} │ │ │ │ + stmia r2!, {r1, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf5f4003e │ │ │ │ - add r1, sp, #240 @ 0xf0 │ │ │ │ + addw r0, ip, #2110 @ 0x83e │ │ │ │ + add r1, sp, #336 @ 0x150 │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r2, [r5, #56] @ 0x38 │ │ │ │ + ldrh r2, [r0, #58] @ 0x3a │ │ │ │ movs r4, r7 │ │ │ │ - add r4, pc, #312 @ (adr r4, 37f06c ) │ │ │ │ + add r4, pc, #408 @ (adr r4, 37f0cc ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - @ instruction: 0xfbd4003e │ │ │ │ - asrs r4, r0, #9 │ │ │ │ + @ instruction: 0xfbec003e │ │ │ │ + asrs r4, r3, #9 │ │ │ │ movs r6, r7 │ │ │ │ stc2l 15, cr15, [r7], #-1020 @ 0xfffffc04 │ │ │ │ bl 57cf42 │ │ │ │ - str r4, [r3, r1] │ │ │ │ + str r4, [r6, r1] │ │ │ │ movs r7, r7 │ │ │ │ - @ instruction: 0xfbc2003e │ │ │ │ + @ instruction: 0xfbda003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #8 │ │ │ │ mov r5, r3 │ │ │ │ mov r8, r1 │ │ │ │ @@ -448039,22 +448035,22 @@ │ │ │ │ ldr r1, [pc, #204] @ (37f254 ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #188] @ (37f258 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #184] @ (37f25c ) │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc │ │ │ │ add r0, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ add.w r1, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb.w r3, [r1, #2320] @ 0x910 │ │ │ │ cbz r3, 37f1e2 │ │ │ │ add.w ip, r5, #6400 @ 0x1900 │ │ │ │ lsls r3, r6, #3 │ │ │ │ mov r0, ip │ │ │ │ @@ -448107,27 +448103,27 @@ │ │ │ │ ldr r1, [pc, #40] @ (37f264 ) │ │ │ │ ldr r0, [pc, #40] @ (37f268 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #456 @ 0x1c8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - ite pl │ │ │ │ - lslpl r3, r2, #1 │ │ │ │ - ldrhmi r6, [r4, #34] @ 0x22 │ │ │ │ + ite vs │ │ │ │ + lslvs r3, r2, #1 │ │ │ │ + ldrhvc r6, [r7, #34] @ 0x22 │ │ │ │ movs r4, r7 │ │ │ │ - add r1, pc, #552 @ (adr r1, 37f480 ) │ │ │ │ + add r1, pc, #648 @ (adr r1, 37f4e0 ) │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldrsh.w r0, [ip, lr, lsl #3] │ │ │ │ + ldr??.w r0, [r4, lr, lsl #3] │ │ │ │ stmia r6!, {r0, r1, r3, r4, r6} │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x009a │ │ │ │ + bkpt 0x00b2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf268003e │ │ │ │ - strh.w r0, [sl, #62] @ 0x3e │ │ │ │ + @ instruction: 0xf280003e │ │ │ │ + str.w r0, [r2, #62] @ 0x3e │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov.w r2, r3, lsr #4 │ │ │ │ bls.n 37f298 │ │ │ │ cmp r2, #4 │ │ │ │ bne.n 37f288 │ │ │ │ movs r0, #0 │ │ │ │ @@ -448174,18 +448170,18 @@ │ │ │ │ ldr r0, [pc, #24] @ (37f304 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #192 @ 0xc0 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bl 25c25c │ │ │ │ - pop {r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0004 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf5e2003e │ │ │ │ - @ instruction: 0xf6d6003e │ │ │ │ + @ instruction: 0xf5fa003e │ │ │ │ + @ instruction: 0xf6ee003e │ │ │ │ push {r3, r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r3 │ │ │ │ ldrb r3, [r2, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -448348,30 +448344,30 @@ │ │ │ │ movw r0, #447 @ 0x1bf │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, pc} │ │ │ │ ... │ │ │ │ - pop {r1, r4, r5, r6} │ │ │ │ + pop {r1, r3, r7} │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + eor.w r0, r0, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf4a4003e │ │ │ │ + pop {r2, r4, r5, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orn r0, r8, #12451840 @ 0xbe0000 │ │ │ │ - eor.w r0, ip, #12451840 @ 0xbe0000 │ │ │ │ - pop {r2, r3, r4, r6} │ │ │ │ + orn r0, sl, #12451840 @ 0xbe0000 │ │ │ │ + adcs.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ + pop {r1, r2, r3, r4, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - orrs.w r0, r2, #12451840 @ 0xbe0000 │ │ │ │ - adc.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ + orrs.w r0, r4, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf67a003e │ │ │ │ pop {r1, r2, r6} │ │ │ │ lsls r3, r2, #1 │ │ │ │ bics.w r0, ip, #12451840 @ 0xbe0000 │ │ │ │ - @ instruction: 0xf662003e │ │ │ │ - pop {r1, r2, r3, r5} │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - bic.w r0, r4, #12451840 @ 0xbe0000 │ │ │ │ - bic.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ + orr.w r0, r6, #12451840 @ 0xbe0000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r3 │ │ │ │ ldrb.w r3, [r3, #89] @ 0x59 │ │ │ │ mov r5, r0 │ │ │ │ @@ -448382,15 +448378,15 @@ │ │ │ │ ldr.w r2, [r3, #272] @ 0x110 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ lsls r2, r2, #30 │ │ │ │ bpl.n 37f562 │ │ │ │ ldrh.w r2, [r3, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r1, #64] @ 0x40 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 37f54e │ │ │ │ movs r3, #2 │ │ │ │ ldr r0, [r4, #0] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ @@ -448460,15 +448456,15 @@ │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 37f614 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ cbz r3, 37f63a │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 734c8c │ │ │ │ + bl 734c9c │ │ │ │ cmp r4, r0 │ │ │ │ bne.n 37f660 │ │ │ │ movs r0, #0 │ │ │ │ ldr r2, [pc, #200] @ (37f6e0 ) │ │ │ │ ldr r3, [pc, #188] @ (37f6d4 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -448483,15 +448479,15 @@ │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, r3 │ │ │ │ adds r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 734c58 │ │ │ │ + bl 734c68 │ │ │ │ b.n 37f60e │ │ │ │ add.w r5, r0, #8 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldrd r0, r1, [sp, #28] │ │ │ │ strd r0, r1, [sp, #8] │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ @@ -448511,29 +448507,29 @@ │ │ │ │ ldr r3, [pc, #112] @ (37f6e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37f5fa │ │ │ │ ldr r0, [pc, #108] @ (37f6ec ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37f5fa │ │ │ │ ldr r3, [pc, #88] @ (37f6e4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37f5fa │ │ │ │ ldr r3, [pc, #84] @ (37f6e8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37f5fa │ │ │ │ ldr r0, [pc, #80] @ (37f6f0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37f5fa │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ (37f6f4 ) │ │ │ │ movw r2, #1358 @ 0x54e │ │ │ │ ldr r1, [pc, #68] @ (37f6f8 ) │ │ │ │ ldr r0, [pc, #72] @ (37f6fc ) │ │ │ │ add r3, pc │ │ │ │ @@ -448554,20 +448550,20 @@ │ │ │ │ movs r0, r0 │ │ │ │ cbz r4, 37f730 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf4ac003e │ │ │ │ - eor.w r0, lr, #12451840 @ 0xbe0000 │ │ │ │ - rev r4, r4 │ │ │ │ + @ instruction: 0xf4c4003e │ │ │ │ + @ instruction: 0xf4a6003e │ │ │ │ + rev r4, r7 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldcl 0, cr0, [r2, #248]! @ 0xf8 │ │ │ │ - ldcl 0, cr0, [ip, #248]! @ 0xf8 │ │ │ │ + mcr 0, 0, r0, cr10, cr14, {1} │ │ │ │ + mrc 0, 0, r0, cr4, cr14, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #480] @ (37f8f4 ) │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -448624,15 +448620,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldrb.w r2, [r2, #234] @ 0xea │ │ │ │ strd r1, r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ lsls r4, r2 │ │ │ │ str r4, [sp, #0] │ │ │ │ lsl.w r2, r5, r2 │ │ │ │ - bl 621d44 │ │ │ │ + bl 621d54 │ │ │ │ str r0, [r6, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -448648,15 +448644,15 @@ │ │ │ │ str r4, [r6, #20] │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6, #32] │ │ │ │ blx 2595ac │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72a490 │ │ │ │ + b.w 72a4a0 │ │ │ │ ldr r2, [pc, #272] @ (37f904 ) │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cbz r2, 37f842 │ │ │ │ ldr r2, [pc, #264] @ (37f908 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -448664,15 +448660,15 @@ │ │ │ │ lsls r0, r2, #16 │ │ │ │ bpl.n 37f842 │ │ │ │ ldr r0, [pc, #260] @ (37f90c ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [fp, #1524] @ 0x5f4 │ │ │ │ cmp r4, r2 │ │ │ │ bhi.n 37f8be │ │ │ │ adds.w lr, r5, r4 │ │ │ │ mov.w r8, #0 │ │ │ │ adcs.w lr, r7, #0 │ │ │ │ mov r2, r8 │ │ │ │ @@ -448711,15 +448707,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 37f8b8 │ │ │ │ strd r0, r3, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r2, [sl] │ │ │ │ cbz r2, 37f8b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldrh r2, [r3, #0] │ │ │ │ cbz r2, 37f8b8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ @@ -448727,15 +448723,15 @@ │ │ │ │ bpl.n 37f8b8 │ │ │ │ vldr d7, [r9, #232] @ 0xe8 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r3, r7 │ │ │ │ strd r4, r8, [sp] │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 37f7ce │ │ │ │ ldr.w r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37f8b8 │ │ │ │ ldr r3, [pc, #76] @ (37f914 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ @@ -448748,37 +448744,37 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 37f8b8 │ │ │ │ ldr r0, [pc, #56] @ (37f918 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r0, r3, [r6, #36] @ 0x24 │ │ │ │ b.n 37f7ce │ │ │ │ mov r2, r1 │ │ │ │ str r1, [r6, #28] │ │ │ │ b.n 37f7d4 │ │ │ │ sxth r6, r6 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - eors.w r0, r8, #12451840 @ 0xbe0000 │ │ │ │ + @ instruction: 0xf4b0003e │ │ │ │ lsls r5, r7, #5 │ │ │ │ movs r0, r0 │ │ │ │ adds r2, #32 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf362003e │ │ │ │ + @ instruction: 0xf37a003e │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf2ba003e │ │ │ │ + @ instruction: 0xf2d2003e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -448832,15 +448828,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ adc.w r3, ip, #0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a9c │ │ │ │ + bl 621aac │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -448859,15 +448855,15 @@ │ │ │ │ add ip, pc │ │ │ │ add.w r4, ip, #500 @ 0x1f4 │ │ │ │ movs r3, #11 │ │ │ │ str r4, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #2116] @ 0x844 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ bl 396cb4 │ │ │ │ cbnz r0, 37fa16 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cbz r3, 37fa2a │ │ │ │ @@ -448887,19 +448883,19 @@ │ │ │ │ ldr.w r1, [r3, #2256] @ 0x8d0 │ │ │ │ bics r1, r5 │ │ │ │ it ne │ │ │ │ movne r1, #1 │ │ │ │ add sp, #8 │ │ │ │ ldmia.w sp!, {r4, r5, r6, lr} │ │ │ │ b.w 39abc8 │ │ │ │ - @ instruction: 0xb6ea │ │ │ │ + @ instruction: 0xb702 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r6, #12 │ │ │ │ + movs r6, #36 @ 0x24 │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r1, {r1, r3, r6, r7} │ │ │ │ + ldmia r1, {r1, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #164] @ (37fb0c ) │ │ │ │ sub sp, #8 │ │ │ │ @@ -448946,15 +448942,15 @@ │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r1, r1, #16 │ │ │ │ bpl.n 37fa80 │ │ │ │ ldr r0, [pc, #76] @ (37fb1c ) │ │ │ │ mov r1, r6 │ │ │ │ strd r3, r2, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r3, r2, [sp] │ │ │ │ b.n 37fa80 │ │ │ │ ldr r2, [pc, #60] @ (37fb20 ) │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 37fa9c │ │ │ │ @@ -448964,30 +448960,30 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 37fa9c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (37fb24 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37fa9c │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 37fa78 │ │ │ │ add r6, sp, #888 @ 0x378 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldr r3, [pc, #1008] @ (37ff08 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, lr, #62 @ 0x3e │ │ │ │ + sbc.w r0, r6, #62 @ 0x3e │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - adc.w r0, r2, #62 @ 0x3e │ │ │ │ + adcs.w r0, sl, #62 @ 0x3e │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #288] @ (37fc58 ) │ │ │ │ mov r5, r3 │ │ │ │ sub sp, #28 │ │ │ │ @@ -449009,15 +449005,15 @@ │ │ │ │ bcs.n 37fbd0 │ │ │ │ ldr.w r3, [r4, #336] @ 0x150 │ │ │ │ cbnz r3, 37fb9e │ │ │ │ add.w ip, r0, #12608 @ 0x3140 │ │ │ │ mov r1, lr │ │ │ │ mov r0, r2 │ │ │ │ ldrd r2, r3, [ip] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ str r0, [r5, #0] │ │ │ │ ldr.w r3, [r4, #312] @ 0x138 │ │ │ │ cmp r3, r0 │ │ │ │ it hi │ │ │ │ movhi r0, #0 │ │ │ │ bls.n 37fc36 │ │ │ │ add sp, #28 │ │ │ │ @@ -449063,15 +449059,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 37fbbe │ │ │ │ ldr r0, [pc, #108] @ (37fc68 ) │ │ │ │ ldrb r1, [r1, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 37fbbe │ │ │ │ ldr r3, [pc, #100] @ (37fc6c ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 37fbd8 │ │ │ │ ldr r3, [pc, #80] @ (37fc64 ) │ │ │ │ @@ -449082,15 +449078,15 @@ │ │ │ │ vldr d7, [pc, #52] @ 37fc50 │ │ │ │ mov r3, lr │ │ │ │ ldr r0, [pc, #76] @ (37fc70 ) │ │ │ │ strd r7, ip, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ vstr d7, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 37fbd8 │ │ │ │ ldr r3, [pc, #60] @ (37fc74 ) │ │ │ │ movw r2, #3890 @ 0xf32 │ │ │ │ ldr r1, [pc, #56] @ (37fc78 ) │ │ │ │ ldr r0, [pc, #60] @ (37fc7c ) │ │ │ │ add r3, pc │ │ │ │ @@ -449104,22 +449100,22 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ strh r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - orns r0, r2, #62 @ 0x3e │ │ │ │ + eor.w r0, sl, #62 @ 0x3e │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - vshr.s32 d0, d30, #14 │ │ │ │ - push {r3, r4, r7} │ │ │ │ + vshr.s8 d16, d30, #6 │ │ │ │ + push {r4, r5, r7} │ │ │ │ lsls r3, r2, #1 │ │ │ │ - strd r0, r0, [r6], #-248 @ 0xf8 │ │ │ │ - orrs.w r0, r8, #62 @ 0x3e │ │ │ │ + ldrd r0, r0, [lr], #-248 @ 0xf8 │ │ │ │ + orns r0, r0, #62 @ 0x3e │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ subs r3, #1 │ │ │ │ @@ -449208,26 +449204,26 @@ │ │ │ │ ldr r0, [pc, #44] @ (37fd9c ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #212 @ 0xd4 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - cbz r6, 37fde8 │ │ │ │ + cbz r6, 37fdee │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xeb9c003e │ │ │ │ - ldc 0, cr0, [r0], {62} @ 0x3e │ │ │ │ - cbz r0, 37fdec │ │ │ │ - lsls r3, r2, #1 │ │ │ │ - sbcs.w r0, r6, lr, rrx │ │ │ │ - stc 0, cr0, [r2], {62} @ 0x3e │ │ │ │ - cbz r2, 37fdf2 │ │ │ │ + subs.w r0, r4, lr, rrx │ │ │ │ + stc 0, cr0, [r8], #248 @ 0xf8 │ │ │ │ + cbz r0, 37fdf2 │ │ │ │ + lsls r3, r2, #1 │ │ │ │ + @ instruction: 0xeb8e003e │ │ │ │ + ldc 0, cr0, [sl], {62} @ 0x3e │ │ │ │ + cbz r2, 37fdf8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sbc.w r0, r0, lr, rrx │ │ │ │ - stc 0, cr0, [r4], {62} @ 0x3e │ │ │ │ + sbcs.w r0, r8, lr, rrx │ │ │ │ + ldc 0, cr0, [ip], {62} @ 0x3e │ │ │ │ b.n 37fc80 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #184] @ (37fe70 ) │ │ │ │ @@ -449240,22 +449236,22 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r0, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r6 │ │ │ │ movs r7, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r6, #20480 @ 0x5000 │ │ │ │ ldrh r5, [r4, #6] │ │ │ │ mov r8, r0 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ str.w r7, [r3, r5, lsl #2] │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 72abd0 │ │ │ │ + bl 72abe0 │ │ │ │ ldrb.w r3, [r4, #72] @ 0x48 │ │ │ │ cbnz r3, 37fe18 │ │ │ │ mov r0, r8 │ │ │ │ bl 396cb4 │ │ │ │ cbz r0, 37fdfe │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ cbnz r3, 37fe5c │ │ │ │ @@ -449281,33 +449277,33 @@ │ │ │ │ mov r3, r7 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ bl 44d790 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 72bb54 │ │ │ │ + bl 72bb64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7163c8 │ │ │ │ + bl 7163d8 │ │ │ │ b.n 37fdf2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ b.w 2595a8 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r8 │ │ │ │ bl 397708 │ │ │ │ b.n 37fdfe │ │ │ │ nop │ │ │ │ ... │ │ │ │ - cbz r2, 37feba │ │ │ │ + cbz r2, 37fec0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r2, #66 @ 0x42 │ │ │ │ + movs r2, #90 @ 0x5a │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r6!, {r2, r4} │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ @@ -449318,15 +449314,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #188] @ (37ff58 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #160] @ (37ff5c ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -449373,34 +449369,34 @@ │ │ │ │ bpl.n 37ff10 │ │ │ │ ldr r0, [pc, #52] @ (37ff6c ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #6] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - sxtb r0, r0 │ │ │ │ + sxtb r0, r3 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r1, #98 @ 0x62 │ │ │ │ + movs r1, #122 @ 0x7a │ │ │ │ movs r5, r7 │ │ │ │ - stmia r5!, {r5} │ │ │ │ + stmia r5!, {r3, r4, r5} │ │ │ │ movs r4, r7 │ │ │ │ add r2, sp, #568 @ 0x238 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r0, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - stc 0, cr0, [r0, #248] @ 0xf8 │ │ │ │ + ldc 0, cr0, [r8, #248] @ 0xf8 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, #80 @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #192] @ (380048 ) │ │ │ │ @@ -449410,15 +449406,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldr r1, [pc, #192] @ (380050 ) │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr r0, [r4, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #32] │ │ │ │ mov lr, r0 │ │ │ │ strb.w r6, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #164] @ (380054 ) │ │ │ │ ldrd r0, r1, [sp, #32] │ │ │ │ add r5, pc │ │ │ │ @@ -449465,35 +449461,35 @@ │ │ │ │ bpl.n 380004 │ │ │ │ ldr r0, [pc, #56] @ (380064 ) │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldrh r1, [r4, #4] │ │ │ │ add r0, pc │ │ │ │ add sp, #80 @ 0x50 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ nop.w │ │ │ │ movs r4, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ - cbz r4, 38005e │ │ │ │ + cbz r4, 380064 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - movs r0, #110 @ 0x6e │ │ │ │ + movs r0, #134 @ 0x86 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r4!, {r2, r3, r5} │ │ │ │ + stmia r4!, {r2, r6} │ │ │ │ movs r4, r7 │ │ │ │ add r1, sp, #616 @ 0x268 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r1, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldc 0, cr0, [ip], #248 @ 0xf8 │ │ │ │ + ldcl 0, cr0, [r4], {62} @ 0x3e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [pc, #284] @ (38019c ) │ │ │ │ @@ -449510,15 +449506,15 @@ │ │ │ │ movs r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ mov r9, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldrh.w r7, [sp, #68] @ 0x44 │ │ │ │ ldrh.w r6, [sp, #56] @ 0x38 │ │ │ │ ldrh.w r8, [sp, #60] @ 0x3c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 396cb4 │ │ │ │ cmp r0, #0 │ │ │ │ ite eq │ │ │ │ moveq r3, #0 │ │ │ │ andne.w r3, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -449574,22 +449570,22 @@ │ │ │ │ add.w r1, r1, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str.w r4, [r0, r6, lsl #2] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #96] @ (3801b0 ) │ │ │ │ ldr r0, [r4, #0] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #88] @ (3801b4 ) │ │ │ │ add.w r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #88] @ (3801b8 ) │ │ │ │ add r2, pc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 72ba04 │ │ │ │ + bl 72ba14 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449601,27 +449597,27 @@ │ │ │ │ bne.n 380132 │ │ │ │ strb.w r7, [r4, #72] @ 0x48 │ │ │ │ b.n 380132 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, r8 │ │ │ │ bl 3976b4 │ │ │ │ b.n 3800c2 │ │ │ │ - add sp, #320 @ 0x140 │ │ │ │ + add sp, #416 @ 0x1a0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r2, r4, r5} │ │ │ │ + stmia r3!, {r2, r3, r6} │ │ │ │ movs r4, r7 │ │ │ │ - subs r0, r6, #5 │ │ │ │ + subs r0, r1, #6 │ │ │ │ movs r5, r7 │ │ │ │ - add r7, sp, #624 @ 0x270 │ │ │ │ + add r7, sp, #720 @ 0x2d0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldrb r6, [r5, #18] │ │ │ │ + ldrb r6, [r0, #19] │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #808] @ 0x328 │ │ │ │ + str r1, [sp, #904] @ 0x388 │ │ │ │ lsls r4, r0, #1 │ │ │ │ - subs.w r0, ip, lr, rrx │ │ │ │ + rsbs r0, r4, lr, rrx │ │ │ │ lsls r1, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cbnz r3, 3801ce │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ @@ -449641,15 +449637,15 @@ │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 396cb4 │ │ │ │ cbnz r0, 380230 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi.n 380244 │ │ │ │ add.w r3, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r1, [r3, #2260] @ 0x8d4 │ │ │ │ @@ -449674,32 +449670,32 @@ │ │ │ │ ldr r1, [pc, #28] @ (380264 ) │ │ │ │ add.w r3, r6, #540 @ 0x21c │ │ │ │ ldr r0, [pc, #28] @ (380268 ) │ │ │ │ movw r2, #699 @ 0x2bb │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - add r6, sp, #968 @ 0x3c8 │ │ │ │ + add r7, sp, #40 @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - subs r2, r3, #0 │ │ │ │ + subs r2, r6, #0 │ │ │ │ movs r5, r7 │ │ │ │ - stmia r1!, {r2, r4, r6, r7} │ │ │ │ + stmia r1!, {r2, r3, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - b.n 380718 │ │ │ │ + b.n 380748 │ │ │ │ movs r6, r7 │ │ │ │ - @ instruction: 0xeada003e │ │ │ │ + @ instruction: 0xeaf2003e │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w r3, [r0, #-60] │ │ │ │ sub sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r3 │ │ │ │ - bl 716580 │ │ │ │ + bl 716590 │ │ │ │ cbnz r0, 38029e │ │ │ │ add sp, #12 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449711,28 +449707,28 @@ │ │ │ │ ldr r0, [sp, #4] │ │ │ │ ldrd r3, r2, [r4, #-48] @ 0x30 │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 3802c0 │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ ldrh.w r3, [r4, #-52] │ │ │ │ cbz r3, 3802d4 │ │ │ │ add.w r2, r5, #4096 @ 0x1000 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3801bc │ │ │ │ ldr.w r0, [r4, #-4] │ │ │ │ add sp, #12 │ │ │ │ ldmia.w sp!, {r4, r5, lr} │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #388] @ (380484 ) │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ @@ -449745,15 +449741,15 @@ │ │ │ │ ldr r7, [r4, #4] │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ mov sl, r0 │ │ │ │ ldrh.w r0, [r4, #86] @ 0x56 │ │ │ │ ldr r1, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ ubfx r0, r0, #10, #4 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #348] @ (380490 ) │ │ │ │ @@ -449771,24 +449767,24 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 380452 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, sl │ │ │ │ cmp.w r8, #0 │ │ │ │ bne.n 3803e6 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldrb.w r3, [r7, #261] @ 0x105 │ │ │ │ lsls r3, r3, #29 │ │ │ │ bne.n 3803ce │ │ │ │ adds r0, r5, #4 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2595ac │ │ │ │ add.w r0, r5, #28 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -449820,15 +449816,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, r1, [r5, #44] @ 0x2c │ │ │ │ bl 38f7cc │ │ │ │ cbz r0, 380426 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b.n 38036c │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ rsb r0, r8, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 259938 │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -449844,15 +449840,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 38036c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #132] @ (3804a0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38036c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ @@ -449882,15 +449878,15 @@ │ │ │ │ bpl.w 380354 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r2, [sp] │ │ │ │ ldr r0, [pc, #52] @ (3804a8 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 380354 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ add r6, pc, #280 @ (adr r6, 3805a0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -449900,18 +449896,18 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #656 @ (adr r5, 380728 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe822003e │ │ │ │ + @ instruction: 0xe83a003e │ │ │ │ subs r1, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xe8c6003e │ │ │ │ + @ instruction: 0xe8de003e │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ ldr.w r9, [pc, #212] @ 380598 │ │ │ │ @@ -449928,15 +449924,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r3, [pc, #164] @ (38059c ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 380572 │ │ │ │ cbnz r6, 380566 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -449947,29 +449943,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 25bae0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr r1, [pc, #104] @ (3805a0 ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -449990,27 +449986,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 380502 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (3805ac ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 380502 │ │ │ │ add r4, pc, #512 @ (adr r4, 38079c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ stc2 15, cr15, [sp, #1020]! @ 0x3fc │ │ │ │ asrs r4, r3, #12 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3805a0 │ │ │ │ - movs r6, r7 │ │ │ │ + @ instruction: 0xe810003e │ │ │ │ │ │ │ │ 003805b0 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #740] @ (3808a8 ) │ │ │ │ @@ -450025,32 +450020,32 @@ │ │ │ │ ldr r6, [pc, #724] @ (3808b0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r0, r7 │ │ │ │ add r6, pc │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r3, [pc, #700] @ (3808b4 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 380832 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, sl │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 3807ae │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ it eq │ │ │ │ movweq r3, #641 @ 0x281 │ │ │ │ beq.n 38063c │ │ │ │ bls.w 3807ce │ │ │ │ cmp r3, #8 │ │ │ │ @@ -450076,17 +450071,17 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #560 @ 0x230 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ movw r2, #2174 @ 0x87e │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ add.w r7, r8, #12288 @ 0x3000 │ │ │ │ ldrb.w r3, [r7, #417] @ 0x1a1 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38077c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ it ne │ │ │ │ @@ -450108,15 +450103,15 @@ │ │ │ │ str r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne.n 3807b4 │ │ │ │ add.w r3, r8, #12608 @ 0x3140 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr.w r3, [r7, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 380890 │ │ │ │ ldr.w r5, [r7, #276] @ 0x114 │ │ │ │ movs r3, #80 @ 0x50 │ │ │ │ mla r5, r3, r0, r5 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -450144,15 +450139,15 @@ │ │ │ │ sbcs.w r1, r0, r1 │ │ │ │ bcs.n 38077c │ │ │ │ ldrh.w r1, [r7, #258] @ 0x102 │ │ │ │ str r1, [sp, #8] │ │ │ │ subs r0, r1, #1 │ │ │ │ add r0, lr │ │ │ │ sub.w r0, r0, ip │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ uxth r7, r0 │ │ │ │ ldr.w lr, [fp] │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mul.w r7, r1, r7 │ │ │ │ cmp.w lr, #0 │ │ │ │ bne.w 380858 │ │ │ │ @@ -450190,15 +450185,15 @@ │ │ │ │ ldrh r2, [r2, #6] │ │ │ │ add.w r3, r3, #20480 @ 0x5000 │ │ │ │ ldr.w r3, [r3, #3144] @ 0xc48 │ │ │ │ ldr.w r0, [r3, r2, lsl #2] │ │ │ │ add sp, #28 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 37d2c4 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ b.n 380676 │ │ │ │ rsb r2, r0, #32 │ │ │ │ sub.w r3, r0, #32 │ │ │ │ lsr.w r0, r5, r0 │ │ │ │ lsl.w r2, r1, r2 │ │ │ │ orrs r0, r2 │ │ │ │ lsr.w r3, r1, r3 │ │ │ │ @@ -450220,15 +450215,15 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 380652 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ (3808d0 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 380652 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ ldr r2, [r5, #28] │ │ │ │ adds.w r3, r9, r3 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ adc.w r1, r1, r2 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ @@ -450256,15 +450251,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 380604 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ (3808d8 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 380604 │ │ │ │ ldr r1, [pc, #128] @ (3808dc ) │ │ │ │ ldr r1, [r6, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38074c │ │ │ │ ldr r1, [pc, #100] @ (3808cc ) │ │ │ │ @@ -450273,15 +450268,15 @@ │ │ │ │ lsls r3, r1, #16 │ │ │ │ bpl.w 38074c │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ (3808e0 ) │ │ │ │ mov r2, ip │ │ │ │ str r7, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r5, #64] @ 0x40 │ │ │ │ ldrd ip, r0, [r5, #16] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [r5, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ b.n 38074c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ @@ -450298,41 +450293,41 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ add r3, pc, #440 @ (adr r3, 380a6c ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r2, sp, #504 @ 0x1f8 │ │ │ │ + add r2, sp, #600 @ 0x258 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 3807d0 │ │ │ │ + b.n 380800 │ │ │ │ movs r6, r7 │ │ │ │ - udf #68 @ 0x44 │ │ │ │ + udf #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ add r1, pc, #816 @ (adr r1, 380bf8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 380160 │ │ │ │ + b.n 380190 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3803ac │ │ │ │ + b.n 3803dc │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3803d4 │ │ │ │ + b.n 380404 │ │ │ │ movs r6, r7 │ │ │ │ - add r0, sp, #248 @ 0xf8 │ │ │ │ + add r0, sp, #344 @ 0x158 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bgt.n 380904 │ │ │ │ + bgt.n 380934 │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r4, #29 │ │ │ │ + lsls r2, r7, #29 │ │ │ │ lsls r1, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #900] @ (380c88 ) │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -450373,15 +450368,15 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add.w fp, r3, #4096 @ 0x1000 │ │ │ │ b.n 380a7c │ │ │ │ ldr r7, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ adds r0, r7, #1 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ cmp r6, r1 │ │ │ │ beq.w 380b2c │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ mov.w r9, #0 │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r6, [r4, #0] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @@ -450401,15 +450396,15 @@ │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r7, [r5, #32] │ │ │ │ lsls r6, r6, #4 │ │ │ │ adds.w sl, r6, r7 │ │ │ │ ldr r6, [r5, #36] @ 0x24 │ │ │ │ adc.w r6, r6, #0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ strd r9, r9, [sp, #100] @ 0x64 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #104] @ 0x68 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #100] @ 0x64 │ │ │ │ strd r0, r1, [sp, #92] @ 0x5c │ │ │ │ strd r0, r1, [sp, #108] @ 0x6c │ │ │ │ @@ -450488,15 +450483,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 380c1a │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldrd r2, r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov.w ip, #1 │ │ │ │ strd r2, r2, [sp, #84] @ 0x54 │ │ │ │ strb.w ip, [sp, #88] @ 0x58 │ │ │ │ mov r7, r0 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldrd r0, r1, [sp, #84] @ 0x54 │ │ │ │ @@ -450520,24 +450515,24 @@ │ │ │ │ movs r7, #0 │ │ │ │ strd r6, r7, [sp, #16] │ │ │ │ bl 455a64 │ │ │ │ mov r0, r5 │ │ │ │ bl 37fe7c │ │ │ │ ldr r6, [r5, #12] │ │ │ │ b.n 380960 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 380a4c │ │ │ │ str r2, [r5, #88] @ 0x58 │ │ │ │ b.n 380a0a │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrd r2, r3, [r1, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq.n 380a5e │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ - bl 72abcc │ │ │ │ + bl 72abdc │ │ │ │ b.n 380a5e │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r1, r7 │ │ │ │ beq.n 380bca │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, #0 │ │ │ │ @@ -450554,15 +450549,15 @@ │ │ │ │ add r1, pc │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add.w r1, r1, #500 @ 0x1f4 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #348] @ (380cb8 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ mov r4, r0 │ │ │ │ cbz r3, 380bbc │ │ │ │ bl 396cb4 │ │ │ │ ldr r3, [pc, #316] @ (380cac ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -450643,15 +450638,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 380a9a │ │ │ │ ldr r0, [pc, #152] @ (380ccc ) │ │ │ │ uxth r2, r6 │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 380a9a │ │ │ │ ldr r1, [r5, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 380d5e │ │ │ │ ldr r2, [pc, #132] @ (380cd0 ) │ │ │ │ ldr r3, [pc, #68] @ (380c90 ) │ │ │ │ add r2, pc │ │ │ │ @@ -450678,43 +450673,43 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r0, pc, #264 @ (adr r0, 380d94 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ add r0, pc, #256 @ (adr r0, 380d90 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - add r7, pc, #632 @ (adr r7, 380f10 ) │ │ │ │ + add r7, pc, #728 @ (adr r7, 380f70 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, pc, #592 @ (adr r7, 380eec ) │ │ │ │ + add r7, pc, #688 @ (adr r7, 380f4c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r6, r6, #26 │ │ │ │ + asrs r6, r1, #27 │ │ │ │ movs r5, r7 │ │ │ │ - rev16 r0, r6 │ │ │ │ + hlt 0x0008 │ │ │ │ movs r4, r7 │ │ │ │ - asrs r4, r7, #25 │ │ │ │ + asrs r4, r2, #26 │ │ │ │ movs r5, r7 │ │ │ │ - rev r2, r6 │ │ │ │ + rev16 r2, r1 │ │ │ │ movs r4, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - add r5, pc, #552 @ (adr r5, 380edc ) │ │ │ │ + add r5, pc, #648 @ (adr r5, 380f3c ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r5, #18 │ │ │ │ + asrs r2, r0, #19 │ │ │ │ movs r5, r7 │ │ │ │ - @ instruction: 0xb868 │ │ │ │ + @ instruction: 0xb880 │ │ │ │ movs r4, r7 │ │ │ │ ldr r5, [sp, #696] @ 0x2b8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r5, [sp, #504] @ 0x1f8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r4, r2, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3810b0 │ │ │ │ + b.n 3810e0 │ │ │ │ movs r6, r7 │ │ │ │ ldr r5, [sp, #0] │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r3, [pc, #236] @ (380dc4 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -450733,30 +450728,30 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.n 380da6 │ │ │ │ ldr r0, [pc, #208] @ (380dd4 ) │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [pc, #200] @ (380dd8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 380d38 │ │ │ │ ldr r3, [pc, #176] @ (380dc8 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 380c04 │ │ │ │ ldr r0, [pc, #180] @ (380ddc ) │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 380c04 │ │ │ │ ldr r3, [pc, #164] @ (380de0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -450766,29 +450761,29 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 380c04 │ │ │ │ ldr r0, [pc, #140] @ (380de4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 380c04 │ │ │ │ ldr r3, [pc, #136] @ (380de8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 380c48 │ │ │ │ ldr r3, [pc, #92] @ (380dc8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 380c48 │ │ │ │ ldr r0, [pc, #116] @ (380dec ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ b.n 380c48 │ │ │ │ ldr r3, [pc, #108] @ (380df0 ) │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -450796,15 +450791,15 @@ │ │ │ │ ldr r3, [pc, #52] @ (380dc8 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 380b7e │ │ │ │ ldr r0, [pc, #84] @ (380df4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 380b7e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #76] @ (380df8 ) │ │ │ │ mov.w r2, #684 @ 0x2ac │ │ │ │ ldr r1, [pc, #72] @ (380dfc ) │ │ │ │ ldr r0, [pc, #76] @ (380e00 ) │ │ │ │ add r3, pc │ │ │ │ @@ -450817,37 +450812,37 @@ │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r4, [sp, #368] @ 0x170 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 3811e4 │ │ │ │ + b.n 381214 │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r1, r7] │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38104c │ │ │ │ + b.n 38107c │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 38104c │ │ │ │ + b.n 38107c │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [pc, #352] @ (380f4c ) │ │ │ │ movs r0, r0 │ │ │ │ - b.n 381068 │ │ │ │ + b.n 381098 │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r2, r7 │ │ │ │ movs r0, r0 │ │ │ │ - b.n 381084 │ │ │ │ + b.n 3810b4 │ │ │ │ movs r6, r7 │ │ │ │ - add r3, pc, #144 @ (adr r3, 380e8c ) │ │ │ │ + add r3, pc, #240 @ (adr r3, 380eec ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 380de4 │ │ │ │ + bvc.n 380e14 │ │ │ │ movs r6, r7 │ │ │ │ - svc 112 @ 0x70 │ │ │ │ + svc 136 @ 0x88 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #672] @ (3810b8 ) │ │ │ │ sub sp, #20 │ │ │ │ @@ -450859,15 +450854,15 @@ │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r4, r6, #22528 @ 0x5800 │ │ │ │ add.w r5, r6, #23552 @ 0x5c00 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ adds r4, #64 @ 0x40 │ │ │ │ mov r7, r0 │ │ │ │ adds r5, #64 @ 0x40 │ │ │ │ ldr.w r0, [r4, #4]! │ │ │ │ cbz r0, 380e4a │ │ │ │ bl 39186c │ │ │ │ cmp r5, r4 │ │ │ │ @@ -450947,15 +450942,15 @@ │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #624 @ 0x270 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #408] @ (3810cc ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381030 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r4, [r3, #3868] @ 0xf1c │ │ │ │ bl 3a01d4 │ │ │ │ @@ -450989,30 +450984,30 @@ │ │ │ │ ldr r1, [pc, #308] @ (3810d8 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381080 │ │ │ │ mov r0, r6 │ │ │ │ bl 3a021c │ │ │ │ ldr r3, [pc, #276] @ (3810dc ) │ │ │ │ ldr r2, [pc, #280] @ (3810e0 ) │ │ │ │ ldr r1, [pc, #280] @ (3810e4 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r6, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 381074 │ │ │ │ add.w r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr.w r8, [r3, #3868] @ 0xf1c │ │ │ │ bl 3a01d4 │ │ │ │ @@ -451080,37 +451075,37 @@ │ │ │ │ strh.w r0, [r3, #3936] @ 0xf60 │ │ │ │ subs r2, #1 │ │ │ │ str.w r2, [r5, #2296] @ 0x8f8 │ │ │ │ ldrh.w r1, [r3, #3938] @ 0xf62 │ │ │ │ add r1, r0 │ │ │ │ str.w r1, [r5, #2292] @ 0x8f4 │ │ │ │ b.n 380ef2 │ │ │ │ - add r2, pc, #736 @ (adr r2, 38139c ) │ │ │ │ + add r2, pc, #832 @ (adr r2, 3813fc ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r4, #7 │ │ │ │ + asrs r2, r7, #7 │ │ │ │ movs r5, r7 │ │ │ │ - push {r2, r3, r4, r7, lr} │ │ │ │ + push {r2, r4, r5, r7, lr} │ │ │ │ movs r4, r7 │ │ │ │ - add r1, pc, #696 @ (adr r1, 381380 ) │ │ │ │ + add r1, pc, #792 @ (adr r1, 3813e0 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 381004 │ │ │ │ + bls.n 381034 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r7, #4] │ │ │ │ + ldrh r6, [r2, #6] │ │ │ │ movs r5, r7 │ │ │ │ - add r1, pc, #208 @ (adr r1, 3811a4 ) │ │ │ │ + add r1, pc, #304 @ (adr r1, 381204 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - asrs r2, r3, #1 │ │ │ │ + asrs r2, r6, #1 │ │ │ │ movs r5, r7 │ │ │ │ - push {r1, r2, r4} │ │ │ │ + push {r1, r2, r3, r5} │ │ │ │ movs r4, r7 │ │ │ │ - add r1, pc, #56 @ (adr r1, 381118 ) │ │ │ │ + add r1, pc, #152 @ (adr r1, 381178 ) │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3810e4 │ │ │ │ + bls.n 381114 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #0] │ │ │ │ + ldrh r0, [r7, #0] │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #104] @ (381160 ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451118,24 +451113,24 @@ │ │ │ │ movs r3, #11 │ │ │ │ ldr r1, [pc, #104] @ (381168 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #88] @ (38116c ) │ │ │ │ ldr r1, [pc, #92] @ (381170 ) │ │ │ │ add.w r4, r4, #636 @ 0x27c │ │ │ │ movw r3, #9459 @ 0x24f3 │ │ │ │ str r4, [sp, #0] │ │ │ │ ldr r5, [pc, #84] @ (381174 ) │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [pc, #76] @ (381178 ) │ │ │ │ add r5, pc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 381140 │ │ │ │ movs r1, #0 │ │ │ │ @@ -451151,36 +451146,36 @@ │ │ │ │ ldr r3, [pc, #52] @ (381180 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 381134 │ │ │ │ ldr r0, [pc, #44] @ (381184 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 381134 │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #864] @ 0x360 │ │ │ │ + ldr r7, [sp, #960] @ 0x3c0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsrs r6, r7, #27 │ │ │ │ + lsrs r6, r2, #28 │ │ │ │ movs r5, r7 │ │ │ │ - uxth r4, r7 │ │ │ │ + uxtb r4, r2 │ │ │ │ movs r4, r7 │ │ │ │ - bcc.n 381080 │ │ │ │ + bcc.n 3810b0 │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r2, #54] @ 0x36 │ │ │ │ + strh r2, [r5, #54] @ 0x36 │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ble.n 381134 │ │ │ │ + ble.n 381164 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #276] @ (3812ac ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451191,15 +451186,15 @@ │ │ │ │ ldr r2, [pc, #272] @ (3812b4 ) │ │ │ │ movs r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc │ │ │ │ add.w r4, r4, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r6, #28672 @ 0x7000 │ │ │ │ ldr.w lr, [r3, #3864] @ 0xf18 │ │ │ │ cmp.w lr, #0 │ │ │ │ beq.n 381214 │ │ │ │ ldr.w r1, [r3, #3868] @ 0xf1c │ │ │ │ movs r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -451283,34 +451278,34 @@ │ │ │ │ ldr r1, [pc, #56] @ (3812c0 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #652 @ 0x28c │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #7205 @ 0x1c25 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r3, r0 │ │ │ │ b.n 3811ee │ │ │ │ movs r2, #1 │ │ │ │ mov r0, r3 │ │ │ │ strb r2, [r4, #4] │ │ │ │ bl 380e04 │ │ │ │ b.n 381204 │ │ │ │ nop │ │ │ │ - ldr r7, [sp, #224] @ 0xe0 │ │ │ │ + ldr r7, [sp, #320] @ 0x140 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - sxth r4, r3 │ │ │ │ + sxth r4, r6 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r6, r2, #25 │ │ │ │ + lsrs r6, r5, #25 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r6, [sp, #328] @ 0x148 │ │ │ │ + ldr r6, [sp, #424] @ 0x1a8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3812f8 │ │ │ │ + bcs.n 381328 │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r4, #42] @ 0x2a │ │ │ │ + strh r4, [r7, #42] @ 0x2a │ │ │ │ movs r5, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -451342,15 +451337,15 @@ │ │ │ │ ldr r1, [pc, #104] @ (381380 ) │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #672 @ 0x2a0 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a0294 │ │ │ │ mov r4, r0 │ │ │ │ cmp r0, r5 │ │ │ │ bge.n 381352 │ │ │ │ add.w r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -451373,19 +451368,19 @@ │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ addw r0, r4, #1700 @ 0x6a4 │ │ │ │ bl 3a3f54 │ │ │ │ b.n 3812f6 │ │ │ │ - ldr r5, [sp, #768] @ 0x300 │ │ │ │ + ldr r5, [sp, #864] @ 0x360 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 38129c │ │ │ │ + bne.n 3812cc │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r2, #38] @ 0x26 │ │ │ │ + strh r4, [r5, #38] @ 0x26 │ │ │ │ movs r5, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #312] @ (3814cc ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -451394,15 +451389,15 @@ │ │ │ │ ldr r1, [pc, #308] @ (3814d4 ) │ │ │ │ add r4, pc │ │ │ │ add r2, pc │ │ │ │ add.w r4, r4, #704 @ 0x2c0 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 380e04 │ │ │ │ add.w r2, r4, #22528 @ 0x5800 │ │ │ │ add.w r0, r4, #23552 @ 0x5c00 │ │ │ │ adds r2, #64 @ 0x40 │ │ │ │ adds r0, #64 @ 0x40 │ │ │ │ @@ -451491,25 +451486,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (3814e0 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #716 @ 0x2cc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - ldr r5, [sp, #232] @ 0xe8 │ │ │ │ + ldr r5, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3814e4 │ │ │ │ + bne.n 381514 │ │ │ │ movs r6, r7 │ │ │ │ - strh r6, [r1, #34] @ 0x22 │ │ │ │ + strh r6, [r4, #34] @ 0x22 │ │ │ │ movs r5, r7 │ │ │ │ - ldr r4, [sp, #112] @ 0x70 │ │ │ │ + ldr r4, [sp, #208] @ 0xd0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r1, r3, r5, r6, r7} │ │ │ │ + beq.n 3814e4 │ │ │ │ movs r6, r7 │ │ │ │ - bge.n 381414 │ │ │ │ + bge.n 381444 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ ldr.w r3, [pc, #3400] @ 382240 │ │ │ │ @@ -451531,33 +451526,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ movw r3, #9262 @ 0x242e │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r2, [pc, #3352] @ 382258 │ │ │ │ ldr.w r1, [pc, #3352] @ 38225c │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ add.w r6, r6, #448 @ 0x1c0 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #0] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a021c │ │ │ │ mov r1, r4 │ │ │ │ movw r3, #9265 @ 0x2431 │ │ │ │ mov r2, r8 │ │ │ │ str.w r9, [sp] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 381696 │ │ │ │ movw r3, #6200 @ 0x1838 │ │ │ │ adds r2, r4, r3 │ │ │ │ add.w r1, r2, #64 @ 0x40 │ │ │ │ @@ -451579,15 +451574,15 @@ │ │ │ │ ldr.w r0, [r3, #2104] @ 0x838 │ │ │ │ blx 25b8cc │ │ │ │ add.w r3, r4, #8192 @ 0x2000 │ │ │ │ add.w r4, r5, #4096 @ 0x1000 │ │ │ │ str.w r0, [r4, #2104] @ 0x838 │ │ │ │ ldr.w r0, [r3, #1564] @ 0x61c │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ - bl 5d2df8 │ │ │ │ + bl 5d2e08 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 381680 │ │ │ │ ldr.w r3, [r8, #1664] @ 0x680 │ │ │ │ cbz r3, 3815ee │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -451633,19 +451628,19 @@ │ │ │ │ ldr.w r1, [pc, #3072] @ 382268 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8622 @ 0x21ae │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 3816cc │ │ │ │ ldr.w r0, [pc, #3048] @ 38226c │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r4, #2112] @ 0x840 │ │ │ │ b.n 3815e0 │ │ │ │ ldr.w r3, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38157c │ │ │ │ @@ -451658,15 +451653,15 @@ │ │ │ │ ldr.w r1, [pc, #3008] @ 382278 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8580 @ 0x2184 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr.w r2, [pc, #2988] @ 38227c │ │ │ │ ldr.w r3, [pc, #2936] @ 38224c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3 │ │ │ │ @@ -451686,28 +451681,28 @@ │ │ │ │ ldr.w r1, [pc, #2944] @ 382288 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8611 @ 0x21a3 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 3816cc │ │ │ │ ldr.w r3, [pc, #2920] @ 38228c │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ ldr.w r2, [pc, #2916] @ 382290 │ │ │ │ mov r0, sl │ │ │ │ ldr.w r1, [pc, #2916] @ 382294 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8587 @ 0x218b │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 3816cc │ │ │ │ mov r0, r2 │ │ │ │ movs r1, #1 │ │ │ │ bl 465188 │ │ │ │ ldrb.w r2, [r4, #2132] @ 0x854 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 381fac │ │ │ │ @@ -451759,15 +451754,15 @@ │ │ │ │ add.w r0, r5, #6240 @ 0x1860 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ adds r0, #24 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ mov r3, r6 │ │ │ │ movs r1, #68 @ 0x44 │ │ │ │ - bl 5cbf54 │ │ │ │ + bl 5cbf64 │ │ │ │ ldr.w r6, [r8, #1564] @ 0x61c │ │ │ │ cmp r6, #0 │ │ │ │ beq.w 3820d2 │ │ │ │ add.w r3, r6, #8192 @ 0x2000 │ │ │ │ add.w r6, r5, #20480 @ 0x5000 │ │ │ │ movs r2, #0 │ │ │ │ strb.w r2, [r6, #3685] @ 0xe65 │ │ │ │ @@ -451798,15 +451793,15 @@ │ │ │ │ ldr.w r2, [pc, #2612] @ 3822a0 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ ldr.w r1, [pc, #2608] @ 3822a4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ movs r3, #11 │ │ │ │ add r1, pc │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3821b4 │ │ │ │ mov r0, r5 │ │ │ │ bl 3a021c │ │ │ │ ldr.w r3, [pc, #2580] @ 3822a8 │ │ │ │ @@ -451814,15 +451809,15 @@ │ │ │ │ ldr.w r1, [pc, #2580] @ 3822b0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3821f8 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r6, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a01d4 │ │ │ │ @@ -451852,22 +451847,22 @@ │ │ │ │ blx 259448 │ │ │ │ movw r3, #323 @ 0x143 │ │ │ │ str.w r0, [r6, #3144] @ 0xc48 │ │ │ │ movs r0, #1 │ │ │ │ strh.w r3, [r4, #2288] @ 0x8f0 │ │ │ │ movw r3, #343 @ 0x157 │ │ │ │ strh.w r3, [fp, #3344] @ 0xd10 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, r5, #6368 @ 0x18e0 │ │ │ │ adds r3, #16 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, r1, [r3, #-8] │ │ │ │ movs r1, #4 │ │ │ │ ldrb.w r0, [r4, #2124] @ 0x84c │ │ │ │ adds r0, #1 │ │ │ │ blx 259448 │ │ │ │ add.w r3, r5, #9664 @ 0x25c0 │ │ │ │ @@ -452002,15 +451997,15 @@ │ │ │ │ ldr.w r1, [pc, #2028] @ 3822c0 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #800 @ 0x320 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #8985 @ 0x2319 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r0, r0, #24576 @ 0x6000 │ │ │ │ ldrh.w r3, [r0, #3908] @ 0xf44 │ │ │ │ ldrh.w r2, [r0, #3940] @ 0xf64 │ │ │ │ add.w r3, r3, #512 @ 0x200 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #3 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -452143,15 +452138,15 @@ │ │ │ │ adds r3, #80 @ 0x50 │ │ │ │ bl 39a8a8 │ │ │ │ ldr.w r0, [r8, #1488] @ 0x5d0 │ │ │ │ movs r1, #0 │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ bl 44dab8 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ ldr r3, [r7, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr.w r3, [r5, #2108] @ 0x83c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -452161,15 +452156,15 @@ │ │ │ │ ldr.w r1, [pc, #1568] @ 3822d8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r5, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38255c │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r9, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r5 │ │ │ │ bl 3a01d4 │ │ │ │ @@ -452202,26 +452197,26 @@ │ │ │ │ ldrh r3, [r2, #0] │ │ │ │ strh.w r3, [r6, #3344] @ 0xd10 │ │ │ │ ldrh r3, [r2, #44] @ 0x2c │ │ │ │ ldr.w r2, [pc, #1432] @ 3822e0 │ │ │ │ strh.w r3, [r6, #3346] @ 0xd12 │ │ │ │ movs r3, #32 │ │ │ │ add r2, pc │ │ │ │ - bl 713398 │ │ │ │ + bl 7133a8 │ │ │ │ ldr.w r2, [pc, #1420] @ 3822e4 │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #64 @ 0x40 │ │ │ │ - bl 713398 │ │ │ │ + bl 7133a8 │ │ │ │ movs r3, #32 │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ movs r1, #20 │ │ │ │ add.w r0, r9, #4 │ │ │ │ - bl 713398 │ │ │ │ + bl 7133a8 │ │ │ │ ldrh.w r3, [r4, #2236] @ 0x8bc │ │ │ │ strh.w r3, [r6, #3422] @ 0xd5e │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r6, #3436] @ 0xd6c │ │ │ │ strb.w r3, [r6, #3438] @ 0xd6e │ │ │ │ strb.w r3, [r6, #3439] @ 0xd6f │ │ │ │ movs r3, #1 │ │ │ │ @@ -452294,15 +452289,15 @@ │ │ │ │ strh.w r3, [r6, #3856] @ 0xf10 │ │ │ │ ldr.w r3, [r8, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38256c │ │ │ │ add.w r2, r3, #164 @ 0xa4 │ │ │ │ add.w r0, r9, #768 @ 0x300 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ - bl 7133e8 │ │ │ │ + bl 7133f8 │ │ │ │ movs r1, #0 │ │ │ │ mvn.w r3, #59 @ 0x3b │ │ │ │ strb.w r1, [fp, #1301] @ 0x515 │ │ │ │ mov.w r2, #66560 @ 0x10400 │ │ │ │ strb.w r3, [fp, #1296] @ 0x510 │ │ │ │ movs r3, #9 │ │ │ │ strb.w r1, [fp, #1302] @ 0x516 │ │ │ │ @@ -452371,65 +452366,65 @@ │ │ │ │ ldr r1, [pc, #892] @ (3822f0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8594 @ 0x2192 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #868] @ (3822f4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #868] @ (3822f8 ) │ │ │ │ ldr r1, [pc, #872] @ (3822fc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8605 @ 0x219d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #848] @ (382300 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #848] @ (382304 ) │ │ │ │ ldr r1, [pc, #852] @ (382308 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8630 @ 0x21b6 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #828] @ (38230c ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #828] @ (382310 ) │ │ │ │ ldr r1, [pc, #832] @ (382314 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8641 @ 0x21c1 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #808] @ (382318 ) │ │ │ │ ldr r2, [pc, #812] @ (38231c ) │ │ │ │ ldr r1, [pc, #812] @ (382320 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #816 @ 0x330 │ │ │ │ movw r2, #8822 @ 0x2276 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldrd r1, r0, [sp, #60] @ 0x3c │ │ │ │ - bl 71e3ac │ │ │ │ + bl 71e3bc │ │ │ │ b.w 3816cc │ │ │ │ ldrh.w r2, [r4, #2116] @ 0x844 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 382758 │ │ │ │ ldr.w r3, [r7, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 381ac4 │ │ │ │ @@ -452483,41 +452478,41 @@ │ │ │ │ beq.w 382206 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ adds r2, #1 │ │ │ │ cmp r2, #1 │ │ │ │ str.w r2, [r3, #3880] @ 0xf28 │ │ │ │ beq.w 381a04 │ │ │ │ b.n 3819fc │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ b.n 381a8e │ │ │ │ ldr.w fp, [pc, #592] @ 382324 │ │ │ │ add fp, pc │ │ │ │ mov r0, fp │ │ │ │ - bl 5ce49c │ │ │ │ + bl 5ce4ac │ │ │ │ ldr r1, [pc, #584] @ (382328 ) │ │ │ │ ldr.w r2, [r4, #2104] @ 0x838 │ │ │ │ mov r9, r0 │ │ │ │ add r1, pc │ │ │ │ - bl 5cd408 │ │ │ │ + bl 5cd418 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5ce6ec │ │ │ │ + bl 5ce6fc │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3816cc │ │ │ │ ldr r3, [pc, #556] @ (38232c ) │ │ │ │ mov r1, fp │ │ │ │ ldr r2, [pc, #556] @ (382330 ) │ │ │ │ mov r0, r9 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #764 @ 0x2fc │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movw r3, #9224 @ 0x2408 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str.w r0, [r8, #1564] @ 0x61c │ │ │ │ b.w 381842 │ │ │ │ mov.w r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 3a2b28 │ │ │ │ b.n 381aa6 │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ @@ -452534,15 +452529,15 @@ │ │ │ │ strb.w r3, [fp, #3942] @ 0xf66 │ │ │ │ ldr.w r3, [r4, #2152] @ 0x868 │ │ │ │ cbnz r3, 382168 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3940] @ 0xf64 │ │ │ │ b.n 3819ca │ │ │ │ ldr.w r3, [r9, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3819ae │ │ │ │ ldrh.w r0, [r4, #2142] @ 0x85e │ │ │ │ @@ -452557,15 +452552,15 @@ │ │ │ │ strb.w r3, [fp, #3910] @ 0xf46 │ │ │ │ ldr.w r3, [r4, #2148] @ 0x864 │ │ │ │ cbnz r3, 3821ae │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ cmp r1, #1 │ │ │ │ it lt │ │ │ │ movlt r1, #1 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ mov r3, r0 │ │ │ │ strh.w r3, [fp, #3908] @ 0xf44 │ │ │ │ b.n 3819b8 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38188c │ │ │ │ ldrb.w r3, [r4, #2140] @ 0x85c │ │ │ │ @@ -452614,131 +452609,131 @@ │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ orr.w r3, r3, #98304 @ 0x18000 │ │ │ │ b.n 381da2 │ │ │ │ str r4, [sp, #304] @ 0x130 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r4, [sp, #272] @ 0x110 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r7, {r1, r3, r4, r7} │ │ │ │ + ldmia r7, {r1, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r3, #22] │ │ │ │ + strh r2, [r6, #22] │ │ │ │ movs r5, r7 │ │ │ │ - ldr r3, [sp, #744] @ 0x2e8 │ │ │ │ + ldr r3, [sp, #840] @ 0x348 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r5, #8] │ │ │ │ + ldr r6, [r0, #12] │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r0, [r2, #23] │ │ │ │ + ldrb r0, [r5, #23] │ │ │ │ lsls r4, r0, #1 │ │ │ │ - ldr r2, [sp, #440] @ 0x1b8 │ │ │ │ + ldr r2, [sp, #536] @ 0x218 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bge.n 382330 │ │ │ │ + bge.n 382360 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r6!, {r2, r4, r5} │ │ │ │ + ldmia r6, {r2, r3, r6} │ │ │ │ movs r6, r7 │ │ │ │ - bls.n 382298 │ │ │ │ + bls.n 3822c8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #128] @ 0x80 │ │ │ │ + ldr r2, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3822ac │ │ │ │ + bls.n 3822dc │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r2, r5, r6, r7} │ │ │ │ + ldmia r5, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ str r2, [sp, #480] @ 0x1e0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r1, [sp, #824] @ 0x338 │ │ │ │ + ldr r1, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bls.n 3821c0 │ │ │ │ + bls.n 3821f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5!, {r2, r4, r7} │ │ │ │ + ldmia r5, {r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #664] @ 0x298 │ │ │ │ + ldr r1, [sp, #760] @ 0x2f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 38226c │ │ │ │ + bls.n 38229c │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r5, {r1, r3, r5, r6} │ │ │ │ + ldmia r5!, {r1, r7} │ │ │ │ movs r6, r7 │ │ │ │ - blt.n 382264 │ │ │ │ + blt.n 382294 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #456] @ 0x1c8 │ │ │ │ + ldr r0, [sp, #552] @ 0x228 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - lsls r6, r1, #30 │ │ │ │ + lsls r6, r4, #30 │ │ │ │ movs r5, r7 │ │ │ │ - add r3, sp, #296 @ 0x128 │ │ │ │ + add r3, sp, #392 @ 0x188 │ │ │ │ movs r4, r7 │ │ │ │ - ldr r0, [sp, #232] @ 0xe8 │ │ │ │ + ldr r0, [sp, #328] @ 0x148 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 382308 │ │ │ │ + beq.n 382338 │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r1, #29] │ │ │ │ + ldrb r4, [r4, #29] │ │ │ │ movs r5, r7 │ │ │ │ subs r3, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [sp, #8] │ │ │ │ + str r6, [sp, #104] @ 0x68 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r1!, {r2, r3, r6, r7} │ │ │ │ + ldmia r1!, {r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r4, [r2, #20] │ │ │ │ + ldrb r4, [r5, #20] │ │ │ │ movs r5, r7 │ │ │ │ - bhi.n 3821e0 │ │ │ │ + bhi.n 382210 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, r7 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldrb r2, [r1, #17] │ │ │ │ + ldrb r2, [r4, #17] │ │ │ │ movs r5, r7 │ │ │ │ - str r4, [sp, #128] @ 0x80 │ │ │ │ + str r4, [sp, #224] @ 0xe0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r1, r4} │ │ │ │ + ldmia r4!, {r1, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r6, #12] │ │ │ │ + ldrb r2, [r1, #13] │ │ │ │ movs r5, r7 │ │ │ │ - str r3, [sp, #888] @ 0x378 │ │ │ │ + str r3, [sp, #984] @ 0x3d8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvc.n 3822f0 │ │ │ │ + bvc.n 382320 │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 3823d0 │ │ │ │ + bcc.n 382200 │ │ │ │ movs r4, r7 │ │ │ │ - str r1, [sp, #408] @ 0x198 │ │ │ │ + str r1, [sp, #504] @ 0x1f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 382298 │ │ │ │ + beq.n 3822c8 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r6} │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #272] @ 0x110 │ │ │ │ + str r1, [sp, #368] @ 0x170 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - beq.n 3822d8 │ │ │ │ + bne.n 382308 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3} │ │ │ │ + stmia r5!, {r1, r5} │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #144] @ 0x90 │ │ │ │ + str r1, [sp, #240] @ 0xf0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 38239c │ │ │ │ + bne.n 3823cc │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r5!, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - str r1, [sp, #16] │ │ │ │ + str r1, [sp, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 382260 │ │ │ │ + bne.n 382290 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r3, r6, r7} │ │ │ │ + stmia r4!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - str r0, [sp, #920] @ 0x398 │ │ │ │ + str r0, [sp, #1016] @ 0x3f8 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 382390 │ │ │ │ + bmi.n 3823c0 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 38234c │ │ │ │ + bcc.n 38237c │ │ │ │ movs r6, r7 │ │ │ │ - bcc.n 382348 │ │ │ │ + bcc.n 382378 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, #62] @ 0x3e │ │ │ │ + ldrh r4, [r5, #62] @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r2, r3, r4, r7} │ │ │ │ + stmia r3!, {r1, r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r2, [r7, #1480] @ 0x5c8 │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 381c06 │ │ │ │ ldrh.w r1, [r4, #2140] @ 0x85c │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 381c06 │ │ │ │ @@ -452799,30 +452794,30 @@ │ │ │ │ strd r1, r2, [sp] │ │ │ │ movs r2, #4 │ │ │ │ movs r1, #0 │ │ │ │ bl 39f9c0 │ │ │ │ b.w 381c06 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r3, #0] │ │ │ │ - bl 71e0ec │ │ │ │ + bl 71e0fc │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ movs r3, #0 │ │ │ │ str r3, [r2, #0] │ │ │ │ b.w 381bfc │ │ │ │ ldr r3, [pc, #852] @ (382774 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #852] @ (382778 ) │ │ │ │ ldr r1, [pc, #856] @ (38277c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8600 @ 0x2198 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ lsls r2, r3, #20 │ │ │ │ lsrs r3, r3, #12 │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r5, #2104] @ 0x838 │ │ │ │ ldr.w r9, [r5, #2108] @ 0x83c │ │ │ │ @@ -452930,27 +452925,27 @@ │ │ │ │ add r3, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov.w r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ blx 25b068 <__snprintf_chk@plt> │ │ │ │ b.n 381e92 │ │ │ │ mov r0, r2 │ │ │ │ - bl 5d5064 │ │ │ │ + bl 5d5074 │ │ │ │ ldr r3, [pc, #516] @ (382794 ) │ │ │ │ ldr r2, [pc, #516] @ (382798 ) │ │ │ │ ldr r1, [pc, #520] @ (38279c ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r0, sl │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ movw r2, #8616 @ 0x21a8 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldrh.w r3, [r4, #2140] @ 0x85c │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov.w r3, #1 │ │ │ │ strd r3, r1, [sp] │ │ │ │ @@ -452975,15 +452970,15 @@ │ │ │ │ ldr r1, [pc, #436] @ (3827ac ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8635 @ 0x21bb │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #1 │ │ │ │ str.w r3, [r2, #3880] @ 0xf28 │ │ │ │ b.w 381a04 │ │ │ │ ldr r3, [pc, #400] @ (3827b0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -452991,54 +452986,54 @@ │ │ │ │ ldr r1, [pc, #404] @ (3827b8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8657 @ 0x21d1 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ clz r2, r1 │ │ │ │ adds r2, #32 │ │ │ │ b.n 3824f0 │ │ │ │ ldr r3, [pc, #372] @ (3827bc ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #372] @ (3827c0 ) │ │ │ │ ldr r1, [pc, #376] @ (3827c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8662 @ 0x21d6 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #352] @ (3827c8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #352] @ (3827cc ) │ │ │ │ ldr r1, [pc, #356] @ (3827d0 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8652 @ 0x21cc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #332] @ (3827d4 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #332] @ (3827d8 ) │ │ │ │ ldr r1, [pc, #336] @ (3827dc ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8647 @ 0x21c7 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ subs r2, r0, #1 │ │ │ │ str r2, [sp, #32] │ │ │ │ adc.w r9, lr, #4294967295 @ 0xffffffff │ │ │ │ b.n 3823aa │ │ │ │ ldr r3, [pc, #304] @ (3827e0 ) │ │ │ │ mov r0, sl │ │ │ │ @@ -453046,164 +453041,164 @@ │ │ │ │ ldr r1, [pc, #304] @ (3827e8 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8668 @ 0x21dc │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #280] @ (3827ec ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #280] @ (3827f0 ) │ │ │ │ ldr r1, [pc, #284] @ (3827f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8674 @ 0x21e2 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #260] @ (3827f8 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #260] @ (3827fc ) │ │ │ │ ldr r1, [pc, #264] @ (382800 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8686 @ 0x21ee │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #240] @ (382804 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r4, [pc, #240] @ (382808 ) │ │ │ │ ldr r1, [pc, #244] @ (38280c ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8680 @ 0x21e8 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #216] @ (382810 ) │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #216] @ (382814 ) │ │ │ │ ldr r1, [pc, #216] @ (382818 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #744 @ 0x2e8 │ │ │ │ strd r2, ip, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #8702 @ 0x21fe │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 3816cc │ │ │ │ ldr r3, [pc, #192] @ (38281c ) │ │ │ │ movw r2, #8976 @ 0x2310 │ │ │ │ ldr r1, [pc, #192] @ (382820 ) │ │ │ │ ldr r0, [pc, #192] @ (382824 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add.w r3, r3, #784 @ 0x310 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ - strb r4, [r6, #16] │ │ │ │ + strb r4, [r1, #17] │ │ │ │ movs r5, r7 │ │ │ │ - ldrh r4, [r6, #36] @ 0x24 │ │ │ │ + ldrh r4, [r1, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4!, {r1, r2, r6} │ │ │ │ + ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - stmia r0!, {r1, r3, r4, r5, r6} │ │ │ │ + stmia r0!, {r1, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r5, #4 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - ldmia r7, {r1, r3, r5, r7} │ │ │ │ + ldmia r7, {r1, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r6, r6, #1 │ │ │ │ lsls r2, r4, #1 │ │ │ │ - strb r6, [r1, #11] │ │ │ │ + strb r6, [r4, #11] │ │ │ │ movs r5, r7 │ │ │ │ - ldmia r6, {r2, r3, r5, r6, r7} │ │ │ │ + ldmia r7!, {r2} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r0, #26] │ │ │ │ + ldrh r4, [r3, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - vst4.8 {d16-d19}, [sl :256], ip │ │ │ │ - ite eq │ │ │ │ - moveq r6, r7 │ │ │ │ - lsrne r0, r3, #5 │ │ │ │ + vld4.8 {d16-d19}, [r2 :256], ip │ │ │ │ + itt cs │ │ │ │ + movcs r6, r7 │ │ │ │ + lsrcs r0, r3, #5 │ │ │ │ lsls r7, r4, #1 │ │ │ │ - ldrh r0, [r4, #22] │ │ │ │ + ldrh r0, [r7, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4} │ │ │ │ + ldmia r3!, {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x00a6 │ │ │ │ + bkpt 0x00be │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r6, #20] │ │ │ │ + ldrh r4, [r1, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r2, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r2, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x007a │ │ │ │ + bkpt 0x0092 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, #20] │ │ │ │ + ldrh r4, [r4, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r4, r5, r7} │ │ │ │ + ldmia r3!, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0052 │ │ │ │ + bkpt 0x006a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r5, #18] │ │ │ │ + ldrh r4, [r0, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r6} │ │ │ │ + ldmia r3, {r1, r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0032 │ │ │ │ + bkpt 0x004a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, #18] │ │ │ │ + ldrh r4, [r4, #18] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r2} │ │ │ │ + ldmia r3, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - bkpt 0x0012 │ │ │ │ + bkpt 0x002a │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r4, #16] │ │ │ │ + ldrh r2, [r7, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r5, r7} │ │ │ │ + ldmia r3, {r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r5, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #16] │ │ │ │ + ldrh r0, [r3, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3, {r1, r3, r6, r7} │ │ │ │ + ldmia r3!, {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r6, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r6, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, #14] │ │ │ │ + ldrh r0, [r7, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r1, r3, r4, r5} │ │ │ │ + ldmia r4, {r1, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, #14] │ │ │ │ + ldrh r0, [r3, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r4, r6, r7} │ │ │ │ + ldmia r3, {r1, r3, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r2, r7, pc} │ │ │ │ + pop {r2, r3, r4, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r3, #12] │ │ │ │ + ldrh r2, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r4, {r3, r4, r5} │ │ │ │ + ldmia r4, {r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - pop {r1, r2, r3, r4, r6, pc} │ │ │ │ + pop {r1, r2, r4, r5, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r6, [r6, #10] │ │ │ │ + ldrh r6, [r1, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r2, r6, pc} │ │ │ │ + pop {r2, r3, r4, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r4!, {r1, r2, r3, r7} │ │ │ │ + ldmia r4!, {r1, r2, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #728] @ (382b14 ) │ │ │ │ mov r4, r0 │ │ │ │ @@ -453235,30 +453230,30 @@ │ │ │ │ ldr r1, [pc, #680] @ (382b24 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 382954 │ │ │ │ mov r0, r4 │ │ │ │ bl 3a021c │ │ │ │ ldr r3, [pc, #652] @ (382b28 ) │ │ │ │ ldr r2, [pc, #652] @ (382b2c ) │ │ │ │ ldr r1, [pc, #656] @ (382b30 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38295e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ @@ -453297,15 +453292,15 @@ │ │ │ │ bpl.n 382942 │ │ │ │ ldr r0, [pc, #544] @ (382b3c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 382942 │ │ │ │ ldr r3, [pc, #520] @ (382b38 ) │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r4, [r6, r3] │ │ │ │ ldr r3, [r4, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.w 382abc │ │ │ │ @@ -453400,37 +453395,37 @@ │ │ │ │ ldr r1, [pc, #288] @ (382b44 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #288] @ (382b48 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 382864 │ │ │ │ ldr r3, [pc, #252] @ (382b38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #20 │ │ │ │ bpl.w 382864 │ │ │ │ ldr r1, [pc, #260] @ (382b4c ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #260] @ (382b50 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 382864 │ │ │ │ bl 37e56c │ │ │ │ ldr r0, [pc, #244] @ (382b54 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ bne.n 382b08 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #3 │ │ │ │ bhi.w 382864 │ │ │ │ ldr.w r2, [r8] │ │ │ │ @@ -453444,38 +453439,38 @@ │ │ │ │ beq.n 382a3e │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 382a3e │ │ │ │ ldr r0, [pc, #196] @ (382b5c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 382a3e │ │ │ │ ldr r1, [pc, #184] @ (382b60 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #184] @ (382b64 ) │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3904 @ 0xf40 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 382942 │ │ │ │ ldr r2, [pc, #168] @ (382b68 ) │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38293c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38293c │ │ │ │ ldr r0, [pc, #156] @ (382b6c ) │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 38293c │ │ │ │ ldr r3, [pc, #88] @ (382b38 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r9, r3 │ │ │ │ ldr r3, [pc, #136] @ (382b70 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -453485,70 +453480,70 @@ │ │ │ │ beq.n 382a1c │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 382a1c │ │ │ │ ldr r0, [pc, #124] @ (382b74 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r9] │ │ │ │ b.n 382a1c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 382ae4 │ │ │ │ b.n 382b02 │ │ │ │ nop │ │ │ │ strh r4, [r1, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r3, #2] │ │ │ │ + ldrh r6, [r6, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf784003c │ │ │ │ - ldr r3, [sp, #256] @ 0x100 │ │ │ │ + @ instruction: 0xf79c003c │ │ │ │ + ldr r3, [sp, #352] @ 0x160 │ │ │ │ movs r4, r7 │ │ │ │ - ldrh r0, [r7, #0] │ │ │ │ + ldrh r0, [r2, #2] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r0!, {r1, r3, r5} │ │ │ │ + stmia r0!, {r1, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r1, #116] @ 0x74 │ │ │ │ + ldr r2, [r4, #116] @ 0x74 │ │ │ │ movs r5, r7 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r5!, {r1, r2, r7} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r5, #2 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r5, #52] @ 0x34 │ │ │ │ + strh r6, [r0, #54] @ 0x36 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r2, r6, r7} │ │ │ │ + ldmia r2, {r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r1, r6} │ │ │ │ + ldmia r3, {r1, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r2!, {r3, r4} │ │ │ │ + ldmia r2!, {r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #720] @ (382e2c ) │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r5, #48] @ 0x30 │ │ │ │ + strh r2, [r0, #50] @ 0x32 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r3!, {r2, r4, r7} │ │ │ │ + ldmia r3, {r2, r3, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ cmp r3, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r3!, {r2, r4} │ │ │ │ + ldmia r3, {r2, r3, r5} │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r0, [r0, r2] │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r1!, {r3, r5, r7} │ │ │ │ + ldmia r1!, {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr.w r4, [pc, #3188] @ 383800 │ │ │ │ sub sp, #132 @ 0x84 │ │ │ │ @@ -453576,30 +453571,30 @@ │ │ │ │ ldr.w r1, [pc, #3144] @ 383818 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382cfe │ │ │ │ mov r0, r4 │ │ │ │ bl 3a021c │ │ │ │ ldr.w r3, [pc, #3108] @ 38381c │ │ │ │ ldr.w r2, [pc, #3108] @ 383820 │ │ │ │ ldr.w r1, [pc, #3108] @ 383824 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382e14 │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r3, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -453618,15 +453613,15 @@ │ │ │ │ ldr.w r1, [pc, #3040] @ 383830 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #2108] @ 0x83c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ cmp.w r9, #3 │ │ │ │ ldr.w r3, [r4, #2124] @ 0x84c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr.w r3, [r4, #2116] @ 0x844 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ @@ -453668,15 +453663,15 @@ │ │ │ │ add r1, pc │ │ │ │ str.w sl, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ str.w fp, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 382bee │ │ │ │ cmp.w r5, #4096 @ 0x1000 │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ sbcs.w r3, r6, #0 │ │ │ │ @@ -453687,15 +453682,15 @@ │ │ │ │ ldr.w r1, [pc, #2852] @ 38384c │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r1, [r4, #2108] @ 0x83c │ │ │ │ add.w r2, r4, #4096 @ 0x1000 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr.w r1, [r4, #2124] @ 0x84c │ │ │ │ and.w r3, r5, #3 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w r1, [r4, #2116] @ 0x844 │ │ │ │ @@ -453775,15 +453770,15 @@ │ │ │ │ ldr.w r1, [pc, #2600] @ 383858 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ and.w r3, r5, #3 │ │ │ │ mov r9, r0 │ │ │ │ ldr.w r0, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 383a14 │ │ │ │ add.w r1, r4, #4096 @ 0x1000 │ │ │ │ subs.w r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -453815,15 +453810,15 @@ │ │ │ │ ldr r1, [r5, #24] │ │ │ │ cmp fp, r1 │ │ │ │ bcs.w 383b6a │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 383baa │ │ │ │ ldr r0, [r5, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 383ab6 │ │ │ │ str.w r8, [r5, #12] │ │ │ │ cbnz r6, 382f34 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldrb.w r3, [r3, #2320] @ 0x910 │ │ │ │ @@ -453897,30 +453892,30 @@ │ │ │ │ ldr.w r0, [pc, #2244] @ 383868 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ str.w r9, [sp, #168] @ 0xa8 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r1, [pc, #2224] @ 38386c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 382bc4 │ │ │ │ ldr.w r1, [pc, #2152] @ 383834 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 382bc4 │ │ │ │ ldr.w r0, [pc, #2200] @ 383870 │ │ │ │ str.w r9, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd sl, fp, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 382bc4 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi.w 382ca6 │ │ │ │ add r3, pc, #8 @ (adr r3, 382ffc ) │ │ │ │ ldr.w r2, [r3, r2, lsl #2] │ │ │ │ add r3, r2 │ │ │ │ bx r3 │ │ │ │ @@ -454068,15 +454063,15 @@ │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 38410a │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72abcc │ │ │ │ + b.w 72abdc │ │ │ │ add.w r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r3, #1600] @ 0x640 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr.w r3, [pc, #1608] @ 383834 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -454090,15 +454085,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1648] @ 38387c │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ str.w r9, [sp] │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 382d78 │ │ │ │ ldr.w r3, [pc, #1552] @ 383834 │ │ │ │ ldr.w r2, [r8] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -454108,15 +454103,15 @@ │ │ │ │ ldr.w r1, [pc, #1600] @ 383880 │ │ │ │ mov r2, r5 │ │ │ │ ldr.w r0, [pc, #1600] @ 383884 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 382d70 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ cbz r3, 383266 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ subs r3, #1 │ │ │ │ str.w r3, [r2, #2260] @ 0x8d4 │ │ │ │ @@ -454182,15 +454177,15 @@ │ │ │ │ ldr.w r1, [pc, #1392] @ 383890 │ │ │ │ ldr.w r0, [pc, #1392] @ 383894 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r0, r3, #7 │ │ │ │ bpl.w 382f3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str.w sl, [r3, #1616] @ 0x650 │ │ │ │ b.n 382f3c │ │ │ │ ldr.w r3, [pc, #1260] @ 383834 │ │ │ │ @@ -454283,15 +454278,15 @@ │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 382cb8 │ │ │ │ ldr.w r0, [pc, #1140] @ 3838c0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ strd sl, fp, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 382cb8 │ │ │ │ str.w sl, [r4, #2188] @ 0x88c │ │ │ │ b.n 382f3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ lsls r3, r3, #6 │ │ │ │ bpl.w 382f3c │ │ │ │ @@ -454443,15 +454438,15 @@ │ │ │ │ bne.w 38410a │ │ │ │ ldr r0, [pc, #724] @ (3838e4 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ str.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3835d4 │ │ │ │ strh.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3835d4 │ │ │ │ strb.w sl, [r4, #2144] @ 0x860 │ │ │ │ b.n 3835d4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ @@ -454515,15 +454510,15 @@ │ │ │ │ mov r3, fp │ │ │ │ str r0, [sp, #168] @ 0xa8 │ │ │ │ ldr r0, [pc, #536] @ (3838f0 ) │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2156] @ 0x86c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382f3c │ │ │ │ ldr r3, [pc, #508] @ (3838f4 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -454618,145 +454613,145 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 383798 │ │ │ │ ldr r0, [pc, #280] @ (383908 ) │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383798 │ │ │ │ ldrb r0, [r7, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r5, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r0, #40] @ 0x28 │ │ │ │ + strh r6, [r3, #40] @ 0x28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bic.w r0, ip, #12320768 @ 0xbc0000 │ │ │ │ - str r7, [sp, #928] @ 0x3a0 │ │ │ │ + orr.w r0, r4, #12320768 @ 0xbc0000 │ │ │ │ + ldr r0, [sp, #0] │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r3, #38] @ 0x26 │ │ │ │ + strh r0, [r6, #38] @ 0x26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - pop {r1, r3, r6, r7} │ │ │ │ + pop {r1, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [r5, #60] @ 0x3c │ │ │ │ + ldr r2, [r0, #64] @ 0x40 │ │ │ │ movs r5, r7 │ │ │ │ - strh r6, [r0, #36] @ 0x24 │ │ │ │ + strh r6, [r3, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf3ac003c │ │ │ │ - str r7, [sp, #416] @ 0x1a0 │ │ │ │ + @ instruction: 0xf3c4003c │ │ │ │ + str r7, [sp, #512] @ 0x200 │ │ │ │ movs r4, r7 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r6, [r0, #18] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r4, [r6, #30] │ │ │ │ + strh r4, [r1, #32] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - blt.n 383918 │ │ │ │ + blt.n 383748 │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r6, #28] │ │ │ │ + strh r0, [r1, #30] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - @ instruction: 0xf2d6003c │ │ │ │ - str r6, [sp, #592] @ 0x250 │ │ │ │ + @ instruction: 0xf2ee003c │ │ │ │ + str r6, [sp, #688] @ 0x2b0 │ │ │ │ movs r4, r7 │ │ │ │ - strh r0, [r5, #20] │ │ │ │ + strh r0, [r0, #22] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - rsb r0, lr, #60 @ 0x3c │ │ │ │ - str r5, [sp, #552] @ 0x228 │ │ │ │ + @ instruction: 0xf1e6003c │ │ │ │ + str r5, [sp, #648] @ 0x288 │ │ │ │ movs r4, r7 │ │ │ │ ldrb r0, [r1, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r0, r0, #0 │ │ │ │ movs r0, r0 │ │ │ │ ldrb r4, [r7, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - stmia r6!, {r1, r3, r4, r5, r6, r7} │ │ │ │ + stmia r7!, {r1, r4} │ │ │ │ movs r6, r7 │ │ │ │ cmp ip, r4 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2} │ │ │ │ + stmia r7!, {r1, r2, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ strb r4, [r1, #30] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r1, #27] │ │ │ │ + ldrb r0, [r4, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r6!, {r1} │ │ │ │ + stmia r6!, {r1, r3, r4} │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r0, [r2, #26] │ │ │ │ + ldrb r0, [r5, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r1, r2, r3, r4} │ │ │ │ + stmia r5!, {r1, r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r3, #27] │ │ │ │ lsls r6, r4, #1 │ │ │ │ strb r2, [r0, #25] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r4, [r6, #22] │ │ │ │ + ldrb r4, [r1, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bmi.n 3837ac │ │ │ │ + bmi.n 3837dc │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r4, #23] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r3, #21] │ │ │ │ + ldrb r0, [r6, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcc.n 3837a8 │ │ │ │ + bcc.n 3837d8 │ │ │ │ movs r6, r7 │ │ │ │ strb r6, [r4, #22] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r3, #20] │ │ │ │ + ldrb r0, [r6, #20] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bcs.n 3837e4 │ │ │ │ + bcs.n 383814 │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r7, #20] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r2, [r5, #18] │ │ │ │ + ldrb r2, [r0, #19] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bne.n 3837c4 │ │ │ │ + bne.n 3837f4 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r5, #14 │ │ │ │ movs r0, r0 │ │ │ │ - bcc.n 38382c │ │ │ │ + bcc.n 38385c │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r1, #16] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r6, [r7, #13] │ │ │ │ + ldrb r6, [r2, #14] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7, {r2, r4, r5, r7} │ │ │ │ + ldmia r7, {r2, r3, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ strb r2, [r2, #15] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r1, #13] │ │ │ │ + ldrb r0, [r4, #13] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6, {r1, r2, r6, r7} │ │ │ │ + ldmia r6, {r1, r2, r3, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r6, #108 @ 0x6c │ │ │ │ movs r0, r0 │ │ │ │ strb r2, [r2, #13] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r4!, {r1, r7} │ │ │ │ + ldmia r4, {r1, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ movs r3, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ strb r6, [r2, #10] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r4!, {r3} │ │ │ │ + ldmia r4!, {r5} │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r5, r0] │ │ │ │ movs r0, r0 │ │ │ │ strb r4, [r7, #8] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r4, {r1, r2, r3, r4, r6} │ │ │ │ + ldmia r4, {r1, r2, r4, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r6, #6] │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsrs r0, r6, #31 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r1!, {r4, r6} │ │ │ │ + stmia r1!, {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ movw r3, #19813 @ 0x4d65 │ │ │ │ movt r3, #20054 @ 0x4e56 │ │ │ │ cmp.w fp, #0 │ │ │ │ it eq │ │ │ │ cmpeq sl, r3 │ │ │ │ bne.w 382f3c │ │ │ │ @@ -454782,15 +454777,15 @@ │ │ │ │ eors r2, r3 │ │ │ │ mov.w r3, #0 │ │ │ │ bne.w 38410a │ │ │ │ ldr.w r0, [pc, #2780] @ 384440 │ │ │ │ add r0, pc │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ str.w sl, [r4, #2140] @ 0x85c │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 382f3c │ │ │ │ ldr.w r3, [pc, #2756] @ 384444 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -454866,15 +454861,15 @@ │ │ │ │ ldr.w r0, [pc, #2580] @ 384464 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add sp, #132 @ 0x84 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 723ac4 │ │ │ │ + b.w 723ad4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38376c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3842c6 │ │ │ │ ldr.w r2, [pc, #2544] @ 384468 │ │ │ │ ldr.w r3, [pc, #2496] @ 38443c │ │ │ │ @@ -454896,15 +454891,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 384282 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ bic.w r3, r3, #12 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.n 383758 │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ - bl 72abcc │ │ │ │ + bl 72abdc │ │ │ │ b.w 382ece │ │ │ │ adds r0, #80 @ 0x50 │ │ │ │ mov r1, r5 │ │ │ │ bl 44dab8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ strb.w r5, [r4, #1492] @ 0x5d4 │ │ │ │ orr.w r3, r3, #256 @ 0x100 │ │ │ │ @@ -454975,15 +454970,15 @@ │ │ │ │ ldr.w r1, [pc, #2296] @ 38447c │ │ │ │ mov r3, r8 │ │ │ │ ldr.w r0, [pc, #2296] @ 384480 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383b30 │ │ │ │ add.w r4, r4, #2160 @ 0x870 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ strd r2, r3, [r4] │ │ │ │ b.w 382f3c │ │ │ │ ldr.w r3, [pc, #2264] @ 384484 │ │ │ │ @@ -454996,15 +454991,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 382ebe │ │ │ │ ldr.w r0, [pc, #2240] @ 384488 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r5, #6] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ b.w 382ebe │ │ │ │ ldr.w r1, [pc, #2224] @ 38448c │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 383156 │ │ │ │ @@ -455014,45 +455009,45 @@ │ │ │ │ lsls r2, r1, #16 │ │ │ │ bpl.w 383156 │ │ │ │ ldr.w r0, [pc, #2200] @ 384490 │ │ │ │ mov r2, fp │ │ │ │ ldrh r1, [r6, #4] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 383156 │ │ │ │ ldr.w r2, [pc, #2180] @ 384494 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3831fe │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 3831fe │ │ │ │ ldr.w r0, [pc, #2164] @ 384498 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ str.w r9, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 3831fe │ │ │ │ ldr.w r2, [pc, #2144] @ 38449c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383236 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 383236 │ │ │ │ ldr.w r0, [pc, #2128] @ 3844a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ b.w 383236 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3842a4 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ @@ -455099,15 +455094,15 @@ │ │ │ │ ldr.w r1, [pc, #1980] @ 3844ac │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #624 @ 0x270 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r3, #711 @ 0x2c7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r4, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38415e │ │ │ │ add.w r0, r0, #28672 @ 0x7000 │ │ │ │ ldr.w r5, [r0, #3868] @ 0xf1c │ │ │ │ mov r0, r4 │ │ │ │ bl 3a01d4 │ │ │ │ @@ -455118,15 +455113,15 @@ │ │ │ │ ldr.w r1, [pc, #1932] @ 3844b8 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr.w r3, [r0, #1764] @ 0x6e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38416a │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3846cc │ │ │ │ add.w r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -455199,19 +455194,19 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3845e0 │ │ │ │ add.w r5, r4, #6368 @ 0x18e0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ movs r0, #1 │ │ │ │ strd r2, r3, [r5, #-8] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ movs r3, #1 │ │ │ │ strd r0, r1, [r5] │ │ │ │ movw lr, #5648 @ 0x1610 │ │ │ │ add.w r0, r4, #8192 @ 0x2000 │ │ │ │ movw ip, #257 @ 0x101 │ │ │ │ b.n 383e70 │ │ │ │ ldr.w r6, [r2, #496] @ 0x1f0 │ │ │ │ @@ -455274,27 +455269,27 @@ │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 3832fc │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 3832fc │ │ │ │ ldr.w r0, [pc, #1452] @ 3844c0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 3832fc │ │ │ │ ldr.w r2, [pc, #1440] @ 3844c4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383570 │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 383570 │ │ │ │ ldr.w r0, [pc, #1424] @ 3844c8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383570 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3843e8 │ │ │ │ ldr.w r3, [pc, #1248] @ 384434 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -455304,15 +455299,15 @@ │ │ │ │ lsls r6, r3, #20 │ │ │ │ bpl.w 3837c6 │ │ │ │ ldr.w r1, [pc, #1384] @ 3844cc │ │ │ │ ldr.w r0, [pc, #1384] @ 3844d0 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3837c6 │ │ │ │ ldr.w r3, [pc, #1368] @ 3844d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38363a │ │ │ │ ldr.w r3, [pc, #1196] @ 384434 │ │ │ │ @@ -455320,15 +455315,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 38363a │ │ │ │ ldr.w r0, [pc, #1344] @ 3844d8 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38363a │ │ │ │ ldr.w r3, [pc, #1332] @ 3844dc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383798 │ │ │ │ ldr.w r3, [pc, #1148] @ 384434 │ │ │ │ @@ -455337,15 +455332,15 @@ │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 383798 │ │ │ │ ldr.w r0, [pc, #1308] @ 3844e0 │ │ │ │ movs r3, #0 │ │ │ │ mov r2, sl │ │ │ │ strd r1, r3, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 383798 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38440c │ │ │ │ ldr.w r3, [pc, #1104] @ 384434 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -455354,38 +455349,38 @@ │ │ │ │ lsls r1, r3, #20 │ │ │ │ bpl.w 383782 │ │ │ │ ldr.w r1, [pc, #1260] @ 3844e4 │ │ │ │ ldr.w r0, [pc, #1260] @ 3844e8 │ │ │ │ add r1, pc │ │ │ │ add.w r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 383782 │ │ │ │ ldr.w r2, [pc, #1244] @ 3844ec │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38353a │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 38353a │ │ │ │ ldr.w r0, [pc, #1228] @ 3844f0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 38353a │ │ │ │ ldr.w r2, [pc, #1216] @ 3844f4 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383408 │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 383408 │ │ │ │ ldr.w r0, [pc, #1200] @ 3844f8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383408 │ │ │ │ ldr.w r3, [pc, #1188] @ 3844fc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383744 │ │ │ │ @@ -455394,38 +455389,38 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 383744 │ │ │ │ ldr.w r0, [pc, #1168] @ 384500 │ │ │ │ mov r2, sl │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 383744 │ │ │ │ ldr.w r2, [pc, #1152] @ 384504 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383358 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 383358 │ │ │ │ ldr.w r0, [pc, #1136] @ 384508 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383358 │ │ │ │ ldr.w r2, [pc, #1124] @ 38450c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 383398 │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 383398 │ │ │ │ ldr.w r0, [pc, #1108] @ 384510 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.w 383398 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 384658 │ │ │ │ ldr r3, [pc, #868] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ @@ -455462,15 +455457,15 @@ │ │ │ │ bpl.n 3840de │ │ │ │ ldr r1, [pc, #1012] @ (384518 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #1012] @ (38451c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3840de │ │ │ │ ldr r3, [pc, #1000] @ (384520 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383a1a │ │ │ │ ldr r3, [pc, #752] @ (384434 ) │ │ │ │ @@ -455479,15 +455474,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 383a22 │ │ │ │ ldr r0, [pc, #976] @ (384524 ) │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383a22 │ │ │ │ ldr.w r5, [r4, #1480] @ 0x5c8 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 383d0e │ │ │ │ b.n 383d20 │ │ │ │ ldr.w r3, [r0, #1480] @ 0x5c8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455502,15 +455497,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 383ae6 │ │ │ │ ldr r0, [pc, #920] @ (38452c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383ae6 │ │ │ │ ldr r3, [pc, #916] @ (384530 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383b70 │ │ │ │ ldr r3, [pc, #652] @ (384434 ) │ │ │ │ @@ -455519,23 +455514,23 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 383b78 │ │ │ │ ldr r0, [pc, #892] @ (384534 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383b78 │ │ │ │ ldr r1, [pc, #884] @ (384538 ) │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [pc, #884] @ (38453c ) │ │ │ │ add r1, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383b30 │ │ │ │ ldr r1, [pc, #872] @ (384540 ) │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 383b1e │ │ │ │ ldr r1, [pc, #592] @ (384434 ) │ │ │ │ @@ -455545,15 +455540,15 @@ │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 383b26 │ │ │ │ ldr r0, [pc, #848] @ (384544 ) │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 383b26 │ │ │ │ ldr r3, [pc, #836] @ (384548 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3839da │ │ │ │ @@ -455561,15 +455556,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3839e2 │ │ │ │ ldr r0, [pc, #812] @ (38454c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 3839e2 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 3846aa │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ b.w 38376c │ │ │ │ @@ -455583,15 +455578,15 @@ │ │ │ │ ldr r3, [pc, #488] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 384232 │ │ │ │ ldr r0, [pc, #764] @ (384554 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384232 │ │ │ │ ldr r3, [pc, #752] @ (384558 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -455599,71 +455594,71 @@ │ │ │ │ ldr r3, [pc, #452] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 384232 │ │ │ │ ldr r0, [pc, #736] @ (38455c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 384232 │ │ │ │ ldr r3, [pc, #732] @ (384560 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383aac │ │ │ │ ldr r3, [pc, #420] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 383aac │ │ │ │ ldr r0, [pc, #712] @ (384564 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383aac │ │ │ │ ldr r3, [pc, #704] @ (384568 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383c6e │ │ │ │ ldr r3, [pc, #384] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 383c6e │ │ │ │ ldr r0, [pc, #684] @ (38456c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383c6e │ │ │ │ ldr r3, [pc, #680] @ (384570 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383a74 │ │ │ │ ldr r3, [pc, #352] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 383a74 │ │ │ │ ldr r0, [pc, #660] @ (384574 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 383a74 │ │ │ │ ldr r3, [pc, #652] @ (384578 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383eee │ │ │ │ ldr r3, [pc, #316] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 383eee │ │ │ │ ldr r0, [pc, #632] @ (38457c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383eee │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 384232 │ │ │ │ ldr r3, [pc, #616] @ (384580 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455673,15 +455668,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 384232 │ │ │ │ ldr r0, [pc, #600] @ (384584 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384232 │ │ │ │ ldr r3, [pc, #584] @ (384588 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455692,15 +455687,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #564] @ (38458c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384232 │ │ │ │ ldr r3, [pc, #544] @ (384590 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455709,15 +455704,15 @@ │ │ │ │ ldr r3, [pc, #184] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #524] @ (384594 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384232 │ │ │ │ ldr r3, [pc, #508] @ (384598 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455727,15 +455722,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #488] @ (38459c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384232 │ │ │ │ ldr r3, [pc, #472] @ (3845a0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455744,239 +455739,239 @@ │ │ │ │ ldr r3, [pc, #96] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #452] @ (3845a4 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr r3, [pc, #444] @ (3845a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383f50 │ │ │ │ ldr r3, [pc, #60] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 383f58 │ │ │ │ ldr r0, [pc, #424] @ (3845ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383f58 │ │ │ │ ldr r3, [pc, #408] @ (3845a8 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383fe2 │ │ │ │ ldr r3, [pc, #24] @ (384434 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 383fea │ │ │ │ ldr r0, [pc, #392] @ (3845b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383fea │ │ │ │ adds r4, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r7, #124] @ 0x7c │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r2, r7} │ │ │ │ + ldmia r0!, {r2, r3, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r7, r0] │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldmia r0!, {r3, r4, r7} │ │ │ │ + ldmia r0!, {r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r1, #27] │ │ │ │ + strb r2, [r4, #27] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r7!, {r2, r3, r4, r5, r6} │ │ │ │ + stmia r7!, {r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r0, #26] │ │ │ │ + strb r6, [r3, #26] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r2, r3, r5, r7} │ │ │ │ + ldmia r6, {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r4, [r2, #100] @ 0x64 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r6, [r0, #23] │ │ │ │ + strb r6, [r3, #23] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r5!, {r2, r3, r5, r7} │ │ │ │ + stmia r5!, {r2, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ ldr r0, [r1, #96] @ 0x60 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r4, [r1, #21] │ │ │ │ + strb r4, [r4, #21] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r7!, {r1, r5} │ │ │ │ + ldmia r7!, {r1, r3, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #92 @ 0x5c │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r7!, {r1, r3, r5, r6} │ │ │ │ + ldmia r7, {r1, r7} │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r1, #7 │ │ │ │ movs r0, r0 │ │ │ │ - bne.n 384518 │ │ │ │ + bne.n 384548 │ │ │ │ movs r6, r7 │ │ │ │ movs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r0, 384502 │ │ │ │ + cbnz r0, 384508 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r0 │ │ │ │ + revsh r6, r3 │ │ │ │ movs r6, r7 │ │ │ │ - strb r0, [r5, #15] │ │ │ │ + strb r0, [r0, #16] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r3, sp, #872 @ 0x368 │ │ │ │ + add r3, sp, #968 @ 0x3c8 │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r2, [r7, r3] │ │ │ │ + ldrh r2, [r2, r4] │ │ │ │ movs r5, r7 │ │ │ │ - strb r2, [r5, #14] │ │ │ │ + strb r2, [r0, #15] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - b.n 384a58 │ │ │ │ + b.n 384a88 │ │ │ │ movs r4, r7 │ │ │ │ - strh r4, [r1, #52] @ 0x34 │ │ │ │ + strh r4, [r4, #52] @ 0x34 │ │ │ │ movs r4, r7 │ │ │ │ adds r5, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r6} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #0] @ (3844c8 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r1, r3, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r4, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ - strb r6, [r5, #5] │ │ │ │ + strb r6, [r0, #6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r4, 3844ee │ │ │ │ + cbnz r4, 3844f4 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r3!, {r3, r5, r7} │ │ │ │ + stmia r3!, {r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ mov r8, pc │ │ │ │ movs r0, r0 │ │ │ │ - rev r6, r7 │ │ │ │ + rev16 r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ - strb r4, [r3, #3] │ │ │ │ + strb r4, [r6, #3] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - cbnz r6, 384512 │ │ │ │ + cbnz r6, 384518 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #220 @ 0xdc │ │ │ │ movs r0, r0 │ │ │ │ - stmia r4!, {r2, r3, r4, r7} │ │ │ │ + stmia r4!, {r2, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r6, #12 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r2, r3, r4} │ │ │ │ + stmia r5!, {r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r2, r4 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 38453e │ │ │ │ + rev r6, r0 │ │ │ │ movs r6, r7 │ │ │ │ sbcs r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r6!, {r2, r3, r4} │ │ │ │ + stmia r6!, {r2, r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #336] @ (384660 ) │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r4, r6} │ │ │ │ + stmia r5!, {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [r3, #4] │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r0, [r6, #120] @ 0x78 │ │ │ │ + ldr r0, [r1, #124] @ 0x7c │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r5, r7} │ │ │ │ + ldmia r2, {r1, r2, r3, r4, r5, r7} │ │ │ │ movs r6, r7 │ │ │ │ orrs r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r7!, {r1, r2, r3, r6} │ │ │ │ + stmia r7!, {r1, r2, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - bkpt 0x00be │ │ │ │ + bkpt 0x00d6 │ │ │ │ movs r6, r7 │ │ │ │ subs r1, #148 @ 0x94 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r0!, {r1, r2, r3, r4, r5, r6} │ │ │ │ + ldmia r0!, {r1, r2, r4, r7} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [r2, #112] @ 0x70 │ │ │ │ + ldr r0, [r5, #112] @ 0x70 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r2, {r1, r2, r3, r5, r6, r7} │ │ │ │ + ldmia r3!, {r1, r2} │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r2, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldmia r2!, {r3, r6} │ │ │ │ + ldmia r2!, {r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #48 @ 0x30 │ │ │ │ movs r0, r0 │ │ │ │ - itte ne │ │ │ │ - movne r6, r7 │ │ │ │ - asrne r0, r4, #20 │ │ │ │ - moveq r0, r0 │ │ │ │ - cbnz r2, 38455c │ │ │ │ + itee cc │ │ │ │ + movcc r6, r7 │ │ │ │ + asrcs r0, r4, #20 │ │ │ │ + movcs r0, r0 │ │ │ │ + cbnz r2, 384562 │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [pc, #592] @ (3847ac ) │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r4, pc} │ │ │ │ + pop {r1, r2, r3, r5, pc} │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r6, #26 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb838 │ │ │ │ + @ instruction: 0xb850 │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #0 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb7e6 │ │ │ │ + @ instruction: 0xb7fe │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - pop {r3, r4, r5, pc} │ │ │ │ + pop {r4, r6, pc} │ │ │ │ movs r6, r7 │ │ │ │ lsls r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r3, r6, r7} │ │ │ │ + pop {r2, r5, r6, r7} │ │ │ │ movs r6, r7 │ │ │ │ strh r0, [r3, r4] │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3845a6 │ │ │ │ + cbnz r4, 3845ac │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ce │ │ │ │ + @ instruction: 0xb8e6 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #672] @ (384834 ) │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3845d6 │ │ │ │ + rev r6, r2 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r0, #16 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r4, 3845bc │ │ │ │ + cbnz r4, 3845c2 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r0, r0, #31 │ │ │ │ movs r0, r0 │ │ │ │ - rev r4, r3 │ │ │ │ + rev r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ str r0, [r0, r0] │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, r4, r5, r6} │ │ │ │ + push {r2, r3, r7} │ │ │ │ movs r6, r7 │ │ │ │ - push {r4, r6} │ │ │ │ + push {r3, r5, r6} │ │ │ │ movs r6, r7 │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384232 │ │ │ │ ldr r3, [pc, #324] @ (384704 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -455985,15 +455980,15 @@ │ │ │ │ ldr r3, [pc, #316] @ (384708 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #308] @ (38470c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr r3, [pc, #300] @ (384710 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 383e2e │ │ │ │ ldr r3, [pc, #280] @ (384708 ) │ │ │ │ @@ -456001,15 +455996,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 383e2e │ │ │ │ ldr r0, [pc, #280] @ (384714 ) │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 383e2e │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384232 │ │ │ │ ldr r3, [pc, #260] @ (384718 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -456018,15 +456013,15 @@ │ │ │ │ ldr r3, [pc, #232] @ (384708 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #240] @ (38471c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr r3, [pc, #236] @ (384720 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384114 │ │ │ │ ldr r3, [pc, #200] @ (384708 ) │ │ │ │ @@ -456034,15 +456029,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 38411a │ │ │ │ ldr r0, [pc, #212] @ (384724 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38411a │ │ │ │ ldr r3, [pc, #204] @ (384728 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3840ce │ │ │ │ ldr r3, [pc, #160] @ (384708 ) │ │ │ │ @@ -456050,23 +456045,23 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 3840d4 │ │ │ │ ldr r0, [pc, #184] @ (38472c ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3840d4 │ │ │ │ ldr r1, [pc, #176] @ (384730 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #176] @ (384734 ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3956 @ 0xf74 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3840de │ │ │ │ ldr r3, [pc, #164] @ (384738 ) │ │ │ │ movs r0, #0 │ │ │ │ ldr r1, [pc, #164] @ (38473c ) │ │ │ │ movw r2, #6799 @ 0x1a8f │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ @@ -456081,15 +456076,15 @@ │ │ │ │ ldr r3, [pc, #80] @ (384708 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #128] @ (384744 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ ldr.w r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384232 │ │ │ │ ldr r3, [pc, #112] @ (384748 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -456100,55 +456095,55 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 384232 │ │ │ │ ldr r0, [pc, #92] @ (38474c ) │ │ │ │ ldrh r2, [r5, #10] │ │ │ │ ldrh r1, [r5, #12] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38425c │ │ │ │ bl 25c354 │ │ │ │ bl 25c22c │ │ │ │ movs r1, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb89c │ │ │ │ + @ instruction: 0xb8b4 │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 38472c │ │ │ │ + cbnz r6, 384732 │ │ │ │ movs r6, r7 │ │ │ │ ldr r4, [pc, #0] @ (38471c ) │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb8ba │ │ │ │ + @ instruction: 0xb8d2 │ │ │ │ movs r6, r7 │ │ │ │ subs r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r5!, {r3, r4} │ │ │ │ + stmia r5!, {r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ movs r6, #32 │ │ │ │ movs r0, r0 │ │ │ │ - stmia r2!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r3!, {r1} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r2, #36] @ 0x24 │ │ │ │ + ldr r4, [r5, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r3!, {r1, r6} │ │ │ │ + stmia r3!, {r1, r3, r4, r6} │ │ │ │ movs r6, r7 │ │ │ │ - ldr r4, [r7, #32] │ │ │ │ + ldr r4, [r2, #36] @ 0x24 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [sp, #32] │ │ │ │ + ldr r6, [sp, #128] @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ - push {r2, lr} │ │ │ │ + push {r2, r3, r4, lr} │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #120 @ 0x78 │ │ │ │ movs r0, r0 │ │ │ │ - push {r3, r4} │ │ │ │ + push {r4, r5} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, #76 @ 0x4c │ │ │ │ adds.w ip, r2, #4294967295 @ 0xffffffff │ │ │ │ @@ -456204,15 +456199,15 @@ │ │ │ │ ldr r1, [pc, #312] @ (384930 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ mov.w lr, #1 │ │ │ │ strd r2, r2, [sp, #48] @ 0x30 │ │ │ │ strb.w lr, [sp, #52] @ 0x34 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #48] @ 0x30 │ │ │ │ strd r0, r1, [sp, #40] @ 0x28 │ │ │ │ @@ -456299,19 +456294,19 @@ │ │ │ │ mov r1, r0 │ │ │ │ subs r3, r4, r3 │ │ │ │ ldrd r0, r2, [sp, #112] @ 0x70 │ │ │ │ add r1, r3 │ │ │ │ blx 25a0c0 │ │ │ │ b.n 3848e8 │ │ │ │ bl 25c22c │ │ │ │ - ldr r0, [r4, #12] │ │ │ │ + ldr r0, [r7, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bhi.n 38493c │ │ │ │ + bhi.n 38496c │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r2, [r0, #15] │ │ │ │ + ldrb r2, [r3, #15] │ │ │ │ movs r4, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, #124 @ 0x7c │ │ │ │ mov r9, r3 │ │ │ │ @@ -456490,15 +456485,15 @@ │ │ │ │ ldr r1, [pc, #368] @ (384c7c ) │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #96] @ 0x60 │ │ │ │ movs r2, #1 │ │ │ │ strb.w r2, [sp, #100] @ 0x64 │ │ │ │ mov ip, r0 │ │ │ │ ldrd r0, r1, [sp, #96] @ 0x60 │ │ │ │ strd r0, r1, [sp, #88] @ 0x58 │ │ │ │ @@ -456619,25 +456614,25 @@ │ │ │ │ ldr r0, [pc, #36] @ (384c88 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #3972 @ 0xf84 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bl 25c22c │ │ │ │ - str r0, [r5, #116] @ 0x74 │ │ │ │ + str r0, [r0, #120] @ 0x78 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bvs.n 384b90 │ │ │ │ + bvs.n 384bc0 │ │ │ │ movs r4, r7 │ │ │ │ - ldrb r4, [r6, #2] │ │ │ │ + ldrb r4, [r1, #3] │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r6, #68] @ 0x44 │ │ │ │ + str r6, [r1, #72] @ 0x48 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r0, [sp, #272] @ 0x110 │ │ │ │ + ldr r0, [sp, #368] @ 0x170 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #312] @ 0x138 │ │ │ │ + ldr r0, [sp, #408] @ 0x198 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, #20 │ │ │ │ ldr r7, [pc, #908] @ (38502c ) │ │ │ │ @@ -456774,15 +456769,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 384ec2 │ │ │ │ ldr.w r1, [r9, #1472] @ 0x5c0 │ │ │ │ subs r3, r5, r3 │ │ │ │ mov r2, r6 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ b.n 384ca6 │ │ │ │ ldrb.w r3, [r9, #1492] @ 0x5d4 │ │ │ │ cbz r3, 384e88 │ │ │ │ ldr.w r3, [r9, #1488] @ 0x5d0 │ │ │ │ add.w r0, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r6, ip, [r3, #152] @ 0x98 │ │ │ │ ldr.w r2, [r3, #144] @ 0x90 │ │ │ │ @@ -456890,15 +456885,15 @@ │ │ │ │ bl 44d314 │ │ │ │ ldr.w r3, [r7, #-8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ subs r3, r5, r3 │ │ │ │ add.w r0, r8, #8 │ │ │ │ add r1, r3 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ b.n 384ca6 │ │ │ │ ldr r3, [pc, #172] @ (385038 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 384d9e │ │ │ │ ldr r3, [pc, #156] @ (385034 ) │ │ │ │ @@ -456911,15 +456906,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w lr, [r9, #1476] @ 0x5c4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 384d9e │ │ │ │ ldr r0, [pc, #128] @ (385040 ) │ │ │ │ ldr r0, [r7, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -456931,63 +456926,63 @@ │ │ │ │ bpl.w 384cce │ │ │ │ ldr r0, [pc, #108] @ (385044 ) │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ str r6, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b.n 384cce │ │ │ │ movs r3, #0 │ │ │ │ b.n 384d76 │ │ │ │ add.w r2, r1, #9664 @ 0x25c0 │ │ │ │ ldrd r3, r0, [r2, #8] │ │ │ │ b.n 384dbc │ │ │ │ ldr r1, [pc, #76] @ (385048 ) │ │ │ │ ldr r0, [pc, #80] @ (38504c ) │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ addw r1, r1, #3992 @ 0xf98 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 384eea │ │ │ │ ldr r2, [pc, #68] @ (385050 ) │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 384ee4 │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 384ee4 │ │ │ │ ldr r0, [pc, #52] @ (385054 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ b.n 384ee4 │ │ │ │ bl 25c22c │ │ │ │ ldrb r4, [r5, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r0, r4 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r3, r5, r6, r7, pc} │ │ │ │ + bkpt 0x0006 │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #192 @ 0xc0 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r2, r4, r7, pc} │ │ │ │ + pop {r2, r3, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ - str r4, [r3, #12] │ │ │ │ + str r4, [r6, #12] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - bkpt 0x0002 │ │ │ │ + bkpt 0x001a │ │ │ │ movs r6, r7 │ │ │ │ eors r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ - pop {r1, r2, r5, r7, pc} │ │ │ │ + pop {r1, r2, r3, r4, r5, r7, pc} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ add.w fp, r0, #4096 @ 0x1000 │ │ │ │ sub sp, #68 @ 0x44 │ │ │ │ @@ -457001,15 +456996,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ subs r4, r4, r2 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ sbc.w r3, r3, r3, lsl #1 │ │ │ │ ldr.w sl, [pc, #980] @ 385470 │ │ │ │ cmp r2, r4 │ │ │ │ sbcs.w r2, r9, r3 │ │ │ │ ldr r2, [pc, #972] @ (385474 ) │ │ │ │ @@ -457050,15 +457045,15 @@ │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 38512c │ │ │ │ add.w r3, r7, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r3, [r7, #0] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 3851ba │ │ │ │ ldrb.w r3, [r1, #1492] @ 0x5d4 │ │ │ │ cbz r3, 385172 │ │ │ │ ldr.w r3, [r1, #1488] @ 0x5d0 │ │ │ │ add.w r0, r5, #9664 @ 0x25c0 │ │ │ │ @@ -457087,24 +457082,24 @@ │ │ │ │ ldr r1, [pc, #772] @ (385480 ) │ │ │ │ add r9, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r9, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #756] @ (385484 ) │ │ │ │ ldr r1, [pc, #756] @ (385488 ) │ │ │ │ add.w r3, r9, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r7, #8 │ │ │ │ add.w r3, r3, #424 @ 0x1a8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bl 443ce4 │ │ │ │ @@ -457214,15 +457209,15 @@ │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [r7, #0] │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.n 3852ee │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bmi.n 38530e │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25b0fc │ │ │ │ mov r0, r6 │ │ │ │ add sp, #68 @ 0x44 │ │ │ │ movs r1, #0 │ │ │ │ @@ -457271,15 +457266,15 @@ │ │ │ │ ldrh.w r2, [fp, #2244] @ 0x8c4 │ │ │ │ ldr r0, [pc, #300] @ (385494 ) │ │ │ │ lsr.w r2, r1, r2 │ │ │ │ add r0, pc │ │ │ │ adds r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3850bc │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 3853f4 │ │ │ │ movs r6, #4 │ │ │ │ b.n 3852ce │ │ │ │ @@ -457308,29 +457303,29 @@ │ │ │ │ ldr r1, [pc, #212] @ (385490 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r5, r1, #16 │ │ │ │ bpl.n 3852ca │ │ │ │ ldr r0, [pc, #212] @ (38549c ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3852ca │ │ │ │ ldr r1, [pc, #200] @ (385498 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 3852ca │ │ │ │ ldr r1, [pc, #176] @ (385490 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r0, r1, #16 │ │ │ │ bpl.w 3852ca │ │ │ │ ldr r0, [pc, #180] @ (3854a0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3852ca │ │ │ │ ldr r3, [pc, #172] @ (3854a4 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385380 │ │ │ │ ldr r3, [pc, #140] @ (385490 ) │ │ │ │ @@ -457338,15 +457333,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 385380 │ │ │ │ ldr r0, [pc, #152] @ (3854a8 ) │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 385380 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr.w sl, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.n 385380 │ │ │ │ ldr r1, [pc, #124] @ (3854a4 ) │ │ │ │ @@ -457357,67 +457352,67 @@ │ │ │ │ ldr r1, [pc, #92] @ (385490 ) │ │ │ │ ldr.w r1, [sl, r1] │ │ │ │ ldr r1, [r1, #0] │ │ │ │ lsls r4, r1, #16 │ │ │ │ bpl.n 385380 │ │ │ │ ldr r0, [pc, #108] @ (3854ac ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 385380 │ │ │ │ ldr r3, [pc, #100] @ (3854b0 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 385396 │ │ │ │ ldr r3, [pc, #56] @ (385490 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 385396 │ │ │ │ ldr r0, [pc, #80] @ (3854b4 ) │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 385396 │ │ │ │ bl 25c22c │ │ │ │ ldr r6, [r4, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r3, r5] │ │ │ │ + ldrsh r4, [r6, r5] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r6!, {r1, r2, r7} │ │ │ │ + ldmia r6!, {r1, r2, r3, r4, r7} │ │ │ │ movs r4, r7 │ │ │ │ - strb r0, [r0, #9] │ │ │ │ + strb r0, [r3, #9] │ │ │ │ movs r4, r7 │ │ │ │ - cmp r4, #94 @ 0x5e │ │ │ │ + cmp r4, #118 @ 0x76 │ │ │ │ movs r4, r7 │ │ │ │ - sbcs r2, r0 │ │ │ │ + sbcs r2, r3 │ │ │ │ lsls r4, r0, #1 │ │ │ │ movs r3, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r6, r3 │ │ │ │ + revsh r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #208 @ 0xd0 │ │ │ │ movs r0, r0 │ │ │ │ - revsh r2, r6 │ │ │ │ + cbnz r2, 3854e2 │ │ │ │ movs r6, r7 │ │ │ │ - revsh r4, r1 │ │ │ │ + revsh r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0002 │ │ │ │ + hlt 0x001a │ │ │ │ movs r6, r7 │ │ │ │ - rev16 r4, r2 │ │ │ │ + rev16 r4, r5 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r3, r3 │ │ │ │ movs r0, r0 │ │ │ │ - hlt 0x0024 │ │ │ │ + hlt 0x003c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, #16 │ │ │ │ ldr r4, [pc, #208] @ (38559c ) │ │ │ │ @@ -457496,27 +457491,27 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 385594 │ │ │ │ ldr r0, [pc, #32] @ (3855ac ) │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movw r0, #16399 @ 0x400f │ │ │ │ b.n 3854f8 │ │ │ │ nop │ │ │ │ strb r0, [r0, r2] │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmn r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cbnz r6, 3855de │ │ │ │ + cbnz r6, 3855e4 │ │ │ │ movs r6, r7 │ │ │ │ sub sp, #8 │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ vpush {d8} │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -457584,15 +457579,15 @@ │ │ │ │ sbcs.w r0, r5, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 3856d8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr.w r3, [sl] │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str.w r3, [sl] │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 38576c │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ movs r2, #1 │ │ │ │ @@ -457644,24 +457639,24 @@ │ │ │ │ ldr r1, [pc, #720] @ (3859f8 ) │ │ │ │ add r8, pc │ │ │ │ add r2, pc │ │ │ │ add.w r0, r8, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #704] @ (3859fc ) │ │ │ │ ldr r1, [pc, #704] @ (385a00 ) │ │ │ │ mov r9, r0 │ │ │ │ add.w r3, r8, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r9, #424 @ 0x1a8 │ │ │ │ add.w r9, sl, #8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 443ce4 │ │ │ │ movs r3, #3 │ │ │ │ @@ -457812,15 +457807,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldrb.w fp, [r3, #15] │ │ │ │ mov.w fp, fp, lsr #4 │ │ │ │ b.n 385780 │ │ │ │ ldr.w r9, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ b.n 385826 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38583c │ │ │ │ ldr r3, [pc, #256] @ (385a08 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -457833,15 +457828,15 @@ │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r0, [pc, #232] @ (385a10 ) │ │ │ │ adds r3, #24 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc │ │ │ │ ldr r2, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 385622 │ │ │ │ movw r3, #16397 @ 0x400d │ │ │ │ b.n 38584a │ │ │ │ ldr r3, [pc, #212] @ (385a14 ) │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -457853,15 +457848,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 385824 │ │ │ │ ldr r0, [pc, #188] @ (385a18 ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 385824 │ │ │ │ movw r3, #16399 @ 0x400f │ │ │ │ b.n 38584a │ │ │ │ ldrd r3, r9, [sp, #32] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 385824 │ │ │ │ @@ -457876,15 +457871,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 385824 │ │ │ │ ldr r0, [pc, #136] @ (385a1c ) │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 385824 │ │ │ │ add.w r3, sp, #4192 @ 0x1060 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ adds r3, #24 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ @@ -457909,37 +457904,37 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r4, [r3, r5] │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r6, r6] │ │ │ │ + ldr r0, [r1, r7] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldmia r0!, {r1, r3, r4, r6, r7} │ │ │ │ + ldmia r0!, {r1, r4, r5, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r4, [r2, #72] @ 0x48 │ │ │ │ + ldr r4, [r5, #72] @ 0x48 │ │ │ │ movs r4, r7 │ │ │ │ - movs r6, #176 @ 0xb0 │ │ │ │ + movs r6, #200 @ 0xc8 │ │ │ │ movs r4, r7 │ │ │ │ - subs r3, #214 @ 0xd6 │ │ │ │ + subs r3, #238 @ 0xee │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r0, [r7, r3] │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r1, #6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xb656 │ │ │ │ + @ instruction: 0xb66e │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - push {r1, r2, r4, r5, lr} │ │ │ │ + push {r1, r2, r3, r6, lr} │ │ │ │ movs r6, r7 │ │ │ │ - push {r2, r3, r4, r5, r6, r7} │ │ │ │ + push {r2, r4, lr} │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #492] @ (385c20 ) │ │ │ │ sub sp, #52 @ 0x34 │ │ │ │ @@ -457986,15 +457981,15 @@ │ │ │ │ and.w r3, r3, #1 │ │ │ │ sbcs.w r0, r6, r0 │ │ │ │ it cc │ │ │ │ movcc r3, #0 │ │ │ │ cbz r3, 385b0c │ │ │ │ movs r1, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r3, [r5, #0] │ │ │ │ add.w r8, r5, #8 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ str r3, [r5, #0] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ @@ -458051,25 +458046,25 @@ │ │ │ │ add r0, pc │ │ │ │ add r2, pc │ │ │ │ str r0, [sp, #20] │ │ │ │ add r1, pc │ │ │ │ add.w r0, r0, #500 @ 0x1f4 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [pc, #200] @ (385c38 ) │ │ │ │ mov r8, r0 │ │ │ │ ldr r1, [pc, #200] @ (385c3c ) │ │ │ │ add.w r3, r3, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ movs r2, #0 │ │ │ │ add.w r0, r5, #8 │ │ │ │ mov r8, r0 │ │ │ │ bl 443ce4 │ │ │ │ movs r3, #3 │ │ │ │ @@ -458114,34 +458109,34 @@ │ │ │ │ beq.w 385ae0 │ │ │ │ ubfx r2, r0, #0, #11 │ │ │ │ movw r3, #16400 @ 0x4010 │ │ │ │ cmp r2, #15 │ │ │ │ it eq │ │ │ │ moveq r4, r3 │ │ │ │ b.n 385ae0 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 385bca │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bl 25c22c │ │ │ │ nop │ │ │ │ ldr r7, [pc, #80] @ (385c74 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [pc, #416] @ (385dcc ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r0, [r0, r6] │ │ │ │ + strb r0, [r3, r6] │ │ │ │ lsls r3, r2, #1 │ │ │ │ - stmia r4!, {r1, r3, r5, r7} │ │ │ │ + stmia r4!, {r1, r6, r7} │ │ │ │ movs r4, r7 │ │ │ │ - ldr r6, [r4, #4] │ │ │ │ + ldr r6, [r7, #4] │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #124 @ 0x7c │ │ │ │ + movs r2, #148 @ 0x94 │ │ │ │ movs r4, r7 │ │ │ │ - adds r7, #160 @ 0xa0 │ │ │ │ + adds r7, #184 @ 0xb8 │ │ │ │ lsls r4, r0, #1 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-48] │ │ │ │ mov r4, r1 │ │ │ │ @@ -458408,15 +458403,15 @@ │ │ │ │ ldr r3, [pc, #56] @ (385f24 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 385e50 │ │ │ │ ldr r0, [pc, #48] @ (385f28 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r2, [sp, #20] │ │ │ │ orr.w r2, r2, #5 │ │ │ │ b.n 385e52 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ ldr r3, [pc, #192] @ (385fd0 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -458428,15 +458423,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ ldr r2, [pc, #712] @ (3861e8 ) │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r6, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - sub sp, #200 @ 0xc8 │ │ │ │ + sub sp, #296 @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-56] │ │ │ │ ldr r2, [pc, #304] @ (386074 ) │ │ │ │ @@ -458686,15 +458681,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 3860a6 │ │ │ │ ldr r0, [pc, #132] @ (38623c ) │ │ │ │ ldrb.w r2, [r4, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ b.n 3860a6 │ │ │ │ cbnz r6, 3861e2 │ │ │ │ add.w r3, r5, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cbz r3, 3861e2 │ │ │ │ add.w r1, r1, #362 @ 0x16a │ │ │ │ @@ -458738,15 +458733,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r0, r3, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r6, sp, #136 @ 0x88 │ │ │ │ + add r6, sp, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -458805,41 +458800,41 @@ │ │ │ │ movw r0, #16773 @ 0x4185 │ │ │ │ strh r0, [r5, #12] │ │ │ │ mov.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ mov r6, r0 │ │ │ │ ldrd r2, r3, [r4, #44] @ 0x2c │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ cmp r3, r2 │ │ │ │ it ne │ │ │ │ strne r3, [r5, #20] │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ blx 2595ac │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 386408 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b.w 72a490 │ │ │ │ + b.w 72a4a0 │ │ │ │ cmp.w r8, #3 │ │ │ │ beq.w 3864ca │ │ │ │ mov.w lr, lr, lsl #5 │ │ │ │ add.w r6, ip, lr │ │ │ │ ldr.w ip, [ip, lr] │ │ │ │ ldrh.w lr, [r6, #16] │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -458892,18 +458887,18 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 3862ec │ │ │ │ ldrb.w r3, [fp, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ movs r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ b.n 3865b6 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ b.n 386336 │ │ │ │ movs r2, #40 @ 0x28 │ │ │ │ mla r2, r2, lr, ip │ │ │ │ ldrh.w lr, [r2, #16] │ │ │ │ mov ip, r0 │ │ │ │ ldr.w r6, [r4, #148] @ 0x94 │ │ │ │ add.w r7, lr, #1 │ │ │ │ @@ -459078,40 +459073,40 @@ │ │ │ │ ldr.w r3, [fp, #240] @ 0xf0 │ │ │ │ ldrh.w r1, [fp, #232] @ 0xe8 │ │ │ │ ldrh.w r0, [r6, #306] @ 0x132 │ │ │ │ add r1, r3 │ │ │ │ blx 259894 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ lsls r2, r3 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ add.w r1, r4, #80 @ 0x50 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldrb.w r2, [fp, #234] @ 0xea │ │ │ │ ldr r1, [pc, #260] @ (38677c ) │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [r6, #96] @ 0x60 │ │ │ │ add r1, pc │ │ │ │ lsl.w r2, r9, r2 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459151,15 +459146,15 @@ │ │ │ │ bpl.w 3865c4 │ │ │ │ ldr r0, [pc, #140] @ (386788 ) │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ str.w r8, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ b.n 3865c4 │ │ │ │ add.w r3, r6, #12288 @ 0x3000 │ │ │ │ mov fp, r3 │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ str r3, [sp, #32] │ │ │ │ b.n 3865b6 │ │ │ │ @@ -459191,32 +459186,32 @@ │ │ │ │ ldr r0, [pc, #48] @ (386790 ) │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 386724 │ │ │ │ blx 25b530 │ │ │ │ mov r8, lr │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsls r7, r7, #24 │ │ │ │ movs r0, r0 │ │ │ │ asrs r0, r2, #23 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, sp, #16 │ │ │ │ + add r1, sp, #112 @ 0x70 │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r6, #34] @ 0x22 │ │ │ │ + strh r6, [r1, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, r0 │ │ │ │ ldrb.w r0, [r0, #40] @ 0x28 │ │ │ │ @@ -459326,18 +459321,18 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldrd r1, r2, [sp, #20] │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr.w r1, [r4, #136] @ 0x88 │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ mov.w ip, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mul.w r2, r1, r2 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ @@ -459347,15 +459342,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #48] @ (386940 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c5c │ │ │ │ + bl 621c6c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #32 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459552,39 +459547,39 @@ │ │ │ │ adds.w r2, r2, fp │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc.w r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add.w r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r2, #0 │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldrb.w r3, [r8, #234] @ 0xea │ │ │ │ ldr.w r2, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [pc, #288] @ (386ca4 ) │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #0] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c5c │ │ │ │ + bl 621c6c │ │ │ │ str r0, [r4, #20] │ │ │ │ b.n 386ace │ │ │ │ vldr d7, [r4, #128] @ 0x80 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, ip │ │ │ │ mov r0, r7 │ │ │ │ @@ -459648,15 +459643,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 386a08 │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #104] @ (386cb0 ) │ │ │ │ ldrd r2, r3, [r4, #136] @ 0x88 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 386a08 │ │ │ │ ldr r0, [pc, #92] @ (386cb4 ) │ │ │ │ ldr.w r0, [r8, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 386abc │ │ │ │ ldr r0, [pc, #72] @ (386cac ) │ │ │ │ @@ -459666,15 +459661,15 @@ │ │ │ │ bpl.w 386abc │ │ │ │ ldr r0, [pc, #68] @ (386cb8 ) │ │ │ │ strd ip, r1, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ str.w fp, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 386abc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ subs r7, #240 @ 0xf0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -459686,19 +459681,19 @@ │ │ │ │ subs r6, #122 @ 0x7a │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldc2l 15, cr15, [r9], {255} @ 0xff │ │ │ │ ldr r3, [pc, #784] @ (386fbc ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r3, pc, #944 @ (adr r3, 387064 ) │ │ │ │ + add r4, pc, #16 @ (adr r4, 386cc4 ) │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r4, #29] │ │ │ │ + ldrb r0, [r7, #29] │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #0 │ │ │ │ blt.n 386d8c │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ blt.n 386d8c │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -459726,24 +459721,24 @@ │ │ │ │ mla r2, r1, r0, r2 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r7, r1 │ │ │ │ ldrh r1, [r2, #16] │ │ │ │ adds r1, #1 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ strd r3, r1, [sp, #16] │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldrb.w r0, [r5, #234] @ 0xea │ │ │ │ mul.w r2, r1, r2 │ │ │ │ lsls r1, r0 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r1, r0 │ │ │ │ add.w r0, r4, #56 @ 0x38 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldrh.w r2, [r5, #232] @ 0xe8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ movs r5, #0 │ │ │ │ ldr.w r1, [r3, #224] @ 0xe0 │ │ │ │ mul.w r2, r7, r2 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -459752,15 +459747,15 @@ │ │ │ │ adc.w r3, r1, #0 │ │ │ │ add.w r1, r4, #56 @ 0x38 │ │ │ │ str r1, [sp, #0] │ │ │ │ ldr r1, [pc, #52] @ (386d94 ) │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -459846,15 +459841,15 @@ │ │ │ │ ldr r5, [r7, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov.w r3, #0 │ │ │ │ ldrh r3, [r0, #32] │ │ │ │ mov r0, r5 │ │ │ │ mov r9, r3 │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r3, [pc, #696] @ (38710c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 386f40 │ │ │ │ cmp r6, #0 │ │ │ │ bne.n 386f1c │ │ │ │ @@ -459944,15 +459939,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.n 386e5e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #448] @ (38711c ) │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 386e5e │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add.w r1, r4, #128 @ 0x80 │ │ │ │ add.w r3, r4, #36 @ 0x24 │ │ │ │ bl 385a20 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -459972,15 +459967,15 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c5c │ │ │ │ + bl 621c6c │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #368] @ (387124 ) │ │ │ │ ldr r3, [pc, #332] @ (387104 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -459991,15 +459986,15 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 386ec2 │ │ │ │ ldr r1, [pc, #320] @ (387128 ) │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #4] │ │ │ │ @@ -460032,15 +460027,15 @@ │ │ │ │ ldr r1, [pc, #248] @ (387130 ) │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #16] │ │ │ │ add r1, pc │ │ │ │ str r1, [sp, #12] │ │ │ │ movs r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a9c │ │ │ │ + bl 621aac │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 386fb2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ands.w r1, r1, #2 │ │ │ │ beq.n 3870da │ │ │ │ ldr r7, [pc, #220] @ (387134 ) │ │ │ │ ldr r2, [pc, #224] @ (387138 ) │ │ │ │ @@ -460048,24 +460043,24 @@ │ │ │ │ add r7, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #208] @ (387140 ) │ │ │ │ ldr r1, [pc, #208] @ (387144 ) │ │ │ │ mov r8, r0 │ │ │ │ add.w r3, r7, #448 @ 0x1c0 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 443ce4 │ │ │ │ movs r3, #3 │ │ │ │ movs r2, #0 │ │ │ │ @@ -460088,23 +460083,23 @@ │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc │ │ │ │ mov r3, fp │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 386fb2 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 387096 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 386f7a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bl 25c2ec │ │ │ │ bl 25c320 │ │ │ │ nop │ │ │ │ subs r3, #28 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -460116,31 +460111,31 @@ │ │ │ │ movs r0, r0 │ │ │ │ subs r2, #44 @ 0x2c │ │ │ │ lsls r6, r4, #1 │ │ │ │ subs r1, #8 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - add r1, pc, #8 @ (adr r1, 387128 ) │ │ │ │ + add r1, pc, #104 @ (adr r1, 387188 ) │ │ │ │ movs r6, r7 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ @ instruction: 0xffff3996 │ │ │ │ lsls r6, r4, #1 │ │ │ │ str r5, [sp, #772] @ 0x304 │ │ │ │ vsli.64 d25, d9, #63 @ 0x3f │ │ │ │ vsli.32 , , #31 │ │ │ │ - vshr.u32 q10, q15, #1 │ │ │ │ + vshr.u64 d20, d6, #1 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r7, sp, #672 @ 0x2a0 │ │ │ │ + add r7, sp, #768 @ 0x300 │ │ │ │ movs r4, r7 │ │ │ │ - strh r2, [r4, r5] │ │ │ │ + strh r2, [r7, r5] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r7, #21 │ │ │ │ + lsrs r4, r2, #22 │ │ │ │ movs r4, r7 │ │ │ │ - movs r2, #162 @ 0xa2 │ │ │ │ + movs r2, #186 @ 0xba │ │ │ │ lsls r4, r0, #1 │ │ │ │ str r4, [sp, #908] @ 0x38c │ │ │ │ vtbl.8 d30, {d15-d16}, d29 │ │ │ │ ldr r7, [pc, #960] @ (387510 ) │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -460234,23 +460229,23 @@ │ │ │ │ add r7, pc │ │ │ │ add.w r3, r7, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ add.w r7, r7, #448 @ 0x1c0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #128] @ (3872d8 ) │ │ │ │ ldr r1, [pc, #132] @ (3872dc ) │ │ │ │ mov r8, r0 │ │ │ │ add r2, pc │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r1, pc │ │ │ │ str r7, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r8, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r2, r5 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ bl 443ce4 │ │ │ │ movs r3, #3 │ │ │ │ add.w r2, r4, #128 @ 0x80 │ │ │ │ @@ -460265,39 +460260,39 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3872b0 │ │ │ │ bl 443d9c │ │ │ │ b.n 3871dc │ │ │ │ mov r1, r0 │ │ │ │ add.w r0, r4, #136 @ 0x88 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ orr.w r3, r3, #1 │ │ │ │ b.n 387278 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 3871dc │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ adds r7, #232 @ 0xe8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r7, #108 @ 0x6c │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #66 @ 0x42 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - subs r6, #154 @ 0x9a │ │ │ │ + subs r6, #178 @ 0xb2 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - add r5, sp, #768 @ 0x300 │ │ │ │ + add r5, sp, #864 @ 0x360 │ │ │ │ movs r4, r7 │ │ │ │ - str r6, [r7, r5] │ │ │ │ + str r6, [r2, r6] │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r2, r3, #14 │ │ │ │ + lsrs r2, r6, #14 │ │ │ │ movs r4, r7 │ │ │ │ - movs r0, #190 @ 0xbe │ │ │ │ + movs r0, #214 @ 0xd6 │ │ │ │ lsls r4, r0, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, #60 @ 0x3c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ @@ -460398,15 +460393,15 @@ │ │ │ │ ldr.w r0, [r9, #336] @ 0x150 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 387670 │ │ │ │ add.w r3, r7, #12608 @ 0x3140 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr.w r3, [r9, #312] @ 0x138 │ │ │ │ cmp r0, r3 │ │ │ │ bcs.w 387926 │ │ │ │ ldr.w r3, [r9, #276] @ 0x114 │ │ │ │ movs r2, #80 @ 0x50 │ │ │ │ mla r3, r2, r0, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ @@ -460484,17 +460479,17 @@ │ │ │ │ mov r2, r4 │ │ │ │ bl 38714c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38774a │ │ │ │ orr.w r0, r0, #16384 @ 0x4000 │ │ │ │ uxth r4, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r1, #2 │ │ │ │ - bl 61bb88 │ │ │ │ + bl 61bb98 │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -460629,15 +460624,15 @@ │ │ │ │ str r2, [sp, #0] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ movs r1, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621a9c │ │ │ │ + bl 621aac │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r4, #65535 @ 0xffff │ │ │ │ mov r0, r4 │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ @@ -460686,32 +460681,32 @@ │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str.w r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r5, [sp, #0] │ │ │ │ ldr r0, [pc, #588] @ (387978 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3873a0 │ │ │ │ ldr r2, [pc, #580] @ (38797c ) │ │ │ │ add r2, pc │ │ │ │ b.n 38738e │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add sp, #60 @ 0x3c │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 38fb70 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ movs r3, #2 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r2, r3, #31 │ │ │ │ bpl.w 387922 │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3877ba │ │ │ │ ldr r1, [pc, #528] @ (387980 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -460749,15 +460744,15 @@ │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc │ │ │ │ strd r3, r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 621c5c │ │ │ │ + bl 621c6c │ │ │ │ b.n 3876a6 │ │ │ │ ldrb.w r3, [r0, #4004] @ 0xfa4 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3878d4 │ │ │ │ rsb ip, r3, #15 │ │ │ │ rsb r1, r3, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -460821,15 +460816,15 @@ │ │ │ │ bpl.n 387856 │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [pc, #272] @ (387998 ) │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 387856 │ │ │ │ ldr r3, [pc, #260] @ (38799c ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3876f6 │ │ │ │ ldr r3, [pc, #208] @ (387974 ) │ │ │ │ @@ -460841,15 +460836,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ ldr r0, [pc, #232] @ (3879a0 ) │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r5, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3876f6 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 387900 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 38750c │ │ │ │ ldr.w ip, [sp, #44] @ 0x2c │ │ │ │ @@ -460864,101 +460859,101 @@ │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 387856 │ │ │ │ ldr r0, [pc, #176] @ (3879a8 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 387856 │ │ │ │ ldr r3, [pc, #168] @ (3879ac ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 3878ce │ │ │ │ ldr r3, [pc, #100] @ (387974 ) │ │ │ │ ldr.w r3, [sl, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3878ce │ │ │ │ ldr r0, [pc, #148] @ (3879b0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3878ce │ │ │ │ bl 25c320 │ │ │ │ ldr r3, [pc, #140] @ (3879b4 ) │ │ │ │ movw r2, #3761 @ 0xeb1 │ │ │ │ ldr r1, [pc, #136] @ (3879b8 ) │ │ │ │ ldr r0, [pc, #140] @ (3879bc ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ addw r3, r3, #4008 @ 0xfa8 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ adds r6, #74 @ 0x4a │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldr r5, [sp, #32] │ │ │ │ + ldr r5, [sp, #128] @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [sp, #752] @ 0x2f0 │ │ │ │ + ldr r3, [sp, #848] @ 0x350 │ │ │ │ movs r6, r7 │ │ │ │ bl 30b952 │ │ │ │ - ldr r2, [sp, #656] @ 0x290 │ │ │ │ + ldr r2, [sp, #752] @ 0x2f0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #328] @ 0x148 │ │ │ │ + ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #144] @ 0x90 │ │ │ │ + ldr r2, [sp, #240] @ 0xf0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #200] @ 0xc8 │ │ │ │ + ldr r2, [sp, #296] @ 0x128 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #832] @ 0x340 │ │ │ │ + ldr r1, [sp, #928] @ 0x3a0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #888] @ 0x378 │ │ │ │ + ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r1, [sp, #960] @ 0x3c0 │ │ │ │ + ldr r2, [sp, #32] │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [sp, #424] @ 0x1a8 │ │ │ │ + ldr r2, [sp, #520] @ 0x208 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r2, [sp, #80] @ 0x50 │ │ │ │ + ldr r2, [sp, #176] @ 0xb0 │ │ │ │ movs r6, r7 │ │ │ │ bl 227982 │ │ │ │ - ldr r1, [sp, #984] @ 0x3d8 │ │ │ │ + ldr r2, [sp, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [sp, #944] @ 0x3b0 │ │ │ │ + ldr r1, [sp, #16] │ │ │ │ movs r6, r7 │ │ │ │ bl 1d998e │ │ │ │ - ldr r0, [sp, #464] @ 0x1d0 │ │ │ │ + ldr r0, [sp, #560] @ 0x230 │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #448] @ 0x1c0 │ │ │ │ + ldr r1, [sp, #544] @ 0x220 │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r3, #12] │ │ │ │ + strb r2, [r6, #12] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [sp, #928] @ 0x3a0 │ │ │ │ + ldr r1, [sp, #0] │ │ │ │ movs r6, r7 │ │ │ │ ldr r6, [pc, #320] @ (387af0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [sp, #168] @ 0xa8 │ │ │ │ + ldr r1, [sp, #264] @ 0x108 │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #168 @ 0xa8 │ │ │ │ + adds r7, #192 @ 0xc0 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [r6, #52] @ 0x34 │ │ │ │ + ldr r6, [r1, #56] @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #816] @ 0x330 │ │ │ │ + str r6, [sp, #912] @ 0x390 │ │ │ │ lsls r0, r1, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-72] │ │ │ │ mov r7, r0 │ │ │ │ @@ -461162,15 +461157,15 @@ │ │ │ │ lsls r6, r3 │ │ │ │ ldr.w r3, [ip, #248] @ 0xf8 │ │ │ │ mov r1, r6 │ │ │ │ adds r3, #1 │ │ │ │ str.w r3, [ip, #248] @ 0xf8 │ │ │ │ ldr.w r3, [r2, #1524] @ 0x5f4 │ │ │ │ strd r3, r2, [sp, #16] │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldrd r3, r2, [sp, #16] │ │ │ │ cbz r3, 387c42 │ │ │ │ cmp r3, r0 │ │ │ │ mov.w ip, #65024 @ 0xfe00 │ │ │ │ movt ip, #32767 @ 0x7fff │ │ │ │ ite cs │ │ │ │ movcs r1, #0 │ │ │ │ @@ -461192,15 +461187,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 387a20 │ │ │ │ ldr r0, [pc, #124] @ (387ce0 ) │ │ │ │ ldrh.w r1, [r8, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 387a20 │ │ │ │ mov r0, r4 │ │ │ │ movs r3, #4 │ │ │ │ movs r1, #2 │ │ │ │ bl 37d580 │ │ │ │ b.n 387b4e │ │ │ │ movw r0, #16664 @ 0x4118 │ │ │ │ @@ -461239,25 +461234,25 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r5, #224 @ 0xe0 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r5, [sp, #1000] @ 0x3e8 │ │ │ │ + str r6, [sp, #72] @ 0x48 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #62 @ 0x3e │ │ │ │ + adds r4, #86 @ 0x56 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [r1, #0] │ │ │ │ + ldr r2, [r4, #0] │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, #38 @ 0x26 │ │ │ │ + adds r4, #62 @ 0x3e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r4, [r6, #124] @ 0x7c │ │ │ │ + ldr r4, [r1, #0] │ │ │ │ movs r6, r7 │ │ │ │ - str r5, [sp, #840] @ 0x348 │ │ │ │ + str r5, [sp, #936] @ 0x3a8 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr.w r3, [pc, #3092] @ 388920 │ │ │ │ sub sp, #44 @ 0x2c │ │ │ │ @@ -461376,17 +461371,17 @@ │ │ │ │ bl 38714c │ │ │ │ mov r5, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 3889ea │ │ │ │ orr.w r5, r0, #16384 @ 0x4000 │ │ │ │ uxth r6, r5 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r1, #1 │ │ │ │ - bl 61bb88 │ │ │ │ + bl 61bb98 │ │ │ │ b.n 387fe4 │ │ │ │ ldr r6, [r1, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr.w r3, [pc, #2756] @ 388924 │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ add.w sl, r2, #1 │ │ │ │ @@ -461475,39 +461470,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ blx 25bae0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r6, #20] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r4, #16] │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r1, [r6, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr.w r8, [sp, #32] │ │ │ │ mov r0, r8 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ mov r2, r7 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr.w r1, [pc, #2456] @ 388928 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp, #0] │ │ │ │ lsl.w r2, fp, r3 │ │ │ │ add r1, pc │ │ │ │ mov r3, r5 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #8] │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ b.n 387fe4 │ │ │ │ movs r3, #1 │ │ │ │ movs r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -461606,39 +461601,39 @@ │ │ │ │ adds r6, r5, #4 │ │ │ │ str r4, [r0, #0] │ │ │ │ mov r0, r7 │ │ │ │ blx 25bae0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r3, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ movs r3, #0 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr.w r1, [pc, #2100] @ 38892c │ │ │ │ ldr.w r0, [sl, #96] @ 0x60 │ │ │ │ lsls r2, r3 │ │ │ │ add r1, pc │ │ │ │ movs r3, #0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #0] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.n 387faa │ │ │ │ ldr r3, [r1, #76] @ 0x4c │ │ │ │ ands.w r3, r3, #255 @ 0xff │ │ │ │ beq.w 387fe2 │ │ │ │ cmp r3, #1 │ │ │ │ bne.w 38842e │ │ │ │ @@ -461736,15 +461731,15 @@ │ │ │ │ ldr.w r2, [pc, #1788] @ 388934 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ str r3, [sp, #16] │ │ │ │ add.w r0, r0, #272 @ 0x110 │ │ │ │ mov r3, r4 │ │ │ │ - bl 623854 │ │ │ │ + bl 623864 │ │ │ │ ldr.w r3, [pc, #1748] @ 388924 │ │ │ │ ldrb.w r1, [r4, #85] @ 0x55 │ │ │ │ mov sl, r0 │ │ │ │ mov r7, r1 │ │ │ │ and.w r6, r1, #15 │ │ │ │ ldr.w r2, [r8, r3] │ │ │ │ ldrb.w r3, [r4, #84] @ 0x54 │ │ │ │ @@ -461795,15 +461790,15 @@ │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r6, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 388634 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ blx 2595ac │ │ │ │ mov r0, sl │ │ │ │ - bl 72a490 │ │ │ │ + bl 72a4a0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ @@ -461901,15 +461896,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 38842e │ │ │ │ ldr.w r0, [pc, #1308] @ 388940 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ mov r0, r6 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -462032,15 +462027,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #968] @ (388950 ) │ │ │ │ mov.w r9, r6, lsl #4 │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #264 @ 0x108 │ │ │ │ - bl 623854 │ │ │ │ + bl 623864 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ movs r3, #0 │ │ │ │ movs r1, #16 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ add.w sl, r4, #128 @ 0x80 │ │ │ │ @@ -462160,15 +462155,15 @@ │ │ │ │ add.w r0, sl, #56 @ 0x38 │ │ │ │ strd fp, r6, [sl, #44] @ 0x2c │ │ │ │ movs r1, #1 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ strd r3, r6, [sl, #128] @ 0x80 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ str.w r3, [sl, #132] @ 0x84 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str.w sl, [r4, #8] │ │ │ │ mov r0, sl │ │ │ │ str.w r3, [sl, #148] @ 0x94 │ │ │ │ str.w r5, [sl, #28] │ │ │ │ str.w r6, [sl, #52] @ 0x34 │ │ │ │ bl 386240 │ │ │ │ @@ -462205,15 +462200,15 @@ │ │ │ │ mov r2, fp │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #484] @ (388958 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w lr, [sp, #8] │ │ │ │ strd sl, r1, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38851e │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 37ed64 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -462235,15 +462230,15 @@ │ │ │ │ bpl.w 387e48 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [pc, #404] @ (388960 ) │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 387e48 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str.w sl, [sp] │ │ │ │ bl 37dd50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -462266,15 +462261,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w sl, [sp, #8] │ │ │ │ str.w fp, [sp] │ │ │ │ ldr r0, [pc, #320] @ (388968 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ b.w 387e8e │ │ │ │ ldr r3, [pc, #308] @ (38896c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388272 │ │ │ │ @@ -462287,15 +462282,15 @@ │ │ │ │ ldr r0, [pc, #280] @ (388970 ) │ │ │ │ add.w r3, r3, #12288 @ 0x3000 │ │ │ │ add r0, pc │ │ │ │ ldr.w r2, [r3, #356] @ 0x164 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp, #0] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 388272 │ │ │ │ ldr r2, [pc, #260] @ (388974 ) │ │ │ │ ldr.w r2, [r8, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 388032 │ │ │ │ ldr r2, [pc, #192] @ (38893c ) │ │ │ │ @@ -462309,15 +462304,15 @@ │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ str.w fp, [sp, #8] │ │ │ │ ldr r0, [pc, #220] @ (388978 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.w 388032 │ │ │ │ ldr r3, [pc, #208] @ (38897c ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 387dc4 │ │ │ │ @@ -462333,15 +462328,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, sl │ │ │ │ strd r1, fp, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 387dc4 │ │ │ │ mov r8, r6 │ │ │ │ movw r6, #16425 @ 0x4029 │ │ │ │ b.n 3883e6 │ │ │ │ ldr r3, [pc, #144] @ (388984 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -462352,15 +462347,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 387fdc │ │ │ │ ldr r0, [pc, #120] @ (388988 ) │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #16] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ b.w 387fdc │ │ │ │ nop │ │ │ │ cmp r4, #58 @ 0x3a │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ @@ -462370,50 +462365,50 @@ │ │ │ │ vrsra.u32 , q7, #1 │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldrb r7, [r2, #0] │ │ │ │ vqshrn.u64 d17, q10, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r7, #44] @ 0x2c │ │ │ │ + ldrh r0, [r2, #46] @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - cmp r4, #134 @ 0x86 │ │ │ │ + cmp r4, #158 @ 0x9e │ │ │ │ lsls r3, r2, #1 │ │ │ │ - str r2, [r2, #4] │ │ │ │ + str r2, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ add sp, #48 @ 0x30 │ │ │ │ lsls r1, r4, #1 │ │ │ │ strb r5, [r0, #19] │ │ │ │ vsubl.u q10, d15, d12 │ │ │ │ movs r0, r0 │ │ │ │ - str r4, [r4, #68] @ 0x44 │ │ │ │ + str r4, [r7, #68] @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [pc, #128] @ (3889e0 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r0, [r2, #24] │ │ │ │ + ldrh r0, [r5, #24] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r6, #22] │ │ │ │ + ldrh r2, [r1, #24] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r1, #26] │ │ │ │ + ldrh r2, [r4, #26] │ │ │ │ movs r6, r7 │ │ │ │ cmp r5, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #22] │ │ │ │ + ldrh r2, [r5, #22] │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #32 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r2, [r2, #14] │ │ │ │ + ldrh r2, [r5, #14] │ │ │ │ movs r6, r7 │ │ │ │ movs r0, #232 @ 0xe8 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r6, [r7, #16] │ │ │ │ + ldrh r6, [r2, #18] │ │ │ │ movs r6, r7 │ │ │ │ mov.w r8, #0 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3883e6 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, #44 @ 0x2c │ │ │ │ @@ -462436,30 +462431,30 @@ │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ bl 385058 │ │ │ │ mov r6, r0 │ │ │ │ b.n 3883ae │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #12608 @ 0x3140 │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ b.n 388670 │ │ │ │ mov.w fp, #0 │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ b.n 38857a │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb.w r3, [r3, #234] @ 0xea │ │ │ │ lsl.w r6, fp, r3 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r3, #1 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr.w r3, [r4, #128] @ 0x80 │ │ │ │ lsls r1, r3, #31 │ │ │ │ bpl.w 388bd8 │ │ │ │ ands.w r3, r3, #2 │ │ │ │ beq.n 388ac4 │ │ │ │ ldr r1, [pc, #452] @ (388be0 ) │ │ │ │ mov r2, r6 │ │ │ │ @@ -462474,15 +462469,15 @@ │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 387faa │ │ │ │ ldr.w r3, [r8, #32] │ │ │ │ mov r7, r3 │ │ │ │ mov r0, r7 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r8 │ │ │ │ - bl 72a490 │ │ │ │ + bl 72a4a0 │ │ │ │ b.w 387fe4 │ │ │ │ movs r6, #2 │ │ │ │ b.n 388a42 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ @@ -462517,25 +462512,25 @@ │ │ │ │ it eq │ │ │ │ moveq r0, r3 │ │ │ │ beq.w 388626 │ │ │ │ ldr r0, [pc, #312] @ (388bec ) │ │ │ │ mov r1, r6 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ b.n 3882f6 │ │ │ │ ldr r1, [pc, #296] @ (388bf0 ) │ │ │ │ mov r2, r6 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc │ │ │ │ strd r1, r4, [sp, #8] │ │ │ │ add.w r1, r4, #136 @ 0x88 │ │ │ │ strd r1, r3, [sp] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #8] │ │ │ │ b.w 387faa │ │ │ │ movw r6, #16771 @ 0x4183 │ │ │ │ b.n 3882f6 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38842e │ │ │ │ @@ -462548,15 +462543,15 @@ │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38842e │ │ │ │ ldr r0, [pc, #232] @ (388bf8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38842e │ │ │ │ movs r6, #2 │ │ │ │ b.n 38857a │ │ │ │ movs r3, #0 │ │ │ │ ldr.w r0, [sl, #36] @ 0x24 │ │ │ │ mov.w r6, #16512 @ 0x4080 │ │ │ │ str.w r3, [sl, #144] @ 0x90 │ │ │ │ @@ -462579,15 +462574,15 @@ │ │ │ │ bpl.w 38851e │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [pc, #152] @ (388c00 ) │ │ │ │ str r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ strd fp, r1, [sp] │ │ │ │ ldrd r2, r3, [sp, #16] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38851e │ │ │ │ ldr r3, [pc, #128] @ (388bfc ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38850e │ │ │ │ ldr r3, [pc, #92] @ (388be8 ) │ │ │ │ @@ -462599,52 +462594,52 @@ │ │ │ │ strd r1, r2, [sp, #8] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, fp │ │ │ │ add r0, pc │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38850e │ │ │ │ ldr r3, [pc, #64] @ (388bf4 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3884fe │ │ │ │ ldr r3, [pc, #40] @ (388be8 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 3884fe │ │ │ │ ldr r0, [pc, #56] @ (388c08 ) │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3884fe │ │ │ │ bl 25c2ec │ │ │ │ blx 25b530 │ │ │ │ b.n 3893ca │ │ │ │ vmls.i , , d20[0] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrh r4, [r3, #8] │ │ │ │ + ldrh r4, [r6, #8] │ │ │ │ movs r6, r7 │ │ │ │ b.n 38928a │ │ │ │ vqshrn.u64 d17, q10, #1 │ │ │ │ movs r0, r0 │ │ │ │ - strh r6, [r1, #54] @ 0x36 │ │ │ │ + strh r6, [r4, #54] @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ tst r4, r1 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r5, #4] │ │ │ │ + str r6, [r0, #8] │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [r6, #0] │ │ │ │ + str r6, [r1, #4] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r2, #48] @ 0x30 │ │ │ │ + strh r0, [r5, #48] @ 0x30 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr.w r2, [pc, #2876] @ 38975c │ │ │ │ sub sp, #92 @ 0x5c │ │ │ │ @@ -462812,15 +462807,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r1, r3 │ │ │ │ bcc.w 3895ec │ │ │ │ adds r2, #1 │ │ │ │ ldrh.w r1, [ip, #258] @ 0x102 │ │ │ │ subs r4, r2, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ cmp r1, #0 │ │ │ │ bne.w 388faa │ │ │ │ mov r0, r8 │ │ │ │ movs r3, #1 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ bl 37f308 │ │ │ │ @@ -462998,15 +462993,15 @@ │ │ │ │ ldr.w r0, [pc, #1976] @ 3897a4 │ │ │ │ mov r3, r4 │ │ │ │ ldr.w r2, [pc, #1976] @ 3897a8 │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ add.w r0, r0, #280 @ 0x118 │ │ │ │ add r2, pc │ │ │ │ - bl 72a440 │ │ │ │ + bl 72a450 │ │ │ │ adds r3, r6, #1 │ │ │ │ mov.w r3, #0 │ │ │ │ strd r4, r3, [r0, #24] │ │ │ │ strd r3, r3, [r0, #32] │ │ │ │ it eq │ │ │ │ moveq r3, #1 │ │ │ │ strb.w r3, [r0, #40] @ 0x28 │ │ │ │ @@ -463057,19 +463052,19 @@ │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr.w r0, [pc, #1828] @ 3897b4 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ add r0, pc │ │ │ │ strd r1, r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r4, #36] @ 0x24 │ │ │ │ b.n 388fda │ │ │ │ movw r6, #16395 @ 0x400b │ │ │ │ - bl 72a490 │ │ │ │ + bl 72a4a0 │ │ │ │ b.n 388e58 │ │ │ │ movw r6, #16386 @ 0x4002 │ │ │ │ b.n 3890aa │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ add.w r1, r4, #36 @ 0x24 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ @@ -463118,15 +463113,15 @@ │ │ │ │ ldreq.w r3, [r9, #448] @ 0x1c0 │ │ │ │ addeq r3, #64 @ 0x40 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ sub.w r3, r5, #64 @ 0x40 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ movs r5, #0 │ │ │ │ str r5, [sp, #24] │ │ │ │ blx 259278 │ │ │ │ ldr r6, [sp, #68] @ 0x44 │ │ │ │ @@ -463283,15 +463278,15 @@ │ │ │ │ ldr.w r3, [pc, #1220] @ 3897a0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 3892be │ │ │ │ ldr.w r0, [pc, #1240] @ 3897c0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3892be │ │ │ │ ldr.w r3, [pc, #1144] @ 38976c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 388cb6 │ │ │ │ ldr.w r2, [pc, #1220] @ 3897c4 │ │ │ │ @@ -463447,15 +463442,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [pc, #848] @ (3897cc ) │ │ │ │ movw r6, #65535 @ 0xffff │ │ │ │ add r0, pc │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc │ │ │ │ add.w r0, r0, #288 @ 0x120 │ │ │ │ - bl 623854 │ │ │ │ + bl 623864 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb.w r3, [r0, #32] │ │ │ │ movs r1, #0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r4, [r0, #24] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ str r1, [r0, #28] │ │ │ │ @@ -463476,15 +463471,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r2, r3, #30 │ │ │ │ bpl.w 3896fe │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [fp, #64] @ 0x40 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 3896f8 │ │ │ │ movs r3, #2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [r2, #0] │ │ │ │ mov r2, fp │ │ │ │ @@ -463573,29 +463568,29 @@ │ │ │ │ bpl.w 388faa │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [pc, #540] @ (3897dc ) │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 388faa │ │ │ │ ldr r3, [pc, #496] @ (3897bc ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3892be │ │ │ │ ldr r3, [pc, #456] @ (3897a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 3892be │ │ │ │ ldr r0, [pc, #508] @ (3897e0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3892be │ │ │ │ movw r6, #16824 @ 0x41b8 │ │ │ │ b.n 388e58 │ │ │ │ ldr.w r2, [r4, #448] @ 0x1c0 │ │ │ │ mov r0, r3 │ │ │ │ ldr.w r1, [r4, #340] @ 0x154 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -463639,15 +463634,15 @@ │ │ │ │ ldr.w r3, [r9, #272] @ 0x110 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ lsls r3, r3, #30 │ │ │ │ bpl.n 3896fe │ │ │ │ ldrh.w r2, [r9, #258] @ 0x102 │ │ │ │ movs r3, #0 │ │ │ │ ldrd r0, r1, [r4, #64] @ 0x40 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 3896f8 │ │ │ │ movs r3, #2 │ │ │ │ ldr r1, [r6, #0] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r1, #0] │ │ │ │ mov r1, r7 │ │ │ │ @@ -463683,15 +463678,15 @@ │ │ │ │ ldr r3, [pc, #212] @ (3897a0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 388faa │ │ │ │ ldr r0, [pc, #272] @ (3897e8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 388faa │ │ │ │ mov r6, r8 │ │ │ │ b.w 388e58 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ mov ip, r5 │ │ │ │ b.n 3891ba │ │ │ │ movs r2, #15 │ │ │ │ @@ -463734,102 +463729,102 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38939e │ │ │ │ ldr r0, [pc, #164] @ (3897f0 ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #0] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38939e │ │ │ │ adds r4, r4, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r3, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ add r0, ip │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r0, #36] @ 0x24 │ │ │ │ + strh r4, [r3, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, r5, r3 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r1, #22] │ │ │ │ + strh r4, [r4, #22] │ │ │ │ movs r6, r7 │ │ │ │ - strh r4, [r5, #14] │ │ │ │ + strh r4, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #14] │ │ │ │ + strh r0, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r5, #14] │ │ │ │ + strh r0, [r0, #16] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r4, #14] │ │ │ │ + strh r0, [r7, #14] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r3, #14] │ │ │ │ + strh r0, [r6, #14] │ │ │ │ movs r6, r7 │ │ │ │ adds r6, r4, r7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strh r0, [r6, #12] │ │ │ │ + strh r0, [r1, #14] │ │ │ │ movs r6, r7 │ │ │ │ - strh r0, [r4, #6] │ │ │ │ + strh r0, [r7, #6] │ │ │ │ movs r6, r7 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ add r5, pc, #656 @ (adr r5, 389a38 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ @ instruction: 0xffff18f4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - ldrb r0, [r7, #31] │ │ │ │ + strh r0, [r2, #0] │ │ │ │ movs r6, r7 │ │ │ │ - strh r2, [r6, #26] │ │ │ │ + strh r2, [r1, #28] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r7, #26 │ │ │ │ lsls r6, r4, #1 │ │ │ │ strh r0, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldr r0, [r1, r6] │ │ │ │ + ldr r0, [r4, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r2, #22] │ │ │ │ + ldrb r2, [r5, #22] │ │ │ │ movs r6, r7 │ │ │ │ add r1, pc, #104 @ (adr r1, 389834 ) │ │ │ │ lsls r1, r4, #1 │ │ │ │ str r3, [r2, #92] @ 0x5c │ │ │ │ vqrshrun.s64 d22, , #1 │ │ │ │ @ instruction: 0xffff5d29 │ │ │ │ vcvt.u16.f16 d20, d20, #1 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r0, #26] │ │ │ │ + ldrb r4, [r3, #26] │ │ │ │ movs r6, r7 │ │ │ │ - ldrsb r4, [r1, r2] │ │ │ │ + ldrsb r4, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r1, #12] │ │ │ │ + ldrb r2, [r4, #12] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r4, r4, #29 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r0, #24] │ │ │ │ + ldrb r0, [r3, #24] │ │ │ │ movs r6, r7 │ │ │ │ ldr r3, [pc, #648] @ (389a80 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38938a │ │ │ │ ldr r3, [pc, #640] @ (389a84 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38938a │ │ │ │ ldr r0, [pc, #632] @ (389a88 ) │ │ │ │ mov r1, sl │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38938a │ │ │ │ ldr r3, [pc, #624] @ (389a8c ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389474 │ │ │ │ ldr r3, [pc, #604] @ (389a84 ) │ │ │ │ @@ -463840,15 +463835,15 @@ │ │ │ │ ldr r0, [pc, #604] @ (389a90 ) │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 389474 │ │ │ │ ldr r3, [pc, #588] @ (389a94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389436 │ │ │ │ ldr r3, [pc, #560] @ (389a84 ) │ │ │ │ @@ -463859,15 +463854,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #564] @ (389a98 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 389436 │ │ │ │ ldrb.w r3, [fp, #1] │ │ │ │ lsrs r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq.w 3896ea │ │ │ │ cmp r3, #15 │ │ │ │ beq.w 388e58 │ │ │ │ @@ -463883,15 +463878,15 @@ │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38941e │ │ │ │ ldr r0, [pc, #508] @ (389aa0 ) │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ add r0, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38941e │ │ │ │ ldr r3, [pc, #492] @ (389aa4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38962e │ │ │ │ ldr r3, [pc, #448] @ (389a84 ) │ │ │ │ @@ -463902,15 +463897,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #472] @ (389aa8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38962e │ │ │ │ ldr r3, [pc, #448] @ (389aa4 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 3894b8 │ │ │ │ ldr r3, [pc, #404] @ (389a84 ) │ │ │ │ @@ -463921,15 +463916,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #428] @ (389aac ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 3894b8 │ │ │ │ ldr r3, [pc, #384] @ (389a94 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 389874 │ │ │ │ ldr r3, [pc, #360] @ (389a84 ) │ │ │ │ @@ -463957,15 +463952,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #348] @ (389ab4 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 389518 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 37d010 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38938c │ │ │ │ @@ -463998,15 +463993,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 388e58 │ │ │ │ ldr r0, [pc, #240] @ (389abc ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 388e58 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #0] │ │ │ │ ldr r3, [pc, #224] @ (389ac0 ) │ │ │ │ movw r2, #4722 @ 0x1272 │ │ │ │ ldr r1, [pc, #224] @ (389ac4 ) │ │ │ │ add r3, pc │ │ │ │ @@ -464025,15 +464020,15 @@ │ │ │ │ bpl.w 389538 │ │ │ │ ldr r0, [pc, #192] @ (389acc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ strd r3, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ b.n 389538 │ │ │ │ ldr r3, [pc, #172] @ (389ad0 ) │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 389710 │ │ │ │ @@ -464042,26 +464037,26 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 389710 │ │ │ │ ldr r0, [pc, #152] @ (389ad4 ) │ │ │ │ mov r6, r4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 388e58 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ b.n 389706 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #132] @ (389ad8 ) │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ ldrd r2, r3, [sp, #32] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 389926 │ │ │ │ ldr r3, [pc, #116] @ (389adc ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #116] @ (389ae0 ) │ │ │ │ ldr r0, [pc, #116] @ (389ae4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ @@ -464070,61 +464065,61 @@ │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ bl 25c2bc │ │ │ │ nop │ │ │ │ movs r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r5, #24] │ │ │ │ + ldrb r4, [r0, #25] │ │ │ │ movs r6, r7 │ │ │ │ adds r6, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r3, #19] │ │ │ │ + ldrb r6, [r6, #19] │ │ │ │ movs r6, r7 │ │ │ │ asrs r4, r5, #15 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #26] │ │ │ │ + ldrb r2, [r5, #26] │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r1, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r0, #23] │ │ │ │ + ldrb r2, [r3, #23] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r5, #23] │ │ │ │ + ldrb r0, [r0, #24] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r7, #22] │ │ │ │ + ldrb r2, [r2, #23] │ │ │ │ movs r6, r7 │ │ │ │ adds r4, #212 @ 0xd4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r7, #13] │ │ │ │ + ldrb r0, [r2, #14] │ │ │ │ movs r6, r7 │ │ │ │ strh r4, [r1, r6] │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r5, #16] │ │ │ │ + ldrb r2, [r0, #17] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r4, r6, #27 │ │ │ │ + asrs r4, r1, #28 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r2, [pc, #776] @ (389dd0 ) │ │ │ │ + ldr r2, [pc, #872] @ (389e30 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, r7 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r1, #10] │ │ │ │ + ldrb r0, [r4, #10] │ │ │ │ movs r6, r7 │ │ │ │ movs r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r4, #13] │ │ │ │ + ldrb r6, [r7, #13] │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r4, #18] │ │ │ │ + ldrb r2, [r7, #18] │ │ │ │ movs r6, r7 │ │ │ │ - asrs r2, r5, #25 │ │ │ │ + asrs r2, r0, #26 │ │ │ │ lsls r3, r2, #1 │ │ │ │ - ldr r6, [pc, #384] @ (389c64 ) │ │ │ │ + ldr r6, [pc, #480] @ (389cc4 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r6, [pc, #528] @ (389cf8 ) │ │ │ │ + ldr r6, [pc, #624] @ (389d58 ) │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #176] @ (389bac ) │ │ │ │ @@ -464152,15 +464147,15 @@ │ │ │ │ movwcs r0, #16386 @ 0x4002 │ │ │ │ bcs.n 389b6e │ │ │ │ ldr r2, [pc, #120] @ (389bb4 ) │ │ │ │ movs r3, #32 │ │ │ │ movs r1, #8 │ │ │ │ add r0, sp, #20 │ │ │ │ add r2, pc │ │ │ │ - bl 713398 │ │ │ │ + bl 7133a8 │ │ │ │ rsbs r2, r5, #512 @ 0x200 │ │ │ │ mov.w r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ sbc.w r4, r4, r4, lsl #1 │ │ │ │ cmp r8, r2 │ │ │ │ sbcs r3, r4 │ │ │ │ add.w r1, r7, #128 @ 0x80 │ │ │ │ @@ -464193,15 +464188,15 @@ │ │ │ │ bl 37f574 │ │ │ │ b.n 389b6e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r4, r1, #25 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r6, [r6, #15] │ │ │ │ + ldrb r6, [r1, #16] │ │ │ │ movs r6, r7 │ │ │ │ lsrs r2, r3, #23 │ │ │ │ lsls r6, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ @@ -464305,15 +464300,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389c60 │ │ │ │ ldr r0, [pc, #44] @ (389d0c ) │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 389c60 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r6, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r7, #20 │ │ │ │ @@ -464322,15 +464317,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r7, #18 │ │ │ │ lsls r6, r4, #1 │ │ │ │ ldr r5, [pc, #656] @ (389f98 ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r0, [r3, #9] │ │ │ │ + ldrb r0, [r6, #9] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -464460,15 +464455,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (389eb4 ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 389e5c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r3, #16 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r6, r5, #15 │ │ │ │ @@ -464477,15 +464472,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, lr │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r2, [r2, #4] │ │ │ │ + ldrb r2, [r5, #4] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-32] │ │ │ │ mov r7, r0 │ │ │ │ @@ -464571,15 +464566,15 @@ │ │ │ │ ldr r3, [pc, #48] @ (389fdc ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 389f0c │ │ │ │ ldr r0, [pc, #44] @ (389fe0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r1, [r5, #83] @ 0x53 │ │ │ │ b.n 389f0c │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r0, r7, #9 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -464589,15 +464584,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r2, r7, #7 │ │ │ │ lsls r6, r4, #1 │ │ │ │ adds r7, #36 @ 0x24 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldrb r4, [r4, #0] │ │ │ │ + ldrb r4, [r7, #0] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -464723,15 +464718,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38a03e │ │ │ │ ldr r0, [pc, #40] @ (38a174 ) │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38a03e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsrs r2, r1, #5 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r4, r4, #4 │ │ │ │ @@ -464740,15 +464735,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsrs r0, r3, #1 │ │ │ │ lsls r6, r4, #1 │ │ │ │ movs r4, #100 @ 0x64 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, #27] │ │ │ │ + strb r0, [r4, #27] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub.w sp, sp, #548 @ 0x224 │ │ │ │ ldr r3, [pc, #272] @ (38a2a0 ) │ │ │ │ @@ -464783,15 +464778,15 @@ │ │ │ │ add.w r8, r8, #64 @ 0x40 │ │ │ │ mov r7, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr.w r3, [sl, #4]! │ │ │ │ cbz r3, 38a208 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -464857,15 +464852,15 @@ │ │ │ │ bl 37d0fc │ │ │ │ b.n 38a22a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r4, r5, #30 │ │ │ │ lsls r6, r4, #1 │ │ │ │ - strb r2, [r4, #24] │ │ │ │ + strb r2, [r7, #24] │ │ │ │ movs r6, r7 │ │ │ │ lsls r0, r6, #27 │ │ │ │ lsls r6, r4, #1 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -464938,15 +464933,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r5, r0, #16 │ │ │ │ bpl.n 38a2d8 │ │ │ │ ldr r0, [pc, #76] @ (38a3c4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 38a2d8 │ │ │ │ cbz r2, 38a3a6 │ │ │ │ add.w r2, r4, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 38a3a6 │ │ │ │ @@ -464964,15 +464959,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ands r0, r3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r2, #19] │ │ │ │ + strb r0, [r5, #19] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-64] │ │ │ │ sub.w sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -465115,15 +465110,15 @@ │ │ │ │ ldr r0, [pc, #56] @ (38a58c ) │ │ │ │ mov.w r8, #4096 @ 0x1000 │ │ │ │ mov.w r9, #0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc │ │ │ │ mov r3, r4 │ │ │ │ strd r8, r9, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38a538 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r0, r4, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ lsls r2, r1, #21 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ @@ -465132,15 +465127,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r0, lr │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r7, #8] │ │ │ │ + strb r2, [r2, #9] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r4, r2 │ │ │ │ @@ -465256,15 +465251,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38a5ee │ │ │ │ ldr r0, [pc, #52] @ (38a70c ) │ │ │ │ mov r2, sl │ │ │ │ ldrb.w r1, [r7, #76] @ 0x4c │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38a5ee │ │ │ │ movs r2, #0 │ │ │ │ b.n 38a648 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ lsls r6, r3, #14 │ │ │ │ lsls r6, r4, #1 │ │ │ │ @@ -465276,15 +465271,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r2, r4, #11 │ │ │ │ lsls r6, r4, #1 │ │ │ │ asrs r0, r2, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r2, [r2, #6] │ │ │ │ + strb r2, [r5, #6] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip] │ │ │ │ str.w r0, [ip, #-40] │ │ │ │ mov r5, r2 │ │ │ │ @@ -465418,15 +465413,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38a76a │ │ │ │ ldr r0, [pc, #44] @ (38a8b4 ) │ │ │ │ uxth r1, r4 │ │ │ │ ldrb.w r2, [r8, #83] @ 0x53 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38a76a │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ lsls r6, r3, #8 │ │ │ │ lsls r6, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ lsls r0, r7, #7 │ │ │ │ @@ -465435,15 +465430,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ lsls r6, r3, #4 │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r2, #244 @ 0xf4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - strb r4, [r2, #0] │ │ │ │ + strb r4, [r5, #0] │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr.w ip, [pc, #252] @ 38a9c4 │ │ │ │ mov r6, r0 │ │ │ │ @@ -465517,15 +465512,15 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r4, r0, #16 │ │ │ │ bpl.n 38a8e0 │ │ │ │ ldr r0, [pc, #76] @ (38a9d4 ) │ │ │ │ strd r3, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ ldrd r3, r2, [sp, #8] │ │ │ │ b.n 38a8e0 │ │ │ │ cbnz r2, 38a9b4 │ │ │ │ add.w r2, r6, #8192 @ 0x2000 │ │ │ │ ldr.w r2, [r2, #1564] @ 0x61c │ │ │ │ cbz r2, 38a9b4 │ │ │ │ @@ -465543,15 +465538,15 @@ │ │ │ │ lsls r6, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ subs r5, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r0, #116] @ 0x74 │ │ │ │ + ldr r4, [r3, #116] @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub.w sp, sp, #556 @ 0x22c │ │ │ │ mov r7, r2 │ │ │ │ @@ -465616,15 +465611,15 @@ │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #4] │ │ │ │ cbz r3, 38aad4 │ │ │ │ add.w r2, r8, #362 @ 0x16a │ │ │ │ ldr.w r3, [r3, r2, lsl #2] │ │ │ │ cbz r3, 38aad4 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [sp, #0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w fp, fp, r3 │ │ │ │ @@ -465652,32 +465647,32 @@ │ │ │ │ b.n 38aa8c │ │ │ │ add r3, pc, #164 @ (adr r3, 38ab90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, fp │ │ │ │ movw r5, #51711 @ 0xc9ff │ │ │ │ movt r5, #15258 @ 0x3b9a │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #140 @ (adr r3, 38ab90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ strd r0, r1, [r3, #48] @ 0x30 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, #120 @ (adr r3, 38ab90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ ldr r1, [sp, #0] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ adds r0, r0, r5 │ │ │ │ add r3, pc, #104 @ (adr r3, 38ab90 ) │ │ │ │ ldrd r2, r3, [r3] │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ movs r2, #0 │ │ │ │ strd r4, r7, [r3, #112] @ 0x70 │ │ │ │ str r0, [r3, #64] @ 0x40 │ │ │ │ str r0, [r3, #80] @ 0x50 │ │ │ │ str r1, [r3, #68] @ 0x44 │ │ │ │ str r1, [r3, #84] @ 0x54 │ │ │ │ @@ -465776,15 +465771,15 @@ │ │ │ │ ldr.w r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq.w 38adc6 │ │ │ │ add.w r0, r5, #12608 @ 0x3140 │ │ │ │ add.w r9, sp, #60 @ 0x3c │ │ │ │ adds r0, #40 @ 0x28 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ - bl 722690 │ │ │ │ + bl 7226a0 │ │ │ │ cbnz r0, 38aca8 │ │ │ │ add.w sl, r5, #12288 @ 0x3000 │ │ │ │ add.w r9, sp, #24 │ │ │ │ movw r3, #4099 @ 0x1003 │ │ │ │ add.w lr, sp, #20 │ │ │ │ strh.w r3, [sp, #20] │ │ │ │ add.w ip, sp, #60 @ 0x3c │ │ │ │ @@ -465883,15 +465878,15 @@ │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38ac1a │ │ │ │ ldr r0, [pc, #48] @ (38adec ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ac1a │ │ │ │ movw r0, #16386 @ 0x4002 │ │ │ │ b.n 38acf4 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ stc2 0, cr0, [sl, #404] @ 0x194 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -465899,15 +465894,15 @@ │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mcrr2 0, 6, r0, lr, cr5 │ │ │ │ subs r2, #84 @ 0x54 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r2, [r6, #48] @ 0x30 │ │ │ │ + ldr r2, [r1, #52] @ 0x34 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3496] @ 0xda8 │ │ │ │ sub.w sp, sp, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #560] @ (38b038 ) │ │ │ │ @@ -465944,15 +465939,15 @@ │ │ │ │ bhi.w 38b02e │ │ │ │ add.w r4, r4, #5632 @ 0x1600 │ │ │ │ adds r4, #16 │ │ │ │ ldr.w r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38b02e │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldrd r5, r8, [r0, #40] @ 0x28 │ │ │ │ ldrd r4, r9, [r0, #48] @ 0x30 │ │ │ │ ldrd r6, fp, [r0, #96] @ 0x60 │ │ │ │ ldrd sl, r3, [r0, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsrs r4, r4, #9 │ │ │ │ @@ -465977,23 +465972,23 @@ │ │ │ │ movw r8, #999 @ 0x3e7 │ │ │ │ adds.w r0, r0, r8 │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ ldrb.w r7, [r5, #2290] @ 0x8f2 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ strb r7, [r3, #0] │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov.w r2, #1000 @ 0x3e8 │ │ │ │ strd r0, r1, [r3, #32] │ │ │ │ adds.w r0, r4, r8 │ │ │ │ mov.w r1, r9, lsr #9 │ │ │ │ mov.w r3, #0 │ │ │ │ adc.w r1, r1, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldrh.w r3, [r5, #2288] @ 0x8f0 │ │ │ │ strd r0, r1, [r2, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ str r1, [r2, #68] @ 0x44 │ │ │ │ str.w sl, [r2, #64] @ 0x40 │ │ │ │ strd r6, fp, [r2, #80] @ 0x50 │ │ │ │ @@ -466003,29 +465998,29 @@ │ │ │ │ ldrh.w r1, [r2, #3344] @ 0xd10 │ │ │ │ cmp r1, r3 │ │ │ │ bls.n 38afb0 │ │ │ │ ldrh.w r2, [r2, #3346] @ 0xd12 │ │ │ │ cmp r2, r3 │ │ │ │ bcs.n 38afb0 │ │ │ │ movs r0, #1 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add.w r3, r3, #6368 @ 0x18e0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ subs r0, r0, r2 │ │ │ │ movw r2, #61056 @ 0xee80 │ │ │ │ movt r2, #54 @ 0x36 │ │ │ │ sbc.w r1, r1, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strd r0, r1, [r3, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38b024 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -466076,15 +466071,15 @@ │ │ │ │ mov r8, r6 │ │ │ │ adds r1, #64 @ 0x40 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr.w r3, [r7, #4]! │ │ │ │ cbz r3, 38b01c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ adds r3, r5, r3 │ │ │ │ ldr r2, [r0, #88] @ 0x58 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc.w r8, r8, r3 │ │ │ │ @@ -466221,15 +466216,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38b14a │ │ │ │ ldr.w r0, [pc, #1704] @ 38b7e8 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movw r4, #16386 @ 0x4002 │ │ │ │ ldr.w r2, [pc, #1692] @ 38b7ec │ │ │ │ ldr.w r3, [pc, #1664] @ 38b7d4 │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -466259,15 +466254,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strd sl, r3, [sp] │ │ │ │ ubfx r3, r5, #8, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr.w r0, [pc, #1612] @ 38b7f4 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38b0a6 │ │ │ │ cmp r2, #192 @ 0xc0 │ │ │ │ bne.n 38b1c0 │ │ │ │ ldrb.w r3, [r3, #2157] @ 0x86d │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38b6fe │ │ │ │ ldr.w r3, [fp] │ │ │ │ @@ -466282,15 +466277,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38b14a │ │ │ │ ldr.w r0, [pc, #1556] @ 38b7f8 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38b14a │ │ │ │ ldr.w r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38b14a │ │ │ │ ldr.w r3, [pc, #1540] @ 38b7fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -466300,15 +466295,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38b14a │ │ │ │ ldr.w r0, [pc, #1520] @ 38b800 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38b14a │ │ │ │ add r6, sp, #36 @ 0x24 │ │ │ │ movs r2, #64 @ 0x40 │ │ │ │ movs r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ blx 25b0fc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -466868,26 +466863,26 @@ │ │ │ │ str??.w r0, [r4, #101] @ 0x65 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ adds r0, r2, #1 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [r3, #0] │ │ │ │ + ldr r4, [r6, #0] │ │ │ │ movs r6, r7 │ │ │ │ @ instruction: 0xf7f60065 │ │ │ │ subs r0, r7, r5 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r6, #116] @ 0x74 │ │ │ │ + str r2, [r1, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ - str r2, [r7, #116] @ 0x74 │ │ │ │ + str r2, [r2, #120] @ 0x78 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldrsh r4, [r1, r7] │ │ │ │ + ldrsh r4, [r4, r7] │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3824] @ 0xef0 │ │ │ │ ldr.w r2, [pc, #3068] @ 38c414 │ │ │ │ sub sp, #236 @ 0xec │ │ │ │ @@ -467022,15 +467017,15 @@ │ │ │ │ and.w r2, r2, #1 │ │ │ │ sbcs.w r0, r8, r0 │ │ │ │ it cc │ │ │ │ movcc r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38b93a │ │ │ │ ldr.w r0, [sl, #48] @ 0x30 │ │ │ │ - bl 72abcc │ │ │ │ + bl 72abdc │ │ │ │ ldr.w r2, [pc, #2692] @ 38c420 │ │ │ │ ldr.w r3, [pc, #2684] @ 38c41c │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #228] @ 0xe4 │ │ │ │ eors r2, r3 │ │ │ │ @@ -467049,15 +467044,15 @@ │ │ │ │ bne.n 38b928 │ │ │ │ mov fp, sl │ │ │ │ ldr.w sl, [sp, #68] @ 0x44 │ │ │ │ movs r6, #1 │ │ │ │ ldr.w r0, [fp, #8] │ │ │ │ ldr.w r1, [fp, #16] │ │ │ │ adds r0, #1 │ │ │ │ - bl 7470e4 │ │ │ │ + bl 7470f4 │ │ │ │ ldr.w r4, [fp, #72] @ 0x48 │ │ │ │ str.w r1, [fp, #8] │ │ │ │ ldrd r3, r2, [r4, #172] @ 0xac │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38bc72 │ │ │ │ str.w r2, [r3, #176] @ 0xb0 │ │ │ │ ldrd r2, r3, [r4, #172] @ 0xac │ │ │ │ @@ -467128,15 +467123,15 @@ │ │ │ │ ldr.w r1, [pc, #2424] @ 38c430 │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ str r3, [sp, #0] │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ ldr.w r0, [fp] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [sp, #112] @ 0x70 │ │ │ │ mov r5, r0 │ │ │ │ strb.w r6, [sp, #116] @ 0x74 │ │ │ │ ldr.w r2, [fp, #12] │ │ │ │ ldrd r0, r1, [sp, #112] @ 0x70 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ @@ -467737,15 +467732,15 @@ │ │ │ │ lsrs r3, r5, #8 │ │ │ │ mov.w r8, #0 │ │ │ │ mov.w r9, #0 │ │ │ │ bfi r6, r3, #24, #8 │ │ │ │ mov r3, r4 │ │ │ │ ands r7, r6 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ - bl 72a440 │ │ │ │ + bl 72a450 │ │ │ │ movs r2, #0 │ │ │ │ strd r2, r2, [r0, #28] │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ sub.w r2, r6, #4294967295 @ 0xffffffff │ │ │ │ clz r2, r2 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -467784,15 +467779,15 @@ │ │ │ │ ldr r1, [pc, #960] @ (38c488 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r4, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ ldr.w r3, [r0, #2240] @ 0x8c0 │ │ │ │ ldr r5, [r4, #64] @ 0x40 │ │ │ │ ldr.w lr, [r4, #68] @ 0x44 │ │ │ │ @@ -467942,15 +467937,15 @@ │ │ │ │ bpl.w 38bc60 │ │ │ │ ldr r0, [pc, #508] @ (38c494 ) │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #68] @ 0x44 │ │ │ │ str.w lr, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38bc60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #0] │ │ │ │ ldrd r3, r7, [r4, #76] @ 0x4c │ │ │ │ and.w r2, r3, #15 │ │ │ │ mov.w r9, r3, lsr #8 │ │ │ │ uxth r5, r7 │ │ │ │ @@ -468078,70 +468073,70 @@ │ │ │ │ @ instruction: 0xf1280065 │ │ │ │ @ instruction: 0xf1260065 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ vmla.i32 d0, d12, d5[1] │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf6260052 │ │ │ │ - str r6, [r0, #84] @ 0x54 │ │ │ │ + @ instruction: 0xf63e0052 │ │ │ │ + str r6, [r3, #84] @ 0x54 │ │ │ │ movs r4, r7 │ │ │ │ - lsrs r4, r0, #4 │ │ │ │ + lsrs r4, r3, #4 │ │ │ │ movs r4, r7 │ │ │ │ - ldrsh r2, [r1, r2] │ │ │ │ + ldrsh r2, [r4, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, r1] │ │ │ │ + ldrh r0, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r3, r5] │ │ │ │ + ldrh r4, [r6, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r7, r4] │ │ │ │ + ldrh r4, [r2, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r5, r5] │ │ │ │ + ldrh r0, [r0, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r7, r5] │ │ │ │ + ldrh r4, [r2, r6] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, r1] │ │ │ │ + ldrh r4, [r5, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r4, r1] │ │ │ │ + ldrh r4, [r7, r1] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r6, r1] │ │ │ │ + ldrh r4, [r1, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r0, r2] │ │ │ │ + ldrh r0, [r3, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r2, r2] │ │ │ │ + ldrh r4, [r5, r2] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r5, r2] │ │ │ │ + ldrh r0, [r0, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r7, r2] │ │ │ │ + ldrh r4, [r2, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r2, r3] │ │ │ │ + ldrh r0, [r5, r3] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r4, [r1, r5] │ │ │ │ + ldrh r4, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ - ldrh r0, [r4, r5] │ │ │ │ + ldrh r0, [r7, r5] │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r6, #21] │ │ │ │ lsls r1, r4, #1 │ │ │ │ subs r2, #43 @ 0x2b │ │ │ │ - vshr.u32 d31, d2, #1 │ │ │ │ + vaddl.u , d15, d26 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrsh r0, [r7, r4] │ │ │ │ + ldrsh r0, [r2, r5] │ │ │ │ movs r4, r7 │ │ │ │ - lsls r6, r6, #11 │ │ │ │ + lsls r6, r1, #12 │ │ │ │ movs r4, r7 │ │ │ │ movs r1, #204 @ 0xcc │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r3, #36] @ 0x24 │ │ │ │ + str r2, [r6, #36] @ 0x24 │ │ │ │ movs r6, r7 │ │ │ │ - mrc2 0, 3, r0, cr12, cr2, {2} │ │ │ │ - ldcl 0, cr0, [r2, #-328]! @ 0xfffffeb8 │ │ │ │ + mrc2 0, 4, r0, cr4, cr2, {2} │ │ │ │ + stc 0, cr0, [sl, #328] @ 0x148 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [r4, #80] @ 0x50 │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ lsrs r1, r3, #31 │ │ │ │ uxtb.w r9, r3 │ │ │ │ @@ -468304,15 +468299,15 @@ │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cbz r3, 38c680 │ │ │ │ movs r6, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38e480 │ │ │ │ strh r6, [r3, #12] │ │ │ │ - bl 621ca8 │ │ │ │ + bl 621cb8 │ │ │ │ ldr r3, [r5, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38c66c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r2, [r5, #6] │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ adds r3, #1 │ │ │ │ @@ -468477,15 +468472,15 @@ │ │ │ │ ldr.w r1, [pc, #1880] @ 38cf98 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #500 @ 0x1f4 │ │ │ │ add r2, pc │ │ │ │ add r1, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ movs r3, #11 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ bl 396cb4 │ │ │ │ clz r0, r0 │ │ │ │ cmp r6, #0 │ │ │ │ mov.w r0, r0, lsr #5 │ │ │ │ it eq │ │ │ │ moveq r0, #0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -468604,15 +468599,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r5, r2, #16 │ │ │ │ bpl.n 38c9b0 │ │ │ │ ldr.w r0, [pc, #1536] @ 38cfa8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movw r8, #16385 @ 0x4001 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ mov r1, r4 │ │ │ │ strh.w r8, [r4, #12] │ │ │ │ bl 37d2c4 │ │ │ │ b.w 38ba8c │ │ │ │ ldr.w r3, [pc, #1508] @ 38cfac │ │ │ │ @@ -468807,15 +468802,15 @@ │ │ │ │ cmn.w r7, #258 @ 0x102 │ │ │ │ it cs │ │ │ │ movwcs r8, #16655 @ 0x410f │ │ │ │ bcs.w 38bc60 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ b.w 38bc60 │ │ │ │ movw r8, #16395 @ 0x400b │ │ │ │ - bl 72a490 │ │ │ │ + bl 72a4a0 │ │ │ │ b.w 38bc60 │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38cd18 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #25 │ │ │ │ bhi.w 38d28e │ │ │ │ tbh [pc, r3, lsl #1] │ │ │ │ @@ -468855,15 +468850,15 @@ │ │ │ │ b.w 38c3f8 │ │ │ │ mov r1, r2 │ │ │ │ ldr r2, [r4, #0] │ │ │ │ ldrh r2, [r2, #4] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #840] @ (38cfc0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r4, #36] @ 0x24 │ │ │ │ addw r2, r3, #1604 @ 0x644 │ │ │ │ add.w r2, sl, r2, lsl #2 │ │ │ │ ldr r2, [r2, #4] │ │ │ │ lsls r6, r2, #31 │ │ │ │ bmi.w 38bcfe │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -468881,15 +468876,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 38c9d4 │ │ │ │ ldr r0, [pc, #788] @ (38cfc8 ) │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r6, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c9d4 │ │ │ │ ldr r3, [pc, #772] @ (38cfcc ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -468899,15 +468894,15 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38c9d4 │ │ │ │ ldr r0, [pc, #748] @ (38cfd0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38c9d4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbz r3, 38cd10 │ │ │ │ ldr r3, [pc, #736] @ (38cfd4 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -468917,15 +468912,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 38cd10 │ │ │ │ ldr r0, [pc, #720] @ (38cfd8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov.w r8, #16640 @ 0x4100 │ │ │ │ b.w 38bc60 │ │ │ │ subs r3, #4 │ │ │ │ cmp r3, #26 │ │ │ │ bhi.w 38cc14 │ │ │ │ add r2, pc, #8 @ (adr r2, 38cd2c ) │ │ │ │ ldr.w r0, [r2, r3, lsl #2] │ │ │ │ @@ -469039,23 +469034,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.n 38ce6a │ │ │ │ ldr r0, [pc, #384] @ (38cfe4 ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ movw r8, #16642 @ 0x4102 │ │ │ │ b.w 38bc60 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38bc60 │ │ │ │ movs r2, #7 │ │ │ │ strh r2, [r3, #12] │ │ │ │ - bl 621cec │ │ │ │ + bl 621cfc │ │ │ │ b.w 38bc60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38ce3e │ │ │ │ ldr r3, [pc, #344] @ (38cfe8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -469067,15 +469062,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 38ce3e │ │ │ │ ldr r0, [pc, #324] @ (38cfec ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ce3e │ │ │ │ cmp r2, #0 │ │ │ │ beq.n 38ce3e │ │ │ │ ldr r3, [pc, #312] @ (38cff0 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -469085,15 +469080,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38ce3e │ │ │ │ ldr r0, [pc, #296] @ (38cff4 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ce3e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38ce6a │ │ │ │ ldr r3, [pc, #280] @ (38cff8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -469105,15 +469100,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38ce6a │ │ │ │ ldr r0, [pc, #260] @ (38cffc ) │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ce6a │ │ │ │ ldr r3, [pc, #252] @ (38d000 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cbz r3, 38cf16 │ │ │ │ ldr r3, [pc, #148] @ (38cfa0 ) │ │ │ │ @@ -469136,15 +469131,15 @@ │ │ │ │ ldr r3, [pc, #100] @ (38cfa0 ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38cf30 │ │ │ │ ldr r0, [pc, #196] @ (38d008 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38cf30 │ │ │ │ ldr r3, [pc, #188] @ (38d00c ) │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38baa8 │ │ │ │ ldr r3, [pc, #68] @ (38cfa0 ) │ │ │ │ @@ -469152,84 +469147,84 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r4, r3, #16 │ │ │ │ bpl.w 38baa8 │ │ │ │ ldr r0, [pc, #168] @ (38d010 ) │ │ │ │ ldrh.w r2, [fp, #12] │ │ │ │ ldrh.w r1, [fp, #4] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38baa8 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ movs r3, #0 │ │ │ │ b.w 38c530 │ │ │ │ nop │ │ │ │ - ldc 0, cr0, [r8], {82} @ 0x52 │ │ │ │ - ldc2l 0, cr0, [r6], #328 @ 0x148 │ │ │ │ - @ instruction: 0xebec0052 │ │ │ │ - ldmia.w r6, {r1, r4, r6} │ │ │ │ - ldrsb r4, [r7, r6] │ │ │ │ + ldc 0, cr0, [r0], #-328 @ 0xfffffeb8 │ │ │ │ + stc2 0, cr0, [lr, #-328] @ 0xfffffeb8 │ │ │ │ + stc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ + stmia.w lr!, {r1, r4, r6} │ │ │ │ + ldrsb r4, [r2, r7] │ │ │ │ movs r4, r7 │ │ │ │ - @ instruction: 0xfb7a003b │ │ │ │ + @ instruction: 0xfb92003b │ │ │ │ asrs r0, r5, #29 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ asrs r4, r2, #15 │ │ │ │ movs r0, r0 │ │ │ │ - strh r2, [r2, r0] │ │ │ │ + strh r2, [r5, r0] │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf7da0052 │ │ │ │ - subs r6, r5, r2 │ │ │ │ + @ instruction: 0xf7f20052 │ │ │ │ + subs r6, r0, r3 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #872] @ (38d324 ) │ │ │ │ + ldr r5, [pc, #968] @ (38d384 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #744] @ (38d2a8 ) │ │ │ │ + ldr r5, [pc, #840] @ (38d308 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #56] @ (38cffc ) │ │ │ │ + ldr r7, [pc, #152] @ (38d05c ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #104 @ 0x68 │ │ │ │ movs r0, r0 │ │ │ │ - rors r4, r3 │ │ │ │ + rors r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ subs r2, #224 @ 0xe0 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #164 @ 0xa4 │ │ │ │ + movs r1, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ adds r0, #164 @ 0xa4 │ │ │ │ movs r0, r0 │ │ │ │ - str r6, [r0, r6] │ │ │ │ + str r6, [r3, r6] │ │ │ │ movs r6, r7 │ │ │ │ - and.w r0, r0, #13762560 @ 0xd20000 │ │ │ │ + ands.w r0, r8, #13762560 @ 0xd20000 │ │ │ │ cmp r6, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - strh r4, [r1, r0] │ │ │ │ + strh r4, [r4, r0] │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #576] @ (38d230 ) │ │ │ │ + ldr r6, [pc, #672] @ (38d290 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #144 @ 0x90 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #376] @ (38d170 ) │ │ │ │ + ldr r5, [pc, #472] @ (38d1d0 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp ip, pc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #608] @ (38d260 ) │ │ │ │ + ldr r6, [pc, #704] @ (38d2c0 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r7, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ cmp r3, #200 @ 0xc8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r0, [r1, r5] │ │ │ │ + strb r0, [r4, r5] │ │ │ │ movs r6, r7 │ │ │ │ subs r3, #184 @ 0xb8 │ │ │ │ movs r0, r0 │ │ │ │ - strb r6, [r7, r6] │ │ │ │ + strb r6, [r2, r7] │ │ │ │ movs r6, r7 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr.w r8, [r4, #80] @ 0x50 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ubfx r5, r8, #16, #8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -469331,15 +469326,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38cd98 │ │ │ │ ldr.w r0, [pc, #3032] @ 38dd18 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ b.w 38bffc │ │ │ │ mov.w r8, #2 │ │ │ │ mov r0, r7 │ │ │ │ blx 2595ac │ │ │ │ b.w 38bc60 │ │ │ │ @@ -469364,15 +469359,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.w 38c40a │ │ │ │ ldr.w r0, [pc, #2948] @ 38dd20 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38c40a │ │ │ │ ldr.w r3, [pc, #2936] @ 38dd24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38c4b8 │ │ │ │ @@ -469385,15 +469380,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #0] │ │ │ │ mov r3, r9 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38c4b8 │ │ │ │ uxtb r7, r7 │ │ │ │ cmp r7, #1 │ │ │ │ bne.w 38bc5c │ │ │ │ add.w r3, sl, #8192 @ 0x2000 │ │ │ │ ldr.w r3, [r3, #1564] @ 0x61c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -469437,15 +469432,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38c3bc │ │ │ │ ldr.w r0, [pc, #2752] @ 38dd30 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38c3bc │ │ │ │ tst.w r7, #4128768 @ 0x3f0000 │ │ │ │ movw r5, #343 @ 0x157 │ │ │ │ it ne │ │ │ │ movne r5, #0 │ │ │ │ b.w 38c3bc │ │ │ │ ldr.w r3, [pc, #2724] @ 38dd34 │ │ │ │ @@ -469467,15 +469462,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38bc5c │ │ │ │ ldr.w r0, [pc, #2676] @ 38dd3c │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38bc5c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38d322 │ │ │ │ movw r8, #16648 @ 0x4108 │ │ │ │ b.w 38bc60 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -469492,15 +469487,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38d2dc │ │ │ │ ldr.w r0, [pc, #2620] @ 38dd44 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38d2dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38d34a │ │ │ │ movw r8, #16403 @ 0x4013 │ │ │ │ b.w 38bc60 │ │ │ │ ldr.w r3, [pc, #2588] @ 38dd40 │ │ │ │ @@ -469513,15 +469508,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r1, r3, #16 │ │ │ │ bpl.n 38d2dc │ │ │ │ ldr.w r0, [pc, #2568] @ 38dd48 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38d2dc │ │ │ │ ldr.w r3, [pc, #2560] @ 38dd4c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d31a │ │ │ │ @@ -469530,15 +469525,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.n 38d31a │ │ │ │ ldr.w r0, [pc, #2536] @ 38dd50 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38d31a │ │ │ │ movw r8, #16425 @ 0x4029 │ │ │ │ b.n 38d156 │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.n 38d156 │ │ │ │ bic.w r1, r1, r6 │ │ │ │ b.n 38d0fe │ │ │ │ @@ -469568,26 +469563,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.w 38ce3e │ │ │ │ ldr.w r0, [pc, #2444] @ 38dd5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ce3e │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ strd r0, r3, [sp, #12] │ │ │ │ ldr.w r0, [pc, #2428] @ 38dd60 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r0, pc │ │ │ │ strd r6, r7, [sp, #4] │ │ │ │ str r5, [sp, #0] │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ cmp.w r9, #4 │ │ │ │ it eq │ │ │ │ cmpeq r1, #6 │ │ │ │ beq.w 38c7ee │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -469603,15 +469598,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38ce6a │ │ │ │ ldr.w r0, [pc, #2360] @ 38dd68 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ce6a │ │ │ │ movs r2, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 38a2b0 │ │ │ │ mov r8, r0 │ │ │ │ b.w 38bc60 │ │ │ │ @@ -469689,15 +469684,15 @@ │ │ │ │ add r0, pc │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ strd r0, r5, [sp] │ │ │ │ ldr.w r0, [pc, #2136] @ 38dd74 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ b.w 38c2cc │ │ │ │ mvn.w r7, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ add.w r2, r9, r7 │ │ │ │ it ne │ │ │ │ @@ -469848,22 +469843,22 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ bl 37f574 │ │ │ │ mov r8, r0 │ │ │ │ b.w 38bc60 │ │ │ │ movs r0, #1 │ │ │ │ movs r7, #0 │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ add.w r3, sl, #6368 @ 0x18e0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ ldrd r6, r5, [r3] │ │ │ │ ldrd r9, r8, [r3, #-8] │ │ │ │ movs r3, #0 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ subs.w r3, r9, r6 │ │ │ │ sbc.w r5, r8, r5 │ │ │ │ adds r6, r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc.w r5, r5, r1 │ │ │ │ orrs.w r8, r9, r8 │ │ │ │ bfi r7, r5, #0, #16 │ │ │ │ @@ -469913,15 +469908,15 @@ │ │ │ │ b.n 38d7a0 │ │ │ │ cmp r6, r5 │ │ │ │ beq.n 38d7f0 │ │ │ │ ldr.w r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38d79c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 6226c4 │ │ │ │ + bl 6226d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38d79c │ │ │ │ ldr.w r1, [pc, #1480] @ 38dd7c │ │ │ │ movs r5, #1 │ │ │ │ add r1, pc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -469936,15 +469931,15 @@ │ │ │ │ ldr.w r3, [pc, #1340] @ 38dd14 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38c3bc │ │ │ │ ldr.w r0, [pc, #1440] @ 38dd84 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38c3bc │ │ │ │ ldr.w r1, [pc, #1428] @ 38dd88 │ │ │ │ movs r5, #0 │ │ │ │ add r1, pc │ │ │ │ b.n 38d7ba │ │ │ │ mvn.w r1, #256 @ 0x100 │ │ │ │ subs.w r3, r9, #0 │ │ │ │ @@ -470004,15 +469999,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38d49e │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldr.w r0, [pc, #1248] @ 38dd90 │ │ │ │ add r0, pc │ │ │ │ ldrh.w r1, [r3, #3864] @ 0xf18 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38d49e │ │ │ │ add.w r3, sl, #24576 @ 0x6000 │ │ │ │ ldrh.w r5, [r3, #3344] @ 0xd10 │ │ │ │ b.w 38c3bc │ │ │ │ movs r5, #0 │ │ │ │ b.w 38c3bc │ │ │ │ mov.w r8, #2 │ │ │ │ @@ -470040,15 +470035,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38d736 │ │ │ │ ldr.w r0, [pc, #1156] @ 38dd98 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38d736 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -470152,15 +470147,15 @@ │ │ │ │ @ instruction: 0xfa9fffff │ │ │ │ ldrb.w r0, [r4, #83] @ 0x53 │ │ │ │ ldrh.w r3, [r4, #78] @ 0x4e │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ str r0, [sp, #0] │ │ │ │ ldr r0, [pc, #884] @ (38dda0 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r2, [r4, #76] @ 0x4c │ │ │ │ cmp r2, #31 │ │ │ │ bhi.w 38db54 │ │ │ │ add r3, pc, #8 @ (adr r3, 38da44 ) │ │ │ │ ldr.w r1, [r3, r2, lsl #2] │ │ │ │ add r3, r1 │ │ │ │ bx r3 │ │ │ │ @@ -470260,15 +470255,15 @@ │ │ │ │ movs r3, #1 │ │ │ │ mov.w r2, #4096 @ 0x1000 │ │ │ │ bl 37f574 │ │ │ │ mov r8, r0 │ │ │ │ b.w 38bc60 │ │ │ │ ldr r0, [pc, #632] @ (38dda8 ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38dade │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov.w r1, #4096 @ 0x1000 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -470292,20 +470287,20 @@ │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38bc5c │ │ │ │ ldr r0, [pc, #564] @ (38ddb0 ) │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38bc5c │ │ │ │ ldr r0, [pc, #556] @ (38ddb4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrb.w r3, [r2, #2252] @ 0x8cc │ │ │ │ ldrb.w r2, [r2, #2124] @ 0x84c │ │ │ │ cmp r2, r3 │ │ │ │ bcs.w 38c30c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -470406,19 +470401,19 @@ │ │ │ │ ldrd r6, r7, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.w 38dddc │ │ │ │ add.w r5, sl, #6368 @ 0x18e0 │ │ │ │ movs r0, #1 │ │ │ │ strd r6, r7, [r5, #-8] │ │ │ │ - bl 72e3e0 │ │ │ │ + bl 72e3f0 │ │ │ │ movs r3, #0 │ │ │ │ movw r2, #16960 @ 0x4240 │ │ │ │ movt r2, #15 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ strd r0, r1, [r5] │ │ │ │ b.w 38bc60 │ │ │ │ ldr r3, [pc, #216] @ (38ddb8 ) │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -470427,104 +470422,104 @@ │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38dbca │ │ │ │ ldr r0, [pc, #192] @ (38ddbc ) │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38dbca │ │ │ │ mov.w r8, #2 │ │ │ │ b.w 38bc60 │ │ │ │ - @ instruction: 0xf0fc0052 │ │ │ │ + adds.w r0, r4, #82 @ 0x52 │ │ │ │ adds r4, r6, r4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r3 │ │ │ │ + lsls r6, r6 │ │ │ │ movs r6, r7 │ │ │ │ blxns r2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #640] @ (38dfa4 ) │ │ │ │ + ldr r5, [pc, #736] @ (38e004 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r7, r3 │ │ │ │ movs r0, r0 │ │ │ │ - str r2, [r4, r3] │ │ │ │ + str r2, [r7, r3] │ │ │ │ movs r6, r7 │ │ │ │ subs r0, #140 @ 0x8c │ │ │ │ movs r0, r0 │ │ │ │ - str r0, [r0, r7] │ │ │ │ + str r0, [r3, r7] │ │ │ │ movs r6, r7 │ │ │ │ - vqadd.s64 q0, q7, q1 │ │ │ │ + vqadd.s16 q8, q3, q1 │ │ │ │ movs r6, #188 @ 0xbc │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #624] @ (38dfb0 ) │ │ │ │ + ldr r6, [pc, #720] @ (38e010 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r6, [pc, #32] @ (38dd68 ) │ │ │ │ + ldr r6, [pc, #128] @ (38ddc8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r5, [pc, #840] @ (38e094 ) │ │ │ │ + ldr r5, [pc, #936] @ (38e0f4 ) │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r5, [pc, #336] @ (38dea4 ) │ │ │ │ + ldr r5, [pc, #432] @ (38df04 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r3, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ bxns r4 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #312] @ (38de98 ) │ │ │ │ + ldr r4, [pc, #408] @ (38def8 ) │ │ │ │ movs r6, r7 │ │ │ │ - ldr r3, [pc, #560] @ (38df94 ) │ │ │ │ + ldr r3, [pc, #656] @ (38dff4 ) │ │ │ │ movs r6, r7 │ │ │ │ cmp r6, #52 @ 0x34 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r3, [pc, #696] @ (38e024 ) │ │ │ │ + ldr r3, [pc, #792] @ (38e084 ) │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - mov r4, sp │ │ │ │ + mov ip, r0 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r7, [pc, #616] @ (38dfe0 ) │ │ │ │ + ldr r7, [pc, #712] @ (38e040 ) │ │ │ │ movs r6, r7 │ │ │ │ - stc 0, cr0, [r4], {82} @ 0x52 │ │ │ │ - ldr r7, [sp, #624] @ 0x270 │ │ │ │ + ldc 0, cr0, [ip], {82} @ 0x52 │ │ │ │ + ldr r7, [sp, #720] @ 0x2d0 │ │ │ │ lsls r6, r0, #1 │ │ │ │ ldr r7, [pc, #768] @ (38e084 ) │ │ │ │ movs r0, r0 │ │ │ │ - ldr r4, [pc, #8] @ (38dd90 ) │ │ │ │ + ldr r4, [pc, #104] @ (38ddf0 ) │ │ │ │ movs r6, r7 │ │ │ │ - lsls r2, r4, #20 │ │ │ │ + lsls r2, r7, #20 │ │ │ │ movs r4, r7 │ │ │ │ asrs r0, r1, #2 │ │ │ │ movs r0, r0 │ │ │ │ - ldr r1, [pc, #264] @ (38de9c ) │ │ │ │ + ldr r1, [pc, #360] @ (38defc ) │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #112 @ 0x70 │ │ │ │ movs r0, r0 │ │ │ │ - asrs r2, r6, #4 │ │ │ │ + asrs r2, r1, #5 │ │ │ │ movs r6, r7 │ │ │ │ cmp r4, r7 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0x4792 │ │ │ │ + @ instruction: 0x47aa │ │ │ │ movs r6, r7 │ │ │ │ strb r0, [r5, r2] │ │ │ │ movs r0, r0 │ │ │ │ - bx r3 │ │ │ │ + bx r6 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, r3 │ │ │ │ movs r0, r0 │ │ │ │ - mov r8, pc │ │ │ │ + bx r2 │ │ │ │ movs r6, r7 │ │ │ │ - ldr r0, [pc, #936] @ (38e160 ) │ │ │ │ + ldr r1, [pc, #8] @ (38ddc0 ) │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - mov r0, ip │ │ │ │ + mov r0, pc │ │ │ │ movs r6, r7 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ movs r1, #8 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ @@ -470545,15 +470540,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r5, r3, #16 │ │ │ │ bpl.w 38dcba │ │ │ │ ldr.w r0, [pc, #1748] @ 38e4d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38dcba │ │ │ │ movw r8, #16386 @ 0x4002 │ │ │ │ b.w 38bc60 │ │ │ │ mov r8, r3 │ │ │ │ b.w 38bc60 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ mov.w r1, #512 @ 0x200 │ │ │ │ @@ -470643,29 +470638,29 @@ │ │ │ │ adds r6, #64 @ 0x40 │ │ │ │ mov r5, r3 │ │ │ │ mov r9, r4 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ b.n 38df26 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6226cc │ │ │ │ + bl 6226dc │ │ │ │ cmp r6, r7 │ │ │ │ beq.n 38df46 │ │ │ │ ldr.w r4, [r7, #4]! │ │ │ │ cmp r4, #0 │ │ │ │ beq.n 38df22 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38df1a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6226c4 │ │ │ │ + bl 6226d4 │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38df1a │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 687a00 │ │ │ │ + bl 687a10 │ │ │ │ b.n 38df1a │ │ │ │ mov r4, r9 │ │ │ │ b.w 38bc60 │ │ │ │ ldr.w r0, [pc, #1412] @ 38e4d4 │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ @@ -470677,15 +470672,15 @@ │ │ │ │ lsls r6, r0, #16 │ │ │ │ bpl.n 38def6 │ │ │ │ ldr.w r0, [pc, #1392] @ 38e4d8 │ │ │ │ adds r2, #1 │ │ │ │ str r3, [sp, #0] │ │ │ │ adds r1, #1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r3, [r3, #2296] @ 0x8f8 │ │ │ │ b.n 38def6 │ │ │ │ movw r8, #16396 @ 0x400c │ │ │ │ b.w 38bc60 │ │ │ │ adds r7, #1 │ │ │ │ beq.n 38dffc │ │ │ │ @@ -470786,15 +470781,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38c666 │ │ │ │ ldr.w r0, [pc, #1056] @ 38e4e0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr.w r3, [r3, #3140] @ 0xc44 │ │ │ │ ldr.w r5, [r3, r6, lsl #2] │ │ │ │ b.w 38c666 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ bl 38aba4 │ │ │ │ @@ -470873,15 +470868,15 @@ │ │ │ │ ldr r0, [pc, #844] @ (38e4e8 ) │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strd r7, r2, [sp, #8] │ │ │ │ add r0, pc │ │ │ │ mov r2, r9 │ │ │ │ strd r6, r5, [sp] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, #0 │ │ │ │ bne.w 38c5a4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.w 38cd10 │ │ │ │ @@ -470895,15 +470890,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38cd10 │ │ │ │ ldr r0, [pc, #788] @ (38e4f0 ) │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38cd10 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38e1f6 │ │ │ │ mov.w r8, #268 @ 0x10c │ │ │ │ b.w 38bc60 │ │ │ │ ldr r3, [pc, #764] @ (38e4f4 ) │ │ │ │ @@ -470916,15 +470911,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.n 38e1ee │ │ │ │ ldr r0, [pc, #744] @ (38e4f8 ) │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38e1ee │ │ │ │ cmp r5, #0 │ │ │ │ beq.n 38e1c0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr.w r1, [r2, #2296] @ 0x8f8 │ │ │ │ adds r2, r1, #1 │ │ │ │ cmp r2, r5 │ │ │ │ @@ -471071,15 +471066,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ b.w 38c352 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ @@ -471106,15 +471101,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r6, r3, #16 │ │ │ │ bpl.w 38bc5c │ │ │ │ ldr r0, [pc, #240] @ (38e510 ) │ │ │ │ movs r1, #0 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38bc5c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38d31a │ │ │ │ ldr r2, [pc, #220] @ (38e514 ) │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -471126,15 +471121,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r1, r2, #16 │ │ │ │ bpl.w 38d31a │ │ │ │ ldr r0, [pc, #196] @ (38e518 ) │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.w 38d31a │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ b.w 38bc60 │ │ │ │ ldr r3, [pc, #176] @ (38e51c ) │ │ │ │ movw r2, #6660 @ 0x1a04 │ │ │ │ ldr r1, [pc, #176] @ (38e520 ) │ │ │ │ @@ -471171,81 +471166,82 @@ │ │ │ │ add.w r3, r3, #1040 @ 0x410 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ cmp r5, #240 @ 0xf0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - movs r1, #82 @ 0x52 │ │ │ │ + movs r1, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ adds r2, #132 @ 0x84 │ │ │ │ movs r0, r0 │ │ │ │ - bics r0, r1 │ │ │ │ + bics r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #168 @ 0xa8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #54 @ 0x36 │ │ │ │ + subs r3, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ subs r4, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #224 @ 0xe0 │ │ │ │ + subs r2, #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ asrs r0, r6, #16 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #2 │ │ │ │ + subs r3, #26 │ │ │ │ movs r6, r7 │ │ │ │ cmp r0, #68 @ 0x44 │ │ │ │ movs r0, r0 │ │ │ │ - subs r4, #204 @ 0xcc │ │ │ │ + subs r4, #228 @ 0xe4 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #248 @ 0xf8 │ │ │ │ movs r0, r0 │ │ │ │ - subs r0, #30 │ │ │ │ + subs r0, #54 @ 0x36 │ │ │ │ movs r6, r7 │ │ │ │ adds r4, r6, r1 │ │ │ │ movs r0, r0 │ │ │ │ - subs r7, #232 @ 0xe8 │ │ │ │ + ands r0, r0 │ │ │ │ movs r6, r7 │ │ │ │ adds r1, #60 @ 0x3c │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #26 │ │ │ │ + subs r2, #50 @ 0x32 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r4, r4 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #148 @ 0x94 │ │ │ │ + subs r1, #172 @ 0xac │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 38e5dc │ │ │ │ + ble.n 38e60c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, r6 │ │ │ │ + lsls r4, r1, #1 │ │ │ │ movs r6, r7 │ │ │ │ - add r4, sp, #536 @ 0x218 │ │ │ │ + add r4, sp, #632 @ 0x278 │ │ │ │ lsls r5, r0, #1 │ │ │ │ - ldmia r4!, {r1, r2, r3, r6} │ │ │ │ + ldmia r4!, {r1, r2, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, r3 │ │ │ │ + movs r4, r6 │ │ │ │ movs r6, r7 │ │ │ │ - adds r7, #226 @ 0xe2 │ │ │ │ + adds r7, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 38e594 │ │ │ │ + ble.n 38e5c4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r4, r0 │ │ │ │ + movs r4, r3 │ │ │ │ movs r6, r7 │ │ │ │ - subs r7, #134 @ 0x86 │ │ │ │ + subs r7, #158 @ 0x9e │ │ │ │ movs r6, r7 │ │ │ │ - ble.n 38e570 │ │ │ │ + ble.n 38e5a0 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - vshr.u32 d16, d29, #20 │ │ │ │ - add r4, sp, #248 @ 0xf8 │ │ │ │ + movs r4, r0 │ │ │ │ + movs r6, r7 │ │ │ │ + add r4, sp, #344 @ 0x158 │ │ │ │ lsls r5, r0, #1 │ │ │ │ push {r4, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 716580 │ │ │ │ + bl 716590 │ │ │ │ cbnz r0, 38e570 │ │ │ │ movs r0, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ sub.w r0, r4, #52 @ 0x34 │ │ │ │ @@ -471313,15 +471309,15 @@ │ │ │ │ ldr r6, [pc, #364] @ (38e7a8 ) │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3, #0] │ │ │ │ add r6, pc │ │ │ │ ldr.w r0, [r8, #96] @ 0x60 │ │ │ │ mov r9, r3 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r3, [pc, #348] @ (38e7ac ) │ │ │ │ ldr r5, [r4, #16] │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ cmp r2, #0 │ │ │ │ bne.n 38e6fa │ │ │ │ @@ -471344,19 +471340,19 @@ │ │ │ │ bne.n 38e77c │ │ │ │ add.w r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh.w r3, [r3, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38e71e │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ b.n 38e69e │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -471368,15 +471364,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b.w 2595a8 │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ negs r0, r7 │ │ │ │ movw r2, #641 @ 0x281 │ │ │ │ strh r2, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ blx 259938 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ @@ -471394,15 +471390,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.n 38e65a │ │ │ │ ldr r0, [pc, #168] @ (38e7b8 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ b.n 38e65a │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ ldrh.w r2, [r4, #84] @ 0x54 │ │ │ │ mla r2, r2, r3, r3 │ │ │ │ mul.w r3, r1, r3 │ │ │ │ ldr.w r1, [r8, #224] @ 0xe0 │ │ │ │ @@ -471414,28 +471410,28 @@ │ │ │ │ add.w r8, r5, #24 │ │ │ │ adc.w r3, r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ blx 25bae0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r0, r8 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr r1, [pc, #92] @ (38e7bc ) │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ strd r8, r7, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r4, #8] │ │ │ │ b.n 38e6ca │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 38e69e │ │ │ │ @@ -471450,31 +471446,31 @@ │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38e6f6 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ (38e7c4 ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38e6f6 │ │ │ │ stmia r3!, {r1, r2, r3} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ str r4, [r3, r6] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r6, #82 @ 0x52 │ │ │ │ + subs r6, #106 @ 0x6a │ │ │ │ movs r6, r7 │ │ │ │ lsls r7, r3, #4 │ │ │ │ movs r0, r0 │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r0, r4, #18 │ │ │ │ + lsls r0, r7, #18 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038e7c8 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -471533,15 +471529,15 @@ │ │ │ │ bl 384934 │ │ │ │ add sp, #28 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ b.n 38e806 │ │ │ │ nop │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #560] @ (38eac8 ) │ │ │ │ @@ -471569,15 +471565,15 @@ │ │ │ │ ldrh.w r3, [r4, #86] @ 0x56 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrh.w r3, [r4, #96] @ 0x60 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh.w r3, [r4, #98] @ 0x62 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr.w r9, [r4, #48] @ 0x30 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #32] │ │ │ │ orr.w r3, r3, r9 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #484] @ (38ead4 ) │ │ │ │ ldr.w r9, [r7, r3] │ │ │ │ ldr.w r3, [r9] │ │ │ │ @@ -471606,19 +471602,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 38e9c6 │ │ │ │ movw r3, #17029 @ 0x4285 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b.n 38e93a │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ blx 2595ac │ │ │ │ add.w r0, r5, #24 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr r2, [r4, #0] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2, #0] │ │ │ │ @@ -471644,43 +471640,43 @@ │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 61bb84 │ │ │ │ + bl 61bb94 │ │ │ │ movw r3, #641 @ 0x281 │ │ │ │ negs r0, r6 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r6, [r4, #32] │ │ │ │ blx 259938 │ │ │ │ ldr.w r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38ea9e │ │ │ │ movs r7, #0 │ │ │ │ b.n 38e93a │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, fp │ │ │ │ - bl 61bb80 │ │ │ │ + bl 61bb90 │ │ │ │ b.n 38e93a │ │ │ │ ldr r3, [pc, #264] @ (38eadc ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38e8fa │ │ │ │ ldr r3, [pc, #260] @ (38eae0 ) │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38e8fa │ │ │ │ ldr r0, [pc, #252] @ (38eae4 ) │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38e8fa │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ubfx r0, r2, #10, #4 │ │ │ │ ldrd r2, ip, [r5, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -471761,15 +471757,15 @@ │ │ │ │ lsls r7, r3, #16 │ │ │ │ bpl.n 38e9c2 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ (38eaec ) │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38e9c2 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ nop │ │ │ │ stmia r0!, {r4, r5, r7} │ │ │ │ lsls r5, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -471779,19 +471775,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ nop {13} │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r3, #196 @ 0xc4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #160 @ 0xa0 │ │ │ │ + subs r3, #184 @ 0xb8 │ │ │ │ movs r6, r7 │ │ │ │ movs r4, #76 @ 0x4c │ │ │ │ movs r0, r0 │ │ │ │ - lsls r6, r0, #6 │ │ │ │ + lsls r6, r3, #6 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038eaf0 : │ │ │ │ adds r1, #1 │ │ │ │ cbz r0, 38eaf6 │ │ │ │ adds r1, r2, #1 │ │ │ │ cmp r1, #1 │ │ │ │ @@ -471841,25 +471837,25 @@ │ │ │ │ ldr r6, [pc, #100] @ (38ebd4 ) │ │ │ │ mov r7, r1 │ │ │ │ ldrh r3, [r5, #32] │ │ │ │ add r6, pc │ │ │ │ mov r8, r3 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r3, [pc, #88] @ (38ebd8 ) │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38ebb2 │ │ │ │ adds r0, r4, #4 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ blx 2595ac │ │ │ │ add.w r0, r4, #28 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r4 │ │ │ │ blx 2595ac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ ldmia.w sp!, {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -471874,25 +471870,25 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38eb86 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #24] @ (38ebe4 ) │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38eb86 │ │ │ │ pop {r1, r3, r4, r6, r7, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #228 @ 0xe4 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r3, #36 @ 0x24 │ │ │ │ + subs r3, #60 @ 0x3c │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #0] │ │ │ │ sub sp, #36 @ 0x24 │ │ │ │ @@ -471910,15 +471906,15 @@ │ │ │ │ ldr r7, [r3, #96] @ 0x60 │ │ │ │ ldrh.w r8, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r3, [pc, #164] @ (38ecd8 ) │ │ │ │ ldr.w r3, [r9, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cmp r3, #0 │ │ │ │ bne.n 38ecae │ │ │ │ cbnz r6, 38eca2 │ │ │ │ mla r2, fp, r8, r8 │ │ │ │ @@ -471929,29 +471925,29 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ adds.w r8, r8, r3 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ adc.w r9, r3, #0 │ │ │ │ blx 25bae0 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 734c0c │ │ │ │ + bl 734c1c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldr r1, [pc, #104] @ (38ecdc ) │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r1, pc │ │ │ │ mov r0, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str.w sl, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ str r0, [r4, #8] │ │ │ │ add sp, #36 @ 0x24 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -471972,27 +471968,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38ec3e │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #28] @ (38ece8 ) │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ec3e │ │ │ │ pop {r2, r6, pc} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ lsrs r1, r2, #22 │ │ │ │ movs r0, r0 │ │ │ │ subs r6, #72 @ 0x48 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r2, #72 @ 0x48 │ │ │ │ + subs r2, #96 @ 0x60 │ │ │ │ movs r6, r7 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r5, [r0, #0] │ │ │ │ sub sp, #28 │ │ │ │ @@ -472010,15 +472006,15 @@ │ │ │ │ ldrh.w r2, [r2, #232] @ 0xe8 │ │ │ │ mov r0, r7 │ │ │ │ mov r9, r2 │ │ │ │ ldr.w r2, [r3, #224] @ 0xe0 │ │ │ │ ldr.w r3, [r3, #228] @ 0xe4 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov fp, r2 │ │ │ │ - bl 620bc4 │ │ │ │ + bl 620bd4 │ │ │ │ ldr r3, [pc, #124] @ (38edb0 ) │ │ │ │ ldr.w r3, [r8, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ cbnz r3, 38ed84 │ │ │ │ cbnz r6, 38ed78 │ │ │ │ mul.w r2, sl, r9 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ @@ -472028,15 +472024,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ add r1, pc │ │ │ │ adc.w r3, r3, #0 │ │ │ │ adds r4, #28 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #0] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c5c │ │ │ │ + bl 621c6c │ │ │ │ str r0, [r5, #8] │ │ │ │ add sp, #28 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ @@ -472057,27 +472053,27 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 38ed3c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #32] @ (38edc0 ) │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ed3c │ │ │ │ nop │ │ │ │ pop {r1, r6} │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ mcr2 15, 0, pc, cr7, cr15, {7} @ │ │ │ │ ldr r1, [pc, #496] @ (38efac ) │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - subs r1, #162 @ 0xa2 │ │ │ │ + subs r1, #186 @ 0xba │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038edc4 : │ │ │ │ add.w ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, lr} │ │ │ │ ldr.w lr, [sp, #8] │ │ │ │ ldrb.w r0, [r0, #261] @ 0x105 │ │ │ │ @@ -472366,15 +472362,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #112] @ (38f150 ) │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ add r0, pc │ │ │ │ str r3, [sp, #4] │ │ │ │ add.w r3, r2, r8 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38efb2 │ │ │ │ ldr r1, [pc, #92] @ (38f154 ) │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldrh r1, [r1, #0] │ │ │ │ cmp r1, #0 │ │ │ │ beq.w 38ee9a │ │ │ │ ldr r1, [pc, #72] @ (38f14c ) │ │ │ │ @@ -472386,38 +472382,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [pc, #68] @ (38f158 ) │ │ │ │ vldr d7, [r4] │ │ │ │ ldr.w r2, [r7, #240] @ 0xf0 │ │ │ │ add r0, pc │ │ │ │ add.w r3, r2, r8 │ │ │ │ vstr d7, [sp, #8] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38ee9a │ │ │ │ blx 25b530 │ │ │ │ revsh r2, r7 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bgt.n 38f04c │ │ │ │ + bgt.n 38f07c │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bgt.n 38f044 │ │ │ │ + bgt.n 38f074 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 38f218 │ │ │ │ + blt.n 38f048 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - blt.n 38f218 │ │ │ │ + blt.n 38f048 │ │ │ │ lsls r2, r2, #1 │ │ │ │ lsls r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #142 @ 0x8e │ │ │ │ + adds r6, #166 @ 0xa6 │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r0, #2 │ │ │ │ movs r0, r0 │ │ │ │ - adds r6, #188 @ 0xbc │ │ │ │ + adds r6, #212 @ 0xd4 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038f15c : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -472725,15 +472721,15 @@ │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38f338 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ movw r1, #65535 @ 0xffff │ │ │ │ ldr r0, [pc, #712] @ (38f78c ) │ │ │ │ rev r2, r2 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 38f338 │ │ │ │ cmp r3, #3 │ │ │ │ bne.w 38f260 │ │ │ │ ldrd r1, r0, [sp, #36] @ 0x24 │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ @@ -472761,15 +472757,15 @@ │ │ │ │ bpl.w 38f338 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ ldr r0, [pc, #628] @ (38f794 ) │ │ │ │ rev16 r1, r1 │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ uxth r1, r1 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb.w r3, [r9, #261] @ 0x105 │ │ │ │ and.w r3, r3, #7 │ │ │ │ b.n 38f338 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ @@ -472870,15 +472866,15 @@ │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.w 38f316 │ │ │ │ ldr r0, [pc, #364] @ (38f79c ) │ │ │ │ mov r3, ip │ │ │ │ strd r8, r1, [sp] │ │ │ │ add r0, pc │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [r4, #0] │ │ │ │ ldr r2, [r4, #4] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ rev.w ip, r3 │ │ │ │ rev r2, r2 │ │ │ │ b.n 38f316 │ │ │ │ ldr r3, [pc, #340] @ (38f7a0 ) │ │ │ │ @@ -472891,15 +472887,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38f3fc │ │ │ │ ldr r0, [pc, #316] @ (38f7a4 ) │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r1, [r4, #0] │ │ │ │ rev16 r1, r1 │ │ │ │ uxth r1, r1 │ │ │ │ b.n 38f3fc │ │ │ │ movw r0, #642 @ 0x282 │ │ │ │ add sp, #76 @ 0x4c │ │ │ │ movs r1, #0 │ │ │ │ @@ -472917,15 +472913,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r2, r3, #16 │ │ │ │ bpl.w 38f546 │ │ │ │ ldr r0, [pc, #260] @ (38f7ac ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 38f546 │ │ │ │ ldr r3, [pc, #240] @ (38f7a8 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -472935,15 +472931,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.w 38f576 │ │ │ │ ldr r0, [pc, #220] @ (38f7b0 ) │ │ │ │ ldrd r2, r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrh r1, [r4, #2] │ │ │ │ rev16 r1, r1 │ │ │ │ b.n 38f576 │ │ │ │ ldr r3, [pc, #208] @ (38f7b4 ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -472953,15 +472949,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r0, r3, #16 │ │ │ │ bpl.w 38f41c │ │ │ │ ldr r0, [pc, #184] @ (38f7b8 ) │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ rev r1, r1 │ │ │ │ b.n 38f41c │ │ │ │ ldr r3, [pc, #172] @ (38f7bc ) │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3, #0] │ │ │ │ @@ -472974,15 +472970,15 @@ │ │ │ │ bpl.w 38f592 │ │ │ │ ldr r0, [pc, #152] @ (38f7c0 ) │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc │ │ │ │ ldrd r2, r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #0] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38f592 │ │ │ │ ldr r2, [pc, #136] @ (38f7c4 ) │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2, #0] │ │ │ │ cmp r2, #0 │ │ │ │ beq.w 38f1e8 │ │ │ │ ldr r2, [pc, #64] @ (38f788 ) │ │ │ │ @@ -472992,65 +472988,65 @@ │ │ │ │ bpl.w 38f1e8 │ │ │ │ ldr.w r2, [r6, #240] @ 0xf0 │ │ │ │ ldr r0, [pc, #112] @ (38f7c8 ) │ │ │ │ add r2, r3 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r0, pc │ │ │ │ uxth r2, r2 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38f1e8 │ │ │ │ blx 25b530 │ │ │ │ nop │ │ │ │ @ instruction: 0xb7c6 │ │ │ │ lsls r5, r4, #1 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ - bls.n 38f7e8 │ │ │ │ + bls.n 38f818 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 38f6e8 │ │ │ │ + bhi.n 38f718 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bhi.n 38f850 │ │ │ │ + bhi.n 38f680 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - bvc.n 38f69c │ │ │ │ + bvc.n 38f6cc │ │ │ │ lsls r2, r2, #1 │ │ │ │ cmp r4, #96 @ 0x60 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #172 @ 0xac │ │ │ │ + adds r3, #196 @ 0xc4 │ │ │ │ movs r6, r7 │ │ │ │ subs r0, r5, #3 │ │ │ │ movs r0, r0 │ │ │ │ - adds r4, #50 @ 0x32 │ │ │ │ + adds r4, #74 @ 0x4a │ │ │ │ movs r6, r7 │ │ │ │ cmp r1, #252 @ 0xfc │ │ │ │ movs r0, r0 │ │ │ │ - adds r3, #100 @ 0x64 │ │ │ │ + adds r3, #124 @ 0x7c │ │ │ │ movs r6, r7 │ │ │ │ adds r0, r6, #5 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #68 @ 0x44 │ │ │ │ + adds r2, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ adds r5, #136 @ 0x88 │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #54 @ 0x36 │ │ │ │ + adds r2, #78 @ 0x4e │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, #10 │ │ │ │ + adds r2, #34 @ 0x22 │ │ │ │ movs r6, r7 │ │ │ │ ldr r7, [pc, #784] @ (38fac8 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #32 │ │ │ │ + adds r2, #56 @ 0x38 │ │ │ │ movs r6, r7 │ │ │ │ subs r7, #124 @ 0x7c │ │ │ │ movs r0, r0 │ │ │ │ - adds r2, #164 @ 0xa4 │ │ │ │ + adds r2, #188 @ 0xbc │ │ │ │ movs r6, r7 │ │ │ │ ldr r1, [pc, #192] @ (38f888 ) │ │ │ │ movs r0, r0 │ │ │ │ - adds r0, #228 @ 0xe4 │ │ │ │ + adds r0, #252 @ 0xfc │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038f7cc : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3968] @ 0xf80 │ │ │ │ @@ -473068,22 +473064,22 @@ │ │ │ │ mov r9, r8 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3, #0] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov.w r3, #0 │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add.w r6, r4, #12288 @ 0x3000 │ │ │ │ ldrh.w sl, [r6, #232] @ 0xe8 │ │ │ │ ldrb.w r7, [r6, #234] @ 0xea │ │ │ │ mov r1, sl │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ ldrb.w r3, [r4, #261] @ 0x105 │ │ │ │ lsls r5, r7 │ │ │ │ movs r1, #0 │ │ │ │ lsl.w r7, r0, r7 │ │ │ │ str.w r8, [sp, #68] @ 0x44 │ │ │ │ movs r0, #0 │ │ │ │ lsls r2, r3, #28 │ │ │ │ @@ -473125,15 +473121,15 @@ │ │ │ │ mov r7, fp │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r9, sl │ │ │ │ str.w fp, [sp] │ │ │ │ str.w sl, [sp, #4] │ │ │ │ - bl 683ae4 │ │ │ │ + bl 683af4 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 38f986 │ │ │ │ ldr r3, [pc, #320] @ (38f9ec ) │ │ │ │ and.w r4, r0, #2 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ @@ -473210,32 +473206,32 @@ │ │ │ │ ldr r0, [pc, #140] @ (38f9f8 ) │ │ │ │ strd r2, r1, [sp, #8] │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #20] │ │ │ │ add r0, pc │ │ │ │ mov r3, r8 │ │ │ │ strd fp, sl, [sp] │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrd r2, r1, [sp, #72] @ 0x48 │ │ │ │ b.n 38f8be │ │ │ │ ldr r3, [pc, #116] @ (38f9fc ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #116] @ (38fa00 ) │ │ │ │ mov.w r2, #376 @ 0x178 │ │ │ │ ldr r1, [pc, #112] @ (38fa04 ) │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #2560 @ 0xa00 │ │ │ │ add r0, sp, #68 @ 0x44 │ │ │ │ add r1, pc │ │ │ │ add r5, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 71ddb8 │ │ │ │ + bl 71ddc8 │ │ │ │ movs r0, #6 │ │ │ │ ldr r2, [pc, #88] @ (38fa08 ) │ │ │ │ ldr r3, [pc, #52] @ (38f9e8 ) │ │ │ │ add r2, pc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3, #0] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -473261,19 +473257,19 @@ │ │ │ │ movs r0, r0 │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ movs r2, #160 @ 0xa0 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - ldcl 0, cr0, [r8, #-244] @ 0xffffff0c │ │ │ │ - bne.n 38f944 │ │ │ │ + ldcl 0, cr0, [r0, #-244]! @ 0xffffff0c │ │ │ │ + bne.n 38f974 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldcl 0, cr0, [ip, #-244]! @ 0xffffff0c │ │ │ │ - adds r0, #114 @ 0x72 │ │ │ │ + ldc 0, cr0, [r4, #244] @ 0xf4 │ │ │ │ + adds r0, #138 @ 0x8a │ │ │ │ movs r6, r7 │ │ │ │ add r7, sp, #616 @ 0x268 │ │ │ │ lsls r5, r4, #1 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -473393,15 +473389,15 @@ │ │ │ │ ldrh r2, [r4, #32] │ │ │ │ ldr r0, [pc, #52] @ (38fb6c ) │ │ │ │ mov r1, r2 │ │ │ │ strd fp, lr, [sp] │ │ │ │ add r0, pc │ │ │ │ and.w r2, r6, #15 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ b.n 38fa76 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r7, sp, #160 @ 0xa0 │ │ │ │ lsls r5, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -473411,15 +473407,15 @@ │ │ │ │ movs r0, r0 │ │ │ │ add r6, sp, #832 @ 0x340 │ │ │ │ lsls r5, r4, #1 │ │ │ │ adds r0, r0, #3 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r6, #224 @ 0xe0 │ │ │ │ + cmp r6, #248 @ 0xf8 │ │ │ │ movs r6, r7 │ │ │ │ │ │ │ │ 0038fb70 : │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -473495,19 +473491,19 @@ │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 38fd96 │ │ │ │ add.w r8, r5, #4 │ │ │ │ add.w r3, r5, #28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ blx 2595ac │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 734bb4 │ │ │ │ + bl 734bc4 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ blx 2595ac │ │ │ │ mov r0, r5 │ │ │ │ blx 2595ac │ │ │ │ ldr r1, [pc, #840] @ (38ffb8 ) │ │ │ │ ldr r2, [pc, #824] @ (38ffac ) │ │ │ │ add r1, pc │ │ │ │ @@ -473549,18 +473545,18 @@ │ │ │ │ movne r3, #16 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ blx 259278 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add.w r0, r5, #28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldrd r2, r0, [sp, #40] @ 0x28 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldrb.w r1, [r9, #261] @ 0x105 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsls r3, r1, #28 │ │ │ │ add r0, r2 │ │ │ │ bmi.n 38fd0c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ @@ -473610,19 +473606,19 @@ │ │ │ │ b.n 38fd2a │ │ │ │ add.w r8, r5, #4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ blx 25bae0 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r8 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ ldrb.w r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #2 │ │ │ │ beq.w 38ff42 │ │ │ │ str r4, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r2, r1, [r5, #20] │ │ │ │ @@ -473647,19 +473643,19 @@ │ │ │ │ blx 25bae0 │ │ │ │ add.w r3, r5, #28 │ │ │ │ mov fp, r3 │ │ │ │ movs r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 7346f4 │ │ │ │ + bl 734704 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 73475c │ │ │ │ + bl 73476c │ │ │ │ and.w r3, r6, #8 │ │ │ │ cbz r3, 38fe2e │ │ │ │ ldrb.w r3, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r2, [r7, #232] @ 0xe8 │ │ │ │ cmp r3, #0 │ │ │ │ beq.n 38ff1c │ │ │ │ cmp r2, #16 │ │ │ │ @@ -473702,43 +473698,43 @@ │ │ │ │ mov r0, r9 │ │ │ │ bl 38f15c │ │ │ │ mov fp, r0 │ │ │ │ cmp r0, #0 │ │ │ │ bne.w 38fc50 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ movs r6, #0 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r3, #2 │ │ │ │ str r3, [sp, #0] │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #268] @ (38ffbc ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c5c │ │ │ │ + bl 621c6c │ │ │ │ b.n 38fee6 │ │ │ │ movs r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ movs r3, #0 │ │ │ │ strd r1, r3, [sp] │ │ │ │ ldr r1, [pc, #232] @ (38ffc0 ) │ │ │ │ ldrd r0, r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 621a9c │ │ │ │ + bl 621aac │ │ │ │ str r0, [r4, #8] │ │ │ │ movw fp, #65535 @ 0xffff │ │ │ │ b.n 38fc6e │ │ │ │ movw r2, #65535 @ 0xffff │ │ │ │ b.n 38fe4e │ │ │ │ ldr r1, [pc, #204] @ (38ffc4 ) │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -473750,15 +473746,15 @@ │ │ │ │ ldr r2, [r2, #0] │ │ │ │ lsls r2, r2, #16 │ │ │ │ bpl.w 38fc16 │ │ │ │ ldr r0, [pc, #188] @ (38ffcc ) │ │ │ │ and.w r2, r6, #15 │ │ │ │ lsrs r1, r3, #3 │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 38fc16 │ │ │ │ cmp r2, #8 │ │ │ │ bne.n 38fe2e │ │ │ │ b.n 38fe4c │ │ │ │ lsls r3, r6, #31 │ │ │ │ bpl.n 38fe60 │ │ │ │ movw fp, #385 @ 0x181 │ │ │ │ @@ -473769,31 +473765,31 @@ │ │ │ │ strd r0, r6, [sp] │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 38ee34 │ │ │ │ b.n 38fe96 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 623850 │ │ │ │ + bl 623860 │ │ │ │ movs r2, #1 │ │ │ │ str r2, [sp, #0] │ │ │ │ mov r3, fp │ │ │ │ add.w r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ - bl 61b9f8 │ │ │ │ + bl 61ba08 │ │ │ │ ldr r1, [pc, #116] @ (38ffd0 ) │ │ │ │ ldr.w r0, [r9, #96] @ 0x60 │ │ │ │ mov r3, fp │ │ │ │ add r1, pc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #12] │ │ │ │ str.w r8, [sp] │ │ │ │ str.w fp, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 621c10 │ │ │ │ + bl 621c20 │ │ │ │ b.n 38fee6 │ │ │ │ lsls r1, r6, #31 │ │ │ │ bpl.w 38fe60 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ ands r2, r3 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -473822,15 +473818,15 @@ │ │ │ │ lsls r5, r4, #1 │ │ │ │ mrc 15, 1, APSR_nzcv, cr3, cr15, {7} │ │ │ │ mcr 15, 0, pc, cr13, cr15, {7} @ │ │ │ │ lsrs r4, r1, #30 │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r3, #92 @ 0x5c │ │ │ │ + cmp r3, #116 @ 0x74 │ │ │ │ movs r6, r7 │ │ │ │ stc 15, cr15, [r5], {255} @ 0xff │ │ │ │ movs r0, r0 │ │ │ │ movs r0, r0 │ │ │ │ push {r3, r4, r5, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ @@ -473928,15 +473924,15 @@ │ │ │ │ ldr r3, [r3, #0] │ │ │ │ lsls r3, r3, #16 │ │ │ │ bpl.n 390074 │ │ │ │ ldr r0, [pc, #100] @ (390140 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ b.n 390074 │ │ │ │ ldr r0, [pc, #88] @ (390144 ) │ │ │ │ ldr.w r0, [lr, r0] │ │ │ │ ldrh r0, [r0, #0] │ │ │ │ cmp r0, #0 │ │ │ │ beq.n 39008e │ │ │ │ ldr r0, [pc, #68] @ (39013c ) │ │ │ │ @@ -473944,52 +473940,52 @@ │ │ │ │ ldr r0, [r0, #0] │ │ │ │ lsls r0, r0, #16 │ │ │ │ bpl.n 39008e │ │ │ │ ldr r0, [pc, #68] @ (390148 ) │ │ │ │ mov r3, r1 │ │ │ │ mov r1, ip │ │ │ │ add r0, pc │ │ │ │ - bl 723ac4 │ │ │ │ + bl 723ad4 │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b.n 39008e │ │ │ │ ldr r3, [pc, #56] @ (39014c ) │ │ │ │ mov.w r2, #382 @ 0x17e │ │ │ │ ldr r1, [pc, #56] @ (390150 ) │ │ │ │ ldr r0, [pc, #56] @ (390154 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ add r1, sp, #280 @ 0x118 │ │ │ │ lsls r5, r4, #1 │ │ │ │ - bmi.n 390104 │ │ │ │ + bpl.n 390134 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - strd r0, r0, [lr], #-244 @ 0xf4 │ │ │ │ - ldmia.w r0!, {r0, r2, r3, r4, r5} │ │ │ │ + stmia.w r6, {r0, r2, r3, r4, r5} │ │ │ │ + @ instruction: 0xe8c8003d │ │ │ │ cmp r4, #28 │ │ │ │ movs r0, r0 │ │ │ │ ldrsb r0, [r2, r1] │ │ │ │ movs r0, r0 │ │ │ │ orrs r0, r6 │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #184 @ 0xb8 │ │ │ │ + cmp r1, #208 @ 0xd0 │ │ │ │ movs r6, r7 │ │ │ │ ldrsb r0, [r6, r0] │ │ │ │ movs r0, r0 │ │ │ │ - cmp r1, #226 @ 0xe2 │ │ │ │ + cmp r1, #250 @ 0xfa │ │ │ │ movs r6, r7 │ │ │ │ - bmi.n 3901b4 │ │ │ │ + bmi.n 3901e4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 3900bc │ │ │ │ + b.n 3900ec │ │ │ │ movs r5, r7 │ │ │ │ - b.n 39010c │ │ │ │ + b.n 39013c │ │ │ │ movs r5, r7 │ │ │ │ ldr r0, [pc, #4] @ (390160 ) │ │ │ │ add r0, pc │ │ │ │ - b.w 5d2314 │ │ │ │ + b.w 5d2324 │ │ │ │ adds r5, #118 @ 0x76 │ │ │ │ lsls r1, r4, #1 │ │ │ │ push {lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr.w ip, [pc, #100] @ 3901d8 │ │ │ │ @@ -473998,15 +473994,15 @@ │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ ldr r1, [pc, #96] @ (3901e0 ) │ │ │ │ add ip, pc │ │ │ │ add.w ip, ip, #20 │ │ │ │ add r2, pc │ │ │ │ str.w ip, [sp] │ │ │ │ add r1, pc │ │ │ │ - bl 5d2878 │ │ │ │ + bl 5d2888 │ │ │ │ ldr r1, [pc, #80] @ (3901e4 ) │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ ldr.w ip, [pc, #80] @ 3901e8 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ orr.w r2, r2, #4 │ │ │ │ ldr r3, [pc, #72] @ (3901ec ) │ │ │ │ @@ -474015,42 +474011,42 @@ │ │ │ │ add r3, pc │ │ │ │ str.w ip, [r0, #88] @ 0x58 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add r1, pc │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ movs r2, #43 @ 0x2b │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 5cd834 │ │ │ │ + bl 5cd844 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ ldr r3, [pc, #52] @ (3901f4 ) │ │ │ │ add r3, pc │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, #20 │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {pc} │ │ │ │ nop │ │ │ │ - bcc.n 390178 │ │ │ │ + bcc.n 3901a8 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - ldrb r0, [r6, #17] │ │ │ │ + ldrb r0, [r1, #18] │ │ │ │ movs r3, r7 │ │ │ │ - str r1, [sp, #584] @ 0x248 │ │ │ │ + str r1, [sp, #680] @ 0x2a8 │ │ │ │ lsls r3, r0, #1 │ │ │ │ asrs r1, r6, #9 │ │ │ │ movs r0, r0 │ │ │ │ - @ instruction: 0xf23a003d │ │ │ │ + @ instruction: 0xf252003d │ │ │ │ asrs r3, r3, #29 │ │ │ │ movs r0, r0 │ │ │ │ ldr r6, [r6, r0] │ │ │ │ lsls r4, r4, #1 │ │ │ │ - cmp r1, #122 @ 0x7a │ │ │ │ + cmp r1, #146 @ 0x92 │ │ │ │ movs r6, r7 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #116] @ (39027c ) │ │ │ │ sub sp, #12 │ │ │ │ @@ -474059,15 +474055,15 @@ │ │ │ │ ldr r1, [pc, #112] @ (390284 ) │ │ │ │ add r4, pc │ │ │ │ add.w r5, r4, #36 @ 0x24 │ │ │ │ add r2, pc │ │ │ │ str r5, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ add.w r3, r0, #12288 @ 0x3000 │ │ │ │ add.w r7, r0, #188 @ 0xbc │ │ │ │ mov r5, r0 │ │ │ │ movs r2, #24 │ │ │ │ movs r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ ldr.w r3, [r3, #356] @ 0x164 │ │ │ │ @@ -474079,15 +474075,15 @@ │ │ │ │ ldr r2, [pc, #68] @ (39028c ) │ │ │ │ ldr r1, [pc, #72] @ (390290 ) │ │ │ │ movs r3, #77 @ 0x4d │ │ │ │ add r2, pc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 5d2754 │ │ │ │ + bl 5d2764 │ │ │ │ ldr r2, [pc, #60] @ (390294 ) │ │ │ │ str r0, [sp, #0] │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc │ │ │ │ add.w r1, r5, #184 @ 0xb8 │ │ │ │ mov r0, r6 │ │ │ │ bl 43fe60 │ │ │ │ @@ -474095,27 +474091,27 @@ │ │ │ │ movs r0, #0 │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bcc.n 3902f4 │ │ │ │ + bcc.n 390324 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - cmp r1, #56 @ 0x38 │ │ │ │ + cmp r1, #80 @ 0x50 │ │ │ │ movs r6, r7 │ │ │ │ - str r6, [sp, #800] @ 0x320 │ │ │ │ + str r6, [sp, #896] @ 0x380 │ │ │ │ movs r4, r7 │ │ │ │ - cmp r1, #34 @ 0x22 │ │ │ │ + cmp r1, #58 @ 0x3a │ │ │ │ movs r6, r7 │ │ │ │ - ldrb r2, [r5, #14] │ │ │ │ + ldrb r2, [r0, #15] │ │ │ │ movs r3, r7 │ │ │ │ - str r0, [sp, #824] @ 0x338 │ │ │ │ + str r0, [sp, #920] @ 0x398 │ │ │ │ lsls r3, r0, #1 │ │ │ │ - mrc2 0, 6, r0, cr0, cr12, {1} │ │ │ │ + mcr2 0, 7, r0, cr8, cr12, {1} │ │ │ │ stmdb sp!, {r4, r5, r6, r8, r9, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4072] @ 0xfe8 │ │ │ │ add.w r4, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ ldr.w r5, [r4, #296] @ 0x128 │ │ │ │ @@ -474285,37 +474281,37 @@ │ │ │ │ ldr r0, [pc, #56] @ (3904a4 ) │ │ │ │ add r3, pc │ │ │ │ add r1, pc │ │ │ │ adds r3, #88 @ 0x58 │ │ │ │ add r0, pc │ │ │ │ blx 2597f8 <__assert_fail@plt> │ │ │ │ nop │ │ │ │ - bne.n 3904c4 │ │ │ │ + bne.n 3904f4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 38fdcc │ │ │ │ + b.n 38fdfc │ │ │ │ movs r5, r7 │ │ │ │ - b.n 38ffe8 │ │ │ │ + b.n 390018 │ │ │ │ movs r5, r7 │ │ │ │ - bne.n 3904a4 │ │ │ │ + bne.n 3904d4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r7, #16 │ │ │ │ + movs r7, #40 @ 0x28 │ │ │ │ movs r6, r7 │ │ │ │ - movs r7, #44 @ 0x2c │ │ │ │ + movs r7, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - beq.n 390484 │ │ │ │ + bne.n 3904b4 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 38fd8c │ │ │ │ + b.n 38fdbc │ │ │ │ movs r5, r7 │ │ │ │ - b.n 38ff78 │ │ │ │ + b.n 38ffa8 │ │ │ │ movs r5, r7 │ │ │ │ - beq.n 390464 │ │ │ │ + beq.n 390494 │ │ │ │ lsls r2, r2, #1 │ │ │ │ - b.n 38fd6c │ │ │ │ + b.n 38fd9c │ │ │ │ movs r5, r7 │ │ │ │ - b.n 38ffb8 │ │ │ │ + b.n 38ffe8 │ │ │ │ movs r5, r7 │ │ │ │ │ │ │ │ 003904a8 : │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -474348,15 +474344,15 @@ │ │ │ │ str.w r2, [r7, #240] @ 0xf0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ubfx r1, r1, #7, #2 │ │ │ │ strb.w r1, [r7, #252] @ 0xfc │ │ │ │ ldrh.w r1, [r7, #232] @ 0xe8 │ │ │ │ add r2, r1 │ │ │ │ ldrd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ - bl 747940 │ │ │ │ + bl 747950 │ │ │ │ sub.w r3, r6, #32 │ │ │ │ str.w r1, [r4, #236] @ 0xec │ │ │ │ str.w r1, [r4, #244] @ 0xf4 │ │ │ │ lsl.w r3, r0, r3 │ │ │ │ str.w r1, [r4, #252] @ 0xfc │ │ │ │ lsls r1, r6 │ │ │ │ str.w r0, [r4, #232] @ 0xe8 │ │ │ │ @@ -474368,17 +474364,17 @@ │ │ │ │ orrs r1, r3 │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ lsls r0, r6 │ │ │ │ str.w r1, [r4, #228] @ 0xe4 │ │ │ │ str.w r0, [r4, #224] @ 0xe0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ lsr.w r6, r3, r6 │ │ │ │ - bl 620de8 │ │ │ │ + bl 620df8 │ │ │ │ mov r1, sp │ │ │ │ - bl 6842f8 │ │ │ │ + bl 684308 │ │ │ │ cmp r0, #0 │ │ │ │ blt.n 390576 │ │ │ │ ldr r0, [sp, #0] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi.n 3905bc │ │ │ │ subs r3, r6, #1 │ │ │ │ @@ -474404,15 +474400,15 @@ │ │ │ │ movs r1, #0 │ │ │ │ movs r2, #0 │ │ │ │ movs r3, #0 │ │ │ │ mov.w ip, #0 │ │ │ │ mov.w lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr.w r1, [r7, #240] @ 0xf0 │ │ │ │ - bl 746e88 │ │ │ │ + bl 746e98 │ │ │ │ mov r6, r0 │ │ │ │ b.n 390576 │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ add r4, pc, #568 @ (adr r4, 390808 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ @@ -474483,42 +474479,42 @@ │ │ │ │ beq.n 3906e8 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r3 │ │ │ │ movs r3, #0 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 391248 │ │ │ │ ldr.w r3, [r4, fp] │ │ │ │ ldr.w r2, [sl, #4] │ │ │ │ str r3, [sp, #24] │ │ │ │ cmp.w r2, #4294967295 @ 0xffffffff │ │ │ │ it eq │ │ │ │ cmpeq.w r3, #4294967295 @ 0xffffffff │ │ │ │ str r2, [sp, #28] │ │ │ │ beq.w 390d64 │ │ │ │ ldrd r2, r3, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.w 390e7c │ │ │ │ cbz r6, 3906e8 │ │ │ │ ldr.w r2, [r5, #452] @ 0x1c4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc.w 390eac │ │ │ │ mov r1, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ bl 2dcb94 │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 390a3e │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6225c4 │ │ │ │ + bl 6225d4 │ │ │ │ eor.w r1, r0, #1 │ │ │ │ mov r3, r9 │ │ │ │ add.w r0, r4, #96 @ 0x60 │ │ │ │ uxtb r1, r1 │ │ │ │ movs r2, #0 │ │ │ │ bl 2dcdd8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -474528,15 +474524,15 @@ │ │ │ │ bne.n 39072a │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp.w r3, #4096 @ 0x1000 │ │ │ │ it cc │ │ │ │ movcc.w r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 686510 │ │ │ │ + bl 686520 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, r1, [r4, #216] @ 0xd8 │ │ │ │ blt.w 390ffc │ │ │ │ movs r3, #0 │ │ │ │ strb.w r3, [r5, #244] @ 0xf4 │ │ │ │ strh.w r3, [r5, #246] @ 0xf6 │ │ │ │ movs r2, #1 │ │ │ │ @@ -474728,21 +474724,21 @@ │ │ │ │ add r3, pc │ │ │ │ str r0, [sp, #32] │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrd r1, r0, [sp, #24] │ │ │ │ - bl 71353c │ │ │ │ + bl 71354c │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 390f74 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ movs r2, #0 │ │ │ │ add r1, sp, #60 @ 0x3c │ │ │ │ - bl 713730 │ │ │ │ + bl 713740 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 390f5a │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldrb r2, [r0, #0] │ │ │ │ cmp r2, #45 @ 0x2d │ │ │ │ @@ -474777,15 +474773,15 @@ │ │ │ │ ldr.w r2, [pc, #2216] @ 3912c4 │ │ │ │ add r3, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc │ │ │ │ add r2, pc │ │ │ │ str r2, [sp, #0] │ │ │ │ movw r2, #483 @ 0x1e3 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ blx 259fc4 │ │ │ │ mov r0, fp │ │ │ │ blx 2595ac │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 390922 │ │ │ │ add.w r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -474810,34 +474806,34 @@ │ │ │ │ bcc.w 3910e2 │ │ │ │ mov r7, fp │ │ │ │ mov r2, r8 │ │ │ │ add.w sl, r4, #12608 @ 0x3140 │ │ │ │ movs r3, #0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, fp │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r7, sl │ │ │ │ adds r7, #16 │ │ │ │ mov ip, r0 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str.w ip, [sl] │ │ │ │ str.w r3, [sl, #4] │ │ │ │ movs r3, #0 │ │ │ │ mov r6, ip │ │ │ │ ldr.w r8, [sp, #24] │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ strd r0, r1, [r7, #-8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ ldrd r0, r1, [r4, #232] @ 0xe8 │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ mov r3, r0 │ │ │ │ str.w r0, [r5, #312] @ 0x138 │ │ │ │ str r0, [sp, #32] │ │ │ │ cmp r0, #0 │ │ │ │ beq.w 391092 │ │ │ │ mov r0, r3 │ │ │ │ movs r1, #80 @ 0x50 │ │ │ │ @@ -475000,30 +474996,30 @@ │ │ │ │ mla ip, lr, r8, ip │ │ │ │ str.w fp, [r4, #240] @ 0xf0 │ │ │ │ add.w sl, sl, #1 │ │ │ │ strd fp, ip, [r4, #232] @ 0xe8 │ │ │ │ mov r2, sl │ │ │ │ strd ip, fp, [r4, #244] @ 0xf4 │ │ │ │ str.w ip, [r4, #252] @ 0xfc │ │ │ │ - bl 7479e0 │ │ │ │ + bl 7479f0 │ │ │ │ orrs r2, r3 │ │ │ │ bne.n 390d7a │ │ │ │ str.w r6, [r5, #272] @ 0x110 │ │ │ │ b.n 39090c │ │ │ │ ldr.w r3, [pc, #1500] @ 3912c8 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r2, [pc, #1496] @ 3912cc │ │ │ │ ldr.w r1, [pc, #1496] @ 3912d0 │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #577 @ 0x241 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov.w r0, #4294967295 @ 0xffffffff │ │ │ │ b.n 390922 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, r6 │ │ │ │ sbcs.w r3, fp, r7 │ │ │ │ bcc.w 39106c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -475042,15 +475038,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ str.w r8, [sp, #16] │ │ │ │ strd r6, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ str.w r6, [r5, #444] @ 0x1bc │ │ │ │ b.n 390674 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str.w r3, [r4, fp] │ │ │ │ movs r3, #0 │ │ │ │ str.w r3, [sl, #4] │ │ │ │ @@ -475060,15 +475056,15 @@ │ │ │ │ movs r2, #8 │ │ │ │ b.n 39062c │ │ │ │ ldr.w r0, [pc, #1380] @ 3912e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str.w sl, [sp] │ │ │ │ add r0, pc │ │ │ │ - bl 71e960 │ │ │ │ + bl 71e970 │ │ │ │ ldrb.w r3, [r4, #256] @ 0x100 │ │ │ │ bic.w r3, r3, #4 │ │ │ │ strb.w r3, [r4, #256] @ 0x100 │ │ │ │ b.n 390ce4 │ │ │ │ ldr.w r0, [r5, #312] @ 0x138 │ │ │ │ mul.w r0, r2, r0 │ │ │ │ blx 259278 │ │ │ │ @@ -475076,15 +475072,15 @@ │ │ │ │ str.w r0, [r5, #340] @ 0x154 │ │ │ │ ldr.w r0, [r5, #276] @ 0x114 │ │ │ │ b.n 390af2 │ │ │ │ movs r2, #0 │ │ │ │ adds r0, #1 │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ - bl 713730 │ │ │ │ + bl 713740 │ │ │ │ cmp r0, #0 │ │ │ │ blt.w 391052 │ │ │ │ ldrd r3, lr, [sp, #52] @ 0x34 │ │ │ │ cmp lr, r3 │ │ │ │ bcs.w 3909ce │ │ │ │ ldr.w r3, [pc, #1300] @ 3912e4 │ │ │ │ mov r0, r9 │ │ │ │ @@ -475128,29 +475124,29 @@ │ │ │ │ ldr.w r1, [pc, #1212] @ 3912f8 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ movs r0, #0 │ │ │ │ blx 2595ac │ │ │ │ b.n 390a3e │ │ │ │ ldr.w r3, [pc, #1184] @ 3912fc │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1184] @ 391300 │ │ │ │ ldr.w r1, [pc, #1184] @ 391304 │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r4, r2, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #582 @ 0x246 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr.w r3, [pc, #1156] @ 391308 │ │ │ │ ldr.w r1, [pc, #1156] @ 39130c │ │ │ │ add r3, pc │ │ │ │ @@ -475160,29 +475156,29 @@ │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc │ │ │ │ str r2, [sp, #20] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ mov.w r2, #640 @ 0x280 │ │ │ │ str.w r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr.w r3, [pc, #1124] @ 391314 │ │ │ │ mov r0, r9 │ │ │ │ ldr.w r4, [pc, #1124] @ 391318 │ │ │ │ ldr.w r1, [pc, #1124] @ 39131c │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #649 @ 0x289 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ movs r3, #0 │ │ │ │ b.n 390ee0 │ │ │ │ adds r4, #40 @ 0x28 │ │ │ │ cmp r1, r3 │ │ │ │ beq.w 3910d0 │ │ │ │ adds r3, #1 │ │ │ │ @@ -475269,15 +475265,15 @@ │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #498 @ 0x1f2 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, fp │ │ │ │ blx 2595ac │ │ │ │ b.n 390a3e │ │ │ │ add.w ip, ip, #4 │ │ │ │ b.n 390f8e │ │ │ │ ldr r3, [pc, #860] @ (391338 ) │ │ │ │ mov.w r4, #256 @ 0x100 │ │ │ │ @@ -475286,52 +475282,52 @@ │ │ │ │ ldr r1, [pc, #856] @ (391340 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ strd r2, r4, [sp] │ │ │ │ add r1, pc │ │ │ │ movw r2, #589 @ 0x24d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #836] @ (391344 ) │ │ │ │ negs r4, r0 │ │ │ │ ldr r5, [pc, #836] @ (391348 ) │ │ │ │ movs r2, #185 @ 0xb9 │ │ │ │ ldr r1, [pc, #836] @ (39134c ) │ │ │ │ add r3, pc │ │ │ │ add r5, pc │ │ │ │ adds r3, #160 @ 0xa0 │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ strd r4, r5, [sp] │ │ │ │ - bl 71e010 │ │ │ │ + bl 71e020 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #820] @ (391350 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #820] @ (391354 ) │ │ │ │ ldr r1, [pc, #820] @ (391358 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #559 @ 0x22f │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #804] @ (39135c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #804] @ (391360 ) │ │ │ │ ldr r1, [pc, #804] @ (391364 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #565 @ 0x235 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #788] @ (391368 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #788] @ (39136c ) │ │ │ │ ldr r1, [pc, #788] @ (391370 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ @@ -475351,42 +475347,42 @@ │ │ │ │ ldr r3, [pc, #764] @ (39137c ) │ │ │ │ add r1, pc │ │ │ │ str.w fp, [sp, #20] │ │ │ │ add r3, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #748] @ (391380 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #748] @ (391384 ) │ │ │ │ ldr r1, [pc, #748] @ (391388 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #233 @ 0xe9 │ │ │ │ str.w fp, [sp, #12] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #724] @ (39138c ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #724] @ (391390 ) │ │ │ │ ldr r1, [pc, #728] @ (391394 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #595 @ 0x253 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #708] @ (391398 ) │ │ │ │ mov.w r2, #430 @ 0x1ae │ │ │ │ ldr r4, [pc, #708] @ (39139c ) │ │ │ │ ldr r1, [pc, #708] @ (3913a0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ @@ -475401,29 +475397,29 @@ │ │ │ │ add r4, pc │ │ │ │ strd r2, fp, [sp, #8] │ │ │ │ adds r3, #244 @ 0xf4 │ │ │ │ add r1, pc │ │ │ │ movs r2, #213 @ 0xd5 │ │ │ │ str.w r8, [sp, #16] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #680] @ (3913b0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #680] @ (3913b4 ) │ │ │ │ ldr r1, [pc, #680] @ (3913b8 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #4] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r6, [sp, #8] │ │ │ │ movw r2, #602 @ 0x25a │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.n 390a3e │ │ │ │ bne.w 390fd4 │ │ │ │ movs r1, #2 │ │ │ │ blx 259894 │ │ │ │ ldrh.w r3, [r5, #504] @ 0x1f8 │ │ │ │ mov r4, r0 │ │ │ │ str.w r0, [r5, #508] @ 0x1fc │ │ │ │ @@ -475486,15 +475482,15 @@ │ │ │ │ ldr r1, [pc, #480] @ (3913c4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #541 @ 0x21d │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, fp │ │ │ │ blx 2595ac │ │ │ │ b.n 390a3e │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r3, r2 │ │ │ │ beq.n 3911c8 │ │ │ │ @@ -475504,56 +475500,56 @@ │ │ │ │ ldr r1, [pc, #448] @ (3913d0 ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ add r1, pc │ │ │ │ mov r0, r9 │ │ │ │ add.w r3, r3, #280 @ 0x118 │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ mov r0, fp │ │ │ │ blx 2595ac │ │ │ │ b.n 390a3e │ │ │ │ ldr r3, [pc, #424] @ (3913d4 ) │ │ │ │ mov.w r2, #620 @ 0x26c │ │ │ │ ldr r4, [pc, #420] @ (3913d8 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r1, [pc, #420] @ (3913dc ) │ │ │ │ add r3, pc │ │ │ │ add r4, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 390a3e │ │ │ │ ldr r3, [pc, #404] @ (3913e0 ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [pc, #404] @ (3913e4 ) │ │ │ │ ldr r1, [pc, #408] @ (3913e8 ) │ │ │ │ add r3, pc │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r4, pc │ │ │ │ str r2, [sp, #16] │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ add r1, pc │ │ │ │ mov.w r2, #628 @ 0x274 │ │ │ │ strd r8, r7, [sp, #8] │ │ │ │ str r4, [sp, #0] │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 390a3e │ │ │ │ ldr r3, [pc, #380] @ (3913ec ) │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #380] @ (3913f0 ) │ │ │ │ ldr r1, [pc, #380] @ (3913f4 ) │ │ │ │ add r3, pc │ │ │ │ add r2, pc │ │ │ │ adds r3, #132 @ 0x84 │ │ │ │ str r2, [sp, #0] │ │ │ │ add r1, pc │ │ │ │ movw r2, #615 @ 0x267 │ │ │ │ - bl 71df94 │ │ │ │ + bl 71dfa4 │ │ │ │ b.w 390a3e │ │ │ │ blx 259828 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #356] @ (3913f8 ) │ │ │ │ mov.w r2, #512 @ 0x200 │ │ │ │ ldr r4, [pc, #356] @ (3913fc ) │ │ │ │ ldr r1, [pc, #356] @ (391400 ) │ │ │ │ add r3, pc │ │ │ │ @@ -475563,182 +475559,182 @@ │ │ │ │ nop │ │ │ │ add r3, pc, #352 @ (adr r3, 391408 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ bics r0, r2 │ │ │ │ movs r0, r0 │ │ │ │ str r2, [r3, r7] │ │ │ │ lsls r6, r6, #1 │ │ │ │ - ldmia r5!, {r1, r2} │ │ │ │ + ldmia r5!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ add r0, pc, #136 @ (adr r0, 391340 ) │ │ │ │ lsls r5, r4, #1 │ │ │ │ - ldcl 0, cr0, [r2, #236] @ 0xec │ │ │ │ - ldmia r3, {r1, r2, r3, r5} │ │ │ │ + stcl 0, cr0, [sl, #236]! @ 0xec │ │ │ │ + ldmia r3!, {r1, r2, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #44 @ 0x2c │ │ │ │ + movs r1, #68 @ 0x44 │ │ │ │ movs r6, r7 │ │ │ │ - movs r6, #222 @ 0xde │ │ │ │ + movs r6, #246 @ 0xf6 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r2, r4, r6} │ │ │ │ + ldmia r0!, {r2, r3, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r0, #3 │ │ │ │ + subs r2, r3, #3 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, #1 │ │ │ │ + subs r0, r5, #1 │ │ │ │ movs r6, r7 │ │ │ │ - ldmia r0!, {r1, r2} │ │ │ │ + ldmia r0!, {r1, r2, r3, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #208 @ 0xd0 │ │ │ │ + movs r1, #232 @ 0xe8 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r0, #0 │ │ │ │ + subs r4, r3, #0 │ │ │ │ movs r6, r7 │ │ │ │ - movs r2, #22 │ │ │ │ + movs r2, #46 @ 0x2e │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r4, r5, r6} │ │ │ │ + stmia r7!, {r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #246 @ 0xf6 │ │ │ │ + movs r3, #14 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r5, #5 │ │ │ │ + adds r2, r0, #6 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r7!, {r1, r2, r3} │ │ │ │ + stmia r7!, {r1, r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r2, #0 │ │ │ │ + movs r2, #24 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r1, #4 │ │ │ │ + adds r6, r4, #4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r5, r6, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r4, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r4, #5 │ │ │ │ + adds r4, r7, #5 │ │ │ │ movs r6, r7 │ │ │ │ - adds r0, r4, #3 │ │ │ │ + adds r0, r7, #3 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r6, #3 │ │ │ │ + subs r6, r1, #4 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r7, #2 │ │ │ │ + adds r6, r2, #3 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r6!, {r1, r2, r4, r5, r7} │ │ │ │ + stmia r6!, {r1, r2, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r6!, {r1, r4, r7} │ │ │ │ + stmia r6!, {r1, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r1, #5 │ │ │ │ + subs r4, r4, #5 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r1, #2 │ │ │ │ + adds r6, r4, #2 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r5, r6, r7} │ │ │ │ + stmia r6!, {r1} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #68 @ 0x44 │ │ │ │ + movs r1, #92 @ 0x5c │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r4, r7 │ │ │ │ + subs r4, r7, r7 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r2, r4, r7} │ │ │ │ + stmia r5!, {r1, r2, r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r1, #104 @ 0x68 │ │ │ │ + movs r1, #128 @ 0x80 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r2, r6 │ │ │ │ + subs r0, r5, r6 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r2, r5, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r4, r5, #0 │ │ │ │ + adds r4, r0, #1 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r2, r6} │ │ │ │ + stmia r5!, {r1, r2, r3, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r2, #2 │ │ │ │ + subs r4, r5, #2 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r0, r5 │ │ │ │ + subs r4, r3, r5 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r3, r5} │ │ │ │ + stmia r5!, {r1, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r4, r5 │ │ │ │ + subs r4, r7, r5 │ │ │ │ movs r6, r7 │ │ │ │ - subs r6, r4, r4 │ │ │ │ + subs r6, r7, r4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r5!, {r1, r2, r3} │ │ │ │ + stmia r5!, {r1, r2, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r5, r5 │ │ │ │ + subs r0, r0, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r1, r4 │ │ │ │ + subs r2, r4, r4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r4, r5, r6, r7} │ │ │ │ + stmia r5!, {r1, r3} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - movs r0, #76 @ 0x4c │ │ │ │ + movs r0, #100 @ 0x64 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r5, r3 │ │ │ │ + subs r4, r0, r4 │ │ │ │ movs r6, r7 │ │ │ │ - subs r0, r0, #1 │ │ │ │ + subs r0, r3, #1 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r2, r3 │ │ │ │ + subs r2, r5, r3 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r3, r6, r7} │ │ │ │ + stmia r4!, {r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - stmia r4!, {r1, r4, r5, r7} │ │ │ │ + stmia r4!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r2, r6, #2 │ │ │ │ + subs r2, r1, #3 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r5, r2 │ │ │ │ + subs r4, r0, r3 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r4, r7} │ │ │ │ + stmia r4!, {r3, r5, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r0, r6 │ │ │ │ + subs r6, r3, r6 │ │ │ │ movs r6, r7 │ │ │ │ - subs r4, r1, r2 │ │ │ │ + subs r4, r4, r2 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r4, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r0, #5 │ │ │ │ + subs r0, r3, #5 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r6, r1 │ │ │ │ + subs r2, r1, r2 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r5, r6} │ │ │ │ + stmia r4!, {r1, r3, r4, r5, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - adds r6, r6, #7 │ │ │ │ + subs r6, r1, #0 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r3, r1 │ │ │ │ + subs r2, r6, r1 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r4!, {r1, r2, r3, r4, r5} │ │ │ │ + stmia r4!, {r1, r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r4, r5 │ │ │ │ + subs r0, r7, r5 │ │ │ │ movs r6, r7 │ │ │ │ - subs r2, r7, r0 │ │ │ │ + subs r2, r2, r1 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r3, r5, r6} │ │ │ │ + stmia r3!, {r1, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r6, #7 │ │ │ │ + movs r0, #12 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r4, r5 │ │ │ │ + adds r4, r7, r5 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r2, r3, r4, r5} │ │ │ │ + stmia r3!, {r2, r4, r6} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r6, r4, #5 │ │ │ │ + subs r6, r7, #5 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r7, r4 │ │ │ │ + adds r4, r2, r5 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r3!, {r1, r2, r4} │ │ │ │ + stmia r3!, {r1, r2, r3, r5} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r5, r2 │ │ │ │ + subs r0, r0, r3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r4, r2, r4 │ │ │ │ + adds r4, r5, r4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r2, r3, r4, r5, r6, r7} │ │ │ │ + stmia r3!, {r2, r4} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r0, r7, r2 │ │ │ │ + subs r0, r2, r3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r6, r6, r3 │ │ │ │ + adds r6, r1, r4 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r1, r2, r4, r6, r7} │ │ │ │ + stmia r2!, {r1, r2, r3, r5, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r5, r0 │ │ │ │ + subs r4, r0, r1 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r2, r3 │ │ │ │ + adds r2, r5, r3 │ │ │ │ movs r6, r7 │ │ │ │ - stmia r2!, {r1, r4, r5, r7} │ │ │ │ + stmia r2!, {r1, r3, r6, r7} │ │ │ │ lsls r2, r2, #1 │ │ │ │ - subs r4, r6, #2 │ │ │ │ + subs r4, r1, #3 │ │ │ │ movs r6, r7 │ │ │ │ - adds r2, r6, r2 │ │ │ │ + adds r2, r1, r3 │ │ │ │ movs r6, r7 │ │ │ │ blx 25b530 │ │ │ │ stmdb sp!, {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov.w ip, #4096 @ 0x1000 │ │ │ │ sub.w ip, sp, ip │ │ │ │ str.w r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #972] @ (3917e8 ) │ │ │ │ @@ -47575 TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes